[X86] Smaller code for materializing 32-bit 1 and -1 constants
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===-- X86InstrInfo.cpp - X86 Instruction Information --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86MachineFunctionInfo.h"
18 #include "X86Subtarget.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include "llvm/CodeGen/LiveVariables.h"
22 #include "llvm/CodeGen/MachineConstantPool.h"
23 #include "llvm/CodeGen/MachineDominators.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineRegisterInfo.h"
27 #include "llvm/CodeGen/StackMaps.h"
28 #include "llvm/IR/DerivedTypes.h"
29 #include "llvm/IR/Function.h"
30 #include "llvm/IR/LLVMContext.h"
31 #include "llvm/MC/MCAsmInfo.h"
32 #include "llvm/MC/MCExpr.h"
33 #include "llvm/MC/MCInst.h"
34 #include "llvm/Support/CommandLine.h"
35 #include "llvm/Support/Debug.h"
36 #include "llvm/Support/ErrorHandling.h"
37 #include "llvm/Support/raw_ostream.h"
38 #include "llvm/Target/TargetOptions.h"
39 #include <limits>
40
41 using namespace llvm;
42
43 #define DEBUG_TYPE "x86-instr-info"
44
45 #define GET_INSTRINFO_CTOR_DTOR
46 #include "X86GenInstrInfo.inc"
47
48 static cl::opt<bool>
49 NoFusing("disable-spill-fusing",
50          cl::desc("Disable fusing of spill code into instructions"));
51 static cl::opt<bool>
52 PrintFailedFusing("print-failed-fuse-candidates",
53                   cl::desc("Print instructions that the allocator wants to"
54                            " fuse, but the X86 backend currently can't"),
55                   cl::Hidden);
56 static cl::opt<bool>
57 ReMatPICStubLoad("remat-pic-stub-load",
58                  cl::desc("Re-materialize load from stub in PIC mode"),
59                  cl::init(false), cl::Hidden);
60
61 enum {
62   // Select which memory operand is being unfolded.
63   // (stored in bits 0 - 3)
64   TB_INDEX_0    = 0,
65   TB_INDEX_1    = 1,
66   TB_INDEX_2    = 2,
67   TB_INDEX_3    = 3,
68   TB_INDEX_4    = 4,
69   TB_INDEX_MASK = 0xf,
70
71   // Do not insert the reverse map (MemOp -> RegOp) into the table.
72   // This may be needed because there is a many -> one mapping.
73   TB_NO_REVERSE   = 1 << 4,
74
75   // Do not insert the forward map (RegOp -> MemOp) into the table.
76   // This is needed for Native Client, which prohibits branch
77   // instructions from using a memory operand.
78   TB_NO_FORWARD   = 1 << 5,
79
80   TB_FOLDED_LOAD  = 1 << 6,
81   TB_FOLDED_STORE = 1 << 7,
82
83   // Minimum alignment required for load/store.
84   // Used for RegOp->MemOp conversion.
85   // (stored in bits 8 - 15)
86   TB_ALIGN_SHIFT = 8,
87   TB_ALIGN_NONE  =    0 << TB_ALIGN_SHIFT,
88   TB_ALIGN_16    =   16 << TB_ALIGN_SHIFT,
89   TB_ALIGN_32    =   32 << TB_ALIGN_SHIFT,
90   TB_ALIGN_64    =   64 << TB_ALIGN_SHIFT,
91   TB_ALIGN_MASK  = 0xff << TB_ALIGN_SHIFT
92 };
93
94 struct X86MemoryFoldTableEntry {
95   uint16_t RegOp;
96   uint16_t MemOp;
97   uint16_t Flags;
98 };
99
100 // Pin the vtable to this file.
101 void X86InstrInfo::anchor() {}
102
103 X86InstrInfo::X86InstrInfo(X86Subtarget &STI)
104     : X86GenInstrInfo((STI.isTarget64BitLP64() ? X86::ADJCALLSTACKDOWN64
105                                                : X86::ADJCALLSTACKDOWN32),
106                       (STI.isTarget64BitLP64() ? X86::ADJCALLSTACKUP64
107                                                : X86::ADJCALLSTACKUP32),
108                       X86::CATCHRET),
109       Subtarget(STI), RI(STI.getTargetTriple()) {
110
111   static const X86MemoryFoldTableEntry MemoryFoldTable2Addr[] = {
112     { X86::ADC32ri,     X86::ADC32mi,    0 },
113     { X86::ADC32ri8,    X86::ADC32mi8,   0 },
114     { X86::ADC32rr,     X86::ADC32mr,    0 },
115     { X86::ADC64ri32,   X86::ADC64mi32,  0 },
116     { X86::ADC64ri8,    X86::ADC64mi8,   0 },
117     { X86::ADC64rr,     X86::ADC64mr,    0 },
118     { X86::ADD16ri,     X86::ADD16mi,    0 },
119     { X86::ADD16ri8,    X86::ADD16mi8,   0 },
120     { X86::ADD16ri_DB,  X86::ADD16mi,    TB_NO_REVERSE },
121     { X86::ADD16ri8_DB, X86::ADD16mi8,   TB_NO_REVERSE },
122     { X86::ADD16rr,     X86::ADD16mr,    0 },
123     { X86::ADD16rr_DB,  X86::ADD16mr,    TB_NO_REVERSE },
124     { X86::ADD32ri,     X86::ADD32mi,    0 },
125     { X86::ADD32ri8,    X86::ADD32mi8,   0 },
126     { X86::ADD32ri_DB,  X86::ADD32mi,    TB_NO_REVERSE },
127     { X86::ADD32ri8_DB, X86::ADD32mi8,   TB_NO_REVERSE },
128     { X86::ADD32rr,     X86::ADD32mr,    0 },
129     { X86::ADD32rr_DB,  X86::ADD32mr,    TB_NO_REVERSE },
130     { X86::ADD64ri32,   X86::ADD64mi32,  0 },
131     { X86::ADD64ri8,    X86::ADD64mi8,   0 },
132     { X86::ADD64ri32_DB,X86::ADD64mi32,  TB_NO_REVERSE },
133     { X86::ADD64ri8_DB, X86::ADD64mi8,   TB_NO_REVERSE },
134     { X86::ADD64rr,     X86::ADD64mr,    0 },
135     { X86::ADD64rr_DB,  X86::ADD64mr,    TB_NO_REVERSE },
136     { X86::ADD8ri,      X86::ADD8mi,     0 },
137     { X86::ADD8rr,      X86::ADD8mr,     0 },
138     { X86::AND16ri,     X86::AND16mi,    0 },
139     { X86::AND16ri8,    X86::AND16mi8,   0 },
140     { X86::AND16rr,     X86::AND16mr,    0 },
141     { X86::AND32ri,     X86::AND32mi,    0 },
142     { X86::AND32ri8,    X86::AND32mi8,   0 },
143     { X86::AND32rr,     X86::AND32mr,    0 },
144     { X86::AND64ri32,   X86::AND64mi32,  0 },
145     { X86::AND64ri8,    X86::AND64mi8,   0 },
146     { X86::AND64rr,     X86::AND64mr,    0 },
147     { X86::AND8ri,      X86::AND8mi,     0 },
148     { X86::AND8rr,      X86::AND8mr,     0 },
149     { X86::DEC16r,      X86::DEC16m,     0 },
150     { X86::DEC32r,      X86::DEC32m,     0 },
151     { X86::DEC64r,      X86::DEC64m,     0 },
152     { X86::DEC8r,       X86::DEC8m,      0 },
153     { X86::INC16r,      X86::INC16m,     0 },
154     { X86::INC32r,      X86::INC32m,     0 },
155     { X86::INC64r,      X86::INC64m,     0 },
156     { X86::INC8r,       X86::INC8m,      0 },
157     { X86::NEG16r,      X86::NEG16m,     0 },
158     { X86::NEG32r,      X86::NEG32m,     0 },
159     { X86::NEG64r,      X86::NEG64m,     0 },
160     { X86::NEG8r,       X86::NEG8m,      0 },
161     { X86::NOT16r,      X86::NOT16m,     0 },
162     { X86::NOT32r,      X86::NOT32m,     0 },
163     { X86::NOT64r,      X86::NOT64m,     0 },
164     { X86::NOT8r,       X86::NOT8m,      0 },
165     { X86::OR16ri,      X86::OR16mi,     0 },
166     { X86::OR16ri8,     X86::OR16mi8,    0 },
167     { X86::OR16rr,      X86::OR16mr,     0 },
168     { X86::OR32ri,      X86::OR32mi,     0 },
169     { X86::OR32ri8,     X86::OR32mi8,    0 },
170     { X86::OR32rr,      X86::OR32mr,     0 },
171     { X86::OR64ri32,    X86::OR64mi32,   0 },
172     { X86::OR64ri8,     X86::OR64mi8,    0 },
173     { X86::OR64rr,      X86::OR64mr,     0 },
174     { X86::OR8ri,       X86::OR8mi,      0 },
175     { X86::OR8rr,       X86::OR8mr,      0 },
176     { X86::ROL16r1,     X86::ROL16m1,    0 },
177     { X86::ROL16rCL,    X86::ROL16mCL,   0 },
178     { X86::ROL16ri,     X86::ROL16mi,    0 },
179     { X86::ROL32r1,     X86::ROL32m1,    0 },
180     { X86::ROL32rCL,    X86::ROL32mCL,   0 },
181     { X86::ROL32ri,     X86::ROL32mi,    0 },
182     { X86::ROL64r1,     X86::ROL64m1,    0 },
183     { X86::ROL64rCL,    X86::ROL64mCL,   0 },
184     { X86::ROL64ri,     X86::ROL64mi,    0 },
185     { X86::ROL8r1,      X86::ROL8m1,     0 },
186     { X86::ROL8rCL,     X86::ROL8mCL,    0 },
187     { X86::ROL8ri,      X86::ROL8mi,     0 },
188     { X86::ROR16r1,     X86::ROR16m1,    0 },
189     { X86::ROR16rCL,    X86::ROR16mCL,   0 },
190     { X86::ROR16ri,     X86::ROR16mi,    0 },
191     { X86::ROR32r1,     X86::ROR32m1,    0 },
192     { X86::ROR32rCL,    X86::ROR32mCL,   0 },
193     { X86::ROR32ri,     X86::ROR32mi,    0 },
194     { X86::ROR64r1,     X86::ROR64m1,    0 },
195     { X86::ROR64rCL,    X86::ROR64mCL,   0 },
196     { X86::ROR64ri,     X86::ROR64mi,    0 },
197     { X86::ROR8r1,      X86::ROR8m1,     0 },
198     { X86::ROR8rCL,     X86::ROR8mCL,    0 },
199     { X86::ROR8ri,      X86::ROR8mi,     0 },
200     { X86::SAR16r1,     X86::SAR16m1,    0 },
201     { X86::SAR16rCL,    X86::SAR16mCL,   0 },
202     { X86::SAR16ri,     X86::SAR16mi,    0 },
203     { X86::SAR32r1,     X86::SAR32m1,    0 },
204     { X86::SAR32rCL,    X86::SAR32mCL,   0 },
205     { X86::SAR32ri,     X86::SAR32mi,    0 },
206     { X86::SAR64r1,     X86::SAR64m1,    0 },
207     { X86::SAR64rCL,    X86::SAR64mCL,   0 },
208     { X86::SAR64ri,     X86::SAR64mi,    0 },
209     { X86::SAR8r1,      X86::SAR8m1,     0 },
210     { X86::SAR8rCL,     X86::SAR8mCL,    0 },
211     { X86::SAR8ri,      X86::SAR8mi,     0 },
212     { X86::SBB32ri,     X86::SBB32mi,    0 },
213     { X86::SBB32ri8,    X86::SBB32mi8,   0 },
214     { X86::SBB32rr,     X86::SBB32mr,    0 },
215     { X86::SBB64ri32,   X86::SBB64mi32,  0 },
216     { X86::SBB64ri8,    X86::SBB64mi8,   0 },
217     { X86::SBB64rr,     X86::SBB64mr,    0 },
218     { X86::SHL16rCL,    X86::SHL16mCL,   0 },
219     { X86::SHL16ri,     X86::SHL16mi,    0 },
220     { X86::SHL32rCL,    X86::SHL32mCL,   0 },
221     { X86::SHL32ri,     X86::SHL32mi,    0 },
222     { X86::SHL64rCL,    X86::SHL64mCL,   0 },
223     { X86::SHL64ri,     X86::SHL64mi,    0 },
224     { X86::SHL8rCL,     X86::SHL8mCL,    0 },
225     { X86::SHL8ri,      X86::SHL8mi,     0 },
226     { X86::SHLD16rrCL,  X86::SHLD16mrCL, 0 },
227     { X86::SHLD16rri8,  X86::SHLD16mri8, 0 },
228     { X86::SHLD32rrCL,  X86::SHLD32mrCL, 0 },
229     { X86::SHLD32rri8,  X86::SHLD32mri8, 0 },
230     { X86::SHLD64rrCL,  X86::SHLD64mrCL, 0 },
231     { X86::SHLD64rri8,  X86::SHLD64mri8, 0 },
232     { X86::SHR16r1,     X86::SHR16m1,    0 },
233     { X86::SHR16rCL,    X86::SHR16mCL,   0 },
234     { X86::SHR16ri,     X86::SHR16mi,    0 },
235     { X86::SHR32r1,     X86::SHR32m1,    0 },
236     { X86::SHR32rCL,    X86::SHR32mCL,   0 },
237     { X86::SHR32ri,     X86::SHR32mi,    0 },
238     { X86::SHR64r1,     X86::SHR64m1,    0 },
239     { X86::SHR64rCL,    X86::SHR64mCL,   0 },
240     { X86::SHR64ri,     X86::SHR64mi,    0 },
241     { X86::SHR8r1,      X86::SHR8m1,     0 },
242     { X86::SHR8rCL,     X86::SHR8mCL,    0 },
243     { X86::SHR8ri,      X86::SHR8mi,     0 },
244     { X86::SHRD16rrCL,  X86::SHRD16mrCL, 0 },
245     { X86::SHRD16rri8,  X86::SHRD16mri8, 0 },
246     { X86::SHRD32rrCL,  X86::SHRD32mrCL, 0 },
247     { X86::SHRD32rri8,  X86::SHRD32mri8, 0 },
248     { X86::SHRD64rrCL,  X86::SHRD64mrCL, 0 },
249     { X86::SHRD64rri8,  X86::SHRD64mri8, 0 },
250     { X86::SUB16ri,     X86::SUB16mi,    0 },
251     { X86::SUB16ri8,    X86::SUB16mi8,   0 },
252     { X86::SUB16rr,     X86::SUB16mr,    0 },
253     { X86::SUB32ri,     X86::SUB32mi,    0 },
254     { X86::SUB32ri8,    X86::SUB32mi8,   0 },
255     { X86::SUB32rr,     X86::SUB32mr,    0 },
256     { X86::SUB64ri32,   X86::SUB64mi32,  0 },
257     { X86::SUB64ri8,    X86::SUB64mi8,   0 },
258     { X86::SUB64rr,     X86::SUB64mr,    0 },
259     { X86::SUB8ri,      X86::SUB8mi,     0 },
260     { X86::SUB8rr,      X86::SUB8mr,     0 },
261     { X86::XOR16ri,     X86::XOR16mi,    0 },
262     { X86::XOR16ri8,    X86::XOR16mi8,   0 },
263     { X86::XOR16rr,     X86::XOR16mr,    0 },
264     { X86::XOR32ri,     X86::XOR32mi,    0 },
265     { X86::XOR32ri8,    X86::XOR32mi8,   0 },
266     { X86::XOR32rr,     X86::XOR32mr,    0 },
267     { X86::XOR64ri32,   X86::XOR64mi32,  0 },
268     { X86::XOR64ri8,    X86::XOR64mi8,   0 },
269     { X86::XOR64rr,     X86::XOR64mr,    0 },
270     { X86::XOR8ri,      X86::XOR8mi,     0 },
271     { X86::XOR8rr,      X86::XOR8mr,     0 }
272   };
273
274   for (X86MemoryFoldTableEntry Entry : MemoryFoldTable2Addr) {
275     AddTableEntry(RegOp2MemOpTable2Addr, MemOp2RegOpTable,
276                   Entry.RegOp, Entry.MemOp,
277                   // Index 0, folded load and store, no alignment requirement.
278                   Entry.Flags | TB_INDEX_0 | TB_FOLDED_LOAD | TB_FOLDED_STORE);
279   }
280
281   static const X86MemoryFoldTableEntry MemoryFoldTable0[] = {
282     { X86::BT16ri8,     X86::BT16mi8,       TB_FOLDED_LOAD },
283     { X86::BT32ri8,     X86::BT32mi8,       TB_FOLDED_LOAD },
284     { X86::BT64ri8,     X86::BT64mi8,       TB_FOLDED_LOAD },
285     { X86::CALL32r,     X86::CALL32m,       TB_FOLDED_LOAD },
286     { X86::CALL64r,     X86::CALL64m,       TB_FOLDED_LOAD },
287     { X86::CMP16ri,     X86::CMP16mi,       TB_FOLDED_LOAD },
288     { X86::CMP16ri8,    X86::CMP16mi8,      TB_FOLDED_LOAD },
289     { X86::CMP16rr,     X86::CMP16mr,       TB_FOLDED_LOAD },
290     { X86::CMP32ri,     X86::CMP32mi,       TB_FOLDED_LOAD },
291     { X86::CMP32ri8,    X86::CMP32mi8,      TB_FOLDED_LOAD },
292     { X86::CMP32rr,     X86::CMP32mr,       TB_FOLDED_LOAD },
293     { X86::CMP64ri32,   X86::CMP64mi32,     TB_FOLDED_LOAD },
294     { X86::CMP64ri8,    X86::CMP64mi8,      TB_FOLDED_LOAD },
295     { X86::CMP64rr,     X86::CMP64mr,       TB_FOLDED_LOAD },
296     { X86::CMP8ri,      X86::CMP8mi,        TB_FOLDED_LOAD },
297     { X86::CMP8rr,      X86::CMP8mr,        TB_FOLDED_LOAD },
298     { X86::DIV16r,      X86::DIV16m,        TB_FOLDED_LOAD },
299     { X86::DIV32r,      X86::DIV32m,        TB_FOLDED_LOAD },
300     { X86::DIV64r,      X86::DIV64m,        TB_FOLDED_LOAD },
301     { X86::DIV8r,       X86::DIV8m,         TB_FOLDED_LOAD },
302     { X86::EXTRACTPSrr, X86::EXTRACTPSmr,   TB_FOLDED_STORE },
303     { X86::IDIV16r,     X86::IDIV16m,       TB_FOLDED_LOAD },
304     { X86::IDIV32r,     X86::IDIV32m,       TB_FOLDED_LOAD },
305     { X86::IDIV64r,     X86::IDIV64m,       TB_FOLDED_LOAD },
306     { X86::IDIV8r,      X86::IDIV8m,        TB_FOLDED_LOAD },
307     { X86::IMUL16r,     X86::IMUL16m,       TB_FOLDED_LOAD },
308     { X86::IMUL32r,     X86::IMUL32m,       TB_FOLDED_LOAD },
309     { X86::IMUL64r,     X86::IMUL64m,       TB_FOLDED_LOAD },
310     { X86::IMUL8r,      X86::IMUL8m,        TB_FOLDED_LOAD },
311     { X86::JMP32r,      X86::JMP32m,        TB_FOLDED_LOAD },
312     { X86::JMP64r,      X86::JMP64m,        TB_FOLDED_LOAD },
313     { X86::MOV16ri,     X86::MOV16mi,       TB_FOLDED_STORE },
314     { X86::MOV16rr,     X86::MOV16mr,       TB_FOLDED_STORE },
315     { X86::MOV32ri,     X86::MOV32mi,       TB_FOLDED_STORE },
316     { X86::MOV32rr,     X86::MOV32mr,       TB_FOLDED_STORE },
317     { X86::MOV64ri32,   X86::MOV64mi32,     TB_FOLDED_STORE },
318     { X86::MOV64rr,     X86::MOV64mr,       TB_FOLDED_STORE },
319     { X86::MOV8ri,      X86::MOV8mi,        TB_FOLDED_STORE },
320     { X86::MOV8rr,      X86::MOV8mr,        TB_FOLDED_STORE },
321     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, TB_FOLDED_STORE },
322     { X86::MOVAPDrr,    X86::MOVAPDmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
323     { X86::MOVAPSrr,    X86::MOVAPSmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
324     { X86::MOVDQArr,    X86::MOVDQAmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
325     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr,   TB_FOLDED_STORE },
326     { X86::MOVPQIto64rr,X86::MOVPQI2QImr,   TB_FOLDED_STORE },
327     { X86::MOVSDto64rr, X86::MOVSDto64mr,   TB_FOLDED_STORE },
328     { X86::MOVSS2DIrr,  X86::MOVSS2DImr,    TB_FOLDED_STORE },
329     { X86::MOVUPDrr,    X86::MOVUPDmr,      TB_FOLDED_STORE },
330     { X86::MOVUPSrr,    X86::MOVUPSmr,      TB_FOLDED_STORE },
331     { X86::MUL16r,      X86::MUL16m,        TB_FOLDED_LOAD },
332     { X86::MUL32r,      X86::MUL32m,        TB_FOLDED_LOAD },
333     { X86::MUL64r,      X86::MUL64m,        TB_FOLDED_LOAD },
334     { X86::MUL8r,       X86::MUL8m,         TB_FOLDED_LOAD },
335     { X86::PEXTRDrr,    X86::PEXTRDmr,      TB_FOLDED_STORE },
336     { X86::PEXTRQrr,    X86::PEXTRQmr,      TB_FOLDED_STORE },
337     { X86::PUSH16r,     X86::PUSH16rmm,     TB_FOLDED_LOAD },
338     { X86::PUSH32r,     X86::PUSH32rmm,     TB_FOLDED_LOAD },
339     { X86::PUSH64r,     X86::PUSH64rmm,     TB_FOLDED_LOAD },
340     { X86::SETAEr,      X86::SETAEm,        TB_FOLDED_STORE },
341     { X86::SETAr,       X86::SETAm,         TB_FOLDED_STORE },
342     { X86::SETBEr,      X86::SETBEm,        TB_FOLDED_STORE },
343     { X86::SETBr,       X86::SETBm,         TB_FOLDED_STORE },
344     { X86::SETEr,       X86::SETEm,         TB_FOLDED_STORE },
345     { X86::SETGEr,      X86::SETGEm,        TB_FOLDED_STORE },
346     { X86::SETGr,       X86::SETGm,         TB_FOLDED_STORE },
347     { X86::SETLEr,      X86::SETLEm,        TB_FOLDED_STORE },
348     { X86::SETLr,       X86::SETLm,         TB_FOLDED_STORE },
349     { X86::SETNEr,      X86::SETNEm,        TB_FOLDED_STORE },
350     { X86::SETNOr,      X86::SETNOm,        TB_FOLDED_STORE },
351     { X86::SETNPr,      X86::SETNPm,        TB_FOLDED_STORE },
352     { X86::SETNSr,      X86::SETNSm,        TB_FOLDED_STORE },
353     { X86::SETOr,       X86::SETOm,         TB_FOLDED_STORE },
354     { X86::SETPr,       X86::SETPm,         TB_FOLDED_STORE },
355     { X86::SETSr,       X86::SETSm,         TB_FOLDED_STORE },
356     { X86::TAILJMPr,    X86::TAILJMPm,      TB_FOLDED_LOAD },
357     { X86::TAILJMPr64,  X86::TAILJMPm64,    TB_FOLDED_LOAD },
358     { X86::TAILJMPr64_REX, X86::TAILJMPm64_REX, TB_FOLDED_LOAD },
359     { X86::TEST16ri,    X86::TEST16mi,      TB_FOLDED_LOAD },
360     { X86::TEST32ri,    X86::TEST32mi,      TB_FOLDED_LOAD },
361     { X86::TEST64ri32,  X86::TEST64mi32,    TB_FOLDED_LOAD },
362     { X86::TEST8ri,     X86::TEST8mi,       TB_FOLDED_LOAD },
363
364     // AVX 128-bit versions of foldable instructions
365     { X86::VEXTRACTPSrr,X86::VEXTRACTPSmr,  TB_FOLDED_STORE  },
366     { X86::VEXTRACTF128rr, X86::VEXTRACTF128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
367     { X86::VMOVAPDrr,   X86::VMOVAPDmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
368     { X86::VMOVAPSrr,   X86::VMOVAPSmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
369     { X86::VMOVDQArr,   X86::VMOVDQAmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
370     { X86::VMOVPDI2DIrr,X86::VMOVPDI2DImr,  TB_FOLDED_STORE },
371     { X86::VMOVPQIto64rr, X86::VMOVPQI2QImr,TB_FOLDED_STORE },
372     { X86::VMOVSDto64rr,X86::VMOVSDto64mr,  TB_FOLDED_STORE },
373     { X86::VMOVSS2DIrr, X86::VMOVSS2DImr,   TB_FOLDED_STORE },
374     { X86::VMOVUPDrr,   X86::VMOVUPDmr,     TB_FOLDED_STORE },
375     { X86::VMOVUPSrr,   X86::VMOVUPSmr,     TB_FOLDED_STORE },
376     { X86::VPEXTRDrr,   X86::VPEXTRDmr,     TB_FOLDED_STORE },
377     { X86::VPEXTRQrr,   X86::VPEXTRQmr,     TB_FOLDED_STORE },
378
379     // AVX 256-bit foldable instructions
380     { X86::VEXTRACTI128rr, X86::VEXTRACTI128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
381     { X86::VMOVAPDYrr,  X86::VMOVAPDYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
382     { X86::VMOVAPSYrr,  X86::VMOVAPSYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
383     { X86::VMOVDQAYrr,  X86::VMOVDQAYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
384     { X86::VMOVUPDYrr,  X86::VMOVUPDYmr,    TB_FOLDED_STORE },
385     { X86::VMOVUPSYrr,  X86::VMOVUPSYmr,    TB_FOLDED_STORE },
386
387     // AVX-512 foldable instructions
388     { X86::VMOVPDI2DIZrr,   X86::VMOVPDI2DIZmr, TB_FOLDED_STORE },
389     { X86::VMOVAPDZrr,      X86::VMOVAPDZmr,    TB_FOLDED_STORE | TB_ALIGN_64 },
390     { X86::VMOVAPSZrr,      X86::VMOVAPSZmr,    TB_FOLDED_STORE | TB_ALIGN_64 },
391     { X86::VMOVDQA32Zrr,    X86::VMOVDQA32Zmr,  TB_FOLDED_STORE | TB_ALIGN_64 },
392     { X86::VMOVDQA64Zrr,    X86::VMOVDQA64Zmr,  TB_FOLDED_STORE | TB_ALIGN_64 },
393     { X86::VMOVUPDZrr,      X86::VMOVUPDZmr,    TB_FOLDED_STORE },
394     { X86::VMOVUPSZrr,      X86::VMOVUPSZmr,    TB_FOLDED_STORE },
395     { X86::VMOVDQU8Zrr,     X86::VMOVDQU8Zmr,   TB_FOLDED_STORE },
396     { X86::VMOVDQU16Zrr,    X86::VMOVDQU16Zmr,  TB_FOLDED_STORE },
397     { X86::VMOVDQU32Zrr,    X86::VMOVDQU32Zmr,  TB_FOLDED_STORE },
398     { X86::VMOVDQU64Zrr,    X86::VMOVDQU64Zmr,  TB_FOLDED_STORE },
399
400     // AVX-512 foldable instructions (256-bit versions)
401     { X86::VMOVAPDZ256rr,      X86::VMOVAPDZ256mr,    TB_FOLDED_STORE | TB_ALIGN_32 },
402     { X86::VMOVAPSZ256rr,      X86::VMOVAPSZ256mr,    TB_FOLDED_STORE | TB_ALIGN_32 },
403     { X86::VMOVDQA32Z256rr,    X86::VMOVDQA32Z256mr,  TB_FOLDED_STORE | TB_ALIGN_32 },
404     { X86::VMOVDQA64Z256rr,    X86::VMOVDQA64Z256mr,  TB_FOLDED_STORE | TB_ALIGN_32 },
405     { X86::VMOVUPDZ256rr,      X86::VMOVUPDZ256mr,    TB_FOLDED_STORE },
406     { X86::VMOVUPSZ256rr,      X86::VMOVUPSZ256mr,    TB_FOLDED_STORE },
407     { X86::VMOVDQU8Z256rr,     X86::VMOVDQU8Z256mr,   TB_FOLDED_STORE },
408     { X86::VMOVDQU16Z256rr,    X86::VMOVDQU16Z256mr,  TB_FOLDED_STORE },
409     { X86::VMOVDQU32Z256rr,    X86::VMOVDQU32Z256mr,  TB_FOLDED_STORE },
410     { X86::VMOVDQU64Z256rr,    X86::VMOVDQU64Z256mr,  TB_FOLDED_STORE },
411
412     // AVX-512 foldable instructions (128-bit versions)
413     { X86::VMOVAPDZ128rr,      X86::VMOVAPDZ128mr,    TB_FOLDED_STORE | TB_ALIGN_16 },
414     { X86::VMOVAPSZ128rr,      X86::VMOVAPSZ128mr,    TB_FOLDED_STORE | TB_ALIGN_16 },
415     { X86::VMOVDQA32Z128rr,    X86::VMOVDQA32Z128mr,  TB_FOLDED_STORE | TB_ALIGN_16 },
416     { X86::VMOVDQA64Z128rr,    X86::VMOVDQA64Z128mr,  TB_FOLDED_STORE | TB_ALIGN_16 },
417     { X86::VMOVUPDZ128rr,      X86::VMOVUPDZ128mr,    TB_FOLDED_STORE },
418     { X86::VMOVUPSZ128rr,      X86::VMOVUPSZ128mr,    TB_FOLDED_STORE },
419     { X86::VMOVDQU8Z128rr,     X86::VMOVDQU8Z128mr,   TB_FOLDED_STORE },
420     { X86::VMOVDQU16Z128rr,    X86::VMOVDQU16Z128mr,  TB_FOLDED_STORE },
421     { X86::VMOVDQU32Z128rr,    X86::VMOVDQU32Z128mr,  TB_FOLDED_STORE },
422     { X86::VMOVDQU64Z128rr,    X86::VMOVDQU64Z128mr,  TB_FOLDED_STORE },
423
424     // F16C foldable instructions
425     { X86::VCVTPS2PHrr,        X86::VCVTPS2PHmr,      TB_FOLDED_STORE },
426     { X86::VCVTPS2PHYrr,       X86::VCVTPS2PHYmr,     TB_FOLDED_STORE }
427   };
428
429   for (X86MemoryFoldTableEntry Entry : MemoryFoldTable0) {
430     AddTableEntry(RegOp2MemOpTable0, MemOp2RegOpTable,
431                   Entry.RegOp, Entry.MemOp, TB_INDEX_0 | Entry.Flags);
432   }
433
434   static const X86MemoryFoldTableEntry MemoryFoldTable1[] = {
435     { X86::BSF16rr,         X86::BSF16rm,             0 },
436     { X86::BSF32rr,         X86::BSF32rm,             0 },
437     { X86::BSF64rr,         X86::BSF64rm,             0 },
438     { X86::BSR16rr,         X86::BSR16rm,             0 },
439     { X86::BSR32rr,         X86::BSR32rm,             0 },
440     { X86::BSR64rr,         X86::BSR64rm,             0 },
441     { X86::CMP16rr,         X86::CMP16rm,             0 },
442     { X86::CMP32rr,         X86::CMP32rm,             0 },
443     { X86::CMP64rr,         X86::CMP64rm,             0 },
444     { X86::CMP8rr,          X86::CMP8rm,              0 },
445     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm,          0 },
446     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm,        0 },
447     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm,          0 },
448     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm,        0 },
449     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm,          0 },
450     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm,          0 },
451     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm,       0 },
452     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm,         0 },
453     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm,       0 },
454     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm,         0 },
455     { X86::IMUL16rri,       X86::IMUL16rmi,           0 },
456     { X86::IMUL16rri8,      X86::IMUL16rmi8,          0 },
457     { X86::IMUL32rri,       X86::IMUL32rmi,           0 },
458     { X86::IMUL32rri8,      X86::IMUL32rmi8,          0 },
459     { X86::IMUL64rri32,     X86::IMUL64rmi32,         0 },
460     { X86::IMUL64rri8,      X86::IMUL64rmi8,          0 },
461     { X86::Int_COMISDrr,    X86::Int_COMISDrm,        0 },
462     { X86::Int_COMISSrr,    X86::Int_COMISSrm,        0 },
463     { X86::CVTSD2SI64rr,    X86::CVTSD2SI64rm,        0 },
464     { X86::CVTSD2SIrr,      X86::CVTSD2SIrm,          0 },
465     { X86::CVTSS2SI64rr,    X86::CVTSS2SI64rm,        0 },
466     { X86::CVTSS2SIrr,      X86::CVTSS2SIrm,          0 },
467     { X86::CVTDQ2PDrr,      X86::CVTDQ2PDrm,          TB_ALIGN_16 },
468     { X86::CVTDQ2PSrr,      X86::CVTDQ2PSrm,          TB_ALIGN_16 },
469     { X86::CVTPD2DQrr,      X86::CVTPD2DQrm,          TB_ALIGN_16 },
470     { X86::CVTPD2PSrr,      X86::CVTPD2PSrm,          TB_ALIGN_16 },
471     { X86::CVTPS2DQrr,      X86::CVTPS2DQrm,          TB_ALIGN_16 },
472     { X86::CVTPS2PDrr,      X86::CVTPS2PDrm,          TB_ALIGN_16 },
473     { X86::CVTTPD2DQrr,     X86::CVTTPD2DQrm,         TB_ALIGN_16 },
474     { X86::CVTTPS2DQrr,     X86::CVTTPS2DQrm,         TB_ALIGN_16 },
475     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm,  0 },
476     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm,     0 },
477     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm,  0 },
478     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm,     0 },
479     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm,       0 },
480     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm,       0 },
481     { X86::MOV16rr,         X86::MOV16rm,             0 },
482     { X86::MOV32rr,         X86::MOV32rm,             0 },
483     { X86::MOV64rr,         X86::MOV64rm,             0 },
484     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm,         0 },
485     { X86::MOV64toSDrr,     X86::MOV64toSDrm,         0 },
486     { X86::MOV8rr,          X86::MOV8rm,              0 },
487     { X86::MOVAPDrr,        X86::MOVAPDrm,            TB_ALIGN_16 },
488     { X86::MOVAPSrr,        X86::MOVAPSrm,            TB_ALIGN_16 },
489     { X86::MOVDDUPrr,       X86::MOVDDUPrm,           0 },
490     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm,         0 },
491     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm,          0 },
492     { X86::MOVDQArr,        X86::MOVDQArm,            TB_ALIGN_16 },
493     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm,          TB_ALIGN_16 },
494     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm,          TB_ALIGN_16 },
495     { X86::MOVSX16rr8,      X86::MOVSX16rm8,          0 },
496     { X86::MOVSX32rr16,     X86::MOVSX32rm16,         0 },
497     { X86::MOVSX32rr8,      X86::MOVSX32rm8,          0 },
498     { X86::MOVSX64rr16,     X86::MOVSX64rm16,         0 },
499     { X86::MOVSX64rr32,     X86::MOVSX64rm32,         0 },
500     { X86::MOVSX64rr8,      X86::MOVSX64rm8,          0 },
501     { X86::MOVUPDrr,        X86::MOVUPDrm,            TB_ALIGN_16 },
502     { X86::MOVUPSrr,        X86::MOVUPSrm,            0 },
503     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm,     TB_ALIGN_16 },
504     { X86::MOVZX16rr8,      X86::MOVZX16rm8,          0 },
505     { X86::MOVZX32rr16,     X86::MOVZX32rm16,         0 },
506     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8,   0 },
507     { X86::MOVZX32rr8,      X86::MOVZX32rm8,          0 },
508     { X86::PABSBrr128,      X86::PABSBrm128,          TB_ALIGN_16 },
509     { X86::PABSDrr128,      X86::PABSDrm128,          TB_ALIGN_16 },
510     { X86::PABSWrr128,      X86::PABSWrm128,          TB_ALIGN_16 },
511     { X86::PCMPESTRIrr,     X86::PCMPESTRIrm,         TB_ALIGN_16 },
512     { X86::PCMPESTRM128rr,  X86::PCMPESTRM128rm,      TB_ALIGN_16 },
513     { X86::PCMPISTRIrr,     X86::PCMPISTRIrm,         TB_ALIGN_16 },
514     { X86::PCMPISTRM128rr,  X86::PCMPISTRM128rm,      TB_ALIGN_16 },
515     { X86::PHMINPOSUWrr128, X86::PHMINPOSUWrm128,     TB_ALIGN_16 },
516     { X86::PMOVSXBDrr,      X86::PMOVSXBDrm,          TB_ALIGN_16 },
517     { X86::PMOVSXBQrr,      X86::PMOVSXBQrm,          TB_ALIGN_16 },
518     { X86::PMOVSXBWrr,      X86::PMOVSXBWrm,          TB_ALIGN_16 },
519     { X86::PMOVSXDQrr,      X86::PMOVSXDQrm,          TB_ALIGN_16 },
520     { X86::PMOVSXWDrr,      X86::PMOVSXWDrm,          TB_ALIGN_16 },
521     { X86::PMOVSXWQrr,      X86::PMOVSXWQrm,          TB_ALIGN_16 },
522     { X86::PMOVZXBDrr,      X86::PMOVZXBDrm,          TB_ALIGN_16 },
523     { X86::PMOVZXBQrr,      X86::PMOVZXBQrm,          TB_ALIGN_16 },
524     { X86::PMOVZXBWrr,      X86::PMOVZXBWrm,          TB_ALIGN_16 },
525     { X86::PMOVZXDQrr,      X86::PMOVZXDQrm,          TB_ALIGN_16 },
526     { X86::PMOVZXWDrr,      X86::PMOVZXWDrm,          TB_ALIGN_16 },
527     { X86::PMOVZXWQrr,      X86::PMOVZXWQrm,          TB_ALIGN_16 },
528     { X86::PSHUFDri,        X86::PSHUFDmi,            TB_ALIGN_16 },
529     { X86::PSHUFHWri,       X86::PSHUFHWmi,           TB_ALIGN_16 },
530     { X86::PSHUFLWri,       X86::PSHUFLWmi,           TB_ALIGN_16 },
531     { X86::PTESTrr,         X86::PTESTrm,             TB_ALIGN_16 },
532     { X86::RCPPSr,          X86::RCPPSm,              TB_ALIGN_16 },
533     { X86::RCPSSr,          X86::RCPSSm,              0 },
534     { X86::RCPSSr_Int,      X86::RCPSSm_Int,          0 },
535     { X86::ROUNDPDr,        X86::ROUNDPDm,            TB_ALIGN_16 },
536     { X86::ROUNDPSr,        X86::ROUNDPSm,            TB_ALIGN_16 },
537     { X86::RSQRTPSr,        X86::RSQRTPSm,            TB_ALIGN_16 },
538     { X86::RSQRTSSr,        X86::RSQRTSSm,            0 },
539     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int,        0 },
540     { X86::SQRTPDr,         X86::SQRTPDm,             TB_ALIGN_16 },
541     { X86::SQRTPSr,         X86::SQRTPSm,             TB_ALIGN_16 },
542     { X86::SQRTSDr,         X86::SQRTSDm,             0 },
543     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int,         0 },
544     { X86::SQRTSSr,         X86::SQRTSSm,             0 },
545     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int,         0 },
546     { X86::TEST16rr,        X86::TEST16rm,            0 },
547     { X86::TEST32rr,        X86::TEST32rm,            0 },
548     { X86::TEST64rr,        X86::TEST64rm,            0 },
549     { X86::TEST8rr,         X86::TEST8rm,             0 },
550     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
551     { X86::UCOMISDrr,       X86::UCOMISDrm,           0 },
552     { X86::UCOMISSrr,       X86::UCOMISSrm,           0 },
553
554     // MMX version of foldable instructions
555     { X86::MMX_CVTPD2PIirr,   X86::MMX_CVTPD2PIirm,   0 },
556     { X86::MMX_CVTPI2PDirr,   X86::MMX_CVTPI2PDirm,   0 },
557     { X86::MMX_CVTPS2PIirr,   X86::MMX_CVTPS2PIirm,   0 },
558     { X86::MMX_CVTTPD2PIirr,  X86::MMX_CVTTPD2PIirm,  0 },
559     { X86::MMX_CVTTPS2PIirr,  X86::MMX_CVTTPS2PIirm,  0 },
560     { X86::MMX_MOVD64to64rr,  X86::MMX_MOVQ64rm,      0 },
561     { X86::MMX_PABSBrr64,     X86::MMX_PABSBrm64,     0 },
562     { X86::MMX_PABSDrr64,     X86::MMX_PABSDrm64,     0 },
563     { X86::MMX_PABSWrr64,     X86::MMX_PABSWrm64,     0 },
564     { X86::MMX_PSHUFWri,      X86::MMX_PSHUFWmi,      0 },
565
566     // 3DNow! version of foldable instructions
567     { X86::PF2IDrr,         X86::PF2IDrm,             0 },
568     { X86::PF2IWrr,         X86::PF2IWrm,             0 },
569     { X86::PFRCPrr,         X86::PFRCPrm,             0 },
570     { X86::PFRSQRTrr,       X86::PFRSQRTrm,           0 },
571     { X86::PI2FDrr,         X86::PI2FDrm,             0 },
572     { X86::PI2FWrr,         X86::PI2FWrm,             0 },
573     { X86::PSWAPDrr,        X86::PSWAPDrm,            0 },
574
575     // AVX 128-bit versions of foldable instructions
576     { X86::Int_VCOMISDrr,   X86::Int_VCOMISDrm,       0 },
577     { X86::Int_VCOMISSrr,   X86::Int_VCOMISSrm,       0 },
578     { X86::Int_VUCOMISDrr,  X86::Int_VUCOMISDrm,      0 },
579     { X86::Int_VUCOMISSrr,  X86::Int_VUCOMISSrm,      0 },
580     { X86::VCVTTSD2SI64rr,  X86::VCVTTSD2SI64rm,      0 },
581     { X86::Int_VCVTTSD2SI64rr,X86::Int_VCVTTSD2SI64rm,0 },
582     { X86::VCVTTSD2SIrr,    X86::VCVTTSD2SIrm,        0 },
583     { X86::Int_VCVTTSD2SIrr,X86::Int_VCVTTSD2SIrm,    0 },
584     { X86::VCVTTSS2SI64rr,  X86::VCVTTSS2SI64rm,      0 },
585     { X86::Int_VCVTTSS2SI64rr,X86::Int_VCVTTSS2SI64rm,0 },
586     { X86::VCVTTSS2SIrr,    X86::VCVTTSS2SIrm,        0 },
587     { X86::Int_VCVTTSS2SIrr,X86::Int_VCVTTSS2SIrm,    0 },
588     { X86::VCVTSD2SI64rr,   X86::VCVTSD2SI64rm,       0 },
589     { X86::VCVTSD2SIrr,     X86::VCVTSD2SIrm,         0 },
590     { X86::VCVTSS2SI64rr,   X86::VCVTSS2SI64rm,       0 },
591     { X86::VCVTSS2SIrr,     X86::VCVTSS2SIrm,         0 },
592     { X86::VCVTDQ2PDrr,     X86::VCVTDQ2PDrm,         0 },
593     { X86::VCVTDQ2PSrr,     X86::VCVTDQ2PSrm,         0 },
594     { X86::VCVTPD2DQrr,     X86::VCVTPD2DQXrm,        0 },
595     { X86::VCVTPD2PSrr,     X86::VCVTPD2PSXrm,        0 },
596     { X86::VCVTPS2DQrr,     X86::VCVTPS2DQrm,         0 },
597     { X86::VCVTPS2PDrr,     X86::VCVTPS2PDrm,         0 },
598     { X86::VCVTTPD2DQrr,    X86::VCVTTPD2DQXrm,       0 },
599     { X86::VCVTTPS2DQrr,    X86::VCVTTPS2DQrm,        0 },
600     { X86::VMOV64toPQIrr,   X86::VMOVQI2PQIrm,        0 },
601     { X86::VMOV64toSDrr,    X86::VMOV64toSDrm,        0 },
602     { X86::VMOVAPDrr,       X86::VMOVAPDrm,           TB_ALIGN_16 },
603     { X86::VMOVAPSrr,       X86::VMOVAPSrm,           TB_ALIGN_16 },
604     { X86::VMOVDDUPrr,      X86::VMOVDDUPrm,          0 },
605     { X86::VMOVDI2PDIrr,    X86::VMOVDI2PDIrm,        0 },
606     { X86::VMOVDI2SSrr,     X86::VMOVDI2SSrm,         0 },
607     { X86::VMOVDQArr,       X86::VMOVDQArm,           TB_ALIGN_16 },
608     { X86::VMOVSLDUPrr,     X86::VMOVSLDUPrm,         0 },
609     { X86::VMOVSHDUPrr,     X86::VMOVSHDUPrm,         0 },
610     { X86::VMOVUPDrr,       X86::VMOVUPDrm,           0 },
611     { X86::VMOVUPSrr,       X86::VMOVUPSrm,           0 },
612     { X86::VMOVZPQILo2PQIrr,X86::VMOVZPQILo2PQIrm,    TB_ALIGN_16 },
613     { X86::VPABSBrr128,     X86::VPABSBrm128,         0 },
614     { X86::VPABSDrr128,     X86::VPABSDrm128,         0 },
615     { X86::VPABSWrr128,     X86::VPABSWrm128,         0 },
616     { X86::VPCMPESTRIrr,    X86::VPCMPESTRIrm,        0 },
617     { X86::VPCMPESTRM128rr, X86::VPCMPESTRM128rm,     0 },
618     { X86::VPCMPISTRIrr,    X86::VPCMPISTRIrm,        0 },
619     { X86::VPCMPISTRM128rr, X86::VPCMPISTRM128rm,     0 },
620     { X86::VPHMINPOSUWrr128, X86::VPHMINPOSUWrm128,   0 },
621     { X86::VPERMILPDri,     X86::VPERMILPDmi,         0 },
622     { X86::VPERMILPSri,     X86::VPERMILPSmi,         0 },
623     { X86::VPMOVSXBDrr,     X86::VPMOVSXBDrm,         0 },
624     { X86::VPMOVSXBQrr,     X86::VPMOVSXBQrm,         0 },
625     { X86::VPMOVSXBWrr,     X86::VPMOVSXBWrm,         0 },
626     { X86::VPMOVSXDQrr,     X86::VPMOVSXDQrm,         0 },
627     { X86::VPMOVSXWDrr,     X86::VPMOVSXWDrm,         0 },
628     { X86::VPMOVSXWQrr,     X86::VPMOVSXWQrm,         0 },
629     { X86::VPMOVZXBDrr,     X86::VPMOVZXBDrm,         0 },
630     { X86::VPMOVZXBQrr,     X86::VPMOVZXBQrm,         0 },
631     { X86::VPMOVZXBWrr,     X86::VPMOVZXBWrm,         0 },
632     { X86::VPMOVZXDQrr,     X86::VPMOVZXDQrm,         0 },
633     { X86::VPMOVZXWDrr,     X86::VPMOVZXWDrm,         0 },
634     { X86::VPMOVZXWQrr,     X86::VPMOVZXWQrm,         0 },
635     { X86::VPSHUFDri,       X86::VPSHUFDmi,           0 },
636     { X86::VPSHUFHWri,      X86::VPSHUFHWmi,          0 },
637     { X86::VPSHUFLWri,      X86::VPSHUFLWmi,          0 },
638     { X86::VPTESTrr,        X86::VPTESTrm,            0 },
639     { X86::VRCPPSr,         X86::VRCPPSm,             0 },
640     { X86::VROUNDPDr,       X86::VROUNDPDm,           0 },
641     { X86::VROUNDPSr,       X86::VROUNDPSm,           0 },
642     { X86::VRSQRTPSr,       X86::VRSQRTPSm,           0 },
643     { X86::VSQRTPDr,        X86::VSQRTPDm,            0 },
644     { X86::VSQRTPSr,        X86::VSQRTPSm,            0 },
645     { X86::VTESTPDrr,       X86::VTESTPDrm,           0 },
646     { X86::VTESTPSrr,       X86::VTESTPSrm,           0 },
647     { X86::VUCOMISDrr,      X86::VUCOMISDrm,          0 },
648     { X86::VUCOMISSrr,      X86::VUCOMISSrm,          0 },
649
650     // AVX 256-bit foldable instructions
651     { X86::VCVTDQ2PDYrr,    X86::VCVTDQ2PDYrm,        0 },
652     { X86::VCVTDQ2PSYrr,    X86::VCVTDQ2PSYrm,        0 },
653     { X86::VCVTPD2DQYrr,    X86::VCVTPD2DQYrm,        0 },
654     { X86::VCVTPD2PSYrr,    X86::VCVTPD2PSYrm,        0 },
655     { X86::VCVTPS2DQYrr,    X86::VCVTPS2DQYrm,        0 },
656     { X86::VCVTPS2PDYrr,    X86::VCVTPS2PDYrm,        0 },
657     { X86::VCVTTPD2DQYrr,   X86::VCVTTPD2DQYrm,       0 },
658     { X86::VCVTTPS2DQYrr,   X86::VCVTTPS2DQYrm,       0 },
659     { X86::VMOVAPDYrr,      X86::VMOVAPDYrm,          TB_ALIGN_32 },
660     { X86::VMOVAPSYrr,      X86::VMOVAPSYrm,          TB_ALIGN_32 },
661     { X86::VMOVDDUPYrr,     X86::VMOVDDUPYrm,         0 },
662     { X86::VMOVDQAYrr,      X86::VMOVDQAYrm,          TB_ALIGN_32 },
663     { X86::VMOVSLDUPYrr,    X86::VMOVSLDUPYrm,        0 },
664     { X86::VMOVSHDUPYrr,    X86::VMOVSHDUPYrm,        0 },
665     { X86::VMOVUPDYrr,      X86::VMOVUPDYrm,          0 },
666     { X86::VMOVUPSYrr,      X86::VMOVUPSYrm,          0 },
667     { X86::VPERMILPDYri,    X86::VPERMILPDYmi,        0 },
668     { X86::VPERMILPSYri,    X86::VPERMILPSYmi,        0 },
669     { X86::VPTESTYrr,       X86::VPTESTYrm,           0 },
670     { X86::VRCPPSYr,        X86::VRCPPSYm,            0 },
671     { X86::VROUNDYPDr,      X86::VROUNDYPDm,          0 },
672     { X86::VROUNDYPSr,      X86::VROUNDYPSm,          0 },
673     { X86::VRSQRTPSYr,      X86::VRSQRTPSYm,          0 },
674     { X86::VSQRTPDYr,       X86::VSQRTPDYm,           0 },
675     { X86::VSQRTPSYr,       X86::VSQRTPSYm,           0 },
676     { X86::VTESTPDYrr,      X86::VTESTPDYrm,          0 },
677     { X86::VTESTPSYrr,      X86::VTESTPSYrm,          0 },
678
679     // AVX2 foldable instructions
680
681     // VBROADCASTS{SD}rr register instructions were an AVX2 addition while the
682     // VBROADCASTS{SD}rm memory instructions were available from AVX1.
683     // TB_NO_REVERSE prevents unfolding from introducing an illegal instruction
684     // on AVX1 targets. The VPBROADCAST instructions are all AVX2 instructions
685     // so they don't need an equivalent limitation.
686     { X86::VBROADCASTSSrr,  X86::VBROADCASTSSrm,      TB_NO_REVERSE },
687     { X86::VBROADCASTSSYrr, X86::VBROADCASTSSYrm,     TB_NO_REVERSE },
688     { X86::VBROADCASTSDYrr, X86::VBROADCASTSDYrm,     TB_NO_REVERSE },
689     { X86::VPABSBrr256,     X86::VPABSBrm256,         0 },
690     { X86::VPABSDrr256,     X86::VPABSDrm256,         0 },
691     { X86::VPABSWrr256,     X86::VPABSWrm256,         0 },
692     { X86::VPBROADCASTBrr,  X86::VPBROADCASTBrm,      0 },
693     { X86::VPBROADCASTBYrr, X86::VPBROADCASTBYrm,     0 },
694     { X86::VPBROADCASTDrr,  X86::VPBROADCASTDrm,      0 },
695     { X86::VPBROADCASTDYrr, X86::VPBROADCASTDYrm,     0 },
696     { X86::VPBROADCASTQrr,  X86::VPBROADCASTQrm,      0 },
697     { X86::VPBROADCASTQYrr, X86::VPBROADCASTQYrm,     0 },
698     { X86::VPBROADCASTWrr,  X86::VPBROADCASTWrm,      0 },
699     { X86::VPBROADCASTWYrr, X86::VPBROADCASTWYrm,     0 },
700     { X86::VPERMPDYri,      X86::VPERMPDYmi,          0 },
701     { X86::VPERMQYri,       X86::VPERMQYmi,           0 },
702     { X86::VPMOVSXBDYrr,    X86::VPMOVSXBDYrm,        0 },
703     { X86::VPMOVSXBQYrr,    X86::VPMOVSXBQYrm,        0 },
704     { X86::VPMOVSXBWYrr,    X86::VPMOVSXBWYrm,        0 },
705     { X86::VPMOVSXDQYrr,    X86::VPMOVSXDQYrm,        0 },
706     { X86::VPMOVSXWDYrr,    X86::VPMOVSXWDYrm,        0 },
707     { X86::VPMOVSXWQYrr,    X86::VPMOVSXWQYrm,        0 },
708     { X86::VPMOVZXBDYrr,    X86::VPMOVZXBDYrm,        0 },
709     { X86::VPMOVZXBQYrr,    X86::VPMOVZXBQYrm,        0 },
710     { X86::VPMOVZXBWYrr,    X86::VPMOVZXBWYrm,        0 },
711     { X86::VPMOVZXDQYrr,    X86::VPMOVZXDQYrm,        0 },
712     { X86::VPMOVZXWDYrr,    X86::VPMOVZXWDYrm,        0 },
713     { X86::VPMOVZXWQYrr,    X86::VPMOVZXWQYrm,        0 },
714     { X86::VPSHUFDYri,      X86::VPSHUFDYmi,          0 },
715     { X86::VPSHUFHWYri,     X86::VPSHUFHWYmi,         0 },
716     { X86::VPSHUFLWYri,     X86::VPSHUFLWYmi,         0 },
717
718     // XOP foldable instructions
719     { X86::VFRCZPDrr,          X86::VFRCZPDrm,        0 },
720     { X86::VFRCZPDrrY,         X86::VFRCZPDrmY,       0 },
721     { X86::VFRCZPSrr,          X86::VFRCZPSrm,        0 },
722     { X86::VFRCZPSrrY,         X86::VFRCZPSrmY,       0 },
723     { X86::VFRCZSDrr,          X86::VFRCZSDrm,        0 },
724     { X86::VFRCZSSrr,          X86::VFRCZSSrm,        0 },
725     { X86::VPHADDBDrr,         X86::VPHADDBDrm,       0 },
726     { X86::VPHADDBQrr,         X86::VPHADDBQrm,       0 },
727     { X86::VPHADDBWrr,         X86::VPHADDBWrm,       0 },
728     { X86::VPHADDDQrr,         X86::VPHADDDQrm,       0 },
729     { X86::VPHADDWDrr,         X86::VPHADDWDrm,       0 },
730     { X86::VPHADDWQrr,         X86::VPHADDWQrm,       0 },
731     { X86::VPHADDUBDrr,        X86::VPHADDUBDrm,      0 },
732     { X86::VPHADDUBQrr,        X86::VPHADDUBQrm,      0 },
733     { X86::VPHADDUBWrr,        X86::VPHADDUBWrm,      0 },
734     { X86::VPHADDUDQrr,        X86::VPHADDUDQrm,      0 },
735     { X86::VPHADDUWDrr,        X86::VPHADDUWDrm,      0 },
736     { X86::VPHADDUWQrr,        X86::VPHADDUWQrm,      0 },
737     { X86::VPHSUBBWrr,         X86::VPHSUBBWrm,       0 },
738     { X86::VPHSUBDQrr,         X86::VPHSUBDQrm,       0 },
739     { X86::VPHSUBWDrr,         X86::VPHSUBWDrm,       0 },
740     { X86::VPROTBri,           X86::VPROTBmi,         0 },
741     { X86::VPROTBrr,           X86::VPROTBmr,         0 },
742     { X86::VPROTDri,           X86::VPROTDmi,         0 },
743     { X86::VPROTDrr,           X86::VPROTDmr,         0 },
744     { X86::VPROTQri,           X86::VPROTQmi,         0 },
745     { X86::VPROTQrr,           X86::VPROTQmr,         0 },
746     { X86::VPROTWri,           X86::VPROTWmi,         0 },
747     { X86::VPROTWrr,           X86::VPROTWmr,         0 },
748     { X86::VPSHABrr,           X86::VPSHABmr,         0 },
749     { X86::VPSHADrr,           X86::VPSHADmr,         0 },
750     { X86::VPSHAQrr,           X86::VPSHAQmr,         0 },
751     { X86::VPSHAWrr,           X86::VPSHAWmr,         0 },
752     { X86::VPSHLBrr,           X86::VPSHLBmr,         0 },
753     { X86::VPSHLDrr,           X86::VPSHLDmr,         0 },
754     { X86::VPSHLQrr,           X86::VPSHLQmr,         0 },
755     { X86::VPSHLWrr,           X86::VPSHLWmr,         0 },
756
757     // BMI/BMI2/LZCNT/POPCNT/TBM foldable instructions
758     { X86::BEXTR32rr,       X86::BEXTR32rm,           0 },
759     { X86::BEXTR64rr,       X86::BEXTR64rm,           0 },
760     { X86::BEXTRI32ri,      X86::BEXTRI32mi,          0 },
761     { X86::BEXTRI64ri,      X86::BEXTRI64mi,          0 },
762     { X86::BLCFILL32rr,     X86::BLCFILL32rm,         0 },
763     { X86::BLCFILL64rr,     X86::BLCFILL64rm,         0 },
764     { X86::BLCI32rr,        X86::BLCI32rm,            0 },
765     { X86::BLCI64rr,        X86::BLCI64rm,            0 },
766     { X86::BLCIC32rr,       X86::BLCIC32rm,           0 },
767     { X86::BLCIC64rr,       X86::BLCIC64rm,           0 },
768     { X86::BLCMSK32rr,      X86::BLCMSK32rm,          0 },
769     { X86::BLCMSK64rr,      X86::BLCMSK64rm,          0 },
770     { X86::BLCS32rr,        X86::BLCS32rm,            0 },
771     { X86::BLCS64rr,        X86::BLCS64rm,            0 },
772     { X86::BLSFILL32rr,     X86::BLSFILL32rm,         0 },
773     { X86::BLSFILL64rr,     X86::BLSFILL64rm,         0 },
774     { X86::BLSI32rr,        X86::BLSI32rm,            0 },
775     { X86::BLSI64rr,        X86::BLSI64rm,            0 },
776     { X86::BLSIC32rr,       X86::BLSIC32rm,           0 },
777     { X86::BLSIC64rr,       X86::BLSIC64rm,           0 },
778     { X86::BLSMSK32rr,      X86::BLSMSK32rm,          0 },
779     { X86::BLSMSK64rr,      X86::BLSMSK64rm,          0 },
780     { X86::BLSR32rr,        X86::BLSR32rm,            0 },
781     { X86::BLSR64rr,        X86::BLSR64rm,            0 },
782     { X86::BZHI32rr,        X86::BZHI32rm,            0 },
783     { X86::BZHI64rr,        X86::BZHI64rm,            0 },
784     { X86::LZCNT16rr,       X86::LZCNT16rm,           0 },
785     { X86::LZCNT32rr,       X86::LZCNT32rm,           0 },
786     { X86::LZCNT64rr,       X86::LZCNT64rm,           0 },
787     { X86::POPCNT16rr,      X86::POPCNT16rm,          0 },
788     { X86::POPCNT32rr,      X86::POPCNT32rm,          0 },
789     { X86::POPCNT64rr,      X86::POPCNT64rm,          0 },
790     { X86::RORX32ri,        X86::RORX32mi,            0 },
791     { X86::RORX64ri,        X86::RORX64mi,            0 },
792     { X86::SARX32rr,        X86::SARX32rm,            0 },
793     { X86::SARX64rr,        X86::SARX64rm,            0 },
794     { X86::SHRX32rr,        X86::SHRX32rm,            0 },
795     { X86::SHRX64rr,        X86::SHRX64rm,            0 },
796     { X86::SHLX32rr,        X86::SHLX32rm,            0 },
797     { X86::SHLX64rr,        X86::SHLX64rm,            0 },
798     { X86::T1MSKC32rr,      X86::T1MSKC32rm,          0 },
799     { X86::T1MSKC64rr,      X86::T1MSKC64rm,          0 },
800     { X86::TZCNT16rr,       X86::TZCNT16rm,           0 },
801     { X86::TZCNT32rr,       X86::TZCNT32rm,           0 },
802     { X86::TZCNT64rr,       X86::TZCNT64rm,           0 },
803     { X86::TZMSK32rr,       X86::TZMSK32rm,           0 },
804     { X86::TZMSK64rr,       X86::TZMSK64rm,           0 },
805
806     // AVX-512 foldable instructions
807     { X86::VMOV64toPQIZrr,  X86::VMOVQI2PQIZrm,       0 },
808     { X86::VMOVDI2SSZrr,    X86::VMOVDI2SSZrm,        0 },
809     { X86::VMOVAPDZrr,      X86::VMOVAPDZrm,          TB_ALIGN_64 },
810     { X86::VMOVAPSZrr,      X86::VMOVAPSZrm,          TB_ALIGN_64 },
811     { X86::VMOVDQA32Zrr,    X86::VMOVDQA32Zrm,        TB_ALIGN_64 },
812     { X86::VMOVDQA64Zrr,    X86::VMOVDQA64Zrm,        TB_ALIGN_64 },
813     { X86::VMOVDQU8Zrr,     X86::VMOVDQU8Zrm,         0 },
814     { X86::VMOVDQU16Zrr,    X86::VMOVDQU16Zrm,        0 },
815     { X86::VMOVDQU32Zrr,    X86::VMOVDQU32Zrm,        0 },
816     { X86::VMOVDQU64Zrr,    X86::VMOVDQU64Zrm,        0 },
817     { X86::VMOVUPDZrr,      X86::VMOVUPDZrm,          0 },
818     { X86::VMOVUPSZrr,      X86::VMOVUPSZrm,          0 },
819     { X86::VPABSDZrr,       X86::VPABSDZrm,           0 },
820     { X86::VPABSQZrr,       X86::VPABSQZrm,           0 },
821     { X86::VBROADCASTSSZr,  X86::VBROADCASTSSZm,      TB_NO_REVERSE },
822     { X86::VBROADCASTSDZr,  X86::VBROADCASTSDZm,      TB_NO_REVERSE },
823
824     // AVX-512 foldable instructions (256-bit versions)
825     { X86::VMOVAPDZ256rr,      X86::VMOVAPDZ256rm,          TB_ALIGN_32 },
826     { X86::VMOVAPSZ256rr,      X86::VMOVAPSZ256rm,          TB_ALIGN_32 },
827     { X86::VMOVDQA32Z256rr,    X86::VMOVDQA32Z256rm,        TB_ALIGN_32 },
828     { X86::VMOVDQA64Z256rr,    X86::VMOVDQA64Z256rm,        TB_ALIGN_32 },
829     { X86::VMOVDQU8Z256rr,     X86::VMOVDQU8Z256rm,         0 },
830     { X86::VMOVDQU16Z256rr,    X86::VMOVDQU16Z256rm,        0 },
831     { X86::VMOVDQU32Z256rr,    X86::VMOVDQU32Z256rm,        0 },
832     { X86::VMOVDQU64Z256rr,    X86::VMOVDQU64Z256rm,        0 },
833     { X86::VMOVUPDZ256rr,      X86::VMOVUPDZ256rm,          0 },
834     { X86::VMOVUPSZ256rr,      X86::VMOVUPSZ256rm,          0 },
835     { X86::VBROADCASTSSZ256r,  X86::VBROADCASTSSZ256m,      TB_NO_REVERSE },
836     { X86::VBROADCASTSDZ256r,  X86::VBROADCASTSDZ256m,      TB_NO_REVERSE },
837
838     // AVX-512 foldable instructions (256-bit versions)
839     { X86::VMOVAPDZ128rr,      X86::VMOVAPDZ128rm,          TB_ALIGN_16 },
840     { X86::VMOVAPSZ128rr,      X86::VMOVAPSZ128rm,          TB_ALIGN_16 },
841     { X86::VMOVDQA32Z128rr,    X86::VMOVDQA32Z128rm,        TB_ALIGN_16 },
842     { X86::VMOVDQA64Z128rr,    X86::VMOVDQA64Z128rm,        TB_ALIGN_16 },
843     { X86::VMOVDQU8Z128rr,     X86::VMOVDQU8Z128rm,         0 },
844     { X86::VMOVDQU16Z128rr,    X86::VMOVDQU16Z128rm,        0 },
845     { X86::VMOVDQU32Z128rr,    X86::VMOVDQU32Z128rm,        0 },
846     { X86::VMOVDQU64Z128rr,    X86::VMOVDQU64Z128rm,        0 },
847     { X86::VMOVUPDZ128rr,      X86::VMOVUPDZ128rm,          0 },
848     { X86::VMOVUPSZ128rr,      X86::VMOVUPSZ128rm,          0 },
849     { X86::VBROADCASTSSZ128r,  X86::VBROADCASTSSZ128m,      TB_NO_REVERSE },
850
851     // F16C foldable instructions
852     { X86::VCVTPH2PSrr,        X86::VCVTPH2PSrm,            0 },
853     { X86::VCVTPH2PSYrr,       X86::VCVTPH2PSYrm,           0 },
854
855     // AES foldable instructions
856     { X86::AESIMCrr,              X86::AESIMCrm,              TB_ALIGN_16 },
857     { X86::AESKEYGENASSIST128rr,  X86::AESKEYGENASSIST128rm,  TB_ALIGN_16 },
858     { X86::VAESIMCrr,             X86::VAESIMCrm,             0 },
859     { X86::VAESKEYGENASSIST128rr, X86::VAESKEYGENASSIST128rm, 0 }
860   };
861
862   for (X86MemoryFoldTableEntry Entry : MemoryFoldTable1) {
863     AddTableEntry(RegOp2MemOpTable1, MemOp2RegOpTable,
864                   Entry.RegOp, Entry.MemOp,
865                   // Index 1, folded load
866                   Entry.Flags | TB_INDEX_1 | TB_FOLDED_LOAD);
867   }
868
869   static const X86MemoryFoldTableEntry MemoryFoldTable2[] = {
870     { X86::ADC32rr,         X86::ADC32rm,       0 },
871     { X86::ADC64rr,         X86::ADC64rm,       0 },
872     { X86::ADD16rr,         X86::ADD16rm,       0 },
873     { X86::ADD16rr_DB,      X86::ADD16rm,       TB_NO_REVERSE },
874     { X86::ADD32rr,         X86::ADD32rm,       0 },
875     { X86::ADD32rr_DB,      X86::ADD32rm,       TB_NO_REVERSE },
876     { X86::ADD64rr,         X86::ADD64rm,       0 },
877     { X86::ADD64rr_DB,      X86::ADD64rm,       TB_NO_REVERSE },
878     { X86::ADD8rr,          X86::ADD8rm,        0 },
879     { X86::ADDPDrr,         X86::ADDPDrm,       TB_ALIGN_16 },
880     { X86::ADDPSrr,         X86::ADDPSrm,       TB_ALIGN_16 },
881     { X86::ADDSDrr,         X86::ADDSDrm,       0 },
882     { X86::ADDSDrr_Int,     X86::ADDSDrm_Int,   0 },
883     { X86::ADDSSrr,         X86::ADDSSrm,       0 },
884     { X86::ADDSSrr_Int,     X86::ADDSSrm_Int,   0 },
885     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm,    TB_ALIGN_16 },
886     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm,    TB_ALIGN_16 },
887     { X86::AND16rr,         X86::AND16rm,       0 },
888     { X86::AND32rr,         X86::AND32rm,       0 },
889     { X86::AND64rr,         X86::AND64rm,       0 },
890     { X86::AND8rr,          X86::AND8rm,        0 },
891     { X86::ANDNPDrr,        X86::ANDNPDrm,      TB_ALIGN_16 },
892     { X86::ANDNPSrr,        X86::ANDNPSrm,      TB_ALIGN_16 },
893     { X86::ANDPDrr,         X86::ANDPDrm,       TB_ALIGN_16 },
894     { X86::ANDPSrr,         X86::ANDPSrm,       TB_ALIGN_16 },
895     { X86::BLENDPDrri,      X86::BLENDPDrmi,    TB_ALIGN_16 },
896     { X86::BLENDPSrri,      X86::BLENDPSrmi,    TB_ALIGN_16 },
897     { X86::BLENDVPDrr0,     X86::BLENDVPDrm0,   TB_ALIGN_16 },
898     { X86::BLENDVPSrr0,     X86::BLENDVPSrm0,   TB_ALIGN_16 },
899     { X86::CMOVA16rr,       X86::CMOVA16rm,     0 },
900     { X86::CMOVA32rr,       X86::CMOVA32rm,     0 },
901     { X86::CMOVA64rr,       X86::CMOVA64rm,     0 },
902     { X86::CMOVAE16rr,      X86::CMOVAE16rm,    0 },
903     { X86::CMOVAE32rr,      X86::CMOVAE32rm,    0 },
904     { X86::CMOVAE64rr,      X86::CMOVAE64rm,    0 },
905     { X86::CMOVB16rr,       X86::CMOVB16rm,     0 },
906     { X86::CMOVB32rr,       X86::CMOVB32rm,     0 },
907     { X86::CMOVB64rr,       X86::CMOVB64rm,     0 },
908     { X86::CMOVBE16rr,      X86::CMOVBE16rm,    0 },
909     { X86::CMOVBE32rr,      X86::CMOVBE32rm,    0 },
910     { X86::CMOVBE64rr,      X86::CMOVBE64rm,    0 },
911     { X86::CMOVE16rr,       X86::CMOVE16rm,     0 },
912     { X86::CMOVE32rr,       X86::CMOVE32rm,     0 },
913     { X86::CMOVE64rr,       X86::CMOVE64rm,     0 },
914     { X86::CMOVG16rr,       X86::CMOVG16rm,     0 },
915     { X86::CMOVG32rr,       X86::CMOVG32rm,     0 },
916     { X86::CMOVG64rr,       X86::CMOVG64rm,     0 },
917     { X86::CMOVGE16rr,      X86::CMOVGE16rm,    0 },
918     { X86::CMOVGE32rr,      X86::CMOVGE32rm,    0 },
919     { X86::CMOVGE64rr,      X86::CMOVGE64rm,    0 },
920     { X86::CMOVL16rr,       X86::CMOVL16rm,     0 },
921     { X86::CMOVL32rr,       X86::CMOVL32rm,     0 },
922     { X86::CMOVL64rr,       X86::CMOVL64rm,     0 },
923     { X86::CMOVLE16rr,      X86::CMOVLE16rm,    0 },
924     { X86::CMOVLE32rr,      X86::CMOVLE32rm,    0 },
925     { X86::CMOVLE64rr,      X86::CMOVLE64rm,    0 },
926     { X86::CMOVNE16rr,      X86::CMOVNE16rm,    0 },
927     { X86::CMOVNE32rr,      X86::CMOVNE32rm,    0 },
928     { X86::CMOVNE64rr,      X86::CMOVNE64rm,    0 },
929     { X86::CMOVNO16rr,      X86::CMOVNO16rm,    0 },
930     { X86::CMOVNO32rr,      X86::CMOVNO32rm,    0 },
931     { X86::CMOVNO64rr,      X86::CMOVNO64rm,    0 },
932     { X86::CMOVNP16rr,      X86::CMOVNP16rm,    0 },
933     { X86::CMOVNP32rr,      X86::CMOVNP32rm,    0 },
934     { X86::CMOVNP64rr,      X86::CMOVNP64rm,    0 },
935     { X86::CMOVNS16rr,      X86::CMOVNS16rm,    0 },
936     { X86::CMOVNS32rr,      X86::CMOVNS32rm,    0 },
937     { X86::CMOVNS64rr,      X86::CMOVNS64rm,    0 },
938     { X86::CMOVO16rr,       X86::CMOVO16rm,     0 },
939     { X86::CMOVO32rr,       X86::CMOVO32rm,     0 },
940     { X86::CMOVO64rr,       X86::CMOVO64rm,     0 },
941     { X86::CMOVP16rr,       X86::CMOVP16rm,     0 },
942     { X86::CMOVP32rr,       X86::CMOVP32rm,     0 },
943     { X86::CMOVP64rr,       X86::CMOVP64rm,     0 },
944     { X86::CMOVS16rr,       X86::CMOVS16rm,     0 },
945     { X86::CMOVS32rr,       X86::CMOVS32rm,     0 },
946     { X86::CMOVS64rr,       X86::CMOVS64rm,     0 },
947     { X86::CMPPDrri,        X86::CMPPDrmi,      TB_ALIGN_16 },
948     { X86::CMPPSrri,        X86::CMPPSrmi,      TB_ALIGN_16 },
949     { X86::CMPSDrr,         X86::CMPSDrm,       0 },
950     { X86::CMPSSrr,         X86::CMPSSrm,       0 },
951     { X86::CRC32r32r32,     X86::CRC32r32m32,   0 },
952     { X86::CRC32r64r64,     X86::CRC32r64m64,   0 },
953     { X86::DIVPDrr,         X86::DIVPDrm,       TB_ALIGN_16 },
954     { X86::DIVPSrr,         X86::DIVPSrm,       TB_ALIGN_16 },
955     { X86::DIVSDrr,         X86::DIVSDrm,       0 },
956     { X86::DIVSDrr_Int,     X86::DIVSDrm_Int,   0 },
957     { X86::DIVSSrr,         X86::DIVSSrm,       0 },
958     { X86::DIVSSrr_Int,     X86::DIVSSrm_Int,   0 },
959     { X86::DPPDrri,         X86::DPPDrmi,       TB_ALIGN_16 },
960     { X86::DPPSrri,         X86::DPPSrmi,       TB_ALIGN_16 },
961
962     // Do not fold Fs* scalar logical op loads because there are no scalar
963     // load variants for these instructions. When folded, the load is required
964     // to be 128-bits, so the load size would not match.
965
966     { X86::FvANDNPDrr,      X86::FvANDNPDrm,    TB_ALIGN_16 },
967     { X86::FvANDNPSrr,      X86::FvANDNPSrm,    TB_ALIGN_16 },
968     { X86::FvANDPDrr,       X86::FvANDPDrm,     TB_ALIGN_16 },
969     { X86::FvANDPSrr,       X86::FvANDPSrm,     TB_ALIGN_16 },
970     { X86::FvORPDrr,        X86::FvORPDrm,      TB_ALIGN_16 },
971     { X86::FvORPSrr,        X86::FvORPSrm,      TB_ALIGN_16 },
972     { X86::FvXORPDrr,       X86::FvXORPDrm,     TB_ALIGN_16 },
973     { X86::FvXORPSrr,       X86::FvXORPSrm,     TB_ALIGN_16 },
974     { X86::HADDPDrr,        X86::HADDPDrm,      TB_ALIGN_16 },
975     { X86::HADDPSrr,        X86::HADDPSrm,      TB_ALIGN_16 },
976     { X86::HSUBPDrr,        X86::HSUBPDrm,      TB_ALIGN_16 },
977     { X86::HSUBPSrr,        X86::HSUBPSrm,      TB_ALIGN_16 },
978     { X86::IMUL16rr,        X86::IMUL16rm,      0 },
979     { X86::IMUL32rr,        X86::IMUL32rm,      0 },
980     { X86::IMUL64rr,        X86::IMUL64rm,      0 },
981     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm,   0 },
982     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm,   0 },
983     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm,      0 },
984     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm,    0 },
985     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm,      0 },
986     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm,    0 },
987     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm,      0 },
988     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm,      0 },
989     { X86::MAXPDrr,         X86::MAXPDrm,       TB_ALIGN_16 },
990     { X86::MAXPSrr,         X86::MAXPSrm,       TB_ALIGN_16 },
991     { X86::MAXSDrr,         X86::MAXSDrm,       0 },
992     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int,   0 },
993     { X86::MAXSSrr,         X86::MAXSSrm,       0 },
994     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int,   0 },
995     { X86::MINPDrr,         X86::MINPDrm,       TB_ALIGN_16 },
996     { X86::MINPSrr,         X86::MINPSrm,       TB_ALIGN_16 },
997     { X86::MINSDrr,         X86::MINSDrm,       0 },
998     { X86::MINSDrr_Int,     X86::MINSDrm_Int,   0 },
999     { X86::MINSSrr,         X86::MINSSrm,       0 },
1000     { X86::MINSSrr_Int,     X86::MINSSrm_Int,   0 },
1001     { X86::MPSADBWrri,      X86::MPSADBWrmi,    TB_ALIGN_16 },
1002     { X86::MULPDrr,         X86::MULPDrm,       TB_ALIGN_16 },
1003     { X86::MULPSrr,         X86::MULPSrm,       TB_ALIGN_16 },
1004     { X86::MULSDrr,         X86::MULSDrm,       0 },
1005     { X86::MULSDrr_Int,     X86::MULSDrm_Int,   0 },
1006     { X86::MULSSrr,         X86::MULSSrm,       0 },
1007     { X86::MULSSrr_Int,     X86::MULSSrm_Int,   0 },
1008     { X86::OR16rr,          X86::OR16rm,        0 },
1009     { X86::OR32rr,          X86::OR32rm,        0 },
1010     { X86::OR64rr,          X86::OR64rm,        0 },
1011     { X86::OR8rr,           X86::OR8rm,         0 },
1012     { X86::ORPDrr,          X86::ORPDrm,        TB_ALIGN_16 },
1013     { X86::ORPSrr,          X86::ORPSrm,        TB_ALIGN_16 },
1014     { X86::PACKSSDWrr,      X86::PACKSSDWrm,    TB_ALIGN_16 },
1015     { X86::PACKSSWBrr,      X86::PACKSSWBrm,    TB_ALIGN_16 },
1016     { X86::PACKUSDWrr,      X86::PACKUSDWrm,    TB_ALIGN_16 },
1017     { X86::PACKUSWBrr,      X86::PACKUSWBrm,    TB_ALIGN_16 },
1018     { X86::PADDBrr,         X86::PADDBrm,       TB_ALIGN_16 },
1019     { X86::PADDDrr,         X86::PADDDrm,       TB_ALIGN_16 },
1020     { X86::PADDQrr,         X86::PADDQrm,       TB_ALIGN_16 },
1021     { X86::PADDSBrr,        X86::PADDSBrm,      TB_ALIGN_16 },
1022     { X86::PADDSWrr,        X86::PADDSWrm,      TB_ALIGN_16 },
1023     { X86::PADDUSBrr,       X86::PADDUSBrm,     TB_ALIGN_16 },
1024     { X86::PADDUSWrr,       X86::PADDUSWrm,     TB_ALIGN_16 },
1025     { X86::PADDWrr,         X86::PADDWrm,       TB_ALIGN_16 },
1026     { X86::PALIGNR128rr,    X86::PALIGNR128rm,  TB_ALIGN_16 },
1027     { X86::PANDNrr,         X86::PANDNrm,       TB_ALIGN_16 },
1028     { X86::PANDrr,          X86::PANDrm,        TB_ALIGN_16 },
1029     { X86::PAVGBrr,         X86::PAVGBrm,       TB_ALIGN_16 },
1030     { X86::PAVGWrr,         X86::PAVGWrm,       TB_ALIGN_16 },
1031     { X86::PBLENDVBrr0,     X86::PBLENDVBrm0,   TB_ALIGN_16 },
1032     { X86::PBLENDWrri,      X86::PBLENDWrmi,    TB_ALIGN_16 },
1033     { X86::PCLMULQDQrr,     X86::PCLMULQDQrm,   TB_ALIGN_16 },
1034     { X86::PCMPEQBrr,       X86::PCMPEQBrm,     TB_ALIGN_16 },
1035     { X86::PCMPEQDrr,       X86::PCMPEQDrm,     TB_ALIGN_16 },
1036     { X86::PCMPEQQrr,       X86::PCMPEQQrm,     TB_ALIGN_16 },
1037     { X86::PCMPEQWrr,       X86::PCMPEQWrm,     TB_ALIGN_16 },
1038     { X86::PCMPGTBrr,       X86::PCMPGTBrm,     TB_ALIGN_16 },
1039     { X86::PCMPGTDrr,       X86::PCMPGTDrm,     TB_ALIGN_16 },
1040     { X86::PCMPGTQrr,       X86::PCMPGTQrm,     TB_ALIGN_16 },
1041     { X86::PCMPGTWrr,       X86::PCMPGTWrm,     TB_ALIGN_16 },
1042     { X86::PHADDDrr,        X86::PHADDDrm,      TB_ALIGN_16 },
1043     { X86::PHADDWrr,        X86::PHADDWrm,      TB_ALIGN_16 },
1044     { X86::PHADDSWrr128,    X86::PHADDSWrm128,  TB_ALIGN_16 },
1045     { X86::PHSUBDrr,        X86::PHSUBDrm,      TB_ALIGN_16 },
1046     { X86::PHSUBSWrr128,    X86::PHSUBSWrm128,  TB_ALIGN_16 },
1047     { X86::PHSUBWrr,        X86::PHSUBWrm,      TB_ALIGN_16 },
1048     { X86::PINSRBrr,        X86::PINSRBrm,      0 },
1049     { X86::PINSRDrr,        X86::PINSRDrm,      0 },
1050     { X86::PINSRQrr,        X86::PINSRQrm,      0 },
1051     { X86::PINSRWrri,       X86::PINSRWrmi,     0 },
1052     { X86::PMADDUBSWrr128,  X86::PMADDUBSWrm128, TB_ALIGN_16 },
1053     { X86::PMADDWDrr,       X86::PMADDWDrm,     TB_ALIGN_16 },
1054     { X86::PMAXSWrr,        X86::PMAXSWrm,      TB_ALIGN_16 },
1055     { X86::PMAXUBrr,        X86::PMAXUBrm,      TB_ALIGN_16 },
1056     { X86::PMINSWrr,        X86::PMINSWrm,      TB_ALIGN_16 },
1057     { X86::PMINUBrr,        X86::PMINUBrm,      TB_ALIGN_16 },
1058     { X86::PMINSBrr,        X86::PMINSBrm,      TB_ALIGN_16 },
1059     { X86::PMINSDrr,        X86::PMINSDrm,      TB_ALIGN_16 },
1060     { X86::PMINUDrr,        X86::PMINUDrm,      TB_ALIGN_16 },
1061     { X86::PMINUWrr,        X86::PMINUWrm,      TB_ALIGN_16 },
1062     { X86::PMAXSBrr,        X86::PMAXSBrm,      TB_ALIGN_16 },
1063     { X86::PMAXSDrr,        X86::PMAXSDrm,      TB_ALIGN_16 },
1064     { X86::PMAXUDrr,        X86::PMAXUDrm,      TB_ALIGN_16 },
1065     { X86::PMAXUWrr,        X86::PMAXUWrm,      TB_ALIGN_16 },
1066     { X86::PMULDQrr,        X86::PMULDQrm,      TB_ALIGN_16 },
1067     { X86::PMULHRSWrr128,   X86::PMULHRSWrm128, TB_ALIGN_16 },
1068     { X86::PMULHUWrr,       X86::PMULHUWrm,     TB_ALIGN_16 },
1069     { X86::PMULHWrr,        X86::PMULHWrm,      TB_ALIGN_16 },
1070     { X86::PMULLDrr,        X86::PMULLDrm,      TB_ALIGN_16 },
1071     { X86::PMULLWrr,        X86::PMULLWrm,      TB_ALIGN_16 },
1072     { X86::PMULUDQrr,       X86::PMULUDQrm,     TB_ALIGN_16 },
1073     { X86::PORrr,           X86::PORrm,         TB_ALIGN_16 },
1074     { X86::PSADBWrr,        X86::PSADBWrm,      TB_ALIGN_16 },
1075     { X86::PSHUFBrr,        X86::PSHUFBrm,      TB_ALIGN_16 },
1076     { X86::PSIGNBrr,        X86::PSIGNBrm,      TB_ALIGN_16 },
1077     { X86::PSIGNWrr,        X86::PSIGNWrm,      TB_ALIGN_16 },
1078     { X86::PSIGNDrr,        X86::PSIGNDrm,      TB_ALIGN_16 },
1079     { X86::PSLLDrr,         X86::PSLLDrm,       TB_ALIGN_16 },
1080     { X86::PSLLQrr,         X86::PSLLQrm,       TB_ALIGN_16 },
1081     { X86::PSLLWrr,         X86::PSLLWrm,       TB_ALIGN_16 },
1082     { X86::PSRADrr,         X86::PSRADrm,       TB_ALIGN_16 },
1083     { X86::PSRAWrr,         X86::PSRAWrm,       TB_ALIGN_16 },
1084     { X86::PSRLDrr,         X86::PSRLDrm,       TB_ALIGN_16 },
1085     { X86::PSRLQrr,         X86::PSRLQrm,       TB_ALIGN_16 },
1086     { X86::PSRLWrr,         X86::PSRLWrm,       TB_ALIGN_16 },
1087     { X86::PSUBBrr,         X86::PSUBBrm,       TB_ALIGN_16 },
1088     { X86::PSUBDrr,         X86::PSUBDrm,       TB_ALIGN_16 },
1089     { X86::PSUBQrr,         X86::PSUBQrm,       TB_ALIGN_16 },
1090     { X86::PSUBSBrr,        X86::PSUBSBrm,      TB_ALIGN_16 },
1091     { X86::PSUBSWrr,        X86::PSUBSWrm,      TB_ALIGN_16 },
1092     { X86::PSUBUSBrr,       X86::PSUBUSBrm,     TB_ALIGN_16 },
1093     { X86::PSUBUSWrr,       X86::PSUBUSWrm,     TB_ALIGN_16 },
1094     { X86::PSUBWrr,         X86::PSUBWrm,       TB_ALIGN_16 },
1095     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm,   TB_ALIGN_16 },
1096     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm,   TB_ALIGN_16 },
1097     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm,  TB_ALIGN_16 },
1098     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm,   TB_ALIGN_16 },
1099     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm,   TB_ALIGN_16 },
1100     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm,   TB_ALIGN_16 },
1101     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm,  TB_ALIGN_16 },
1102     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm,   TB_ALIGN_16 },
1103     { X86::PXORrr,          X86::PXORrm,        TB_ALIGN_16 },
1104     { X86::ROUNDSDr,        X86::ROUNDSDm,      0 },
1105     { X86::ROUNDSSr,        X86::ROUNDSSm,      0 },
1106     { X86::SBB32rr,         X86::SBB32rm,       0 },
1107     { X86::SBB64rr,         X86::SBB64rm,       0 },
1108     { X86::SHUFPDrri,       X86::SHUFPDrmi,     TB_ALIGN_16 },
1109     { X86::SHUFPSrri,       X86::SHUFPSrmi,     TB_ALIGN_16 },
1110     { X86::SUB16rr,         X86::SUB16rm,       0 },
1111     { X86::SUB32rr,         X86::SUB32rm,       0 },
1112     { X86::SUB64rr,         X86::SUB64rm,       0 },
1113     { X86::SUB8rr,          X86::SUB8rm,        0 },
1114     { X86::SUBPDrr,         X86::SUBPDrm,       TB_ALIGN_16 },
1115     { X86::SUBPSrr,         X86::SUBPSrm,       TB_ALIGN_16 },
1116     { X86::SUBSDrr,         X86::SUBSDrm,       0 },
1117     { X86::SUBSDrr_Int,     X86::SUBSDrm_Int,   0 },
1118     { X86::SUBSSrr,         X86::SUBSSrm,       0 },
1119     { X86::SUBSSrr_Int,     X86::SUBSSrm_Int,   0 },
1120     // FIXME: TEST*rr -> swapped operand of TEST*mr.
1121     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm,    TB_ALIGN_16 },
1122     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm,    TB_ALIGN_16 },
1123     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm,    TB_ALIGN_16 },
1124     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm,    TB_ALIGN_16 },
1125     { X86::XOR16rr,         X86::XOR16rm,       0 },
1126     { X86::XOR32rr,         X86::XOR32rm,       0 },
1127     { X86::XOR64rr,         X86::XOR64rm,       0 },
1128     { X86::XOR8rr,          X86::XOR8rm,        0 },
1129     { X86::XORPDrr,         X86::XORPDrm,       TB_ALIGN_16 },
1130     { X86::XORPSrr,         X86::XORPSrm,       TB_ALIGN_16 },
1131
1132     // MMX version of foldable instructions
1133     { X86::MMX_CVTPI2PSirr,   X86::MMX_CVTPI2PSirm,   0 },
1134     { X86::MMX_PACKSSDWirr,   X86::MMX_PACKSSDWirm,   0 },
1135     { X86::MMX_PACKSSWBirr,   X86::MMX_PACKSSWBirm,   0 },
1136     { X86::MMX_PACKUSWBirr,   X86::MMX_PACKUSWBirm,   0 },
1137     { X86::MMX_PADDBirr,      X86::MMX_PADDBirm,      0 },
1138     { X86::MMX_PADDDirr,      X86::MMX_PADDDirm,      0 },
1139     { X86::MMX_PADDQirr,      X86::MMX_PADDQirm,      0 },
1140     { X86::MMX_PADDSBirr,     X86::MMX_PADDSBirm,     0 },
1141     { X86::MMX_PADDSWirr,     X86::MMX_PADDSWirm,     0 },
1142     { X86::MMX_PADDUSBirr,    X86::MMX_PADDUSBirm,    0 },
1143     { X86::MMX_PADDUSWirr,    X86::MMX_PADDUSWirm,    0 },
1144     { X86::MMX_PADDWirr,      X86::MMX_PADDWirm,      0 },
1145     { X86::MMX_PALIGNR64irr,  X86::MMX_PALIGNR64irm,  0 },
1146     { X86::MMX_PANDNirr,      X86::MMX_PANDNirm,      0 },
1147     { X86::MMX_PANDirr,       X86::MMX_PANDirm,       0 },
1148     { X86::MMX_PAVGBirr,      X86::MMX_PAVGBirm,      0 },
1149     { X86::MMX_PAVGWirr,      X86::MMX_PAVGWirm,      0 },
1150     { X86::MMX_PCMPEQBirr,    X86::MMX_PCMPEQBirm,    0 },
1151     { X86::MMX_PCMPEQDirr,    X86::MMX_PCMPEQDirm,    0 },
1152     { X86::MMX_PCMPEQWirr,    X86::MMX_PCMPEQWirm,    0 },
1153     { X86::MMX_PCMPGTBirr,    X86::MMX_PCMPGTBirm,    0 },
1154     { X86::MMX_PCMPGTDirr,    X86::MMX_PCMPGTDirm,    0 },
1155     { X86::MMX_PCMPGTWirr,    X86::MMX_PCMPGTWirm,    0 },
1156     { X86::MMX_PHADDSWrr64,   X86::MMX_PHADDSWrm64,   0 },
1157     { X86::MMX_PHADDWrr64,    X86::MMX_PHADDWrm64,    0 },
1158     { X86::MMX_PHADDrr64,     X86::MMX_PHADDrm64,     0 },
1159     { X86::MMX_PHSUBDrr64,    X86::MMX_PHSUBDrm64,    0 },
1160     { X86::MMX_PHSUBSWrr64,   X86::MMX_PHSUBSWrm64,   0 },
1161     { X86::MMX_PHSUBWrr64,    X86::MMX_PHSUBWrm64,    0 },
1162     { X86::MMX_PINSRWirri,    X86::MMX_PINSRWirmi,    0 },
1163     { X86::MMX_PMADDUBSWrr64, X86::MMX_PMADDUBSWrm64, 0 },
1164     { X86::MMX_PMADDWDirr,    X86::MMX_PMADDWDirm,    0 },
1165     { X86::MMX_PMAXSWirr,     X86::MMX_PMAXSWirm,     0 },
1166     { X86::MMX_PMAXUBirr,     X86::MMX_PMAXUBirm,     0 },
1167     { X86::MMX_PMINSWirr,     X86::MMX_PMINSWirm,     0 },
1168     { X86::MMX_PMINUBirr,     X86::MMX_PMINUBirm,     0 },
1169     { X86::MMX_PMULHRSWrr64,  X86::MMX_PMULHRSWrm64,  0 },
1170     { X86::MMX_PMULHUWirr,    X86::MMX_PMULHUWirm,    0 },
1171     { X86::MMX_PMULHWirr,     X86::MMX_PMULHWirm,     0 },
1172     { X86::MMX_PMULLWirr,     X86::MMX_PMULLWirm,     0 },
1173     { X86::MMX_PMULUDQirr,    X86::MMX_PMULUDQirm,    0 },
1174     { X86::MMX_PORirr,        X86::MMX_PORirm,        0 },
1175     { X86::MMX_PSADBWirr,     X86::MMX_PSADBWirm,     0 },
1176     { X86::MMX_PSHUFBrr64,    X86::MMX_PSHUFBrm64,    0 },
1177     { X86::MMX_PSIGNBrr64,    X86::MMX_PSIGNBrm64,    0 },
1178     { X86::MMX_PSIGNDrr64,    X86::MMX_PSIGNDrm64,    0 },
1179     { X86::MMX_PSIGNWrr64,    X86::MMX_PSIGNWrm64,    0 },
1180     { X86::MMX_PSLLDrr,       X86::MMX_PSLLDrm,       0 },
1181     { X86::MMX_PSLLQrr,       X86::MMX_PSLLQrm,       0 },
1182     { X86::MMX_PSLLWrr,       X86::MMX_PSLLWrm,       0 },
1183     { X86::MMX_PSRADrr,       X86::MMX_PSRADrm,       0 },
1184     { X86::MMX_PSRAWrr,       X86::MMX_PSRAWrm,       0 },
1185     { X86::MMX_PSRLDrr,       X86::MMX_PSRLDrm,       0 },
1186     { X86::MMX_PSRLQrr,       X86::MMX_PSRLQrm,       0 },
1187     { X86::MMX_PSRLWrr,       X86::MMX_PSRLWrm,       0 },
1188     { X86::MMX_PSUBBirr,      X86::MMX_PSUBBirm,      0 },
1189     { X86::MMX_PSUBDirr,      X86::MMX_PSUBDirm,      0 },
1190     { X86::MMX_PSUBQirr,      X86::MMX_PSUBQirm,      0 },
1191     { X86::MMX_PSUBSBirr,     X86::MMX_PSUBSBirm,     0 },
1192     { X86::MMX_PSUBSWirr,     X86::MMX_PSUBSWirm,     0 },
1193     { X86::MMX_PSUBUSBirr,    X86::MMX_PSUBUSBirm,    0 },
1194     { X86::MMX_PSUBUSWirr,    X86::MMX_PSUBUSWirm,    0 },
1195     { X86::MMX_PSUBWirr,      X86::MMX_PSUBWirm,      0 },
1196     { X86::MMX_PUNPCKHBWirr,  X86::MMX_PUNPCKHBWirm,  0 },
1197     { X86::MMX_PUNPCKHDQirr,  X86::MMX_PUNPCKHDQirm,  0 },
1198     { X86::MMX_PUNPCKHWDirr,  X86::MMX_PUNPCKHWDirm,  0 },
1199     { X86::MMX_PUNPCKLBWirr,  X86::MMX_PUNPCKLBWirm,  0 },
1200     { X86::MMX_PUNPCKLDQirr,  X86::MMX_PUNPCKLDQirm,  0 },
1201     { X86::MMX_PUNPCKLWDirr,  X86::MMX_PUNPCKLWDirm,  0 },
1202     { X86::MMX_PXORirr,       X86::MMX_PXORirm,       0 },
1203
1204     // 3DNow! version of foldable instructions
1205     { X86::PAVGUSBrr,         X86::PAVGUSBrm,         0 },
1206     { X86::PFACCrr,           X86::PFACCrm,           0 },
1207     { X86::PFADDrr,           X86::PFADDrm,           0 },
1208     { X86::PFCMPEQrr,         X86::PFCMPEQrm,         0 },
1209     { X86::PFCMPGErr,         X86::PFCMPGErm,         0 },
1210     { X86::PFCMPGTrr,         X86::PFCMPGTrm,         0 },
1211     { X86::PFMAXrr,           X86::PFMAXrm,           0 },
1212     { X86::PFMINrr,           X86::PFMINrm,           0 },
1213     { X86::PFMULrr,           X86::PFMULrm,           0 },
1214     { X86::PFNACCrr,          X86::PFNACCrm,          0 },
1215     { X86::PFPNACCrr,         X86::PFPNACCrm,         0 },
1216     { X86::PFRCPIT1rr,        X86::PFRCPIT1rm,        0 },
1217     { X86::PFRCPIT2rr,        X86::PFRCPIT2rm,        0 },
1218     { X86::PFRSQIT1rr,        X86::PFRSQIT1rm,        0 },
1219     { X86::PFSUBrr,           X86::PFSUBrm,           0 },
1220     { X86::PFSUBRrr,          X86::PFSUBRrm,          0 },
1221     { X86::PMULHRWrr,         X86::PMULHRWrm,         0 },
1222
1223     // AVX 128-bit versions of foldable instructions
1224     { X86::VCVTSD2SSrr,       X86::VCVTSD2SSrm,        0 },
1225     { X86::Int_VCVTSD2SSrr,   X86::Int_VCVTSD2SSrm,    0 },
1226     { X86::VCVTSI2SD64rr,     X86::VCVTSI2SD64rm,      0 },
1227     { X86::Int_VCVTSI2SD64rr, X86::Int_VCVTSI2SD64rm,  0 },
1228     { X86::VCVTSI2SDrr,       X86::VCVTSI2SDrm,        0 },
1229     { X86::Int_VCVTSI2SDrr,   X86::Int_VCVTSI2SDrm,    0 },
1230     { X86::VCVTSI2SS64rr,     X86::VCVTSI2SS64rm,      0 },
1231     { X86::Int_VCVTSI2SS64rr, X86::Int_VCVTSI2SS64rm,  0 },
1232     { X86::VCVTSI2SSrr,       X86::VCVTSI2SSrm,        0 },
1233     { X86::Int_VCVTSI2SSrr,   X86::Int_VCVTSI2SSrm,    0 },
1234     { X86::VCVTSS2SDrr,       X86::VCVTSS2SDrm,        0 },
1235     { X86::Int_VCVTSS2SDrr,   X86::Int_VCVTSS2SDrm,    0 },
1236     { X86::VRCPSSr,           X86::VRCPSSm,            0 },
1237     { X86::VRCPSSr_Int,       X86::VRCPSSm_Int,        0 },
1238     { X86::VRSQRTSSr,         X86::VRSQRTSSm,          0 },
1239     { X86::VRSQRTSSr_Int,     X86::VRSQRTSSm_Int,      0 },
1240     { X86::VSQRTSDr,          X86::VSQRTSDm,           0 },
1241     { X86::VSQRTSDr_Int,      X86::VSQRTSDm_Int,       0 },
1242     { X86::VSQRTSSr,          X86::VSQRTSSm,           0 },
1243     { X86::VSQRTSSr_Int,      X86::VSQRTSSm_Int,       0 },
1244     { X86::VADDPDrr,          X86::VADDPDrm,           0 },
1245     { X86::VADDPSrr,          X86::VADDPSrm,           0 },
1246     { X86::VADDSDrr,          X86::VADDSDrm,           0 },
1247     { X86::VADDSDrr_Int,      X86::VADDSDrm_Int,       0 },
1248     { X86::VADDSSrr,          X86::VADDSSrm,           0 },
1249     { X86::VADDSSrr_Int,      X86::VADDSSrm_Int,       0 },
1250     { X86::VADDSUBPDrr,       X86::VADDSUBPDrm,        0 },
1251     { X86::VADDSUBPSrr,       X86::VADDSUBPSrm,        0 },
1252     { X86::VANDNPDrr,         X86::VANDNPDrm,          0 },
1253     { X86::VANDNPSrr,         X86::VANDNPSrm,          0 },
1254     { X86::VANDPDrr,          X86::VANDPDrm,           0 },
1255     { X86::VANDPSrr,          X86::VANDPSrm,           0 },
1256     { X86::VBLENDPDrri,       X86::VBLENDPDrmi,        0 },
1257     { X86::VBLENDPSrri,       X86::VBLENDPSrmi,        0 },
1258     { X86::VBLENDVPDrr,       X86::VBLENDVPDrm,        0 },
1259     { X86::VBLENDVPSrr,       X86::VBLENDVPSrm,        0 },
1260     { X86::VCMPPDrri,         X86::VCMPPDrmi,          0 },
1261     { X86::VCMPPSrri,         X86::VCMPPSrmi,          0 },
1262     { X86::VCMPSDrr,          X86::VCMPSDrm,           0 },
1263     { X86::VCMPSSrr,          X86::VCMPSSrm,           0 },
1264     { X86::VDIVPDrr,          X86::VDIVPDrm,           0 },
1265     { X86::VDIVPSrr,          X86::VDIVPSrm,           0 },
1266     { X86::VDIVSDrr,          X86::VDIVSDrm,           0 },
1267     { X86::VDIVSDrr_Int,      X86::VDIVSDrm_Int,       0 },
1268     { X86::VDIVSSrr,          X86::VDIVSSrm,           0 },
1269     { X86::VDIVSSrr_Int,      X86::VDIVSSrm_Int,       0 },
1270     { X86::VDPPDrri,          X86::VDPPDrmi,           0 },
1271     { X86::VDPPSrri,          X86::VDPPSrmi,           0 },
1272     // Do not fold VFs* loads because there are no scalar load variants for
1273     // these instructions. When folded, the load is required to be 128-bits, so
1274     // the load size would not match.
1275     { X86::VFvANDNPDrr,       X86::VFvANDNPDrm,        0 },
1276     { X86::VFvANDNPSrr,       X86::VFvANDNPSrm,        0 },
1277     { X86::VFvANDPDrr,        X86::VFvANDPDrm,         0 },
1278     { X86::VFvANDPSrr,        X86::VFvANDPSrm,         0 },
1279     { X86::VFvORPDrr,         X86::VFvORPDrm,          0 },
1280     { X86::VFvORPSrr,         X86::VFvORPSrm,          0 },
1281     { X86::VFvXORPDrr,        X86::VFvXORPDrm,         0 },
1282     { X86::VFvXORPSrr,        X86::VFvXORPSrm,         0 },
1283     { X86::VHADDPDrr,         X86::VHADDPDrm,          0 },
1284     { X86::VHADDPSrr,         X86::VHADDPSrm,          0 },
1285     { X86::VHSUBPDrr,         X86::VHSUBPDrm,          0 },
1286     { X86::VHSUBPSrr,         X86::VHSUBPSrm,          0 },
1287     { X86::Int_VCMPSDrr,      X86::Int_VCMPSDrm,       0 },
1288     { X86::Int_VCMPSSrr,      X86::Int_VCMPSSrm,       0 },
1289     { X86::VMAXPDrr,          X86::VMAXPDrm,           0 },
1290     { X86::VMAXPSrr,          X86::VMAXPSrm,           0 },
1291     { X86::VMAXSDrr,          X86::VMAXSDrm,           0 },
1292     { X86::VMAXSDrr_Int,      X86::VMAXSDrm_Int,       0 },
1293     { X86::VMAXSSrr,          X86::VMAXSSrm,           0 },
1294     { X86::VMAXSSrr_Int,      X86::VMAXSSrm_Int,       0 },
1295     { X86::VMINPDrr,          X86::VMINPDrm,           0 },
1296     { X86::VMINPSrr,          X86::VMINPSrm,           0 },
1297     { X86::VMINSDrr,          X86::VMINSDrm,           0 },
1298     { X86::VMINSDrr_Int,      X86::VMINSDrm_Int,       0 },
1299     { X86::VMINSSrr,          X86::VMINSSrm,           0 },
1300     { X86::VMINSSrr_Int,      X86::VMINSSrm_Int,       0 },
1301     { X86::VMPSADBWrri,       X86::VMPSADBWrmi,        0 },
1302     { X86::VMULPDrr,          X86::VMULPDrm,           0 },
1303     { X86::VMULPSrr,          X86::VMULPSrm,           0 },
1304     { X86::VMULSDrr,          X86::VMULSDrm,           0 },
1305     { X86::VMULSDrr_Int,      X86::VMULSDrm_Int,       0 },
1306     { X86::VMULSSrr,          X86::VMULSSrm,           0 },
1307     { X86::VMULSSrr_Int,      X86::VMULSSrm_Int,       0 },
1308     { X86::VORPDrr,           X86::VORPDrm,            0 },
1309     { X86::VORPSrr,           X86::VORPSrm,            0 },
1310     { X86::VPACKSSDWrr,       X86::VPACKSSDWrm,        0 },
1311     { X86::VPACKSSWBrr,       X86::VPACKSSWBrm,        0 },
1312     { X86::VPACKUSDWrr,       X86::VPACKUSDWrm,        0 },
1313     { X86::VPACKUSWBrr,       X86::VPACKUSWBrm,        0 },
1314     { X86::VPADDBrr,          X86::VPADDBrm,           0 },
1315     { X86::VPADDDrr,          X86::VPADDDrm,           0 },
1316     { X86::VPADDQrr,          X86::VPADDQrm,           0 },
1317     { X86::VPADDSBrr,         X86::VPADDSBrm,          0 },
1318     { X86::VPADDSWrr,         X86::VPADDSWrm,          0 },
1319     { X86::VPADDUSBrr,        X86::VPADDUSBrm,         0 },
1320     { X86::VPADDUSWrr,        X86::VPADDUSWrm,         0 },
1321     { X86::VPADDWrr,          X86::VPADDWrm,           0 },
1322     { X86::VPALIGNR128rr,     X86::VPALIGNR128rm,      0 },
1323     { X86::VPANDNrr,          X86::VPANDNrm,           0 },
1324     { X86::VPANDrr,           X86::VPANDrm,            0 },
1325     { X86::VPAVGBrr,          X86::VPAVGBrm,           0 },
1326     { X86::VPAVGWrr,          X86::VPAVGWrm,           0 },
1327     { X86::VPBLENDVBrr,       X86::VPBLENDVBrm,        0 },
1328     { X86::VPBLENDWrri,       X86::VPBLENDWrmi,        0 },
1329     { X86::VPCLMULQDQrr,      X86::VPCLMULQDQrm,       0 },
1330     { X86::VPCMPEQBrr,        X86::VPCMPEQBrm,         0 },
1331     { X86::VPCMPEQDrr,        X86::VPCMPEQDrm,         0 },
1332     { X86::VPCMPEQQrr,        X86::VPCMPEQQrm,         0 },
1333     { X86::VPCMPEQWrr,        X86::VPCMPEQWrm,         0 },
1334     { X86::VPCMPGTBrr,        X86::VPCMPGTBrm,         0 },
1335     { X86::VPCMPGTDrr,        X86::VPCMPGTDrm,         0 },
1336     { X86::VPCMPGTQrr,        X86::VPCMPGTQrm,         0 },
1337     { X86::VPCMPGTWrr,        X86::VPCMPGTWrm,         0 },
1338     { X86::VPHADDDrr,         X86::VPHADDDrm,          0 },
1339     { X86::VPHADDSWrr128,     X86::VPHADDSWrm128,      0 },
1340     { X86::VPHADDWrr,         X86::VPHADDWrm,          0 },
1341     { X86::VPHSUBDrr,         X86::VPHSUBDrm,          0 },
1342     { X86::VPHSUBSWrr128,     X86::VPHSUBSWrm128,      0 },
1343     { X86::VPHSUBWrr,         X86::VPHSUBWrm,          0 },
1344     { X86::VPERMILPDrr,       X86::VPERMILPDrm,        0 },
1345     { X86::VPERMILPSrr,       X86::VPERMILPSrm,        0 },
1346     { X86::VPINSRBrr,         X86::VPINSRBrm,          0 },
1347     { X86::VPINSRDrr,         X86::VPINSRDrm,          0 },
1348     { X86::VPINSRQrr,         X86::VPINSRQrm,          0 },
1349     { X86::VPINSRWrri,        X86::VPINSRWrmi,         0 },
1350     { X86::VPMADDUBSWrr128,   X86::VPMADDUBSWrm128,    0 },
1351     { X86::VPMADDWDrr,        X86::VPMADDWDrm,         0 },
1352     { X86::VPMAXSWrr,         X86::VPMAXSWrm,          0 },
1353     { X86::VPMAXUBrr,         X86::VPMAXUBrm,          0 },
1354     { X86::VPMINSWrr,         X86::VPMINSWrm,          0 },
1355     { X86::VPMINUBrr,         X86::VPMINUBrm,          0 },
1356     { X86::VPMINSBrr,         X86::VPMINSBrm,          0 },
1357     { X86::VPMINSDrr,         X86::VPMINSDrm,          0 },
1358     { X86::VPMINUDrr,         X86::VPMINUDrm,          0 },
1359     { X86::VPMINUWrr,         X86::VPMINUWrm,          0 },
1360     { X86::VPMAXSBrr,         X86::VPMAXSBrm,          0 },
1361     { X86::VPMAXSDrr,         X86::VPMAXSDrm,          0 },
1362     { X86::VPMAXUDrr,         X86::VPMAXUDrm,          0 },
1363     { X86::VPMAXUWrr,         X86::VPMAXUWrm,          0 },
1364     { X86::VPMULDQrr,         X86::VPMULDQrm,          0 },
1365     { X86::VPMULHRSWrr128,    X86::VPMULHRSWrm128,     0 },
1366     { X86::VPMULHUWrr,        X86::VPMULHUWrm,         0 },
1367     { X86::VPMULHWrr,         X86::VPMULHWrm,          0 },
1368     { X86::VPMULLDrr,         X86::VPMULLDrm,          0 },
1369     { X86::VPMULLWrr,         X86::VPMULLWrm,          0 },
1370     { X86::VPMULUDQrr,        X86::VPMULUDQrm,         0 },
1371     { X86::VPORrr,            X86::VPORrm,             0 },
1372     { X86::VPSADBWrr,         X86::VPSADBWrm,          0 },
1373     { X86::VPSHUFBrr,         X86::VPSHUFBrm,          0 },
1374     { X86::VPSIGNBrr,         X86::VPSIGNBrm,          0 },
1375     { X86::VPSIGNWrr,         X86::VPSIGNWrm,          0 },
1376     { X86::VPSIGNDrr,         X86::VPSIGNDrm,          0 },
1377     { X86::VPSLLDrr,          X86::VPSLLDrm,           0 },
1378     { X86::VPSLLQrr,          X86::VPSLLQrm,           0 },
1379     { X86::VPSLLWrr,          X86::VPSLLWrm,           0 },
1380     { X86::VPSRADrr,          X86::VPSRADrm,           0 },
1381     { X86::VPSRAWrr,          X86::VPSRAWrm,           0 },
1382     { X86::VPSRLDrr,          X86::VPSRLDrm,           0 },
1383     { X86::VPSRLQrr,          X86::VPSRLQrm,           0 },
1384     { X86::VPSRLWrr,          X86::VPSRLWrm,           0 },
1385     { X86::VPSUBBrr,          X86::VPSUBBrm,           0 },
1386     { X86::VPSUBDrr,          X86::VPSUBDrm,           0 },
1387     { X86::VPSUBQrr,          X86::VPSUBQrm,           0 },
1388     { X86::VPSUBSBrr,         X86::VPSUBSBrm,          0 },
1389     { X86::VPSUBSWrr,         X86::VPSUBSWrm,          0 },
1390     { X86::VPSUBUSBrr,        X86::VPSUBUSBrm,         0 },
1391     { X86::VPSUBUSWrr,        X86::VPSUBUSWrm,         0 },
1392     { X86::VPSUBWrr,          X86::VPSUBWrm,           0 },
1393     { X86::VPUNPCKHBWrr,      X86::VPUNPCKHBWrm,       0 },
1394     { X86::VPUNPCKHDQrr,      X86::VPUNPCKHDQrm,       0 },
1395     { X86::VPUNPCKHQDQrr,     X86::VPUNPCKHQDQrm,      0 },
1396     { X86::VPUNPCKHWDrr,      X86::VPUNPCKHWDrm,       0 },
1397     { X86::VPUNPCKLBWrr,      X86::VPUNPCKLBWrm,       0 },
1398     { X86::VPUNPCKLDQrr,      X86::VPUNPCKLDQrm,       0 },
1399     { X86::VPUNPCKLQDQrr,     X86::VPUNPCKLQDQrm,      0 },
1400     { X86::VPUNPCKLWDrr,      X86::VPUNPCKLWDrm,       0 },
1401     { X86::VPXORrr,           X86::VPXORrm,            0 },
1402     { X86::VROUNDSDr,         X86::VROUNDSDm,          0 },
1403     { X86::VROUNDSSr,         X86::VROUNDSSm,          0 },
1404     { X86::VSHUFPDrri,        X86::VSHUFPDrmi,         0 },
1405     { X86::VSHUFPSrri,        X86::VSHUFPSrmi,         0 },
1406     { X86::VSUBPDrr,          X86::VSUBPDrm,           0 },
1407     { X86::VSUBPSrr,          X86::VSUBPSrm,           0 },
1408     { X86::VSUBSDrr,          X86::VSUBSDrm,           0 },
1409     { X86::VSUBSDrr_Int,      X86::VSUBSDrm_Int,       0 },
1410     { X86::VSUBSSrr,          X86::VSUBSSrm,           0 },
1411     { X86::VSUBSSrr_Int,      X86::VSUBSSrm_Int,       0 },
1412     { X86::VUNPCKHPDrr,       X86::VUNPCKHPDrm,        0 },
1413     { X86::VUNPCKHPSrr,       X86::VUNPCKHPSrm,        0 },
1414     { X86::VUNPCKLPDrr,       X86::VUNPCKLPDrm,        0 },
1415     { X86::VUNPCKLPSrr,       X86::VUNPCKLPSrm,        0 },
1416     { X86::VXORPDrr,          X86::VXORPDrm,           0 },
1417     { X86::VXORPSrr,          X86::VXORPSrm,           0 },
1418
1419     // AVX 256-bit foldable instructions
1420     { X86::VADDPDYrr,         X86::VADDPDYrm,          0 },
1421     { X86::VADDPSYrr,         X86::VADDPSYrm,          0 },
1422     { X86::VADDSUBPDYrr,      X86::VADDSUBPDYrm,       0 },
1423     { X86::VADDSUBPSYrr,      X86::VADDSUBPSYrm,       0 },
1424     { X86::VANDNPDYrr,        X86::VANDNPDYrm,         0 },
1425     { X86::VANDNPSYrr,        X86::VANDNPSYrm,         0 },
1426     { X86::VANDPDYrr,         X86::VANDPDYrm,          0 },
1427     { X86::VANDPSYrr,         X86::VANDPSYrm,          0 },
1428     { X86::VBLENDPDYrri,      X86::VBLENDPDYrmi,       0 },
1429     { X86::VBLENDPSYrri,      X86::VBLENDPSYrmi,       0 },
1430     { X86::VBLENDVPDYrr,      X86::VBLENDVPDYrm,       0 },
1431     { X86::VBLENDVPSYrr,      X86::VBLENDVPSYrm,       0 },
1432     { X86::VCMPPDYrri,        X86::VCMPPDYrmi,         0 },
1433     { X86::VCMPPSYrri,        X86::VCMPPSYrmi,         0 },
1434     { X86::VDIVPDYrr,         X86::VDIVPDYrm,          0 },
1435     { X86::VDIVPSYrr,         X86::VDIVPSYrm,          0 },
1436     { X86::VDPPSYrri,         X86::VDPPSYrmi,          0 },
1437     { X86::VHADDPDYrr,        X86::VHADDPDYrm,         0 },
1438     { X86::VHADDPSYrr,        X86::VHADDPSYrm,         0 },
1439     { X86::VHSUBPDYrr,        X86::VHSUBPDYrm,         0 },
1440     { X86::VHSUBPSYrr,        X86::VHSUBPSYrm,         0 },
1441     { X86::VINSERTF128rr,     X86::VINSERTF128rm,      0 },
1442     { X86::VMAXPDYrr,         X86::VMAXPDYrm,          0 },
1443     { X86::VMAXPSYrr,         X86::VMAXPSYrm,          0 },
1444     { X86::VMINPDYrr,         X86::VMINPDYrm,          0 },
1445     { X86::VMINPSYrr,         X86::VMINPSYrm,          0 },
1446     { X86::VMULPDYrr,         X86::VMULPDYrm,          0 },
1447     { X86::VMULPSYrr,         X86::VMULPSYrm,          0 },
1448     { X86::VORPDYrr,          X86::VORPDYrm,           0 },
1449     { X86::VORPSYrr,          X86::VORPSYrm,           0 },
1450     { X86::VPERM2F128rr,      X86::VPERM2F128rm,       0 },
1451     { X86::VPERMILPDYrr,      X86::VPERMILPDYrm,       0 },
1452     { X86::VPERMILPSYrr,      X86::VPERMILPSYrm,       0 },
1453     { X86::VSHUFPDYrri,       X86::VSHUFPDYrmi,        0 },
1454     { X86::VSHUFPSYrri,       X86::VSHUFPSYrmi,        0 },
1455     { X86::VSUBPDYrr,         X86::VSUBPDYrm,          0 },
1456     { X86::VSUBPSYrr,         X86::VSUBPSYrm,          0 },
1457     { X86::VUNPCKHPDYrr,      X86::VUNPCKHPDYrm,       0 },
1458     { X86::VUNPCKHPSYrr,      X86::VUNPCKHPSYrm,       0 },
1459     { X86::VUNPCKLPDYrr,      X86::VUNPCKLPDYrm,       0 },
1460     { X86::VUNPCKLPSYrr,      X86::VUNPCKLPSYrm,       0 },
1461     { X86::VXORPDYrr,         X86::VXORPDYrm,          0 },
1462     { X86::VXORPSYrr,         X86::VXORPSYrm,          0 },
1463
1464     // AVX2 foldable instructions
1465     { X86::VINSERTI128rr,     X86::VINSERTI128rm,      0 },
1466     { X86::VPACKSSDWYrr,      X86::VPACKSSDWYrm,       0 },
1467     { X86::VPACKSSWBYrr,      X86::VPACKSSWBYrm,       0 },
1468     { X86::VPACKUSDWYrr,      X86::VPACKUSDWYrm,       0 },
1469     { X86::VPACKUSWBYrr,      X86::VPACKUSWBYrm,       0 },
1470     { X86::VPADDBYrr,         X86::VPADDBYrm,          0 },
1471     { X86::VPADDDYrr,         X86::VPADDDYrm,          0 },
1472     { X86::VPADDQYrr,         X86::VPADDQYrm,          0 },
1473     { X86::VPADDSBYrr,        X86::VPADDSBYrm,         0 },
1474     { X86::VPADDSWYrr,        X86::VPADDSWYrm,         0 },
1475     { X86::VPADDUSBYrr,       X86::VPADDUSBYrm,        0 },
1476     { X86::VPADDUSWYrr,       X86::VPADDUSWYrm,        0 },
1477     { X86::VPADDWYrr,         X86::VPADDWYrm,          0 },
1478     { X86::VPALIGNR256rr,     X86::VPALIGNR256rm,      0 },
1479     { X86::VPANDNYrr,         X86::VPANDNYrm,          0 },
1480     { X86::VPANDYrr,          X86::VPANDYrm,           0 },
1481     { X86::VPAVGBYrr,         X86::VPAVGBYrm,          0 },
1482     { X86::VPAVGWYrr,         X86::VPAVGWYrm,          0 },
1483     { X86::VPBLENDDrri,       X86::VPBLENDDrmi,        0 },
1484     { X86::VPBLENDDYrri,      X86::VPBLENDDYrmi,       0 },
1485     { X86::VPBLENDVBYrr,      X86::VPBLENDVBYrm,       0 },
1486     { X86::VPBLENDWYrri,      X86::VPBLENDWYrmi,       0 },
1487     { X86::VPCMPEQBYrr,       X86::VPCMPEQBYrm,        0 },
1488     { X86::VPCMPEQDYrr,       X86::VPCMPEQDYrm,        0 },
1489     { X86::VPCMPEQQYrr,       X86::VPCMPEQQYrm,        0 },
1490     { X86::VPCMPEQWYrr,       X86::VPCMPEQWYrm,        0 },
1491     { X86::VPCMPGTBYrr,       X86::VPCMPGTBYrm,        0 },
1492     { X86::VPCMPGTDYrr,       X86::VPCMPGTDYrm,        0 },
1493     { X86::VPCMPGTQYrr,       X86::VPCMPGTQYrm,        0 },
1494     { X86::VPCMPGTWYrr,       X86::VPCMPGTWYrm,        0 },
1495     { X86::VPERM2I128rr,      X86::VPERM2I128rm,       0 },
1496     { X86::VPERMDYrr,         X86::VPERMDYrm,          0 },
1497     { X86::VPERMPSYrr,        X86::VPERMPSYrm,         0 },
1498     { X86::VPHADDDYrr,        X86::VPHADDDYrm,         0 },
1499     { X86::VPHADDSWrr256,     X86::VPHADDSWrm256,      0 },
1500     { X86::VPHADDWYrr,        X86::VPHADDWYrm,         0 },
1501     { X86::VPHSUBDYrr,        X86::VPHSUBDYrm,         0 },
1502     { X86::VPHSUBSWrr256,     X86::VPHSUBSWrm256,      0 },
1503     { X86::VPHSUBWYrr,        X86::VPHSUBWYrm,         0 },
1504     { X86::VPMADDUBSWrr256,   X86::VPMADDUBSWrm256,    0 },
1505     { X86::VPMADDWDYrr,       X86::VPMADDWDYrm,        0 },
1506     { X86::VPMAXSWYrr,        X86::VPMAXSWYrm,         0 },
1507     { X86::VPMAXUBYrr,        X86::VPMAXUBYrm,         0 },
1508     { X86::VPMINSWYrr,        X86::VPMINSWYrm,         0 },
1509     { X86::VPMINUBYrr,        X86::VPMINUBYrm,         0 },
1510     { X86::VPMINSBYrr,        X86::VPMINSBYrm,         0 },
1511     { X86::VPMINSDYrr,        X86::VPMINSDYrm,         0 },
1512     { X86::VPMINUDYrr,        X86::VPMINUDYrm,         0 },
1513     { X86::VPMINUWYrr,        X86::VPMINUWYrm,         0 },
1514     { X86::VPMAXSBYrr,        X86::VPMAXSBYrm,         0 },
1515     { X86::VPMAXSDYrr,        X86::VPMAXSDYrm,         0 },
1516     { X86::VPMAXUDYrr,        X86::VPMAXUDYrm,         0 },
1517     { X86::VPMAXUWYrr,        X86::VPMAXUWYrm,         0 },
1518     { X86::VMPSADBWYrri,      X86::VMPSADBWYrmi,       0 },
1519     { X86::VPMULDQYrr,        X86::VPMULDQYrm,         0 },
1520     { X86::VPMULHRSWrr256,    X86::VPMULHRSWrm256,     0 },
1521     { X86::VPMULHUWYrr,       X86::VPMULHUWYrm,        0 },
1522     { X86::VPMULHWYrr,        X86::VPMULHWYrm,         0 },
1523     { X86::VPMULLDYrr,        X86::VPMULLDYrm,         0 },
1524     { X86::VPMULLWYrr,        X86::VPMULLWYrm,         0 },
1525     { X86::VPMULUDQYrr,       X86::VPMULUDQYrm,        0 },
1526     { X86::VPORYrr,           X86::VPORYrm,            0 },
1527     { X86::VPSADBWYrr,        X86::VPSADBWYrm,         0 },
1528     { X86::VPSHUFBYrr,        X86::VPSHUFBYrm,         0 },
1529     { X86::VPSIGNBYrr,        X86::VPSIGNBYrm,         0 },
1530     { X86::VPSIGNWYrr,        X86::VPSIGNWYrm,         0 },
1531     { X86::VPSIGNDYrr,        X86::VPSIGNDYrm,         0 },
1532     { X86::VPSLLDYrr,         X86::VPSLLDYrm,          0 },
1533     { X86::VPSLLQYrr,         X86::VPSLLQYrm,          0 },
1534     { X86::VPSLLWYrr,         X86::VPSLLWYrm,          0 },
1535     { X86::VPSLLVDrr,         X86::VPSLLVDrm,          0 },
1536     { X86::VPSLLVDYrr,        X86::VPSLLVDYrm,         0 },
1537     { X86::VPSLLVQrr,         X86::VPSLLVQrm,          0 },
1538     { X86::VPSLLVQYrr,        X86::VPSLLVQYrm,         0 },
1539     { X86::VPSRADYrr,         X86::VPSRADYrm,          0 },
1540     { X86::VPSRAWYrr,         X86::VPSRAWYrm,          0 },
1541     { X86::VPSRAVDrr,         X86::VPSRAVDrm,          0 },
1542     { X86::VPSRAVDYrr,        X86::VPSRAVDYrm,         0 },
1543     { X86::VPSRLDYrr,         X86::VPSRLDYrm,          0 },
1544     { X86::VPSRLQYrr,         X86::VPSRLQYrm,          0 },
1545     { X86::VPSRLWYrr,         X86::VPSRLWYrm,          0 },
1546     { X86::VPSRLVDrr,         X86::VPSRLVDrm,          0 },
1547     { X86::VPSRLVDYrr,        X86::VPSRLVDYrm,         0 },
1548     { X86::VPSRLVQrr,         X86::VPSRLVQrm,          0 },
1549     { X86::VPSRLVQYrr,        X86::VPSRLVQYrm,         0 },
1550     { X86::VPSUBBYrr,         X86::VPSUBBYrm,          0 },
1551     { X86::VPSUBDYrr,         X86::VPSUBDYrm,          0 },
1552     { X86::VPSUBQYrr,         X86::VPSUBQYrm,          0 },
1553     { X86::VPSUBSBYrr,        X86::VPSUBSBYrm,         0 },
1554     { X86::VPSUBSWYrr,        X86::VPSUBSWYrm,         0 },
1555     { X86::VPSUBUSBYrr,       X86::VPSUBUSBYrm,        0 },
1556     { X86::VPSUBUSWYrr,       X86::VPSUBUSWYrm,        0 },
1557     { X86::VPSUBWYrr,         X86::VPSUBWYrm,          0 },
1558     { X86::VPUNPCKHBWYrr,     X86::VPUNPCKHBWYrm,      0 },
1559     { X86::VPUNPCKHDQYrr,     X86::VPUNPCKHDQYrm,      0 },
1560     { X86::VPUNPCKHQDQYrr,    X86::VPUNPCKHQDQYrm,     0 },
1561     { X86::VPUNPCKHWDYrr,     X86::VPUNPCKHWDYrm,      0 },
1562     { X86::VPUNPCKLBWYrr,     X86::VPUNPCKLBWYrm,      0 },
1563     { X86::VPUNPCKLDQYrr,     X86::VPUNPCKLDQYrm,      0 },
1564     { X86::VPUNPCKLQDQYrr,    X86::VPUNPCKLQDQYrm,     0 },
1565     { X86::VPUNPCKLWDYrr,     X86::VPUNPCKLWDYrm,      0 },
1566     { X86::VPXORYrr,          X86::VPXORYrm,           0 },
1567
1568     // FMA4 foldable patterns
1569     { X86::VFMADDSS4rr,       X86::VFMADDSS4mr,        TB_ALIGN_NONE },
1570     { X86::VFMADDSD4rr,       X86::VFMADDSD4mr,        TB_ALIGN_NONE },
1571     { X86::VFMADDPS4rr,       X86::VFMADDPS4mr,        TB_ALIGN_NONE },
1572     { X86::VFMADDPD4rr,       X86::VFMADDPD4mr,        TB_ALIGN_NONE },
1573     { X86::VFMADDPS4rrY,      X86::VFMADDPS4mrY,       TB_ALIGN_NONE },
1574     { X86::VFMADDPD4rrY,      X86::VFMADDPD4mrY,       TB_ALIGN_NONE },
1575     { X86::VFNMADDSS4rr,      X86::VFNMADDSS4mr,       TB_ALIGN_NONE },
1576     { X86::VFNMADDSD4rr,      X86::VFNMADDSD4mr,       TB_ALIGN_NONE },
1577     { X86::VFNMADDPS4rr,      X86::VFNMADDPS4mr,       TB_ALIGN_NONE },
1578     { X86::VFNMADDPD4rr,      X86::VFNMADDPD4mr,       TB_ALIGN_NONE },
1579     { X86::VFNMADDPS4rrY,     X86::VFNMADDPS4mrY,      TB_ALIGN_NONE },
1580     { X86::VFNMADDPD4rrY,     X86::VFNMADDPD4mrY,      TB_ALIGN_NONE },
1581     { X86::VFMSUBSS4rr,       X86::VFMSUBSS4mr,        TB_ALIGN_NONE },
1582     { X86::VFMSUBSD4rr,       X86::VFMSUBSD4mr,        TB_ALIGN_NONE },
1583     { X86::VFMSUBPS4rr,       X86::VFMSUBPS4mr,        TB_ALIGN_NONE },
1584     { X86::VFMSUBPD4rr,       X86::VFMSUBPD4mr,        TB_ALIGN_NONE },
1585     { X86::VFMSUBPS4rrY,      X86::VFMSUBPS4mrY,       TB_ALIGN_NONE },
1586     { X86::VFMSUBPD4rrY,      X86::VFMSUBPD4mrY,       TB_ALIGN_NONE },
1587     { X86::VFNMSUBSS4rr,      X86::VFNMSUBSS4mr,       TB_ALIGN_NONE },
1588     { X86::VFNMSUBSD4rr,      X86::VFNMSUBSD4mr,       TB_ALIGN_NONE },
1589     { X86::VFNMSUBPS4rr,      X86::VFNMSUBPS4mr,       TB_ALIGN_NONE },
1590     { X86::VFNMSUBPD4rr,      X86::VFNMSUBPD4mr,       TB_ALIGN_NONE },
1591     { X86::VFNMSUBPS4rrY,     X86::VFNMSUBPS4mrY,      TB_ALIGN_NONE },
1592     { X86::VFNMSUBPD4rrY,     X86::VFNMSUBPD4mrY,      TB_ALIGN_NONE },
1593     { X86::VFMADDSUBPS4rr,    X86::VFMADDSUBPS4mr,     TB_ALIGN_NONE },
1594     { X86::VFMADDSUBPD4rr,    X86::VFMADDSUBPD4mr,     TB_ALIGN_NONE },
1595     { X86::VFMADDSUBPS4rrY,   X86::VFMADDSUBPS4mrY,    TB_ALIGN_NONE },
1596     { X86::VFMADDSUBPD4rrY,   X86::VFMADDSUBPD4mrY,    TB_ALIGN_NONE },
1597     { X86::VFMSUBADDPS4rr,    X86::VFMSUBADDPS4mr,     TB_ALIGN_NONE },
1598     { X86::VFMSUBADDPD4rr,    X86::VFMSUBADDPD4mr,     TB_ALIGN_NONE },
1599     { X86::VFMSUBADDPS4rrY,   X86::VFMSUBADDPS4mrY,    TB_ALIGN_NONE },
1600     { X86::VFMSUBADDPD4rrY,   X86::VFMSUBADDPD4mrY,    TB_ALIGN_NONE },
1601
1602     // XOP foldable instructions
1603     { X86::VPCMOVrr,          X86::VPCMOVmr,            0 },
1604     { X86::VPCMOVrrY,         X86::VPCMOVmrY,           0 },
1605     { X86::VPCOMBri,          X86::VPCOMBmi,            0 },
1606     { X86::VPCOMDri,          X86::VPCOMDmi,            0 },
1607     { X86::VPCOMQri,          X86::VPCOMQmi,            0 },
1608     { X86::VPCOMWri,          X86::VPCOMWmi,            0 },
1609     { X86::VPCOMUBri,         X86::VPCOMUBmi,           0 },
1610     { X86::VPCOMUDri,         X86::VPCOMUDmi,           0 },
1611     { X86::VPCOMUQri,         X86::VPCOMUQmi,           0 },
1612     { X86::VPCOMUWri,         X86::VPCOMUWmi,           0 },
1613     { X86::VPERMIL2PDrr,      X86::VPERMIL2PDmr,        0 },
1614     { X86::VPERMIL2PDrrY,     X86::VPERMIL2PDmrY,       0 },
1615     { X86::VPERMIL2PSrr,      X86::VPERMIL2PSmr,        0 },
1616     { X86::VPERMIL2PSrrY,     X86::VPERMIL2PSmrY,       0 },
1617     { X86::VPMACSDDrr,        X86::VPMACSDDrm,          0 },
1618     { X86::VPMACSDQHrr,       X86::VPMACSDQHrm,         0 },
1619     { X86::VPMACSDQLrr,       X86::VPMACSDQLrm,         0 },
1620     { X86::VPMACSSDDrr,       X86::VPMACSSDDrm,         0 },
1621     { X86::VPMACSSDQHrr,      X86::VPMACSSDQHrm,        0 },
1622     { X86::VPMACSSDQLrr,      X86::VPMACSSDQLrm,        0 },
1623     { X86::VPMACSSWDrr,       X86::VPMACSSWDrm,         0 },
1624     { X86::VPMACSSWWrr,       X86::VPMACSSWWrm,         0 },
1625     { X86::VPMACSWDrr,        X86::VPMACSWDrm,          0 },
1626     { X86::VPMACSWWrr,        X86::VPMACSWWrm,          0 },
1627     { X86::VPMADCSSWDrr,      X86::VPMADCSSWDrm,        0 },
1628     { X86::VPMADCSWDrr,       X86::VPMADCSWDrm,         0 },
1629     { X86::VPPERMrr,          X86::VPPERMmr,            0 },
1630     { X86::VPROTBrr,          X86::VPROTBrm,            0 },
1631     { X86::VPROTDrr,          X86::VPROTDrm,            0 },
1632     { X86::VPROTQrr,          X86::VPROTQrm,            0 },
1633     { X86::VPROTWrr,          X86::VPROTWrm,            0 },
1634     { X86::VPSHABrr,          X86::VPSHABrm,            0 },
1635     { X86::VPSHADrr,          X86::VPSHADrm,            0 },
1636     { X86::VPSHAQrr,          X86::VPSHAQrm,            0 },
1637     { X86::VPSHAWrr,          X86::VPSHAWrm,            0 },
1638     { X86::VPSHLBrr,          X86::VPSHLBrm,            0 },
1639     { X86::VPSHLDrr,          X86::VPSHLDrm,            0 },
1640     { X86::VPSHLQrr,          X86::VPSHLQrm,            0 },
1641     { X86::VPSHLWrr,          X86::VPSHLWrm,            0 },
1642
1643     // BMI/BMI2 foldable instructions
1644     { X86::ANDN32rr,          X86::ANDN32rm,            0 },
1645     { X86::ANDN64rr,          X86::ANDN64rm,            0 },
1646     { X86::MULX32rr,          X86::MULX32rm,            0 },
1647     { X86::MULX64rr,          X86::MULX64rm,            0 },
1648     { X86::PDEP32rr,          X86::PDEP32rm,            0 },
1649     { X86::PDEP64rr,          X86::PDEP64rm,            0 },
1650     { X86::PEXT32rr,          X86::PEXT32rm,            0 },
1651     { X86::PEXT64rr,          X86::PEXT64rm,            0 },
1652
1653     // ADX foldable instructions
1654     { X86::ADCX32rr,          X86::ADCX32rm,            0 },
1655     { X86::ADCX64rr,          X86::ADCX64rm,            0 },
1656     { X86::ADOX32rr,          X86::ADOX32rm,            0 },
1657     { X86::ADOX64rr,          X86::ADOX64rm,            0 },
1658
1659     // AVX-512 foldable instructions
1660     { X86::VADDPSZrr,         X86::VADDPSZrm,           0 },
1661     { X86::VADDPDZrr,         X86::VADDPDZrm,           0 },
1662     { X86::VSUBPSZrr,         X86::VSUBPSZrm,           0 },
1663     { X86::VSUBPDZrr,         X86::VSUBPDZrm,           0 },
1664     { X86::VMULPSZrr,         X86::VMULPSZrm,           0 },
1665     { X86::VMULPDZrr,         X86::VMULPDZrm,           0 },
1666     { X86::VDIVPSZrr,         X86::VDIVPSZrm,           0 },
1667     { X86::VDIVPDZrr,         X86::VDIVPDZrm,           0 },
1668     { X86::VMINPSZrr,         X86::VMINPSZrm,           0 },
1669     { X86::VMINPDZrr,         X86::VMINPDZrm,           0 },
1670     { X86::VMAXPSZrr,         X86::VMAXPSZrm,           0 },
1671     { X86::VMAXPDZrr,         X86::VMAXPDZrm,           0 },
1672     { X86::VPADDDZrr,         X86::VPADDDZrm,           0 },
1673     { X86::VPADDQZrr,         X86::VPADDQZrm,           0 },
1674     { X86::VPERMPDZri,        X86::VPERMPDZmi,          0 },
1675     { X86::VPERMPSZrr,        X86::VPERMPSZrm,          0 },
1676     { X86::VPMAXSDZrr,        X86::VPMAXSDZrm,          0 },
1677     { X86::VPMAXSQZrr,        X86::VPMAXSQZrm,          0 },
1678     { X86::VPMAXUDZrr,        X86::VPMAXUDZrm,          0 },
1679     { X86::VPMAXUQZrr,        X86::VPMAXUQZrm,          0 },
1680     { X86::VPMINSDZrr,        X86::VPMINSDZrm,          0 },
1681     { X86::VPMINSQZrr,        X86::VPMINSQZrm,          0 },
1682     { X86::VPMINUDZrr,        X86::VPMINUDZrm,          0 },
1683     { X86::VPMINUQZrr,        X86::VPMINUQZrm,          0 },
1684     { X86::VPMULDQZrr,        X86::VPMULDQZrm,          0 },
1685     { X86::VPSLLVDZrr,        X86::VPSLLVDZrm,          0 },
1686     { X86::VPSLLVQZrr,        X86::VPSLLVQZrm,          0 },
1687     { X86::VPSRAVDZrr,        X86::VPSRAVDZrm,          0 },
1688     { X86::VPSRLVDZrr,        X86::VPSRLVDZrm,          0 },
1689     { X86::VPSRLVQZrr,        X86::VPSRLVQZrm,          0 },
1690     { X86::VPSUBDZrr,         X86::VPSUBDZrm,           0 },
1691     { X86::VPSUBQZrr,         X86::VPSUBQZrm,           0 },
1692     { X86::VSHUFPDZrri,       X86::VSHUFPDZrmi,         0 },
1693     { X86::VSHUFPSZrri,       X86::VSHUFPSZrmi,         0 },
1694     { X86::VALIGNQZrri,       X86::VALIGNQZrmi,         0 },
1695     { X86::VALIGNDZrri,       X86::VALIGNDZrmi,         0 },
1696     { X86::VPMULUDQZrr,       X86::VPMULUDQZrm,         0 },
1697     { X86::VBROADCASTSSZrkz,  X86::VBROADCASTSSZmkz,    TB_NO_REVERSE },
1698     { X86::VBROADCASTSDZrkz,  X86::VBROADCASTSDZmkz,    TB_NO_REVERSE },
1699
1700     // AVX-512{F,VL} foldable instructions
1701     { X86::VBROADCASTSSZ256rkz,  X86::VBROADCASTSSZ256mkz,      TB_NO_REVERSE },
1702     { X86::VBROADCASTSDZ256rkz,  X86::VBROADCASTSDZ256mkz,      TB_NO_REVERSE },
1703     { X86::VBROADCASTSSZ128rkz,  X86::VBROADCASTSSZ128mkz,      TB_NO_REVERSE },
1704
1705     // AVX-512{F,VL} foldable instructions
1706     { X86::VADDPDZ128rr,      X86::VADDPDZ128rm,        0 },
1707     { X86::VADDPDZ256rr,      X86::VADDPDZ256rm,        0 },
1708     { X86::VADDPSZ128rr,      X86::VADDPSZ128rm,        0 },
1709     { X86::VADDPSZ256rr,      X86::VADDPSZ256rm,        0 },
1710
1711     // AES foldable instructions
1712     { X86::AESDECLASTrr,      X86::AESDECLASTrm,        TB_ALIGN_16 },
1713     { X86::AESDECrr,          X86::AESDECrm,            TB_ALIGN_16 },
1714     { X86::AESENCLASTrr,      X86::AESENCLASTrm,        TB_ALIGN_16 },
1715     { X86::AESENCrr,          X86::AESENCrm,            TB_ALIGN_16 },
1716     { X86::VAESDECLASTrr,     X86::VAESDECLASTrm,       0 },
1717     { X86::VAESDECrr,         X86::VAESDECrm,           0 },
1718     { X86::VAESENCLASTrr,     X86::VAESENCLASTrm,       0 },
1719     { X86::VAESENCrr,         X86::VAESENCrm,           0 },
1720
1721     // SHA foldable instructions
1722     { X86::SHA1MSG1rr,        X86::SHA1MSG1rm,          TB_ALIGN_16 },
1723     { X86::SHA1MSG2rr,        X86::SHA1MSG2rm,          TB_ALIGN_16 },
1724     { X86::SHA1NEXTErr,       X86::SHA1NEXTErm,         TB_ALIGN_16 },
1725     { X86::SHA1RNDS4rri,      X86::SHA1RNDS4rmi,        TB_ALIGN_16 },
1726     { X86::SHA256MSG1rr,      X86::SHA256MSG1rm,        TB_ALIGN_16 },
1727     { X86::SHA256MSG2rr,      X86::SHA256MSG2rm,        TB_ALIGN_16 },
1728     { X86::SHA256RNDS2rr,     X86::SHA256RNDS2rm,       TB_ALIGN_16 }
1729   };
1730
1731   for (X86MemoryFoldTableEntry Entry : MemoryFoldTable2) {
1732     AddTableEntry(RegOp2MemOpTable2, MemOp2RegOpTable,
1733                   Entry.RegOp, Entry.MemOp,
1734                   // Index 2, folded load
1735                   Entry.Flags | TB_INDEX_2 | TB_FOLDED_LOAD);
1736   }
1737
1738   static const X86MemoryFoldTableEntry MemoryFoldTable3[] = {
1739     // FMA foldable instructions
1740     { X86::VFMADDSSr231r,         X86::VFMADDSSr231m,         TB_ALIGN_NONE },
1741     { X86::VFMADDSSr231r_Int,     X86::VFMADDSSr231m_Int,     TB_ALIGN_NONE },
1742     { X86::VFMADDSDr231r,         X86::VFMADDSDr231m,         TB_ALIGN_NONE },
1743     { X86::VFMADDSDr231r_Int,     X86::VFMADDSDr231m_Int,     TB_ALIGN_NONE },
1744     { X86::VFMADDSSr132r,         X86::VFMADDSSr132m,         TB_ALIGN_NONE },
1745     { X86::VFMADDSSr132r_Int,     X86::VFMADDSSr132m_Int,     TB_ALIGN_NONE },
1746     { X86::VFMADDSDr132r,         X86::VFMADDSDr132m,         TB_ALIGN_NONE },
1747     { X86::VFMADDSDr132r_Int,     X86::VFMADDSDr132m_Int,     TB_ALIGN_NONE },
1748     { X86::VFMADDSSr213r,         X86::VFMADDSSr213m,         TB_ALIGN_NONE },
1749     { X86::VFMADDSSr213r_Int,     X86::VFMADDSSr213m_Int,     TB_ALIGN_NONE },
1750     { X86::VFMADDSDr213r,         X86::VFMADDSDr213m,         TB_ALIGN_NONE },
1751     { X86::VFMADDSDr213r_Int,     X86::VFMADDSDr213m_Int,     TB_ALIGN_NONE },
1752
1753     { X86::VFMADDPSr231r,         X86::VFMADDPSr231m,         TB_ALIGN_NONE },
1754     { X86::VFMADDPDr231r,         X86::VFMADDPDr231m,         TB_ALIGN_NONE },
1755     { X86::VFMADDPSr132r,         X86::VFMADDPSr132m,         TB_ALIGN_NONE },
1756     { X86::VFMADDPDr132r,         X86::VFMADDPDr132m,         TB_ALIGN_NONE },
1757     { X86::VFMADDPSr213r,         X86::VFMADDPSr213m,         TB_ALIGN_NONE },
1758     { X86::VFMADDPDr213r,         X86::VFMADDPDr213m,         TB_ALIGN_NONE },
1759     { X86::VFMADDPSr231rY,        X86::VFMADDPSr231mY,        TB_ALIGN_NONE },
1760     { X86::VFMADDPDr231rY,        X86::VFMADDPDr231mY,        TB_ALIGN_NONE },
1761     { X86::VFMADDPSr132rY,        X86::VFMADDPSr132mY,        TB_ALIGN_NONE },
1762     { X86::VFMADDPDr132rY,        X86::VFMADDPDr132mY,        TB_ALIGN_NONE },
1763     { X86::VFMADDPSr213rY,        X86::VFMADDPSr213mY,        TB_ALIGN_NONE },
1764     { X86::VFMADDPDr213rY,        X86::VFMADDPDr213mY,        TB_ALIGN_NONE },
1765
1766     { X86::VFNMADDSSr231r,        X86::VFNMADDSSr231m,        TB_ALIGN_NONE },
1767     { X86::VFNMADDSSr231r_Int,    X86::VFNMADDSSr231m_Int,    TB_ALIGN_NONE },
1768     { X86::VFNMADDSDr231r,        X86::VFNMADDSDr231m,        TB_ALIGN_NONE },
1769     { X86::VFNMADDSDr231r_Int,    X86::VFNMADDSDr231m_Int,    TB_ALIGN_NONE },
1770     { X86::VFNMADDSSr132r,        X86::VFNMADDSSr132m,        TB_ALIGN_NONE },
1771     { X86::VFNMADDSSr132r_Int,    X86::VFNMADDSSr132m_Int,    TB_ALIGN_NONE },
1772     { X86::VFNMADDSDr132r,        X86::VFNMADDSDr132m,        TB_ALIGN_NONE },
1773     { X86::VFNMADDSDr132r_Int,    X86::VFNMADDSDr132m_Int,    TB_ALIGN_NONE },
1774     { X86::VFNMADDSSr213r,        X86::VFNMADDSSr213m,        TB_ALIGN_NONE },
1775     { X86::VFNMADDSSr213r_Int,    X86::VFNMADDSSr213m_Int,    TB_ALIGN_NONE },
1776     { X86::VFNMADDSDr213r,        X86::VFNMADDSDr213m,        TB_ALIGN_NONE },
1777     { X86::VFNMADDSDr213r_Int,    X86::VFNMADDSDr213m_Int,    TB_ALIGN_NONE },
1778
1779     { X86::VFNMADDPSr231r,        X86::VFNMADDPSr231m,        TB_ALIGN_NONE },
1780     { X86::VFNMADDPDr231r,        X86::VFNMADDPDr231m,        TB_ALIGN_NONE },
1781     { X86::VFNMADDPSr132r,        X86::VFNMADDPSr132m,        TB_ALIGN_NONE },
1782     { X86::VFNMADDPDr132r,        X86::VFNMADDPDr132m,        TB_ALIGN_NONE },
1783     { X86::VFNMADDPSr213r,        X86::VFNMADDPSr213m,        TB_ALIGN_NONE },
1784     { X86::VFNMADDPDr213r,        X86::VFNMADDPDr213m,        TB_ALIGN_NONE },
1785     { X86::VFNMADDPSr231rY,       X86::VFNMADDPSr231mY,       TB_ALIGN_NONE },
1786     { X86::VFNMADDPDr231rY,       X86::VFNMADDPDr231mY,       TB_ALIGN_NONE },
1787     { X86::VFNMADDPSr132rY,       X86::VFNMADDPSr132mY,       TB_ALIGN_NONE },
1788     { X86::VFNMADDPDr132rY,       X86::VFNMADDPDr132mY,       TB_ALIGN_NONE },
1789     { X86::VFNMADDPSr213rY,       X86::VFNMADDPSr213mY,       TB_ALIGN_NONE },
1790     { X86::VFNMADDPDr213rY,       X86::VFNMADDPDr213mY,       TB_ALIGN_NONE },
1791
1792     { X86::VFMSUBSSr231r,         X86::VFMSUBSSr231m,         TB_ALIGN_NONE },
1793     { X86::VFMSUBSSr231r_Int,     X86::VFMSUBSSr231m_Int,     TB_ALIGN_NONE },
1794     { X86::VFMSUBSDr231r,         X86::VFMSUBSDr231m,         TB_ALIGN_NONE },
1795     { X86::VFMSUBSDr231r_Int,     X86::VFMSUBSDr231m_Int,     TB_ALIGN_NONE },
1796     { X86::VFMSUBSSr132r,         X86::VFMSUBSSr132m,         TB_ALIGN_NONE },
1797     { X86::VFMSUBSSr132r_Int,     X86::VFMSUBSSr132m_Int,     TB_ALIGN_NONE },
1798     { X86::VFMSUBSDr132r,         X86::VFMSUBSDr132m,         TB_ALIGN_NONE },
1799     { X86::VFMSUBSDr132r_Int,     X86::VFMSUBSDr132m_Int,     TB_ALIGN_NONE },
1800     { X86::VFMSUBSSr213r,         X86::VFMSUBSSr213m,         TB_ALIGN_NONE },
1801     { X86::VFMSUBSSr213r_Int,     X86::VFMSUBSSr213m_Int,     TB_ALIGN_NONE },
1802     { X86::VFMSUBSDr213r,         X86::VFMSUBSDr213m,         TB_ALIGN_NONE },
1803     { X86::VFMSUBSDr213r_Int,     X86::VFMSUBSDr213m_Int,     TB_ALIGN_NONE },
1804
1805     { X86::VFMSUBPSr231r,         X86::VFMSUBPSr231m,         TB_ALIGN_NONE },
1806     { X86::VFMSUBPDr231r,         X86::VFMSUBPDr231m,         TB_ALIGN_NONE },
1807     { X86::VFMSUBPSr132r,         X86::VFMSUBPSr132m,         TB_ALIGN_NONE },
1808     { X86::VFMSUBPDr132r,         X86::VFMSUBPDr132m,         TB_ALIGN_NONE },
1809     { X86::VFMSUBPSr213r,         X86::VFMSUBPSr213m,         TB_ALIGN_NONE },
1810     { X86::VFMSUBPDr213r,         X86::VFMSUBPDr213m,         TB_ALIGN_NONE },
1811     { X86::VFMSUBPSr231rY,        X86::VFMSUBPSr231mY,        TB_ALIGN_NONE },
1812     { X86::VFMSUBPDr231rY,        X86::VFMSUBPDr231mY,        TB_ALIGN_NONE },
1813     { X86::VFMSUBPSr132rY,        X86::VFMSUBPSr132mY,        TB_ALIGN_NONE },
1814     { X86::VFMSUBPDr132rY,        X86::VFMSUBPDr132mY,        TB_ALIGN_NONE },
1815     { X86::VFMSUBPSr213rY,        X86::VFMSUBPSr213mY,        TB_ALIGN_NONE },
1816     { X86::VFMSUBPDr213rY,        X86::VFMSUBPDr213mY,        TB_ALIGN_NONE },
1817
1818     { X86::VFNMSUBSSr231r,        X86::VFNMSUBSSr231m,        TB_ALIGN_NONE },
1819     { X86::VFNMSUBSSr231r_Int,    X86::VFNMSUBSSr231m_Int,    TB_ALIGN_NONE },
1820     { X86::VFNMSUBSDr231r,        X86::VFNMSUBSDr231m,        TB_ALIGN_NONE },
1821     { X86::VFNMSUBSDr231r_Int,    X86::VFNMSUBSDr231m_Int,    TB_ALIGN_NONE },
1822     { X86::VFNMSUBSSr132r,        X86::VFNMSUBSSr132m,        TB_ALIGN_NONE },
1823     { X86::VFNMSUBSSr132r_Int,    X86::VFNMSUBSSr132m_Int,    TB_ALIGN_NONE },
1824     { X86::VFNMSUBSDr132r,        X86::VFNMSUBSDr132m,        TB_ALIGN_NONE },
1825     { X86::VFNMSUBSDr132r_Int,    X86::VFNMSUBSDr132m_Int,    TB_ALIGN_NONE },
1826     { X86::VFNMSUBSSr213r,        X86::VFNMSUBSSr213m,        TB_ALIGN_NONE },
1827     { X86::VFNMSUBSSr213r_Int,    X86::VFNMSUBSSr213m_Int,    TB_ALIGN_NONE },
1828     { X86::VFNMSUBSDr213r,        X86::VFNMSUBSDr213m,        TB_ALIGN_NONE },
1829     { X86::VFNMSUBSDr213r_Int,    X86::VFNMSUBSDr213m_Int,    TB_ALIGN_NONE },
1830
1831     { X86::VFNMSUBPSr231r,        X86::VFNMSUBPSr231m,        TB_ALIGN_NONE },
1832     { X86::VFNMSUBPDr231r,        X86::VFNMSUBPDr231m,        TB_ALIGN_NONE },
1833     { X86::VFNMSUBPSr132r,        X86::VFNMSUBPSr132m,        TB_ALIGN_NONE },
1834     { X86::VFNMSUBPDr132r,        X86::VFNMSUBPDr132m,        TB_ALIGN_NONE },
1835     { X86::VFNMSUBPSr213r,        X86::VFNMSUBPSr213m,        TB_ALIGN_NONE },
1836     { X86::VFNMSUBPDr213r,        X86::VFNMSUBPDr213m,        TB_ALIGN_NONE },
1837     { X86::VFNMSUBPSr231rY,       X86::VFNMSUBPSr231mY,       TB_ALIGN_NONE },
1838     { X86::VFNMSUBPDr231rY,       X86::VFNMSUBPDr231mY,       TB_ALIGN_NONE },
1839     { X86::VFNMSUBPSr132rY,       X86::VFNMSUBPSr132mY,       TB_ALIGN_NONE },
1840     { X86::VFNMSUBPDr132rY,       X86::VFNMSUBPDr132mY,       TB_ALIGN_NONE },
1841     { X86::VFNMSUBPSr213rY,       X86::VFNMSUBPSr213mY,       TB_ALIGN_NONE },
1842     { X86::VFNMSUBPDr213rY,       X86::VFNMSUBPDr213mY,       TB_ALIGN_NONE },
1843
1844     { X86::VFMADDSUBPSr231r,      X86::VFMADDSUBPSr231m,      TB_ALIGN_NONE },
1845     { X86::VFMADDSUBPDr231r,      X86::VFMADDSUBPDr231m,      TB_ALIGN_NONE },
1846     { X86::VFMADDSUBPSr132r,      X86::VFMADDSUBPSr132m,      TB_ALIGN_NONE },
1847     { X86::VFMADDSUBPDr132r,      X86::VFMADDSUBPDr132m,      TB_ALIGN_NONE },
1848     { X86::VFMADDSUBPSr213r,      X86::VFMADDSUBPSr213m,      TB_ALIGN_NONE },
1849     { X86::VFMADDSUBPDr213r,      X86::VFMADDSUBPDr213m,      TB_ALIGN_NONE },
1850     { X86::VFMADDSUBPSr231rY,     X86::VFMADDSUBPSr231mY,     TB_ALIGN_NONE },
1851     { X86::VFMADDSUBPDr231rY,     X86::VFMADDSUBPDr231mY,     TB_ALIGN_NONE },
1852     { X86::VFMADDSUBPSr132rY,     X86::VFMADDSUBPSr132mY,     TB_ALIGN_NONE },
1853     { X86::VFMADDSUBPDr132rY,     X86::VFMADDSUBPDr132mY,     TB_ALIGN_NONE },
1854     { X86::VFMADDSUBPSr213rY,     X86::VFMADDSUBPSr213mY,     TB_ALIGN_NONE },
1855     { X86::VFMADDSUBPDr213rY,     X86::VFMADDSUBPDr213mY,     TB_ALIGN_NONE },
1856
1857     { X86::VFMSUBADDPSr231r,      X86::VFMSUBADDPSr231m,      TB_ALIGN_NONE },
1858     { X86::VFMSUBADDPDr231r,      X86::VFMSUBADDPDr231m,      TB_ALIGN_NONE },
1859     { X86::VFMSUBADDPSr132r,      X86::VFMSUBADDPSr132m,      TB_ALIGN_NONE },
1860     { X86::VFMSUBADDPDr132r,      X86::VFMSUBADDPDr132m,      TB_ALIGN_NONE },
1861     { X86::VFMSUBADDPSr213r,      X86::VFMSUBADDPSr213m,      TB_ALIGN_NONE },
1862     { X86::VFMSUBADDPDr213r,      X86::VFMSUBADDPDr213m,      TB_ALIGN_NONE },
1863     { X86::VFMSUBADDPSr231rY,     X86::VFMSUBADDPSr231mY,     TB_ALIGN_NONE },
1864     { X86::VFMSUBADDPDr231rY,     X86::VFMSUBADDPDr231mY,     TB_ALIGN_NONE },
1865     { X86::VFMSUBADDPSr132rY,     X86::VFMSUBADDPSr132mY,     TB_ALIGN_NONE },
1866     { X86::VFMSUBADDPDr132rY,     X86::VFMSUBADDPDr132mY,     TB_ALIGN_NONE },
1867     { X86::VFMSUBADDPSr213rY,     X86::VFMSUBADDPSr213mY,     TB_ALIGN_NONE },
1868     { X86::VFMSUBADDPDr213rY,     X86::VFMSUBADDPDr213mY,     TB_ALIGN_NONE },
1869
1870     // FMA4 foldable patterns
1871     { X86::VFMADDSS4rr,           X86::VFMADDSS4rm,           TB_ALIGN_NONE },
1872     { X86::VFMADDSD4rr,           X86::VFMADDSD4rm,           TB_ALIGN_NONE },
1873     { X86::VFMADDPS4rr,           X86::VFMADDPS4rm,           TB_ALIGN_NONE },
1874     { X86::VFMADDPD4rr,           X86::VFMADDPD4rm,           TB_ALIGN_NONE },
1875     { X86::VFMADDPS4rrY,          X86::VFMADDPS4rmY,          TB_ALIGN_NONE },
1876     { X86::VFMADDPD4rrY,          X86::VFMADDPD4rmY,          TB_ALIGN_NONE },
1877     { X86::VFNMADDSS4rr,          X86::VFNMADDSS4rm,          TB_ALIGN_NONE },
1878     { X86::VFNMADDSD4rr,          X86::VFNMADDSD4rm,          TB_ALIGN_NONE },
1879     { X86::VFNMADDPS4rr,          X86::VFNMADDPS4rm,          TB_ALIGN_NONE },
1880     { X86::VFNMADDPD4rr,          X86::VFNMADDPD4rm,          TB_ALIGN_NONE },
1881     { X86::VFNMADDPS4rrY,         X86::VFNMADDPS4rmY,         TB_ALIGN_NONE },
1882     { X86::VFNMADDPD4rrY,         X86::VFNMADDPD4rmY,         TB_ALIGN_NONE },
1883     { X86::VFMSUBSS4rr,           X86::VFMSUBSS4rm,           TB_ALIGN_NONE },
1884     { X86::VFMSUBSD4rr,           X86::VFMSUBSD4rm,           TB_ALIGN_NONE },
1885     { X86::VFMSUBPS4rr,           X86::VFMSUBPS4rm,           TB_ALIGN_NONE },
1886     { X86::VFMSUBPD4rr,           X86::VFMSUBPD4rm,           TB_ALIGN_NONE },
1887     { X86::VFMSUBPS4rrY,          X86::VFMSUBPS4rmY,          TB_ALIGN_NONE },
1888     { X86::VFMSUBPD4rrY,          X86::VFMSUBPD4rmY,          TB_ALIGN_NONE },
1889     { X86::VFNMSUBSS4rr,          X86::VFNMSUBSS4rm,          TB_ALIGN_NONE },
1890     { X86::VFNMSUBSD4rr,          X86::VFNMSUBSD4rm,          TB_ALIGN_NONE },
1891     { X86::VFNMSUBPS4rr,          X86::VFNMSUBPS4rm,          TB_ALIGN_NONE },
1892     { X86::VFNMSUBPD4rr,          X86::VFNMSUBPD4rm,          TB_ALIGN_NONE },
1893     { X86::VFNMSUBPS4rrY,         X86::VFNMSUBPS4rmY,         TB_ALIGN_NONE },
1894     { X86::VFNMSUBPD4rrY,         X86::VFNMSUBPD4rmY,         TB_ALIGN_NONE },
1895     { X86::VFMADDSUBPS4rr,        X86::VFMADDSUBPS4rm,        TB_ALIGN_NONE },
1896     { X86::VFMADDSUBPD4rr,        X86::VFMADDSUBPD4rm,        TB_ALIGN_NONE },
1897     { X86::VFMADDSUBPS4rrY,       X86::VFMADDSUBPS4rmY,       TB_ALIGN_NONE },
1898     { X86::VFMADDSUBPD4rrY,       X86::VFMADDSUBPD4rmY,       TB_ALIGN_NONE },
1899     { X86::VFMSUBADDPS4rr,        X86::VFMSUBADDPS4rm,        TB_ALIGN_NONE },
1900     { X86::VFMSUBADDPD4rr,        X86::VFMSUBADDPD4rm,        TB_ALIGN_NONE },
1901     { X86::VFMSUBADDPS4rrY,       X86::VFMSUBADDPS4rmY,       TB_ALIGN_NONE },
1902     { X86::VFMSUBADDPD4rrY,       X86::VFMSUBADDPD4rmY,       TB_ALIGN_NONE },
1903
1904     // XOP foldable instructions
1905     { X86::VPCMOVrr,              X86::VPCMOVrm,              0 },
1906     { X86::VPCMOVrrY,             X86::VPCMOVrmY,             0 },
1907     { X86::VPERMIL2PDrr,          X86::VPERMIL2PDrm,          0 },
1908     { X86::VPERMIL2PDrrY,         X86::VPERMIL2PDrmY,         0 },
1909     { X86::VPERMIL2PSrr,          X86::VPERMIL2PSrm,          0 },
1910     { X86::VPERMIL2PSrrY,         X86::VPERMIL2PSrmY,         0 },
1911     { X86::VPPERMrr,              X86::VPPERMrm,              0 },
1912
1913     // AVX-512 VPERMI instructions with 3 source operands.
1914     { X86::VPERMI2Drr,            X86::VPERMI2Drm,            0 },
1915     { X86::VPERMI2Qrr,            X86::VPERMI2Qrm,            0 },
1916     { X86::VPERMI2PSrr,           X86::VPERMI2PSrm,           0 },
1917     { X86::VPERMI2PDrr,           X86::VPERMI2PDrm,           0 },
1918     { X86::VBLENDMPDZrr,          X86::VBLENDMPDZrm,          0 },
1919     { X86::VBLENDMPSZrr,          X86::VBLENDMPSZrm,          0 },
1920     { X86::VPBLENDMDZrr,          X86::VPBLENDMDZrm,          0 },
1921     { X86::VPBLENDMQZrr,          X86::VPBLENDMQZrm,          0 },
1922     { X86::VBROADCASTSSZrk,       X86::VBROADCASTSSZmk,       TB_NO_REVERSE },
1923     { X86::VBROADCASTSDZrk,       X86::VBROADCASTSDZmk,       TB_NO_REVERSE },
1924     { X86::VBROADCASTSSZ256rk,    X86::VBROADCASTSSZ256mk,    TB_NO_REVERSE },
1925     { X86::VBROADCASTSDZ256rk,    X86::VBROADCASTSDZ256mk,    TB_NO_REVERSE },
1926     { X86::VBROADCASTSSZ128rk,    X86::VBROADCASTSSZ128mk,    TB_NO_REVERSE },
1927      // AVX-512 arithmetic instructions
1928     { X86::VADDPSZrrkz,           X86::VADDPSZrmkz,           0 },
1929     { X86::VADDPDZrrkz,           X86::VADDPDZrmkz,           0 },
1930     { X86::VSUBPSZrrkz,           X86::VSUBPSZrmkz,           0 },
1931     { X86::VSUBPDZrrkz,           X86::VSUBPDZrmkz,           0 },
1932     { X86::VMULPSZrrkz,           X86::VMULPSZrmkz,           0 },
1933     { X86::VMULPDZrrkz,           X86::VMULPDZrmkz,           0 },
1934     { X86::VDIVPSZrrkz,           X86::VDIVPSZrmkz,           0 },
1935     { X86::VDIVPDZrrkz,           X86::VDIVPDZrmkz,           0 },
1936     { X86::VMINPSZrrkz,           X86::VMINPSZrmkz,           0 },
1937     { X86::VMINPDZrrkz,           X86::VMINPDZrmkz,           0 },
1938     { X86::VMAXPSZrrkz,           X86::VMAXPSZrmkz,           0 },
1939     { X86::VMAXPDZrrkz,           X86::VMAXPDZrmkz,           0 },
1940     // AVX-512{F,VL} arithmetic instructions 256-bit
1941     { X86::VADDPSZ256rrkz,        X86::VADDPSZ256rmkz,        0 },
1942     { X86::VADDPDZ256rrkz,        X86::VADDPDZ256rmkz,        0 },
1943     { X86::VSUBPSZ256rrkz,        X86::VSUBPSZ256rmkz,        0 },
1944     { X86::VSUBPDZ256rrkz,        X86::VSUBPDZ256rmkz,        0 },
1945     { X86::VMULPSZ256rrkz,        X86::VMULPSZ256rmkz,        0 },
1946     { X86::VMULPDZ256rrkz,        X86::VMULPDZ256rmkz,        0 },
1947     { X86::VDIVPSZ256rrkz,        X86::VDIVPSZ256rmkz,        0 },
1948     { X86::VDIVPDZ256rrkz,        X86::VDIVPDZ256rmkz,        0 },
1949     { X86::VMINPSZ256rrkz,        X86::VMINPSZ256rmkz,        0 },
1950     { X86::VMINPDZ256rrkz,        X86::VMINPDZ256rmkz,        0 },
1951     { X86::VMAXPSZ256rrkz,        X86::VMAXPSZ256rmkz,        0 },
1952     { X86::VMAXPDZ256rrkz,        X86::VMAXPDZ256rmkz,        0 },
1953     // AVX-512{F,VL} arithmetic instructions 128-bit
1954     { X86::VADDPSZ128rrkz,        X86::VADDPSZ128rmkz,        0 },
1955     { X86::VADDPDZ128rrkz,        X86::VADDPDZ128rmkz,        0 },
1956     { X86::VSUBPSZ128rrkz,        X86::VSUBPSZ128rmkz,        0 },
1957     { X86::VSUBPDZ128rrkz,        X86::VSUBPDZ128rmkz,        0 },
1958     { X86::VMULPSZ128rrkz,        X86::VMULPSZ128rmkz,        0 },
1959     { X86::VMULPDZ128rrkz,        X86::VMULPDZ128rmkz,        0 },
1960     { X86::VDIVPSZ128rrkz,        X86::VDIVPSZ128rmkz,        0 },
1961     { X86::VDIVPDZ128rrkz,        X86::VDIVPDZ128rmkz,        0 },
1962     { X86::VMINPSZ128rrkz,        X86::VMINPSZ128rmkz,        0 },
1963     { X86::VMINPDZ128rrkz,        X86::VMINPDZ128rmkz,        0 },
1964     { X86::VMAXPSZ128rrkz,        X86::VMAXPSZ128rmkz,        0 },
1965     { X86::VMAXPDZ128rrkz,        X86::VMAXPDZ128rmkz,        0 }
1966   };
1967
1968   for (X86MemoryFoldTableEntry Entry : MemoryFoldTable3) {
1969     AddTableEntry(RegOp2MemOpTable3, MemOp2RegOpTable,
1970                   Entry.RegOp, Entry.MemOp,
1971                   // Index 3, folded load
1972                   Entry.Flags | TB_INDEX_3 | TB_FOLDED_LOAD);
1973   }
1974
1975   static const X86MemoryFoldTableEntry MemoryFoldTable4[] = {
1976      // AVX-512 foldable instructions
1977     { X86::VADDPSZrrk,         X86::VADDPSZrmk,           0 },
1978     { X86::VADDPDZrrk,         X86::VADDPDZrmk,           0 },
1979     { X86::VSUBPSZrrk,         X86::VSUBPSZrmk,           0 },
1980     { X86::VSUBPDZrrk,         X86::VSUBPDZrmk,           0 },
1981     { X86::VMULPSZrrk,         X86::VMULPSZrmk,           0 },
1982     { X86::VMULPDZrrk,         X86::VMULPDZrmk,           0 },
1983     { X86::VDIVPSZrrk,         X86::VDIVPSZrmk,           0 },
1984     { X86::VDIVPDZrrk,         X86::VDIVPDZrmk,           0 },
1985     { X86::VMINPSZrrk,         X86::VMINPSZrmk,           0 },
1986     { X86::VMINPDZrrk,         X86::VMINPDZrmk,           0 },
1987     { X86::VMAXPSZrrk,         X86::VMAXPSZrmk,           0 },
1988     { X86::VMAXPDZrrk,         X86::VMAXPDZrmk,           0 },
1989     // AVX-512{F,VL} foldable instructions 256-bit
1990     { X86::VADDPSZ256rrk,      X86::VADDPSZ256rmk,        0 },
1991     { X86::VADDPDZ256rrk,      X86::VADDPDZ256rmk,        0 },
1992     { X86::VSUBPSZ256rrk,      X86::VSUBPSZ256rmk,        0 },
1993     { X86::VSUBPDZ256rrk,      X86::VSUBPDZ256rmk,        0 },
1994     { X86::VMULPSZ256rrk,      X86::VMULPSZ256rmk,        0 },
1995     { X86::VMULPDZ256rrk,      X86::VMULPDZ256rmk,        0 },
1996     { X86::VDIVPSZ256rrk,      X86::VDIVPSZ256rmk,        0 },
1997     { X86::VDIVPDZ256rrk,      X86::VDIVPDZ256rmk,        0 },
1998     { X86::VMINPSZ256rrk,      X86::VMINPSZ256rmk,        0 },
1999     { X86::VMINPDZ256rrk,      X86::VMINPDZ256rmk,        0 },
2000     { X86::VMAXPSZ256rrk,      X86::VMAXPSZ256rmk,        0 },
2001     { X86::VMAXPDZ256rrk,      X86::VMAXPDZ256rmk,        0 },
2002     // AVX-512{F,VL} foldable instructions 128-bit
2003     { X86::VADDPSZ128rrk,      X86::VADDPSZ128rmk,        0 },
2004     { X86::VADDPDZ128rrk,      X86::VADDPDZ128rmk,        0 },
2005     { X86::VSUBPSZ128rrk,      X86::VSUBPSZ128rmk,        0 },
2006     { X86::VSUBPDZ128rrk,      X86::VSUBPDZ128rmk,        0 },
2007     { X86::VMULPSZ128rrk,      X86::VMULPSZ128rmk,        0 },
2008     { X86::VMULPDZ128rrk,      X86::VMULPDZ128rmk,        0 },
2009     { X86::VDIVPSZ128rrk,      X86::VDIVPSZ128rmk,        0 },
2010     { X86::VDIVPDZ128rrk,      X86::VDIVPDZ128rmk,        0 },
2011     { X86::VMINPSZ128rrk,      X86::VMINPSZ128rmk,        0 },
2012     { X86::VMINPDZ128rrk,      X86::VMINPDZ128rmk,        0 },
2013     { X86::VMAXPSZ128rrk,      X86::VMAXPSZ128rmk,        0 },
2014     { X86::VMAXPDZ128rrk,      X86::VMAXPDZ128rmk,        0 }
2015   };
2016
2017   for (X86MemoryFoldTableEntry Entry : MemoryFoldTable4) {
2018     AddTableEntry(RegOp2MemOpTable4, MemOp2RegOpTable,
2019                   Entry.RegOp, Entry.MemOp,
2020                   // Index 4, folded load
2021                   Entry.Flags | TB_INDEX_4 | TB_FOLDED_LOAD);
2022   }
2023 }
2024
2025 void
2026 X86InstrInfo::AddTableEntry(RegOp2MemOpTableType &R2MTable,
2027                             MemOp2RegOpTableType &M2RTable,
2028                             unsigned RegOp, unsigned MemOp, unsigned Flags) {
2029     if ((Flags & TB_NO_FORWARD) == 0) {
2030       assert(!R2MTable.count(RegOp) && "Duplicate entry!");
2031       R2MTable[RegOp] = std::make_pair(MemOp, Flags);
2032     }
2033     if ((Flags & TB_NO_REVERSE) == 0) {
2034       assert(!M2RTable.count(MemOp) &&
2035            "Duplicated entries in unfolding maps?");
2036       M2RTable[MemOp] = std::make_pair(RegOp, Flags);
2037     }
2038 }
2039
2040 bool
2041 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
2042                                     unsigned &SrcReg, unsigned &DstReg,
2043                                     unsigned &SubIdx) const {
2044   switch (MI.getOpcode()) {
2045   default: break;
2046   case X86::MOVSX16rr8:
2047   case X86::MOVZX16rr8:
2048   case X86::MOVSX32rr8:
2049   case X86::MOVZX32rr8:
2050   case X86::MOVSX64rr8:
2051     if (!Subtarget.is64Bit())
2052       // It's not always legal to reference the low 8-bit of the larger
2053       // register in 32-bit mode.
2054       return false;
2055   case X86::MOVSX32rr16:
2056   case X86::MOVZX32rr16:
2057   case X86::MOVSX64rr16:
2058   case X86::MOVSX64rr32: {
2059     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
2060       // Be conservative.
2061       return false;
2062     SrcReg = MI.getOperand(1).getReg();
2063     DstReg = MI.getOperand(0).getReg();
2064     switch (MI.getOpcode()) {
2065     default: llvm_unreachable("Unreachable!");
2066     case X86::MOVSX16rr8:
2067     case X86::MOVZX16rr8:
2068     case X86::MOVSX32rr8:
2069     case X86::MOVZX32rr8:
2070     case X86::MOVSX64rr8:
2071       SubIdx = X86::sub_8bit;
2072       break;
2073     case X86::MOVSX32rr16:
2074     case X86::MOVZX32rr16:
2075     case X86::MOVSX64rr16:
2076       SubIdx = X86::sub_16bit;
2077       break;
2078     case X86::MOVSX64rr32:
2079       SubIdx = X86::sub_32bit;
2080       break;
2081     }
2082     return true;
2083   }
2084   }
2085   return false;
2086 }
2087
2088 int X86InstrInfo::getSPAdjust(const MachineInstr *MI) const {
2089   const MachineFunction *MF = MI->getParent()->getParent();
2090   const TargetFrameLowering *TFI = MF->getSubtarget().getFrameLowering();
2091
2092   if (MI->getOpcode() == getCallFrameSetupOpcode() ||
2093       MI->getOpcode() == getCallFrameDestroyOpcode()) {
2094     unsigned StackAlign = TFI->getStackAlignment();
2095     int SPAdj = (MI->getOperand(0).getImm() + StackAlign - 1) / StackAlign *
2096                  StackAlign;
2097
2098     SPAdj -= MI->getOperand(1).getImm();
2099
2100     if (MI->getOpcode() == getCallFrameSetupOpcode())
2101       return SPAdj;
2102     else
2103       return -SPAdj;
2104   }
2105
2106   // To know whether a call adjusts the stack, we need information
2107   // that is bound to the following ADJCALLSTACKUP pseudo.
2108   // Look for the next ADJCALLSTACKUP that follows the call.
2109   if (MI->isCall()) {
2110     const MachineBasicBlock* MBB = MI->getParent();
2111     auto I = ++MachineBasicBlock::const_iterator(MI);
2112     for (auto E = MBB->end(); I != E; ++I) {
2113       if (I->getOpcode() == getCallFrameDestroyOpcode() ||
2114           I->isCall())
2115         break;
2116     }
2117
2118     // If we could not find a frame destroy opcode, then it has already
2119     // been simplified, so we don't care.
2120     if (I->getOpcode() != getCallFrameDestroyOpcode())
2121       return 0;
2122
2123     return -(I->getOperand(1).getImm());
2124   }
2125
2126   // Currently handle only PUSHes we can reasonably expect to see
2127   // in call sequences
2128   switch (MI->getOpcode()) {
2129   default:
2130     return 0;
2131   case X86::PUSH32i8:
2132   case X86::PUSH32r:
2133   case X86::PUSH32rmm:
2134   case X86::PUSH32rmr:
2135   case X86::PUSHi32:
2136     return 4;
2137   }
2138 }
2139
2140 /// Return true and the FrameIndex if the specified
2141 /// operand and follow operands form a reference to the stack frame.
2142 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
2143                                   int &FrameIndex) const {
2144   if (MI->getOperand(Op+X86::AddrBaseReg).isFI() &&
2145       MI->getOperand(Op+X86::AddrScaleAmt).isImm() &&
2146       MI->getOperand(Op+X86::AddrIndexReg).isReg() &&
2147       MI->getOperand(Op+X86::AddrDisp).isImm() &&
2148       MI->getOperand(Op+X86::AddrScaleAmt).getImm() == 1 &&
2149       MI->getOperand(Op+X86::AddrIndexReg).getReg() == 0 &&
2150       MI->getOperand(Op+X86::AddrDisp).getImm() == 0) {
2151     FrameIndex = MI->getOperand(Op+X86::AddrBaseReg).getIndex();
2152     return true;
2153   }
2154   return false;
2155 }
2156
2157 static bool isFrameLoadOpcode(int Opcode) {
2158   switch (Opcode) {
2159   default:
2160     return false;
2161   case X86::MOV8rm:
2162   case X86::MOV16rm:
2163   case X86::MOV32rm:
2164   case X86::MOV64rm:
2165   case X86::LD_Fp64m:
2166   case X86::MOVSSrm:
2167   case X86::MOVSDrm:
2168   case X86::MOVAPSrm:
2169   case X86::MOVAPDrm:
2170   case X86::MOVDQArm:
2171   case X86::VMOVSSrm:
2172   case X86::VMOVSDrm:
2173   case X86::VMOVAPSrm:
2174   case X86::VMOVAPDrm:
2175   case X86::VMOVDQArm:
2176   case X86::VMOVUPSYrm:
2177   case X86::VMOVAPSYrm:
2178   case X86::VMOVUPDYrm:
2179   case X86::VMOVAPDYrm:
2180   case X86::VMOVDQUYrm:
2181   case X86::VMOVDQAYrm:
2182   case X86::MMX_MOVD64rm:
2183   case X86::MMX_MOVQ64rm:
2184   case X86::VMOVAPSZrm:
2185   case X86::VMOVUPSZrm:
2186     return true;
2187   }
2188 }
2189
2190 static bool isFrameStoreOpcode(int Opcode) {
2191   switch (Opcode) {
2192   default: break;
2193   case X86::MOV8mr:
2194   case X86::MOV16mr:
2195   case X86::MOV32mr:
2196   case X86::MOV64mr:
2197   case X86::ST_FpP64m:
2198   case X86::MOVSSmr:
2199   case X86::MOVSDmr:
2200   case X86::MOVAPSmr:
2201   case X86::MOVAPDmr:
2202   case X86::MOVDQAmr:
2203   case X86::VMOVSSmr:
2204   case X86::VMOVSDmr:
2205   case X86::VMOVAPSmr:
2206   case X86::VMOVAPDmr:
2207   case X86::VMOVDQAmr:
2208   case X86::VMOVUPSYmr:
2209   case X86::VMOVAPSYmr:
2210   case X86::VMOVUPDYmr:
2211   case X86::VMOVAPDYmr:
2212   case X86::VMOVDQUYmr:
2213   case X86::VMOVDQAYmr:
2214   case X86::VMOVUPSZmr:
2215   case X86::VMOVAPSZmr:
2216   case X86::MMX_MOVD64mr:
2217   case X86::MMX_MOVQ64mr:
2218   case X86::MMX_MOVNTQmr:
2219     return true;
2220   }
2221   return false;
2222 }
2223
2224 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
2225                                            int &FrameIndex) const {
2226   if (isFrameLoadOpcode(MI->getOpcode()))
2227     if (MI->getOperand(0).getSubReg() == 0 && isFrameOperand(MI, 1, FrameIndex))
2228       return MI->getOperand(0).getReg();
2229   return 0;
2230 }
2231
2232 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI,
2233                                                  int &FrameIndex) const {
2234   if (isFrameLoadOpcode(MI->getOpcode())) {
2235     unsigned Reg;
2236     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
2237       return Reg;
2238     // Check for post-frame index elimination operations
2239     const MachineMemOperand *Dummy;
2240     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
2241   }
2242   return 0;
2243 }
2244
2245 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
2246                                           int &FrameIndex) const {
2247   if (isFrameStoreOpcode(MI->getOpcode()))
2248     if (MI->getOperand(X86::AddrNumOperands).getSubReg() == 0 &&
2249         isFrameOperand(MI, 0, FrameIndex))
2250       return MI->getOperand(X86::AddrNumOperands).getReg();
2251   return 0;
2252 }
2253
2254 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
2255                                                 int &FrameIndex) const {
2256   if (isFrameStoreOpcode(MI->getOpcode())) {
2257     unsigned Reg;
2258     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
2259       return Reg;
2260     // Check for post-frame index elimination operations
2261     const MachineMemOperand *Dummy;
2262     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
2263   }
2264   return 0;
2265 }
2266
2267 /// Return true if register is PIC base; i.e.g defined by X86::MOVPC32r.
2268 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
2269   // Don't waste compile time scanning use-def chains of physregs.
2270   if (!TargetRegisterInfo::isVirtualRegister(BaseReg))
2271     return false;
2272   bool isPICBase = false;
2273   for (MachineRegisterInfo::def_instr_iterator I = MRI.def_instr_begin(BaseReg),
2274          E = MRI.def_instr_end(); I != E; ++I) {
2275     MachineInstr *DefMI = &*I;
2276     if (DefMI->getOpcode() != X86::MOVPC32r)
2277       return false;
2278     assert(!isPICBase && "More than one PIC base?");
2279     isPICBase = true;
2280   }
2281   return isPICBase;
2282 }
2283
2284 bool
2285 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
2286                                                 AliasAnalysis *AA) const {
2287   switch (MI->getOpcode()) {
2288   default: break;
2289   case X86::MOV8rm:
2290   case X86::MOV16rm:
2291   case X86::MOV32rm:
2292   case X86::MOV64rm:
2293   case X86::LD_Fp64m:
2294   case X86::MOVSSrm:
2295   case X86::MOVSDrm:
2296   case X86::MOVAPSrm:
2297   case X86::MOVUPSrm:
2298   case X86::MOVAPDrm:
2299   case X86::MOVDQArm:
2300   case X86::MOVDQUrm:
2301   case X86::VMOVSSrm:
2302   case X86::VMOVSDrm:
2303   case X86::VMOVAPSrm:
2304   case X86::VMOVUPSrm:
2305   case X86::VMOVAPDrm:
2306   case X86::VMOVDQArm:
2307   case X86::VMOVDQUrm:
2308   case X86::VMOVAPSYrm:
2309   case X86::VMOVUPSYrm:
2310   case X86::VMOVAPDYrm:
2311   case X86::VMOVDQAYrm:
2312   case X86::VMOVDQUYrm:
2313   case X86::MMX_MOVD64rm:
2314   case X86::MMX_MOVQ64rm:
2315   case X86::FsVMOVAPSrm:
2316   case X86::FsVMOVAPDrm:
2317   case X86::FsMOVAPSrm:
2318   case X86::FsMOVAPDrm:
2319   // AVX-512
2320   case X86::VMOVAPDZ128rm:
2321   case X86::VMOVAPDZ256rm:
2322   case X86::VMOVAPDZrm:
2323   case X86::VMOVAPSZ128rm:
2324   case X86::VMOVAPSZ256rm:
2325   case X86::VMOVAPSZrm:
2326   case X86::VMOVDQA32Z128rm:
2327   case X86::VMOVDQA32Z256rm:
2328   case X86::VMOVDQA32Zrm:
2329   case X86::VMOVDQA64Z128rm:
2330   case X86::VMOVDQA64Z256rm:
2331   case X86::VMOVDQA64Zrm:
2332   case X86::VMOVDQU16Z128rm:
2333   case X86::VMOVDQU16Z256rm:
2334   case X86::VMOVDQU16Zrm:
2335   case X86::VMOVDQU32Z128rm:
2336   case X86::VMOVDQU32Z256rm:
2337   case X86::VMOVDQU32Zrm:
2338   case X86::VMOVDQU64Z128rm:
2339   case X86::VMOVDQU64Z256rm:
2340   case X86::VMOVDQU64Zrm:
2341   case X86::VMOVDQU8Z128rm:
2342   case X86::VMOVDQU8Z256rm:
2343   case X86::VMOVDQU8Zrm:
2344   case X86::VMOVUPSZ128rm:
2345   case X86::VMOVUPSZ256rm:
2346   case X86::VMOVUPSZrm: {
2347     // Loads from constant pools are trivially rematerializable.
2348     if (MI->getOperand(1+X86::AddrBaseReg).isReg() &&
2349         MI->getOperand(1+X86::AddrScaleAmt).isImm() &&
2350         MI->getOperand(1+X86::AddrIndexReg).isReg() &&
2351         MI->getOperand(1+X86::AddrIndexReg).getReg() == 0 &&
2352         MI->isInvariantLoad(AA)) {
2353       unsigned BaseReg = MI->getOperand(1+X86::AddrBaseReg).getReg();
2354       if (BaseReg == 0 || BaseReg == X86::RIP)
2355         return true;
2356       // Allow re-materialization of PIC load.
2357       if (!ReMatPICStubLoad && MI->getOperand(1+X86::AddrDisp).isGlobal())
2358         return false;
2359       const MachineFunction &MF = *MI->getParent()->getParent();
2360       const MachineRegisterInfo &MRI = MF.getRegInfo();
2361       return regIsPICBase(BaseReg, MRI);
2362     }
2363     return false;
2364   }
2365
2366   case X86::LEA32r:
2367   case X86::LEA64r: {
2368     if (MI->getOperand(1+X86::AddrScaleAmt).isImm() &&
2369         MI->getOperand(1+X86::AddrIndexReg).isReg() &&
2370         MI->getOperand(1+X86::AddrIndexReg).getReg() == 0 &&
2371         !MI->getOperand(1+X86::AddrDisp).isReg()) {
2372       // lea fi#, lea GV, etc. are all rematerializable.
2373       if (!MI->getOperand(1+X86::AddrBaseReg).isReg())
2374         return true;
2375       unsigned BaseReg = MI->getOperand(1+X86::AddrBaseReg).getReg();
2376       if (BaseReg == 0)
2377         return true;
2378       // Allow re-materialization of lea PICBase + x.
2379       const MachineFunction &MF = *MI->getParent()->getParent();
2380       const MachineRegisterInfo &MRI = MF.getRegInfo();
2381       return regIsPICBase(BaseReg, MRI);
2382     }
2383     return false;
2384   }
2385   }
2386
2387   // All other instructions marked M_REMATERIALIZABLE are always trivially
2388   // rematerializable.
2389   return true;
2390 }
2391
2392 bool X86InstrInfo::isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
2393                                          MachineBasicBlock::iterator I) const {
2394   MachineBasicBlock::iterator E = MBB.end();
2395
2396   // For compile time consideration, if we are not able to determine the
2397   // safety after visiting 4 instructions in each direction, we will assume
2398   // it's not safe.
2399   MachineBasicBlock::iterator Iter = I;
2400   for (unsigned i = 0; Iter != E && i < 4; ++i) {
2401     bool SeenDef = false;
2402     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
2403       MachineOperand &MO = Iter->getOperand(j);
2404       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
2405         SeenDef = true;
2406       if (!MO.isReg())
2407         continue;
2408       if (MO.getReg() == X86::EFLAGS) {
2409         if (MO.isUse())
2410           return false;
2411         SeenDef = true;
2412       }
2413     }
2414
2415     if (SeenDef)
2416       // This instruction defines EFLAGS, no need to look any further.
2417       return true;
2418     ++Iter;
2419     // Skip over DBG_VALUE.
2420     while (Iter != E && Iter->isDebugValue())
2421       ++Iter;
2422   }
2423
2424   // It is safe to clobber EFLAGS at the end of a block of no successor has it
2425   // live in.
2426   if (Iter == E) {
2427     for (MachineBasicBlock::succ_iterator SI = MBB.succ_begin(),
2428            SE = MBB.succ_end(); SI != SE; ++SI)
2429       if ((*SI)->isLiveIn(X86::EFLAGS))
2430         return false;
2431     return true;
2432   }
2433
2434   MachineBasicBlock::iterator B = MBB.begin();
2435   Iter = I;
2436   for (unsigned i = 0; i < 4; ++i) {
2437     // If we make it to the beginning of the block, it's safe to clobber
2438     // EFLAGS iff EFLAGS is not live-in.
2439     if (Iter == B)
2440       return !MBB.isLiveIn(X86::EFLAGS);
2441
2442     --Iter;
2443     // Skip over DBG_VALUE.
2444     while (Iter != B && Iter->isDebugValue())
2445       --Iter;
2446
2447     bool SawKill = false;
2448     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
2449       MachineOperand &MO = Iter->getOperand(j);
2450       // A register mask may clobber EFLAGS, but we should still look for a
2451       // live EFLAGS def.
2452       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
2453         SawKill = true;
2454       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
2455         if (MO.isDef()) return MO.isDead();
2456         if (MO.isKill()) SawKill = true;
2457       }
2458     }
2459
2460     if (SawKill)
2461       // This instruction kills EFLAGS and doesn't redefine it, so
2462       // there's no need to look further.
2463       return true;
2464   }
2465
2466   // Conservative answer.
2467   return false;
2468 }
2469
2470 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
2471                                  MachineBasicBlock::iterator I,
2472                                  unsigned DestReg, unsigned SubIdx,
2473                                  const MachineInstr *Orig,
2474                                  const TargetRegisterInfo &TRI) const {
2475   bool ClobbersEFLAGS = false;
2476   for (const MachineOperand &MO : Orig->operands()) {
2477     if (MO.isReg() && MO.isDef() && MO.getReg() == X86::EFLAGS) {
2478       ClobbersEFLAGS = true;
2479       break;
2480     }
2481   }
2482
2483   if (ClobbersEFLAGS && !isSafeToClobberEFLAGS(MBB, I)) {
2484     // The instruction clobbers EFLAGS. Re-materialize as MOV32ri to avoid side
2485     // effects.
2486     int Value;
2487     switch (Orig->getOpcode()) {
2488     case X86::MOV32r0:  Value = 0; break;
2489     case X86::MOV32r1:  Value = 1; break;
2490     case X86::MOV32r_1: Value = -1; break;
2491     default:
2492       llvm_unreachable("Unexpected instruction!");
2493     }
2494
2495     DebugLoc DL = Orig->getDebugLoc();
2496     BuildMI(MBB, I, DL, get(X86::MOV32ri)).addOperand(Orig->getOperand(0))
2497       .addImm(Value);
2498   } else {
2499     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
2500     MBB.insert(I, MI);
2501   }
2502
2503   MachineInstr *NewMI = std::prev(I);
2504   NewMI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
2505 }
2506
2507 /// True if MI has a condition code def, e.g. EFLAGS, that is not marked dead.
2508 bool X86InstrInfo::hasLiveCondCodeDef(MachineInstr *MI) const {
2509   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2510     MachineOperand &MO = MI->getOperand(i);
2511     if (MO.isReg() && MO.isDef() &&
2512         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
2513       return true;
2514     }
2515   }
2516   return false;
2517 }
2518
2519 /// Check whether the shift count for a machine operand is non-zero.
2520 inline static unsigned getTruncatedShiftCount(MachineInstr *MI,
2521                                               unsigned ShiftAmtOperandIdx) {
2522   // The shift count is six bits with the REX.W prefix and five bits without.
2523   unsigned ShiftCountMask = (MI->getDesc().TSFlags & X86II::REX_W) ? 63 : 31;
2524   unsigned Imm = MI->getOperand(ShiftAmtOperandIdx).getImm();
2525   return Imm & ShiftCountMask;
2526 }
2527
2528 /// Check whether the given shift count is appropriate
2529 /// can be represented by a LEA instruction.
2530 inline static bool isTruncatedShiftCountForLEA(unsigned ShAmt) {
2531   // Left shift instructions can be transformed into load-effective-address
2532   // instructions if we can encode them appropriately.
2533   // A LEA instruction utilizes a SIB byte to encode its scale factor.
2534   // The SIB.scale field is two bits wide which means that we can encode any
2535   // shift amount less than 4.
2536   return ShAmt < 4 && ShAmt > 0;
2537 }
2538
2539 bool X86InstrInfo::classifyLEAReg(MachineInstr *MI, const MachineOperand &Src,
2540                                   unsigned Opc, bool AllowSP,
2541                                   unsigned &NewSrc, bool &isKill, bool &isUndef,
2542                                   MachineOperand &ImplicitOp) const {
2543   MachineFunction &MF = *MI->getParent()->getParent();
2544   const TargetRegisterClass *RC;
2545   if (AllowSP) {
2546     RC = Opc != X86::LEA32r ? &X86::GR64RegClass : &X86::GR32RegClass;
2547   } else {
2548     RC = Opc != X86::LEA32r ?
2549       &X86::GR64_NOSPRegClass : &X86::GR32_NOSPRegClass;
2550   }
2551   unsigned SrcReg = Src.getReg();
2552
2553   // For both LEA64 and LEA32 the register already has essentially the right
2554   // type (32-bit or 64-bit) we may just need to forbid SP.
2555   if (Opc != X86::LEA64_32r) {
2556     NewSrc = SrcReg;
2557     isKill = Src.isKill();
2558     isUndef = Src.isUndef();
2559
2560     if (TargetRegisterInfo::isVirtualRegister(NewSrc) &&
2561         !MF.getRegInfo().constrainRegClass(NewSrc, RC))
2562       return false;
2563
2564     return true;
2565   }
2566
2567   // This is for an LEA64_32r and incoming registers are 32-bit. One way or
2568   // another we need to add 64-bit registers to the final MI.
2569   if (TargetRegisterInfo::isPhysicalRegister(SrcReg)) {
2570     ImplicitOp = Src;
2571     ImplicitOp.setImplicit();
2572
2573     NewSrc = getX86SubSuperRegister(Src.getReg(), MVT::i64);
2574     MachineBasicBlock::LivenessQueryResult LQR =
2575       MI->getParent()->computeRegisterLiveness(&getRegisterInfo(), NewSrc, MI);
2576
2577     switch (LQR) {
2578     case MachineBasicBlock::LQR_Unknown:
2579       // We can't give sane liveness flags to the instruction, abandon LEA
2580       // formation.
2581       return false;
2582     case MachineBasicBlock::LQR_Live:
2583       isKill = MI->killsRegister(SrcReg);
2584       isUndef = false;
2585       break;
2586     default:
2587       // The physreg itself is dead, so we have to use it as an <undef>.
2588       isKill = false;
2589       isUndef = true;
2590       break;
2591     }
2592   } else {
2593     // Virtual register of the wrong class, we have to create a temporary 64-bit
2594     // vreg to feed into the LEA.
2595     NewSrc = MF.getRegInfo().createVirtualRegister(RC);
2596     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(),
2597             get(TargetOpcode::COPY))
2598       .addReg(NewSrc, RegState::Define | RegState::Undef, X86::sub_32bit)
2599         .addOperand(Src);
2600
2601     // Which is obviously going to be dead after we're done with it.
2602     isKill = true;
2603     isUndef = false;
2604   }
2605
2606   // We've set all the parameters without issue.
2607   return true;
2608 }
2609
2610 /// Helper for convertToThreeAddress when 16-bit LEA is disabled, use 32-bit
2611 /// LEA to form 3-address code by promoting to a 32-bit superregister and then
2612 /// truncating back down to a 16-bit subregister.
2613 MachineInstr *
2614 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
2615                                            MachineFunction::iterator &MFI,
2616                                            MachineBasicBlock::iterator &MBBI,
2617                                            LiveVariables *LV) const {
2618   MachineInstr *MI = MBBI;
2619   unsigned Dest = MI->getOperand(0).getReg();
2620   unsigned Src = MI->getOperand(1).getReg();
2621   bool isDead = MI->getOperand(0).isDead();
2622   bool isKill = MI->getOperand(1).isKill();
2623
2624   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
2625   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
2626   unsigned Opc, leaInReg;
2627   if (Subtarget.is64Bit()) {
2628     Opc = X86::LEA64_32r;
2629     leaInReg = RegInfo.createVirtualRegister(&X86::GR64_NOSPRegClass);
2630   } else {
2631     Opc = X86::LEA32r;
2632     leaInReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
2633   }
2634
2635   // Build and insert into an implicit UNDEF value. This is OK because
2636   // well be shifting and then extracting the lower 16-bits.
2637   // This has the potential to cause partial register stall. e.g.
2638   //   movw    (%rbp,%rcx,2), %dx
2639   //   leal    -65(%rdx), %esi
2640   // But testing has shown this *does* help performance in 64-bit mode (at
2641   // least on modern x86 machines).
2642   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
2643   MachineInstr *InsMI =
2644     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
2645     .addReg(leaInReg, RegState::Define, X86::sub_16bit)
2646     .addReg(Src, getKillRegState(isKill));
2647
2648   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
2649                                     get(Opc), leaOutReg);
2650   switch (MIOpc) {
2651   default: llvm_unreachable("Unreachable!");
2652   case X86::SHL16ri: {
2653     unsigned ShAmt = MI->getOperand(2).getImm();
2654     MIB.addReg(0).addImm(1 << ShAmt)
2655        .addReg(leaInReg, RegState::Kill).addImm(0).addReg(0);
2656     break;
2657   }
2658   case X86::INC16r:
2659     addRegOffset(MIB, leaInReg, true, 1);
2660     break;
2661   case X86::DEC16r:
2662     addRegOffset(MIB, leaInReg, true, -1);
2663     break;
2664   case X86::ADD16ri:
2665   case X86::ADD16ri8:
2666   case X86::ADD16ri_DB:
2667   case X86::ADD16ri8_DB:
2668     addRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());
2669     break;
2670   case X86::ADD16rr:
2671   case X86::ADD16rr_DB: {
2672     unsigned Src2 = MI->getOperand(2).getReg();
2673     bool isKill2 = MI->getOperand(2).isKill();
2674     unsigned leaInReg2 = 0;
2675     MachineInstr *InsMI2 = nullptr;
2676     if (Src == Src2) {
2677       // ADD16rr %reg1028<kill>, %reg1028
2678       // just a single insert_subreg.
2679       addRegReg(MIB, leaInReg, true, leaInReg, false);
2680     } else {
2681       if (Subtarget.is64Bit())
2682         leaInReg2 = RegInfo.createVirtualRegister(&X86::GR64_NOSPRegClass);
2683       else
2684         leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
2685       // Build and insert into an implicit UNDEF value. This is OK because
2686       // well be shifting and then extracting the lower 16-bits.
2687       BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF),leaInReg2);
2688       InsMI2 =
2689         BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(TargetOpcode::COPY))
2690         .addReg(leaInReg2, RegState::Define, X86::sub_16bit)
2691         .addReg(Src2, getKillRegState(isKill2));
2692       addRegReg(MIB, leaInReg, true, leaInReg2, true);
2693     }
2694     if (LV && isKill2 && InsMI2)
2695       LV->replaceKillInstruction(Src2, MI, InsMI2);
2696     break;
2697   }
2698   }
2699
2700   MachineInstr *NewMI = MIB;
2701   MachineInstr *ExtMI =
2702     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
2703     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
2704     .addReg(leaOutReg, RegState::Kill, X86::sub_16bit);
2705
2706   if (LV) {
2707     // Update live variables
2708     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
2709     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
2710     if (isKill)
2711       LV->replaceKillInstruction(Src, MI, InsMI);
2712     if (isDead)
2713       LV->replaceKillInstruction(Dest, MI, ExtMI);
2714   }
2715
2716   return ExtMI;
2717 }
2718
2719 /// This method must be implemented by targets that
2720 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
2721 /// may be able to convert a two-address instruction into a true
2722 /// three-address instruction on demand.  This allows the X86 target (for
2723 /// example) to convert ADD and SHL instructions into LEA instructions if they
2724 /// would require register copies due to two-addressness.
2725 ///
2726 /// This method returns a null pointer if the transformation cannot be
2727 /// performed, otherwise it returns the new instruction.
2728 ///
2729 MachineInstr *
2730 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
2731                                     MachineBasicBlock::iterator &MBBI,
2732                                     LiveVariables *LV) const {
2733   MachineInstr *MI = MBBI;
2734
2735   // The following opcodes also sets the condition code register(s). Only
2736   // convert them to equivalent lea if the condition code register def's
2737   // are dead!
2738   if (hasLiveCondCodeDef(MI))
2739     return nullptr;
2740
2741   MachineFunction &MF = *MI->getParent()->getParent();
2742   // All instructions input are two-addr instructions.  Get the known operands.
2743   const MachineOperand &Dest = MI->getOperand(0);
2744   const MachineOperand &Src = MI->getOperand(1);
2745
2746   MachineInstr *NewMI = nullptr;
2747   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
2748   // we have better subtarget support, enable the 16-bit LEA generation here.
2749   // 16-bit LEA is also slow on Core2.
2750   bool DisableLEA16 = true;
2751   bool is64Bit = Subtarget.is64Bit();
2752
2753   unsigned MIOpc = MI->getOpcode();
2754   switch (MIOpc) {
2755   default: return nullptr;
2756   case X86::SHL64ri: {
2757     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2758     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
2759     if (!isTruncatedShiftCountForLEA(ShAmt)) return nullptr;
2760
2761     // LEA can't handle RSP.
2762     if (TargetRegisterInfo::isVirtualRegister(Src.getReg()) &&
2763         !MF.getRegInfo().constrainRegClass(Src.getReg(),
2764                                            &X86::GR64_NOSPRegClass))
2765       return nullptr;
2766
2767     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2768       .addOperand(Dest)
2769       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
2770     break;
2771   }
2772   case X86::SHL32ri: {
2773     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2774     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
2775     if (!isTruncatedShiftCountForLEA(ShAmt)) return nullptr;
2776
2777     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2778
2779     // LEA can't handle ESP.
2780     bool isKill, isUndef;
2781     unsigned SrcReg;
2782     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2783     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ false,
2784                         SrcReg, isKill, isUndef, ImplicitOp))
2785       return nullptr;
2786
2787     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2788       .addOperand(Dest)
2789       .addReg(0).addImm(1 << ShAmt)
2790       .addReg(SrcReg, getKillRegState(isKill) | getUndefRegState(isUndef))
2791       .addImm(0).addReg(0);
2792     if (ImplicitOp.getReg() != 0)
2793       MIB.addOperand(ImplicitOp);
2794     NewMI = MIB;
2795
2796     break;
2797   }
2798   case X86::SHL16ri: {
2799     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
2800     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
2801     if (!isTruncatedShiftCountForLEA(ShAmt)) return nullptr;
2802
2803     if (DisableLEA16)
2804       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : nullptr;
2805     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2806       .addOperand(Dest)
2807       .addReg(0).addImm(1 << ShAmt).addOperand(Src).addImm(0).addReg(0);
2808     break;
2809   }
2810   case X86::INC64r:
2811   case X86::INC32r: {
2812     assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2813     unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
2814       : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2815     bool isKill, isUndef;
2816     unsigned SrcReg;
2817     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2818     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ false,
2819                         SrcReg, isKill, isUndef, ImplicitOp))
2820       return nullptr;
2821
2822     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2823         .addOperand(Dest)
2824         .addReg(SrcReg, getKillRegState(isKill) | getUndefRegState(isUndef));
2825     if (ImplicitOp.getReg() != 0)
2826       MIB.addOperand(ImplicitOp);
2827
2828     NewMI = addOffset(MIB, 1);
2829     break;
2830   }
2831   case X86::INC16r:
2832     if (DisableLEA16)
2833       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2834                      : nullptr;
2835     assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
2836     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2837                       .addOperand(Dest).addOperand(Src), 1);
2838     break;
2839   case X86::DEC64r:
2840   case X86::DEC32r: {
2841     assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2842     unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
2843       : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
2844
2845     bool isKill, isUndef;
2846     unsigned SrcReg;
2847     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2848     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ false,
2849                         SrcReg, isKill, isUndef, ImplicitOp))
2850       return nullptr;
2851
2852     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2853         .addOperand(Dest)
2854         .addReg(SrcReg, getUndefRegState(isUndef) | getKillRegState(isKill));
2855     if (ImplicitOp.getReg() != 0)
2856       MIB.addOperand(ImplicitOp);
2857
2858     NewMI = addOffset(MIB, -1);
2859
2860     break;
2861   }
2862   case X86::DEC16r:
2863     if (DisableLEA16)
2864       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2865                      : nullptr;
2866     assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
2867     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2868                       .addOperand(Dest).addOperand(Src), -1);
2869     break;
2870   case X86::ADD64rr:
2871   case X86::ADD64rr_DB:
2872   case X86::ADD32rr:
2873   case X86::ADD32rr_DB: {
2874     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2875     unsigned Opc;
2876     if (MIOpc == X86::ADD64rr || MIOpc == X86::ADD64rr_DB)
2877       Opc = X86::LEA64r;
2878     else
2879       Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2880
2881     bool isKill, isUndef;
2882     unsigned SrcReg;
2883     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2884     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ true,
2885                         SrcReg, isKill, isUndef, ImplicitOp))
2886       return nullptr;
2887
2888     const MachineOperand &Src2 = MI->getOperand(2);
2889     bool isKill2, isUndef2;
2890     unsigned SrcReg2;
2891     MachineOperand ImplicitOp2 = MachineOperand::CreateReg(0, false);
2892     if (!classifyLEAReg(MI, Src2, Opc, /*AllowSP=*/ false,
2893                         SrcReg2, isKill2, isUndef2, ImplicitOp2))
2894       return nullptr;
2895
2896     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2897       .addOperand(Dest);
2898     if (ImplicitOp.getReg() != 0)
2899       MIB.addOperand(ImplicitOp);
2900     if (ImplicitOp2.getReg() != 0)
2901       MIB.addOperand(ImplicitOp2);
2902
2903     NewMI = addRegReg(MIB, SrcReg, isKill, SrcReg2, isKill2);
2904
2905     // Preserve undefness of the operands.
2906     NewMI->getOperand(1).setIsUndef(isUndef);
2907     NewMI->getOperand(3).setIsUndef(isUndef2);
2908
2909     if (LV && Src2.isKill())
2910       LV->replaceKillInstruction(SrcReg2, MI, NewMI);
2911     break;
2912   }
2913   case X86::ADD16rr:
2914   case X86::ADD16rr_DB: {
2915     if (DisableLEA16)
2916       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2917                      : nullptr;
2918     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2919     unsigned Src2 = MI->getOperand(2).getReg();
2920     bool isKill2 = MI->getOperand(2).isKill();
2921     NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2922                       .addOperand(Dest),
2923                       Src.getReg(), Src.isKill(), Src2, isKill2);
2924
2925     // Preserve undefness of the operands.
2926     bool isUndef = MI->getOperand(1).isUndef();
2927     bool isUndef2 = MI->getOperand(2).isUndef();
2928     NewMI->getOperand(1).setIsUndef(isUndef);
2929     NewMI->getOperand(3).setIsUndef(isUndef2);
2930
2931     if (LV && isKill2)
2932       LV->replaceKillInstruction(Src2, MI, NewMI);
2933     break;
2934   }
2935   case X86::ADD64ri32:
2936   case X86::ADD64ri8:
2937   case X86::ADD64ri32_DB:
2938   case X86::ADD64ri8_DB:
2939     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2940     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2941                       .addOperand(Dest).addOperand(Src),
2942                       MI->getOperand(2).getImm());
2943     break;
2944   case X86::ADD32ri:
2945   case X86::ADD32ri8:
2946   case X86::ADD32ri_DB:
2947   case X86::ADD32ri8_DB: {
2948     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2949     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2950
2951     bool isKill, isUndef;
2952     unsigned SrcReg;
2953     MachineOperand ImplicitOp = MachineOperand::CreateReg(0, false);
2954     if (!classifyLEAReg(MI, Src, Opc, /*AllowSP=*/ true,
2955                         SrcReg, isKill, isUndef, ImplicitOp))
2956       return nullptr;
2957
2958     MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), get(Opc))
2959         .addOperand(Dest)
2960         .addReg(SrcReg, getUndefRegState(isUndef) | getKillRegState(isKill));
2961     if (ImplicitOp.getReg() != 0)
2962       MIB.addOperand(ImplicitOp);
2963
2964     NewMI = addOffset(MIB, MI->getOperand(2).getImm());
2965     break;
2966   }
2967   case X86::ADD16ri:
2968   case X86::ADD16ri8:
2969   case X86::ADD16ri_DB:
2970   case X86::ADD16ri8_DB:
2971     if (DisableLEA16)
2972       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV)
2973                      : nullptr;
2974     assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2975     NewMI = addOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2976                       .addOperand(Dest).addOperand(Src),
2977                       MI->getOperand(2).getImm());
2978     break;
2979   }
2980
2981   if (!NewMI) return nullptr;
2982
2983   if (LV) {  // Update live variables
2984     if (Src.isKill())
2985       LV->replaceKillInstruction(Src.getReg(), MI, NewMI);
2986     if (Dest.isDead())
2987       LV->replaceKillInstruction(Dest.getReg(), MI, NewMI);
2988   }
2989
2990   MFI->insert(MBBI, NewMI);          // Insert the new inst
2991   return NewMI;
2992 }
2993
2994 /// Returns true if the given instruction opcode is FMA3.
2995 /// Otherwise, returns false.
2996 /// The second parameter is optional and is used as the second return from
2997 /// the function. It is set to true if the given instruction has FMA3 opcode
2998 /// that is used for lowering of scalar FMA intrinsics, and it is set to false
2999 /// otherwise.
3000 static bool isFMA3(unsigned Opcode, bool *IsIntrinsic = nullptr) {
3001   if (IsIntrinsic)
3002     *IsIntrinsic = false;
3003
3004   switch (Opcode) {
3005     case X86::VFMADDSDr132r:      case X86::VFMADDSDr132m:
3006     case X86::VFMADDSSr132r:      case X86::VFMADDSSr132m:
3007     case X86::VFMSUBSDr132r:      case X86::VFMSUBSDr132m:
3008     case X86::VFMSUBSSr132r:      case X86::VFMSUBSSr132m:
3009     case X86::VFNMADDSDr132r:     case X86::VFNMADDSDr132m:
3010     case X86::VFNMADDSSr132r:     case X86::VFNMADDSSr132m:
3011     case X86::VFNMSUBSDr132r:     case X86::VFNMSUBSDr132m:
3012     case X86::VFNMSUBSSr132r:     case X86::VFNMSUBSSr132m:
3013
3014     case X86::VFMADDSDr213r:      case X86::VFMADDSDr213m:
3015     case X86::VFMADDSSr213r:      case X86::VFMADDSSr213m:
3016     case X86::VFMSUBSDr213r:      case X86::VFMSUBSDr213m:
3017     case X86::VFMSUBSSr213r:      case X86::VFMSUBSSr213m:
3018     case X86::VFNMADDSDr213r:     case X86::VFNMADDSDr213m:
3019     case X86::VFNMADDSSr213r:     case X86::VFNMADDSSr213m:
3020     case X86::VFNMSUBSDr213r:     case X86::VFNMSUBSDr213m:
3021     case X86::VFNMSUBSSr213r:     case X86::VFNMSUBSSr213m:
3022
3023     case X86::VFMADDSDr231r:      case X86::VFMADDSDr231m:
3024     case X86::VFMADDSSr231r:      case X86::VFMADDSSr231m:
3025     case X86::VFMSUBSDr231r:      case X86::VFMSUBSDr231m:
3026     case X86::VFMSUBSSr231r:      case X86::VFMSUBSSr231m:
3027     case X86::VFNMADDSDr231r:     case X86::VFNMADDSDr231m:
3028     case X86::VFNMADDSSr231r:     case X86::VFNMADDSSr231m:
3029     case X86::VFNMSUBSDr231r:     case X86::VFNMSUBSDr231m:
3030     case X86::VFNMSUBSSr231r:     case X86::VFNMSUBSSr231m:
3031
3032     case X86::VFMADDSUBPDr132r:   case X86::VFMADDSUBPDr132m:
3033     case X86::VFMADDSUBPSr132r:   case X86::VFMADDSUBPSr132m:
3034     case X86::VFMSUBADDPDr132r:   case X86::VFMSUBADDPDr132m:
3035     case X86::VFMSUBADDPSr132r:   case X86::VFMSUBADDPSr132m:
3036     case X86::VFMADDSUBPDr132rY:  case X86::VFMADDSUBPDr132mY:
3037     case X86::VFMADDSUBPSr132rY:  case X86::VFMADDSUBPSr132mY:
3038     case X86::VFMSUBADDPDr132rY:  case X86::VFMSUBADDPDr132mY:
3039     case X86::VFMSUBADDPSr132rY:  case X86::VFMSUBADDPSr132mY:
3040
3041     case X86::VFMADDPDr132r:      case X86::VFMADDPDr132m:
3042     case X86::VFMADDPSr132r:      case X86::VFMADDPSr132m:
3043     case X86::VFMSUBPDr132r:      case X86::VFMSUBPDr132m:
3044     case X86::VFMSUBPSr132r:      case X86::VFMSUBPSr132m:
3045     case X86::VFNMADDPDr132r:     case X86::VFNMADDPDr132m:
3046     case X86::VFNMADDPSr132r:     case X86::VFNMADDPSr132m:
3047     case X86::VFNMSUBPDr132r:     case X86::VFNMSUBPDr132m:
3048     case X86::VFNMSUBPSr132r:     case X86::VFNMSUBPSr132m:
3049     case X86::VFMADDPDr132rY:     case X86::VFMADDPDr132mY:
3050     case X86::VFMADDPSr132rY:     case X86::VFMADDPSr132mY:
3051     case X86::VFMSUBPDr132rY:     case X86::VFMSUBPDr132mY:
3052     case X86::VFMSUBPSr132rY:     case X86::VFMSUBPSr132mY:
3053     case X86::VFNMADDPDr132rY:    case X86::VFNMADDPDr132mY:
3054     case X86::VFNMADDPSr132rY:    case X86::VFNMADDPSr132mY:
3055     case X86::VFNMSUBPDr132rY:    case X86::VFNMSUBPDr132mY:
3056     case X86::VFNMSUBPSr132rY:    case X86::VFNMSUBPSr132mY:
3057
3058     case X86::VFMADDSUBPDr213r:   case X86::VFMADDSUBPDr213m:
3059     case X86::VFMADDSUBPSr213r:   case X86::VFMADDSUBPSr213m:
3060     case X86::VFMSUBADDPDr213r:   case X86::VFMSUBADDPDr213m:
3061     case X86::VFMSUBADDPSr213r:   case X86::VFMSUBADDPSr213m:
3062     case X86::VFMADDSUBPDr213rY:  case X86::VFMADDSUBPDr213mY:
3063     case X86::VFMADDSUBPSr213rY:  case X86::VFMADDSUBPSr213mY:
3064     case X86::VFMSUBADDPDr213rY:  case X86::VFMSUBADDPDr213mY:
3065     case X86::VFMSUBADDPSr213rY:  case X86::VFMSUBADDPSr213mY:
3066
3067     case X86::VFMADDPDr213r:      case X86::VFMADDPDr213m:
3068     case X86::VFMADDPSr213r:      case X86::VFMADDPSr213m:
3069     case X86::VFMSUBPDr213r:      case X86::VFMSUBPDr213m:
3070     case X86::VFMSUBPSr213r:      case X86::VFMSUBPSr213m:
3071     case X86::VFNMADDPDr213r:     case X86::VFNMADDPDr213m:
3072     case X86::VFNMADDPSr213r:     case X86::VFNMADDPSr213m:
3073     case X86::VFNMSUBPDr213r:     case X86::VFNMSUBPDr213m:
3074     case X86::VFNMSUBPSr213r:     case X86::VFNMSUBPSr213m:
3075     case X86::VFMADDPDr213rY:     case X86::VFMADDPDr213mY:
3076     case X86::VFMADDPSr213rY:     case X86::VFMADDPSr213mY:
3077     case X86::VFMSUBPDr213rY:     case X86::VFMSUBPDr213mY:
3078     case X86::VFMSUBPSr213rY:     case X86::VFMSUBPSr213mY:
3079     case X86::VFNMADDPDr213rY:    case X86::VFNMADDPDr213mY:
3080     case X86::VFNMADDPSr213rY:    case X86::VFNMADDPSr213mY:
3081     case X86::VFNMSUBPDr213rY:    case X86::VFNMSUBPDr213mY:
3082     case X86::VFNMSUBPSr213rY:    case X86::VFNMSUBPSr213mY:
3083
3084     case X86::VFMADDSUBPDr231r:   case X86::VFMADDSUBPDr231m:
3085     case X86::VFMADDSUBPSr231r:   case X86::VFMADDSUBPSr231m:
3086     case X86::VFMSUBADDPDr231r:   case X86::VFMSUBADDPDr231m:
3087     case X86::VFMSUBADDPSr231r:   case X86::VFMSUBADDPSr231m:
3088     case X86::VFMADDSUBPDr231rY:  case X86::VFMADDSUBPDr231mY:
3089     case X86::VFMADDSUBPSr231rY:  case X86::VFMADDSUBPSr231mY:
3090     case X86::VFMSUBADDPDr231rY:  case X86::VFMSUBADDPDr231mY:
3091     case X86::VFMSUBADDPSr231rY:  case X86::VFMSUBADDPSr231mY:
3092
3093     case X86::VFMADDPDr231r:      case X86::VFMADDPDr231m:
3094     case X86::VFMADDPSr231r:      case X86::VFMADDPSr231m:
3095     case X86::VFMSUBPDr231r:      case X86::VFMSUBPDr231m:
3096     case X86::VFMSUBPSr231r:      case X86::VFMSUBPSr231m:
3097     case X86::VFNMADDPDr231r:     case X86::VFNMADDPDr231m:
3098     case X86::VFNMADDPSr231r:     case X86::VFNMADDPSr231m:
3099     case X86::VFNMSUBPDr231r:     case X86::VFNMSUBPDr231m:
3100     case X86::VFNMSUBPSr231r:     case X86::VFNMSUBPSr231m:
3101     case X86::VFMADDPDr231rY:     case X86::VFMADDPDr231mY:
3102     case X86::VFMADDPSr231rY:     case X86::VFMADDPSr231mY:
3103     case X86::VFMSUBPDr231rY:     case X86::VFMSUBPDr231mY:
3104     case X86::VFMSUBPSr231rY:     case X86::VFMSUBPSr231mY:
3105     case X86::VFNMADDPDr231rY:    case X86::VFNMADDPDr231mY:
3106     case X86::VFNMADDPSr231rY:    case X86::VFNMADDPSr231mY:
3107     case X86::VFNMSUBPDr231rY:    case X86::VFNMSUBPDr231mY:
3108     case X86::VFNMSUBPSr231rY:    case X86::VFNMSUBPSr231mY:
3109       return true;
3110
3111     case X86::VFMADDSDr132r_Int:  case X86::VFMADDSDr132m_Int:
3112     case X86::VFMADDSSr132r_Int:  case X86::VFMADDSSr132m_Int:
3113     case X86::VFMSUBSDr132r_Int:  case X86::VFMSUBSDr132m_Int:
3114     case X86::VFMSUBSSr132r_Int:  case X86::VFMSUBSSr132m_Int:
3115     case X86::VFNMADDSDr132r_Int: case X86::VFNMADDSDr132m_Int:
3116     case X86::VFNMADDSSr132r_Int: case X86::VFNMADDSSr132m_Int:
3117     case X86::VFNMSUBSDr132r_Int: case X86::VFNMSUBSDr132m_Int:
3118     case X86::VFNMSUBSSr132r_Int: case X86::VFNMSUBSSr132m_Int:
3119
3120     case X86::VFMADDSDr213r_Int:  case X86::VFMADDSDr213m_Int:
3121     case X86::VFMADDSSr213r_Int:  case X86::VFMADDSSr213m_Int:
3122     case X86::VFMSUBSDr213r_Int:  case X86::VFMSUBSDr213m_Int:
3123     case X86::VFMSUBSSr213r_Int:  case X86::VFMSUBSSr213m_Int:
3124     case X86::VFNMADDSDr213r_Int: case X86::VFNMADDSDr213m_Int:
3125     case X86::VFNMADDSSr213r_Int: case X86::VFNMADDSSr213m_Int:
3126     case X86::VFNMSUBSDr213r_Int: case X86::VFNMSUBSDr213m_Int:
3127     case X86::VFNMSUBSSr213r_Int: case X86::VFNMSUBSSr213m_Int:
3128
3129     case X86::VFMADDSDr231r_Int:  case X86::VFMADDSDr231m_Int:
3130     case X86::VFMADDSSr231r_Int:  case X86::VFMADDSSr231m_Int:
3131     case X86::VFMSUBSDr231r_Int:  case X86::VFMSUBSDr231m_Int:
3132     case X86::VFMSUBSSr231r_Int:  case X86::VFMSUBSSr231m_Int:
3133     case X86::VFNMADDSDr231r_Int: case X86::VFNMADDSDr231m_Int:
3134     case X86::VFNMADDSSr231r_Int: case X86::VFNMADDSSr231m_Int:
3135     case X86::VFNMSUBSDr231r_Int: case X86::VFNMSUBSDr231m_Int:
3136     case X86::VFNMSUBSSr231r_Int: case X86::VFNMSUBSSr231m_Int:
3137       if (IsIntrinsic)
3138         *IsIntrinsic = true;
3139       return true;
3140     default:
3141       return false;
3142   }
3143   llvm_unreachable("Opcode not handled by the switch");
3144 }
3145
3146 MachineInstr *X86InstrInfo::commuteInstructionImpl(MachineInstr *MI,
3147                                                    bool NewMI,
3148                                                    unsigned OpIdx1,
3149                                                    unsigned OpIdx2) const {
3150   switch (MI->getOpcode()) {
3151   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
3152   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
3153   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
3154   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
3155   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
3156   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
3157     unsigned Opc;
3158     unsigned Size;
3159     switch (MI->getOpcode()) {
3160     default: llvm_unreachable("Unreachable!");
3161     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
3162     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
3163     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
3164     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
3165     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
3166     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
3167     }
3168     unsigned Amt = MI->getOperand(3).getImm();
3169     if (NewMI) {
3170       MachineFunction &MF = *MI->getParent()->getParent();
3171       MI = MF.CloneMachineInstr(MI);
3172       NewMI = false;
3173     }
3174     MI->setDesc(get(Opc));
3175     MI->getOperand(3).setImm(Size-Amt);
3176     return TargetInstrInfo::commuteInstructionImpl(MI, NewMI, OpIdx1, OpIdx2);
3177   }
3178   case X86::BLENDPDrri:
3179   case X86::BLENDPSrri:
3180   case X86::PBLENDWrri:
3181   case X86::VBLENDPDrri:
3182   case X86::VBLENDPSrri:
3183   case X86::VBLENDPDYrri:
3184   case X86::VBLENDPSYrri:
3185   case X86::VPBLENDDrri:
3186   case X86::VPBLENDWrri:
3187   case X86::VPBLENDDYrri:
3188   case X86::VPBLENDWYrri:{
3189     unsigned Mask;
3190     switch (MI->getOpcode()) {
3191     default: llvm_unreachable("Unreachable!");
3192     case X86::BLENDPDrri:    Mask = 0x03; break;
3193     case X86::BLENDPSrri:    Mask = 0x0F; break;
3194     case X86::PBLENDWrri:    Mask = 0xFF; break;
3195     case X86::VBLENDPDrri:   Mask = 0x03; break;
3196     case X86::VBLENDPSrri:   Mask = 0x0F; break;
3197     case X86::VBLENDPDYrri:  Mask = 0x0F; break;
3198     case X86::VBLENDPSYrri:  Mask = 0xFF; break;
3199     case X86::VPBLENDDrri:   Mask = 0x0F; break;
3200     case X86::VPBLENDWrri:   Mask = 0xFF; break;
3201     case X86::VPBLENDDYrri:  Mask = 0xFF; break;
3202     case X86::VPBLENDWYrri:  Mask = 0xFF; break;
3203     }
3204     // Only the least significant bits of Imm are used.
3205     unsigned Imm = MI->getOperand(3).getImm() & Mask;
3206     if (NewMI) {
3207       MachineFunction &MF = *MI->getParent()->getParent();
3208       MI = MF.CloneMachineInstr(MI);
3209       NewMI = false;
3210     }
3211     MI->getOperand(3).setImm(Mask ^ Imm);
3212     return TargetInstrInfo::commuteInstructionImpl(MI, NewMI, OpIdx1, OpIdx2);
3213   }
3214   case X86::PCLMULQDQrr:
3215   case X86::VPCLMULQDQrr:{
3216     // SRC1 64bits = Imm[0] ? SRC1[127:64] : SRC1[63:0]
3217     // SRC2 64bits = Imm[4] ? SRC2[127:64] : SRC2[63:0]
3218     unsigned Imm = MI->getOperand(3).getImm();
3219     unsigned Src1Hi = Imm & 0x01;
3220     unsigned Src2Hi = Imm & 0x10;
3221     if (NewMI) {
3222       MachineFunction &MF = *MI->getParent()->getParent();
3223       MI = MF.CloneMachineInstr(MI);
3224       NewMI = false;
3225     }
3226     MI->getOperand(3).setImm((Src1Hi << 4) | (Src2Hi >> 4));
3227     return TargetInstrInfo::commuteInstructionImpl(MI, NewMI, OpIdx1, OpIdx2);
3228   }
3229   case X86::CMPPDrri:
3230   case X86::CMPPSrri:
3231   case X86::VCMPPDrri:
3232   case X86::VCMPPSrri:
3233   case X86::VCMPPDYrri:
3234   case X86::VCMPPSYrri: {
3235     // Float comparison can be safely commuted for
3236     // Ordered/Unordered/Equal/NotEqual tests
3237     unsigned Imm = MI->getOperand(3).getImm() & 0x7;
3238     switch (Imm) {
3239     case 0x00: // EQUAL
3240     case 0x03: // UNORDERED
3241     case 0x04: // NOT EQUAL
3242     case 0x07: // ORDERED
3243       if (NewMI) {
3244         MachineFunction &MF = *MI->getParent()->getParent();
3245         MI = MF.CloneMachineInstr(MI);
3246         NewMI = false;
3247       }
3248       return TargetInstrInfo::commuteInstructionImpl(MI, NewMI, OpIdx1, OpIdx2);
3249     default:
3250       return nullptr;
3251     }
3252   }
3253   case X86::VPCOMBri: case X86::VPCOMUBri:
3254   case X86::VPCOMDri: case X86::VPCOMUDri:
3255   case X86::VPCOMQri: case X86::VPCOMUQri:
3256   case X86::VPCOMWri: case X86::VPCOMUWri: {
3257     // Flip comparison mode immediate (if necessary).
3258     unsigned Imm = MI->getOperand(3).getImm() & 0x7;
3259     switch (Imm) {
3260     case 0x00: Imm = 0x02; break; // LT -> GT
3261     case 0x01: Imm = 0x03; break; // LE -> GE
3262     case 0x02: Imm = 0x00; break; // GT -> LT
3263     case 0x03: Imm = 0x01; break; // GE -> LE
3264     case 0x04: // EQ
3265     case 0x05: // NE
3266     case 0x06: // FALSE
3267     case 0x07: // TRUE
3268     default:
3269       break;
3270     }
3271     if (NewMI) {
3272       MachineFunction &MF = *MI->getParent()->getParent();
3273       MI = MF.CloneMachineInstr(MI);
3274       NewMI = false;
3275     }
3276     MI->getOperand(3).setImm(Imm);
3277     return TargetInstrInfo::commuteInstructionImpl(MI, NewMI, OpIdx1, OpIdx2);
3278   }
3279   case X86::CMOVB16rr:  case X86::CMOVB32rr:  case X86::CMOVB64rr:
3280   case X86::CMOVAE16rr: case X86::CMOVAE32rr: case X86::CMOVAE64rr:
3281   case X86::CMOVE16rr:  case X86::CMOVE32rr:  case X86::CMOVE64rr:
3282   case X86::CMOVNE16rr: case X86::CMOVNE32rr: case X86::CMOVNE64rr:
3283   case X86::CMOVBE16rr: case X86::CMOVBE32rr: case X86::CMOVBE64rr:
3284   case X86::CMOVA16rr:  case X86::CMOVA32rr:  case X86::CMOVA64rr:
3285   case X86::CMOVL16rr:  case X86::CMOVL32rr:  case X86::CMOVL64rr:
3286   case X86::CMOVGE16rr: case X86::CMOVGE32rr: case X86::CMOVGE64rr:
3287   case X86::CMOVLE16rr: case X86::CMOVLE32rr: case X86::CMOVLE64rr:
3288   case X86::CMOVG16rr:  case X86::CMOVG32rr:  case X86::CMOVG64rr:
3289   case X86::CMOVS16rr:  case X86::CMOVS32rr:  case X86::CMOVS64rr:
3290   case X86::CMOVNS16rr: case X86::CMOVNS32rr: case X86::CMOVNS64rr:
3291   case X86::CMOVP16rr:  case X86::CMOVP32rr:  case X86::CMOVP64rr:
3292   case X86::CMOVNP16rr: case X86::CMOVNP32rr: case X86::CMOVNP64rr:
3293   case X86::CMOVO16rr:  case X86::CMOVO32rr:  case X86::CMOVO64rr:
3294   case X86::CMOVNO16rr: case X86::CMOVNO32rr: case X86::CMOVNO64rr: {
3295     unsigned Opc;
3296     switch (MI->getOpcode()) {
3297     default: llvm_unreachable("Unreachable!");
3298     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
3299     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
3300     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
3301     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
3302     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
3303     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
3304     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
3305     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
3306     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
3307     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
3308     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
3309     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
3310     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
3311     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
3312     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
3313     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
3314     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
3315     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
3316     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
3317     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
3318     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
3319     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
3320     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
3321     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
3322     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
3323     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
3324     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
3325     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
3326     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
3327     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
3328     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
3329     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
3330     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
3331     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
3332     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
3333     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
3334     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
3335     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
3336     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
3337     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
3338     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
3339     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
3340     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
3341     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
3342     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
3343     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
3344     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
3345     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
3346     }
3347     if (NewMI) {
3348       MachineFunction &MF = *MI->getParent()->getParent();
3349       MI = MF.CloneMachineInstr(MI);
3350       NewMI = false;
3351     }
3352     MI->setDesc(get(Opc));
3353     // Fallthrough intended.
3354   }
3355   default:
3356     if (isFMA3(MI->getOpcode())) {
3357       unsigned Opc = getFMA3OpcodeToCommuteOperands(MI, OpIdx1, OpIdx2);
3358       if (Opc == 0)
3359         return nullptr;
3360       if (NewMI) {
3361         MachineFunction &MF = *MI->getParent()->getParent();
3362         MI = MF.CloneMachineInstr(MI);
3363         NewMI = false;
3364       }
3365       MI->setDesc(get(Opc));
3366     }
3367     return TargetInstrInfo::commuteInstructionImpl(MI, NewMI, OpIdx1, OpIdx2);
3368   }
3369 }
3370
3371 bool X86InstrInfo::findFMA3CommutedOpIndices(MachineInstr *MI,
3372                                              unsigned &SrcOpIdx1,
3373                                              unsigned &SrcOpIdx2) const {
3374
3375   unsigned RegOpsNum = isMem(MI, 3) ? 2 : 3;
3376
3377   // Only the first RegOpsNum operands are commutable.
3378   // Also, the value 'CommuteAnyOperandIndex' is valid here as it means
3379   // that the operand is not specified/fixed.
3380   if (SrcOpIdx1 != CommuteAnyOperandIndex &&
3381       (SrcOpIdx1 < 1 || SrcOpIdx1 > RegOpsNum))
3382     return false;
3383   if (SrcOpIdx2 != CommuteAnyOperandIndex &&
3384       (SrcOpIdx2 < 1 || SrcOpIdx2 > RegOpsNum))
3385     return false;
3386
3387   // Look for two different register operands assumed to be commutable
3388   // regardless of the FMA opcode. The FMA opcode is adjusted later.
3389   if (SrcOpIdx1 == CommuteAnyOperandIndex ||
3390       SrcOpIdx2 == CommuteAnyOperandIndex) {
3391     unsigned CommutableOpIdx1 = SrcOpIdx1;
3392     unsigned CommutableOpIdx2 = SrcOpIdx2;
3393
3394     // At least one of operands to be commuted is not specified and
3395     // this method is free to choose appropriate commutable operands.
3396     if (SrcOpIdx1 == SrcOpIdx2)
3397       // Both of operands are not fixed. By default set one of commutable
3398       // operands to the last register operand of the instruction.
3399       CommutableOpIdx2 = RegOpsNum;
3400     else if (SrcOpIdx2 == CommuteAnyOperandIndex)
3401       // Only one of operands is not fixed.
3402       CommutableOpIdx2 = SrcOpIdx1;
3403
3404     // CommutableOpIdx2 is well defined now. Let's choose another commutable
3405     // operand and assign its index to CommutableOpIdx1.
3406     unsigned Op2Reg = MI->getOperand(CommutableOpIdx2).getReg();
3407     for (CommutableOpIdx1 = RegOpsNum; CommutableOpIdx1 > 0; CommutableOpIdx1--) {
3408       // The commuted operands must have different registers.
3409       // Otherwise, the commute transformation does not change anything and
3410       // is useless then.
3411       if (Op2Reg != MI->getOperand(CommutableOpIdx1).getReg())
3412         break;
3413     }
3414
3415     // No appropriate commutable operands were found.
3416     if (CommutableOpIdx1 == 0)
3417       return false;
3418
3419     // Assign the found pair of commutable indices to SrcOpIdx1 and SrcOpidx2
3420     // to return those values.
3421     if (!fixCommutedOpIndices(SrcOpIdx1, SrcOpIdx2,
3422                               CommutableOpIdx1, CommutableOpIdx2))
3423       return false;
3424   }
3425
3426   // Check if we can adjust the opcode to preserve the semantics when
3427   // commute the register operands.
3428   return getFMA3OpcodeToCommuteOperands(MI, SrcOpIdx1, SrcOpIdx2) != 0;
3429 }
3430
3431 unsigned X86InstrInfo::getFMA3OpcodeToCommuteOperands(MachineInstr *MI,
3432                                                       unsigned SrcOpIdx1,
3433                                                       unsigned SrcOpIdx2) const {
3434   unsigned Opc = MI->getOpcode();
3435
3436   // Define the array that holds FMA opcodes in groups
3437   // of 3 opcodes(132, 213, 231) in each group.
3438   static const unsigned RegularOpcodeGroups[][3] = {
3439     { X86::VFMADDSSr132r,   X86::VFMADDSSr213r,   X86::VFMADDSSr231r  },
3440     { X86::VFMADDSDr132r,   X86::VFMADDSDr213r,   X86::VFMADDSDr231r  },
3441     { X86::VFMADDPSr132r,   X86::VFMADDPSr213r,   X86::VFMADDPSr231r  },
3442     { X86::VFMADDPDr132r,   X86::VFMADDPDr213r,   X86::VFMADDPDr231r  },
3443     { X86::VFMADDPSr132rY,  X86::VFMADDPSr213rY,  X86::VFMADDPSr231rY },
3444     { X86::VFMADDPDr132rY,  X86::VFMADDPDr213rY,  X86::VFMADDPDr231rY },
3445     { X86::VFMADDSSr132m,   X86::VFMADDSSr213m,   X86::VFMADDSSr231m  },
3446     { X86::VFMADDSDr132m,   X86::VFMADDSDr213m,   X86::VFMADDSDr231m  },
3447     { X86::VFMADDPSr132m,   X86::VFMADDPSr213m,   X86::VFMADDPSr231m  },
3448     { X86::VFMADDPDr132m,   X86::VFMADDPDr213m,   X86::VFMADDPDr231m  },
3449     { X86::VFMADDPSr132mY,  X86::VFMADDPSr213mY,  X86::VFMADDPSr231mY },
3450     { X86::VFMADDPDr132mY,  X86::VFMADDPDr213mY,  X86::VFMADDPDr231mY },
3451
3452     { X86::VFMSUBSSr132r,   X86::VFMSUBSSr213r,   X86::VFMSUBSSr231r  },
3453     { X86::VFMSUBSDr132r,   X86::VFMSUBSDr213r,   X86::VFMSUBSDr231r  },
3454     { X86::VFMSUBPSr132r,   X86::VFMSUBPSr213r,   X86::VFMSUBPSr231r  },
3455     { X86::VFMSUBPDr132r,   X86::VFMSUBPDr213r,   X86::VFMSUBPDr231r  },
3456     { X86::VFMSUBPSr132rY,  X86::VFMSUBPSr213rY,  X86::VFMSUBPSr231rY },
3457     { X86::VFMSUBPDr132rY,  X86::VFMSUBPDr213rY,  X86::VFMSUBPDr231rY },
3458     { X86::VFMSUBSSr132m,   X86::VFMSUBSSr213m,   X86::VFMSUBSSr231m  },
3459     { X86::VFMSUBSDr132m,   X86::VFMSUBSDr213m,   X86::VFMSUBSDr231m  },
3460     { X86::VFMSUBPSr132m,   X86::VFMSUBPSr213m,   X86::VFMSUBPSr231m  },
3461     { X86::VFMSUBPDr132m,   X86::VFMSUBPDr213m,   X86::VFMSUBPDr231m  },
3462     { X86::VFMSUBPSr132mY,  X86::VFMSUBPSr213mY,  X86::VFMSUBPSr231mY },
3463     { X86::VFMSUBPDr132mY,  X86::VFMSUBPDr213mY,  X86::VFMSUBPDr231mY },
3464
3465     { X86::VFNMADDSSr132r,  X86::VFNMADDSSr213r,  X86::VFNMADDSSr231r  },
3466     { X86::VFNMADDSDr132r,  X86::VFNMADDSDr213r,  X86::VFNMADDSDr231r  },
3467     { X86::VFNMADDPSr132r,  X86::VFNMADDPSr213r,  X86::VFNMADDPSr231r  },
3468     { X86::VFNMADDPDr132r,  X86::VFNMADDPDr213r,  X86::VFNMADDPDr231r  },
3469     { X86::VFNMADDPSr132rY, X86::VFNMADDPSr213rY, X86::VFNMADDPSr231rY },
3470     { X86::VFNMADDPDr132rY, X86::VFNMADDPDr213rY, X86::VFNMADDPDr231rY },
3471     { X86::VFNMADDSSr132m,  X86::VFNMADDSSr213m,  X86::VFNMADDSSr231m  },
3472     { X86::VFNMADDSDr132m,  X86::VFNMADDSDr213m,  X86::VFNMADDSDr231m  },
3473     { X86::VFNMADDPSr132m,  X86::VFNMADDPSr213m,  X86::VFNMADDPSr231m  },
3474     { X86::VFNMADDPDr132m,  X86::VFNMADDPDr213m,  X86::VFNMADDPDr231m  },
3475     { X86::VFNMADDPSr132mY, X86::VFNMADDPSr213mY, X86::VFNMADDPSr231mY },
3476     { X86::VFNMADDPDr132mY, X86::VFNMADDPDr213mY, X86::VFNMADDPDr231mY },
3477
3478     { X86::VFNMSUBSSr132r,  X86::VFNMSUBSSr213r,  X86::VFNMSUBSSr231r  },
3479     { X86::VFNMSUBSDr132r,  X86::VFNMSUBSDr213r,  X86::VFNMSUBSDr231r  },
3480     { X86::VFNMSUBPSr132r,  X86::VFNMSUBPSr213r,  X86::VFNMSUBPSr231r  },
3481     { X86::VFNMSUBPDr132r,  X86::VFNMSUBPDr213r,  X86::VFNMSUBPDr231r  },
3482     { X86::VFNMSUBPSr132rY, X86::VFNMSUBPSr213rY, X86::VFNMSUBPSr231rY },
3483     { X86::VFNMSUBPDr132rY, X86::VFNMSUBPDr213rY, X86::VFNMSUBPDr231rY },
3484     { X86::VFNMSUBSSr132m,  X86::VFNMSUBSSr213m,  X86::VFNMSUBSSr231m  },
3485     { X86::VFNMSUBSDr132m,  X86::VFNMSUBSDr213m,  X86::VFNMSUBSDr231m  },
3486     { X86::VFNMSUBPSr132m,  X86::VFNMSUBPSr213m,  X86::VFNMSUBPSr231m  },
3487     { X86::VFNMSUBPDr132m,  X86::VFNMSUBPDr213m,  X86::VFNMSUBPDr231m  },
3488     { X86::VFNMSUBPSr132mY, X86::VFNMSUBPSr213mY, X86::VFNMSUBPSr231mY },
3489     { X86::VFNMSUBPDr132mY, X86::VFNMSUBPDr213mY, X86::VFNMSUBPDr231mY },
3490
3491     { X86::VFMADDSUBPSr132r,  X86::VFMADDSUBPSr213r,  X86::VFMADDSUBPSr231r  },
3492     { X86::VFMADDSUBPDr132r,  X86::VFMADDSUBPDr213r,  X86::VFMADDSUBPDr231r  },
3493     { X86::VFMADDSUBPSr132rY, X86::VFMADDSUBPSr213rY, X86::VFMADDSUBPSr231rY },
3494     { X86::VFMADDSUBPDr132rY, X86::VFMADDSUBPDr213rY, X86::VFMADDSUBPDr231rY },
3495     { X86::VFMADDSUBPSr132m,  X86::VFMADDSUBPSr213m,  X86::VFMADDSUBPSr231m  },
3496     { X86::VFMADDSUBPDr132m,  X86::VFMADDSUBPDr213m,  X86::VFMADDSUBPDr231m  },
3497     { X86::VFMADDSUBPSr132mY, X86::VFMADDSUBPSr213mY, X86::VFMADDSUBPSr231mY },
3498     { X86::VFMADDSUBPDr132mY, X86::VFMADDSUBPDr213mY, X86::VFMADDSUBPDr231mY },
3499
3500     { X86::VFMSUBADDPSr132r,  X86::VFMSUBADDPSr213r,  X86::VFMSUBADDPSr231r  },
3501     { X86::VFMSUBADDPDr132r,  X86::VFMSUBADDPDr213r,  X86::VFMSUBADDPDr231r  },
3502     { X86::VFMSUBADDPSr132rY, X86::VFMSUBADDPSr213rY, X86::VFMSUBADDPSr231rY },
3503     { X86::VFMSUBADDPDr132rY, X86::VFMSUBADDPDr213rY, X86::VFMSUBADDPDr231rY },
3504     { X86::VFMSUBADDPSr132m,  X86::VFMSUBADDPSr213m,  X86::VFMSUBADDPSr231m  },
3505     { X86::VFMSUBADDPDr132m,  X86::VFMSUBADDPDr213m,  X86::VFMSUBADDPDr231m  },
3506     { X86::VFMSUBADDPSr132mY, X86::VFMSUBADDPSr213mY, X86::VFMSUBADDPSr231mY },
3507     { X86::VFMSUBADDPDr132mY, X86::VFMSUBADDPDr213mY, X86::VFMSUBADDPDr231mY }
3508   };
3509
3510   // Define the array that holds FMA*_Int opcodes in groups
3511   // of 3 opcodes(132, 213, 231) in each group.
3512   static const unsigned IntrinOpcodeGroups[][3] = {
3513     { X86::VFMADDSSr132r_Int,  X86::VFMADDSSr213r_Int,  X86::VFMADDSSr231r_Int },
3514     { X86::VFMADDSDr132r_Int,  X86::VFMADDSDr213r_Int,  X86::VFMADDSDr231r_Int },
3515     { X86::VFMADDSSr132m_Int,  X86::VFMADDSSr213m_Int,  X86::VFMADDSSr231m_Int },
3516     { X86::VFMADDSDr132m_Int,  X86::VFMADDSDr213m_Int,  X86::VFMADDSDr231m_Int },
3517
3518     { X86::VFMSUBSSr132r_Int,  X86::VFMSUBSSr213r_Int,  X86::VFMSUBSSr231r_Int },
3519     { X86::VFMSUBSDr132r_Int,  X86::VFMSUBSDr213r_Int,  X86::VFMSUBSDr231r_Int },
3520     { X86::VFMSUBSSr132m_Int,  X86::VFMSUBSSr213m_Int,  X86::VFMSUBSSr231m_Int },
3521     { X86::VFMSUBSDr132m_Int,  X86::VFMSUBSDr213m_Int,  X86::VFMSUBSDr231m_Int },
3522
3523     { X86::VFNMADDSSr132r_Int, X86::VFNMADDSSr213r_Int, X86::VFNMADDSSr231r_Int },
3524     { X86::VFNMADDSDr132r_Int, X86::VFNMADDSDr213r_Int, X86::VFNMADDSDr231r_Int },
3525     { X86::VFNMADDSSr132m_Int, X86::VFNMADDSSr213m_Int, X86::VFNMADDSSr231m_Int },
3526     { X86::VFNMADDSDr132m_Int, X86::VFNMADDSDr213m_Int, X86::VFNMADDSDr231m_Int },
3527
3528     { X86::VFNMSUBSSr132r_Int, X86::VFNMSUBSSr213r_Int, X86::VFNMSUBSSr231r_Int },
3529     { X86::VFNMSUBSDr132r_Int, X86::VFNMSUBSDr213r_Int, X86::VFNMSUBSDr231r_Int },
3530     { X86::VFNMSUBSSr132m_Int, X86::VFNMSUBSSr213m_Int, X86::VFNMSUBSSr231m_Int },
3531     { X86::VFNMSUBSDr132m_Int, X86::VFNMSUBSDr213m_Int, X86::VFNMSUBSDr231m_Int },
3532   };
3533
3534   const unsigned Form132Index = 0;
3535   const unsigned Form213Index = 1;
3536   const unsigned Form231Index = 2;
3537   const unsigned FormsNum = 3;
3538
3539   bool IsIntrinOpcode;
3540   isFMA3(Opc, &IsIntrinOpcode);
3541
3542   size_t GroupsNum;
3543   const unsigned (*OpcodeGroups)[3];
3544   if (IsIntrinOpcode) {
3545     GroupsNum = array_lengthof(IntrinOpcodeGroups);
3546     OpcodeGroups = IntrinOpcodeGroups;
3547   } else {
3548     GroupsNum = array_lengthof(RegularOpcodeGroups);
3549     OpcodeGroups = RegularOpcodeGroups;
3550   }
3551
3552   const unsigned *FoundOpcodesGroup = nullptr;
3553   size_t FormIndex;
3554
3555   // Look for the input opcode in the corresponding opcodes table.
3556   for (size_t GroupIndex = 0; GroupIndex < GroupsNum && !FoundOpcodesGroup;
3557          ++GroupIndex) {
3558     for (FormIndex = 0; FormIndex < FormsNum; ++FormIndex) {
3559       if (OpcodeGroups[GroupIndex][FormIndex] == Opc) {
3560         FoundOpcodesGroup = OpcodeGroups[GroupIndex];
3561         break;
3562       }
3563     }
3564   }
3565
3566   // The input opcode does not match with any of the opcodes from the tables.
3567   // The unsupported FMA opcode must be added to one of the two opcode groups
3568   // defined above.
3569   assert(FoundOpcodesGroup != nullptr && "Unexpected FMA3 opcode");
3570
3571   // Put the lowest index to SrcOpIdx1 to simplify the checks below.
3572   if (SrcOpIdx1 > SrcOpIdx2)
3573     std::swap(SrcOpIdx1, SrcOpIdx2);
3574
3575   // TODO: Commuting the 1st operand of FMA*_Int requires some additional
3576   // analysis. The commute optimization is legal only if all users of FMA*_Int
3577   // use only the lowest element of the FMA*_Int instruction. Such analysis are
3578   // not implemented yet. So, just return 0 in that case.
3579   // When such analysis are available this place will be the right place for
3580   // calling it.
3581   if (IsIntrinOpcode && SrcOpIdx1 == 1)
3582     return 0;
3583
3584   unsigned Case;
3585   if (SrcOpIdx1 == 1 && SrcOpIdx2 == 2)
3586     Case = 0;
3587   else if (SrcOpIdx1 == 1 && SrcOpIdx2 == 3)
3588     Case = 1;
3589   else if (SrcOpIdx1 == 2 && SrcOpIdx2 == 3)
3590     Case = 2;
3591   else
3592     return 0;
3593
3594   // Define the FMA forms mapping array that helps to map input FMA form
3595   // to output FMA form to preserve the operation semantics after
3596   // commuting the operands.
3597   static const unsigned FormMapping[][3] = {
3598     // 0: SrcOpIdx1 == 1 && SrcOpIdx2 == 2;
3599     // FMA132 A, C, b; ==> FMA231 C, A, b;
3600     // FMA213 B, A, c; ==> FMA213 A, B, c;
3601     // FMA231 C, A, b; ==> FMA132 A, C, b;
3602     { Form231Index, Form213Index, Form132Index },
3603     // 1: SrcOpIdx1 == 1 && SrcOpIdx2 == 3;
3604     // FMA132 A, c, B; ==> FMA132 B, c, A;
3605     // FMA213 B, a, C; ==> FMA231 C, a, B;
3606     // FMA231 C, a, B; ==> FMA213 B, a, C;
3607     { Form132Index, Form231Index, Form213Index },
3608     // 2: SrcOpIdx1 == 2 && SrcOpIdx2 == 3;
3609     // FMA132 a, C, B; ==> FMA213 a, B, C;
3610     // FMA213 b, A, C; ==> FMA132 b, C, A;
3611     // FMA231 c, A, B; ==> FMA231 c, B, A;
3612     { Form213Index, Form132Index, Form231Index }
3613   };
3614
3615   // Everything is ready, just adjust the FMA opcode and return it.
3616   FormIndex = FormMapping[Case][FormIndex];
3617   return FoundOpcodesGroup[FormIndex];
3618 }
3619
3620 bool X86InstrInfo::findCommutedOpIndices(MachineInstr *MI,
3621                                          unsigned &SrcOpIdx1,
3622                                          unsigned &SrcOpIdx2) const {
3623   switch (MI->getOpcode()) {
3624     case X86::CMPPDrri:
3625     case X86::CMPPSrri:
3626     case X86::VCMPPDrri:
3627     case X86::VCMPPSrri:
3628     case X86::VCMPPDYrri:
3629     case X86::VCMPPSYrri: {
3630       // Float comparison can be safely commuted for
3631       // Ordered/Unordered/Equal/NotEqual tests
3632       unsigned Imm = MI->getOperand(3).getImm() & 0x7;
3633       switch (Imm) {
3634         case 0x00: // EQUAL
3635         case 0x03: // UNORDERED
3636         case 0x04: // NOT EQUAL
3637         case 0x07: // ORDERED
3638           // The indices of the commutable operands are 1 and 2.
3639           // Assign them to the returned operand indices here.
3640           return fixCommutedOpIndices(SrcOpIdx1, SrcOpIdx2, 1, 2);
3641       }
3642       return false;
3643     }
3644     default:
3645       if (isFMA3(MI->getOpcode()))
3646         return findFMA3CommutedOpIndices(MI, SrcOpIdx1, SrcOpIdx2);
3647       return TargetInstrInfo::findCommutedOpIndices(MI, SrcOpIdx1, SrcOpIdx2);
3648   }
3649   return false;
3650 }
3651
3652 static X86::CondCode getCondFromBranchOpc(unsigned BrOpc) {
3653   switch (BrOpc) {
3654   default: return X86::COND_INVALID;
3655   case X86::JE_1:  return X86::COND_E;
3656   case X86::JNE_1: return X86::COND_NE;
3657   case X86::JL_1:  return X86::COND_L;
3658   case X86::JLE_1: return X86::COND_LE;
3659   case X86::JG_1:  return X86::COND_G;
3660   case X86::JGE_1: return X86::COND_GE;
3661   case X86::JB_1:  return X86::COND_B;
3662   case X86::JBE_1: return X86::COND_BE;
3663   case X86::JA_1:  return X86::COND_A;
3664   case X86::JAE_1: return X86::COND_AE;
3665   case X86::JS_1:  return X86::COND_S;
3666   case X86::JNS_1: return X86::COND_NS;
3667   case X86::JP_1:  return X86::COND_P;
3668   case X86::JNP_1: return X86::COND_NP;
3669   case X86::JO_1:  return X86::COND_O;
3670   case X86::JNO_1: return X86::COND_NO;
3671   }
3672 }
3673
3674 /// Return condition code of a SET opcode.
3675 static X86::CondCode getCondFromSETOpc(unsigned Opc) {
3676   switch (Opc) {
3677   default: return X86::COND_INVALID;
3678   case X86::SETAr:  case X86::SETAm:  return X86::COND_A;
3679   case X86::SETAEr: case X86::SETAEm: return X86::COND_AE;
3680   case X86::SETBr:  case X86::SETBm:  return X86::COND_B;
3681   case X86::SETBEr: case X86::SETBEm: return X86::COND_BE;
3682   case X86::SETEr:  case X86::SETEm:  return X86::COND_E;
3683   case X86::SETGr:  case X86::SETGm:  return X86::COND_G;
3684   case X86::SETGEr: case X86::SETGEm: return X86::COND_GE;
3685   case X86::SETLr:  case X86::SETLm:  return X86::COND_L;
3686   case X86::SETLEr: case X86::SETLEm: return X86::COND_LE;
3687   case X86::SETNEr: case X86::SETNEm: return X86::COND_NE;
3688   case X86::SETNOr: case X86::SETNOm: return X86::COND_NO;
3689   case X86::SETNPr: case X86::SETNPm: return X86::COND_NP;
3690   case X86::SETNSr: case X86::SETNSm: return X86::COND_NS;
3691   case X86::SETOr:  case X86::SETOm:  return X86::COND_O;
3692   case X86::SETPr:  case X86::SETPm:  return X86::COND_P;
3693   case X86::SETSr:  case X86::SETSm:  return X86::COND_S;
3694   }
3695 }
3696
3697 /// Return condition code of a CMov opcode.
3698 X86::CondCode X86::getCondFromCMovOpc(unsigned Opc) {
3699   switch (Opc) {
3700   default: return X86::COND_INVALID;
3701   case X86::CMOVA16rm:  case X86::CMOVA16rr:  case X86::CMOVA32rm:
3702   case X86::CMOVA32rr:  case X86::CMOVA64rm:  case X86::CMOVA64rr:
3703     return X86::COND_A;
3704   case X86::CMOVAE16rm: case X86::CMOVAE16rr: case X86::CMOVAE32rm:
3705   case X86::CMOVAE32rr: case X86::CMOVAE64rm: case X86::CMOVAE64rr:
3706     return X86::COND_AE;
3707   case X86::CMOVB16rm:  case X86::CMOVB16rr:  case X86::CMOVB32rm:
3708   case X86::CMOVB32rr:  case X86::CMOVB64rm:  case X86::CMOVB64rr:
3709     return X86::COND_B;
3710   case X86::CMOVBE16rm: case X86::CMOVBE16rr: case X86::CMOVBE32rm:
3711   case X86::CMOVBE32rr: case X86::CMOVBE64rm: case X86::CMOVBE64rr:
3712     return X86::COND_BE;
3713   case X86::CMOVE16rm:  case X86::CMOVE16rr:  case X86::CMOVE32rm:
3714   case X86::CMOVE32rr:  case X86::CMOVE64rm:  case X86::CMOVE64rr:
3715     return X86::COND_E;
3716   case X86::CMOVG16rm:  case X86::CMOVG16rr:  case X86::CMOVG32rm:
3717   case X86::CMOVG32rr:  case X86::CMOVG64rm:  case X86::CMOVG64rr:
3718     return X86::COND_G;
3719   case X86::CMOVGE16rm: case X86::CMOVGE16rr: case X86::CMOVGE32rm:
3720   case X86::CMOVGE32rr: case X86::CMOVGE64rm: case X86::CMOVGE64rr:
3721     return X86::COND_GE;
3722   case X86::CMOVL16rm:  case X86::CMOVL16rr:  case X86::CMOVL32rm:
3723   case X86::CMOVL32rr:  case X86::CMOVL64rm:  case X86::CMOVL64rr:
3724     return X86::COND_L;
3725   case X86::CMOVLE16rm: case X86::CMOVLE16rr: case X86::CMOVLE32rm:
3726   case X86::CMOVLE32rr: case X86::CMOVLE64rm: case X86::CMOVLE64rr:
3727     return X86::COND_LE;
3728   case X86::CMOVNE16rm: case X86::CMOVNE16rr: case X86::CMOVNE32rm:
3729   case X86::CMOVNE32rr: case X86::CMOVNE64rm: case X86::CMOVNE64rr:
3730     return X86::COND_NE;
3731   case X86::CMOVNO16rm: case X86::CMOVNO16rr: case X86::CMOVNO32rm:
3732   case X86::CMOVNO32rr: case X86::CMOVNO64rm: case X86::CMOVNO64rr:
3733     return X86::COND_NO;
3734   case X86::CMOVNP16rm: case X86::CMOVNP16rr: case X86::CMOVNP32rm:
3735   case X86::CMOVNP32rr: case X86::CMOVNP64rm: case X86::CMOVNP64rr:
3736     return X86::COND_NP;
3737   case X86::CMOVNS16rm: case X86::CMOVNS16rr: case X86::CMOVNS32rm:
3738   case X86::CMOVNS32rr: case X86::CMOVNS64rm: case X86::CMOVNS64rr:
3739     return X86::COND_NS;
3740   case X86::CMOVO16rm:  case X86::CMOVO16rr:  case X86::CMOVO32rm:
3741   case X86::CMOVO32rr:  case X86::CMOVO64rm:  case X86::CMOVO64rr:
3742     return X86::COND_O;
3743   case X86::CMOVP16rm:  case X86::CMOVP16rr:  case X86::CMOVP32rm:
3744   case X86::CMOVP32rr:  case X86::CMOVP64rm:  case X86::CMOVP64rr:
3745     return X86::COND_P;
3746   case X86::CMOVS16rm:  case X86::CMOVS16rr:  case X86::CMOVS32rm:
3747   case X86::CMOVS32rr:  case X86::CMOVS64rm:  case X86::CMOVS64rr:
3748     return X86::COND_S;
3749   }
3750 }
3751
3752 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
3753   switch (CC) {
3754   default: llvm_unreachable("Illegal condition code!");
3755   case X86::COND_E:  return X86::JE_1;
3756   case X86::COND_NE: return X86::JNE_1;
3757   case X86::COND_L:  return X86::JL_1;
3758   case X86::COND_LE: return X86::JLE_1;
3759   case X86::COND_G:  return X86::JG_1;
3760   case X86::COND_GE: return X86::JGE_1;
3761   case X86::COND_B:  return X86::JB_1;
3762   case X86::COND_BE: return X86::JBE_1;
3763   case X86::COND_A:  return X86::JA_1;
3764   case X86::COND_AE: return X86::JAE_1;
3765   case X86::COND_S:  return X86::JS_1;
3766   case X86::COND_NS: return X86::JNS_1;
3767   case X86::COND_P:  return X86::JP_1;
3768   case X86::COND_NP: return X86::JNP_1;
3769   case X86::COND_O:  return X86::JO_1;
3770   case X86::COND_NO: return X86::JNO_1;
3771   }
3772 }
3773
3774 /// Return the inverse of the specified condition,
3775 /// e.g. turning COND_E to COND_NE.
3776 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
3777   switch (CC) {
3778   default: llvm_unreachable("Illegal condition code!");
3779   case X86::COND_E:  return X86::COND_NE;
3780   case X86::COND_NE: return X86::COND_E;
3781   case X86::COND_L:  return X86::COND_GE;
3782   case X86::COND_LE: return X86::COND_G;
3783   case X86::COND_G:  return X86::COND_LE;
3784   case X86::COND_GE: return X86::COND_L;
3785   case X86::COND_B:  return X86::COND_AE;
3786   case X86::COND_BE: return X86::COND_A;
3787   case X86::COND_A:  return X86::COND_BE;
3788   case X86::COND_AE: return X86::COND_B;
3789   case X86::COND_S:  return X86::COND_NS;
3790   case X86::COND_NS: return X86::COND_S;
3791   case X86::COND_P:  return X86::COND_NP;
3792   case X86::COND_NP: return X86::COND_P;
3793   case X86::COND_O:  return X86::COND_NO;
3794   case X86::COND_NO: return X86::COND_O;
3795   }
3796 }
3797
3798 /// Assuming the flags are set by MI(a,b), return the condition code if we
3799 /// modify the instructions such that flags are set by MI(b,a).
3800 static X86::CondCode getSwappedCondition(X86::CondCode CC) {
3801   switch (CC) {
3802   default: return X86::COND_INVALID;
3803   case X86::COND_E:  return X86::COND_E;
3804   case X86::COND_NE: return X86::COND_NE;
3805   case X86::COND_L:  return X86::COND_G;
3806   case X86::COND_LE: return X86::COND_GE;
3807   case X86::COND_G:  return X86::COND_L;
3808   case X86::COND_GE: return X86::COND_LE;
3809   case X86::COND_B:  return X86::COND_A;
3810   case X86::COND_BE: return X86::COND_AE;
3811   case X86::COND_A:  return X86::COND_B;
3812   case X86::COND_AE: return X86::COND_BE;
3813   }
3814 }
3815
3816 /// Return a set opcode for the given condition and
3817 /// whether it has memory operand.
3818 unsigned X86::getSETFromCond(CondCode CC, bool HasMemoryOperand) {
3819   static const uint16_t Opc[16][2] = {
3820     { X86::SETAr,  X86::SETAm  },
3821     { X86::SETAEr, X86::SETAEm },
3822     { X86::SETBr,  X86::SETBm  },
3823     { X86::SETBEr, X86::SETBEm },
3824     { X86::SETEr,  X86::SETEm  },
3825     { X86::SETGr,  X86::SETGm  },
3826     { X86::SETGEr, X86::SETGEm },
3827     { X86::SETLr,  X86::SETLm  },
3828     { X86::SETLEr, X86::SETLEm },
3829     { X86::SETNEr, X86::SETNEm },
3830     { X86::SETNOr, X86::SETNOm },
3831     { X86::SETNPr, X86::SETNPm },
3832     { X86::SETNSr, X86::SETNSm },
3833     { X86::SETOr,  X86::SETOm  },
3834     { X86::SETPr,  X86::SETPm  },
3835     { X86::SETSr,  X86::SETSm  }
3836   };
3837
3838   assert(CC <= LAST_VALID_COND && "Can only handle standard cond codes");
3839   return Opc[CC][HasMemoryOperand ? 1 : 0];
3840 }
3841
3842 /// Return a cmov opcode for the given condition,
3843 /// register size in bytes, and operand type.
3844 unsigned X86::getCMovFromCond(CondCode CC, unsigned RegBytes,
3845                               bool HasMemoryOperand) {
3846   static const uint16_t Opc[32][3] = {
3847     { X86::CMOVA16rr,  X86::CMOVA32rr,  X86::CMOVA64rr  },
3848     { X86::CMOVAE16rr, X86::CMOVAE32rr, X86::CMOVAE64rr },
3849     { X86::CMOVB16rr,  X86::CMOVB32rr,  X86::CMOVB64rr  },
3850     { X86::CMOVBE16rr, X86::CMOVBE32rr, X86::CMOVBE64rr },
3851     { X86::CMOVE16rr,  X86::CMOVE32rr,  X86::CMOVE64rr  },
3852     { X86::CMOVG16rr,  X86::CMOVG32rr,  X86::CMOVG64rr  },
3853     { X86::CMOVGE16rr, X86::CMOVGE32rr, X86::CMOVGE64rr },
3854     { X86::CMOVL16rr,  X86::CMOVL32rr,  X86::CMOVL64rr  },
3855     { X86::CMOVLE16rr, X86::CMOVLE32rr, X86::CMOVLE64rr },
3856     { X86::CMOVNE16rr, X86::CMOVNE32rr, X86::CMOVNE64rr },
3857     { X86::CMOVNO16rr, X86::CMOVNO32rr, X86::CMOVNO64rr },
3858     { X86::CMOVNP16rr, X86::CMOVNP32rr, X86::CMOVNP64rr },
3859     { X86::CMOVNS16rr, X86::CMOVNS32rr, X86::CMOVNS64rr },
3860     { X86::CMOVO16rr,  X86::CMOVO32rr,  X86::CMOVO64rr  },
3861     { X86::CMOVP16rr,  X86::CMOVP32rr,  X86::CMOVP64rr  },
3862     { X86::CMOVS16rr,  X86::CMOVS32rr,  X86::CMOVS64rr  },
3863     { X86::CMOVA16rm,  X86::CMOVA32rm,  X86::CMOVA64rm  },
3864     { X86::CMOVAE16rm, X86::CMOVAE32rm, X86::CMOVAE64rm },
3865     { X86::CMOVB16rm,  X86::CMOVB32rm,  X86::CMOVB64rm  },
3866     { X86::CMOVBE16rm, X86::CMOVBE32rm, X86::CMOVBE64rm },
3867     { X86::CMOVE16rm,  X86::CMOVE32rm,  X86::CMOVE64rm  },
3868     { X86::CMOVG16rm,  X86::CMOVG32rm,  X86::CMOVG64rm  },
3869     { X86::CMOVGE16rm, X86::CMOVGE32rm, X86::CMOVGE64rm },
3870     { X86::CMOVL16rm,  X86::CMOVL32rm,  X86::CMOVL64rm  },
3871     { X86::CMOVLE16rm, X86::CMOVLE32rm, X86::CMOVLE64rm },
3872     { X86::CMOVNE16rm, X86::CMOVNE32rm, X86::CMOVNE64rm },
3873     { X86::CMOVNO16rm, X86::CMOVNO32rm, X86::CMOVNO64rm },
3874     { X86::CMOVNP16rm, X86::CMOVNP32rm, X86::CMOVNP64rm },
3875     { X86::CMOVNS16rm, X86::CMOVNS32rm, X86::CMOVNS64rm },
3876     { X86::CMOVO16rm,  X86::CMOVO32rm,  X86::CMOVO64rm  },
3877     { X86::CMOVP16rm,  X86::CMOVP32rm,  X86::CMOVP64rm  },
3878     { X86::CMOVS16rm,  X86::CMOVS32rm,  X86::CMOVS64rm  }
3879   };
3880
3881   assert(CC < 16 && "Can only handle standard cond codes");
3882   unsigned Idx = HasMemoryOperand ? 16+CC : CC;
3883   switch(RegBytes) {
3884   default: llvm_unreachable("Illegal register size!");
3885   case 2: return Opc[Idx][0];
3886   case 4: return Opc[Idx][1];
3887   case 8: return Opc[Idx][2];
3888   }
3889 }
3890
3891 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
3892   if (!MI->isTerminator()) return false;
3893
3894   // Conditional branch is a special case.
3895   if (MI->isBranch() && !MI->isBarrier())
3896     return true;
3897   if (!MI->isPredicable())
3898     return true;
3899   return !isPredicated(MI);
3900 }
3901
3902 bool X86InstrInfo::AnalyzeBranchImpl(
3903     MachineBasicBlock &MBB, MachineBasicBlock *&TBB, MachineBasicBlock *&FBB,
3904     SmallVectorImpl<MachineOperand> &Cond,
3905     SmallVectorImpl<MachineInstr *> &CondBranches, bool AllowModify) const {
3906
3907   // Start from the bottom of the block and work up, examining the
3908   // terminator instructions.
3909   MachineBasicBlock::iterator I = MBB.end();
3910   MachineBasicBlock::iterator UnCondBrIter = MBB.end();
3911   while (I != MBB.begin()) {
3912     --I;
3913     if (I->isDebugValue())
3914       continue;
3915
3916     // Working from the bottom, when we see a non-terminator instruction, we're
3917     // done.
3918     if (!isUnpredicatedTerminator(I))
3919       break;
3920
3921     // A terminator that isn't a branch can't easily be handled by this
3922     // analysis.
3923     if (!I->isBranch())
3924       return true;
3925
3926     // Handle unconditional branches.
3927     if (I->getOpcode() == X86::JMP_1) {
3928       UnCondBrIter = I;
3929
3930       if (!AllowModify) {
3931         TBB = I->getOperand(0).getMBB();
3932         continue;
3933       }
3934
3935       // If the block has any instructions after a JMP, delete them.
3936       while (std::next(I) != MBB.end())
3937         std::next(I)->eraseFromParent();
3938
3939       Cond.clear();
3940       FBB = nullptr;
3941
3942       // Delete the JMP if it's equivalent to a fall-through.
3943       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
3944         TBB = nullptr;
3945         I->eraseFromParent();
3946         I = MBB.end();
3947         UnCondBrIter = MBB.end();
3948         continue;
3949       }
3950
3951       // TBB is used to indicate the unconditional destination.
3952       TBB = I->getOperand(0).getMBB();
3953       continue;
3954     }
3955
3956     // Handle conditional branches.
3957     X86::CondCode BranchCode = getCondFromBranchOpc(I->getOpcode());
3958     if (BranchCode == X86::COND_INVALID)
3959       return true;  // Can't handle indirect branch.
3960
3961     // Working from the bottom, handle the first conditional branch.
3962     if (Cond.empty()) {
3963       MachineBasicBlock *TargetBB = I->getOperand(0).getMBB();
3964       if (AllowModify && UnCondBrIter != MBB.end() &&
3965           MBB.isLayoutSuccessor(TargetBB)) {
3966         // If we can modify the code and it ends in something like:
3967         //
3968         //     jCC L1
3969         //     jmp L2
3970         //   L1:
3971         //     ...
3972         //   L2:
3973         //
3974         // Then we can change this to:
3975         //
3976         //     jnCC L2
3977         //   L1:
3978         //     ...
3979         //   L2:
3980         //
3981         // Which is a bit more efficient.
3982         // We conditionally jump to the fall-through block.
3983         BranchCode = GetOppositeBranchCondition(BranchCode);
3984         unsigned JNCC = GetCondBranchFromCond(BranchCode);
3985         MachineBasicBlock::iterator OldInst = I;
3986
3987         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(JNCC))
3988           .addMBB(UnCondBrIter->getOperand(0).getMBB());
3989         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(X86::JMP_1))
3990           .addMBB(TargetBB);
3991
3992         OldInst->eraseFromParent();
3993         UnCondBrIter->eraseFromParent();
3994
3995         // Restart the analysis.
3996         UnCondBrIter = MBB.end();
3997         I = MBB.end();
3998         continue;
3999       }
4000
4001       FBB = TBB;
4002       TBB = I->getOperand(0).getMBB();
4003       Cond.push_back(MachineOperand::CreateImm(BranchCode));
4004       CondBranches.push_back(I);
4005       continue;
4006     }
4007
4008     // Handle subsequent conditional branches. Only handle the case where all
4009     // conditional branches branch to the same destination and their condition
4010     // opcodes fit one of the special multi-branch idioms.
4011     assert(Cond.size() == 1);
4012     assert(TBB);
4013
4014     // Only handle the case where all conditional branches branch to the same
4015     // destination.
4016     if (TBB != I->getOperand(0).getMBB())
4017       return true;
4018
4019     // If the conditions are the same, we can leave them alone.
4020     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
4021     if (OldBranchCode == BranchCode)
4022       continue;
4023
4024     // If they differ, see if they fit one of the known patterns. Theoretically,
4025     // we could handle more patterns here, but we shouldn't expect to see them
4026     // if instruction selection has done a reasonable job.
4027     if ((OldBranchCode == X86::COND_NP &&
4028          BranchCode == X86::COND_E) ||
4029         (OldBranchCode == X86::COND_E &&
4030          BranchCode == X86::COND_NP))
4031       BranchCode = X86::COND_NP_OR_E;
4032     else if ((OldBranchCode == X86::COND_P &&
4033               BranchCode == X86::COND_NE) ||
4034              (OldBranchCode == X86::COND_NE &&
4035               BranchCode == X86::COND_P))
4036       BranchCode = X86::COND_NE_OR_P;
4037     else
4038       return true;
4039
4040     // Update the MachineOperand.
4041     Cond[0].setImm(BranchCode);
4042     CondBranches.push_back(I);
4043   }
4044
4045   return false;
4046 }
4047
4048 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB,
4049                                  MachineBasicBlock *&TBB,
4050                                  MachineBasicBlock *&FBB,
4051                                  SmallVectorImpl<MachineOperand> &Cond,
4052                                  bool AllowModify) const {
4053   SmallVector<MachineInstr *, 4> CondBranches;
4054   return AnalyzeBranchImpl(MBB, TBB, FBB, Cond, CondBranches, AllowModify);
4055 }
4056
4057 bool X86InstrInfo::AnalyzeBranchPredicate(MachineBasicBlock &MBB,
4058                                           MachineBranchPredicate &MBP,
4059                                           bool AllowModify) const {
4060   using namespace std::placeholders;
4061
4062   SmallVector<MachineOperand, 4> Cond;
4063   SmallVector<MachineInstr *, 4> CondBranches;
4064   if (AnalyzeBranchImpl(MBB, MBP.TrueDest, MBP.FalseDest, Cond, CondBranches,
4065                         AllowModify))
4066     return true;
4067
4068   if (Cond.size() != 1)
4069     return true;
4070
4071   assert(MBP.TrueDest && "expected!");
4072
4073   if (!MBP.FalseDest)
4074     MBP.FalseDest = MBB.getNextNode();
4075
4076   const TargetRegisterInfo *TRI = &getRegisterInfo();
4077
4078   MachineInstr *ConditionDef = nullptr;
4079   bool SingleUseCondition = true;
4080
4081   for (auto I = std::next(MBB.rbegin()), E = MBB.rend(); I != E; ++I) {
4082     if (I->modifiesRegister(X86::EFLAGS, TRI)) {
4083       ConditionDef = &*I;
4084       break;
4085     }
4086
4087     if (I->readsRegister(X86::EFLAGS, TRI))
4088       SingleUseCondition = false;
4089   }
4090
4091   if (!ConditionDef)
4092     return true;
4093
4094   if (SingleUseCondition) {
4095     for (auto *Succ : MBB.successors())
4096       if (Succ->isLiveIn(X86::EFLAGS))
4097         SingleUseCondition = false;
4098   }
4099
4100   MBP.ConditionDef = ConditionDef;
4101   MBP.SingleUseCondition = SingleUseCondition;
4102
4103   // Currently we only recognize the simple pattern:
4104   //
4105   //   test %reg, %reg
4106   //   je %label
4107   //
4108   const unsigned TestOpcode =
4109       Subtarget.is64Bit() ? X86::TEST64rr : X86::TEST32rr;
4110
4111   if (ConditionDef->getOpcode() == TestOpcode &&
4112       ConditionDef->getNumOperands() == 3 &&
4113       ConditionDef->getOperand(0).isIdenticalTo(ConditionDef->getOperand(1)) &&
4114       (Cond[0].getImm() == X86::COND_NE || Cond[0].getImm() == X86::COND_E)) {
4115     MBP.LHS = ConditionDef->getOperand(0);
4116     MBP.RHS = MachineOperand::CreateImm(0);
4117     MBP.Predicate = Cond[0].getImm() == X86::COND_NE
4118                         ? MachineBranchPredicate::PRED_NE
4119                         : MachineBranchPredicate::PRED_EQ;
4120     return false;
4121   }
4122
4123   return true;
4124 }
4125
4126 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
4127   MachineBasicBlock::iterator I = MBB.end();
4128   unsigned Count = 0;
4129
4130   while (I != MBB.begin()) {
4131     --I;
4132     if (I->isDebugValue())
4133       continue;
4134     if (I->getOpcode() != X86::JMP_1 &&
4135         getCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
4136       break;
4137     // Remove the branch.
4138     I->eraseFromParent();
4139     I = MBB.end();
4140     ++Count;
4141   }
4142
4143   return Count;
4144 }
4145
4146 unsigned
4147 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
4148                            MachineBasicBlock *FBB, ArrayRef<MachineOperand> Cond,
4149                            DebugLoc DL) const {
4150   // Shouldn't be a fall through.
4151   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
4152   assert((Cond.size() == 1 || Cond.size() == 0) &&
4153          "X86 branch conditions have one component!");
4154
4155   if (Cond.empty()) {
4156     // Unconditional branch?
4157     assert(!FBB && "Unconditional branch with multiple successors!");
4158     BuildMI(&MBB, DL, get(X86::JMP_1)).addMBB(TBB);
4159     return 1;
4160   }
4161
4162   // Conditional branch.
4163   unsigned Count = 0;
4164   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
4165   switch (CC) {
4166   case X86::COND_NP_OR_E:
4167     // Synthesize NP_OR_E with two branches.
4168     BuildMI(&MBB, DL, get(X86::JNP_1)).addMBB(TBB);
4169     ++Count;
4170     BuildMI(&MBB, DL, get(X86::JE_1)).addMBB(TBB);
4171     ++Count;
4172     break;
4173   case X86::COND_NE_OR_P:
4174     // Synthesize NE_OR_P with two branches.
4175     BuildMI(&MBB, DL, get(X86::JNE_1)).addMBB(TBB);
4176     ++Count;
4177     BuildMI(&MBB, DL, get(X86::JP_1)).addMBB(TBB);
4178     ++Count;
4179     break;
4180   default: {
4181     unsigned Opc = GetCondBranchFromCond(CC);
4182     BuildMI(&MBB, DL, get(Opc)).addMBB(TBB);
4183     ++Count;
4184   }
4185   }
4186   if (FBB) {
4187     // Two-way Conditional branch. Insert the second branch.
4188     BuildMI(&MBB, DL, get(X86::JMP_1)).addMBB(FBB);
4189     ++Count;
4190   }
4191   return Count;
4192 }
4193
4194 bool X86InstrInfo::
4195 canInsertSelect(const MachineBasicBlock &MBB,
4196                 ArrayRef<MachineOperand> Cond,
4197                 unsigned TrueReg, unsigned FalseReg,
4198                 int &CondCycles, int &TrueCycles, int &FalseCycles) const {
4199   // Not all subtargets have cmov instructions.
4200   if (!Subtarget.hasCMov())
4201     return false;
4202   if (Cond.size() != 1)
4203     return false;
4204   // We cannot do the composite conditions, at least not in SSA form.
4205   if ((X86::CondCode)Cond[0].getImm() > X86::COND_S)
4206     return false;
4207
4208   // Check register classes.
4209   const MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
4210   const TargetRegisterClass *RC =
4211     RI.getCommonSubClass(MRI.getRegClass(TrueReg), MRI.getRegClass(FalseReg));
4212   if (!RC)
4213     return false;
4214
4215   // We have cmov instructions for 16, 32, and 64 bit general purpose registers.
4216   if (X86::GR16RegClass.hasSubClassEq(RC) ||
4217       X86::GR32RegClass.hasSubClassEq(RC) ||
4218       X86::GR64RegClass.hasSubClassEq(RC)) {
4219     // This latency applies to Pentium M, Merom, Wolfdale, Nehalem, and Sandy
4220     // Bridge. Probably Ivy Bridge as well.
4221     CondCycles = 2;
4222     TrueCycles = 2;
4223     FalseCycles = 2;
4224     return true;
4225   }
4226
4227   // Can't do vectors.
4228   return false;
4229 }
4230
4231 void X86InstrInfo::insertSelect(MachineBasicBlock &MBB,
4232                                 MachineBasicBlock::iterator I, DebugLoc DL,
4233                                 unsigned DstReg, ArrayRef<MachineOperand> Cond,
4234                                 unsigned TrueReg, unsigned FalseReg) const {
4235    MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
4236    assert(Cond.size() == 1 && "Invalid Cond array");
4237    unsigned Opc = getCMovFromCond((X86::CondCode)Cond[0].getImm(),
4238                                   MRI.getRegClass(DstReg)->getSize(),
4239                                   false/*HasMemoryOperand*/);
4240    BuildMI(MBB, I, DL, get(Opc), DstReg).addReg(FalseReg).addReg(TrueReg);
4241 }
4242
4243 /// Test if the given register is a physical h register.
4244 static bool isHReg(unsigned Reg) {
4245   return X86::GR8_ABCD_HRegClass.contains(Reg);
4246 }
4247
4248 // Try and copy between VR128/VR64 and GR64 registers.
4249 static unsigned CopyToFromAsymmetricReg(unsigned DestReg, unsigned SrcReg,
4250                                         const X86Subtarget &Subtarget) {
4251
4252   // SrcReg(VR128) -> DestReg(GR64)
4253   // SrcReg(VR64)  -> DestReg(GR64)
4254   // SrcReg(GR64)  -> DestReg(VR128)
4255   // SrcReg(GR64)  -> DestReg(VR64)
4256
4257   bool HasAVX = Subtarget.hasAVX();
4258   bool HasAVX512 = Subtarget.hasAVX512();
4259   if (X86::GR64RegClass.contains(DestReg)) {
4260     if (X86::VR128XRegClass.contains(SrcReg))
4261       // Copy from a VR128 register to a GR64 register.
4262       return HasAVX512 ? X86::VMOVPQIto64Zrr: (HasAVX ? X86::VMOVPQIto64rr :
4263                                                X86::MOVPQIto64rr);
4264     if (X86::VR64RegClass.contains(SrcReg))
4265       // Copy from a VR64 register to a GR64 register.
4266       return X86::MMX_MOVD64from64rr;
4267   } else if (X86::GR64RegClass.contains(SrcReg)) {
4268     // Copy from a GR64 register to a VR128 register.
4269     if (X86::VR128XRegClass.contains(DestReg))
4270       return HasAVX512 ? X86::VMOV64toPQIZrr: (HasAVX ? X86::VMOV64toPQIrr :
4271                                                X86::MOV64toPQIrr);
4272     // Copy from a GR64 register to a VR64 register.
4273     if (X86::VR64RegClass.contains(DestReg))
4274       return X86::MMX_MOVD64to64rr;
4275   }
4276
4277   // SrcReg(FR32) -> DestReg(GR32)
4278   // SrcReg(GR32) -> DestReg(FR32)
4279
4280   if (X86::GR32RegClass.contains(DestReg) && X86::FR32XRegClass.contains(SrcReg))
4281     // Copy from a FR32 register to a GR32 register.
4282     return HasAVX512 ? X86::VMOVSS2DIZrr : (HasAVX ? X86::VMOVSS2DIrr : X86::MOVSS2DIrr);
4283
4284   if (X86::FR32XRegClass.contains(DestReg) && X86::GR32RegClass.contains(SrcReg))
4285     // Copy from a GR32 register to a FR32 register.
4286     return HasAVX512 ? X86::VMOVDI2SSZrr : (HasAVX ? X86::VMOVDI2SSrr : X86::MOVDI2SSrr);
4287   return 0;
4288 }
4289
4290 static bool MaskRegClassContains(unsigned Reg) {
4291   return X86::VK8RegClass.contains(Reg) ||
4292          X86::VK16RegClass.contains(Reg) ||
4293          X86::VK32RegClass.contains(Reg) ||
4294          X86::VK64RegClass.contains(Reg) ||
4295          X86::VK1RegClass.contains(Reg);
4296 }
4297
4298 static bool GRRegClassContains(unsigned Reg) {
4299   return X86::GR64RegClass.contains(Reg) ||
4300          X86::GR32RegClass.contains(Reg) ||
4301          X86::GR16RegClass.contains(Reg) ||
4302          X86::GR8RegClass.contains(Reg);
4303 }
4304 static
4305 unsigned copyPhysRegOpcode_AVX512_DQ(unsigned& DestReg, unsigned& SrcReg) {
4306   if (MaskRegClassContains(SrcReg) && X86::GR8RegClass.contains(DestReg)) {
4307     DestReg = getX86SubSuperRegister(DestReg, MVT::i32);
4308     return X86::KMOVBrk;
4309   }
4310   if (MaskRegClassContains(DestReg) && X86::GR8RegClass.contains(SrcReg)) {
4311     SrcReg = getX86SubSuperRegister(SrcReg, MVT::i32);
4312     return X86::KMOVBkr;
4313   }
4314   return 0;
4315 }
4316
4317 static
4318 unsigned copyPhysRegOpcode_AVX512_BW(unsigned& DestReg, unsigned& SrcReg) {
4319   if (MaskRegClassContains(SrcReg) && MaskRegClassContains(DestReg))
4320     return X86::KMOVQkk;
4321   if (MaskRegClassContains(SrcReg) && X86::GR32RegClass.contains(DestReg))
4322     return X86::KMOVDrk;
4323   if (MaskRegClassContains(SrcReg) && X86::GR64RegClass.contains(DestReg))
4324     return X86::KMOVQrk;
4325   if (MaskRegClassContains(DestReg) && X86::GR32RegClass.contains(SrcReg))
4326     return X86::KMOVDkr;
4327   if (MaskRegClassContains(DestReg) && X86::GR64RegClass.contains(SrcReg))
4328     return X86::KMOVQkr;
4329   return 0;
4330 }
4331
4332 static
4333 unsigned copyPhysRegOpcode_AVX512(unsigned& DestReg, unsigned& SrcReg,
4334                                   const X86Subtarget &Subtarget)
4335 {
4336   if (Subtarget.hasDQI())
4337     if (auto Opc = copyPhysRegOpcode_AVX512_DQ(DestReg, SrcReg))
4338       return Opc;
4339   if (Subtarget.hasBWI())
4340     if (auto Opc = copyPhysRegOpcode_AVX512_BW(DestReg, SrcReg))
4341       return Opc;
4342   if (X86::VR128XRegClass.contains(DestReg, SrcReg) ||
4343       X86::VR256XRegClass.contains(DestReg, SrcReg) ||
4344       X86::VR512RegClass.contains(DestReg, SrcReg)) {
4345      DestReg = get512BitSuperRegister(DestReg);
4346      SrcReg = get512BitSuperRegister(SrcReg);
4347      return X86::VMOVAPSZrr;
4348   }
4349   if (MaskRegClassContains(DestReg) && MaskRegClassContains(SrcReg))
4350     return X86::KMOVWkk;
4351   if (MaskRegClassContains(DestReg) && GRRegClassContains(SrcReg)) {
4352     SrcReg = getX86SubSuperRegister(SrcReg, MVT::i32);
4353     return X86::KMOVWkr;
4354   }
4355   if (GRRegClassContains(DestReg) && MaskRegClassContains(SrcReg)) {
4356     DestReg = getX86SubSuperRegister(DestReg, MVT::i32);
4357     return X86::KMOVWrk;
4358   }
4359   return 0;
4360 }
4361
4362 void X86InstrInfo::copyPhysReg(MachineBasicBlock &MBB,
4363                                MachineBasicBlock::iterator MI, DebugLoc DL,
4364                                unsigned DestReg, unsigned SrcReg,
4365                                bool KillSrc) const {
4366   // First deal with the normal symmetric copies.
4367   bool HasAVX = Subtarget.hasAVX();
4368   bool HasAVX512 = Subtarget.hasAVX512();
4369   unsigned Opc = 0;
4370   if (X86::GR64RegClass.contains(DestReg, SrcReg))
4371     Opc = X86::MOV64rr;
4372   else if (X86::GR32RegClass.contains(DestReg, SrcReg))
4373     Opc = X86::MOV32rr;
4374   else if (X86::GR16RegClass.contains(DestReg, SrcReg))
4375     Opc = X86::MOV16rr;
4376   else if (X86::GR8RegClass.contains(DestReg, SrcReg)) {
4377     // Copying to or from a physical H register on x86-64 requires a NOREX
4378     // move.  Otherwise use a normal move.
4379     if ((isHReg(DestReg) || isHReg(SrcReg)) &&
4380         Subtarget.is64Bit()) {
4381       Opc = X86::MOV8rr_NOREX;
4382       // Both operands must be encodable without an REX prefix.
4383       assert(X86::GR8_NOREXRegClass.contains(SrcReg, DestReg) &&
4384              "8-bit H register can not be copied outside GR8_NOREX");
4385     } else
4386       Opc = X86::MOV8rr;
4387   }
4388   else if (X86::VR64RegClass.contains(DestReg, SrcReg))
4389     Opc = X86::MMX_MOVQ64rr;
4390   else if (HasAVX512)
4391     Opc = copyPhysRegOpcode_AVX512(DestReg, SrcReg, Subtarget);
4392   else if (X86::VR128RegClass.contains(DestReg, SrcReg))
4393     Opc = HasAVX ? X86::VMOVAPSrr : X86::MOVAPSrr;
4394   else if (X86::VR256RegClass.contains(DestReg, SrcReg))
4395     Opc = X86::VMOVAPSYrr;
4396   if (!Opc)
4397     Opc = CopyToFromAsymmetricReg(DestReg, SrcReg, Subtarget);
4398
4399   if (Opc) {
4400     BuildMI(MBB, MI, DL, get(Opc), DestReg)
4401       .addReg(SrcReg, getKillRegState(KillSrc));
4402     return;
4403   }
4404
4405   bool FromEFLAGS = SrcReg == X86::EFLAGS;
4406   bool ToEFLAGS = DestReg == X86::EFLAGS;
4407   int Reg = FromEFLAGS ? DestReg : SrcReg;
4408   bool is32 = X86::GR32RegClass.contains(Reg);
4409   bool is64 = X86::GR64RegClass.contains(Reg);
4410
4411   if ((FromEFLAGS || ToEFLAGS) && (is32 || is64)) {
4412     int Mov = is64 ? X86::MOV64rr : X86::MOV32rr;
4413     int Push = is64 ? X86::PUSH64r : X86::PUSH32r;
4414     int PushF = is64 ? X86::PUSHF64 : X86::PUSHF32;
4415     int Pop = is64 ? X86::POP64r : X86::POP32r;
4416     int PopF = is64 ? X86::POPF64 : X86::POPF32;
4417     int AX = is64 ? X86::RAX : X86::EAX;
4418
4419     if (!Subtarget.hasLAHFSAHF()) {
4420       assert(is64 && "Not having LAHF/SAHF only happens on 64-bit.");
4421       // Moving EFLAGS to / from another register requires a push and a pop.
4422       // Notice that we have to adjust the stack if we don't want to clobber the
4423       // first frame index. See X86FrameLowering.cpp - clobbersTheStack.
4424       if (FromEFLAGS) {
4425         BuildMI(MBB, MI, DL, get(PushF));
4426         BuildMI(MBB, MI, DL, get(Pop), DestReg);
4427       }
4428       if (ToEFLAGS) {
4429         BuildMI(MBB, MI, DL, get(Push))
4430             .addReg(SrcReg, getKillRegState(KillSrc));
4431         BuildMI(MBB, MI, DL, get(PopF));
4432       }
4433       return;
4434     }
4435
4436     // The flags need to be saved, but saving EFLAGS with PUSHF/POPF is
4437     // inefficient. Instead:
4438     //   - Save the overflow flag OF into AL using SETO, and restore it using a
4439     //     signed 8-bit addition of AL and INT8_MAX.
4440     //   - Save/restore the bottom 8 EFLAGS bits (CF, PF, AF, ZF, SF) to/from AH
4441     //     using LAHF/SAHF.
4442     //   - When RAX/EAX is live and isn't the destination register, make sure it
4443     //     isn't clobbered by PUSH/POP'ing it before and after saving/restoring
4444     //     the flags.
4445     // This approach is ~2.25x faster than using PUSHF/POPF.
4446     //
4447     // This is still somewhat inefficient because we don't know which flags are
4448     // actually live inside EFLAGS. Were we able to do a single SETcc instead of
4449     // SETO+LAHF / ADDB+SAHF the code could be 1.02x faster.
4450     //
4451     // PUSHF/POPF is also potentially incorrect because it affects other flags
4452     // such as TF/IF/DF, which LLVM doesn't model.
4453     //
4454     // Notice that we have to adjust the stack if we don't want to clobber the
4455     // first frame index. See X86FrameLowering.cpp - clobbersTheStack.
4456
4457
4458     bool AXDead = (Reg == AX) ||
4459                   (MachineBasicBlock::LQR_Dead ==
4460                    MBB.computeRegisterLiveness(&getRegisterInfo(), AX, MI));
4461     if (!AXDead) {
4462       // FIXME: If computeRegisterLiveness() reported LQR_Unknown then AX may
4463       // actually be dead. This is not a problem for correctness as we are just
4464       // (unnecessarily) saving+restoring a dead register. However the
4465       // MachineVerifier expects operands that read from dead registers
4466       // to be marked with the "undef" flag.
4467       BuildMI(MBB, MI, DL, get(Push)).addReg(AX, getKillRegState(true));
4468     }
4469     if (FromEFLAGS) {
4470       BuildMI(MBB, MI, DL, get(X86::SETOr), X86::AL);
4471       BuildMI(MBB, MI, DL, get(X86::LAHF));
4472       BuildMI(MBB, MI, DL, get(Mov), Reg).addReg(AX);
4473     }
4474     if (ToEFLAGS) {
4475       BuildMI(MBB, MI, DL, get(Mov), AX).addReg(Reg, getKillRegState(KillSrc));
4476       BuildMI(MBB, MI, DL, get(X86::ADD8ri), X86::AL)
4477           .addReg(X86::AL)
4478           .addImm(INT8_MAX);
4479       BuildMI(MBB, MI, DL, get(X86::SAHF));
4480     }
4481     if (!AXDead)
4482       BuildMI(MBB, MI, DL, get(Pop), AX);
4483     return;
4484   }
4485
4486   DEBUG(dbgs() << "Cannot copy " << RI.getName(SrcReg)
4487                << " to " << RI.getName(DestReg) << '\n');
4488   llvm_unreachable("Cannot emit physreg copy instruction");
4489 }
4490
4491 static unsigned getLoadStoreRegOpcode(unsigned Reg,
4492                                       const TargetRegisterClass *RC,
4493                                       bool isStackAligned,
4494                                       const X86Subtarget &STI,
4495                                       bool load) {
4496   if (STI.hasAVX512()) {
4497     if (X86::VK8RegClass.hasSubClassEq(RC)  ||
4498       X86::VK16RegClass.hasSubClassEq(RC))
4499       return load ? X86::KMOVWkm : X86::KMOVWmk;
4500     if (RC->getSize() == 4 && X86::FR32XRegClass.hasSubClassEq(RC))
4501       return load ? X86::VMOVSSZrm : X86::VMOVSSZmr;
4502     if (RC->getSize() == 8 && X86::FR64XRegClass.hasSubClassEq(RC))
4503       return load ? X86::VMOVSDZrm : X86::VMOVSDZmr;
4504     if (X86::VR512RegClass.hasSubClassEq(RC))
4505       return load ? X86::VMOVUPSZrm : X86::VMOVUPSZmr;
4506   }
4507
4508   bool HasAVX = STI.hasAVX();
4509   switch (RC->getSize()) {
4510   default:
4511     llvm_unreachable("Unknown spill size");
4512   case 1:
4513     assert(X86::GR8RegClass.hasSubClassEq(RC) && "Unknown 1-byte regclass");
4514     if (STI.is64Bit())
4515       // Copying to or from a physical H register on x86-64 requires a NOREX
4516       // move.  Otherwise use a normal move.
4517       if (isHReg(Reg) || X86::GR8_ABCD_HRegClass.hasSubClassEq(RC))
4518         return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
4519     return load ? X86::MOV8rm : X86::MOV8mr;
4520   case 2:
4521     assert(X86::GR16RegClass.hasSubClassEq(RC) && "Unknown 2-byte regclass");
4522     return load ? X86::MOV16rm : X86::MOV16mr;
4523   case 4:
4524     if (X86::GR32RegClass.hasSubClassEq(RC))
4525       return load ? X86::MOV32rm : X86::MOV32mr;
4526     if (X86::FR32RegClass.hasSubClassEq(RC))
4527       return load ?
4528         (HasAVX ? X86::VMOVSSrm : X86::MOVSSrm) :
4529         (HasAVX ? X86::VMOVSSmr : X86::MOVSSmr);
4530     if (X86::RFP32RegClass.hasSubClassEq(RC))
4531       return load ? X86::LD_Fp32m : X86::ST_Fp32m;
4532     llvm_unreachable("Unknown 4-byte regclass");
4533   case 8:
4534     if (X86::GR64RegClass.hasSubClassEq(RC))
4535       return load ? X86::MOV64rm : X86::MOV64mr;
4536     if (X86::FR64RegClass.hasSubClassEq(RC))
4537       return load ?
4538         (HasAVX ? X86::VMOVSDrm : X86::MOVSDrm) :
4539         (HasAVX ? X86::VMOVSDmr : X86::MOVSDmr);
4540     if (X86::VR64RegClass.hasSubClassEq(RC))
4541       return load ? X86::MMX_MOVQ64rm : X86::MMX_MOVQ64mr;
4542     if (X86::RFP64RegClass.hasSubClassEq(RC))
4543       return load ? X86::LD_Fp64m : X86::ST_Fp64m;
4544     llvm_unreachable("Unknown 8-byte regclass");
4545   case 10:
4546     assert(X86::RFP80RegClass.hasSubClassEq(RC) && "Unknown 10-byte regclass");
4547     return load ? X86::LD_Fp80m : X86::ST_FpP80m;
4548   case 16: {
4549     assert((X86::VR128RegClass.hasSubClassEq(RC) ||
4550             X86::VR128XRegClass.hasSubClassEq(RC))&& "Unknown 16-byte regclass");
4551     // If stack is realigned we can use aligned stores.
4552     if (isStackAligned)
4553       return load ?
4554         (HasAVX ? X86::VMOVAPSrm : X86::MOVAPSrm) :
4555         (HasAVX ? X86::VMOVAPSmr : X86::MOVAPSmr);
4556     else
4557       return load ?
4558         (HasAVX ? X86::VMOVUPSrm : X86::MOVUPSrm) :
4559         (HasAVX ? X86::VMOVUPSmr : X86::MOVUPSmr);
4560   }
4561   case 32:
4562     assert((X86::VR256RegClass.hasSubClassEq(RC) ||
4563             X86::VR256XRegClass.hasSubClassEq(RC)) && "Unknown 32-byte regclass");
4564     // If stack is realigned we can use aligned stores.
4565     if (isStackAligned)
4566       return load ? X86::VMOVAPSYrm : X86::VMOVAPSYmr;
4567     else
4568       return load ? X86::VMOVUPSYrm : X86::VMOVUPSYmr;
4569   case 64:
4570     assert(X86::VR512RegClass.hasSubClassEq(RC) && "Unknown 64-byte regclass");
4571     if (isStackAligned)
4572       return load ? X86::VMOVAPSZrm : X86::VMOVAPSZmr;
4573     else
4574       return load ? X86::VMOVUPSZrm : X86::VMOVUPSZmr;
4575   }
4576 }
4577
4578 bool X86InstrInfo::getMemOpBaseRegImmOfs(MachineInstr *MemOp, unsigned &BaseReg,
4579                                          unsigned &Offset,
4580                                          const TargetRegisterInfo *TRI) const {
4581   const MCInstrDesc &Desc = MemOp->getDesc();
4582   int MemRefBegin = X86II::getMemoryOperandNo(Desc.TSFlags, MemOp->getOpcode());
4583   if (MemRefBegin < 0)
4584     return false;
4585
4586   MemRefBegin += X86II::getOperandBias(Desc);
4587
4588   BaseReg = MemOp->getOperand(MemRefBegin + X86::AddrBaseReg).getReg();
4589   if (MemOp->getOperand(MemRefBegin + X86::AddrScaleAmt).getImm() != 1)
4590     return false;
4591
4592   if (MemOp->getOperand(MemRefBegin + X86::AddrIndexReg).getReg() !=
4593       X86::NoRegister)
4594     return false;
4595
4596   const MachineOperand &DispMO = MemOp->getOperand(MemRefBegin + X86::AddrDisp);
4597
4598   // Displacement can be symbolic
4599   if (!DispMO.isImm())
4600     return false;
4601
4602   Offset = DispMO.getImm();
4603
4604   return (MemOp->getOperand(MemRefBegin + X86::AddrIndexReg).getReg() ==
4605           X86::NoRegister);
4606 }
4607
4608 static unsigned getStoreRegOpcode(unsigned SrcReg,
4609                                   const TargetRegisterClass *RC,
4610                                   bool isStackAligned,
4611                                   const X86Subtarget &STI) {
4612   return getLoadStoreRegOpcode(SrcReg, RC, isStackAligned, STI, false);
4613 }
4614
4615
4616 static unsigned getLoadRegOpcode(unsigned DestReg,
4617                                  const TargetRegisterClass *RC,
4618                                  bool isStackAligned,
4619                                  const X86Subtarget &STI) {
4620   return getLoadStoreRegOpcode(DestReg, RC, isStackAligned, STI, true);
4621 }
4622
4623 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
4624                                        MachineBasicBlock::iterator MI,
4625                                        unsigned SrcReg, bool isKill, int FrameIdx,
4626                                        const TargetRegisterClass *RC,
4627                                        const TargetRegisterInfo *TRI) const {
4628   const MachineFunction &MF = *MBB.getParent();
4629   assert(MF.getFrameInfo()->getObjectSize(FrameIdx) >= RC->getSize() &&
4630          "Stack slot too small for store");
4631   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
4632   bool isAligned =
4633       (Subtarget.getFrameLowering()->getStackAlignment() >= Alignment) ||
4634       RI.canRealignStack(MF);
4635   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, Subtarget);
4636   DebugLoc DL = MBB.findDebugLoc(MI);
4637   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
4638     .addReg(SrcReg, getKillRegState(isKill));
4639 }
4640
4641 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
4642                                   bool isKill,
4643                                   SmallVectorImpl<MachineOperand> &Addr,
4644                                   const TargetRegisterClass *RC,
4645                                   MachineInstr::mmo_iterator MMOBegin,
4646                                   MachineInstr::mmo_iterator MMOEnd,
4647                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
4648   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
4649   bool isAligned = MMOBegin != MMOEnd &&
4650                    (*MMOBegin)->getAlignment() >= Alignment;
4651   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, Subtarget);
4652   DebugLoc DL;
4653   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
4654   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
4655     MIB.addOperand(Addr[i]);
4656   MIB.addReg(SrcReg, getKillRegState(isKill));
4657   (*MIB).setMemRefs(MMOBegin, MMOEnd);
4658   NewMIs.push_back(MIB);
4659 }
4660
4661
4662 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
4663                                         MachineBasicBlock::iterator MI,
4664                                         unsigned DestReg, int FrameIdx,
4665                                         const TargetRegisterClass *RC,
4666                                         const TargetRegisterInfo *TRI) const {
4667   const MachineFunction &MF = *MBB.getParent();
4668   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
4669   bool isAligned =
4670       (Subtarget.getFrameLowering()->getStackAlignment() >= Alignment) ||
4671       RI.canRealignStack(MF);
4672   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, Subtarget);
4673   DebugLoc DL = MBB.findDebugLoc(MI);
4674   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
4675 }
4676
4677 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
4678                                  SmallVectorImpl<MachineOperand> &Addr,
4679                                  const TargetRegisterClass *RC,
4680                                  MachineInstr::mmo_iterator MMOBegin,
4681                                  MachineInstr::mmo_iterator MMOEnd,
4682                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
4683   unsigned Alignment = std::max<uint32_t>(RC->getSize(), 16);
4684   bool isAligned = MMOBegin != MMOEnd &&
4685                    (*MMOBegin)->getAlignment() >= Alignment;
4686   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, Subtarget);
4687   DebugLoc DL;
4688   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
4689   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
4690     MIB.addOperand(Addr[i]);
4691   (*MIB).setMemRefs(MMOBegin, MMOEnd);
4692   NewMIs.push_back(MIB);
4693 }
4694
4695 bool X86InstrInfo::
4696 analyzeCompare(const MachineInstr *MI, unsigned &SrcReg, unsigned &SrcReg2,
4697                int &CmpMask, int &CmpValue) const {
4698   switch (MI->getOpcode()) {
4699   default: break;
4700   case X86::CMP64ri32:
4701   case X86::CMP64ri8:
4702   case X86::CMP32ri:
4703   case X86::CMP32ri8:
4704   case X86::CMP16ri:
4705   case X86::CMP16ri8:
4706   case X86::CMP8ri:
4707     SrcReg = MI->getOperand(0).getReg();
4708     SrcReg2 = 0;
4709     CmpMask = ~0;
4710     CmpValue = MI->getOperand(1).getImm();
4711     return true;
4712   // A SUB can be used to perform comparison.
4713   case X86::SUB64rm:
4714   case X86::SUB32rm:
4715   case X86::SUB16rm:
4716   case X86::SUB8rm:
4717     SrcReg = MI->getOperand(1).getReg();
4718     SrcReg2 = 0;
4719     CmpMask = ~0;
4720     CmpValue = 0;
4721     return true;
4722   case X86::SUB64rr:
4723   case X86::SUB32rr:
4724   case X86::SUB16rr:
4725   case X86::SUB8rr:
4726     SrcReg = MI->getOperand(1).getReg();
4727     SrcReg2 = MI->getOperand(2).getReg();
4728     CmpMask = ~0;
4729     CmpValue = 0;
4730     return true;
4731   case X86::SUB64ri32:
4732   case X86::SUB64ri8:
4733   case X86::SUB32ri:
4734   case X86::SUB32ri8:
4735   case X86::SUB16ri:
4736   case X86::SUB16ri8:
4737   case X86::SUB8ri:
4738     SrcReg = MI->getOperand(1).getReg();
4739     SrcReg2 = 0;
4740     CmpMask = ~0;
4741     CmpValue = MI->getOperand(2).getImm();
4742     return true;
4743   case X86::CMP64rr:
4744   case X86::CMP32rr:
4745   case X86::CMP16rr:
4746   case X86::CMP8rr:
4747     SrcReg = MI->getOperand(0).getReg();
4748     SrcReg2 = MI->getOperand(1).getReg();
4749     CmpMask = ~0;
4750     CmpValue = 0;
4751     return true;
4752   case X86::TEST8rr:
4753   case X86::TEST16rr:
4754   case X86::TEST32rr:
4755   case X86::TEST64rr:
4756     SrcReg = MI->getOperand(0).getReg();
4757     if (MI->getOperand(1).getReg() != SrcReg) return false;
4758     // Compare against zero.
4759     SrcReg2 = 0;
4760     CmpMask = ~0;
4761     CmpValue = 0;
4762     return true;
4763   }
4764   return false;
4765 }
4766
4767 /// Check whether the first instruction, whose only
4768 /// purpose is to update flags, can be made redundant.
4769 /// CMPrr can be made redundant by SUBrr if the operands are the same.
4770 /// This function can be extended later on.
4771 /// SrcReg, SrcRegs: register operands for FlagI.
4772 /// ImmValue: immediate for FlagI if it takes an immediate.
4773 inline static bool isRedundantFlagInstr(MachineInstr *FlagI, unsigned SrcReg,
4774                                         unsigned SrcReg2, int ImmValue,
4775                                         MachineInstr *OI) {
4776   if (((FlagI->getOpcode() == X86::CMP64rr &&
4777         OI->getOpcode() == X86::SUB64rr) ||
4778        (FlagI->getOpcode() == X86::CMP32rr &&
4779         OI->getOpcode() == X86::SUB32rr)||
4780        (FlagI->getOpcode() == X86::CMP16rr &&
4781         OI->getOpcode() == X86::SUB16rr)||
4782        (FlagI->getOpcode() == X86::CMP8rr &&
4783         OI->getOpcode() == X86::SUB8rr)) &&
4784       ((OI->getOperand(1).getReg() == SrcReg &&
4785         OI->getOperand(2).getReg() == SrcReg2) ||
4786        (OI->getOperand(1).getReg() == SrcReg2 &&
4787         OI->getOperand(2).getReg() == SrcReg)))
4788     return true;
4789
4790   if (((FlagI->getOpcode() == X86::CMP64ri32 &&
4791         OI->getOpcode() == X86::SUB64ri32) ||
4792        (FlagI->getOpcode() == X86::CMP64ri8 &&
4793         OI->getOpcode() == X86::SUB64ri8) ||
4794        (FlagI->getOpcode() == X86::CMP32ri &&
4795         OI->getOpcode() == X86::SUB32ri) ||
4796        (FlagI->getOpcode() == X86::CMP32ri8 &&
4797         OI->getOpcode() == X86::SUB32ri8) ||
4798        (FlagI->getOpcode() == X86::CMP16ri &&
4799         OI->getOpcode() == X86::SUB16ri) ||
4800        (FlagI->getOpcode() == X86::CMP16ri8 &&
4801         OI->getOpcode() == X86::SUB16ri8) ||
4802        (FlagI->getOpcode() == X86::CMP8ri &&
4803         OI->getOpcode() == X86::SUB8ri)) &&
4804       OI->getOperand(1).getReg() == SrcReg &&
4805       OI->getOperand(2).getImm() == ImmValue)
4806     return true;
4807   return false;
4808 }
4809
4810 /// Check whether the definition can be converted
4811 /// to remove a comparison against zero.
4812 inline static bool isDefConvertible(MachineInstr *MI) {
4813   switch (MI->getOpcode()) {
4814   default: return false;
4815
4816   // The shift instructions only modify ZF if their shift count is non-zero.
4817   // N.B.: The processor truncates the shift count depending on the encoding.
4818   case X86::SAR8ri:    case X86::SAR16ri:  case X86::SAR32ri:case X86::SAR64ri:
4819   case X86::SHR8ri:    case X86::SHR16ri:  case X86::SHR32ri:case X86::SHR64ri:
4820      return getTruncatedShiftCount(MI, 2) != 0;
4821
4822   // Some left shift instructions can be turned into LEA instructions but only
4823   // if their flags aren't used. Avoid transforming such instructions.
4824   case X86::SHL8ri:    case X86::SHL16ri:  case X86::SHL32ri:case X86::SHL64ri:{
4825     unsigned ShAmt = getTruncatedShiftCount(MI, 2);
4826     if (isTruncatedShiftCountForLEA(ShAmt)) return false;
4827     return ShAmt != 0;
4828   }
4829
4830   case X86::SHRD16rri8:case X86::SHRD32rri8:case X86::SHRD64rri8:
4831   case X86::SHLD16rri8:case X86::SHLD32rri8:case X86::SHLD64rri8:
4832      return getTruncatedShiftCount(MI, 3) != 0;
4833
4834   case X86::SUB64ri32: case X86::SUB64ri8: case X86::SUB32ri:
4835   case X86::SUB32ri8:  case X86::SUB16ri:  case X86::SUB16ri8:
4836   case X86::SUB8ri:    case X86::SUB64rr:  case X86::SUB32rr:
4837   case X86::SUB16rr:   case X86::SUB8rr:   case X86::SUB64rm:
4838   case X86::SUB32rm:   case X86::SUB16rm:  case X86::SUB8rm:
4839   case X86::DEC64r:    case X86::DEC32r:   case X86::DEC16r: case X86::DEC8r:
4840   case X86::ADD64ri32: case X86::ADD64ri8: case X86::ADD32ri:
4841   case X86::ADD32ri8:  case X86::ADD16ri:  case X86::ADD16ri8:
4842   case X86::ADD8ri:    case X86::ADD64rr:  case X86::ADD32rr:
4843   case X86::ADD16rr:   case X86::ADD8rr:   case X86::ADD64rm:
4844   case X86::ADD32rm:   case X86::ADD16rm:  case X86::ADD8rm:
4845   case X86::INC64r:    case X86::INC32r:   case X86::INC16r: case X86::INC8r:
4846   case X86::AND64ri32: case X86::AND64ri8: case X86::AND32ri:
4847   case X86::AND32ri8:  case X86::AND16ri:  case X86::AND16ri8:
4848   case X86::AND8ri:    case X86::AND64rr:  case X86::AND32rr:
4849   case X86::AND16rr:   case X86::AND8rr:   case X86::AND64rm:
4850   case X86::AND32rm:   case X86::AND16rm:  case X86::AND8rm:
4851   case X86::XOR64ri32: case X86::XOR64ri8: case X86::XOR32ri:
4852   case X86::XOR32ri8:  case X86::XOR16ri:  case X86::XOR16ri8:
4853   case X86::XOR8ri:    case X86::XOR64rr:  case X86::XOR32rr:
4854   case X86::XOR16rr:   case X86::XOR8rr:   case X86::XOR64rm:
4855   case X86::XOR32rm:   case X86::XOR16rm:  case X86::XOR8rm:
4856   case X86::OR64ri32:  case X86::OR64ri8:  case X86::OR32ri:
4857   case X86::OR32ri8:   case X86::OR16ri:   case X86::OR16ri8:
4858   case X86::OR8ri:     case X86::OR64rr:   case X86::OR32rr:
4859   case X86::OR16rr:    case X86::OR8rr:    case X86::OR64rm:
4860   case X86::OR32rm:    case X86::OR16rm:   case X86::OR8rm:
4861   case X86::NEG8r:     case X86::NEG16r:   case X86::NEG32r: case X86::NEG64r:
4862   case X86::SAR8r1:    case X86::SAR16r1:  case X86::SAR32r1:case X86::SAR64r1:
4863   case X86::SHR8r1:    case X86::SHR16r1:  case X86::SHR32r1:case X86::SHR64r1:
4864   case X86::SHL8r1:    case X86::SHL16r1:  case X86::SHL32r1:case X86::SHL64r1:
4865   case X86::ADC32ri:   case X86::ADC32ri8:
4866   case X86::ADC32rr:   case X86::ADC64ri32:
4867   case X86::ADC64ri8:  case X86::ADC64rr:
4868   case X86::SBB32ri:   case X86::SBB32ri8:
4869   case X86::SBB32rr:   case X86::SBB64ri32:
4870   case X86::SBB64ri8:  case X86::SBB64rr:
4871   case X86::ANDN32rr:  case X86::ANDN32rm:
4872   case X86::ANDN64rr:  case X86::ANDN64rm:
4873   case X86::BEXTR32rr: case X86::BEXTR64rr:
4874   case X86::BEXTR32rm: case X86::BEXTR64rm:
4875   case X86::BLSI32rr:  case X86::BLSI32rm:
4876   case X86::BLSI64rr:  case X86::BLSI64rm:
4877   case X86::BLSMSK32rr:case X86::BLSMSK32rm:
4878   case X86::BLSMSK64rr:case X86::BLSMSK64rm:
4879   case X86::BLSR32rr:  case X86::BLSR32rm:
4880   case X86::BLSR64rr:  case X86::BLSR64rm:
4881   case X86::BZHI32rr:  case X86::BZHI32rm:
4882   case X86::BZHI64rr:  case X86::BZHI64rm:
4883   case X86::LZCNT16rr: case X86::LZCNT16rm:
4884   case X86::LZCNT32rr: case X86::LZCNT32rm:
4885   case X86::LZCNT64rr: case X86::LZCNT64rm:
4886   case X86::POPCNT16rr:case X86::POPCNT16rm:
4887   case X86::POPCNT32rr:case X86::POPCNT32rm:
4888   case X86::POPCNT64rr:case X86::POPCNT64rm:
4889   case X86::TZCNT16rr: case X86::TZCNT16rm:
4890   case X86::TZCNT32rr: case X86::TZCNT32rm:
4891   case X86::TZCNT64rr: case X86::TZCNT64rm:
4892     return true;
4893   }
4894 }
4895
4896 /// Check whether the use can be converted to remove a comparison against zero.
4897 static X86::CondCode isUseDefConvertible(MachineInstr *MI) {
4898   switch (MI->getOpcode()) {
4899   default: return X86::COND_INVALID;
4900   case X86::LZCNT16rr: case X86::LZCNT16rm:
4901   case X86::LZCNT32rr: case X86::LZCNT32rm:
4902   case X86::LZCNT64rr: case X86::LZCNT64rm:
4903     return X86::COND_B;
4904   case X86::POPCNT16rr:case X86::POPCNT16rm:
4905   case X86::POPCNT32rr:case X86::POPCNT32rm:
4906   case X86::POPCNT64rr:case X86::POPCNT64rm:
4907     return X86::COND_E;
4908   case X86::TZCNT16rr: case X86::TZCNT16rm:
4909   case X86::TZCNT32rr: case X86::TZCNT32rm:
4910   case X86::TZCNT64rr: case X86::TZCNT64rm:
4911     return X86::COND_B;
4912   }
4913 }
4914
4915 /// Check if there exists an earlier instruction that
4916 /// operates on the same source operands and sets flags in the same way as
4917 /// Compare; remove Compare if possible.
4918 bool X86InstrInfo::
4919 optimizeCompareInstr(MachineInstr *CmpInstr, unsigned SrcReg, unsigned SrcReg2,
4920                      int CmpMask, int CmpValue,
4921                      const MachineRegisterInfo *MRI) const {
4922   // Check whether we can replace SUB with CMP.
4923   unsigned NewOpcode = 0;
4924   switch (CmpInstr->getOpcode()) {
4925   default: break;
4926   case X86::SUB64ri32:
4927   case X86::SUB64ri8:
4928   case X86::SUB32ri:
4929   case X86::SUB32ri8:
4930   case X86::SUB16ri:
4931   case X86::SUB16ri8:
4932   case X86::SUB8ri:
4933   case X86::SUB64rm:
4934   case X86::SUB32rm:
4935   case X86::SUB16rm:
4936   case X86::SUB8rm:
4937   case X86::SUB64rr:
4938   case X86::SUB32rr:
4939   case X86::SUB16rr:
4940   case X86::SUB8rr: {
4941     if (!MRI->use_nodbg_empty(CmpInstr->getOperand(0).getReg()))
4942       return false;
4943     // There is no use of the destination register, we can replace SUB with CMP.
4944     switch (CmpInstr->getOpcode()) {
4945     default: llvm_unreachable("Unreachable!");
4946     case X86::SUB64rm:   NewOpcode = X86::CMP64rm;   break;
4947     case X86::SUB32rm:   NewOpcode = X86::CMP32rm;   break;
4948     case X86::SUB16rm:   NewOpcode = X86::CMP16rm;   break;
4949     case X86::SUB8rm:    NewOpcode = X86::CMP8rm;    break;
4950     case X86::SUB64rr:   NewOpcode = X86::CMP64rr;   break;
4951     case X86::SUB32rr:   NewOpcode = X86::CMP32rr;   break;
4952     case X86::SUB16rr:   NewOpcode = X86::CMP16rr;   break;
4953     case X86::SUB8rr:    NewOpcode = X86::CMP8rr;    break;
4954     case X86::SUB64ri32: NewOpcode = X86::CMP64ri32; break;
4955     case X86::SUB64ri8:  NewOpcode = X86::CMP64ri8;  break;
4956     case X86::SUB32ri:   NewOpcode = X86::CMP32ri;   break;
4957     case X86::SUB32ri8:  NewOpcode = X86::CMP32ri8;  break;
4958     case X86::SUB16ri:   NewOpcode = X86::CMP16ri;   break;
4959     case X86::SUB16ri8:  NewOpcode = X86::CMP16ri8;  break;
4960     case X86::SUB8ri:    NewOpcode = X86::CMP8ri;    break;
4961     }
4962     CmpInstr->setDesc(get(NewOpcode));
4963     CmpInstr->RemoveOperand(0);
4964     // Fall through to optimize Cmp if Cmp is CMPrr or CMPri.
4965     if (NewOpcode == X86::CMP64rm || NewOpcode == X86::CMP32rm ||
4966         NewOpcode == X86::CMP16rm || NewOpcode == X86::CMP8rm)
4967       return false;
4968   }
4969   }
4970
4971   // Get the unique definition of SrcReg.
4972   MachineInstr *MI = MRI->getUniqueVRegDef(SrcReg);
4973   if (!MI) return false;
4974
4975   // CmpInstr is the first instruction of the BB.
4976   MachineBasicBlock::iterator I = CmpInstr, Def = MI;
4977
4978   // If we are comparing against zero, check whether we can use MI to update
4979   // EFLAGS. If MI is not in the same BB as CmpInstr, do not optimize.
4980   bool IsCmpZero = (SrcReg2 == 0 && CmpValue == 0);
4981   if (IsCmpZero && MI->getParent() != CmpInstr->getParent())
4982     return false;
4983
4984   // If we have a use of the source register between the def and our compare
4985   // instruction we can eliminate the compare iff the use sets EFLAGS in the
4986   // right way.
4987   bool ShouldUpdateCC = false;
4988   X86::CondCode NewCC = X86::COND_INVALID;
4989   if (IsCmpZero && !isDefConvertible(MI)) {
4990     // Scan forward from the use until we hit the use we're looking for or the
4991     // compare instruction.
4992     for (MachineBasicBlock::iterator J = MI;; ++J) {
4993       // Do we have a convertible instruction?
4994       NewCC = isUseDefConvertible(J);
4995       if (NewCC != X86::COND_INVALID && J->getOperand(1).isReg() &&
4996           J->getOperand(1).getReg() == SrcReg) {
4997         assert(J->definesRegister(X86::EFLAGS) && "Must be an EFLAGS def!");
4998         ShouldUpdateCC = true; // Update CC later on.
4999         // This is not a def of SrcReg, but still a def of EFLAGS. Keep going
5000         // with the new def.
5001         MI = Def = J;
5002         break;
5003       }
5004
5005       if (J == I)
5006         return false;
5007     }
5008   }
5009
5010   // We are searching for an earlier instruction that can make CmpInstr
5011   // redundant and that instruction will be saved in Sub.
5012   MachineInstr *Sub = nullptr;
5013   const TargetRegisterInfo *TRI = &getRegisterInfo();
5014
5015   // We iterate backward, starting from the instruction before CmpInstr and
5016   // stop when reaching the definition of a source register or done with the BB.
5017   // RI points to the instruction before CmpInstr.
5018   // If the definition is in this basic block, RE points to the definition;
5019   // otherwise, RE is the rend of the basic block.
5020   MachineBasicBlock::reverse_iterator
5021       RI = MachineBasicBlock::reverse_iterator(I),
5022       RE = CmpInstr->getParent() == MI->getParent() ?
5023            MachineBasicBlock::reverse_iterator(++Def) /* points to MI */ :
5024            CmpInstr->getParent()->rend();
5025   MachineInstr *Movr0Inst = nullptr;
5026   for (; RI != RE; ++RI) {
5027     MachineInstr *Instr = &*RI;
5028     // Check whether CmpInstr can be made redundant by the current instruction.
5029     if (!IsCmpZero &&
5030         isRedundantFlagInstr(CmpInstr, SrcReg, SrcReg2, CmpValue, Instr)) {
5031       Sub = Instr;
5032       break;
5033     }
5034
5035     if (Instr->modifiesRegister(X86::EFLAGS, TRI) ||
5036         Instr->readsRegister(X86::EFLAGS, TRI)) {
5037       // This instruction modifies or uses EFLAGS.
5038
5039       // MOV32r0 etc. are implemented with xor which clobbers condition code.
5040       // They are safe to move up, if the definition to EFLAGS is dead and
5041       // earlier instructions do not read or write EFLAGS.
5042       if (!Movr0Inst && Instr->getOpcode() == X86::MOV32r0 &&
5043           Instr->registerDefIsDead(X86::EFLAGS, TRI)) {
5044         Movr0Inst = Instr;
5045         continue;
5046       }
5047
5048       // We can't remove CmpInstr.
5049       return false;
5050     }
5051   }
5052
5053   // Return false if no candidates exist.
5054   if (!IsCmpZero && !Sub)
5055     return false;
5056
5057   bool IsSwapped = (SrcReg2 != 0 && Sub->getOperand(1).getReg() == SrcReg2 &&
5058                     Sub->getOperand(2).getReg() == SrcReg);
5059
5060   // Scan forward from the instruction after CmpInstr for uses of EFLAGS.
5061   // It is safe to remove CmpInstr if EFLAGS is redefined or killed.
5062   // If we are done with the basic block, we need to check whether EFLAGS is
5063   // live-out.
5064   bool IsSafe = false;
5065   SmallVector<std::pair<MachineInstr*, unsigned /*NewOpc*/>, 4> OpsToUpdate;
5066   MachineBasicBlock::iterator E = CmpInstr->getParent()->end();
5067   for (++I; I != E; ++I) {
5068     const MachineInstr &Instr = *I;
5069     bool ModifyEFLAGS = Instr.modifiesRegister(X86::EFLAGS, TRI);
5070     bool UseEFLAGS = Instr.readsRegister(X86::EFLAGS, TRI);
5071     // We should check the usage if this instruction uses and updates EFLAGS.
5072     if (!UseEFLAGS && ModifyEFLAGS) {
5073       // It is safe to remove CmpInstr if EFLAGS is updated again.
5074       IsSafe = true;
5075       break;
5076     }
5077     if (!UseEFLAGS && !ModifyEFLAGS)
5078       continue;
5079
5080     // EFLAGS is used by this instruction.
5081     X86::CondCode OldCC = X86::COND_INVALID;
5082     bool OpcIsSET = false;
5083     if (IsCmpZero || IsSwapped) {
5084       // We decode the condition code from opcode.
5085       if (Instr.isBranch())
5086         OldCC = getCondFromBranchOpc(Instr.getOpcode());
5087       else {
5088         OldCC = getCondFromSETOpc(Instr.getOpcode());
5089         if (OldCC != X86::COND_INVALID)
5090           OpcIsSET = true;
5091         else
5092           OldCC = X86::getCondFromCMovOpc(Instr.getOpcode());
5093       }
5094       if (OldCC == X86::COND_INVALID) return false;
5095     }
5096     if (IsCmpZero) {
5097       switch (OldCC) {
5098       default: break;
5099       case X86::COND_A: case X86::COND_AE:
5100       case X86::COND_B: case X86::COND_BE:
5101       case X86::COND_G: case X86::COND_GE:
5102       case X86::COND_L: case X86::COND_LE:
5103       case X86::COND_O: case X86::COND_NO:
5104         // CF and OF are used, we can't perform this optimization.
5105         return false;
5106       }
5107
5108       // If we're updating the condition code check if we have to reverse the
5109       // condition.
5110       if (ShouldUpdateCC)
5111         switch (OldCC) {
5112         default:
5113           return false;
5114         case X86::COND_E:
5115           break;
5116         case X86::COND_NE:
5117           NewCC = GetOppositeBranchCondition(NewCC);
5118           break;
5119         }
5120     } else if (IsSwapped) {
5121       // If we have SUB(r1, r2) and CMP(r2, r1), the condition code needs
5122       // to be changed from r2 > r1 to r1 < r2, from r2 < r1 to r1 > r2, etc.
5123       // We swap the condition code and synthesize the new opcode.
5124       NewCC = getSwappedCondition(OldCC);
5125       if (NewCC == X86::COND_INVALID) return false;
5126     }
5127
5128     if ((ShouldUpdateCC || IsSwapped) && NewCC != OldCC) {
5129       // Synthesize the new opcode.
5130       bool HasMemoryOperand = Instr.hasOneMemOperand();
5131       unsigned NewOpc;
5132       if (Instr.isBranch())
5133         NewOpc = GetCondBranchFromCond(NewCC);
5134       else if(OpcIsSET)
5135         NewOpc = getSETFromCond(NewCC, HasMemoryOperand);
5136       else {
5137         unsigned DstReg = Instr.getOperand(0).getReg();
5138         NewOpc = getCMovFromCond(NewCC, MRI->getRegClass(DstReg)->getSize(),
5139                                  HasMemoryOperand);
5140       }
5141
5142       // Push the MachineInstr to OpsToUpdate.
5143       // If it is safe to remove CmpInstr, the condition code of these
5144       // instructions will be modified.
5145       OpsToUpdate.push_back(std::make_pair(&*I, NewOpc));
5146     }
5147     if (ModifyEFLAGS || Instr.killsRegister(X86::EFLAGS, TRI)) {
5148       // It is safe to remove CmpInstr if EFLAGS is updated again or killed.
5149       IsSafe = true;
5150       break;
5151     }
5152   }
5153
5154   // If EFLAGS is not killed nor re-defined, we should check whether it is
5155   // live-out. If it is live-out, do not optimize.
5156   if ((IsCmpZero || IsSwapped) && !IsSafe) {
5157     MachineBasicBlock *MBB = CmpInstr->getParent();
5158     for (MachineBasicBlock::succ_iterator SI = MBB->succ_begin(),
5159              SE = MBB->succ_end(); SI != SE; ++SI)
5160       if ((*SI)->isLiveIn(X86::EFLAGS))
5161         return false;
5162   }
5163
5164   // The instruction to be updated is either Sub or MI.
5165   Sub = IsCmpZero ? MI : Sub;
5166   // Move Movr0Inst to the appropriate place before Sub.
5167   if (Movr0Inst) {
5168     // Look backwards until we find a def that doesn't use the current EFLAGS.
5169     Def = Sub;
5170     MachineBasicBlock::reverse_iterator
5171       InsertI = MachineBasicBlock::reverse_iterator(++Def),
5172                 InsertE = Sub->getParent()->rend();
5173     for (; InsertI != InsertE; ++InsertI) {
5174       MachineInstr *Instr = &*InsertI;
5175       if (!Instr->readsRegister(X86::EFLAGS, TRI) &&
5176           Instr->modifiesRegister(X86::EFLAGS, TRI)) {
5177         Sub->getParent()->remove(Movr0Inst);
5178         Instr->getParent()->insert(MachineBasicBlock::iterator(Instr),
5179                                    Movr0Inst);
5180         break;
5181       }
5182     }
5183     if (InsertI == InsertE)
5184       return false;
5185   }
5186
5187   // Make sure Sub instruction defines EFLAGS and mark the def live.
5188   unsigned i = 0, e = Sub->getNumOperands();
5189   for (; i != e; ++i) {
5190     MachineOperand &MO = Sub->getOperand(i);
5191     if (MO.isReg() && MO.isDef() && MO.getReg() == X86::EFLAGS) {
5192       MO.setIsDead(false);
5193       break;
5194     }
5195   }
5196   assert(i != e && "Unable to locate a def EFLAGS operand");
5197
5198   CmpInstr->eraseFromParent();
5199
5200   // Modify the condition code of instructions in OpsToUpdate.
5201   for (unsigned i = 0, e = OpsToUpdate.size(); i < e; i++)
5202     OpsToUpdate[i].first->setDesc(get(OpsToUpdate[i].second));
5203   return true;
5204 }
5205
5206 /// Try to remove the load by folding it to a register
5207 /// operand at the use. We fold the load instructions if load defines a virtual
5208 /// register, the virtual register is used once in the same BB, and the
5209 /// instructions in-between do not load or store, and have no side effects.
5210 MachineInstr *X86InstrInfo::optimizeLoadInstr(MachineInstr *MI,
5211                                               const MachineRegisterInfo *MRI,
5212                                               unsigned &FoldAsLoadDefReg,
5213                                               MachineInstr *&DefMI) const {
5214   if (FoldAsLoadDefReg == 0)
5215     return nullptr;
5216   // To be conservative, if there exists another load, clear the load candidate.
5217   if (MI->mayLoad()) {
5218     FoldAsLoadDefReg = 0;
5219     return nullptr;
5220   }
5221
5222   // Check whether we can move DefMI here.
5223   DefMI = MRI->getVRegDef(FoldAsLoadDefReg);
5224   assert(DefMI);
5225   bool SawStore = false;
5226   if (!DefMI->isSafeToMove(nullptr, SawStore))
5227     return nullptr;
5228
5229   // Collect information about virtual register operands of MI.
5230   unsigned SrcOperandId = 0;
5231   bool FoundSrcOperand = false;
5232   for (unsigned i = 0, e = MI->getDesc().getNumOperands(); i != e; ++i) {
5233     MachineOperand &MO = MI->getOperand(i);
5234     if (!MO.isReg())
5235       continue;
5236     unsigned Reg = MO.getReg();
5237     if (Reg != FoldAsLoadDefReg)
5238       continue;
5239     // Do not fold if we have a subreg use or a def or multiple uses.
5240     if (MO.getSubReg() || MO.isDef() || FoundSrcOperand)
5241       return nullptr;
5242
5243     SrcOperandId = i;
5244     FoundSrcOperand = true;
5245   }
5246   if (!FoundSrcOperand)
5247     return nullptr;
5248
5249   // Check whether we can fold the def into SrcOperandId.
5250   MachineInstr *FoldMI = foldMemoryOperand(MI, SrcOperandId, DefMI);
5251   if (FoldMI) {
5252     FoldAsLoadDefReg = 0;
5253     return FoldMI;
5254   }
5255
5256   return nullptr;
5257 }
5258
5259 /// Expand a single-def pseudo instruction to a two-addr
5260 /// instruction with two undef reads of the register being defined.
5261 /// This is used for mapping:
5262 ///   %xmm4 = V_SET0
5263 /// to:
5264 ///   %xmm4 = PXORrr %xmm4<undef>, %xmm4<undef>
5265 ///
5266 static bool Expand2AddrUndef(MachineInstrBuilder &MIB,
5267                              const MCInstrDesc &Desc) {
5268   assert(Desc.getNumOperands() == 3 && "Expected two-addr instruction.");
5269   unsigned Reg = MIB->getOperand(0).getReg();
5270   MIB->setDesc(Desc);
5271
5272   // MachineInstr::addOperand() will insert explicit operands before any
5273   // implicit operands.
5274   MIB.addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
5275   // But we don't trust that.
5276   assert(MIB->getOperand(1).getReg() == Reg &&
5277          MIB->getOperand(2).getReg() == Reg && "Misplaced operand");
5278   return true;
5279 }
5280
5281 static bool expandMOV32r1(MachineInstrBuilder &MIB, const TargetInstrInfo &TII,
5282                           bool MinusOne) {
5283   MachineBasicBlock &MBB = *MIB->getParent();
5284   DebugLoc DL = MIB->getDebugLoc();
5285   unsigned Reg = MIB->getOperand(0).getReg();
5286
5287   // Insert the XOR.
5288   BuildMI(MBB, MIB.getInstr(), DL, TII.get(X86::XOR32rr), Reg)
5289       .addReg(Reg, RegState::Undef)
5290       .addReg(Reg, RegState::Undef);
5291
5292   // Turn the pseudo into an INC or DEC.
5293   MIB->setDesc(TII.get(MinusOne ? X86::DEC32r : X86::INC32r));
5294   MIB.addReg(Reg);
5295
5296   return true;
5297 }
5298
5299 // LoadStackGuard has so far only been implemented for 64-bit MachO. Different
5300 // code sequence is needed for other targets.
5301 static void expandLoadStackGuard(MachineInstrBuilder &MIB,
5302                                  const TargetInstrInfo &TII) {
5303   MachineBasicBlock &MBB = *MIB->getParent();
5304   DebugLoc DL = MIB->getDebugLoc();
5305   unsigned Reg = MIB->getOperand(0).getReg();
5306   const GlobalValue *GV =
5307       cast<GlobalValue>((*MIB->memoperands_begin())->getValue());
5308   unsigned Flag = MachineMemOperand::MOLoad | MachineMemOperand::MOInvariant;
5309   MachineMemOperand *MMO = MBB.getParent()->getMachineMemOperand(
5310       MachinePointerInfo::getGOT(*MBB.getParent()), Flag, 8, 8);
5311   MachineBasicBlock::iterator I = MIB.getInstr();
5312
5313   BuildMI(MBB, I, DL, TII.get(X86::MOV64rm), Reg).addReg(X86::RIP).addImm(1)
5314       .addReg(0).addGlobalAddress(GV, 0, X86II::MO_GOTPCREL).addReg(0)
5315       .addMemOperand(MMO);
5316   MIB->setDebugLoc(DL);
5317   MIB->setDesc(TII.get(X86::MOV64rm));
5318   MIB.addReg(Reg, RegState::Kill).addImm(1).addReg(0).addImm(0).addReg(0);
5319 }
5320
5321 bool X86InstrInfo::expandPostRAPseudo(MachineBasicBlock::iterator MI) const {
5322   bool HasAVX = Subtarget.hasAVX();
5323   MachineInstrBuilder MIB(*MI->getParent()->getParent(), MI);
5324   switch (MI->getOpcode()) {
5325   case X86::MOV32r0:
5326     return Expand2AddrUndef(MIB, get(X86::XOR32rr));
5327   case X86::MOV32r1:
5328     return expandMOV32r1(MIB, *this, /*MinusOne=*/ false);
5329   case X86::MOV32r_1:
5330     return expandMOV32r1(MIB, *this, /*MinusOne=*/ true);
5331   case X86::SETB_C8r:
5332     return Expand2AddrUndef(MIB, get(X86::SBB8rr));
5333   case X86::SETB_C16r:
5334     return Expand2AddrUndef(MIB, get(X86::SBB16rr));
5335   case X86::SETB_C32r:
5336     return Expand2AddrUndef(MIB, get(X86::SBB32rr));
5337   case X86::SETB_C64r:
5338     return Expand2AddrUndef(MIB, get(X86::SBB64rr));
5339   case X86::V_SET0:
5340   case X86::FsFLD0SS:
5341   case X86::FsFLD0SD:
5342     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VXORPSrr : X86::XORPSrr));
5343   case X86::AVX_SET0:
5344     assert(HasAVX && "AVX not supported");
5345     return Expand2AddrUndef(MIB, get(X86::VXORPSYrr));
5346   case X86::AVX512_512_SET0:
5347     return Expand2AddrUndef(MIB, get(X86::VPXORDZrr));
5348   case X86::V_SETALLONES:
5349     return Expand2AddrUndef(MIB, get(HasAVX ? X86::VPCMPEQDrr : X86::PCMPEQDrr));
5350   case X86::AVX2_SETALLONES:
5351     return Expand2AddrUndef(MIB, get(X86::VPCMPEQDYrr));
5352   case X86::TEST8ri_NOREX:
5353     MI->setDesc(get(X86::TEST8ri));
5354     return true;
5355   case X86::KSET0B:
5356   case X86::KSET0W: return Expand2AddrUndef(MIB, get(X86::KXORWrr));
5357   case X86::KSET0D: return Expand2AddrUndef(MIB, get(X86::KXORDrr));
5358   case X86::KSET0Q: return Expand2AddrUndef(MIB, get(X86::KXORQrr));
5359   case X86::KSET1B:
5360   case X86::KSET1W: return Expand2AddrUndef(MIB, get(X86::KXNORWrr));
5361   case X86::KSET1D: return Expand2AddrUndef(MIB, get(X86::KXNORDrr));
5362   case X86::KSET1Q: return Expand2AddrUndef(MIB, get(X86::KXNORQrr));
5363   case TargetOpcode::LOAD_STACK_GUARD:
5364     expandLoadStackGuard(MIB, *this);
5365     return true;
5366   }
5367   return false;
5368 }
5369
5370 static void addOperands(MachineInstrBuilder &MIB, ArrayRef<MachineOperand> MOs,
5371                         int PtrOffset = 0) {
5372   unsigned NumAddrOps = MOs.size();
5373
5374   if (NumAddrOps < 4) {
5375     // FrameIndex only - add an immediate offset (whether its zero or not).
5376     for (unsigned i = 0; i != NumAddrOps; ++i)
5377       MIB.addOperand(MOs[i]);
5378     addOffset(MIB, PtrOffset);
5379   } else {
5380     // General Memory Addressing - we need to add any offset to an existing
5381     // offset.
5382     assert(MOs.size() == 5 && "Unexpected memory operand list length");
5383     for (unsigned i = 0; i != NumAddrOps; ++i) {
5384       const MachineOperand &MO = MOs[i];
5385       if (i == 3 && PtrOffset != 0) {
5386         MIB.addDisp(MO, PtrOffset);
5387       } else {
5388         MIB.addOperand(MO);
5389       }
5390     }
5391   }
5392 }
5393
5394 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
5395                                      ArrayRef<MachineOperand> MOs,
5396                                      MachineBasicBlock::iterator InsertPt,
5397                                      MachineInstr *MI,
5398                                      const TargetInstrInfo &TII) {
5399   // Create the base instruction with the memory operand as the first part.
5400   // Omit the implicit operands, something BuildMI can't do.
5401   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
5402                                               MI->getDebugLoc(), true);
5403   MachineInstrBuilder MIB(MF, NewMI);
5404   addOperands(MIB, MOs);
5405
5406   // Loop over the rest of the ri operands, converting them over.
5407   unsigned NumOps = MI->getDesc().getNumOperands()-2;
5408   for (unsigned i = 0; i != NumOps; ++i) {
5409     MachineOperand &MO = MI->getOperand(i+2);
5410     MIB.addOperand(MO);
5411   }
5412   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
5413     MachineOperand &MO = MI->getOperand(i);
5414     MIB.addOperand(MO);
5415   }
5416
5417   MachineBasicBlock *MBB = InsertPt->getParent();
5418   MBB->insert(InsertPt, NewMI);
5419
5420   return MIB;
5421 }
5422
5423 static MachineInstr *FuseInst(MachineFunction &MF, unsigned Opcode,
5424                               unsigned OpNo, ArrayRef<MachineOperand> MOs,
5425                               MachineBasicBlock::iterator InsertPt,
5426                               MachineInstr *MI, const TargetInstrInfo &TII,
5427                               int PtrOffset = 0) {
5428   // Omit the implicit operands, something BuildMI can't do.
5429   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
5430                                               MI->getDebugLoc(), true);
5431   MachineInstrBuilder MIB(MF, NewMI);
5432
5433   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
5434     MachineOperand &MO = MI->getOperand(i);
5435     if (i == OpNo) {
5436       assert(MO.isReg() && "Expected to fold into reg operand!");
5437       addOperands(MIB, MOs, PtrOffset);
5438     } else {
5439       MIB.addOperand(MO);
5440     }
5441   }
5442
5443   MachineBasicBlock *MBB = InsertPt->getParent();
5444   MBB->insert(InsertPt, NewMI);
5445
5446   return MIB;
5447 }
5448
5449 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
5450                                 ArrayRef<MachineOperand> MOs,
5451                                 MachineBasicBlock::iterator InsertPt,
5452                                 MachineInstr *MI) {
5453   MachineInstrBuilder MIB = BuildMI(*InsertPt->getParent(), InsertPt,
5454                                     MI->getDebugLoc(), TII.get(Opcode));
5455   addOperands(MIB, MOs);
5456   return MIB.addImm(0);
5457 }
5458
5459 MachineInstr *X86InstrInfo::foldMemoryOperandCustom(
5460     MachineFunction &MF, MachineInstr *MI, unsigned OpNum,
5461     ArrayRef<MachineOperand> MOs, MachineBasicBlock::iterator InsertPt,
5462     unsigned Size, unsigned Align) const {
5463   switch (MI->getOpcode()) {
5464   case X86::INSERTPSrr:
5465   case X86::VINSERTPSrr:
5466     // Attempt to convert the load of inserted vector into a fold load
5467     // of a single float.
5468     if (OpNum == 2) {
5469       unsigned Imm = MI->getOperand(MI->getNumOperands() - 1).getImm();
5470       unsigned ZMask = Imm & 15;
5471       unsigned DstIdx = (Imm >> 4) & 3;
5472       unsigned SrcIdx = (Imm >> 6) & 3;
5473
5474       unsigned RCSize = getRegClass(MI->getDesc(), OpNum, &RI, MF)->getSize();
5475       if (Size <= RCSize && 4 <= Align) {
5476         int PtrOffset = SrcIdx * 4;
5477         unsigned NewImm = (DstIdx << 4) | ZMask;
5478         unsigned NewOpCode =
5479             (MI->getOpcode() == X86::VINSERTPSrr ? X86::VINSERTPSrm
5480                                                  : X86::INSERTPSrm);
5481         MachineInstr *NewMI =
5482             FuseInst(MF, NewOpCode, OpNum, MOs, InsertPt, MI, *this, PtrOffset);
5483         NewMI->getOperand(NewMI->getNumOperands() - 1).setImm(NewImm);
5484         return NewMI;
5485       }
5486     }
5487     break;
5488   };
5489
5490   return nullptr;
5491 }
5492
5493 MachineInstr *X86InstrInfo::foldMemoryOperandImpl(
5494     MachineFunction &MF, MachineInstr *MI, unsigned OpNum,
5495     ArrayRef<MachineOperand> MOs, MachineBasicBlock::iterator InsertPt,
5496     unsigned Size, unsigned Align, bool AllowCommute) const {
5497   const DenseMap<unsigned,
5498                  std::pair<unsigned,unsigned> > *OpcodeTablePtr = nullptr;
5499   bool isCallRegIndirect = Subtarget.callRegIndirect();
5500   bool isTwoAddrFold = false;
5501
5502   // For CPUs that favor the register form of a call or push,
5503   // do not fold loads into calls or pushes, unless optimizing for size
5504   // aggressively.
5505   if (isCallRegIndirect && !MF.getFunction()->optForMinSize() &&
5506       (MI->getOpcode() == X86::CALL32r || MI->getOpcode() == X86::CALL64r ||
5507        MI->getOpcode() == X86::PUSH16r || MI->getOpcode() == X86::PUSH32r ||
5508        MI->getOpcode() == X86::PUSH64r))
5509     return nullptr;
5510
5511   unsigned NumOps = MI->getDesc().getNumOperands();
5512   bool isTwoAddr = NumOps > 1 &&
5513     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
5514
5515   // FIXME: AsmPrinter doesn't know how to handle
5516   // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
5517   if (MI->getOpcode() == X86::ADD32ri &&
5518       MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
5519     return nullptr;
5520
5521   MachineInstr *NewMI = nullptr;
5522
5523   // Attempt to fold any custom cases we have.
5524   if (MachineInstr *CustomMI =
5525           foldMemoryOperandCustom(MF, MI, OpNum, MOs, InsertPt, Size, Align))
5526     return CustomMI;
5527
5528   // Folding a memory location into the two-address part of a two-address
5529   // instruction is different than folding it other places.  It requires
5530   // replacing the *two* registers with the memory location.
5531   if (isTwoAddr && NumOps >= 2 && OpNum < 2 &&
5532       MI->getOperand(0).isReg() &&
5533       MI->getOperand(1).isReg() &&
5534       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) {
5535     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
5536     isTwoAddrFold = true;
5537   } else if (OpNum == 0) {
5538     if (MI->getOpcode() == X86::MOV32r0) {
5539       NewMI = MakeM0Inst(*this, X86::MOV32mi, MOs, InsertPt, MI);
5540       if (NewMI)
5541         return NewMI;
5542     }
5543
5544     OpcodeTablePtr = &RegOp2MemOpTable0;
5545   } else if (OpNum == 1) {
5546     OpcodeTablePtr = &RegOp2MemOpTable1;
5547   } else if (OpNum == 2) {
5548     OpcodeTablePtr = &RegOp2MemOpTable2;
5549   } else if (OpNum == 3) {
5550     OpcodeTablePtr = &RegOp2MemOpTable3;
5551   } else if (OpNum == 4) {
5552     OpcodeTablePtr = &RegOp2MemOpTable4;
5553   }
5554
5555   // If table selected...
5556   if (OpcodeTablePtr) {
5557     // Find the Opcode to fuse
5558     DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
5559       OpcodeTablePtr->find(MI->getOpcode());
5560     if (I != OpcodeTablePtr->end()) {
5561       unsigned Opcode = I->second.first;
5562       unsigned MinAlign = (I->second.second & TB_ALIGN_MASK) >> TB_ALIGN_SHIFT;
5563       if (Align < MinAlign)
5564         return nullptr;
5565       bool NarrowToMOV32rm = false;
5566       if (Size) {
5567         unsigned RCSize = getRegClass(MI->getDesc(), OpNum, &RI, MF)->getSize();
5568         if (Size < RCSize) {
5569           // Check if it's safe to fold the load. If the size of the object is
5570           // narrower than the load width, then it's not.
5571           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
5572             return nullptr;
5573           // If this is a 64-bit load, but the spill slot is 32, then we can do
5574           // a 32-bit load which is implicitly zero-extended. This likely is
5575           // due to live interval analysis remat'ing a load from stack slot.
5576           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
5577             return nullptr;
5578           Opcode = X86::MOV32rm;
5579           NarrowToMOV32rm = true;
5580         }
5581       }
5582
5583       if (isTwoAddrFold)
5584         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, InsertPt, MI, *this);
5585       else
5586         NewMI = FuseInst(MF, Opcode, OpNum, MOs, InsertPt, MI, *this);
5587
5588       if (NarrowToMOV32rm) {
5589         // If this is the special case where we use a MOV32rm to load a 32-bit
5590         // value and zero-extend the top bits. Change the destination register
5591         // to a 32-bit one.
5592         unsigned DstReg = NewMI->getOperand(0).getReg();
5593         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
5594           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg, X86::sub_32bit));
5595         else
5596           NewMI->getOperand(0).setSubReg(X86::sub_32bit);
5597       }
5598       return NewMI;
5599     }
5600   }
5601
5602   // If the instruction and target operand are commutable, commute the
5603   // instruction and try again.
5604   if (AllowCommute) {
5605     unsigned CommuteOpIdx1 = OpNum, CommuteOpIdx2 = CommuteAnyOperandIndex;
5606     if (findCommutedOpIndices(MI, CommuteOpIdx1, CommuteOpIdx2)) {
5607       bool HasDef = MI->getDesc().getNumDefs();
5608       unsigned Reg0 = HasDef ? MI->getOperand(0).getReg() : 0;
5609       unsigned Reg1 = MI->getOperand(CommuteOpIdx1).getReg();
5610       unsigned Reg2 = MI->getOperand(CommuteOpIdx2).getReg();
5611       bool Tied1 =
5612           0 == MI->getDesc().getOperandConstraint(CommuteOpIdx1, MCOI::TIED_TO);
5613       bool Tied2 =
5614           0 == MI->getDesc().getOperandConstraint(CommuteOpIdx2, MCOI::TIED_TO);
5615
5616       // If either of the commutable operands are tied to the destination
5617       // then we can not commute + fold.
5618       if ((HasDef && Reg0 == Reg1 && Tied1) ||
5619           (HasDef && Reg0 == Reg2 && Tied2))
5620         return nullptr;
5621
5622       MachineInstr *CommutedMI =
5623           commuteInstruction(MI, false, CommuteOpIdx1, CommuteOpIdx2);
5624       if (!CommutedMI) {
5625         // Unable to commute.
5626         return nullptr;
5627       }
5628       if (CommutedMI != MI) {
5629         // New instruction. We can't fold from this.
5630         CommutedMI->eraseFromParent();
5631         return nullptr;
5632       }
5633
5634       // Attempt to fold with the commuted version of the instruction.
5635       NewMI = foldMemoryOperandImpl(MF, MI, CommuteOpIdx2, MOs, InsertPt,
5636                                     Size, Align, /*AllowCommute=*/false);
5637       if (NewMI)
5638         return NewMI;
5639
5640       // Folding failed again - undo the commute before returning.
5641       MachineInstr *UncommutedMI =
5642           commuteInstruction(MI, false, CommuteOpIdx1, CommuteOpIdx2);
5643       if (!UncommutedMI) {
5644         // Unable to commute.
5645         return nullptr;
5646       }
5647       if (UncommutedMI != MI) {
5648         // New instruction. It doesn't need to be kept.
5649         UncommutedMI->eraseFromParent();
5650         return nullptr;
5651       }
5652
5653       // Return here to prevent duplicate fuse failure report.
5654       return nullptr;
5655     }
5656   }
5657
5658   // No fusion
5659   if (PrintFailedFusing && !MI->isCopy())
5660     dbgs() << "We failed to fuse operand " << OpNum << " in " << *MI;
5661   return nullptr;
5662 }
5663
5664 /// Return true for all instructions that only update
5665 /// the first 32 or 64-bits of the destination register and leave the rest
5666 /// unmodified. This can be used to avoid folding loads if the instructions
5667 /// only update part of the destination register, and the non-updated part is
5668 /// not needed. e.g. cvtss2sd, sqrtss. Unfolding the load from these
5669 /// instructions breaks the partial register dependency and it can improve
5670 /// performance. e.g.:
5671 ///
5672 ///   movss (%rdi), %xmm0
5673 ///   cvtss2sd %xmm0, %xmm0
5674 ///
5675 /// Instead of
5676 ///   cvtss2sd (%rdi), %xmm0
5677 ///
5678 /// FIXME: This should be turned into a TSFlags.
5679 ///
5680 static bool hasPartialRegUpdate(unsigned Opcode) {
5681   switch (Opcode) {
5682   case X86::CVTSI2SSrr:
5683   case X86::CVTSI2SSrm:
5684   case X86::CVTSI2SS64rr:
5685   case X86::CVTSI2SS64rm:
5686   case X86::CVTSI2SDrr:
5687   case X86::CVTSI2SDrm:
5688   case X86::CVTSI2SD64rr:
5689   case X86::CVTSI2SD64rm:
5690   case X86::CVTSD2SSrr:
5691   case X86::CVTSD2SSrm:
5692   case X86::Int_CVTSD2SSrr:
5693   case X86::Int_CVTSD2SSrm:
5694   case X86::CVTSS2SDrr:
5695   case X86::CVTSS2SDrm:
5696   case X86::Int_CVTSS2SDrr:
5697   case X86::Int_CVTSS2SDrm:
5698   case X86::RCPSSr:
5699   case X86::RCPSSm:
5700   case X86::RCPSSr_Int:
5701   case X86::RCPSSm_Int:
5702   case X86::ROUNDSDr:
5703   case X86::ROUNDSDm:
5704   case X86::ROUNDSDr_Int:
5705   case X86::ROUNDSSr:
5706   case X86::ROUNDSSm:
5707   case X86::ROUNDSSr_Int:
5708   case X86::RSQRTSSr:
5709   case X86::RSQRTSSm:
5710   case X86::RSQRTSSr_Int:
5711   case X86::RSQRTSSm_Int:
5712   case X86::SQRTSSr:
5713   case X86::SQRTSSm:
5714   case X86::SQRTSSr_Int:
5715   case X86::SQRTSSm_Int:
5716   case X86::SQRTSDr:
5717   case X86::SQRTSDm:
5718   case X86::SQRTSDr_Int:
5719   case X86::SQRTSDm_Int:
5720     return true;
5721   }
5722
5723   return false;
5724 }
5725
5726 /// Inform the ExeDepsFix pass how many idle
5727 /// instructions we would like before a partial register update.
5728 unsigned X86InstrInfo::
5729 getPartialRegUpdateClearance(const MachineInstr *MI, unsigned OpNum,
5730                              const TargetRegisterInfo *TRI) const {
5731   if (OpNum != 0 || !hasPartialRegUpdate(MI->getOpcode()))
5732     return 0;
5733
5734   // If MI is marked as reading Reg, the partial register update is wanted.
5735   const MachineOperand &MO = MI->getOperand(0);
5736   unsigned Reg = MO.getReg();
5737   if (TargetRegisterInfo::isVirtualRegister(Reg)) {
5738     if (MO.readsReg() || MI->readsVirtualRegister(Reg))
5739       return 0;
5740   } else {
5741     if (MI->readsRegister(Reg, TRI))
5742       return 0;
5743   }
5744
5745   // If any of the preceding 16 instructions are reading Reg, insert a
5746   // dependency breaking instruction.  The magic number is based on a few
5747   // Nehalem experiments.
5748   return 16;
5749 }
5750
5751 // Return true for any instruction the copies the high bits of the first source
5752 // operand into the unused high bits of the destination operand.
5753 static bool hasUndefRegUpdate(unsigned Opcode) {
5754   switch (Opcode) {
5755   case X86::VCVTSI2SSrr:
5756   case X86::VCVTSI2SSrm:
5757   case X86::Int_VCVTSI2SSrr:
5758   case X86::Int_VCVTSI2SSrm:
5759   case X86::VCVTSI2SS64rr:
5760   case X86::VCVTSI2SS64rm:
5761   case X86::Int_VCVTSI2SS64rr:
5762   case X86::Int_VCVTSI2SS64rm:
5763   case X86::VCVTSI2SDrr:
5764   case X86::VCVTSI2SDrm:
5765   case X86::Int_VCVTSI2SDrr:
5766   case X86::Int_VCVTSI2SDrm:
5767   case X86::VCVTSI2SD64rr:
5768   case X86::VCVTSI2SD64rm:
5769   case X86::Int_VCVTSI2SD64rr:
5770   case X86::Int_VCVTSI2SD64rm:
5771   case X86::VCVTSD2SSrr:
5772   case X86::VCVTSD2SSrm:
5773   case X86::Int_VCVTSD2SSrr:
5774   case X86::Int_VCVTSD2SSrm:
5775   case X86::VCVTSS2SDrr:
5776   case X86::VCVTSS2SDrm:
5777   case X86::Int_VCVTSS2SDrr:
5778   case X86::Int_VCVTSS2SDrm:
5779   case X86::VRCPSSr:
5780   case X86::VRCPSSm:
5781   case X86::VRCPSSm_Int:
5782   case X86::VROUNDSDr:
5783   case X86::VROUNDSDm:
5784   case X86::VROUNDSDr_Int:
5785   case X86::VROUNDSSr:
5786   case X86::VROUNDSSm:
5787   case X86::VROUNDSSr_Int:
5788   case X86::VRSQRTSSr:
5789   case X86::VRSQRTSSm:
5790   case X86::VRSQRTSSm_Int:
5791   case X86::VSQRTSSr:
5792   case X86::VSQRTSSm:
5793   case X86::VSQRTSSm_Int:
5794   case X86::VSQRTSDr:
5795   case X86::VSQRTSDm:
5796   case X86::VSQRTSDm_Int:
5797     // AVX-512
5798   case X86::VCVTSD2SSZrr:
5799   case X86::VCVTSD2SSZrm:
5800   case X86::VCVTSS2SDZrr:
5801   case X86::VCVTSS2SDZrm:
5802     return true;
5803   }
5804
5805   return false;
5806 }
5807
5808 /// Inform the ExeDepsFix pass how many idle instructions we would like before
5809 /// certain undef register reads.
5810 ///
5811 /// This catches the VCVTSI2SD family of instructions:
5812 ///
5813 /// vcvtsi2sdq %rax, %xmm0<undef>, %xmm14
5814 ///
5815 /// We should to be careful *not* to catch VXOR idioms which are presumably
5816 /// handled specially in the pipeline:
5817 ///
5818 /// vxorps %xmm1<undef>, %xmm1<undef>, %xmm1
5819 ///
5820 /// Like getPartialRegUpdateClearance, this makes a strong assumption that the
5821 /// high bits that are passed-through are not live.
5822 unsigned X86InstrInfo::
5823 getUndefRegClearance(const MachineInstr *MI, unsigned &OpNum,
5824                      const TargetRegisterInfo *TRI) const {
5825   if (!hasUndefRegUpdate(MI->getOpcode()))
5826     return 0;
5827
5828   // Set the OpNum parameter to the first source operand.
5829   OpNum = 1;
5830
5831   const MachineOperand &MO = MI->getOperand(OpNum);
5832   if (MO.isUndef() && TargetRegisterInfo::isPhysicalRegister(MO.getReg())) {
5833     // Use the same magic number as getPartialRegUpdateClearance.
5834     return 16;
5835   }
5836   return 0;
5837 }
5838
5839 void X86InstrInfo::
5840 breakPartialRegDependency(MachineBasicBlock::iterator MI, unsigned OpNum,
5841                           const TargetRegisterInfo *TRI) const {
5842   unsigned Reg = MI->getOperand(OpNum).getReg();
5843   // If MI kills this register, the false dependence is already broken.
5844   if (MI->killsRegister(Reg, TRI))
5845     return;
5846   if (X86::VR128RegClass.contains(Reg)) {
5847     // These instructions are all floating point domain, so xorps is the best
5848     // choice.
5849     bool HasAVX = Subtarget.hasAVX();
5850     unsigned Opc = HasAVX ? X86::VXORPSrr : X86::XORPSrr;
5851     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(Opc), Reg)
5852       .addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
5853   } else if (X86::VR256RegClass.contains(Reg)) {
5854     // Use vxorps to clear the full ymm register.
5855     // It wants to read and write the xmm sub-register.
5856     unsigned XReg = TRI->getSubReg(Reg, X86::sub_xmm);
5857     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(X86::VXORPSrr), XReg)
5858       .addReg(XReg, RegState::Undef).addReg(XReg, RegState::Undef)
5859       .addReg(Reg, RegState::ImplicitDefine);
5860   } else
5861     return;
5862   MI->addRegisterKilled(Reg, TRI, true);
5863 }
5864
5865 MachineInstr *X86InstrInfo::foldMemoryOperandImpl(
5866     MachineFunction &MF, MachineInstr *MI, ArrayRef<unsigned> Ops,
5867     MachineBasicBlock::iterator InsertPt, int FrameIndex) const {
5868   // Check switch flag
5869   if (NoFusing) return nullptr;
5870
5871   // Unless optimizing for size, don't fold to avoid partial
5872   // register update stalls
5873   if (!MF.getFunction()->optForSize() && hasPartialRegUpdate(MI->getOpcode()))
5874     return nullptr;
5875
5876   const MachineFrameInfo *MFI = MF.getFrameInfo();
5877   unsigned Size = MFI->getObjectSize(FrameIndex);
5878   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
5879   // If the function stack isn't realigned we don't want to fold instructions
5880   // that need increased alignment.
5881   if (!RI.needsStackRealignment(MF))
5882     Alignment =
5883         std::min(Alignment, Subtarget.getFrameLowering()->getStackAlignment());
5884   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
5885     unsigned NewOpc = 0;
5886     unsigned RCSize = 0;
5887     switch (MI->getOpcode()) {
5888     default: return nullptr;
5889     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
5890     case X86::TEST16rr: NewOpc = X86::CMP16ri8; RCSize = 2; break;
5891     case X86::TEST32rr: NewOpc = X86::CMP32ri8; RCSize = 4; break;
5892     case X86::TEST64rr: NewOpc = X86::CMP64ri8; RCSize = 8; break;
5893     }
5894     // Check if it's safe to fold the load. If the size of the object is
5895     // narrower than the load width, then it's not.
5896     if (Size < RCSize)
5897       return nullptr;
5898     // Change to CMPXXri r, 0 first.
5899     MI->setDesc(get(NewOpc));
5900     MI->getOperand(1).ChangeToImmediate(0);
5901   } else if (Ops.size() != 1)
5902     return nullptr;
5903
5904   return foldMemoryOperandImpl(MF, MI, Ops[0],
5905                                MachineOperand::CreateFI(FrameIndex), InsertPt,
5906                                Size, Alignment, /*AllowCommute=*/true);
5907 }
5908
5909 /// Check if \p LoadMI is a partial register load that we can't fold into \p MI
5910 /// because the latter uses contents that wouldn't be defined in the folded
5911 /// version.  For instance, this transformation isn't legal:
5912 ///   movss (%rdi), %xmm0
5913 ///   addps %xmm0, %xmm0
5914 /// ->
5915 ///   addps (%rdi), %xmm0
5916 ///
5917 /// But this one is:
5918 ///   movss (%rdi), %xmm0
5919 ///   addss %xmm0, %xmm0
5920 /// ->
5921 ///   addss (%rdi), %xmm0
5922 ///
5923 static bool isNonFoldablePartialRegisterLoad(const MachineInstr &LoadMI,
5924                                              const MachineInstr &UserMI,
5925                                              const MachineFunction &MF) {
5926   unsigned Opc = LoadMI.getOpcode();
5927   unsigned UserOpc = UserMI.getOpcode();
5928   unsigned RegSize =
5929       MF.getRegInfo().getRegClass(LoadMI.getOperand(0).getReg())->getSize();
5930
5931   if ((Opc == X86::MOVSSrm || Opc == X86::VMOVSSrm) && RegSize > 4) {
5932     // These instructions only load 32 bits, we can't fold them if the
5933     // destination register is wider than 32 bits (4 bytes), and its user
5934     // instruction isn't scalar (SS).
5935     switch (UserOpc) {
5936     case X86::ADDSSrr_Int: case X86::VADDSSrr_Int:
5937     case X86::DIVSSrr_Int: case X86::VDIVSSrr_Int:
5938     case X86::MULSSrr_Int: case X86::VMULSSrr_Int:
5939     case X86::SUBSSrr_Int: case X86::VSUBSSrr_Int:
5940     case X86::VFMADDSSr132r_Int: case X86::VFNMADDSSr132r_Int:
5941     case X86::VFMADDSSr213r_Int: case X86::VFNMADDSSr213r_Int:
5942     case X86::VFMADDSSr231r_Int: case X86::VFNMADDSSr231r_Int:
5943     case X86::VFMSUBSSr132r_Int: case X86::VFNMSUBSSr132r_Int:
5944     case X86::VFMSUBSSr213r_Int: case X86::VFNMSUBSSr213r_Int:
5945     case X86::VFMSUBSSr231r_Int: case X86::VFNMSUBSSr231r_Int:
5946       return false;
5947     default:
5948       return true;
5949     }
5950   }
5951
5952   if ((Opc == X86::MOVSDrm || Opc == X86::VMOVSDrm) && RegSize > 8) {
5953     // These instructions only load 64 bits, we can't fold them if the
5954     // destination register is wider than 64 bits (8 bytes), and its user
5955     // instruction isn't scalar (SD).
5956     switch (UserOpc) {
5957     case X86::ADDSDrr_Int: case X86::VADDSDrr_Int:
5958     case X86::DIVSDrr_Int: case X86::VDIVSDrr_Int:
5959     case X86::MULSDrr_Int: case X86::VMULSDrr_Int:
5960     case X86::SUBSDrr_Int: case X86::VSUBSDrr_Int:
5961     case X86::VFMADDSDr132r_Int: case X86::VFNMADDSDr132r_Int:
5962     case X86::VFMADDSDr213r_Int: case X86::VFNMADDSDr213r_Int:
5963     case X86::VFMADDSDr231r_Int: case X86::VFNMADDSDr231r_Int:
5964     case X86::VFMSUBSDr132r_Int: case X86::VFNMSUBSDr132r_Int:
5965     case X86::VFMSUBSDr213r_Int: case X86::VFNMSUBSDr213r_Int:
5966     case X86::VFMSUBSDr231r_Int: case X86::VFNMSUBSDr231r_Int:
5967       return false;
5968     default:
5969       return true;
5970     }
5971   }
5972
5973   return false;
5974 }
5975
5976 MachineInstr *X86InstrInfo::foldMemoryOperandImpl(
5977     MachineFunction &MF, MachineInstr *MI, ArrayRef<unsigned> Ops,
5978     MachineBasicBlock::iterator InsertPt, MachineInstr *LoadMI) const {
5979   // If loading from a FrameIndex, fold directly from the FrameIndex.
5980   unsigned NumOps = LoadMI->getDesc().getNumOperands();
5981   int FrameIndex;
5982   if (isLoadFromStackSlot(LoadMI, FrameIndex)) {
5983     if (isNonFoldablePartialRegisterLoad(*LoadMI, *MI, MF))
5984       return nullptr;
5985     return foldMemoryOperandImpl(MF, MI, Ops, InsertPt, FrameIndex);
5986   }
5987
5988   // Check switch flag
5989   if (NoFusing) return nullptr;
5990
5991   // Avoid partial register update stalls unless optimizing for size.
5992   if (!MF.getFunction()->optForSize() && hasPartialRegUpdate(MI->getOpcode()))
5993     return nullptr;
5994
5995   // Determine the alignment of the load.
5996   unsigned Alignment = 0;
5997   if (LoadMI->hasOneMemOperand())
5998     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
5999   else
6000     switch (LoadMI->getOpcode()) {
6001     case X86::AVX2_SETALLONES:
6002     case X86::AVX_SET0:
6003       Alignment = 32;
6004       break;
6005     case X86::V_SET0:
6006     case X86::V_SETALLONES:
6007       Alignment = 16;
6008       break;
6009     case X86::FsFLD0SD:
6010       Alignment = 8;
6011       break;
6012     case X86::FsFLD0SS:
6013       Alignment = 4;
6014       break;
6015     default:
6016       return nullptr;
6017     }
6018   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
6019     unsigned NewOpc = 0;
6020     switch (MI->getOpcode()) {
6021     default: return nullptr;
6022     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
6023     case X86::TEST16rr: NewOpc = X86::CMP16ri8; break;
6024     case X86::TEST32rr: NewOpc = X86::CMP32ri8; break;
6025     case X86::TEST64rr: NewOpc = X86::CMP64ri8; break;
6026     }
6027     // Change to CMPXXri r, 0 first.
6028     MI->setDesc(get(NewOpc));
6029     MI->getOperand(1).ChangeToImmediate(0);
6030   } else if (Ops.size() != 1)
6031     return nullptr;
6032
6033   // Make sure the subregisters match.
6034   // Otherwise we risk changing the size of the load.
6035   if (LoadMI->getOperand(0).getSubReg() != MI->getOperand(Ops[0]).getSubReg())
6036     return nullptr;
6037
6038   SmallVector<MachineOperand,X86::AddrNumOperands> MOs;
6039   switch (LoadMI->getOpcode()) {
6040   case X86::V_SET0:
6041   case X86::V_SETALLONES:
6042   case X86::AVX2_SETALLONES:
6043   case X86::AVX_SET0:
6044   case X86::FsFLD0SD:
6045   case X86::FsFLD0SS: {
6046     // Folding a V_SET0 or V_SETALLONES as a load, to ease register pressure.
6047     // Create a constant-pool entry and operands to load from it.
6048
6049     // Medium and large mode can't fold loads this way.
6050     if (MF.getTarget().getCodeModel() != CodeModel::Small &&
6051         MF.getTarget().getCodeModel() != CodeModel::Kernel)
6052       return nullptr;
6053
6054     // x86-32 PIC requires a PIC base register for constant pools.
6055     unsigned PICBase = 0;
6056     if (MF.getTarget().getRelocationModel() == Reloc::PIC_) {
6057       if (Subtarget.is64Bit())
6058         PICBase = X86::RIP;
6059       else
6060         // FIXME: PICBase = getGlobalBaseReg(&MF);
6061         // This doesn't work for several reasons.
6062         // 1. GlobalBaseReg may have been spilled.
6063         // 2. It may not be live at MI.
6064         return nullptr;
6065     }
6066
6067     // Create a constant-pool entry.
6068     MachineConstantPool &MCP = *MF.getConstantPool();
6069     Type *Ty;
6070     unsigned Opc = LoadMI->getOpcode();
6071     if (Opc == X86::FsFLD0SS)
6072       Ty = Type::getFloatTy(MF.getFunction()->getContext());
6073     else if (Opc == X86::FsFLD0SD)
6074       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
6075     else if (Opc == X86::AVX2_SETALLONES || Opc == X86::AVX_SET0)
6076       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 8);
6077     else
6078       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
6079
6080     bool IsAllOnes = (Opc == X86::V_SETALLONES || Opc == X86::AVX2_SETALLONES);
6081     const Constant *C = IsAllOnes ? Constant::getAllOnesValue(Ty) :
6082                                     Constant::getNullValue(Ty);
6083     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
6084
6085     // Create operands to load from the constant pool entry.
6086     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
6087     MOs.push_back(MachineOperand::CreateImm(1));
6088     MOs.push_back(MachineOperand::CreateReg(0, false));
6089     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
6090     MOs.push_back(MachineOperand::CreateReg(0, false));
6091     break;
6092   }
6093   default: {
6094     if (isNonFoldablePartialRegisterLoad(*LoadMI, *MI, MF))
6095       return nullptr;
6096
6097     // Folding a normal load. Just copy the load's address operands.
6098     MOs.append(LoadMI->operands_begin() + NumOps - X86::AddrNumOperands,
6099                LoadMI->operands_begin() + NumOps);
6100     break;
6101   }
6102   }
6103   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, InsertPt,
6104                                /*Size=*/0, Alignment, /*AllowCommute=*/true);
6105 }
6106
6107 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
6108                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
6109                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
6110   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
6111     MemOp2RegOpTable.find(MI->getOpcode());
6112   if (I == MemOp2RegOpTable.end())
6113     return false;
6114   unsigned Opc = I->second.first;
6115   unsigned Index = I->second.second & TB_INDEX_MASK;
6116   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
6117   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
6118   if (UnfoldLoad && !FoldedLoad)
6119     return false;
6120   UnfoldLoad &= FoldedLoad;
6121   if (UnfoldStore && !FoldedStore)
6122     return false;
6123   UnfoldStore &= FoldedStore;
6124
6125   const MCInstrDesc &MCID = get(Opc);
6126   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
6127   // TODO: Check if 32-byte or greater accesses are slow too?
6128   if (!MI->hasOneMemOperand() &&
6129       RC == &X86::VR128RegClass &&
6130       Subtarget.isUnalignedMem16Slow())
6131     // Without memoperands, loadRegFromAddr and storeRegToStackSlot will
6132     // conservatively assume the address is unaligned. That's bad for
6133     // performance.
6134     return false;
6135   SmallVector<MachineOperand, X86::AddrNumOperands> AddrOps;
6136   SmallVector<MachineOperand,2> BeforeOps;
6137   SmallVector<MachineOperand,2> AfterOps;
6138   SmallVector<MachineOperand,4> ImpOps;
6139   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
6140     MachineOperand &Op = MI->getOperand(i);
6141     if (i >= Index && i < Index + X86::AddrNumOperands)
6142       AddrOps.push_back(Op);
6143     else if (Op.isReg() && Op.isImplicit())
6144       ImpOps.push_back(Op);
6145     else if (i < Index)
6146       BeforeOps.push_back(Op);
6147     else if (i > Index)
6148       AfterOps.push_back(Op);
6149   }
6150
6151   // Emit the load instruction.
6152   if (UnfoldLoad) {
6153     std::pair<MachineInstr::mmo_iterator,
6154               MachineInstr::mmo_iterator> MMOs =
6155       MF.extractLoadMemRefs(MI->memoperands_begin(),
6156                             MI->memoperands_end());
6157     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
6158     if (UnfoldStore) {
6159       // Address operands cannot be marked isKill.
6160       for (unsigned i = 1; i != 1 + X86::AddrNumOperands; ++i) {
6161         MachineOperand &MO = NewMIs[0]->getOperand(i);
6162         if (MO.isReg())
6163           MO.setIsKill(false);
6164       }
6165     }
6166   }
6167
6168   // Emit the data processing instruction.
6169   MachineInstr *DataMI = MF.CreateMachineInstr(MCID, MI->getDebugLoc(), true);
6170   MachineInstrBuilder MIB(MF, DataMI);
6171
6172   if (FoldedStore)
6173     MIB.addReg(Reg, RegState::Define);
6174   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
6175     MIB.addOperand(BeforeOps[i]);
6176   if (FoldedLoad)
6177     MIB.addReg(Reg);
6178   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
6179     MIB.addOperand(AfterOps[i]);
6180   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
6181     MachineOperand &MO = ImpOps[i];
6182     MIB.addReg(MO.getReg(),
6183                getDefRegState(MO.isDef()) |
6184                RegState::Implicit |
6185                getKillRegState(MO.isKill()) |
6186                getDeadRegState(MO.isDead()) |
6187                getUndefRegState(MO.isUndef()));
6188   }
6189   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
6190   switch (DataMI->getOpcode()) {
6191   default: break;
6192   case X86::CMP64ri32:
6193   case X86::CMP64ri8:
6194   case X86::CMP32ri:
6195   case X86::CMP32ri8:
6196   case X86::CMP16ri:
6197   case X86::CMP16ri8:
6198   case X86::CMP8ri: {
6199     MachineOperand &MO0 = DataMI->getOperand(0);
6200     MachineOperand &MO1 = DataMI->getOperand(1);
6201     if (MO1.getImm() == 0) {
6202       unsigned NewOpc;
6203       switch (DataMI->getOpcode()) {
6204       default: llvm_unreachable("Unreachable!");
6205       case X86::CMP64ri8:
6206       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
6207       case X86::CMP32ri8:
6208       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
6209       case X86::CMP16ri8:
6210       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
6211       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
6212       }
6213       DataMI->setDesc(get(NewOpc));
6214       MO1.ChangeToRegister(MO0.getReg(), false);
6215     }
6216   }
6217   }
6218   NewMIs.push_back(DataMI);
6219
6220   // Emit the store instruction.
6221   if (UnfoldStore) {
6222     const TargetRegisterClass *DstRC = getRegClass(MCID, 0, &RI, MF);
6223     std::pair<MachineInstr::mmo_iterator,
6224               MachineInstr::mmo_iterator> MMOs =
6225       MF.extractStoreMemRefs(MI->memoperands_begin(),
6226                              MI->memoperands_end());
6227     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
6228   }
6229
6230   return true;
6231 }
6232
6233 bool
6234 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
6235                                   SmallVectorImpl<SDNode*> &NewNodes) const {
6236   if (!N->isMachineOpcode())
6237     return false;
6238
6239   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
6240     MemOp2RegOpTable.find(N->getMachineOpcode());
6241   if (I == MemOp2RegOpTable.end())
6242     return false;
6243   unsigned Opc = I->second.first;
6244   unsigned Index = I->second.second & TB_INDEX_MASK;
6245   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
6246   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
6247   const MCInstrDesc &MCID = get(Opc);
6248   MachineFunction &MF = DAG.getMachineFunction();
6249   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
6250   unsigned NumDefs = MCID.NumDefs;
6251   std::vector<SDValue> AddrOps;
6252   std::vector<SDValue> BeforeOps;
6253   std::vector<SDValue> AfterOps;
6254   SDLoc dl(N);
6255   unsigned NumOps = N->getNumOperands();
6256   for (unsigned i = 0; i != NumOps-1; ++i) {
6257     SDValue Op = N->getOperand(i);
6258     if (i >= Index-NumDefs && i < Index-NumDefs + X86::AddrNumOperands)
6259       AddrOps.push_back(Op);
6260     else if (i < Index-NumDefs)
6261       BeforeOps.push_back(Op);
6262     else if (i > Index-NumDefs)
6263       AfterOps.push_back(Op);
6264   }
6265   SDValue Chain = N->getOperand(NumOps-1);
6266   AddrOps.push_back(Chain);
6267
6268   // Emit the load instruction.
6269   SDNode *Load = nullptr;
6270   if (FoldedLoad) {
6271     EVT VT = *RC->vt_begin();
6272     std::pair<MachineInstr::mmo_iterator,
6273               MachineInstr::mmo_iterator> MMOs =
6274       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
6275                             cast<MachineSDNode>(N)->memoperands_end());
6276     if (!(*MMOs.first) &&
6277         RC == &X86::VR128RegClass &&
6278         Subtarget.isUnalignedMem16Slow())
6279       // Do not introduce a slow unaligned load.
6280       return false;
6281     // FIXME: If a VR128 can have size 32, we should be checking if a 32-byte
6282     // memory access is slow above.
6283     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
6284     bool isAligned = (*MMOs.first) &&
6285                      (*MMOs.first)->getAlignment() >= Alignment;
6286     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, Subtarget), dl,
6287                               VT, MVT::Other, AddrOps);
6288     NewNodes.push_back(Load);
6289
6290     // Preserve memory reference information.
6291     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
6292   }
6293
6294   // Emit the data processing instruction.
6295   std::vector<EVT> VTs;
6296   const TargetRegisterClass *DstRC = nullptr;
6297   if (MCID.getNumDefs() > 0) {
6298     DstRC = getRegClass(MCID, 0, &RI, MF);
6299     VTs.push_back(*DstRC->vt_begin());
6300   }
6301   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
6302     EVT VT = N->getValueType(i);
6303     if (VT != MVT::Other && i >= (unsigned)MCID.getNumDefs())
6304       VTs.push_back(VT);
6305   }
6306   if (Load)
6307     BeforeOps.push_back(SDValue(Load, 0));
6308   BeforeOps.insert(BeforeOps.end(), AfterOps.begin(), AfterOps.end());
6309   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, BeforeOps);
6310   NewNodes.push_back(NewNode);
6311
6312   // Emit the store instruction.
6313   if (FoldedStore) {
6314     AddrOps.pop_back();
6315     AddrOps.push_back(SDValue(NewNode, 0));
6316     AddrOps.push_back(Chain);
6317     std::pair<MachineInstr::mmo_iterator,
6318               MachineInstr::mmo_iterator> MMOs =
6319       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
6320                              cast<MachineSDNode>(N)->memoperands_end());
6321     if (!(*MMOs.first) &&
6322         RC == &X86::VR128RegClass &&
6323         Subtarget.isUnalignedMem16Slow())
6324       // Do not introduce a slow unaligned store.
6325       return false;
6326     // FIXME: If a VR128 can have size 32, we should be checking if a 32-byte
6327     // memory access is slow above.
6328     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
6329     bool isAligned = (*MMOs.first) &&
6330                      (*MMOs.first)->getAlignment() >= Alignment;
6331     SDNode *Store =
6332         DAG.getMachineNode(getStoreRegOpcode(0, DstRC, isAligned, Subtarget),
6333                            dl, MVT::Other, AddrOps);
6334     NewNodes.push_back(Store);
6335
6336     // Preserve memory reference information.
6337     cast<MachineSDNode>(Store)->setMemRefs(MMOs.first, MMOs.second);
6338   }
6339
6340   return true;
6341 }
6342
6343 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
6344                                       bool UnfoldLoad, bool UnfoldStore,
6345                                       unsigned *LoadRegIndex) const {
6346   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
6347     MemOp2RegOpTable.find(Opc);
6348   if (I == MemOp2RegOpTable.end())
6349     return 0;
6350   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
6351   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
6352   if (UnfoldLoad && !FoldedLoad)
6353     return 0;
6354   if (UnfoldStore && !FoldedStore)
6355     return 0;
6356   if (LoadRegIndex)
6357     *LoadRegIndex = I->second.second & TB_INDEX_MASK;
6358   return I->second.first;
6359 }
6360
6361 bool
6362 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
6363                                      int64_t &Offset1, int64_t &Offset2) const {
6364   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
6365     return false;
6366   unsigned Opc1 = Load1->getMachineOpcode();
6367   unsigned Opc2 = Load2->getMachineOpcode();
6368   switch (Opc1) {
6369   default: return false;
6370   case X86::MOV8rm:
6371   case X86::MOV16rm:
6372   case X86::MOV32rm:
6373   case X86::MOV64rm:
6374   case X86::LD_Fp32m:
6375   case X86::LD_Fp64m:
6376   case X86::LD_Fp80m:
6377   case X86::MOVSSrm:
6378   case X86::MOVSDrm:
6379   case X86::MMX_MOVD64rm:
6380   case X86::MMX_MOVQ64rm:
6381   case X86::FsMOVAPSrm:
6382   case X86::FsMOVAPDrm:
6383   case X86::MOVAPSrm:
6384   case X86::MOVUPSrm:
6385   case X86::MOVAPDrm:
6386   case X86::MOVDQArm:
6387   case X86::MOVDQUrm:
6388   // AVX load instructions
6389   case X86::VMOVSSrm:
6390   case X86::VMOVSDrm:
6391   case X86::FsVMOVAPSrm:
6392   case X86::FsVMOVAPDrm:
6393   case X86::VMOVAPSrm:
6394   case X86::VMOVUPSrm:
6395   case X86::VMOVAPDrm:
6396   case X86::VMOVDQArm:
6397   case X86::VMOVDQUrm:
6398   case X86::VMOVAPSYrm:
6399   case X86::VMOVUPSYrm:
6400   case X86::VMOVAPDYrm:
6401   case X86::VMOVDQAYrm:
6402   case X86::VMOVDQUYrm:
6403     break;
6404   }
6405   switch (Opc2) {
6406   default: return false;
6407   case X86::MOV8rm:
6408   case X86::MOV16rm:
6409   case X86::MOV32rm:
6410   case X86::MOV64rm:
6411   case X86::LD_Fp32m:
6412   case X86::LD_Fp64m:
6413   case X86::LD_Fp80m:
6414   case X86::MOVSSrm:
6415   case X86::MOVSDrm:
6416   case X86::MMX_MOVD64rm:
6417   case X86::MMX_MOVQ64rm:
6418   case X86::FsMOVAPSrm:
6419   case X86::FsMOVAPDrm:
6420   case X86::MOVAPSrm:
6421   case X86::MOVUPSrm:
6422   case X86::MOVAPDrm:
6423   case X86::MOVDQArm:
6424   case X86::MOVDQUrm:
6425   // AVX load instructions
6426   case X86::VMOVSSrm:
6427   case X86::VMOVSDrm:
6428   case X86::FsVMOVAPSrm:
6429   case X86::FsVMOVAPDrm:
6430   case X86::VMOVAPSrm:
6431   case X86::VMOVUPSrm:
6432   case X86::VMOVAPDrm:
6433   case X86::VMOVDQArm:
6434   case X86::VMOVDQUrm:
6435   case X86::VMOVAPSYrm:
6436   case X86::VMOVUPSYrm:
6437   case X86::VMOVAPDYrm:
6438   case X86::VMOVDQAYrm:
6439   case X86::VMOVDQUYrm:
6440     break;
6441   }
6442
6443   // Check if chain operands and base addresses match.
6444   if (Load1->getOperand(0) != Load2->getOperand(0) ||
6445       Load1->getOperand(5) != Load2->getOperand(5))
6446     return false;
6447   // Segment operands should match as well.
6448   if (Load1->getOperand(4) != Load2->getOperand(4))
6449     return false;
6450   // Scale should be 1, Index should be Reg0.
6451   if (Load1->getOperand(1) == Load2->getOperand(1) &&
6452       Load1->getOperand(2) == Load2->getOperand(2)) {
6453     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
6454       return false;
6455
6456     // Now let's examine the displacements.
6457     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
6458         isa<ConstantSDNode>(Load2->getOperand(3))) {
6459       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
6460       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
6461       return true;
6462     }
6463   }
6464   return false;
6465 }
6466
6467 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
6468                                            int64_t Offset1, int64_t Offset2,
6469                                            unsigned NumLoads) const {
6470   assert(Offset2 > Offset1);
6471   if ((Offset2 - Offset1) / 8 > 64)
6472     return false;
6473
6474   unsigned Opc1 = Load1->getMachineOpcode();
6475   unsigned Opc2 = Load2->getMachineOpcode();
6476   if (Opc1 != Opc2)
6477     return false;  // FIXME: overly conservative?
6478
6479   switch (Opc1) {
6480   default: break;
6481   case X86::LD_Fp32m:
6482   case X86::LD_Fp64m:
6483   case X86::LD_Fp80m:
6484   case X86::MMX_MOVD64rm:
6485   case X86::MMX_MOVQ64rm:
6486     return false;
6487   }
6488
6489   EVT VT = Load1->getValueType(0);
6490   switch (VT.getSimpleVT().SimpleTy) {
6491   default:
6492     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
6493     // have 16 of them to play with.
6494     if (Subtarget.is64Bit()) {
6495       if (NumLoads >= 3)
6496         return false;
6497     } else if (NumLoads) {
6498       return false;
6499     }
6500     break;
6501   case MVT::i8:
6502   case MVT::i16:
6503   case MVT::i32:
6504   case MVT::i64:
6505   case MVT::f32:
6506   case MVT::f64:
6507     if (NumLoads)
6508       return false;
6509     break;
6510   }
6511
6512   return true;
6513 }
6514
6515 bool X86InstrInfo::shouldScheduleAdjacent(MachineInstr* First,
6516                                           MachineInstr *Second) const {
6517   // Check if this processor supports macro-fusion. Since this is a minor
6518   // heuristic, we haven't specifically reserved a feature. hasAVX is a decent
6519   // proxy for SandyBridge+.
6520   if (!Subtarget.hasAVX())
6521     return false;
6522
6523   enum {
6524     FuseTest,
6525     FuseCmp,
6526     FuseInc
6527   } FuseKind;
6528
6529   switch(Second->getOpcode()) {
6530   default:
6531     return false;
6532   case X86::JE_1:
6533   case X86::JNE_1:
6534   case X86::JL_1:
6535   case X86::JLE_1:
6536   case X86::JG_1:
6537   case X86::JGE_1:
6538     FuseKind = FuseInc;
6539     break;
6540   case X86::JB_1:
6541   case X86::JBE_1:
6542   case X86::JA_1:
6543   case X86::JAE_1:
6544     FuseKind = FuseCmp;
6545     break;
6546   case X86::JS_1:
6547   case X86::JNS_1:
6548   case X86::JP_1:
6549   case X86::JNP_1:
6550   case X86::JO_1:
6551   case X86::JNO_1:
6552     FuseKind = FuseTest;
6553     break;
6554   }
6555   switch (First->getOpcode()) {
6556   default:
6557     return false;
6558   case X86::TEST8rr:
6559   case X86::TEST16rr:
6560   case X86::TEST32rr:
6561   case X86::TEST64rr:
6562   case X86::TEST8ri:
6563   case X86::TEST16ri:
6564   case X86::TEST32ri:
6565   case X86::TEST32i32:
6566   case X86::TEST64i32:
6567   case X86::TEST64ri32:
6568   case X86::TEST8rm:
6569   case X86::TEST16rm:
6570   case X86::TEST32rm:
6571   case X86::TEST64rm:
6572   case X86::TEST8ri_NOREX:
6573   case X86::AND16i16:
6574   case X86::AND16ri:
6575   case X86::AND16ri8:
6576   case X86::AND16rm:
6577   case X86::AND16rr:
6578   case X86::AND32i32:
6579   case X86::AND32ri:
6580   case X86::AND32ri8:
6581   case X86::AND32rm:
6582   case X86::AND32rr:
6583   case X86::AND64i32:
6584   case X86::AND64ri32:
6585   case X86::AND64ri8:
6586   case X86::AND64rm:
6587   case X86::AND64rr:
6588   case X86::AND8i8:
6589   case X86::AND8ri:
6590   case X86::AND8rm:
6591   case X86::AND8rr:
6592     return true;
6593   case X86::CMP16i16:
6594   case X86::CMP16ri:
6595   case X86::CMP16ri8:
6596   case X86::CMP16rm:
6597   case X86::CMP16rr:
6598   case X86::CMP32i32:
6599   case X86::CMP32ri:
6600   case X86::CMP32ri8:
6601   case X86::CMP32rm:
6602   case X86::CMP32rr:
6603   case X86::CMP64i32:
6604   case X86::CMP64ri32:
6605   case X86::CMP64ri8:
6606   case X86::CMP64rm:
6607   case X86::CMP64rr:
6608   case X86::CMP8i8:
6609   case X86::CMP8ri:
6610   case X86::CMP8rm:
6611   case X86::CMP8rr:
6612   case X86::ADD16i16:
6613   case X86::ADD16ri:
6614   case X86::ADD16ri8:
6615   case X86::ADD16ri8_DB:
6616   case X86::ADD16ri_DB:
6617   case X86::ADD16rm:
6618   case X86::ADD16rr:
6619   case X86::ADD16rr_DB:
6620   case X86::ADD32i32:
6621   case X86::ADD32ri:
6622   case X86::ADD32ri8:
6623   case X86::ADD32ri8_DB:
6624   case X86::ADD32ri_DB:
6625   case X86::ADD32rm:
6626   case X86::ADD32rr:
6627   case X86::ADD32rr_DB:
6628   case X86::ADD64i32:
6629   case X86::ADD64ri32:
6630   case X86::ADD64ri32_DB:
6631   case X86::ADD64ri8:
6632   case X86::ADD64ri8_DB:
6633   case X86::ADD64rm:
6634   case X86::ADD64rr:
6635   case X86::ADD64rr_DB:
6636   case X86::ADD8i8:
6637   case X86::ADD8mi:
6638   case X86::ADD8mr:
6639   case X86::ADD8ri:
6640   case X86::ADD8rm:
6641   case X86::ADD8rr:
6642   case X86::SUB16i16:
6643   case X86::SUB16ri:
6644   case X86::SUB16ri8:
6645   case X86::SUB16rm:
6646   case X86::SUB16rr:
6647   case X86::SUB32i32:
6648   case X86::SUB32ri:
6649   case X86::SUB32ri8:
6650   case X86::SUB32rm:
6651   case X86::SUB32rr:
6652   case X86::SUB64i32:
6653   case X86::SUB64ri32:
6654   case X86::SUB64ri8:
6655   case X86::SUB64rm:
6656   case X86::SUB64rr:
6657   case X86::SUB8i8:
6658   case X86::SUB8ri:
6659   case X86::SUB8rm:
6660   case X86::SUB8rr:
6661     return FuseKind == FuseCmp || FuseKind == FuseInc;
6662   case X86::INC16r:
6663   case X86::INC32r:
6664   case X86::INC64r:
6665   case X86::INC8r:
6666   case X86::DEC16r:
6667   case X86::DEC32r:
6668   case X86::DEC64r:
6669   case X86::DEC8r:
6670     return FuseKind == FuseInc;
6671   }
6672 }
6673
6674 bool X86InstrInfo::
6675 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
6676   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
6677   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
6678   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
6679     return true;
6680   Cond[0].setImm(GetOppositeBranchCondition(CC));
6681   return false;
6682 }
6683
6684 bool X86InstrInfo::
6685 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
6686   // FIXME: Return false for x87 stack register classes for now. We can't
6687   // allow any loads of these registers before FpGet_ST0_80.
6688   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
6689            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
6690 }
6691
6692 /// Return a virtual register initialized with the
6693 /// the global base register value. Output instructions required to
6694 /// initialize the register in the function entry block, if necessary.
6695 ///
6696 /// TODO: Eliminate this and move the code to X86MachineFunctionInfo.
6697 ///
6698 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
6699   assert(!Subtarget.is64Bit() &&
6700          "X86-64 PIC uses RIP relative addressing");
6701
6702   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
6703   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
6704   if (GlobalBaseReg != 0)
6705     return GlobalBaseReg;
6706
6707   // Create the register. The code to initialize it is inserted
6708   // later, by the CGBR pass (below).
6709   MachineRegisterInfo &RegInfo = MF->getRegInfo();
6710   GlobalBaseReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
6711   X86FI->setGlobalBaseReg(GlobalBaseReg);
6712   return GlobalBaseReg;
6713 }
6714
6715 // These are the replaceable SSE instructions. Some of these have Int variants
6716 // that we don't include here. We don't want to replace instructions selected
6717 // by intrinsics.
6718 static const uint16_t ReplaceableInstrs[][3] = {
6719   //PackedSingle     PackedDouble    PackedInt
6720   { X86::MOVAPSmr,   X86::MOVAPDmr,  X86::MOVDQAmr  },
6721   { X86::MOVAPSrm,   X86::MOVAPDrm,  X86::MOVDQArm  },
6722   { X86::MOVAPSrr,   X86::MOVAPDrr,  X86::MOVDQArr  },
6723   { X86::MOVUPSmr,   X86::MOVUPDmr,  X86::MOVDQUmr  },
6724   { X86::MOVUPSrm,   X86::MOVUPDrm,  X86::MOVDQUrm  },
6725   { X86::MOVLPSmr,   X86::MOVLPDmr,  X86::MOVPQI2QImr  },
6726   { X86::MOVNTPSmr,  X86::MOVNTPDmr, X86::MOVNTDQmr },
6727   { X86::ANDNPSrm,   X86::ANDNPDrm,  X86::PANDNrm   },
6728   { X86::ANDNPSrr,   X86::ANDNPDrr,  X86::PANDNrr   },
6729   { X86::ANDPSrm,    X86::ANDPDrm,   X86::PANDrm    },
6730   { X86::ANDPSrr,    X86::ANDPDrr,   X86::PANDrr    },
6731   { X86::ORPSrm,     X86::ORPDrm,    X86::PORrm     },
6732   { X86::ORPSrr,     X86::ORPDrr,    X86::PORrr     },
6733   { X86::XORPSrm,    X86::XORPDrm,   X86::PXORrm    },
6734   { X86::XORPSrr,    X86::XORPDrr,   X86::PXORrr    },
6735   // AVX 128-bit support
6736   { X86::VMOVAPSmr,  X86::VMOVAPDmr,  X86::VMOVDQAmr  },
6737   { X86::VMOVAPSrm,  X86::VMOVAPDrm,  X86::VMOVDQArm  },
6738   { X86::VMOVAPSrr,  X86::VMOVAPDrr,  X86::VMOVDQArr  },
6739   { X86::VMOVUPSmr,  X86::VMOVUPDmr,  X86::VMOVDQUmr  },
6740   { X86::VMOVUPSrm,  X86::VMOVUPDrm,  X86::VMOVDQUrm  },
6741   { X86::VMOVLPSmr,  X86::VMOVLPDmr,  X86::VMOVPQI2QImr  },
6742   { X86::VMOVNTPSmr, X86::VMOVNTPDmr, X86::VMOVNTDQmr },
6743   { X86::VANDNPSrm,  X86::VANDNPDrm,  X86::VPANDNrm   },
6744   { X86::VANDNPSrr,  X86::VANDNPDrr,  X86::VPANDNrr   },
6745   { X86::VANDPSrm,   X86::VANDPDrm,   X86::VPANDrm    },
6746   { X86::VANDPSrr,   X86::VANDPDrr,   X86::VPANDrr    },
6747   { X86::VORPSrm,    X86::VORPDrm,    X86::VPORrm     },
6748   { X86::VORPSrr,    X86::VORPDrr,    X86::VPORrr     },
6749   { X86::VXORPSrm,   X86::VXORPDrm,   X86::VPXORrm    },
6750   { X86::VXORPSrr,   X86::VXORPDrr,   X86::VPXORrr    },
6751   // AVX 256-bit support
6752   { X86::VMOVAPSYmr,   X86::VMOVAPDYmr,   X86::VMOVDQAYmr  },
6753   { X86::VMOVAPSYrm,   X86::VMOVAPDYrm,   X86::VMOVDQAYrm  },
6754   { X86::VMOVAPSYrr,   X86::VMOVAPDYrr,   X86::VMOVDQAYrr  },
6755   { X86::VMOVUPSYmr,   X86::VMOVUPDYmr,   X86::VMOVDQUYmr  },
6756   { X86::VMOVUPSYrm,   X86::VMOVUPDYrm,   X86::VMOVDQUYrm  },
6757   { X86::VMOVNTPSYmr,  X86::VMOVNTPDYmr,  X86::VMOVNTDQYmr }
6758 };
6759
6760 static const uint16_t ReplaceableInstrsAVX2[][3] = {
6761   //PackedSingle       PackedDouble       PackedInt
6762   { X86::VANDNPSYrm,   X86::VANDNPDYrm,   X86::VPANDNYrm   },
6763   { X86::VANDNPSYrr,   X86::VANDNPDYrr,   X86::VPANDNYrr   },
6764   { X86::VANDPSYrm,    X86::VANDPDYrm,    X86::VPANDYrm    },
6765   { X86::VANDPSYrr,    X86::VANDPDYrr,    X86::VPANDYrr    },
6766   { X86::VORPSYrm,     X86::VORPDYrm,     X86::VPORYrm     },
6767   { X86::VORPSYrr,     X86::VORPDYrr,     X86::VPORYrr     },
6768   { X86::VXORPSYrm,    X86::VXORPDYrm,    X86::VPXORYrm    },
6769   { X86::VXORPSYrr,    X86::VXORPDYrr,    X86::VPXORYrr    },
6770   { X86::VEXTRACTF128mr, X86::VEXTRACTF128mr, X86::VEXTRACTI128mr },
6771   { X86::VEXTRACTF128rr, X86::VEXTRACTF128rr, X86::VEXTRACTI128rr },
6772   { X86::VINSERTF128rm,  X86::VINSERTF128rm,  X86::VINSERTI128rm },
6773   { X86::VINSERTF128rr,  X86::VINSERTF128rr,  X86::VINSERTI128rr },
6774   { X86::VPERM2F128rm,   X86::VPERM2F128rm,   X86::VPERM2I128rm },
6775   { X86::VPERM2F128rr,   X86::VPERM2F128rr,   X86::VPERM2I128rr },
6776   { X86::VBROADCASTSSrm, X86::VBROADCASTSSrm, X86::VPBROADCASTDrm},
6777   { X86::VBROADCASTSSrr, X86::VBROADCASTSSrr, X86::VPBROADCASTDrr},
6778   { X86::VBROADCASTSSYrr, X86::VBROADCASTSSYrr, X86::VPBROADCASTDYrr},
6779   { X86::VBROADCASTSSYrm, X86::VBROADCASTSSYrm, X86::VPBROADCASTDYrm},
6780   { X86::VBROADCASTSDYrr, X86::VBROADCASTSDYrr, X86::VPBROADCASTQYrr},
6781   { X86::VBROADCASTSDYrm, X86::VBROADCASTSDYrm, X86::VPBROADCASTQYrm}
6782 };
6783
6784 // FIXME: Some shuffle and unpack instructions have equivalents in different
6785 // domains, but they require a bit more work than just switching opcodes.
6786
6787 static const uint16_t *lookup(unsigned opcode, unsigned domain) {
6788   for (const uint16_t (&Row)[3] : ReplaceableInstrs)
6789     if (Row[domain-1] == opcode)
6790       return Row;
6791   return nullptr;
6792 }
6793
6794 static const uint16_t *lookupAVX2(unsigned opcode, unsigned domain) {
6795   for (const uint16_t (&Row)[3] : ReplaceableInstrsAVX2)
6796     if (Row[domain-1] == opcode)
6797       return Row;
6798   return nullptr;
6799 }
6800
6801 std::pair<uint16_t, uint16_t>
6802 X86InstrInfo::getExecutionDomain(const MachineInstr *MI) const {
6803   uint16_t domain = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
6804   bool hasAVX2 = Subtarget.hasAVX2();
6805   uint16_t validDomains = 0;
6806   if (domain && lookup(MI->getOpcode(), domain))
6807     validDomains = 0xe;
6808   else if (domain && lookupAVX2(MI->getOpcode(), domain))
6809     validDomains = hasAVX2 ? 0xe : 0x6;
6810   return std::make_pair(domain, validDomains);
6811 }
6812
6813 void X86InstrInfo::setExecutionDomain(MachineInstr *MI, unsigned Domain) const {
6814   assert(Domain>0 && Domain<4 && "Invalid execution domain");
6815   uint16_t dom = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
6816   assert(dom && "Not an SSE instruction");
6817   const uint16_t *table = lookup(MI->getOpcode(), dom);
6818   if (!table) { // try the other table
6819     assert((Subtarget.hasAVX2() || Domain < 3) &&
6820            "256-bit vector operations only available in AVX2");
6821     table = lookupAVX2(MI->getOpcode(), dom);
6822   }
6823   assert(table && "Cannot change domain");
6824   MI->setDesc(get(table[Domain-1]));
6825 }
6826
6827 /// Return the noop instruction to use for a noop.
6828 void X86InstrInfo::getNoopForMachoTarget(MCInst &NopInst) const {
6829   NopInst.setOpcode(X86::NOOP);
6830 }
6831
6832 // This code must remain in sync with getJumpInstrTableEntryBound in this class!
6833 // In particular, getJumpInstrTableEntryBound must always return an upper bound
6834 // on the encoding lengths of the instructions generated by
6835 // getUnconditionalBranch and getTrap.
6836 void X86InstrInfo::getUnconditionalBranch(
6837     MCInst &Branch, const MCSymbolRefExpr *BranchTarget) const {
6838   Branch.setOpcode(X86::JMP_1);
6839   Branch.addOperand(MCOperand::createExpr(BranchTarget));
6840 }
6841
6842 // This code must remain in sync with getJumpInstrTableEntryBound in this class!
6843 // In particular, getJumpInstrTableEntryBound must always return an upper bound
6844 // on the encoding lengths of the instructions generated by
6845 // getUnconditionalBranch and getTrap.
6846 void X86InstrInfo::getTrap(MCInst &MI) const {
6847   MI.setOpcode(X86::TRAP);
6848 }
6849
6850 // See getTrap and getUnconditionalBranch for conditions on the value returned
6851 // by this function.
6852 unsigned X86InstrInfo::getJumpInstrTableEntryBound() const {
6853   // 5 bytes suffice: JMP_4 Symbol@PLT is uses 1 byte (E9) for the JMP_4 and 4
6854   // bytes for the symbol offset. And TRAP is ud2, which is two bytes (0F 0B).
6855   return 5;
6856 }
6857
6858 bool X86InstrInfo::isHighLatencyDef(int opc) const {
6859   switch (opc) {
6860   default: return false;
6861   case X86::DIVSDrm:
6862   case X86::DIVSDrm_Int:
6863   case X86::DIVSDrr:
6864   case X86::DIVSDrr_Int:
6865   case X86::DIVSSrm:
6866   case X86::DIVSSrm_Int:
6867   case X86::DIVSSrr:
6868   case X86::DIVSSrr_Int:
6869   case X86::SQRTPDm:
6870   case X86::SQRTPDr:
6871   case X86::SQRTPSm:
6872   case X86::SQRTPSr:
6873   case X86::SQRTSDm:
6874   case X86::SQRTSDm_Int:
6875   case X86::SQRTSDr:
6876   case X86::SQRTSDr_Int:
6877   case X86::SQRTSSm:
6878   case X86::SQRTSSm_Int:
6879   case X86::SQRTSSr:
6880   case X86::SQRTSSr_Int:
6881   // AVX instructions with high latency
6882   case X86::VDIVSDrm:
6883   case X86::VDIVSDrm_Int:
6884   case X86::VDIVSDrr:
6885   case X86::VDIVSDrr_Int:
6886   case X86::VDIVSSrm:
6887   case X86::VDIVSSrm_Int:
6888   case X86::VDIVSSrr:
6889   case X86::VDIVSSrr_Int:
6890   case X86::VSQRTPDm:
6891   case X86::VSQRTPDr:
6892   case X86::VSQRTPSm:
6893   case X86::VSQRTPSr:
6894   case X86::VSQRTSDm:
6895   case X86::VSQRTSDm_Int:
6896   case X86::VSQRTSDr:
6897   case X86::VSQRTSSm:
6898   case X86::VSQRTSSm_Int:
6899   case X86::VSQRTSSr:
6900   case X86::VSQRTPDZm:
6901   case X86::VSQRTPDZr:
6902   case X86::VSQRTPSZm:
6903   case X86::VSQRTPSZr:
6904   case X86::VSQRTSDZm:
6905   case X86::VSQRTSDZm_Int:
6906   case X86::VSQRTSDZr:
6907   case X86::VSQRTSSZm_Int:
6908   case X86::VSQRTSSZr:
6909   case X86::VSQRTSSZm:
6910   case X86::VDIVSDZrm:
6911   case X86::VDIVSDZrr:
6912   case X86::VDIVSSZrm:
6913   case X86::VDIVSSZrr:
6914
6915   case X86::VGATHERQPSZrm:
6916   case X86::VGATHERQPDZrm:
6917   case X86::VGATHERDPDZrm:
6918   case X86::VGATHERDPSZrm:
6919   case X86::VPGATHERQDZrm:
6920   case X86::VPGATHERQQZrm:
6921   case X86::VPGATHERDDZrm:
6922   case X86::VPGATHERDQZrm:
6923   case X86::VSCATTERQPDZmr:
6924   case X86::VSCATTERQPSZmr:
6925   case X86::VSCATTERDPDZmr:
6926   case X86::VSCATTERDPSZmr:
6927   case X86::VPSCATTERQDZmr:
6928   case X86::VPSCATTERQQZmr:
6929   case X86::VPSCATTERDDZmr:
6930   case X86::VPSCATTERDQZmr:
6931     return true;
6932   }
6933 }
6934
6935 bool X86InstrInfo::
6936 hasHighOperandLatency(const TargetSchedModel &SchedModel,
6937                       const MachineRegisterInfo *MRI,
6938                       const MachineInstr *DefMI, unsigned DefIdx,
6939                       const MachineInstr *UseMI, unsigned UseIdx) const {
6940   return isHighLatencyDef(DefMI->getOpcode());
6941 }
6942
6943 bool X86InstrInfo::hasReassociableOperands(const MachineInstr &Inst,
6944                                            const MachineBasicBlock *MBB) const {
6945   assert((Inst.getNumOperands() == 3 || Inst.getNumOperands() == 4) &&
6946          "Reassociation needs binary operators");
6947
6948   // Integer binary math/logic instructions have a third source operand:
6949   // the EFLAGS register. That operand must be both defined here and never
6950   // used; ie, it must be dead. If the EFLAGS operand is live, then we can
6951   // not change anything because rearranging the operands could affect other
6952   // instructions that depend on the exact status flags (zero, sign, etc.)
6953   // that are set by using these particular operands with this operation.
6954   if (Inst.getNumOperands() == 4) {
6955     assert(Inst.getOperand(3).isReg() &&
6956            Inst.getOperand(3).getReg() == X86::EFLAGS &&
6957            "Unexpected operand in reassociable instruction");
6958     if (!Inst.getOperand(3).isDead())
6959       return false;
6960   }
6961
6962   return TargetInstrInfo::hasReassociableOperands(Inst, MBB);
6963 }
6964
6965 // TODO: There are many more machine instruction opcodes to match:
6966 //       1. Other data types (integer, vectors)
6967 //       2. Other math / logic operations (xor, or)
6968 //       3. Other forms of the same operation (intrinsics and other variants)
6969 bool X86InstrInfo::isAssociativeAndCommutative(const MachineInstr &Inst) const {
6970   switch (Inst.getOpcode()) {
6971   case X86::AND8rr:
6972   case X86::AND16rr:
6973   case X86::AND32rr:
6974   case X86::AND64rr:
6975   case X86::OR8rr:
6976   case X86::OR16rr:
6977   case X86::OR32rr:
6978   case X86::OR64rr:
6979   case X86::XOR8rr:
6980   case X86::XOR16rr:
6981   case X86::XOR32rr:
6982   case X86::XOR64rr:
6983   case X86::IMUL16rr:
6984   case X86::IMUL32rr:
6985   case X86::IMUL64rr:
6986   case X86::PANDrr:
6987   case X86::PORrr:
6988   case X86::PXORrr:
6989   case X86::VPANDrr:
6990   case X86::VPANDYrr:
6991   case X86::VPORrr:
6992   case X86::VPORYrr:
6993   case X86::VPXORrr:
6994   case X86::VPXORYrr:
6995   // Normal min/max instructions are not commutative because of NaN and signed
6996   // zero semantics, but these are. Thus, there's no need to check for global
6997   // relaxed math; the instructions themselves have the properties we need.
6998   case X86::MAXCPDrr:
6999   case X86::MAXCPSrr:
7000   case X86::MAXCSDrr:
7001   case X86::MAXCSSrr:
7002   case X86::MINCPDrr:
7003   case X86::MINCPSrr:
7004   case X86::MINCSDrr:
7005   case X86::MINCSSrr:
7006   case X86::VMAXCPDrr:
7007   case X86::VMAXCPSrr:
7008   case X86::VMAXCPDYrr:
7009   case X86::VMAXCPSYrr:
7010   case X86::VMAXCSDrr:
7011   case X86::VMAXCSSrr:
7012   case X86::VMINCPDrr:
7013   case X86::VMINCPSrr:
7014   case X86::VMINCPDYrr:
7015   case X86::VMINCPSYrr:
7016   case X86::VMINCSDrr:
7017   case X86::VMINCSSrr:
7018     return true;
7019   case X86::ADDPDrr:
7020   case X86::ADDPSrr:
7021   case X86::ADDSDrr:
7022   case X86::ADDSSrr:
7023   case X86::MULPDrr:
7024   case X86::MULPSrr:
7025   case X86::MULSDrr:
7026   case X86::MULSSrr:
7027   case X86::VADDPDrr:
7028   case X86::VADDPSrr:
7029   case X86::VADDPDYrr:
7030   case X86::VADDPSYrr:
7031   case X86::VADDSDrr:
7032   case X86::VADDSSrr:
7033   case X86::VMULPDrr:
7034   case X86::VMULPSrr:
7035   case X86::VMULPDYrr:
7036   case X86::VMULPSYrr:
7037   case X86::VMULSDrr:
7038   case X86::VMULSSrr:
7039     return Inst.getParent()->getParent()->getTarget().Options.UnsafeFPMath;
7040   default:
7041     return false;
7042   }
7043 }
7044
7045 /// This is an architecture-specific helper function of reassociateOps.
7046 /// Set special operand attributes for new instructions after reassociation.
7047 void X86InstrInfo::setSpecialOperandAttr(MachineInstr &OldMI1,
7048                                          MachineInstr &OldMI2,
7049                                          MachineInstr &NewMI1,
7050                                          MachineInstr &NewMI2) const {
7051   // Integer instructions define an implicit EFLAGS source register operand as
7052   // the third source (fourth total) operand.
7053   if (OldMI1.getNumOperands() != 4 || OldMI2.getNumOperands() != 4)
7054     return;
7055
7056   assert(NewMI1.getNumOperands() == 4 && NewMI2.getNumOperands() == 4 &&
7057          "Unexpected instruction type for reassociation");
7058
7059   MachineOperand &OldOp1 = OldMI1.getOperand(3);
7060   MachineOperand &OldOp2 = OldMI2.getOperand(3);
7061   MachineOperand &NewOp1 = NewMI1.getOperand(3);
7062   MachineOperand &NewOp2 = NewMI2.getOperand(3);
7063
7064   assert(OldOp1.isReg() && OldOp1.getReg() == X86::EFLAGS && OldOp1.isDead() &&
7065          "Must have dead EFLAGS operand in reassociable instruction");
7066   assert(OldOp2.isReg() && OldOp2.getReg() == X86::EFLAGS && OldOp2.isDead() &&
7067          "Must have dead EFLAGS operand in reassociable instruction");
7068
7069   (void)OldOp1;
7070   (void)OldOp2;
7071
7072   assert(NewOp1.isReg() && NewOp1.getReg() == X86::EFLAGS &&
7073          "Unexpected operand in reassociable instruction");
7074   assert(NewOp2.isReg() && NewOp2.getReg() == X86::EFLAGS &&
7075          "Unexpected operand in reassociable instruction");
7076
7077   // Mark the new EFLAGS operands as dead to be helpful to subsequent iterations
7078   // of this pass or other passes. The EFLAGS operands must be dead in these new
7079   // instructions because the EFLAGS operands in the original instructions must
7080   // be dead in order for reassociation to occur.
7081   NewOp1.setIsDead();
7082   NewOp2.setIsDead();
7083 }
7084
7085 std::pair<unsigned, unsigned>
7086 X86InstrInfo::decomposeMachineOperandsTargetFlags(unsigned TF) const {
7087   return std::make_pair(TF, 0u);
7088 }
7089
7090 ArrayRef<std::pair<unsigned, const char *>>
7091 X86InstrInfo::getSerializableDirectMachineOperandTargetFlags() const {
7092   using namespace X86II;
7093   static const std::pair<unsigned, const char *> TargetFlags[] = {
7094       {MO_GOT_ABSOLUTE_ADDRESS, "x86-got-absolute-address"},
7095       {MO_PIC_BASE_OFFSET, "x86-pic-base-offset"},
7096       {MO_GOT, "x86-got"},
7097       {MO_GOTOFF, "x86-gotoff"},
7098       {MO_GOTPCREL, "x86-gotpcrel"},
7099       {MO_PLT, "x86-plt"},
7100       {MO_TLSGD, "x86-tlsgd"},
7101       {MO_TLSLD, "x86-tlsld"},
7102       {MO_TLSLDM, "x86-tlsldm"},
7103       {MO_GOTTPOFF, "x86-gottpoff"},
7104       {MO_INDNTPOFF, "x86-indntpoff"},
7105       {MO_TPOFF, "x86-tpoff"},
7106       {MO_DTPOFF, "x86-dtpoff"},
7107       {MO_NTPOFF, "x86-ntpoff"},
7108       {MO_GOTNTPOFF, "x86-gotntpoff"},
7109       {MO_DLLIMPORT, "x86-dllimport"},
7110       {MO_DARWIN_STUB, "x86-darwin-stub"},
7111       {MO_DARWIN_NONLAZY, "x86-darwin-nonlazy"},
7112       {MO_DARWIN_NONLAZY_PIC_BASE, "x86-darwin-nonlazy-pic-base"},
7113       {MO_DARWIN_HIDDEN_NONLAZY_PIC_BASE, "x86-darwin-hidden-nonlazy-pic-base"},
7114       {MO_TLVP, "x86-tlvp"},
7115       {MO_TLVP_PIC_BASE, "x86-tlvp-pic-base"},
7116       {MO_SECREL, "x86-secrel"}};
7117   return makeArrayRef(TargetFlags);
7118 }
7119
7120 namespace {
7121   /// Create Global Base Reg pass. This initializes the PIC
7122   /// global base register for x86-32.
7123   struct CGBR : public MachineFunctionPass {
7124     static char ID;
7125     CGBR() : MachineFunctionPass(ID) {}
7126
7127     bool runOnMachineFunction(MachineFunction &MF) override {
7128       const X86TargetMachine *TM =
7129         static_cast<const X86TargetMachine *>(&MF.getTarget());
7130       const X86Subtarget &STI = MF.getSubtarget<X86Subtarget>();
7131
7132       // Don't do anything if this is 64-bit as 64-bit PIC
7133       // uses RIP relative addressing.
7134       if (STI.is64Bit())
7135         return false;
7136
7137       // Only emit a global base reg in PIC mode.
7138       if (TM->getRelocationModel() != Reloc::PIC_)
7139         return false;
7140
7141       X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
7142       unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
7143
7144       // If we didn't need a GlobalBaseReg, don't insert code.
7145       if (GlobalBaseReg == 0)
7146         return false;
7147
7148       // Insert the set of GlobalBaseReg into the first MBB of the function
7149       MachineBasicBlock &FirstMBB = MF.front();
7150       MachineBasicBlock::iterator MBBI = FirstMBB.begin();
7151       DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
7152       MachineRegisterInfo &RegInfo = MF.getRegInfo();
7153       const X86InstrInfo *TII = STI.getInstrInfo();
7154
7155       unsigned PC;
7156       if (STI.isPICStyleGOT())
7157         PC = RegInfo.createVirtualRegister(&X86::GR32RegClass);
7158       else
7159         PC = GlobalBaseReg;
7160
7161       // Operand of MovePCtoStack is completely ignored by asm printer. It's
7162       // only used in JIT code emission as displacement to pc.
7163       BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
7164
7165       // If we're using vanilla 'GOT' PIC style, we should use relative addressing
7166       // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
7167       if (STI.isPICStyleGOT()) {
7168         // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
7169         BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
7170           .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
7171                                         X86II::MO_GOT_ABSOLUTE_ADDRESS);
7172       }
7173
7174       return true;
7175     }
7176
7177     const char *getPassName() const override {
7178       return "X86 PIC Global Base Reg Initialization";
7179     }
7180
7181     void getAnalysisUsage(AnalysisUsage &AU) const override {
7182       AU.setPreservesCFG();
7183       MachineFunctionPass::getAnalysisUsage(AU);
7184     }
7185   };
7186 }
7187
7188 char CGBR::ID = 0;
7189 FunctionPass*
7190 llvm::createX86GlobalBaseRegPass() { return new CGBR(); }
7191
7192 namespace {
7193   struct LDTLSCleanup : public MachineFunctionPass {
7194     static char ID;
7195     LDTLSCleanup() : MachineFunctionPass(ID) {}
7196
7197     bool runOnMachineFunction(MachineFunction &MF) override {
7198       X86MachineFunctionInfo* MFI = MF.getInfo<X86MachineFunctionInfo>();
7199       if (MFI->getNumLocalDynamicTLSAccesses() < 2) {
7200         // No point folding accesses if there isn't at least two.
7201         return false;
7202       }
7203
7204       MachineDominatorTree *DT = &getAnalysis<MachineDominatorTree>();
7205       return VisitNode(DT->getRootNode(), 0);
7206     }
7207
7208     // Visit the dominator subtree rooted at Node in pre-order.
7209     // If TLSBaseAddrReg is non-null, then use that to replace any
7210     // TLS_base_addr instructions. Otherwise, create the register
7211     // when the first such instruction is seen, and then use it
7212     // as we encounter more instructions.
7213     bool VisitNode(MachineDomTreeNode *Node, unsigned TLSBaseAddrReg) {
7214       MachineBasicBlock *BB = Node->getBlock();
7215       bool Changed = false;
7216
7217       // Traverse the current block.
7218       for (MachineBasicBlock::iterator I = BB->begin(), E = BB->end(); I != E;
7219            ++I) {
7220         switch (I->getOpcode()) {
7221           case X86::TLS_base_addr32:
7222           case X86::TLS_base_addr64:
7223             if (TLSBaseAddrReg)
7224               I = ReplaceTLSBaseAddrCall(I, TLSBaseAddrReg);
7225             else
7226               I = SetRegister(I, &TLSBaseAddrReg);
7227             Changed = true;
7228             break;
7229           default:
7230             break;
7231         }
7232       }
7233
7234       // Visit the children of this block in the dominator tree.
7235       for (MachineDomTreeNode::iterator I = Node->begin(), E = Node->end();
7236            I != E; ++I) {
7237         Changed |= VisitNode(*I, TLSBaseAddrReg);
7238       }
7239
7240       return Changed;
7241     }
7242
7243     // Replace the TLS_base_addr instruction I with a copy from
7244     // TLSBaseAddrReg, returning the new instruction.
7245     MachineInstr *ReplaceTLSBaseAddrCall(MachineInstr *I,
7246                                          unsigned TLSBaseAddrReg) {
7247       MachineFunction *MF = I->getParent()->getParent();
7248       const X86Subtarget &STI = MF->getSubtarget<X86Subtarget>();
7249       const bool is64Bit = STI.is64Bit();
7250       const X86InstrInfo *TII = STI.getInstrInfo();
7251
7252       // Insert a Copy from TLSBaseAddrReg to RAX/EAX.
7253       MachineInstr *Copy = BuildMI(*I->getParent(), I, I->getDebugLoc(),
7254                                    TII->get(TargetOpcode::COPY),
7255                                    is64Bit ? X86::RAX : X86::EAX)
7256                                    .addReg(TLSBaseAddrReg);
7257
7258       // Erase the TLS_base_addr instruction.
7259       I->eraseFromParent();
7260
7261       return Copy;
7262     }
7263
7264     // Create a virtal register in *TLSBaseAddrReg, and populate it by
7265     // inserting a copy instruction after I. Returns the new instruction.
7266     MachineInstr *SetRegister(MachineInstr *I, unsigned *TLSBaseAddrReg) {
7267       MachineFunction *MF = I->getParent()->getParent();
7268       const X86Subtarget &STI = MF->getSubtarget<X86Subtarget>();
7269       const bool is64Bit = STI.is64Bit();
7270       const X86InstrInfo *TII = STI.getInstrInfo();
7271
7272       // Create a virtual register for the TLS base address.
7273       MachineRegisterInfo &RegInfo = MF->getRegInfo();
7274       *TLSBaseAddrReg = RegInfo.createVirtualRegister(is64Bit
7275                                                       ? &X86::GR64RegClass
7276                                                       : &X86::GR32RegClass);
7277
7278       // Insert a copy from RAX/EAX to TLSBaseAddrReg.
7279       MachineInstr *Next = I->getNextNode();
7280       MachineInstr *Copy = BuildMI(*I->getParent(), Next, I->getDebugLoc(),
7281                                    TII->get(TargetOpcode::COPY),
7282                                    *TLSBaseAddrReg)
7283                                    .addReg(is64Bit ? X86::RAX : X86::EAX);
7284
7285       return Copy;
7286     }
7287
7288     const char *getPassName() const override {
7289       return "Local Dynamic TLS Access Clean-up";
7290     }
7291
7292     void getAnalysisUsage(AnalysisUsage &AU) const override {
7293       AU.setPreservesCFG();
7294       AU.addRequired<MachineDominatorTree>();
7295       MachineFunctionPass::getAnalysisUsage(AU);
7296     }
7297   };
7298 }
7299
7300 char LDTLSCleanup::ID = 0;
7301 FunctionPass*
7302 llvm::createCleanupLocalDynamicTLSPass() { return new LDTLSCleanup(); }