Introduce matching patterns for vbroadcast AVX instruction. The idea is to
[oota-llvm.git] / lib / Target / X86 / X86InstrFragmentsSIMD.td
1 //======- X86InstrFragmentsSIMD.td - x86 ISA -------------*- tablegen -*-=====//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file provides pattern fragments useful for SIMD instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 //===----------------------------------------------------------------------===//
15 // MMX Pattern Fragments
16 //===----------------------------------------------------------------------===//
17
18 def load_mmx : PatFrag<(ops node:$ptr), (x86mmx (load node:$ptr))>;
19 def bc_mmx  : PatFrag<(ops node:$in), (x86mmx  (bitconvert node:$in))>;
20
21 //===----------------------------------------------------------------------===//
22 // SSE specific DAG Nodes.
23 //===----------------------------------------------------------------------===//
24
25 def SDTX86FPShiftOp : SDTypeProfile<1, 2, [ SDTCisSameAs<0, 1>,
26                                             SDTCisFP<0>, SDTCisInt<2> ]>;
27 def SDTX86VFCMP : SDTypeProfile<1, 3, [SDTCisInt<0>, SDTCisSameAs<1, 2>,
28                                        SDTCisFP<1>, SDTCisVT<3, i8>]>;
29
30 def X86fmin    : SDNode<"X86ISD::FMIN",      SDTFPBinOp>;
31 def X86fmax    : SDNode<"X86ISD::FMAX",      SDTFPBinOp>;
32 def X86fand    : SDNode<"X86ISD::FAND",      SDTFPBinOp,
33                         [SDNPCommutative, SDNPAssociative]>;
34 def X86for     : SDNode<"X86ISD::FOR",       SDTFPBinOp,
35                         [SDNPCommutative, SDNPAssociative]>;
36 def X86fxor    : SDNode<"X86ISD::FXOR",      SDTFPBinOp,
37                         [SDNPCommutative, SDNPAssociative]>;
38 def X86frsqrt  : SDNode<"X86ISD::FRSQRT",    SDTFPUnaryOp>;
39 def X86frcp    : SDNode<"X86ISD::FRCP",      SDTFPUnaryOp>;
40 def X86fsrl    : SDNode<"X86ISD::FSRL",      SDTX86FPShiftOp>;
41 def X86fgetsign: SDNode<"X86ISD::FGETSIGNx86",SDTFPToIntOp>;
42 def X86comi    : SDNode<"X86ISD::COMI",      SDTX86CmpTest>;
43 def X86ucomi   : SDNode<"X86ISD::UCOMI",     SDTX86CmpTest>;
44 def X86cmpss   : SDNode<"X86ISD::FSETCCss",    SDTX86Cmpss>;
45 def X86cmpsd   : SDNode<"X86ISD::FSETCCsd",    SDTX86Cmpsd>;
46 def X86pshufb  : SDNode<"X86ISD::PSHUFB",
47                  SDTypeProfile<1, 2, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
48                                       SDTCisSameAs<0,2>]>>;
49 def X86andnp   : SDNode<"X86ISD::ANDNP",
50                  SDTypeProfile<1, 2, [SDTCisVec<0>, SDTCisSameAs<0,1>,
51                                       SDTCisSameAs<0,2>]>>;
52 def X86psignb  : SDNode<"X86ISD::PSIGNB",
53                  SDTypeProfile<1, 2, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
54                                       SDTCisSameAs<0,2>]>>;
55 def X86psignw  : SDNode<"X86ISD::PSIGNW",
56                  SDTypeProfile<1, 2, [SDTCisVT<0, v8i16>, SDTCisSameAs<0,1>,
57                                       SDTCisSameAs<0,2>]>>;
58 def X86psignd  : SDNode<"X86ISD::PSIGND",
59                  SDTypeProfile<1, 2, [SDTCisVT<0, v4i32>, SDTCisSameAs<0,1>,
60                                       SDTCisSameAs<0,2>]>>;
61 def X86pblendv : SDNode<"X86ISD::PBLENDVB",
62                  SDTypeProfile<1, 3, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
63                                       SDTCisSameAs<0,2>, SDTCisSameAs<0,3>]>>;
64 def X86pextrb  : SDNode<"X86ISD::PEXTRB",
65                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
66 def X86pextrw  : SDNode<"X86ISD::PEXTRW",
67                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
68 def X86pinsrb  : SDNode<"X86ISD::PINSRB",
69                  SDTypeProfile<1, 3, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
70                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
71 def X86pinsrw  : SDNode<"X86ISD::PINSRW",
72                  SDTypeProfile<1, 3, [SDTCisVT<0, v8i16>, SDTCisSameAs<0,1>,
73                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
74 def X86insrtps : SDNode<"X86ISD::INSERTPS",
75                  SDTypeProfile<1, 3, [SDTCisVT<0, v4f32>, SDTCisSameAs<0,1>,
76                                       SDTCisVT<2, v4f32>, SDTCisPtrTy<3>]>>;
77 def X86vzmovl  : SDNode<"X86ISD::VZEXT_MOVL",
78                  SDTypeProfile<1, 1, [SDTCisSameAs<0,1>]>>;
79 def X86vzload  : SDNode<"X86ISD::VZEXT_LOAD", SDTLoad,
80                         [SDNPHasChain, SDNPMayLoad, SDNPMemOperand]>;
81 def X86vshl    : SDNode<"X86ISD::VSHL",      SDTIntShiftOp>;
82 def X86vshr    : SDNode<"X86ISD::VSRL",      SDTIntShiftOp>;
83 def X86cmpps   : SDNode<"X86ISD::CMPPS",     SDTX86VFCMP>;
84 def X86cmppd   : SDNode<"X86ISD::CMPPD",     SDTX86VFCMP>;
85 def X86pcmpeqb : SDNode<"X86ISD::PCMPEQB", SDTIntBinOp, [SDNPCommutative]>;
86 def X86pcmpeqw : SDNode<"X86ISD::PCMPEQW", SDTIntBinOp, [SDNPCommutative]>;
87 def X86pcmpeqd : SDNode<"X86ISD::PCMPEQD", SDTIntBinOp, [SDNPCommutative]>;
88 def X86pcmpeqq : SDNode<"X86ISD::PCMPEQQ", SDTIntBinOp, [SDNPCommutative]>;
89 def X86pcmpgtb : SDNode<"X86ISD::PCMPGTB", SDTIntBinOp>;
90 def X86pcmpgtw : SDNode<"X86ISD::PCMPGTW", SDTIntBinOp>;
91 def X86pcmpgtd : SDNode<"X86ISD::PCMPGTD", SDTIntBinOp>;
92 def X86pcmpgtq : SDNode<"X86ISD::PCMPGTQ", SDTIntBinOp>;
93
94 def SDTX86CmpPTest : SDTypeProfile<1, 2, [SDTCisVT<0, i32>,
95                                           SDTCisVec<1>,
96                                           SDTCisSameAs<2, 1>]>;
97 def X86ptest   : SDNode<"X86ISD::PTEST", SDTX86CmpPTest>;
98 def X86testp   : SDNode<"X86ISD::TESTP", SDTX86CmpPTest>;
99
100 // Specific shuffle nodes - At some point ISD::VECTOR_SHUFFLE will always get
101 // translated into one of the target nodes below during lowering.
102 // Note: this is a work in progress...
103 def SDTShuff1Op : SDTypeProfile<1, 1, [SDTCisVec<0>, SDTCisSameAs<0,1>]>;
104 def SDTShuff2Op : SDTypeProfile<1, 2, [SDTCisVec<0>, SDTCisSameAs<0,1>,
105                                 SDTCisSameAs<0,2>]>;
106
107 def SDTShuff2OpI : SDTypeProfile<1, 2, [SDTCisVec<0>,
108                                  SDTCisSameAs<0,1>, SDTCisInt<2>]>;
109 def SDTShuff3OpI : SDTypeProfile<1, 3, [SDTCisVec<0>, SDTCisSameAs<0,1>,
110                                  SDTCisSameAs<0,2>, SDTCisInt<3>]>;
111
112 def SDTVBroadcast : SDTypeProfile<1, 1, [SDTCisVec<0>]>;
113
114 def X86PAlign : SDNode<"X86ISD::PALIGN", SDTShuff3OpI>;
115
116 def X86PShufd  : SDNode<"X86ISD::PSHUFD", SDTShuff2OpI>;
117 def X86PShufhw : SDNode<"X86ISD::PSHUFHW", SDTShuff2OpI>;
118 def X86PShuflw : SDNode<"X86ISD::PSHUFLW", SDTShuff2OpI>;
119
120 def X86Shufpd : SDNode<"X86ISD::SHUFPD", SDTShuff3OpI>;
121 def X86Shufps : SDNode<"X86ISD::SHUFPS", SDTShuff3OpI>;
122
123 def X86Movddup  : SDNode<"X86ISD::MOVDDUP", SDTShuff1Op>;
124 def X86Movshdup : SDNode<"X86ISD::MOVSHDUP", SDTShuff1Op>;
125 def X86Movsldup : SDNode<"X86ISD::MOVSLDUP", SDTShuff1Op>;
126
127 def X86Movsd : SDNode<"X86ISD::MOVSD", SDTShuff2Op>;
128 def X86Movss : SDNode<"X86ISD::MOVSS", SDTShuff2Op>;
129
130 def X86Movlhps : SDNode<"X86ISD::MOVLHPS", SDTShuff2Op>;
131 def X86Movlhpd : SDNode<"X86ISD::MOVLHPD", SDTShuff2Op>;
132 def X86Movhlps : SDNode<"X86ISD::MOVHLPS", SDTShuff2Op>;
133 def X86Movhlpd : SDNode<"X86ISD::MOVHLPD", SDTShuff2Op>;
134
135 def X86Movlps : SDNode<"X86ISD::MOVLPS", SDTShuff2Op>;
136 def X86Movlpd : SDNode<"X86ISD::MOVLPD", SDTShuff2Op>;
137
138 def X86Unpcklps  : SDNode<"X86ISD::UNPCKLPS", SDTShuff2Op>;
139 def X86Unpcklpd  : SDNode<"X86ISD::UNPCKLPD", SDTShuff2Op>;
140 def X86Unpcklpsy : SDNode<"X86ISD::VUNPCKLPSY", SDTShuff2Op>;
141 def X86Unpcklpdy : SDNode<"X86ISD::VUNPCKLPDY", SDTShuff2Op>;
142
143 def X86Unpckhps  : SDNode<"X86ISD::UNPCKHPS", SDTShuff2Op>;
144 def X86Unpckhpd  : SDNode<"X86ISD::UNPCKHPD", SDTShuff2Op>;
145 def X86Unpckhpsy : SDNode<"X86ISD::VUNPCKHPSY", SDTShuff2Op>;
146 def X86Unpckhpdy : SDNode<"X86ISD::VUNPCKHPDY", SDTShuff2Op>;
147
148 def X86Punpcklbw  : SDNode<"X86ISD::PUNPCKLBW", SDTShuff2Op>;
149 def X86Punpcklwd  : SDNode<"X86ISD::PUNPCKLWD", SDTShuff2Op>;
150 def X86Punpckldq  : SDNode<"X86ISD::PUNPCKLDQ", SDTShuff2Op>;
151 def X86Punpcklqdq : SDNode<"X86ISD::PUNPCKLQDQ", SDTShuff2Op>;
152
153 def X86Punpckhbw  : SDNode<"X86ISD::PUNPCKHBW", SDTShuff2Op>;
154 def X86Punpckhwd  : SDNode<"X86ISD::PUNPCKHWD", SDTShuff2Op>;
155 def X86Punpckhdq  : SDNode<"X86ISD::PUNPCKHDQ", SDTShuff2Op>;
156 def X86Punpckhqdq : SDNode<"X86ISD::PUNPCKHQDQ", SDTShuff2Op>;
157
158 def X86VPermilps  : SDNode<"X86ISD::VPERMILPS", SDTShuff2OpI>;
159 def X86VPermilpsy : SDNode<"X86ISD::VPERMILPSY", SDTShuff2OpI>;
160 def X86VPermilpd  : SDNode<"X86ISD::VPERMILPD", SDTShuff2OpI>;
161 def X86VPermilpdy : SDNode<"X86ISD::VPERMILPDY", SDTShuff2OpI>;
162
163 def X86VPerm2f128 : SDNode<"X86ISD::VPERM2F128", SDTShuff3OpI>;
164
165 def X86VBroadcast : SDNode<"X86ISD::VBROADCAST", SDTVBroadcast>;
166
167 //===----------------------------------------------------------------------===//
168 // SSE Complex Patterns
169 //===----------------------------------------------------------------------===//
170
171 // These are 'extloads' from a scalar to the low element of a vector, zeroing
172 // the top elements.  These are used for the SSE 'ss' and 'sd' instruction
173 // forms.
174 def sse_load_f32 : ComplexPattern<v4f32, 5, "SelectScalarSSELoad", [],
175                                   [SDNPHasChain, SDNPMayLoad, SDNPMemOperand,
176                                    SDNPWantRoot]>;
177 def sse_load_f64 : ComplexPattern<v2f64, 5, "SelectScalarSSELoad", [],
178                                   [SDNPHasChain, SDNPMayLoad, SDNPMemOperand,
179                                    SDNPWantRoot]>;
180
181 def ssmem : Operand<v4f32> {
182   let PrintMethod = "printf32mem";
183   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
184   let ParserMatchClass = X86MemAsmOperand;
185   let OperandType = "OPERAND_MEMORY";
186 }
187 def sdmem : Operand<v2f64> {
188   let PrintMethod = "printf64mem";
189   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
190   let ParserMatchClass = X86MemAsmOperand;
191   let OperandType = "OPERAND_MEMORY";
192 }
193
194 //===----------------------------------------------------------------------===//
195 // SSE pattern fragments
196 //===----------------------------------------------------------------------===//
197
198 // 128-bit load pattern fragments
199 def loadv4f32    : PatFrag<(ops node:$ptr), (v4f32 (load node:$ptr))>;
200 def loadv2f64    : PatFrag<(ops node:$ptr), (v2f64 (load node:$ptr))>;
201 def loadv4i32    : PatFrag<(ops node:$ptr), (v4i32 (load node:$ptr))>;
202 def loadv2i64    : PatFrag<(ops node:$ptr), (v2i64 (load node:$ptr))>;
203
204 // 256-bit load pattern fragments
205 def loadv8f32    : PatFrag<(ops node:$ptr), (v8f32 (load node:$ptr))>;
206 def loadv4f64    : PatFrag<(ops node:$ptr), (v4f64 (load node:$ptr))>;
207 def loadv8i32    : PatFrag<(ops node:$ptr), (v8i32 (load node:$ptr))>;
208 def loadv4i64    : PatFrag<(ops node:$ptr), (v4i64 (load node:$ptr))>;
209
210 // Like 'store', but always requires vector alignment.
211 def alignedstore : PatFrag<(ops node:$val, node:$ptr),
212                            (store node:$val, node:$ptr), [{
213   return cast<StoreSDNode>(N)->getAlignment() >= 16;
214 }]>;
215
216 // Like 'load', but always requires vector alignment.
217 def alignedload : PatFrag<(ops node:$ptr), (load node:$ptr), [{
218   return cast<LoadSDNode>(N)->getAlignment() >= 16;
219 }]>;
220
221 def alignedloadfsf32 : PatFrag<(ops node:$ptr),
222                                (f32 (alignedload node:$ptr))>;
223 def alignedloadfsf64 : PatFrag<(ops node:$ptr),
224                                (f64 (alignedload node:$ptr))>;
225
226 // 128-bit aligned load pattern fragments
227 def alignedloadv4f32 : PatFrag<(ops node:$ptr),
228                                (v4f32 (alignedload node:$ptr))>;
229 def alignedloadv2f64 : PatFrag<(ops node:$ptr),
230                                (v2f64 (alignedload node:$ptr))>;
231 def alignedloadv4i32 : PatFrag<(ops node:$ptr),
232                                (v4i32 (alignedload node:$ptr))>;
233 def alignedloadv2i64 : PatFrag<(ops node:$ptr),
234                                (v2i64 (alignedload node:$ptr))>;
235
236 // 256-bit aligned load pattern fragments
237 def alignedloadv8f32 : PatFrag<(ops node:$ptr),
238                                (v8f32 (alignedload node:$ptr))>;
239 def alignedloadv4f64 : PatFrag<(ops node:$ptr),
240                                (v4f64 (alignedload node:$ptr))>;
241 def alignedloadv8i32 : PatFrag<(ops node:$ptr),
242                                (v8i32 (alignedload node:$ptr))>;
243 def alignedloadv4i64 : PatFrag<(ops node:$ptr),
244                                (v4i64 (alignedload node:$ptr))>;
245
246 // Like 'load', but uses special alignment checks suitable for use in
247 // memory operands in most SSE instructions, which are required to
248 // be naturally aligned on some targets but not on others.  If the subtarget
249 // allows unaligned accesses, match any load, though this may require
250 // setting a feature bit in the processor (on startup, for example).
251 // Opteron 10h and later implement such a feature.
252 def memop : PatFrag<(ops node:$ptr), (load node:$ptr), [{
253   return    Subtarget->hasVectorUAMem()
254          || cast<LoadSDNode>(N)->getAlignment() >= 16;
255 }]>;
256
257 def memopfsf32 : PatFrag<(ops node:$ptr), (f32   (memop node:$ptr))>;
258 def memopfsf64 : PatFrag<(ops node:$ptr), (f64   (memop node:$ptr))>;
259
260 // 128-bit memop pattern fragments
261 def memopv4f32 : PatFrag<(ops node:$ptr), (v4f32 (memop node:$ptr))>;
262 def memopv2f64 : PatFrag<(ops node:$ptr), (v2f64 (memop node:$ptr))>;
263 def memopv4i32 : PatFrag<(ops node:$ptr), (v4i32 (memop node:$ptr))>;
264 def memopv2i64 : PatFrag<(ops node:$ptr), (v2i64 (memop node:$ptr))>;
265 def memopv8i16 : PatFrag<(ops node:$ptr), (v8i16 (memop node:$ptr))>;
266 def memopv16i8 : PatFrag<(ops node:$ptr), (v16i8 (memop node:$ptr))>;
267
268 // 256-bit memop pattern fragments
269 def memopv32i8 : PatFrag<(ops node:$ptr), (v32i8 (memop node:$ptr))>;
270 def memopv8f32 : PatFrag<(ops node:$ptr), (v8f32 (memop node:$ptr))>;
271 def memopv4f64 : PatFrag<(ops node:$ptr), (v4f64 (memop node:$ptr))>;
272 def memopv4i64 : PatFrag<(ops node:$ptr), (v4i64 (memop node:$ptr))>;
273 def memopv8i32 : PatFrag<(ops node:$ptr), (v8i32 (memop node:$ptr))>;
274
275 // SSSE3 uses MMX registers for some instructions. They aren't aligned on a
276 // 16-byte boundary.
277 // FIXME: 8 byte alignment for mmx reads is not required
278 def memop64 : PatFrag<(ops node:$ptr), (load node:$ptr), [{
279   return cast<LoadSDNode>(N)->getAlignment() >= 8;
280 }]>;
281
282 def memopmmx  : PatFrag<(ops node:$ptr), (x86mmx  (memop64 node:$ptr))>;
283
284 // MOVNT Support
285 // Like 'store', but requires the non-temporal bit to be set
286 def nontemporalstore : PatFrag<(ops node:$val, node:$ptr),
287                            (st node:$val, node:$ptr), [{
288   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
289     return ST->isNonTemporal();
290   return false;
291 }]>;
292
293 def alignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
294                                    (st node:$val, node:$ptr), [{
295   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
296     return ST->isNonTemporal() && !ST->isTruncatingStore() &&
297            ST->getAddressingMode() == ISD::UNINDEXED &&
298            ST->getAlignment() >= 16;
299   return false;
300 }]>;
301
302 def unalignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
303                                    (st node:$val, node:$ptr), [{
304   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
305     return ST->isNonTemporal() &&
306            ST->getAlignment() < 16;
307   return false;
308 }]>;
309
310 // 128-bit bitconvert pattern fragments
311 def bc_v4f32 : PatFrag<(ops node:$in), (v4f32 (bitconvert node:$in))>;
312 def bc_v2f64 : PatFrag<(ops node:$in), (v2f64 (bitconvert node:$in))>;
313 def bc_v16i8 : PatFrag<(ops node:$in), (v16i8 (bitconvert node:$in))>;
314 def bc_v8i16 : PatFrag<(ops node:$in), (v8i16 (bitconvert node:$in))>;
315 def bc_v4i32 : PatFrag<(ops node:$in), (v4i32 (bitconvert node:$in))>;
316 def bc_v2i64 : PatFrag<(ops node:$in), (v2i64 (bitconvert node:$in))>;
317
318 // 256-bit bitconvert pattern fragments
319 def bc_v8i32 : PatFrag<(ops node:$in), (v8i32 (bitconvert node:$in))>;
320 def bc_v4i64 : PatFrag<(ops node:$in), (v4i64 (bitconvert node:$in))>;
321
322 def vzmovl_v2i64 : PatFrag<(ops node:$src),
323                            (bitconvert (v2i64 (X86vzmovl
324                              (v2i64 (scalar_to_vector (loadi64 node:$src))))))>;
325 def vzmovl_v4i32 : PatFrag<(ops node:$src),
326                            (bitconvert (v4i32 (X86vzmovl
327                              (v4i32 (scalar_to_vector (loadi32 node:$src))))))>;
328
329 def vzload_v2i64 : PatFrag<(ops node:$src),
330                            (bitconvert (v2i64 (X86vzload node:$src)))>;
331
332
333 def fp32imm0 : PatLeaf<(f32 fpimm), [{
334   return N->isExactlyValue(+0.0);
335 }]>;
336
337 // BYTE_imm - Transform bit immediates into byte immediates.
338 def BYTE_imm  : SDNodeXForm<imm, [{
339   // Transformation function: imm >> 3
340   return getI32Imm(N->getZExtValue() >> 3);
341 }]>;
342
343 // SHUFFLE_get_shuf_imm xform function: convert vector_shuffle mask to PSHUF*,
344 // SHUFP* etc. imm.
345 def SHUFFLE_get_shuf_imm : SDNodeXForm<vector_shuffle, [{
346   return getI8Imm(X86::getShuffleSHUFImmediate(N));
347 }]>;
348
349 // SHUFFLE_get_pshufhw_imm xform function: convert vector_shuffle mask to
350 // PSHUFHW imm.
351 def SHUFFLE_get_pshufhw_imm : SDNodeXForm<vector_shuffle, [{
352   return getI8Imm(X86::getShufflePSHUFHWImmediate(N));
353 }]>;
354
355 // SHUFFLE_get_pshuflw_imm xform function: convert vector_shuffle mask to
356 // PSHUFLW imm.
357 def SHUFFLE_get_pshuflw_imm : SDNodeXForm<vector_shuffle, [{
358   return getI8Imm(X86::getShufflePSHUFLWImmediate(N));
359 }]>;
360
361 // SHUFFLE_get_palign_imm xform function: convert vector_shuffle mask to
362 // a PALIGNR imm.
363 def SHUFFLE_get_palign_imm : SDNodeXForm<vector_shuffle, [{
364   return getI8Imm(X86::getShufflePALIGNRImmediate(N));
365 }]>;
366
367 // EXTRACT_get_vextractf128_imm xform function: convert extract_subvector index
368 // to VEXTRACTF128 imm.
369 def EXTRACT_get_vextractf128_imm : SDNodeXForm<extract_subvector, [{
370   return getI8Imm(X86::getExtractVEXTRACTF128Immediate(N));
371 }]>;
372
373 // INSERT_get_vinsertf128_imm xform function: convert insert_subvector index to
374 // VINSERTF128 imm.
375 def INSERT_get_vinsertf128_imm : SDNodeXForm<insert_subvector, [{
376   return getI8Imm(X86::getInsertVINSERTF128Immediate(N));
377 }]>;
378
379 def splat_lo : PatFrag<(ops node:$lhs, node:$rhs),
380                        (vector_shuffle node:$lhs, node:$rhs), [{
381   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
382   return SVOp->isSplat() && SVOp->getSplatIndex() == 0;
383 }]>;
384
385 def movddup : PatFrag<(ops node:$lhs, node:$rhs),
386                       (vector_shuffle node:$lhs, node:$rhs), [{
387   return X86::isMOVDDUPMask(cast<ShuffleVectorSDNode>(N));
388 }]>;
389
390 def movhlps : PatFrag<(ops node:$lhs, node:$rhs),
391                       (vector_shuffle node:$lhs, node:$rhs), [{
392   return X86::isMOVHLPSMask(cast<ShuffleVectorSDNode>(N));
393 }]>;
394
395 def movhlps_undef : PatFrag<(ops node:$lhs, node:$rhs),
396                             (vector_shuffle node:$lhs, node:$rhs), [{
397   return X86::isMOVHLPS_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
398 }]>;
399
400 def movlhps : PatFrag<(ops node:$lhs, node:$rhs),
401                       (vector_shuffle node:$lhs, node:$rhs), [{
402   return X86::isMOVLHPSMask(cast<ShuffleVectorSDNode>(N));
403 }]>;
404
405 def movlp : PatFrag<(ops node:$lhs, node:$rhs),
406                     (vector_shuffle node:$lhs, node:$rhs), [{
407   return X86::isMOVLPMask(cast<ShuffleVectorSDNode>(N));
408 }]>;
409
410 def movl : PatFrag<(ops node:$lhs, node:$rhs),
411                    (vector_shuffle node:$lhs, node:$rhs), [{
412   return X86::isMOVLMask(cast<ShuffleVectorSDNode>(N));
413 }]>;
414
415 def unpckl : PatFrag<(ops node:$lhs, node:$rhs),
416                      (vector_shuffle node:$lhs, node:$rhs), [{
417   return X86::isUNPCKLMask(cast<ShuffleVectorSDNode>(N));
418 }]>;
419
420 def unpckh : PatFrag<(ops node:$lhs, node:$rhs),
421                      (vector_shuffle node:$lhs, node:$rhs), [{
422   return X86::isUNPCKHMask(cast<ShuffleVectorSDNode>(N));
423 }]>;
424
425 def pshufd : PatFrag<(ops node:$lhs, node:$rhs),
426                      (vector_shuffle node:$lhs, node:$rhs), [{
427   return X86::isPSHUFDMask(cast<ShuffleVectorSDNode>(N));
428 }], SHUFFLE_get_shuf_imm>;
429
430 def shufp : PatFrag<(ops node:$lhs, node:$rhs),
431                     (vector_shuffle node:$lhs, node:$rhs), [{
432   return X86::isSHUFPMask(cast<ShuffleVectorSDNode>(N));
433 }], SHUFFLE_get_shuf_imm>;
434
435 def pshufhw : PatFrag<(ops node:$lhs, node:$rhs),
436                       (vector_shuffle node:$lhs, node:$rhs), [{
437   return X86::isPSHUFHWMask(cast<ShuffleVectorSDNode>(N));
438 }], SHUFFLE_get_pshufhw_imm>;
439
440 def pshuflw : PatFrag<(ops node:$lhs, node:$rhs),
441                       (vector_shuffle node:$lhs, node:$rhs), [{
442   return X86::isPSHUFLWMask(cast<ShuffleVectorSDNode>(N));
443 }], SHUFFLE_get_pshuflw_imm>;
444
445 def vextractf128_extract : PatFrag<(ops node:$bigvec, node:$index),
446                                    (extract_subvector node:$bigvec,
447                                                       node:$index), [{
448   return X86::isVEXTRACTF128Index(N);
449 }], EXTRACT_get_vextractf128_imm>;
450
451 def vinsertf128_insert : PatFrag<(ops node:$bigvec, node:$smallvec,
452                                       node:$index),
453                                  (insert_subvector node:$bigvec, node:$smallvec,
454                                                    node:$index), [{
455   return X86::isVINSERTF128Index(N);
456 }], INSERT_get_vinsertf128_imm>;
457