AVX512: Change VPMOVB2M DAG lowering , use CVT2MASK node instead TRUNCATE.
[oota-llvm.git] / lib / Target / X86 / X86InstrAVX512.td
1 //===-- X86InstrAVX512.td - AVX512 Instruction Set ---------*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 AVX512 instruction set, defining the
11 // instructions, and properties of the instructions which are needed for code
12 // generation, machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 // Group template arguments that can be derived from the vector type (EltNum x
17 // EltVT).  These are things like the register class for the writemask, etc.
18 // The idea is to pass one of these as the template argument rather than the
19 // individual arguments.
20 // The template is also used for scalar types, in this case numelts is 1.
21 class X86VectorVTInfo<int numelts, ValueType eltvt, RegisterClass rc,
22                       string suffix = ""> {
23   RegisterClass RC = rc;
24   ValueType EltVT = eltvt;
25   int NumElts = numelts;
26
27   // Corresponding mask register class.
28   RegisterClass KRC = !cast<RegisterClass>("VK" # NumElts);
29
30   // Corresponding write-mask register class.
31   RegisterClass KRCWM = !cast<RegisterClass>("VK" # NumElts # "WM");
32
33   // The GPR register class that can hold the write mask.  Use GR8 for fewer
34   // than 8 elements.  Use shift-right and equal to work around the lack of
35   // !lt in tablegen.
36   RegisterClass MRC =
37     !cast<RegisterClass>("GR" #
38                          !if (!eq (!srl(NumElts, 3), 0), 8, NumElts));
39
40   // Suffix used in the instruction mnemonic.
41   string Suffix = suffix;
42
43   // VTName is a string name for vector VT. For vector types it will be
44   // v # NumElts # EltVT, so for vector of 8 elements of i32 it will be v8i32
45   // It is a little bit complex for scalar types, where NumElts = 1.
46   // In this case we build v4f32 or v2f64
47   string VTName = "v" # !if (!eq (NumElts, 1),
48                         !if (!eq (EltVT.Size, 32), 4,
49                         !if (!eq (EltVT.Size, 64), 2, NumElts)), NumElts) # EltVT;
50
51   // The vector VT.
52   ValueType VT = !cast<ValueType>(VTName);
53
54   string EltTypeName = !cast<string>(EltVT);
55   // Size of the element type in bits, e.g. 32 for v16i32.
56   string EltSizeName = !subst("i", "", !subst("f", "", EltTypeName));
57   int EltSize = EltVT.Size;
58
59   // "i" for integer types and "f" for floating-point types
60   string TypeVariantName = !subst(EltSizeName, "", EltTypeName);
61
62   // Size of RC in bits, e.g. 512 for VR512.
63   int Size = VT.Size;
64
65   // The corresponding memory operand, e.g. i512mem for VR512.
66   X86MemOperand MemOp = !cast<X86MemOperand>(TypeVariantName # Size # "mem");
67   X86MemOperand ScalarMemOp = !cast<X86MemOperand>(EltVT # "mem");
68
69   // Load patterns
70   // Note: For 128/256-bit integer VT we choose loadv2i64/loadv4i64
71   //       due to load promotion during legalization
72   PatFrag LdFrag = !cast<PatFrag>("load" #
73                                   !if (!eq (TypeVariantName, "i"),
74                                        !if (!eq (Size, 128), "v2i64",
75                                        !if (!eq (Size, 256), "v4i64",
76                                             VTName)), VTName));
77
78   PatFrag AlignedLdFrag = !cast<PatFrag>("alignedload" #
79                           !if (!eq (TypeVariantName, "i"),
80                                 !if (!eq (Size, 128), "v2i64",
81                                 !if (!eq (Size, 256), "v4i64",
82                                 !if (!eq (Size, 512),
83                                     !if (!eq (EltSize, 64), "v8i64", "v16i32"),
84                                     VTName))), VTName));
85
86   PatFrag ScalarLdFrag = !cast<PatFrag>("load" # EltVT);
87
88   // The corresponding float type, e.g. v16f32 for v16i32
89   // Note: For EltSize < 32, FloatVT is illegal and TableGen
90   //       fails to compile, so we choose FloatVT = VT
91   ValueType FloatVT = !cast<ValueType>(
92                         !if (!eq (!srl(EltSize,5),0),
93                              VTName,
94                              !if (!eq(TypeVariantName, "i"),
95                                   "v" # NumElts # "f" # EltSize,
96                                   VTName)));
97
98   // The string to specify embedded broadcast in assembly.
99   string BroadcastStr = "{1to" # NumElts # "}";
100
101   // 8-bit compressed displacement tuple/subvector format.  This is only
102   // defined for NumElts <= 8.
103   CD8VForm CD8TupleForm = !if (!eq (!srl(NumElts, 4), 0),
104                                !cast<CD8VForm>("CD8VT" # NumElts), ?);
105
106   SubRegIndex SubRegIdx = !if (!eq (Size, 128), sub_xmm,
107                           !if (!eq (Size, 256), sub_ymm, ?));
108
109   Domain ExeDomain = !if (!eq (EltTypeName, "f32"), SSEPackedSingle,
110                      !if (!eq (EltTypeName, "f64"), SSEPackedDouble,
111                      SSEPackedInt));
112
113   RegisterClass FRC = !if (!eq (EltTypeName, "f32"), FR32X, FR64X);
114
115   // A vector type of the same width with element type i32.  This is used to
116   // create the canonical constant zero node ImmAllZerosV.
117   ValueType i32VT = !cast<ValueType>("v" # !srl(Size, 5) # "i32");
118   dag ImmAllZerosV = (VT (bitconvert (i32VT immAllZerosV)));
119
120   string ZSuffix = !if (!eq (Size, 128), "Z128",
121                    !if (!eq (Size, 256), "Z256", "Z"));
122 }
123
124 def v64i8_info  : X86VectorVTInfo<64,  i8, VR512, "b">;
125 def v32i16_info : X86VectorVTInfo<32, i16, VR512, "w">;
126 def v16i32_info : X86VectorVTInfo<16, i32, VR512, "d">;
127 def v8i64_info  : X86VectorVTInfo<8,  i64, VR512, "q">;
128 def v16f32_info : X86VectorVTInfo<16, f32, VR512, "ps">;
129 def v8f64_info  : X86VectorVTInfo<8,  f64, VR512, "pd">;
130
131 // "x" in v32i8x_info means RC = VR256X
132 def v32i8x_info  : X86VectorVTInfo<32,  i8, VR256X, "b">;
133 def v16i16x_info : X86VectorVTInfo<16, i16, VR256X, "w">;
134 def v8i32x_info  : X86VectorVTInfo<8,  i32, VR256X, "d">;
135 def v4i64x_info  : X86VectorVTInfo<4,  i64, VR256X, "q">;
136 def v8f32x_info  : X86VectorVTInfo<8,  f32, VR256X, "ps">;
137 def v4f64x_info  : X86VectorVTInfo<4,  f64, VR256X, "pd">;
138
139 def v16i8x_info  : X86VectorVTInfo<16,  i8, VR128X, "b">;
140 def v8i16x_info  : X86VectorVTInfo<8,  i16, VR128X, "w">;
141 def v4i32x_info  : X86VectorVTInfo<4,  i32, VR128X, "d">;
142 def v2i64x_info  : X86VectorVTInfo<2,  i64, VR128X, "q">;
143 def v4f32x_info  : X86VectorVTInfo<4,  f32, VR128X, "ps">;
144 def v2f64x_info  : X86VectorVTInfo<2,  f64, VR128X, "pd">;
145
146 // We map scalar types to the smallest (128-bit) vector type
147 // with the appropriate element type. This allows to use the same masking logic.
148 def i32x_info    : X86VectorVTInfo<1,  i32, GR32, "si">;
149 def i64x_info    : X86VectorVTInfo<1,  i64, GR64, "sq">;
150 def f32x_info    : X86VectorVTInfo<1,  f32, VR128X, "ss">;
151 def f64x_info    : X86VectorVTInfo<1,  f64, VR128X, "sd">;
152
153 class AVX512VLVectorVTInfo<X86VectorVTInfo i512, X86VectorVTInfo i256,
154                            X86VectorVTInfo i128> {
155   X86VectorVTInfo info512 = i512;
156   X86VectorVTInfo info256 = i256;
157   X86VectorVTInfo info128 = i128;
158 }
159
160 def avx512vl_i8_info  : AVX512VLVectorVTInfo<v64i8_info, v32i8x_info,
161                                              v16i8x_info>;
162 def avx512vl_i16_info : AVX512VLVectorVTInfo<v32i16_info, v16i16x_info,
163                                              v8i16x_info>;
164 def avx512vl_i32_info : AVX512VLVectorVTInfo<v16i32_info, v8i32x_info,
165                                              v4i32x_info>;
166 def avx512vl_i64_info : AVX512VLVectorVTInfo<v8i64_info, v4i64x_info,
167                                              v2i64x_info>;
168 def avx512vl_f32_info : AVX512VLVectorVTInfo<v16f32_info, v8f32x_info,
169                                              v4f32x_info>;
170 def avx512vl_f64_info : AVX512VLVectorVTInfo<v8f64_info, v4f64x_info,
171                                              v2f64x_info>;
172
173 // This multiclass generates the masking variants from the non-masking
174 // variant.  It only provides the assembly pieces for the masking variants.
175 // It assumes custom ISel patterns for masking which can be provided as
176 // template arguments.
177 multiclass AVX512_maskable_custom<bits<8> O, Format F,
178                                   dag Outs,
179                                   dag Ins, dag MaskingIns, dag ZeroMaskingIns,
180                                   string OpcodeStr,
181                                   string AttSrcAsm, string IntelSrcAsm,
182                                   list<dag> Pattern,
183                                   list<dag> MaskingPattern,
184                                   list<dag> ZeroMaskingPattern,
185                                   string MaskingConstraint = "",
186                                   InstrItinClass itin = NoItinerary,
187                                   bit IsCommutable = 0> {
188   let isCommutable = IsCommutable in
189     def NAME: AVX512<O, F, Outs, Ins,
190                        OpcodeStr#"\t{"#AttSrcAsm#", $dst|"#
191                                      "$dst , "#IntelSrcAsm#"}",
192                        Pattern, itin>;
193
194   // Prefer over VMOV*rrk Pat<>
195   let AddedComplexity = 20 in
196     def NAME#k: AVX512<O, F, Outs, MaskingIns,
197                        OpcodeStr#"\t{"#AttSrcAsm#", $dst {${mask}}|"#
198                                      "$dst {${mask}}, "#IntelSrcAsm#"}",
199                        MaskingPattern, itin>,
200               EVEX_K {
201       // In case of the 3src subclass this is overridden with a let.
202       string Constraints = MaskingConstraint;
203   }
204   let AddedComplexity = 30 in // Prefer over VMOV*rrkz Pat<>
205     def NAME#kz: AVX512<O, F, Outs, ZeroMaskingIns,
206                        OpcodeStr#"\t{"#AttSrcAsm#", $dst {${mask}} {z}|"#
207                                      "$dst {${mask}} {z}, "#IntelSrcAsm#"}",
208                        ZeroMaskingPattern,
209                        itin>,
210               EVEX_KZ;
211 }
212
213
214 // Common base class of AVX512_maskable and AVX512_maskable_3src.
215 multiclass AVX512_maskable_common<bits<8> O, Format F, X86VectorVTInfo _,
216                                   dag Outs,
217                                   dag Ins, dag MaskingIns, dag ZeroMaskingIns,
218                                   string OpcodeStr,
219                                   string AttSrcAsm, string IntelSrcAsm,
220                                   dag RHS, dag MaskingRHS,
221                                   SDNode Select = vselect,
222                                   string MaskingConstraint = "",
223                                   InstrItinClass itin = NoItinerary,
224                                   bit IsCommutable = 0> :
225   AVX512_maskable_custom<O, F, Outs, Ins, MaskingIns, ZeroMaskingIns, OpcodeStr,
226                          AttSrcAsm, IntelSrcAsm,
227                          [(set _.RC:$dst, RHS)],
228                          [(set _.RC:$dst, MaskingRHS)],
229                          [(set _.RC:$dst,
230                                (Select _.KRCWM:$mask, RHS, _.ImmAllZerosV))],
231                          MaskingConstraint, NoItinerary, IsCommutable>;
232
233 // This multiclass generates the unconditional/non-masking, the masking and
234 // the zero-masking variant of the vector instruction.  In the masking case, the
235 // perserved vector elements come from a new dummy input operand tied to $dst.
236 multiclass AVX512_maskable<bits<8> O, Format F, X86VectorVTInfo _,
237                            dag Outs, dag Ins, string OpcodeStr,
238                            string AttSrcAsm, string IntelSrcAsm,
239                            dag RHS,
240                            InstrItinClass itin = NoItinerary,
241                            bit IsCommutable = 0> :
242    AVX512_maskable_common<O, F, _, Outs, Ins,
243                           !con((ins _.RC:$src0, _.KRCWM:$mask), Ins),
244                           !con((ins _.KRCWM:$mask), Ins),
245                           OpcodeStr, AttSrcAsm, IntelSrcAsm, RHS,
246                           (vselect _.KRCWM:$mask, RHS, _.RC:$src0), vselect,
247                           "$src0 = $dst", itin, IsCommutable>;
248
249 // This multiclass generates the unconditional/non-masking, the masking and
250 // the zero-masking variant of the scalar instruction.
251 multiclass AVX512_maskable_scalar<bits<8> O, Format F, X86VectorVTInfo _,
252                            dag Outs, dag Ins, string OpcodeStr,
253                            string AttSrcAsm, string IntelSrcAsm,
254                            dag RHS,
255                            InstrItinClass itin = NoItinerary,
256                            bit IsCommutable = 0> :
257    AVX512_maskable_common<O, F, _, Outs, Ins,
258                           !con((ins _.RC:$src0, _.KRCWM:$mask), Ins),
259                           !con((ins _.KRCWM:$mask), Ins),
260                           OpcodeStr, AttSrcAsm, IntelSrcAsm, RHS,
261                           (X86select _.KRCWM:$mask, RHS, _.RC:$src0), X86select,
262                           "$src0 = $dst", itin, IsCommutable>;
263
264 // Similar to AVX512_maskable but in this case one of the source operands
265 // ($src1) is already tied to $dst so we just use that for the preserved
266 // vector elements.  NOTE that the NonTiedIns (the ins dag) should exclude
267 // $src1.
268 multiclass AVX512_maskable_3src<bits<8> O, Format F, X86VectorVTInfo _,
269                                 dag Outs, dag NonTiedIns, string OpcodeStr,
270                                 string AttSrcAsm, string IntelSrcAsm,
271                                 dag RHS> :
272    AVX512_maskable_common<O, F, _, Outs,
273                           !con((ins _.RC:$src1), NonTiedIns),
274                           !con((ins _.RC:$src1, _.KRCWM:$mask), NonTiedIns),
275                           !con((ins _.RC:$src1, _.KRCWM:$mask), NonTiedIns),
276                           OpcodeStr, AttSrcAsm, IntelSrcAsm, RHS,
277                           (vselect _.KRCWM:$mask, RHS, _.RC:$src1)>;
278
279 // Similar to AVX512_maskable_3rc but in this case the input VT for the tied
280 // operand differs from the output VT. This requires a bitconvert on
281 // the preserved vector going into the vselect.
282 multiclass AVX512_maskable_3src_cast<bits<8> O, Format F, X86VectorVTInfo OutVT,
283                                      X86VectorVTInfo InVT,
284                                      dag Outs, dag NonTiedIns, string OpcodeStr,
285                                      string AttSrcAsm, string IntelSrcAsm,
286                                      dag RHS> :
287    AVX512_maskable_common<O, F, OutVT, Outs,
288                           !con((ins InVT.RC:$src1), NonTiedIns),
289                           !con((ins InVT.RC:$src1, InVT.KRCWM:$mask), NonTiedIns),
290                           !con((ins InVT.RC:$src1, InVT.KRCWM:$mask), NonTiedIns),
291                           OpcodeStr, AttSrcAsm, IntelSrcAsm, RHS,
292                           (vselect InVT.KRCWM:$mask, RHS,
293                            (bitconvert InVT.RC:$src1))>;
294
295 multiclass AVX512_maskable_3src_scalar<bits<8> O, Format F, X86VectorVTInfo _,
296                                      dag Outs, dag NonTiedIns, string OpcodeStr,
297                                      string AttSrcAsm, string IntelSrcAsm,
298                                      dag RHS> :
299    AVX512_maskable_common<O, F, _, Outs,
300                           !con((ins _.RC:$src1), NonTiedIns),
301                           !con((ins _.RC:$src1, _.KRCWM:$mask), NonTiedIns),
302                           !con((ins _.RC:$src1, _.KRCWM:$mask), NonTiedIns),
303                           OpcodeStr, AttSrcAsm, IntelSrcAsm, RHS,
304                           (X86select _.KRCWM:$mask, RHS, _.RC:$src1)>;
305
306 multiclass AVX512_maskable_in_asm<bits<8> O, Format F, X86VectorVTInfo _,
307                                   dag Outs, dag Ins,
308                                   string OpcodeStr,
309                                   string AttSrcAsm, string IntelSrcAsm,
310                                   list<dag> Pattern> :
311    AVX512_maskable_custom<O, F, Outs, Ins,
312                           !con((ins _.RC:$src0, _.KRCWM:$mask), Ins),
313                           !con((ins _.KRCWM:$mask), Ins),
314                           OpcodeStr, AttSrcAsm, IntelSrcAsm, Pattern, [], [],
315                           "$src0 = $dst">;
316
317
318 // Instruction with mask that puts result in mask register,
319 // like "compare" and "vptest"
320 multiclass AVX512_maskable_custom_cmp<bits<8> O, Format F,
321                                   dag Outs,
322                                   dag Ins, dag MaskingIns,
323                                   string OpcodeStr,
324                                   string AttSrcAsm, string IntelSrcAsm,
325                                   list<dag> Pattern,
326                                   list<dag> MaskingPattern,
327                                   string Round = "",
328                                   InstrItinClass itin = NoItinerary> {
329     def NAME: AVX512<O, F, Outs, Ins,
330                        OpcodeStr#"\t{"#AttSrcAsm#", $dst "#Round#"|"#
331                                      "$dst "#Round#", "#IntelSrcAsm#"}",
332                        Pattern, itin>;
333
334     def NAME#k: AVX512<O, F, Outs, MaskingIns,
335                        OpcodeStr#"\t{"#Round#AttSrcAsm#", $dst {${mask}}|"#
336                                      "$dst {${mask}}, "#IntelSrcAsm#Round#"}",
337                        MaskingPattern, itin>, EVEX_K;
338 }
339
340 multiclass AVX512_maskable_common_cmp<bits<8> O, Format F, X86VectorVTInfo _,
341                                   dag Outs,
342                                   dag Ins, dag MaskingIns,
343                                   string OpcodeStr,
344                                   string AttSrcAsm, string IntelSrcAsm,
345                                   dag RHS, dag MaskingRHS,
346                                   string Round = "",
347                                   InstrItinClass itin = NoItinerary> :
348   AVX512_maskable_custom_cmp<O, F, Outs, Ins, MaskingIns, OpcodeStr,
349                          AttSrcAsm, IntelSrcAsm,
350                          [(set _.KRC:$dst, RHS)],
351                          [(set _.KRC:$dst, MaskingRHS)],
352                          Round, NoItinerary>;
353
354 multiclass AVX512_maskable_cmp<bits<8> O, Format F, X86VectorVTInfo _,
355                            dag Outs, dag Ins, string OpcodeStr,
356                            string AttSrcAsm, string IntelSrcAsm,
357                            dag RHS, string Round = "",
358                            InstrItinClass itin = NoItinerary> :
359    AVX512_maskable_common_cmp<O, F, _, Outs, Ins,
360                           !con((ins _.KRCWM:$mask), Ins),
361                           OpcodeStr, AttSrcAsm, IntelSrcAsm, RHS,
362                           (and _.KRCWM:$mask, RHS),
363                           Round, itin>;
364
365 multiclass AVX512_maskable_cmp_alt<bits<8> O, Format F, X86VectorVTInfo _,
366                            dag Outs, dag Ins, string OpcodeStr,
367                            string AttSrcAsm, string IntelSrcAsm> :
368    AVX512_maskable_custom_cmp<O, F, Outs,
369                              Ins, !con((ins _.KRCWM:$mask),Ins), OpcodeStr,
370                              AttSrcAsm, IntelSrcAsm,
371                              [],[],"", NoItinerary>;
372
373 // Bitcasts between 512-bit vector types. Return the original type since
374 // no instruction is needed for the conversion
375 let Predicates = [HasAVX512] in {
376   def : Pat<(v8f64  (bitconvert (v8i64 VR512:$src))),  (v8f64 VR512:$src)>;
377   def : Pat<(v8f64  (bitconvert (v16i32 VR512:$src))), (v8f64 VR512:$src)>;
378   def : Pat<(v8f64  (bitconvert (v32i16 VR512:$src))),  (v8f64 VR512:$src)>;
379   def : Pat<(v8f64  (bitconvert (v64i8 VR512:$src))), (v8f64 VR512:$src)>;
380   def : Pat<(v8f64  (bitconvert (v16f32 VR512:$src))), (v8f64 VR512:$src)>;
381   def : Pat<(v16f32 (bitconvert (v8i64 VR512:$src))),  (v16f32 VR512:$src)>;
382   def : Pat<(v16f32 (bitconvert (v16i32 VR512:$src))), (v16f32 VR512:$src)>;
383   def : Pat<(v16f32 (bitconvert (v32i16 VR512:$src))), (v16f32 VR512:$src)>;
384   def : Pat<(v16f32 (bitconvert (v64i8 VR512:$src))), (v16f32 VR512:$src)>;
385   def : Pat<(v16f32 (bitconvert (v8f64 VR512:$src))),  (v16f32 VR512:$src)>;
386   def : Pat<(v8i64  (bitconvert (v16i32 VR512:$src))), (v8i64 VR512:$src)>;
387   def : Pat<(v8i64  (bitconvert (v32i16 VR512:$src))), (v8i64 VR512:$src)>;
388   def : Pat<(v8i64  (bitconvert (v64i8 VR512:$src))), (v8i64 VR512:$src)>;
389   def : Pat<(v8i64  (bitconvert (v8f64 VR512:$src))),  (v8i64 VR512:$src)>;
390   def : Pat<(v8i64  (bitconvert (v16f32 VR512:$src))), (v8i64 VR512:$src)>;
391   def : Pat<(v16i32 (bitconvert (v8i64 VR512:$src))), (v16i32 VR512:$src)>;
392   def : Pat<(v16i32 (bitconvert (v16f32 VR512:$src))), (v16i32 VR512:$src)>;
393   def : Pat<(v16i32 (bitconvert (v32i16 VR512:$src))),  (v16i32 VR512:$src)>;
394   def : Pat<(v16i32 (bitconvert (v64i8 VR512:$src))),  (v16i32 VR512:$src)>;
395   def : Pat<(v16i32 (bitconvert (v8f64 VR512:$src))),  (v16i32 VR512:$src)>;
396   def : Pat<(v32i16 (bitconvert (v8i64 VR512:$src))), (v32i16 VR512:$src)>;
397   def : Pat<(v32i16 (bitconvert (v16i32 VR512:$src))),  (v32i16 VR512:$src)>;
398   def : Pat<(v32i16 (bitconvert (v64i8 VR512:$src))),  (v32i16 VR512:$src)>;
399   def : Pat<(v32i16 (bitconvert (v8f64 VR512:$src))),  (v32i16 VR512:$src)>;
400   def : Pat<(v32i16 (bitconvert (v16f32 VR512:$src))), (v32i16 VR512:$src)>;
401   def : Pat<(v32i16 (bitconvert (v16f32 VR512:$src))), (v32i16 VR512:$src)>;
402   def : Pat<(v64i8  (bitconvert (v8i64 VR512:$src))), (v64i8 VR512:$src)>;
403   def : Pat<(v64i8  (bitconvert (v16i32 VR512:$src))), (v64i8 VR512:$src)>;
404   def : Pat<(v64i8  (bitconvert (v32i16 VR512:$src))), (v64i8 VR512:$src)>;
405   def : Pat<(v64i8  (bitconvert (v8f64 VR512:$src))),  (v64i8 VR512:$src)>;
406   def : Pat<(v64i8  (bitconvert (v16f32 VR512:$src))), (v64i8 VR512:$src)>;
407
408   def : Pat<(v2i64 (bitconvert (v4i32 VR128X:$src))), (v2i64 VR128X:$src)>;
409   def : Pat<(v2i64 (bitconvert (v8i16 VR128X:$src))), (v2i64 VR128X:$src)>;
410   def : Pat<(v2i64 (bitconvert (v16i8 VR128X:$src))), (v2i64 VR128X:$src)>;
411   def : Pat<(v2i64 (bitconvert (v2f64 VR128X:$src))), (v2i64 VR128X:$src)>;
412   def : Pat<(v2i64 (bitconvert (v4f32 VR128X:$src))), (v2i64 VR128X:$src)>;
413   def : Pat<(v4i32 (bitconvert (v2i64 VR128X:$src))), (v4i32 VR128X:$src)>;
414   def : Pat<(v4i32 (bitconvert (v8i16 VR128X:$src))), (v4i32 VR128X:$src)>;
415   def : Pat<(v4i32 (bitconvert (v16i8 VR128X:$src))), (v4i32 VR128X:$src)>;
416   def : Pat<(v4i32 (bitconvert (v2f64 VR128X:$src))), (v4i32 VR128X:$src)>;
417   def : Pat<(v4i32 (bitconvert (v4f32 VR128X:$src))), (v4i32 VR128X:$src)>;
418   def : Pat<(v8i16 (bitconvert (v2i64 VR128X:$src))), (v8i16 VR128X:$src)>;
419   def : Pat<(v8i16 (bitconvert (v4i32 VR128X:$src))), (v8i16 VR128X:$src)>;
420   def : Pat<(v8i16 (bitconvert (v16i8 VR128X:$src))), (v8i16 VR128X:$src)>;
421   def : Pat<(v8i16 (bitconvert (v2f64 VR128X:$src))), (v8i16 VR128X:$src)>;
422   def : Pat<(v8i16 (bitconvert (v4f32 VR128X:$src))), (v8i16 VR128X:$src)>;
423   def : Pat<(v16i8 (bitconvert (v2i64 VR128X:$src))), (v16i8 VR128X:$src)>;
424   def : Pat<(v16i8 (bitconvert (v4i32 VR128X:$src))), (v16i8 VR128X:$src)>;
425   def : Pat<(v16i8 (bitconvert (v8i16 VR128X:$src))), (v16i8 VR128X:$src)>;
426   def : Pat<(v16i8 (bitconvert (v2f64 VR128X:$src))), (v16i8 VR128X:$src)>;
427   def : Pat<(v16i8 (bitconvert (v4f32 VR128X:$src))), (v16i8 VR128X:$src)>;
428   def : Pat<(v4f32 (bitconvert (v2i64 VR128X:$src))), (v4f32 VR128X:$src)>;
429   def : Pat<(v4f32 (bitconvert (v4i32 VR128X:$src))), (v4f32 VR128X:$src)>;
430   def : Pat<(v4f32 (bitconvert (v8i16 VR128X:$src))), (v4f32 VR128X:$src)>;
431   def : Pat<(v4f32 (bitconvert (v16i8 VR128X:$src))), (v4f32 VR128X:$src)>;
432   def : Pat<(v4f32 (bitconvert (v2f64 VR128X:$src))), (v4f32 VR128X:$src)>;
433   def : Pat<(v2f64 (bitconvert (v2i64 VR128X:$src))), (v2f64 VR128X:$src)>;
434   def : Pat<(v2f64 (bitconvert (v4i32 VR128X:$src))), (v2f64 VR128X:$src)>;
435   def : Pat<(v2f64 (bitconvert (v8i16 VR128X:$src))), (v2f64 VR128X:$src)>;
436   def : Pat<(v2f64 (bitconvert (v16i8 VR128X:$src))), (v2f64 VR128X:$src)>;
437   def : Pat<(v2f64 (bitconvert (v4f32 VR128X:$src))), (v2f64 VR128X:$src)>;
438
439 // Bitcasts between 256-bit vector types. Return the original type since
440 // no instruction is needed for the conversion
441   def : Pat<(v4f64  (bitconvert (v8f32 VR256X:$src))),  (v4f64 VR256X:$src)>;
442   def : Pat<(v4f64  (bitconvert (v8i32 VR256X:$src))),  (v4f64 VR256X:$src)>;
443   def : Pat<(v4f64  (bitconvert (v4i64 VR256X:$src))),  (v4f64 VR256X:$src)>;
444   def : Pat<(v4f64  (bitconvert (v16i16 VR256X:$src))), (v4f64 VR256X:$src)>;
445   def : Pat<(v4f64  (bitconvert (v32i8 VR256X:$src))),  (v4f64 VR256X:$src)>;
446   def : Pat<(v8f32  (bitconvert (v8i32 VR256X:$src))),  (v8f32 VR256X:$src)>;
447   def : Pat<(v8f32  (bitconvert (v4i64 VR256X:$src))),  (v8f32 VR256X:$src)>;
448   def : Pat<(v8f32  (bitconvert (v4f64 VR256X:$src))),  (v8f32 VR256X:$src)>;
449   def : Pat<(v8f32  (bitconvert (v32i8 VR256X:$src))),  (v8f32 VR256X:$src)>;
450   def : Pat<(v8f32  (bitconvert (v16i16 VR256X:$src))), (v8f32 VR256X:$src)>;
451   def : Pat<(v4i64  (bitconvert (v8f32 VR256X:$src))),  (v4i64 VR256X:$src)>;
452   def : Pat<(v4i64  (bitconvert (v8i32 VR256X:$src))),  (v4i64 VR256X:$src)>;
453   def : Pat<(v4i64  (bitconvert (v4f64 VR256X:$src))),  (v4i64 VR256X:$src)>;
454   def : Pat<(v4i64  (bitconvert (v32i8 VR256X:$src))),  (v4i64 VR256X:$src)>;
455   def : Pat<(v4i64  (bitconvert (v16i16 VR256X:$src))), (v4i64 VR256X:$src)>;
456   def : Pat<(v32i8  (bitconvert (v4f64 VR256X:$src))),  (v32i8 VR256X:$src)>;
457   def : Pat<(v32i8  (bitconvert (v4i64 VR256X:$src))),  (v32i8 VR256X:$src)>;
458   def : Pat<(v32i8  (bitconvert (v8f32 VR256X:$src))),  (v32i8 VR256X:$src)>;
459   def : Pat<(v32i8  (bitconvert (v8i32 VR256X:$src))),  (v32i8 VR256X:$src)>;
460   def : Pat<(v32i8  (bitconvert (v16i16 VR256X:$src))), (v32i8 VR256X:$src)>;
461   def : Pat<(v8i32  (bitconvert (v32i8 VR256X:$src))),  (v8i32 VR256X:$src)>;
462   def : Pat<(v8i32  (bitconvert (v16i16 VR256X:$src))), (v8i32 VR256X:$src)>;
463   def : Pat<(v8i32  (bitconvert (v8f32 VR256X:$src))),  (v8i32 VR256X:$src)>;
464   def : Pat<(v8i32  (bitconvert (v4i64 VR256X:$src))),  (v8i32 VR256X:$src)>;
465   def : Pat<(v8i32  (bitconvert (v4f64 VR256X:$src))),  (v8i32 VR256X:$src)>;
466   def : Pat<(v16i16 (bitconvert (v8f32 VR256X:$src))),  (v16i16 VR256X:$src)>;
467   def : Pat<(v16i16 (bitconvert (v8i32 VR256X:$src))),  (v16i16 VR256X:$src)>;
468   def : Pat<(v16i16 (bitconvert (v4i64 VR256X:$src))),  (v16i16 VR256X:$src)>;
469   def : Pat<(v16i16 (bitconvert (v4f64 VR256X:$src))),  (v16i16 VR256X:$src)>;
470   def : Pat<(v16i16 (bitconvert (v32i8 VR256X:$src))),  (v16i16 VR256X:$src)>;
471 }
472
473 //
474 // AVX-512: VPXOR instruction writes zero to its upper part, it's safe build zeros.
475 //
476
477 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
478     isPseudo = 1, Predicates = [HasAVX512] in {
479 def AVX512_512_SET0 : I<0, Pseudo, (outs VR512:$dst), (ins), "",
480                [(set VR512:$dst, (v16f32 immAllZerosV))]>;
481 }
482
483 let Predicates = [HasAVX512] in {
484 def : Pat<(v8i64 immAllZerosV), (AVX512_512_SET0)>;
485 def : Pat<(v16i32 immAllZerosV), (AVX512_512_SET0)>;
486 def : Pat<(v8f64 immAllZerosV), (AVX512_512_SET0)>;
487 }
488
489 //===----------------------------------------------------------------------===//
490 // AVX-512 - VECTOR INSERT
491 //
492 multiclass vinsert_for_size<int Opcode, X86VectorVTInfo From, X86VectorVTInfo To,
493                                                        PatFrag vinsert_insert> {
494   let hasSideEffects = 0, ExeDomain = To.ExeDomain in {
495     defm rr : AVX512_maskable<Opcode, MRMSrcReg, To, (outs To.RC:$dst),
496                    (ins To.RC:$src1, From.RC:$src2, i32u8imm:$src3),
497                    "vinsert" # From.EltTypeName # "x" # From.NumElts,
498                    "$src3, $src2, $src1", "$src1, $src2, $src3",
499                    (vinsert_insert:$src3 (To.VT To.RC:$src1),
500                                          (From.VT From.RC:$src2),
501                                          (iPTR imm))>, AVX512AIi8Base, EVEX_4V;
502
503   let mayLoad = 1 in
504     defm rm : AVX512_maskable<Opcode, MRMSrcMem, To, (outs To.RC:$dst),
505                    (ins To.RC:$src1, From.MemOp:$src2, i32u8imm:$src3),
506                    "vinsert" # From.EltTypeName # "x" # From.NumElts,
507                    "$src3, $src2, $src1", "$src1, $src2, $src3",
508                    (vinsert_insert:$src3 (To.VT To.RC:$src1),
509                                (From.VT (bitconvert (From.LdFrag addr:$src2))),
510                                (iPTR imm))>, AVX512AIi8Base, EVEX_4V,
511                    EVEX_CD8<From.EltSize, From.CD8TupleForm>;
512   }
513 }
514
515 multiclass vinsert_for_size_lowering<string InstrStr, X86VectorVTInfo From,
516                        X86VectorVTInfo To, PatFrag vinsert_insert,
517                        SDNodeXForm INSERT_get_vinsert_imm , list<Predicate> p> {
518   let Predicates = p in {
519     def : Pat<(vinsert_insert:$ins
520                      (To.VT To.RC:$src1), (From.VT From.RC:$src2), (iPTR imm)),
521               (To.VT (!cast<Instruction>(InstrStr#"rr")
522                      To.RC:$src1, From.RC:$src2,
523                      (INSERT_get_vinsert_imm To.RC:$ins)))>;
524
525     def : Pat<(vinsert_insert:$ins
526                   (To.VT To.RC:$src1),
527                   (From.VT (bitconvert (From.LdFrag addr:$src2))),
528                   (iPTR imm)),
529               (To.VT (!cast<Instruction>(InstrStr#"rm")
530                   To.RC:$src1, addr:$src2,
531                   (INSERT_get_vinsert_imm To.RC:$ins)))>;
532   }
533 }
534
535 multiclass vinsert_for_type<ValueType EltVT32, int Opcode128,
536                             ValueType EltVT64, int Opcode256> {
537
538   let Predicates = [HasVLX] in
539     defm NAME # "32x4Z256" : vinsert_for_size<Opcode128,
540                                  X86VectorVTInfo< 4, EltVT32, VR128X>,
541                                  X86VectorVTInfo< 8, EltVT32, VR256X>,
542                                  vinsert128_insert>, EVEX_V256;
543
544   defm NAME # "32x4Z" : vinsert_for_size<Opcode128,
545                                  X86VectorVTInfo< 4, EltVT32, VR128X>,
546                                  X86VectorVTInfo<16, EltVT32, VR512>,
547                                  vinsert128_insert>, EVEX_V512;
548
549   defm NAME # "64x4Z" : vinsert_for_size<Opcode256,
550                                  X86VectorVTInfo< 4, EltVT64, VR256X>,
551                                  X86VectorVTInfo< 8, EltVT64, VR512>,
552                                  vinsert256_insert>, VEX_W, EVEX_V512;
553
554   let Predicates = [HasVLX, HasDQI] in
555     defm NAME # "64x2Z256" : vinsert_for_size<Opcode128,
556                                    X86VectorVTInfo< 2, EltVT64, VR128X>,
557                                    X86VectorVTInfo< 4, EltVT64, VR256X>,
558                                    vinsert128_insert>, VEX_W, EVEX_V256;
559
560   let Predicates = [HasDQI] in {
561     defm NAME # "64x2Z" : vinsert_for_size<Opcode128,
562                                  X86VectorVTInfo< 2, EltVT64, VR128X>,
563                                  X86VectorVTInfo< 8, EltVT64, VR512>,
564                                  vinsert128_insert>, VEX_W, EVEX_V512;
565
566     defm NAME # "32x8Z" : vinsert_for_size<Opcode256,
567                                    X86VectorVTInfo< 8, EltVT32, VR256X>,
568                                    X86VectorVTInfo<16, EltVT32, VR512>,
569                                    vinsert256_insert>, EVEX_V512;
570   }
571 }
572
573 defm VINSERTF : vinsert_for_type<f32, 0x18, f64, 0x1a>;
574 defm VINSERTI : vinsert_for_type<i32, 0x38, i64, 0x3a>;
575
576 // Codegen pattern with the alternative types,
577 // Only add this if 64x2 and its friends are not supported natively via AVX512DQ.
578 defm : vinsert_for_size_lowering<"VINSERTF32x4Z256", v2f64x_info, v4f64x_info,
579               vinsert128_insert, INSERT_get_vinsert128_imm, [HasVLX, NoDQI]>;
580 defm : vinsert_for_size_lowering<"VINSERTI32x4Z256", v2i64x_info, v4i64x_info,
581               vinsert128_insert, INSERT_get_vinsert128_imm, [HasVLX, NoDQI]>;
582
583 defm : vinsert_for_size_lowering<"VINSERTF32x4Z", v2f64x_info, v8f64_info,
584               vinsert128_insert, INSERT_get_vinsert128_imm, [HasAVX512, NoDQI]>;
585 defm : vinsert_for_size_lowering<"VINSERTI32x4Z", v2i64x_info, v8i64_info,
586               vinsert128_insert, INSERT_get_vinsert128_imm, [HasAVX512, NoDQI]>;
587
588 defm : vinsert_for_size_lowering<"VINSERTF64x4Z", v8f32x_info, v16f32_info,
589               vinsert256_insert, INSERT_get_vinsert256_imm, [HasAVX512, NoDQI]>;
590 defm : vinsert_for_size_lowering<"VINSERTI64x4Z", v8i32x_info, v16i32_info,
591               vinsert256_insert, INSERT_get_vinsert256_imm, [HasAVX512, NoDQI]>;
592
593 // Codegen pattern with the alternative types insert VEC128 into VEC256
594 defm : vinsert_for_size_lowering<"VINSERTI32x4Z256", v8i16x_info, v16i16x_info,
595               vinsert128_insert, INSERT_get_vinsert128_imm, [HasVLX]>;
596 defm : vinsert_for_size_lowering<"VINSERTI32x4Z256", v16i8x_info, v32i8x_info,
597               vinsert128_insert, INSERT_get_vinsert128_imm, [HasVLX]>;
598 // Codegen pattern with the alternative types insert VEC128 into VEC512
599 defm : vinsert_for_size_lowering<"VINSERTI32x4Z", v8i16x_info, v32i16_info,
600               vinsert128_insert, INSERT_get_vinsert128_imm, [HasAVX512]>;
601 defm : vinsert_for_size_lowering<"VINSERTI32x4Z", v16i8x_info, v64i8_info,
602                vinsert128_insert, INSERT_get_vinsert128_imm, [HasAVX512]>;
603 // Codegen pattern with the alternative types insert VEC256 into VEC512
604 defm : vinsert_for_size_lowering<"VINSERTI64x4Z", v16i16x_info, v32i16_info,
605               vinsert256_insert, INSERT_get_vinsert256_imm, [HasAVX512]>;
606 defm : vinsert_for_size_lowering<"VINSERTI64x4Z", v32i8x_info, v64i8_info,
607               vinsert256_insert, INSERT_get_vinsert256_imm, [HasAVX512]>;
608
609 // vinsertps - insert f32 to XMM
610 def VINSERTPSzrr : AVX512AIi8<0x21, MRMSrcReg, (outs VR128X:$dst),
611       (ins VR128X:$src1, VR128X:$src2, u8imm:$src3),
612       "vinsertps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
613       [(set VR128X:$dst, (X86insertps VR128X:$src1, VR128X:$src2, imm:$src3))]>,
614       EVEX_4V;
615 def VINSERTPSzrm: AVX512AIi8<0x21, MRMSrcMem, (outs VR128X:$dst),
616       (ins VR128X:$src1, f32mem:$src2, u8imm:$src3),
617       "vinsertps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
618       [(set VR128X:$dst, (X86insertps VR128X:$src1,
619                           (v4f32 (scalar_to_vector (loadf32 addr:$src2))),
620                           imm:$src3))]>, EVEX_4V, EVEX_CD8<32, CD8VT1>;
621
622 //===----------------------------------------------------------------------===//
623 // AVX-512 VECTOR EXTRACT
624 //---
625
626 multiclass vextract_for_size_first_position_lowering<X86VectorVTInfo From,
627                                                      X86VectorVTInfo To> {
628   // A subvector extract from the first vector position is
629   // a subregister copy that needs no instruction.
630   def NAME # To.NumElts:
631       Pat<(To.VT (extract_subvector (From.VT From.RC:$src),(iPTR 0))),
632           (To.VT (EXTRACT_SUBREG (From.VT From.RC:$src), To.SubRegIdx))>;
633 }
634
635 multiclass vextract_for_size<int Opcode,
636                                     X86VectorVTInfo From, X86VectorVTInfo To,
637                                     PatFrag vextract_extract> :
638   vextract_for_size_first_position_lowering<From, To> {
639
640   let hasSideEffects = 0, ExeDomain = To.ExeDomain in {
641     // use AVX512_maskable_in_asm (AVX512_maskable can't be used due to
642     // vextract_extract), we interesting only in patterns without mask,
643     // intrinsics pattern match generated bellow.
644     defm rr : AVX512_maskable_in_asm<Opcode, MRMDestReg, To, (outs To.RC:$dst),
645                 (ins From.RC:$src1, i32u8imm:$idx),
646                 "vextract" # To.EltTypeName # "x" # To.NumElts,
647                 "$idx, $src1", "$src1, $idx",
648                 [(set To.RC:$dst, (vextract_extract:$idx (From.VT From.RC:$src1),
649                                                          (iPTR imm)))]>,
650               AVX512AIi8Base, EVEX;
651     let mayStore = 1 in {
652       def rm  : AVX512AIi8<Opcode, MRMDestMem, (outs),
653                       (ins To.MemOp:$dst, From.RC:$src1, i32u8imm:$src2),
654                       "vextract" # To.EltTypeName # "x" # To.NumElts #
655                           "\t{$src2, $src1, $dst|$dst, $src1, $src2}",
656                       []>, EVEX;
657
658       def rmk : AVX512AIi8<Opcode, MRMDestMem, (outs),
659                       (ins To.MemOp:$dst, To.KRCWM:$mask,
660                                           From.RC:$src1, i32u8imm:$src2),
661                        "vextract" # To.EltTypeName # "x" # To.NumElts #
662                             "\t{$src2, $src1, $dst {${mask}}|"
663                             "$dst {${mask}}, $src1, $src2}",
664                       []>, EVEX_K, EVEX;
665     }//mayStore = 1
666   }
667
668   // Intrinsic call with masking.
669   def : Pat<(!cast<Intrinsic>("int_x86_avx512_mask_vextract" # To.EltTypeName #
670                               "x" # To.NumElts # "_" # From.Size)
671                 From.RC:$src1, (iPTR imm:$idx), To.RC:$src0, To.MRC:$mask),
672             (!cast<Instruction>(NAME # To.EltSize # "x" # To.NumElts #
673                                 From.ZSuffix # "rrk")
674                 To.RC:$src0,
675                 (COPY_TO_REGCLASS To.MRC:$mask, To.KRCWM),
676                 From.RC:$src1, imm:$idx)>;
677
678   // Intrinsic call with zero-masking.
679   def : Pat<(!cast<Intrinsic>("int_x86_avx512_mask_vextract" # To.EltTypeName #
680                               "x" # To.NumElts # "_" # From.Size)
681                 From.RC:$src1, (iPTR imm:$idx), To.ImmAllZerosV, To.MRC:$mask),
682             (!cast<Instruction>(NAME # To.EltSize # "x" # To.NumElts #
683                                 From.ZSuffix # "rrkz")
684                 (COPY_TO_REGCLASS To.MRC:$mask, To.KRCWM),
685                 From.RC:$src1, imm:$idx)>;
686
687   // Intrinsic call without masking.
688   def : Pat<(!cast<Intrinsic>("int_x86_avx512_mask_vextract" # To.EltTypeName #
689                               "x" # To.NumElts # "_" # From.Size)
690                 From.RC:$src1, (iPTR imm:$idx), To.ImmAllZerosV, (i8 -1)),
691             (!cast<Instruction>(NAME # To.EltSize # "x" # To.NumElts #
692                                 From.ZSuffix # "rr")
693                 From.RC:$src1, imm:$idx)>;
694 }
695
696 // Codegen pattern for the alternative types
697 multiclass vextract_for_size_lowering<string InstrStr, X86VectorVTInfo From,
698                 X86VectorVTInfo To, PatFrag vextract_extract,
699                 SDNodeXForm EXTRACT_get_vextract_imm, list<Predicate> p> :
700   vextract_for_size_first_position_lowering<From, To> {
701
702   let Predicates = p in
703      def : Pat<(vextract_extract:$ext (From.VT From.RC:$src1), (iPTR imm)),
704                (To.VT (!cast<Instruction>(InstrStr#"rr")
705                           From.RC:$src1,
706                           (EXTRACT_get_vextract_imm To.RC:$ext)))>;
707 }
708
709 multiclass vextract_for_type<ValueType EltVT32, int Opcode128,
710                                              ValueType EltVT64, int Opcode256> {
711   defm NAME # "32x4Z" : vextract_for_size<Opcode128,
712                                  X86VectorVTInfo<16, EltVT32, VR512>,
713                                  X86VectorVTInfo< 4, EltVT32, VR128X>,
714                                  vextract128_extract>,
715                                      EVEX_V512, EVEX_CD8<32, CD8VT4>;
716   defm NAME # "64x4Z" : vextract_for_size<Opcode256,
717                                  X86VectorVTInfo< 8, EltVT64, VR512>,
718                                  X86VectorVTInfo< 4, EltVT64, VR256X>,
719                                  vextract256_extract>,
720                                      VEX_W, EVEX_V512, EVEX_CD8<64, CD8VT4>;
721   let Predicates = [HasVLX] in
722     defm NAME # "32x4Z256" : vextract_for_size<Opcode128,
723                                  X86VectorVTInfo< 8, EltVT32, VR256X>,
724                                  X86VectorVTInfo< 4, EltVT32, VR128X>,
725                                  vextract128_extract>,
726                                      EVEX_V256, EVEX_CD8<32, CD8VT4>;
727   let Predicates = [HasVLX, HasDQI] in
728     defm NAME # "64x2Z256" : vextract_for_size<Opcode128,
729                                  X86VectorVTInfo< 4, EltVT64, VR256X>,
730                                  X86VectorVTInfo< 2, EltVT64, VR128X>,
731                                  vextract128_extract>,
732                                      VEX_W, EVEX_V256, EVEX_CD8<64, CD8VT2>;
733   let Predicates = [HasDQI] in {
734     defm NAME # "64x2Z" : vextract_for_size<Opcode128,
735                                  X86VectorVTInfo< 8, EltVT64, VR512>,
736                                  X86VectorVTInfo< 2, EltVT64, VR128X>,
737                                  vextract128_extract>,
738                                      VEX_W, EVEX_V512, EVEX_CD8<64, CD8VT2>;
739     defm NAME # "32x8Z" : vextract_for_size<Opcode256,
740                                  X86VectorVTInfo<16, EltVT32, VR512>,
741                                  X86VectorVTInfo< 8, EltVT32, VR256X>,
742                                  vextract256_extract>,
743                                      EVEX_V512, EVEX_CD8<32, CD8VT8>;
744   }
745 }
746
747 defm VEXTRACTF : vextract_for_type<f32, 0x19, f64, 0x1b>;
748 defm VEXTRACTI : vextract_for_type<i32, 0x39, i64, 0x3b>;
749
750 // extract_subvector codegen patterns with the alternative types.
751 // Only add this if 64x2 and its friends are not supported natively via AVX512DQ.
752 defm : vextract_for_size_lowering<"VEXTRACTF32x4Z", v8f64_info, v2f64x_info,
753           vextract128_extract, EXTRACT_get_vextract128_imm, [HasAVX512, NoDQI]>;
754 defm : vextract_for_size_lowering<"VEXTRACTI32x4Z", v8i64_info, v2i64x_info,
755           vextract128_extract, EXTRACT_get_vextract128_imm, [HasAVX512, NoDQI]>;
756
757 defm : vextract_for_size_lowering<"VEXTRACTF64x4Z", v16f32_info, v8f32x_info,
758           vextract256_extract, EXTRACT_get_vextract256_imm, [HasAVX512, NoDQI]>;
759 defm : vextract_for_size_lowering<"VEXTRACTI64x4Z", v16i32_info, v8i32x_info,
760           vextract256_extract, EXTRACT_get_vextract256_imm, [HasAVX512, NoDQI]>;
761
762 defm : vextract_for_size_lowering<"VEXTRACTF32x4Z256", v4f64x_info, v2f64x_info,
763           vextract128_extract, EXTRACT_get_vextract128_imm, [HasVLX, NoDQI]>;
764 defm : vextract_for_size_lowering<"VEXTRACTI32x4Z256", v4i64x_info, v2i64x_info,
765           vextract128_extract, EXTRACT_get_vextract128_imm, [HasVLX, NoDQI]>;
766
767 // Codegen pattern with the alternative types extract VEC128 from VEC512
768 defm : vextract_for_size_lowering<"VEXTRACTI32x4Z", v32i16_info, v8i16x_info,
769                  vextract128_extract, EXTRACT_get_vextract128_imm, [HasAVX512]>;
770 defm : vextract_for_size_lowering<"VEXTRACTI32x4Z", v64i8_info, v16i8x_info,
771                  vextract128_extract, EXTRACT_get_vextract128_imm, [HasAVX512]>;
772 // Codegen pattern with the alternative types extract VEC256 from VEC512
773 defm : vextract_for_size_lowering<"VEXTRACTI64x4Z", v32i16_info, v16i16x_info,
774                  vextract256_extract, EXTRACT_get_vextract256_imm, [HasAVX512]>;
775 defm : vextract_for_size_lowering<"VEXTRACTI64x4Z", v64i8_info, v32i8x_info,
776                  vextract256_extract, EXTRACT_get_vextract256_imm, [HasAVX512]>;
777
778 // A 128-bit subvector insert to the first 512-bit vector position
779 // is a subregister copy that needs no instruction.
780 def : Pat<(insert_subvector undef, (v2i64 VR128X:$src), (iPTR 0)),
781           (INSERT_SUBREG (v8i64 (IMPLICIT_DEF)),
782           (INSERT_SUBREG (v4i64 (IMPLICIT_DEF)), VR128X:$src, sub_xmm),
783           sub_ymm)>;
784 def : Pat<(insert_subvector undef, (v2f64 VR128X:$src), (iPTR 0)),
785           (INSERT_SUBREG (v8f64 (IMPLICIT_DEF)),
786           (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)), VR128X:$src, sub_xmm),
787           sub_ymm)>;
788 def : Pat<(insert_subvector undef, (v4i32 VR128X:$src), (iPTR 0)),
789           (INSERT_SUBREG (v16i32 (IMPLICIT_DEF)),
790           (INSERT_SUBREG (v8i32 (IMPLICIT_DEF)), VR128X:$src, sub_xmm),
791           sub_ymm)>;
792 def : Pat<(insert_subvector undef, (v4f32 VR128X:$src), (iPTR 0)),
793           (INSERT_SUBREG (v16f32 (IMPLICIT_DEF)),
794           (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)), VR128X:$src, sub_xmm),
795           sub_ymm)>;
796
797 def : Pat<(insert_subvector undef, (v4i64 VR256X:$src), (iPTR 0)),
798           (INSERT_SUBREG (v8i64 (IMPLICIT_DEF)), VR256X:$src, sub_ymm)>;
799 def : Pat<(insert_subvector undef, (v4f64 VR256X:$src), (iPTR 0)),
800           (INSERT_SUBREG (v8f64 (IMPLICIT_DEF)), VR256X:$src, sub_ymm)>;
801 def : Pat<(insert_subvector undef, (v8i32 VR256X:$src), (iPTR 0)),
802           (INSERT_SUBREG (v16i32 (IMPLICIT_DEF)), VR256X:$src, sub_ymm)>;
803 def : Pat<(insert_subvector undef, (v8f32 VR256X:$src), (iPTR 0)),
804           (INSERT_SUBREG (v16f32 (IMPLICIT_DEF)), VR256X:$src, sub_ymm)>;
805 def : Pat<(insert_subvector undef, (v16i16 VR256X:$src), (iPTR 0)),
806           (INSERT_SUBREG (v32i16 (IMPLICIT_DEF)), VR256X:$src, sub_ymm)>;
807 def : Pat<(insert_subvector undef, (v32i8 VR256X:$src), (iPTR 0)),
808           (INSERT_SUBREG (v64i8 (IMPLICIT_DEF)), VR256X:$src, sub_ymm)>;
809
810 // vextractps - extract 32 bits from XMM
811 def VEXTRACTPSzrr : AVX512AIi8<0x17, MRMDestReg, (outs GR32:$dst),
812       (ins VR128X:$src1, u8imm:$src2),
813       "vextractps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
814       [(set GR32:$dst, (extractelt (bc_v4i32 (v4f32 VR128X:$src1)), imm:$src2))]>,
815       EVEX;
816
817 def VEXTRACTPSzmr : AVX512AIi8<0x17, MRMDestMem, (outs),
818       (ins f32mem:$dst, VR128X:$src1, u8imm:$src2),
819       "vextractps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
820       [(store (extractelt (bc_v4i32 (v4f32 VR128X:$src1)), imm:$src2),
821                           addr:$dst)]>, EVEX, EVEX_CD8<32, CD8VT1>;
822
823 //===---------------------------------------------------------------------===//
824 // AVX-512 BROADCAST
825 //---
826
827 multiclass avx512_broadcast_rm<bits<8> opc, string OpcodeStr,
828                             X86VectorVTInfo DestInfo, X86VectorVTInfo SrcInfo> {
829
830   defm r : AVX512_maskable<opc, MRMSrcReg, DestInfo, (outs DestInfo.RC:$dst),
831                    (ins SrcInfo.RC:$src), OpcodeStr, "$src", "$src",
832                    (DestInfo.VT (X86VBroadcast (SrcInfo.VT SrcInfo.RC:$src)))>,
833                    T8PD, EVEX;
834   let mayLoad = 1 in
835     defm m : AVX512_maskable<opc, MRMSrcMem, DestInfo, (outs DestInfo.RC:$dst),
836                      (ins SrcInfo.ScalarMemOp:$src), OpcodeStr, "$src", "$src",
837                      (DestInfo.VT (X86VBroadcast
838                                      (SrcInfo.ScalarLdFrag addr:$src)))>,
839                      T8PD, EVEX, EVEX_CD8<SrcInfo.EltSize, CD8VT1>;
840 }
841
842 multiclass avx512_fp_broadcast_vl<bits<8> opc, string OpcodeStr,
843                                                        AVX512VLVectorVTInfo _> {
844   defm Z  : avx512_broadcast_rm<opc, OpcodeStr, _.info512, _.info128>,
845                              EVEX_V512;
846
847   let Predicates = [HasVLX] in {
848     defm Z256  : avx512_broadcast_rm<opc, OpcodeStr, _.info256, _.info128>,
849                              EVEX_V256;
850   }
851 }
852
853 let ExeDomain = SSEPackedSingle in {
854   defm VBROADCASTSS  : avx512_fp_broadcast_vl<0x18, "vbroadcastss",
855                                          avx512vl_f32_info>;
856    let Predicates = [HasVLX] in {
857      defm VBROADCASTSSZ128  : avx512_broadcast_rm<0x18, "vbroadcastss",
858                                          v4f32x_info, v4f32x_info>, EVEX_V128;
859    }
860 }
861
862 let ExeDomain = SSEPackedDouble in {
863   defm VBROADCASTSD  : avx512_fp_broadcast_vl<0x19, "vbroadcastsd",
864                                          avx512vl_f64_info>, VEX_W;
865 }
866
867 // avx512_broadcast_pat introduces patterns for broadcast with a scalar argument.
868 // Later, we can canonize broadcast instructions before ISel phase and
869 // eliminate additional patterns on ISel.
870 // SrcRC_v and SrcRC_s are RegisterClasses for vector and scalar
871 // representations of source
872 multiclass avx512_broadcast_pat<string InstName, SDNode OpNode,
873                                 X86VectorVTInfo _, RegisterClass SrcRC_v,
874                                 RegisterClass SrcRC_s> {
875   def : Pat<(_.VT (OpNode  (_.EltVT SrcRC_s:$src))),
876             (!cast<Instruction>(InstName##"r")
877               (COPY_TO_REGCLASS SrcRC_s:$src, SrcRC_v))>;
878
879   let AddedComplexity = 30 in {
880     def : Pat<(_.VT (vselect _.KRCWM:$mask,
881                 (OpNode (_.EltVT SrcRC_s:$src)), _.RC:$src0)),
882               (!cast<Instruction>(InstName##"rk") _.RC:$src0, _.KRCWM:$mask,
883                 (COPY_TO_REGCLASS SrcRC_s:$src, SrcRC_v))>;
884
885     def : Pat<(_.VT(vselect _.KRCWM:$mask,
886                 (OpNode (_.EltVT SrcRC_s:$src)), _.ImmAllZerosV)),
887               (!cast<Instruction>(InstName##"rkz") _.KRCWM:$mask,
888                 (COPY_TO_REGCLASS SrcRC_s:$src, SrcRC_v))>;
889   }
890 }
891
892 defm : avx512_broadcast_pat<"VBROADCASTSSZ", X86VBroadcast, v16f32_info,
893                             VR128X, FR32X>;
894 defm : avx512_broadcast_pat<"VBROADCASTSDZ", X86VBroadcast, v8f64_info,
895                             VR128X, FR64X>;
896
897 let Predicates = [HasVLX] in {
898   defm : avx512_broadcast_pat<"VBROADCASTSSZ256", X86VBroadcast,
899                               v8f32x_info, VR128X, FR32X>;
900   defm : avx512_broadcast_pat<"VBROADCASTSSZ128", X86VBroadcast,
901                               v4f32x_info, VR128X, FR32X>;
902   defm : avx512_broadcast_pat<"VBROADCASTSDZ256", X86VBroadcast,
903                               v4f64x_info, VR128X, FR64X>;
904 }
905
906 def : Pat<(v16f32 (X86VBroadcast (loadf32 addr:$src))),
907           (VBROADCASTSSZm addr:$src)>;
908 def : Pat<(v8f64 (X86VBroadcast (loadf64 addr:$src))),
909           (VBROADCASTSDZm addr:$src)>;
910
911 def : Pat<(int_x86_avx512_vbroadcast_ss_512 addr:$src),
912           (VBROADCASTSSZm addr:$src)>;
913 def : Pat<(int_x86_avx512_vbroadcast_sd_512 addr:$src),
914           (VBROADCASTSDZm addr:$src)>;
915
916 multiclass avx512_int_broadcast_reg<bits<8> opc, X86VectorVTInfo _,
917                                     RegisterClass SrcRC> {
918   defm r : AVX512_maskable_in_asm<opc, MRMSrcReg, _, (outs _.RC:$dst),
919                            (ins SrcRC:$src),  "vpbroadcast"##_.Suffix,
920                            "$src", "$src", []>, T8PD, EVEX;
921 }
922
923 multiclass avx512_int_broadcast_reg_vl<bits<8> opc, AVX512VLVectorVTInfo _,
924                                        RegisterClass SrcRC, Predicate prd> {
925   let Predicates = [prd] in
926     defm Z : avx512_int_broadcast_reg<opc, _.info512, SrcRC>, EVEX_V512;
927   let Predicates = [prd, HasVLX] in {
928     defm Z256 : avx512_int_broadcast_reg<opc, _.info256, SrcRC>, EVEX_V256;
929     defm Z128 : avx512_int_broadcast_reg<opc, _.info128, SrcRC>, EVEX_V128;
930   }
931 }
932
933 defm VPBROADCASTBr : avx512_int_broadcast_reg_vl<0x7A, avx512vl_i8_info, GR32,
934                                                  HasBWI>;
935 defm VPBROADCASTWr : avx512_int_broadcast_reg_vl<0x7B, avx512vl_i16_info, GR32,
936                                                  HasBWI>;
937 defm VPBROADCASTDr : avx512_int_broadcast_reg_vl<0x7C, avx512vl_i32_info, GR32,
938                                                  HasAVX512>;
939 defm VPBROADCASTQr : avx512_int_broadcast_reg_vl<0x7C, avx512vl_i64_info, GR64,
940                                                  HasAVX512>, VEX_W;
941
942 def : Pat <(v16i32 (X86vzext VK16WM:$mask)),
943            (VPBROADCASTDrZrkz VK16WM:$mask, (i32 (MOV32ri 0x1)))>;
944
945 def : Pat <(v8i64 (X86vzext VK8WM:$mask)),
946            (VPBROADCASTQrZrkz VK8WM:$mask, (i64 (MOV64ri 0x1)))>;
947
948 def : Pat<(v16i32 (X86VBroadcast (i32 GR32:$src))),
949         (VPBROADCASTDrZr GR32:$src)>;
950 def : Pat<(v8i64 (X86VBroadcast (i64 GR64:$src))),
951         (VPBROADCASTQrZr GR64:$src)>;
952
953 def : Pat<(v16i32 (int_x86_avx512_pbroadcastd_i32_512 (i32 GR32:$src))),
954         (VPBROADCASTDrZr GR32:$src)>;
955 def : Pat<(v8i64 (int_x86_avx512_pbroadcastq_i64_512 (i64 GR64:$src))),
956         (VPBROADCASTQrZr GR64:$src)>;
957
958 def : Pat<(v16i32 (int_x86_avx512_mask_pbroadcast_d_gpr_512 (i32 GR32:$src),
959                    (v16i32 immAllZerosV), (i16 GR16:$mask))),
960           (VPBROADCASTDrZrkz (COPY_TO_REGCLASS GR16:$mask, VK16WM), GR32:$src)>;
961 def : Pat<(v8i64 (int_x86_avx512_mask_pbroadcast_q_gpr_512 (i64 GR64:$src),
962                    (bc_v8i64 (v16i32 immAllZerosV)), (i8 GR8:$mask))),
963           (VPBROADCASTQrZrkz (COPY_TO_REGCLASS GR8:$mask, VK8WM), GR64:$src)>;
964
965 // Provide aliases for broadcast from the same register class that
966 // automatically does the extract.
967 multiclass avx512_int_broadcast_rm_lowering<X86VectorVTInfo DestInfo,
968                                             X86VectorVTInfo SrcInfo> {
969   def : Pat<(DestInfo.VT (X86VBroadcast (SrcInfo.VT SrcInfo.RC:$src))),
970             (!cast<Instruction>(NAME#DestInfo.ZSuffix#"r")
971                 (EXTRACT_SUBREG (SrcInfo.VT SrcInfo.RC:$src), sub_xmm))>;
972 }
973
974 multiclass avx512_int_broadcast_rm_vl<bits<8> opc, string OpcodeStr,
975                                         AVX512VLVectorVTInfo _, Predicate prd> {
976   let Predicates = [prd] in {
977     defm Z :   avx512_broadcast_rm<opc, OpcodeStr, _.info512, _.info128>,
978                avx512_int_broadcast_rm_lowering<_.info512, _.info256>,
979                                   EVEX_V512;
980     // Defined separately to avoid redefinition.
981     defm Z_Alt : avx512_int_broadcast_rm_lowering<_.info512, _.info512>;
982   }
983   let Predicates = [prd, HasVLX] in {
984     defm Z256 : avx512_broadcast_rm<opc, OpcodeStr, _.info256, _.info128>,
985                 avx512_int_broadcast_rm_lowering<_.info256, _.info256>,
986                                  EVEX_V256;
987     defm Z128 : avx512_broadcast_rm<opc, OpcodeStr, _.info128, _.info128>,
988                                  EVEX_V128;
989   }
990 }
991
992 defm VPBROADCASTB  : avx512_int_broadcast_rm_vl<0x78, "vpbroadcastb",
993                                            avx512vl_i8_info, HasBWI>;
994 defm VPBROADCASTW  : avx512_int_broadcast_rm_vl<0x79, "vpbroadcastw",
995                                            avx512vl_i16_info, HasBWI>;
996 defm VPBROADCASTD  : avx512_int_broadcast_rm_vl<0x58, "vpbroadcastd",
997                                            avx512vl_i32_info, HasAVX512>;
998 defm VPBROADCASTQ  : avx512_int_broadcast_rm_vl<0x59, "vpbroadcastq",
999                                            avx512vl_i64_info, HasAVX512>, VEX_W;
1000
1001 multiclass avx512_subvec_broadcast_rm<bits<8> opc, string OpcodeStr,
1002                           X86VectorVTInfo _Dst, X86VectorVTInfo _Src> {
1003   let mayLoad = 1 in 
1004     defm rm : AVX512_maskable<opc, MRMSrcMem, _Dst, (outs _Dst.RC:$dst), 
1005                              (ins _Src.MemOp:$src), OpcodeStr, "$src", "$src",
1006                              (_Dst.VT (X86SubVBroadcast
1007                                (_Src.VT (bitconvert (_Src.LdFrag addr:$src)))))>, 
1008                               AVX5128IBase, EVEX;
1009 }
1010
1011 defm VBROADCASTI32X4 : avx512_subvec_broadcast_rm<0x5a, "vbroadcasti32x4",
1012                        v16i32_info, v4i32x_info>,
1013                        EVEX_V512, EVEX_CD8<32, CD8VT4>;
1014 defm VBROADCASTF32X4 : avx512_subvec_broadcast_rm<0x1a, "vbroadcastf32x4",
1015                        v16f32_info, v4f32x_info>,
1016                        EVEX_V512, EVEX_CD8<32, CD8VT4>;
1017 defm VBROADCASTI64X4 : avx512_subvec_broadcast_rm<0x5b, "vbroadcasti64x4",
1018                        v8i64_info, v4i64x_info>, VEX_W,
1019                        EVEX_V512, EVEX_CD8<64, CD8VT4>;
1020 defm VBROADCASTF64X4 : avx512_subvec_broadcast_rm<0x1b, "vbroadcastf64x4",
1021                        v8f64_info, v4f64x_info>, VEX_W,
1022                        EVEX_V512, EVEX_CD8<64, CD8VT4>;
1023
1024 let Predicates = [HasVLX] in {
1025 defm VBROADCASTI32X4Z256 : avx512_subvec_broadcast_rm<0x5a, "vbroadcasti32x4",
1026                            v8i32x_info, v4i32x_info>,
1027                            EVEX_V256, EVEX_CD8<32, CD8VT4>;
1028 defm VBROADCASTF32X4Z256 : avx512_subvec_broadcast_rm<0x1a, "vbroadcastf32x4",
1029                            v8f32x_info, v4f32x_info>,
1030                            EVEX_V256, EVEX_CD8<32, CD8VT4>;
1031 }
1032 let Predicates = [HasVLX, HasDQI] in {
1033 defm VBROADCASTI64X2Z128 : avx512_subvec_broadcast_rm<0x5a, "vbroadcasti64x2",
1034                            v4i64x_info, v2i64x_info>, VEX_W,
1035                            EVEX_V256, EVEX_CD8<64, CD8VT2>;
1036 defm VBROADCASTF64X2Z128 : avx512_subvec_broadcast_rm<0x1a, "vbroadcastf64x2",
1037                            v4f64x_info, v2f64x_info>, VEX_W,
1038                            EVEX_V256, EVEX_CD8<64, CD8VT2>;
1039 }
1040 let Predicates = [HasDQI] in {
1041 defm VBROADCASTI64X2 : avx512_subvec_broadcast_rm<0x5a, "vbroadcasti64x2",
1042                        v8i64_info, v2i64x_info>, VEX_W,
1043                        EVEX_V512, EVEX_CD8<64, CD8VT2>;
1044 defm VBROADCASTI32X8 : avx512_subvec_broadcast_rm<0x5b, "vbroadcasti32x8",
1045                        v16i32_info, v8i32x_info>,
1046                        EVEX_V512, EVEX_CD8<32, CD8VT8>;
1047 defm VBROADCASTF64X2 : avx512_subvec_broadcast_rm<0x1a, "vbroadcastf64x2",
1048                        v8f64_info, v2f64x_info>, VEX_W,
1049                        EVEX_V512, EVEX_CD8<64, CD8VT2>;
1050 defm VBROADCASTF32X8 : avx512_subvec_broadcast_rm<0x1b, "vbroadcastf32x8",
1051                        v16f32_info, v8f32x_info>,
1052                        EVEX_V512, EVEX_CD8<32, CD8VT8>;
1053 }
1054
1055 multiclass avx512_broadcast_32x2<bits<8> opc, string OpcodeStr,
1056                                  X86VectorVTInfo _Dst, X86VectorVTInfo _Src,
1057                                  SDNode OpNode = X86SubVBroadcast> {
1058
1059   defm r : AVX512_maskable<opc, MRMSrcReg, _Dst, (outs _Dst.RC:$dst),
1060                    (ins _Src.RC:$src), OpcodeStr, "$src", "$src",
1061                    (_Dst.VT (OpNode (_Src.VT _Src.RC:$src)))>,
1062                    T8PD, EVEX;
1063   let mayLoad = 1 in
1064     defm m : AVX512_maskable<opc, MRMSrcMem, _Dst, (outs _Dst.RC:$dst),
1065                    (ins _Src.ScalarMemOp:$src), OpcodeStr, "$src", "$src",
1066                    (_Dst.VT (OpNode
1067                               (_Src.VT (scalar_to_vector(loadi64 addr:$src)))))>,
1068                    T8PD, EVEX, EVEX_CD8<_Src.EltSize, CD8VT2>;
1069 }
1070
1071 multiclass avx512_common_broadcast_32x2<bits<8> opc, string OpcodeStr,
1072                              AVX512VLVectorVTInfo _> {
1073   let Predicates = [HasDQI] in
1074     defm Z :    avx512_broadcast_32x2<opc, OpcodeStr, _.info512, _.info128>,
1075                                   EVEX_V512;
1076   let Predicates = [HasDQI, HasVLX] in
1077     defm Z256 : avx512_broadcast_32x2<opc, OpcodeStr, _.info256, _.info128>,
1078                                   EVEX_V256;
1079 }
1080
1081 multiclass avx512_common_broadcast_i32x2<bits<8> opc, string OpcodeStr,
1082                                                        AVX512VLVectorVTInfo _> :
1083   avx512_common_broadcast_32x2<opc, OpcodeStr, _> {
1084
1085   let Predicates = [HasDQI, HasVLX] in
1086     defm Z128 : avx512_broadcast_32x2<opc, OpcodeStr, _.info128, _.info128,
1087                                       X86SubV32x2Broadcast>, EVEX_V128;
1088 }
1089
1090 defm VPBROADCASTI32X2  : avx512_common_broadcast_i32x2<0x59, "vbroadcasti32x2",
1091                                            avx512vl_i32_info>;
1092 defm VPBROADCASTF32X2  : avx512_common_broadcast_32x2<0x19, "vbroadcastf32x2",
1093                                            avx512vl_f32_info>;
1094
1095 def : Pat<(v16f32 (X86VBroadcast (v16f32 VR512:$src))),
1096           (VBROADCASTSSZr (EXTRACT_SUBREG (v16f32 VR512:$src), sub_xmm))>;
1097 def : Pat<(v16f32 (X86VBroadcast (v8f32 VR256X:$src))),
1098           (VBROADCASTSSZr (EXTRACT_SUBREG (v8f32 VR256X:$src), sub_xmm))>;
1099
1100 def : Pat<(v8f64 (X86VBroadcast (v8f64 VR512:$src))),
1101           (VBROADCASTSDZr (EXTRACT_SUBREG (v8f64 VR512:$src), sub_xmm))>;
1102 def : Pat<(v8f64 (X86VBroadcast (v4f64 VR256X:$src))),
1103           (VBROADCASTSDZr (EXTRACT_SUBREG (v4f64 VR256X:$src), sub_xmm))>;
1104
1105 def : Pat<(v16f32 (int_x86_avx512_vbroadcast_ss_ps_512 (v4f32 VR128X:$src))),
1106           (VBROADCASTSSZr VR128X:$src)>;
1107 def : Pat<(v8f64 (int_x86_avx512_vbroadcast_sd_pd_512 (v2f64 VR128X:$src))),
1108           (VBROADCASTSDZr VR128X:$src)>;
1109
1110 // Provide fallback in case the load node that is used in the patterns above
1111 // is used by additional users, which prevents the pattern selection.
1112 def : Pat<(v16f32 (X86VBroadcast FR32X:$src)),
1113           (VBROADCASTSSZr (COPY_TO_REGCLASS FR32X:$src, VR128X))>;
1114 def : Pat<(v8f64 (X86VBroadcast FR64X:$src)),
1115           (VBROADCASTSDZr (COPY_TO_REGCLASS FR64X:$src, VR128X))>;
1116
1117
1118 //===----------------------------------------------------------------------===//
1119 // AVX-512 BROADCAST MASK TO VECTOR REGISTER
1120 //---
1121 multiclass avx512_mask_broadcastm<bits<8> opc, string OpcodeStr,
1122                                   X86VectorVTInfo _, RegisterClass KRC> {
1123   def rr : AVX512XS8I<opc, MRMSrcReg, (outs _.RC:$dst), (ins KRC:$src),
1124                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
1125                   [(set _.RC:$dst, (_.VT (X86VBroadcastm KRC:$src)))]>, EVEX;
1126 }
1127
1128 multiclass avx512_mask_broadcast<bits<8> opc, string OpcodeStr, 
1129                                  AVX512VLVectorVTInfo VTInfo, RegisterClass KRC> {
1130   let Predicates = [HasCDI] in
1131     defm Z : avx512_mask_broadcastm<opc, OpcodeStr, VTInfo.info512, KRC>, EVEX_V512;
1132   let Predicates = [HasCDI, HasVLX] in {
1133     defm Z256 : avx512_mask_broadcastm<opc, OpcodeStr, VTInfo.info256, KRC>, EVEX_V256;
1134     defm Z128 : avx512_mask_broadcastm<opc, OpcodeStr, VTInfo.info128, KRC>, EVEX_V128;
1135   }
1136 }
1137
1138 defm VPBROADCASTMW2D : avx512_mask_broadcast<0x3A, "vpbroadcastmw2d",
1139                                                avx512vl_i32_info, VK16>;
1140 defm VPBROADCASTMB2Q : avx512_mask_broadcast<0x2A, "vpbroadcastmb2q",
1141                                                avx512vl_i64_info, VK8>, VEX_W;
1142
1143 //===----------------------------------------------------------------------===//
1144 // -- VPERMI2 - 3 source operands form --
1145 multiclass avx512_perm_i<bits<8> opc, string OpcodeStr,
1146                          X86VectorVTInfo _, X86VectorVTInfo IdxVT> {
1147 let Constraints = "$src1 = $dst" in {
1148   defm rr: AVX512_maskable_3src_cast<opc, MRMSrcReg, _, IdxVT, (outs _.RC:$dst),
1149           (ins _.RC:$src2, _.RC:$src3),
1150           OpcodeStr, "$src3, $src2", "$src2, $src3",
1151           (_.VT (X86VPermi2X IdxVT.RC:$src1, _.RC:$src2, _.RC:$src3))>, EVEX_4V,
1152          AVX5128IBase;
1153
1154   let mayLoad = 1 in
1155   defm rm: AVX512_maskable_3src_cast<opc, MRMSrcMem, _, IdxVT, (outs _.RC:$dst),
1156             (ins _.RC:$src2, _.MemOp:$src3),
1157             OpcodeStr, "$src3, $src2", "$src2, $src3",
1158             (_.VT (X86VPermi2X IdxVT.RC:$src1, _.RC:$src2,
1159                    (_.VT (bitconvert (_.LdFrag addr:$src3)))))>,
1160             EVEX_4V, AVX5128IBase;
1161   }
1162 }
1163 multiclass avx512_perm_i_mb<bits<8> opc, string OpcodeStr,
1164                             X86VectorVTInfo _, X86VectorVTInfo IdxVT> {
1165   let mayLoad = 1, Constraints = "$src1 = $dst" in
1166   defm rmb: AVX512_maskable_3src_cast<opc, MRMSrcMem, _, IdxVT, (outs _.RC:$dst),
1167               (ins _.RC:$src2, _.ScalarMemOp:$src3),
1168               OpcodeStr,   !strconcat("${src3}", _.BroadcastStr,", $src2"),
1169               !strconcat("$src2, ${src3}", _.BroadcastStr ),
1170               (_.VT (X86VPermi2X IdxVT.RC:$src1,
1171                _.RC:$src2,(_.VT (X86VBroadcast (_.ScalarLdFrag addr:$src3)))))>,
1172               AVX5128IBase, EVEX_4V, EVEX_B;
1173 }
1174
1175 multiclass avx512_perm_i_sizes<bits<8> opc, string OpcodeStr,
1176                                AVX512VLVectorVTInfo VTInfo,
1177                                AVX512VLVectorVTInfo ShuffleMask> {
1178   defm NAME: avx512_perm_i<opc, OpcodeStr, VTInfo.info512,
1179                            ShuffleMask.info512>,
1180             avx512_perm_i_mb<opc, OpcodeStr, VTInfo.info512,
1181                              ShuffleMask.info512>, EVEX_V512;
1182   let Predicates = [HasVLX] in {
1183   defm NAME#128: avx512_perm_i<opc, OpcodeStr, VTInfo.info128,
1184                                ShuffleMask.info128>,
1185                  avx512_perm_i_mb<opc, OpcodeStr, VTInfo.info128,
1186                                   ShuffleMask.info128>, EVEX_V128;
1187   defm NAME#256: avx512_perm_i<opc, OpcodeStr, VTInfo.info256,
1188                                ShuffleMask.info256>,
1189                  avx512_perm_i_mb<opc, OpcodeStr, VTInfo.info256,
1190                                   ShuffleMask.info256>,  EVEX_V256;
1191   }
1192 }
1193
1194 multiclass avx512_perm_i_sizes_w<bits<8> opc, string OpcodeStr,
1195                                  AVX512VLVectorVTInfo VTInfo,
1196                                  AVX512VLVectorVTInfo Idx> {
1197   let Predicates = [HasBWI] in
1198   defm NAME: avx512_perm_i<opc, OpcodeStr, VTInfo.info512,
1199                            Idx.info512>, EVEX_V512;
1200   let Predicates = [HasBWI, HasVLX] in {
1201   defm NAME#128: avx512_perm_i<opc, OpcodeStr, VTInfo.info128,
1202                                Idx.info128>, EVEX_V128;
1203   defm NAME#256: avx512_perm_i<opc, OpcodeStr, VTInfo.info256,
1204                                Idx.info256>,  EVEX_V256;
1205   }
1206 }
1207
1208 defm VPERMI2D  : avx512_perm_i_sizes<0x76, "vpermi2d",
1209                   avx512vl_i32_info, avx512vl_i32_info>, EVEX_CD8<32, CD8VF>;
1210 defm VPERMI2Q  : avx512_perm_i_sizes<0x76, "vpermi2q",
1211                   avx512vl_i64_info, avx512vl_i64_info>, VEX_W, EVEX_CD8<64, CD8VF>;
1212 defm VPERMI2W  : avx512_perm_i_sizes_w<0x75, "vpermi2w",
1213                   avx512vl_i16_info, avx512vl_i16_info>, VEX_W, EVEX_CD8<16, CD8VF>;
1214 defm VPERMI2PS : avx512_perm_i_sizes<0x77, "vpermi2ps",
1215                   avx512vl_f32_info, avx512vl_i32_info>, EVEX_CD8<32, CD8VF>;
1216 defm VPERMI2PD : avx512_perm_i_sizes<0x77, "vpermi2pd",
1217                   avx512vl_f64_info, avx512vl_i64_info>, VEX_W, EVEX_CD8<64, CD8VF>;
1218
1219 // VPERMT2
1220 multiclass avx512_perm_t<bits<8> opc, string OpcodeStr,
1221                          X86VectorVTInfo _, X86VectorVTInfo IdxVT> {
1222 let Constraints = "$src1 = $dst" in {
1223   defm rr: AVX512_maskable_3src<opc, MRMSrcReg, _, (outs _.RC:$dst),
1224           (ins IdxVT.RC:$src2, _.RC:$src3),
1225           OpcodeStr, "$src3, $src2", "$src2, $src3",
1226           (_.VT (X86VPermt2 _.RC:$src1, IdxVT.RC:$src2, _.RC:$src3))>, EVEX_4V,
1227          AVX5128IBase;
1228
1229   let mayLoad = 1 in
1230   defm rm: AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
1231             (ins IdxVT.RC:$src2, _.MemOp:$src3),
1232             OpcodeStr, "$src3, $src2", "$src2, $src3",
1233             (_.VT (X86VPermt2 _.RC:$src1, IdxVT.RC:$src2,
1234                    (bitconvert (_.LdFrag addr:$src3))))>,
1235             EVEX_4V, AVX5128IBase;
1236   }
1237 }
1238 multiclass avx512_perm_t_mb<bits<8> opc, string OpcodeStr,
1239                             X86VectorVTInfo _, X86VectorVTInfo IdxVT> {
1240   let mayLoad = 1, Constraints = "$src1 = $dst" in
1241   defm rmb: AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
1242               (ins IdxVT.RC:$src2, _.ScalarMemOp:$src3),
1243               OpcodeStr,   !strconcat("${src3}", _.BroadcastStr,", $src2"),
1244               !strconcat("$src2, ${src3}", _.BroadcastStr ),
1245               (_.VT (X86VPermt2 _.RC:$src1,
1246                IdxVT.RC:$src2,(_.VT (X86VBroadcast (_.ScalarLdFrag addr:$src3)))))>,
1247               AVX5128IBase, EVEX_4V, EVEX_B;
1248 }
1249
1250 multiclass avx512_perm_t_sizes<bits<8> opc, string OpcodeStr,
1251                                AVX512VLVectorVTInfo VTInfo,
1252                                AVX512VLVectorVTInfo ShuffleMask> {
1253   defm NAME: avx512_perm_t<opc, OpcodeStr, VTInfo.info512,
1254                               ShuffleMask.info512>,
1255             avx512_perm_t_mb<opc, OpcodeStr, VTInfo.info512,
1256                               ShuffleMask.info512>, EVEX_V512;
1257   let Predicates = [HasVLX] in {
1258   defm NAME#128: avx512_perm_t<opc, OpcodeStr, VTInfo.info128,
1259                               ShuffleMask.info128>,
1260                  avx512_perm_t_mb<opc, OpcodeStr, VTInfo.info128,
1261                               ShuffleMask.info128>, EVEX_V128;
1262   defm NAME#256: avx512_perm_t<opc, OpcodeStr, VTInfo.info256,
1263                               ShuffleMask.info256>,
1264                  avx512_perm_t_mb<opc, OpcodeStr, VTInfo.info256,
1265                               ShuffleMask.info256>, EVEX_V256;
1266   }
1267 }
1268
1269 multiclass avx512_perm_t_sizes_w<bits<8> opc, string OpcodeStr,
1270                                  AVX512VLVectorVTInfo VTInfo,
1271                                  AVX512VLVectorVTInfo Idx> {
1272   let Predicates = [HasBWI] in
1273   defm NAME: avx512_perm_t<opc, OpcodeStr, VTInfo.info512,
1274                            Idx.info512>, EVEX_V512;
1275   let Predicates = [HasBWI, HasVLX] in {
1276   defm NAME#128: avx512_perm_t<opc, OpcodeStr, VTInfo.info128,
1277                                Idx.info128>, EVEX_V128;
1278   defm NAME#256: avx512_perm_t<opc, OpcodeStr, VTInfo.info256,
1279                                Idx.info256>, EVEX_V256;
1280   }
1281 }
1282
1283 defm VPERMT2D  : avx512_perm_t_sizes<0x7E, "vpermt2d",
1284                   avx512vl_i32_info, avx512vl_i32_info>, EVEX_CD8<32, CD8VF>;
1285 defm VPERMT2Q  : avx512_perm_t_sizes<0x7E, "vpermt2q",
1286                   avx512vl_i64_info, avx512vl_i64_info>, VEX_W, EVEX_CD8<64, CD8VF>;
1287 defm VPERMT2W  : avx512_perm_t_sizes_w<0x7D, "vpermt2w",
1288                   avx512vl_i16_info, avx512vl_i16_info>, VEX_W, EVEX_CD8<16, CD8VF>;
1289 defm VPERMT2PS : avx512_perm_t_sizes<0x7F, "vpermt2ps",
1290                   avx512vl_f32_info, avx512vl_i32_info>, EVEX_CD8<32, CD8VF>;
1291 defm VPERMT2PD : avx512_perm_t_sizes<0x7F, "vpermt2pd",
1292                   avx512vl_f64_info, avx512vl_i64_info>, VEX_W, EVEX_CD8<64, CD8VF>;
1293
1294 //===----------------------------------------------------------------------===//
1295 // AVX-512 - BLEND using mask
1296 //
1297 multiclass avx512_blendmask<bits<8> opc, string OpcodeStr, X86VectorVTInfo _> {
1298   let ExeDomain = _.ExeDomain in {
1299   def rr : AVX5128I<opc, MRMSrcReg, (outs _.RC:$dst),
1300              (ins _.RC:$src1, _.RC:$src2),
1301              !strconcat(OpcodeStr,
1302              "\t{$src2, $src1, ${dst} |${dst}, $src1, $src2}"),
1303              []>, EVEX_4V;
1304   def rrk : AVX5128I<opc, MRMSrcReg, (outs _.RC:$dst),
1305              (ins _.KRCWM:$mask, _.RC:$src1, _.RC:$src2),
1306              !strconcat(OpcodeStr,
1307              "\t{$src2, $src1, ${dst} {${mask}}|${dst} {${mask}}, $src1, $src2}"),
1308              [(set _.RC:$dst, (X86select _.KRCWM:$mask, (_.VT _.RC:$src1),
1309                  (_.VT _.RC:$src2)))]>, EVEX_4V, EVEX_K;
1310   def rrkz : AVX5128I<opc, MRMSrcReg, (outs _.RC:$dst),
1311              (ins _.KRCWM:$mask, _.RC:$src1, _.RC:$src2),
1312              !strconcat(OpcodeStr,
1313              "\t{$src2, $src1, ${dst} {${mask}} {z}|${dst} {${mask}} {z}, $src1, $src2}"),
1314              []>, EVEX_4V, EVEX_KZ;
1315   let mayLoad = 1 in {
1316   def rm  : AVX5128I<opc, MRMSrcMem, (outs _.RC:$dst),
1317              (ins _.RC:$src1, _.MemOp:$src2),
1318              !strconcat(OpcodeStr,
1319              "\t{$src2, $src1, ${dst} |${dst},  $src1, $src2}"),
1320              []>, EVEX_4V, EVEX_CD8<_.EltSize, CD8VF>;
1321   def rmk : AVX5128I<opc, MRMSrcMem, (outs _.RC:$dst),
1322              (ins _.KRCWM:$mask, _.RC:$src1, _.MemOp:$src2),
1323              !strconcat(OpcodeStr,
1324              "\t{$src2, $src1, ${dst} {${mask}}|${dst} {${mask}}, $src1, $src2}"),
1325              [(set _.RC:$dst, (X86select _.KRCWM:$mask, (_.VT _.RC:$src1),
1326               (_.VT (bitconvert (_.LdFrag addr:$src2)))))]>,
1327               EVEX_4V, EVEX_K, EVEX_CD8<_.EltSize, CD8VF>;
1328   def rmkz : AVX5128I<opc, MRMSrcMem, (outs _.RC:$dst),
1329              (ins _.KRCWM:$mask, _.RC:$src1, _.MemOp:$src2),
1330              !strconcat(OpcodeStr,
1331              "\t{$src2, $src1, ${dst} {${mask}} {z}|${dst} {${mask}} {z}, $src1, $src2}"),
1332              []>, EVEX_4V, EVEX_KZ, EVEX_CD8<_.EltSize, CD8VF>;
1333   }
1334   }
1335 }
1336 multiclass avx512_blendmask_rmb<bits<8> opc, string OpcodeStr, X86VectorVTInfo _> {
1337
1338   def rmbk : AVX5128I<opc, MRMSrcMem, (outs _.RC:$dst),
1339       (ins _.KRCWM:$mask, _.RC:$src1, _.ScalarMemOp:$src2),
1340        !strconcat(OpcodeStr,
1341             "\t{${src2}", _.BroadcastStr, ", $src1, $dst {${mask}}|",
1342             "$dst {${mask}}, $src1, ${src2}", _.BroadcastStr, "}"),
1343       [(set _.RC:$dst,(X86select _.KRCWM:$mask, (_.VT _.RC:$src1),
1344                        (X86VBroadcast (_.ScalarLdFrag addr:$src2))))]>,
1345       EVEX_4V, EVEX_K, EVEX_B, EVEX_CD8<_.EltSize, CD8VF>;
1346
1347   def rmb : AVX5128I<opc, MRMSrcMem, (outs _.RC:$dst),
1348       (ins _.RC:$src1, _.ScalarMemOp:$src2),
1349        !strconcat(OpcodeStr,
1350             "\t{${src2}", _.BroadcastStr, ", $src1, $dst|",
1351             "$dst, $src1, ${src2}", _.BroadcastStr, "}"),
1352       []>,  EVEX_4V, EVEX_B, EVEX_CD8<_.EltSize, CD8VF>;
1353
1354 }
1355
1356 multiclass blendmask_dq <bits<8> opc, string OpcodeStr,
1357                                  AVX512VLVectorVTInfo VTInfo> {
1358   defm Z : avx512_blendmask      <opc, OpcodeStr, VTInfo.info512>,
1359            avx512_blendmask_rmb  <opc, OpcodeStr, VTInfo.info512>, EVEX_V512;
1360
1361   let Predicates = [HasVLX] in {
1362     defm Z256 : avx512_blendmask<opc, OpcodeStr, VTInfo.info256>,
1363                 avx512_blendmask_rmb  <opc, OpcodeStr, VTInfo.info256>, EVEX_V256;
1364     defm Z128 : avx512_blendmask<opc, OpcodeStr, VTInfo.info128>,
1365                 avx512_blendmask_rmb  <opc, OpcodeStr, VTInfo.info128>, EVEX_V128;
1366   }
1367 }
1368
1369 multiclass blendmask_bw <bits<8> opc, string OpcodeStr,
1370                          AVX512VLVectorVTInfo VTInfo> {
1371   let Predicates = [HasBWI] in
1372     defm Z : avx512_blendmask    <opc, OpcodeStr, VTInfo.info512>, EVEX_V512;
1373
1374   let Predicates = [HasBWI, HasVLX] in {
1375     defm Z256 : avx512_blendmask <opc, OpcodeStr, VTInfo.info256>, EVEX_V256;
1376     defm Z128 : avx512_blendmask <opc, OpcodeStr, VTInfo.info128>, EVEX_V128;
1377   }
1378 }
1379
1380
1381 defm VBLENDMPS : blendmask_dq <0x65, "vblendmps", avx512vl_f32_info>;
1382 defm VBLENDMPD : blendmask_dq <0x65, "vblendmpd", avx512vl_f64_info>, VEX_W;
1383 defm VPBLENDMD : blendmask_dq <0x64, "vpblendmd", avx512vl_i32_info>;
1384 defm VPBLENDMQ : blendmask_dq <0x64, "vpblendmq", avx512vl_i64_info>, VEX_W;
1385 defm VPBLENDMB : blendmask_bw <0x66, "vpblendmb", avx512vl_i8_info>;
1386 defm VPBLENDMW : blendmask_bw <0x66, "vpblendmw", avx512vl_i16_info>, VEX_W;
1387
1388
1389 let Predicates = [HasAVX512] in {
1390 def : Pat<(v8f32 (vselect (v8i1 VK8WM:$mask), (v8f32 VR256X:$src1),
1391                             (v8f32 VR256X:$src2))),
1392             (EXTRACT_SUBREG
1393               (v16f32 (VBLENDMPSZrrk (COPY_TO_REGCLASS VK8WM:$mask, VK16WM),
1394             (v16f32 (SUBREG_TO_REG (i32 0), VR256X:$src2, sub_ymm)),
1395             (v16f32 (SUBREG_TO_REG (i32 0), VR256X:$src1, sub_ymm)))), sub_ymm)>;
1396
1397 def : Pat<(v8i32 (vselect (v8i1 VK8WM:$mask), (v8i32 VR256X:$src1),
1398                             (v8i32 VR256X:$src2))),
1399             (EXTRACT_SUBREG
1400                 (v16i32 (VPBLENDMDZrrk (COPY_TO_REGCLASS VK8WM:$mask, VK16WM),
1401             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src2, sub_ymm)),
1402             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src1, sub_ymm)))), sub_ymm)>;
1403 }
1404 //===----------------------------------------------------------------------===//
1405 // Compare Instructions
1406 //===----------------------------------------------------------------------===//
1407
1408 // avx512_cmp_scalar - AVX512 CMPSS and CMPSD
1409
1410 multiclass avx512_cmp_scalar<X86VectorVTInfo _, SDNode OpNode, SDNode OpNodeRnd>{
1411
1412   defm  rr_Int  : AVX512_maskable_cmp<0xC2, MRMSrcReg, _,
1413                       (outs _.KRC:$dst),
1414                       (ins _.RC:$src1, _.RC:$src2, AVXCC:$cc),
1415                       "vcmp${cc}"#_.Suffix,
1416                       "$src2, $src1", "$src1, $src2",
1417                       (OpNode (_.VT _.RC:$src1),
1418                               (_.VT _.RC:$src2),
1419                               imm:$cc)>, EVEX_4V;
1420   let mayLoad = 1 in
1421     defm  rm_Int  : AVX512_maskable_cmp<0xC2, MRMSrcMem, _,
1422                       (outs _.KRC:$dst),
1423                       (ins _.RC:$src1, _.MemOp:$src2, AVXCC:$cc),
1424                       "vcmp${cc}"#_.Suffix,
1425                       "$src2, $src1", "$src1, $src2",
1426                       (OpNode (_.VT _.RC:$src1),
1427                           (_.VT (scalar_to_vector (_.ScalarLdFrag addr:$src2))),
1428                           imm:$cc)>, EVEX_4V, EVEX_CD8<_.EltSize, CD8VT1>;
1429
1430   defm  rrb_Int  : AVX512_maskable_cmp<0xC2, MRMSrcReg, _,
1431                      (outs _.KRC:$dst),
1432                      (ins _.RC:$src1, _.RC:$src2, AVXCC:$cc),
1433                      "vcmp${cc}"#_.Suffix,
1434                      "{sae}, $src2, $src1", "$src1, $src2,{sae}",
1435                      (OpNodeRnd (_.VT _.RC:$src1),
1436                                 (_.VT _.RC:$src2),
1437                                 imm:$cc,
1438                                 (i32 FROUND_NO_EXC))>, EVEX_4V, EVEX_B;
1439   // Accept explicit immediate argument form instead of comparison code.
1440   let isAsmParserOnly = 1, hasSideEffects = 0 in {
1441     defm  rri_alt  : AVX512_maskable_cmp_alt<0xC2, MRMSrcReg, _,
1442                         (outs VK1:$dst),
1443                         (ins _.RC:$src1, _.RC:$src2, u8imm:$cc),
1444                         "vcmp"#_.Suffix,
1445                         "$cc, $src2, $src1", "$src1, $src2, $cc">, EVEX_4V;
1446     defm  rmi_alt  : AVX512_maskable_cmp_alt<0xC2, MRMSrcMem, _,
1447                         (outs _.KRC:$dst),
1448                         (ins _.RC:$src1, _.MemOp:$src2, u8imm:$cc),
1449                         "vcmp"#_.Suffix,
1450                         "$cc, $src2, $src1", "$src1, $src2, $cc">,
1451                         EVEX_4V, EVEX_CD8<_.EltSize, CD8VT1>;
1452
1453     defm  rrb_alt  : AVX512_maskable_cmp_alt<0xC2, MRMSrcReg, _,
1454                        (outs _.KRC:$dst),
1455                        (ins _.RC:$src1, _.RC:$src2, u8imm:$cc),
1456                        "vcmp"#_.Suffix,
1457                        "$cc,{sae}, $src2, $src1","$src1, $src2,{sae}, $cc">,
1458                        EVEX_4V, EVEX_B;
1459   }// let isAsmParserOnly = 1, hasSideEffects = 0
1460
1461   let isCodeGenOnly = 1 in {
1462     def rr : AVX512Ii8<0xC2, MRMSrcReg,
1463                 (outs _.KRC:$dst), (ins _.FRC:$src1, _.FRC:$src2, AVXCC:$cc),
1464                 !strconcat("vcmp${cc}", _.Suffix,
1465                            "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1466                 [(set _.KRC:$dst, (OpNode _.FRC:$src1,
1467                                           _.FRC:$src2,
1468                                           imm:$cc))],
1469                 IIC_SSE_ALU_F32S_RR>, EVEX_4V;
1470     let mayLoad = 1 in
1471       def rm : AVX512Ii8<0xC2, MRMSrcMem,
1472                 (outs _.KRC:$dst),
1473                 (ins _.FRC:$src1, _.ScalarMemOp:$src2, AVXCC:$cc),
1474                 !strconcat("vcmp${cc}", _.Suffix,
1475                            "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1476                 [(set _.KRC:$dst, (OpNode _.FRC:$src1,
1477                                           (_.ScalarLdFrag addr:$src2),
1478                                           imm:$cc))],
1479                 IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_CD8<_.EltSize, CD8VT1>;
1480   }
1481 }
1482
1483 let Predicates = [HasAVX512] in {
1484   defm VCMPSSZ : avx512_cmp_scalar<f32x_info, X86cmpms, X86cmpmsRnd>,
1485                                    AVX512XSIi8Base;
1486   defm VCMPSDZ : avx512_cmp_scalar<f64x_info, X86cmpms, X86cmpmsRnd>,
1487                                    AVX512XDIi8Base, VEX_W;
1488 }
1489
1490 multiclass avx512_icmp_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
1491               X86VectorVTInfo _> {
1492   def rr : AVX512BI<opc, MRMSrcReg,
1493              (outs _.KRC:$dst), (ins _.RC:$src1, _.RC:$src2),
1494              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1495              [(set _.KRC:$dst, (OpNode (_.VT _.RC:$src1), (_.VT _.RC:$src2)))],
1496              IIC_SSE_ALU_F32P_RR>, EVEX_4V;
1497   let mayLoad = 1 in
1498   def rm : AVX512BI<opc, MRMSrcMem,
1499              (outs _.KRC:$dst), (ins _.RC:$src1, _.MemOp:$src2),
1500              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1501              [(set _.KRC:$dst, (OpNode (_.VT _.RC:$src1),
1502                                      (_.VT (bitconvert (_.LdFrag addr:$src2)))))],
1503              IIC_SSE_ALU_F32P_RM>, EVEX_4V;
1504   def rrk : AVX512BI<opc, MRMSrcReg,
1505               (outs _.KRC:$dst), (ins _.KRCWM:$mask, _.RC:$src1, _.RC:$src2),
1506               !strconcat(OpcodeStr, "\t{$src2, $src1, $dst {${mask}}|",
1507                           "$dst {${mask}}, $src1, $src2}"),
1508               [(set _.KRC:$dst, (and _.KRCWM:$mask,
1509                                    (OpNode (_.VT _.RC:$src1), (_.VT _.RC:$src2))))],
1510               IIC_SSE_ALU_F32P_RR>, EVEX_4V, EVEX_K;
1511   let mayLoad = 1 in
1512   def rmk : AVX512BI<opc, MRMSrcMem,
1513               (outs _.KRC:$dst), (ins _.KRCWM:$mask, _.RC:$src1, _.MemOp:$src2),
1514               !strconcat(OpcodeStr, "\t{$src2, $src1, $dst {${mask}}|",
1515                           "$dst {${mask}}, $src1, $src2}"),
1516               [(set _.KRC:$dst, (and _.KRCWM:$mask,
1517                                    (OpNode (_.VT _.RC:$src1),
1518                                        (_.VT (bitconvert
1519                                               (_.LdFrag addr:$src2))))))],
1520               IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_K;
1521 }
1522
1523 multiclass avx512_icmp_packed_rmb<bits<8> opc, string OpcodeStr, SDNode OpNode,
1524               X86VectorVTInfo _> :
1525            avx512_icmp_packed<opc, OpcodeStr, OpNode, _> {
1526   let mayLoad = 1 in {
1527   def rmb : AVX512BI<opc, MRMSrcMem,
1528               (outs _.KRC:$dst), (ins _.RC:$src1, _.ScalarMemOp:$src2),
1529               !strconcat(OpcodeStr, "\t{${src2}", _.BroadcastStr, ", $src1, $dst",
1530                                     "|$dst, $src1, ${src2}", _.BroadcastStr, "}"),
1531               [(set _.KRC:$dst, (OpNode (_.VT _.RC:$src1),
1532                               (X86VBroadcast (_.ScalarLdFrag addr:$src2))))],
1533               IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_B;
1534   def rmbk : AVX512BI<opc, MRMSrcMem,
1535                (outs _.KRC:$dst), (ins _.KRCWM:$mask, _.RC:$src1,
1536                                        _.ScalarMemOp:$src2),
1537                !strconcat(OpcodeStr,
1538                           "\t{${src2}", _.BroadcastStr, ", $src1, $dst {${mask}}|",
1539                           "$dst {${mask}}, $src1, ${src2}", _.BroadcastStr, "}"),
1540                [(set _.KRC:$dst, (and _.KRCWM:$mask,
1541                                       (OpNode (_.VT _.RC:$src1),
1542                                         (X86VBroadcast
1543                                           (_.ScalarLdFrag addr:$src2)))))],
1544                IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_K, EVEX_B;
1545   }
1546 }
1547
1548 multiclass avx512_icmp_packed_vl<bits<8> opc, string OpcodeStr, SDNode OpNode,
1549                                  AVX512VLVectorVTInfo VTInfo, Predicate prd> {
1550   let Predicates = [prd] in
1551   defm Z : avx512_icmp_packed<opc, OpcodeStr, OpNode, VTInfo.info512>,
1552            EVEX_V512;
1553
1554   let Predicates = [prd, HasVLX] in {
1555     defm Z256 : avx512_icmp_packed<opc, OpcodeStr, OpNode, VTInfo.info256>,
1556                 EVEX_V256;
1557     defm Z128 : avx512_icmp_packed<opc, OpcodeStr, OpNode, VTInfo.info128>,
1558                 EVEX_V128;
1559   }
1560 }
1561
1562 multiclass avx512_icmp_packed_rmb_vl<bits<8> opc, string OpcodeStr,
1563                                   SDNode OpNode, AVX512VLVectorVTInfo VTInfo,
1564                                   Predicate prd> {
1565   let Predicates = [prd] in
1566   defm Z : avx512_icmp_packed_rmb<opc, OpcodeStr, OpNode, VTInfo.info512>,
1567            EVEX_V512;
1568
1569   let Predicates = [prd, HasVLX] in {
1570     defm Z256 : avx512_icmp_packed_rmb<opc, OpcodeStr, OpNode, VTInfo.info256>,
1571                 EVEX_V256;
1572     defm Z128 : avx512_icmp_packed_rmb<opc, OpcodeStr, OpNode, VTInfo.info128>,
1573                 EVEX_V128;
1574   }
1575 }
1576
1577 defm VPCMPEQB : avx512_icmp_packed_vl<0x74, "vpcmpeqb", X86pcmpeqm,
1578                       avx512vl_i8_info, HasBWI>,
1579                 EVEX_CD8<8, CD8VF>;
1580
1581 defm VPCMPEQW : avx512_icmp_packed_vl<0x75, "vpcmpeqw", X86pcmpeqm,
1582                       avx512vl_i16_info, HasBWI>,
1583                 EVEX_CD8<16, CD8VF>;
1584
1585 defm VPCMPEQD : avx512_icmp_packed_rmb_vl<0x76, "vpcmpeqd", X86pcmpeqm,
1586                       avx512vl_i32_info, HasAVX512>,
1587                 EVEX_CD8<32, CD8VF>;
1588
1589 defm VPCMPEQQ : avx512_icmp_packed_rmb_vl<0x29, "vpcmpeqq", X86pcmpeqm,
1590                       avx512vl_i64_info, HasAVX512>,
1591                 T8PD, VEX_W, EVEX_CD8<64, CD8VF>;
1592
1593 defm VPCMPGTB : avx512_icmp_packed_vl<0x64, "vpcmpgtb", X86pcmpgtm,
1594                       avx512vl_i8_info, HasBWI>,
1595                 EVEX_CD8<8, CD8VF>;
1596
1597 defm VPCMPGTW : avx512_icmp_packed_vl<0x65, "vpcmpgtw", X86pcmpgtm,
1598                       avx512vl_i16_info, HasBWI>,
1599                 EVEX_CD8<16, CD8VF>;
1600
1601 defm VPCMPGTD : avx512_icmp_packed_rmb_vl<0x66, "vpcmpgtd", X86pcmpgtm,
1602                       avx512vl_i32_info, HasAVX512>,
1603                 EVEX_CD8<32, CD8VF>;
1604
1605 defm VPCMPGTQ : avx512_icmp_packed_rmb_vl<0x37, "vpcmpgtq", X86pcmpgtm,
1606                       avx512vl_i64_info, HasAVX512>,
1607                 T8PD, VEX_W, EVEX_CD8<64, CD8VF>;
1608
1609 def : Pat<(v8i1 (X86pcmpgtm (v8i32 VR256X:$src1), (v8i32 VR256X:$src2))),
1610             (COPY_TO_REGCLASS (VPCMPGTDZrr
1611             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src1, sub_ymm)),
1612             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src2, sub_ymm))), VK8)>;
1613
1614 def : Pat<(v8i1 (X86pcmpeqm (v8i32 VR256X:$src1), (v8i32 VR256X:$src2))),
1615             (COPY_TO_REGCLASS (VPCMPEQDZrr
1616             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src1, sub_ymm)),
1617             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src2, sub_ymm))), VK8)>;
1618
1619 multiclass avx512_icmp_cc<bits<8> opc, string Suffix, SDNode OpNode,
1620                           X86VectorVTInfo _> {
1621   def rri : AVX512AIi8<opc, MRMSrcReg,
1622              (outs _.KRC:$dst), (ins _.RC:$src1, _.RC:$src2, AVX512ICC:$cc),
1623              !strconcat("vpcmp${cc}", Suffix,
1624                         "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1625              [(set _.KRC:$dst, (OpNode (_.VT _.RC:$src1), (_.VT _.RC:$src2),
1626                                        imm:$cc))],
1627              IIC_SSE_ALU_F32P_RR>, EVEX_4V;
1628   let mayLoad = 1 in
1629   def rmi : AVX512AIi8<opc, MRMSrcMem,
1630              (outs _.KRC:$dst), (ins _.RC:$src1, _.MemOp:$src2, AVX512ICC:$cc),
1631              !strconcat("vpcmp${cc}", Suffix,
1632                         "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1633              [(set _.KRC:$dst, (OpNode (_.VT _.RC:$src1),
1634                               (_.VT (bitconvert (_.LdFrag addr:$src2))),
1635                               imm:$cc))],
1636              IIC_SSE_ALU_F32P_RM>, EVEX_4V;
1637   def rrik : AVX512AIi8<opc, MRMSrcReg,
1638               (outs _.KRC:$dst), (ins _.KRCWM:$mask, _.RC:$src1, _.RC:$src2,
1639                                       AVX512ICC:$cc),
1640               !strconcat("vpcmp${cc}", Suffix,
1641                          "\t{$src2, $src1, $dst {${mask}}|",
1642                          "$dst {${mask}}, $src1, $src2}"),
1643               [(set _.KRC:$dst, (and _.KRCWM:$mask,
1644                                   (OpNode (_.VT _.RC:$src1), (_.VT _.RC:$src2),
1645                                           imm:$cc)))],
1646               IIC_SSE_ALU_F32P_RR>, EVEX_4V, EVEX_K;
1647   let mayLoad = 1 in
1648   def rmik : AVX512AIi8<opc, MRMSrcMem,
1649               (outs _.KRC:$dst), (ins _.KRCWM:$mask, _.RC:$src1, _.MemOp:$src2,
1650                                     AVX512ICC:$cc),
1651               !strconcat("vpcmp${cc}", Suffix,
1652                          "\t{$src2, $src1, $dst {${mask}}|",
1653                          "$dst {${mask}}, $src1, $src2}"),
1654               [(set _.KRC:$dst, (and _.KRCWM:$mask,
1655                                    (OpNode (_.VT _.RC:$src1),
1656                                       (_.VT (bitconvert (_.LdFrag addr:$src2))),
1657                                       imm:$cc)))],
1658               IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_K;
1659
1660   // Accept explicit immediate argument form instead of comparison code.
1661   let isAsmParserOnly = 1, hasSideEffects = 0 in {
1662     def rri_alt : AVX512AIi8<opc, MRMSrcReg,
1663                (outs _.KRC:$dst), (ins _.RC:$src1, _.RC:$src2, u8imm:$cc),
1664                !strconcat("vpcmp", Suffix, "\t{$cc, $src2, $src1, $dst|",
1665                           "$dst, $src1, $src2, $cc}"),
1666                [], IIC_SSE_ALU_F32P_RR>, EVEX_4V;
1667     let mayLoad = 1 in
1668     def rmi_alt : AVX512AIi8<opc, MRMSrcMem,
1669                (outs _.KRC:$dst), (ins _.RC:$src1, _.MemOp:$src2, u8imm:$cc),
1670                !strconcat("vpcmp", Suffix, "\t{$cc, $src2, $src1, $dst|",
1671                           "$dst, $src1, $src2, $cc}"),
1672                [], IIC_SSE_ALU_F32P_RM>, EVEX_4V;
1673     def rrik_alt : AVX512AIi8<opc, MRMSrcReg,
1674                (outs _.KRC:$dst), (ins _.KRCWM:$mask, _.RC:$src1, _.RC:$src2,
1675                                        u8imm:$cc),
1676                !strconcat("vpcmp", Suffix,
1677                           "\t{$cc, $src2, $src1, $dst {${mask}}|",
1678                           "$dst {${mask}}, $src1, $src2, $cc}"),
1679                [], IIC_SSE_ALU_F32P_RR>, EVEX_4V, EVEX_K;
1680     let mayLoad = 1 in
1681     def rmik_alt : AVX512AIi8<opc, MRMSrcMem,
1682                (outs _.KRC:$dst), (ins _.KRCWM:$mask, _.RC:$src1, _.MemOp:$src2,
1683                                        u8imm:$cc),
1684                !strconcat("vpcmp", Suffix,
1685                           "\t{$cc, $src2, $src1, $dst {${mask}}|",
1686                           "$dst {${mask}}, $src1, $src2, $cc}"),
1687                [], IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_K;
1688   }
1689 }
1690
1691 multiclass avx512_icmp_cc_rmb<bits<8> opc, string Suffix, SDNode OpNode,
1692                               X86VectorVTInfo _> :
1693            avx512_icmp_cc<opc, Suffix, OpNode, _> {
1694   def rmib : AVX512AIi8<opc, MRMSrcMem,
1695              (outs _.KRC:$dst), (ins _.RC:$src1, _.ScalarMemOp:$src2,
1696                                      AVX512ICC:$cc),
1697              !strconcat("vpcmp${cc}", Suffix,
1698                         "\t{${src2}", _.BroadcastStr, ", $src1, $dst|",
1699                         "$dst, $src1, ${src2}", _.BroadcastStr, "}"),
1700              [(set _.KRC:$dst, (OpNode (_.VT _.RC:$src1),
1701                                (X86VBroadcast (_.ScalarLdFrag addr:$src2)),
1702                                imm:$cc))],
1703              IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_B;
1704   def rmibk : AVX512AIi8<opc, MRMSrcMem,
1705               (outs _.KRC:$dst), (ins _.KRCWM:$mask, _.RC:$src1,
1706                                        _.ScalarMemOp:$src2, AVX512ICC:$cc),
1707               !strconcat("vpcmp${cc}", Suffix,
1708                        "\t{${src2}", _.BroadcastStr, ", $src1, $dst {${mask}}|",
1709                        "$dst {${mask}}, $src1, ${src2}", _.BroadcastStr, "}"),
1710               [(set _.KRC:$dst, (and _.KRCWM:$mask,
1711                                   (OpNode (_.VT _.RC:$src1),
1712                                     (X86VBroadcast (_.ScalarLdFrag addr:$src2)),
1713                                     imm:$cc)))],
1714               IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_K, EVEX_B;
1715
1716   // Accept explicit immediate argument form instead of comparison code.
1717   let isAsmParserOnly = 1, hasSideEffects = 0, mayLoad = 1 in {
1718     def rmib_alt : AVX512AIi8<opc, MRMSrcMem,
1719                (outs _.KRC:$dst), (ins _.RC:$src1, _.ScalarMemOp:$src2,
1720                                        u8imm:$cc),
1721                !strconcat("vpcmp", Suffix,
1722                    "\t{$cc, ${src2}", _.BroadcastStr, ", $src1, $dst|",
1723                    "$dst, $src1, ${src2}", _.BroadcastStr, ", $cc}"),
1724                [], IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_B;
1725     def rmibk_alt : AVX512AIi8<opc, MRMSrcMem,
1726                (outs _.KRC:$dst), (ins _.KRCWM:$mask, _.RC:$src1,
1727                                        _.ScalarMemOp:$src2, u8imm:$cc),
1728                !strconcat("vpcmp", Suffix,
1729                   "\t{$cc, ${src2}", _.BroadcastStr, ", $src1, $dst {${mask}}|",
1730                   "$dst {${mask}}, $src1, ${src2}", _.BroadcastStr, ", $cc}"),
1731                [], IIC_SSE_ALU_F32P_RM>, EVEX_4V, EVEX_K, EVEX_B;
1732   }
1733 }
1734
1735 multiclass avx512_icmp_cc_vl<bits<8> opc, string Suffix, SDNode OpNode,
1736                              AVX512VLVectorVTInfo VTInfo, Predicate prd> {
1737   let Predicates = [prd] in
1738   defm Z : avx512_icmp_cc<opc, Suffix, OpNode, VTInfo.info512>, EVEX_V512;
1739
1740   let Predicates = [prd, HasVLX] in {
1741     defm Z256 : avx512_icmp_cc<opc, Suffix, OpNode, VTInfo.info256>, EVEX_V256;
1742     defm Z128 : avx512_icmp_cc<opc, Suffix, OpNode, VTInfo.info128>, EVEX_V128;
1743   }
1744 }
1745
1746 multiclass avx512_icmp_cc_rmb_vl<bits<8> opc, string Suffix, SDNode OpNode,
1747                                 AVX512VLVectorVTInfo VTInfo, Predicate prd> {
1748   let Predicates = [prd] in
1749   defm Z : avx512_icmp_cc_rmb<opc, Suffix, OpNode, VTInfo.info512>,
1750            EVEX_V512;
1751
1752   let Predicates = [prd, HasVLX] in {
1753     defm Z256 : avx512_icmp_cc_rmb<opc, Suffix, OpNode, VTInfo.info256>,
1754                 EVEX_V256;
1755     defm Z128 : avx512_icmp_cc_rmb<opc, Suffix, OpNode, VTInfo.info128>,
1756                 EVEX_V128;
1757   }
1758 }
1759
1760 defm VPCMPB : avx512_icmp_cc_vl<0x3F, "b", X86cmpm, avx512vl_i8_info,
1761                                 HasBWI>, EVEX_CD8<8, CD8VF>;
1762 defm VPCMPUB : avx512_icmp_cc_vl<0x3E, "ub", X86cmpmu, avx512vl_i8_info,
1763                                  HasBWI>, EVEX_CD8<8, CD8VF>;
1764
1765 defm VPCMPW : avx512_icmp_cc_vl<0x3F, "w", X86cmpm, avx512vl_i16_info,
1766                                 HasBWI>, VEX_W, EVEX_CD8<16, CD8VF>;
1767 defm VPCMPUW : avx512_icmp_cc_vl<0x3E, "uw", X86cmpmu, avx512vl_i16_info,
1768                                  HasBWI>, VEX_W, EVEX_CD8<16, CD8VF>;
1769
1770 defm VPCMPD : avx512_icmp_cc_rmb_vl<0x1F, "d", X86cmpm, avx512vl_i32_info,
1771                                     HasAVX512>, EVEX_CD8<32, CD8VF>;
1772 defm VPCMPUD : avx512_icmp_cc_rmb_vl<0x1E, "ud", X86cmpmu, avx512vl_i32_info,
1773                                      HasAVX512>, EVEX_CD8<32, CD8VF>;
1774
1775 defm VPCMPQ : avx512_icmp_cc_rmb_vl<0x1F, "q", X86cmpm, avx512vl_i64_info,
1776                                     HasAVX512>, VEX_W, EVEX_CD8<64, CD8VF>;
1777 defm VPCMPUQ : avx512_icmp_cc_rmb_vl<0x1E, "uq", X86cmpmu, avx512vl_i64_info,
1778                                      HasAVX512>, VEX_W, EVEX_CD8<64, CD8VF>;
1779
1780 multiclass avx512_vcmp_common<X86VectorVTInfo _> {
1781
1782   defm  rri  : AVX512_maskable_cmp<0xC2, MRMSrcReg, _,
1783                    (outs _.KRC:$dst), (ins _.RC:$src1, _.RC:$src2,AVXCC:$cc),
1784                    "vcmp${cc}"#_.Suffix,
1785                    "$src2, $src1", "$src1, $src2",
1786                    (X86cmpm (_.VT _.RC:$src1),
1787                          (_.VT _.RC:$src2),
1788                            imm:$cc)>;
1789
1790   let mayLoad = 1 in {
1791     defm  rmi  : AVX512_maskable_cmp<0xC2, MRMSrcMem, _,
1792                   (outs _.KRC:$dst),(ins _.RC:$src1, _.MemOp:$src2, AVXCC:$cc),
1793                   "vcmp${cc}"#_.Suffix,
1794                   "$src2, $src1", "$src1, $src2",
1795                   (X86cmpm (_.VT _.RC:$src1),
1796                           (_.VT (bitconvert (_.LdFrag addr:$src2))),
1797                           imm:$cc)>;
1798
1799     defm  rmbi : AVX512_maskable_cmp<0xC2, MRMSrcMem, _,
1800                   (outs _.KRC:$dst),
1801                   (ins _.RC:$src1, _.ScalarMemOp:$src2, AVXCC:$cc),
1802                   "vcmp${cc}"#_.Suffix,
1803                   "${src2}"##_.BroadcastStr##", $src1",
1804                   "$src1, ${src2}"##_.BroadcastStr,
1805                   (X86cmpm (_.VT _.RC:$src1),
1806                           (_.VT (X86VBroadcast(_.ScalarLdFrag addr:$src2))),
1807                           imm:$cc)>,EVEX_B;
1808   }
1809   // Accept explicit immediate argument form instead of comparison code.
1810   let isAsmParserOnly = 1, hasSideEffects = 0 in {
1811     defm  rri_alt : AVX512_maskable_cmp_alt<0xC2, MRMSrcReg, _,
1812                          (outs _.KRC:$dst),
1813                          (ins _.RC:$src1, _.RC:$src2, u8imm:$cc),
1814                          "vcmp"#_.Suffix,
1815                          "$cc, $src2, $src1", "$src1, $src2, $cc">;
1816
1817     let mayLoad = 1 in {
1818       defm rmi_alt : AVX512_maskable_cmp_alt<0xC2, MRMSrcMem, _,
1819                              (outs _.KRC:$dst),
1820                              (ins _.RC:$src1, _.MemOp:$src2, u8imm:$cc),
1821                              "vcmp"#_.Suffix,
1822                              "$cc, $src2, $src1", "$src1, $src2, $cc">;
1823
1824       defm  rmbi_alt : AVX512_maskable_cmp_alt<0xC2, MRMSrcMem, _,
1825                          (outs _.KRC:$dst),
1826                          (ins _.RC:$src1, _.ScalarMemOp:$src2, u8imm:$cc),
1827                          "vcmp"#_.Suffix,
1828                          "$cc, ${src2}"##_.BroadcastStr##", $src1",
1829                          "$src1, ${src2}"##_.BroadcastStr##", $cc">,EVEX_B;
1830     }
1831  }
1832 }
1833
1834 multiclass avx512_vcmp_sae<X86VectorVTInfo _> {
1835   // comparison code form (VCMP[EQ/LT/LE/...]
1836   defm  rrib  : AVX512_maskable_cmp<0xC2, MRMSrcReg, _,
1837                      (outs _.KRC:$dst),(ins _.RC:$src1, _.RC:$src2, AVXCC:$cc),
1838                      "vcmp${cc}"#_.Suffix,
1839                      "{sae}, $src2, $src1", "$src1, $src2,{sae}",
1840                      (X86cmpmRnd (_.VT _.RC:$src1),
1841                                     (_.VT _.RC:$src2),
1842                                     imm:$cc,
1843                                 (i32 FROUND_NO_EXC))>, EVEX_B;
1844
1845   let isAsmParserOnly = 1, hasSideEffects = 0 in {
1846     defm  rrib_alt  : AVX512_maskable_cmp_alt<0xC2, MRMSrcReg, _,
1847                          (outs _.KRC:$dst),
1848                          (ins _.RC:$src1, _.RC:$src2, u8imm:$cc),
1849                          "vcmp"#_.Suffix,
1850                          "$cc,{sae}, $src2, $src1",
1851                          "$src1, $src2,{sae}, $cc">, EVEX_B;
1852    }
1853 }
1854
1855 multiclass avx512_vcmp<AVX512VLVectorVTInfo _> {
1856   let Predicates = [HasAVX512] in {
1857     defm Z    : avx512_vcmp_common<_.info512>,
1858                 avx512_vcmp_sae<_.info512>, EVEX_V512;
1859
1860   }
1861   let Predicates = [HasAVX512,HasVLX] in {
1862    defm Z128 : avx512_vcmp_common<_.info128>, EVEX_V128;
1863    defm Z256 : avx512_vcmp_common<_.info256>, EVEX_V256;
1864   }
1865 }
1866
1867 defm VCMPPD : avx512_vcmp<avx512vl_f64_info>,
1868                           AVX512PDIi8Base, EVEX_4V, EVEX_CD8<64, CD8VF>, VEX_W;
1869 defm VCMPPS : avx512_vcmp<avx512vl_f32_info>,
1870                           AVX512PSIi8Base, EVEX_4V, EVEX_CD8<32, CD8VF>;
1871
1872 def : Pat<(v8i1 (X86cmpm (v8f32 VR256X:$src1), (v8f32 VR256X:$src2), imm:$cc)),
1873           (COPY_TO_REGCLASS (VCMPPSZrri
1874             (v16f32 (SUBREG_TO_REG (i32 0), VR256X:$src1, sub_ymm)),
1875             (v16f32 (SUBREG_TO_REG (i32 0), VR256X:$src2, sub_ymm)),
1876             imm:$cc), VK8)>;
1877 def : Pat<(v8i1 (X86cmpm (v8i32 VR256X:$src1), (v8i32 VR256X:$src2), imm:$cc)),
1878           (COPY_TO_REGCLASS (VPCMPDZrri
1879             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src1, sub_ymm)),
1880             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src2, sub_ymm)),
1881             imm:$cc), VK8)>;
1882 def : Pat<(v8i1 (X86cmpmu (v8i32 VR256X:$src1), (v8i32 VR256X:$src2), imm:$cc)),
1883           (COPY_TO_REGCLASS (VPCMPUDZrri
1884             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src1, sub_ymm)),
1885             (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src2, sub_ymm)),
1886             imm:$cc), VK8)>;
1887
1888 // ----------------------------------------------------------------
1889 // FPClass
1890 //handle fpclass instruction  mask =  op(reg_scalar,imm)
1891 //                                    op(mem_scalar,imm)
1892 multiclass avx512_scalar_fpclass<bits<8> opc, string OpcodeStr, SDNode OpNode,
1893                                  X86VectorVTInfo _, Predicate prd> {
1894   let Predicates = [prd] in {
1895       def rr : AVX512<opc, MRMSrcReg, (outs _.KRC:$dst),//_.KRC:$dst),
1896                       (ins _.RC:$src1, i32u8imm:$src2),
1897                       OpcodeStr##_.Suffix#"\t{$src2, $src1, $dst | $dst, $src1, $src2}",
1898                       [(set _.KRC:$dst,(OpNode (_.VT _.RC:$src1),
1899                               (i32 imm:$src2)))], NoItinerary>;
1900       def rrk : AVX512<opc, MRMSrcReg, (outs _.KRC:$dst),
1901                       (ins _.KRCWM:$mask, _.RC:$src1, i32u8imm:$src2),
1902                       OpcodeStr##_.Suffix#
1903                       "\t{$src2, $src1, $dst {${mask}} | $dst {${mask}}, $src1, $src2}",
1904                       [(set _.KRC:$dst,(or _.KRCWM:$mask, 
1905                                       (OpNode (_.VT _.RC:$src1),
1906                                       (i32 imm:$src2))))], NoItinerary>, EVEX_K;
1907     let mayLoad = 1, AddedComplexity = 20 in {
1908       def rm : AVX512<opc, MRMSrcMem, (outs _.KRC:$dst),
1909                       (ins _.MemOp:$src1, i32u8imm:$src2),
1910                       OpcodeStr##_.Suffix##
1911                                 "\t{$src2, $src1, $dst | $dst, $src1, $src2}",
1912                       [(set _.KRC:$dst,
1913                             (OpNode (_.VT (bitconvert (_.LdFrag addr:$src1))),
1914                                     (i32 imm:$src2)))], NoItinerary>;
1915       def rmk : AVX512<opc, MRMSrcMem, (outs _.KRC:$dst),
1916                       (ins _.KRCWM:$mask, _.MemOp:$src1, i32u8imm:$src2),
1917                       OpcodeStr##_.Suffix##
1918                       "\t{$src2, $src1, $dst {${mask}} | $dst {${mask}}, $src1, $src2}",
1919                       [(set _.KRC:$dst,(or _.KRCWM:$mask, 
1920                           (OpNode (_.VT (bitconvert (_.LdFrag addr:$src1))),
1921                               (i32 imm:$src2))))], NoItinerary>, EVEX_K;
1922     }
1923   }
1924 }
1925
1926 //handle fpclass instruction mask = fpclass(reg_vec, reg_vec, imm)
1927 //                                  fpclass(reg_vec, mem_vec, imm)
1928 //                                  fpclass(reg_vec, broadcast(eltVt), imm)
1929 multiclass avx512_vector_fpclass<bits<8> opc, string OpcodeStr, SDNode OpNode,
1930                                  X86VectorVTInfo _, string mem, string broadcast>{
1931   def rr : AVX512<opc, MRMSrcReg, (outs _.KRC:$dst),
1932                       (ins _.RC:$src1, i32u8imm:$src2),
1933                       OpcodeStr##_.Suffix#"\t{$src2, $src1, $dst | $dst, $src1, $src2}",
1934                       [(set _.KRC:$dst,(OpNode (_.VT _.RC:$src1),
1935                                        (i32 imm:$src2)))], NoItinerary>;
1936   def rrk : AVX512<opc, MRMSrcReg, (outs _.KRC:$dst),
1937                       (ins _.KRCWM:$mask, _.RC:$src1, i32u8imm:$src2),
1938                       OpcodeStr##_.Suffix#
1939                       "\t{$src2, $src1, $dst {${mask}}| $dst {${mask}}, $src1, $src2}",
1940                       [(set _.KRC:$dst,(or _.KRCWM:$mask, 
1941                                        (OpNode (_.VT _.RC:$src1),
1942                                        (i32 imm:$src2))))], NoItinerary>, EVEX_K;
1943   let mayLoad = 1 in {
1944     def rm : AVX512<opc, MRMSrcMem, (outs _.KRC:$dst),
1945                       (ins _.MemOp:$src1, i32u8imm:$src2),
1946                       OpcodeStr##_.Suffix##mem#
1947                       "\t{$src2, $src1, $dst | $dst, $src1, $src2}",
1948                       [(set _.KRC:$dst,(OpNode 
1949                                        (_.VT (bitconvert (_.LdFrag addr:$src1))),
1950                                        (i32 imm:$src2)))], NoItinerary>;
1951     def rmk : AVX512<opc, MRMSrcMem, (outs _.KRC:$dst),
1952                       (ins _.KRCWM:$mask, _.MemOp:$src1, i32u8imm:$src2),
1953                       OpcodeStr##_.Suffix##mem#
1954                       "\t{$src2, $src1, $dst {${mask}} | $dst {${mask}}, $src1, $src2}",
1955                       [(set _.KRC:$dst, (or _.KRCWM:$mask, (OpNode 
1956                                     (_.VT (bitconvert (_.LdFrag addr:$src1))),
1957                                     (i32 imm:$src2))))], NoItinerary>, EVEX_K;
1958     def rmb : AVX512<opc, MRMSrcMem, (outs _.KRC:$dst),
1959                       (ins _.ScalarMemOp:$src1, i32u8imm:$src2),
1960                       OpcodeStr##_.Suffix##broadcast##"\t{$src2, ${src1}"##
1961                                         _.BroadcastStr##", $dst | $dst, ${src1}"
1962                                                     ##_.BroadcastStr##", $src2}",
1963                       [(set _.KRC:$dst,(OpNode 
1964                                        (_.VT (X86VBroadcast 
1965                                              (_.ScalarLdFrag addr:$src1))),
1966                                        (i32 imm:$src2)))], NoItinerary>,EVEX_B;
1967     def rmbk : AVX512<opc, MRMSrcMem, (outs _.KRC:$dst),
1968                       (ins _.KRCWM:$mask, _.ScalarMemOp:$src1, i32u8imm:$src2),
1969                       OpcodeStr##_.Suffix##broadcast##"\t{$src2, ${src1}"##
1970                             _.BroadcastStr##", $dst {${mask}} | $dst {${mask}}, ${src1}"##
1971                                                      _.BroadcastStr##", $src2}",
1972                       [(set _.KRC:$dst,(or _.KRCWM:$mask, (OpNode 
1973                                        (_.VT (X86VBroadcast 
1974                                              (_.ScalarLdFrag addr:$src1))),
1975                                        (i32 imm:$src2))))], NoItinerary>,
1976                                                             EVEX_B, EVEX_K;
1977   }
1978 }
1979
1980 multiclass avx512_vector_fpclass_all<string OpcodeStr,
1981             AVX512VLVectorVTInfo _, bits<8> opc, SDNode OpNode, Predicate prd, 
1982                                                               string broadcast>{
1983   let Predicates = [prd] in {
1984     defm Z    : avx512_vector_fpclass<opc, OpcodeStr, OpNode, _.info512, "{z}", 
1985                                       broadcast>, EVEX_V512;
1986   }
1987   let Predicates = [prd, HasVLX] in {
1988     defm Z128 : avx512_vector_fpclass<opc, OpcodeStr, OpNode, _.info128, "{x}",
1989                                       broadcast>, EVEX_V128;
1990     defm Z256 : avx512_vector_fpclass<opc, OpcodeStr, OpNode, _.info256, "{y}",
1991                                       broadcast>, EVEX_V256;
1992   }
1993 }
1994
1995 multiclass avx512_fp_fpclass_all<string OpcodeStr, bits<8> opcVec,
1996              bits<8> opcScalar, SDNode VecOpNode, SDNode ScalarOpNode, Predicate prd>{
1997   defm PS : avx512_vector_fpclass_all<OpcodeStr,  avx512vl_f32_info, opcVec, 
1998                                       VecOpNode, prd, "{l}">, EVEX_CD8<32, CD8VF>;
1999   defm PD : avx512_vector_fpclass_all<OpcodeStr,  avx512vl_f64_info, opcVec, 
2000                                       VecOpNode, prd, "{q}">,EVEX_CD8<64, CD8VF> , VEX_W;
2001   defm SS : avx512_scalar_fpclass<opcScalar, OpcodeStr, ScalarOpNode,
2002                                       f32x_info, prd>, EVEX_CD8<32, CD8VT1>;
2003   defm SD : avx512_scalar_fpclass<opcScalar, OpcodeStr, ScalarOpNode,
2004                                       f64x_info, prd>, EVEX_CD8<64, CD8VT1>, VEX_W;
2005 }
2006
2007 defm VFPCLASS : avx512_fp_fpclass_all<"vfpclass", 0x66, 0x67, X86Vfpclass,
2008                                       X86Vfpclasss, HasDQI>, AVX512AIi8Base,EVEX;
2009
2010 //-----------------------------------------------------------------
2011 // Mask register copy, including
2012 // - copy between mask registers
2013 // - load/store mask registers
2014 // - copy from GPR to mask register and vice versa
2015 //
2016 multiclass avx512_mask_mov<bits<8> opc_kk, bits<8> opc_km, bits<8> opc_mk,
2017                          string OpcodeStr, RegisterClass KRC,
2018                          ValueType vvt, X86MemOperand x86memop> {
2019   let hasSideEffects = 0 in {
2020     def kk : I<opc_kk, MRMSrcReg, (outs KRC:$dst), (ins KRC:$src),
2021                !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"), []>;
2022     let mayLoad = 1 in
2023     def km : I<opc_km, MRMSrcMem, (outs KRC:$dst), (ins x86memop:$src),
2024                !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2025                [(set KRC:$dst, (vvt (load addr:$src)))]>;
2026     let mayStore = 1 in
2027     def mk : I<opc_mk, MRMDestMem, (outs), (ins x86memop:$dst, KRC:$src),
2028                !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2029                [(store KRC:$src, addr:$dst)]>;
2030   }
2031 }
2032
2033 multiclass avx512_mask_mov_gpr<bits<8> opc_kr, bits<8> opc_rk,
2034                              string OpcodeStr,
2035                              RegisterClass KRC, RegisterClass GRC> {
2036   let hasSideEffects = 0 in {
2037     def kr : I<opc_kr, MRMSrcReg, (outs KRC:$dst), (ins GRC:$src),
2038                !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"), []>;
2039     def rk : I<opc_rk, MRMSrcReg, (outs GRC:$dst), (ins KRC:$src),
2040                !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"), []>;
2041   }
2042 }
2043
2044 let Predicates = [HasDQI] in
2045   defm KMOVB : avx512_mask_mov<0x90, 0x90, 0x91, "kmovb", VK8, v8i1, i8mem>,
2046                avx512_mask_mov_gpr<0x92, 0x93, "kmovb", VK8, GR32>,
2047                VEX, PD;
2048
2049 let Predicates = [HasAVX512] in
2050   defm KMOVW : avx512_mask_mov<0x90, 0x90, 0x91, "kmovw", VK16, v16i1, i16mem>,
2051                avx512_mask_mov_gpr<0x92, 0x93, "kmovw", VK16, GR32>,
2052                VEX, PS;
2053
2054 let Predicates = [HasBWI] in {
2055   defm KMOVD : avx512_mask_mov<0x90, 0x90, 0x91, "kmovd", VK32, v32i1,i32mem>,
2056                VEX, PD, VEX_W;
2057   defm KMOVD : avx512_mask_mov_gpr<0x92, 0x93, "kmovd", VK32, GR32>,
2058                VEX, XD;
2059 }
2060
2061 let Predicates = [HasBWI] in {
2062   defm KMOVQ : avx512_mask_mov<0x90, 0x90, 0x91, "kmovq", VK64, v64i1, i64mem>,
2063                VEX, PS, VEX_W;
2064   defm KMOVQ : avx512_mask_mov_gpr<0x92, 0x93, "kmovq", VK64, GR64>,
2065                VEX, XD, VEX_W;
2066 }
2067
2068 // GR from/to mask register
2069 let Predicates = [HasDQI] in {
2070   def : Pat<(v8i1 (bitconvert (i8 GR8:$src))),
2071             (KMOVBkr (SUBREG_TO_REG (i32 0), GR8:$src, sub_8bit))>;
2072   def : Pat<(i8 (bitconvert (v8i1 VK8:$src))),
2073             (EXTRACT_SUBREG (KMOVBrk VK8:$src), sub_8bit)>;
2074 }
2075 let Predicates = [HasAVX512] in {
2076   def : Pat<(v16i1 (bitconvert (i16 GR16:$src))),
2077             (KMOVWkr (SUBREG_TO_REG (i32 0), GR16:$src, sub_16bit))>;
2078   def : Pat<(i16 (bitconvert (v16i1 VK16:$src))),
2079             (EXTRACT_SUBREG (KMOVWrk VK16:$src), sub_16bit)>;
2080 }
2081 let Predicates = [HasBWI] in {
2082   def : Pat<(v32i1 (bitconvert (i32 GR32:$src))), (KMOVDkr GR32:$src)>;
2083   def : Pat<(i32 (bitconvert (v32i1 VK32:$src))), (KMOVDrk VK32:$src)>;
2084 }
2085 let Predicates = [HasBWI] in {
2086   def : Pat<(v64i1 (bitconvert (i64 GR64:$src))), (KMOVQkr GR64:$src)>;
2087   def : Pat<(i64 (bitconvert (v64i1 VK64:$src))), (KMOVQrk VK64:$src)>;
2088 }
2089
2090 // Load/store kreg
2091 let Predicates = [HasDQI] in {
2092   def : Pat<(store (i8 (bitconvert (v8i1 VK8:$src))), addr:$dst),
2093             (KMOVBmk addr:$dst, VK8:$src)>;
2094   def : Pat<(v8i1 (bitconvert (i8 (load addr:$src)))),
2095             (KMOVBkm addr:$src)>;
2096
2097   def : Pat<(store VK4:$src, addr:$dst),
2098             (KMOVBmk addr:$dst, (COPY_TO_REGCLASS VK4:$src, VK8))>;
2099   def : Pat<(store VK2:$src, addr:$dst),
2100             (KMOVBmk addr:$dst, (COPY_TO_REGCLASS VK2:$src, VK8))>;
2101 }
2102 let Predicates = [HasAVX512, NoDQI] in {
2103   def : Pat<(store (i8 (bitconvert (v8i1 VK8:$src))), addr:$dst),
2104             (KMOVWmk addr:$dst, (COPY_TO_REGCLASS VK8:$src, VK16))>;
2105   def : Pat<(v8i1 (bitconvert (i8 (load addr:$src)))),
2106             (COPY_TO_REGCLASS (KMOVWkm addr:$src), VK8)>;
2107 }
2108 let Predicates = [HasAVX512] in {
2109   def : Pat<(store (i16 (bitconvert (v16i1 VK16:$src))), addr:$dst),
2110             (KMOVWmk addr:$dst, VK16:$src)>;
2111   def : Pat<(i1 (load addr:$src)),
2112             (COPY_TO_REGCLASS (AND16ri (i16 (SUBREG_TO_REG (i32 0),
2113                                               (MOV8rm addr:$src), sub_8bit)),
2114                                 (i16 1)), VK1)>;
2115   def : Pat<(v16i1 (bitconvert (i16 (load addr:$src)))),
2116             (KMOVWkm addr:$src)>;
2117 }
2118 let Predicates = [HasBWI] in {
2119   def : Pat<(store (i32 (bitconvert (v32i1 VK32:$src))), addr:$dst),
2120             (KMOVDmk addr:$dst, VK32:$src)>;
2121   def : Pat<(v32i1 (bitconvert (i32 (load addr:$src)))),
2122             (KMOVDkm addr:$src)>;
2123 }
2124 let Predicates = [HasBWI] in {
2125   def : Pat<(store (i64 (bitconvert (v64i1 VK64:$src))), addr:$dst),
2126             (KMOVQmk addr:$dst, VK64:$src)>;
2127   def : Pat<(v64i1 (bitconvert (i64 (load addr:$src)))),
2128             (KMOVQkm addr:$src)>;
2129 }
2130
2131 let Predicates = [HasAVX512] in {
2132   def : Pat<(i1 (trunc (i64 GR64:$src))),
2133             (COPY_TO_REGCLASS (KMOVWkr (AND32ri (EXTRACT_SUBREG $src, sub_32bit),
2134                                         (i32 1))), VK1)>;
2135
2136   def : Pat<(i1 (trunc (i32 GR32:$src))),
2137             (COPY_TO_REGCLASS (KMOVWkr (AND32ri $src, (i32 1))), VK1)>;
2138
2139   def : Pat<(i1 (trunc (i8 GR8:$src))),
2140        (COPY_TO_REGCLASS
2141         (KMOVWkr (AND32ri (SUBREG_TO_REG (i32 0), GR8:$src, sub_8bit), (i32 1))),
2142        VK1)>;
2143   def : Pat<(i1 (trunc (i16 GR16:$src))),
2144        (COPY_TO_REGCLASS
2145         (KMOVWkr (AND32ri (SUBREG_TO_REG (i32 0), $src, sub_16bit), (i32 1))),
2146        VK1)>;
2147
2148   def : Pat<(i32 (zext VK1:$src)),
2149             (AND32ri (KMOVWrk (COPY_TO_REGCLASS VK1:$src, VK16)), (i32 1))>;
2150   def : Pat<(i32 (anyext VK1:$src)),
2151             (KMOVWrk (COPY_TO_REGCLASS VK1:$src, VK16))>;
2152
2153   def : Pat<(i8 (zext VK1:$src)),
2154             (EXTRACT_SUBREG
2155              (AND32ri (KMOVWrk
2156                        (COPY_TO_REGCLASS VK1:$src, VK16)), (i32 1)), sub_8bit)>;
2157   def : Pat<(i8 (anyext VK1:$src)),
2158               (EXTRACT_SUBREG
2159                 (KMOVWrk (COPY_TO_REGCLASS VK1:$src, VK16)), sub_8bit)>;
2160
2161   def : Pat<(i64 (zext VK1:$src)),
2162             (AND64ri8 (SUBREG_TO_REG (i64 0),
2163              (KMOVWrk (COPY_TO_REGCLASS VK1:$src, VK16)), sub_32bit), (i64 1))>;
2164   def : Pat<(i16 (zext VK1:$src)),
2165             (EXTRACT_SUBREG
2166              (AND32ri (KMOVWrk (COPY_TO_REGCLASS VK1:$src, VK16)), (i32 1)),
2167               sub_16bit)>;
2168 }
2169 def : Pat<(v16i1 (scalar_to_vector VK1:$src)),
2170           (COPY_TO_REGCLASS VK1:$src, VK16)>;
2171 def : Pat<(v8i1 (scalar_to_vector VK1:$src)),
2172           (COPY_TO_REGCLASS VK1:$src, VK8)>;
2173 def : Pat<(v4i1 (scalar_to_vector VK1:$src)),
2174           (COPY_TO_REGCLASS VK1:$src, VK4)>;
2175 def : Pat<(v2i1 (scalar_to_vector VK1:$src)),
2176           (COPY_TO_REGCLASS VK1:$src, VK2)>;
2177 def : Pat<(v32i1 (scalar_to_vector VK1:$src)),
2178           (COPY_TO_REGCLASS VK1:$src, VK32)>;
2179 def : Pat<(v64i1 (scalar_to_vector VK1:$src)),
2180           (COPY_TO_REGCLASS VK1:$src, VK64)>;
2181
2182
2183 // With AVX-512 only, 8-bit mask is promoted to 16-bit mask.
2184 let Predicates = [HasAVX512, NoDQI] in {
2185   // GR from/to 8-bit mask without native support
2186   def : Pat<(v8i1 (bitconvert (i8 GR8:$src))),
2187             (COPY_TO_REGCLASS
2188              (KMOVWkr (MOVZX32rr8 GR8 :$src)), VK8)>;
2189   def : Pat<(i8 (bitconvert (v8i1 VK8:$src))),
2190             (EXTRACT_SUBREG
2191               (KMOVWrk (COPY_TO_REGCLASS VK8:$src, VK16)),
2192               sub_8bit)>;
2193 }
2194
2195 let Predicates = [HasAVX512] in {
2196   def : Pat<(i1 (X86Vextract VK16:$src, (iPTR 0))),
2197             (COPY_TO_REGCLASS VK16:$src, VK1)>;
2198   def : Pat<(i1 (X86Vextract VK8:$src, (iPTR 0))),
2199             (COPY_TO_REGCLASS VK8:$src, VK1)>;
2200 }
2201 let Predicates = [HasBWI] in {
2202   def : Pat<(i1 (X86Vextract VK32:$src, (iPTR 0))),
2203             (COPY_TO_REGCLASS VK32:$src, VK1)>;
2204   def : Pat<(i1 (X86Vextract VK64:$src, (iPTR 0))),
2205             (COPY_TO_REGCLASS VK64:$src, VK1)>;
2206 }
2207
2208 // Mask unary operation
2209 // - KNOT
2210 multiclass avx512_mask_unop<bits<8> opc, string OpcodeStr,
2211                             RegisterClass KRC, SDPatternOperator OpNode,
2212                             Predicate prd> {
2213   let Predicates = [prd] in
2214     def rr : I<opc, MRMSrcReg, (outs KRC:$dst), (ins KRC:$src),
2215                !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2216                [(set KRC:$dst, (OpNode KRC:$src))]>;
2217 }
2218
2219 multiclass avx512_mask_unop_all<bits<8> opc, string OpcodeStr,
2220                                 SDPatternOperator OpNode> {
2221   defm B : avx512_mask_unop<opc, !strconcat(OpcodeStr, "b"), VK8, OpNode,
2222                             HasDQI>, VEX, PD;
2223   defm W : avx512_mask_unop<opc, !strconcat(OpcodeStr, "w"), VK16, OpNode,
2224                             HasAVX512>, VEX, PS;
2225   defm D : avx512_mask_unop<opc, !strconcat(OpcodeStr, "d"), VK32, OpNode,
2226                             HasBWI>, VEX, PD, VEX_W;
2227   defm Q : avx512_mask_unop<opc, !strconcat(OpcodeStr, "q"), VK64, OpNode,
2228                             HasBWI>, VEX, PS, VEX_W;
2229 }
2230
2231 defm KNOT : avx512_mask_unop_all<0x44, "knot", not>;
2232
2233 multiclass avx512_mask_unop_int<string IntName, string InstName> {
2234   let Predicates = [HasAVX512] in
2235     def : Pat<(!cast<Intrinsic>("int_x86_avx512_"##IntName##"_w")
2236                 (i16 GR16:$src)),
2237               (COPY_TO_REGCLASS (!cast<Instruction>(InstName##"Wrr")
2238               (v16i1 (COPY_TO_REGCLASS GR16:$src, VK16))), GR16)>;
2239 }
2240 defm : avx512_mask_unop_int<"knot", "KNOT">;
2241
2242 let Predicates = [HasDQI] in
2243 def : Pat<(xor VK8:$src1, (v8i1 immAllOnesV)), (KNOTBrr VK8:$src1)>;
2244 let Predicates = [HasAVX512] in
2245 def : Pat<(xor VK16:$src1, (v16i1 immAllOnesV)), (KNOTWrr VK16:$src1)>;
2246 let Predicates = [HasBWI] in
2247 def : Pat<(xor VK32:$src1, (v32i1 immAllOnesV)), (KNOTDrr VK32:$src1)>;
2248 let Predicates = [HasBWI] in
2249 def : Pat<(xor VK64:$src1, (v64i1 immAllOnesV)), (KNOTQrr VK64:$src1)>;
2250
2251 // KNL does not support KMOVB, 8-bit mask is promoted to 16-bit
2252 let Predicates = [HasAVX512, NoDQI] in {
2253 def : Pat<(xor VK8:$src1,  (v8i1 immAllOnesV)),
2254           (COPY_TO_REGCLASS (KNOTWrr (COPY_TO_REGCLASS VK8:$src1, VK16)), VK8)>;
2255 def : Pat<(not VK8:$src),
2256           (COPY_TO_REGCLASS
2257             (KNOTWrr (COPY_TO_REGCLASS VK8:$src, VK16)), VK8)>;
2258 }
2259 def : Pat<(xor VK4:$src1,  (v4i1 immAllOnesV)),
2260           (COPY_TO_REGCLASS (KNOTWrr (COPY_TO_REGCLASS VK4:$src1, VK16)), VK4)>;
2261 def : Pat<(xor VK2:$src1,  (v2i1 immAllOnesV)),
2262           (COPY_TO_REGCLASS (KNOTWrr (COPY_TO_REGCLASS VK2:$src1, VK16)), VK2)>;
2263
2264 // Mask binary operation
2265 // - KAND, KANDN, KOR, KXNOR, KXOR
2266 multiclass avx512_mask_binop<bits<8> opc, string OpcodeStr,
2267                            RegisterClass KRC, SDPatternOperator OpNode,
2268                            Predicate prd, bit IsCommutable> {
2269   let Predicates = [prd], isCommutable = IsCommutable in
2270     def rr : I<opc, MRMSrcReg, (outs KRC:$dst), (ins KRC:$src1, KRC:$src2),
2271                !strconcat(OpcodeStr,
2272                           "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2273                [(set KRC:$dst, (OpNode KRC:$src1, KRC:$src2))]>;
2274 }
2275
2276 multiclass avx512_mask_binop_all<bits<8> opc, string OpcodeStr,
2277                                SDPatternOperator OpNode, bit IsCommutable,
2278                                Predicate prdW = HasAVX512> {
2279   defm B : avx512_mask_binop<opc, !strconcat(OpcodeStr, "b"), VK8, OpNode,
2280                              HasDQI, IsCommutable>, VEX_4V, VEX_L, PD;
2281   defm W : avx512_mask_binop<opc, !strconcat(OpcodeStr, "w"), VK16, OpNode,
2282                              prdW, IsCommutable>, VEX_4V, VEX_L, PS;
2283   defm D : avx512_mask_binop<opc, !strconcat(OpcodeStr, "d"), VK32, OpNode,
2284                              HasBWI, IsCommutable>, VEX_4V, VEX_L, VEX_W, PD;
2285   defm Q : avx512_mask_binop<opc, !strconcat(OpcodeStr, "q"), VK64, OpNode,
2286                              HasBWI, IsCommutable>, VEX_4V, VEX_L, VEX_W, PS;
2287 }
2288
2289 def andn : PatFrag<(ops node:$i0, node:$i1), (and (not node:$i0), node:$i1)>;
2290 def xnor : PatFrag<(ops node:$i0, node:$i1), (not (xor node:$i0, node:$i1))>;
2291
2292 defm KAND  : avx512_mask_binop_all<0x41, "kand",  and,  1>;
2293 defm KOR   : avx512_mask_binop_all<0x45, "kor",   or,   1>;
2294 defm KXNOR : avx512_mask_binop_all<0x46, "kxnor", xnor, 1>;
2295 defm KXOR  : avx512_mask_binop_all<0x47, "kxor",  xor,  1>;
2296 defm KANDN : avx512_mask_binop_all<0x42, "kandn", andn, 0>;
2297 defm KADD  : avx512_mask_binop_all<0x4A, "kadd",  add,  1, HasDQI>;
2298
2299 multiclass avx512_mask_binop_int<string IntName, string InstName> {
2300   let Predicates = [HasAVX512] in
2301     def : Pat<(!cast<Intrinsic>("int_x86_avx512_"##IntName##"_w")
2302                 (i16 GR16:$src1), (i16 GR16:$src2)),
2303               (COPY_TO_REGCLASS (!cast<Instruction>(InstName##"Wrr")
2304               (v16i1 (COPY_TO_REGCLASS GR16:$src1, VK16)),
2305               (v16i1 (COPY_TO_REGCLASS GR16:$src2, VK16))), GR16)>;
2306 }
2307
2308 defm : avx512_mask_binop_int<"kand",  "KAND">;
2309 defm : avx512_mask_binop_int<"kandn", "KANDN">;
2310 defm : avx512_mask_binop_int<"kor",   "KOR">;
2311 defm : avx512_mask_binop_int<"kxnor", "KXNOR">;
2312 defm : avx512_mask_binop_int<"kxor",  "KXOR">;
2313
2314 multiclass avx512_binop_pat<SDPatternOperator OpNode, Instruction Inst> {
2315   // With AVX512F, 8-bit mask is promoted to 16-bit mask,
2316   // for the DQI set, this type is legal and KxxxB instruction is used
2317   let Predicates = [NoDQI] in
2318   def : Pat<(OpNode VK8:$src1, VK8:$src2),
2319             (COPY_TO_REGCLASS
2320               (Inst (COPY_TO_REGCLASS VK8:$src1, VK16),
2321                     (COPY_TO_REGCLASS VK8:$src2, VK16)), VK8)>;
2322
2323   // All types smaller than 8 bits require conversion anyway
2324   def : Pat<(OpNode VK1:$src1, VK1:$src2),
2325         (COPY_TO_REGCLASS (Inst
2326                            (COPY_TO_REGCLASS VK1:$src1, VK16),
2327                            (COPY_TO_REGCLASS VK1:$src2, VK16)), VK1)>;
2328   def : Pat<(OpNode VK2:$src1, VK2:$src2),
2329         (COPY_TO_REGCLASS (Inst
2330                            (COPY_TO_REGCLASS VK2:$src1, VK16),
2331                            (COPY_TO_REGCLASS VK2:$src2, VK16)), VK1)>;
2332   def : Pat<(OpNode VK4:$src1, VK4:$src2),
2333         (COPY_TO_REGCLASS (Inst
2334                            (COPY_TO_REGCLASS VK4:$src1, VK16),
2335                            (COPY_TO_REGCLASS VK4:$src2, VK16)), VK1)>;
2336 }
2337
2338 defm : avx512_binop_pat<and,  KANDWrr>;
2339 defm : avx512_binop_pat<andn, KANDNWrr>;
2340 defm : avx512_binop_pat<or,   KORWrr>;
2341 defm : avx512_binop_pat<xnor, KXNORWrr>;
2342 defm : avx512_binop_pat<xor,  KXORWrr>;
2343
2344 def : Pat<(xor (xor VK16:$src1, VK16:$src2), (v16i1 immAllOnesV)),
2345           (KXNORWrr VK16:$src1, VK16:$src2)>;
2346 def : Pat<(xor (xor VK8:$src1, VK8:$src2), (v8i1 immAllOnesV)),
2347           (KXNORBrr VK8:$src1, VK8:$src2)>, Requires<[HasDQI]>;
2348 def : Pat<(xor (xor VK32:$src1, VK32:$src2), (v32i1 immAllOnesV)),
2349           (KXNORDrr VK32:$src1, VK32:$src2)>, Requires<[HasBWI]>;
2350 def : Pat<(xor (xor VK64:$src1, VK64:$src2), (v64i1 immAllOnesV)),
2351           (KXNORQrr VK64:$src1, VK64:$src2)>, Requires<[HasBWI]>;
2352
2353 let Predicates = [NoDQI] in
2354 def : Pat<(xor (xor VK8:$src1, VK8:$src2), (v8i1 immAllOnesV)),
2355           (COPY_TO_REGCLASS (KXNORWrr (COPY_TO_REGCLASS VK8:$src1, VK16),
2356                              (COPY_TO_REGCLASS VK8:$src2, VK16)), VK8)>;
2357
2358 def : Pat<(xor (xor VK4:$src1, VK4:$src2), (v4i1 immAllOnesV)),
2359           (COPY_TO_REGCLASS (KXNORWrr (COPY_TO_REGCLASS VK4:$src1, VK16),
2360                              (COPY_TO_REGCLASS VK4:$src2, VK16)), VK4)>;
2361
2362 def : Pat<(xor (xor VK2:$src1, VK2:$src2), (v2i1 immAllOnesV)),
2363           (COPY_TO_REGCLASS (KXNORWrr (COPY_TO_REGCLASS VK2:$src1, VK16),
2364                              (COPY_TO_REGCLASS VK2:$src2, VK16)), VK2)>;
2365
2366 def : Pat<(xor (xor VK1:$src1, VK1:$src2), (i1 1)),
2367           (COPY_TO_REGCLASS (KXNORWrr (COPY_TO_REGCLASS VK1:$src1, VK16),
2368                              (COPY_TO_REGCLASS VK1:$src2, VK16)), VK1)>;
2369
2370 // Mask unpacking
2371 multiclass avx512_mask_unpck<string Suffix,RegisterClass KRC, ValueType VT,
2372                              RegisterClass KRCSrc, Predicate prd> {
2373   let Predicates = [prd] in {
2374     def rr : I<0x4b, MRMSrcReg, (outs KRC:$dst),
2375                (ins KRC:$src1, KRC:$src2),
2376                "kunpck"#Suffix#"\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
2377                VEX_4V, VEX_L;
2378
2379     def : Pat<(VT (concat_vectors KRCSrc:$src1, KRCSrc:$src2)),
2380               (!cast<Instruction>(NAME##rr)
2381                         (COPY_TO_REGCLASS KRCSrc:$src2, KRC),
2382                         (COPY_TO_REGCLASS KRCSrc:$src1, KRC))>;
2383   }
2384 }
2385
2386 defm KUNPCKBW : avx512_mask_unpck<"bw", VK16, v16i1, VK8, HasAVX512>, PD;
2387 defm KUNPCKWD : avx512_mask_unpck<"wd", VK32, v32i1, VK16, HasBWI>, PS;
2388 defm KUNPCKDQ : avx512_mask_unpck<"dq", VK64, v64i1, VK32, HasBWI>, PS, VEX_W;
2389
2390 // Mask bit testing
2391 multiclass avx512_mask_testop<bits<8> opc, string OpcodeStr, RegisterClass KRC,
2392                               SDNode OpNode, Predicate prd> {
2393   let Predicates = [prd], Defs = [EFLAGS] in
2394     def rr : I<opc, MRMSrcReg, (outs), (ins KRC:$src1, KRC:$src2),
2395                !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
2396                [(set EFLAGS, (OpNode KRC:$src1, KRC:$src2))]>;
2397 }
2398
2399 multiclass avx512_mask_testop_w<bits<8> opc, string OpcodeStr, SDNode OpNode,
2400                                 Predicate prdW = HasAVX512> {
2401   defm B : avx512_mask_testop<opc, OpcodeStr#"b", VK8, OpNode, HasDQI>,
2402                                                                 VEX, PD;
2403   defm W : avx512_mask_testop<opc, OpcodeStr#"w", VK16, OpNode, prdW>,
2404                                                                 VEX, PS;
2405   defm Q : avx512_mask_testop<opc, OpcodeStr#"q", VK64, OpNode, HasBWI>,
2406                                                                 VEX, PS, VEX_W;
2407   defm D : avx512_mask_testop<opc, OpcodeStr#"d", VK32, OpNode, HasBWI>,
2408                                                                 VEX, PD, VEX_W;
2409 }
2410
2411 defm KORTEST : avx512_mask_testop_w<0x98, "kortest", X86kortest>;
2412 defm KTEST   : avx512_mask_testop_w<0x99, "ktest", X86ktest, HasDQI>;
2413
2414 // Mask shift
2415 multiclass avx512_mask_shiftop<bits<8> opc, string OpcodeStr, RegisterClass KRC,
2416                              SDNode OpNode> {
2417   let Predicates = [HasAVX512] in
2418     def ri : Ii8<opc, MRMSrcReg, (outs KRC:$dst), (ins KRC:$src, u8imm:$imm),
2419                  !strconcat(OpcodeStr,
2420                             "\t{$imm, $src, $dst|$dst, $src, $imm}"),
2421                             [(set KRC:$dst, (OpNode KRC:$src, (i8 imm:$imm)))]>;
2422 }
2423
2424 multiclass avx512_mask_shiftop_w<bits<8> opc1, bits<8> opc2, string OpcodeStr,
2425                                SDNode OpNode> {
2426   defm W : avx512_mask_shiftop<opc1, !strconcat(OpcodeStr, "w"), VK16, OpNode>,
2427                                VEX, TAPD, VEX_W;
2428   let Predicates = [HasDQI] in
2429   defm B : avx512_mask_shiftop<opc1, !strconcat(OpcodeStr, "b"), VK8, OpNode>,
2430                                VEX, TAPD;
2431   let Predicates = [HasBWI] in {
2432   defm Q : avx512_mask_shiftop<opc2, !strconcat(OpcodeStr, "q"), VK64, OpNode>,
2433                                VEX, TAPD, VEX_W;
2434   let Predicates = [HasDQI] in
2435   defm D : avx512_mask_shiftop<opc2, !strconcat(OpcodeStr, "d"), VK32, OpNode>,
2436                                VEX, TAPD;
2437   }
2438 }
2439
2440 defm KSHIFTL : avx512_mask_shiftop_w<0x32, 0x33, "kshiftl", X86vshli>;
2441 defm KSHIFTR : avx512_mask_shiftop_w<0x30, 0x31, "kshiftr", X86vsrli>;
2442
2443 // Mask setting all 0s or 1s
2444 multiclass avx512_mask_setop<RegisterClass KRC, ValueType VT, PatFrag Val> {
2445   let Predicates = [HasAVX512] in
2446     let isReMaterializable = 1, isAsCheapAsAMove = 1, isPseudo = 1 in
2447       def #NAME# : I<0, Pseudo, (outs KRC:$dst), (ins), "",
2448                      [(set KRC:$dst, (VT Val))]>;
2449 }
2450
2451 multiclass avx512_mask_setop_w<PatFrag Val> {
2452   defm B : avx512_mask_setop<VK8,   v8i1, Val>;
2453   defm W : avx512_mask_setop<VK16, v16i1, Val>;
2454   defm D : avx512_mask_setop<VK32,  v32i1, Val>;
2455   defm Q : avx512_mask_setop<VK64, v64i1, Val>;
2456 }
2457
2458 defm KSET0 : avx512_mask_setop_w<immAllZerosV>;
2459 defm KSET1 : avx512_mask_setop_w<immAllOnesV>;
2460
2461 // With AVX-512 only, 8-bit mask is promoted to 16-bit mask.
2462 let Predicates = [HasAVX512] in {
2463   def : Pat<(v8i1 immAllZerosV), (COPY_TO_REGCLASS (KSET0W), VK8)>;
2464   def : Pat<(v8i1 immAllOnesV),  (COPY_TO_REGCLASS (KSET1W), VK8)>;
2465   def : Pat<(v4i1 immAllOnesV),  (COPY_TO_REGCLASS (KSET1W), VK4)>;
2466   def : Pat<(v2i1 immAllOnesV),  (COPY_TO_REGCLASS (KSET1W), VK2)>;
2467   def : Pat<(i1 0), (COPY_TO_REGCLASS (KSET0W), VK1)>;
2468   def : Pat<(i1 1), (COPY_TO_REGCLASS (KSHIFTRWri (KSET1W), (i8 15)), VK1)>;
2469   def : Pat<(i1 -1), (COPY_TO_REGCLASS (KSHIFTRWri (KSET1W), (i8 15)), VK1)>;
2470 }
2471 def : Pat<(v8i1 (extract_subvector (v16i1 VK16:$src), (iPTR 0))),
2472           (v8i1 (COPY_TO_REGCLASS VK16:$src, VK8))>;
2473
2474 def : Pat<(v16i1 (insert_subvector undef, (v8i1 VK8:$src), (iPTR 0))),
2475           (v16i1 (COPY_TO_REGCLASS VK8:$src, VK16))>;
2476
2477 def : Pat<(v8i1 (extract_subvector (v16i1 VK16:$src), (iPTR 8))),
2478           (v8i1 (COPY_TO_REGCLASS (KSHIFTRWri VK16:$src, (i8 8)), VK8))>;
2479
2480 def : Pat<(v16i1 (extract_subvector (v32i1 VK32:$src), (iPTR 0))),
2481           (v16i1 (COPY_TO_REGCLASS VK32:$src, VK16))>;
2482
2483 def : Pat<(v16i1 (extract_subvector (v32i1 VK32:$src), (iPTR 16))),
2484           (v16i1 (COPY_TO_REGCLASS (KSHIFTRDri VK32:$src, (i8 16)), VK16))>;
2485
2486 def : Pat<(v32i1 (extract_subvector (v64i1 VK64:$src), (iPTR 0))),
2487           (v32i1 (COPY_TO_REGCLASS VK64:$src, VK32))>;
2488
2489 def : Pat<(v32i1 (extract_subvector (v64i1 VK64:$src), (iPTR 32))),
2490           (v32i1 (COPY_TO_REGCLASS (KSHIFTRQri VK64:$src, (i8 32)), VK32))>;
2491
2492 def : Pat<(v4i1 (extract_subvector (v8i1 VK8:$src), (iPTR 0))),
2493           (v4i1 (COPY_TO_REGCLASS VK8:$src, VK4))>;
2494
2495 def : Pat<(v2i1 (extract_subvector (v8i1 VK8:$src), (iPTR 0))),
2496           (v2i1 (COPY_TO_REGCLASS VK8:$src, VK2))>;
2497
2498 def : Pat<(v4i1 (insert_subvector undef, (v2i1 VK2:$src), (iPTR 0))),
2499           (v4i1 (COPY_TO_REGCLASS VK2:$src, VK4))>;
2500
2501 def : Pat<(v8i1 (insert_subvector undef, (v4i1 VK4:$src), (iPTR 0))),
2502           (v8i1 (COPY_TO_REGCLASS VK4:$src, VK8))>;
2503 def : Pat<(v8i1 (insert_subvector undef, (v2i1 VK2:$src), (iPTR 0))),
2504           (v8i1 (COPY_TO_REGCLASS VK2:$src, VK8))>;
2505
2506 def : Pat<(v32i1 (insert_subvector undef, VK2:$src, (iPTR 0))),
2507           (v32i1 (COPY_TO_REGCLASS VK2:$src, VK32))>;
2508 def : Pat<(v32i1 (insert_subvector undef, VK4:$src, (iPTR 0))),
2509           (v32i1 (COPY_TO_REGCLASS VK4:$src, VK32))>;
2510 def : Pat<(v32i1 (insert_subvector undef, VK8:$src, (iPTR 0))),
2511           (v32i1 (COPY_TO_REGCLASS VK8:$src, VK32))>;
2512 def : Pat<(v32i1 (insert_subvector undef, VK16:$src, (iPTR 0))),
2513           (v32i1 (COPY_TO_REGCLASS VK16:$src, VK32))>;
2514
2515 def : Pat<(v64i1 (insert_subvector undef, VK2:$src, (iPTR 0))),
2516           (v64i1 (COPY_TO_REGCLASS VK2:$src, VK64))>;
2517 def : Pat<(v64i1 (insert_subvector undef, VK4:$src, (iPTR 0))),
2518           (v64i1 (COPY_TO_REGCLASS VK4:$src, VK64))>;
2519 def : Pat<(v64i1 (insert_subvector undef, VK8:$src, (iPTR 0))),
2520           (v64i1 (COPY_TO_REGCLASS VK8:$src, VK64))>;
2521 def : Pat<(v64i1 (insert_subvector undef, VK16:$src, (iPTR 0))),
2522           (v64i1 (COPY_TO_REGCLASS VK16:$src, VK64))>;
2523 def : Pat<(v64i1 (insert_subvector undef, VK32:$src, (iPTR 0))),
2524           (v64i1 (COPY_TO_REGCLASS VK32:$src, VK64))>;
2525
2526
2527 def : Pat<(v8i1 (X86vshli VK8:$src, (i8 imm:$imm))),
2528           (v8i1 (COPY_TO_REGCLASS
2529                  (KSHIFTLWri (COPY_TO_REGCLASS VK8:$src, VK16),
2530                   (I8Imm $imm)), VK8))>, Requires<[HasAVX512, NoDQI]>;
2531
2532 def : Pat<(v8i1 (X86vsrli VK8:$src, (i8 imm:$imm))),
2533           (v8i1 (COPY_TO_REGCLASS
2534                  (KSHIFTRWri (COPY_TO_REGCLASS VK8:$src, VK16),
2535                   (I8Imm $imm)), VK8))>, Requires<[HasAVX512, NoDQI]>;
2536
2537 def : Pat<(v4i1 (X86vshli VK4:$src, (i8 imm:$imm))),
2538           (v4i1 (COPY_TO_REGCLASS
2539                  (KSHIFTLWri (COPY_TO_REGCLASS VK4:$src, VK16),
2540                   (I8Imm $imm)), VK4))>, Requires<[HasAVX512]>;
2541
2542 def : Pat<(v4i1 (X86vsrli VK4:$src, (i8 imm:$imm))),
2543           (v4i1 (COPY_TO_REGCLASS
2544                  (KSHIFTRWri (COPY_TO_REGCLASS VK4:$src, VK16),
2545                   (I8Imm $imm)), VK4))>, Requires<[HasAVX512]>;
2546
2547 //===----------------------------------------------------------------------===//
2548 // AVX-512 - Aligned and unaligned load and store
2549 //
2550
2551
2552 multiclass avx512_load<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
2553                          PatFrag ld_frag, PatFrag mload,
2554                          bit IsReMaterializable = 1> {
2555   let hasSideEffects = 0 in {
2556   def rr : AVX512PI<opc, MRMSrcReg, (outs _.RC:$dst), (ins _.RC:$src),
2557                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"), [],
2558                     _.ExeDomain>, EVEX;
2559   def rrkz : AVX512PI<opc, MRMSrcReg, (outs _.RC:$dst),
2560                       (ins _.KRCWM:$mask,  _.RC:$src),
2561                       !strconcat(OpcodeStr, "\t{$src, ${dst} {${mask}} {z}|",
2562                        "${dst} {${mask}} {z}, $src}"), [], _.ExeDomain>,
2563                        EVEX, EVEX_KZ;
2564
2565   let canFoldAsLoad = 1, isReMaterializable = IsReMaterializable,
2566       SchedRW = [WriteLoad] in
2567   def rm : AVX512PI<opc, MRMSrcMem, (outs _.RC:$dst), (ins _.MemOp:$src),
2568                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2569                     [(set _.RC:$dst, (_.VT (bitconvert (ld_frag addr:$src))))],
2570                     _.ExeDomain>, EVEX;
2571
2572   let Constraints = "$src0 = $dst" in {
2573   def rrk : AVX512PI<opc, MRMSrcReg, (outs _.RC:$dst),
2574                     (ins _.RC:$src0, _.KRCWM:$mask, _.RC:$src1),
2575                     !strconcat(OpcodeStr, "\t{$src1, ${dst} {${mask}}|",
2576                     "${dst} {${mask}}, $src1}"),
2577                     [(set _.RC:$dst, (_.VT (vselect _.KRCWM:$mask,
2578                                         (_.VT _.RC:$src1),
2579                                         (_.VT _.RC:$src0))))], _.ExeDomain>,
2580                      EVEX, EVEX_K;
2581   let mayLoad = 1, SchedRW = [WriteLoad] in
2582     def rmk : AVX512PI<opc, MRMSrcMem, (outs _.RC:$dst),
2583                      (ins _.RC:$src0, _.KRCWM:$mask, _.MemOp:$src1),
2584                      !strconcat(OpcodeStr, "\t{$src1, ${dst} {${mask}}|",
2585                       "${dst} {${mask}}, $src1}"),
2586                      [(set _.RC:$dst, (_.VT
2587                          (vselect _.KRCWM:$mask,
2588                           (_.VT (bitconvert (ld_frag addr:$src1))),
2589                            (_.VT _.RC:$src0))))], _.ExeDomain>, EVEX, EVEX_K;
2590   }
2591   let mayLoad = 1, SchedRW = [WriteLoad] in
2592   def rmkz : AVX512PI<opc, MRMSrcMem, (outs _.RC:$dst),
2593                   (ins _.KRCWM:$mask, _.MemOp:$src),
2594                   OpcodeStr #"\t{$src, ${dst} {${mask}} {z}|"#
2595                                 "${dst} {${mask}} {z}, $src}",
2596                   [(set _.RC:$dst, (_.VT (vselect _.KRCWM:$mask,
2597                     (_.VT (bitconvert (ld_frag addr:$src))), _.ImmAllZerosV)))],
2598                   _.ExeDomain>, EVEX, EVEX_KZ;
2599   }
2600   def : Pat<(_.VT (mload addr:$ptr, _.KRCWM:$mask, undef)),
2601             (!cast<Instruction>(NAME#_.ZSuffix##rmkz) _.KRCWM:$mask, addr:$ptr)>;
2602
2603   def : Pat<(_.VT (mload addr:$ptr, _.KRCWM:$mask, _.ImmAllZerosV)),
2604             (!cast<Instruction>(NAME#_.ZSuffix##rmkz) _.KRCWM:$mask, addr:$ptr)>;
2605
2606   def : Pat<(_.VT (mload addr:$ptr, _.KRCWM:$mask, (_.VT _.RC:$src0))),
2607             (!cast<Instruction>(NAME#_.ZSuffix##rmk) _.RC:$src0,
2608              _.KRCWM:$mask, addr:$ptr)>;
2609 }
2610
2611 multiclass avx512_alignedload_vl<bits<8> opc, string OpcodeStr,
2612                                   AVX512VLVectorVTInfo _,
2613                                   Predicate prd,
2614                                   bit IsReMaterializable = 1> {
2615   let Predicates = [prd] in
2616   defm Z : avx512_load<opc, OpcodeStr, _.info512, _.info512.AlignedLdFrag,
2617                        masked_load_aligned512, IsReMaterializable>, EVEX_V512;
2618
2619   let Predicates = [prd, HasVLX] in {
2620   defm Z256 : avx512_load<opc, OpcodeStr, _.info256, _.info256.AlignedLdFrag,
2621                           masked_load_aligned256, IsReMaterializable>, EVEX_V256;
2622   defm Z128 : avx512_load<opc, OpcodeStr, _.info128, _.info128.AlignedLdFrag,
2623                           masked_load_aligned128, IsReMaterializable>, EVEX_V128;
2624   }
2625 }
2626
2627 multiclass avx512_load_vl<bits<8> opc, string OpcodeStr,
2628                                   AVX512VLVectorVTInfo _,
2629                                   Predicate prd,
2630                                   bit IsReMaterializable = 1> {
2631   let Predicates = [prd] in
2632   defm Z : avx512_load<opc, OpcodeStr, _.info512, _.info512.LdFrag,
2633                        masked_load_unaligned, IsReMaterializable>, EVEX_V512;
2634
2635   let Predicates = [prd, HasVLX] in {
2636   defm Z256 : avx512_load<opc, OpcodeStr, _.info256, _.info256.LdFrag,
2637                          masked_load_unaligned, IsReMaterializable>, EVEX_V256;
2638   defm Z128 : avx512_load<opc, OpcodeStr, _.info128, _.info128.LdFrag,
2639                          masked_load_unaligned, IsReMaterializable>, EVEX_V128;
2640   }
2641 }
2642
2643 multiclass avx512_store<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
2644                         PatFrag st_frag, PatFrag mstore> {
2645
2646   def rr_REV  : AVX512PI<opc, MRMDestReg, (outs _.RC:$dst), (ins _.RC:$src),
2647                          OpcodeStr # ".s\t{$src, $dst|$dst, $src}",
2648                          [], _.ExeDomain>, EVEX;
2649   def rrk_REV : AVX512PI<opc, MRMDestReg, (outs  _.RC:$dst),
2650                          (ins _.KRCWM:$mask, _.RC:$src),
2651                          OpcodeStr # ".s\t{$src, ${dst} {${mask}}|"#
2652                          "${dst} {${mask}}, $src}",
2653                          [], _.ExeDomain>,  EVEX, EVEX_K;
2654   def rrkz_REV : AVX512PI<opc, MRMDestReg, (outs  _.RC:$dst),
2655                           (ins _.KRCWM:$mask, _.RC:$src),
2656                           OpcodeStr # ".s\t{$src, ${dst} {${mask}} {z}|" #
2657                           "${dst} {${mask}} {z}, $src}",
2658                           [], _.ExeDomain>, EVEX, EVEX_KZ;
2659
2660   let mayStore = 1 in {
2661   def mr : AVX512PI<opc, MRMDestMem, (outs), (ins _.MemOp:$dst, _.RC:$src),
2662                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2663                     [(st_frag (_.VT _.RC:$src), addr:$dst)], _.ExeDomain>, EVEX;
2664   def mrk : AVX512PI<opc, MRMDestMem, (outs),
2665                      (ins _.MemOp:$dst, _.KRCWM:$mask, _.RC:$src),
2666               OpcodeStr # "\t{$src, ${dst} {${mask}}|${dst} {${mask}}, $src}",
2667                [], _.ExeDomain>, EVEX, EVEX_K;
2668   }
2669
2670   def: Pat<(mstore addr:$ptr, _.KRCWM:$mask, (_.VT _.RC:$src)),
2671            (!cast<Instruction>(NAME#_.ZSuffix##mrk) addr:$ptr,
2672                                                     _.KRCWM:$mask, _.RC:$src)>;
2673 }
2674
2675
2676 multiclass avx512_store_vl< bits<8> opc, string OpcodeStr,
2677                             AVX512VLVectorVTInfo _, Predicate prd> {
2678   let Predicates = [prd] in
2679   defm Z : avx512_store<opc, OpcodeStr, _.info512, store,
2680                         masked_store_unaligned>, EVEX_V512;
2681
2682   let Predicates = [prd, HasVLX] in {
2683     defm Z256 : avx512_store<opc, OpcodeStr, _.info256, store,
2684                              masked_store_unaligned>, EVEX_V256;
2685     defm Z128 : avx512_store<opc, OpcodeStr, _.info128, store,
2686                              masked_store_unaligned>, EVEX_V128;
2687   }
2688 }
2689
2690 multiclass avx512_alignedstore_vl<bits<8> opc, string OpcodeStr,
2691                                   AVX512VLVectorVTInfo _,  Predicate prd> {
2692   let Predicates = [prd] in
2693   defm Z : avx512_store<opc, OpcodeStr, _.info512, alignedstore512,
2694                         masked_store_aligned512>, EVEX_V512;
2695
2696   let Predicates = [prd, HasVLX] in {
2697     defm Z256 : avx512_store<opc, OpcodeStr, _.info256, alignedstore256,
2698                              masked_store_aligned256>, EVEX_V256;
2699     defm Z128 : avx512_store<opc, OpcodeStr, _.info128, alignedstore,
2700                              masked_store_aligned128>, EVEX_V128;
2701   }
2702 }
2703
2704 defm VMOVAPS : avx512_alignedload_vl<0x28, "vmovaps", avx512vl_f32_info,
2705                                      HasAVX512>,
2706                avx512_alignedstore_vl<0x29, "vmovaps", avx512vl_f32_info,
2707                                       HasAVX512>,  PS, EVEX_CD8<32, CD8VF>;
2708
2709 defm VMOVAPD : avx512_alignedload_vl<0x28, "vmovapd", avx512vl_f64_info,
2710                                      HasAVX512>,
2711                avx512_alignedstore_vl<0x29, "vmovapd", avx512vl_f64_info,
2712                                      HasAVX512>, PD, VEX_W, EVEX_CD8<64, CD8VF>;
2713
2714 defm VMOVUPS : avx512_load_vl<0x10, "vmovups", avx512vl_f32_info, HasAVX512>,
2715                avx512_store_vl<0x11, "vmovups", avx512vl_f32_info, HasAVX512>,
2716                               PS, EVEX_CD8<32, CD8VF>;
2717
2718 defm VMOVUPD : avx512_load_vl<0x10, "vmovupd", avx512vl_f64_info, HasAVX512, 0>,
2719                avx512_store_vl<0x11, "vmovupd", avx512vl_f64_info, HasAVX512>,
2720                PD, VEX_W, EVEX_CD8<64, CD8VF>;
2721
2722 def: Pat<(v8f64 (int_x86_avx512_mask_loadu_pd_512 addr:$ptr,
2723                 (bc_v8f64 (v16i32 immAllZerosV)), GR8:$mask)),
2724        (VMOVUPDZrmkz (v8i1 (COPY_TO_REGCLASS GR8:$mask, VK8WM)), addr:$ptr)>;
2725
2726 def: Pat<(v16f32 (int_x86_avx512_mask_loadu_ps_512 addr:$ptr,
2727                  (bc_v16f32 (v16i32 immAllZerosV)), GR16:$mask)),
2728        (VMOVUPSZrmkz (v16i1 (COPY_TO_REGCLASS GR16:$mask, VK16WM)), addr:$ptr)>;
2729
2730 def: Pat<(v8f64 (int_x86_avx512_mask_load_pd_512 addr:$ptr,
2731                 (bc_v8f64 (v16i32 immAllZerosV)), GR8:$mask)),
2732        (VMOVAPDZrmkz (v8i1 (COPY_TO_REGCLASS GR8:$mask, VK8WM)), addr:$ptr)>;
2733
2734 def: Pat<(v16f32 (int_x86_avx512_mask_load_ps_512 addr:$ptr,
2735                  (bc_v16f32 (v16i32 immAllZerosV)), GR16:$mask)),
2736        (VMOVAPSZrmkz (v16i1 (COPY_TO_REGCLASS GR16:$mask, VK16WM)), addr:$ptr)>;
2737
2738 def: Pat<(v8f64 (int_x86_avx512_mask_load_pd_512 addr:$ptr,
2739                 (bc_v8f64 (v16i32 immAllZerosV)), (i8 -1))),
2740        (VMOVAPDZrm addr:$ptr)>;
2741
2742 def: Pat<(v16f32 (int_x86_avx512_mask_load_ps_512 addr:$ptr,
2743                  (bc_v16f32 (v16i32 immAllZerosV)), (i16 -1))),
2744        (VMOVAPSZrm addr:$ptr)>;
2745
2746 def: Pat<(int_x86_avx512_mask_storeu_ps_512 addr:$ptr, (v16f32 VR512:$src),
2747           GR16:$mask),
2748          (VMOVUPSZmrk addr:$ptr, (v16i1 (COPY_TO_REGCLASS GR16:$mask, VK16WM)),
2749             VR512:$src)>;
2750 def: Pat<(int_x86_avx512_mask_storeu_pd_512 addr:$ptr, (v8f64 VR512:$src),
2751           GR8:$mask),
2752          (VMOVUPDZmrk addr:$ptr, (v8i1 (COPY_TO_REGCLASS GR8:$mask, VK8WM)),
2753             VR512:$src)>;
2754
2755 def: Pat<(int_x86_avx512_mask_store_ps_512 addr:$ptr, (v16f32 VR512:$src),
2756           GR16:$mask),
2757          (VMOVAPSZmrk addr:$ptr, (v16i1 (COPY_TO_REGCLASS GR16:$mask, VK16WM)),
2758             VR512:$src)>;
2759 def: Pat<(int_x86_avx512_mask_store_pd_512 addr:$ptr, (v8f64 VR512:$src),
2760           GR8:$mask),
2761          (VMOVAPDZmrk addr:$ptr, (v8i1 (COPY_TO_REGCLASS GR8:$mask, VK8WM)),
2762             VR512:$src)>;
2763
2764 defm VMOVDQA32 : avx512_alignedload_vl<0x6F, "vmovdqa32", avx512vl_i32_info,
2765                                        HasAVX512>,
2766                  avx512_alignedstore_vl<0x7F, "vmovdqa32", avx512vl_i32_info,
2767                                        HasAVX512>, PD, EVEX_CD8<32, CD8VF>;
2768
2769 defm VMOVDQA64 : avx512_alignedload_vl<0x6F, "vmovdqa64", avx512vl_i64_info,
2770                                        HasAVX512>,
2771                  avx512_alignedstore_vl<0x7F, "vmovdqa64", avx512vl_i64_info,
2772                                     HasAVX512>, PD, VEX_W, EVEX_CD8<64, CD8VF>;
2773
2774 defm VMOVDQU8 : avx512_load_vl<0x6F, "vmovdqu8", avx512vl_i8_info, HasBWI>,
2775                  avx512_store_vl<0x7F, "vmovdqu8", avx512vl_i8_info,
2776                                  HasBWI>, XD, EVEX_CD8<8, CD8VF>;
2777
2778 defm VMOVDQU16 : avx512_load_vl<0x6F, "vmovdqu16", avx512vl_i16_info, HasBWI>,
2779                  avx512_store_vl<0x7F, "vmovdqu16", avx512vl_i16_info,
2780                                  HasBWI>, XD, VEX_W, EVEX_CD8<16, CD8VF>;
2781
2782 defm VMOVDQU32 : avx512_load_vl<0x6F, "vmovdqu32", avx512vl_i32_info, HasAVX512>,
2783                  avx512_store_vl<0x7F, "vmovdqu32", avx512vl_i32_info,
2784                                  HasAVX512>, XS, EVEX_CD8<32, CD8VF>;
2785
2786 defm VMOVDQU64 : avx512_load_vl<0x6F, "vmovdqu64", avx512vl_i64_info, HasAVX512>,
2787                  avx512_store_vl<0x7F, "vmovdqu64", avx512vl_i64_info,
2788                                  HasAVX512>, XS, VEX_W, EVEX_CD8<64, CD8VF>;
2789
2790 def: Pat<(v16i32 (int_x86_avx512_mask_loadu_d_512 addr:$ptr,
2791                  (v16i32 immAllZerosV), GR16:$mask)),
2792        (VMOVDQU32Zrmkz (v16i1 (COPY_TO_REGCLASS GR16:$mask, VK16WM)), addr:$ptr)>;
2793
2794 def: Pat<(v8i64 (int_x86_avx512_mask_loadu_q_512 addr:$ptr,
2795                 (bc_v8i64 (v16i32 immAllZerosV)), GR8:$mask)),
2796        (VMOVDQU64Zrmkz (v8i1 (COPY_TO_REGCLASS GR8:$mask, VK8WM)), addr:$ptr)>;
2797
2798 def: Pat<(int_x86_avx512_mask_storeu_d_512 addr:$ptr, (v16i32 VR512:$src),
2799             GR16:$mask),
2800          (VMOVDQU32Zmrk addr:$ptr, (v16i1 (COPY_TO_REGCLASS GR16:$mask, VK16WM)),
2801             VR512:$src)>;
2802 def: Pat<(int_x86_avx512_mask_storeu_q_512 addr:$ptr, (v8i64 VR512:$src),
2803             GR8:$mask),
2804          (VMOVDQU64Zmrk addr:$ptr, (v8i1 (COPY_TO_REGCLASS GR8:$mask, VK8WM)),
2805             VR512:$src)>;
2806
2807 let AddedComplexity = 20 in {
2808 def : Pat<(v8i64 (vselect VK8WM:$mask, (v8i64 VR512:$src),
2809                           (bc_v8i64 (v16i32 immAllZerosV)))),
2810                   (VMOVDQU64Zrrkz VK8WM:$mask, VR512:$src)>;
2811
2812 def : Pat<(v8i64 (vselect VK8WM:$mask, (bc_v8i64 (v16i32 immAllZerosV)),
2813                           (v8i64 VR512:$src))),
2814    (VMOVDQU64Zrrkz (COPY_TO_REGCLASS (KNOTWrr (COPY_TO_REGCLASS VK8:$mask, VK16)),
2815                                               VK8), VR512:$src)>;
2816
2817 def : Pat<(v16i32 (vselect VK16WM:$mask, (v16i32 VR512:$src),
2818                            (v16i32 immAllZerosV))),
2819                   (VMOVDQU32Zrrkz VK16WM:$mask, VR512:$src)>;
2820
2821 def : Pat<(v16i32 (vselect VK16WM:$mask, (v16i32 immAllZerosV),
2822                            (v16i32 VR512:$src))),
2823                   (VMOVDQU32Zrrkz (KNOTWrr VK16WM:$mask), VR512:$src)>;
2824 }
2825
2826 // Move Int Doubleword to Packed Double Int
2827 //
2828 def VMOVDI2PDIZrr : AVX512BI<0x6E, MRMSrcReg, (outs VR128X:$dst), (ins GR32:$src),
2829                       "vmovd\t{$src, $dst|$dst, $src}",
2830                       [(set VR128X:$dst,
2831                         (v4i32 (scalar_to_vector GR32:$src)))], IIC_SSE_MOVDQ>,
2832                         EVEX, VEX_LIG;
2833 def VMOVDI2PDIZrm : AVX512BI<0x6E, MRMSrcMem, (outs VR128X:$dst), (ins i32mem:$src),
2834                       "vmovd\t{$src, $dst|$dst, $src}",
2835                       [(set VR128X:$dst,
2836                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))],
2837                         IIC_SSE_MOVDQ>, EVEX, VEX_LIG, EVEX_CD8<32, CD8VT1>;
2838 def VMOV64toPQIZrr : AVX512BI<0x6E, MRMSrcReg, (outs VR128X:$dst), (ins GR64:$src),
2839                       "vmovq\t{$src, $dst|$dst, $src}",
2840                         [(set VR128X:$dst,
2841                           (v2i64 (scalar_to_vector GR64:$src)))],
2842                           IIC_SSE_MOVDQ>, EVEX, VEX_W, VEX_LIG;
2843 let isCodeGenOnly = 1 in {
2844 def VMOV64toSDZrr : AVX512BI<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
2845                        "vmovq\t{$src, $dst|$dst, $src}",
2846                        [(set FR64:$dst, (bitconvert GR64:$src))],
2847                        IIC_SSE_MOVDQ>, EVEX, VEX_W, Sched<[WriteMove]>;
2848 def VMOVSDto64Zrr : AVX512BI<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
2849                          "vmovq\t{$src, $dst|$dst, $src}",
2850                          [(set GR64:$dst, (bitconvert FR64:$src))],
2851                          IIC_SSE_MOVDQ>, EVEX, VEX_W, Sched<[WriteMove]>;
2852 }
2853 def VMOVSDto64Zmr : AVX512BI<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
2854                          "vmovq\t{$src, $dst|$dst, $src}",
2855                          [(store (i64 (bitconvert FR64:$src)), addr:$dst)],
2856                          IIC_SSE_MOVDQ>, EVEX, VEX_W, Sched<[WriteStore]>,
2857                          EVEX_CD8<64, CD8VT1>;
2858
2859 // Move Int Doubleword to Single Scalar
2860 //
2861 let isCodeGenOnly = 1 in {
2862 def VMOVDI2SSZrr  : AVX512BI<0x6E, MRMSrcReg, (outs FR32X:$dst), (ins GR32:$src),
2863                       "vmovd\t{$src, $dst|$dst, $src}",
2864                       [(set FR32X:$dst, (bitconvert GR32:$src))],
2865                       IIC_SSE_MOVDQ>, EVEX, VEX_LIG;
2866
2867 def VMOVDI2SSZrm  : AVX512BI<0x6E, MRMSrcMem, (outs FR32X:$dst), (ins i32mem:$src),
2868                       "vmovd\t{$src, $dst|$dst, $src}",
2869                       [(set FR32X:$dst, (bitconvert (loadi32 addr:$src)))],
2870                       IIC_SSE_MOVDQ>, EVEX, VEX_LIG, EVEX_CD8<32, CD8VT1>;
2871 }
2872
2873 // Move doubleword from xmm register to r/m32
2874 //
2875 def VMOVPDI2DIZrr  : AVX512BI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128X:$src),
2876                        "vmovd\t{$src, $dst|$dst, $src}",
2877                        [(set GR32:$dst, (extractelt (v4i32 VR128X:$src),
2878                                         (iPTR 0)))], IIC_SSE_MOVD_ToGP>,
2879                        EVEX, VEX_LIG;
2880 def VMOVPDI2DIZmr  : AVX512BI<0x7E, MRMDestMem, (outs),
2881                        (ins i32mem:$dst, VR128X:$src),
2882                        "vmovd\t{$src, $dst|$dst, $src}",
2883                        [(store (i32 (extractelt (v4i32 VR128X:$src),
2884                                      (iPTR 0))), addr:$dst)], IIC_SSE_MOVDQ>,
2885                        EVEX, VEX_LIG, EVEX_CD8<32, CD8VT1>;
2886
2887 // Move quadword from xmm1 register to r/m64
2888 //
2889 def VMOVPQIto64Zrr : I<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128X:$src),
2890                       "vmovq\t{$src, $dst|$dst, $src}",
2891                       [(set GR64:$dst, (extractelt (v2i64 VR128X:$src),
2892                                                    (iPTR 0)))],
2893                       IIC_SSE_MOVD_ToGP>, PD, EVEX, VEX_LIG, VEX_W,
2894                       Requires<[HasAVX512, In64BitMode]>;
2895
2896 def VMOVPQIto64Zmr : I<0xD6, MRMDestMem, (outs),
2897                        (ins i64mem:$dst, VR128X:$src),
2898                        "vmovq\t{$src, $dst|$dst, $src}",
2899                        [(store (extractelt (v2i64 VR128X:$src), (iPTR 0)),
2900                                addr:$dst)], IIC_SSE_MOVDQ>,
2901                        EVEX, PD, VEX_LIG, VEX_W, EVEX_CD8<64, CD8VT1>,
2902                        Sched<[WriteStore]>, Requires<[HasAVX512, In64BitMode]>;
2903
2904 def VMOV64toPQIZrr_REV : AVX512BI<0xD6, MRMDestReg, (outs VR128X:$dst),
2905                             (ins VR128X:$src),
2906                             "vmovq.s\t{$src, $dst|$dst, $src}",[]>,
2907                             EVEX, VEX_W, VEX_LIG;
2908
2909 // Move Scalar Single to Double Int
2910 //
2911 let isCodeGenOnly = 1 in {
2912 def VMOVSS2DIZrr  : AVX512BI<0x7E, MRMDestReg, (outs GR32:$dst),
2913                       (ins FR32X:$src),
2914                       "vmovd\t{$src, $dst|$dst, $src}",
2915                       [(set GR32:$dst, (bitconvert FR32X:$src))],
2916                       IIC_SSE_MOVD_ToGP>, EVEX, VEX_LIG;
2917 def VMOVSS2DIZmr  : AVX512BI<0x7E, MRMDestMem, (outs),
2918                       (ins i32mem:$dst, FR32X:$src),
2919                       "vmovd\t{$src, $dst|$dst, $src}",
2920                       [(store (i32 (bitconvert FR32X:$src)), addr:$dst)],
2921                       IIC_SSE_MOVDQ>, EVEX, VEX_LIG, EVEX_CD8<32, CD8VT1>;
2922 }
2923
2924 // Move Quadword Int to Packed Quadword Int
2925 //
2926 def VMOVQI2PQIZrm : AVX512BI<0x6E, MRMSrcMem, (outs VR128X:$dst),
2927                       (ins i64mem:$src),
2928                       "vmovq\t{$src, $dst|$dst, $src}",
2929                       [(set VR128X:$dst,
2930                         (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>,
2931                       EVEX, VEX_LIG, VEX_W, EVEX_CD8<64, CD8VT1>;
2932
2933 //===----------------------------------------------------------------------===//
2934 // AVX-512  MOVSS, MOVSD
2935 //===----------------------------------------------------------------------===//
2936
2937 multiclass avx512_move_scalar <string asm, SDNode OpNode, 
2938                               X86VectorVTInfo _> {
2939   defm rr_Int : AVX512_maskable_scalar<0x10, MRMSrcReg, _, (outs _.RC:$dst), 
2940                     (ins _.RC:$src1, _.RC:$src2),
2941                     asm, "$src2, $src1","$src1, $src2", 
2942                     (_.VT (OpNode (_.VT _.RC:$src1),
2943                                    (_.VT _.RC:$src2))),
2944                                    IIC_SSE_MOV_S_RR>, EVEX_4V;
2945   let Constraints = "$src1 = $dst" , mayLoad = 1 in
2946     defm rm_Int : AVX512_maskable_3src_scalar<0x10, MRMSrcMem, _,
2947                     (outs _.RC:$dst), 
2948                     (ins _.ScalarMemOp:$src),
2949                     asm,"$src","$src",
2950                     (_.VT (OpNode (_.VT _.RC:$src1), 
2951                                (_.VT (scalar_to_vector 
2952                                      (_.ScalarLdFrag addr:$src)))))>, EVEX;
2953   let isCodeGenOnly = 1 in {
2954     def rr : AVX512PI<0x10, MRMSrcReg, (outs _.RC:$dst), 
2955                (ins _.RC:$src1, _.FRC:$src2),
2956                !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2957                [(set _.RC:$dst, (_.VT (OpNode _.RC:$src1,
2958                                       (scalar_to_vector _.FRC:$src2))))],
2959                _.ExeDomain,IIC_SSE_MOV_S_RR>, EVEX_4V;
2960   let mayLoad = 1 in
2961     def rm : AVX512PI<0x10, MRMSrcMem, (outs _.FRC:$dst), (ins _.ScalarMemOp:$src),
2962                !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
2963                [(set _.FRC:$dst, (_.ScalarLdFrag addr:$src))],
2964                _.ExeDomain, IIC_SSE_MOV_S_RM>, EVEX;
2965   }
2966   let mayStore = 1 in {
2967     def mr: AVX512PI<0x11, MRMDestMem, (outs), (ins _.ScalarMemOp:$dst, _.FRC:$src),
2968                !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
2969                [(store _.FRC:$src, addr:$dst)],  _.ExeDomain, IIC_SSE_MOV_S_MR>,
2970                EVEX;
2971     def mrk: AVX512PI<0x11, MRMDestMem, (outs), 
2972                 (ins _.ScalarMemOp:$dst, VK1WM:$mask, _.FRC:$src),
2973                 !strconcat(asm, "\t{$src, $dst {${mask}}|$dst {${mask}}, $src}"),
2974                 [], _.ExeDomain, IIC_SSE_MOV_S_MR>, EVEX, EVEX_K;
2975   } // mayStore
2976 }
2977
2978 defm VMOVSSZ : avx512_move_scalar<"vmovss", X86Movss, f32x_info>,
2979                                   VEX_LIG, XS, EVEX_CD8<32, CD8VT1>;
2980
2981 defm VMOVSDZ : avx512_move_scalar<"vmovsd", X86Movsd, f64x_info>,
2982                                   VEX_LIG, XD, VEX_W, EVEX_CD8<64, CD8VT1>;
2983
2984 def : Pat<(f32 (X86select VK1WM:$mask, (f32 FR32X:$src1), (f32 FR32X:$src2))),
2985           (COPY_TO_REGCLASS (VMOVSSZrr_Intk (COPY_TO_REGCLASS FR32X:$src2, VR128X),
2986            VK1WM:$mask, (v4f32 (IMPLICIT_DEF)),(COPY_TO_REGCLASS FR32X:$src1, VR128X)), FR32X)>;
2987
2988 def : Pat<(f64 (X86select VK1WM:$mask, (f64 FR64X:$src1), (f64 FR64X:$src2))),
2989           (COPY_TO_REGCLASS (VMOVSDZrr_Intk (COPY_TO_REGCLASS FR64X:$src2, VR128X),
2990            VK1WM:$mask, (v2f64 (IMPLICIT_DEF)), (COPY_TO_REGCLASS FR64X:$src1, VR128X)), FR64X)>;
2991
2992 def : Pat<(int_x86_avx512_mask_store_ss addr:$dst, VR128X:$src, GR8:$mask),
2993           (VMOVSSZmrk addr:$dst, (i1 (COPY_TO_REGCLASS GR8:$mask, VK1WM)),
2994            (COPY_TO_REGCLASS VR128X:$src, FR32X))>;
2995
2996 defm VMOVSSZrr_REV : AVX512_maskable_in_asm<0x11, MRMDestReg, f32x_info,
2997                            (outs VR128X:$dst), (ins VR128X:$src1, VR128X:$src2),
2998                            "vmovss.s", "$src2, $src1", "$src1, $src2", []>,
2999                            XS, EVEX_4V, VEX_LIG;
3000
3001 defm VMOVSSDrr_REV : AVX512_maskable_in_asm<0x11, MRMDestReg, f64x_info,
3002                            (outs VR128X:$dst), (ins VR128X:$src1, VR128X:$src2),
3003                            "vmovsd.s", "$src2, $src1", "$src1, $src2", []>,
3004                            XD, EVEX_4V, VEX_LIG, VEX_W;
3005
3006 let Predicates = [HasAVX512] in {
3007   let AddedComplexity = 15 in {
3008   // Move scalar to XMM zero-extended, zeroing a VR128X then do a
3009   // MOVS{S,D} to the lower bits.
3010   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32X:$src)))),
3011             (VMOVSSZrr (v4f32 (V_SET0)), FR32X:$src)>;
3012   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128X:$src))),
3013             (VMOVSSZrr (v4f32 (V_SET0)), (COPY_TO_REGCLASS VR128X:$src, FR32X))>;
3014   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128X:$src))),
3015             (VMOVSSZrr (v4i32 (V_SET0)), (COPY_TO_REGCLASS VR128X:$src, FR32X))>;
3016   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64X:$src)))),
3017             (VMOVSDZrr (v2f64 (V_SET0)), FR64X:$src)>;
3018
3019   // Move low f32 and clear high bits.
3020   def : Pat<(v8f32 (X86vzmovl (v8f32 VR256X:$src))),
3021             (SUBREG_TO_REG (i32 0),
3022              (VMOVSSZrr (v4f32 (V_SET0)),
3023               (EXTRACT_SUBREG (v8f32 VR256X:$src), sub_xmm)), sub_xmm)>;
3024   def : Pat<(v8i32 (X86vzmovl (v8i32 VR256X:$src))),
3025             (SUBREG_TO_REG (i32 0),
3026              (VMOVSSZrr (v4i32 (V_SET0)),
3027                        (EXTRACT_SUBREG (v8i32 VR256X:$src), sub_xmm)), sub_xmm)>;
3028   }
3029
3030   let AddedComplexity = 20 in {
3031   // MOVSSrm zeros the high parts of the register; represent this
3032   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
3033   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
3034             (COPY_TO_REGCLASS (VMOVSSZrm addr:$src), VR128X)>;
3035   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
3036             (COPY_TO_REGCLASS (VMOVSSZrm addr:$src), VR128X)>;
3037   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
3038             (COPY_TO_REGCLASS (VMOVSSZrm addr:$src), VR128X)>;
3039
3040   // MOVSDrm zeros the high parts of the register; represent this
3041   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
3042   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
3043             (COPY_TO_REGCLASS (VMOVSDZrm addr:$src), VR128X)>;
3044   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
3045             (COPY_TO_REGCLASS (VMOVSDZrm addr:$src), VR128X)>;
3046   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
3047             (COPY_TO_REGCLASS (VMOVSDZrm addr:$src), VR128X)>;
3048   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
3049             (COPY_TO_REGCLASS (VMOVSDZrm addr:$src), VR128X)>;
3050   def : Pat<(v2f64 (X86vzload addr:$src)),
3051             (COPY_TO_REGCLASS (VMOVSDZrm addr:$src), VR128X)>;
3052
3053   // Represent the same patterns above but in the form they appear for
3054   // 256-bit types
3055   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
3056                    (v4i32 (scalar_to_vector (loadi32 addr:$src))), (iPTR 0)))),
3057             (SUBREG_TO_REG (i32 0), (VMOVDI2PDIZrm addr:$src), sub_xmm)>;
3058   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
3059                    (v4f32 (scalar_to_vector (loadf32 addr:$src))), (iPTR 0)))),
3060             (SUBREG_TO_REG (i32 0), (VMOVSSZrm addr:$src), sub_xmm)>;
3061   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
3062                    (v2f64 (scalar_to_vector (loadf64 addr:$src))), (iPTR 0)))),
3063             (SUBREG_TO_REG (i32 0), (VMOVSDZrm addr:$src), sub_xmm)>;
3064   }
3065   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
3066                    (v4f32 (scalar_to_vector FR32X:$src)), (iPTR 0)))),
3067             (SUBREG_TO_REG (i32 0), (v4f32 (VMOVSSZrr (v4f32 (V_SET0)),
3068                                             FR32X:$src)), sub_xmm)>;
3069   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
3070                    (v2f64 (scalar_to_vector FR64X:$src)), (iPTR 0)))),
3071             (SUBREG_TO_REG (i64 0), (v2f64 (VMOVSDZrr (v2f64 (V_SET0)),
3072                                      FR64X:$src)), sub_xmm)>;
3073   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
3074                    (v2i64 (scalar_to_vector (loadi64 addr:$src))), (iPTR 0)))),
3075             (SUBREG_TO_REG (i64 0), (VMOVQI2PQIZrm addr:$src), sub_xmm)>;
3076
3077   // Move low f64 and clear high bits.
3078   def : Pat<(v4f64 (X86vzmovl (v4f64 VR256X:$src))),
3079             (SUBREG_TO_REG (i32 0),
3080              (VMOVSDZrr (v2f64 (V_SET0)),
3081                        (EXTRACT_SUBREG (v4f64 VR256X:$src), sub_xmm)), sub_xmm)>;
3082
3083   def : Pat<(v4i64 (X86vzmovl (v4i64 VR256X:$src))),
3084             (SUBREG_TO_REG (i32 0), (VMOVSDZrr (v2i64 (V_SET0)),
3085                        (EXTRACT_SUBREG (v4i64 VR256X:$src), sub_xmm)), sub_xmm)>;
3086
3087   // Extract and store.
3088   def : Pat<(store (f32 (extractelt (v4f32 VR128X:$src), (iPTR 0))),
3089                    addr:$dst),
3090             (VMOVSSZmr addr:$dst, (COPY_TO_REGCLASS (v4f32 VR128X:$src), FR32X))>;
3091   def : Pat<(store (f64 (extractelt (v2f64 VR128X:$src), (iPTR 0))),
3092                    addr:$dst),
3093             (VMOVSDZmr addr:$dst, (COPY_TO_REGCLASS (v2f64 VR128X:$src), FR64X))>;
3094
3095   // Shuffle with VMOVSS
3096   def : Pat<(v4i32 (X86Movss VR128X:$src1, VR128X:$src2)),
3097             (VMOVSSZrr (v4i32 VR128X:$src1),
3098                       (COPY_TO_REGCLASS (v4i32 VR128X:$src2), FR32X))>;
3099   def : Pat<(v4f32 (X86Movss VR128X:$src1, VR128X:$src2)),
3100             (VMOVSSZrr (v4f32 VR128X:$src1),
3101                       (COPY_TO_REGCLASS (v4f32 VR128X:$src2), FR32X))>;
3102
3103   // 256-bit variants
3104   def : Pat<(v8i32 (X86Movss VR256X:$src1, VR256X:$src2)),
3105             (SUBREG_TO_REG (i32 0),
3106               (VMOVSSZrr (EXTRACT_SUBREG (v8i32 VR256X:$src1), sub_xmm),
3107                         (EXTRACT_SUBREG (v8i32 VR256X:$src2), sub_xmm)),
3108               sub_xmm)>;
3109   def : Pat<(v8f32 (X86Movss VR256X:$src1, VR256X:$src2)),
3110             (SUBREG_TO_REG (i32 0),
3111               (VMOVSSZrr (EXTRACT_SUBREG (v8f32 VR256X:$src1), sub_xmm),
3112                         (EXTRACT_SUBREG (v8f32 VR256X:$src2), sub_xmm)),
3113               sub_xmm)>;
3114
3115   // Shuffle with VMOVSD
3116   def : Pat<(v2i64 (X86Movsd VR128X:$src1, VR128X:$src2)),
3117             (VMOVSDZrr VR128X:$src1, (COPY_TO_REGCLASS VR128X:$src2, FR64X))>;
3118   def : Pat<(v2f64 (X86Movsd VR128X:$src1, VR128X:$src2)),
3119             (VMOVSDZrr VR128X:$src1, (COPY_TO_REGCLASS VR128X:$src2, FR64X))>;
3120   def : Pat<(v4f32 (X86Movsd VR128X:$src1, VR128X:$src2)),
3121             (VMOVSDZrr VR128X:$src1, (COPY_TO_REGCLASS VR128X:$src2, FR64X))>;
3122   def : Pat<(v4i32 (X86Movsd VR128X:$src1, VR128X:$src2)),
3123             (VMOVSDZrr VR128X:$src1, (COPY_TO_REGCLASS VR128X:$src2, FR64X))>;
3124
3125   // 256-bit variants
3126   def : Pat<(v4i64 (X86Movsd VR256X:$src1, VR256X:$src2)),
3127             (SUBREG_TO_REG (i32 0),
3128               (VMOVSDZrr (EXTRACT_SUBREG (v4i64 VR256X:$src1), sub_xmm),
3129                         (EXTRACT_SUBREG (v4i64 VR256X:$src2), sub_xmm)),
3130               sub_xmm)>;
3131   def : Pat<(v4f64 (X86Movsd VR256X:$src1, VR256X:$src2)),
3132             (SUBREG_TO_REG (i32 0),
3133               (VMOVSDZrr (EXTRACT_SUBREG (v4f64 VR256X:$src1), sub_xmm),
3134                         (EXTRACT_SUBREG (v4f64 VR256X:$src2), sub_xmm)),
3135               sub_xmm)>;
3136
3137   def : Pat<(v2f64 (X86Movlpd VR128X:$src1, VR128X:$src2)),
3138             (VMOVSDZrr VR128X:$src1, (COPY_TO_REGCLASS VR128X:$src2, FR64X))>;
3139   def : Pat<(v2i64 (X86Movlpd VR128X:$src1, VR128X:$src2)),
3140             (VMOVSDZrr VR128X:$src1, (COPY_TO_REGCLASS VR128X:$src2, FR64X))>;
3141   def : Pat<(v4f32 (X86Movlps VR128X:$src1, VR128X:$src2)),
3142             (VMOVSDZrr VR128X:$src1, (COPY_TO_REGCLASS VR128X:$src2, FR64X))>;
3143   def : Pat<(v4i32 (X86Movlps VR128X:$src1, VR128X:$src2)),
3144             (VMOVSDZrr VR128X:$src1, (COPY_TO_REGCLASS VR128X:$src2, FR64X))>;
3145 }
3146
3147 let AddedComplexity = 15 in
3148 def VMOVZPQILo2PQIZrr : AVX512XSI<0x7E, MRMSrcReg, (outs VR128X:$dst),
3149                                 (ins VR128X:$src),
3150                                 "vmovq\t{$src, $dst|$dst, $src}",
3151                                 [(set VR128X:$dst, (v2i64 (X86vzmovl
3152                                                    (v2i64 VR128X:$src))))],
3153                                 IIC_SSE_MOVQ_RR>, EVEX, VEX_W;
3154
3155 let AddedComplexity = 20 , isCodeGenOnly = 1 in
3156 def VMOVZPQILo2PQIZrm : AVX512XSI<0x7E, MRMSrcMem, (outs VR128X:$dst),
3157                                  (ins i128mem:$src),
3158                                  "vmovq\t{$src, $dst|$dst, $src}",
3159                                  [(set VR128X:$dst, (v2i64 (X86vzmovl
3160                                                      (loadv2i64 addr:$src))))],
3161                                  IIC_SSE_MOVDQ>, EVEX, VEX_W,
3162                                  EVEX_CD8<8, CD8VT8>;
3163
3164 let Predicates = [HasAVX512] in {
3165   // AVX 128-bit movd/movq instruction write zeros in the high 128-bit part.
3166   let AddedComplexity = 20 in {
3167     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector (loadi32 addr:$src))))),
3168               (VMOVDI2PDIZrm addr:$src)>;
3169     def : Pat<(v2i64 (X86vzmovl (v2i64 (scalar_to_vector GR64:$src)))),
3170               (VMOV64toPQIZrr GR64:$src)>;
3171     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector GR32:$src)))),
3172               (VMOVDI2PDIZrr GR32:$src)>;
3173
3174     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
3175               (VMOVDI2PDIZrm addr:$src)>;
3176     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
3177               (VMOVDI2PDIZrm addr:$src)>;
3178     def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
3179             (VMOVZPQILo2PQIZrm addr:$src)>;
3180     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128X:$src))),
3181             (VMOVZPQILo2PQIZrr VR128X:$src)>;
3182     def : Pat<(v2i64 (X86vzload addr:$src)),
3183             (VMOVZPQILo2PQIZrm addr:$src)>;
3184   }
3185
3186   // Use regular 128-bit instructions to match 256-bit scalar_to_vec+zext.
3187   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
3188                                (v4i32 (scalar_to_vector GR32:$src)),(iPTR 0)))),
3189             (SUBREG_TO_REG (i32 0), (VMOVDI2PDIZrr GR32:$src), sub_xmm)>;
3190   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
3191                                (v2i64 (scalar_to_vector GR64:$src)),(iPTR 0)))),
3192             (SUBREG_TO_REG (i64 0), (VMOV64toPQIZrr GR64:$src), sub_xmm)>;
3193 }
3194
3195 def : Pat<(v16i32 (X86Vinsert (v16i32 immAllZerosV), GR32:$src2, (iPTR 0))),
3196         (SUBREG_TO_REG (i32 0), (VMOVDI2PDIZrr GR32:$src2), sub_xmm)>;
3197
3198 def : Pat<(v8i64 (X86Vinsert (bc_v8i64 (v16i32 immAllZerosV)), GR64:$src2, (iPTR 0))),
3199         (SUBREG_TO_REG (i32 0), (VMOV64toPQIZrr GR64:$src2), sub_xmm)>;
3200
3201 def : Pat<(v16i32 (X86Vinsert undef, GR32:$src2, (iPTR 0))),
3202         (SUBREG_TO_REG (i32 0), (VMOVDI2PDIZrr GR32:$src2), sub_xmm)>;
3203
3204 def : Pat<(v8i64 (X86Vinsert undef, GR64:$src2, (iPTR 0))),
3205         (SUBREG_TO_REG (i32 0), (VMOV64toPQIZrr GR64:$src2), sub_xmm)>;
3206
3207 //===----------------------------------------------------------------------===//
3208 // AVX-512 - Non-temporals
3209 //===----------------------------------------------------------------------===//
3210 let SchedRW = [WriteLoad] in {
3211   def VMOVNTDQAZrm : AVX512PI<0x2A, MRMSrcMem, (outs VR512:$dst),
3212                         (ins i512mem:$src), "vmovntdqa\t{$src, $dst|$dst, $src}",
3213                         [(set VR512:$dst, (int_x86_avx512_movntdqa addr:$src))],
3214                         SSEPackedInt>, EVEX, T8PD, EVEX_V512,
3215                         EVEX_CD8<64, CD8VF>;
3216
3217   let Predicates = [HasAVX512, HasVLX] in {
3218     def VMOVNTDQAZ256rm : AVX512PI<0x2A, MRMSrcMem, (outs VR256X:$dst),
3219                              (ins i256mem:$src),
3220                              "vmovntdqa\t{$src, $dst|$dst, $src}", [],
3221                              SSEPackedInt>, EVEX, T8PD, EVEX_V256,
3222                              EVEX_CD8<64, CD8VF>;
3223
3224     def VMOVNTDQAZ128rm : AVX512PI<0x2A, MRMSrcMem, (outs VR128X:$dst),
3225                              (ins i128mem:$src),
3226                              "vmovntdqa\t{$src, $dst|$dst, $src}", [],
3227                              SSEPackedInt>, EVEX, T8PD, EVEX_V128,
3228                              EVEX_CD8<64, CD8VF>;
3229   }
3230 }
3231
3232 multiclass avx512_movnt<bits<8> opc, string OpcodeStr, PatFrag st_frag,
3233                         ValueType OpVT, RegisterClass RC, X86MemOperand memop,
3234                         Domain d, InstrItinClass itin = IIC_SSE_MOVNT> {
3235   let SchedRW = [WriteStore], mayStore = 1,
3236       AddedComplexity = 400 in
3237   def mr : AVX512PI<opc, MRMDestMem, (outs), (ins memop:$dst, RC:$src),
3238                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3239                     [(st_frag (OpVT RC:$src), addr:$dst)], d, itin>, EVEX;
3240 }
3241
3242 multiclass avx512_movnt_vl<bits<8> opc, string OpcodeStr, PatFrag st_frag,
3243                            string elty, string elsz, string vsz512,
3244                            string vsz256, string vsz128, Domain d,
3245                            Predicate prd, InstrItinClass itin = IIC_SSE_MOVNT> {
3246   let Predicates = [prd] in
3247   defm Z : avx512_movnt<opc, OpcodeStr, st_frag,
3248                         !cast<ValueType>("v"##vsz512##elty##elsz), VR512,
3249                         !cast<X86MemOperand>(elty##"512mem"), d, itin>,
3250                         EVEX_V512;
3251
3252   let Predicates = [prd, HasVLX] in {
3253     defm Z256 : avx512_movnt<opc, OpcodeStr, st_frag,
3254                              !cast<ValueType>("v"##vsz256##elty##elsz), VR256X,
3255                              !cast<X86MemOperand>(elty##"256mem"), d, itin>,
3256                              EVEX_V256;
3257
3258     defm Z128 : avx512_movnt<opc, OpcodeStr, st_frag,
3259                              !cast<ValueType>("v"##vsz128##elty##elsz), VR128X,
3260                              !cast<X86MemOperand>(elty##"128mem"), d, itin>,
3261                              EVEX_V128;
3262   }
3263 }
3264
3265 defm VMOVNTDQ : avx512_movnt_vl<0xE7, "vmovntdq", alignednontemporalstore,
3266                                 "i", "64", "8", "4", "2", SSEPackedInt,
3267                                 HasAVX512>, PD, EVEX_CD8<64, CD8VF>;
3268
3269 defm VMOVNTPD : avx512_movnt_vl<0x2B, "vmovntpd", alignednontemporalstore,
3270                                 "f", "64", "8", "4", "2", SSEPackedDouble,
3271                                 HasAVX512>, PD, VEX_W, EVEX_CD8<64, CD8VF>;
3272
3273 defm VMOVNTPS : avx512_movnt_vl<0x2B, "vmovntps", alignednontemporalstore,
3274                                 "f", "32", "16", "8", "4", SSEPackedSingle,
3275                                 HasAVX512>, PS, EVEX_CD8<32, CD8VF>;
3276
3277 //===----------------------------------------------------------------------===//
3278 // AVX-512 - Integer arithmetic
3279 //
3280 multiclass avx512_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
3281                            X86VectorVTInfo _, OpndItins itins,
3282                            bit IsCommutable = 0> {
3283   defm rr : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
3284                     (ins _.RC:$src1, _.RC:$src2), OpcodeStr,
3285                     "$src2, $src1", "$src1, $src2",
3286                     (_.VT (OpNode _.RC:$src1, _.RC:$src2)),
3287                     itins.rr, IsCommutable>,
3288             AVX512BIBase, EVEX_4V;
3289
3290   let mayLoad = 1 in
3291     defm rm : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
3292                     (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr,
3293                     "$src2, $src1", "$src1, $src2",
3294                     (_.VT (OpNode _.RC:$src1,
3295                                   (bitconvert (_.LdFrag addr:$src2)))),
3296                     itins.rm>,
3297               AVX512BIBase, EVEX_4V;
3298 }
3299
3300 multiclass avx512_binop_rmb<bits<8> opc, string OpcodeStr, SDNode OpNode,
3301                             X86VectorVTInfo _, OpndItins itins,
3302                             bit IsCommutable = 0> :
3303            avx512_binop_rm<opc, OpcodeStr, OpNode, _, itins, IsCommutable> {
3304   let mayLoad = 1 in
3305     defm rmb : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
3306                     (ins _.RC:$src1, _.ScalarMemOp:$src2), OpcodeStr,
3307                     "${src2}"##_.BroadcastStr##", $src1",
3308                     "$src1, ${src2}"##_.BroadcastStr,
3309                     (_.VT (OpNode _.RC:$src1,
3310                                   (X86VBroadcast
3311                                       (_.ScalarLdFrag addr:$src2)))),
3312                     itins.rm>,
3313                AVX512BIBase, EVEX_4V, EVEX_B;
3314 }
3315
3316 multiclass avx512_binop_rm_vl<bits<8> opc, string OpcodeStr, SDNode OpNode,
3317                               AVX512VLVectorVTInfo VTInfo, OpndItins itins,
3318                               Predicate prd, bit IsCommutable = 0> {
3319   let Predicates = [prd] in
3320     defm Z : avx512_binop_rm<opc, OpcodeStr, OpNode, VTInfo.info512, itins,
3321                              IsCommutable>, EVEX_V512;
3322
3323   let Predicates = [prd, HasVLX] in {
3324     defm Z256 : avx512_binop_rm<opc, OpcodeStr, OpNode, VTInfo.info256, itins,
3325                              IsCommutable>, EVEX_V256;
3326     defm Z128 : avx512_binop_rm<opc, OpcodeStr, OpNode, VTInfo.info128, itins,
3327                              IsCommutable>, EVEX_V128;
3328   }
3329 }
3330
3331 multiclass avx512_binop_rmb_vl<bits<8> opc, string OpcodeStr, SDNode OpNode,
3332                                AVX512VLVectorVTInfo VTInfo, OpndItins itins,
3333                                Predicate prd, bit IsCommutable = 0> {
3334   let Predicates = [prd] in
3335     defm Z : avx512_binop_rmb<opc, OpcodeStr, OpNode, VTInfo.info512, itins,
3336                              IsCommutable>, EVEX_V512;
3337
3338   let Predicates = [prd, HasVLX] in {
3339     defm Z256 : avx512_binop_rmb<opc, OpcodeStr, OpNode, VTInfo.info256, itins,
3340                              IsCommutable>, EVEX_V256;
3341     defm Z128 : avx512_binop_rmb<opc, OpcodeStr, OpNode, VTInfo.info128, itins,
3342                              IsCommutable>, EVEX_V128;
3343   }
3344 }
3345
3346 multiclass avx512_binop_rm_vl_q<bits<8> opc, string OpcodeStr, SDNode OpNode,
3347                                 OpndItins itins, Predicate prd,
3348                                 bit IsCommutable = 0> {
3349   defm NAME : avx512_binop_rmb_vl<opc, OpcodeStr, OpNode, avx512vl_i64_info,
3350                                itins, prd, IsCommutable>,
3351                                VEX_W, EVEX_CD8<64, CD8VF>;
3352 }
3353
3354 multiclass avx512_binop_rm_vl_d<bits<8> opc, string OpcodeStr, SDNode OpNode,
3355                                 OpndItins itins, Predicate prd,
3356                                 bit IsCommutable = 0> {
3357   defm NAME : avx512_binop_rmb_vl<opc, OpcodeStr, OpNode, avx512vl_i32_info,
3358                                itins, prd, IsCommutable>, EVEX_CD8<32, CD8VF>;
3359 }
3360
3361 multiclass avx512_binop_rm_vl_w<bits<8> opc, string OpcodeStr, SDNode OpNode,
3362                                 OpndItins itins, Predicate prd,
3363                                 bit IsCommutable = 0> {
3364   defm NAME : avx512_binop_rm_vl<opc, OpcodeStr, OpNode, avx512vl_i16_info,
3365                               itins, prd, IsCommutable>, EVEX_CD8<16, CD8VF>;
3366 }
3367
3368 multiclass avx512_binop_rm_vl_b<bits<8> opc, string OpcodeStr, SDNode OpNode,
3369                                 OpndItins itins, Predicate prd,
3370                                 bit IsCommutable = 0> {
3371   defm NAME : avx512_binop_rm_vl<opc, OpcodeStr, OpNode, avx512vl_i8_info,
3372                               itins, prd, IsCommutable>, EVEX_CD8<8, CD8VF>;
3373 }
3374
3375 multiclass avx512_binop_rm_vl_dq<bits<8> opc_d, bits<8> opc_q, string OpcodeStr,
3376                                  SDNode OpNode, OpndItins itins, Predicate prd,
3377                                  bit IsCommutable = 0> {
3378   defm Q : avx512_binop_rm_vl_q<opc_q, OpcodeStr#"q", OpNode, itins, prd,
3379                                    IsCommutable>;
3380
3381   defm D : avx512_binop_rm_vl_d<opc_d, OpcodeStr#"d", OpNode, itins, prd,
3382                                    IsCommutable>;
3383 }
3384
3385 multiclass avx512_binop_rm_vl_bw<bits<8> opc_b, bits<8> opc_w, string OpcodeStr,
3386                                  SDNode OpNode, OpndItins itins, Predicate prd,
3387                                  bit IsCommutable = 0> {
3388   defm W : avx512_binop_rm_vl_w<opc_w, OpcodeStr#"w", OpNode, itins, prd,
3389                                    IsCommutable>;
3390
3391   defm B : avx512_binop_rm_vl_b<opc_b, OpcodeStr#"b", OpNode, itins, prd,
3392                                    IsCommutable>;
3393 }
3394
3395 multiclass avx512_binop_rm_vl_all<bits<8> opc_b, bits<8> opc_w,
3396                                   bits<8> opc_d, bits<8> opc_q,
3397                                   string OpcodeStr, SDNode OpNode,
3398                                   OpndItins itins, bit IsCommutable = 0> {
3399   defm NAME : avx512_binop_rm_vl_dq<opc_d, opc_q, OpcodeStr, OpNode,
3400                                     itins, HasAVX512, IsCommutable>,
3401               avx512_binop_rm_vl_bw<opc_b, opc_w, OpcodeStr, OpNode,
3402                                     itins, HasBWI, IsCommutable>;
3403 }
3404
3405 multiclass avx512_binop_rm2<bits<8> opc, string OpcodeStr, OpndItins itins,
3406                             SDNode OpNode,X86VectorVTInfo _Src,
3407                             X86VectorVTInfo _Dst, bit IsCommutable = 0> {
3408   defm rr : AVX512_maskable<opc, MRMSrcReg, _Dst, (outs _Dst.RC:$dst),
3409                             (ins _Src.RC:$src1, _Src.RC:$src2), OpcodeStr,
3410                             "$src2, $src1","$src1, $src2",
3411                             (_Dst.VT (OpNode
3412                                          (_Src.VT _Src.RC:$src1),
3413                                          (_Src.VT _Src.RC:$src2))),
3414                             itins.rr, IsCommutable>,
3415                             AVX512BIBase, EVEX_4V;
3416   let mayLoad = 1 in {
3417       defm rm : AVX512_maskable<opc, MRMSrcMem, _Dst, (outs _Dst.RC:$dst),
3418                             (ins _Src.RC:$src1, _Src.MemOp:$src2), OpcodeStr,
3419                             "$src2, $src1", "$src1, $src2",
3420                             (_Dst.VT (OpNode (_Src.VT _Src.RC:$src1),
3421                                           (bitconvert (_Src.LdFrag addr:$src2)))),
3422                             itins.rm>,
3423                             AVX512BIBase, EVEX_4V;
3424
3425       defm rmb : AVX512_maskable<opc, MRMSrcMem, _Dst, (outs _Dst.RC:$dst),
3426                         (ins _Src.RC:$src1, _Dst.ScalarMemOp:$src2),
3427                         OpcodeStr,
3428                         "${src2}"##_Dst.BroadcastStr##", $src1",
3429                          "$src1, ${src2}"##_Dst.BroadcastStr,
3430                         (_Dst.VT (OpNode (_Src.VT _Src.RC:$src1), (bitconvert
3431                                      (_Dst.VT (X86VBroadcast
3432                                               (_Dst.ScalarLdFrag addr:$src2)))))),
3433                         itins.rm>,
3434                         AVX512BIBase, EVEX_4V, EVEX_B;
3435   }
3436 }
3437
3438 defm VPADD : avx512_binop_rm_vl_all<0xFC, 0xFD, 0xFE, 0xD4, "vpadd", add,
3439                                     SSE_INTALU_ITINS_P, 1>;
3440 defm VPSUB : avx512_binop_rm_vl_all<0xF8, 0xF9, 0xFA, 0xFB, "vpsub", sub,
3441                                     SSE_INTALU_ITINS_P, 0>;
3442 defm VPADDS : avx512_binop_rm_vl_bw<0xEC, 0xED, "vpadds", X86adds,
3443                                     SSE_INTALU_ITINS_P, HasBWI, 1>;
3444 defm VPSUBS : avx512_binop_rm_vl_bw<0xE8, 0xE9, "vpsubs", X86subs,
3445                                     SSE_INTALU_ITINS_P, HasBWI, 0>;
3446 defm VPADDUS : avx512_binop_rm_vl_bw<0xDC, 0xDD, "vpaddus", X86addus,
3447                                      SSE_INTALU_ITINS_P, HasBWI, 1>;
3448 defm VPSUBUS : avx512_binop_rm_vl_bw<0xD8, 0xD9, "vpsubus", X86subus,
3449                                      SSE_INTALU_ITINS_P, HasBWI, 0>;
3450 defm VPMULLD : avx512_binop_rm_vl_d<0x40, "vpmulld", mul,
3451                                     SSE_INTALU_ITINS_P, HasAVX512, 1>, T8PD;
3452 defm VPMULLW : avx512_binop_rm_vl_w<0xD5, "vpmullw", mul,
3453                                     SSE_INTALU_ITINS_P, HasBWI, 1>;
3454 defm VPMULLQ : avx512_binop_rm_vl_q<0x40, "vpmullq", mul,
3455                                     SSE_INTALU_ITINS_P, HasDQI, 1>, T8PD;
3456 defm VPMULHW : avx512_binop_rm_vl_w<0xE5, "vpmulhw", mulhs, SSE_INTALU_ITINS_P,
3457                                     HasBWI, 1>;
3458 defm VPMULHUW : avx512_binop_rm_vl_w<0xE4, "vpmulhuw", mulhu, SSE_INTMUL_ITINS_P,
3459                                      HasBWI, 1>;
3460 defm VPMULHRSW : avx512_binop_rm_vl_w<0x0B, "vpmulhrsw", X86mulhrs, SSE_INTMUL_ITINS_P,
3461                                       HasBWI, 1>, T8PD;
3462 defm VPAVG : avx512_binop_rm_vl_bw<0xE0, 0xE3, "vpavg", X86avg,
3463                                    SSE_INTALU_ITINS_P, HasBWI, 1>;
3464
3465 multiclass avx512_binop_all<bits<8> opc, string OpcodeStr, OpndItins itins,
3466                             SDNode OpNode, bit IsCommutable = 0> {
3467
3468   defm NAME#Z : avx512_binop_rm2<opc, OpcodeStr, itins, OpNode,
3469                                  v16i32_info, v8i64_info, IsCommutable>,
3470                                 EVEX_V512, EVEX_CD8<64, CD8VF>, VEX_W;
3471   let Predicates = [HasVLX] in {
3472     defm NAME#Z256 : avx512_binop_rm2<opc, OpcodeStr, itins, OpNode,
3473                                       v8i32x_info, v4i64x_info, IsCommutable>,
3474                                      EVEX_V256, EVEX_CD8<64, CD8VF>, VEX_W;
3475     defm NAME#Z128 : avx512_binop_rm2<opc, OpcodeStr, itins, OpNode,
3476                                       v4i32x_info, v2i64x_info, IsCommutable>,
3477                                      EVEX_V128, EVEX_CD8<64, CD8VF>, VEX_W;
3478   }
3479 }
3480
3481 defm VPMULDQ : avx512_binop_all<0x28, "vpmuldq", SSE_INTALU_ITINS_P,
3482                    X86pmuldq, 1>,T8PD;
3483 defm VPMULUDQ : avx512_binop_all<0xF4, "vpmuludq", SSE_INTMUL_ITINS_P,
3484                    X86pmuludq, 1>;
3485
3486 multiclass avx512_packs_rmb<bits<8> opc, string OpcodeStr, SDNode OpNode,
3487                             X86VectorVTInfo _Src, X86VectorVTInfo _Dst> {
3488   let mayLoad = 1 in {
3489       defm rmb : AVX512_maskable<opc, MRMSrcMem, _Dst, (outs _Dst.RC:$dst),
3490                         (ins _Src.RC:$src1, _Src.ScalarMemOp:$src2),
3491                         OpcodeStr,
3492                         "${src2}"##_Src.BroadcastStr##", $src1",
3493                          "$src1, ${src2}"##_Src.BroadcastStr,
3494                         (_Dst.VT (OpNode (_Src.VT _Src.RC:$src1), (bitconvert
3495                                      (_Src.VT (X86VBroadcast
3496                                               (_Src.ScalarLdFrag addr:$src2))))))>,
3497                         EVEX_4V, EVEX_B, EVEX_CD8<_Src.EltSize, CD8VF>;
3498   }
3499 }
3500
3501 multiclass avx512_packs_rm<bits<8> opc, string OpcodeStr,
3502                             SDNode OpNode,X86VectorVTInfo _Src,
3503                             X86VectorVTInfo _Dst> {
3504   defm rr : AVX512_maskable<opc, MRMSrcReg, _Dst, (outs _Dst.RC:$dst),
3505                             (ins _Src.RC:$src1, _Src.RC:$src2), OpcodeStr,
3506                             "$src2, $src1","$src1, $src2",
3507                             (_Dst.VT (OpNode
3508                                          (_Src.VT _Src.RC:$src1),
3509                                          (_Src.VT _Src.RC:$src2)))>,
3510                             EVEX_CD8<_Src.EltSize, CD8VF>, EVEX_4V;
3511   let mayLoad = 1 in {
3512     defm rm : AVX512_maskable<opc, MRMSrcMem, _Dst, (outs _Dst.RC:$dst),
3513                           (ins _Src.RC:$src1, _Src.MemOp:$src2), OpcodeStr,
3514                           "$src2, $src1", "$src1, $src2",
3515                           (_Dst.VT (OpNode (_Src.VT _Src.RC:$src1),
3516                                         (bitconvert (_Src.LdFrag addr:$src2))))>,
3517                            EVEX_4V, EVEX_CD8<_Src.EltSize, CD8VF>;
3518   }
3519 }
3520
3521 multiclass avx512_packs_all_i32_i16<bits<8> opc, string OpcodeStr,
3522                                     SDNode OpNode> {
3523   defm NAME#Z : avx512_packs_rm<opc, OpcodeStr, OpNode, v16i32_info,
3524                                  v32i16_info>,
3525                 avx512_packs_rmb<opc, OpcodeStr, OpNode, v16i32_info,
3526                                  v32i16_info>, EVEX_V512;
3527   let Predicates = [HasVLX] in {
3528     defm NAME#Z256 : avx512_packs_rm<opc, OpcodeStr, OpNode, v8i32x_info,
3529                                      v16i16x_info>,
3530                      avx512_packs_rmb<opc, OpcodeStr, OpNode, v8i32x_info,
3531                                      v16i16x_info>, EVEX_V256;
3532     defm NAME#Z128 : avx512_packs_rm<opc, OpcodeStr, OpNode, v4i32x_info,
3533                                      v8i16x_info>,
3534                      avx512_packs_rmb<opc, OpcodeStr, OpNode, v4i32x_info,
3535                                      v8i16x_info>, EVEX_V128;
3536   }
3537 }
3538 multiclass avx512_packs_all_i16_i8<bits<8> opc, string OpcodeStr,
3539                             SDNode OpNode> {
3540   defm NAME#Z : avx512_packs_rm<opc, OpcodeStr, OpNode, v32i16_info,
3541                                 v64i8_info>, EVEX_V512;
3542   let Predicates = [HasVLX] in {
3543     defm NAME#Z256 : avx512_packs_rm<opc, OpcodeStr, OpNode, v16i16x_info,
3544                                     v32i8x_info>, EVEX_V256;
3545     defm NAME#Z128 : avx512_packs_rm<opc, OpcodeStr, OpNode, v8i16x_info,
3546                                     v16i8x_info>, EVEX_V128;
3547   }
3548 }
3549
3550 multiclass avx512_vpmadd<bits<8> opc, string OpcodeStr,
3551                             SDNode OpNode, AVX512VLVectorVTInfo _Src,
3552                             AVX512VLVectorVTInfo _Dst> {
3553   defm NAME#Z : avx512_packs_rm<opc, OpcodeStr, OpNode, _Src.info512,
3554                                 _Dst.info512>, EVEX_V512;
3555   let Predicates = [HasVLX] in {
3556     defm NAME#Z256 : avx512_packs_rm<opc, OpcodeStr, OpNode, _Src.info256,
3557                                      _Dst.info256>, EVEX_V256;
3558     defm NAME#Z128 : avx512_packs_rm<opc, OpcodeStr, OpNode, _Src.info128,
3559                                      _Dst.info128>, EVEX_V128;
3560   }
3561 }
3562
3563 let Predicates = [HasBWI] in {
3564   defm VPACKSSDW : avx512_packs_all_i32_i16<0x6B, "vpackssdw", X86Packss>, PD;
3565   defm VPACKUSDW : avx512_packs_all_i32_i16<0x2b, "vpackusdw", X86Packus>, T8PD;
3566   defm VPACKSSWB : avx512_packs_all_i16_i8 <0x63, "vpacksswb", X86Packss>, AVX512BIBase, VEX_W;
3567   defm VPACKUSWB : avx512_packs_all_i16_i8 <0x67, "vpackuswb", X86Packus>, AVX512BIBase, VEX_W;
3568
3569   defm VPMADDUBSW : avx512_vpmadd<0x04, "vpmaddubsw", X86vpmaddubsw,
3570                        avx512vl_i8_info, avx512vl_i16_info>, AVX512BIBase, T8PD;
3571   defm VPMADDWD   : avx512_vpmadd<0xF5, "vpmaddwd", X86vpmaddwd,
3572                        avx512vl_i16_info, avx512vl_i32_info>, AVX512BIBase;
3573 }
3574
3575 defm VPMAXSB : avx512_binop_rm_vl_b<0x3C, "vpmaxsb", smax,
3576                                      SSE_INTALU_ITINS_P, HasBWI, 1>, T8PD;
3577 defm VPMAXSW : avx512_binop_rm_vl_w<0xEE, "vpmaxsw", smax,
3578                                      SSE_INTALU_ITINS_P, HasBWI, 1>;
3579 defm VPMAXS : avx512_binop_rm_vl_dq<0x3D, 0x3D, "vpmaxs", smax,
3580                                      SSE_INTALU_ITINS_P, HasAVX512, 1>, T8PD;
3581
3582 defm VPMAXUB : avx512_binop_rm_vl_b<0xDE, "vpmaxub", umax,
3583                                      SSE_INTALU_ITINS_P, HasBWI, 1>;
3584 defm VPMAXUW : avx512_binop_rm_vl_w<0x3E, "vpmaxuw", umax,
3585                                      SSE_INTALU_ITINS_P, HasBWI, 1>, T8PD;
3586 defm VPMAXU : avx512_binop_rm_vl_dq<0x3F, 0x3F, "vpmaxu", umax,
3587                                      SSE_INTALU_ITINS_P, HasAVX512, 1>, T8PD;
3588
3589 defm VPMINSB : avx512_binop_rm_vl_b<0x38, "vpminsb", smin,
3590                                      SSE_INTALU_ITINS_P, HasBWI, 1>, T8PD;
3591 defm VPMINSW : avx512_binop_rm_vl_w<0xEA, "vpminsw", smin,
3592                                      SSE_INTALU_ITINS_P, HasBWI, 1>;
3593 defm VPMINS : avx512_binop_rm_vl_dq<0x39, 0x39, "vpmins", smin,
3594                                      SSE_INTALU_ITINS_P, HasAVX512, 1>, T8PD;
3595
3596 defm VPMINUB : avx512_binop_rm_vl_b<0xDA, "vpminub", umin,
3597                                      SSE_INTALU_ITINS_P, HasBWI, 1>;
3598 defm VPMINUW : avx512_binop_rm_vl_w<0x3A, "vpminuw", umin,
3599                                      SSE_INTALU_ITINS_P, HasBWI, 1>, T8PD;
3600 defm VPMINU : avx512_binop_rm_vl_dq<0x3B, 0x3B, "vpminu", umin,
3601                                      SSE_INTALU_ITINS_P, HasAVX512, 1>, T8PD;
3602 //===----------------------------------------------------------------------===//
3603 // AVX-512  Logical Instructions
3604 //===----------------------------------------------------------------------===//
3605
3606 defm VPAND : avx512_binop_rm_vl_dq<0xDB, 0xDB, "vpand", and,
3607                                   SSE_INTALU_ITINS_P, HasAVX512, 1>;
3608 defm VPOR : avx512_binop_rm_vl_dq<0xEB, 0xEB, "vpor", or,
3609                                   SSE_INTALU_ITINS_P, HasAVX512, 1>;
3610 defm VPXOR : avx512_binop_rm_vl_dq<0xEF, 0xEF, "vpxor", xor,
3611                                   SSE_INTALU_ITINS_P, HasAVX512, 1>;
3612 defm VPANDN : avx512_binop_rm_vl_dq<0xDF, 0xDF, "vpandn", X86andnp,
3613                                   SSE_INTALU_ITINS_P, HasAVX512, 0>;
3614
3615 //===----------------------------------------------------------------------===//
3616 // AVX-512  FP arithmetic
3617 //===----------------------------------------------------------------------===//
3618 multiclass avx512_fp_scalar<bits<8> opc, string OpcodeStr,X86VectorVTInfo _,
3619                          SDNode OpNode, SDNode VecNode, OpndItins itins,
3620                          bit IsCommutable> {
3621
3622   defm rr_Int : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
3623                            (ins _.RC:$src1, _.RC:$src2), OpcodeStr,
3624                            "$src2, $src1", "$src1, $src2",
3625                            (VecNode (_.VT _.RC:$src1), (_.VT _.RC:$src2),
3626                            (i32 FROUND_CURRENT)),
3627                            itins.rr, IsCommutable>;
3628
3629   defm rm_Int : AVX512_maskable_scalar<opc, MRMSrcMem, _, (outs _.RC:$dst),
3630                          (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr,
3631                          "$src2, $src1", "$src1, $src2",
3632                          (VecNode (_.VT _.RC:$src1),
3633                           (_.VT (scalar_to_vector (_.ScalarLdFrag addr:$src2))),
3634                            (i32 FROUND_CURRENT)),
3635                          itins.rm, IsCommutable>;
3636   let isCodeGenOnly = 1, isCommutable = IsCommutable,
3637       Predicates = [HasAVX512] in {
3638   def rr : I< opc, MRMSrcReg, (outs _.FRC:$dst),
3639                          (ins _.FRC:$src1, _.FRC:$src2),
3640                           OpcodeStr#"\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3641                           [(set _.FRC:$dst, (OpNode _.FRC:$src1, _.FRC:$src2))],
3642                           itins.rr>;
3643   def rm : I< opc, MRMSrcMem, (outs _.FRC:$dst),
3644                          (ins _.FRC:$src1, _.ScalarMemOp:$src2),
3645                          OpcodeStr#"\t{$src2, $src1, $dst|$dst, $src1, $src2}",
3646                          [(set _.FRC:$dst, (OpNode _.FRC:$src1,
3647                          (_.ScalarLdFrag addr:$src2)))], itins.rr>;
3648   }
3649 }
3650
3651 multiclass avx512_fp_scalar_round<bits<8> opc, string OpcodeStr,X86VectorVTInfo _,
3652                          SDNode VecNode, OpndItins itins, bit IsCommutable = 0> {
3653
3654   defm rrb : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
3655                           (ins _.RC:$src1, _.RC:$src2, AVX512RC:$rc), OpcodeStr,
3656                           "$rc, $src2, $src1", "$src1, $src2, $rc",
3657                           (VecNode (_.VT _.RC:$src1), (_.VT _.RC:$src2),
3658                           (i32 imm:$rc)), itins.rr, IsCommutable>,
3659                           EVEX_B, EVEX_RC;
3660 }
3661 multiclass avx512_fp_scalar_sae<bits<8> opc, string OpcodeStr,X86VectorVTInfo _,
3662                          SDNode VecNode, OpndItins itins, bit IsCommutable> {
3663
3664   defm rrb : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
3665                             (ins _.RC:$src1, _.RC:$src2), OpcodeStr,
3666                             "{sae}, $src2, $src1", "$src1, $src2, {sae}",
3667                             (VecNode (_.VT _.RC:$src1), (_.VT _.RC:$src2),
3668                             (i32 FROUND_NO_EXC))>, EVEX_B;
3669 }
3670
3671 multiclass avx512_binop_s_round<bits<8> opc, string OpcodeStr, SDNode OpNode,
3672                                   SDNode VecNode,
3673                                   SizeItins itins, bit IsCommutable> {
3674   defm SSZ : avx512_fp_scalar<opc, OpcodeStr#"ss", f32x_info, OpNode, VecNode,
3675                               itins.s, IsCommutable>,
3676              avx512_fp_scalar_round<opc, OpcodeStr#"ss", f32x_info, VecNode,
3677                               itins.s, IsCommutable>,
3678                               XS, EVEX_4V, VEX_LIG,  EVEX_CD8<32, CD8VT1>;
3679   defm SDZ : avx512_fp_scalar<opc, OpcodeStr#"sd", f64x_info, OpNode, VecNode,
3680                               itins.d,                  IsCommutable>,
3681              avx512_fp_scalar_round<opc, OpcodeStr#"sd", f64x_info, VecNode,
3682                               itins.d, IsCommutable>,
3683                               XD, VEX_W, EVEX_4V, VEX_LIG, EVEX_CD8<64, CD8VT1>;
3684 }
3685
3686 multiclass avx512_binop_s_sae<bits<8> opc, string OpcodeStr, SDNode OpNode,
3687                                   SDNode VecNode,
3688                                   SizeItins itins, bit IsCommutable> {
3689   defm SSZ : avx512_fp_scalar<opc, OpcodeStr#"ss", f32x_info, OpNode, VecNode,
3690                               itins.s, IsCommutable>,
3691              avx512_fp_scalar_sae<opc, OpcodeStr#"ss", f32x_info, VecNode,
3692                               itins.s, IsCommutable>,
3693                               XS, EVEX_4V, VEX_LIG,  EVEX_CD8<32, CD8VT1>;
3694   defm SDZ : avx512_fp_scalar<opc, OpcodeStr#"sd", f64x_info, OpNode, VecNode,
3695                               itins.d,                  IsCommutable>,
3696              avx512_fp_scalar_sae<opc, OpcodeStr#"sd", f64x_info, VecNode,
3697                               itins.d, IsCommutable>,
3698                               XD, VEX_W, EVEX_4V, VEX_LIG, EVEX_CD8<64, CD8VT1>;
3699 }
3700 defm VADD : avx512_binop_s_round<0x58, "vadd", fadd, X86faddRnd, SSE_ALU_ITINS_S, 1>;
3701 defm VMUL : avx512_binop_s_round<0x59, "vmul", fmul, X86fmulRnd, SSE_ALU_ITINS_S, 1>;
3702 defm VSUB : avx512_binop_s_round<0x5C, "vsub", fsub, X86fsubRnd, SSE_ALU_ITINS_S, 0>;
3703 defm VDIV : avx512_binop_s_round<0x5E, "vdiv", fdiv, X86fdivRnd, SSE_ALU_ITINS_S, 0>;
3704 defm VMIN : avx512_binop_s_sae  <0x5D, "vmin", X86fmin, X86fminRnd, SSE_ALU_ITINS_S, 1>;
3705 defm VMAX : avx512_binop_s_sae  <0x5F, "vmax", X86fmax, X86fmaxRnd, SSE_ALU_ITINS_S, 1>;
3706
3707 multiclass avx512_fp_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
3708                             X86VectorVTInfo _, bit IsCommutable> {
3709   defm rr: AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
3710                   (ins _.RC:$src1, _.RC:$src2), OpcodeStr##_.Suffix,
3711                   "$src2, $src1", "$src1, $src2",
3712                   (_.VT (OpNode _.RC:$src1, _.RC:$src2))>, EVEX_4V;
3713   let mayLoad = 1 in {
3714     defm rm: AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
3715                     (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr##_.Suffix,
3716                     "$src2, $src1", "$src1, $src2",
3717                     (OpNode _.RC:$src1, (_.LdFrag addr:$src2))>, EVEX_4V;
3718     defm rmb: AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
3719                      (ins _.RC:$src1, _.ScalarMemOp:$src2), OpcodeStr##_.Suffix,
3720                      "${src2}"##_.BroadcastStr##", $src1",
3721                      "$src1, ${src2}"##_.BroadcastStr,
3722                      (OpNode  _.RC:$src1, (_.VT (X86VBroadcast
3723                                                 (_.ScalarLdFrag addr:$src2))))>,
3724                      EVEX_4V, EVEX_B;
3725   }//let mayLoad = 1
3726 }
3727
3728 multiclass avx512_fp_round_packed<bits<8> opc, string OpcodeStr, SDNode OpNodeRnd,
3729                             X86VectorVTInfo _> {
3730   defm rb: AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
3731                   (ins _.RC:$src1, _.RC:$src2, AVX512RC:$rc), OpcodeStr##_.Suffix,
3732                   "$rc, $src2, $src1", "$src1, $src2, $rc",
3733                   (_.VT (OpNodeRnd _.RC:$src1, _.RC:$src2, (i32 imm:$rc)))>,
3734                   EVEX_4V, EVEX_B, EVEX_RC;
3735 }
3736
3737
3738 multiclass avx512_fp_sae_packed<bits<8> opc, string OpcodeStr, SDNode OpNodeRnd,
3739                             X86VectorVTInfo _> {
3740   defm rb: AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
3741                   (ins _.RC:$src1, _.RC:$src2), OpcodeStr##_.Suffix,
3742                   "{sae}, $src2, $src1", "$src1, $src2, {sae}",
3743                   (_.VT (OpNodeRnd _.RC:$src1, _.RC:$src2, (i32 FROUND_NO_EXC)))>,
3744                   EVEX_4V, EVEX_B;
3745 }
3746
3747 multiclass avx512_fp_binop_p<bits<8> opc, string OpcodeStr, SDNode OpNode,
3748                              bit IsCommutable = 0> {
3749   defm PSZ : avx512_fp_packed<opc, OpcodeStr, OpNode, v16f32_info,
3750                               IsCommutable>, EVEX_V512, PS,
3751                               EVEX_CD8<32, CD8VF>;
3752   defm PDZ : avx512_fp_packed<opc, OpcodeStr, OpNode, v8f64_info,
3753                               IsCommutable>, EVEX_V512, PD, VEX_W,
3754                               EVEX_CD8<64, CD8VF>;
3755
3756     // Define only if AVX512VL feature is present.
3757   let Predicates = [HasVLX] in {
3758     defm PSZ128 : avx512_fp_packed<opc, OpcodeStr, OpNode, v4f32x_info,
3759                                    IsCommutable>, EVEX_V128, PS,
3760                                    EVEX_CD8<32, CD8VF>;
3761     defm PSZ256 : avx512_fp_packed<opc, OpcodeStr, OpNode, v8f32x_info,
3762                                    IsCommutable>, EVEX_V256, PS,
3763                                    EVEX_CD8<32, CD8VF>;
3764     defm PDZ128 : avx512_fp_packed<opc, OpcodeStr, OpNode, v2f64x_info,
3765                                    IsCommutable>, EVEX_V128, PD, VEX_W,
3766                                    EVEX_CD8<64, CD8VF>;
3767     defm PDZ256 : avx512_fp_packed<opc, OpcodeStr, OpNode, v4f64x_info,
3768                                    IsCommutable>, EVEX_V256, PD, VEX_W,
3769                                    EVEX_CD8<64, CD8VF>;
3770   }
3771 }
3772
3773 multiclass avx512_fp_binop_p_round<bits<8> opc, string OpcodeStr, SDNode OpNodeRnd> {
3774   defm PSZ : avx512_fp_round_packed<opc, OpcodeStr, OpNodeRnd, v16f32_info>,
3775                               EVEX_V512, PS, EVEX_CD8<32, CD8VF>;
3776   defm PDZ : avx512_fp_round_packed<opc, OpcodeStr, OpNodeRnd, v8f64_info>,
3777                               EVEX_V512, PD, VEX_W,EVEX_CD8<64, CD8VF>;
3778 }
3779
3780 multiclass avx512_fp_binop_p_sae<bits<8> opc, string OpcodeStr, SDNode OpNodeRnd> {
3781   defm PSZ : avx512_fp_sae_packed<opc, OpcodeStr, OpNodeRnd, v16f32_info>,
3782                               EVEX_V512, PS, EVEX_CD8<32, CD8VF>;
3783   defm PDZ : avx512_fp_sae_packed<opc, OpcodeStr, OpNodeRnd, v8f64_info>,
3784                               EVEX_V512, PD, VEX_W,EVEX_CD8<64, CD8VF>;
3785 }
3786
3787 defm VADD : avx512_fp_binop_p<0x58, "vadd", fadd, 1>,
3788             avx512_fp_binop_p_round<0x58, "vadd", X86faddRnd>;
3789 defm VMUL : avx512_fp_binop_p<0x59, "vmul", fmul, 1>,
3790             avx512_fp_binop_p_round<0x59, "vmul", X86fmulRnd>;
3791 defm VSUB : avx512_fp_binop_p<0x5C, "vsub", fsub>,
3792             avx512_fp_binop_p_round<0x5C, "vsub", X86fsubRnd>;
3793 defm VDIV : avx512_fp_binop_p<0x5E, "vdiv", fdiv>,
3794             avx512_fp_binop_p_round<0x5E, "vdiv", X86fdivRnd>;
3795 defm VMIN : avx512_fp_binop_p<0x5D, "vmin", X86fmin, 1>,
3796             avx512_fp_binop_p_sae<0x5D, "vmin", X86fminRnd>;
3797 defm VMAX : avx512_fp_binop_p<0x5F, "vmax", X86fmax, 1>,
3798             avx512_fp_binop_p_sae<0x5F, "vmax", X86fmaxRnd>;
3799 let Predicates = [HasDQI] in {
3800   defm VAND  : avx512_fp_binop_p<0x54, "vand", X86fand, 1>;
3801   defm VANDN : avx512_fp_binop_p<0x55, "vandn", X86fandn, 0>;
3802   defm VOR   : avx512_fp_binop_p<0x56, "vor", X86for, 1>;
3803   defm VXOR  : avx512_fp_binop_p<0x57, "vxor", X86fxor, 1>;
3804 }
3805
3806 multiclass avx512_fp_scalef_p<bits<8> opc, string OpcodeStr, SDNode OpNode,
3807                             X86VectorVTInfo _> {
3808   defm rr: AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
3809                   (ins _.RC:$src1, _.RC:$src2), OpcodeStr##_.Suffix,
3810                   "$src2, $src1", "$src1, $src2",
3811                   (_.VT (OpNode _.RC:$src1, _.RC:$src2, (i32 FROUND_CURRENT)))>, EVEX_4V;
3812   let mayLoad = 1 in {
3813     defm rm: AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
3814                     (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr##_.Suffix,
3815                     "$src2, $src1", "$src1, $src2",
3816                     (OpNode _.RC:$src1, (_.LdFrag addr:$src2), (i32 FROUND_CURRENT))>, EVEX_4V;
3817     defm rmb: AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
3818                      (ins _.RC:$src1, _.ScalarMemOp:$src2), OpcodeStr##_.Suffix,
3819                      "${src2}"##_.BroadcastStr##", $src1",
3820                      "$src1, ${src2}"##_.BroadcastStr,
3821                      (OpNode  _.RC:$src1, (_.VT (X86VBroadcast
3822                                                 (_.ScalarLdFrag addr:$src2))), (i32 FROUND_CURRENT))>,
3823                      EVEX_4V, EVEX_B;
3824   }//let mayLoad = 1
3825 }
3826
3827 multiclass avx512_fp_scalef_scalar<bits<8> opc, string OpcodeStr, SDNode OpNode,
3828                             X86VectorVTInfo _> {
3829   defm rr: AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
3830                   (ins _.RC:$src1, _.RC:$src2), OpcodeStr##_.Suffix,
3831                   "$src2, $src1", "$src1, $src2",
3832                   (_.VT (OpNode _.RC:$src1, _.RC:$src2, (i32 FROUND_CURRENT)))>;
3833   let mayLoad = 1 in {
3834     defm rm: AVX512_maskable_scalar<opc, MRMSrcMem, _, (outs _.RC:$dst),
3835                     (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr##_.Suffix,
3836                     "$src2, $src1", "$src1, $src2",
3837                     (OpNode _.RC:$src1, (_.LdFrag addr:$src2), (i32 FROUND_CURRENT))>;
3838   }//let mayLoad = 1
3839 }
3840
3841 multiclass avx512_fp_scalef_all<bits<8> opc, bits<8> opcScaler, string OpcodeStr, SDNode OpNode> {
3842   defm PSZ : avx512_fp_scalef_p<opc, OpcodeStr, OpNode, v16f32_info>,
3843              avx512_fp_round_packed<opc, OpcodeStr, OpNode, v16f32_info>,
3844                               EVEX_V512, EVEX_CD8<32, CD8VF>;
3845   defm PDZ : avx512_fp_scalef_p<opc, OpcodeStr, OpNode, v8f64_info>,
3846              avx512_fp_round_packed<opc, OpcodeStr, OpNode, v8f64_info>,
3847                               EVEX_V512, VEX_W, EVEX_CD8<64, CD8VF>;
3848   defm SSZ128 : avx512_fp_scalef_scalar<opcScaler, OpcodeStr, OpNode, f32x_info>,
3849                 avx512_fp_scalar_round<opcScaler, OpcodeStr##"ss", f32x_info, OpNode, SSE_ALU_ITINS_S.s>,
3850                               EVEX_4V,EVEX_CD8<32, CD8VT1>;
3851   defm SDZ128 : avx512_fp_scalef_scalar<opcScaler, OpcodeStr, OpNode, f64x_info>,
3852                 avx512_fp_scalar_round<opcScaler, OpcodeStr##"sd", f64x_info, OpNode, SSE_ALU_ITINS_S.d>,
3853                               EVEX_4V, EVEX_CD8<64, CD8VT1>, VEX_W;
3854
3855   // Define only if AVX512VL feature is present.
3856   let Predicates = [HasVLX] in {
3857     defm PSZ128 : avx512_fp_scalef_p<opc, OpcodeStr, OpNode, v4f32x_info>,
3858                                    EVEX_V128, EVEX_CD8<32, CD8VF>;
3859     defm PSZ256 : avx512_fp_scalef_p<opc, OpcodeStr, OpNode, v8f32x_info>,
3860                                    EVEX_V256, EVEX_CD8<32, CD8VF>;
3861     defm PDZ128 : avx512_fp_scalef_p<opc, OpcodeStr, OpNode, v2f64x_info>,
3862                                    EVEX_V128, VEX_W, EVEX_CD8<64, CD8VF>;
3863     defm PDZ256 : avx512_fp_scalef_p<opc, OpcodeStr, OpNode, v4f64x_info>,
3864                                    EVEX_V256, VEX_W, EVEX_CD8<64, CD8VF>;
3865   }
3866 }
3867 defm VSCALEF : avx512_fp_scalef_all<0x2C, 0x2D, "vscalef", X86scalef>, T8PD;
3868
3869 //===----------------------------------------------------------------------===//
3870 // AVX-512  VPTESTM instructions
3871 //===----------------------------------------------------------------------===//
3872
3873 multiclass avx512_vptest<bits<8> opc, string OpcodeStr, SDNode OpNode,
3874                             X86VectorVTInfo _> {
3875   defm rr : AVX512_maskable_cmp<opc, MRMSrcReg, _, (outs _.KRC:$dst),
3876                    (ins _.RC:$src1, _.RC:$src2), OpcodeStr,
3877                       "$src2, $src1", "$src1, $src2",
3878                    (OpNode (_.VT _.RC:$src1), (_.VT _.RC:$src2))>,
3879                     EVEX_4V;
3880   let mayLoad = 1 in
3881   defm rm : AVX512_maskable_cmp<opc, MRMSrcMem, _, (outs _.KRC:$dst),
3882                    (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr,
3883                        "$src2, $src1", "$src1, $src2",
3884                    (OpNode (_.VT _.RC:$src1),
3885                     (_.VT (bitconvert (_.LdFrag addr:$src2))))>,
3886                     EVEX_4V,
3887                    EVEX_CD8<_.EltSize, CD8VF>;
3888 }
3889
3890 multiclass avx512_vptest_mb<bits<8> opc, string OpcodeStr, SDNode OpNode,
3891                             X86VectorVTInfo _> {
3892   let mayLoad = 1 in
3893   defm rmb : AVX512_maskable_cmp<opc, MRMSrcMem, _, (outs _.KRC:$dst),
3894                     (ins _.RC:$src1, _.ScalarMemOp:$src2), OpcodeStr,
3895                     "${src2}"##_.BroadcastStr##", $src1",
3896                     "$src1, ${src2}"##_.BroadcastStr,
3897                     (OpNode (_.VT _.RC:$src1), (_.VT (X86VBroadcast
3898                                                 (_.ScalarLdFrag addr:$src2))))>,
3899                     EVEX_B, EVEX_4V, EVEX_CD8<_.EltSize, CD8VF>;
3900 }
3901 multiclass avx512_vptest_dq_sizes<bits<8> opc, string OpcodeStr, SDNode OpNode,
3902                                   AVX512VLVectorVTInfo _> {
3903   let Predicates  = [HasAVX512] in
3904   defm Z : avx512_vptest<opc, OpcodeStr, OpNode, _.info512>,
3905            avx512_vptest_mb<opc, OpcodeStr, OpNode, _.info512>, EVEX_V512;
3906
3907   let Predicates = [HasAVX512, HasVLX] in {
3908   defm Z256 : avx512_vptest<opc, OpcodeStr, OpNode, _.info256>,
3909               avx512_vptest_mb<opc, OpcodeStr, OpNode, _.info256>, EVEX_V256;
3910   defm Z128 : avx512_vptest<opc, OpcodeStr, OpNode, _.info128>,
3911               avx512_vptest_mb<opc, OpcodeStr, OpNode, _.info128>, EVEX_V128;
3912   }
3913 }
3914
3915 multiclass avx512_vptest_dq<bits<8> opc, string OpcodeStr, SDNode OpNode> {
3916   defm D : avx512_vptest_dq_sizes<opc, OpcodeStr#"d", OpNode,
3917                                  avx512vl_i32_info>;
3918   defm Q : avx512_vptest_dq_sizes<opc, OpcodeStr#"q", OpNode,
3919                                  avx512vl_i64_info>, VEX_W;
3920 }
3921
3922 multiclass avx512_vptest_wb<bits<8> opc, string OpcodeStr,
3923                                  SDNode OpNode> {
3924   let Predicates = [HasBWI] in {
3925   defm WZ:    avx512_vptest<opc, OpcodeStr#"w", OpNode, v32i16_info>,
3926               EVEX_V512, VEX_W;
3927   defm BZ:    avx512_vptest<opc, OpcodeStr#"b", OpNode, v64i8_info>,
3928               EVEX_V512;
3929   }
3930   let Predicates = [HasVLX, HasBWI] in {
3931
3932   defm WZ256: avx512_vptest<opc, OpcodeStr#"w", OpNode, v16i16x_info>,
3933               EVEX_V256, VEX_W;
3934   defm WZ128: avx512_vptest<opc, OpcodeStr#"w", OpNode, v8i16x_info>,
3935               EVEX_V128, VEX_W;
3936   defm BZ256: avx512_vptest<opc, OpcodeStr#"b", OpNode, v32i8x_info>,
3937               EVEX_V256;
3938   defm BZ128: avx512_vptest<opc, OpcodeStr#"b", OpNode, v16i8x_info>,
3939               EVEX_V128;
3940   }
3941 }
3942
3943 multiclass avx512_vptest_all_forms<bits<8> opc_wb, bits<8> opc_dq, string OpcodeStr,
3944                                    SDNode OpNode> :
3945   avx512_vptest_wb <opc_wb, OpcodeStr, OpNode>,
3946   avx512_vptest_dq<opc_dq, OpcodeStr, OpNode>;
3947
3948 defm VPTESTM   : avx512_vptest_all_forms<0x26, 0x27, "vptestm", X86testm>, T8PD;
3949 defm VPTESTNM  : avx512_vptest_all_forms<0x26, 0x27, "vptestnm", X86testnm>, T8XS;
3950
3951 def : Pat <(i16 (int_x86_avx512_mask_ptestm_d_512 (v16i32 VR512:$src1),
3952                  (v16i32 VR512:$src2), (i16 -1))),
3953                  (COPY_TO_REGCLASS (VPTESTMDZrr VR512:$src1, VR512:$src2), GR16)>;
3954
3955 def : Pat <(i8 (int_x86_avx512_mask_ptestm_q_512 (v8i64 VR512:$src1),
3956                  (v8i64 VR512:$src2), (i8 -1))),
3957                  (COPY_TO_REGCLASS (VPTESTMQZrr VR512:$src1, VR512:$src2), GR8)>;
3958
3959 //===----------------------------------------------------------------------===//
3960 // AVX-512  Shift instructions
3961 //===----------------------------------------------------------------------===//
3962 multiclass avx512_shift_rmi<bits<8> opc, Format ImmFormR, Format ImmFormM,
3963                          string OpcodeStr, SDNode OpNode, X86VectorVTInfo _> {
3964   defm ri : AVX512_maskable<opc, ImmFormR, _, (outs _.RC:$dst),
3965                    (ins _.RC:$src1, u8imm:$src2), OpcodeStr,
3966                       "$src2, $src1", "$src1, $src2",
3967                    (_.VT (OpNode _.RC:$src1, (i8 imm:$src2))),
3968                    SSE_INTSHIFT_ITINS_P.rr>;
3969   let mayLoad = 1 in
3970   defm mi : AVX512_maskable<opc, ImmFormM, _, (outs _.RC:$dst),
3971                    (ins _.MemOp:$src1, u8imm:$src2), OpcodeStr,
3972                        "$src2, $src1", "$src1, $src2",
3973                    (_.VT (OpNode (_.VT (bitconvert (_.LdFrag addr:$src1))),
3974                           (i8 imm:$src2))),
3975                    SSE_INTSHIFT_ITINS_P.rm>;
3976 }
3977
3978 multiclass avx512_shift_rmbi<bits<8> opc, Format ImmFormM,
3979                          string OpcodeStr, SDNode OpNode, X86VectorVTInfo _> {
3980   let mayLoad = 1 in
3981   defm mbi : AVX512_maskable<opc, ImmFormM, _, (outs _.RC:$dst),
3982                    (ins _.ScalarMemOp:$src1, u8imm:$src2), OpcodeStr,
3983       "$src2, ${src1}"##_.BroadcastStr, "${src1}"##_.BroadcastStr##", $src2",
3984      (_.VT (OpNode (X86VBroadcast (_.ScalarLdFrag addr:$src1)), (i8 imm:$src2))),
3985      SSE_INTSHIFT_ITINS_P.rm>, EVEX_B;
3986 }
3987
3988 multiclass avx512_shift_rrm<bits<8> opc, string OpcodeStr, SDNode OpNode,
3989                          ValueType SrcVT, PatFrag bc_frag, X86VectorVTInfo _> {
3990    // src2 is always 128-bit
3991   defm rr : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
3992                    (ins _.RC:$src1, VR128X:$src2), OpcodeStr,
3993                       "$src2, $src1", "$src1, $src2",
3994                    (_.VT (OpNode _.RC:$src1, (SrcVT VR128X:$src2))),
3995                    SSE_INTSHIFT_ITINS_P.rr>, AVX512BIBase, EVEX_4V;
3996   defm rm : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
3997                    (ins _.RC:$src1, i128mem:$src2), OpcodeStr,
3998                        "$src2, $src1", "$src1, $src2",
3999                    (_.VT (OpNode _.RC:$src1, (bc_frag (loadv2i64 addr:$src2)))),
4000                    SSE_INTSHIFT_ITINS_P.rm>, AVX512BIBase,
4001                    EVEX_4V;
4002 }
4003
4004 multiclass avx512_shift_sizes<bits<8> opc, string OpcodeStr, SDNode OpNode,
4005                                   ValueType SrcVT, PatFrag bc_frag,
4006                                   AVX512VLVectorVTInfo VTInfo, Predicate prd> {
4007   let Predicates = [prd] in
4008   defm Z    : avx512_shift_rrm<opc, OpcodeStr, OpNode, SrcVT, bc_frag,
4009                             VTInfo.info512>, EVEX_V512,
4010                             EVEX_CD8<VTInfo.info512.EltSize, CD8VQ> ;
4011   let Predicates = [prd, HasVLX] in {
4012   defm Z256 : avx512_shift_rrm<opc, OpcodeStr, OpNode, SrcVT, bc_frag,
4013                             VTInfo.info256>, EVEX_V256,
4014                             EVEX_CD8<VTInfo.info256.EltSize, CD8VH>;
4015   defm Z128 : avx512_shift_rrm<opc, OpcodeStr, OpNode, SrcVT, bc_frag,
4016                             VTInfo.info128>, EVEX_V128,
4017                             EVEX_CD8<VTInfo.info128.EltSize, CD8VF>;
4018   }
4019 }
4020
4021 multiclass avx512_shift_types<bits<8> opcd, bits<8> opcq, bits<8> opcw,
4022                               string OpcodeStr, SDNode OpNode> {
4023   defm D : avx512_shift_sizes<opcd, OpcodeStr#"d", OpNode, v4i32, bc_v4i32,
4024                                  avx512vl_i32_info, HasAVX512>;
4025   defm Q : avx512_shift_sizes<opcq, OpcodeStr#"q", OpNode, v2i64, bc_v2i64,
4026                                  avx512vl_i64_info, HasAVX512>, VEX_W;
4027   defm W : avx512_shift_sizes<opcw, OpcodeStr#"w", OpNode, v8i16, bc_v8i16,
4028                                  avx512vl_i16_info, HasBWI>;
4029 }
4030
4031 multiclass avx512_shift_rmi_sizes<bits<8> opc, Format ImmFormR, Format ImmFormM,
4032                                  string OpcodeStr, SDNode OpNode,
4033                                  AVX512VLVectorVTInfo VTInfo> {
4034   let Predicates = [HasAVX512] in
4035   defm Z:    avx512_shift_rmi<opc, ImmFormR, ImmFormM, OpcodeStr, OpNode,
4036                               VTInfo.info512>,
4037              avx512_shift_rmbi<opc, ImmFormM, OpcodeStr, OpNode,
4038                               VTInfo.info512>, EVEX_V512;
4039   let Predicates = [HasAVX512, HasVLX] in {
4040   defm Z256: avx512_shift_rmi<opc, ImmFormR, ImmFormM, OpcodeStr, OpNode,
4041                               VTInfo.info256>,
4042              avx512_shift_rmbi<opc, ImmFormM, OpcodeStr, OpNode,
4043                               VTInfo.info256>, EVEX_V256;
4044   defm Z128: avx512_shift_rmi<opc, ImmFormR, ImmFormM, OpcodeStr, OpNode,
4045                               VTInfo.info128>,
4046              avx512_shift_rmbi<opc, ImmFormM, OpcodeStr, OpNode,
4047                               VTInfo.info128>, EVEX_V128;
4048   }
4049 }
4050
4051 multiclass avx512_shift_rmi_w<bits<8> opcw,
4052                                  Format ImmFormR, Format ImmFormM,
4053                                  string OpcodeStr, SDNode OpNode> {
4054   let Predicates = [HasBWI] in
4055   defm WZ:    avx512_shift_rmi<opcw, ImmFormR, ImmFormM, OpcodeStr, OpNode,
4056                                v32i16_info>, EVEX_V512;
4057   let Predicates = [HasVLX, HasBWI] in {
4058   defm WZ256: avx512_shift_rmi<opcw, ImmFormR, ImmFormM, OpcodeStr, OpNode,
4059                                v16i16x_info>, EVEX_V256;
4060   defm WZ128: avx512_shift_rmi<opcw, ImmFormR, ImmFormM, OpcodeStr, OpNode,
4061                                v8i16x_info>, EVEX_V128;
4062   }
4063 }
4064
4065 multiclass avx512_shift_rmi_dq<bits<8> opcd, bits<8> opcq,
4066                                  Format ImmFormR, Format ImmFormM,
4067                                  string OpcodeStr, SDNode OpNode> {
4068   defm D: avx512_shift_rmi_sizes<opcd, ImmFormR, ImmFormM, OpcodeStr#"d", OpNode,
4069                                  avx512vl_i32_info>, EVEX_CD8<32, CD8VF>;
4070   defm Q: avx512_shift_rmi_sizes<opcq, ImmFormR, ImmFormM, OpcodeStr#"q", OpNode,
4071                                  avx512vl_i64_info>, EVEX_CD8<64, CD8VF>, VEX_W;
4072 }
4073
4074 defm VPSRL : avx512_shift_rmi_dq<0x72, 0x73, MRM2r, MRM2m, "vpsrl", X86vsrli>,
4075              avx512_shift_rmi_w<0x71, MRM2r, MRM2m, "vpsrlw", X86vsrli>, AVX512BIi8Base, EVEX_4V;
4076
4077 defm VPSLL : avx512_shift_rmi_dq<0x72, 0x73, MRM6r, MRM6m, "vpsll", X86vshli>,
4078              avx512_shift_rmi_w<0x71, MRM6r, MRM6m, "vpsllw", X86vshli>, AVX512BIi8Base, EVEX_4V;
4079
4080 defm VPSRA : avx512_shift_rmi_dq<0x72, 0x72, MRM4r, MRM4m, "vpsra", X86vsrai>,
4081              avx512_shift_rmi_w<0x71, MRM4r, MRM4m, "vpsraw", X86vsrai>, AVX512BIi8Base, EVEX_4V;
4082
4083 defm VPROR : avx512_shift_rmi_dq<0x72, 0x72, MRM0r, MRM0m, "vpror", rotr>, AVX512BIi8Base, EVEX_4V;
4084 defm VPROL : avx512_shift_rmi_dq<0x72, 0x72, MRM1r, MRM1m, "vprol", rotl>, AVX512BIi8Base, EVEX_4V;
4085
4086 defm VPSLL : avx512_shift_types<0xF2, 0xF3, 0xF1, "vpsll", X86vshl>;
4087 defm VPSRA : avx512_shift_types<0xE2, 0xE2, 0xE1, "vpsra", X86vsra>;
4088 defm VPSRL : avx512_shift_types<0xD2, 0xD3, 0xD1, "vpsrl", X86vsrl>;
4089
4090 //===-------------------------------------------------------------------===//
4091 // Variable Bit Shifts
4092 //===-------------------------------------------------------------------===//
4093 multiclass avx512_var_shift<bits<8> opc, string OpcodeStr, SDNode OpNode,
4094                             X86VectorVTInfo _> {
4095   defm rr : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
4096                    (ins _.RC:$src1, _.RC:$src2), OpcodeStr,
4097                       "$src2, $src1", "$src1, $src2",
4098                    (_.VT (OpNode _.RC:$src1, (_.VT _.RC:$src2))),
4099                    SSE_INTSHIFT_ITINS_P.rr>, AVX5128IBase, EVEX_4V;
4100   let mayLoad = 1 in
4101   defm rm : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
4102                    (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr,
4103                        "$src2, $src1", "$src1, $src2",
4104                    (_.VT (OpNode _.RC:$src1,
4105                    (_.VT (bitconvert (_.LdFrag addr:$src2))))),
4106                    SSE_INTSHIFT_ITINS_P.rm>, AVX5128IBase, EVEX_4V,
4107                    EVEX_CD8<_.EltSize, CD8VF>;
4108 }
4109
4110 multiclass avx512_var_shift_mb<bits<8> opc, string OpcodeStr, SDNode OpNode,
4111                             X86VectorVTInfo _> {
4112   let mayLoad = 1 in
4113   defm rmb : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
4114                     (ins _.RC:$src1, _.ScalarMemOp:$src2), OpcodeStr,
4115                     "${src2}"##_.BroadcastStr##", $src1",
4116                     "$src1, ${src2}"##_.BroadcastStr,
4117                     (_.VT (OpNode _.RC:$src1, (_.VT (X86VBroadcast
4118                                                 (_.ScalarLdFrag addr:$src2))))),
4119                     SSE_INTSHIFT_ITINS_P.rm>, AVX5128IBase, EVEX_B,
4120                     EVEX_4V, EVEX_CD8<_.EltSize, CD8VF>;
4121 }
4122 multiclass avx512_var_shift_sizes<bits<8> opc, string OpcodeStr, SDNode OpNode,
4123                                   AVX512VLVectorVTInfo _> {
4124   let Predicates  = [HasAVX512] in
4125   defm Z : avx512_var_shift<opc, OpcodeStr, OpNode, _.info512>,
4126            avx512_var_shift_mb<opc, OpcodeStr, OpNode, _.info512>, EVEX_V512;
4127
4128   let Predicates = [HasAVX512, HasVLX] in {
4129   defm Z256 : avx512_var_shift<opc, OpcodeStr, OpNode, _.info256>,
4130               avx512_var_shift_mb<opc, OpcodeStr, OpNode, _.info256>, EVEX_V256;
4131   defm Z128 : avx512_var_shift<opc, OpcodeStr, OpNode, _.info128>,
4132               avx512_var_shift_mb<opc, OpcodeStr, OpNode, _.info128>, EVEX_V128;
4133   }
4134 }
4135
4136 multiclass avx512_var_shift_types<bits<8> opc, string OpcodeStr,
4137                                  SDNode OpNode> {
4138   defm D : avx512_var_shift_sizes<opc, OpcodeStr#"d", OpNode,
4139                                  avx512vl_i32_info>;
4140   defm Q : avx512_var_shift_sizes<opc, OpcodeStr#"q", OpNode,
4141                                  avx512vl_i64_info>, VEX_W;
4142 }
4143
4144 // Use 512bit version to implement 128/256 bit in case NoVLX.  
4145 multiclass avx512_var_shift_w_lowering<AVX512VLVectorVTInfo _, SDNode OpNode> {
4146   let Predicates = [HasBWI, NoVLX] in {
4147   def : Pat<(_.info256.VT (OpNode (_.info256.VT _.info256.RC:$src1), 
4148                                   (_.info256.VT _.info256.RC:$src2))),
4149             (EXTRACT_SUBREG                
4150                 (!cast<Instruction>(NAME#"WZrr")
4151                     (INSERT_SUBREG (_.info512.VT (IMPLICIT_DEF)), VR256X:$src1, sub_ymm),
4152                     (INSERT_SUBREG (_.info512.VT (IMPLICIT_DEF)), VR256X:$src2, sub_ymm)),
4153              sub_ymm)>;
4154
4155   def : Pat<(_.info128.VT (OpNode (_.info128.VT _.info128.RC:$src1), 
4156                                   (_.info128.VT _.info128.RC:$src2))),
4157             (EXTRACT_SUBREG                
4158                 (!cast<Instruction>(NAME#"WZrr")
4159                     (INSERT_SUBREG (_.info512.VT (IMPLICIT_DEF)), VR128X:$src1, sub_xmm),
4160                     (INSERT_SUBREG (_.info512.VT (IMPLICIT_DEF)), VR128X:$src2, sub_xmm)),
4161              sub_xmm)>;
4162   }
4163 }
4164
4165 multiclass avx512_var_shift_w<bits<8> opc, string OpcodeStr,
4166                                  SDNode OpNode> {
4167   let Predicates = [HasBWI] in
4168   defm WZ:    avx512_var_shift<opc, OpcodeStr, OpNode, v32i16_info>,
4169               EVEX_V512, VEX_W;
4170   let Predicates = [HasVLX, HasBWI] in {
4171
4172   defm WZ256: avx512_var_shift<opc, OpcodeStr, OpNode, v16i16x_info>,
4173               EVEX_V256, VEX_W;
4174   defm WZ128: avx512_var_shift<opc, OpcodeStr, OpNode, v8i16x_info>,
4175               EVEX_V128, VEX_W;
4176   }
4177 }
4178
4179 defm VPSLLV : avx512_var_shift_types<0x47, "vpsllv", shl>,
4180               avx512_var_shift_w<0x12, "vpsllvw", shl>,
4181               avx512_var_shift_w_lowering<avx512vl_i16_info, shl>;
4182 defm VPSRAV : avx512_var_shift_types<0x46, "vpsrav", sra>,
4183               avx512_var_shift_w<0x11, "vpsravw", sra>,
4184               avx512_var_shift_w_lowering<avx512vl_i16_info, sra>;
4185 defm VPSRLV : avx512_var_shift_types<0x45, "vpsrlv", srl>,
4186               avx512_var_shift_w<0x10, "vpsrlvw", srl>,
4187               avx512_var_shift_w_lowering<avx512vl_i16_info, srl>;
4188 defm VPRORV : avx512_var_shift_types<0x14, "vprorv", rotr>;
4189 defm VPROLV : avx512_var_shift_types<0x15, "vprolv", rotl>;
4190
4191 //===-------------------------------------------------------------------===//
4192 // 1-src variable permutation VPERMW/D/Q
4193 //===-------------------------------------------------------------------===//
4194 multiclass avx512_vperm_dq_sizes<bits<8> opc, string OpcodeStr, SDNode OpNode,
4195                                   AVX512VLVectorVTInfo _> {
4196   let Predicates  = [HasAVX512] in
4197   defm Z : avx512_var_shift<opc, OpcodeStr, OpNode, _.info512>,
4198            avx512_var_shift_mb<opc, OpcodeStr, OpNode, _.info512>, EVEX_V512;
4199
4200   let Predicates = [HasAVX512, HasVLX] in
4201   defm Z256 : avx512_var_shift<opc, OpcodeStr, OpNode, _.info256>,
4202               avx512_var_shift_mb<opc, OpcodeStr, OpNode, _.info256>, EVEX_V256;
4203 }
4204
4205 multiclass avx512_vpermi_dq_sizes<bits<8> opc, Format ImmFormR, Format ImmFormM,
4206                                  string OpcodeStr, SDNode OpNode,
4207                                  AVX512VLVectorVTInfo VTInfo> {
4208   let Predicates = [HasAVX512] in
4209   defm Z:    avx512_shift_rmi<opc, ImmFormR, ImmFormM, OpcodeStr, OpNode,
4210                               VTInfo.info512>,
4211              avx512_shift_rmbi<opc, ImmFormM, OpcodeStr, OpNode,
4212                               VTInfo.info512>, EVEX_V512;
4213   let Predicates = [HasAVX512, HasVLX] in
4214   defm Z256: avx512_shift_rmi<opc, ImmFormR, ImmFormM, OpcodeStr, OpNode,
4215                               VTInfo.info256>,
4216              avx512_shift_rmbi<opc, ImmFormM, OpcodeStr, OpNode,
4217                               VTInfo.info256>, EVEX_V256;
4218 }
4219
4220
4221 defm VPERM  : avx512_var_shift_w<0x8D, "vpermw", X86VPermv>;
4222
4223 defm VPERMD : avx512_vperm_dq_sizes<0x36, "vpermd", X86VPermv,
4224                                     avx512vl_i32_info>;
4225 defm VPERMQ : avx512_vperm_dq_sizes<0x36, "vpermq", X86VPermv,
4226                                     avx512vl_i64_info>, VEX_W;
4227 defm VPERMPS : avx512_vperm_dq_sizes<0x16, "vpermps", X86VPermv,
4228                                     avx512vl_f32_info>;
4229 defm VPERMPD : avx512_vperm_dq_sizes<0x16, "vpermpd", X86VPermv,
4230                                     avx512vl_f64_info>, VEX_W;
4231
4232 defm VPERMQ : avx512_vpermi_dq_sizes<0x00, MRMSrcReg, MRMSrcMem, "vpermq",
4233                              X86VPermi, avx512vl_i64_info>,
4234                              EVEX, AVX512AIi8Base, EVEX_CD8<64, CD8VF>, VEX_W;
4235 defm VPERMPD : avx512_vpermi_dq_sizes<0x01, MRMSrcReg, MRMSrcMem, "vpermpd",
4236                              X86VPermi, avx512vl_f64_info>,
4237                              EVEX, AVX512AIi8Base, EVEX_CD8<64, CD8VF>, VEX_W;
4238 //===----------------------------------------------------------------------===//
4239 // AVX-512 - VPERMIL 
4240 //===----------------------------------------------------------------------===//
4241
4242 multiclass avx512_permil_vec<bits<8> OpcVar, string OpcodeStr,  SDNode OpNode,
4243                              X86VectorVTInfo _, X86VectorVTInfo Ctrl> {
4244   defm rr: AVX512_maskable<OpcVar, MRMSrcReg, _, (outs _.RC:$dst),
4245                   (ins _.RC:$src1, Ctrl.RC:$src2), OpcodeStr,
4246                   "$src2, $src1", "$src1, $src2",
4247                   (_.VT (OpNode _.RC:$src1,
4248                                (Ctrl.VT Ctrl.RC:$src2)))>,
4249                   T8PD, EVEX_4V;
4250   let mayLoad = 1 in {
4251     defm rm: AVX512_maskable<OpcVar, MRMSrcMem, _, (outs _.RC:$dst),
4252                     (ins _.RC:$src1, Ctrl.MemOp:$src2), OpcodeStr,
4253                     "$src2, $src1", "$src1, $src2",
4254                     (_.VT (OpNode
4255                              _.RC:$src1,
4256                              (Ctrl.VT (bitconvert(Ctrl.LdFrag addr:$src2)))))>,
4257                     T8PD, EVEX_4V, EVEX_CD8<_.EltSize, CD8VF>;
4258     defm rmb: AVX512_maskable<OpcVar, MRMSrcMem, _, (outs _.RC:$dst),
4259                      (ins _.RC:$src1, _.ScalarMemOp:$src2), OpcodeStr,
4260                      "${src2}"##_.BroadcastStr##", $src1",
4261                      "$src1, ${src2}"##_.BroadcastStr,
4262                      (_.VT (OpNode
4263                               _.RC:$src1,
4264                               (Ctrl.VT (X86VBroadcast
4265                                          (Ctrl.ScalarLdFrag addr:$src2)))))>,
4266                      T8PD, EVEX_4V, EVEX_B, EVEX_CD8<_.EltSize, CD8VF>;
4267   }//let mayLoad = 1
4268 }
4269
4270 multiclass avx512_permil_vec_common<string OpcodeStr, bits<8> OpcVar,
4271                              AVX512VLVectorVTInfo _, AVX512VLVectorVTInfo Ctrl>{
4272   let Predicates = [HasAVX512] in {
4273     defm Z    : avx512_permil_vec<OpcVar, OpcodeStr, X86VPermilpv, _.info512,
4274                                   Ctrl.info512>, EVEX_V512;
4275   }
4276   let Predicates = [HasAVX512, HasVLX] in {
4277     defm Z128 : avx512_permil_vec<OpcVar, OpcodeStr, X86VPermilpv, _.info128,
4278                                   Ctrl.info128>, EVEX_V128;
4279     defm Z256 : avx512_permil_vec<OpcVar, OpcodeStr, X86VPermilpv, _.info256,
4280                                   Ctrl.info256>, EVEX_V256;
4281   }
4282 }
4283
4284 multiclass avx512_permil<string OpcodeStr, bits<8> OpcImm, bits<8> OpcVar,
4285                          AVX512VLVectorVTInfo _, AVX512VLVectorVTInfo Ctrl>{
4286
4287   defm NAME: avx512_permil_vec_common<OpcodeStr, OpcVar, _, Ctrl>;
4288   defm NAME: avx512_shift_rmi_sizes<OpcImm, MRMSrcReg, MRMSrcMem, OpcodeStr,
4289                                     X86VPermilpi, _>,
4290                     EVEX, AVX512AIi8Base, EVEX_CD8<_.info128.EltSize, CD8VF>;
4291 }
4292
4293 defm VPERMILPS : avx512_permil<"vpermilps", 0x04, 0x0C, avx512vl_f32_info,
4294                                avx512vl_i32_info>;
4295 defm VPERMILPD : avx512_permil<"vpermilpd", 0x05, 0x0D, avx512vl_f64_info,
4296                                avx512vl_i64_info>, VEX_W;
4297 //===----------------------------------------------------------------------===//
4298 // AVX-512 - VPSHUFD, VPSHUFLW, VPSHUFHW
4299 //===----------------------------------------------------------------------===//
4300
4301 defm VPSHUFD : avx512_shift_rmi_sizes<0x70, MRMSrcReg, MRMSrcMem, "vpshufd",
4302                              X86PShufd, avx512vl_i32_info>,
4303                              EVEX, AVX512BIi8Base, EVEX_CD8<32, CD8VF>;
4304 defm VPSHUFH : avx512_shift_rmi_w<0x70, MRMSrcReg, MRMSrcMem, "vpshufhw",
4305                                   X86PShufhw>, EVEX, AVX512XSIi8Base;
4306 defm VPSHUFL : avx512_shift_rmi_w<0x70, MRMSrcReg, MRMSrcMem, "vpshuflw",
4307                                   X86PShuflw>, EVEX, AVX512XDIi8Base;
4308
4309 multiclass avx512_pshufb_sizes<bits<8> opc, string OpcodeStr, SDNode OpNode> {
4310   let Predicates = [HasBWI] in
4311   defm Z:    avx512_var_shift<opc, OpcodeStr, OpNode, v64i8_info>, EVEX_V512;
4312
4313   let Predicates = [HasVLX, HasBWI] in {
4314   defm Z256: avx512_var_shift<opc, OpcodeStr, OpNode, v32i8x_info>, EVEX_V256;
4315   defm Z128: avx512_var_shift<opc, OpcodeStr, OpNode, v16i8x_info>, EVEX_V128;
4316   }
4317 }
4318
4319 defm VPSHUFB: avx512_pshufb_sizes<0x00, "vpshufb", X86pshufb>;
4320
4321 //===----------------------------------------------------------------------===//
4322 // Move Low to High and High to Low packed FP Instructions
4323 //===----------------------------------------------------------------------===//
4324 def VMOVLHPSZrr : AVX512PSI<0x16, MRMSrcReg, (outs VR128X:$dst),
4325           (ins VR128X:$src1, VR128X:$src2),
4326           "vmovlhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4327           [(set VR128X:$dst, (v4f32 (X86Movlhps VR128X:$src1, VR128X:$src2)))],
4328            IIC_SSE_MOV_LH>, EVEX_4V;
4329 def VMOVHLPSZrr : AVX512PSI<0x12, MRMSrcReg, (outs VR128X:$dst),
4330           (ins VR128X:$src1, VR128X:$src2),
4331           "vmovhlps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4332           [(set VR128X:$dst, (v4f32 (X86Movhlps VR128X:$src1, VR128X:$src2)))],
4333           IIC_SSE_MOV_LH>, EVEX_4V;
4334
4335 let Predicates = [HasAVX512] in {
4336   // MOVLHPS patterns
4337   def : Pat<(v4i32 (X86Movlhps VR128X:$src1, VR128X:$src2)),
4338             (VMOVLHPSZrr VR128X:$src1, VR128X:$src2)>;
4339   def : Pat<(v2i64 (X86Movlhps VR128X:$src1, VR128X:$src2)),
4340             (VMOVLHPSZrr (v2i64 VR128X:$src1), VR128X:$src2)>;
4341
4342   // MOVHLPS patterns
4343   def : Pat<(v4i32 (X86Movhlps VR128X:$src1, VR128X:$src2)),
4344             (VMOVHLPSZrr VR128X:$src1, VR128X:$src2)>;
4345 }
4346
4347 //===----------------------------------------------------------------------===//
4348 // VMOVHPS/PD VMOVLPS Instructions
4349 // All patterns was taken from SSS implementation.
4350 //===----------------------------------------------------------------------===//
4351 multiclass avx512_mov_hilo_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
4352                                   X86VectorVTInfo _> {
4353   let mayLoad = 1 in
4354     def rm : AVX512<opc, MRMSrcMem, (outs _.RC:$dst),
4355                     (ins _.RC:$src1, f64mem:$src2),
4356                     !strconcat(OpcodeStr,
4357                                "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4358                     [(set _.RC:$dst,
4359                        (OpNode _.RC:$src1,
4360                          (_.VT (bitconvert
4361                            (v2f64 (scalar_to_vector (loadf64 addr:$src2)))))))],
4362                     IIC_SSE_MOV_LH>, EVEX_4V;
4363 }
4364
4365 defm VMOVHPSZ128 : avx512_mov_hilo_packed<0x16, "vmovhps", X86Movlhps,
4366                                   v4f32x_info>, EVEX_CD8<32, CD8VT2>, PS;
4367 defm VMOVHPDZ128 : avx512_mov_hilo_packed<0x16, "vmovhpd", X86Movlhpd,
4368                                   v2f64x_info>, EVEX_CD8<64, CD8VT1>, PD, VEX_W;
4369 defm VMOVLPSZ128 : avx512_mov_hilo_packed<0x12, "vmovlps", X86Movlps,
4370                                   v4f32x_info>, EVEX_CD8<32, CD8VT2>, PS;
4371 defm VMOVLPDZ128 : avx512_mov_hilo_packed<0x12, "vmovlpd", X86Movlpd,
4372                                   v2f64x_info>, EVEX_CD8<64, CD8VT1>, PD, VEX_W;
4373
4374 let Predicates = [HasAVX512] in {
4375   // VMOVHPS patterns
4376   def : Pat<(X86Movlhps VR128X:$src1,
4377                (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
4378           (VMOVHPSZ128rm VR128X:$src1, addr:$src2)>;
4379   def : Pat<(X86Movlhps VR128X:$src1,
4380                (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
4381           (VMOVHPSZ128rm VR128X:$src1, addr:$src2)>;
4382   // VMOVHPD patterns
4383   def : Pat<(v2f64 (X86Unpckl VR128X:$src1,
4384                     (scalar_to_vector (loadf64 addr:$src2)))),
4385            (VMOVHPDZ128rm VR128X:$src1, addr:$src2)>;
4386   def : Pat<(v2f64 (X86Unpckl VR128X:$src1,
4387                     (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src2)))))),
4388            (VMOVHPDZ128rm VR128X:$src1, addr:$src2)>;
4389   // VMOVLPS patterns
4390   def : Pat<(v4f32 (X86Movlps VR128X:$src1, (load addr:$src2))),
4391           (VMOVLPSZ128rm VR128X:$src1, addr:$src2)>;
4392   def : Pat<(v4i32 (X86Movlps VR128X:$src1, (load addr:$src2))),
4393           (VMOVLPSZ128rm VR128X:$src1, addr:$src2)>;
4394   // VMOVLPD patterns
4395   def : Pat<(v2f64 (X86Movlpd VR128X:$src1, (load addr:$src2))),
4396           (VMOVLPDZ128rm VR128X:$src1, addr:$src2)>;
4397   def : Pat<(v2i64 (X86Movlpd VR128X:$src1, (load addr:$src2))),
4398           (VMOVLPDZ128rm VR128X:$src1, addr:$src2)>;
4399   def : Pat<(v2f64 (X86Movsd VR128X:$src1,
4400                            (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
4401           (VMOVLPDZ128rm VR128X:$src1, addr:$src2)>;
4402 }
4403
4404 let mayStore = 1 in {
4405 def VMOVHPSZ128mr : AVX512PSI<0x17, MRMDestMem, (outs),
4406                        (ins f64mem:$dst, VR128X:$src),
4407                        "vmovhps\t{$src, $dst|$dst, $src}",
4408                        [(store (f64 (vector_extract
4409                                      (X86Unpckh (bc_v2f64 (v4f32 VR128X:$src)),
4410                                                 (bc_v2f64 (v4f32 VR128X:$src))),
4411                                      (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>,
4412                        EVEX, EVEX_CD8<32, CD8VT2>;
4413 def VMOVHPDZ128mr : AVX512PDI<0x17, MRMDestMem, (outs),
4414                        (ins f64mem:$dst, VR128X:$src),
4415                        "vmovhpd\t{$src, $dst|$dst, $src}",
4416                        [(store (f64 (vector_extract
4417                                      (v2f64 (X86Unpckh VR128X:$src, VR128X:$src)),
4418                                      (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>,
4419                        EVEX, EVEX_CD8<64, CD8VT1>, VEX_W;
4420 def VMOVLPSZ128mr : AVX512PSI<0x13, MRMDestMem, (outs),
4421                        (ins f64mem:$dst, VR128X:$src),
4422                        "vmovlps\t{$src, $dst|$dst, $src}",
4423                        [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128X:$src)),
4424                                      (iPTR 0))), addr:$dst)],
4425                                      IIC_SSE_MOV_LH>,
4426                        EVEX, EVEX_CD8<32, CD8VT2>;
4427 def VMOVLPDZ128mr : AVX512PDI<0x13, MRMDestMem, (outs),
4428                        (ins f64mem:$dst, VR128X:$src),
4429                        "vmovlpd\t{$src, $dst|$dst, $src}",
4430                        [(store (f64 (vector_extract (v2f64 VR128X:$src),
4431                                      (iPTR 0))), addr:$dst)],
4432                                      IIC_SSE_MOV_LH>,
4433                        EVEX, EVEX_CD8<64, CD8VT1>, VEX_W;
4434 }
4435 let Predicates = [HasAVX512] in {
4436   // VMOVHPD patterns
4437   def : Pat<(store (f64 (vector_extract
4438                            (v2f64 (X86VPermilpi VR128X:$src, (i8 1))),
4439                            (iPTR 0))), addr:$dst),
4440            (VMOVHPDZ128mr addr:$dst, VR128X:$src)>;
4441   // VMOVLPS patterns
4442   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128X:$src2)),
4443                    addr:$src1),
4444             (VMOVLPSZ128mr addr:$src1, VR128X:$src2)>;
4445   def : Pat<(store (v4i32 (X86Movlps
4446                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128X:$src2)), addr:$src1),
4447             (VMOVLPSZ128mr addr:$src1, VR128X:$src2)>;
4448   // VMOVLPD patterns
4449   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128X:$src2)),
4450                    addr:$src1),
4451             (VMOVLPDZ128mr addr:$src1, VR128X:$src2)>;
4452   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128X:$src2)),
4453                    addr:$src1),
4454             (VMOVLPDZ128mr addr:$src1, VR128X:$src2)>;
4455 }
4456 //===----------------------------------------------------------------------===//
4457 // FMA - Fused Multiply Operations
4458 //
4459
4460 let Constraints = "$src1 = $dst" in {
4461 multiclass avx512_fma3p_213_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
4462                                                             X86VectorVTInfo _> {
4463   defm r: AVX512_maskable_3src<opc, MRMSrcReg, _, (outs _.RC:$dst),
4464           (ins _.RC:$src2, _.RC:$src3),
4465           OpcodeStr, "$src3, $src2", "$src2, $src3",
4466           (_.VT (OpNode _.RC:$src1, _.RC:$src2, _.RC:$src3))>,
4467          AVX512FMA3Base;
4468
4469   let mayLoad = 1 in {
4470     defm m: AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
4471             (ins _.RC:$src2, _.MemOp:$src3),
4472             OpcodeStr, "$src3, $src2", "$src2, $src3",
4473             (_.VT (OpNode _.RC:$src1, _.RC:$src2, (_.LdFrag addr:$src3)))>,
4474             AVX512FMA3Base;
4475
4476     defm mb: AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
4477               (ins _.RC:$src2, _.ScalarMemOp:$src3),
4478               OpcodeStr,   !strconcat("${src3}", _.BroadcastStr,", $src2"),
4479               !strconcat("$src2, ${src3}", _.BroadcastStr ),
4480               (OpNode _.RC:$src1,
4481                _.RC:$src2,(_.VT (X86VBroadcast (_.ScalarLdFrag addr:$src3))))>,
4482               AVX512FMA3Base, EVEX_B;
4483   }
4484 }
4485
4486 multiclass avx512_fma3_213_round<bits<8> opc, string OpcodeStr, SDNode OpNode,
4487                                                             X86VectorVTInfo _> {
4488   defm rb: AVX512_maskable_3src<opc, MRMSrcReg, _, (outs _.RC:$dst),
4489           (ins _.RC:$src2, _.RC:$src3, AVX512RC:$rc),
4490           OpcodeStr, "$rc, $src3, $src2", "$src2, $src3, $rc",
4491           (_.VT ( OpNode _.RC:$src1, _.RC:$src2, _.RC:$src3, (i32 imm:$rc)))>,
4492           AVX512FMA3Base, EVEX_B, EVEX_RC;
4493 }
4494 } // Constraints = "$src1 = $dst"
4495
4496 multiclass avx512_fma3p_213_common<bits<8> opc, string OpcodeStr, SDNode OpNode,
4497                                      SDNode OpNodeRnd, AVX512VLVectorVTInfo _> {
4498   let Predicates = [HasAVX512] in {
4499     defm Z      : avx512_fma3p_213_rm<opc, OpcodeStr, OpNode, _.info512>,
4500                   avx512_fma3_213_round<opc, OpcodeStr, OpNodeRnd, _.info512>,
4501                       EVEX_V512, EVEX_CD8<_.info512.EltSize, CD8VF>;
4502   }
4503   let Predicates = [HasVLX, HasAVX512] in {
4504     defm Z256 : avx512_fma3p_213_rm<opc, OpcodeStr, OpNode, _.info256>,
4505                       EVEX_V256, EVEX_CD8<_.info256.EltSize, CD8VF>;
4506     defm Z128 : avx512_fma3p_213_rm<opc, OpcodeStr, OpNode, _.info128>,
4507                       EVEX_V128, EVEX_CD8<_.info128.EltSize, CD8VF>;
4508   }
4509 }
4510
4511 multiclass avx512_fma3p_213_f<bits<8> opc, string OpcodeStr, SDNode OpNode,
4512                                                             SDNode OpNodeRnd > {
4513     defm PS : avx512_fma3p_213_common<opc, OpcodeStr#"ps", OpNode, OpNodeRnd,
4514                                       avx512vl_f32_info>;
4515     defm PD : avx512_fma3p_213_common<opc, OpcodeStr#"pd", OpNode, OpNodeRnd,
4516                                       avx512vl_f64_info>, VEX_W;
4517 }
4518
4519 defm VFMADD213    : avx512_fma3p_213_f<0xA8, "vfmadd213", X86Fmadd, X86FmaddRnd>;
4520 defm VFMSUB213    : avx512_fma3p_213_f<0xAA, "vfmsub213", X86Fmsub, X86FmsubRnd>;
4521 defm VFMADDSUB213 : avx512_fma3p_213_f<0xA6, "vfmaddsub213", X86Fmaddsub, X86FmaddsubRnd>;
4522 defm VFMSUBADD213 : avx512_fma3p_213_f<0xA7, "vfmsubadd213", X86Fmsubadd, X86FmsubaddRnd>;
4523 defm VFNMADD213   : avx512_fma3p_213_f<0xAC, "vfnmadd213", X86Fnmadd, X86FnmaddRnd>;
4524 defm VFNMSUB213   : avx512_fma3p_213_f<0xAE, "vfnmsub213", X86Fnmsub, X86FnmsubRnd>;
4525
4526
4527 let Constraints = "$src1 = $dst" in {
4528 multiclass avx512_fma3p_231_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
4529                                                             X86VectorVTInfo _> {
4530   defm r: AVX512_maskable_3src<opc, MRMSrcReg, _, (outs _.RC:$dst),
4531           (ins _.RC:$src2, _.RC:$src3),
4532           OpcodeStr, "$src3, $src2", "$src2, $src3",
4533           (_.VT (OpNode _.RC:$src2, _.RC:$src3, _.RC:$src1))>,
4534          AVX512FMA3Base;
4535
4536   let mayLoad = 1 in {
4537     defm m: AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
4538             (ins _.RC:$src2, _.MemOp:$src3),
4539             OpcodeStr, "$src3, $src2", "$src2, $src3",
4540             (_.VT (OpNode _.RC:$src2, (_.LdFrag addr:$src3), _.RC:$src1))>,
4541            AVX512FMA3Base;
4542
4543     defm mb: AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
4544            (ins _.RC:$src2, _.ScalarMemOp:$src3),
4545            OpcodeStr, "${src3}"##_.BroadcastStr##", $src2",
4546            "$src2, ${src3}"##_.BroadcastStr,
4547            (_.VT (OpNode _.RC:$src2,
4548                         (_.VT (X86VBroadcast(_.ScalarLdFrag addr:$src3))),
4549                         _.RC:$src1))>, AVX512FMA3Base, EVEX_B;
4550   }
4551 }
4552
4553 multiclass avx512_fma3_231_round<bits<8> opc, string OpcodeStr, SDNode OpNode,
4554                                                             X86VectorVTInfo _> {
4555   defm rb: AVX512_maskable_3src<opc, MRMSrcReg, _, (outs _.RC:$dst),
4556           (ins _.RC:$src2, _.RC:$src3, AVX512RC:$rc),
4557           OpcodeStr, "$rc, $src3, $src2", "$src2, $src3, $rc",
4558           (_.VT ( OpNode _.RC:$src2, _.RC:$src3, _.RC:$src1, (i32 imm:$rc)))>,
4559           AVX512FMA3Base, EVEX_B, EVEX_RC;
4560 }
4561 } // Constraints = "$src1 = $dst"
4562
4563 multiclass avx512_fma3p_231_common<bits<8> opc, string OpcodeStr, SDNode OpNode,
4564                                      SDNode OpNodeRnd, AVX512VLVectorVTInfo _> {
4565   let Predicates = [HasAVX512] in {
4566     defm Z      : avx512_fma3p_231_rm<opc, OpcodeStr, OpNode, _.info512>,
4567                   avx512_fma3_231_round<opc, OpcodeStr, OpNodeRnd, _.info512>,
4568                       EVEX_V512, EVEX_CD8<_.info512.EltSize, CD8VF>;
4569   }
4570   let Predicates = [HasVLX, HasAVX512] in {
4571     defm Z256 : avx512_fma3p_231_rm<opc, OpcodeStr, OpNode, _.info256>,
4572                       EVEX_V256, EVEX_CD8<_.info256.EltSize, CD8VF>;
4573     defm Z128 : avx512_fma3p_231_rm<opc, OpcodeStr, OpNode, _.info128>,
4574                       EVEX_V128, EVEX_CD8<_.info128.EltSize, CD8VF>;
4575   }
4576 }
4577
4578 multiclass avx512_fma3p_231_f<bits<8> opc, string OpcodeStr, SDNode OpNode,
4579                                                             SDNode OpNodeRnd > {
4580     defm PS : avx512_fma3p_231_common<opc, OpcodeStr#"ps", OpNode, OpNodeRnd,
4581                                       avx512vl_f32_info>;
4582     defm PD : avx512_fma3p_231_common<opc, OpcodeStr#"pd", OpNode, OpNodeRnd,
4583                                       avx512vl_f64_info>, VEX_W;
4584 }
4585
4586 defm VFMADD231    : avx512_fma3p_231_f<0xB8, "vfmadd231", X86Fmadd, X86FmaddRnd>;
4587 defm VFMSUB231    : avx512_fma3p_231_f<0xBA, "vfmsub231", X86Fmsub, X86FmsubRnd>;
4588 defm VFMADDSUB231 : avx512_fma3p_231_f<0xB6, "vfmaddsub231", X86Fmaddsub, X86FmaddsubRnd>;
4589 defm VFMSUBADD231 : avx512_fma3p_231_f<0xB7, "vfmsubadd231", X86Fmsubadd, X86FmsubaddRnd>;
4590 defm VFNMADD231   : avx512_fma3p_231_f<0xBC, "vfnmadd231", X86Fnmadd, X86FnmaddRnd>;
4591 defm VFNMSUB231   : avx512_fma3p_231_f<0xBE, "vfnmsub231", X86Fnmsub, X86FnmsubRnd>;
4592
4593 let Constraints = "$src1 = $dst" in {
4594 multiclass avx512_fma3p_132_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
4595                                                             X86VectorVTInfo _> {
4596   defm r: AVX512_maskable_3src<opc, MRMSrcReg, _, (outs _.RC:$dst),
4597           (ins _.RC:$src3, _.RC:$src2),
4598           OpcodeStr, "$src2, $src3", "$src3, $src2",
4599           (_.VT (OpNode _.RC:$src1, _.RC:$src2, _.RC:$src3))>,
4600          AVX512FMA3Base;
4601
4602   let mayLoad = 1 in {
4603     defm m: AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
4604             (ins _.RC:$src3, _.MemOp:$src2),
4605             OpcodeStr, "$src2, $src3", "$src3, $src2",
4606             (_.VT (OpNode _.RC:$src1, (_.LdFrag addr:$src2), _.RC:$src3))>,
4607            AVX512FMA3Base;
4608
4609     defm mb: AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
4610            (ins _.RC:$src3, _.ScalarMemOp:$src2),
4611            OpcodeStr, "${src2}"##_.BroadcastStr##", $src3",
4612            "$src3, ${src2}"##_.BroadcastStr,
4613            (_.VT (OpNode _.RC:$src1,
4614                         (_.VT (X86VBroadcast(_.ScalarLdFrag addr:$src2))),
4615                         _.RC:$src3))>, AVX512FMA3Base, EVEX_B;
4616   }
4617 }
4618
4619 multiclass avx512_fma3_132_round<bits<8> opc, string OpcodeStr, SDNode OpNode,
4620                                                             X86VectorVTInfo _> {
4621   defm rb: AVX512_maskable_3src<opc, MRMSrcReg, _, (outs _.RC:$dst),
4622           (ins _.RC:$src3, _.RC:$src2, AVX512RC:$rc),
4623           OpcodeStr, "$rc, $src2, $src3", "$src3, $src2, $rc",
4624           (_.VT ( OpNode _.RC:$src1, _.RC:$src2, _.RC:$src3, (i32 imm:$rc)))>,
4625           AVX512FMA3Base, EVEX_B, EVEX_RC;
4626 }
4627 } // Constraints = "$src1 = $dst"
4628
4629 multiclass avx512_fma3p_132_common<bits<8> opc, string OpcodeStr, SDNode OpNode,
4630                                      SDNode OpNodeRnd, AVX512VLVectorVTInfo _> {
4631   let Predicates = [HasAVX512] in {
4632     defm Z      : avx512_fma3p_132_rm<opc, OpcodeStr, OpNode, _.info512>,
4633                   avx512_fma3_132_round<opc, OpcodeStr, OpNodeRnd, _.info512>,
4634                       EVEX_V512, EVEX_CD8<_.info512.EltSize, CD8VF>;
4635   }
4636   let Predicates = [HasVLX, HasAVX512] in {
4637     defm Z256 : avx512_fma3p_132_rm<opc, OpcodeStr, OpNode, _.info256>,
4638                       EVEX_V256, EVEX_CD8<_.info256.EltSize, CD8VF>;
4639     defm Z128 : avx512_fma3p_132_rm<opc, OpcodeStr, OpNode, _.info128>,
4640                       EVEX_V128, EVEX_CD8<_.info128.EltSize, CD8VF>;
4641   }
4642 }
4643
4644 multiclass avx512_fma3p_132_f<bits<8> opc, string OpcodeStr, SDNode OpNode,
4645                                                             SDNode OpNodeRnd > {
4646     defm PS : avx512_fma3p_132_common<opc, OpcodeStr#"ps", OpNode, OpNodeRnd,
4647                                       avx512vl_f32_info>;
4648     defm PD : avx512_fma3p_132_common<opc, OpcodeStr#"pd", OpNode, OpNodeRnd,
4649                                       avx512vl_f64_info>, VEX_W;
4650 }
4651
4652 defm VFMADD132    : avx512_fma3p_132_f<0x98, "vfmadd132", X86Fmadd, X86FmaddRnd>;
4653 defm VFMSUB132    : avx512_fma3p_132_f<0x9A, "vfmsub132", X86Fmsub, X86FmsubRnd>;
4654 defm VFMADDSUB132 : avx512_fma3p_132_f<0x96, "vfmaddsub132", X86Fmaddsub, X86FmaddsubRnd>;
4655 defm VFMSUBADD132 : avx512_fma3p_132_f<0x97, "vfmsubadd132", X86Fmsubadd, X86FmsubaddRnd>;
4656 defm VFNMADD132   : avx512_fma3p_132_f<0x9C, "vfnmadd132", X86Fnmadd, X86FnmaddRnd>;
4657 defm VFNMSUB132   : avx512_fma3p_132_f<0x9E, "vfnmsub132", X86Fnmsub, X86FnmsubRnd>;
4658
4659 // Scalar FMA
4660 let Constraints = "$src1 = $dst" in {
4661 multiclass avx512_fma3s_common<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
4662                                dag RHS_VEC_r, dag RHS_VEC_m, dag RHS_VEC_rb,
4663                                                         dag RHS_r, dag RHS_m > {
4664   defm r_Int: AVX512_maskable_3src_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
4665           (ins _.RC:$src2, _.RC:$src3), OpcodeStr,
4666           "$src3, $src2", "$src2, $src3", RHS_VEC_r>, AVX512FMA3Base;
4667
4668   let mayLoad = 1 in
4669     defm m_Int: AVX512_maskable_3src_scalar<opc, MRMSrcMem, _, (outs _.RC:$dst),
4670             (ins _.RC:$src2, _.MemOp:$src3), OpcodeStr,
4671             "$src3, $src2", "$src2, $src3", RHS_VEC_m>, AVX512FMA3Base;
4672
4673   defm rb_Int: AVX512_maskable_3src_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
4674          (ins _.RC:$src2, _.RC:$src3, AVX512RC:$rc),
4675          OpcodeStr, "$rc, $src3, $src2", "$src2, $src3, $rc", RHS_VEC_rb>,
4676                                        AVX512FMA3Base, EVEX_B, EVEX_RC;
4677
4678   let isCodeGenOnly = 1 in {
4679     def r     : AVX512FMA3<opc, MRMSrcReg, (outs _.FRC:$dst),
4680                      (ins _.FRC:$src1, _.FRC:$src2, _.FRC:$src3),
4681                      !strconcat(OpcodeStr,
4682                               "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4683                      [RHS_r]>;
4684     let mayLoad = 1 in
4685       def m     : AVX512FMA3<opc, MRMSrcMem, (outs _.FRC:$dst),
4686                       (ins _.FRC:$src1, _.FRC:$src2, _.ScalarMemOp:$src3),
4687                       !strconcat(OpcodeStr,
4688                                  "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4689                       [RHS_m]>;
4690   }// isCodeGenOnly = 1
4691 }
4692 }// Constraints = "$src1 = $dst"
4693
4694 multiclass avx512_fma3s_all<bits<8> opc213, bits<8> opc231, bits<8> opc132,
4695          string OpcodeStr, SDNode OpNode, SDNode OpNodeRnd, X86VectorVTInfo _ ,
4696                                                                   string SUFF> {
4697
4698   defm NAME#213#SUFF: avx512_fma3s_common<opc213, OpcodeStr#"213"#_.Suffix , _ ,
4699                 (_.VT (OpNode _.RC:$src2, _.RC:$src1, _.RC:$src3)),
4700                 (_.VT (OpNode _.RC:$src2, _.RC:$src1,
4701                          (_.VT (scalar_to_vector(_.ScalarLdFrag addr:$src3))))),
4702                 (_.VT ( OpNodeRnd _.RC:$src2, _.RC:$src1, _.RC:$src3,
4703                          (i32 imm:$rc))),
4704                 (set _.FRC:$dst, (_.EltVT (OpNode _.FRC:$src2, _.FRC:$src1,
4705                          _.FRC:$src3))),
4706                 (set _.FRC:$dst, (_.EltVT (OpNode _.FRC:$src2, _.FRC:$src1,
4707                          (_.ScalarLdFrag addr:$src3))))>;
4708
4709   defm NAME#231#SUFF: avx512_fma3s_common<opc231, OpcodeStr#"231"#_.Suffix , _ ,
4710                 (_.VT (OpNode _.RC:$src2, _.RC:$src3, _.RC:$src1)),
4711                 (_.VT (OpNode _.RC:$src2,
4712                        (_.VT (scalar_to_vector(_.ScalarLdFrag addr:$src3))),
4713                               _.RC:$src1)),
4714                 (_.VT ( OpNodeRnd _.RC:$src2, _.RC:$src3, _.RC:$src1,
4715                                   (i32 imm:$rc))),
4716                 (set _.FRC:$dst, (_.EltVT (OpNode _.FRC:$src2, _.FRC:$src3,
4717                                           _.FRC:$src1))),
4718                 (set _.FRC:$dst, (_.EltVT (OpNode _.FRC:$src2,
4719                             (_.ScalarLdFrag addr:$src3), _.FRC:$src1)))>;
4720
4721   defm NAME#132#SUFF: avx512_fma3s_common<opc132, OpcodeStr#"132"#_.Suffix , _ ,
4722                 (_.VT (OpNode _.RC:$src1, _.RC:$src3, _.RC:$src2)),
4723                 (_.VT (OpNode _.RC:$src1,
4724                        (_.VT (scalar_to_vector(_.ScalarLdFrag addr:$src3))),
4725                               _.RC:$src2)),
4726                 (_.VT ( OpNodeRnd _.RC:$src1, _.RC:$src3, _.RC:$src2,
4727                          (i32 imm:$rc))),
4728                 (set _.FRC:$dst, (_.EltVT (OpNode _.FRC:$src1, _.FRC:$src3,
4729                          _.FRC:$src2))),
4730                 (set _.FRC:$dst, (_.EltVT (OpNode _.FRC:$src1,
4731                           (_.ScalarLdFrag addr:$src3), _.FRC:$src2)))>;
4732 }
4733
4734 multiclass avx512_fma3s<bits<8> opc213, bits<8> opc231, bits<8> opc132,
4735                              string OpcodeStr, SDNode OpNode, SDNode OpNodeRnd>{
4736   let Predicates = [HasAVX512] in {
4737     defm NAME : avx512_fma3s_all<opc213, opc231, opc132, OpcodeStr, OpNode,
4738                                    OpNodeRnd, f32x_info, "SS">,
4739                                    EVEX_CD8<32, CD8VT1>, VEX_LIG;
4740     defm NAME : avx512_fma3s_all<opc213, opc231, opc132, OpcodeStr, OpNode,
4741                                    OpNodeRnd, f64x_info, "SD">,
4742                                    EVEX_CD8<64, CD8VT1>, VEX_LIG, VEX_W;
4743   }
4744 }
4745
4746 defm VFMADD  : avx512_fma3s<0xA9, 0xB9, 0x99, "vfmadd", X86Fmadd, X86FmaddRnd>;
4747 defm VFMSUB  : avx512_fma3s<0xAB, 0xBB, 0x9B, "vfmsub", X86Fmsub, X86FmsubRnd>;
4748 defm VFNMADD : avx512_fma3s<0xAD, 0xBD, 0x9D, "vfnmadd", X86Fnmadd, X86FnmaddRnd>;
4749 defm VFNMSUB : avx512_fma3s<0xAF, 0xBF, 0x9F, "vfnmsub", X86Fnmsub, X86FnmsubRnd>;
4750
4751 //===----------------------------------------------------------------------===//
4752 // AVX-512  Scalar convert from sign integer to float/double
4753 //===----------------------------------------------------------------------===//
4754
4755 multiclass avx512_vcvtsi<bits<8> opc, SDNode OpNode, RegisterClass SrcRC,
4756                     X86VectorVTInfo DstVT, X86MemOperand x86memop,
4757                     PatFrag ld_frag, string asm> {
4758   let hasSideEffects = 0 in {
4759     def rr : SI<opc, MRMSrcReg, (outs DstVT.FRC:$dst),
4760               (ins DstVT.FRC:$src1, SrcRC:$src),
4761               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>,
4762               EVEX_4V;
4763     let mayLoad = 1 in
4764       def rm : SI<opc, MRMSrcMem, (outs DstVT.FRC:$dst),
4765               (ins DstVT.FRC:$src1, x86memop:$src),
4766               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>,
4767               EVEX_4V;
4768   } // hasSideEffects = 0
4769   let isCodeGenOnly = 1 in {
4770     def rr_Int : SI<opc, MRMSrcReg, (outs DstVT.RC:$dst),
4771                   (ins DstVT.RC:$src1, SrcRC:$src2),
4772                   !strconcat(asm,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4773                   [(set DstVT.RC:$dst,
4774                         (OpNode (DstVT.VT DstVT.RC:$src1),
4775                                  SrcRC:$src2,
4776                                  (i32 FROUND_CURRENT)))]>, EVEX_4V;
4777
4778     def rm_Int : SI<opc, MRMSrcMem, (outs DstVT.RC:$dst),
4779                   (ins DstVT.RC:$src1, x86memop:$src2),
4780                   !strconcat(asm,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4781                   [(set DstVT.RC:$dst,
4782                         (OpNode (DstVT.VT DstVT.RC:$src1),
4783                                  (ld_frag addr:$src2),
4784                                  (i32 FROUND_CURRENT)))]>, EVEX_4V;
4785   }//isCodeGenOnly = 1
4786 }
4787
4788 multiclass avx512_vcvtsi_round<bits<8> opc, SDNode OpNode, RegisterClass SrcRC,
4789                     X86VectorVTInfo DstVT, string asm> {
4790   def rrb_Int : SI<opc, MRMSrcReg, (outs DstVT.RC:$dst),
4791               (ins DstVT.RC:$src1, SrcRC:$src2, AVX512RC:$rc),
4792               !strconcat(asm,
4793                   "\t{$src2, $rc, $src1, $dst|$dst, $src1, $rc, $src2}"),
4794               [(set DstVT.RC:$dst,
4795                     (OpNode (DstVT.VT DstVT.RC:$src1),
4796                              SrcRC:$src2,
4797                              (i32 imm:$rc)))]>, EVEX_4V, EVEX_B, EVEX_RC;
4798 }
4799
4800 multiclass avx512_vcvtsi_common<bits<8> opc, SDNode OpNode, RegisterClass SrcRC,
4801                     X86VectorVTInfo DstVT, X86MemOperand x86memop,
4802                     PatFrag ld_frag, string asm> {
4803   defm NAME : avx512_vcvtsi_round<opc, OpNode, SrcRC, DstVT, asm>,
4804               avx512_vcvtsi<opc, OpNode, SrcRC, DstVT, x86memop, ld_frag, asm>,
4805                         VEX_LIG;
4806 }
4807
4808 let Predicates = [HasAVX512] in {
4809 defm VCVTSI2SSZ  : avx512_vcvtsi_common<0x2A, X86SintToFpRnd, GR32,
4810                                  v4f32x_info, i32mem, loadi32, "cvtsi2ss{l}">,
4811                                  XS, EVEX_CD8<32, CD8VT1>;
4812 defm VCVTSI642SSZ: avx512_vcvtsi_common<0x2A, X86SintToFpRnd, GR64,
4813                                  v4f32x_info, i64mem, loadi64, "cvtsi2ss{q}">,
4814                                  XS, VEX_W, EVEX_CD8<64, CD8VT1>;
4815 defm VCVTSI2SDZ  : avx512_vcvtsi_common<0x2A, X86SintToFpRnd, GR32,
4816                                  v2f64x_info, i32mem, loadi32, "cvtsi2sd{l}">,
4817                                  XD, EVEX_CD8<32, CD8VT1>;
4818 defm VCVTSI642SDZ: avx512_vcvtsi_common<0x2A, X86SintToFpRnd, GR64,
4819                                  v2f64x_info, i64mem, loadi64, "cvtsi2sd{q}">,
4820                                  XD, VEX_W, EVEX_CD8<64, CD8VT1>;
4821
4822 def : Pat<(f32 (sint_to_fp (loadi32 addr:$src))),
4823           (VCVTSI2SSZrm (f32 (IMPLICIT_DEF)), addr:$src)>;
4824 def : Pat<(f32 (sint_to_fp (loadi64 addr:$src))),
4825           (VCVTSI642SSZrm (f32 (IMPLICIT_DEF)), addr:$src)>;
4826 def : Pat<(f64 (sint_to_fp (loadi32 addr:$src))),
4827           (VCVTSI2SDZrm (f64 (IMPLICIT_DEF)), addr:$src)>;
4828 def : Pat<(f64 (sint_to_fp (loadi64 addr:$src))),
4829           (VCVTSI642SDZrm (f64 (IMPLICIT_DEF)), addr:$src)>;
4830
4831 def : Pat<(f32 (sint_to_fp GR32:$src)),
4832           (VCVTSI2SSZrr (f32 (IMPLICIT_DEF)), GR32:$src)>;
4833 def : Pat<(f32 (sint_to_fp GR64:$src)),
4834           (VCVTSI642SSZrr (f32 (IMPLICIT_DEF)), GR64:$src)>;
4835 def : Pat<(f64 (sint_to_fp GR32:$src)),
4836           (VCVTSI2SDZrr (f64 (IMPLICIT_DEF)), GR32:$src)>;
4837 def : Pat<(f64 (sint_to_fp GR64:$src)),
4838           (VCVTSI642SDZrr (f64 (IMPLICIT_DEF)), GR64:$src)>;
4839
4840 defm VCVTUSI2SSZ   : avx512_vcvtsi_common<0x7B, X86UintToFpRnd, GR32,
4841                                   v4f32x_info, i32mem, loadi32,
4842                                   "cvtusi2ss{l}">, XS, EVEX_CD8<32, CD8VT1>;
4843 defm VCVTUSI642SSZ : avx512_vcvtsi_common<0x7B, X86UintToFpRnd, GR64,
4844                                   v4f32x_info, i64mem, loadi64, "cvtusi2ss{q}">,
4845                                   XS, VEX_W, EVEX_CD8<64, CD8VT1>;
4846 defm VCVTUSI2SDZ   : avx512_vcvtsi<0x7B, X86UintToFpRnd, GR32, v2f64x_info,
4847                                   i32mem, loadi32, "cvtusi2sd{l}">,
4848                                   XD, VEX_LIG, EVEX_CD8<32, CD8VT1>;
4849 defm VCVTUSI642SDZ : avx512_vcvtsi_common<0x7B, X86UintToFpRnd, GR64,
4850                                   v2f64x_info, i64mem, loadi64, "cvtusi2sd{q}">,
4851                                   XD, VEX_W, EVEX_CD8<64, CD8VT1>;
4852
4853 def : Pat<(f32 (uint_to_fp (loadi32 addr:$src))),
4854           (VCVTUSI2SSZrm (f32 (IMPLICIT_DEF)), addr:$src)>;
4855 def : Pat<(f32 (uint_to_fp (loadi64 addr:$src))),
4856           (VCVTUSI642SSZrm (f32 (IMPLICIT_DEF)), addr:$src)>;
4857 def : Pat<(f64 (uint_to_fp (loadi32 addr:$src))),
4858           (VCVTUSI2SDZrm (f64 (IMPLICIT_DEF)), addr:$src)>;
4859 def : Pat<(f64 (uint_to_fp (loadi64 addr:$src))),
4860           (VCVTUSI642SDZrm (f64 (IMPLICIT_DEF)), addr:$src)>;
4861
4862 def : Pat<(f32 (uint_to_fp GR32:$src)),
4863           (VCVTUSI2SSZrr (f32 (IMPLICIT_DEF)), GR32:$src)>;
4864 def : Pat<(f32 (uint_to_fp GR64:$src)),
4865           (VCVTUSI642SSZrr (f32 (IMPLICIT_DEF)), GR64:$src)>;
4866 def : Pat<(f64 (uint_to_fp GR32:$src)),
4867           (VCVTUSI2SDZrr (f64 (IMPLICIT_DEF)), GR32:$src)>;
4868 def : Pat<(f64 (uint_to_fp GR64:$src)),
4869           (VCVTUSI642SDZrr (f64 (IMPLICIT_DEF)), GR64:$src)>;
4870 }
4871
4872 //===----------------------------------------------------------------------===//
4873 // AVX-512  Scalar convert from float/double to integer
4874 //===----------------------------------------------------------------------===//
4875 multiclass avx512_cvt_s_int_round<bits<8> opc, RegisterClass SrcRC, 
4876                                   RegisterClass DstRC, Intrinsic Int,
4877                            Operand memop, ComplexPattern mem_cpat, string asm> {
4878   let hasSideEffects = 0, Predicates = [HasAVX512] in {
4879     def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src),
4880                 !strconcat(asm,"\t{$src, $dst|$dst, $src}"),
4881                 [(set DstRC:$dst, (Int SrcRC:$src))]>, EVEX, VEX_LIG;
4882     def rb : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src, AVX512RC:$rc),
4883                 !strconcat(asm,"\t{$rc, $src, $dst|$dst, $src, $rc}"), []>, 
4884                 EVEX, VEX_LIG, EVEX_B, EVEX_RC;
4885     let mayLoad = 1 in
4886     def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins memop:$src),
4887                 !strconcat(asm,"\t{$src, $dst|$dst, $src}"), []>, EVEX, VEX_LIG;
4888   } // hasSideEffects = 0, Predicates = [HasAVX512] 
4889 }
4890
4891 // Convert float/double to signed/unsigned int 32/64
4892 defm VCVTSS2SIZ: avx512_cvt_s_int_round<0x2D, VR128X, GR32, int_x86_sse_cvtss2si,
4893                                    ssmem, sse_load_f32, "cvtss2si">,
4894                                    XS, EVEX_CD8<32, CD8VT1>;
4895 defm VCVTSS2SI64Z: avx512_cvt_s_int_round<0x2D, VR128X, GR64, 
4896                                   int_x86_sse_cvtss2si64,
4897                                    ssmem, sse_load_f32, "cvtss2si">,
4898                                    XS, VEX_W, EVEX_CD8<32, CD8VT1>;
4899 defm VCVTSS2USIZ: avx512_cvt_s_int_round<0x79, VR128X, GR32, 
4900                                   int_x86_avx512_cvtss2usi,
4901                                    ssmem, sse_load_f32, "cvtss2usi">,
4902                                    XS, EVEX_CD8<32, CD8VT1>;
4903 defm VCVTSS2USI64Z: avx512_cvt_s_int_round<0x79, VR128X, GR64,
4904                                    int_x86_avx512_cvtss2usi64, ssmem,
4905                                    sse_load_f32, "cvtss2usi">, XS, VEX_W,
4906                                    EVEX_CD8<32, CD8VT1>;
4907 defm VCVTSD2SIZ: avx512_cvt_s_int_round<0x2D, VR128X, GR32, int_x86_sse2_cvtsd2si,
4908                                    sdmem, sse_load_f64, "cvtsd2si">,
4909                                    XD, EVEX_CD8<64, CD8VT1>;
4910 defm VCVTSD2SI64Z: avx512_cvt_s_int_round<0x2D, VR128X, GR64, 
4911                                    int_x86_sse2_cvtsd2si64,
4912                                    sdmem, sse_load_f64, "cvtsd2si">,
4913                                    XD, VEX_W, EVEX_CD8<64, CD8VT1>;
4914 defm VCVTSD2USIZ:   avx512_cvt_s_int_round<0x79, VR128X, GR32, 
4915                                    int_x86_avx512_cvtsd2usi,
4916                                    sdmem, sse_load_f64, "cvtsd2usi">,
4917                                    XD, EVEX_CD8<64, CD8VT1>;
4918 defm VCVTSD2USI64Z: avx512_cvt_s_int_round<0x79, VR128X, GR64,
4919                                    int_x86_avx512_cvtsd2usi64, sdmem,
4920                                    sse_load_f64, "cvtsd2usi">, XD, VEX_W,
4921                                    EVEX_CD8<64, CD8VT1>;
4922
4923 let isCodeGenOnly = 1 , Predicates = [HasAVX512] in {
4924   defm Int_VCVTSI2SSZ : sse12_cvt_sint_3addr<0x2A, GR32, VR128X,
4925             int_x86_sse_cvtsi2ss, i32mem, loadi32, "cvtsi2ss{l}",
4926             SSE_CVT_Scalar, 0>, XS, EVEX_4V;
4927   defm Int_VCVTSI2SS64Z : sse12_cvt_sint_3addr<0x2A, GR64, VR128X,
4928             int_x86_sse_cvtsi642ss, i64mem, loadi64, "cvtsi2ss{q}",
4929             SSE_CVT_Scalar, 0>, XS, EVEX_4V, VEX_W;
4930   defm Int_VCVTSI2SDZ : sse12_cvt_sint_3addr<0x2A, GR32, VR128X,
4931             int_x86_sse2_cvtsi2sd, i32mem, loadi32, "cvtsi2sd{l}",
4932             SSE_CVT_Scalar, 0>, XD, EVEX_4V;
4933   defm Int_VCVTSI2SD64Z : sse12_cvt_sint_3addr<0x2A, GR64, VR128X,
4934             int_x86_sse2_cvtsi642sd, i64mem, loadi64, "cvtsi2sd{q}",
4935             SSE_CVT_Scalar, 0>, XD, EVEX_4V, VEX_W;
4936
4937   defm Int_VCVTUSI2SDZ : sse12_cvt_sint_3addr<0x2A, GR32, VR128X,
4938             int_x86_avx512_cvtusi2sd, i32mem, loadi32, "cvtusi2sd{l}",
4939             SSE_CVT_Scalar, 0>, XD, EVEX_4V;
4940 } // isCodeGenOnly = 1, Predicates = [HasAVX512]
4941
4942 // Convert float/double to signed/unsigned int 32/64 with truncation
4943 multiclass avx512_cvt_s_all<bits<8> opc, string asm, X86VectorVTInfo _SrcRC, 
4944                             X86VectorVTInfo _DstRC, SDNode OpNode, 
4945                             SDNode OpNodeRnd>{
4946 let Predicates = [HasAVX512] in {
4947   def rr : SI<opc, MRMSrcReg, (outs _DstRC.RC:$dst), (ins _SrcRC.FRC:$src),
4948               !strconcat(asm,"\t{$src, $dst|$dst, $src}"),
4949               [(set _DstRC.RC:$dst, (OpNode _SrcRC.FRC:$src))]>, EVEX;
4950   def rb : SI<opc, MRMSrcReg, (outs _DstRC.RC:$dst), (ins _SrcRC.FRC:$src),
4951                 !strconcat(asm,"\t{{sae}, $src, $dst|$dst, $src, {sae}}"),
4952                 []>, EVEX, EVEX_B;
4953   def rm : SI<opc, MRMSrcMem, (outs _DstRC.RC:$dst), (ins _SrcRC.MemOp:$src),
4954               !strconcat(asm,"\t{$src, $dst|$dst, $src}"),
4955               [(set _DstRC.RC:$dst, (OpNode (_SrcRC.ScalarLdFrag addr:$src)))]>, 
4956               EVEX;
4957
4958   let isCodeGenOnly = 1,hasSideEffects = 0 in {
4959       def rr_Int : SI<opc, MRMSrcReg, (outs _DstRC.RC:$dst), (ins _SrcRC.RC:$src),
4960                 !strconcat(asm,"\t{$src, $dst|$dst, $src}"),
4961                [(set _DstRC.RC:$dst, (OpNodeRnd _SrcRC.RC:$src,
4962                                      (i32 FROUND_CURRENT)))]>, EVEX, VEX_LIG;
4963       def rb_Int : SI<opc, MRMSrcReg, (outs _DstRC.RC:$dst), (ins _SrcRC.RC:$src),
4964                 !strconcat(asm,"\t{{sae}, $src, $dst|$dst, $src, {sae}}"),
4965                 [(set _DstRC.RC:$dst, (OpNodeRnd _SrcRC.RC:$src, 
4966                                       (i32 FROUND_NO_EXC)))]>, 
4967                                       EVEX,VEX_LIG , EVEX_B;
4968       let mayLoad = 1 in
4969         def rm_Int : SI<opc, MRMSrcMem, (outs _DstRC.RC:$dst), 
4970                     (ins _SrcRC.MemOp:$src),
4971                     !strconcat(asm,"\t{$src, $dst|$dst, $src}"),
4972                     []>, EVEX, VEX_LIG;
4973
4974   } // isCodeGenOnly = 1, hasSideEffects = 0
4975 } //HasAVX512
4976 }
4977
4978
4979 defm VCVTTSS2SIZ: avx512_cvt_s_all<0x2C, "cvttss2si", f32x_info, i32x_info, 
4980                         fp_to_sint,X86cvttss2IntRnd>, 
4981                         XS, EVEX_CD8<32, CD8VT1>;
4982 defm VCVTTSS2SI64Z: avx512_cvt_s_all<0x2C, "cvttss2si", f32x_info, i64x_info, 
4983                         fp_to_sint,X86cvttss2IntRnd>, 
4984                         VEX_W, XS, EVEX_CD8<32, CD8VT1>;
4985 defm VCVTTSD2SIZ: avx512_cvt_s_all<0x2C, "cvttsd2si", f64x_info, i32x_info, 
4986                         fp_to_sint,X86cvttsd2IntRnd>,
4987                         XD, EVEX_CD8<64, CD8VT1>;
4988 defm VCVTTSD2SI64Z: avx512_cvt_s_all<0x2C, "cvttsd2si", f64x_info, i64x_info, 
4989                         fp_to_sint,X86cvttsd2IntRnd>, 
4990                         VEX_W, XD, EVEX_CD8<64, CD8VT1>;
4991
4992 defm VCVTTSS2USIZ: avx512_cvt_s_all<0x78, "cvttss2usi", f32x_info, i32x_info, 
4993                         fp_to_uint,X86cvttss2UIntRnd>, 
4994                         XS, EVEX_CD8<32, CD8VT1>;
4995 defm VCVTTSS2USI64Z: avx512_cvt_s_all<0x78, "cvttss2usi", f32x_info, i64x_info, 
4996                         fp_to_uint,X86cvttss2UIntRnd>, 
4997                         XS,VEX_W, EVEX_CD8<32, CD8VT1>;
4998 defm VCVTTSD2USIZ: avx512_cvt_s_all<0x78, "cvttsd2usi", f64x_info, i32x_info, 
4999                         fp_to_uint,X86cvttsd2UIntRnd>, 
5000                         XD, EVEX_CD8<64, CD8VT1>;
5001 defm VCVTTSD2USI64Z: avx512_cvt_s_all<0x78, "cvttsd2usi", f64x_info, i64x_info, 
5002                         fp_to_uint,X86cvttsd2UIntRnd>, 
5003                         XD, VEX_W, EVEX_CD8<64, CD8VT1>;
5004 let Predicates = [HasAVX512] in {
5005   def : Pat<(i32 (int_x86_sse_cvttss2si (v4f32 VR128X:$src))),
5006             (VCVTTSS2SIZrr_Int (COPY_TO_REGCLASS VR128X:$src, FR32X))>;
5007   def : Pat<(i64 (int_x86_sse_cvttss2si64 (v4f32 VR128X:$src))),
5008             (VCVTTSS2SI64Zrr_Int (COPY_TO_REGCLASS VR128X:$src, FR32X))>;
5009   def : Pat<(i32 (int_x86_sse2_cvttsd2si (v2f64 VR128X:$src))),
5010             (VCVTTSD2SIZrr_Int (COPY_TO_REGCLASS VR128X:$src, FR64X))>;
5011   def : Pat<(i64 (int_x86_sse2_cvttsd2si64 (v2f64 VR128X:$src))),
5012             (VCVTTSD2SI64Zrr_Int (COPY_TO_REGCLASS VR128X:$src, FR64X))>;
5013
5014 } // HasAVX512
5015 //===----------------------------------------------------------------------===//
5016 // AVX-512  Convert form float to double and back
5017 //===----------------------------------------------------------------------===//
5018 multiclass avx512_cvt_fp_scalar<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
5019                          X86VectorVTInfo _Src, SDNode OpNode> {
5020   defm rr : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5021                          (ins _Src.RC:$src1, _Src.RC:$src2), OpcodeStr, 
5022                          "$src2, $src1", "$src1, $src2",
5023                          (_.VT (OpNode (_Src.VT _Src.RC:$src1),
5024                                        (_Src.VT _Src.RC:$src2)))>, 
5025                          EVEX_4V, VEX_LIG, Sched<[WriteCvtF2F]>;
5026   defm rm : AVX512_maskable_scalar<opc, MRMSrcMem, _, (outs _.RC:$dst),
5027                          (ins _Src.RC:$src1, _Src.MemOp:$src2), OpcodeStr, 
5028                          "$src2, $src1", "$src1, $src2",
5029                          (_.VT (OpNode (_Src.VT _Src.RC:$src1), 
5030                                   (_Src.VT (scalar_to_vector 
5031                                             (_Src.ScalarLdFrag addr:$src2)))))>, 
5032                          EVEX_4V, VEX_LIG, Sched<[WriteCvtF2FLd, ReadAfterLd]>;
5033 }
5034
5035 // Scalar Coversion with SAE - suppress all exceptions
5036 multiclass avx512_cvt_fp_sae_scalar<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
5037                          X86VectorVTInfo _Src, SDNode OpNodeRnd> {
5038   defm rrb : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5039                         (ins _Src.RC:$src1, _Src.RC:$src2), OpcodeStr,
5040                         "{sae}, $src2, $src1", "$src1, $src2, {sae}",
5041                         (_.VT (OpNodeRnd (_Src.VT _Src.RC:$src1), 
5042                                          (_Src.VT _Src.RC:$src2),
5043                                          (i32 FROUND_NO_EXC)))>,
5044                         EVEX_4V, VEX_LIG, EVEX_B;
5045 }
5046
5047 // Scalar Conversion with rounding control (RC)
5048 multiclass avx512_cvt_fp_rc_scalar<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
5049                          X86VectorVTInfo _Src, SDNode OpNodeRnd> {
5050   defm rrb : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5051                         (ins _Src.RC:$src1, _Src.RC:$src2, AVX512RC:$rc), OpcodeStr,
5052                         "$rc, $src2, $src1", "$src1, $src2, $rc",
5053                         (_.VT (OpNodeRnd (_Src.VT _Src.RC:$src1), 
5054                                          (_Src.VT _Src.RC:$src2), (i32 imm:$rc)))>,
5055                         EVEX_4V, VEX_LIG, Sched<[WriteCvtF2FLd, ReadAfterLd]>,
5056                         EVEX_B, EVEX_RC;
5057 }
5058 multiclass avx512_cvt_fp_scalar_sd2ss<bits<8> opc, string OpcodeStr, SDNode OpNode, 
5059                                   SDNode OpNodeRnd, X86VectorVTInfo _src, 
5060                                                         X86VectorVTInfo _dst> {
5061   let Predicates = [HasAVX512] in {
5062     defm Z : avx512_cvt_fp_scalar<opc, OpcodeStr, _dst, _src, OpNode>,
5063              avx512_cvt_fp_rc_scalar<opc, OpcodeStr, _dst, _src,
5064                                OpNodeRnd>, VEX_W, EVEX_CD8<64, CD8VT1>,
5065                                EVEX_V512, XD;
5066   }
5067 }
5068
5069 multiclass avx512_cvt_fp_scalar_ss2sd<bits<8> opc, string OpcodeStr, SDNode OpNode, 
5070                                     SDNode OpNodeRnd, X86VectorVTInfo _src, 
5071                                                           X86VectorVTInfo _dst> {
5072   let Predicates = [HasAVX512] in {
5073     defm Z : avx512_cvt_fp_scalar<opc, OpcodeStr, _dst, _src, OpNode>,
5074              avx512_cvt_fp_sae_scalar<opc, OpcodeStr, _dst, _src, OpNodeRnd>, 
5075              EVEX_CD8<32, CD8VT1>, XS, EVEX_V512;
5076   }
5077 }
5078 defm VCVTSD2SS : avx512_cvt_fp_scalar_sd2ss<0x5A, "vcvtsd2ss", X86fround,
5079                                          X86froundRnd, f64x_info, f32x_info>;
5080 defm VCVTSS2SD : avx512_cvt_fp_scalar_ss2sd<0x5A, "vcvtss2sd", X86fpext, 
5081                                           X86fpextRnd,f32x_info, f64x_info >;
5082
5083 def : Pat<(f64 (fextend FR32X:$src)), 
5084           (COPY_TO_REGCLASS (VCVTSS2SDZrr (COPY_TO_REGCLASS FR32X:$src, VR128X), 
5085                                (COPY_TO_REGCLASS FR32X:$src, VR128X)), VR128X)>,
5086           Requires<[HasAVX512]>;
5087 def : Pat<(f64 (fextend (loadf32 addr:$src))),
5088           (COPY_TO_REGCLASS (VCVTSS2SDZrm (v4f32 (IMPLICIT_DEF)), addr:$src), VR128X)>,
5089           Requires<[HasAVX512]>;
5090
5091 def : Pat<(f64 (extloadf32 addr:$src)),
5092       (COPY_TO_REGCLASS (VCVTSS2SDZrm (v4f32 (IMPLICIT_DEF)), addr:$src), VR128X)>,
5093       Requires<[HasAVX512, OptForSize]>;
5094
5095 def : Pat<(f64 (extloadf32 addr:$src)),
5096           (COPY_TO_REGCLASS (VCVTSS2SDZrr (v4f32 (IMPLICIT_DEF)), 
5097                     (COPY_TO_REGCLASS (VMOVSSZrm addr:$src), VR128X)), VR128X)>,
5098           Requires<[HasAVX512, OptForSpeed]>;
5099
5100 def : Pat<(f32 (fround FR64X:$src)), 
5101           (COPY_TO_REGCLASS (VCVTSD2SSZrr (COPY_TO_REGCLASS FR64X:$src, VR128X), 
5102                     (COPY_TO_REGCLASS FR64X:$src, VR128X)), VR128X)>,
5103            Requires<[HasAVX512]>;
5104 //===----------------------------------------------------------------------===//
5105 // AVX-512  Vector convert from signed/unsigned integer to float/double
5106 //          and from float/double to signed/unsigned integer
5107 //===----------------------------------------------------------------------===//
5108
5109 multiclass avx512_vcvt_fp<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
5110                          X86VectorVTInfo _Src, SDNode OpNode,
5111                          string Broadcast = _.BroadcastStr,
5112                          string Alias = ""> {
5113
5114   defm rr : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
5115                          (ins _Src.RC:$src), OpcodeStr, "$src", "$src",
5116                          (_.VT (OpNode (_Src.VT _Src.RC:$src)))>, EVEX;
5117
5118   defm rm : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
5119                          (ins _Src.MemOp:$src), OpcodeStr#Alias, "$src", "$src",
5120                          (_.VT (OpNode (_Src.VT
5121                              (bitconvert (_Src.LdFrag addr:$src)))))>, EVEX;
5122
5123   defm rmb : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
5124                          (ins _Src.MemOp:$src), OpcodeStr,
5125                          "${src}"##Broadcast, "${src}"##Broadcast,
5126                          (_.VT (OpNode (_Src.VT
5127                                   (X86VBroadcast (_Src.ScalarLdFrag addr:$src)))
5128                             ))>, EVEX, EVEX_B;
5129 }
5130 // Coversion with SAE - suppress all exceptions
5131 multiclass avx512_vcvt_fp_sae<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
5132                          X86VectorVTInfo _Src, SDNode OpNodeRnd> {
5133   defm rrb : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
5134                         (ins _Src.RC:$src), OpcodeStr,
5135                         "{sae}, $src", "$src, {sae}",
5136                         (_.VT (OpNodeRnd (_Src.VT _Src.RC:$src),
5137                                (i32 FROUND_NO_EXC)))>,
5138                         EVEX, EVEX_B;
5139 }
5140
5141 // Conversion with rounding control (RC)
5142 multiclass avx512_vcvt_fp_rc<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
5143                          X86VectorVTInfo _Src, SDNode OpNodeRnd> {
5144   defm rrb : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
5145                         (ins _Src.RC:$src, AVX512RC:$rc), OpcodeStr,
5146                         "$rc, $src", "$src, $rc",
5147                         (_.VT (OpNodeRnd (_Src.VT _Src.RC:$src), (i32 imm:$rc)))>,
5148                         EVEX, EVEX_B, EVEX_RC;
5149 }
5150
5151 // Extend Float to Double
5152 multiclass avx512_cvtps2pd<bits<8> opc, string OpcodeStr> {
5153   let Predicates = [HasAVX512] in {
5154     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8f64_info, v8f32x_info, fextend>,
5155              avx512_vcvt_fp_sae<opc, OpcodeStr, v8f64_info, v8f32x_info,
5156                                 X86vfpextRnd>, EVEX_V512;
5157   }
5158   let Predicates = [HasVLX] in {
5159     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v2f64x_info, v4f32x_info,
5160                                X86vfpext, "{1to2}">, EVEX_V128;
5161     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4f64x_info, v4f32x_info, fextend>,
5162                                      EVEX_V256;
5163   }
5164 }
5165
5166 // Truncate Double to Float
5167 multiclass avx512_cvtpd2ps<bits<8> opc, string OpcodeStr> {
5168   let Predicates = [HasAVX512] in {
5169     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8f32x_info, v8f64_info, fround>,
5170              avx512_vcvt_fp_rc<opc, OpcodeStr, v8f32x_info, v8f64_info,
5171                                X86vfproundRnd>, EVEX_V512;
5172   }
5173   let Predicates = [HasVLX] in {
5174     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v4f32x_info, v2f64x_info,
5175                                X86vfpround, "{1to2}", "{x}">, EVEX_V128;
5176     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4f32x_info, v4f64x_info, fround,
5177                                "{1to4}", "{y}">, EVEX_V256;
5178   }
5179 }
5180
5181 defm VCVTPD2PS : avx512_cvtpd2ps<0x5A, "vcvtpd2ps">,
5182                                   VEX_W, PD, EVEX_CD8<64, CD8VF>;
5183 defm VCVTPS2PD : avx512_cvtps2pd<0x5A, "vcvtps2pd">,
5184                                   PS, EVEX_CD8<32, CD8VH>;
5185
5186 def : Pat<(v8f64 (extloadv8f32 addr:$src)),
5187             (VCVTPS2PDZrm addr:$src)>;
5188
5189 let Predicates = [HasVLX] in {
5190   def : Pat<(v4f64 (extloadv4f32 addr:$src)),
5191               (VCVTPS2PDZ256rm addr:$src)>;
5192 }
5193
5194 // Convert Signed/Unsigned Doubleword to Double
5195 multiclass avx512_cvtdq2pd<bits<8> opc, string OpcodeStr, SDNode OpNode,
5196                            SDNode OpNode128> {
5197   // No rounding in this op
5198   let Predicates = [HasAVX512] in
5199     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8f64_info, v8i32x_info, OpNode>,
5200                                      EVEX_V512;
5201
5202   let Predicates = [HasVLX] in {
5203     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v2f64x_info, v4i32x_info,
5204                                      OpNode128, "{1to2}">, EVEX_V128;
5205     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4f64x_info, v4i32x_info, OpNode>,
5206                                      EVEX_V256;
5207   }
5208 }
5209
5210 // Convert Signed/Unsigned Doubleword to Float
5211 multiclass avx512_cvtdq2ps<bits<8> opc, string OpcodeStr, SDNode OpNode,
5212                            SDNode OpNodeRnd> {
5213   let Predicates = [HasAVX512] in
5214     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v16f32_info, v16i32_info, OpNode>,
5215              avx512_vcvt_fp_rc<opc, OpcodeStr, v16f32_info, v16i32_info,
5216                                OpNodeRnd>, EVEX_V512;
5217
5218   let Predicates = [HasVLX] in {
5219     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v4f32x_info, v4i32x_info, OpNode>,
5220                                      EVEX_V128;
5221     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v8f32x_info, v8i32x_info, OpNode>,
5222                                      EVEX_V256;
5223   }
5224 }
5225
5226 // Convert Float to Signed/Unsigned Doubleword with truncation
5227 multiclass avx512_cvttps2dq<bits<8> opc, string OpcodeStr,
5228                                   SDNode OpNode, SDNode OpNodeRnd> {
5229   let Predicates = [HasAVX512] in {
5230     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v16i32_info, v16f32_info, OpNode>,
5231              avx512_vcvt_fp_sae<opc, OpcodeStr, v16i32_info, v16f32_info,
5232                                 OpNodeRnd>, EVEX_V512;
5233   }
5234   let Predicates = [HasVLX] in {
5235     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v4i32x_info, v4f32x_info, OpNode>,
5236                                      EVEX_V128;
5237     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v8i32x_info, v8f32x_info, OpNode>,
5238                                      EVEX_V256;
5239   }
5240 }
5241
5242 // Convert Float to Signed/Unsigned Doubleword
5243 multiclass avx512_cvtps2dq<bits<8> opc, string OpcodeStr,
5244                                   SDNode OpNode, SDNode OpNodeRnd> {
5245   let Predicates = [HasAVX512] in {
5246     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v16i32_info, v16f32_info, OpNode>,
5247              avx512_vcvt_fp_rc<opc, OpcodeStr, v16i32_info, v16f32_info,
5248                                 OpNodeRnd>, EVEX_V512;
5249   }
5250   let Predicates = [HasVLX] in {
5251     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v4i32x_info, v4f32x_info, OpNode>,
5252                                      EVEX_V128;
5253     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v8i32x_info, v8f32x_info, OpNode>,
5254                                      EVEX_V256;
5255   }
5256 }
5257
5258 // Convert Double to Signed/Unsigned Doubleword with truncation
5259 multiclass avx512_cvttpd2dq<bits<8> opc, string OpcodeStr,
5260                                   SDNode OpNode, SDNode OpNodeRnd> {
5261   let Predicates = [HasAVX512] in {
5262     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8i32x_info, v8f64_info, OpNode>,
5263              avx512_vcvt_fp_sae<opc, OpcodeStr, v8i32x_info, v8f64_info,
5264                                 OpNodeRnd>, EVEX_V512;
5265   }
5266   let Predicates = [HasVLX] in {
5267     // we need "x"/"y" suffixes in order to distinguish between 128 and 256
5268     // memory forms of these instructions in Asm Parcer. They have the same
5269     // dest type - 'v4i32x_info'. We also specify the broadcast string explicitly
5270     // due to the same reason.
5271     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v4i32x_info, v2f64x_info, OpNode,
5272                                "{1to2}", "{x}">, EVEX_V128;
5273     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4i32x_info, v4f64x_info, OpNode,
5274                                "{1to4}", "{y}">, EVEX_V256;
5275   }
5276 }
5277
5278 // Convert Double to Signed/Unsigned Doubleword
5279 multiclass avx512_cvtpd2dq<bits<8> opc, string OpcodeStr,
5280                                   SDNode OpNode, SDNode OpNodeRnd> {
5281   let Predicates = [HasAVX512] in {
5282     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8i32x_info, v8f64_info, OpNode>,
5283              avx512_vcvt_fp_rc<opc, OpcodeStr, v8i32x_info, v8f64_info,
5284                                OpNodeRnd>, EVEX_V512;
5285   }
5286   let Predicates = [HasVLX] in {
5287     // we need "x"/"y" suffixes in order to distinguish between 128 and 256
5288     // memory forms of these instructions in Asm Parcer. They have the same
5289     // dest type - 'v4i32x_info'. We also specify the broadcast string explicitly
5290     // due to the same reason.
5291     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v4i32x_info, v2f64x_info, OpNode,
5292                                "{1to2}", "{x}">, EVEX_V128;
5293     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4i32x_info, v4f64x_info, OpNode,
5294                                "{1to4}", "{y}">, EVEX_V256;
5295   }
5296 }
5297
5298 // Convert Double to Signed/Unsigned Quardword
5299 multiclass avx512_cvtpd2qq<bits<8> opc, string OpcodeStr,
5300                                   SDNode OpNode, SDNode OpNodeRnd> {
5301   let Predicates = [HasDQI] in {
5302     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8i64_info, v8f64_info, OpNode>,
5303              avx512_vcvt_fp_rc<opc, OpcodeStr, v8i64_info, v8f64_info,
5304                                OpNodeRnd>, EVEX_V512;
5305   }
5306   let Predicates = [HasDQI, HasVLX] in {
5307     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v2i64x_info, v2f64x_info, OpNode>,
5308                                EVEX_V128;
5309     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4i64x_info, v4f64x_info, OpNode>,
5310                                EVEX_V256;
5311   }
5312 }
5313
5314 // Convert Double to Signed/Unsigned Quardword with truncation
5315 multiclass avx512_cvttpd2qq<bits<8> opc, string OpcodeStr,
5316                                   SDNode OpNode, SDNode OpNodeRnd> {
5317   let Predicates = [HasDQI] in {
5318     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8i64_info, v8f64_info, OpNode>,
5319              avx512_vcvt_fp_sae<opc, OpcodeStr, v8i64_info, v8f64_info,
5320                                OpNodeRnd>, EVEX_V512;
5321   }
5322   let Predicates = [HasDQI, HasVLX] in {
5323     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v2i64x_info, v2f64x_info, OpNode>,
5324                                EVEX_V128;
5325     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4i64x_info, v4f64x_info, OpNode>,
5326                                EVEX_V256;
5327   }
5328 }
5329
5330 // Convert Signed/Unsigned Quardword to Double
5331 multiclass avx512_cvtqq2pd<bits<8> opc, string OpcodeStr,
5332                                   SDNode OpNode, SDNode OpNodeRnd> {
5333   let Predicates = [HasDQI] in {
5334     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8f64_info, v8i64_info, OpNode>,
5335              avx512_vcvt_fp_rc<opc, OpcodeStr, v8f64_info, v8i64_info,
5336                                OpNodeRnd>, EVEX_V512;
5337   }
5338   let Predicates = [HasDQI, HasVLX] in {
5339     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v2f64x_info, v2i64x_info, OpNode>,
5340                                EVEX_V128;
5341     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4f64x_info, v4i64x_info, OpNode>,
5342                                EVEX_V256;
5343   }
5344 }
5345
5346 // Convert Float to Signed/Unsigned Quardword
5347 multiclass avx512_cvtps2qq<bits<8> opc, string OpcodeStr,
5348                                   SDNode OpNode, SDNode OpNodeRnd> {
5349   let Predicates = [HasDQI] in {
5350     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8i64_info, v8f32x_info, OpNode>,
5351              avx512_vcvt_fp_rc<opc, OpcodeStr, v8i64_info, v8f32x_info,
5352                                OpNodeRnd>, EVEX_V512;
5353   }
5354   let Predicates = [HasDQI, HasVLX] in {
5355     // Explicitly specified broadcast string, since we take only 2 elements
5356     // from v4f32x_info source
5357     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v2i64x_info, v4f32x_info, OpNode,
5358                                "{1to2}">, EVEX_V128;
5359     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4i64x_info, v4f32x_info, OpNode>,
5360                                EVEX_V256;
5361   }
5362 }
5363
5364 // Convert Float to Signed/Unsigned Quardword with truncation
5365 multiclass avx512_cvttps2qq<bits<8> opc, string OpcodeStr,
5366                                   SDNode OpNode, SDNode OpNodeRnd> {
5367   let Predicates = [HasDQI] in {
5368     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8i64_info, v8f32x_info, OpNode>,
5369              avx512_vcvt_fp_sae<opc, OpcodeStr, v8i64_info, v8f32x_info,
5370                                OpNodeRnd>, EVEX_V512;
5371   }
5372   let Predicates = [HasDQI, HasVLX] in {
5373     // Explicitly specified broadcast string, since we take only 2 elements
5374     // from v4f32x_info source
5375     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v2i64x_info, v4f32x_info, OpNode,
5376                                "{1to2}">, EVEX_V128;
5377     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4i64x_info, v4f32x_info, OpNode>,
5378                                EVEX_V256;
5379   }
5380 }
5381
5382 // Convert Signed/Unsigned Quardword to Float
5383 multiclass avx512_cvtqq2ps<bits<8> opc, string OpcodeStr,
5384                                   SDNode OpNode, SDNode OpNodeRnd> {
5385   let Predicates = [HasDQI] in {
5386     defm Z : avx512_vcvt_fp<opc, OpcodeStr, v8f32x_info, v8i64_info, OpNode>,
5387              avx512_vcvt_fp_rc<opc, OpcodeStr, v8f32x_info, v8i64_info,
5388                                OpNodeRnd>, EVEX_V512;
5389   }
5390   let Predicates = [HasDQI, HasVLX] in {
5391     // we need "x"/"y" suffixes in order to distinguish between 128 and 256
5392     // memory forms of these instructions in Asm Parcer. They have the same
5393     // dest type - 'v4i32x_info'. We also specify the broadcast string explicitly
5394     // due to the same reason.
5395     defm Z128 : avx512_vcvt_fp<opc, OpcodeStr, v4f32x_info, v2i64x_info, OpNode,
5396                                "{1to2}", "{x}">, EVEX_V128;
5397     defm Z256 : avx512_vcvt_fp<opc, OpcodeStr, v4f32x_info, v4i64x_info, OpNode,
5398                                "{1to4}", "{y}">, EVEX_V256;
5399   }
5400 }
5401
5402 defm VCVTDQ2PD : avx512_cvtdq2pd<0xE6, "vcvtdq2pd", sint_to_fp, X86cvtdq2pd>, XS,
5403                                 EVEX_CD8<32, CD8VH>;
5404
5405 defm VCVTDQ2PS : avx512_cvtdq2ps<0x5B, "vcvtdq2ps", sint_to_fp,
5406                                 X86VSintToFpRnd>,
5407                                 PS, EVEX_CD8<32, CD8VF>;
5408
5409 defm VCVTTPS2DQ : avx512_cvttps2dq<0x5B, "vcvttps2dq", fp_to_sint,
5410                                 X86VFpToSintRnd>,
5411                                 XS, EVEX_CD8<32, CD8VF>;
5412
5413 defm VCVTTPD2DQ : avx512_cvttpd2dq<0xE6, "vcvttpd2dq", fp_to_sint,
5414                                  X86VFpToSintRnd>,
5415                                  PD, VEX_W, EVEX_CD8<64, CD8VF>;
5416
5417 defm VCVTTPS2UDQ : avx512_cvttps2dq<0x78, "vcvttps2udq", fp_to_uint,
5418                                  X86VFpToUintRnd>, PS,
5419                                  EVEX_CD8<32, CD8VF>;
5420
5421 defm VCVTTPD2UDQ : avx512_cvttpd2dq<0x78, "vcvttpd2udq", fp_to_uint,
5422                                  X86VFpToUintRnd>, PS, VEX_W,
5423                                  EVEX_CD8<64, CD8VF>;
5424
5425 defm VCVTUDQ2PD : avx512_cvtdq2pd<0x7A, "vcvtudq2pd", uint_to_fp, X86cvtudq2pd>,
5426                                  XS, EVEX_CD8<32, CD8VH>;
5427
5428 defm VCVTUDQ2PS : avx512_cvtdq2ps<0x7A, "vcvtudq2ps", uint_to_fp,
5429                                  X86VUintToFpRnd>, XD,
5430                                  EVEX_CD8<32, CD8VF>;
5431
5432 defm VCVTPS2DQ : avx512_cvtps2dq<0x5B, "vcvtps2dq", X86cvtps2Int,
5433                                  X86cvtps2IntRnd>, PD, EVEX_CD8<32, CD8VF>;
5434
5435 defm VCVTPD2DQ : avx512_cvtpd2dq<0xE6, "vcvtpd2dq", X86cvtpd2Int,
5436                                  X86cvtpd2IntRnd>, XD, VEX_W,
5437                                  EVEX_CD8<64, CD8VF>;
5438
5439 defm VCVTPS2UDQ : avx512_cvtps2dq<0x79, "vcvtps2udq", X86cvtps2UInt,
5440                                  X86cvtps2UIntRnd>,
5441                                  PS, EVEX_CD8<32, CD8VF>;
5442 defm VCVTPD2UDQ : avx512_cvtpd2dq<0x79, "vcvtpd2udq", X86cvtpd2UInt,
5443                                  X86cvtpd2UIntRnd>, VEX_W,
5444                                  PS, EVEX_CD8<64, CD8VF>;
5445
5446 defm VCVTPD2QQ : avx512_cvtpd2qq<0x7B, "vcvtpd2qq", X86cvtpd2Int,
5447                                  X86cvtpd2IntRnd>, VEX_W,
5448                                  PD, EVEX_CD8<64, CD8VF>;
5449
5450 defm VCVTPS2QQ : avx512_cvtps2qq<0x7B, "vcvtps2qq", X86cvtps2Int,
5451                                  X86cvtps2IntRnd>, PD, EVEX_CD8<32, CD8VH>;
5452
5453 defm VCVTPD2UQQ : avx512_cvtpd2qq<0x79, "vcvtpd2uqq", X86cvtpd2UInt,
5454                                  X86cvtpd2UIntRnd>, VEX_W,
5455                                  PD, EVEX_CD8<64, CD8VF>;
5456
5457 defm VCVTPS2UQQ : avx512_cvtps2qq<0x79, "vcvtps2uqq", X86cvtps2UInt,
5458                                  X86cvtps2UIntRnd>, PD, EVEX_CD8<32, CD8VH>;
5459
5460 defm VCVTTPD2QQ : avx512_cvttpd2qq<0x7A, "vcvttpd2qq", fp_to_sint,
5461                                  X86VFpToSlongRnd>, VEX_W,
5462                                  PD, EVEX_CD8<64, CD8VF>;
5463
5464 defm VCVTTPS2QQ : avx512_cvttps2qq<0x7A, "vcvttps2qq", fp_to_sint,
5465                                  X86VFpToSlongRnd>, PD, EVEX_CD8<32, CD8VH>;
5466
5467 defm VCVTTPD2UQQ : avx512_cvttpd2qq<0x78, "vcvttpd2uqq", fp_to_uint,
5468                                  X86VFpToUlongRnd>, VEX_W,
5469                                  PD, EVEX_CD8<64, CD8VF>;
5470
5471 defm VCVTTPS2UQQ : avx512_cvttps2qq<0x78, "vcvttps2uqq", fp_to_uint,
5472                                  X86VFpToUlongRnd>, PD, EVEX_CD8<32, CD8VH>;
5473
5474 defm VCVTQQ2PD : avx512_cvtqq2pd<0xE6, "vcvtqq2pd", sint_to_fp,
5475                             X86VSlongToFpRnd>, VEX_W, XS, EVEX_CD8<64, CD8VF>;
5476
5477 defm VCVTUQQ2PD : avx512_cvtqq2pd<0x7A, "vcvtuqq2pd", uint_to_fp,
5478                             X86VUlongToFpRnd>, VEX_W, XS, EVEX_CD8<64, CD8VF>;
5479
5480 defm VCVTQQ2PS : avx512_cvtqq2ps<0x5B, "vcvtqq2ps", sint_to_fp,
5481                             X86VSlongToFpRnd>, VEX_W, PS, EVEX_CD8<64, CD8VF>;
5482
5483 defm VCVTUQQ2PS : avx512_cvtqq2ps<0x7A, "vcvtuqq2ps", uint_to_fp,
5484                             X86VUlongToFpRnd>, VEX_W, XD, EVEX_CD8<64, CD8VF>;
5485
5486 let Predicates = [HasAVX512, NoVLX] in {
5487 def : Pat<(v8i32 (fp_to_uint (v8f32 VR256X:$src1))),
5488           (EXTRACT_SUBREG (v16i32 (VCVTTPS2UDQZrr
5489            (v16f32 (SUBREG_TO_REG (i32 0), VR256X:$src1, sub_ymm)))), sub_ymm)>;
5490
5491 def : Pat<(v4i32 (fp_to_uint (v4f32 VR128X:$src1))),
5492           (EXTRACT_SUBREG (v16i32 (VCVTTPS2UDQZrr
5493            (v16f32 (SUBREG_TO_REG (i32 0), VR128X:$src1, sub_xmm)))), sub_xmm)>;
5494
5495 def : Pat<(v8f32 (uint_to_fp (v8i32 VR256X:$src1))),
5496           (EXTRACT_SUBREG (v16f32 (VCVTUDQ2PSZrr
5497            (v16i32 (SUBREG_TO_REG (i32 0), VR256X:$src1, sub_ymm)))), sub_ymm)>;
5498
5499 def : Pat<(v4f32 (uint_to_fp (v4i32 VR128X:$src1))),
5500           (EXTRACT_SUBREG (v16f32 (VCVTUDQ2PSZrr
5501            (v16i32 (SUBREG_TO_REG (i32 0), VR128X:$src1, sub_xmm)))), sub_xmm)>;
5502
5503 def : Pat<(v4f64 (uint_to_fp (v4i32 VR128X:$src1))),
5504           (EXTRACT_SUBREG (v8f64 (VCVTUDQ2PDZrr
5505            (v8i32 (SUBREG_TO_REG (i32 0), VR128X:$src1, sub_xmm)))), sub_ymm)>;
5506 }
5507
5508 let Predicates = [HasAVX512] in {
5509   def : Pat<(v8f32 (fround (loadv8f64 addr:$src))),
5510             (VCVTPD2PSZrm addr:$src)>;
5511   def : Pat<(v8f64 (extloadv8f32 addr:$src)),
5512             (VCVTPS2PDZrm addr:$src)>;
5513 }
5514
5515 //===----------------------------------------------------------------------===//
5516 // Half precision conversion instructions
5517 //===----------------------------------------------------------------------===//
5518 multiclass avx512_cvtph2ps<X86VectorVTInfo _dest, X86VectorVTInfo _src, 
5519                            X86MemOperand x86memop, PatFrag ld_frag> {
5520   defm rr : AVX512_maskable<0x13, MRMSrcReg, _dest ,(outs _dest.RC:$dst), (ins _src.RC:$src),
5521                     "vcvtph2ps", "$src", "$src",
5522                    (X86cvtph2ps (_src.VT _src.RC:$src),
5523                                                 (i32 FROUND_CURRENT))>, T8PD;
5524   let hasSideEffects = 0, mayLoad = 1 in {
5525     defm rm : AVX512_maskable<0x13, MRMSrcMem, _dest, (outs _dest.RC:$dst), (ins x86memop:$src),
5526                       "vcvtph2ps", "$src", "$src", 
5527                       (X86cvtph2ps (_src.VT (bitconvert (ld_frag addr:$src))),
5528                                        (i32 FROUND_CURRENT))>, T8PD;
5529   }
5530 }
5531
5532 multiclass avx512_cvtph2ps_sae<X86VectorVTInfo _dest, X86VectorVTInfo _src> {
5533   defm rb : AVX512_maskable<0x13, MRMSrcReg, _dest ,(outs _dest.RC:$dst), (ins _src.RC:$src),
5534                     "vcvtph2ps", "{sae}, $src", "$src, {sae}",
5535                    (X86cvtph2ps (_src.VT _src.RC:$src),
5536                                                 (i32 FROUND_NO_EXC))>, T8PD, EVEX_B;
5537
5538 }
5539
5540 let Predicates = [HasAVX512] in {
5541   defm VCVTPH2PSZ : avx512_cvtph2ps<v16f32_info, v16i16x_info, f256mem, loadv4i64>,
5542                     avx512_cvtph2ps_sae<v16f32_info, v16i16x_info>, 
5543                     EVEX, EVEX_V512, EVEX_CD8<32, CD8VH>;
5544   let Predicates = [HasVLX] in {
5545     defm VCVTPH2PSZ256 : avx512_cvtph2ps<v8f32x_info, v8i16x_info, f128mem, 
5546                          loadv2i64>,EVEX, EVEX_V256, EVEX_CD8<32, CD8VH>;
5547     defm VCVTPH2PSZ128 : avx512_cvtph2ps<v4f32x_info, v8i16x_info, f64mem,
5548                          loadv2i64>, EVEX, EVEX_V128, EVEX_CD8<32, CD8VH>;
5549   }
5550 }
5551
5552 multiclass avx512_cvtps2ph<X86VectorVTInfo _dest, X86VectorVTInfo _src, 
5553                            X86MemOperand x86memop> {
5554   defm rr : AVX512_maskable<0x1D, MRMDestReg, _dest ,(outs _dest.RC:$dst),
5555                (ins _src.RC:$src1, i32u8imm:$src2),
5556                     "vcvtps2ph", "$src2, $src1", "$src1, $src2", 
5557                    (X86cvtps2ph (_src.VT _src.RC:$src1),
5558                                 (i32 imm:$src2), 
5559                                 (i32 FROUND_CURRENT))>, AVX512AIi8Base;
5560   let hasSideEffects = 0, mayStore = 1 in {
5561     def mr : AVX512AIi8<0x1D, MRMDestMem, (outs),
5562                (ins x86memop:$dst, _src.RC:$src1, i32u8imm:$src2),
5563                "vcvtps2ph\t{$src2, $src1, $dst|$dst, $src1, $src2}", 
5564                [(store (_dest.VT (X86cvtps2ph (_src.VT _src.RC:$src1),
5565                                        (i32 imm:$src2), (i32 FROUND_CURRENT) )),
5566                                        addr:$dst)]>;
5567     def mrk : AVX512AIi8<0x1D, MRMDestMem, (outs),
5568                (ins x86memop:$dst, _dest.KRCWM:$mask, _src.RC:$src1, i32u8imm:$src2),
5569                "vcvtps2ph\t{$src2, $src1, $dst {${mask}}|$dst {${mask}}, $src1, $src2}", 
5570                 []>, EVEX_K;
5571   }
5572 }
5573 multiclass avx512_cvtps2ph_sae<X86VectorVTInfo _dest, X86VectorVTInfo _src> {
5574   defm rb : AVX512_maskable<0x1D, MRMDestReg, _dest ,(outs _dest.RC:$dst),
5575                (ins _src.RC:$src1, i32u8imm:$src2),
5576                     "vcvtps2ph", "$src2, {sae}, $src1", "$src1, $src2, {sae}", 
5577                    (X86cvtps2ph (_src.VT _src.RC:$src1),
5578                                 (i32 imm:$src2), 
5579                                 (i32 FROUND_NO_EXC))>, EVEX_B, AVX512AIi8Base;
5580 }
5581 let Predicates = [HasAVX512] in {
5582   defm VCVTPS2PHZ : avx512_cvtps2ph<v16i16x_info, v16f32_info, f256mem>,
5583                     avx512_cvtps2ph_sae<v16i16x_info, v16f32_info>,
5584                       EVEX, EVEX_V512, EVEX_CD8<32, CD8VH>;
5585   let Predicates = [HasVLX] in {
5586     defm VCVTPS2PHZ256 : avx512_cvtps2ph<v8i16x_info, v8f32x_info, f128mem>,
5587                         EVEX, EVEX_V256, EVEX_CD8<32, CD8VH>;
5588     defm VCVTPS2PHZ128 : avx512_cvtps2ph<v8i16x_info, v4f32x_info, f128mem>,
5589                         EVEX, EVEX_V128, EVEX_CD8<32, CD8VH>;
5590   }
5591 }
5592
5593 //  Unordered/Ordered scalar fp compare with Sea and set EFLAGS
5594 multiclass avx512_ord_cmp_sae<bits<8> opc, X86VectorVTInfo _, SDNode OpNode,
5595                             string OpcodeStr> {
5596   def rb: AVX512<opc, MRMSrcReg, (outs), (ins _.RC:$src1, _.RC:$src2),
5597                  !strconcat(OpcodeStr, "\t{{sae}, $src2, $src1|$src1, $src2, {sae}}"),
5598                  [(set EFLAGS, (OpNode (_.VT _.RC:$src1), _.RC:$src2, 
5599                                                         (i32 FROUND_NO_EXC)))],
5600                  IIC_SSE_COMIS_RR>, EVEX, EVEX_B, VEX_LIG, EVEX_V128,
5601                  Sched<[WriteFAdd]>;
5602 }
5603
5604 let Defs = [EFLAGS], Predicates = [HasAVX512] in {
5605   defm VUCOMISSZ : avx512_ord_cmp_sae<0x2E, v4f32x_info, X86ucomiSae, "vucomiss">,
5606                                    AVX512PSIi8Base, EVEX_CD8<32, CD8VT1>;
5607   defm VUCOMISDZ : avx512_ord_cmp_sae<0x2E, v2f64x_info, X86ucomiSae, "vucomisd">,
5608                                    AVX512PDIi8Base, VEX_W, EVEX_CD8<64, CD8VT1>;
5609   defm VCOMISSZ : avx512_ord_cmp_sae<0x2F, v4f32x_info, X86comiSae, "vcomiss">,
5610                                    AVX512PSIi8Base, EVEX_CD8<32, CD8VT1>;
5611   defm VCOMISDZ : avx512_ord_cmp_sae<0x2F, v2f64x_info, X86comiSae, "vcomisd">,
5612                                    AVX512PDIi8Base, VEX_W, EVEX_CD8<64, CD8VT1>;
5613 }
5614
5615 let Defs = [EFLAGS], Predicates = [HasAVX512] in {
5616   defm VUCOMISSZ : sse12_ord_cmp<0x2E, FR32X, X86cmp, f32, f32mem, loadf32,
5617                                  "ucomiss">, PS, EVEX, VEX_LIG,
5618                                  EVEX_CD8<32, CD8VT1>;
5619   defm VUCOMISDZ : sse12_ord_cmp<0x2E, FR64X, X86cmp, f64, f64mem, loadf64,
5620                                   "ucomisd">, PD, EVEX,
5621                                   VEX_LIG, VEX_W, EVEX_CD8<64, CD8VT1>;
5622   let Pattern = []<dag> in {
5623     defm VCOMISSZ  : sse12_ord_cmp<0x2F, FR32X, undef, f32, f32mem, loadf32,
5624                                    "comiss">, PS, EVEX, VEX_LIG,
5625                                    EVEX_CD8<32, CD8VT1>;
5626     defm VCOMISDZ  : sse12_ord_cmp<0x2F, FR64X, undef, f64, f64mem, loadf64,
5627                                    "comisd">, PD, EVEX,
5628                                     VEX_LIG, VEX_W, EVEX_CD8<64, CD8VT1>;
5629   }
5630   let isCodeGenOnly = 1 in {
5631     defm Int_VUCOMISSZ  : sse12_ord_cmp<0x2E, VR128X, X86ucomi, v4f32, f128mem,
5632                               load, "ucomiss">, PS, EVEX, VEX_LIG,
5633                               EVEX_CD8<32, CD8VT1>;
5634     defm Int_VUCOMISDZ  : sse12_ord_cmp<0x2E, VR128X, X86ucomi, v2f64, f128mem,
5635                               load, "ucomisd">, PD, EVEX,
5636                               VEX_LIG, VEX_W, EVEX_CD8<64, CD8VT1>;
5637
5638     defm Int_VCOMISSZ  : sse12_ord_cmp<0x2F, VR128X, X86comi, v4f32, f128mem,
5639                               load, "comiss">, PS, EVEX, VEX_LIG,
5640                               EVEX_CD8<32, CD8VT1>;
5641     defm Int_VCOMISDZ  : sse12_ord_cmp<0x2F, VR128X, X86comi, v2f64, f128mem,
5642                               load, "comisd">, PD, EVEX,
5643                               VEX_LIG, VEX_W, EVEX_CD8<64, CD8VT1>;
5644   }
5645 }
5646
5647 /// avx512_fp14_s rcp14ss, rcp14sd, rsqrt14ss, rsqrt14sd
5648 multiclass avx512_fp14_s<bits<8> opc, string OpcodeStr, SDNode OpNode,
5649                             X86VectorVTInfo _> {
5650   let hasSideEffects = 0, AddedComplexity = 20 , Predicates = [HasAVX512] in {
5651   defm rr : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5652                            (ins _.RC:$src1, _.RC:$src2), OpcodeStr,
5653                            "$src2, $src1", "$src1, $src2",
5654                            (OpNode (_.VT _.RC:$src1), (_.VT _.RC:$src2))>, EVEX_4V;
5655   let mayLoad = 1 in {
5656   defm rm : AVX512_maskable_scalar<opc, MRMSrcMem, _, (outs _.RC:$dst),
5657                          (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr,
5658                          "$src2, $src1", "$src1, $src2",
5659                          (OpNode (_.VT _.RC:$src1),
5660                           (_.VT (scalar_to_vector (_.ScalarLdFrag addr:$src2))))>, EVEX_4V;
5661   }
5662 }
5663 }
5664
5665 defm VRCP14SS   : avx512_fp14_s<0x4D, "vrcp14ss", X86frcp14s, f32x_info>,
5666                   EVEX_CD8<32, CD8VT1>, T8PD;
5667 defm VRCP14SD   : avx512_fp14_s<0x4D, "vrcp14sd", X86frcp14s, f64x_info>,
5668                   VEX_W, EVEX_CD8<64, CD8VT1>, T8PD;
5669 defm VRSQRT14SS   : avx512_fp14_s<0x4F, "vrsqrt14ss", X86frsqrt14s, f32x_info>,
5670                   EVEX_CD8<32, CD8VT1>, T8PD;
5671 defm VRSQRT14SD   : avx512_fp14_s<0x4F, "vrsqrt14sd", X86frsqrt14s, f64x_info>,
5672                   VEX_W, EVEX_CD8<64, CD8VT1>, T8PD;
5673
5674 /// avx512_fp14_p rcp14ps, rcp14pd, rsqrt14ps, rsqrt14pd
5675 multiclass avx512_fp14_p<bits<8> opc, string OpcodeStr, SDNode OpNode,
5676                          X86VectorVTInfo _> {
5677   defm r: AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
5678                          (ins _.RC:$src), OpcodeStr, "$src", "$src",
5679                          (_.FloatVT (OpNode _.RC:$src))>, EVEX, T8PD;
5680   let mayLoad = 1 in {
5681     defm m: AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
5682                            (ins _.MemOp:$src), OpcodeStr, "$src", "$src",
5683                            (OpNode (_.FloatVT
5684                              (bitconvert (_.LdFrag addr:$src))))>, EVEX, T8PD;
5685     defm mb: AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
5686                             (ins _.ScalarMemOp:$src), OpcodeStr,
5687                             "${src}"##_.BroadcastStr, "${src}"##_.BroadcastStr,
5688                             (OpNode (_.FloatVT
5689                               (X86VBroadcast (_.ScalarLdFrag addr:$src))))>,
5690                             EVEX, T8PD, EVEX_B;
5691   }
5692 }
5693
5694 multiclass avx512_fp14_p_vl_all<bits<8> opc, string OpcodeStr, SDNode OpNode> {
5695   defm PSZ : avx512_fp14_p<opc, !strconcat(OpcodeStr, "ps"), OpNode, v16f32_info>,
5696                           EVEX_V512, EVEX_CD8<32, CD8VF>;
5697   defm PDZ : avx512_fp14_p<opc, !strconcat(OpcodeStr, "pd"), OpNode, v8f64_info>,
5698                           EVEX_V512, VEX_W, EVEX_CD8<64, CD8VF>;
5699
5700   // Define only if AVX512VL feature is present.
5701   let Predicates = [HasVLX] in {
5702     defm PSZ128 : avx512_fp14_p<opc, !strconcat(OpcodeStr, "ps"),
5703                                 OpNode, v4f32x_info>,
5704                                EVEX_V128, EVEX_CD8<32, CD8VF>;
5705     defm PSZ256 : avx512_fp14_p<opc, !strconcat(OpcodeStr, "ps"),
5706                                 OpNode, v8f32x_info>,
5707                                EVEX_V256, EVEX_CD8<32, CD8VF>;
5708     defm PDZ128 : avx512_fp14_p<opc, !strconcat(OpcodeStr, "pd"),
5709                                 OpNode, v2f64x_info>,
5710                                EVEX_V128, VEX_W, EVEX_CD8<64, CD8VF>;
5711     defm PDZ256 : avx512_fp14_p<opc, !strconcat(OpcodeStr, "pd"),
5712                                 OpNode, v4f64x_info>,
5713                                EVEX_V256, VEX_W, EVEX_CD8<64, CD8VF>;
5714   }
5715 }
5716
5717 defm VRSQRT14 : avx512_fp14_p_vl_all<0x4E, "vrsqrt14", X86frsqrt>;
5718 defm VRCP14 : avx512_fp14_p_vl_all<0x4C, "vrcp14", X86frcp>;
5719
5720 /// avx512_fp28_s rcp28ss, rcp28sd, rsqrt28ss, rsqrt28sd
5721 multiclass avx512_fp28_s<bits<8> opc, string OpcodeStr,X86VectorVTInfo _,
5722                          SDNode OpNode> {
5723
5724   defm r : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5725                            (ins _.RC:$src1, _.RC:$src2), OpcodeStr,
5726                            "$src2, $src1", "$src1, $src2",
5727                            (OpNode (_.VT _.RC:$src1), (_.VT _.RC:$src2),
5728                            (i32 FROUND_CURRENT))>;
5729
5730   defm rb : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5731                             (ins _.RC:$src1, _.RC:$src2), OpcodeStr,
5732                             "{sae}, $src2, $src1", "$src1, $src2, {sae}",
5733                             (OpNode (_.VT _.RC:$src1), (_.VT _.RC:$src2),
5734                             (i32 FROUND_NO_EXC))>, EVEX_B;
5735
5736   defm m : AVX512_maskable_scalar<opc, MRMSrcMem, _, (outs _.RC:$dst),
5737                          (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr,
5738                          "$src2, $src1", "$src1, $src2",
5739                          (OpNode (_.VT _.RC:$src1),
5740                           (_.VT (scalar_to_vector (_.ScalarLdFrag addr:$src2))),
5741                          (i32 FROUND_CURRENT))>;
5742 }
5743
5744 multiclass avx512_eri_s<bits<8> opc, string OpcodeStr, SDNode OpNode> {
5745   defm SS : avx512_fp28_s<opc, OpcodeStr#"ss", f32x_info, OpNode>,
5746               EVEX_CD8<32, CD8VT1>;
5747   defm SD : avx512_fp28_s<opc, OpcodeStr#"sd", f64x_info, OpNode>,
5748               EVEX_CD8<64, CD8VT1>, VEX_W;
5749 }
5750
5751 let hasSideEffects = 0, Predicates = [HasERI] in {
5752   defm VRCP28   : avx512_eri_s<0xCB, "vrcp28",   X86rcp28s>,   T8PD, EVEX_4V;
5753   defm VRSQRT28 : avx512_eri_s<0xCD, "vrsqrt28", X86rsqrt28s>, T8PD, EVEX_4V;
5754 }
5755
5756 defm VGETEXP   : avx512_eri_s<0x43, "vgetexp", X86fgetexpRnds>, T8PD, EVEX_4V;
5757 /// avx512_fp28_p rcp28ps, rcp28pd, rsqrt28ps, rsqrt28pd
5758
5759 multiclass avx512_fp28_p<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
5760                          SDNode OpNode> {
5761
5762   defm r : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
5763                          (ins _.RC:$src), OpcodeStr, "$src", "$src",
5764                          (OpNode (_.VT _.RC:$src), (i32 FROUND_CURRENT))>;
5765
5766   defm m : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
5767                          (ins _.MemOp:$src), OpcodeStr, "$src", "$src",
5768                          (OpNode (_.FloatVT
5769                              (bitconvert (_.LdFrag addr:$src))),
5770                           (i32 FROUND_CURRENT))>;
5771
5772   defm mb : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
5773                          (ins _.MemOp:$src), OpcodeStr,
5774                          "${src}"##_.BroadcastStr, "${src}"##_.BroadcastStr,
5775                          (OpNode (_.FloatVT
5776                                   (X86VBroadcast (_.ScalarLdFrag addr:$src))),
5777                                  (i32 FROUND_CURRENT))>, EVEX_B;
5778 }
5779 multiclass avx512_fp28_p_round<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
5780                          SDNode OpNode> {
5781   defm rb : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
5782                         (ins _.RC:$src), OpcodeStr,
5783                         "{sae}, $src", "$src, {sae}",
5784                         (OpNode (_.VT _.RC:$src), (i32 FROUND_NO_EXC))>, EVEX_B;
5785 }
5786
5787 multiclass  avx512_eri<bits<8> opc, string OpcodeStr, SDNode OpNode> {
5788    defm PS : avx512_fp28_p<opc, OpcodeStr#"ps", v16f32_info, OpNode>,
5789              avx512_fp28_p_round<opc, OpcodeStr#"ps", v16f32_info, OpNode>,
5790              T8PD, EVEX_V512, EVEX_CD8<32, CD8VF>;
5791    defm PD : avx512_fp28_p<opc, OpcodeStr#"pd", v8f64_info, OpNode>,
5792              avx512_fp28_p_round<opc, OpcodeStr#"pd", v8f64_info, OpNode>,
5793              T8PD, EVEX_V512, VEX_W, EVEX_CD8<64, CD8VF>;
5794 }
5795
5796 multiclass avx512_fp_unaryop_packed<bits<8> opc, string OpcodeStr,
5797                                   SDNode OpNode> {
5798   // Define only if AVX512VL feature is present.
5799   let Predicates = [HasVLX] in {
5800     defm PSZ128 : avx512_fp28_p<opc, OpcodeStr#"ps", v4f32x_info, OpNode>,
5801                                      EVEX_V128, T8PD, EVEX_CD8<32, CD8VF>;
5802     defm PSZ256 : avx512_fp28_p<opc, OpcodeStr#"ps", v8f32x_info, OpNode>,
5803                                      EVEX_V256, T8PD, EVEX_CD8<32, CD8VF>;
5804     defm PDZ128 : avx512_fp28_p<opc, OpcodeStr#"pd", v2f64x_info, OpNode>,
5805                                      EVEX_V128, VEX_W, T8PD, EVEX_CD8<64, CD8VF>;
5806     defm PDZ256 : avx512_fp28_p<opc, OpcodeStr#"pd", v4f64x_info, OpNode>,
5807                                      EVEX_V256, VEX_W, T8PD, EVEX_CD8<64, CD8VF>;
5808   }
5809 }
5810 let Predicates = [HasERI], hasSideEffects = 0 in {
5811
5812  defm VRSQRT28 : avx512_eri<0xCC, "vrsqrt28", X86rsqrt28>, EVEX;
5813  defm VRCP28   : avx512_eri<0xCA, "vrcp28",   X86rcp28>,   EVEX;
5814  defm VEXP2    : avx512_eri<0xC8, "vexp2",    X86exp2>,    EVEX;
5815 }
5816 defm VGETEXP   : avx512_eri<0x42, "vgetexp", X86fgetexpRnd>,
5817                  avx512_fp_unaryop_packed<0x42, "vgetexp", X86fgetexpRnd> , EVEX;
5818
5819 multiclass avx512_sqrt_packed_round<bits<8> opc, string OpcodeStr,
5820                               SDNode OpNodeRnd, X86VectorVTInfo _>{
5821   defm rb: AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
5822                          (ins _.RC:$src, AVX512RC:$rc), OpcodeStr, "$rc, $src", "$src, $rc",
5823                          (_.VT (OpNodeRnd _.RC:$src, (i32 imm:$rc)))>,
5824                          EVEX, EVEX_B, EVEX_RC;
5825 }
5826
5827 multiclass avx512_sqrt_packed<bits<8> opc, string OpcodeStr,
5828                               SDNode OpNode, X86VectorVTInfo _>{
5829   defm r: AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
5830                          (ins _.RC:$src), OpcodeStr, "$src", "$src",
5831                          (_.FloatVT (OpNode _.RC:$src))>, EVEX;
5832   let mayLoad = 1 in {
5833     defm m: AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
5834                            (ins _.MemOp:$src), OpcodeStr, "$src", "$src",
5835                            (OpNode (_.FloatVT
5836                              (bitconvert (_.LdFrag addr:$src))))>, EVEX;
5837
5838     defm mb: AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
5839                             (ins _.ScalarMemOp:$src), OpcodeStr,
5840                             "${src}"##_.BroadcastStr, "${src}"##_.BroadcastStr,
5841                             (OpNode (_.FloatVT
5842                               (X86VBroadcast (_.ScalarLdFrag addr:$src))))>,
5843                             EVEX, EVEX_B;
5844   }
5845 }
5846
5847 multiclass avx512_sqrt_packed_all<bits<8> opc, string OpcodeStr,
5848                                   SDNode OpNode> {
5849   defm PSZ : avx512_sqrt_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
5850                                 v16f32_info>,
5851                                 EVEX_V512, PS, EVEX_CD8<32, CD8VF>;
5852   defm PDZ : avx512_sqrt_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
5853                                 v8f64_info>,
5854                                 EVEX_V512, VEX_W, PD, EVEX_CD8<64, CD8VF>;
5855   // Define only if AVX512VL feature is present.
5856   let Predicates = [HasVLX] in {
5857     defm PSZ128 : avx512_sqrt_packed<opc, !strconcat(OpcodeStr, "ps"),
5858                                      OpNode, v4f32x_info>,
5859                                      EVEX_V128, PS, EVEX_CD8<32, CD8VF>;
5860     defm PSZ256 : avx512_sqrt_packed<opc, !strconcat(OpcodeStr, "ps"),
5861                                      OpNode, v8f32x_info>,
5862                                      EVEX_V256, PS, EVEX_CD8<32, CD8VF>;
5863     defm PDZ128 : avx512_sqrt_packed<opc, !strconcat(OpcodeStr, "pd"),
5864                                      OpNode, v2f64x_info>,
5865                                      EVEX_V128, VEX_W, PD, EVEX_CD8<64, CD8VF>;
5866     defm PDZ256 : avx512_sqrt_packed<opc, !strconcat(OpcodeStr, "pd"),
5867                                      OpNode, v4f64x_info>,
5868                                      EVEX_V256, VEX_W, PD, EVEX_CD8<64, CD8VF>;
5869   }
5870 }
5871
5872 multiclass avx512_sqrt_packed_all_round<bits<8> opc, string OpcodeStr,
5873                                           SDNode OpNodeRnd> {
5874   defm PSZ : avx512_sqrt_packed_round<opc, !strconcat(OpcodeStr, "ps"), OpNodeRnd,
5875                                 v16f32_info>, EVEX_V512, PS, EVEX_CD8<32, CD8VF>;
5876   defm PDZ : avx512_sqrt_packed_round<opc, !strconcat(OpcodeStr, "pd"), OpNodeRnd,
5877                                 v8f64_info>, EVEX_V512, VEX_W, PD, EVEX_CD8<64, CD8VF>;
5878 }
5879
5880 multiclass avx512_sqrt_scalar<bits<8> opc, string OpcodeStr,X86VectorVTInfo _,
5881                               string SUFF, SDNode OpNode, SDNode OpNodeRnd> {
5882
5883   defm r_Int : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5884                          (ins _.RC:$src1, _.RC:$src2), OpcodeStr,
5885                          "$src2, $src1", "$src1, $src2",
5886                          (OpNodeRnd (_.VT _.RC:$src1),
5887                                     (_.VT _.RC:$src2),
5888                                     (i32 FROUND_CURRENT))>;
5889   let mayLoad = 1 in
5890     defm m_Int : AVX512_maskable_scalar<opc, MRMSrcMem, _, (outs _.RC:$dst),
5891                          (ins _.RC:$src1, _.MemOp:$src2), OpcodeStr,
5892                          "$src2, $src1", "$src1, $src2",
5893                          (OpNodeRnd (_.VT _.RC:$src1),
5894                                     (_.VT (scalar_to_vector
5895                                               (_.ScalarLdFrag addr:$src2))),
5896                                     (i32 FROUND_CURRENT))>;
5897
5898   defm rb_Int : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5899                          (ins _.RC:$src1, _.RC:$src2, AVX512RC:$rc), OpcodeStr,
5900                          "$rc, $src2, $src1", "$src1, $src2, $rc",
5901                          (OpNodeRnd (_.VT _.RC:$src1),
5902                                      (_.VT _.RC:$src2),
5903                                      (i32 imm:$rc))>,
5904                          EVEX_B, EVEX_RC;
5905
5906   let isCodeGenOnly = 1 in {
5907     def r : I<opc, MRMSrcReg, (outs _.FRC:$dst),
5908                (ins _.FRC:$src1, _.FRC:$src2),
5909                OpcodeStr#"\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>;
5910
5911     let mayLoad = 1 in
5912       def m : I<opc, MRMSrcMem, (outs _.FRC:$dst),
5913                  (ins _.FRC:$src1, _.ScalarMemOp:$src2),
5914                  OpcodeStr#"\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>;
5915   }
5916
5917   def : Pat<(_.EltVT (OpNode _.FRC:$src)),
5918             (!cast<Instruction>(NAME#SUFF#Zr)
5919                 (_.EltVT (IMPLICIT_DEF)), _.FRC:$src)>;
5920
5921   def : Pat<(_.EltVT (OpNode (load addr:$src))),
5922             (!cast<Instruction>(NAME#SUFF#Zm)
5923                 (_.EltVT (IMPLICIT_DEF)), addr:$src)>, Requires<[OptForSize]>;
5924 }
5925
5926 multiclass avx512_sqrt_scalar_all<bits<8> opc, string OpcodeStr> {
5927   defm SSZ : avx512_sqrt_scalar<opc, OpcodeStr#"ss", f32x_info, "SS", fsqrt,
5928                         X86fsqrtRnds>, EVEX_CD8<32, CD8VT1>, EVEX_4V, XS;
5929   defm SDZ : avx512_sqrt_scalar<opc, OpcodeStr#"sd", f64x_info, "SD", fsqrt,
5930                         X86fsqrtRnds>, EVEX_CD8<64, CD8VT1>, EVEX_4V, XD, VEX_W;
5931 }
5932
5933 defm VSQRT   : avx512_sqrt_packed_all<0x51, "vsqrt", fsqrt>,
5934                avx512_sqrt_packed_all_round<0x51, "vsqrt", X86fsqrtRnd>;
5935
5936 defm VSQRT   : avx512_sqrt_scalar_all<0x51, "vsqrt">, VEX_LIG;
5937
5938 let Predicates = [HasAVX512] in {
5939   def : Pat<(f32 (X86frsqrt FR32X:$src)),
5940             (COPY_TO_REGCLASS (VRSQRT14SSrr (v4f32 (IMPLICIT_DEF)), (COPY_TO_REGCLASS FR32X:$src, VR128X)), VR128X)>;
5941   def : Pat<(f32 (X86frsqrt (load addr:$src))),
5942             (COPY_TO_REGCLASS (VRSQRT14SSrm (v4f32 (IMPLICIT_DEF)), addr:$src), VR128X)>,
5943             Requires<[OptForSize]>;
5944   def : Pat<(f32 (X86frcp FR32X:$src)),
5945             (COPY_TO_REGCLASS (VRCP14SSrr (v4f32 (IMPLICIT_DEF)), (COPY_TO_REGCLASS FR32X:$src, VR128X)), VR128X )>;
5946   def : Pat<(f32 (X86frcp (load addr:$src))),
5947             (COPY_TO_REGCLASS (VRCP14SSrm (v4f32 (IMPLICIT_DEF)), addr:$src), VR128X)>,
5948             Requires<[OptForSize]>;
5949 }
5950
5951 multiclass
5952 avx512_rndscale_scalar<bits<8> opc, string OpcodeStr, X86VectorVTInfo _> {
5953
5954   let ExeDomain = _.ExeDomain in {
5955   defm r : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5956                            (ins _.RC:$src1, _.RC:$src2, i32u8imm:$src3), OpcodeStr,
5957                            "$src3, $src2, $src1", "$src1, $src2, $src3",
5958                            (_.VT (X86RndScales (_.VT _.RC:$src1), (_.VT _.RC:$src2),
5959                             (i32 imm:$src3), (i32 FROUND_CURRENT)))>;
5960
5961   defm rb : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
5962                          (ins _.RC:$src1, _.RC:$src2, i32u8imm:$src3), OpcodeStr,
5963                          "$src3, {sae}, $src2, $src1", "$src1, $src2, {sae}, $src3",
5964                          (_.VT (X86RndScales (_.VT _.RC:$src1), (_.VT _.RC:$src2),
5965                          (i32 imm:$src3), (i32 FROUND_NO_EXC)))>, EVEX_B;
5966
5967   let mayLoad = 1 in
5968   defm m : AVX512_maskable_scalar<opc, MRMSrcMem, _, (outs _.RC:$dst),
5969                          (ins _.RC:$src1, _.MemOp:$src2, i32u8imm:$src3), OpcodeStr,
5970                          "$src3, $src2, $src1", "$src1, $src2, $src3",
5971                          (_.VT (X86RndScales (_.VT _.RC:$src1),
5972                           (_.VT (scalar_to_vector (_.ScalarLdFrag addr:$src2))),
5973                           (i32 imm:$src3), (i32 FROUND_CURRENT)))>;
5974   }
5975   let Predicates = [HasAVX512] in {
5976   def : Pat<(ffloor _.FRC:$src), (COPY_TO_REGCLASS
5977              (_.VT (!cast<Instruction>(NAME##r) (_.VT (IMPLICIT_DEF)),
5978              (_.VT (COPY_TO_REGCLASS _.FRC:$src, _.RC)), (i32 0x1))), _.FRC)>;
5979   def : Pat<(fceil _.FRC:$src), (COPY_TO_REGCLASS
5980              (_.VT (!cast<Instruction>(NAME##r) (_.VT (IMPLICIT_DEF)),
5981              (_.VT (COPY_TO_REGCLASS _.FRC:$src, _.RC)), (i32 0x2))), _.FRC)>;
5982   def : Pat<(ftrunc _.FRC:$src), (COPY_TO_REGCLASS
5983              (_.VT (!cast<Instruction>(NAME##r) (_.VT (IMPLICIT_DEF)),
5984              (_.VT (COPY_TO_REGCLASS _.FRC:$src, _.RC)), (i32 0x3))), _.FRC)>;
5985   def : Pat<(frint _.FRC:$src), (COPY_TO_REGCLASS
5986              (_.VT (!cast<Instruction>(NAME##r) (_.VT (IMPLICIT_DEF)),
5987              (_.VT (COPY_TO_REGCLASS _.FRC:$src, _.RC)), (i32 0x4))), _.FRC)>;
5988   def : Pat<(fnearbyint _.FRC:$src), (COPY_TO_REGCLASS
5989              (_.VT (!cast<Instruction>(NAME##r) (_.VT (IMPLICIT_DEF)),
5990              (_.VT (COPY_TO_REGCLASS _.FRC:$src, _.RC)), (i32 0xc))), _.FRC)>;
5991
5992   def : Pat<(ffloor (_.ScalarLdFrag addr:$src)), (COPY_TO_REGCLASS
5993              (_.VT (!cast<Instruction>(NAME##m) (_.VT (IMPLICIT_DEF)),
5994              addr:$src, (i32 0x1))), _.FRC)>;
5995   def : Pat<(fceil (_.ScalarLdFrag addr:$src)), (COPY_TO_REGCLASS
5996              (_.VT (!cast<Instruction>(NAME##m) (_.VT (IMPLICIT_DEF)),
5997              addr:$src, (i32 0x2))), _.FRC)>;
5998   def : Pat<(ftrunc (_.ScalarLdFrag addr:$src)), (COPY_TO_REGCLASS
5999              (_.VT (!cast<Instruction>(NAME##m) (_.VT (IMPLICIT_DEF)),
6000              addr:$src, (i32 0x3))), _.FRC)>;
6001   def : Pat<(frint (_.ScalarLdFrag addr:$src)), (COPY_TO_REGCLASS
6002              (_.VT (!cast<Instruction>(NAME##m) (_.VT (IMPLICIT_DEF)),
6003              addr:$src, (i32 0x4))), _.FRC)>;
6004   def : Pat<(fnearbyint (_.ScalarLdFrag addr:$src)), (COPY_TO_REGCLASS
6005              (_.VT (!cast<Instruction>(NAME##m) (_.VT (IMPLICIT_DEF)),
6006              addr:$src, (i32 0xc))), _.FRC)>;
6007   }
6008 }
6009
6010 defm VRNDSCALESS : avx512_rndscale_scalar<0x0A, "vrndscaless", f32x_info>,
6011                                 AVX512AIi8Base, EVEX_4V, EVEX_CD8<32, CD8VT1>;
6012
6013 defm VRNDSCALESD : avx512_rndscale_scalar<0x0B, "vrndscalesd", f64x_info>, VEX_W,
6014                                 AVX512AIi8Base, EVEX_4V, EVEX_CD8<64, CD8VT1>;
6015
6016 //-------------------------------------------------
6017 // Integer truncate and extend operations
6018 //-------------------------------------------------
6019
6020 multiclass avx512_trunc_common<bits<8> opc, string OpcodeStr, SDNode OpNode,
6021                               X86VectorVTInfo SrcInfo, X86VectorVTInfo DestInfo,
6022                               X86MemOperand x86memop> {
6023
6024   defm rr  : AVX512_maskable<opc, MRMDestReg, DestInfo, (outs DestInfo.RC:$dst),
6025                       (ins SrcInfo.RC:$src1), OpcodeStr ,"$src1", "$src1",
6026                       (DestInfo.VT (OpNode (SrcInfo.VT SrcInfo.RC:$src1)))>,
6027                        EVEX, T8XS;
6028
6029   // for intrinsic patter match
6030   def : Pat<(DestInfo.VT (X86select DestInfo.KRCWM:$mask,
6031                            (DestInfo.VT (OpNode (SrcInfo.VT SrcInfo.RC:$src1))),
6032                            undef)),
6033             (!cast<Instruction>(NAME#SrcInfo.ZSuffix##rrkz) DestInfo.KRCWM:$mask ,
6034                                       SrcInfo.RC:$src1)>;
6035
6036   def : Pat<(DestInfo.VT (X86select DestInfo.KRCWM:$mask,
6037                            (DestInfo.VT (OpNode (SrcInfo.VT SrcInfo.RC:$src1))),
6038                            DestInfo.ImmAllZerosV)),
6039             (!cast<Instruction>(NAME#SrcInfo.ZSuffix##rrkz) DestInfo.KRCWM:$mask ,
6040                                       SrcInfo.RC:$src1)>;
6041
6042   def : Pat<(DestInfo.VT (X86select DestInfo.KRCWM:$mask,
6043                            (DestInfo.VT (OpNode (SrcInfo.VT SrcInfo.RC:$src1))),
6044                            DestInfo.RC:$src0)),
6045             (!cast<Instruction>(NAME#SrcInfo.ZSuffix##rrk) DestInfo.RC:$src0,
6046                                       DestInfo.KRCWM:$mask ,
6047                                       SrcInfo.RC:$src1)>;
6048
6049   let mayStore = 1 in {
6050     def mr : AVX512XS8I<opc, MRMDestMem, (outs),
6051                (ins x86memop:$dst, SrcInfo.RC:$src),
6052                OpcodeStr # "\t{$src, $dst |$dst, $src}",
6053                []>, EVEX;
6054
6055     def mrk : AVX512XS8I<opc, MRMDestMem, (outs),
6056                (ins x86memop:$dst, SrcInfo.KRCWM:$mask, SrcInfo.RC:$src),
6057                OpcodeStr # "\t{$src, $dst {${mask}} |$dst {${mask}}, $src}",
6058                []>, EVEX, EVEX_K;
6059   }//mayStore = 1
6060 }
6061
6062 multiclass avx512_trunc_mr_lowering<X86VectorVTInfo SrcInfo,
6063                                     X86VectorVTInfo DestInfo,
6064                                     PatFrag truncFrag, PatFrag mtruncFrag > {
6065
6066   def : Pat<(truncFrag (SrcInfo.VT SrcInfo.RC:$src), addr:$dst),
6067             (!cast<Instruction>(NAME#SrcInfo.ZSuffix##mr)
6068                                     addr:$dst, SrcInfo.RC:$src)>;
6069
6070   def : Pat<(mtruncFrag addr:$dst, SrcInfo.KRCWM:$mask,
6071                                                (SrcInfo.VT SrcInfo.RC:$src)),
6072             (!cast<Instruction>(NAME#SrcInfo.ZSuffix##mrk)
6073                             addr:$dst, SrcInfo.KRCWM:$mask, SrcInfo.RC:$src)>;
6074 }
6075
6076 multiclass avx512_trunc_sat_mr_lowering<X86VectorVTInfo SrcInfo,
6077                                         X86VectorVTInfo DestInfo, string sat > {
6078
6079   def: Pat<(!cast<Intrinsic>("int_x86_avx512_mask_pmov"#sat#"_"#SrcInfo.Suffix#
6080                                DestInfo.Suffix#"_mem_"#SrcInfo.Size)
6081                   addr:$ptr, (SrcInfo.VT SrcInfo.RC:$src), SrcInfo.MRC:$mask),
6082            (!cast<Instruction>(NAME#SrcInfo.ZSuffix##mrk) addr:$ptr,
6083                     (COPY_TO_REGCLASS SrcInfo.MRC:$mask, SrcInfo.KRCWM),
6084                     (SrcInfo.VT SrcInfo.RC:$src))>;
6085
6086   def: Pat<(!cast<Intrinsic>("int_x86_avx512_mask_pmov"#sat#"_"#SrcInfo.Suffix#
6087                                DestInfo.Suffix#"_mem_"#SrcInfo.Size)
6088                   addr:$ptr, (SrcInfo.VT SrcInfo.RC:$src), -1),
6089            (!cast<Instruction>(NAME#SrcInfo.ZSuffix##mr) addr:$ptr,
6090                     (SrcInfo.VT SrcInfo.RC:$src))>;
6091 }
6092
6093 multiclass avx512_trunc<bits<8> opc, string OpcodeStr, SDNode OpNode,
6094          AVX512VLVectorVTInfo VTSrcInfo, X86VectorVTInfo DestInfoZ128,
6095          X86VectorVTInfo DestInfoZ256, X86VectorVTInfo DestInfoZ,
6096          X86MemOperand x86memopZ128, X86MemOperand x86memopZ256,
6097          X86MemOperand x86memopZ, PatFrag truncFrag, PatFrag mtruncFrag,
6098                                                      Predicate prd = HasAVX512>{
6099
6100   let Predicates = [HasVLX, prd] in {
6101     defm Z128:  avx512_trunc_common<opc, OpcodeStr, OpNode, VTSrcInfo.info128,
6102                              DestInfoZ128, x86memopZ128>,
6103                 avx512_trunc_mr_lowering<VTSrcInfo.info128, DestInfoZ128,
6104                              truncFrag, mtruncFrag>, EVEX_V128;
6105
6106     defm Z256:  avx512_trunc_common<opc, OpcodeStr, OpNode, VTSrcInfo.info256,
6107                              DestInfoZ256, x86memopZ256>,
6108                 avx512_trunc_mr_lowering<VTSrcInfo.info256, DestInfoZ256,
6109                              truncFrag, mtruncFrag>, EVEX_V256;
6110   }
6111   let Predicates = [prd] in
6112     defm Z:     avx512_trunc_common<opc, OpcodeStr, OpNode, VTSrcInfo.info512,
6113                              DestInfoZ, x86memopZ>,
6114                 avx512_trunc_mr_lowering<VTSrcInfo.info512, DestInfoZ,
6115                              truncFrag, mtruncFrag>, EVEX_V512;
6116 }
6117
6118 multiclass avx512_trunc_sat<bits<8> opc, string OpcodeStr, SDNode OpNode,
6119          AVX512VLVectorVTInfo VTSrcInfo, X86VectorVTInfo DestInfoZ128,
6120          X86VectorVTInfo DestInfoZ256, X86VectorVTInfo DestInfoZ,
6121          X86MemOperand x86memopZ128, X86MemOperand x86memopZ256,
6122          X86MemOperand x86memopZ, string sat, Predicate prd = HasAVX512>{
6123
6124   let Predicates = [HasVLX, prd] in {
6125     defm Z128:  avx512_trunc_common<opc, OpcodeStr, OpNode, VTSrcInfo.info128,
6126                              DestInfoZ128, x86memopZ128>,
6127                 avx512_trunc_sat_mr_lowering<VTSrcInfo.info128, DestInfoZ128,
6128                              sat>, EVEX_V128;
6129
6130     defm Z256:  avx512_trunc_common<opc, OpcodeStr, OpNode, VTSrcInfo.info256,
6131                              DestInfoZ256, x86memopZ256>,
6132                 avx512_trunc_sat_mr_lowering<VTSrcInfo.info256, DestInfoZ256,
6133                              sat>, EVEX_V256;
6134   }
6135   let Predicates = [prd] in
6136     defm Z:     avx512_trunc_common<opc, OpcodeStr, OpNode, VTSrcInfo.info512,
6137                              DestInfoZ, x86memopZ>,
6138                 avx512_trunc_sat_mr_lowering<VTSrcInfo.info512, DestInfoZ,
6139                              sat>, EVEX_V512;
6140 }
6141
6142 multiclass avx512_trunc_qb<bits<8> opc, string OpcodeStr, SDNode OpNode> {
6143   defm NAME: avx512_trunc<opc, OpcodeStr, OpNode, avx512vl_i64_info,
6144                v16i8x_info, v16i8x_info, v16i8x_info, i16mem, i32mem, i64mem,
6145                truncstorevi8, masked_truncstorevi8>, EVEX_CD8<8, CD8VO>;
6146 }
6147 multiclass avx512_trunc_sat_qb<bits<8> opc, string sat, SDNode OpNode> {
6148   defm NAME: avx512_trunc_sat<opc, "vpmov"##sat##"qb", OpNode, avx512vl_i64_info,
6149                v16i8x_info, v16i8x_info, v16i8x_info, i16mem, i32mem, i64mem,
6150                sat>, EVEX_CD8<8, CD8VO>;
6151 }
6152
6153 multiclass avx512_trunc_qw<bits<8> opc, string OpcodeStr, SDNode OpNode> {
6154   defm NAME: avx512_trunc<opc, OpcodeStr, OpNode, avx512vl_i64_info,
6155                v8i16x_info, v8i16x_info, v8i16x_info, i32mem, i64mem, i128mem,
6156                truncstorevi16, masked_truncstorevi16>, EVEX_CD8<16, CD8VQ>;
6157 }
6158 multiclass avx512_trunc_sat_qw<bits<8> opc, string sat, SDNode OpNode> {
6159   defm NAME: avx512_trunc_sat<opc, "vpmov"##sat##"qw", OpNode, avx512vl_i64_info,
6160                v8i16x_info, v8i16x_info, v8i16x_info, i32mem, i64mem, i128mem,
6161                sat>, EVEX_CD8<16, CD8VQ>;
6162 }
6163
6164 multiclass avx512_trunc_qd<bits<8> opc, string OpcodeStr, SDNode OpNode> {
6165   defm NAME: avx512_trunc<opc, OpcodeStr, OpNode, avx512vl_i64_info,
6166                v4i32x_info, v4i32x_info, v8i32x_info, i64mem, i128mem, i256mem,
6167                truncstorevi32, masked_truncstorevi32>, EVEX_CD8<32, CD8VH>;
6168 }
6169 multiclass avx512_trunc_sat_qd<bits<8> opc, string sat, SDNode OpNode> {
6170   defm NAME: avx512_trunc_sat<opc, "vpmov"##sat##"qd", OpNode, avx512vl_i64_info,
6171                v4i32x_info, v4i32x_info, v8i32x_info, i64mem, i128mem, i256mem,
6172                sat>, EVEX_CD8<32, CD8VH>;
6173 }
6174
6175 multiclass avx512_trunc_db<bits<8> opc, string OpcodeStr, SDNode OpNode> {
6176   defm NAME: avx512_trunc<opc, OpcodeStr, OpNode, avx512vl_i32_info,
6177                v16i8x_info, v16i8x_info, v16i8x_info, i32mem, i64mem, i128mem,
6178                truncstorevi8, masked_truncstorevi8>, EVEX_CD8<8, CD8VQ>;
6179 }
6180 multiclass avx512_trunc_sat_db<bits<8> opc, string sat, SDNode OpNode> {
6181   defm NAME: avx512_trunc_sat<opc, "vpmov"##sat##"db", OpNode, avx512vl_i32_info,
6182                v16i8x_info, v16i8x_info, v16i8x_info, i32mem, i64mem, i128mem,
6183                sat>, EVEX_CD8<8, CD8VQ>;
6184 }
6185
6186 multiclass avx512_trunc_dw<bits<8> opc, string OpcodeStr, SDNode OpNode> {
6187   defm NAME: avx512_trunc<opc, OpcodeStr, OpNode, avx512vl_i32_info,
6188               v8i16x_info, v8i16x_info, v16i16x_info, i64mem, i128mem, i256mem,
6189               truncstorevi16, masked_truncstorevi16>, EVEX_CD8<16, CD8VH>;
6190 }
6191 multiclass avx512_trunc_sat_dw<bits<8> opc, string sat, SDNode OpNode> {
6192   defm NAME: avx512_trunc_sat<opc, "vpmov"##sat##"dw", OpNode, avx512vl_i32_info,
6193               v8i16x_info, v8i16x_info, v16i16x_info, i64mem, i128mem, i256mem,
6194               sat>, EVEX_CD8<16, CD8VH>;
6195 }
6196
6197 multiclass avx512_trunc_wb<bits<8> opc, string OpcodeStr, SDNode OpNode> {
6198   defm NAME: avx512_trunc<opc, OpcodeStr, OpNode, avx512vl_i16_info,
6199               v16i8x_info, v16i8x_info, v32i8x_info, i64mem, i128mem, i256mem,
6200               truncstorevi8, masked_truncstorevi8,HasBWI>, EVEX_CD8<16, CD8VH>;
6201 }
6202 multiclass avx512_trunc_sat_wb<bits<8> opc, string sat, SDNode OpNode> {
6203   defm NAME: avx512_trunc_sat<opc, "vpmov"##sat##"wb", OpNode, avx512vl_i16_info,
6204               v16i8x_info, v16i8x_info, v32i8x_info, i64mem, i128mem, i256mem,
6205               sat, HasBWI>, EVEX_CD8<16, CD8VH>;
6206 }
6207
6208 defm VPMOVQB    : avx512_trunc_qb<0x32, "vpmovqb", X86vtrunc>;
6209 defm VPMOVSQB   : avx512_trunc_sat_qb<0x22, "s",   X86vtruncs>;
6210 defm VPMOVUSQB  : avx512_trunc_sat_qb<0x12, "us",  X86vtruncus>;
6211
6212 defm VPMOVQW    : avx512_trunc_qw<0x34, "vpmovqw", X86vtrunc>;
6213 defm VPMOVSQW   : avx512_trunc_sat_qw<0x24, "s",   X86vtruncs>;
6214 defm VPMOVUSQW  : avx512_trunc_sat_qw<0x14, "us",  X86vtruncus>;
6215
6216 defm VPMOVQD    : avx512_trunc_qd<0x35, "vpmovqd", X86vtrunc>;
6217 defm VPMOVSQD   : avx512_trunc_sat_qd<0x25, "s",   X86vtruncs>;
6218 defm VPMOVUSQD  : avx512_trunc_sat_qd<0x15, "us",  X86vtruncus>;
6219
6220 defm VPMOVDB    : avx512_trunc_db<0x31, "vpmovdb", X86vtrunc>;
6221 defm VPMOVSDB   : avx512_trunc_sat_db<0x21, "s",   X86vtruncs>;
6222 defm VPMOVUSDB  : avx512_trunc_sat_db<0x11, "us",  X86vtruncus>;
6223
6224 defm VPMOVDW    : avx512_trunc_dw<0x33, "vpmovdw", X86vtrunc>;
6225 defm VPMOVSDW   : avx512_trunc_sat_dw<0x23, "s",   X86vtruncs>;
6226 defm VPMOVUSDW  : avx512_trunc_sat_dw<0x13, "us",  X86vtruncus>;
6227
6228 defm VPMOVWB    : avx512_trunc_wb<0x30, "vpmovwb", X86vtrunc>;
6229 defm VPMOVSWB   : avx512_trunc_sat_wb<0x20, "s",   X86vtruncs>;
6230 defm VPMOVUSWB  : avx512_trunc_sat_wb<0x10, "us",  X86vtruncus>;
6231
6232 let Predicates = [HasAVX512, NoVLX] in {
6233 def: Pat<(v8i16 (X86vtrunc (v8i32 VR256X:$src))),
6234          (v8i16 (EXTRACT_SUBREG
6235                  (v16i16 (VPMOVDWZrr (v16i32 (SUBREG_TO_REG (i32 0),
6236                                           VR256X:$src, sub_ymm)))), sub_xmm))>;
6237 def: Pat<(v4i32 (X86vtrunc (v4i64 VR256X:$src))),
6238          (v4i32 (EXTRACT_SUBREG
6239                  (v8i32 (VPMOVQDZrr (v8i64 (SUBREG_TO_REG (i32 0),
6240                                            VR256X:$src, sub_ymm)))), sub_xmm))>;
6241 }
6242
6243 let Predicates = [HasBWI, NoVLX] in {
6244 def: Pat<(v16i8 (X86vtrunc (v16i16 VR256X:$src))),
6245          (v16i8 (EXTRACT_SUBREG  (VPMOVWBZrr (v32i16 (SUBREG_TO_REG (i32 0),
6246                                             VR256X:$src, sub_ymm))), sub_xmm))>;
6247 }
6248
6249 multiclass avx512_extend_common<bits<8> opc, string OpcodeStr,
6250                   X86VectorVTInfo DestInfo, X86VectorVTInfo SrcInfo,
6251                   X86MemOperand x86memop, PatFrag LdFrag, SDNode OpNode>{
6252
6253   defm rr   : AVX512_maskable<opc, MRMSrcReg, DestInfo, (outs DestInfo.RC:$dst),
6254                     (ins SrcInfo.RC:$src), OpcodeStr ,"$src", "$src",
6255                     (DestInfo.VT (OpNode (SrcInfo.VT SrcInfo.RC:$src)))>,
6256                   EVEX;
6257
6258   let mayLoad = 1 in {
6259     defm rm : AVX512_maskable<opc, MRMSrcMem, DestInfo, (outs DestInfo.RC:$dst),
6260                     (ins x86memop:$src), OpcodeStr ,"$src", "$src",
6261                     (DestInfo.VT (LdFrag addr:$src))>,
6262                   EVEX;
6263   }
6264 }
6265
6266 multiclass avx512_extend_BW<bits<8> opc, string OpcodeStr, SDNode OpNode,
6267           string ExtTy,PatFrag LdFrag = !cast<PatFrag>(ExtTy#"extloadvi8")> {
6268   let Predicates = [HasVLX, HasBWI] in {
6269     defm Z128:  avx512_extend_common<opc, OpcodeStr, v8i16x_info,
6270                     v16i8x_info, i64mem, LdFrag, OpNode>,
6271                      EVEX_CD8<8, CD8VH>, T8PD, EVEX_V128;
6272
6273     defm Z256:  avx512_extend_common<opc, OpcodeStr, v16i16x_info,
6274                     v16i8x_info, i128mem, LdFrag, OpNode>,
6275                      EVEX_CD8<8, CD8VH>, T8PD, EVEX_V256;
6276   }
6277   let Predicates = [HasBWI] in {
6278     defm Z   :  avx512_extend_common<opc, OpcodeStr, v32i16_info,
6279                     v32i8x_info, i256mem, LdFrag, OpNode>,
6280                      EVEX_CD8<8, CD8VH>, T8PD, EVEX_V512;
6281   }
6282 }
6283
6284 multiclass avx512_extend_BD<bits<8> opc, string OpcodeStr, SDNode OpNode,
6285           string ExtTy,PatFrag LdFrag = !cast<PatFrag>(ExtTy#"extloadvi8")> {
6286   let Predicates = [HasVLX, HasAVX512] in {
6287     defm Z128:  avx512_extend_common<opc, OpcodeStr, v4i32x_info,
6288                    v16i8x_info, i32mem, LdFrag, OpNode>,
6289                          EVEX_CD8<8, CD8VQ>, T8PD, EVEX_V128;
6290
6291     defm Z256:  avx512_extend_common<opc, OpcodeStr, v8i32x_info,
6292                    v16i8x_info, i64mem, LdFrag, OpNode>,
6293                          EVEX_CD8<8, CD8VQ>, T8PD, EVEX_V256;
6294   }
6295   let Predicates = [HasAVX512] in {
6296     defm Z   :  avx512_extend_common<opc, OpcodeStr, v16i32_info,
6297                    v16i8x_info, i128mem, LdFrag, OpNode>,
6298                          EVEX_CD8<8, CD8VQ>, T8PD, EVEX_V512;
6299   }
6300 }
6301
6302 multiclass avx512_extend_BQ<bits<8> opc, string OpcodeStr, SDNode OpNode,
6303           string ExtTy,PatFrag LdFrag = !cast<PatFrag>(ExtTy#"extloadvi8")> {
6304   let Predicates = [HasVLX, HasAVX512] in {
6305     defm Z128:  avx512_extend_common<opc, OpcodeStr, v2i64x_info,
6306                    v16i8x_info, i16mem, LdFrag, OpNode>,
6307                      EVEX_CD8<8, CD8VO>, T8PD, EVEX_V128;
6308
6309     defm Z256:  avx512_extend_common<opc, OpcodeStr, v4i64x_info,
6310                    v16i8x_info, i32mem, LdFrag, OpNode>,
6311                      EVEX_CD8<8, CD8VO>, T8PD, EVEX_V256;
6312   }
6313   let Predicates = [HasAVX512] in {
6314     defm Z   :  avx512_extend_common<opc, OpcodeStr, v8i64_info,
6315                    v16i8x_info, i64mem, LdFrag, OpNode>,
6316                      EVEX_CD8<8, CD8VO>, T8PD, EVEX_V512;
6317   }
6318 }
6319
6320 multiclass avx512_extend_WD<bits<8> opc, string OpcodeStr, SDNode OpNode,
6321          string ExtTy,PatFrag LdFrag = !cast<PatFrag>(ExtTy#"extloadvi16")> {
6322   let Predicates = [HasVLX, HasAVX512] in {
6323     defm Z128:  avx512_extend_common<opc, OpcodeStr, v4i32x_info,
6324                    v8i16x_info, i64mem, LdFrag, OpNode>,
6325                      EVEX_CD8<16, CD8VH>, T8PD, EVEX_V128;
6326
6327     defm Z256:  avx512_extend_common<opc, OpcodeStr, v8i32x_info,
6328                    v8i16x_info, i128mem, LdFrag, OpNode>,
6329                      EVEX_CD8<16, CD8VH>, T8PD, EVEX_V256;
6330   }
6331   let Predicates = [HasAVX512] in {
6332     defm Z   :  avx512_extend_common<opc, OpcodeStr, v16i32_info,
6333                    v16i16x_info, i256mem, LdFrag, OpNode>,
6334                      EVEX_CD8<16, CD8VH>, T8PD, EVEX_V512;
6335   }
6336 }
6337
6338 multiclass avx512_extend_WQ<bits<8> opc, string OpcodeStr, SDNode OpNode,
6339          string ExtTy,PatFrag LdFrag = !cast<PatFrag>(ExtTy#"extloadvi16")> {
6340   let Predicates = [HasVLX, HasAVX512] in {
6341     defm Z128:  avx512_extend_common<opc, OpcodeStr, v2i64x_info,
6342                    v8i16x_info, i32mem, LdFrag, OpNode>,
6343                      EVEX_CD8<16, CD8VQ>, T8PD, EVEX_V128;
6344
6345     defm Z256:  avx512_extend_common<opc, OpcodeStr, v4i64x_info,
6346                    v8i16x_info, i64mem, LdFrag, OpNode>,
6347                      EVEX_CD8<16, CD8VQ>, T8PD, EVEX_V256;
6348   }
6349   let Predicates = [HasAVX512] in {
6350     defm Z   :  avx512_extend_common<opc, OpcodeStr, v8i64_info,
6351                    v8i16x_info, i128mem, LdFrag, OpNode>,
6352                      EVEX_CD8<16, CD8VQ>, T8PD, EVEX_V512;
6353   }
6354 }
6355
6356 multiclass avx512_extend_DQ<bits<8> opc, string OpcodeStr, SDNode OpNode,
6357          string ExtTy,PatFrag LdFrag = !cast<PatFrag>(ExtTy#"extloadvi32")> {
6358
6359   let Predicates = [HasVLX, HasAVX512] in {
6360     defm Z128:  avx512_extend_common<opc, OpcodeStr, v2i64x_info,
6361                    v4i32x_info, i64mem, LdFrag, OpNode>,
6362                      EVEX_CD8<32, CD8VH>, T8PD, EVEX_V128;
6363
6364     defm Z256:  avx512_extend_common<opc, OpcodeStr, v4i64x_info,
6365                    v4i32x_info, i128mem, LdFrag, OpNode>,
6366                      EVEX_CD8<32, CD8VH>, T8PD, EVEX_V256;
6367   }
6368   let Predicates = [HasAVX512] in {
6369     defm Z   :  avx512_extend_common<opc, OpcodeStr, v8i64_info,
6370                    v8i32x_info, i256mem, LdFrag, OpNode>,
6371                      EVEX_CD8<32, CD8VH>, T8PD, EVEX_V512;
6372   }
6373 }
6374
6375 defm VPMOVZXBW : avx512_extend_BW<0x30, "vpmovzxbw", X86vzext, "z">;
6376 defm VPMOVZXBD : avx512_extend_BD<0x31, "vpmovzxbd", X86vzext, "z">;
6377 defm VPMOVZXBQ : avx512_extend_BQ<0x32, "vpmovzxbq", X86vzext, "z">;
6378 defm VPMOVZXWD : avx512_extend_WD<0x33, "vpmovzxwd", X86vzext, "z">;
6379 defm VPMOVZXWQ : avx512_extend_WQ<0x34, "vpmovzxwq", X86vzext, "z">;
6380 defm VPMOVZXDQ : avx512_extend_DQ<0x35, "vpmovzxdq", X86vzext, "z">;
6381
6382
6383 defm VPMOVSXBW: avx512_extend_BW<0x20, "vpmovsxbw", X86vsext, "s">;
6384 defm VPMOVSXBD: avx512_extend_BD<0x21, "vpmovsxbd", X86vsext, "s">;
6385 defm VPMOVSXBQ: avx512_extend_BQ<0x22, "vpmovsxbq", X86vsext, "s">;
6386 defm VPMOVSXWD: avx512_extend_WD<0x23, "vpmovsxwd", X86vsext, "s">;
6387 defm VPMOVSXWQ: avx512_extend_WQ<0x24, "vpmovsxwq", X86vsext, "s">;
6388 defm VPMOVSXDQ: avx512_extend_DQ<0x25, "vpmovsxdq", X86vsext, "s">;
6389
6390 //===----------------------------------------------------------------------===//
6391 // GATHER - SCATTER Operations
6392
6393 multiclass avx512_gather<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
6394                          X86MemOperand memop, PatFrag GatherNode> {
6395   let Constraints = "@earlyclobber $dst, $src1 = $dst, $mask = $mask_wb",
6396       ExeDomain = _.ExeDomain in
6397   def rm  : AVX5128I<opc, MRMSrcMem, (outs _.RC:$dst, _.KRCWM:$mask_wb),
6398             (ins _.RC:$src1, _.KRCWM:$mask, memop:$src2),
6399             !strconcat(OpcodeStr#_.Suffix,
6400             "\t{$src2, ${dst} {${mask}}|${dst} {${mask}}, $src2}"),
6401             [(set _.RC:$dst, _.KRCWM:$mask_wb,
6402               (GatherNode  (_.VT _.RC:$src1), _.KRCWM:$mask,
6403                      vectoraddr:$src2))]>, EVEX, EVEX_K,
6404              EVEX_CD8<_.EltSize, CD8VT1>;
6405 }
6406
6407 multiclass avx512_gather_q_pd<bits<8> dopc, bits<8> qopc,
6408                         AVX512VLVectorVTInfo _, string OpcodeStr, string SUFF> {
6409   defm NAME##D##SUFF##Z: avx512_gather<dopc, OpcodeStr##"d", _.info512,
6410                                       vy32xmem, mgatherv8i32>, EVEX_V512, VEX_W;
6411   defm NAME##Q##SUFF##Z: avx512_gather<qopc, OpcodeStr##"q", _.info512,
6412                                       vz64mem,  mgatherv8i64>, EVEX_V512, VEX_W;
6413 let Predicates = [HasVLX] in {
6414   defm NAME##D##SUFF##Z256: avx512_gather<dopc, OpcodeStr##"d", _.info256,
6415                               vx32xmem, mgatherv4i32>, EVEX_V256, VEX_W;
6416   defm NAME##Q##SUFF##Z256: avx512_gather<qopc, OpcodeStr##"q", _.info256,
6417                               vy64xmem, mgatherv4i64>, EVEX_V256, VEX_W;
6418   defm NAME##D##SUFF##Z128: avx512_gather<dopc, OpcodeStr##"d", _.info128,
6419                               vx32xmem, mgatherv4i32>, EVEX_V128, VEX_W;
6420   defm NAME##Q##SUFF##Z128: avx512_gather<qopc, OpcodeStr##"q", _.info128,
6421                               vx64xmem, mgatherv2i64>, EVEX_V128, VEX_W;
6422 }
6423 }
6424
6425 multiclass avx512_gather_d_ps<bits<8> dopc, bits<8> qopc,
6426                        AVX512VLVectorVTInfo _, string OpcodeStr, string SUFF> {
6427   defm NAME##D##SUFF##Z: avx512_gather<dopc, OpcodeStr##"d", _.info512, vz32mem,
6428                                        mgatherv16i32>, EVEX_V512;
6429   defm NAME##Q##SUFF##Z: avx512_gather<qopc, OpcodeStr##"q", _.info256, vz64mem,
6430                                        mgatherv8i64>, EVEX_V512;
6431 let Predicates = [HasVLX] in {
6432   defm NAME##D##SUFF##Z256: avx512_gather<dopc, OpcodeStr##"d", _.info256,
6433                                           vy32xmem, mgatherv8i32>, EVEX_V256;
6434   defm NAME##Q##SUFF##Z256: avx512_gather<qopc, OpcodeStr##"q", _.info128,
6435                                           vy64xmem, mgatherv4i64>, EVEX_V256;
6436   defm NAME##D##SUFF##Z128: avx512_gather<dopc, OpcodeStr##"d", _.info128,
6437                                           vx32xmem, mgatherv4i32>, EVEX_V128;
6438   defm NAME##Q##SUFF##Z128: avx512_gather<qopc, OpcodeStr##"q", _.info128,
6439                                           vx64xmem, mgatherv2i64>, EVEX_V128;
6440 }
6441 }
6442
6443
6444 defm VGATHER : avx512_gather_q_pd<0x92, 0x93, avx512vl_f64_info, "vgather", "PD">,
6445                avx512_gather_d_ps<0x92, 0x93, avx512vl_f32_info, "vgather", "PS">;
6446
6447 defm VPGATHER : avx512_gather_q_pd<0x90, 0x91, avx512vl_i64_info, "vpgather", "Q">,
6448                 avx512_gather_d_ps<0x90, 0x91, avx512vl_i32_info, "vpgather", "D">;
6449
6450 multiclass avx512_scatter<bits<8> opc, string OpcodeStr, X86VectorVTInfo _,
6451                           X86MemOperand memop, PatFrag ScatterNode> {
6452
6453 let mayStore = 1, Constraints = "$mask = $mask_wb", ExeDomain = _.ExeDomain in
6454
6455   def mr  : AVX5128I<opc, MRMDestMem, (outs _.KRCWM:$mask_wb),
6456             (ins memop:$dst, _.KRCWM:$mask, _.RC:$src),
6457             !strconcat(OpcodeStr#_.Suffix,
6458             "\t{$src, ${dst} {${mask}}|${dst} {${mask}}, $src}"),
6459             [(set _.KRCWM:$mask_wb, (ScatterNode (_.VT _.RC:$src),
6460                                      _.KRCWM:$mask,  vectoraddr:$dst))]>,
6461             EVEX, EVEX_K, EVEX_CD8<_.EltSize, CD8VT1>;
6462 }
6463
6464 multiclass avx512_scatter_q_pd<bits<8> dopc, bits<8> qopc,
6465                         AVX512VLVectorVTInfo _, string OpcodeStr, string SUFF> {
6466   defm NAME##D##SUFF##Z: avx512_scatter<dopc, OpcodeStr##"d", _.info512,
6467                                       vy32xmem, mscatterv8i32>, EVEX_V512, VEX_W;
6468   defm NAME##Q##SUFF##Z: avx512_scatter<qopc, OpcodeStr##"q", _.info512,
6469                                       vz64mem,  mscatterv8i64>, EVEX_V512, VEX_W;
6470 let Predicates = [HasVLX] in {
6471   defm NAME##D##SUFF##Z256: avx512_scatter<dopc, OpcodeStr##"d", _.info256,
6472                               vx32xmem, mscatterv4i32>, EVEX_V256, VEX_W;
6473   defm NAME##Q##SUFF##Z256: avx512_scatter<qopc, OpcodeStr##"q", _.info256,
6474                               vy64xmem, mscatterv4i64>, EVEX_V256, VEX_W;
6475   defm NAME##D##SUFF##Z128: avx512_scatter<dopc, OpcodeStr##"d", _.info128,
6476                               vx32xmem, mscatterv4i32>, EVEX_V128, VEX_W;
6477   defm NAME##Q##SUFF##Z128: avx512_scatter<qopc, OpcodeStr##"q", _.info128,
6478                               vx64xmem, mscatterv2i64>, EVEX_V128, VEX_W;
6479 }
6480 }
6481
6482 multiclass avx512_scatter_d_ps<bits<8> dopc, bits<8> qopc,
6483                        AVX512VLVectorVTInfo _, string OpcodeStr, string SUFF> {
6484   defm NAME##D##SUFF##Z: avx512_scatter<dopc, OpcodeStr##"d", _.info512, vz32mem,
6485                                        mscatterv16i32>, EVEX_V512;
6486   defm NAME##Q##SUFF##Z: avx512_scatter<qopc, OpcodeStr##"q", _.info256, vz64mem,
6487                                        mscatterv8i64>, EVEX_V512;
6488 let Predicates = [HasVLX] in {
6489   defm NAME##D##SUFF##Z256: avx512_scatter<dopc, OpcodeStr##"d", _.info256,
6490                                           vy32xmem, mscatterv8i32>, EVEX_V256;
6491   defm NAME##Q##SUFF##Z256: avx512_scatter<qopc, OpcodeStr##"q", _.info128,
6492                                           vy64xmem, mscatterv4i64>, EVEX_V256;
6493   defm NAME##D##SUFF##Z128: avx512_scatter<dopc, OpcodeStr##"d", _.info128,
6494                                           vx32xmem, mscatterv4i32>, EVEX_V128;
6495   defm NAME##Q##SUFF##Z128: avx512_scatter<qopc, OpcodeStr##"q", _.info128,
6496                                           vx64xmem, mscatterv2i64>, EVEX_V128;
6497 }
6498 }
6499
6500 defm VSCATTER : avx512_scatter_q_pd<0xA2, 0xA3, avx512vl_f64_info, "vscatter", "PD">,
6501                avx512_scatter_d_ps<0xA2, 0xA3, avx512vl_f32_info, "vscatter", "PS">;
6502
6503 defm VPSCATTER : avx512_scatter_q_pd<0xA0, 0xA1, avx512vl_i64_info, "vpscatter", "Q">,
6504                 avx512_scatter_d_ps<0xA0, 0xA1, avx512vl_i32_info, "vpscatter", "D">;
6505
6506 // prefetch
6507 multiclass avx512_gather_scatter_prefetch<bits<8> opc, Format F, string OpcodeStr,
6508                        RegisterClass KRC, X86MemOperand memop> {
6509   let Predicates = [HasPFI], hasSideEffects = 1 in
6510   def m  : AVX5128I<opc, F, (outs), (ins KRC:$mask, memop:$src),
6511             !strconcat(OpcodeStr, "\t{$src {${mask}}|{${mask}}, $src}"),
6512             []>, EVEX, EVEX_K;
6513 }
6514
6515 defm VGATHERPF0DPS: avx512_gather_scatter_prefetch<0xC6, MRM1m, "vgatherpf0dps",
6516                      VK16WM, vz32mem>, EVEX_V512, EVEX_CD8<32, CD8VT1>;
6517
6518 defm VGATHERPF0QPS: avx512_gather_scatter_prefetch<0xC7, MRM1m, "vgatherpf0qps",
6519                      VK8WM, vz64mem>, EVEX_V512, EVEX_CD8<64, CD8VT1>;
6520
6521 defm VGATHERPF0DPD: avx512_gather_scatter_prefetch<0xC6, MRM1m, "vgatherpf0dpd",
6522                      VK8WM, vy32mem>, EVEX_V512, VEX_W, EVEX_CD8<32, CD8VT1>;
6523
6524 defm VGATHERPF0QPD: avx512_gather_scatter_prefetch<0xC7, MRM1m, "vgatherpf0qpd",
6525                      VK8WM, vz64mem>, EVEX_V512, VEX_W, EVEX_CD8<64, CD8VT1>;
6526
6527 defm VGATHERPF1DPS: avx512_gather_scatter_prefetch<0xC6, MRM2m, "vgatherpf1dps",
6528                      VK16WM, vz32mem>, EVEX_V512, EVEX_CD8<32, CD8VT1>;
6529
6530 defm VGATHERPF1QPS: avx512_gather_scatter_prefetch<0xC7, MRM2m, "vgatherpf1qps",
6531                      VK8WM, vz64mem>, EVEX_V512, EVEX_CD8<64, CD8VT1>;
6532
6533 defm VGATHERPF1DPD: avx512_gather_scatter_prefetch<0xC6, MRM2m, "vgatherpf1dpd",
6534                      VK8WM, vy32mem>, EVEX_V512, VEX_W, EVEX_CD8<32, CD8VT1>;
6535
6536 defm VGATHERPF1QPD: avx512_gather_scatter_prefetch<0xC7, MRM2m, "vgatherpf1qpd",
6537                      VK8WM, vz64mem>, EVEX_V512, VEX_W, EVEX_CD8<64, CD8VT1>;
6538
6539 defm VSCATTERPF0DPS: avx512_gather_scatter_prefetch<0xC6, MRM5m, "vscatterpf0dps",
6540                      VK16WM, vz32mem>, EVEX_V512, EVEX_CD8<32, CD8VT1>;
6541
6542 defm VSCATTERPF0QPS: avx512_gather_scatter_prefetch<0xC7, MRM5m, "vscatterpf0qps",
6543                      VK8WM, vz64mem>, EVEX_V512, EVEX_CD8<64, CD8VT1>;
6544
6545 defm VSCATTERPF0DPD: avx512_gather_scatter_prefetch<0xC6, MRM5m, "vscatterpf0dpd",
6546                      VK8WM, vy32mem>, EVEX_V512, VEX_W, EVEX_CD8<32, CD8VT1>;
6547
6548 defm VSCATTERPF0QPD: avx512_gather_scatter_prefetch<0xC7, MRM5m, "vscatterpf0qpd",
6549                      VK8WM, vz64mem>, EVEX_V512, VEX_W, EVEX_CD8<64, CD8VT1>;
6550
6551 defm VSCATTERPF1DPS: avx512_gather_scatter_prefetch<0xC6, MRM6m, "vscatterpf1dps",
6552                      VK16WM, vz32mem>, EVEX_V512, EVEX_CD8<32, CD8VT1>;
6553
6554 defm VSCATTERPF1QPS: avx512_gather_scatter_prefetch<0xC7, MRM6m, "vscatterpf1qps",
6555                      VK8WM, vz64mem>, EVEX_V512, EVEX_CD8<64, CD8VT1>;
6556
6557 defm VSCATTERPF1DPD: avx512_gather_scatter_prefetch<0xC6, MRM6m, "vscatterpf1dpd",
6558                      VK8WM, vy32mem>, EVEX_V512, VEX_W, EVEX_CD8<32, CD8VT1>;
6559
6560 defm VSCATTERPF1QPD: avx512_gather_scatter_prefetch<0xC7, MRM6m, "vscatterpf1qpd",
6561                      VK8WM, vz64mem>, EVEX_V512, VEX_W, EVEX_CD8<64, CD8VT1>;
6562
6563 // Helper fragments to match sext vXi1 to vXiY.
6564 def v16i1sextv16i32  : PatLeaf<(v16i32 (X86vsrai VR512:$src, (i8 31)))>;
6565 def v8i1sextv8i64  : PatLeaf<(v8i64 (X86vsrai VR512:$src, (i8 63)))>;
6566
6567 def : Pat<(store (i1 -1), addr:$dst), (MOV8mi addr:$dst, (i8 1))>;
6568 def : Pat<(store (i1  1), addr:$dst), (MOV8mi addr:$dst, (i8 1))>;
6569 def : Pat<(store (i1  0), addr:$dst), (MOV8mi addr:$dst, (i8 0))>;
6570
6571 def : Pat<(store VK1:$src, addr:$dst),
6572           (MOV8mr addr:$dst,
6573            (EXTRACT_SUBREG (KMOVWrk (COPY_TO_REGCLASS VK1:$src, VK16)),
6574             sub_8bit))>, Requires<[HasAVX512, NoDQI]>;
6575
6576 def : Pat<(store VK8:$src, addr:$dst),
6577           (MOV8mr addr:$dst,
6578            (EXTRACT_SUBREG (KMOVWrk (COPY_TO_REGCLASS VK8:$src, VK16)),
6579             sub_8bit))>, Requires<[HasAVX512, NoDQI]>;
6580
6581 def truncstorei1 : PatFrag<(ops node:$val, node:$ptr),
6582                            (truncstore node:$val, node:$ptr), [{
6583   return cast<StoreSDNode>(N)->getMemoryVT() == MVT::i1;
6584 }]>;
6585
6586 def : Pat<(truncstorei1 GR8:$src, addr:$dst),
6587           (MOV8mr addr:$dst, GR8:$src)>;
6588
6589 multiclass cvt_by_vec_width<bits<8> opc, X86VectorVTInfo Vec, string OpcodeStr > {
6590 def rr : AVX512XS8I<opc, MRMSrcReg, (outs Vec.RC:$dst), (ins Vec.KRC:$src),
6591                   !strconcat(OpcodeStr##Vec.Suffix, "\t{$src, $dst|$dst, $src}"),
6592                   [(set Vec.RC:$dst, (Vec.VT (X86vsext Vec.KRC:$src)))]>, EVEX;
6593 }
6594
6595 multiclass cvt_mask_by_elt_width<bits<8> opc, AVX512VLVectorVTInfo VTInfo,
6596                                  string OpcodeStr, Predicate prd> {
6597 let Predicates = [prd] in
6598   defm Z : cvt_by_vec_width<opc, VTInfo.info512, OpcodeStr>, EVEX_V512;
6599
6600   let Predicates = [prd, HasVLX] in {
6601     defm Z256 : cvt_by_vec_width<opc, VTInfo.info256, OpcodeStr>, EVEX_V256;
6602     defm Z128 : cvt_by_vec_width<opc, VTInfo.info128, OpcodeStr>, EVEX_V128;
6603   }
6604 }
6605
6606 multiclass avx512_convert_mask_to_vector<string OpcodeStr> {
6607   defm NAME##B : cvt_mask_by_elt_width<0x28, avx512vl_i8_info,  OpcodeStr,
6608                                        HasBWI>;
6609   defm NAME##W : cvt_mask_by_elt_width<0x28, avx512vl_i16_info, OpcodeStr,
6610                                        HasBWI>, VEX_W;
6611   defm NAME##D : cvt_mask_by_elt_width<0x38, avx512vl_i32_info, OpcodeStr,
6612                                        HasDQI>;
6613   defm NAME##Q : cvt_mask_by_elt_width<0x38, avx512vl_i64_info, OpcodeStr,
6614                                        HasDQI>, VEX_W;
6615 }
6616
6617 defm VPMOVM2 : avx512_convert_mask_to_vector<"vpmovm2">;
6618
6619 multiclass convert_vector_to_mask_common<bits<8> opc, X86VectorVTInfo _, string OpcodeStr > {
6620 def rr : AVX512XS8I<opc, MRMSrcReg, (outs _.KRC:$dst), (ins _.RC:$src),
6621                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6622                   [(set _.KRC:$dst, (X86cvt2mask (_.VT _.RC:$src)))]>, EVEX;
6623 }
6624
6625 multiclass avx512_convert_vector_to_mask<bits<8> opc, string OpcodeStr,
6626                         AVX512VLVectorVTInfo VTInfo, Predicate prd> {
6627 let Predicates = [prd] in
6628   defm Z : convert_vector_to_mask_common <opc, VTInfo.info512, OpcodeStr>,
6629    EVEX_V512;
6630
6631   let Predicates = [prd, HasVLX] in {
6632     defm Z256 : convert_vector_to_mask_common<opc, VTInfo.info256, OpcodeStr>,
6633      EVEX_V256;
6634     defm Z128 : convert_vector_to_mask_common<opc, VTInfo.info128, OpcodeStr>,
6635      EVEX_V128;
6636   }
6637 }
6638
6639 defm VPMOVB2M : avx512_convert_vector_to_mask<0x29, "vpmovb2m",
6640                                               avx512vl_i8_info, HasBWI>;
6641 defm VPMOVW2M : avx512_convert_vector_to_mask<0x29, "vpmovw2m",
6642                                               avx512vl_i16_info, HasBWI>, VEX_W;
6643 defm VPMOVD2M : avx512_convert_vector_to_mask<0x39, "vpmovd2m",
6644                                               avx512vl_i32_info, HasDQI>;
6645 defm VPMOVQ2M : avx512_convert_vector_to_mask<0x39, "vpmovq2m",
6646                                               avx512vl_i64_info, HasDQI>, VEX_W;
6647
6648 //===----------------------------------------------------------------------===//
6649 // AVX-512 - COMPRESS and EXPAND
6650 //
6651
6652 multiclass compress_by_vec_width<bits<8> opc, X86VectorVTInfo _,
6653                                  string OpcodeStr> {
6654   defm rr : AVX512_maskable<opc, MRMDestReg, _, (outs _.RC:$dst),
6655               (ins _.RC:$src1), OpcodeStr, "$src1", "$src1",
6656               (_.VT (X86compress _.RC:$src1))>, AVX5128IBase;
6657
6658   let mayStore = 1 in {
6659   def mr : AVX5128I<opc, MRMDestMem, (outs),
6660               (ins _.MemOp:$dst, _.RC:$src),
6661               OpcodeStr # "\t{$src, $dst |$dst, $src}",
6662               []>, EVEX_CD8<_.EltSize, CD8VT1>;
6663
6664   def mrk : AVX5128I<opc, MRMDestMem, (outs),
6665               (ins _.MemOp:$dst, _.KRCWM:$mask, _.RC:$src),
6666               OpcodeStr # "\t{$src, $dst {${mask}} |$dst {${mask}}, $src}",
6667               [(store (_.VT (vselect _.KRCWM:$mask,
6668                              (_.VT (X86compress  _.RC:$src)), _.ImmAllZerosV)),
6669                 addr:$dst)]>,
6670               EVEX_K, EVEX_CD8<_.EltSize, CD8VT1>;
6671   }
6672 }
6673
6674 multiclass compress_by_elt_width<bits<8> opc, string OpcodeStr,
6675                                  AVX512VLVectorVTInfo VTInfo> {
6676   defm Z : compress_by_vec_width<opc, VTInfo.info512, OpcodeStr>, EVEX_V512;
6677
6678   let Predicates = [HasVLX] in {
6679     defm Z256 : compress_by_vec_width<opc, VTInfo.info256, OpcodeStr>, EVEX_V256;
6680     defm Z128 : compress_by_vec_width<opc, VTInfo.info128, OpcodeStr>, EVEX_V128;
6681   }
6682 }
6683
6684 defm VPCOMPRESSD : compress_by_elt_width <0x8B, "vpcompressd", avx512vl_i32_info>,
6685                                          EVEX;
6686 defm VPCOMPRESSQ : compress_by_elt_width <0x8B, "vpcompressq", avx512vl_i64_info>,
6687                                          EVEX, VEX_W;
6688 defm VCOMPRESSPS : compress_by_elt_width <0x8A, "vcompressps", avx512vl_f32_info>,
6689                                          EVEX;
6690 defm VCOMPRESSPD : compress_by_elt_width <0x8A, "vcompresspd", avx512vl_f64_info>,
6691                                          EVEX, VEX_W;
6692
6693 // expand
6694 multiclass expand_by_vec_width<bits<8> opc, X86VectorVTInfo _,
6695                                  string OpcodeStr> {
6696   defm rr : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
6697               (ins _.RC:$src1), OpcodeStr, "$src1", "$src1",
6698               (_.VT (X86expand _.RC:$src1))>, AVX5128IBase;
6699
6700   let mayLoad = 1 in
6701   defm rm : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
6702               (ins _.MemOp:$src1), OpcodeStr, "$src1", "$src1",
6703               (_.VT (X86expand (_.VT (bitconvert
6704                                       (_.LdFrag addr:$src1)))))>,
6705             AVX5128IBase, EVEX_CD8<_.EltSize, CD8VT1>;
6706 }
6707
6708 multiclass expand_by_elt_width<bits<8> opc, string OpcodeStr,
6709                                  AVX512VLVectorVTInfo VTInfo> {
6710   defm Z : expand_by_vec_width<opc, VTInfo.info512, OpcodeStr>, EVEX_V512;
6711
6712   let Predicates = [HasVLX] in {
6713     defm Z256 : expand_by_vec_width<opc, VTInfo.info256, OpcodeStr>, EVEX_V256;
6714     defm Z128 : expand_by_vec_width<opc, VTInfo.info128, OpcodeStr>, EVEX_V128;
6715   }
6716 }
6717
6718 defm VPEXPANDD : expand_by_elt_width <0x89, "vpexpandd", avx512vl_i32_info>,
6719                                          EVEX;
6720 defm VPEXPANDQ : expand_by_elt_width <0x89, "vpexpandq", avx512vl_i64_info>,
6721                                          EVEX, VEX_W;
6722 defm VEXPANDPS : expand_by_elt_width <0x88, "vexpandps", avx512vl_f32_info>,
6723                                          EVEX;
6724 defm VEXPANDPD : expand_by_elt_width <0x88, "vexpandpd", avx512vl_f64_info>,
6725                                          EVEX, VEX_W;
6726
6727 //handle instruction  reg_vec1 = op(reg_vec,imm)
6728 //                               op(mem_vec,imm)
6729 //                               op(broadcast(eltVt),imm)
6730 //all instruction created with FROUND_CURRENT
6731 multiclass avx512_unary_fp_packed_imm<bits<8> opc, string OpcodeStr, SDNode OpNode,
6732                                                             X86VectorVTInfo _>{
6733   defm rri : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
6734                       (ins _.RC:$src1, i32u8imm:$src2),
6735                       OpcodeStr##_.Suffix, "$src2, $src1", "$src2, $src2",
6736                       (OpNode (_.VT _.RC:$src1),
6737                               (i32 imm:$src2),
6738                               (i32 FROUND_CURRENT))>;
6739   let mayLoad = 1 in {
6740     defm rmi : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
6741                       (ins _.MemOp:$src1, i32u8imm:$src2),
6742                       OpcodeStr##_.Suffix, "$src2, $src1", "$src1, $src2",
6743                       (OpNode (_.VT (bitconvert (_.LdFrag addr:$src1))),
6744                               (i32 imm:$src2),
6745                               (i32 FROUND_CURRENT))>;
6746     defm rmbi : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
6747                       (ins _.ScalarMemOp:$src1, i32u8imm:$src2),
6748                       OpcodeStr##_.Suffix, "$src2, ${src1}"##_.BroadcastStr,
6749                       "${src1}"##_.BroadcastStr##", $src2",
6750                       (OpNode (_.VT (X86VBroadcast(_.ScalarLdFrag addr:$src1))),
6751                               (i32 imm:$src2),
6752                               (i32 FROUND_CURRENT))>, EVEX_B;
6753   }
6754 }
6755
6756 //handle instruction  reg_vec1 = op(reg_vec2,reg_vec3,imm),{sae}
6757 multiclass avx512_unary_fp_sae_packed_imm<bits<8> opc, string OpcodeStr,
6758                                              SDNode OpNode, X86VectorVTInfo _>{
6759   defm rrib : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
6760                       (ins _.RC:$src1, i32u8imm:$src2),
6761                       OpcodeStr##_.Suffix, "$src2,{sae}, $src1",
6762                       "$src1, {sae}, $src2",
6763                       (OpNode (_.VT _.RC:$src1),
6764                               (i32 imm:$src2),
6765                               (i32 FROUND_NO_EXC))>, EVEX_B;
6766 }
6767
6768 multiclass avx512_common_unary_fp_sae_packed_imm<string OpcodeStr,
6769             AVX512VLVectorVTInfo _, bits<8> opc, SDNode OpNode, Predicate prd>{
6770   let Predicates = [prd] in {
6771     defm Z    : avx512_unary_fp_packed_imm<opc, OpcodeStr, OpNode, _.info512>,
6772                 avx512_unary_fp_sae_packed_imm<opc, OpcodeStr, OpNode, _.info512>,
6773                                   EVEX_V512;
6774   }
6775   let Predicates = [prd, HasVLX] in {
6776     defm Z128 : avx512_unary_fp_packed_imm<opc, OpcodeStr, OpNode, _.info128>,
6777                                   EVEX_V128;
6778     defm Z256 : avx512_unary_fp_packed_imm<opc, OpcodeStr, OpNode, _.info256>,
6779                                   EVEX_V256;
6780   }
6781 }
6782
6783 //handle instruction  reg_vec1 = op(reg_vec2,reg_vec3,imm)
6784 //                               op(reg_vec2,mem_vec,imm)
6785 //                               op(reg_vec2,broadcast(eltVt),imm)
6786 //all instruction created with FROUND_CURRENT
6787 multiclass avx512_fp_packed_imm<bits<8> opc, string OpcodeStr, SDNode OpNode,
6788                                                             X86VectorVTInfo _>{
6789   defm rri : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
6790                       (ins _.RC:$src1, _.RC:$src2, i32u8imm:$src3),
6791                       OpcodeStr, "$src3, $src2, $src1", "$src1, $src2, $src3",
6792                       (OpNode (_.VT _.RC:$src1),
6793                               (_.VT _.RC:$src2),
6794                               (i32 imm:$src3),
6795                               (i32 FROUND_CURRENT))>;
6796   let mayLoad = 1 in {
6797     defm rmi : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
6798                       (ins _.RC:$src1, _.MemOp:$src2, i32u8imm:$src3),
6799                       OpcodeStr, "$src3, $src2, $src1", "$src1, $src2, $src3",
6800                       (OpNode (_.VT _.RC:$src1),
6801                               (_.VT (bitconvert (_.LdFrag addr:$src2))),
6802                               (i32 imm:$src3),
6803                               (i32 FROUND_CURRENT))>;
6804     defm rmbi : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
6805                       (ins _.RC:$src1, _.ScalarMemOp:$src2, i32u8imm:$src3),
6806                       OpcodeStr, "$src3, ${src2}"##_.BroadcastStr##", $src1",
6807                       "$src1, ${src2}"##_.BroadcastStr##", $src3",
6808                       (OpNode (_.VT _.RC:$src1),
6809                               (_.VT (X86VBroadcast(_.ScalarLdFrag addr:$src2))),
6810                               (i32 imm:$src3),
6811                               (i32 FROUND_CURRENT))>, EVEX_B;
6812   }
6813 }
6814
6815 //handle instruction  reg_vec1 = op(reg_vec2,reg_vec3,imm)
6816 //                               op(reg_vec2,mem_vec,imm)
6817 multiclass avx512_3Op_rm_imm8<bits<8> opc, string OpcodeStr, SDNode OpNode,
6818                              X86VectorVTInfo DestInfo, X86VectorVTInfo SrcInfo>{
6819
6820   defm rri : AVX512_maskable<opc, MRMSrcReg, DestInfo, (outs DestInfo.RC:$dst),
6821                   (ins SrcInfo.RC:$src1, SrcInfo.RC:$src2, u8imm:$src3),
6822                   OpcodeStr, "$src3, $src2, $src1", "$src1, $src2, $src3",
6823                   (DestInfo.VT (OpNode (SrcInfo.VT SrcInfo.RC:$src1),
6824                                (SrcInfo.VT SrcInfo.RC:$src2),
6825                                (i8 imm:$src3)))>;
6826   let mayLoad = 1 in
6827     defm rmi : AVX512_maskable<opc, MRMSrcMem, DestInfo, (outs DestInfo.RC:$dst),
6828                   (ins SrcInfo.RC:$src1, SrcInfo.MemOp:$src2, u8imm:$src3),
6829                   OpcodeStr, "$src3, $src2, $src1", "$src1, $src2, $src3",
6830                   (DestInfo.VT (OpNode (SrcInfo.VT SrcInfo.RC:$src1),
6831                                (SrcInfo.VT (bitconvert
6832                                                   (SrcInfo.LdFrag addr:$src2))),
6833                                (i8 imm:$src3)))>;
6834 }
6835
6836 //handle instruction  reg_vec1 = op(reg_vec2,reg_vec3,imm)
6837 //                               op(reg_vec2,mem_vec,imm)
6838 //                               op(reg_vec2,broadcast(eltVt),imm)
6839 multiclass avx512_3Op_imm8<bits<8> opc, string OpcodeStr, SDNode OpNode,
6840                            X86VectorVTInfo _>:
6841   avx512_3Op_rm_imm8<opc, OpcodeStr, OpNode, _, _>{
6842
6843   let mayLoad = 1 in
6844     defm rmbi : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
6845                       (ins _.RC:$src1, _.ScalarMemOp:$src2, u8imm:$src3),
6846                       OpcodeStr, "$src3, ${src2}"##_.BroadcastStr##", $src1",
6847                       "$src1, ${src2}"##_.BroadcastStr##", $src3",
6848                       (OpNode (_.VT _.RC:$src1),
6849                               (_.VT (X86VBroadcast(_.ScalarLdFrag addr:$src2))),
6850                               (i8 imm:$src3))>, EVEX_B;
6851 }
6852
6853 //handle scalar instruction  reg_vec1 = op(reg_vec2,reg_vec3,imm)
6854 //                                      op(reg_vec2,mem_scalar,imm)
6855 //all instruction created with FROUND_CURRENT
6856 multiclass avx512_fp_scalar_imm<bits<8> opc, string OpcodeStr, SDNode OpNode,
6857                                                            X86VectorVTInfo _> {
6858
6859   defm rri : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
6860                       (ins _.RC:$src1, _.RC:$src2, i32u8imm:$src3),
6861                       OpcodeStr, "$src3, $src2, $src1", "$src1, $src2, $src3",
6862                       (OpNode (_.VT _.RC:$src1),
6863                               (_.VT _.RC:$src2),
6864                               (i32 imm:$src3),
6865                               (i32 FROUND_CURRENT))>;
6866   let mayLoad = 1 in {
6867     defm rmi : AVX512_maskable_scalar<opc, MRMSrcMem, _, (outs _.RC:$dst),
6868                       (ins _.RC:$src1, _.MemOp:$src2, i32u8imm:$src3),
6869                       OpcodeStr, "$src3, $src2, $src1", "$src1, $src2, $src3",
6870                       (OpNode (_.VT _.RC:$src1),
6871                               (_.VT (scalar_to_vector
6872                                         (_.ScalarLdFrag addr:$src2))),
6873                               (i32 imm:$src3),
6874                               (i32 FROUND_CURRENT))>;
6875
6876     let isAsmParserOnly = 1 in {
6877       defm rmi_alt :AVX512_maskable_in_asm<opc, MRMSrcMem, _, (outs _.FRC:$dst),
6878                       (ins _.FRC:$src1, _.ScalarMemOp:$src2, u8imm:$src3),
6879                       OpcodeStr, "$src3, $src2, $src1", "$src1, $src2, $src3",
6880                       []>;
6881     }
6882   }
6883 }
6884
6885 //handle instruction  reg_vec1 = op(reg_vec2,reg_vec3,imm),{sae}
6886 multiclass avx512_fp_sae_packed_imm<bits<8> opc, string OpcodeStr,
6887                                              SDNode OpNode, X86VectorVTInfo _>{
6888   defm rrib : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
6889                       (ins _.RC:$src1, _.RC:$src2, i32u8imm:$src3),
6890                       OpcodeStr, "$src3,{sae}, $src2, $src1",
6891                       "$src1, $src2,{sae}, $src3",
6892                       (OpNode (_.VT _.RC:$src1),
6893                               (_.VT _.RC:$src2),
6894                               (i32 imm:$src3),
6895                               (i32 FROUND_NO_EXC))>, EVEX_B;
6896 }
6897 //handle scalar instruction  reg_vec1 = op(reg_vec2,reg_vec3,imm),{sae}
6898 multiclass avx512_fp_sae_scalar_imm<bits<8> opc, string OpcodeStr,
6899                                              SDNode OpNode, X86VectorVTInfo _> {
6900   defm NAME#rrib : AVX512_maskable_scalar<opc, MRMSrcReg, _, (outs _.RC:$dst),
6901                       (ins _.RC:$src1, _.RC:$src2, i32u8imm:$src3),
6902                       OpcodeStr, "$src3,{sae}, $src2, $src1",
6903                       "$src1, $src2,{sae}, $src3",
6904                       (OpNode (_.VT _.RC:$src1),
6905                               (_.VT _.RC:$src2),
6906                               (i32 imm:$src3),
6907                               (i32 FROUND_NO_EXC))>, EVEX_B;
6908 }
6909
6910 multiclass avx512_common_fp_sae_packed_imm<string OpcodeStr,
6911             AVX512VLVectorVTInfo _, bits<8> opc, SDNode OpNode, Predicate prd>{
6912   let Predicates = [prd] in {
6913     defm Z    : avx512_fp_packed_imm<opc, OpcodeStr, OpNode, _.info512>,
6914                 avx512_fp_sae_packed_imm<opc, OpcodeStr, OpNode, _.info512>,
6915                                   EVEX_V512;
6916
6917   }
6918   let Predicates = [prd, HasVLX] in {
6919     defm Z128 : avx512_fp_packed_imm<opc, OpcodeStr, OpNode, _.info128>,
6920                                   EVEX_V128;
6921     defm Z256 : avx512_fp_packed_imm<opc, OpcodeStr, OpNode, _.info256>,
6922                                   EVEX_V256;
6923   }
6924 }
6925
6926 multiclass avx512_common_3Op_rm_imm8<bits<8> opc, SDNode OpNode, string OpStr,
6927                    AVX512VLVectorVTInfo DestInfo, AVX512VLVectorVTInfo SrcInfo>{
6928   let Predicates = [HasBWI] in {
6929     defm Z    : avx512_3Op_rm_imm8<opc, OpStr, OpNode, DestInfo.info512,
6930                            SrcInfo.info512>, EVEX_V512, AVX512AIi8Base, EVEX_4V;
6931   }
6932   let Predicates = [HasBWI, HasVLX] in {
6933     defm Z128 : avx512_3Op_rm_imm8<opc, OpStr, OpNode, DestInfo.info128,
6934                            SrcInfo.info128>, EVEX_V128, AVX512AIi8Base, EVEX_4V;
6935     defm Z256 : avx512_3Op_rm_imm8<opc, OpStr, OpNode,  DestInfo.info256,
6936                            SrcInfo.info256>, EVEX_V256, AVX512AIi8Base, EVEX_4V;
6937   }
6938 }
6939
6940 multiclass avx512_common_3Op_imm8<string OpcodeStr, AVX512VLVectorVTInfo _,
6941                                 bits<8> opc, SDNode OpNode>{
6942   let Predicates = [HasAVX512] in {
6943     defm Z    : avx512_3Op_imm8<opc, OpcodeStr, OpNode, _.info512>, EVEX_V512;
6944   }
6945   let Predicates = [HasAVX512, HasVLX] in {
6946     defm Z128 : avx512_3Op_imm8<opc, OpcodeStr, OpNode, _.info128>, EVEX_V128;
6947     defm Z256 : avx512_3Op_imm8<opc, OpcodeStr, OpNode, _.info256>, EVEX_V256;
6948   }
6949 }
6950
6951 multiclass avx512_common_fp_sae_scalar_imm<string OpcodeStr,
6952                   X86VectorVTInfo _, bits<8> opc, SDNode OpNode, Predicate prd>{
6953   let Predicates = [prd] in {
6954      defm Z128 : avx512_fp_scalar_imm<opc, OpcodeStr, OpNode, _>,
6955                  avx512_fp_sae_scalar_imm<opc, OpcodeStr, OpNode, _>;
6956   }
6957 }
6958
6959 multiclass avx512_common_unary_fp_sae_packed_imm_all<string OpcodeStr,
6960                     bits<8> opcPs, bits<8> opcPd, SDNode OpNode, Predicate prd>{
6961   defm PS : avx512_common_unary_fp_sae_packed_imm<OpcodeStr, avx512vl_f32_info,
6962                             opcPs, OpNode, prd>, EVEX_CD8<32, CD8VF>;
6963   defm PD : avx512_common_unary_fp_sae_packed_imm<OpcodeStr, avx512vl_f64_info,
6964                             opcPd, OpNode, prd>, EVEX_CD8<64, CD8VF>, VEX_W;
6965 }
6966
6967 defm VFIXUPIMMPD : avx512_common_fp_sae_packed_imm<"vfixupimmpd",
6968                               avx512vl_f64_info, 0x54, X86VFixupimm, HasAVX512>,
6969       AVX512AIi8Base, EVEX_4V, EVEX_CD8<64, CD8VF>, VEX_W;
6970 defm VFIXUPIMMPS : avx512_common_fp_sae_packed_imm<"vfixupimmps",
6971                               avx512vl_f32_info, 0x54, X86VFixupimm, HasAVX512>,
6972       AVX512AIi8Base, EVEX_4V, EVEX_CD8<32, CD8VF>;
6973
6974 defm VFIXUPIMMSD: avx512_common_fp_sae_scalar_imm<"vfixupimmsd", f64x_info,
6975                                                  0x55, X86VFixupimm, HasAVX512>,
6976       AVX512AIi8Base, VEX_LIG, EVEX_4V, EVEX_CD8<64, CD8VT1>, VEX_W;
6977 defm VFIXUPIMMSS: avx512_common_fp_sae_scalar_imm<"vfixupimmss", f32x_info,
6978                                                  0x55, X86VFixupimm, HasAVX512>,
6979       AVX512AIi8Base, VEX_LIG, EVEX_4V, EVEX_CD8<32, CD8VT1>;
6980
6981 defm VREDUCE   : avx512_common_unary_fp_sae_packed_imm_all<"vreduce", 0x56, 0x56,
6982                               X86VReduce, HasDQI>, AVX512AIi8Base, EVEX;
6983 defm VRNDSCALE : avx512_common_unary_fp_sae_packed_imm_all<"vrndscale", 0x08, 0x09,
6984                               X86VRndScale, HasAVX512>, AVX512AIi8Base, EVEX;
6985 defm VGETMANT : avx512_common_unary_fp_sae_packed_imm_all<"vgetmant", 0x26, 0x26,
6986                               X86VGetMant, HasAVX512>, AVX512AIi8Base, EVEX;
6987
6988
6989 defm VRANGEPD : avx512_common_fp_sae_packed_imm<"vrangepd", avx512vl_f64_info,
6990                                                        0x50, X86VRange, HasDQI>,
6991       AVX512AIi8Base, EVEX_4V, EVEX_CD8<64, CD8VF>, VEX_W;
6992 defm VRANGEPS : avx512_common_fp_sae_packed_imm<"vrangeps", avx512vl_f32_info,
6993                                                        0x50, X86VRange, HasDQI>,
6994       AVX512AIi8Base, EVEX_4V, EVEX_CD8<32, CD8VF>;
6995
6996 defm VRANGESD: avx512_common_fp_sae_scalar_imm<"vrangesd", f64x_info,
6997                                                  0x51, X86VRange, HasDQI>,
6998       AVX512AIi8Base, VEX_LIG, EVEX_4V, EVEX_CD8<64, CD8VT1>, VEX_W;
6999 defm VRANGESS: avx512_common_fp_sae_scalar_imm<"vrangess", f32x_info,
7000                                                  0x51, X86VRange, HasDQI>,
7001       AVX512AIi8Base, VEX_LIG, EVEX_4V, EVEX_CD8<32, CD8VT1>;
7002
7003 defm VREDUCESD: avx512_common_fp_sae_scalar_imm<"vreducesd", f64x_info,
7004                                                  0x57, X86Reduces, HasDQI>,
7005       AVX512AIi8Base, VEX_LIG, EVEX_4V, EVEX_CD8<64, CD8VT1>, VEX_W;
7006 defm VREDUCESS: avx512_common_fp_sae_scalar_imm<"vreducess", f32x_info,
7007                                                  0x57, X86Reduces, HasDQI>,
7008       AVX512AIi8Base, VEX_LIG, EVEX_4V, EVEX_CD8<32, CD8VT1>;
7009
7010 defm VGETMANTSD: avx512_common_fp_sae_scalar_imm<"vgetmantsd", f64x_info,
7011                                                  0x27, X86GetMants, HasAVX512>,
7012       AVX512AIi8Base, VEX_LIG, EVEX_4V, EVEX_CD8<64, CD8VT1>, VEX_W;
7013 defm VGETMANTSS: avx512_common_fp_sae_scalar_imm<"vgetmantss", f32x_info,
7014                                                  0x27, X86GetMants, HasAVX512>,
7015       AVX512AIi8Base, VEX_LIG, EVEX_4V, EVEX_CD8<32, CD8VT1>;
7016
7017 multiclass avx512_shuff_packed_128<string OpcodeStr, AVX512VLVectorVTInfo _,
7018                                        bits<8> opc, SDNode OpNode = X86Shuf128>{
7019   let Predicates = [HasAVX512] in {
7020     defm Z    : avx512_3Op_imm8<opc, OpcodeStr, OpNode, _.info512>, EVEX_V512;
7021
7022   }
7023   let Predicates = [HasAVX512, HasVLX] in {
7024      defm Z256 : avx512_3Op_imm8<opc, OpcodeStr, OpNode, _.info256>, EVEX_V256;
7025   }
7026 }
7027 let Predicates = [HasAVX512] in {
7028 def : Pat<(v16f32 (ffloor VR512:$src)),
7029           (VRNDSCALEPSZrri VR512:$src, (i32 0x1))>;
7030 def : Pat<(v16f32 (fnearbyint VR512:$src)),
7031           (VRNDSCALEPSZrri VR512:$src, (i32 0xC))>;
7032 def : Pat<(v16f32 (fceil VR512:$src)),
7033           (VRNDSCALEPSZrri VR512:$src, (i32 0x2))>;
7034 def : Pat<(v16f32 (frint VR512:$src)),
7035           (VRNDSCALEPSZrri VR512:$src, (i32 0x4))>;
7036 def : Pat<(v16f32 (ftrunc VR512:$src)),
7037           (VRNDSCALEPSZrri VR512:$src, (i32 0x3))>;
7038
7039 def : Pat<(v8f64 (ffloor VR512:$src)),
7040           (VRNDSCALEPDZrri VR512:$src, (i32 0x1))>;
7041 def : Pat<(v8f64 (fnearbyint VR512:$src)),
7042           (VRNDSCALEPDZrri VR512:$src, (i32 0xC))>;
7043 def : Pat<(v8f64 (fceil VR512:$src)),
7044           (VRNDSCALEPDZrri VR512:$src, (i32 0x2))>;
7045 def : Pat<(v8f64 (frint VR512:$src)),
7046           (VRNDSCALEPDZrri VR512:$src, (i32 0x4))>;
7047 def : Pat<(v8f64 (ftrunc VR512:$src)),
7048           (VRNDSCALEPDZrri VR512:$src, (i32 0x3))>;
7049 }
7050
7051 defm VSHUFF32X4 : avx512_shuff_packed_128<"vshuff32x4",avx512vl_f32_info, 0x23>,
7052       AVX512AIi8Base, EVEX_4V, EVEX_CD8<32, CD8VF>;
7053 defm VSHUFF64X2 : avx512_shuff_packed_128<"vshuff64x2",avx512vl_f64_info, 0x23>,
7054       AVX512AIi8Base, EVEX_4V, EVEX_CD8<64, CD8VF>, VEX_W;
7055 defm VSHUFI32X4 : avx512_shuff_packed_128<"vshufi32x4",avx512vl_i32_info, 0x43>,
7056       AVX512AIi8Base, EVEX_4V, EVEX_CD8<32, CD8VF>;
7057 defm VSHUFI64X2 : avx512_shuff_packed_128<"vshufi64x2",avx512vl_i64_info, 0x43>,
7058       AVX512AIi8Base, EVEX_4V, EVEX_CD8<64, CD8VF>, VEX_W;
7059
7060 multiclass avx512_valign<string OpcodeStr, AVX512VLVectorVTInfo VTInfo_I,
7061                                                 AVX512VLVectorVTInfo VTInfo_FP>{
7062   defm NAME:       avx512_common_3Op_imm8<OpcodeStr, VTInfo_I, 0x03, X86VAlign>,
7063                            AVX512AIi8Base, EVEX_4V;
7064   let isCodeGenOnly = 1 in {
7065     defm NAME#_FP: avx512_common_3Op_imm8<OpcodeStr, VTInfo_FP, 0x03, X86VAlign>,
7066                            AVX512AIi8Base, EVEX_4V;
7067   }
7068 }
7069
7070 defm VALIGND: avx512_valign<"valignd", avx512vl_i32_info, avx512vl_f32_info>,
7071                                                   EVEX_CD8<32, CD8VF>;
7072 defm VALIGNQ: avx512_valign<"valignq", avx512vl_i64_info, avx512vl_f64_info>,
7073                                                   EVEX_CD8<64, CD8VF>, VEX_W;
7074
7075 multiclass avx512_vpalign_lowering<X86VectorVTInfo _ , list<Predicate> p>{
7076   let Predicates = p in
7077     def NAME#_.VTName#rri:
7078           Pat<(_.VT (X86PAlignr _.RC:$src1, _.RC:$src2, (i8 imm:$imm))),
7079               (!cast<Instruction>(NAME#_.ZSuffix#rri)
7080                     _.RC:$src1, _.RC:$src2, imm:$imm)>;
7081 }
7082
7083 multiclass avx512_vpalign_lowering_common<AVX512VLVectorVTInfo _>:
7084       avx512_vpalign_lowering<_.info512, [HasBWI]>,
7085       avx512_vpalign_lowering<_.info128, [HasBWI, HasVLX]>,
7086       avx512_vpalign_lowering<_.info256, [HasBWI, HasVLX]>;
7087
7088 defm VPALIGN:   avx512_common_3Op_rm_imm8<0x0F, X86PAlignr, "vpalignr" ,
7089                                           avx512vl_i8_info, avx512vl_i8_info>,
7090                 avx512_vpalign_lowering_common<avx512vl_i16_info>,
7091                 avx512_vpalign_lowering_common<avx512vl_i32_info>,
7092                 avx512_vpalign_lowering_common<avx512vl_f32_info>,
7093                 avx512_vpalign_lowering_common<avx512vl_i64_info>,
7094                 avx512_vpalign_lowering_common<avx512vl_f64_info>,
7095                 EVEX_CD8<8, CD8VF>;
7096
7097 defm VDBPSADBW: avx512_common_3Op_rm_imm8<0x42, X86dbpsadbw, "vdbpsadbw" ,
7098                     avx512vl_i16_info, avx512vl_i8_info>, EVEX_CD8<8, CD8VF>;
7099
7100 multiclass avx512_unary_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
7101                            X86VectorVTInfo _> {
7102   defm rr : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
7103                     (ins _.RC:$src1), OpcodeStr,
7104                     "$src1", "$src1",
7105                     (_.VT (OpNode _.RC:$src1))>, EVEX, AVX5128IBase;
7106
7107   let mayLoad = 1 in
7108     defm rm : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
7109                     (ins _.MemOp:$src1), OpcodeStr,
7110                     "$src1", "$src1",
7111                     (_.VT (OpNode (bitconvert (_.LdFrag addr:$src1))))>,
7112               EVEX, AVX5128IBase, EVEX_CD8<_.EltSize, CD8VF>;
7113 }
7114
7115 multiclass avx512_unary_rmb<bits<8> opc, string OpcodeStr, SDNode OpNode,
7116                             X86VectorVTInfo _> :
7117            avx512_unary_rm<opc, OpcodeStr, OpNode, _> {
7118   let mayLoad = 1 in
7119     defm rmb : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
7120                     (ins _.ScalarMemOp:$src1), OpcodeStr,
7121                     "${src1}"##_.BroadcastStr,
7122                     "${src1}"##_.BroadcastStr,
7123                     (_.VT (OpNode (X86VBroadcast
7124                                       (_.ScalarLdFrag addr:$src1))))>,
7125                EVEX, AVX5128IBase, EVEX_B, EVEX_CD8<_.EltSize, CD8VF>;
7126 }
7127
7128 multiclass avx512_unary_rm_vl<bits<8> opc, string OpcodeStr, SDNode OpNode,
7129                               AVX512VLVectorVTInfo VTInfo, Predicate prd> {
7130   let Predicates = [prd] in
7131     defm Z : avx512_unary_rm<opc, OpcodeStr, OpNode, VTInfo.info512>, EVEX_V512;
7132
7133   let Predicates = [prd, HasVLX] in {
7134     defm Z256 : avx512_unary_rm<opc, OpcodeStr, OpNode, VTInfo.info256>,
7135                               EVEX_V256;
7136     defm Z128 : avx512_unary_rm<opc, OpcodeStr, OpNode, VTInfo.info128>,
7137                               EVEX_V128;
7138   }
7139 }
7140
7141 multiclass avx512_unary_rmb_vl<bits<8> opc, string OpcodeStr, SDNode OpNode,
7142                                AVX512VLVectorVTInfo VTInfo, Predicate prd> {
7143   let Predicates = [prd] in
7144     defm Z : avx512_unary_rmb<opc, OpcodeStr, OpNode, VTInfo.info512>,
7145                               EVEX_V512;
7146
7147   let Predicates = [prd, HasVLX] in {
7148     defm Z256 : avx512_unary_rmb<opc, OpcodeStr, OpNode, VTInfo.info256>,
7149                                  EVEX_V256;
7150     defm Z128 : avx512_unary_rmb<opc, OpcodeStr, OpNode, VTInfo.info128>,
7151                                  EVEX_V128;
7152   }
7153 }
7154
7155 multiclass avx512_unary_rm_vl_dq<bits<8> opc_d, bits<8> opc_q, string OpcodeStr,
7156                                  SDNode OpNode, Predicate prd> {
7157   defm Q : avx512_unary_rmb_vl<opc_q, OpcodeStr#"q", OpNode, avx512vl_i64_info,
7158                                prd>, VEX_W;
7159   defm D : avx512_unary_rmb_vl<opc_d, OpcodeStr#"d", OpNode, avx512vl_i32_info,
7160                                prd>;
7161 }
7162
7163 multiclass avx512_unary_rm_vl_bw<bits<8> opc_b, bits<8> opc_w, string OpcodeStr,
7164                                  SDNode OpNode, Predicate prd> {
7165   defm W : avx512_unary_rm_vl<opc_w, OpcodeStr#"w", OpNode, avx512vl_i16_info, prd>;
7166   defm B : avx512_unary_rm_vl<opc_b, OpcodeStr#"b", OpNode, avx512vl_i8_info, prd>;
7167 }
7168
7169 multiclass avx512_unary_rm_vl_all<bits<8> opc_b, bits<8> opc_w,
7170                                   bits<8> opc_d, bits<8> opc_q,
7171                                   string OpcodeStr, SDNode OpNode> {
7172   defm NAME : avx512_unary_rm_vl_dq<opc_d, opc_q, OpcodeStr, OpNode,
7173                                     HasAVX512>,
7174               avx512_unary_rm_vl_bw<opc_b, opc_w, OpcodeStr, OpNode,
7175                                     HasBWI>;
7176 }
7177
7178 defm VPABS : avx512_unary_rm_vl_all<0x1C, 0x1D, 0x1E, 0x1F, "vpabs", X86Abs>;
7179
7180 def : Pat<(xor
7181           (bc_v16i32 (v16i1sextv16i32)),
7182           (bc_v16i32 (add (v16i32 VR512:$src), (v16i1sextv16i32)))),
7183           (VPABSDZrr VR512:$src)>;
7184 def : Pat<(xor
7185           (bc_v8i64 (v8i1sextv8i64)),
7186           (bc_v8i64 (add (v8i64 VR512:$src), (v8i1sextv8i64)))),
7187           (VPABSQZrr VR512:$src)>;
7188
7189 multiclass avx512_ctlz<bits<8> opc, string OpcodeStr, Predicate prd>{
7190
7191   defm NAME :          avx512_unary_rm_vl_dq<opc, opc, OpcodeStr, ctlz, prd>;
7192   let isCodeGenOnly = 1 in
7193     defm NAME#_UNDEF : avx512_unary_rm_vl_dq<opc, opc, OpcodeStr,
7194                                              ctlz_zero_undef, prd>;
7195 }
7196
7197 defm VPLZCNT    : avx512_ctlz<0x44, "vplzcnt", HasCDI>;
7198 defm VPCONFLICT : avx512_unary_rm_vl_dq<0xC4, 0xC4, "vpconflict", X86Conflict, HasCDI>;
7199
7200 //===---------------------------------------------------------------------===//
7201 // Replicate Single FP - MOVSHDUP and MOVSLDUP
7202 //===---------------------------------------------------------------------===//
7203 multiclass avx512_replicate<bits<8> opc, string OpcodeStr, SDNode OpNode>{
7204   defm NAME:       avx512_unary_rm_vl<opc, OpcodeStr, OpNode, avx512vl_f32_info,
7205                                       HasAVX512>, XS;
7206   let isCodeGenOnly = 1 in
7207     defm NAME#_I: avx512_unary_rm_vl<opc, OpcodeStr, OpNode, avx512vl_i32_info,
7208                                      HasAVX512>, XS;
7209 }
7210
7211 defm VMOVSHDUP : avx512_replicate<0x16, "vmovshdup", X86Movshdup>;
7212 defm VMOVSLDUP : avx512_replicate<0x12, "vmovsldup", X86Movsldup>;
7213
7214 //===----------------------------------------------------------------------===//
7215 // AVX-512 - MOVDDUP
7216 //===----------------------------------------------------------------------===//
7217
7218 multiclass avx512_movddup_128<bits<8> opc, string OpcodeStr, SDNode OpNode,
7219                                                             X86VectorVTInfo _> {
7220   defm rr : AVX512_maskable<opc, MRMSrcReg, _, (outs _.RC:$dst),
7221                    (ins _.RC:$src), OpcodeStr, "$src", "$src",
7222                    (_.VT (OpNode (_.VT _.RC:$src)))>, EVEX;
7223   let mayLoad = 1 in
7224     defm rm : AVX512_maskable<opc, MRMSrcMem, _, (outs _.RC:$dst),
7225                    (ins _.ScalarMemOp:$src), OpcodeStr, "$src", "$src",
7226                    (_.VT (OpNode (_.VT (scalar_to_vector
7227                                          (_.ScalarLdFrag addr:$src)))))>,
7228                    EVEX, EVEX_CD8<_.EltSize, CD8VH>;
7229 }
7230
7231 multiclass avx512_movddup_common<bits<8> opc, string OpcodeStr, SDNode OpNode,
7232                                                   AVX512VLVectorVTInfo VTInfo> {
7233
7234   defm Z : avx512_unary_rm<opc, OpcodeStr, OpNode, VTInfo.info512>, EVEX_V512;
7235
7236   let Predicates = [HasAVX512, HasVLX] in {
7237     defm Z256 : avx512_unary_rm<opc, OpcodeStr, OpNode, VTInfo.info256>,
7238                                EVEX_V256;
7239     defm Z128 : avx512_movddup_128<opc, OpcodeStr, OpNode, VTInfo.info128>,
7240                                EVEX_V128;
7241   }
7242 }
7243
7244 multiclass avx512_movddup<bits<8> opc, string OpcodeStr, SDNode OpNode>{
7245   defm NAME:      avx512_movddup_common<opc, OpcodeStr, OpNode,
7246                                         avx512vl_f64_info>, XD, VEX_W;
7247   let isCodeGenOnly = 1 in
7248     defm NAME#_I: avx512_movddup_common<opc, OpcodeStr, OpNode,
7249                                         avx512vl_i64_info>;
7250 }
7251
7252 defm VMOVDDUP : avx512_movddup<0x12, "vmovddup", X86Movddup>;
7253
7254 def : Pat<(X86Movddup (loadv2f64 addr:$src)),
7255           (VMOVDDUPZ128rm addr:$src)>, Requires<[HasAVX512, HasVLX]>;
7256 def : Pat<(v2f64 (X86VBroadcast (loadf64 addr:$src))),
7257           (VMOVDDUPZ128rm addr:$src)>, Requires<[HasAVX512, HasVLX]>;
7258
7259 //===----------------------------------------------------------------------===//
7260 // AVX-512 - Unpack Instructions
7261 //===----------------------------------------------------------------------===//
7262 defm VUNPCKH : avx512_fp_binop_p<0x15, "vunpckh", X86Unpckh>;
7263 defm VUNPCKL : avx512_fp_binop_p<0x14, "vunpckl", X86Unpckl>;
7264
7265 defm VPUNPCKLBW : avx512_binop_rm_vl_b<0x60, "vpunpcklbw", X86Unpckl,
7266                                        SSE_INTALU_ITINS_P, HasBWI>;
7267 defm VPUNPCKHBW : avx512_binop_rm_vl_b<0x68, "vpunpckhbw", X86Unpckh,
7268                                        SSE_INTALU_ITINS_P, HasBWI>;
7269 defm VPUNPCKLWD : avx512_binop_rm_vl_w<0x61, "vpunpcklwd", X86Unpckl,
7270                                        SSE_INTALU_ITINS_P, HasBWI>;
7271 defm VPUNPCKHWD : avx512_binop_rm_vl_w<0x69, "vpunpckhwd", X86Unpckh,
7272                                        SSE_INTALU_ITINS_P, HasBWI>;
7273
7274 defm VPUNPCKLDQ : avx512_binop_rm_vl_d<0x62, "vpunpckldq", X86Unpckl,
7275                                        SSE_INTALU_ITINS_P, HasAVX512>;
7276 defm VPUNPCKHDQ : avx512_binop_rm_vl_d<0x6A, "vpunpckhdq", X86Unpckh,
7277                                        SSE_INTALU_ITINS_P, HasAVX512>;
7278 defm VPUNPCKLQDQ : avx512_binop_rm_vl_q<0x6C, "vpunpcklqdq", X86Unpckl,
7279                                        SSE_INTALU_ITINS_P, HasAVX512>;
7280 defm VPUNPCKHQDQ : avx512_binop_rm_vl_q<0x6D, "vpunpckhqdq", X86Unpckh,
7281                                        SSE_INTALU_ITINS_P, HasAVX512>;
7282
7283 //===----------------------------------------------------------------------===//
7284 // AVX-512 - Extract & Insert Integer Instructions
7285 //===----------------------------------------------------------------------===//
7286
7287 multiclass avx512_extract_elt_bw_m<bits<8> opc, string OpcodeStr, SDNode OpNode,
7288                                                             X86VectorVTInfo _> {
7289   let mayStore = 1 in
7290     def mr : AVX512Ii8<opc, MRMDestMem, (outs),
7291                 (ins _.ScalarMemOp:$dst, _.RC:$src1, u8imm:$src2),
7292                 OpcodeStr#"\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7293                 [(store (_.EltVT (trunc (assertzext (OpNode (_.VT _.RC:$src1),
7294                                                             imm:$src2)))),
7295                         addr:$dst)]>,
7296                 EVEX, EVEX_CD8<_.EltSize, CD8VT1>;
7297 }
7298
7299 multiclass avx512_extract_elt_b<string OpcodeStr, X86VectorVTInfo _> {
7300   let Predicates = [HasBWI] in {
7301     def rr : AVX512Ii8<0x14, MRMDestReg, (outs GR32orGR64:$dst),
7302                   (ins _.RC:$src1, u8imm:$src2),
7303                   OpcodeStr#"\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7304                   [(set GR32orGR64:$dst,
7305                         (X86pextrb (_.VT _.RC:$src1), imm:$src2))]>,
7306                   EVEX, TAPD;
7307
7308     defm NAME : avx512_extract_elt_bw_m<0x14, OpcodeStr, X86pextrb, _>, TAPD;
7309   }
7310 }
7311
7312 multiclass avx512_extract_elt_w<string OpcodeStr, X86VectorVTInfo _> {
7313   let Predicates = [HasBWI] in {
7314     def rr : AVX512Ii8<0xC5, MRMSrcReg, (outs GR32orGR64:$dst),
7315                   (ins _.RC:$src1, u8imm:$src2),
7316                   OpcodeStr#"\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7317                   [(set GR32orGR64:$dst,
7318                         (X86pextrw (_.VT _.RC:$src1), imm:$src2))]>,
7319                   EVEX, PD;
7320
7321     def rr_REV : AVX512Ii8<0x15, MRMDestReg, (outs GR32orGR64:$dst),
7322                    (ins _.RC:$src1, u8imm:$src2),
7323                    OpcodeStr#".s\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
7324                    EVEX, TAPD;
7325
7326     defm NAME : avx512_extract_elt_bw_m<0x15, OpcodeStr, X86pextrw, _>, TAPD;
7327   }
7328 }
7329
7330 multiclass avx512_extract_elt_dq<string OpcodeStr, X86VectorVTInfo _,
7331                                                             RegisterClass GRC> {
7332   let Predicates = [HasDQI] in {
7333     def rr : AVX512Ii8<0x16, MRMDestReg, (outs GRC:$dst),
7334                   (ins _.RC:$src1, u8imm:$src2),
7335                   OpcodeStr#"\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7336                   [(set GRC:$dst,
7337                       (extractelt (_.VT _.RC:$src1), imm:$src2))]>,
7338                   EVEX, TAPD;
7339
7340     let mayStore = 1 in
7341       def mr : AVX512Ii8<0x16, MRMDestMem, (outs),
7342                   (ins _.ScalarMemOp:$dst, _.RC:$src1, u8imm:$src2),
7343                   OpcodeStr#"\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7344                   [(store (extractelt (_.VT _.RC:$src1),
7345                                       imm:$src2),addr:$dst)]>,
7346                   EVEX, EVEX_CD8<_.EltSize, CD8VT1>, TAPD;
7347   }
7348 }
7349
7350 defm VPEXTRBZ : avx512_extract_elt_b<"vpextrb", v16i8x_info>;
7351 defm VPEXTRWZ : avx512_extract_elt_w<"vpextrw", v8i16x_info>;
7352 defm VPEXTRDZ : avx512_extract_elt_dq<"vpextrd", v4i32x_info, GR32>;
7353 defm VPEXTRQZ : avx512_extract_elt_dq<"vpextrq", v2i64x_info, GR64>, VEX_W;
7354
7355 multiclass avx512_insert_elt_m<bits<8> opc, string OpcodeStr, SDNode OpNode,
7356                                             X86VectorVTInfo _, PatFrag LdFrag> {
7357   def rm : AVX512Ii8<opc, MRMSrcMem, (outs _.RC:$dst),
7358       (ins _.RC:$src1,  _.ScalarMemOp:$src2, u8imm:$src3),
7359       OpcodeStr#"\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7360       [(set _.RC:$dst,
7361           (_.VT (OpNode _.RC:$src1, (LdFrag addr:$src2), imm:$src3)))]>,
7362       EVEX_4V, EVEX_CD8<_.EltSize, CD8VT1>;
7363 }
7364
7365 multiclass avx512_insert_elt_bw<bits<8> opc, string OpcodeStr, SDNode OpNode,
7366                                             X86VectorVTInfo _, PatFrag LdFrag> {
7367   let Predicates = [HasBWI] in {
7368     def rr : AVX512Ii8<opc, MRMSrcReg, (outs _.RC:$dst),
7369         (ins _.RC:$src1, GR32orGR64:$src2, u8imm:$src3),
7370         OpcodeStr#"\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7371         [(set _.RC:$dst,
7372             (OpNode _.RC:$src1, GR32orGR64:$src2, imm:$src3))]>, EVEX_4V;
7373
7374     defm NAME : avx512_insert_elt_m<opc, OpcodeStr, OpNode, _, LdFrag>;
7375   }
7376 }
7377
7378 multiclass avx512_insert_elt_dq<bits<8> opc, string OpcodeStr,
7379                                          X86VectorVTInfo _, RegisterClass GRC> {
7380   let Predicates = [HasDQI] in {
7381     def rr : AVX512Ii8<opc, MRMSrcReg, (outs _.RC:$dst),
7382         (ins _.RC:$src1, GRC:$src2, u8imm:$src3),
7383         OpcodeStr#"\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7384         [(set _.RC:$dst,
7385             (_.VT (insertelt _.RC:$src1, GRC:$src2, imm:$src3)))]>,
7386         EVEX_4V, TAPD;
7387
7388     defm NAME : avx512_insert_elt_m<opc, OpcodeStr, insertelt, _,
7389                                     _.ScalarLdFrag>, TAPD;
7390   }
7391 }
7392
7393 defm VPINSRBZ : avx512_insert_elt_bw<0x20, "vpinsrb", X86pinsrb, v16i8x_info,
7394                                      extloadi8>, TAPD;
7395 defm VPINSRWZ : avx512_insert_elt_bw<0xC4, "vpinsrw", X86pinsrw, v8i16x_info,
7396                                      extloadi16>, PD;
7397 defm VPINSRDZ : avx512_insert_elt_dq<0x22, "vpinsrd", v4i32x_info, GR32>;
7398 defm VPINSRQZ : avx512_insert_elt_dq<0x22, "vpinsrq", v2i64x_info, GR64>, VEX_W;
7399 //===----------------------------------------------------------------------===//
7400 // VSHUFPS - VSHUFPD Operations
7401 //===----------------------------------------------------------------------===//
7402 multiclass avx512_shufp<string OpcodeStr, AVX512VLVectorVTInfo VTInfo_I,
7403                                                 AVX512VLVectorVTInfo VTInfo_FP>{
7404   defm NAME:     avx512_common_3Op_imm8<OpcodeStr, VTInfo_FP, 0xC6, X86Shufp>,
7405                                    EVEX_CD8<VTInfo_FP.info512.EltSize, CD8VF>,
7406                                    AVX512AIi8Base, EVEX_4V;
7407   let isCodeGenOnly = 1 in {
7408     defm NAME#_I: avx512_common_3Op_imm8<OpcodeStr, VTInfo_I, 0xC6, X86Shufp>,
7409                                    EVEX_CD8<VTInfo_I.info512.EltSize, CD8VF>,
7410                                    AVX512AIi8Base, EVEX_4V;
7411   }
7412 }
7413
7414 defm VSHUFPS: avx512_shufp<"vshufps", avx512vl_i32_info, avx512vl_f32_info>, PS;
7415 defm VSHUFPD: avx512_shufp<"vshufpd", avx512vl_i64_info, avx512vl_f64_info>, PD, VEX_W;
7416 //===----------------------------------------------------------------------===//
7417 // AVX-512 - Byte shift Left/Right
7418 //===----------------------------------------------------------------------===//
7419
7420 multiclass avx512_shift_packed<bits<8> opc, SDNode OpNode, Format MRMr,
7421                              Format MRMm, string OpcodeStr, X86VectorVTInfo _>{
7422   def rr : AVX512<opc, MRMr,
7423              (outs _.RC:$dst), (ins _.RC:$src1, u8imm:$src2),
7424              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7425              [(set _.RC:$dst,(_.VT (OpNode _.RC:$src1, (i8 imm:$src2))))]>;
7426   let mayLoad = 1 in
7427     def rm : AVX512<opc, MRMm,
7428              (outs _.RC:$dst), (ins _.MemOp:$src1, u8imm:$src2),
7429              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7430              [(set _.RC:$dst,(_.VT (OpNode 
7431                                    (_.LdFrag addr:$src1), (i8 imm:$src2))))]>;
7432 }
7433
7434 multiclass avx512_shift_packed_all<bits<8> opc, SDNode OpNode, Format MRMr, 
7435                                  Format MRMm, string OpcodeStr, Predicate prd>{
7436   let Predicates = [prd] in
7437     defm Z512 : avx512_shift_packed<opc, OpNode, MRMr, MRMm, 
7438                                     OpcodeStr, v8i64_info>, EVEX_V512;
7439   let Predicates = [prd, HasVLX] in {
7440     defm Z256 : avx512_shift_packed<opc, OpNode, MRMr, MRMm, 
7441                                     OpcodeStr, v4i64x_info>, EVEX_V256;
7442     defm Z128 : avx512_shift_packed<opc, OpNode, MRMr, MRMm, 
7443                                     OpcodeStr, v2i64x_info>, EVEX_V128;
7444   }
7445 }
7446 defm VPSLLDQ : avx512_shift_packed_all<0x73, X86vshldq, MRM7r, MRM7m, "vpslldq", 
7447                                        HasBWI>, AVX512PDIi8Base, EVEX_4V;
7448 defm VPSRLDQ : avx512_shift_packed_all<0x73, X86vshrdq, MRM3r, MRM3m, "vpsrldq", 
7449                                        HasBWI>, AVX512PDIi8Base, EVEX_4V;
7450
7451
7452 multiclass avx512_psadbw_packed<bits<8> opc, SDNode OpNode, 
7453                                 string OpcodeStr, X86VectorVTInfo _dst,
7454                                 X86VectorVTInfo _src>{
7455   def rr : AVX512BI<opc, MRMSrcReg,
7456              (outs _dst.RC:$dst), (ins _src.RC:$src1, _src.RC:$src2),
7457              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7458              [(set _dst.RC:$dst,(_dst.VT
7459                                 (OpNode (_src.VT _src.RC:$src1),
7460                                         (_src.VT _src.RC:$src2))))]>;
7461   let mayLoad = 1 in
7462     def rm : AVX512BI<opc, MRMSrcMem,
7463              (outs _dst.RC:$dst), (ins _src.RC:$src1, _src.MemOp:$src2),
7464              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
7465              [(set _dst.RC:$dst,(_dst.VT
7466                                 (OpNode (_src.VT _src.RC:$src1),
7467                                 (_src.VT (bitconvert
7468                                           (_src.LdFrag addr:$src2))))))]>;
7469 }
7470
7471 multiclass avx512_psadbw_packed_all<bits<8> opc, SDNode OpNode, 
7472                                     string OpcodeStr, Predicate prd> {
7473   let Predicates = [prd] in
7474     defm Z512 : avx512_psadbw_packed<opc, OpNode, OpcodeStr, v8i64_info,
7475                                     v64i8_info>, EVEX_V512;
7476   let Predicates = [prd, HasVLX] in {
7477     defm Z256 : avx512_psadbw_packed<opc, OpNode, OpcodeStr, v4i64x_info,
7478                                     v32i8x_info>, EVEX_V256;
7479     defm Z128 : avx512_psadbw_packed<opc, OpNode, OpcodeStr, v2i64x_info,
7480                                     v16i8x_info>, EVEX_V128;
7481   }
7482 }
7483
7484 defm VPSADBW : avx512_psadbw_packed_all<0xf6, X86psadbw, "vpsadbw", 
7485                                        HasBWI>, EVEX_4V;
7486
7487 multiclass avx512_ternlog<bits<8> opc, string OpcodeStr, SDNode OpNode,
7488                                                             X86VectorVTInfo _>{
7489   let Constraints = "$src1 = $dst" in {
7490   defm rri : AVX512_maskable_3src<opc, MRMSrcReg, _, (outs _.RC:$dst),
7491                       (ins _.RC:$src2, _.RC:$src3, u8imm:$src4),
7492                       OpcodeStr, "$src4, $src3, $src2", "$src2, $src3, $src3",
7493                       (OpNode (_.VT _.RC:$src1),
7494                               (_.VT _.RC:$src2),
7495                               (_.VT _.RC:$src3),
7496                               (i8 imm:$src4))>, AVX512AIi8Base, EVEX_4V;
7497   let mayLoad = 1 in {
7498     defm rmi : AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
7499                       (ins _.RC:$src2, _.MemOp:$src3, u8imm:$src4),
7500                       OpcodeStr, "$src4, $src3, $src2", "$src2, $src3, $src3",
7501                       (OpNode (_.VT _.RC:$src1),
7502                               (_.VT _.RC:$src2),
7503                               (_.VT (bitconvert (_.LdFrag addr:$src3))),
7504                               (i8 imm:$src4))>,
7505                       AVX512AIi8Base, EVEX_4V, EVEX_CD8<_.EltSize, CD8VF>;
7506     defm rmbi : AVX512_maskable_3src<opc, MRMSrcMem, _, (outs _.RC:$dst),
7507                       (ins _.RC:$src2, _.ScalarMemOp:$src3, u8imm:$src4),
7508                       OpcodeStr, "$src4, ${src3}"##_.BroadcastStr##", $src2",
7509                       "$src2, ${src3}"##_.BroadcastStr##", $src4",
7510                       (OpNode (_.VT _.RC:$src1),
7511                               (_.VT _.RC:$src2),
7512                               (_.VT (X86VBroadcast(_.ScalarLdFrag addr:$src3))),
7513                               (i8 imm:$src4))>, EVEX_B,
7514                       AVX512AIi8Base, EVEX_4V, EVEX_CD8<_.EltSize, CD8VF>;
7515   }
7516   }// Constraints = "$src1 = $dst"
7517 }
7518
7519 multiclass avx512_common_ternlog<string OpcodeStr, AVX512VLVectorVTInfo _>{
7520   let Predicates = [HasAVX512] in
7521     defm Z    : avx512_ternlog<0x25, OpcodeStr, X86vpternlog, _.info512>, EVEX_V512;
7522   let Predicates = [HasAVX512, HasVLX] in {
7523     defm Z128 : avx512_ternlog<0x25, OpcodeStr, X86vpternlog, _.info128>, EVEX_V128;
7524     defm Z256 : avx512_ternlog<0x25, OpcodeStr, X86vpternlog, _.info256>, EVEX_V256;
7525   }
7526 }
7527
7528 defm VPTERNLOGD : avx512_common_ternlog<"vpternlogd", avx512vl_i32_info>;
7529 defm VPTERNLOGQ : avx512_common_ternlog<"vpternlogq", avx512vl_i64_info>, VEX_W;
7530