Temporarily revert r220777 to sort out build bot breakage.
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86ISelLowering.h"
16 #include "Utils/X86ShuffleDecode.h"
17 #include "X86CallingConv.h"
18 #include "X86InstrBuilder.h"
19 #include "X86MachineFunctionInfo.h"
20 #include "X86TargetMachine.h"
21 #include "X86TargetObjectFile.h"
22 #include "llvm/ADT/SmallBitVector.h"
23 #include "llvm/ADT/SmallSet.h"
24 #include "llvm/ADT/Statistic.h"
25 #include "llvm/ADT/StringExtras.h"
26 #include "llvm/ADT/StringSwitch.h"
27 #include "llvm/ADT/VariadicFunction.h"
28 #include "llvm/CodeGen/IntrinsicLowering.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineInstrBuilder.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/CodeGen/MachineModuleInfo.h"
34 #include "llvm/CodeGen/MachineRegisterInfo.h"
35 #include "llvm/IR/CallSite.h"
36 #include "llvm/IR/CallingConv.h"
37 #include "llvm/IR/Constants.h"
38 #include "llvm/IR/DerivedTypes.h"
39 #include "llvm/IR/Function.h"
40 #include "llvm/IR/GlobalAlias.h"
41 #include "llvm/IR/GlobalVariable.h"
42 #include "llvm/IR/Instructions.h"
43 #include "llvm/IR/Intrinsics.h"
44 #include "llvm/MC/MCAsmInfo.h"
45 #include "llvm/MC/MCContext.h"
46 #include "llvm/MC/MCExpr.h"
47 #include "llvm/MC/MCSymbol.h"
48 #include "llvm/Support/CommandLine.h"
49 #include "llvm/Support/Debug.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Target/TargetOptions.h"
53 #include "X86IntrinsicsInfo.h"
54 #include <bitset>
55 #include <numeric>
56 #include <cctype>
57 using namespace llvm;
58
59 #define DEBUG_TYPE "x86-isel"
60
61 STATISTIC(NumTailCalls, "Number of tail calls");
62
63 static cl::opt<bool> ExperimentalVectorWideningLegalization(
64     "x86-experimental-vector-widening-legalization", cl::init(false),
65     cl::desc("Enable an experimental vector type legalization through widening "
66              "rather than promotion."),
67     cl::Hidden);
68
69 static cl::opt<bool> ExperimentalVectorShuffleLowering(
70     "x86-experimental-vector-shuffle-lowering", cl::init(true),
71     cl::desc("Enable an experimental vector shuffle lowering code path."),
72     cl::Hidden);
73
74 // Forward declarations.
75 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
76                        SDValue V2);
77
78 static SDValue ExtractSubVector(SDValue Vec, unsigned IdxVal,
79                                 SelectionDAG &DAG, SDLoc dl,
80                                 unsigned vectorWidth) {
81   assert((vectorWidth == 128 || vectorWidth == 256) &&
82          "Unsupported vector width");
83   EVT VT = Vec.getValueType();
84   EVT ElVT = VT.getVectorElementType();
85   unsigned Factor = VT.getSizeInBits()/vectorWidth;
86   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
87                                   VT.getVectorNumElements()/Factor);
88
89   // Extract from UNDEF is UNDEF.
90   if (Vec.getOpcode() == ISD::UNDEF)
91     return DAG.getUNDEF(ResultVT);
92
93   // Extract the relevant vectorWidth bits.  Generate an EXTRACT_SUBVECTOR
94   unsigned ElemsPerChunk = vectorWidth / ElVT.getSizeInBits();
95
96   // This is the index of the first element of the vectorWidth-bit chunk
97   // we want.
98   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / vectorWidth)
99                                * ElemsPerChunk);
100
101   // If the input is a buildvector just emit a smaller one.
102   if (Vec.getOpcode() == ISD::BUILD_VECTOR)
103     return DAG.getNode(ISD::BUILD_VECTOR, dl, ResultVT,
104                        makeArrayRef(Vec->op_begin()+NormalizedIdxVal,
105                                     ElemsPerChunk));
106
107   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
108   SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
109                                VecIdx);
110
111   return Result;
112
113 }
114 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
115 /// sets things up to match to an AVX VEXTRACTF128 / VEXTRACTI128
116 /// or AVX-512 VEXTRACTF32x4 / VEXTRACTI32x4
117 /// instructions or a simple subregister reference. Idx is an index in the
118 /// 128 bits we want.  It need not be aligned to a 128-bit bounday.  That makes
119 /// lowering EXTRACT_VECTOR_ELT operations easier.
120 static SDValue Extract128BitVector(SDValue Vec, unsigned IdxVal,
121                                    SelectionDAG &DAG, SDLoc dl) {
122   assert((Vec.getValueType().is256BitVector() ||
123           Vec.getValueType().is512BitVector()) && "Unexpected vector size!");
124   return ExtractSubVector(Vec, IdxVal, DAG, dl, 128);
125 }
126
127 /// Generate a DAG to grab 256-bits from a 512-bit vector.
128 static SDValue Extract256BitVector(SDValue Vec, unsigned IdxVal,
129                                    SelectionDAG &DAG, SDLoc dl) {
130   assert(Vec.getValueType().is512BitVector() && "Unexpected vector size!");
131   return ExtractSubVector(Vec, IdxVal, DAG, dl, 256);
132 }
133
134 static SDValue InsertSubVector(SDValue Result, SDValue Vec,
135                                unsigned IdxVal, SelectionDAG &DAG,
136                                SDLoc dl, unsigned vectorWidth) {
137   assert((vectorWidth == 128 || vectorWidth == 256) &&
138          "Unsupported vector width");
139   // Inserting UNDEF is Result
140   if (Vec.getOpcode() == ISD::UNDEF)
141     return Result;
142   EVT VT = Vec.getValueType();
143   EVT ElVT = VT.getVectorElementType();
144   EVT ResultVT = Result.getValueType();
145
146   // Insert the relevant vectorWidth bits.
147   unsigned ElemsPerChunk = vectorWidth/ElVT.getSizeInBits();
148
149   // This is the index of the first element of the vectorWidth-bit chunk
150   // we want.
151   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/vectorWidth)
152                                * ElemsPerChunk);
153
154   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
155   return DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
156                      VecIdx);
157 }
158 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
159 /// sets things up to match to an AVX VINSERTF128/VINSERTI128 or
160 /// AVX-512 VINSERTF32x4/VINSERTI32x4 instructions or a
161 /// simple superregister reference.  Idx is an index in the 128 bits
162 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
163 /// lowering INSERT_VECTOR_ELT operations easier.
164 static SDValue Insert128BitVector(SDValue Result, SDValue Vec,
165                                   unsigned IdxVal, SelectionDAG &DAG,
166                                   SDLoc dl) {
167   assert(Vec.getValueType().is128BitVector() && "Unexpected vector size!");
168   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 128);
169 }
170
171 static SDValue Insert256BitVector(SDValue Result, SDValue Vec,
172                                   unsigned IdxVal, SelectionDAG &DAG,
173                                   SDLoc dl) {
174   assert(Vec.getValueType().is256BitVector() && "Unexpected vector size!");
175   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 256);
176 }
177
178 /// Concat two 128-bit vectors into a 256 bit vector using VINSERTF128
179 /// instructions. This is used because creating CONCAT_VECTOR nodes of
180 /// BUILD_VECTORS returns a larger BUILD_VECTOR while we're trying to lower
181 /// large BUILD_VECTORS.
182 static SDValue Concat128BitVectors(SDValue V1, SDValue V2, EVT VT,
183                                    unsigned NumElems, SelectionDAG &DAG,
184                                    SDLoc dl) {
185   SDValue V = Insert128BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
186   return Insert128BitVector(V, V2, NumElems/2, DAG, dl);
187 }
188
189 static SDValue Concat256BitVectors(SDValue V1, SDValue V2, EVT VT,
190                                    unsigned NumElems, SelectionDAG &DAG,
191                                    SDLoc dl) {
192   SDValue V = Insert256BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
193   return Insert256BitVector(V, V2, NumElems/2, DAG, dl);
194 }
195
196 static TargetLoweringObjectFile *createTLOF(const Triple &TT) {
197   if (TT.isOSBinFormatMachO()) {
198     if (TT.getArch() == Triple::x86_64)
199       return new X86_64MachoTargetObjectFile();
200     return new TargetLoweringObjectFileMachO();
201   }
202
203   if (TT.isOSLinux())
204     return new X86LinuxTargetObjectFile();
205   if (TT.isOSBinFormatELF())
206     return new TargetLoweringObjectFileELF();
207   if (TT.isKnownWindowsMSVCEnvironment())
208     return new X86WindowsTargetObjectFile();
209   if (TT.isOSBinFormatCOFF())
210     return new TargetLoweringObjectFileCOFF();
211   llvm_unreachable("unknown subtarget type");
212 }
213
214 // FIXME: This should stop caching the target machine as soon as
215 // we can remove resetOperationActions et al.
216 X86TargetLowering::X86TargetLowering(const X86TargetMachine &TM)
217     : TargetLowering(TM, createTLOF(Triple(TM.getTargetTriple()))) {
218   Subtarget = &TM.getSubtarget<X86Subtarget>();
219   X86ScalarSSEf64 = Subtarget->hasSSE2();
220   X86ScalarSSEf32 = Subtarget->hasSSE1();
221   TD = getDataLayout();
222
223   resetOperationActions();
224 }
225
226 void X86TargetLowering::resetOperationActions() {
227   const TargetMachine &TM = getTargetMachine();
228   static bool FirstTimeThrough = true;
229
230   // If none of the target options have changed, then we don't need to reset the
231   // operation actions.
232   if (!FirstTimeThrough && TO == TM.Options) return;
233
234   if (!FirstTimeThrough) {
235     // Reinitialize the actions.
236     initActions();
237     FirstTimeThrough = false;
238   }
239
240   TO = TM.Options;
241
242   // Set up the TargetLowering object.
243   static const MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
244
245   // X86 is weird, it always uses i8 for shift amounts and setcc results.
246   setBooleanContents(ZeroOrOneBooleanContent);
247   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
248   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
249
250   // For 64-bit since we have so many registers use the ILP scheduler, for
251   // 32-bit code use the register pressure specific scheduling.
252   // For Atom, always use ILP scheduling.
253   if (Subtarget->isAtom())
254     setSchedulingPreference(Sched::ILP);
255   else if (Subtarget->is64Bit())
256     setSchedulingPreference(Sched::ILP);
257   else
258     setSchedulingPreference(Sched::RegPressure);
259   const X86RegisterInfo *RegInfo =
260       TM.getSubtarget<X86Subtarget>().getRegisterInfo();
261   setStackPointerRegisterToSaveRestore(RegInfo->getStackRegister());
262
263   // Bypass expensive divides on Atom when compiling with O2
264   if (Subtarget->hasSlowDivide() && TM.getOptLevel() >= CodeGenOpt::Default) {
265     addBypassSlowDiv(32, 8);
266     if (Subtarget->is64Bit())
267       addBypassSlowDiv(64, 16);
268   }
269
270   if (Subtarget->isTargetKnownWindowsMSVC()) {
271     // Setup Windows compiler runtime calls.
272     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
273     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
274     setLibcallName(RTLIB::SREM_I64, "_allrem");
275     setLibcallName(RTLIB::UREM_I64, "_aullrem");
276     setLibcallName(RTLIB::MUL_I64, "_allmul");
277     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
278     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
279     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
280     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
281     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
282
283     // The _ftol2 runtime function has an unusual calling conv, which
284     // is modeled by a special pseudo-instruction.
285     setLibcallName(RTLIB::FPTOUINT_F64_I64, nullptr);
286     setLibcallName(RTLIB::FPTOUINT_F32_I64, nullptr);
287     setLibcallName(RTLIB::FPTOUINT_F64_I32, nullptr);
288     setLibcallName(RTLIB::FPTOUINT_F32_I32, nullptr);
289   }
290
291   if (Subtarget->isTargetDarwin()) {
292     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
293     setUseUnderscoreSetJmp(false);
294     setUseUnderscoreLongJmp(false);
295   } else if (Subtarget->isTargetWindowsGNU()) {
296     // MS runtime is weird: it exports _setjmp, but longjmp!
297     setUseUnderscoreSetJmp(true);
298     setUseUnderscoreLongJmp(false);
299   } else {
300     setUseUnderscoreSetJmp(true);
301     setUseUnderscoreLongJmp(true);
302   }
303
304   // Set up the register classes.
305   addRegisterClass(MVT::i8, &X86::GR8RegClass);
306   addRegisterClass(MVT::i16, &X86::GR16RegClass);
307   addRegisterClass(MVT::i32, &X86::GR32RegClass);
308   if (Subtarget->is64Bit())
309     addRegisterClass(MVT::i64, &X86::GR64RegClass);
310
311   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
312
313   // We don't accept any truncstore of integer registers.
314   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
315   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
316   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
317   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
318   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
319   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
320
321   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
322
323   // SETOEQ and SETUNE require checking two conditions.
324   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
325   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
326   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
327   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
328   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
329   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
330
331   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
332   // operation.
333   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
334   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
335   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
336
337   if (Subtarget->is64Bit()) {
338     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
339     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
340   } else if (!TM.Options.UseSoftFloat) {
341     // We have an algorithm for SSE2->double, and we turn this into a
342     // 64-bit FILD followed by conditional FADD for other targets.
343     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
344     // We have an algorithm for SSE2, and we turn this into a 64-bit
345     // FILD for other targets.
346     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
347   }
348
349   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
350   // this operation.
351   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
352   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
353
354   if (!TM.Options.UseSoftFloat) {
355     // SSE has no i16 to fp conversion, only i32
356     if (X86ScalarSSEf32) {
357       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
358       // f32 and f64 cases are Legal, f80 case is not
359       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
360     } else {
361       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
362       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
363     }
364   } else {
365     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
366     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
367   }
368
369   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
370   // are Legal, f80 is custom lowered.
371   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
372   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
373
374   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
375   // this operation.
376   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
377   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
378
379   if (X86ScalarSSEf32) {
380     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
381     // f32 and f64 cases are Legal, f80 case is not
382     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
383   } else {
384     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
385     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
386   }
387
388   // Handle FP_TO_UINT by promoting the destination to a larger signed
389   // conversion.
390   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
391   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
392   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
393
394   if (Subtarget->is64Bit()) {
395     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
396     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
397   } else if (!TM.Options.UseSoftFloat) {
398     // Since AVX is a superset of SSE3, only check for SSE here.
399     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
400       // Expand FP_TO_UINT into a select.
401       // FIXME: We would like to use a Custom expander here eventually to do
402       // the optimal thing for SSE vs. the default expansion in the legalizer.
403       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
404     else
405       // With SSE3 we can use fisttpll to convert to a signed i64; without
406       // SSE, we're stuck with a fistpll.
407       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
408   }
409
410   if (isTargetFTOL()) {
411     // Use the _ftol2 runtime function, which has a pseudo-instruction
412     // to handle its weird calling convention.
413     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Custom);
414   }
415
416   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
417   if (!X86ScalarSSEf64) {
418     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
419     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
420     if (Subtarget->is64Bit()) {
421       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
422       // Without SSE, i64->f64 goes through memory.
423       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
424     }
425   }
426
427   // Scalar integer divide and remainder are lowered to use operations that
428   // produce two results, to match the available instructions. This exposes
429   // the two-result form to trivial CSE, which is able to combine x/y and x%y
430   // into a single instruction.
431   //
432   // Scalar integer multiply-high is also lowered to use two-result
433   // operations, to match the available instructions. However, plain multiply
434   // (low) operations are left as Legal, as there are single-result
435   // instructions for this in x86. Using the two-result multiply instructions
436   // when both high and low results are needed must be arranged by dagcombine.
437   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
438     MVT VT = IntVTs[i];
439     setOperationAction(ISD::MULHS, VT, Expand);
440     setOperationAction(ISD::MULHU, VT, Expand);
441     setOperationAction(ISD::SDIV, VT, Expand);
442     setOperationAction(ISD::UDIV, VT, Expand);
443     setOperationAction(ISD::SREM, VT, Expand);
444     setOperationAction(ISD::UREM, VT, Expand);
445
446     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
447     setOperationAction(ISD::ADDC, VT, Custom);
448     setOperationAction(ISD::ADDE, VT, Custom);
449     setOperationAction(ISD::SUBC, VT, Custom);
450     setOperationAction(ISD::SUBE, VT, Custom);
451   }
452
453   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
454   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
455   setOperationAction(ISD::BR_CC            , MVT::f32,   Expand);
456   setOperationAction(ISD::BR_CC            , MVT::f64,   Expand);
457   setOperationAction(ISD::BR_CC            , MVT::f80,   Expand);
458   setOperationAction(ISD::BR_CC            , MVT::i8,    Expand);
459   setOperationAction(ISD::BR_CC            , MVT::i16,   Expand);
460   setOperationAction(ISD::BR_CC            , MVT::i32,   Expand);
461   setOperationAction(ISD::BR_CC            , MVT::i64,   Expand);
462   setOperationAction(ISD::SELECT_CC        , MVT::f32,   Expand);
463   setOperationAction(ISD::SELECT_CC        , MVT::f64,   Expand);
464   setOperationAction(ISD::SELECT_CC        , MVT::f80,   Expand);
465   setOperationAction(ISD::SELECT_CC        , MVT::i8,    Expand);
466   setOperationAction(ISD::SELECT_CC        , MVT::i16,   Expand);
467   setOperationAction(ISD::SELECT_CC        , MVT::i32,   Expand);
468   setOperationAction(ISD::SELECT_CC        , MVT::i64,   Expand);
469   if (Subtarget->is64Bit())
470     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
471   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
472   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
473   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
474   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
475   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
476   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
477   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
478   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
479
480   // Promote the i8 variants and force them on up to i32 which has a shorter
481   // encoding.
482   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
483   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
484   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
485   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
486   if (Subtarget->hasBMI()) {
487     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
488     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
489     if (Subtarget->is64Bit())
490       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
491   } else {
492     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
493     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
494     if (Subtarget->is64Bit())
495       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
496   }
497
498   if (Subtarget->hasLZCNT()) {
499     // When promoting the i8 variants, force them to i32 for a shorter
500     // encoding.
501     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
502     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
503     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
504     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
505     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
506     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
507     if (Subtarget->is64Bit())
508       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
509   } else {
510     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
511     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
512     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
513     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
514     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
515     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
516     if (Subtarget->is64Bit()) {
517       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
518       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
519     }
520   }
521
522   // Special handling for half-precision floating point conversions.
523   // If we don't have F16C support, then lower half float conversions
524   // into library calls.
525   if (TM.Options.UseSoftFloat || !Subtarget->hasF16C()) {
526     setOperationAction(ISD::FP16_TO_FP, MVT::f32, Expand);
527     setOperationAction(ISD::FP_TO_FP16, MVT::f32, Expand);
528   }
529
530   // There's never any support for operations beyond MVT::f32.
531   setOperationAction(ISD::FP16_TO_FP, MVT::f64, Expand);
532   setOperationAction(ISD::FP16_TO_FP, MVT::f80, Expand);
533   setOperationAction(ISD::FP_TO_FP16, MVT::f64, Expand);
534   setOperationAction(ISD::FP_TO_FP16, MVT::f80, Expand);
535
536   setLoadExtAction(ISD::EXTLOAD, MVT::f16, Expand);
537   setTruncStoreAction(MVT::f32, MVT::f16, Expand);
538   setTruncStoreAction(MVT::f64, MVT::f16, Expand);
539   setTruncStoreAction(MVT::f80, MVT::f16, Expand);
540
541   if (Subtarget->hasPOPCNT()) {
542     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
543   } else {
544     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
545     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
546     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
547     if (Subtarget->is64Bit())
548       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
549   }
550
551   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
552
553   if (!Subtarget->hasMOVBE())
554     setOperationAction(ISD::BSWAP          , MVT::i16  , Expand);
555
556   // These should be promoted to a larger select which is supported.
557   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
558   // X86 wants to expand cmov itself.
559   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
560   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
561   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
562   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
563   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
564   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
565   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
566   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
567   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
568   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
569   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
570   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
571   if (Subtarget->is64Bit()) {
572     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
573     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
574   }
575   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
576   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
577   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
578   // support continuation, user-level threading, and etc.. As a result, no
579   // other SjLj exception interfaces are implemented and please don't build
580   // your own exception handling based on them.
581   // LLVM/Clang supports zero-cost DWARF exception handling.
582   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
583   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
584
585   // Darwin ABI issue.
586   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
587   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
588   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
589   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
590   if (Subtarget->is64Bit())
591     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
592   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
593   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
594   if (Subtarget->is64Bit()) {
595     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
596     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
597     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
598     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
599     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
600   }
601   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
602   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
603   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
604   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
605   if (Subtarget->is64Bit()) {
606     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
607     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
608     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
609   }
610
611   if (Subtarget->hasSSE1())
612     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
613
614   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
615
616   // Expand certain atomics
617   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
618     MVT VT = IntVTs[i];
619     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, VT, Custom);
620     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
621     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
622   }
623
624   if (Subtarget->hasCmpxchg16b()) {
625     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, MVT::i128, Custom);
626   }
627
628   // FIXME - use subtarget debug flags
629   if (!Subtarget->isTargetDarwin() && !Subtarget->isTargetELF() &&
630       !Subtarget->isTargetCygMing() && !Subtarget->isTargetWin64()) {
631     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
632   }
633
634   if (Subtarget->is64Bit()) {
635     setExceptionPointerRegister(X86::RAX);
636     setExceptionSelectorRegister(X86::RDX);
637   } else {
638     setExceptionPointerRegister(X86::EAX);
639     setExceptionSelectorRegister(X86::EDX);
640   }
641   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
642   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
643
644   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
645   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
646
647   setOperationAction(ISD::TRAP, MVT::Other, Legal);
648   setOperationAction(ISD::DEBUGTRAP, MVT::Other, Legal);
649
650   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
651   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
652   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
653   if (Subtarget->is64Bit() && !Subtarget->isTargetWin64()) {
654     // TargetInfo::X86_64ABIBuiltinVaList
655     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
656     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
657   } else {
658     // TargetInfo::CharPtrBuiltinVaList
659     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
660     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
661   }
662
663   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
664   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
665
666   setOperationAction(ISD::DYNAMIC_STACKALLOC, getPointerTy(), Custom);
667
668   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
669     // f32 and f64 use SSE.
670     // Set up the FP register classes.
671     addRegisterClass(MVT::f32, &X86::FR32RegClass);
672     addRegisterClass(MVT::f64, &X86::FR64RegClass);
673
674     // Use ANDPD to simulate FABS.
675     setOperationAction(ISD::FABS , MVT::f64, Custom);
676     setOperationAction(ISD::FABS , MVT::f32, Custom);
677
678     // Use XORP to simulate FNEG.
679     setOperationAction(ISD::FNEG , MVT::f64, Custom);
680     setOperationAction(ISD::FNEG , MVT::f32, Custom);
681
682     // Use ANDPD and ORPD to simulate FCOPYSIGN.
683     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
684     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
685
686     // Lower this to FGETSIGNx86 plus an AND.
687     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
688     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
689
690     // We don't support sin/cos/fmod
691     setOperationAction(ISD::FSIN   , MVT::f64, Expand);
692     setOperationAction(ISD::FCOS   , MVT::f64, Expand);
693     setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
694     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
695     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
696     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
697
698     // Expand FP immediates into loads from the stack, except for the special
699     // cases we handle.
700     addLegalFPImmediate(APFloat(+0.0)); // xorpd
701     addLegalFPImmediate(APFloat(+0.0f)); // xorps
702   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
703     // Use SSE for f32, x87 for f64.
704     // Set up the FP register classes.
705     addRegisterClass(MVT::f32, &X86::FR32RegClass);
706     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
707
708     // Use ANDPS to simulate FABS.
709     setOperationAction(ISD::FABS , MVT::f32, Custom);
710
711     // Use XORP to simulate FNEG.
712     setOperationAction(ISD::FNEG , MVT::f32, Custom);
713
714     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
715
716     // Use ANDPS and ORPS to simulate FCOPYSIGN.
717     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
718     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
719
720     // We don't support sin/cos/fmod
721     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
722     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
723     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
724
725     // Special cases we handle for FP constants.
726     addLegalFPImmediate(APFloat(+0.0f)); // xorps
727     addLegalFPImmediate(APFloat(+0.0)); // FLD0
728     addLegalFPImmediate(APFloat(+1.0)); // FLD1
729     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
730     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
731
732     if (!TM.Options.UnsafeFPMath) {
733       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
734       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
735       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
736     }
737   } else if (!TM.Options.UseSoftFloat) {
738     // f32 and f64 in x87.
739     // Set up the FP register classes.
740     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
741     addRegisterClass(MVT::f32, &X86::RFP32RegClass);
742
743     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
744     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
745     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
746     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
747
748     if (!TM.Options.UnsafeFPMath) {
749       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
750       setOperationAction(ISD::FSIN   , MVT::f32, Expand);
751       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
752       setOperationAction(ISD::FCOS   , MVT::f32, Expand);
753       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
754       setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
755     }
756     addLegalFPImmediate(APFloat(+0.0)); // FLD0
757     addLegalFPImmediate(APFloat(+1.0)); // FLD1
758     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
759     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
760     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
761     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
762     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
763     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
764   }
765
766   // We don't support FMA.
767   setOperationAction(ISD::FMA, MVT::f64, Expand);
768   setOperationAction(ISD::FMA, MVT::f32, Expand);
769
770   // Long double always uses X87.
771   if (!TM.Options.UseSoftFloat) {
772     addRegisterClass(MVT::f80, &X86::RFP80RegClass);
773     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
774     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
775     {
776       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
777       addLegalFPImmediate(TmpFlt);  // FLD0
778       TmpFlt.changeSign();
779       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
780
781       bool ignored;
782       APFloat TmpFlt2(+1.0);
783       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
784                       &ignored);
785       addLegalFPImmediate(TmpFlt2);  // FLD1
786       TmpFlt2.changeSign();
787       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
788     }
789
790     if (!TM.Options.UnsafeFPMath) {
791       setOperationAction(ISD::FSIN   , MVT::f80, Expand);
792       setOperationAction(ISD::FCOS   , MVT::f80, Expand);
793       setOperationAction(ISD::FSINCOS, MVT::f80, Expand);
794     }
795
796     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
797     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
798     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
799     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
800     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
801     setOperationAction(ISD::FMA, MVT::f80, Expand);
802   }
803
804   // Always use a library call for pow.
805   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
806   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
807   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
808
809   setOperationAction(ISD::FLOG, MVT::f80, Expand);
810   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
811   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
812   setOperationAction(ISD::FEXP, MVT::f80, Expand);
813   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
814   setOperationAction(ISD::FMINNUM, MVT::f80, Expand);
815   setOperationAction(ISD::FMAXNUM, MVT::f80, Expand);
816
817   // First set operation action for all vector types to either promote
818   // (for widening) or expand (for scalarization). Then we will selectively
819   // turn on ones that can be effectively codegen'd.
820   for (int i = MVT::FIRST_VECTOR_VALUETYPE;
821            i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
822     MVT VT = (MVT::SimpleValueType)i;
823     setOperationAction(ISD::ADD , VT, Expand);
824     setOperationAction(ISD::SUB , VT, Expand);
825     setOperationAction(ISD::FADD, VT, Expand);
826     setOperationAction(ISD::FNEG, VT, Expand);
827     setOperationAction(ISD::FSUB, VT, Expand);
828     setOperationAction(ISD::MUL , VT, Expand);
829     setOperationAction(ISD::FMUL, VT, Expand);
830     setOperationAction(ISD::SDIV, VT, Expand);
831     setOperationAction(ISD::UDIV, VT, Expand);
832     setOperationAction(ISD::FDIV, VT, Expand);
833     setOperationAction(ISD::SREM, VT, Expand);
834     setOperationAction(ISD::UREM, VT, Expand);
835     setOperationAction(ISD::LOAD, VT, Expand);
836     setOperationAction(ISD::VECTOR_SHUFFLE, VT, Expand);
837     setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT,Expand);
838     setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
839     setOperationAction(ISD::EXTRACT_SUBVECTOR, VT,Expand);
840     setOperationAction(ISD::INSERT_SUBVECTOR, VT,Expand);
841     setOperationAction(ISD::FABS, VT, Expand);
842     setOperationAction(ISD::FSIN, VT, Expand);
843     setOperationAction(ISD::FSINCOS, VT, Expand);
844     setOperationAction(ISD::FCOS, VT, Expand);
845     setOperationAction(ISD::FSINCOS, VT, Expand);
846     setOperationAction(ISD::FREM, VT, Expand);
847     setOperationAction(ISD::FMA,  VT, Expand);
848     setOperationAction(ISD::FPOWI, VT, Expand);
849     setOperationAction(ISD::FSQRT, VT, Expand);
850     setOperationAction(ISD::FCOPYSIGN, VT, Expand);
851     setOperationAction(ISD::FFLOOR, VT, Expand);
852     setOperationAction(ISD::FCEIL, VT, Expand);
853     setOperationAction(ISD::FTRUNC, VT, Expand);
854     setOperationAction(ISD::FRINT, VT, Expand);
855     setOperationAction(ISD::FNEARBYINT, VT, Expand);
856     setOperationAction(ISD::SMUL_LOHI, VT, Expand);
857     setOperationAction(ISD::MULHS, VT, Expand);
858     setOperationAction(ISD::UMUL_LOHI, VT, Expand);
859     setOperationAction(ISD::MULHU, VT, Expand);
860     setOperationAction(ISD::SDIVREM, VT, Expand);
861     setOperationAction(ISD::UDIVREM, VT, Expand);
862     setOperationAction(ISD::FPOW, VT, Expand);
863     setOperationAction(ISD::CTPOP, VT, Expand);
864     setOperationAction(ISD::CTTZ, VT, Expand);
865     setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
866     setOperationAction(ISD::CTLZ, VT, Expand);
867     setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
868     setOperationAction(ISD::SHL, VT, Expand);
869     setOperationAction(ISD::SRA, VT, Expand);
870     setOperationAction(ISD::SRL, VT, Expand);
871     setOperationAction(ISD::ROTL, VT, Expand);
872     setOperationAction(ISD::ROTR, VT, Expand);
873     setOperationAction(ISD::BSWAP, VT, Expand);
874     setOperationAction(ISD::SETCC, VT, Expand);
875     setOperationAction(ISD::FLOG, VT, Expand);
876     setOperationAction(ISD::FLOG2, VT, Expand);
877     setOperationAction(ISD::FLOG10, VT, Expand);
878     setOperationAction(ISD::FEXP, VT, Expand);
879     setOperationAction(ISD::FEXP2, VT, Expand);
880     setOperationAction(ISD::FP_TO_UINT, VT, Expand);
881     setOperationAction(ISD::FP_TO_SINT, VT, Expand);
882     setOperationAction(ISD::UINT_TO_FP, VT, Expand);
883     setOperationAction(ISD::SINT_TO_FP, VT, Expand);
884     setOperationAction(ISD::SIGN_EXTEND_INREG, VT,Expand);
885     setOperationAction(ISD::TRUNCATE, VT, Expand);
886     setOperationAction(ISD::SIGN_EXTEND, VT, Expand);
887     setOperationAction(ISD::ZERO_EXTEND, VT, Expand);
888     setOperationAction(ISD::ANY_EXTEND, VT, Expand);
889     setOperationAction(ISD::VSELECT, VT, Expand);
890     setOperationAction(ISD::SELECT_CC, VT, Expand);
891     for (int InnerVT = MVT::FIRST_VECTOR_VALUETYPE;
892              InnerVT <= MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
893       setTruncStoreAction(VT,
894                           (MVT::SimpleValueType)InnerVT, Expand);
895     setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
896     setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
897
898     // N.b. ISD::EXTLOAD legality is basically ignored except for i1-like types,
899     // we have to deal with them whether we ask for Expansion or not. Setting
900     // Expand causes its own optimisation problems though, so leave them legal.
901     if (VT.getVectorElementType() == MVT::i1)
902       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
903   }
904
905   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
906   // with -msoft-float, disable use of MMX as well.
907   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
908     addRegisterClass(MVT::x86mmx, &X86::VR64RegClass);
909     // No operations on x86mmx supported, everything uses intrinsics.
910   }
911
912   // MMX-sized vectors (other than x86mmx) are expected to be expanded
913   // into smaller operations.
914   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
915   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
916   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
917   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
918   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
919   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
920   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
921   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
922   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
923   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
924   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
925   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
926   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
927   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
928   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
929   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
930   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
931   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
932   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
933   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
934   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
935   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
936   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
937   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
938   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
939   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
940   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
941   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
942   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
943
944   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
945     addRegisterClass(MVT::v4f32, &X86::VR128RegClass);
946
947     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
948     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
949     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
950     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
951     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
952     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
953     setOperationAction(ISD::FABS,               MVT::v4f32, Custom);
954     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
955     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
956     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
957     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
958     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
959   }
960
961   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
962     addRegisterClass(MVT::v2f64, &X86::VR128RegClass);
963
964     // FIXME: Unfortunately, -soft-float and -no-implicit-float mean XMM
965     // registers cannot be used even for integer operations.
966     addRegisterClass(MVT::v16i8, &X86::VR128RegClass);
967     addRegisterClass(MVT::v8i16, &X86::VR128RegClass);
968     addRegisterClass(MVT::v4i32, &X86::VR128RegClass);
969     addRegisterClass(MVT::v2i64, &X86::VR128RegClass);
970
971     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
972     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
973     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
974     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
975     setOperationAction(ISD::MUL,                MVT::v4i32, Custom);
976     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
977     setOperationAction(ISD::UMUL_LOHI,          MVT::v4i32, Custom);
978     setOperationAction(ISD::SMUL_LOHI,          MVT::v4i32, Custom);
979     setOperationAction(ISD::MULHU,              MVT::v8i16, Legal);
980     setOperationAction(ISD::MULHS,              MVT::v8i16, Legal);
981     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
982     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
983     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
984     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
985     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
986     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
987     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
988     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
989     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
990     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
991     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
992     setOperationAction(ISD::FABS,               MVT::v2f64, Custom);
993
994     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
995     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
996     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
997     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
998
999     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
1000     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
1001     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1002     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1003     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1004
1005     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
1006     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1007       MVT VT = (MVT::SimpleValueType)i;
1008       // Do not attempt to custom lower non-power-of-2 vectors
1009       if (!isPowerOf2_32(VT.getVectorNumElements()))
1010         continue;
1011       // Do not attempt to custom lower non-128-bit vectors
1012       if (!VT.is128BitVector())
1013         continue;
1014       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1015       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1016       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1017     }
1018
1019     // We support custom legalizing of sext and anyext loads for specific
1020     // memory vector types which we can load as a scalar (or sequence of
1021     // scalars) and extend in-register to a legal 128-bit vector type. For sext
1022     // loads these must work with a single scalar load.
1023     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i8, Custom);
1024     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i16, Custom);
1025     setLoadExtAction(ISD::SEXTLOAD, MVT::v8i8, Custom);
1026     setLoadExtAction(ISD::EXTLOAD, MVT::v2i8, Custom);
1027     setLoadExtAction(ISD::EXTLOAD, MVT::v2i16, Custom);
1028     setLoadExtAction(ISD::EXTLOAD, MVT::v2i32, Custom);
1029     setLoadExtAction(ISD::EXTLOAD, MVT::v4i8, Custom);
1030     setLoadExtAction(ISD::EXTLOAD, MVT::v4i16, Custom);
1031     setLoadExtAction(ISD::EXTLOAD, MVT::v8i8, Custom);
1032
1033     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
1034     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
1035     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
1036     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
1037     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
1038     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
1039
1040     if (Subtarget->is64Bit()) {
1041       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1042       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1043     }
1044
1045     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
1046     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1047       MVT VT = (MVT::SimpleValueType)i;
1048
1049       // Do not attempt to promote non-128-bit vectors
1050       if (!VT.is128BitVector())
1051         continue;
1052
1053       setOperationAction(ISD::AND,    VT, Promote);
1054       AddPromotedToType (ISD::AND,    VT, MVT::v2i64);
1055       setOperationAction(ISD::OR,     VT, Promote);
1056       AddPromotedToType (ISD::OR,     VT, MVT::v2i64);
1057       setOperationAction(ISD::XOR,    VT, Promote);
1058       AddPromotedToType (ISD::XOR,    VT, MVT::v2i64);
1059       setOperationAction(ISD::LOAD,   VT, Promote);
1060       AddPromotedToType (ISD::LOAD,   VT, MVT::v2i64);
1061       setOperationAction(ISD::SELECT, VT, Promote);
1062       AddPromotedToType (ISD::SELECT, VT, MVT::v2i64);
1063     }
1064
1065     // Custom lower v2i64 and v2f64 selects.
1066     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
1067     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
1068     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
1069     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
1070
1071     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
1072     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
1073
1074     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i8,  Custom);
1075     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i16, Custom);
1076     // As there is no 64-bit GPR available, we need build a special custom
1077     // sequence to convert from v2i32 to v2f32.
1078     if (!Subtarget->is64Bit())
1079       setOperationAction(ISD::UINT_TO_FP,       MVT::v2f32, Custom);
1080
1081     setOperationAction(ISD::FP_EXTEND,          MVT::v2f32, Custom);
1082     setOperationAction(ISD::FP_ROUND,           MVT::v2f32, Custom);
1083
1084     setLoadExtAction(ISD::EXTLOAD,              MVT::v2f32, Legal);
1085
1086     setOperationAction(ISD::BITCAST,            MVT::v2i32, Custom);
1087     setOperationAction(ISD::BITCAST,            MVT::v4i16, Custom);
1088     setOperationAction(ISD::BITCAST,            MVT::v8i8,  Custom);
1089   }
1090
1091   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE41()) {
1092     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
1093     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
1094     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
1095     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
1096     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
1097     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
1098     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
1099     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
1100     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
1101     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
1102
1103     setOperationAction(ISD::FFLOOR,             MVT::v4f32, Legal);
1104     setOperationAction(ISD::FCEIL,              MVT::v4f32, Legal);
1105     setOperationAction(ISD::FTRUNC,             MVT::v4f32, Legal);
1106     setOperationAction(ISD::FRINT,              MVT::v4f32, Legal);
1107     setOperationAction(ISD::FNEARBYINT,         MVT::v4f32, Legal);
1108     setOperationAction(ISD::FFLOOR,             MVT::v2f64, Legal);
1109     setOperationAction(ISD::FCEIL,              MVT::v2f64, Legal);
1110     setOperationAction(ISD::FTRUNC,             MVT::v2f64, Legal);
1111     setOperationAction(ISD::FRINT,              MVT::v2f64, Legal);
1112     setOperationAction(ISD::FNEARBYINT,         MVT::v2f64, Legal);
1113
1114     // FIXME: Do we need to handle scalar-to-vector here?
1115     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
1116
1117     setOperationAction(ISD::VSELECT,            MVT::v2f64, Custom);
1118     setOperationAction(ISD::VSELECT,            MVT::v2i64, Custom);
1119     setOperationAction(ISD::VSELECT,            MVT::v4i32, Custom);
1120     setOperationAction(ISD::VSELECT,            MVT::v4f32, Custom);
1121     setOperationAction(ISD::VSELECT,            MVT::v8i16, Custom);
1122     // There is no BLENDI for byte vectors. We don't need to custom lower
1123     // some vselects for now.
1124     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
1125
1126     // SSE41 brings specific instructions for doing vector sign extend even in
1127     // cases where we don't have SRA.
1128     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i8, Custom);
1129     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i16, Custom);
1130     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i32, Custom);
1131
1132     // i8 and i16 vectors are custom because the source register and source
1133     // source memory operand types are not the same width.  f32 vectors are
1134     // custom since the immediate controlling the insert encodes additional
1135     // information.
1136     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
1137     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1138     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1139     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1140
1141     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
1142     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
1143     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
1144     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
1145
1146     // FIXME: these should be Legal, but that's only for the case where
1147     // the index is constant.  For now custom expand to deal with that.
1148     if (Subtarget->is64Bit()) {
1149       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1150       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1151     }
1152   }
1153
1154   if (Subtarget->hasSSE2()) {
1155     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
1156     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
1157
1158     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
1159     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
1160
1161     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
1162     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
1163
1164     // In the customized shift lowering, the legal cases in AVX2 will be
1165     // recognized.
1166     setOperationAction(ISD::SRL,               MVT::v2i64, Custom);
1167     setOperationAction(ISD::SRL,               MVT::v4i32, Custom);
1168
1169     setOperationAction(ISD::SHL,               MVT::v2i64, Custom);
1170     setOperationAction(ISD::SHL,               MVT::v4i32, Custom);
1171
1172     setOperationAction(ISD::SRA,               MVT::v4i32, Custom);
1173   }
1174
1175   if (!TM.Options.UseSoftFloat && Subtarget->hasFp256()) {
1176     addRegisterClass(MVT::v32i8,  &X86::VR256RegClass);
1177     addRegisterClass(MVT::v16i16, &X86::VR256RegClass);
1178     addRegisterClass(MVT::v8i32,  &X86::VR256RegClass);
1179     addRegisterClass(MVT::v8f32,  &X86::VR256RegClass);
1180     addRegisterClass(MVT::v4i64,  &X86::VR256RegClass);
1181     addRegisterClass(MVT::v4f64,  &X86::VR256RegClass);
1182
1183     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1184     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1185     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1186
1187     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1188     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1189     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1190     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1191     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1192     setOperationAction(ISD::FFLOOR,             MVT::v8f32, Legal);
1193     setOperationAction(ISD::FCEIL,              MVT::v8f32, Legal);
1194     setOperationAction(ISD::FTRUNC,             MVT::v8f32, Legal);
1195     setOperationAction(ISD::FRINT,              MVT::v8f32, Legal);
1196     setOperationAction(ISD::FNEARBYINT,         MVT::v8f32, Legal);
1197     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1198     setOperationAction(ISD::FABS,               MVT::v8f32, Custom);
1199
1200     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1201     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1202     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1203     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1204     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1205     setOperationAction(ISD::FFLOOR,             MVT::v4f64, Legal);
1206     setOperationAction(ISD::FCEIL,              MVT::v4f64, Legal);
1207     setOperationAction(ISD::FTRUNC,             MVT::v4f64, Legal);
1208     setOperationAction(ISD::FRINT,              MVT::v4f64, Legal);
1209     setOperationAction(ISD::FNEARBYINT,         MVT::v4f64, Legal);
1210     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1211     setOperationAction(ISD::FABS,               MVT::v4f64, Custom);
1212
1213     // (fp_to_int:v8i16 (v8f32 ..)) requires the result type to be promoted
1214     // even though v8i16 is a legal type.
1215     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i16, Promote);
1216     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i16, Promote);
1217     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1218
1219     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i16, Promote);
1220     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1221     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1222
1223     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i8,  Custom);
1224     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i16, Custom);
1225
1226     setLoadExtAction(ISD::EXTLOAD,              MVT::v4f32, Legal);
1227
1228     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1229     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1230
1231     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1232     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1233
1234     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1235     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1236
1237     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1238     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1239     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1240     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1241
1242     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1243     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1244     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1245
1246     setOperationAction(ISD::VSELECT,           MVT::v4f64, Custom);
1247     setOperationAction(ISD::VSELECT,           MVT::v4i64, Custom);
1248     setOperationAction(ISD::VSELECT,           MVT::v8i32, Custom);
1249     setOperationAction(ISD::VSELECT,           MVT::v8f32, Custom);
1250
1251     setOperationAction(ISD::SIGN_EXTEND,       MVT::v4i64, Custom);
1252     setOperationAction(ISD::SIGN_EXTEND,       MVT::v8i32, Custom);
1253     setOperationAction(ISD::SIGN_EXTEND,       MVT::v16i16, Custom);
1254     setOperationAction(ISD::ZERO_EXTEND,       MVT::v4i64, Custom);
1255     setOperationAction(ISD::ZERO_EXTEND,       MVT::v8i32, Custom);
1256     setOperationAction(ISD::ZERO_EXTEND,       MVT::v16i16, Custom);
1257     setOperationAction(ISD::ANY_EXTEND,        MVT::v4i64, Custom);
1258     setOperationAction(ISD::ANY_EXTEND,        MVT::v8i32, Custom);
1259     setOperationAction(ISD::ANY_EXTEND,        MVT::v16i16, Custom);
1260     setOperationAction(ISD::TRUNCATE,          MVT::v16i8, Custom);
1261     setOperationAction(ISD::TRUNCATE,          MVT::v8i16, Custom);
1262     setOperationAction(ISD::TRUNCATE,          MVT::v4i32, Custom);
1263
1264     if (Subtarget->hasFMA() || Subtarget->hasFMA4()) {
1265       setOperationAction(ISD::FMA,             MVT::v8f32, Legal);
1266       setOperationAction(ISD::FMA,             MVT::v4f64, Legal);
1267       setOperationAction(ISD::FMA,             MVT::v4f32, Legal);
1268       setOperationAction(ISD::FMA,             MVT::v2f64, Legal);
1269       setOperationAction(ISD::FMA,             MVT::f32, Legal);
1270       setOperationAction(ISD::FMA,             MVT::f64, Legal);
1271     }
1272
1273     if (Subtarget->hasInt256()) {
1274       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1275       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1276       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1277       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1278
1279       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1280       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1281       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1282       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1283
1284       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1285       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1286       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1287       // Don't lower v32i8 because there is no 128-bit byte mul
1288
1289       setOperationAction(ISD::UMUL_LOHI,       MVT::v8i32, Custom);
1290       setOperationAction(ISD::SMUL_LOHI,       MVT::v8i32, Custom);
1291       setOperationAction(ISD::MULHU,           MVT::v16i16, Legal);
1292       setOperationAction(ISD::MULHS,           MVT::v16i16, Legal);
1293
1294       setOperationAction(ISD::VSELECT,         MVT::v16i16, Custom);
1295       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1296     } else {
1297       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1298       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1299       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1300       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1301
1302       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1303       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1304       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1305       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1306
1307       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1308       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1309       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1310       // Don't lower v32i8 because there is no 128-bit byte mul
1311     }
1312
1313     // In the customized shift lowering, the legal cases in AVX2 will be
1314     // recognized.
1315     setOperationAction(ISD::SRL,               MVT::v4i64, Custom);
1316     setOperationAction(ISD::SRL,               MVT::v8i32, Custom);
1317
1318     setOperationAction(ISD::SHL,               MVT::v4i64, Custom);
1319     setOperationAction(ISD::SHL,               MVT::v8i32, Custom);
1320
1321     setOperationAction(ISD::SRA,               MVT::v8i32, Custom);
1322
1323     // Custom lower several nodes for 256-bit types.
1324     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1325              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1326       MVT VT = (MVT::SimpleValueType)i;
1327
1328       // Extract subvector is special because the value type
1329       // (result) is 128-bit but the source is 256-bit wide.
1330       if (VT.is128BitVector())
1331         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1332
1333       // Do not attempt to custom lower other non-256-bit vectors
1334       if (!VT.is256BitVector())
1335         continue;
1336
1337       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1338       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1339       setOperationAction(ISD::INSERT_VECTOR_ELT,  VT, Custom);
1340       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1341       setOperationAction(ISD::SCALAR_TO_VECTOR,   VT, Custom);
1342       setOperationAction(ISD::INSERT_SUBVECTOR,   VT, Custom);
1343       setOperationAction(ISD::CONCAT_VECTORS,     VT, Custom);
1344     }
1345
1346     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1347     for (int i = MVT::v32i8; i != MVT::v4i64; ++i) {
1348       MVT VT = (MVT::SimpleValueType)i;
1349
1350       // Do not attempt to promote non-256-bit vectors
1351       if (!VT.is256BitVector())
1352         continue;
1353
1354       setOperationAction(ISD::AND,    VT, Promote);
1355       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
1356       setOperationAction(ISD::OR,     VT, Promote);
1357       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
1358       setOperationAction(ISD::XOR,    VT, Promote);
1359       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
1360       setOperationAction(ISD::LOAD,   VT, Promote);
1361       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
1362       setOperationAction(ISD::SELECT, VT, Promote);
1363       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
1364     }
1365   }
1366
1367   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX512()) {
1368     addRegisterClass(MVT::v16i32, &X86::VR512RegClass);
1369     addRegisterClass(MVT::v16f32, &X86::VR512RegClass);
1370     addRegisterClass(MVT::v8i64,  &X86::VR512RegClass);
1371     addRegisterClass(MVT::v8f64,  &X86::VR512RegClass);
1372
1373     addRegisterClass(MVT::i1,     &X86::VK1RegClass);
1374     addRegisterClass(MVT::v8i1,   &X86::VK8RegClass);
1375     addRegisterClass(MVT::v16i1,  &X86::VK16RegClass);
1376
1377     setOperationAction(ISD::BR_CC,              MVT::i1,    Expand);
1378     setOperationAction(ISD::SETCC,              MVT::i1,    Custom);
1379     setOperationAction(ISD::XOR,                MVT::i1,    Legal);
1380     setOperationAction(ISD::OR,                 MVT::i1,    Legal);
1381     setOperationAction(ISD::AND,                MVT::i1,    Legal);
1382     setLoadExtAction(ISD::EXTLOAD,              MVT::v8f32, Legal);
1383     setOperationAction(ISD::LOAD,               MVT::v16f32, Legal);
1384     setOperationAction(ISD::LOAD,               MVT::v8f64, Legal);
1385     setOperationAction(ISD::LOAD,               MVT::v8i64, Legal);
1386     setOperationAction(ISD::LOAD,               MVT::v16i32, Legal);
1387     setOperationAction(ISD::LOAD,               MVT::v16i1, Legal);
1388
1389     setOperationAction(ISD::FADD,               MVT::v16f32, Legal);
1390     setOperationAction(ISD::FSUB,               MVT::v16f32, Legal);
1391     setOperationAction(ISD::FMUL,               MVT::v16f32, Legal);
1392     setOperationAction(ISD::FDIV,               MVT::v16f32, Legal);
1393     setOperationAction(ISD::FSQRT,              MVT::v16f32, Legal);
1394     setOperationAction(ISD::FNEG,               MVT::v16f32, Custom);
1395
1396     setOperationAction(ISD::FADD,               MVT::v8f64, Legal);
1397     setOperationAction(ISD::FSUB,               MVT::v8f64, Legal);
1398     setOperationAction(ISD::FMUL,               MVT::v8f64, Legal);
1399     setOperationAction(ISD::FDIV,               MVT::v8f64, Legal);
1400     setOperationAction(ISD::FSQRT,              MVT::v8f64, Legal);
1401     setOperationAction(ISD::FNEG,               MVT::v8f64, Custom);
1402     setOperationAction(ISD::FMA,                MVT::v8f64, Legal);
1403     setOperationAction(ISD::FMA,                MVT::v16f32, Legal);
1404
1405     setOperationAction(ISD::FP_TO_SINT,         MVT::i32, Legal);
1406     setOperationAction(ISD::FP_TO_UINT,         MVT::i32, Legal);
1407     setOperationAction(ISD::SINT_TO_FP,         MVT::i32, Legal);
1408     setOperationAction(ISD::UINT_TO_FP,         MVT::i32, Legal);
1409     if (Subtarget->is64Bit()) {
1410       setOperationAction(ISD::FP_TO_UINT,       MVT::i64, Legal);
1411       setOperationAction(ISD::FP_TO_SINT,       MVT::i64, Legal);
1412       setOperationAction(ISD::SINT_TO_FP,       MVT::i64, Legal);
1413       setOperationAction(ISD::UINT_TO_FP,       MVT::i64, Legal);
1414     }
1415     setOperationAction(ISD::FP_TO_SINT,         MVT::v16i32, Legal);
1416     setOperationAction(ISD::FP_TO_UINT,         MVT::v16i32, Legal);
1417     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i32, Legal);
1418     setOperationAction(ISD::FP_TO_UINT,         MVT::v4i32, Legal);
1419     setOperationAction(ISD::SINT_TO_FP,         MVT::v16i32, Legal);
1420     setOperationAction(ISD::UINT_TO_FP,         MVT::v16i32, Legal);
1421     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i32, Legal);
1422     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i32, Legal);
1423     setOperationAction(ISD::FP_ROUND,           MVT::v8f32, Legal);
1424     setOperationAction(ISD::FP_EXTEND,          MVT::v8f32, Legal);
1425
1426     setOperationAction(ISD::TRUNCATE,           MVT::i1, Custom);
1427     setOperationAction(ISD::TRUNCATE,           MVT::v16i8, Custom);
1428     setOperationAction(ISD::TRUNCATE,           MVT::v8i32, Custom);
1429     setOperationAction(ISD::TRUNCATE,           MVT::v8i1, Custom);
1430     setOperationAction(ISD::TRUNCATE,           MVT::v16i1, Custom);
1431     setOperationAction(ISD::TRUNCATE,           MVT::v16i16, Custom);
1432     setOperationAction(ISD::ZERO_EXTEND,        MVT::v16i32, Custom);
1433     setOperationAction(ISD::ZERO_EXTEND,        MVT::v8i64, Custom);
1434     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i32, Custom);
1435     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i64, Custom);
1436     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i8, Custom);
1437     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i16, Custom);
1438     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i16, Custom);
1439
1440     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f64,  Custom);
1441     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i64,  Custom);
1442     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16f32,  Custom);
1443     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i32,  Custom);
1444     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i1,    Custom);
1445     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i1, Legal);
1446
1447     setOperationAction(ISD::SETCC,              MVT::v16i1, Custom);
1448     setOperationAction(ISD::SETCC,              MVT::v8i1, Custom);
1449
1450     setOperationAction(ISD::MUL,              MVT::v8i64, Custom);
1451
1452     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i1,  Custom);
1453     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i1, Custom);
1454     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i1, Custom);
1455     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i1, Custom);
1456     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i1, Custom);
1457     setOperationAction(ISD::BUILD_VECTOR,       MVT::v16i1, Custom);
1458     setOperationAction(ISD::SELECT,             MVT::v8f64, Custom);
1459     setOperationAction(ISD::SELECT,             MVT::v8i64, Custom);
1460     setOperationAction(ISD::SELECT,             MVT::v16f32, Custom);
1461
1462     setOperationAction(ISD::ADD,                MVT::v8i64, Legal);
1463     setOperationAction(ISD::ADD,                MVT::v16i32, Legal);
1464
1465     setOperationAction(ISD::SUB,                MVT::v8i64, Legal);
1466     setOperationAction(ISD::SUB,                MVT::v16i32, Legal);
1467
1468     setOperationAction(ISD::MUL,                MVT::v16i32, Legal);
1469
1470     setOperationAction(ISD::SRL,                MVT::v8i64, Custom);
1471     setOperationAction(ISD::SRL,                MVT::v16i32, Custom);
1472
1473     setOperationAction(ISD::SHL,                MVT::v8i64, Custom);
1474     setOperationAction(ISD::SHL,                MVT::v16i32, Custom);
1475
1476     setOperationAction(ISD::SRA,                MVT::v8i64, Custom);
1477     setOperationAction(ISD::SRA,                MVT::v16i32, Custom);
1478
1479     setOperationAction(ISD::AND,                MVT::v8i64, Legal);
1480     setOperationAction(ISD::OR,                 MVT::v8i64, Legal);
1481     setOperationAction(ISD::XOR,                MVT::v8i64, Legal);
1482     setOperationAction(ISD::AND,                MVT::v16i32, Legal);
1483     setOperationAction(ISD::OR,                 MVT::v16i32, Legal);
1484     setOperationAction(ISD::XOR,                MVT::v16i32, Legal);
1485
1486     if (Subtarget->hasCDI()) {
1487       setOperationAction(ISD::CTLZ,             MVT::v8i64, Legal);
1488       setOperationAction(ISD::CTLZ,             MVT::v16i32, Legal);
1489     }
1490
1491     // Custom lower several nodes.
1492     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1493              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1494       MVT VT = (MVT::SimpleValueType)i;
1495
1496       unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1497       // Extract subvector is special because the value type
1498       // (result) is 256/128-bit but the source is 512-bit wide.
1499       if (VT.is128BitVector() || VT.is256BitVector())
1500         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1501
1502       if (VT.getVectorElementType() == MVT::i1)
1503         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Legal);
1504
1505       // Do not attempt to custom lower other non-512-bit vectors
1506       if (!VT.is512BitVector())
1507         continue;
1508
1509       if ( EltSize >= 32) {
1510         setOperationAction(ISD::VECTOR_SHUFFLE,      VT, Custom);
1511         setOperationAction(ISD::INSERT_VECTOR_ELT,   VT, Custom);
1512         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1513         setOperationAction(ISD::VSELECT,             VT, Legal);
1514         setOperationAction(ISD::EXTRACT_VECTOR_ELT,  VT, Custom);
1515         setOperationAction(ISD::SCALAR_TO_VECTOR,    VT, Custom);
1516         setOperationAction(ISD::INSERT_SUBVECTOR,    VT, Custom);
1517       }
1518     }
1519     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1520       MVT VT = (MVT::SimpleValueType)i;
1521
1522       // Do not attempt to promote non-256-bit vectors
1523       if (!VT.is512BitVector())
1524         continue;
1525
1526       setOperationAction(ISD::SELECT, VT, Promote);
1527       AddPromotedToType (ISD::SELECT, VT, MVT::v8i64);
1528     }
1529   }// has  AVX-512
1530
1531   if (!TM.Options.UseSoftFloat && Subtarget->hasBWI()) {
1532     addRegisterClass(MVT::v32i16, &X86::VR512RegClass);
1533     addRegisterClass(MVT::v64i8,  &X86::VR512RegClass);
1534
1535     addRegisterClass(MVT::v32i1,  &X86::VK32RegClass);
1536     addRegisterClass(MVT::v64i1,  &X86::VK64RegClass);
1537
1538     setOperationAction(ISD::LOAD,               MVT::v32i16, Legal);
1539     setOperationAction(ISD::LOAD,               MVT::v64i8, Legal);
1540     setOperationAction(ISD::SETCC,              MVT::v32i1, Custom);
1541     setOperationAction(ISD::SETCC,              MVT::v64i1, Custom);
1542
1543     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1544       const MVT VT = (MVT::SimpleValueType)i;
1545
1546       const unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1547
1548       // Do not attempt to promote non-256-bit vectors
1549       if (!VT.is512BitVector())
1550         continue;
1551
1552       if ( EltSize < 32) {
1553         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1554         setOperationAction(ISD::VSELECT,             VT, Legal);
1555       }
1556     }
1557   }
1558
1559   if (!TM.Options.UseSoftFloat && Subtarget->hasVLX()) {
1560     addRegisterClass(MVT::v4i1,   &X86::VK4RegClass);
1561     addRegisterClass(MVT::v2i1,   &X86::VK2RegClass);
1562
1563     setOperationAction(ISD::SETCC,              MVT::v4i1, Custom);
1564     setOperationAction(ISD::SETCC,              MVT::v2i1, Custom);
1565     setOperationAction(ISD::INSERT_SUBVECTOR,   MVT::v8i1, Legal);
1566   }
1567
1568   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1569   // of this type with custom code.
1570   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
1571            VT != MVT::LAST_VECTOR_VALUETYPE; VT++) {
1572     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1573                        Custom);
1574   }
1575
1576   // We want to custom lower some of our intrinsics.
1577   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1578   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::Other, Custom);
1579   setOperationAction(ISD::INTRINSIC_VOID, MVT::Other, Custom);
1580   if (!Subtarget->is64Bit())
1581     setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i64, Custom);
1582
1583   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1584   // handle type legalization for these operations here.
1585   //
1586   // FIXME: We really should do custom legalization for addition and
1587   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1588   // than generic legalization for 64-bit multiplication-with-overflow, though.
1589   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1590     // Add/Sub/Mul with overflow operations are custom lowered.
1591     MVT VT = IntVTs[i];
1592     setOperationAction(ISD::SADDO, VT, Custom);
1593     setOperationAction(ISD::UADDO, VT, Custom);
1594     setOperationAction(ISD::SSUBO, VT, Custom);
1595     setOperationAction(ISD::USUBO, VT, Custom);
1596     setOperationAction(ISD::SMULO, VT, Custom);
1597     setOperationAction(ISD::UMULO, VT, Custom);
1598   }
1599
1600
1601   if (!Subtarget->is64Bit()) {
1602     // These libcalls are not available in 32-bit.
1603     setLibcallName(RTLIB::SHL_I128, nullptr);
1604     setLibcallName(RTLIB::SRL_I128, nullptr);
1605     setLibcallName(RTLIB::SRA_I128, nullptr);
1606   }
1607
1608   // Combine sin / cos into one node or libcall if possible.
1609   if (Subtarget->hasSinCos()) {
1610     setLibcallName(RTLIB::SINCOS_F32, "sincosf");
1611     setLibcallName(RTLIB::SINCOS_F64, "sincos");
1612     if (Subtarget->isTargetDarwin()) {
1613       // For MacOSX, we don't want to the normal expansion of a libcall to
1614       // sincos. We want to issue a libcall to __sincos_stret to avoid memory
1615       // traffic.
1616       setOperationAction(ISD::FSINCOS, MVT::f64, Custom);
1617       setOperationAction(ISD::FSINCOS, MVT::f32, Custom);
1618     }
1619   }
1620
1621   if (Subtarget->isTargetWin64()) {
1622     setOperationAction(ISD::SDIV, MVT::i128, Custom);
1623     setOperationAction(ISD::UDIV, MVT::i128, Custom);
1624     setOperationAction(ISD::SREM, MVT::i128, Custom);
1625     setOperationAction(ISD::UREM, MVT::i128, Custom);
1626     setOperationAction(ISD::SDIVREM, MVT::i128, Custom);
1627     setOperationAction(ISD::UDIVREM, MVT::i128, Custom);
1628   }
1629
1630   // We have target-specific dag combine patterns for the following nodes:
1631   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1632   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1633   setTargetDAGCombine(ISD::VSELECT);
1634   setTargetDAGCombine(ISD::SELECT);
1635   setTargetDAGCombine(ISD::SHL);
1636   setTargetDAGCombine(ISD::SRA);
1637   setTargetDAGCombine(ISD::SRL);
1638   setTargetDAGCombine(ISD::OR);
1639   setTargetDAGCombine(ISD::AND);
1640   setTargetDAGCombine(ISD::ADD);
1641   setTargetDAGCombine(ISD::FADD);
1642   setTargetDAGCombine(ISD::FSUB);
1643   setTargetDAGCombine(ISD::FMA);
1644   setTargetDAGCombine(ISD::SUB);
1645   setTargetDAGCombine(ISD::LOAD);
1646   setTargetDAGCombine(ISD::STORE);
1647   setTargetDAGCombine(ISD::ZERO_EXTEND);
1648   setTargetDAGCombine(ISD::ANY_EXTEND);
1649   setTargetDAGCombine(ISD::SIGN_EXTEND);
1650   setTargetDAGCombine(ISD::SIGN_EXTEND_INREG);
1651   setTargetDAGCombine(ISD::TRUNCATE);
1652   setTargetDAGCombine(ISD::SINT_TO_FP);
1653   setTargetDAGCombine(ISD::SETCC);
1654   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
1655   setTargetDAGCombine(ISD::BUILD_VECTOR);
1656   if (Subtarget->is64Bit())
1657     setTargetDAGCombine(ISD::MUL);
1658   setTargetDAGCombine(ISD::XOR);
1659
1660   computeRegisterProperties();
1661
1662   // On Darwin, -Os means optimize for size without hurting performance,
1663   // do not reduce the limit.
1664   MaxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1665   MaxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1666   MaxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1667   MaxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1668   MaxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1669   MaxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1670   setPrefLoopAlignment(4); // 2^4 bytes.
1671
1672   // Predictable cmov don't hurt on atom because it's in-order.
1673   PredictableSelectIsExpensive = !Subtarget->isAtom();
1674
1675   setPrefFunctionAlignment(4); // 2^4 bytes.
1676
1677   verifyIntrinsicTables();
1678 }
1679
1680 // This has so far only been implemented for 64-bit MachO.
1681 bool X86TargetLowering::useLoadStackGuardNode() const {
1682   return Subtarget->getTargetTriple().getObjectFormat() == Triple::MachO &&
1683          Subtarget->is64Bit();
1684 }
1685
1686 TargetLoweringBase::LegalizeTypeAction
1687 X86TargetLowering::getPreferredVectorAction(EVT VT) const {
1688   if (ExperimentalVectorWideningLegalization &&
1689       VT.getVectorNumElements() != 1 &&
1690       VT.getVectorElementType().getSimpleVT() != MVT::i1)
1691     return TypeWidenVector;
1692
1693   return TargetLoweringBase::getPreferredVectorAction(VT);
1694 }
1695
1696 EVT X86TargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
1697   if (!VT.isVector())
1698     return Subtarget->hasAVX512() ? MVT::i1: MVT::i8;
1699
1700   const unsigned NumElts = VT.getVectorNumElements();
1701   const EVT EltVT = VT.getVectorElementType();
1702   if (VT.is512BitVector()) {
1703     if (Subtarget->hasAVX512())
1704       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1705           EltVT == MVT::f32 || EltVT == MVT::f64)
1706         switch(NumElts) {
1707         case  8: return MVT::v8i1;
1708         case 16: return MVT::v16i1;
1709       }
1710     if (Subtarget->hasBWI())
1711       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1712         switch(NumElts) {
1713         case 32: return MVT::v32i1;
1714         case 64: return MVT::v64i1;
1715       }
1716   }
1717
1718   if (VT.is256BitVector() || VT.is128BitVector()) {
1719     if (Subtarget->hasVLX())
1720       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1721           EltVT == MVT::f32 || EltVT == MVT::f64)
1722         switch(NumElts) {
1723         case 2: return MVT::v2i1;
1724         case 4: return MVT::v4i1;
1725         case 8: return MVT::v8i1;
1726       }
1727     if (Subtarget->hasBWI() && Subtarget->hasVLX())
1728       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1729         switch(NumElts) {
1730         case  8: return MVT::v8i1;
1731         case 16: return MVT::v16i1;
1732         case 32: return MVT::v32i1;
1733       }
1734   }
1735
1736   return VT.changeVectorElementTypeToInteger();
1737 }
1738
1739 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1740 /// the desired ByVal argument alignment.
1741 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1742   if (MaxAlign == 16)
1743     return;
1744   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1745     if (VTy->getBitWidth() == 128)
1746       MaxAlign = 16;
1747   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1748     unsigned EltAlign = 0;
1749     getMaxByValAlign(ATy->getElementType(), EltAlign);
1750     if (EltAlign > MaxAlign)
1751       MaxAlign = EltAlign;
1752   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1753     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1754       unsigned EltAlign = 0;
1755       getMaxByValAlign(STy->getElementType(i), EltAlign);
1756       if (EltAlign > MaxAlign)
1757         MaxAlign = EltAlign;
1758       if (MaxAlign == 16)
1759         break;
1760     }
1761   }
1762 }
1763
1764 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1765 /// function arguments in the caller parameter area. For X86, aggregates
1766 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1767 /// are at 4-byte boundaries.
1768 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1769   if (Subtarget->is64Bit()) {
1770     // Max of 8 and alignment of type.
1771     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1772     if (TyAlign > 8)
1773       return TyAlign;
1774     return 8;
1775   }
1776
1777   unsigned Align = 4;
1778   if (Subtarget->hasSSE1())
1779     getMaxByValAlign(Ty, Align);
1780   return Align;
1781 }
1782
1783 /// getOptimalMemOpType - Returns the target specific optimal type for load
1784 /// and store operations as a result of memset, memcpy, and memmove
1785 /// lowering. If DstAlign is zero that means it's safe to destination
1786 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1787 /// means there isn't a need to check it against alignment requirement,
1788 /// probably because the source does not need to be loaded. If 'IsMemset' is
1789 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
1790 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
1791 /// source is constant so it does not need to be loaded.
1792 /// It returns EVT::Other if the type should be determined using generic
1793 /// target-independent logic.
1794 EVT
1795 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1796                                        unsigned DstAlign, unsigned SrcAlign,
1797                                        bool IsMemset, bool ZeroMemset,
1798                                        bool MemcpyStrSrc,
1799                                        MachineFunction &MF) const {
1800   const Function *F = MF.getFunction();
1801   if ((!IsMemset || ZeroMemset) &&
1802       !F->getAttributes().hasAttribute(AttributeSet::FunctionIndex,
1803                                        Attribute::NoImplicitFloat)) {
1804     if (Size >= 16 &&
1805         (Subtarget->isUnalignedMemAccessFast() ||
1806          ((DstAlign == 0 || DstAlign >= 16) &&
1807           (SrcAlign == 0 || SrcAlign >= 16)))) {
1808       if (Size >= 32) {
1809         if (Subtarget->hasInt256())
1810           return MVT::v8i32;
1811         if (Subtarget->hasFp256())
1812           return MVT::v8f32;
1813       }
1814       if (Subtarget->hasSSE2())
1815         return MVT::v4i32;
1816       if (Subtarget->hasSSE1())
1817         return MVT::v4f32;
1818     } else if (!MemcpyStrSrc && Size >= 8 &&
1819                !Subtarget->is64Bit() &&
1820                Subtarget->hasSSE2()) {
1821       // Do not use f64 to lower memcpy if source is string constant. It's
1822       // better to use i32 to avoid the loads.
1823       return MVT::f64;
1824     }
1825   }
1826   if (Subtarget->is64Bit() && Size >= 8)
1827     return MVT::i64;
1828   return MVT::i32;
1829 }
1830
1831 bool X86TargetLowering::isSafeMemOpType(MVT VT) const {
1832   if (VT == MVT::f32)
1833     return X86ScalarSSEf32;
1834   else if (VT == MVT::f64)
1835     return X86ScalarSSEf64;
1836   return true;
1837 }
1838
1839 bool
1840 X86TargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
1841                                                   unsigned,
1842                                                   unsigned,
1843                                                   bool *Fast) const {
1844   if (Fast)
1845     *Fast = Subtarget->isUnalignedMemAccessFast();
1846   return true;
1847 }
1848
1849 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1850 /// current function.  The returned value is a member of the
1851 /// MachineJumpTableInfo::JTEntryKind enum.
1852 unsigned X86TargetLowering::getJumpTableEncoding() const {
1853   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1854   // symbol.
1855   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1856       Subtarget->isPICStyleGOT())
1857     return MachineJumpTableInfo::EK_Custom32;
1858
1859   // Otherwise, use the normal jump table encoding heuristics.
1860   return TargetLowering::getJumpTableEncoding();
1861 }
1862
1863 const MCExpr *
1864 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1865                                              const MachineBasicBlock *MBB,
1866                                              unsigned uid,MCContext &Ctx) const{
1867   assert(MBB->getParent()->getTarget().getRelocationModel() == Reloc::PIC_ &&
1868          Subtarget->isPICStyleGOT());
1869   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1870   // entries.
1871   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1872                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1873 }
1874
1875 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1876 /// jumptable.
1877 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1878                                                     SelectionDAG &DAG) const {
1879   if (!Subtarget->is64Bit())
1880     // This doesn't have SDLoc associated with it, but is not really the
1881     // same as a Register.
1882     return DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy());
1883   return Table;
1884 }
1885
1886 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1887 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1888 /// MCExpr.
1889 const MCExpr *X86TargetLowering::
1890 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1891                              MCContext &Ctx) const {
1892   // X86-64 uses RIP relative addressing based on the jump table label.
1893   if (Subtarget->isPICStyleRIPRel())
1894     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1895
1896   // Otherwise, the reference is relative to the PIC base.
1897   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1898 }
1899
1900 // FIXME: Why this routine is here? Move to RegInfo!
1901 std::pair<const TargetRegisterClass*, uint8_t>
1902 X86TargetLowering::findRepresentativeClass(MVT VT) const{
1903   const TargetRegisterClass *RRC = nullptr;
1904   uint8_t Cost = 1;
1905   switch (VT.SimpleTy) {
1906   default:
1907     return TargetLowering::findRepresentativeClass(VT);
1908   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1909     RRC = Subtarget->is64Bit() ? &X86::GR64RegClass : &X86::GR32RegClass;
1910     break;
1911   case MVT::x86mmx:
1912     RRC = &X86::VR64RegClass;
1913     break;
1914   case MVT::f32: case MVT::f64:
1915   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1916   case MVT::v4f32: case MVT::v2f64:
1917   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1918   case MVT::v4f64:
1919     RRC = &X86::VR128RegClass;
1920     break;
1921   }
1922   return std::make_pair(RRC, Cost);
1923 }
1924
1925 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1926                                                unsigned &Offset) const {
1927   if (!Subtarget->isTargetLinux())
1928     return false;
1929
1930   if (Subtarget->is64Bit()) {
1931     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1932     Offset = 0x28;
1933     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1934       AddressSpace = 256;
1935     else
1936       AddressSpace = 257;
1937   } else {
1938     // %gs:0x14 on i386
1939     Offset = 0x14;
1940     AddressSpace = 256;
1941   }
1942   return true;
1943 }
1944
1945 bool X86TargetLowering::isNoopAddrSpaceCast(unsigned SrcAS,
1946                                             unsigned DestAS) const {
1947   assert(SrcAS != DestAS && "Expected different address spaces!");
1948
1949   return SrcAS < 256 && DestAS < 256;
1950 }
1951
1952 //===----------------------------------------------------------------------===//
1953 //               Return Value Calling Convention Implementation
1954 //===----------------------------------------------------------------------===//
1955
1956 #include "X86GenCallingConv.inc"
1957
1958 bool
1959 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1960                                   MachineFunction &MF, bool isVarArg,
1961                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1962                         LLVMContext &Context) const {
1963   SmallVector<CCValAssign, 16> RVLocs;
1964   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
1965   return CCInfo.CheckReturn(Outs, RetCC_X86);
1966 }
1967
1968 const MCPhysReg *X86TargetLowering::getScratchRegisters(CallingConv::ID) const {
1969   static const MCPhysReg ScratchRegs[] = { X86::R11, 0 };
1970   return ScratchRegs;
1971 }
1972
1973 SDValue
1974 X86TargetLowering::LowerReturn(SDValue Chain,
1975                                CallingConv::ID CallConv, bool isVarArg,
1976                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1977                                const SmallVectorImpl<SDValue> &OutVals,
1978                                SDLoc dl, SelectionDAG &DAG) const {
1979   MachineFunction &MF = DAG.getMachineFunction();
1980   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1981
1982   SmallVector<CCValAssign, 16> RVLocs;
1983   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, *DAG.getContext());
1984   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1985
1986   SDValue Flag;
1987   SmallVector<SDValue, 6> RetOps;
1988   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1989   // Operand #1 = Bytes To Pop
1990   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1991                    MVT::i16));
1992
1993   // Copy the result values into the output registers.
1994   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1995     CCValAssign &VA = RVLocs[i];
1996     assert(VA.isRegLoc() && "Can only return in registers!");
1997     SDValue ValToCopy = OutVals[i];
1998     EVT ValVT = ValToCopy.getValueType();
1999
2000     // Promote values to the appropriate types
2001     if (VA.getLocInfo() == CCValAssign::SExt)
2002       ValToCopy = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), ValToCopy);
2003     else if (VA.getLocInfo() == CCValAssign::ZExt)
2004       ValToCopy = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), ValToCopy);
2005     else if (VA.getLocInfo() == CCValAssign::AExt)
2006       ValToCopy = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), ValToCopy);
2007     else if (VA.getLocInfo() == CCValAssign::BCvt)
2008       ValToCopy = DAG.getNode(ISD::BITCAST, dl, VA.getLocVT(), ValToCopy);
2009
2010     assert(VA.getLocInfo() != CCValAssign::FPExt &&
2011            "Unexpected FP-extend for return value.");  
2012
2013     // If this is x86-64, and we disabled SSE, we can't return FP values,
2014     // or SSE or MMX vectors.
2015     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
2016          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
2017           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
2018       report_fatal_error("SSE register return with SSE disabled");
2019     }
2020     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
2021     // llvm-gcc has never done it right and no one has noticed, so this
2022     // should be OK for now.
2023     if (ValVT == MVT::f64 &&
2024         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
2025       report_fatal_error("SSE2 register return with SSE2 disabled");
2026
2027     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
2028     // the RET instruction and handled by the FP Stackifier.
2029     if (VA.getLocReg() == X86::FP0 ||
2030         VA.getLocReg() == X86::FP1) {
2031       // If this is a copy from an xmm register to ST(0), use an FPExtend to
2032       // change the value to the FP stack register class.
2033       if (isScalarFPTypeInSSEReg(VA.getValVT()))
2034         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
2035       RetOps.push_back(ValToCopy);
2036       // Don't emit a copytoreg.
2037       continue;
2038     }
2039
2040     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
2041     // which is returned in RAX / RDX.
2042     if (Subtarget->is64Bit()) {
2043       if (ValVT == MVT::x86mmx) {
2044         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
2045           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
2046           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
2047                                   ValToCopy);
2048           // If we don't have SSE2 available, convert to v4f32 so the generated
2049           // register is legal.
2050           if (!Subtarget->hasSSE2())
2051             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
2052         }
2053       }
2054     }
2055
2056     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
2057     Flag = Chain.getValue(1);
2058     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
2059   }
2060
2061   // The x86-64 ABIs require that for returning structs by value we copy
2062   // the sret argument into %rax/%eax (depending on ABI) for the return.
2063   // Win32 requires us to put the sret argument to %eax as well.
2064   // We saved the argument into a virtual register in the entry block,
2065   // so now we copy the value out and into %rax/%eax.
2066   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr() &&
2067       (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC())) {
2068     MachineFunction &MF = DAG.getMachineFunction();
2069     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2070     unsigned Reg = FuncInfo->getSRetReturnReg();
2071     assert(Reg &&
2072            "SRetReturnReg should have been set in LowerFormalArguments().");
2073     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
2074
2075     unsigned RetValReg
2076         = (Subtarget->is64Bit() && !Subtarget->isTarget64BitILP32()) ?
2077           X86::RAX : X86::EAX;
2078     Chain = DAG.getCopyToReg(Chain, dl, RetValReg, Val, Flag);
2079     Flag = Chain.getValue(1);
2080
2081     // RAX/EAX now acts like a return value.
2082     RetOps.push_back(DAG.getRegister(RetValReg, getPointerTy()));
2083   }
2084
2085   RetOps[0] = Chain;  // Update chain.
2086
2087   // Add the flag if we have it.
2088   if (Flag.getNode())
2089     RetOps.push_back(Flag);
2090
2091   return DAG.getNode(X86ISD::RET_FLAG, dl, MVT::Other, RetOps);
2092 }
2093
2094 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N, SDValue &Chain) const {
2095   if (N->getNumValues() != 1)
2096     return false;
2097   if (!N->hasNUsesOfValue(1, 0))
2098     return false;
2099
2100   SDValue TCChain = Chain;
2101   SDNode *Copy = *N->use_begin();
2102   if (Copy->getOpcode() == ISD::CopyToReg) {
2103     // If the copy has a glue operand, we conservatively assume it isn't safe to
2104     // perform a tail call.
2105     if (Copy->getOperand(Copy->getNumOperands()-1).getValueType() == MVT::Glue)
2106       return false;
2107     TCChain = Copy->getOperand(0);
2108   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
2109     return false;
2110
2111   bool HasRet = false;
2112   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
2113        UI != UE; ++UI) {
2114     if (UI->getOpcode() != X86ISD::RET_FLAG)
2115       return false;
2116     // If we are returning more than one value, we can definitely
2117     // not make a tail call see PR19530
2118     if (UI->getNumOperands() > 4)
2119       return false;
2120     if (UI->getNumOperands() == 4 &&
2121         UI->getOperand(UI->getNumOperands()-1).getValueType() != MVT::Glue)
2122       return false;
2123     HasRet = true;
2124   }
2125
2126   if (!HasRet)
2127     return false;
2128
2129   Chain = TCChain;
2130   return true;
2131 }
2132
2133 EVT
2134 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
2135                                             ISD::NodeType ExtendKind) const {
2136   MVT ReturnMVT;
2137   // TODO: Is this also valid on 32-bit?
2138   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
2139     ReturnMVT = MVT::i8;
2140   else
2141     ReturnMVT = MVT::i32;
2142
2143   EVT MinVT = getRegisterType(Context, ReturnMVT);
2144   return VT.bitsLT(MinVT) ? MinVT : VT;
2145 }
2146
2147 /// LowerCallResult - Lower the result values of a call into the
2148 /// appropriate copies out of appropriate physical registers.
2149 ///
2150 SDValue
2151 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
2152                                    CallingConv::ID CallConv, bool isVarArg,
2153                                    const SmallVectorImpl<ISD::InputArg> &Ins,
2154                                    SDLoc dl, SelectionDAG &DAG,
2155                                    SmallVectorImpl<SDValue> &InVals) const {
2156
2157   // Assign locations to each value returned by this call.
2158   SmallVector<CCValAssign, 16> RVLocs;
2159   bool Is64Bit = Subtarget->is64Bit();
2160   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
2161                  *DAG.getContext());
2162   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2163
2164   // Copy all of the result registers out of their specified physreg.
2165   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2166     CCValAssign &VA = RVLocs[i];
2167     EVT CopyVT = VA.getValVT();
2168
2169     // If this is x86-64, and we disabled SSE, we can't return FP values
2170     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
2171         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
2172       report_fatal_error("SSE register return with SSE disabled");
2173     }
2174
2175     // If we prefer to use the value in xmm registers, copy it out as f80 and
2176     // use a truncate to move it from fp stack reg to xmm reg.
2177     if ((VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1) &&
2178         isScalarFPTypeInSSEReg(VA.getValVT()))
2179       CopyVT = MVT::f80;
2180
2181     Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
2182                                CopyVT, InFlag).getValue(1);
2183     SDValue Val = Chain.getValue(0);
2184
2185     if (CopyVT != VA.getValVT())
2186       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
2187                         // This truncation won't change the value.
2188                         DAG.getIntPtrConstant(1));
2189
2190     InFlag = Chain.getValue(2);
2191     InVals.push_back(Val);
2192   }
2193
2194   return Chain;
2195 }
2196
2197 //===----------------------------------------------------------------------===//
2198 //                C & StdCall & Fast Calling Convention implementation
2199 //===----------------------------------------------------------------------===//
2200 //  StdCall calling convention seems to be standard for many Windows' API
2201 //  routines and around. It differs from C calling convention just a little:
2202 //  callee should clean up the stack, not caller. Symbols should be also
2203 //  decorated in some fancy way :) It doesn't support any vector arguments.
2204 //  For info on fast calling convention see Fast Calling Convention (tail call)
2205 //  implementation LowerX86_32FastCCCallTo.
2206
2207 /// CallIsStructReturn - Determines whether a call uses struct return
2208 /// semantics.
2209 enum StructReturnType {
2210   NotStructReturn,
2211   RegStructReturn,
2212   StackStructReturn
2213 };
2214 static StructReturnType
2215 callIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
2216   if (Outs.empty())
2217     return NotStructReturn;
2218
2219   const ISD::ArgFlagsTy &Flags = Outs[0].Flags;
2220   if (!Flags.isSRet())
2221     return NotStructReturn;
2222   if (Flags.isInReg())
2223     return RegStructReturn;
2224   return StackStructReturn;
2225 }
2226
2227 /// ArgsAreStructReturn - Determines whether a function uses struct
2228 /// return semantics.
2229 static StructReturnType
2230 argsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
2231   if (Ins.empty())
2232     return NotStructReturn;
2233
2234   const ISD::ArgFlagsTy &Flags = Ins[0].Flags;
2235   if (!Flags.isSRet())
2236     return NotStructReturn;
2237   if (Flags.isInReg())
2238     return RegStructReturn;
2239   return StackStructReturn;
2240 }
2241
2242 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
2243 /// by "Src" to address "Dst" with size and alignment information specified by
2244 /// the specific parameter attribute. The copy will be passed as a byval
2245 /// function parameter.
2246 static SDValue
2247 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
2248                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
2249                           SDLoc dl) {
2250   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
2251
2252   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
2253                        /*isVolatile*/false, /*AlwaysInline=*/true,
2254                        MachinePointerInfo(), MachinePointerInfo());
2255 }
2256
2257 /// IsTailCallConvention - Return true if the calling convention is one that
2258 /// supports tail call optimization.
2259 static bool IsTailCallConvention(CallingConv::ID CC) {
2260   return (CC == CallingConv::Fast || CC == CallingConv::GHC ||
2261           CC == CallingConv::HiPE);
2262 }
2263
2264 /// \brief Return true if the calling convention is a C calling convention.
2265 static bool IsCCallConvention(CallingConv::ID CC) {
2266   return (CC == CallingConv::C || CC == CallingConv::X86_64_Win64 ||
2267           CC == CallingConv::X86_64_SysV);
2268 }
2269
2270 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
2271   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
2272     return false;
2273
2274   CallSite CS(CI);
2275   CallingConv::ID CalleeCC = CS.getCallingConv();
2276   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
2277     return false;
2278
2279   return true;
2280 }
2281
2282 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
2283 /// a tailcall target by changing its ABI.
2284 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
2285                                    bool GuaranteedTailCallOpt) {
2286   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
2287 }
2288
2289 SDValue
2290 X86TargetLowering::LowerMemArgument(SDValue Chain,
2291                                     CallingConv::ID CallConv,
2292                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2293                                     SDLoc dl, SelectionDAG &DAG,
2294                                     const CCValAssign &VA,
2295                                     MachineFrameInfo *MFI,
2296                                     unsigned i) const {
2297   // Create the nodes corresponding to a load from this parameter slot.
2298   ISD::ArgFlagsTy Flags = Ins[i].Flags;
2299   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(
2300       CallConv, DAG.getTarget().Options.GuaranteedTailCallOpt);
2301   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
2302   EVT ValVT;
2303
2304   // If value is passed by pointer we have address passed instead of the value
2305   // itself.
2306   if (VA.getLocInfo() == CCValAssign::Indirect)
2307     ValVT = VA.getLocVT();
2308   else
2309     ValVT = VA.getValVT();
2310
2311   // FIXME: For now, all byval parameter objects are marked mutable. This can be
2312   // changed with more analysis.
2313   // In case of tail call optimization mark all arguments mutable. Since they
2314   // could be overwritten by lowering of arguments in case of a tail call.
2315   if (Flags.isByVal()) {
2316     unsigned Bytes = Flags.getByValSize();
2317     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
2318     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
2319     return DAG.getFrameIndex(FI, getPointerTy());
2320   } else {
2321     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
2322                                     VA.getLocMemOffset(), isImmutable);
2323     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2324     return DAG.getLoad(ValVT, dl, Chain, FIN,
2325                        MachinePointerInfo::getFixedStack(FI),
2326                        false, false, false, 0);
2327   }
2328 }
2329
2330 // FIXME: Get this from tablegen.
2331 static ArrayRef<MCPhysReg> get64BitArgumentGPRs(CallingConv::ID CallConv,
2332                                                 const X86Subtarget *Subtarget) {
2333   assert(Subtarget->is64Bit());
2334
2335   if (Subtarget->isCallingConvWin64(CallConv)) {
2336     static const MCPhysReg GPR64ArgRegsWin64[] = {
2337       X86::RCX, X86::RDX, X86::R8,  X86::R9
2338     };
2339     return makeArrayRef(std::begin(GPR64ArgRegsWin64), std::end(GPR64ArgRegsWin64));
2340   }
2341
2342   static const MCPhysReg GPR64ArgRegs64Bit[] = {
2343     X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
2344   };
2345   return makeArrayRef(std::begin(GPR64ArgRegs64Bit), std::end(GPR64ArgRegs64Bit));
2346 }
2347
2348 // FIXME: Get this from tablegen.
2349 static ArrayRef<MCPhysReg> get64BitArgumentXMMs(MachineFunction &MF,
2350                                                 CallingConv::ID CallConv,
2351                                                 const X86Subtarget *Subtarget) {
2352   assert(Subtarget->is64Bit());
2353   if (Subtarget->isCallingConvWin64(CallConv)) {
2354     // The XMM registers which might contain var arg parameters are shadowed
2355     // in their paired GPR.  So we only need to save the GPR to their home
2356     // slots.
2357     // TODO: __vectorcall will change this.
2358     return None;
2359   }
2360
2361   const Function *Fn = MF.getFunction();
2362   bool NoImplicitFloatOps = Fn->getAttributes().
2363       hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
2364   assert(!(MF.getTarget().Options.UseSoftFloat && NoImplicitFloatOps) &&
2365          "SSE register cannot be used when SSE is disabled!");
2366   if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
2367       !Subtarget->hasSSE1())
2368     // Kernel mode asks for SSE to be disabled, so there are no XMM argument
2369     // registers.
2370     return None;
2371
2372   static const MCPhysReg XMMArgRegs64Bit[] = {
2373     X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2374     X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2375   };
2376   return makeArrayRef(std::begin(XMMArgRegs64Bit), std::end(XMMArgRegs64Bit));
2377 }
2378
2379 SDValue
2380 X86TargetLowering::LowerFormalArguments(SDValue Chain,
2381                                         CallingConv::ID CallConv,
2382                                         bool isVarArg,
2383                                       const SmallVectorImpl<ISD::InputArg> &Ins,
2384                                         SDLoc dl,
2385                                         SelectionDAG &DAG,
2386                                         SmallVectorImpl<SDValue> &InVals)
2387                                           const {
2388   MachineFunction &MF = DAG.getMachineFunction();
2389   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2390
2391   const Function* Fn = MF.getFunction();
2392   if (Fn->hasExternalLinkage() &&
2393       Subtarget->isTargetCygMing() &&
2394       Fn->getName() == "main")
2395     FuncInfo->setForceFramePointer(true);
2396
2397   MachineFrameInfo *MFI = MF.getFrameInfo();
2398   bool Is64Bit = Subtarget->is64Bit();
2399   bool IsWin64 = Subtarget->isCallingConvWin64(CallConv);
2400
2401   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2402          "Var args not supported with calling convention fastcc, ghc or hipe");
2403
2404   // Assign locations to all of the incoming arguments.
2405   SmallVector<CCValAssign, 16> ArgLocs;
2406   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2407
2408   // Allocate shadow area for Win64
2409   if (IsWin64)
2410     CCInfo.AllocateStack(32, 8);
2411
2412   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
2413
2414   unsigned LastVal = ~0U;
2415   SDValue ArgValue;
2416   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2417     CCValAssign &VA = ArgLocs[i];
2418     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
2419     // places.
2420     assert(VA.getValNo() != LastVal &&
2421            "Don't support value assigned to multiple locs yet");
2422     (void)LastVal;
2423     LastVal = VA.getValNo();
2424
2425     if (VA.isRegLoc()) {
2426       EVT RegVT = VA.getLocVT();
2427       const TargetRegisterClass *RC;
2428       if (RegVT == MVT::i32)
2429         RC = &X86::GR32RegClass;
2430       else if (Is64Bit && RegVT == MVT::i64)
2431         RC = &X86::GR64RegClass;
2432       else if (RegVT == MVT::f32)
2433         RC = &X86::FR32RegClass;
2434       else if (RegVT == MVT::f64)
2435         RC = &X86::FR64RegClass;
2436       else if (RegVT.is512BitVector())
2437         RC = &X86::VR512RegClass;
2438       else if (RegVT.is256BitVector())
2439         RC = &X86::VR256RegClass;
2440       else if (RegVT.is128BitVector())
2441         RC = &X86::VR128RegClass;
2442       else if (RegVT == MVT::x86mmx)
2443         RC = &X86::VR64RegClass;
2444       else if (RegVT == MVT::i1)
2445         RC = &X86::VK1RegClass;
2446       else if (RegVT == MVT::v8i1)
2447         RC = &X86::VK8RegClass;
2448       else if (RegVT == MVT::v16i1)
2449         RC = &X86::VK16RegClass;
2450       else if (RegVT == MVT::v32i1)
2451         RC = &X86::VK32RegClass;
2452       else if (RegVT == MVT::v64i1)
2453         RC = &X86::VK64RegClass;
2454       else
2455         llvm_unreachable("Unknown argument type!");
2456
2457       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2458       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
2459
2460       // If this is an 8 or 16-bit value, it is really passed promoted to 32
2461       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
2462       // right size.
2463       if (VA.getLocInfo() == CCValAssign::SExt)
2464         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
2465                                DAG.getValueType(VA.getValVT()));
2466       else if (VA.getLocInfo() == CCValAssign::ZExt)
2467         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
2468                                DAG.getValueType(VA.getValVT()));
2469       else if (VA.getLocInfo() == CCValAssign::BCvt)
2470         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
2471
2472       if (VA.isExtInLoc()) {
2473         // Handle MMX values passed in XMM regs.
2474         if (RegVT.isVector())
2475           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(), ArgValue);
2476         else
2477           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
2478       }
2479     } else {
2480       assert(VA.isMemLoc());
2481       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
2482     }
2483
2484     // If value is passed via pointer - do a load.
2485     if (VA.getLocInfo() == CCValAssign::Indirect)
2486       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
2487                              MachinePointerInfo(), false, false, false, 0);
2488
2489     InVals.push_back(ArgValue);
2490   }
2491
2492   if (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC()) {
2493     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2494       // The x86-64 ABIs require that for returning structs by value we copy
2495       // the sret argument into %rax/%eax (depending on ABI) for the return.
2496       // Win32 requires us to put the sret argument to %eax as well.
2497       // Save the argument into a virtual register so that we can access it
2498       // from the return points.
2499       if (Ins[i].Flags.isSRet()) {
2500         unsigned Reg = FuncInfo->getSRetReturnReg();
2501         if (!Reg) {
2502           MVT PtrTy = getPointerTy();
2503           Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(PtrTy));
2504           FuncInfo->setSRetReturnReg(Reg);
2505         }
2506         SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[i]);
2507         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
2508         break;
2509       }
2510     }
2511   }
2512
2513   unsigned StackSize = CCInfo.getNextStackOffset();
2514   // Align stack specially for tail calls.
2515   if (FuncIsMadeTailCallSafe(CallConv,
2516                              MF.getTarget().Options.GuaranteedTailCallOpt))
2517     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
2518
2519   // If the function takes variable number of arguments, make a frame index for
2520   // the start of the first vararg value... for expansion of llvm.va_start. We
2521   // can skip this if there are no va_start calls.
2522   if (MFI->hasVAStart() &&
2523       (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
2524                    CallConv != CallingConv::X86_ThisCall))) {
2525     FuncInfo->setVarArgsFrameIndex(
2526         MFI->CreateFixedObject(1, StackSize, true));
2527   }
2528
2529   // 64-bit calling conventions support varargs and register parameters, so we
2530   // have to do extra work to spill them in the prologue or forward them to
2531   // musttail calls.
2532   if (Is64Bit && isVarArg &&
2533       (MFI->hasVAStart() || MFI->hasMustTailInVarArgFunc())) {
2534     // Find the first unallocated argument registers.
2535     ArrayRef<MCPhysReg> ArgGPRs = get64BitArgumentGPRs(CallConv, Subtarget);
2536     ArrayRef<MCPhysReg> ArgXMMs = get64BitArgumentXMMs(MF, CallConv, Subtarget);
2537     unsigned NumIntRegs =
2538         CCInfo.getFirstUnallocated(ArgGPRs.data(), ArgGPRs.size());
2539     unsigned NumXMMRegs =
2540         CCInfo.getFirstUnallocated(ArgXMMs.data(), ArgXMMs.size());
2541     assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
2542            "SSE register cannot be used when SSE is disabled!");
2543
2544     // Gather all the live in physical registers.
2545     SmallVector<SDValue, 6> LiveGPRs;
2546     SmallVector<SDValue, 8> LiveXMMRegs;
2547     SDValue ALVal;
2548     for (MCPhysReg Reg : ArgGPRs.slice(NumIntRegs)) {
2549       unsigned GPR = MF.addLiveIn(Reg, &X86::GR64RegClass);
2550       LiveGPRs.push_back(
2551           DAG.getCopyFromReg(Chain, dl, GPR, MVT::i64));
2552     }
2553     if (!ArgXMMs.empty()) {
2554       unsigned AL = MF.addLiveIn(X86::AL, &X86::GR8RegClass);
2555       ALVal = DAG.getCopyFromReg(Chain, dl, AL, MVT::i8);
2556       for (MCPhysReg Reg : ArgXMMs.slice(NumXMMRegs)) {
2557         unsigned XMMReg = MF.addLiveIn(Reg, &X86::VR128RegClass);
2558         LiveXMMRegs.push_back(
2559             DAG.getCopyFromReg(Chain, dl, XMMReg, MVT::v4f32));
2560       }
2561     }
2562
2563     // Store them to the va_list returned by va_start.
2564     if (MFI->hasVAStart()) {
2565       if (IsWin64) {
2566         const TargetFrameLowering &TFI = *MF.getSubtarget().getFrameLowering();
2567         // Get to the caller-allocated home save location.  Add 8 to account
2568         // for the return address.
2569         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
2570         FuncInfo->setRegSaveFrameIndex(
2571           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
2572         // Fixup to set vararg frame on shadow area (4 x i64).
2573         if (NumIntRegs < 4)
2574           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
2575       } else {
2576         // For X86-64, if there are vararg parameters that are passed via
2577         // registers, then we must store them to their spots on the stack so
2578         // they may be loaded by deferencing the result of va_next.
2579         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
2580         FuncInfo->setVarArgsFPOffset(ArgGPRs.size() * 8 + NumXMMRegs * 16);
2581         FuncInfo->setRegSaveFrameIndex(MFI->CreateStackObject(
2582             ArgGPRs.size() * 8 + ArgXMMs.size() * 16, 16, false));
2583       }
2584
2585       // Store the integer parameter registers.
2586       SmallVector<SDValue, 8> MemOps;
2587       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
2588                                         getPointerTy());
2589       unsigned Offset = FuncInfo->getVarArgsGPOffset();
2590       for (SDValue Val : LiveGPRs) {
2591         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
2592                                   DAG.getIntPtrConstant(Offset));
2593         SDValue Store =
2594           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2595                        MachinePointerInfo::getFixedStack(
2596                          FuncInfo->getRegSaveFrameIndex(), Offset),
2597                        false, false, 0);
2598         MemOps.push_back(Store);
2599         Offset += 8;
2600       }
2601
2602       if (!ArgXMMs.empty() && NumXMMRegs != ArgXMMs.size()) {
2603         // Now store the XMM (fp + vector) parameter registers.
2604         SmallVector<SDValue, 12> SaveXMMOps;
2605         SaveXMMOps.push_back(Chain);
2606         SaveXMMOps.push_back(ALVal);
2607         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2608                                FuncInfo->getRegSaveFrameIndex()));
2609         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2610                                FuncInfo->getVarArgsFPOffset()));
2611         SaveXMMOps.insert(SaveXMMOps.end(), LiveXMMRegs.begin(),
2612                           LiveXMMRegs.end());
2613         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2614                                      MVT::Other, SaveXMMOps));
2615       }
2616
2617       if (!MemOps.empty())
2618         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2619     } else {
2620       // Add all GPRs, al, and XMMs to the list of forwards.  We will add then
2621       // to the liveout set on a musttail call.
2622       assert(MFI->hasMustTailInVarArgFunc());
2623       auto &Forwards = FuncInfo->getForwardedMustTailRegParms();
2624       typedef X86MachineFunctionInfo::Forward Forward;
2625
2626       for (unsigned I = 0, E = LiveGPRs.size(); I != E; ++I) {
2627         unsigned VReg =
2628             MF.getRegInfo().createVirtualRegister(&X86::GR64RegClass);
2629         Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveGPRs[I]);
2630         Forwards.push_back(Forward(VReg, ArgGPRs[NumIntRegs + I], MVT::i64));
2631       }
2632
2633       if (!ArgXMMs.empty()) {
2634         unsigned ALVReg =
2635             MF.getRegInfo().createVirtualRegister(&X86::GR8RegClass);
2636         Chain = DAG.getCopyToReg(Chain, dl, ALVReg, ALVal);
2637         Forwards.push_back(Forward(ALVReg, X86::AL, MVT::i8));
2638
2639         for (unsigned I = 0, E = LiveXMMRegs.size(); I != E; ++I) {
2640           unsigned VReg =
2641               MF.getRegInfo().createVirtualRegister(&X86::VR128RegClass);
2642           Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveXMMRegs[I]);
2643           Forwards.push_back(
2644               Forward(VReg, ArgXMMs[NumXMMRegs + I], MVT::v4f32));
2645         }
2646       }
2647     }
2648   }
2649
2650   // Some CCs need callee pop.
2651   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2652                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2653     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2654   } else {
2655     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2656     // If this is an sret function, the return should pop the hidden pointer.
2657     if (!Is64Bit && !IsTailCallConvention(CallConv) &&
2658         !Subtarget->getTargetTriple().isOSMSVCRT() &&
2659         argsAreStructReturn(Ins) == StackStructReturn)
2660       FuncInfo->setBytesToPopOnReturn(4);
2661   }
2662
2663   if (!Is64Bit) {
2664     // RegSaveFrameIndex is X86-64 only.
2665     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2666     if (CallConv == CallingConv::X86_FastCall ||
2667         CallConv == CallingConv::X86_ThisCall)
2668       // fastcc functions can't have varargs.
2669       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2670   }
2671
2672   FuncInfo->setArgumentStackSize(StackSize);
2673
2674   return Chain;
2675 }
2676
2677 SDValue
2678 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2679                                     SDValue StackPtr, SDValue Arg,
2680                                     SDLoc dl, SelectionDAG &DAG,
2681                                     const CCValAssign &VA,
2682                                     ISD::ArgFlagsTy Flags) const {
2683   unsigned LocMemOffset = VA.getLocMemOffset();
2684   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2685   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2686   if (Flags.isByVal())
2687     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2688
2689   return DAG.getStore(Chain, dl, Arg, PtrOff,
2690                       MachinePointerInfo::getStack(LocMemOffset),
2691                       false, false, 0);
2692 }
2693
2694 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2695 /// optimization is performed and it is required.
2696 SDValue
2697 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2698                                            SDValue &OutRetAddr, SDValue Chain,
2699                                            bool IsTailCall, bool Is64Bit,
2700                                            int FPDiff, SDLoc dl) const {
2701   // Adjust the Return address stack slot.
2702   EVT VT = getPointerTy();
2703   OutRetAddr = getReturnAddressFrameIndex(DAG);
2704
2705   // Load the "old" Return address.
2706   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2707                            false, false, false, 0);
2708   return SDValue(OutRetAddr.getNode(), 1);
2709 }
2710
2711 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2712 /// optimization is performed and it is required (FPDiff!=0).
2713 static SDValue EmitTailCallStoreRetAddr(SelectionDAG &DAG, MachineFunction &MF,
2714                                         SDValue Chain, SDValue RetAddrFrIdx,
2715                                         EVT PtrVT, unsigned SlotSize,
2716                                         int FPDiff, SDLoc dl) {
2717   // Store the return address to the appropriate stack slot.
2718   if (!FPDiff) return Chain;
2719   // Calculate the new stack slot for the return address.
2720   int NewReturnAddrFI =
2721     MF.getFrameInfo()->CreateFixedObject(SlotSize, (int64_t)FPDiff - SlotSize,
2722                                          false);
2723   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, PtrVT);
2724   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2725                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2726                        false, false, 0);
2727   return Chain;
2728 }
2729
2730 SDValue
2731 X86TargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
2732                              SmallVectorImpl<SDValue> &InVals) const {
2733   SelectionDAG &DAG                     = CLI.DAG;
2734   SDLoc &dl                             = CLI.DL;
2735   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
2736   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
2737   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
2738   SDValue Chain                         = CLI.Chain;
2739   SDValue Callee                        = CLI.Callee;
2740   CallingConv::ID CallConv              = CLI.CallConv;
2741   bool &isTailCall                      = CLI.IsTailCall;
2742   bool isVarArg                         = CLI.IsVarArg;
2743
2744   MachineFunction &MF = DAG.getMachineFunction();
2745   bool Is64Bit        = Subtarget->is64Bit();
2746   bool IsWin64        = Subtarget->isCallingConvWin64(CallConv);
2747   StructReturnType SR = callIsStructReturn(Outs);
2748   bool IsSibcall      = false;
2749   X86MachineFunctionInfo *X86Info = MF.getInfo<X86MachineFunctionInfo>();
2750
2751   if (MF.getTarget().Options.DisableTailCalls)
2752     isTailCall = false;
2753
2754   bool IsMustTail = CLI.CS && CLI.CS->isMustTailCall();
2755   if (IsMustTail) {
2756     // Force this to be a tail call.  The verifier rules are enough to ensure
2757     // that we can lower this successfully without moving the return address
2758     // around.
2759     isTailCall = true;
2760   } else if (isTailCall) {
2761     // Check if it's really possible to do a tail call.
2762     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2763                     isVarArg, SR != NotStructReturn,
2764                     MF.getFunction()->hasStructRetAttr(), CLI.RetTy,
2765                     Outs, OutVals, Ins, DAG);
2766
2767     // Sibcalls are automatically detected tailcalls which do not require
2768     // ABI changes.
2769     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2770       IsSibcall = true;
2771
2772     if (isTailCall)
2773       ++NumTailCalls;
2774   }
2775
2776   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2777          "Var args not supported with calling convention fastcc, ghc or hipe");
2778
2779   // Analyze operands of the call, assigning locations to each operand.
2780   SmallVector<CCValAssign, 16> ArgLocs;
2781   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2782
2783   // Allocate shadow area for Win64
2784   if (IsWin64)
2785     CCInfo.AllocateStack(32, 8);
2786
2787   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2788
2789   // Get a count of how many bytes are to be pushed on the stack.
2790   unsigned NumBytes = CCInfo.getNextStackOffset();
2791   if (IsSibcall)
2792     // This is a sibcall. The memory operands are available in caller's
2793     // own caller's stack.
2794     NumBytes = 0;
2795   else if (MF.getTarget().Options.GuaranteedTailCallOpt &&
2796            IsTailCallConvention(CallConv))
2797     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2798
2799   int FPDiff = 0;
2800   if (isTailCall && !IsSibcall && !IsMustTail) {
2801     // Lower arguments at fp - stackoffset + fpdiff.
2802     unsigned NumBytesCallerPushed = X86Info->getBytesToPopOnReturn();
2803
2804     FPDiff = NumBytesCallerPushed - NumBytes;
2805
2806     // Set the delta of movement of the returnaddr stackslot.
2807     // But only set if delta is greater than previous delta.
2808     if (FPDiff < X86Info->getTCReturnAddrDelta())
2809       X86Info->setTCReturnAddrDelta(FPDiff);
2810   }
2811
2812   unsigned NumBytesToPush = NumBytes;
2813   unsigned NumBytesToPop = NumBytes;
2814
2815   // If we have an inalloca argument, all stack space has already been allocated
2816   // for us and be right at the top of the stack.  We don't support multiple
2817   // arguments passed in memory when using inalloca.
2818   if (!Outs.empty() && Outs.back().Flags.isInAlloca()) {
2819     NumBytesToPush = 0;
2820     if (!ArgLocs.back().isMemLoc())
2821       report_fatal_error("cannot use inalloca attribute on a register "
2822                          "parameter");
2823     if (ArgLocs.back().getLocMemOffset() != 0)
2824       report_fatal_error("any parameter with the inalloca attribute must be "
2825                          "the only memory argument");
2826   }
2827
2828   if (!IsSibcall)
2829     Chain = DAG.getCALLSEQ_START(
2830         Chain, DAG.getIntPtrConstant(NumBytesToPush, true), dl);
2831
2832   SDValue RetAddrFrIdx;
2833   // Load return address for tail calls.
2834   if (isTailCall && FPDiff)
2835     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2836                                     Is64Bit, FPDiff, dl);
2837
2838   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2839   SmallVector<SDValue, 8> MemOpChains;
2840   SDValue StackPtr;
2841
2842   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2843   // of tail call optimization arguments are handle later.
2844   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
2845       DAG.getSubtarget().getRegisterInfo());
2846   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2847     // Skip inalloca arguments, they have already been written.
2848     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2849     if (Flags.isInAlloca())
2850       continue;
2851
2852     CCValAssign &VA = ArgLocs[i];
2853     EVT RegVT = VA.getLocVT();
2854     SDValue Arg = OutVals[i];
2855     bool isByVal = Flags.isByVal();
2856
2857     // Promote the value if needed.
2858     switch (VA.getLocInfo()) {
2859     default: llvm_unreachable("Unknown loc info!");
2860     case CCValAssign::Full: break;
2861     case CCValAssign::SExt:
2862       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2863       break;
2864     case CCValAssign::ZExt:
2865       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2866       break;
2867     case CCValAssign::AExt:
2868       if (RegVT.is128BitVector()) {
2869         // Special case: passing MMX values in XMM registers.
2870         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2871         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2872         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2873       } else
2874         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2875       break;
2876     case CCValAssign::BCvt:
2877       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2878       break;
2879     case CCValAssign::Indirect: {
2880       // Store the argument.
2881       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2882       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2883       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2884                            MachinePointerInfo::getFixedStack(FI),
2885                            false, false, 0);
2886       Arg = SpillSlot;
2887       break;
2888     }
2889     }
2890
2891     if (VA.isRegLoc()) {
2892       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2893       if (isVarArg && IsWin64) {
2894         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2895         // shadow reg if callee is a varargs function.
2896         unsigned ShadowReg = 0;
2897         switch (VA.getLocReg()) {
2898         case X86::XMM0: ShadowReg = X86::RCX; break;
2899         case X86::XMM1: ShadowReg = X86::RDX; break;
2900         case X86::XMM2: ShadowReg = X86::R8; break;
2901         case X86::XMM3: ShadowReg = X86::R9; break;
2902         }
2903         if (ShadowReg)
2904           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2905       }
2906     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2907       assert(VA.isMemLoc());
2908       if (!StackPtr.getNode())
2909         StackPtr = DAG.getCopyFromReg(Chain, dl, RegInfo->getStackRegister(),
2910                                       getPointerTy());
2911       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2912                                              dl, DAG, VA, Flags));
2913     }
2914   }
2915
2916   if (!MemOpChains.empty())
2917     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
2918
2919   if (Subtarget->isPICStyleGOT()) {
2920     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2921     // GOT pointer.
2922     if (!isTailCall) {
2923       RegsToPass.push_back(std::make_pair(unsigned(X86::EBX),
2924                DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy())));
2925     } else {
2926       // If we are tail calling and generating PIC/GOT style code load the
2927       // address of the callee into ECX. The value in ecx is used as target of
2928       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2929       // for tail calls on PIC/GOT architectures. Normally we would just put the
2930       // address of GOT into ebx and then call target@PLT. But for tail calls
2931       // ebx would be restored (since ebx is callee saved) before jumping to the
2932       // target@PLT.
2933
2934       // Note: The actual moving to ECX is done further down.
2935       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2936       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2937           !G->getGlobal()->hasProtectedVisibility())
2938         Callee = LowerGlobalAddress(Callee, DAG);
2939       else if (isa<ExternalSymbolSDNode>(Callee))
2940         Callee = LowerExternalSymbol(Callee, DAG);
2941     }
2942   }
2943
2944   if (Is64Bit && isVarArg && !IsWin64 && !IsMustTail) {
2945     // From AMD64 ABI document:
2946     // For calls that may call functions that use varargs or stdargs
2947     // (prototype-less calls or calls to functions containing ellipsis (...) in
2948     // the declaration) %al is used as hidden argument to specify the number
2949     // of SSE registers used. The contents of %al do not need to match exactly
2950     // the number of registers, but must be an ubound on the number of SSE
2951     // registers used and is in the range 0 - 8 inclusive.
2952
2953     // Count the number of XMM registers allocated.
2954     static const MCPhysReg XMMArgRegs[] = {
2955       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2956       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2957     };
2958     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2959     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2960            && "SSE registers cannot be used when SSE is disabled");
2961
2962     RegsToPass.push_back(std::make_pair(unsigned(X86::AL),
2963                                         DAG.getConstant(NumXMMRegs, MVT::i8)));
2964   }
2965
2966   if (Is64Bit && isVarArg && IsMustTail) {
2967     const auto &Forwards = X86Info->getForwardedMustTailRegParms();
2968     for (const auto &F : Forwards) {
2969       SDValue Val = DAG.getCopyFromReg(Chain, dl, F.VReg, F.VT);
2970       RegsToPass.push_back(std::make_pair(unsigned(F.PReg), Val));
2971     }
2972   }
2973
2974   // For tail calls lower the arguments to the 'real' stack slots.  Sibcalls
2975   // don't need this because the eligibility check rejects calls that require
2976   // shuffling arguments passed in memory.
2977   if (!IsSibcall && isTailCall) {
2978     // Force all the incoming stack arguments to be loaded from the stack
2979     // before any new outgoing arguments are stored to the stack, because the
2980     // outgoing stack slots may alias the incoming argument stack slots, and
2981     // the alias isn't otherwise explicit. This is slightly more conservative
2982     // than necessary, because it means that each store effectively depends
2983     // on every argument instead of just those arguments it would clobber.
2984     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2985
2986     SmallVector<SDValue, 8> MemOpChains2;
2987     SDValue FIN;
2988     int FI = 0;
2989     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2990       CCValAssign &VA = ArgLocs[i];
2991       if (VA.isRegLoc())
2992         continue;
2993       assert(VA.isMemLoc());
2994       SDValue Arg = OutVals[i];
2995       ISD::ArgFlagsTy Flags = Outs[i].Flags;
2996       // Skip inalloca arguments.  They don't require any work.
2997       if (Flags.isInAlloca())
2998         continue;
2999       // Create frame index.
3000       int32_t Offset = VA.getLocMemOffset()+FPDiff;
3001       uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
3002       FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3003       FIN = DAG.getFrameIndex(FI, getPointerTy());
3004
3005       if (Flags.isByVal()) {
3006         // Copy relative to framepointer.
3007         SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
3008         if (!StackPtr.getNode())
3009           StackPtr = DAG.getCopyFromReg(Chain, dl,
3010                                         RegInfo->getStackRegister(),
3011                                         getPointerTy());
3012         Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
3013
3014         MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
3015                                                          ArgChain,
3016                                                          Flags, DAG, dl));
3017       } else {
3018         // Store relative to framepointer.
3019         MemOpChains2.push_back(
3020           DAG.getStore(ArgChain, dl, Arg, FIN,
3021                        MachinePointerInfo::getFixedStack(FI),
3022                        false, false, 0));
3023       }
3024     }
3025
3026     if (!MemOpChains2.empty())
3027       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3028
3029     // Store the return address to the appropriate stack slot.
3030     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx,
3031                                      getPointerTy(), RegInfo->getSlotSize(),
3032                                      FPDiff, dl);
3033   }
3034
3035   // Build a sequence of copy-to-reg nodes chained together with token chain
3036   // and flag operands which copy the outgoing args into registers.
3037   SDValue InFlag;
3038   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
3039     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
3040                              RegsToPass[i].second, InFlag);
3041     InFlag = Chain.getValue(1);
3042   }
3043
3044   if (DAG.getTarget().getCodeModel() == CodeModel::Large) {
3045     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
3046     // In the 64-bit large code model, we have to make all calls
3047     // through a register, since the call instruction's 32-bit
3048     // pc-relative offset may not be large enough to hold the whole
3049     // address.
3050   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3051     // If the callee is a GlobalAddress node (quite common, every direct call
3052     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
3053     // it.
3054
3055     // We should use extra load for direct calls to dllimported functions in
3056     // non-JIT mode.
3057     const GlobalValue *GV = G->getGlobal();
3058     if (!GV->hasDLLImportStorageClass()) {
3059       unsigned char OpFlags = 0;
3060       bool ExtraLoad = false;
3061       unsigned WrapperKind = ISD::DELETED_NODE;
3062
3063       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
3064       // external symbols most go through the PLT in PIC mode.  If the symbol
3065       // has hidden or protected visibility, or if it is static or local, then
3066       // we don't need to use the PLT - we can directly call it.
3067       if (Subtarget->isTargetELF() &&
3068           DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
3069           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
3070         OpFlags = X86II::MO_PLT;
3071       } else if (Subtarget->isPICStyleStubAny() &&
3072                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
3073                  (!Subtarget->getTargetTriple().isMacOSX() ||
3074                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3075         // PC-relative references to external symbols should go through $stub,
3076         // unless we're building with the leopard linker or later, which
3077         // automatically synthesizes these stubs.
3078         OpFlags = X86II::MO_DARWIN_STUB;
3079       } else if (Subtarget->isPICStyleRIPRel() &&
3080                  isa<Function>(GV) &&
3081                  cast<Function>(GV)->getAttributes().
3082                    hasAttribute(AttributeSet::FunctionIndex,
3083                                 Attribute::NonLazyBind)) {
3084         // If the function is marked as non-lazy, generate an indirect call
3085         // which loads from the GOT directly. This avoids runtime overhead
3086         // at the cost of eager binding (and one extra byte of encoding).
3087         OpFlags = X86II::MO_GOTPCREL;
3088         WrapperKind = X86ISD::WrapperRIP;
3089         ExtraLoad = true;
3090       }
3091
3092       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
3093                                           G->getOffset(), OpFlags);
3094
3095       // Add a wrapper if needed.
3096       if (WrapperKind != ISD::DELETED_NODE)
3097         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
3098       // Add extra indirection if needed.
3099       if (ExtraLoad)
3100         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
3101                              MachinePointerInfo::getGOT(),
3102                              false, false, false, 0);
3103     }
3104   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3105     unsigned char OpFlags = 0;
3106
3107     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
3108     // external symbols should go through the PLT.
3109     if (Subtarget->isTargetELF() &&
3110         DAG.getTarget().getRelocationModel() == Reloc::PIC_) {
3111       OpFlags = X86II::MO_PLT;
3112     } else if (Subtarget->isPICStyleStubAny() &&
3113                (!Subtarget->getTargetTriple().isMacOSX() ||
3114                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3115       // PC-relative references to external symbols should go through $stub,
3116       // unless we're building with the leopard linker or later, which
3117       // automatically synthesizes these stubs.
3118       OpFlags = X86II::MO_DARWIN_STUB;
3119     }
3120
3121     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
3122                                          OpFlags);
3123   } else if (Subtarget->isTarget64BitILP32() && Callee->getValueType(0) == MVT::i32) {
3124     // Zero-extend the 32-bit Callee address into a 64-bit according to x32 ABI
3125     Callee = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i64, Callee);
3126   }
3127
3128   // Returns a chain & a flag for retval copy to use.
3129   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
3130   SmallVector<SDValue, 8> Ops;
3131
3132   if (!IsSibcall && isTailCall) {
3133     Chain = DAG.getCALLSEQ_END(Chain,
3134                                DAG.getIntPtrConstant(NumBytesToPop, true),
3135                                DAG.getIntPtrConstant(0, true), InFlag, dl);
3136     InFlag = Chain.getValue(1);
3137   }
3138
3139   Ops.push_back(Chain);
3140   Ops.push_back(Callee);
3141
3142   if (isTailCall)
3143     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
3144
3145   // Add argument registers to the end of the list so that they are known live
3146   // into the call.
3147   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3148     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3149                                   RegsToPass[i].second.getValueType()));
3150
3151   // Add a register mask operand representing the call-preserved registers.
3152   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
3153   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3154   assert(Mask && "Missing call preserved mask for calling convention");
3155   Ops.push_back(DAG.getRegisterMask(Mask));
3156
3157   if (InFlag.getNode())
3158     Ops.push_back(InFlag);
3159
3160   if (isTailCall) {
3161     // We used to do:
3162     //// If this is the first return lowered for this function, add the regs
3163     //// to the liveout set for the function.
3164     // This isn't right, although it's probably harmless on x86; liveouts
3165     // should be computed from returns not tail calls.  Consider a void
3166     // function making a tail call to a function returning int.
3167     return DAG.getNode(X86ISD::TC_RETURN, dl, NodeTys, Ops);
3168   }
3169
3170   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops);
3171   InFlag = Chain.getValue(1);
3172
3173   // Create the CALLSEQ_END node.
3174   unsigned NumBytesForCalleeToPop;
3175   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
3176                        DAG.getTarget().Options.GuaranteedTailCallOpt))
3177     NumBytesForCalleeToPop = NumBytes;    // Callee pops everything
3178   else if (!Is64Bit && !IsTailCallConvention(CallConv) &&
3179            !Subtarget->getTargetTriple().isOSMSVCRT() &&
3180            SR == StackStructReturn)
3181     // If this is a call to a struct-return function, the callee
3182     // pops the hidden struct pointer, so we have to push it back.
3183     // This is common for Darwin/X86, Linux & Mingw32 targets.
3184     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
3185     NumBytesForCalleeToPop = 4;
3186   else
3187     NumBytesForCalleeToPop = 0;  // Callee pops nothing.
3188
3189   // Returns a flag for retval copy to use.
3190   if (!IsSibcall) {
3191     Chain = DAG.getCALLSEQ_END(Chain,
3192                                DAG.getIntPtrConstant(NumBytesToPop, true),
3193                                DAG.getIntPtrConstant(NumBytesForCalleeToPop,
3194                                                      true),
3195                                InFlag, dl);
3196     InFlag = Chain.getValue(1);
3197   }
3198
3199   // Handle result values, copying them out of physregs into vregs that we
3200   // return.
3201   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3202                          Ins, dl, DAG, InVals);
3203 }
3204
3205 //===----------------------------------------------------------------------===//
3206 //                Fast Calling Convention (tail call) implementation
3207 //===----------------------------------------------------------------------===//
3208
3209 //  Like std call, callee cleans arguments, convention except that ECX is
3210 //  reserved for storing the tail called function address. Only 2 registers are
3211 //  free for argument passing (inreg). Tail call optimization is performed
3212 //  provided:
3213 //                * tailcallopt is enabled
3214 //                * caller/callee are fastcc
3215 //  On X86_64 architecture with GOT-style position independent code only local
3216 //  (within module) calls are supported at the moment.
3217 //  To keep the stack aligned according to platform abi the function
3218 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
3219 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
3220 //  If a tail called function callee has more arguments than the caller the
3221 //  caller needs to make sure that there is room to move the RETADDR to. This is
3222 //  achieved by reserving an area the size of the argument delta right after the
3223 //  original RETADDR, but before the saved framepointer or the spilled registers
3224 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
3225 //  stack layout:
3226 //    arg1
3227 //    arg2
3228 //    RETADDR
3229 //    [ new RETADDR
3230 //      move area ]
3231 //    (possible EBP)
3232 //    ESI
3233 //    EDI
3234 //    local1 ..
3235
3236 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
3237 /// for a 16 byte align requirement.
3238 unsigned
3239 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
3240                                                SelectionDAG& DAG) const {
3241   MachineFunction &MF = DAG.getMachineFunction();
3242   const TargetMachine &TM = MF.getTarget();
3243   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3244       TM.getSubtargetImpl()->getRegisterInfo());
3245   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
3246   unsigned StackAlignment = TFI.getStackAlignment();
3247   uint64_t AlignMask = StackAlignment - 1;
3248   int64_t Offset = StackSize;
3249   unsigned SlotSize = RegInfo->getSlotSize();
3250   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
3251     // Number smaller than 12 so just add the difference.
3252     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
3253   } else {
3254     // Mask out lower bits, add stackalignment once plus the 12 bytes.
3255     Offset = ((~AlignMask) & Offset) + StackAlignment +
3256       (StackAlignment-SlotSize);
3257   }
3258   return Offset;
3259 }
3260
3261 /// MatchingStackOffset - Return true if the given stack call argument is
3262 /// already available in the same position (relatively) of the caller's
3263 /// incoming argument stack.
3264 static
3265 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
3266                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
3267                          const X86InstrInfo *TII) {
3268   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
3269   int FI = INT_MAX;
3270   if (Arg.getOpcode() == ISD::CopyFromReg) {
3271     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
3272     if (!TargetRegisterInfo::isVirtualRegister(VR))
3273       return false;
3274     MachineInstr *Def = MRI->getVRegDef(VR);
3275     if (!Def)
3276       return false;
3277     if (!Flags.isByVal()) {
3278       if (!TII->isLoadFromStackSlot(Def, FI))
3279         return false;
3280     } else {
3281       unsigned Opcode = Def->getOpcode();
3282       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
3283           Def->getOperand(1).isFI()) {
3284         FI = Def->getOperand(1).getIndex();
3285         Bytes = Flags.getByValSize();
3286       } else
3287         return false;
3288     }
3289   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
3290     if (Flags.isByVal())
3291       // ByVal argument is passed in as a pointer but it's now being
3292       // dereferenced. e.g.
3293       // define @foo(%struct.X* %A) {
3294       //   tail call @bar(%struct.X* byval %A)
3295       // }
3296       return false;
3297     SDValue Ptr = Ld->getBasePtr();
3298     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
3299     if (!FINode)
3300       return false;
3301     FI = FINode->getIndex();
3302   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
3303     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
3304     FI = FINode->getIndex();
3305     Bytes = Flags.getByValSize();
3306   } else
3307     return false;
3308
3309   assert(FI != INT_MAX);
3310   if (!MFI->isFixedObjectIndex(FI))
3311     return false;
3312   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
3313 }
3314
3315 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3316 /// for tail call optimization. Targets which want to do tail call
3317 /// optimization should implement this function.
3318 bool
3319 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3320                                                      CallingConv::ID CalleeCC,
3321                                                      bool isVarArg,
3322                                                      bool isCalleeStructRet,
3323                                                      bool isCallerStructRet,
3324                                                      Type *RetTy,
3325                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3326                                     const SmallVectorImpl<SDValue> &OutVals,
3327                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3328                                                      SelectionDAG &DAG) const {
3329   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
3330     return false;
3331
3332   // If -tailcallopt is specified, make fastcc functions tail-callable.
3333   const MachineFunction &MF = DAG.getMachineFunction();
3334   const Function *CallerF = MF.getFunction();
3335
3336   // If the function return type is x86_fp80 and the callee return type is not,
3337   // then the FP_EXTEND of the call result is not a nop. It's not safe to
3338   // perform a tailcall optimization here.
3339   if (CallerF->getReturnType()->isX86_FP80Ty() && !RetTy->isX86_FP80Ty())
3340     return false;
3341
3342   CallingConv::ID CallerCC = CallerF->getCallingConv();
3343   bool CCMatch = CallerCC == CalleeCC;
3344   bool IsCalleeWin64 = Subtarget->isCallingConvWin64(CalleeCC);
3345   bool IsCallerWin64 = Subtarget->isCallingConvWin64(CallerCC);
3346
3347   if (DAG.getTarget().Options.GuaranteedTailCallOpt) {
3348     if (IsTailCallConvention(CalleeCC) && CCMatch)
3349       return true;
3350     return false;
3351   }
3352
3353   // Look for obvious safe cases to perform tail call optimization that do not
3354   // require ABI changes. This is what gcc calls sibcall.
3355
3356   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
3357   // emit a special epilogue.
3358   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3359       DAG.getSubtarget().getRegisterInfo());
3360   if (RegInfo->needsStackRealignment(MF))
3361     return false;
3362
3363   // Also avoid sibcall optimization if either caller or callee uses struct
3364   // return semantics.
3365   if (isCalleeStructRet || isCallerStructRet)
3366     return false;
3367
3368   // An stdcall/thiscall caller is expected to clean up its arguments; the
3369   // callee isn't going to do that.
3370   // FIXME: this is more restrictive than needed. We could produce a tailcall
3371   // when the stack adjustment matches. For example, with a thiscall that takes
3372   // only one argument.
3373   if (!CCMatch && (CallerCC == CallingConv::X86_StdCall ||
3374                    CallerCC == CallingConv::X86_ThisCall))
3375     return false;
3376
3377   // Do not sibcall optimize vararg calls unless all arguments are passed via
3378   // registers.
3379   if (isVarArg && !Outs.empty()) {
3380
3381     // Optimizing for varargs on Win64 is unlikely to be safe without
3382     // additional testing.
3383     if (IsCalleeWin64 || IsCallerWin64)
3384       return false;
3385
3386     SmallVector<CCValAssign, 16> ArgLocs;
3387     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3388                    *DAG.getContext());
3389
3390     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3391     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
3392       if (!ArgLocs[i].isRegLoc())
3393         return false;
3394   }
3395
3396   // If the call result is in ST0 / ST1, it needs to be popped off the x87
3397   // stack.  Therefore, if it's not used by the call it is not safe to optimize
3398   // this into a sibcall.
3399   bool Unused = false;
3400   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
3401     if (!Ins[i].Used) {
3402       Unused = true;
3403       break;
3404     }
3405   }
3406   if (Unused) {
3407     SmallVector<CCValAssign, 16> RVLocs;
3408     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(), RVLocs,
3409                    *DAG.getContext());
3410     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
3411     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3412       CCValAssign &VA = RVLocs[i];
3413       if (VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1)
3414         return false;
3415     }
3416   }
3417
3418   // If the calling conventions do not match, then we'd better make sure the
3419   // results are returned in the same way as what the caller expects.
3420   if (!CCMatch) {
3421     SmallVector<CCValAssign, 16> RVLocs1;
3422     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(), RVLocs1,
3423                     *DAG.getContext());
3424     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
3425
3426     SmallVector<CCValAssign, 16> RVLocs2;
3427     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(), RVLocs2,
3428                     *DAG.getContext());
3429     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
3430
3431     if (RVLocs1.size() != RVLocs2.size())
3432       return false;
3433     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
3434       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
3435         return false;
3436       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
3437         return false;
3438       if (RVLocs1[i].isRegLoc()) {
3439         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
3440           return false;
3441       } else {
3442         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
3443           return false;
3444       }
3445     }
3446   }
3447
3448   // If the callee takes no arguments then go on to check the results of the
3449   // call.
3450   if (!Outs.empty()) {
3451     // Check if stack adjustment is needed. For now, do not do this if any
3452     // argument is passed on the stack.
3453     SmallVector<CCValAssign, 16> ArgLocs;
3454     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3455                    *DAG.getContext());
3456
3457     // Allocate shadow area for Win64
3458     if (IsCalleeWin64)
3459       CCInfo.AllocateStack(32, 8);
3460
3461     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3462     if (CCInfo.getNextStackOffset()) {
3463       MachineFunction &MF = DAG.getMachineFunction();
3464       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
3465         return false;
3466
3467       // Check if the arguments are already laid out in the right way as
3468       // the caller's fixed stack objects.
3469       MachineFrameInfo *MFI = MF.getFrameInfo();
3470       const MachineRegisterInfo *MRI = &MF.getRegInfo();
3471       const X86InstrInfo *TII =
3472           static_cast<const X86InstrInfo *>(DAG.getSubtarget().getInstrInfo());
3473       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3474         CCValAssign &VA = ArgLocs[i];
3475         SDValue Arg = OutVals[i];
3476         ISD::ArgFlagsTy Flags = Outs[i].Flags;
3477         if (VA.getLocInfo() == CCValAssign::Indirect)
3478           return false;
3479         if (!VA.isRegLoc()) {
3480           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
3481                                    MFI, MRI, TII))
3482             return false;
3483         }
3484       }
3485     }
3486
3487     // If the tailcall address may be in a register, then make sure it's
3488     // possible to register allocate for it. In 32-bit, the call address can
3489     // only target EAX, EDX, or ECX since the tail call must be scheduled after
3490     // callee-saved registers are restored. These happen to be the same
3491     // registers used to pass 'inreg' arguments so watch out for those.
3492     if (!Subtarget->is64Bit() &&
3493         ((!isa<GlobalAddressSDNode>(Callee) &&
3494           !isa<ExternalSymbolSDNode>(Callee)) ||
3495          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3496       unsigned NumInRegs = 0;
3497       // In PIC we need an extra register to formulate the address computation
3498       // for the callee.
3499       unsigned MaxInRegs =
3500         (DAG.getTarget().getRelocationModel() == Reloc::PIC_) ? 2 : 3;
3501
3502       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3503         CCValAssign &VA = ArgLocs[i];
3504         if (!VA.isRegLoc())
3505           continue;
3506         unsigned Reg = VA.getLocReg();
3507         switch (Reg) {
3508         default: break;
3509         case X86::EAX: case X86::EDX: case X86::ECX:
3510           if (++NumInRegs == MaxInRegs)
3511             return false;
3512           break;
3513         }
3514       }
3515     }
3516   }
3517
3518   return true;
3519 }
3520
3521 FastISel *
3522 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo,
3523                                   const TargetLibraryInfo *libInfo) const {
3524   return X86::createFastISel(funcInfo, libInfo);
3525 }
3526
3527 //===----------------------------------------------------------------------===//
3528 //                           Other Lowering Hooks
3529 //===----------------------------------------------------------------------===//
3530
3531 static bool MayFoldLoad(SDValue Op) {
3532   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
3533 }
3534
3535 static bool MayFoldIntoStore(SDValue Op) {
3536   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
3537 }
3538
3539 static bool isTargetShuffle(unsigned Opcode) {
3540   switch(Opcode) {
3541   default: return false;
3542   case X86ISD::BLENDI:
3543   case X86ISD::PSHUFB:
3544   case X86ISD::PSHUFD:
3545   case X86ISD::PSHUFHW:
3546   case X86ISD::PSHUFLW:
3547   case X86ISD::SHUFP:
3548   case X86ISD::PALIGNR:
3549   case X86ISD::MOVLHPS:
3550   case X86ISD::MOVLHPD:
3551   case X86ISD::MOVHLPS:
3552   case X86ISD::MOVLPS:
3553   case X86ISD::MOVLPD:
3554   case X86ISD::MOVSHDUP:
3555   case X86ISD::MOVSLDUP:
3556   case X86ISD::MOVDDUP:
3557   case X86ISD::MOVSS:
3558   case X86ISD::MOVSD:
3559   case X86ISD::UNPCKL:
3560   case X86ISD::UNPCKH:
3561   case X86ISD::VPERMILPI:
3562   case X86ISD::VPERM2X128:
3563   case X86ISD::VPERMI:
3564     return true;
3565   }
3566 }
3567
3568 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3569                                     SDValue V1, SelectionDAG &DAG) {
3570   switch(Opc) {
3571   default: llvm_unreachable("Unknown x86 shuffle node");
3572   case X86ISD::MOVSHDUP:
3573   case X86ISD::MOVSLDUP:
3574   case X86ISD::MOVDDUP:
3575     return DAG.getNode(Opc, dl, VT, V1);
3576   }
3577 }
3578
3579 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3580                                     SDValue V1, unsigned TargetMask,
3581                                     SelectionDAG &DAG) {
3582   switch(Opc) {
3583   default: llvm_unreachable("Unknown x86 shuffle node");
3584   case X86ISD::PSHUFD:
3585   case X86ISD::PSHUFHW:
3586   case X86ISD::PSHUFLW:
3587   case X86ISD::VPERMILPI:
3588   case X86ISD::VPERMI:
3589     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
3590   }
3591 }
3592
3593 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3594                                     SDValue V1, SDValue V2, unsigned TargetMask,
3595                                     SelectionDAG &DAG) {
3596   switch(Opc) {
3597   default: llvm_unreachable("Unknown x86 shuffle node");
3598   case X86ISD::PALIGNR:
3599   case X86ISD::VALIGN:
3600   case X86ISD::SHUFP:
3601   case X86ISD::VPERM2X128:
3602     return DAG.getNode(Opc, dl, VT, V1, V2,
3603                        DAG.getConstant(TargetMask, MVT::i8));
3604   }
3605 }
3606
3607 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3608                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
3609   switch(Opc) {
3610   default: llvm_unreachable("Unknown x86 shuffle node");
3611   case X86ISD::MOVLHPS:
3612   case X86ISD::MOVLHPD:
3613   case X86ISD::MOVHLPS:
3614   case X86ISD::MOVLPS:
3615   case X86ISD::MOVLPD:
3616   case X86ISD::MOVSS:
3617   case X86ISD::MOVSD:
3618   case X86ISD::UNPCKL:
3619   case X86ISD::UNPCKH:
3620     return DAG.getNode(Opc, dl, VT, V1, V2);
3621   }
3622 }
3623
3624 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
3625   MachineFunction &MF = DAG.getMachineFunction();
3626   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3627       DAG.getSubtarget().getRegisterInfo());
3628   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
3629   int ReturnAddrIndex = FuncInfo->getRAIndex();
3630
3631   if (ReturnAddrIndex == 0) {
3632     // Set up a frame object for the return address.
3633     unsigned SlotSize = RegInfo->getSlotSize();
3634     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3635                                                            -(int64_t)SlotSize,
3636                                                            false);
3637     FuncInfo->setRAIndex(ReturnAddrIndex);
3638   }
3639
3640   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
3641 }
3642
3643 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
3644                                        bool hasSymbolicDisplacement) {
3645   // Offset should fit into 32 bit immediate field.
3646   if (!isInt<32>(Offset))
3647     return false;
3648
3649   // If we don't have a symbolic displacement - we don't have any extra
3650   // restrictions.
3651   if (!hasSymbolicDisplacement)
3652     return true;
3653
3654   // FIXME: Some tweaks might be needed for medium code model.
3655   if (M != CodeModel::Small && M != CodeModel::Kernel)
3656     return false;
3657
3658   // For small code model we assume that latest object is 16MB before end of 31
3659   // bits boundary. We may also accept pretty large negative constants knowing
3660   // that all objects are in the positive half of address space.
3661   if (M == CodeModel::Small && Offset < 16*1024*1024)
3662     return true;
3663
3664   // For kernel code model we know that all object resist in the negative half
3665   // of 32bits address space. We may not accept negative offsets, since they may
3666   // be just off and we may accept pretty large positive ones.
3667   if (M == CodeModel::Kernel && Offset > 0)
3668     return true;
3669
3670   return false;
3671 }
3672
3673 /// isCalleePop - Determines whether the callee is required to pop its
3674 /// own arguments. Callee pop is necessary to support tail calls.
3675 bool X86::isCalleePop(CallingConv::ID CallingConv,
3676                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3677   switch (CallingConv) {
3678   default:
3679     return false;
3680   case CallingConv::X86_StdCall:
3681   case CallingConv::X86_FastCall:
3682   case CallingConv::X86_ThisCall:
3683     return !is64Bit;
3684   case CallingConv::Fast:
3685   case CallingConv::GHC:
3686   case CallingConv::HiPE:
3687     if (IsVarArg)
3688       return false;
3689     return TailCallOpt;
3690   }
3691 }
3692
3693 /// \brief Return true if the condition is an unsigned comparison operation.
3694 static bool isX86CCUnsigned(unsigned X86CC) {
3695   switch (X86CC) {
3696   default: llvm_unreachable("Invalid integer condition!");
3697   case X86::COND_E:     return true;
3698   case X86::COND_G:     return false;
3699   case X86::COND_GE:    return false;
3700   case X86::COND_L:     return false;
3701   case X86::COND_LE:    return false;
3702   case X86::COND_NE:    return true;
3703   case X86::COND_B:     return true;
3704   case X86::COND_A:     return true;
3705   case X86::COND_BE:    return true;
3706   case X86::COND_AE:    return true;
3707   }
3708   llvm_unreachable("covered switch fell through?!");
3709 }
3710
3711 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3712 /// specific condition code, returning the condition code and the LHS/RHS of the
3713 /// comparison to make.
3714 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3715                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3716   if (!isFP) {
3717     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3718       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3719         // X > -1   -> X == 0, jump !sign.
3720         RHS = DAG.getConstant(0, RHS.getValueType());
3721         return X86::COND_NS;
3722       }
3723       if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3724         // X < 0   -> X == 0, jump on sign.
3725         return X86::COND_S;
3726       }
3727       if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3728         // X < 1   -> X <= 0
3729         RHS = DAG.getConstant(0, RHS.getValueType());
3730         return X86::COND_LE;
3731       }
3732     }
3733
3734     switch (SetCCOpcode) {
3735     default: llvm_unreachable("Invalid integer condition!");
3736     case ISD::SETEQ:  return X86::COND_E;
3737     case ISD::SETGT:  return X86::COND_G;
3738     case ISD::SETGE:  return X86::COND_GE;
3739     case ISD::SETLT:  return X86::COND_L;
3740     case ISD::SETLE:  return X86::COND_LE;
3741     case ISD::SETNE:  return X86::COND_NE;
3742     case ISD::SETULT: return X86::COND_B;
3743     case ISD::SETUGT: return X86::COND_A;
3744     case ISD::SETULE: return X86::COND_BE;
3745     case ISD::SETUGE: return X86::COND_AE;
3746     }
3747   }
3748
3749   // First determine if it is required or is profitable to flip the operands.
3750
3751   // If LHS is a foldable load, but RHS is not, flip the condition.
3752   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3753       !ISD::isNON_EXTLoad(RHS.getNode())) {
3754     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3755     std::swap(LHS, RHS);
3756   }
3757
3758   switch (SetCCOpcode) {
3759   default: break;
3760   case ISD::SETOLT:
3761   case ISD::SETOLE:
3762   case ISD::SETUGT:
3763   case ISD::SETUGE:
3764     std::swap(LHS, RHS);
3765     break;
3766   }
3767
3768   // On a floating point condition, the flags are set as follows:
3769   // ZF  PF  CF   op
3770   //  0 | 0 | 0 | X > Y
3771   //  0 | 0 | 1 | X < Y
3772   //  1 | 0 | 0 | X == Y
3773   //  1 | 1 | 1 | unordered
3774   switch (SetCCOpcode) {
3775   default: llvm_unreachable("Condcode should be pre-legalized away");
3776   case ISD::SETUEQ:
3777   case ISD::SETEQ:   return X86::COND_E;
3778   case ISD::SETOLT:              // flipped
3779   case ISD::SETOGT:
3780   case ISD::SETGT:   return X86::COND_A;
3781   case ISD::SETOLE:              // flipped
3782   case ISD::SETOGE:
3783   case ISD::SETGE:   return X86::COND_AE;
3784   case ISD::SETUGT:              // flipped
3785   case ISD::SETULT:
3786   case ISD::SETLT:   return X86::COND_B;
3787   case ISD::SETUGE:              // flipped
3788   case ISD::SETULE:
3789   case ISD::SETLE:   return X86::COND_BE;
3790   case ISD::SETONE:
3791   case ISD::SETNE:   return X86::COND_NE;
3792   case ISD::SETUO:   return X86::COND_P;
3793   case ISD::SETO:    return X86::COND_NP;
3794   case ISD::SETOEQ:
3795   case ISD::SETUNE:  return X86::COND_INVALID;
3796   }
3797 }
3798
3799 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3800 /// code. Current x86 isa includes the following FP cmov instructions:
3801 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3802 static bool hasFPCMov(unsigned X86CC) {
3803   switch (X86CC) {
3804   default:
3805     return false;
3806   case X86::COND_B:
3807   case X86::COND_BE:
3808   case X86::COND_E:
3809   case X86::COND_P:
3810   case X86::COND_A:
3811   case X86::COND_AE:
3812   case X86::COND_NE:
3813   case X86::COND_NP:
3814     return true;
3815   }
3816 }
3817
3818 /// isFPImmLegal - Returns true if the target can instruction select the
3819 /// specified FP immediate natively. If false, the legalizer will
3820 /// materialize the FP immediate as a load from a constant pool.
3821 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3822   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3823     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3824       return true;
3825   }
3826   return false;
3827 }
3828
3829 /// \brief Returns true if it is beneficial to convert a load of a constant
3830 /// to just the constant itself.
3831 bool X86TargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
3832                                                           Type *Ty) const {
3833   assert(Ty->isIntegerTy());
3834
3835   unsigned BitSize = Ty->getPrimitiveSizeInBits();
3836   if (BitSize == 0 || BitSize > 64)
3837     return false;
3838   return true;
3839 }
3840
3841 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3842 /// the specified range (L, H].
3843 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3844   return (Val < 0) || (Val >= Low && Val < Hi);
3845 }
3846
3847 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3848 /// specified value.
3849 static bool isUndefOrEqual(int Val, int CmpVal) {
3850   return (Val < 0 || Val == CmpVal);
3851 }
3852
3853 /// isSequentialOrUndefInRange - Return true if every element in Mask, beginning
3854 /// from position Pos and ending in Pos+Size, falls within the specified
3855 /// sequential range (L, L+Pos]. or is undef.
3856 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3857                                        unsigned Pos, unsigned Size, int Low) {
3858   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3859     if (!isUndefOrEqual(Mask[i], Low))
3860       return false;
3861   return true;
3862 }
3863
3864 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3865 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3866 /// the second operand.
3867 static bool isPSHUFDMask(ArrayRef<int> Mask, MVT VT) {
3868   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3869     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3870   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3871     return (Mask[0] < 2 && Mask[1] < 2);
3872   return false;
3873 }
3874
3875 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3876 /// is suitable for input to PSHUFHW.
3877 static bool isPSHUFHWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3878   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3879     return false;
3880
3881   // Lower quadword copied in order or undef.
3882   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3883     return false;
3884
3885   // Upper quadword shuffled.
3886   for (unsigned i = 4; i != 8; ++i)
3887     if (!isUndefOrInRange(Mask[i], 4, 8))
3888       return false;
3889
3890   if (VT == MVT::v16i16) {
3891     // Lower quadword copied in order or undef.
3892     if (!isSequentialOrUndefInRange(Mask, 8, 4, 8))
3893       return false;
3894
3895     // Upper quadword shuffled.
3896     for (unsigned i = 12; i != 16; ++i)
3897       if (!isUndefOrInRange(Mask[i], 12, 16))
3898         return false;
3899   }
3900
3901   return true;
3902 }
3903
3904 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3905 /// is suitable for input to PSHUFLW.
3906 static bool isPSHUFLWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3907   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3908     return false;
3909
3910   // Upper quadword copied in order.
3911   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3912     return false;
3913
3914   // Lower quadword shuffled.
3915   for (unsigned i = 0; i != 4; ++i)
3916     if (!isUndefOrInRange(Mask[i], 0, 4))
3917       return false;
3918
3919   if (VT == MVT::v16i16) {
3920     // Upper quadword copied in order.
3921     if (!isSequentialOrUndefInRange(Mask, 12, 4, 12))
3922       return false;
3923
3924     // Lower quadword shuffled.
3925     for (unsigned i = 8; i != 12; ++i)
3926       if (!isUndefOrInRange(Mask[i], 8, 12))
3927         return false;
3928   }
3929
3930   return true;
3931 }
3932
3933 /// \brief Return true if the mask specifies a shuffle of elements that is
3934 /// suitable for input to intralane (palignr) or interlane (valign) vector
3935 /// right-shift.
3936 static bool isAlignrMask(ArrayRef<int> Mask, MVT VT, bool InterLane) {
3937   unsigned NumElts = VT.getVectorNumElements();
3938   unsigned NumLanes = InterLane ? 1: VT.getSizeInBits()/128;
3939   unsigned NumLaneElts = NumElts/NumLanes;
3940
3941   // Do not handle 64-bit element shuffles with palignr.
3942   if (NumLaneElts == 2)
3943     return false;
3944
3945   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3946     unsigned i;
3947     for (i = 0; i != NumLaneElts; ++i) {
3948       if (Mask[i+l] >= 0)
3949         break;
3950     }
3951
3952     // Lane is all undef, go to next lane
3953     if (i == NumLaneElts)
3954       continue;
3955
3956     int Start = Mask[i+l];
3957
3958     // Make sure its in this lane in one of the sources
3959     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3960         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3961       return false;
3962
3963     // If not lane 0, then we must match lane 0
3964     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3965       return false;
3966
3967     // Correct second source to be contiguous with first source
3968     if (Start >= (int)NumElts)
3969       Start -= NumElts - NumLaneElts;
3970
3971     // Make sure we're shifting in the right direction.
3972     if (Start <= (int)(i+l))
3973       return false;
3974
3975     Start -= i;
3976
3977     // Check the rest of the elements to see if they are consecutive.
3978     for (++i; i != NumLaneElts; ++i) {
3979       int Idx = Mask[i+l];
3980
3981       // Make sure its in this lane
3982       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3983           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3984         return false;
3985
3986       // If not lane 0, then we must match lane 0
3987       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3988         return false;
3989
3990       if (Idx >= (int)NumElts)
3991         Idx -= NumElts - NumLaneElts;
3992
3993       if (!isUndefOrEqual(Idx, Start+i))
3994         return false;
3995
3996     }
3997   }
3998
3999   return true;
4000 }
4001
4002 /// \brief Return true if the node specifies a shuffle of elements that is
4003 /// suitable for input to PALIGNR.
4004 static bool isPALIGNRMask(ArrayRef<int> Mask, MVT VT,
4005                           const X86Subtarget *Subtarget) {
4006   if ((VT.is128BitVector() && !Subtarget->hasSSSE3()) ||
4007       (VT.is256BitVector() && !Subtarget->hasInt256()) ||
4008       VT.is512BitVector())
4009     // FIXME: Add AVX512BW.
4010     return false;
4011
4012   return isAlignrMask(Mask, VT, false);
4013 }
4014
4015 /// \brief Return true if the node specifies a shuffle of elements that is
4016 /// suitable for input to VALIGN.
4017 static bool isVALIGNMask(ArrayRef<int> Mask, MVT VT,
4018                           const X86Subtarget *Subtarget) {
4019   // FIXME: Add AVX512VL.
4020   if (!VT.is512BitVector() || !Subtarget->hasAVX512())
4021     return false;
4022   return isAlignrMask(Mask, VT, true);
4023 }
4024
4025 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
4026 /// the two vector operands have swapped position.
4027 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
4028                                      unsigned NumElems) {
4029   for (unsigned i = 0; i != NumElems; ++i) {
4030     int idx = Mask[i];
4031     if (idx < 0)
4032       continue;
4033     else if (idx < (int)NumElems)
4034       Mask[i] = idx + NumElems;
4035     else
4036       Mask[i] = idx - NumElems;
4037   }
4038 }
4039
4040 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
4041 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
4042 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
4043 /// reverse of what x86 shuffles want.
4044 static bool isSHUFPMask(ArrayRef<int> Mask, MVT VT, bool Commuted = false) {
4045
4046   unsigned NumElems = VT.getVectorNumElements();
4047   unsigned NumLanes = VT.getSizeInBits()/128;
4048   unsigned NumLaneElems = NumElems/NumLanes;
4049
4050   if (NumLaneElems != 2 && NumLaneElems != 4)
4051     return false;
4052
4053   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4054   bool symetricMaskRequired =
4055     (VT.getSizeInBits() >= 256) && (EltSize == 32);
4056
4057   // VSHUFPSY divides the resulting vector into 4 chunks.
4058   // The sources are also splitted into 4 chunks, and each destination
4059   // chunk must come from a different source chunk.
4060   //
4061   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
4062   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
4063   //
4064   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
4065   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
4066   //
4067   // VSHUFPDY divides the resulting vector into 4 chunks.
4068   // The sources are also splitted into 4 chunks, and each destination
4069   // chunk must come from a different source chunk.
4070   //
4071   //  SRC1 =>      X3       X2       X1       X0
4072   //  SRC2 =>      Y3       Y2       Y1       Y0
4073   //
4074   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
4075   //
4076   SmallVector<int, 4> MaskVal(NumLaneElems, -1);
4077   unsigned HalfLaneElems = NumLaneElems/2;
4078   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
4079     for (unsigned i = 0; i != NumLaneElems; ++i) {
4080       int Idx = Mask[i+l];
4081       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
4082       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
4083         return false;
4084       // For VSHUFPSY, the mask of the second half must be the same as the
4085       // first but with the appropriate offsets. This works in the same way as
4086       // VPERMILPS works with masks.
4087       if (!symetricMaskRequired || Idx < 0)
4088         continue;
4089       if (MaskVal[i] < 0) {
4090         MaskVal[i] = Idx - l;
4091         continue;
4092       }
4093       if ((signed)(Idx - l) != MaskVal[i])
4094         return false;
4095     }
4096   }
4097
4098   return true;
4099 }
4100
4101 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
4102 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
4103 static bool isMOVHLPSMask(ArrayRef<int> Mask, MVT VT) {
4104   if (!VT.is128BitVector())
4105     return false;
4106
4107   unsigned NumElems = VT.getVectorNumElements();
4108
4109   if (NumElems != 4)
4110     return false;
4111
4112   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
4113   return isUndefOrEqual(Mask[0], 6) &&
4114          isUndefOrEqual(Mask[1], 7) &&
4115          isUndefOrEqual(Mask[2], 2) &&
4116          isUndefOrEqual(Mask[3], 3);
4117 }
4118
4119 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
4120 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
4121 /// <2, 3, 2, 3>
4122 static bool isMOVHLPS_v_undef_Mask(ArrayRef<int> Mask, MVT VT) {
4123   if (!VT.is128BitVector())
4124     return false;
4125
4126   unsigned NumElems = VT.getVectorNumElements();
4127
4128   if (NumElems != 4)
4129     return false;
4130
4131   return isUndefOrEqual(Mask[0], 2) &&
4132          isUndefOrEqual(Mask[1], 3) &&
4133          isUndefOrEqual(Mask[2], 2) &&
4134          isUndefOrEqual(Mask[3], 3);
4135 }
4136
4137 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
4138 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
4139 static bool isMOVLPMask(ArrayRef<int> Mask, MVT VT) {
4140   if (!VT.is128BitVector())
4141     return false;
4142
4143   unsigned NumElems = VT.getVectorNumElements();
4144
4145   if (NumElems != 2 && NumElems != 4)
4146     return false;
4147
4148   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4149     if (!isUndefOrEqual(Mask[i], i + NumElems))
4150       return false;
4151
4152   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4153     if (!isUndefOrEqual(Mask[i], i))
4154       return false;
4155
4156   return true;
4157 }
4158
4159 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
4160 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
4161 static bool isMOVLHPSMask(ArrayRef<int> Mask, MVT VT) {
4162   if (!VT.is128BitVector())
4163     return false;
4164
4165   unsigned NumElems = VT.getVectorNumElements();
4166
4167   if (NumElems != 2 && NumElems != 4)
4168     return false;
4169
4170   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4171     if (!isUndefOrEqual(Mask[i], i))
4172       return false;
4173
4174   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4175     if (!isUndefOrEqual(Mask[i + e], i + NumElems))
4176       return false;
4177
4178   return true;
4179 }
4180
4181 /// isINSERTPSMask - Return true if the specified VECTOR_SHUFFLE operand
4182 /// specifies a shuffle of elements that is suitable for input to INSERTPS.
4183 /// i. e: If all but one element come from the same vector.
4184 static bool isINSERTPSMask(ArrayRef<int> Mask, MVT VT) {
4185   // TODO: Deal with AVX's VINSERTPS
4186   if (!VT.is128BitVector() || (VT != MVT::v4f32 && VT != MVT::v4i32))
4187     return false;
4188
4189   unsigned CorrectPosV1 = 0;
4190   unsigned CorrectPosV2 = 0;
4191   for (int i = 0, e = (int)VT.getVectorNumElements(); i != e; ++i) {
4192     if (Mask[i] == -1) {
4193       ++CorrectPosV1;
4194       ++CorrectPosV2;
4195       continue;
4196     }
4197
4198     if (Mask[i] == i)
4199       ++CorrectPosV1;
4200     else if (Mask[i] == i + 4)
4201       ++CorrectPosV2;
4202   }
4203
4204   if (CorrectPosV1 == 3 || CorrectPosV2 == 3)
4205     // We have 3 elements (undefs count as elements from any vector) from one
4206     // vector, and one from another.
4207     return true;
4208
4209   return false;
4210 }
4211
4212 //
4213 // Some special combinations that can be optimized.
4214 //
4215 static
4216 SDValue Compact8x32ShuffleNode(ShuffleVectorSDNode *SVOp,
4217                                SelectionDAG &DAG) {
4218   MVT VT = SVOp->getSimpleValueType(0);
4219   SDLoc dl(SVOp);
4220
4221   if (VT != MVT::v8i32 && VT != MVT::v8f32)
4222     return SDValue();
4223
4224   ArrayRef<int> Mask = SVOp->getMask();
4225
4226   // These are the special masks that may be optimized.
4227   static const int MaskToOptimizeEven[] = {0, 8, 2, 10, 4, 12, 6, 14};
4228   static const int MaskToOptimizeOdd[]  = {1, 9, 3, 11, 5, 13, 7, 15};
4229   bool MatchEvenMask = true;
4230   bool MatchOddMask  = true;
4231   for (int i=0; i<8; ++i) {
4232     if (!isUndefOrEqual(Mask[i], MaskToOptimizeEven[i]))
4233       MatchEvenMask = false;
4234     if (!isUndefOrEqual(Mask[i], MaskToOptimizeOdd[i]))
4235       MatchOddMask = false;
4236   }
4237
4238   if (!MatchEvenMask && !MatchOddMask)
4239     return SDValue();
4240
4241   SDValue UndefNode = DAG.getNode(ISD::UNDEF, dl, VT);
4242
4243   SDValue Op0 = SVOp->getOperand(0);
4244   SDValue Op1 = SVOp->getOperand(1);
4245
4246   if (MatchEvenMask) {
4247     // Shift the second operand right to 32 bits.
4248     static const int ShiftRightMask[] = {-1, 0, -1, 2, -1, 4, -1, 6 };
4249     Op1 = DAG.getVectorShuffle(VT, dl, Op1, UndefNode, ShiftRightMask);
4250   } else {
4251     // Shift the first operand left to 32 bits.
4252     static const int ShiftLeftMask[] = {1, -1, 3, -1, 5, -1, 7, -1 };
4253     Op0 = DAG.getVectorShuffle(VT, dl, Op0, UndefNode, ShiftLeftMask);
4254   }
4255   static const int BlendMask[] = {0, 9, 2, 11, 4, 13, 6, 15};
4256   return DAG.getVectorShuffle(VT, dl, Op0, Op1, BlendMask);
4257 }
4258
4259 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
4260 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
4261 static bool isUNPCKLMask(ArrayRef<int> Mask, MVT VT,
4262                          bool HasInt256, bool V2IsSplat = false) {
4263
4264   assert(VT.getSizeInBits() >= 128 &&
4265          "Unsupported vector type for unpckl");
4266
4267   unsigned NumElts = VT.getVectorNumElements();
4268   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4269       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4270     return false;
4271
4272   assert((!VT.is512BitVector() || VT.getScalarType().getSizeInBits() >= 32) &&
4273          "Unsupported vector type for unpckh");
4274
4275   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4276   unsigned NumLanes = VT.getSizeInBits()/128;
4277   unsigned NumLaneElts = NumElts/NumLanes;
4278
4279   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4280     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4281       int BitI  = Mask[l+i];
4282       int BitI1 = Mask[l+i+1];
4283       if (!isUndefOrEqual(BitI, j))
4284         return false;
4285       if (V2IsSplat) {
4286         if (!isUndefOrEqual(BitI1, NumElts))
4287           return false;
4288       } else {
4289         if (!isUndefOrEqual(BitI1, j + NumElts))
4290           return false;
4291       }
4292     }
4293   }
4294
4295   return true;
4296 }
4297
4298 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
4299 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
4300 static bool isUNPCKHMask(ArrayRef<int> Mask, MVT VT,
4301                          bool HasInt256, bool V2IsSplat = false) {
4302   assert(VT.getSizeInBits() >= 128 &&
4303          "Unsupported vector type for unpckh");
4304
4305   unsigned NumElts = VT.getVectorNumElements();
4306   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4307       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4308     return false;
4309
4310   assert((!VT.is512BitVector() || VT.getScalarType().getSizeInBits() >= 32) &&
4311          "Unsupported vector type for unpckh");
4312
4313   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4314   unsigned NumLanes = VT.getSizeInBits()/128;
4315   unsigned NumLaneElts = NumElts/NumLanes;
4316
4317   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4318     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4319       int BitI  = Mask[l+i];
4320       int BitI1 = Mask[l+i+1];
4321       if (!isUndefOrEqual(BitI, j))
4322         return false;
4323       if (V2IsSplat) {
4324         if (isUndefOrEqual(BitI1, NumElts))
4325           return false;
4326       } else {
4327         if (!isUndefOrEqual(BitI1, j+NumElts))
4328           return false;
4329       }
4330     }
4331   }
4332   return true;
4333 }
4334
4335 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
4336 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
4337 /// <0, 0, 1, 1>
4338 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4339   unsigned NumElts = VT.getVectorNumElements();
4340   bool Is256BitVec = VT.is256BitVector();
4341
4342   if (VT.is512BitVector())
4343     return false;
4344   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4345          "Unsupported vector type for unpckh");
4346
4347   if (Is256BitVec && NumElts != 4 && NumElts != 8 &&
4348       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4349     return false;
4350
4351   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
4352   // FIXME: Need a better way to get rid of this, there's no latency difference
4353   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
4354   // the former later. We should also remove the "_undef" special mask.
4355   if (NumElts == 4 && Is256BitVec)
4356     return false;
4357
4358   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4359   // independently on 128-bit lanes.
4360   unsigned NumLanes = VT.getSizeInBits()/128;
4361   unsigned NumLaneElts = NumElts/NumLanes;
4362
4363   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4364     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4365       int BitI  = Mask[l+i];
4366       int BitI1 = Mask[l+i+1];
4367
4368       if (!isUndefOrEqual(BitI, j))
4369         return false;
4370       if (!isUndefOrEqual(BitI1, j))
4371         return false;
4372     }
4373   }
4374
4375   return true;
4376 }
4377
4378 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
4379 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
4380 /// <2, 2, 3, 3>
4381 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4382   unsigned NumElts = VT.getVectorNumElements();
4383
4384   if (VT.is512BitVector())
4385     return false;
4386
4387   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4388          "Unsupported vector type for unpckh");
4389
4390   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4391       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4392     return false;
4393
4394   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4395   // independently on 128-bit lanes.
4396   unsigned NumLanes = VT.getSizeInBits()/128;
4397   unsigned NumLaneElts = NumElts/NumLanes;
4398
4399   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4400     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4401       int BitI  = Mask[l+i];
4402       int BitI1 = Mask[l+i+1];
4403       if (!isUndefOrEqual(BitI, j))
4404         return false;
4405       if (!isUndefOrEqual(BitI1, j))
4406         return false;
4407     }
4408   }
4409   return true;
4410 }
4411
4412 // Match for INSERTI64x4 INSERTF64x4 instructions (src0[0], src1[0]) or
4413 // (src1[0], src0[1]), manipulation with 256-bit sub-vectors
4414 static bool isINSERT64x4Mask(ArrayRef<int> Mask, MVT VT, unsigned int *Imm) {
4415   if (!VT.is512BitVector())
4416     return false;
4417
4418   unsigned NumElts = VT.getVectorNumElements();
4419   unsigned HalfSize = NumElts/2;
4420   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, 0)) {
4421     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, NumElts)) {
4422       *Imm = 1;
4423       return true;
4424     }
4425   }
4426   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, NumElts)) {
4427     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, HalfSize)) {
4428       *Imm = 0;
4429       return true;
4430     }
4431   }
4432   return false;
4433 }
4434
4435 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
4436 /// specifies a shuffle of elements that is suitable for input to MOVSS,
4437 /// MOVSD, and MOVD, i.e. setting the lowest element.
4438 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
4439   if (VT.getVectorElementType().getSizeInBits() < 32)
4440     return false;
4441   if (!VT.is128BitVector())
4442     return false;
4443
4444   unsigned NumElts = VT.getVectorNumElements();
4445
4446   if (!isUndefOrEqual(Mask[0], NumElts))
4447     return false;
4448
4449   for (unsigned i = 1; i != NumElts; ++i)
4450     if (!isUndefOrEqual(Mask[i], i))
4451       return false;
4452
4453   return true;
4454 }
4455
4456 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
4457 /// as permutations between 128-bit chunks or halves. As an example: this
4458 /// shuffle bellow:
4459 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
4460 /// The first half comes from the second half of V1 and the second half from the
4461 /// the second half of V2.
4462 static bool isVPERM2X128Mask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4463   if (!HasFp256 || !VT.is256BitVector())
4464     return false;
4465
4466   // The shuffle result is divided into half A and half B. In total the two
4467   // sources have 4 halves, namely: C, D, E, F. The final values of A and
4468   // B must come from C, D, E or F.
4469   unsigned HalfSize = VT.getVectorNumElements()/2;
4470   bool MatchA = false, MatchB = false;
4471
4472   // Check if A comes from one of C, D, E, F.
4473   for (unsigned Half = 0; Half != 4; ++Half) {
4474     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
4475       MatchA = true;
4476       break;
4477     }
4478   }
4479
4480   // Check if B comes from one of C, D, E, F.
4481   for (unsigned Half = 0; Half != 4; ++Half) {
4482     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
4483       MatchB = true;
4484       break;
4485     }
4486   }
4487
4488   return MatchA && MatchB;
4489 }
4490
4491 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
4492 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
4493 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
4494   MVT VT = SVOp->getSimpleValueType(0);
4495
4496   unsigned HalfSize = VT.getVectorNumElements()/2;
4497
4498   unsigned FstHalf = 0, SndHalf = 0;
4499   for (unsigned i = 0; i < HalfSize; ++i) {
4500     if (SVOp->getMaskElt(i) > 0) {
4501       FstHalf = SVOp->getMaskElt(i)/HalfSize;
4502       break;
4503     }
4504   }
4505   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
4506     if (SVOp->getMaskElt(i) > 0) {
4507       SndHalf = SVOp->getMaskElt(i)/HalfSize;
4508       break;
4509     }
4510   }
4511
4512   return (FstHalf | (SndHalf << 4));
4513 }
4514
4515 // Symetric in-lane mask. Each lane has 4 elements (for imm8)
4516 static bool isPermImmMask(ArrayRef<int> Mask, MVT VT, unsigned& Imm8) {
4517   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4518   if (EltSize < 32)
4519     return false;
4520
4521   unsigned NumElts = VT.getVectorNumElements();
4522   Imm8 = 0;
4523   if (VT.is128BitVector() || (VT.is256BitVector() && EltSize == 64)) {
4524     for (unsigned i = 0; i != NumElts; ++i) {
4525       if (Mask[i] < 0)
4526         continue;
4527       Imm8 |= Mask[i] << (i*2);
4528     }
4529     return true;
4530   }
4531
4532   unsigned LaneSize = 4;
4533   SmallVector<int, 4> MaskVal(LaneSize, -1);
4534
4535   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4536     for (unsigned i = 0; i != LaneSize; ++i) {
4537       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4538         return false;
4539       if (Mask[i+l] < 0)
4540         continue;
4541       if (MaskVal[i] < 0) {
4542         MaskVal[i] = Mask[i+l] - l;
4543         Imm8 |= MaskVal[i] << (i*2);
4544         continue;
4545       }
4546       if (Mask[i+l] != (signed)(MaskVal[i]+l))
4547         return false;
4548     }
4549   }
4550   return true;
4551 }
4552
4553 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
4554 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
4555 /// Note that VPERMIL mask matching is different depending whether theunderlying
4556 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
4557 /// to the same elements of the low, but to the higher half of the source.
4558 /// In VPERMILPD the two lanes could be shuffled independently of each other
4559 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
4560 static bool isVPERMILPMask(ArrayRef<int> Mask, MVT VT) {
4561   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4562   if (VT.getSizeInBits() < 256 || EltSize < 32)
4563     return false;
4564   bool symetricMaskRequired = (EltSize == 32);
4565   unsigned NumElts = VT.getVectorNumElements();
4566
4567   unsigned NumLanes = VT.getSizeInBits()/128;
4568   unsigned LaneSize = NumElts/NumLanes;
4569   // 2 or 4 elements in one lane
4570
4571   SmallVector<int, 4> ExpectedMaskVal(LaneSize, -1);
4572   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4573     for (unsigned i = 0; i != LaneSize; ++i) {
4574       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4575         return false;
4576       if (symetricMaskRequired) {
4577         if (ExpectedMaskVal[i] < 0 && Mask[i+l] >= 0) {
4578           ExpectedMaskVal[i] = Mask[i+l] - l;
4579           continue;
4580         }
4581         if (!isUndefOrEqual(Mask[i+l], ExpectedMaskVal[i]+l))
4582           return false;
4583       }
4584     }
4585   }
4586   return true;
4587 }
4588
4589 /// isCommutedMOVLMask - Returns true if the shuffle mask is except the reverse
4590 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
4591 /// element of vector 2 and the other elements to come from vector 1 in order.
4592 static bool isCommutedMOVLMask(ArrayRef<int> Mask, MVT VT,
4593                                bool V2IsSplat = false, bool V2IsUndef = false) {
4594   if (!VT.is128BitVector())
4595     return false;
4596
4597   unsigned NumOps = VT.getVectorNumElements();
4598   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
4599     return false;
4600
4601   if (!isUndefOrEqual(Mask[0], 0))
4602     return false;
4603
4604   for (unsigned i = 1; i != NumOps; ++i)
4605     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
4606           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
4607           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
4608       return false;
4609
4610   return true;
4611 }
4612
4613 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4614 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
4615 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
4616 static bool isMOVSHDUPMask(ArrayRef<int> Mask, MVT VT,
4617                            const X86Subtarget *Subtarget) {
4618   if (!Subtarget->hasSSE3())
4619     return false;
4620
4621   unsigned NumElems = VT.getVectorNumElements();
4622
4623   if ((VT.is128BitVector() && NumElems != 4) ||
4624       (VT.is256BitVector() && NumElems != 8) ||
4625       (VT.is512BitVector() && NumElems != 16))
4626     return false;
4627
4628   // "i+1" is the value the indexed mask element must have
4629   for (unsigned i = 0; i != NumElems; i += 2)
4630     if (!isUndefOrEqual(Mask[i], i+1) ||
4631         !isUndefOrEqual(Mask[i+1], i+1))
4632       return false;
4633
4634   return true;
4635 }
4636
4637 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4638 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
4639 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
4640 static bool isMOVSLDUPMask(ArrayRef<int> Mask, MVT VT,
4641                            const X86Subtarget *Subtarget) {
4642   if (!Subtarget->hasSSE3())
4643     return false;
4644
4645   unsigned NumElems = VT.getVectorNumElements();
4646
4647   if ((VT.is128BitVector() && NumElems != 4) ||
4648       (VT.is256BitVector() && NumElems != 8) ||
4649       (VT.is512BitVector() && NumElems != 16))
4650     return false;
4651
4652   // "i" is the value the indexed mask element must have
4653   for (unsigned i = 0; i != NumElems; i += 2)
4654     if (!isUndefOrEqual(Mask[i], i) ||
4655         !isUndefOrEqual(Mask[i+1], i))
4656       return false;
4657
4658   return true;
4659 }
4660
4661 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
4662 /// specifies a shuffle of elements that is suitable for input to 256-bit
4663 /// version of MOVDDUP.
4664 static bool isMOVDDUPYMask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4665   if (!HasFp256 || !VT.is256BitVector())
4666     return false;
4667
4668   unsigned NumElts = VT.getVectorNumElements();
4669   if (NumElts != 4)
4670     return false;
4671
4672   for (unsigned i = 0; i != NumElts/2; ++i)
4673     if (!isUndefOrEqual(Mask[i], 0))
4674       return false;
4675   for (unsigned i = NumElts/2; i != NumElts; ++i)
4676     if (!isUndefOrEqual(Mask[i], NumElts/2))
4677       return false;
4678   return true;
4679 }
4680
4681 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4682 /// specifies a shuffle of elements that is suitable for input to 128-bit
4683 /// version of MOVDDUP.
4684 static bool isMOVDDUPMask(ArrayRef<int> Mask, MVT VT) {
4685   if (!VT.is128BitVector())
4686     return false;
4687
4688   unsigned e = VT.getVectorNumElements() / 2;
4689   for (unsigned i = 0; i != e; ++i)
4690     if (!isUndefOrEqual(Mask[i], i))
4691       return false;
4692   for (unsigned i = 0; i != e; ++i)
4693     if (!isUndefOrEqual(Mask[e+i], i))
4694       return false;
4695   return true;
4696 }
4697
4698 /// isVEXTRACTIndex - Return true if the specified
4699 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
4700 /// suitable for instruction that extract 128 or 256 bit vectors
4701 static bool isVEXTRACTIndex(SDNode *N, unsigned vecWidth) {
4702   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4703   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4704     return false;
4705
4706   // The index should be aligned on a vecWidth-bit boundary.
4707   uint64_t Index =
4708     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4709
4710   MVT VT = N->getSimpleValueType(0);
4711   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4712   bool Result = (Index * ElSize) % vecWidth == 0;
4713
4714   return Result;
4715 }
4716
4717 /// isVINSERTIndex - Return true if the specified INSERT_SUBVECTOR
4718 /// operand specifies a subvector insert that is suitable for input to
4719 /// insertion of 128 or 256-bit subvectors
4720 static bool isVINSERTIndex(SDNode *N, unsigned vecWidth) {
4721   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4722   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4723     return false;
4724   // The index should be aligned on a vecWidth-bit boundary.
4725   uint64_t Index =
4726     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4727
4728   MVT VT = N->getSimpleValueType(0);
4729   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4730   bool Result = (Index * ElSize) % vecWidth == 0;
4731
4732   return Result;
4733 }
4734
4735 bool X86::isVINSERT128Index(SDNode *N) {
4736   return isVINSERTIndex(N, 128);
4737 }
4738
4739 bool X86::isVINSERT256Index(SDNode *N) {
4740   return isVINSERTIndex(N, 256);
4741 }
4742
4743 bool X86::isVEXTRACT128Index(SDNode *N) {
4744   return isVEXTRACTIndex(N, 128);
4745 }
4746
4747 bool X86::isVEXTRACT256Index(SDNode *N) {
4748   return isVEXTRACTIndex(N, 256);
4749 }
4750
4751 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
4752 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
4753 /// Handles 128-bit and 256-bit.
4754 static unsigned getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
4755   MVT VT = N->getSimpleValueType(0);
4756
4757   assert((VT.getSizeInBits() >= 128) &&
4758          "Unsupported vector type for PSHUF/SHUFP");
4759
4760   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
4761   // independently on 128-bit lanes.
4762   unsigned NumElts = VT.getVectorNumElements();
4763   unsigned NumLanes = VT.getSizeInBits()/128;
4764   unsigned NumLaneElts = NumElts/NumLanes;
4765
4766   assert((NumLaneElts == 2 || NumLaneElts == 4 || NumLaneElts == 8) &&
4767          "Only supports 2, 4 or 8 elements per lane");
4768
4769   unsigned Shift = (NumLaneElts >= 4) ? 1 : 0;
4770   unsigned Mask = 0;
4771   for (unsigned i = 0; i != NumElts; ++i) {
4772     int Elt = N->getMaskElt(i);
4773     if (Elt < 0) continue;
4774     Elt &= NumLaneElts - 1;
4775     unsigned ShAmt = (i << Shift) % 8;
4776     Mask |= Elt << ShAmt;
4777   }
4778
4779   return Mask;
4780 }
4781
4782 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
4783 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
4784 static unsigned getShufflePSHUFHWImmediate(ShuffleVectorSDNode *N) {
4785   MVT VT = N->getSimpleValueType(0);
4786
4787   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4788          "Unsupported vector type for PSHUFHW");
4789
4790   unsigned NumElts = VT.getVectorNumElements();
4791
4792   unsigned Mask = 0;
4793   for (unsigned l = 0; l != NumElts; l += 8) {
4794     // 8 nodes per lane, but we only care about the last 4.
4795     for (unsigned i = 0; i < 4; ++i) {
4796       int Elt = N->getMaskElt(l+i+4);
4797       if (Elt < 0) continue;
4798       Elt &= 0x3; // only 2-bits.
4799       Mask |= Elt << (i * 2);
4800     }
4801   }
4802
4803   return Mask;
4804 }
4805
4806 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4807 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4808 static unsigned getShufflePSHUFLWImmediate(ShuffleVectorSDNode *N) {
4809   MVT VT = N->getSimpleValueType(0);
4810
4811   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4812          "Unsupported vector type for PSHUFHW");
4813
4814   unsigned NumElts = VT.getVectorNumElements();
4815
4816   unsigned Mask = 0;
4817   for (unsigned l = 0; l != NumElts; l += 8) {
4818     // 8 nodes per lane, but we only care about the first 4.
4819     for (unsigned i = 0; i < 4; ++i) {
4820       int Elt = N->getMaskElt(l+i);
4821       if (Elt < 0) continue;
4822       Elt &= 0x3; // only 2-bits
4823       Mask |= Elt << (i * 2);
4824     }
4825   }
4826
4827   return Mask;
4828 }
4829
4830 /// \brief Return the appropriate immediate to shuffle the specified
4831 /// VECTOR_SHUFFLE mask with the PALIGNR (if InterLane is false) or with
4832 /// VALIGN (if Interlane is true) instructions.
4833 static unsigned getShuffleAlignrImmediate(ShuffleVectorSDNode *SVOp,
4834                                            bool InterLane) {
4835   MVT VT = SVOp->getSimpleValueType(0);
4836   unsigned EltSize = InterLane ? 1 :
4837     VT.getVectorElementType().getSizeInBits() >> 3;
4838
4839   unsigned NumElts = VT.getVectorNumElements();
4840   unsigned NumLanes = VT.is512BitVector() ? 1 : VT.getSizeInBits()/128;
4841   unsigned NumLaneElts = NumElts/NumLanes;
4842
4843   int Val = 0;
4844   unsigned i;
4845   for (i = 0; i != NumElts; ++i) {
4846     Val = SVOp->getMaskElt(i);
4847     if (Val >= 0)
4848       break;
4849   }
4850   if (Val >= (int)NumElts)
4851     Val -= NumElts - NumLaneElts;
4852
4853   assert(Val - i > 0 && "PALIGNR imm should be positive");
4854   return (Val - i) * EltSize;
4855 }
4856
4857 /// \brief Return the appropriate immediate to shuffle the specified
4858 /// VECTOR_SHUFFLE mask with the PALIGNR instruction.
4859 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4860   return getShuffleAlignrImmediate(SVOp, false);
4861 }
4862
4863 /// \brief Return the appropriate immediate to shuffle the specified
4864 /// VECTOR_SHUFFLE mask with the VALIGN instruction.
4865 static unsigned getShuffleVALIGNImmediate(ShuffleVectorSDNode *SVOp) {
4866   return getShuffleAlignrImmediate(SVOp, true);
4867 }
4868
4869
4870 static unsigned getExtractVEXTRACTImmediate(SDNode *N, unsigned vecWidth) {
4871   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4872   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4873     llvm_unreachable("Illegal extract subvector for VEXTRACT");
4874
4875   uint64_t Index =
4876     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4877
4878   MVT VecVT = N->getOperand(0).getSimpleValueType();
4879   MVT ElVT = VecVT.getVectorElementType();
4880
4881   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4882   return Index / NumElemsPerChunk;
4883 }
4884
4885 static unsigned getInsertVINSERTImmediate(SDNode *N, unsigned vecWidth) {
4886   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4887   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4888     llvm_unreachable("Illegal insert subvector for VINSERT");
4889
4890   uint64_t Index =
4891     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4892
4893   MVT VecVT = N->getSimpleValueType(0);
4894   MVT ElVT = VecVT.getVectorElementType();
4895
4896   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4897   return Index / NumElemsPerChunk;
4898 }
4899
4900 /// getExtractVEXTRACT128Immediate - Return the appropriate immediate
4901 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4902 /// and VINSERTI128 instructions.
4903 unsigned X86::getExtractVEXTRACT128Immediate(SDNode *N) {
4904   return getExtractVEXTRACTImmediate(N, 128);
4905 }
4906
4907 /// getExtractVEXTRACT256Immediate - Return the appropriate immediate
4908 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF64x4
4909 /// and VINSERTI64x4 instructions.
4910 unsigned X86::getExtractVEXTRACT256Immediate(SDNode *N) {
4911   return getExtractVEXTRACTImmediate(N, 256);
4912 }
4913
4914 /// getInsertVINSERT128Immediate - Return the appropriate immediate
4915 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4916 /// and VINSERTI128 instructions.
4917 unsigned X86::getInsertVINSERT128Immediate(SDNode *N) {
4918   return getInsertVINSERTImmediate(N, 128);
4919 }
4920
4921 /// getInsertVINSERT256Immediate - Return the appropriate immediate
4922 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF46x4
4923 /// and VINSERTI64x4 instructions.
4924 unsigned X86::getInsertVINSERT256Immediate(SDNode *N) {
4925   return getInsertVINSERTImmediate(N, 256);
4926 }
4927
4928 /// isZero - Returns true if Elt is a constant integer zero
4929 static bool isZero(SDValue V) {
4930   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
4931   return C && C->isNullValue();
4932 }
4933
4934 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4935 /// constant +0.0.
4936 bool X86::isZeroNode(SDValue Elt) {
4937   if (isZero(Elt))
4938     return true;
4939   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Elt))
4940     return CFP->getValueAPF().isPosZero();
4941   return false;
4942 }
4943
4944 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4945 /// match movhlps. The lower half elements should come from upper half of
4946 /// V1 (and in order), and the upper half elements should come from the upper
4947 /// half of V2 (and in order).
4948 static bool ShouldXformToMOVHLPS(ArrayRef<int> Mask, MVT VT) {
4949   if (!VT.is128BitVector())
4950     return false;
4951   if (VT.getVectorNumElements() != 4)
4952     return false;
4953   for (unsigned i = 0, e = 2; i != e; ++i)
4954     if (!isUndefOrEqual(Mask[i], i+2))
4955       return false;
4956   for (unsigned i = 2; i != 4; ++i)
4957     if (!isUndefOrEqual(Mask[i], i+4))
4958       return false;
4959   return true;
4960 }
4961
4962 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4963 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4964 /// required.
4965 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = nullptr) {
4966   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4967     return false;
4968   N = N->getOperand(0).getNode();
4969   if (!ISD::isNON_EXTLoad(N))
4970     return false;
4971   if (LD)
4972     *LD = cast<LoadSDNode>(N);
4973   return true;
4974 }
4975
4976 // Test whether the given value is a vector value which will be legalized
4977 // into a load.
4978 static bool WillBeConstantPoolLoad(SDNode *N) {
4979   if (N->getOpcode() != ISD::BUILD_VECTOR)
4980     return false;
4981
4982   // Check for any non-constant elements.
4983   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4984     switch (N->getOperand(i).getNode()->getOpcode()) {
4985     case ISD::UNDEF:
4986     case ISD::ConstantFP:
4987     case ISD::Constant:
4988       break;
4989     default:
4990       return false;
4991     }
4992
4993   // Vectors of all-zeros and all-ones are materialized with special
4994   // instructions rather than being loaded.
4995   return !ISD::isBuildVectorAllZeros(N) &&
4996          !ISD::isBuildVectorAllOnes(N);
4997 }
4998
4999 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
5000 /// match movlp{s|d}. The lower half elements should come from lower half of
5001 /// V1 (and in order), and the upper half elements should come from the upper
5002 /// half of V2 (and in order). And since V1 will become the source of the
5003 /// MOVLP, it must be either a vector load or a scalar load to vector.
5004 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
5005                                ArrayRef<int> Mask, MVT VT) {
5006   if (!VT.is128BitVector())
5007     return false;
5008
5009   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
5010     return false;
5011   // Is V2 is a vector load, don't do this transformation. We will try to use
5012   // load folding shufps op.
5013   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
5014     return false;
5015
5016   unsigned NumElems = VT.getVectorNumElements();
5017
5018   if (NumElems != 2 && NumElems != 4)
5019     return false;
5020   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
5021     if (!isUndefOrEqual(Mask[i], i))
5022       return false;
5023   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
5024     if (!isUndefOrEqual(Mask[i], i+NumElems))
5025       return false;
5026   return true;
5027 }
5028
5029 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
5030 /// to an zero vector.
5031 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
5032 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
5033   SDValue V1 = N->getOperand(0);
5034   SDValue V2 = N->getOperand(1);
5035   unsigned NumElems = N->getValueType(0).getVectorNumElements();
5036   for (unsigned i = 0; i != NumElems; ++i) {
5037     int Idx = N->getMaskElt(i);
5038     if (Idx >= (int)NumElems) {
5039       unsigned Opc = V2.getOpcode();
5040       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
5041         continue;
5042       if (Opc != ISD::BUILD_VECTOR ||
5043           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
5044         return false;
5045     } else if (Idx >= 0) {
5046       unsigned Opc = V1.getOpcode();
5047       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
5048         continue;
5049       if (Opc != ISD::BUILD_VECTOR ||
5050           !X86::isZeroNode(V1.getOperand(Idx)))
5051         return false;
5052     }
5053   }
5054   return true;
5055 }
5056
5057 /// getZeroVector - Returns a vector of specified type with all zero elements.
5058 ///
5059 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
5060                              SelectionDAG &DAG, SDLoc dl) {
5061   assert(VT.isVector() && "Expected a vector type");
5062
5063   // Always build SSE zero vectors as <4 x i32> bitcasted
5064   // to their dest type. This ensures they get CSE'd.
5065   SDValue Vec;
5066   if (VT.is128BitVector()) {  // SSE
5067     if (Subtarget->hasSSE2()) {  // SSE2
5068       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5069       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5070     } else { // SSE1
5071       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5072       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
5073     }
5074   } else if (VT.is256BitVector()) { // AVX
5075     if (Subtarget->hasInt256()) { // AVX2
5076       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5077       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5078       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5079     } else {
5080       // 256-bit logic and arithmetic instructions in AVX are all
5081       // floating-point, no support for integer ops. Emit fp zeroed vectors.
5082       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5083       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5084       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops);
5085     }
5086   } else if (VT.is512BitVector()) { // AVX-512
5087       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5088       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst,
5089                         Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5090       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i32, Ops);
5091   } else if (VT.getScalarType() == MVT::i1) {
5092     assert(VT.getVectorNumElements() <= 16 && "Unexpected vector type");
5093     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
5094     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
5095     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
5096   } else
5097     llvm_unreachable("Unexpected vector type");
5098
5099   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5100 }
5101
5102 /// getOnesVector - Returns a vector of specified type with all bits set.
5103 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
5104 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
5105 /// Then bitcast to their original type, ensuring they get CSE'd.
5106 static SDValue getOnesVector(MVT VT, bool HasInt256, SelectionDAG &DAG,
5107                              SDLoc dl) {
5108   assert(VT.isVector() && "Expected a vector type");
5109
5110   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
5111   SDValue Vec;
5112   if (VT.is256BitVector()) {
5113     if (HasInt256) { // AVX2
5114       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5115       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5116     } else { // AVX
5117       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5118       Vec = Concat128BitVectors(Vec, Vec, MVT::v8i32, 8, DAG, dl);
5119     }
5120   } else if (VT.is128BitVector()) {
5121     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5122   } else
5123     llvm_unreachable("Unexpected vector type");
5124
5125   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5126 }
5127
5128 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
5129 /// that point to V2 points to its first element.
5130 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
5131   for (unsigned i = 0; i != NumElems; ++i) {
5132     if (Mask[i] > (int)NumElems) {
5133       Mask[i] = NumElems;
5134     }
5135   }
5136 }
5137
5138 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
5139 /// operation of specified width.
5140 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
5141                        SDValue V2) {
5142   unsigned NumElems = VT.getVectorNumElements();
5143   SmallVector<int, 8> Mask;
5144   Mask.push_back(NumElems);
5145   for (unsigned i = 1; i != NumElems; ++i)
5146     Mask.push_back(i);
5147   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5148 }
5149
5150 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
5151 static SDValue getUnpackl(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5152                           SDValue V2) {
5153   unsigned NumElems = VT.getVectorNumElements();
5154   SmallVector<int, 8> Mask;
5155   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
5156     Mask.push_back(i);
5157     Mask.push_back(i + NumElems);
5158   }
5159   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5160 }
5161
5162 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
5163 static SDValue getUnpackh(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5164                           SDValue V2) {
5165   unsigned NumElems = VT.getVectorNumElements();
5166   SmallVector<int, 8> Mask;
5167   for (unsigned i = 0, Half = NumElems/2; i != Half; ++i) {
5168     Mask.push_back(i + Half);
5169     Mask.push_back(i + NumElems + Half);
5170   }
5171   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5172 }
5173
5174 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
5175 // a generic shuffle instruction because the target has no such instructions.
5176 // Generate shuffles which repeat i16 and i8 several times until they can be
5177 // represented by v4f32 and then be manipulated by target suported shuffles.
5178 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
5179   MVT VT = V.getSimpleValueType();
5180   int NumElems = VT.getVectorNumElements();
5181   SDLoc dl(V);
5182
5183   while (NumElems > 4) {
5184     if (EltNo < NumElems/2) {
5185       V = getUnpackl(DAG, dl, VT, V, V);
5186     } else {
5187       V = getUnpackh(DAG, dl, VT, V, V);
5188       EltNo -= NumElems/2;
5189     }
5190     NumElems >>= 1;
5191   }
5192   return V;
5193 }
5194
5195 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
5196 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
5197   MVT VT = V.getSimpleValueType();
5198   SDLoc dl(V);
5199
5200   if (VT.is128BitVector()) {
5201     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
5202     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
5203     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
5204                              &SplatMask[0]);
5205   } else if (VT.is256BitVector()) {
5206     // To use VPERMILPS to splat scalars, the second half of indicies must
5207     // refer to the higher part, which is a duplication of the lower one,
5208     // because VPERMILPS can only handle in-lane permutations.
5209     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
5210                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
5211
5212     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
5213     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
5214                              &SplatMask[0]);
5215   } else
5216     llvm_unreachable("Vector size not supported");
5217
5218   return DAG.getNode(ISD::BITCAST, dl, VT, V);
5219 }
5220
5221 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
5222 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
5223   MVT SrcVT = SV->getSimpleValueType(0);
5224   SDValue V1 = SV->getOperand(0);
5225   SDLoc dl(SV);
5226
5227   int EltNo = SV->getSplatIndex();
5228   int NumElems = SrcVT.getVectorNumElements();
5229   bool Is256BitVec = SrcVT.is256BitVector();
5230
5231   assert(((SrcVT.is128BitVector() && NumElems > 4) || Is256BitVec) &&
5232          "Unknown how to promote splat for type");
5233
5234   // Extract the 128-bit part containing the splat element and update
5235   // the splat element index when it refers to the higher register.
5236   if (Is256BitVec) {
5237     V1 = Extract128BitVector(V1, EltNo, DAG, dl);
5238     if (EltNo >= NumElems/2)
5239       EltNo -= NumElems/2;
5240   }
5241
5242   // All i16 and i8 vector types can't be used directly by a generic shuffle
5243   // instruction because the target has no such instruction. Generate shuffles
5244   // which repeat i16 and i8 several times until they fit in i32, and then can
5245   // be manipulated by target suported shuffles.
5246   MVT EltVT = SrcVT.getVectorElementType();
5247   if (EltVT == MVT::i8 || EltVT == MVT::i16)
5248     V1 = PromoteSplati8i16(V1, DAG, EltNo);
5249
5250   // Recreate the 256-bit vector and place the same 128-bit vector
5251   // into the low and high part. This is necessary because we want
5252   // to use VPERM* to shuffle the vectors
5253   if (Is256BitVec) {
5254     V1 = DAG.getNode(ISD::CONCAT_VECTORS, dl, SrcVT, V1, V1);
5255   }
5256
5257   return getLegalSplat(DAG, V1, EltNo);
5258 }
5259
5260 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
5261 /// vector of zero or undef vector.  This produces a shuffle where the low
5262 /// element of V2 is swizzled into the zero/undef vector, landing at element
5263 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
5264 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
5265                                            bool IsZero,
5266                                            const X86Subtarget *Subtarget,
5267                                            SelectionDAG &DAG) {
5268   MVT VT = V2.getSimpleValueType();
5269   SDValue V1 = IsZero
5270     ? getZeroVector(VT, Subtarget, DAG, SDLoc(V2)) : DAG.getUNDEF(VT);
5271   unsigned NumElems = VT.getVectorNumElements();
5272   SmallVector<int, 16> MaskVec;
5273   for (unsigned i = 0; i != NumElems; ++i)
5274     // If this is the insertion idx, put the low elt of V2 here.
5275     MaskVec.push_back(i == Idx ? NumElems : i);
5276   return DAG.getVectorShuffle(VT, SDLoc(V2), V1, V2, &MaskVec[0]);
5277 }
5278
5279 /// getTargetShuffleMask - Calculates the shuffle mask corresponding to the
5280 /// target specific opcode. Returns true if the Mask could be calculated. Sets
5281 /// IsUnary to true if only uses one source. Note that this will set IsUnary for
5282 /// shuffles which use a single input multiple times, and in those cases it will
5283 /// adjust the mask to only have indices within that single input.
5284 static bool getTargetShuffleMask(SDNode *N, MVT VT,
5285                                  SmallVectorImpl<int> &Mask, bool &IsUnary) {
5286   unsigned NumElems = VT.getVectorNumElements();
5287   SDValue ImmN;
5288
5289   IsUnary = false;
5290   bool IsFakeUnary = false;
5291   switch(N->getOpcode()) {
5292   case X86ISD::BLENDI:
5293     ImmN = N->getOperand(N->getNumOperands()-1);
5294     DecodeBLENDMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5295     break;
5296   case X86ISD::SHUFP:
5297     ImmN = N->getOperand(N->getNumOperands()-1);
5298     DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5299     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5300     break;
5301   case X86ISD::UNPCKH:
5302     DecodeUNPCKHMask(VT, Mask);
5303     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5304     break;
5305   case X86ISD::UNPCKL:
5306     DecodeUNPCKLMask(VT, Mask);
5307     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5308     break;
5309   case X86ISD::MOVHLPS:
5310     DecodeMOVHLPSMask(NumElems, Mask);
5311     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5312     break;
5313   case X86ISD::MOVLHPS:
5314     DecodeMOVLHPSMask(NumElems, Mask);
5315     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5316     break;
5317   case X86ISD::PALIGNR:
5318     ImmN = N->getOperand(N->getNumOperands()-1);
5319     DecodePALIGNRMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5320     break;
5321   case X86ISD::PSHUFD:
5322   case X86ISD::VPERMILPI:
5323     ImmN = N->getOperand(N->getNumOperands()-1);
5324     DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5325     IsUnary = true;
5326     break;
5327   case X86ISD::PSHUFHW:
5328     ImmN = N->getOperand(N->getNumOperands()-1);
5329     DecodePSHUFHWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5330     IsUnary = true;
5331     break;
5332   case X86ISD::PSHUFLW:
5333     ImmN = N->getOperand(N->getNumOperands()-1);
5334     DecodePSHUFLWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5335     IsUnary = true;
5336     break;
5337   case X86ISD::PSHUFB: {
5338     IsUnary = true;
5339     SDValue MaskNode = N->getOperand(1);
5340     while (MaskNode->getOpcode() == ISD::BITCAST)
5341       MaskNode = MaskNode->getOperand(0);
5342
5343     if (MaskNode->getOpcode() == ISD::BUILD_VECTOR) {
5344       // If we have a build-vector, then things are easy.
5345       EVT VT = MaskNode.getValueType();
5346       assert(VT.isVector() &&
5347              "Can't produce a non-vector with a build_vector!");
5348       if (!VT.isInteger())
5349         return false;
5350
5351       int NumBytesPerElement = VT.getVectorElementType().getSizeInBits() / 8;
5352
5353       SmallVector<uint64_t, 32> RawMask;
5354       for (int i = 0, e = MaskNode->getNumOperands(); i < e; ++i) {
5355         SDValue Op = MaskNode->getOperand(i);
5356         if (Op->getOpcode() == ISD::UNDEF) {
5357           RawMask.push_back((uint64_t)SM_SentinelUndef);
5358           continue;
5359         }
5360         auto *CN = dyn_cast<ConstantSDNode>(Op.getNode());
5361         if (!CN)
5362           return false;
5363         APInt MaskElement = CN->getAPIntValue();
5364
5365         // We now have to decode the element which could be any integer size and
5366         // extract each byte of it.
5367         for (int j = 0; j < NumBytesPerElement; ++j) {
5368           // Note that this is x86 and so always little endian: the low byte is
5369           // the first byte of the mask.
5370           RawMask.push_back(MaskElement.getLoBits(8).getZExtValue());
5371           MaskElement = MaskElement.lshr(8);
5372         }
5373       }
5374       DecodePSHUFBMask(RawMask, Mask);
5375       break;
5376     }
5377
5378     auto *MaskLoad = dyn_cast<LoadSDNode>(MaskNode);
5379     if (!MaskLoad)
5380       return false;
5381
5382     SDValue Ptr = MaskLoad->getBasePtr();
5383     if (Ptr->getOpcode() == X86ISD::Wrapper)
5384       Ptr = Ptr->getOperand(0);
5385
5386     auto *MaskCP = dyn_cast<ConstantPoolSDNode>(Ptr);
5387     if (!MaskCP || MaskCP->isMachineConstantPoolEntry())
5388       return false;
5389
5390     if (auto *C = dyn_cast<Constant>(MaskCP->getConstVal())) {
5391       // FIXME: Support AVX-512 here.
5392       Type *Ty = C->getType();
5393       if (!Ty->isVectorTy() || (Ty->getVectorNumElements() != 16 &&
5394                                 Ty->getVectorNumElements() != 32))
5395         return false;
5396
5397       DecodePSHUFBMask(C, Mask);
5398       break;
5399     }
5400
5401     return false;
5402   }
5403   case X86ISD::VPERMI:
5404     ImmN = N->getOperand(N->getNumOperands()-1);
5405     DecodeVPERMMask(cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5406     IsUnary = true;
5407     break;
5408   case X86ISD::MOVSS:
5409   case X86ISD::MOVSD: {
5410     // The index 0 always comes from the first element of the second source,
5411     // this is why MOVSS and MOVSD are used in the first place. The other
5412     // elements come from the other positions of the first source vector
5413     Mask.push_back(NumElems);
5414     for (unsigned i = 1; i != NumElems; ++i) {
5415       Mask.push_back(i);
5416     }
5417     break;
5418   }
5419   case X86ISD::VPERM2X128:
5420     ImmN = N->getOperand(N->getNumOperands()-1);
5421     DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5422     if (Mask.empty()) return false;
5423     break;
5424   case X86ISD::MOVSLDUP:
5425     DecodeMOVSLDUPMask(VT, Mask);
5426     break;
5427   case X86ISD::MOVSHDUP:
5428     DecodeMOVSHDUPMask(VT, Mask);
5429     break;
5430   case X86ISD::MOVDDUP:
5431   case X86ISD::MOVLHPD:
5432   case X86ISD::MOVLPD:
5433   case X86ISD::MOVLPS:
5434     // Not yet implemented
5435     return false;
5436   default: llvm_unreachable("unknown target shuffle node");
5437   }
5438
5439   // If we have a fake unary shuffle, the shuffle mask is spread across two
5440   // inputs that are actually the same node. Re-map the mask to always point
5441   // into the first input.
5442   if (IsFakeUnary)
5443     for (int &M : Mask)
5444       if (M >= (int)Mask.size())
5445         M -= Mask.size();
5446
5447   return true;
5448 }
5449
5450 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
5451 /// element of the result of the vector shuffle.
5452 static SDValue getShuffleScalarElt(SDNode *N, unsigned Index, SelectionDAG &DAG,
5453                                    unsigned Depth) {
5454   if (Depth == 6)
5455     return SDValue();  // Limit search depth.
5456
5457   SDValue V = SDValue(N, 0);
5458   EVT VT = V.getValueType();
5459   unsigned Opcode = V.getOpcode();
5460
5461   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
5462   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
5463     int Elt = SV->getMaskElt(Index);
5464
5465     if (Elt < 0)
5466       return DAG.getUNDEF(VT.getVectorElementType());
5467
5468     unsigned NumElems = VT.getVectorNumElements();
5469     SDValue NewV = (Elt < (int)NumElems) ? SV->getOperand(0)
5470                                          : SV->getOperand(1);
5471     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG, Depth+1);
5472   }
5473
5474   // Recurse into target specific vector shuffles to find scalars.
5475   if (isTargetShuffle(Opcode)) {
5476     MVT ShufVT = V.getSimpleValueType();
5477     unsigned NumElems = ShufVT.getVectorNumElements();
5478     SmallVector<int, 16> ShuffleMask;
5479     bool IsUnary;
5480
5481     if (!getTargetShuffleMask(N, ShufVT, ShuffleMask, IsUnary))
5482       return SDValue();
5483
5484     int Elt = ShuffleMask[Index];
5485     if (Elt < 0)
5486       return DAG.getUNDEF(ShufVT.getVectorElementType());
5487
5488     SDValue NewV = (Elt < (int)NumElems) ? N->getOperand(0)
5489                                          : N->getOperand(1);
5490     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG,
5491                                Depth+1);
5492   }
5493
5494   // Actual nodes that may contain scalar elements
5495   if (Opcode == ISD::BITCAST) {
5496     V = V.getOperand(0);
5497     EVT SrcVT = V.getValueType();
5498     unsigned NumElems = VT.getVectorNumElements();
5499
5500     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
5501       return SDValue();
5502   }
5503
5504   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5505     return (Index == 0) ? V.getOperand(0)
5506                         : DAG.getUNDEF(VT.getVectorElementType());
5507
5508   if (V.getOpcode() == ISD::BUILD_VECTOR)
5509     return V.getOperand(Index);
5510
5511   return SDValue();
5512 }
5513
5514 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
5515 /// shuffle operation which come from a consecutively from a zero. The
5516 /// search can start in two different directions, from left or right.
5517 /// We count undefs as zeros until PreferredNum is reached.
5518 static unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp,
5519                                          unsigned NumElems, bool ZerosFromLeft,
5520                                          SelectionDAG &DAG,
5521                                          unsigned PreferredNum = -1U) {
5522   unsigned NumZeros = 0;
5523   for (unsigned i = 0; i != NumElems; ++i) {
5524     unsigned Index = ZerosFromLeft ? i : NumElems - i - 1;
5525     SDValue Elt = getShuffleScalarElt(SVOp, Index, DAG, 0);
5526     if (!Elt.getNode())
5527       break;
5528
5529     if (X86::isZeroNode(Elt))
5530       ++NumZeros;
5531     else if (Elt.getOpcode() == ISD::UNDEF) // Undef as zero up to PreferredNum.
5532       NumZeros = std::min(NumZeros + 1, PreferredNum);
5533     else
5534       break;
5535   }
5536
5537   return NumZeros;
5538 }
5539
5540 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies [MaskI, MaskE)
5541 /// correspond consecutively to elements from one of the vector operands,
5542 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
5543 static
5544 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp,
5545                               unsigned MaskI, unsigned MaskE, unsigned OpIdx,
5546                               unsigned NumElems, unsigned &OpNum) {
5547   bool SeenV1 = false;
5548   bool SeenV2 = false;
5549
5550   for (unsigned i = MaskI; i != MaskE; ++i, ++OpIdx) {
5551     int Idx = SVOp->getMaskElt(i);
5552     // Ignore undef indicies
5553     if (Idx < 0)
5554       continue;
5555
5556     if (Idx < (int)NumElems)
5557       SeenV1 = true;
5558     else
5559       SeenV2 = true;
5560
5561     // Only accept consecutive elements from the same vector
5562     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
5563       return false;
5564   }
5565
5566   OpNum = SeenV1 ? 0 : 1;
5567   return true;
5568 }
5569
5570 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
5571 /// logical left shift of a vector.
5572 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5573                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5574   unsigned NumElems =
5575     SVOp->getSimpleValueType(0).getVectorNumElements();
5576   unsigned NumZeros = getNumOfConsecutiveZeros(
5577       SVOp, NumElems, false /* check zeros from right */, DAG,
5578       SVOp->getMaskElt(0));
5579   unsigned OpSrc;
5580
5581   if (!NumZeros)
5582     return false;
5583
5584   // Considering the elements in the mask that are not consecutive zeros,
5585   // check if they consecutively come from only one of the source vectors.
5586   //
5587   //               V1 = {X, A, B, C}     0
5588   //                         \  \  \    /
5589   //   vector_shuffle V1, V2 <1, 2, 3, X>
5590   //
5591   if (!isShuffleMaskConsecutive(SVOp,
5592             0,                   // Mask Start Index
5593             NumElems-NumZeros,   // Mask End Index(exclusive)
5594             NumZeros,            // Where to start looking in the src vector
5595             NumElems,            // Number of elements in vector
5596             OpSrc))              // Which source operand ?
5597     return false;
5598
5599   isLeft = false;
5600   ShAmt = NumZeros;
5601   ShVal = SVOp->getOperand(OpSrc);
5602   return true;
5603 }
5604
5605 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
5606 /// logical left shift of a vector.
5607 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5608                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5609   unsigned NumElems =
5610     SVOp->getSimpleValueType(0).getVectorNumElements();
5611   unsigned NumZeros = getNumOfConsecutiveZeros(
5612       SVOp, NumElems, true /* check zeros from left */, DAG,
5613       NumElems - SVOp->getMaskElt(NumElems - 1) - 1);
5614   unsigned OpSrc;
5615
5616   if (!NumZeros)
5617     return false;
5618
5619   // Considering the elements in the mask that are not consecutive zeros,
5620   // check if they consecutively come from only one of the source vectors.
5621   //
5622   //                           0    { A, B, X, X } = V2
5623   //                          / \    /  /
5624   //   vector_shuffle V1, V2 <X, X, 4, 5>
5625   //
5626   if (!isShuffleMaskConsecutive(SVOp,
5627             NumZeros,     // Mask Start Index
5628             NumElems,     // Mask End Index(exclusive)
5629             0,            // Where to start looking in the src vector
5630             NumElems,     // Number of elements in vector
5631             OpSrc))       // Which source operand ?
5632     return false;
5633
5634   isLeft = true;
5635   ShAmt = NumZeros;
5636   ShVal = SVOp->getOperand(OpSrc);
5637   return true;
5638 }
5639
5640 /// isVectorShift - Returns true if the shuffle can be implemented as a
5641 /// logical left or right shift of a vector.
5642 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5643                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5644   // Although the logic below support any bitwidth size, there are no
5645   // shift instructions which handle more than 128-bit vectors.
5646   if (!SVOp->getSimpleValueType(0).is128BitVector())
5647     return false;
5648
5649   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
5650       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
5651     return true;
5652
5653   return false;
5654 }
5655
5656 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
5657 ///
5658 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
5659                                        unsigned NumNonZero, unsigned NumZero,
5660                                        SelectionDAG &DAG,
5661                                        const X86Subtarget* Subtarget,
5662                                        const TargetLowering &TLI) {
5663   if (NumNonZero > 8)
5664     return SDValue();
5665
5666   SDLoc dl(Op);
5667   SDValue V;
5668   bool First = true;
5669   for (unsigned i = 0; i < 16; ++i) {
5670     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
5671     if (ThisIsNonZero && First) {
5672       if (NumZero)
5673         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5674       else
5675         V = DAG.getUNDEF(MVT::v8i16);
5676       First = false;
5677     }
5678
5679     if ((i & 1) != 0) {
5680       SDValue ThisElt, LastElt;
5681       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
5682       if (LastIsNonZero) {
5683         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
5684                               MVT::i16, Op.getOperand(i-1));
5685       }
5686       if (ThisIsNonZero) {
5687         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
5688         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
5689                               ThisElt, DAG.getConstant(8, MVT::i8));
5690         if (LastIsNonZero)
5691           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
5692       } else
5693         ThisElt = LastElt;
5694
5695       if (ThisElt.getNode())
5696         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
5697                         DAG.getIntPtrConstant(i/2));
5698     }
5699   }
5700
5701   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
5702 }
5703
5704 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
5705 ///
5706 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
5707                                      unsigned NumNonZero, unsigned NumZero,
5708                                      SelectionDAG &DAG,
5709                                      const X86Subtarget* Subtarget,
5710                                      const TargetLowering &TLI) {
5711   if (NumNonZero > 4)
5712     return SDValue();
5713
5714   SDLoc dl(Op);
5715   SDValue V;
5716   bool First = true;
5717   for (unsigned i = 0; i < 8; ++i) {
5718     bool isNonZero = (NonZeros & (1 << i)) != 0;
5719     if (isNonZero) {
5720       if (First) {
5721         if (NumZero)
5722           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5723         else
5724           V = DAG.getUNDEF(MVT::v8i16);
5725         First = false;
5726       }
5727       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
5728                       MVT::v8i16, V, Op.getOperand(i),
5729                       DAG.getIntPtrConstant(i));
5730     }
5731   }
5732
5733   return V;
5734 }
5735
5736 /// LowerBuildVectorv4x32 - Custom lower build_vector of v4i32 or v4f32.
5737 static SDValue LowerBuildVectorv4x32(SDValue Op, unsigned NumElems,
5738                                      unsigned NonZeros, unsigned NumNonZero,
5739                                      unsigned NumZero, SelectionDAG &DAG,
5740                                      const X86Subtarget *Subtarget,
5741                                      const TargetLowering &TLI) {
5742   // We know there's at least one non-zero element
5743   unsigned FirstNonZeroIdx = 0;
5744   SDValue FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5745   while (FirstNonZero.getOpcode() == ISD::UNDEF ||
5746          X86::isZeroNode(FirstNonZero)) {
5747     ++FirstNonZeroIdx;
5748     FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5749   }
5750
5751   if (FirstNonZero.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
5752       !isa<ConstantSDNode>(FirstNonZero.getOperand(1)))
5753     return SDValue();
5754
5755   SDValue V = FirstNonZero.getOperand(0);
5756   MVT VVT = V.getSimpleValueType();
5757   if (!Subtarget->hasSSE41() || (VVT != MVT::v4f32 && VVT != MVT::v4i32))
5758     return SDValue();
5759
5760   unsigned FirstNonZeroDst =
5761       cast<ConstantSDNode>(FirstNonZero.getOperand(1))->getZExtValue();
5762   unsigned CorrectIdx = FirstNonZeroDst == FirstNonZeroIdx;
5763   unsigned IncorrectIdx = CorrectIdx ? -1U : FirstNonZeroIdx;
5764   unsigned IncorrectDst = CorrectIdx ? -1U : FirstNonZeroDst;
5765
5766   for (unsigned Idx = FirstNonZeroIdx + 1; Idx < NumElems; ++Idx) {
5767     SDValue Elem = Op.getOperand(Idx);
5768     if (Elem.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elem))
5769       continue;
5770
5771     // TODO: What else can be here? Deal with it.
5772     if (Elem.getOpcode() != ISD::EXTRACT_VECTOR_ELT)
5773       return SDValue();
5774
5775     // TODO: Some optimizations are still possible here
5776     // ex: Getting one element from a vector, and the rest from another.
5777     if (Elem.getOperand(0) != V)
5778       return SDValue();
5779
5780     unsigned Dst = cast<ConstantSDNode>(Elem.getOperand(1))->getZExtValue();
5781     if (Dst == Idx)
5782       ++CorrectIdx;
5783     else if (IncorrectIdx == -1U) {
5784       IncorrectIdx = Idx;
5785       IncorrectDst = Dst;
5786     } else
5787       // There was already one element with an incorrect index.
5788       // We can't optimize this case to an insertps.
5789       return SDValue();
5790   }
5791
5792   if (NumNonZero == CorrectIdx || NumNonZero == CorrectIdx + 1) {
5793     SDLoc dl(Op);
5794     EVT VT = Op.getSimpleValueType();
5795     unsigned ElementMoveMask = 0;
5796     if (IncorrectIdx == -1U)
5797       ElementMoveMask = FirstNonZeroIdx << 6 | FirstNonZeroIdx << 4;
5798     else
5799       ElementMoveMask = IncorrectDst << 6 | IncorrectIdx << 4;
5800
5801     SDValue InsertpsMask =
5802         DAG.getIntPtrConstant(ElementMoveMask | (~NonZeros & 0xf));
5803     return DAG.getNode(X86ISD::INSERTPS, dl, VT, V, V, InsertpsMask);
5804   }
5805
5806   return SDValue();
5807 }
5808
5809 /// getVShift - Return a vector logical shift node.
5810 ///
5811 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
5812                          unsigned NumBits, SelectionDAG &DAG,
5813                          const TargetLowering &TLI, SDLoc dl) {
5814   assert(VT.is128BitVector() && "Unknown type for VShift");
5815   EVT ShVT = MVT::v2i64;
5816   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
5817   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
5818   return DAG.getNode(ISD::BITCAST, dl, VT,
5819                      DAG.getNode(Opc, dl, ShVT, SrcOp,
5820                              DAG.getConstant(NumBits,
5821                                   TLI.getScalarShiftAmountTy(SrcOp.getValueType()))));
5822 }
5823
5824 static SDValue
5825 LowerAsSplatVectorLoad(SDValue SrcOp, MVT VT, SDLoc dl, SelectionDAG &DAG) {
5826
5827   // Check if the scalar load can be widened into a vector load. And if
5828   // the address is "base + cst" see if the cst can be "absorbed" into
5829   // the shuffle mask.
5830   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
5831     SDValue Ptr = LD->getBasePtr();
5832     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
5833       return SDValue();
5834     EVT PVT = LD->getValueType(0);
5835     if (PVT != MVT::i32 && PVT != MVT::f32)
5836       return SDValue();
5837
5838     int FI = -1;
5839     int64_t Offset = 0;
5840     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
5841       FI = FINode->getIndex();
5842       Offset = 0;
5843     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
5844                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
5845       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
5846       Offset = Ptr.getConstantOperandVal(1);
5847       Ptr = Ptr.getOperand(0);
5848     } else {
5849       return SDValue();
5850     }
5851
5852     // FIXME: 256-bit vector instructions don't require a strict alignment,
5853     // improve this code to support it better.
5854     unsigned RequiredAlign = VT.getSizeInBits()/8;
5855     SDValue Chain = LD->getChain();
5856     // Make sure the stack object alignment is at least 16 or 32.
5857     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
5858     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
5859       if (MFI->isFixedObjectIndex(FI)) {
5860         // Can't change the alignment. FIXME: It's possible to compute
5861         // the exact stack offset and reference FI + adjust offset instead.
5862         // If someone *really* cares about this. That's the way to implement it.
5863         return SDValue();
5864       } else {
5865         MFI->setObjectAlignment(FI, RequiredAlign);
5866       }
5867     }
5868
5869     // (Offset % 16 or 32) must be multiple of 4. Then address is then
5870     // Ptr + (Offset & ~15).
5871     if (Offset < 0)
5872       return SDValue();
5873     if ((Offset % RequiredAlign) & 3)
5874       return SDValue();
5875     int64_t StartOffset = Offset & ~(RequiredAlign-1);
5876     if (StartOffset)
5877       Ptr = DAG.getNode(ISD::ADD, SDLoc(Ptr), Ptr.getValueType(),
5878                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
5879
5880     int EltNo = (Offset - StartOffset) >> 2;
5881     unsigned NumElems = VT.getVectorNumElements();
5882
5883     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
5884     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
5885                              LD->getPointerInfo().getWithOffset(StartOffset),
5886                              false, false, false, 0);
5887
5888     SmallVector<int, 8> Mask;
5889     for (unsigned i = 0; i != NumElems; ++i)
5890       Mask.push_back(EltNo);
5891
5892     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
5893   }
5894
5895   return SDValue();
5896 }
5897
5898 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
5899 /// vector of type 'VT', see if the elements can be replaced by a single large
5900 /// load which has the same value as a build_vector whose operands are 'elts'.
5901 ///
5902 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
5903 ///
5904 /// FIXME: we'd also like to handle the case where the last elements are zero
5905 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
5906 /// There's even a handy isZeroNode for that purpose.
5907 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
5908                                         SDLoc &DL, SelectionDAG &DAG,
5909                                         bool isAfterLegalize) {
5910   EVT EltVT = VT.getVectorElementType();
5911   unsigned NumElems = Elts.size();
5912
5913   LoadSDNode *LDBase = nullptr;
5914   unsigned LastLoadedElt = -1U;
5915
5916   // For each element in the initializer, see if we've found a load or an undef.
5917   // If we don't find an initial load element, or later load elements are
5918   // non-consecutive, bail out.
5919   for (unsigned i = 0; i < NumElems; ++i) {
5920     SDValue Elt = Elts[i];
5921
5922     if (!Elt.getNode() ||
5923         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
5924       return SDValue();
5925     if (!LDBase) {
5926       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
5927         return SDValue();
5928       LDBase = cast<LoadSDNode>(Elt.getNode());
5929       LastLoadedElt = i;
5930       continue;
5931     }
5932     if (Elt.getOpcode() == ISD::UNDEF)
5933       continue;
5934
5935     LoadSDNode *LD = cast<LoadSDNode>(Elt);
5936     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
5937       return SDValue();
5938     LastLoadedElt = i;
5939   }
5940
5941   // If we have found an entire vector of loads and undefs, then return a large
5942   // load of the entire vector width starting at the base pointer.  If we found
5943   // consecutive loads for the low half, generate a vzext_load node.
5944   if (LastLoadedElt == NumElems - 1) {
5945
5946     if (isAfterLegalize &&
5947         !DAG.getTargetLoweringInfo().isOperationLegal(ISD::LOAD, VT))
5948       return SDValue();
5949
5950     SDValue NewLd = SDValue();
5951
5952     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
5953       NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5954                           LDBase->getPointerInfo(),
5955                           LDBase->isVolatile(), LDBase->isNonTemporal(),
5956                           LDBase->isInvariant(), 0);
5957     NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5958                         LDBase->getPointerInfo(),
5959                         LDBase->isVolatile(), LDBase->isNonTemporal(),
5960                         LDBase->isInvariant(), LDBase->getAlignment());
5961
5962     if (LDBase->hasAnyUseOfValue(1)) {
5963       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5964                                      SDValue(LDBase, 1),
5965                                      SDValue(NewLd.getNode(), 1));
5966       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5967       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5968                              SDValue(NewLd.getNode(), 1));
5969     }
5970
5971     return NewLd;
5972   }
5973   if (NumElems == 4 && LastLoadedElt == 1 &&
5974       DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
5975     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
5976     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
5977     SDValue ResNode =
5978         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, MVT::i64,
5979                                 LDBase->getPointerInfo(),
5980                                 LDBase->getAlignment(),
5981                                 false/*isVolatile*/, true/*ReadMem*/,
5982                                 false/*WriteMem*/);
5983
5984     // Make sure the newly-created LOAD is in the same position as LDBase in
5985     // terms of dependency. We create a TokenFactor for LDBase and ResNode, and
5986     // update uses of LDBase's output chain to use the TokenFactor.
5987     if (LDBase->hasAnyUseOfValue(1)) {
5988       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5989                              SDValue(LDBase, 1), SDValue(ResNode.getNode(), 1));
5990       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5991       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5992                              SDValue(ResNode.getNode(), 1));
5993     }
5994
5995     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
5996   }
5997   return SDValue();
5998 }
5999
6000 /// LowerVectorBroadcast - Attempt to use the vbroadcast instruction
6001 /// to generate a splat value for the following cases:
6002 /// 1. A splat BUILD_VECTOR which uses a single scalar load, or a constant.
6003 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
6004 /// a scalar load, or a constant.
6005 /// The VBROADCAST node is returned when a pattern is found,
6006 /// or SDValue() otherwise.
6007 static SDValue LowerVectorBroadcast(SDValue Op, const X86Subtarget* Subtarget,
6008                                     SelectionDAG &DAG) {
6009   // VBROADCAST requires AVX.
6010   // TODO: Splats could be generated for non-AVX CPUs using SSE
6011   // instructions, but there's less potential gain for only 128-bit vectors.
6012   if (!Subtarget->hasAVX())
6013     return SDValue();
6014
6015   MVT VT = Op.getSimpleValueType();
6016   SDLoc dl(Op);
6017
6018   assert((VT.is128BitVector() || VT.is256BitVector() || VT.is512BitVector()) &&
6019          "Unsupported vector type for broadcast.");
6020
6021   SDValue Ld;
6022   bool ConstSplatVal;
6023
6024   switch (Op.getOpcode()) {
6025     default:
6026       // Unknown pattern found.
6027       return SDValue();
6028
6029     case ISD::BUILD_VECTOR: {
6030       auto *BVOp = cast<BuildVectorSDNode>(Op.getNode());
6031       BitVector UndefElements;
6032       SDValue Splat = BVOp->getSplatValue(&UndefElements);
6033
6034       // We need a splat of a single value to use broadcast, and it doesn't
6035       // make any sense if the value is only in one element of the vector.
6036       if (!Splat || (VT.getVectorNumElements() - UndefElements.count()) <= 1)
6037         return SDValue();
6038
6039       Ld = Splat;
6040       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6041                        Ld.getOpcode() == ISD::ConstantFP);
6042
6043       // Make sure that all of the users of a non-constant load are from the
6044       // BUILD_VECTOR node.
6045       if (!ConstSplatVal && !BVOp->isOnlyUserOf(Ld.getNode()))
6046         return SDValue();
6047       break;
6048     }
6049
6050     case ISD::VECTOR_SHUFFLE: {
6051       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6052
6053       // Shuffles must have a splat mask where the first element is
6054       // broadcasted.
6055       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
6056         return SDValue();
6057
6058       SDValue Sc = Op.getOperand(0);
6059       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR &&
6060           Sc.getOpcode() != ISD::BUILD_VECTOR) {
6061
6062         if (!Subtarget->hasInt256())
6063           return SDValue();
6064
6065         // Use the register form of the broadcast instruction available on AVX2.
6066         if (VT.getSizeInBits() >= 256)
6067           Sc = Extract128BitVector(Sc, 0, DAG, dl);
6068         return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Sc);
6069       }
6070
6071       Ld = Sc.getOperand(0);
6072       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6073                        Ld.getOpcode() == ISD::ConstantFP);
6074
6075       // The scalar_to_vector node and the suspected
6076       // load node must have exactly one user.
6077       // Constants may have multiple users.
6078
6079       // AVX-512 has register version of the broadcast
6080       bool hasRegVer = Subtarget->hasAVX512() && VT.is512BitVector() &&
6081         Ld.getValueType().getSizeInBits() >= 32;
6082       if (!ConstSplatVal && ((!Sc.hasOneUse() || !Ld.hasOneUse()) &&
6083           !hasRegVer))
6084         return SDValue();
6085       break;
6086     }
6087   }
6088
6089   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
6090   bool IsGE256 = (VT.getSizeInBits() >= 256);
6091
6092   // When optimizing for size, generate up to 5 extra bytes for a broadcast
6093   // instruction to save 8 or more bytes of constant pool data.
6094   // TODO: If multiple splats are generated to load the same constant,
6095   // it may be detrimental to overall size. There needs to be a way to detect
6096   // that condition to know if this is truly a size win.
6097   const Function *F = DAG.getMachineFunction().getFunction();
6098   bool OptForSize = F->getAttributes().
6099     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
6100
6101   // Handle broadcasting a single constant scalar from the constant pool
6102   // into a vector.
6103   // On Sandybridge (no AVX2), it is still better to load a constant vector
6104   // from the constant pool and not to broadcast it from a scalar.
6105   // But override that restriction when optimizing for size.
6106   // TODO: Check if splatting is recommended for other AVX-capable CPUs.
6107   if (ConstSplatVal && (Subtarget->hasAVX2() || OptForSize)) {
6108     EVT CVT = Ld.getValueType();
6109     assert(!CVT.isVector() && "Must not broadcast a vector type");
6110
6111     // Splat f32, i32, v4f64, v4i64 in all cases with AVX2.
6112     // For size optimization, also splat v2f64 and v2i64, and for size opt
6113     // with AVX2, also splat i8 and i16.
6114     // With pattern matching, the VBROADCAST node may become a VMOVDDUP.
6115     if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64) ||
6116         (OptForSize && (ScalarSize == 64 || Subtarget->hasAVX2()))) {
6117       const Constant *C = nullptr;
6118       if (ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Ld))
6119         C = CI->getConstantIntValue();
6120       else if (ConstantFPSDNode *CF = dyn_cast<ConstantFPSDNode>(Ld))
6121         C = CF->getConstantFPValue();
6122
6123       assert(C && "Invalid constant type");
6124
6125       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6126       SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
6127       unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
6128       Ld = DAG.getLoad(CVT, dl, DAG.getEntryNode(), CP,
6129                        MachinePointerInfo::getConstantPool(),
6130                        false, false, false, Alignment);
6131
6132       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6133     }
6134   }
6135
6136   bool IsLoad = ISD::isNormalLoad(Ld.getNode());
6137
6138   // Handle AVX2 in-register broadcasts.
6139   if (!IsLoad && Subtarget->hasInt256() &&
6140       (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)))
6141     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6142
6143   // The scalar source must be a normal load.
6144   if (!IsLoad)
6145     return SDValue();
6146
6147   if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64))
6148     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6149
6150   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
6151   // double since there is no vbroadcastsd xmm
6152   if (Subtarget->hasInt256() && Ld.getValueType().isInteger()) {
6153     if (ScalarSize == 8 || ScalarSize == 16 || ScalarSize == 64)
6154       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6155   }
6156
6157   // Unsupported broadcast.
6158   return SDValue();
6159 }
6160
6161 /// \brief For an EXTRACT_VECTOR_ELT with a constant index return the real
6162 /// underlying vector and index.
6163 ///
6164 /// Modifies \p ExtractedFromVec to the real vector and returns the real
6165 /// index.
6166 static int getUnderlyingExtractedFromVec(SDValue &ExtractedFromVec,
6167                                          SDValue ExtIdx) {
6168   int Idx = cast<ConstantSDNode>(ExtIdx)->getZExtValue();
6169   if (!isa<ShuffleVectorSDNode>(ExtractedFromVec))
6170     return Idx;
6171
6172   // For 256-bit vectors, LowerEXTRACT_VECTOR_ELT_SSE4 may have already
6173   // lowered this:
6174   //   (extract_vector_elt (v8f32 %vreg1), Constant<6>)
6175   // to:
6176   //   (extract_vector_elt (vector_shuffle<2,u,u,u>
6177   //                           (extract_subvector (v8f32 %vreg0), Constant<4>),
6178   //                           undef)
6179   //                       Constant<0>)
6180   // In this case the vector is the extract_subvector expression and the index
6181   // is 2, as specified by the shuffle.
6182   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(ExtractedFromVec);
6183   SDValue ShuffleVec = SVOp->getOperand(0);
6184   MVT ShuffleVecVT = ShuffleVec.getSimpleValueType();
6185   assert(ShuffleVecVT.getVectorElementType() ==
6186          ExtractedFromVec.getSimpleValueType().getVectorElementType());
6187
6188   int ShuffleIdx = SVOp->getMaskElt(Idx);
6189   if (isUndefOrInRange(ShuffleIdx, 0, ShuffleVecVT.getVectorNumElements())) {
6190     ExtractedFromVec = ShuffleVec;
6191     return ShuffleIdx;
6192   }
6193   return Idx;
6194 }
6195
6196 static SDValue buildFromShuffleMostly(SDValue Op, SelectionDAG &DAG) {
6197   MVT VT = Op.getSimpleValueType();
6198
6199   // Skip if insert_vec_elt is not supported.
6200   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6201   if (!TLI.isOperationLegalOrCustom(ISD::INSERT_VECTOR_ELT, VT))
6202     return SDValue();
6203
6204   SDLoc DL(Op);
6205   unsigned NumElems = Op.getNumOperands();
6206
6207   SDValue VecIn1;
6208   SDValue VecIn2;
6209   SmallVector<unsigned, 4> InsertIndices;
6210   SmallVector<int, 8> Mask(NumElems, -1);
6211
6212   for (unsigned i = 0; i != NumElems; ++i) {
6213     unsigned Opc = Op.getOperand(i).getOpcode();
6214
6215     if (Opc == ISD::UNDEF)
6216       continue;
6217
6218     if (Opc != ISD::EXTRACT_VECTOR_ELT) {
6219       // Quit if more than 1 elements need inserting.
6220       if (InsertIndices.size() > 1)
6221         return SDValue();
6222
6223       InsertIndices.push_back(i);
6224       continue;
6225     }
6226
6227     SDValue ExtractedFromVec = Op.getOperand(i).getOperand(0);
6228     SDValue ExtIdx = Op.getOperand(i).getOperand(1);
6229     // Quit if non-constant index.
6230     if (!isa<ConstantSDNode>(ExtIdx))
6231       return SDValue();
6232     int Idx = getUnderlyingExtractedFromVec(ExtractedFromVec, ExtIdx);
6233
6234     // Quit if extracted from vector of different type.
6235     if (ExtractedFromVec.getValueType() != VT)
6236       return SDValue();
6237
6238     if (!VecIn1.getNode())
6239       VecIn1 = ExtractedFromVec;
6240     else if (VecIn1 != ExtractedFromVec) {
6241       if (!VecIn2.getNode())
6242         VecIn2 = ExtractedFromVec;
6243       else if (VecIn2 != ExtractedFromVec)
6244         // Quit if more than 2 vectors to shuffle
6245         return SDValue();
6246     }
6247
6248     if (ExtractedFromVec == VecIn1)
6249       Mask[i] = Idx;
6250     else if (ExtractedFromVec == VecIn2)
6251       Mask[i] = Idx + NumElems;
6252   }
6253
6254   if (!VecIn1.getNode())
6255     return SDValue();
6256
6257   VecIn2 = VecIn2.getNode() ? VecIn2 : DAG.getUNDEF(VT);
6258   SDValue NV = DAG.getVectorShuffle(VT, DL, VecIn1, VecIn2, &Mask[0]);
6259   for (unsigned i = 0, e = InsertIndices.size(); i != e; ++i) {
6260     unsigned Idx = InsertIndices[i];
6261     NV = DAG.getNode(ISD::INSERT_VECTOR_ELT, DL, VT, NV, Op.getOperand(Idx),
6262                      DAG.getIntPtrConstant(Idx));
6263   }
6264
6265   return NV;
6266 }
6267
6268 // Lower BUILD_VECTOR operation for v8i1 and v16i1 types.
6269 SDValue
6270 X86TargetLowering::LowerBUILD_VECTORvXi1(SDValue Op, SelectionDAG &DAG) const {
6271
6272   MVT VT = Op.getSimpleValueType();
6273   assert((VT.getVectorElementType() == MVT::i1) && (VT.getSizeInBits() <= 16) &&
6274          "Unexpected type in LowerBUILD_VECTORvXi1!");
6275
6276   SDLoc dl(Op);
6277   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6278     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
6279     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6280     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6281   }
6282
6283   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
6284     SDValue Cst = DAG.getTargetConstant(1, MVT::i1);
6285     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6286     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6287   }
6288
6289   bool AllContants = true;
6290   uint64_t Immediate = 0;
6291   int NonConstIdx = -1;
6292   bool IsSplat = true;
6293   unsigned NumNonConsts = 0;
6294   unsigned NumConsts = 0;
6295   for (unsigned idx = 0, e = Op.getNumOperands(); idx < e; ++idx) {
6296     SDValue In = Op.getOperand(idx);
6297     if (In.getOpcode() == ISD::UNDEF)
6298       continue;
6299     if (!isa<ConstantSDNode>(In)) {
6300       AllContants = false;
6301       NonConstIdx = idx;
6302       NumNonConsts++;
6303     }
6304     else {
6305       NumConsts++;
6306       if (cast<ConstantSDNode>(In)->getZExtValue())
6307       Immediate |= (1ULL << idx);
6308     }
6309     if (In != Op.getOperand(0))
6310       IsSplat = false;
6311   }
6312
6313   if (AllContants) {
6314     SDValue FullMask = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1,
6315       DAG.getConstant(Immediate, MVT::i16));
6316     return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, FullMask,
6317                        DAG.getIntPtrConstant(0));
6318   }
6319
6320   if (NumNonConsts == 1 && NonConstIdx != 0) {
6321     SDValue DstVec;
6322     if (NumConsts) {
6323       SDValue VecAsImm = DAG.getConstant(Immediate,
6324                                          MVT::getIntegerVT(VT.getSizeInBits()));
6325       DstVec = DAG.getNode(ISD::BITCAST, dl, VT, VecAsImm);
6326     }
6327     else 
6328       DstVec = DAG.getUNDEF(VT);
6329     return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, DstVec,
6330                        Op.getOperand(NonConstIdx),
6331                        DAG.getIntPtrConstant(NonConstIdx));
6332   }
6333   if (!IsSplat && (NonConstIdx != 0))
6334     llvm_unreachable("Unsupported BUILD_VECTOR operation");
6335   MVT SelectVT = (VT == MVT::v16i1)? MVT::i16 : MVT::i8;
6336   SDValue Select;
6337   if (IsSplat)
6338     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6339                           DAG.getConstant(-1, SelectVT),
6340                           DAG.getConstant(0, SelectVT));
6341   else
6342     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6343                          DAG.getConstant((Immediate | 1), SelectVT),
6344                          DAG.getConstant(Immediate, SelectVT));
6345   return DAG.getNode(ISD::BITCAST, dl, VT, Select);
6346 }
6347
6348 /// \brief Return true if \p N implements a horizontal binop and return the
6349 /// operands for the horizontal binop into V0 and V1.
6350 /// 
6351 /// This is a helper function of PerformBUILD_VECTORCombine.
6352 /// This function checks that the build_vector \p N in input implements a
6353 /// horizontal operation. Parameter \p Opcode defines the kind of horizontal
6354 /// operation to match.
6355 /// For example, if \p Opcode is equal to ISD::ADD, then this function
6356 /// checks if \p N implements a horizontal arithmetic add; if instead \p Opcode
6357 /// is equal to ISD::SUB, then this function checks if this is a horizontal
6358 /// arithmetic sub.
6359 ///
6360 /// This function only analyzes elements of \p N whose indices are
6361 /// in range [BaseIdx, LastIdx).
6362 static bool isHorizontalBinOp(const BuildVectorSDNode *N, unsigned Opcode,
6363                               SelectionDAG &DAG,
6364                               unsigned BaseIdx, unsigned LastIdx,
6365                               SDValue &V0, SDValue &V1) {
6366   EVT VT = N->getValueType(0);
6367
6368   assert(BaseIdx * 2 <= LastIdx && "Invalid Indices in input!");
6369   assert(VT.isVector() && VT.getVectorNumElements() >= LastIdx &&
6370          "Invalid Vector in input!");
6371   
6372   bool IsCommutable = (Opcode == ISD::ADD || Opcode == ISD::FADD);
6373   bool CanFold = true;
6374   unsigned ExpectedVExtractIdx = BaseIdx;
6375   unsigned NumElts = LastIdx - BaseIdx;
6376   V0 = DAG.getUNDEF(VT);
6377   V1 = DAG.getUNDEF(VT);
6378
6379   // Check if N implements a horizontal binop.
6380   for (unsigned i = 0, e = NumElts; i != e && CanFold; ++i) {
6381     SDValue Op = N->getOperand(i + BaseIdx);
6382
6383     // Skip UNDEFs.
6384     if (Op->getOpcode() == ISD::UNDEF) {
6385       // Update the expected vector extract index.
6386       if (i * 2 == NumElts)
6387         ExpectedVExtractIdx = BaseIdx;
6388       ExpectedVExtractIdx += 2;
6389       continue;
6390     }
6391
6392     CanFold = Op->getOpcode() == Opcode && Op->hasOneUse();
6393
6394     if (!CanFold)
6395       break;
6396
6397     SDValue Op0 = Op.getOperand(0);
6398     SDValue Op1 = Op.getOperand(1);
6399
6400     // Try to match the following pattern:
6401     // (BINOP (extract_vector_elt A, I), (extract_vector_elt A, I+1))
6402     CanFold = (Op0.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6403         Op1.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6404         Op0.getOperand(0) == Op1.getOperand(0) &&
6405         isa<ConstantSDNode>(Op0.getOperand(1)) &&
6406         isa<ConstantSDNode>(Op1.getOperand(1)));
6407     if (!CanFold)
6408       break;
6409
6410     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6411     unsigned I1 = cast<ConstantSDNode>(Op1.getOperand(1))->getZExtValue();
6412
6413     if (i * 2 < NumElts) {
6414       if (V0.getOpcode() == ISD::UNDEF)
6415         V0 = Op0.getOperand(0);
6416     } else {
6417       if (V1.getOpcode() == ISD::UNDEF)
6418         V1 = Op0.getOperand(0);
6419       if (i * 2 == NumElts)
6420         ExpectedVExtractIdx = BaseIdx;
6421     }
6422
6423     SDValue Expected = (i * 2 < NumElts) ? V0 : V1;
6424     if (I0 == ExpectedVExtractIdx)
6425       CanFold = I1 == I0 + 1 && Op0.getOperand(0) == Expected;
6426     else if (IsCommutable && I1 == ExpectedVExtractIdx) {
6427       // Try to match the following dag sequence:
6428       // (BINOP (extract_vector_elt A, I+1), (extract_vector_elt A, I))
6429       CanFold = I0 == I1 + 1 && Op1.getOperand(0) == Expected;
6430     } else
6431       CanFold = false;
6432
6433     ExpectedVExtractIdx += 2;
6434   }
6435
6436   return CanFold;
6437 }
6438
6439 /// \brief Emit a sequence of two 128-bit horizontal add/sub followed by
6440 /// a concat_vector. 
6441 ///
6442 /// This is a helper function of PerformBUILD_VECTORCombine.
6443 /// This function expects two 256-bit vectors called V0 and V1.
6444 /// At first, each vector is split into two separate 128-bit vectors.
6445 /// Then, the resulting 128-bit vectors are used to implement two
6446 /// horizontal binary operations. 
6447 ///
6448 /// The kind of horizontal binary operation is defined by \p X86Opcode.
6449 ///
6450 /// \p Mode specifies how the 128-bit parts of V0 and V1 are passed in input to
6451 /// the two new horizontal binop.
6452 /// When Mode is set, the first horizontal binop dag node would take as input
6453 /// the lower 128-bit of V0 and the upper 128-bit of V0. The second
6454 /// horizontal binop dag node would take as input the lower 128-bit of V1
6455 /// and the upper 128-bit of V1.
6456 ///   Example:
6457 ///     HADD V0_LO, V0_HI
6458 ///     HADD V1_LO, V1_HI
6459 ///
6460 /// Otherwise, the first horizontal binop dag node takes as input the lower
6461 /// 128-bit of V0 and the lower 128-bit of V1, and the second horizontal binop
6462 /// dag node takes the the upper 128-bit of V0 and the upper 128-bit of V1.
6463 ///   Example:
6464 ///     HADD V0_LO, V1_LO
6465 ///     HADD V0_HI, V1_HI
6466 ///
6467 /// If \p isUndefLO is set, then the algorithm propagates UNDEF to the lower
6468 /// 128-bits of the result. If \p isUndefHI is set, then UNDEF is propagated to
6469 /// the upper 128-bits of the result.
6470 static SDValue ExpandHorizontalBinOp(const SDValue &V0, const SDValue &V1,
6471                                      SDLoc DL, SelectionDAG &DAG,
6472                                      unsigned X86Opcode, bool Mode,
6473                                      bool isUndefLO, bool isUndefHI) {
6474   EVT VT = V0.getValueType();
6475   assert(VT.is256BitVector() && VT == V1.getValueType() &&
6476          "Invalid nodes in input!");
6477
6478   unsigned NumElts = VT.getVectorNumElements();
6479   SDValue V0_LO = Extract128BitVector(V0, 0, DAG, DL);
6480   SDValue V0_HI = Extract128BitVector(V0, NumElts/2, DAG, DL);
6481   SDValue V1_LO = Extract128BitVector(V1, 0, DAG, DL);
6482   SDValue V1_HI = Extract128BitVector(V1, NumElts/2, DAG, DL);
6483   EVT NewVT = V0_LO.getValueType();
6484
6485   SDValue LO = DAG.getUNDEF(NewVT);
6486   SDValue HI = DAG.getUNDEF(NewVT);
6487
6488   if (Mode) {
6489     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6490     if (!isUndefLO && V0->getOpcode() != ISD::UNDEF)
6491       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V0_HI);
6492     if (!isUndefHI && V1->getOpcode() != ISD::UNDEF)
6493       HI = DAG.getNode(X86Opcode, DL, NewVT, V1_LO, V1_HI);
6494   } else {
6495     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6496     if (!isUndefLO && (V0_LO->getOpcode() != ISD::UNDEF ||
6497                        V1_LO->getOpcode() != ISD::UNDEF))
6498       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V1_LO);
6499
6500     if (!isUndefHI && (V0_HI->getOpcode() != ISD::UNDEF ||
6501                        V1_HI->getOpcode() != ISD::UNDEF))
6502       HI = DAG.getNode(X86Opcode, DL, NewVT, V0_HI, V1_HI);
6503   }
6504
6505   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LO, HI);
6506 }
6507
6508 /// \brief Try to fold a build_vector that performs an 'addsub' into the
6509 /// sequence of 'vadd + vsub + blendi'.
6510 static SDValue matchAddSub(const BuildVectorSDNode *BV, SelectionDAG &DAG,
6511                            const X86Subtarget *Subtarget) {
6512   SDLoc DL(BV);
6513   EVT VT = BV->getValueType(0);
6514   unsigned NumElts = VT.getVectorNumElements();
6515   SDValue InVec0 = DAG.getUNDEF(VT);
6516   SDValue InVec1 = DAG.getUNDEF(VT);
6517
6518   assert((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v4f32 ||
6519           VT == MVT::v2f64) && "build_vector with an invalid type found!");
6520
6521   // Odd-numbered elements in the input build vector are obtained from
6522   // adding two integer/float elements.
6523   // Even-numbered elements in the input build vector are obtained from
6524   // subtracting two integer/float elements.
6525   unsigned ExpectedOpcode = ISD::FSUB;
6526   unsigned NextExpectedOpcode = ISD::FADD;
6527   bool AddFound = false;
6528   bool SubFound = false;
6529
6530   for (unsigned i = 0, e = NumElts; i != e; i++) {
6531     SDValue Op = BV->getOperand(i);
6532
6533     // Skip 'undef' values.
6534     unsigned Opcode = Op.getOpcode();
6535     if (Opcode == ISD::UNDEF) {
6536       std::swap(ExpectedOpcode, NextExpectedOpcode);
6537       continue;
6538     }
6539
6540     // Early exit if we found an unexpected opcode.
6541     if (Opcode != ExpectedOpcode)
6542       return SDValue();
6543
6544     SDValue Op0 = Op.getOperand(0);
6545     SDValue Op1 = Op.getOperand(1);
6546
6547     // Try to match the following pattern:
6548     // (BINOP (extract_vector_elt A, i), (extract_vector_elt B, i))
6549     // Early exit if we cannot match that sequence.
6550     if (Op0.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6551         Op1.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6552         !isa<ConstantSDNode>(Op0.getOperand(1)) ||
6553         !isa<ConstantSDNode>(Op1.getOperand(1)) ||
6554         Op0.getOperand(1) != Op1.getOperand(1))
6555       return SDValue();
6556
6557     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6558     if (I0 != i)
6559       return SDValue();
6560
6561     // We found a valid add/sub node. Update the information accordingly.
6562     if (i & 1)
6563       AddFound = true;
6564     else
6565       SubFound = true;
6566
6567     // Update InVec0 and InVec1.
6568     if (InVec0.getOpcode() == ISD::UNDEF)
6569       InVec0 = Op0.getOperand(0);
6570     if (InVec1.getOpcode() == ISD::UNDEF)
6571       InVec1 = Op1.getOperand(0);
6572
6573     // Make sure that operands in input to each add/sub node always
6574     // come from a same pair of vectors.
6575     if (InVec0 != Op0.getOperand(0)) {
6576       if (ExpectedOpcode == ISD::FSUB)
6577         return SDValue();
6578
6579       // FADD is commutable. Try to commute the operands
6580       // and then test again.
6581       std::swap(Op0, Op1);
6582       if (InVec0 != Op0.getOperand(0))
6583         return SDValue();
6584     }
6585
6586     if (InVec1 != Op1.getOperand(0))
6587       return SDValue();
6588
6589     // Update the pair of expected opcodes.
6590     std::swap(ExpectedOpcode, NextExpectedOpcode);
6591   }
6592
6593   // Don't try to fold this build_vector into an ADDSUB if the inputs are undef.
6594   if (AddFound && SubFound && InVec0.getOpcode() != ISD::UNDEF &&
6595       InVec1.getOpcode() != ISD::UNDEF)
6596     return DAG.getNode(X86ISD::ADDSUB, DL, VT, InVec0, InVec1);
6597
6598   return SDValue();
6599 }
6600
6601 static SDValue PerformBUILD_VECTORCombine(SDNode *N, SelectionDAG &DAG,
6602                                           const X86Subtarget *Subtarget) {
6603   SDLoc DL(N);
6604   EVT VT = N->getValueType(0);
6605   unsigned NumElts = VT.getVectorNumElements();
6606   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
6607   SDValue InVec0, InVec1;
6608
6609   // Try to match an ADDSUB.
6610   if ((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
6611       (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) {
6612     SDValue Value = matchAddSub(BV, DAG, Subtarget);
6613     if (Value.getNode())
6614       return Value;
6615   }
6616
6617   // Try to match horizontal ADD/SUB.
6618   unsigned NumUndefsLO = 0;
6619   unsigned NumUndefsHI = 0;
6620   unsigned Half = NumElts/2;
6621
6622   // Count the number of UNDEF operands in the build_vector in input.
6623   for (unsigned i = 0, e = Half; i != e; ++i)
6624     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6625       NumUndefsLO++;
6626
6627   for (unsigned i = Half, e = NumElts; i != e; ++i)
6628     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6629       NumUndefsHI++;
6630
6631   // Early exit if this is either a build_vector of all UNDEFs or all the
6632   // operands but one are UNDEF.
6633   if (NumUndefsLO + NumUndefsHI + 1 >= NumElts)
6634     return SDValue();
6635
6636   if ((VT == MVT::v4f32 || VT == MVT::v2f64) && Subtarget->hasSSE3()) {
6637     // Try to match an SSE3 float HADD/HSUB.
6638     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6639       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6640     
6641     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6642       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6643   } else if ((VT == MVT::v4i32 || VT == MVT::v8i16) && Subtarget->hasSSSE3()) {
6644     // Try to match an SSSE3 integer HADD/HSUB.
6645     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6646       return DAG.getNode(X86ISD::HADD, DL, VT, InVec0, InVec1);
6647     
6648     if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6649       return DAG.getNode(X86ISD::HSUB, DL, VT, InVec0, InVec1);
6650   }
6651   
6652   if (!Subtarget->hasAVX())
6653     return SDValue();
6654
6655   if ((VT == MVT::v8f32 || VT == MVT::v4f64)) {
6656     // Try to match an AVX horizontal add/sub of packed single/double
6657     // precision floating point values from 256-bit vectors.
6658     SDValue InVec2, InVec3;
6659     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, Half, InVec0, InVec1) &&
6660         isHorizontalBinOp(BV, ISD::FADD, DAG, Half, NumElts, InVec2, InVec3) &&
6661         ((InVec0.getOpcode() == ISD::UNDEF ||
6662           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6663         ((InVec1.getOpcode() == ISD::UNDEF ||
6664           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6665       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6666
6667     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, Half, InVec0, InVec1) &&
6668         isHorizontalBinOp(BV, ISD::FSUB, DAG, Half, NumElts, InVec2, InVec3) &&
6669         ((InVec0.getOpcode() == ISD::UNDEF ||
6670           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6671         ((InVec1.getOpcode() == ISD::UNDEF ||
6672           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6673       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6674   } else if (VT == MVT::v8i32 || VT == MVT::v16i16) {
6675     // Try to match an AVX2 horizontal add/sub of signed integers.
6676     SDValue InVec2, InVec3;
6677     unsigned X86Opcode;
6678     bool CanFold = true;
6679
6680     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, Half, InVec0, InVec1) &&
6681         isHorizontalBinOp(BV, ISD::ADD, DAG, Half, NumElts, InVec2, InVec3) &&
6682         ((InVec0.getOpcode() == ISD::UNDEF ||
6683           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6684         ((InVec1.getOpcode() == ISD::UNDEF ||
6685           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6686       X86Opcode = X86ISD::HADD;
6687     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, Half, InVec0, InVec1) &&
6688         isHorizontalBinOp(BV, ISD::SUB, DAG, Half, NumElts, InVec2, InVec3) &&
6689         ((InVec0.getOpcode() == ISD::UNDEF ||
6690           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6691         ((InVec1.getOpcode() == ISD::UNDEF ||
6692           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6693       X86Opcode = X86ISD::HSUB;
6694     else
6695       CanFold = false;
6696
6697     if (CanFold) {
6698       // Fold this build_vector into a single horizontal add/sub.
6699       // Do this only if the target has AVX2.
6700       if (Subtarget->hasAVX2())
6701         return DAG.getNode(X86Opcode, DL, VT, InVec0, InVec1);
6702  
6703       // Do not try to expand this build_vector into a pair of horizontal
6704       // add/sub if we can emit a pair of scalar add/sub.
6705       if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6706         return SDValue();
6707
6708       // Convert this build_vector into a pair of horizontal binop followed by
6709       // a concat vector.
6710       bool isUndefLO = NumUndefsLO == Half;
6711       bool isUndefHI = NumUndefsHI == Half;
6712       return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, false,
6713                                    isUndefLO, isUndefHI);
6714     }
6715   }
6716
6717   if ((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v8i32 ||
6718        VT == MVT::v16i16) && Subtarget->hasAVX()) {
6719     unsigned X86Opcode;
6720     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6721       X86Opcode = X86ISD::HADD;
6722     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6723       X86Opcode = X86ISD::HSUB;
6724     else if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6725       X86Opcode = X86ISD::FHADD;
6726     else if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6727       X86Opcode = X86ISD::FHSUB;
6728     else
6729       return SDValue();
6730
6731     // Don't try to expand this build_vector into a pair of horizontal add/sub
6732     // if we can simply emit a pair of scalar add/sub.
6733     if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6734       return SDValue();
6735
6736     // Convert this build_vector into two horizontal add/sub followed by
6737     // a concat vector.
6738     bool isUndefLO = NumUndefsLO == Half;
6739     bool isUndefHI = NumUndefsHI == Half;
6740     return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, true,
6741                                  isUndefLO, isUndefHI);
6742   }
6743
6744   return SDValue();
6745 }
6746
6747 SDValue
6748 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6749   SDLoc dl(Op);
6750
6751   MVT VT = Op.getSimpleValueType();
6752   MVT ExtVT = VT.getVectorElementType();
6753   unsigned NumElems = Op.getNumOperands();
6754
6755   // Generate vectors for predicate vectors.
6756   if (VT.getScalarType() == MVT::i1 && Subtarget->hasAVX512())
6757     return LowerBUILD_VECTORvXi1(Op, DAG);
6758
6759   // Vectors containing all zeros can be matched by pxor and xorps later
6760   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6761     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
6762     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
6763     if (VT == MVT::v4i32 || VT == MVT::v8i32 || VT == MVT::v16i32)
6764       return Op;
6765
6766     return getZeroVector(VT, Subtarget, DAG, dl);
6767   }
6768
6769   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
6770   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
6771   // vpcmpeqd on 256-bit vectors.
6772   if (Subtarget->hasSSE2() && ISD::isBuildVectorAllOnes(Op.getNode())) {
6773     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasInt256()))
6774       return Op;
6775
6776     if (!VT.is512BitVector())
6777       return getOnesVector(VT, Subtarget->hasInt256(), DAG, dl);
6778   }
6779
6780   SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
6781   if (Broadcast.getNode())
6782     return Broadcast;
6783
6784   unsigned EVTBits = ExtVT.getSizeInBits();
6785
6786   unsigned NumZero  = 0;
6787   unsigned NumNonZero = 0;
6788   unsigned NonZeros = 0;
6789   bool IsAllConstants = true;
6790   SmallSet<SDValue, 8> Values;
6791   for (unsigned i = 0; i < NumElems; ++i) {
6792     SDValue Elt = Op.getOperand(i);
6793     if (Elt.getOpcode() == ISD::UNDEF)
6794       continue;
6795     Values.insert(Elt);
6796     if (Elt.getOpcode() != ISD::Constant &&
6797         Elt.getOpcode() != ISD::ConstantFP)
6798       IsAllConstants = false;
6799     if (X86::isZeroNode(Elt))
6800       NumZero++;
6801     else {
6802       NonZeros |= (1 << i);
6803       NumNonZero++;
6804     }
6805   }
6806
6807   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
6808   if (NumNonZero == 0)
6809     return DAG.getUNDEF(VT);
6810
6811   // Special case for single non-zero, non-undef, element.
6812   if (NumNonZero == 1) {
6813     unsigned Idx = countTrailingZeros(NonZeros);
6814     SDValue Item = Op.getOperand(Idx);
6815
6816     // If this is an insertion of an i64 value on x86-32, and if the top bits of
6817     // the value are obviously zero, truncate the value to i32 and do the
6818     // insertion that way.  Only do this if the value is non-constant or if the
6819     // value is a constant being inserted into element 0.  It is cheaper to do
6820     // a constant pool load than it is to do a movd + shuffle.
6821     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
6822         (!IsAllConstants || Idx == 0)) {
6823       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
6824         // Handle SSE only.
6825         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
6826         EVT VecVT = MVT::v4i32;
6827         unsigned VecElts = 4;
6828
6829         // Truncate the value (which may itself be a constant) to i32, and
6830         // convert it to a vector with movd (S2V+shuffle to zero extend).
6831         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
6832         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
6833
6834         // If using the new shuffle lowering, just directly insert this.
6835         if (ExperimentalVectorShuffleLowering)
6836           return DAG.getNode(
6837               ISD::BITCAST, dl, VT,
6838               getShuffleVectorZeroOrUndef(Item, Idx * 2, true, Subtarget, DAG));
6839
6840         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6841
6842         // Now we have our 32-bit value zero extended in the low element of
6843         // a vector.  If Idx != 0, swizzle it into place.
6844         if (Idx != 0) {
6845           SmallVector<int, 4> Mask;
6846           Mask.push_back(Idx);
6847           for (unsigned i = 1; i != VecElts; ++i)
6848             Mask.push_back(i);
6849           Item = DAG.getVectorShuffle(VecVT, dl, Item, DAG.getUNDEF(VecVT),
6850                                       &Mask[0]);
6851         }
6852         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6853       }
6854     }
6855
6856     // If we have a constant or non-constant insertion into the low element of
6857     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
6858     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
6859     // depending on what the source datatype is.
6860     if (Idx == 0) {
6861       if (NumZero == 0)
6862         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6863
6864       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
6865           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
6866         if (VT.is256BitVector() || VT.is512BitVector()) {
6867           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
6868           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
6869                              Item, DAG.getIntPtrConstant(0));
6870         }
6871         assert(VT.is128BitVector() && "Expected an SSE value type!");
6872         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6873         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
6874         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6875       }
6876
6877       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
6878         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
6879         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
6880         if (VT.is256BitVector()) {
6881           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
6882           Item = Insert128BitVector(ZeroVec, Item, 0, DAG, dl);
6883         } else {
6884           assert(VT.is128BitVector() && "Expected an SSE value type!");
6885           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6886         }
6887         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6888       }
6889     }
6890
6891     // Is it a vector logical left shift?
6892     if (NumElems == 2 && Idx == 1 &&
6893         X86::isZeroNode(Op.getOperand(0)) &&
6894         !X86::isZeroNode(Op.getOperand(1))) {
6895       unsigned NumBits = VT.getSizeInBits();
6896       return getVShift(true, VT,
6897                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6898                                    VT, Op.getOperand(1)),
6899                        NumBits/2, DAG, *this, dl);
6900     }
6901
6902     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
6903       return SDValue();
6904
6905     // Otherwise, if this is a vector with i32 or f32 elements, and the element
6906     // is a non-constant being inserted into an element other than the low one,
6907     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
6908     // movd/movss) to move this into the low element, then shuffle it into
6909     // place.
6910     if (EVTBits == 32) {
6911       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6912
6913       // If using the new shuffle lowering, just directly insert this.
6914       if (ExperimentalVectorShuffleLowering)
6915         return getShuffleVectorZeroOrUndef(Item, Idx, NumZero > 0, Subtarget, DAG);
6916
6917       // Turn it into a shuffle of zero and zero-extended scalar to vector.
6918       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
6919       SmallVector<int, 8> MaskVec;
6920       for (unsigned i = 0; i != NumElems; ++i)
6921         MaskVec.push_back(i == Idx ? 0 : 1);
6922       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
6923     }
6924   }
6925
6926   // Splat is obviously ok. Let legalizer expand it to a shuffle.
6927   if (Values.size() == 1) {
6928     if (EVTBits == 32) {
6929       // Instead of a shuffle like this:
6930       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
6931       // Check if it's possible to issue this instead.
6932       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
6933       unsigned Idx = countTrailingZeros(NonZeros);
6934       SDValue Item = Op.getOperand(Idx);
6935       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
6936         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
6937     }
6938     return SDValue();
6939   }
6940
6941   // A vector full of immediates; various special cases are already
6942   // handled, so this is best done with a single constant-pool load.
6943   if (IsAllConstants)
6944     return SDValue();
6945
6946   // For AVX-length vectors, build the individual 128-bit pieces and use
6947   // shuffles to put them in place.
6948   if (VT.is256BitVector() || VT.is512BitVector()) {
6949     SmallVector<SDValue, 64> V;
6950     for (unsigned i = 0; i != NumElems; ++i)
6951       V.push_back(Op.getOperand(i));
6952
6953     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
6954
6955     // Build both the lower and upper subvector.
6956     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6957                                 makeArrayRef(&V[0], NumElems/2));
6958     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6959                                 makeArrayRef(&V[NumElems / 2], NumElems/2));
6960
6961     // Recreate the wider vector with the lower and upper part.
6962     if (VT.is256BitVector())
6963       return Concat128BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6964     return Concat256BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6965   }
6966
6967   // Let legalizer expand 2-wide build_vectors.
6968   if (EVTBits == 64) {
6969     if (NumNonZero == 1) {
6970       // One half is zero or undef.
6971       unsigned Idx = countTrailingZeros(NonZeros);
6972       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
6973                                  Op.getOperand(Idx));
6974       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
6975     }
6976     return SDValue();
6977   }
6978
6979   // If element VT is < 32 bits, convert it to inserts into a zero vector.
6980   if (EVTBits == 8 && NumElems == 16) {
6981     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
6982                                         Subtarget, *this);
6983     if (V.getNode()) return V;
6984   }
6985
6986   if (EVTBits == 16 && NumElems == 8) {
6987     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
6988                                       Subtarget, *this);
6989     if (V.getNode()) return V;
6990   }
6991
6992   // If element VT is == 32 bits and has 4 elems, try to generate an INSERTPS
6993   if (EVTBits == 32 && NumElems == 4) {
6994     SDValue V = LowerBuildVectorv4x32(Op, NumElems, NonZeros, NumNonZero,
6995                                       NumZero, DAG, Subtarget, *this);
6996     if (V.getNode())
6997       return V;
6998   }
6999
7000   // If element VT is == 32 bits, turn it into a number of shuffles.
7001   SmallVector<SDValue, 8> V(NumElems);
7002   if (NumElems == 4 && NumZero > 0) {
7003     for (unsigned i = 0; i < 4; ++i) {
7004       bool isZero = !(NonZeros & (1 << i));
7005       if (isZero)
7006         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
7007       else
7008         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
7009     }
7010
7011     for (unsigned i = 0; i < 2; ++i) {
7012       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
7013         default: break;
7014         case 0:
7015           V[i] = V[i*2];  // Must be a zero vector.
7016           break;
7017         case 1:
7018           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
7019           break;
7020         case 2:
7021           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
7022           break;
7023         case 3:
7024           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
7025           break;
7026       }
7027     }
7028
7029     bool Reverse1 = (NonZeros & 0x3) == 2;
7030     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
7031     int MaskVec[] = {
7032       Reverse1 ? 1 : 0,
7033       Reverse1 ? 0 : 1,
7034       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
7035       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
7036     };
7037     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
7038   }
7039
7040   if (Values.size() > 1 && VT.is128BitVector()) {
7041     // Check for a build vector of consecutive loads.
7042     for (unsigned i = 0; i < NumElems; ++i)
7043       V[i] = Op.getOperand(i);
7044
7045     // Check for elements which are consecutive loads.
7046     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG, false);
7047     if (LD.getNode())
7048       return LD;
7049
7050     // Check for a build vector from mostly shuffle plus few inserting.
7051     SDValue Sh = buildFromShuffleMostly(Op, DAG);
7052     if (Sh.getNode())
7053       return Sh;
7054
7055     // For SSE 4.1, use insertps to put the high elements into the low element.
7056     if (getSubtarget()->hasSSE41()) {
7057       SDValue Result;
7058       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
7059         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
7060       else
7061         Result = DAG.getUNDEF(VT);
7062
7063       for (unsigned i = 1; i < NumElems; ++i) {
7064         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
7065         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
7066                              Op.getOperand(i), DAG.getIntPtrConstant(i));
7067       }
7068       return Result;
7069     }
7070
7071     // Otherwise, expand into a number of unpckl*, start by extending each of
7072     // our (non-undef) elements to the full vector width with the element in the
7073     // bottom slot of the vector (which generates no code for SSE).
7074     for (unsigned i = 0; i < NumElems; ++i) {
7075       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
7076         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
7077       else
7078         V[i] = DAG.getUNDEF(VT);
7079     }
7080
7081     // Next, we iteratively mix elements, e.g. for v4f32:
7082     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
7083     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
7084     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
7085     unsigned EltStride = NumElems >> 1;
7086     while (EltStride != 0) {
7087       for (unsigned i = 0; i < EltStride; ++i) {
7088         // If V[i+EltStride] is undef and this is the first round of mixing,
7089         // then it is safe to just drop this shuffle: V[i] is already in the
7090         // right place, the one element (since it's the first round) being
7091         // inserted as undef can be dropped.  This isn't safe for successive
7092         // rounds because they will permute elements within both vectors.
7093         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
7094             EltStride == NumElems/2)
7095           continue;
7096
7097         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
7098       }
7099       EltStride >>= 1;
7100     }
7101     return V[0];
7102   }
7103   return SDValue();
7104 }
7105
7106 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
7107 // to create 256-bit vectors from two other 128-bit ones.
7108 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7109   SDLoc dl(Op);
7110   MVT ResVT = Op.getSimpleValueType();
7111
7112   assert((ResVT.is256BitVector() ||
7113           ResVT.is512BitVector()) && "Value type must be 256-/512-bit wide");
7114
7115   SDValue V1 = Op.getOperand(0);
7116   SDValue V2 = Op.getOperand(1);
7117   unsigned NumElems = ResVT.getVectorNumElements();
7118   if(ResVT.is256BitVector())
7119     return Concat128BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7120
7121   if (Op.getNumOperands() == 4) {
7122     MVT HalfVT = MVT::getVectorVT(ResVT.getScalarType(),
7123                                 ResVT.getVectorNumElements()/2);
7124     SDValue V3 = Op.getOperand(2);
7125     SDValue V4 = Op.getOperand(3);
7126     return Concat256BitVectors(Concat128BitVectors(V1, V2, HalfVT, NumElems/2, DAG, dl),
7127       Concat128BitVectors(V3, V4, HalfVT, NumElems/2, DAG, dl), ResVT, NumElems, DAG, dl);
7128   }
7129   return Concat256BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7130 }
7131
7132 static SDValue LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7133   MVT LLVM_ATTRIBUTE_UNUSED VT = Op.getSimpleValueType();
7134   assert((VT.is256BitVector() && Op.getNumOperands() == 2) ||
7135          (VT.is512BitVector() && (Op.getNumOperands() == 2 ||
7136           Op.getNumOperands() == 4)));
7137
7138   // AVX can use the vinsertf128 instruction to create 256-bit vectors
7139   // from two other 128-bit ones.
7140
7141   // 512-bit vector may contain 2 256-bit vectors or 4 128-bit vectors
7142   return LowerAVXCONCAT_VECTORS(Op, DAG);
7143 }
7144
7145
7146 //===----------------------------------------------------------------------===//
7147 // Vector shuffle lowering
7148 //
7149 // This is an experimental code path for lowering vector shuffles on x86. It is
7150 // designed to handle arbitrary vector shuffles and blends, gracefully
7151 // degrading performance as necessary. It works hard to recognize idiomatic
7152 // shuffles and lower them to optimal instruction patterns without leaving
7153 // a framework that allows reasonably efficient handling of all vector shuffle
7154 // patterns.
7155 //===----------------------------------------------------------------------===//
7156
7157 /// \brief Tiny helper function to identify a no-op mask.
7158 ///
7159 /// This is a somewhat boring predicate function. It checks whether the mask
7160 /// array input, which is assumed to be a single-input shuffle mask of the kind
7161 /// used by the X86 shuffle instructions (not a fully general
7162 /// ShuffleVectorSDNode mask) requires any shuffles to occur. Both undef and an
7163 /// in-place shuffle are 'no-op's.
7164 static bool isNoopShuffleMask(ArrayRef<int> Mask) {
7165   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7166     if (Mask[i] != -1 && Mask[i] != i)
7167       return false;
7168   return true;
7169 }
7170
7171 /// \brief Helper function to classify a mask as a single-input mask.
7172 ///
7173 /// This isn't a generic single-input test because in the vector shuffle
7174 /// lowering we canonicalize single inputs to be the first input operand. This
7175 /// means we can more quickly test for a single input by only checking whether
7176 /// an input from the second operand exists. We also assume that the size of
7177 /// mask corresponds to the size of the input vectors which isn't true in the
7178 /// fully general case.
7179 static bool isSingleInputShuffleMask(ArrayRef<int> Mask) {
7180   for (int M : Mask)
7181     if (M >= (int)Mask.size())
7182       return false;
7183   return true;
7184 }
7185
7186 /// \brief Test whether there are elements crossing 128-bit lanes in this
7187 /// shuffle mask.
7188 ///
7189 /// X86 divides up its shuffles into in-lane and cross-lane shuffle operations
7190 /// and we routinely test for these.
7191 static bool is128BitLaneCrossingShuffleMask(MVT VT, ArrayRef<int> Mask) {
7192   int LaneSize = 128 / VT.getScalarSizeInBits();
7193   int Size = Mask.size();
7194   for (int i = 0; i < Size; ++i)
7195     if (Mask[i] >= 0 && (Mask[i] % Size) / LaneSize != i / LaneSize)
7196       return true;
7197   return false;
7198 }
7199
7200 /// \brief Test whether a shuffle mask is equivalent within each 128-bit lane.
7201 ///
7202 /// This checks a shuffle mask to see if it is performing the same
7203 /// 128-bit lane-relative shuffle in each 128-bit lane. This trivially implies
7204 /// that it is also not lane-crossing. It may however involve a blend from the
7205 /// same lane of a second vector.
7206 ///
7207 /// The specific repeated shuffle mask is populated in \p RepeatedMask, as it is
7208 /// non-trivial to compute in the face of undef lanes. The representation is
7209 /// *not* suitable for use with existing 128-bit shuffles as it will contain
7210 /// entries from both V1 and V2 inputs to the wider mask.
7211 static bool
7212 is128BitLaneRepeatedShuffleMask(MVT VT, ArrayRef<int> Mask,
7213                                 SmallVectorImpl<int> &RepeatedMask) {
7214   int LaneSize = 128 / VT.getScalarSizeInBits();
7215   RepeatedMask.resize(LaneSize, -1);
7216   int Size = Mask.size();
7217   for (int i = 0; i < Size; ++i) {
7218     if (Mask[i] < 0)
7219       continue;
7220     if ((Mask[i] % Size) / LaneSize != i / LaneSize)
7221       // This entry crosses lanes, so there is no way to model this shuffle.
7222       return false;
7223
7224     // Ok, handle the in-lane shuffles by detecting if and when they repeat.
7225     if (RepeatedMask[i % LaneSize] == -1)
7226       // This is the first non-undef entry in this slot of a 128-bit lane.
7227       RepeatedMask[i % LaneSize] =
7228           Mask[i] < Size ? Mask[i] % LaneSize : Mask[i] % LaneSize + Size;
7229     else if (RepeatedMask[i % LaneSize] + (i / LaneSize) * LaneSize != Mask[i])
7230       // Found a mismatch with the repeated mask.
7231       return false;
7232   }
7233   return true;
7234 }
7235
7236 // Hide this symbol with an anonymous namespace instead of 'static' so that MSVC
7237 // 2013 will allow us to use it as a non-type template parameter.
7238 namespace {
7239
7240 /// \brief Implementation of the \c isShuffleEquivalent variadic functor.
7241 ///
7242 /// See its documentation for details.
7243 bool isShuffleEquivalentImpl(ArrayRef<int> Mask, ArrayRef<const int *> Args) {
7244   if (Mask.size() != Args.size())
7245     return false;
7246   for (int i = 0, e = Mask.size(); i < e; ++i) {
7247     assert(*Args[i] >= 0 && "Arguments must be positive integers!");
7248     if (Mask[i] != -1 && Mask[i] != *Args[i])
7249       return false;
7250   }
7251   return true;
7252 }
7253
7254 } // namespace
7255
7256 /// \brief Checks whether a shuffle mask is equivalent to an explicit list of
7257 /// arguments.
7258 ///
7259 /// This is a fast way to test a shuffle mask against a fixed pattern:
7260 ///
7261 ///   if (isShuffleEquivalent(Mask, 3, 2, 1, 0)) { ... }
7262 ///
7263 /// It returns true if the mask is exactly as wide as the argument list, and
7264 /// each element of the mask is either -1 (signifying undef) or the value given
7265 /// in the argument.
7266 static const VariadicFunction1<
7267     bool, ArrayRef<int>, int, isShuffleEquivalentImpl> isShuffleEquivalent = {};
7268
7269 /// \brief Get a 4-lane 8-bit shuffle immediate for a mask.
7270 ///
7271 /// This helper function produces an 8-bit shuffle immediate corresponding to
7272 /// the ubiquitous shuffle encoding scheme used in x86 instructions for
7273 /// shuffling 4 lanes. It can be used with most of the PSHUF instructions for
7274 /// example.
7275 ///
7276 /// NB: We rely heavily on "undef" masks preserving the input lane.
7277 static SDValue getV4X86ShuffleImm8ForMask(ArrayRef<int> Mask,
7278                                           SelectionDAG &DAG) {
7279   assert(Mask.size() == 4 && "Only 4-lane shuffle masks");
7280   assert(Mask[0] >= -1 && Mask[0] < 4 && "Out of bound mask element!");
7281   assert(Mask[1] >= -1 && Mask[1] < 4 && "Out of bound mask element!");
7282   assert(Mask[2] >= -1 && Mask[2] < 4 && "Out of bound mask element!");
7283   assert(Mask[3] >= -1 && Mask[3] < 4 && "Out of bound mask element!");
7284
7285   unsigned Imm = 0;
7286   Imm |= (Mask[0] == -1 ? 0 : Mask[0]) << 0;
7287   Imm |= (Mask[1] == -1 ? 1 : Mask[1]) << 2;
7288   Imm |= (Mask[2] == -1 ? 2 : Mask[2]) << 4;
7289   Imm |= (Mask[3] == -1 ? 3 : Mask[3]) << 6;
7290   return DAG.getConstant(Imm, MVT::i8);
7291 }
7292
7293 /// \brief Try to emit a blend instruction for a shuffle.
7294 ///
7295 /// This doesn't do any checks for the availability of instructions for blending
7296 /// these values. It relies on the availability of the X86ISD::BLENDI pattern to
7297 /// be matched in the backend with the type given. What it does check for is
7298 /// that the shuffle mask is in fact a blend.
7299 static SDValue lowerVectorShuffleAsBlend(SDLoc DL, MVT VT, SDValue V1,
7300                                          SDValue V2, ArrayRef<int> Mask,
7301                                          const X86Subtarget *Subtarget,
7302                                          SelectionDAG &DAG) {
7303
7304   unsigned BlendMask = 0;
7305   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7306     if (Mask[i] >= Size) {
7307       if (Mask[i] != i + Size)
7308         return SDValue(); // Shuffled V2 input!
7309       BlendMask |= 1u << i;
7310       continue;
7311     }
7312     if (Mask[i] >= 0 && Mask[i] != i)
7313       return SDValue(); // Shuffled V1 input!
7314   }
7315   switch (VT.SimpleTy) {
7316   case MVT::v2f64:
7317   case MVT::v4f32:
7318   case MVT::v4f64:
7319   case MVT::v8f32:
7320     return DAG.getNode(X86ISD::BLENDI, DL, VT, V1, V2,
7321                        DAG.getConstant(BlendMask, MVT::i8));
7322
7323   case MVT::v4i64:
7324   case MVT::v8i32:
7325     assert(Subtarget->hasAVX2() && "256-bit integer blends require AVX2!");
7326     // FALLTHROUGH
7327   case MVT::v2i64:
7328   case MVT::v4i32:
7329     // If we have AVX2 it is faster to use VPBLENDD when the shuffle fits into
7330     // that instruction.
7331     if (Subtarget->hasAVX2()) {
7332       // Scale the blend by the number of 32-bit dwords per element.
7333       int Scale =  VT.getScalarSizeInBits() / 32;
7334       BlendMask = 0;
7335       for (int i = 0, Size = Mask.size(); i < Size; ++i)
7336         if (Mask[i] >= Size)
7337           for (int j = 0; j < Scale; ++j)
7338             BlendMask |= 1u << (i * Scale + j);
7339
7340       MVT BlendVT = VT.getSizeInBits() > 128 ? MVT::v8i32 : MVT::v4i32;
7341       V1 = DAG.getNode(ISD::BITCAST, DL, BlendVT, V1);
7342       V2 = DAG.getNode(ISD::BITCAST, DL, BlendVT, V2);
7343       return DAG.getNode(ISD::BITCAST, DL, VT,
7344                          DAG.getNode(X86ISD::BLENDI, DL, BlendVT, V1, V2,
7345                                      DAG.getConstant(BlendMask, MVT::i8)));
7346     }
7347     // FALLTHROUGH
7348   case MVT::v8i16: {
7349     // For integer shuffles we need to expand the mask and cast the inputs to
7350     // v8i16s prior to blending.
7351     int Scale = 8 / VT.getVectorNumElements();
7352     BlendMask = 0;
7353     for (int i = 0, Size = Mask.size(); i < Size; ++i)
7354       if (Mask[i] >= Size)
7355         for (int j = 0; j < Scale; ++j)
7356           BlendMask |= 1u << (i * Scale + j);
7357
7358     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
7359     V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
7360     return DAG.getNode(ISD::BITCAST, DL, VT,
7361                        DAG.getNode(X86ISD::BLENDI, DL, MVT::v8i16, V1, V2,
7362                                    DAG.getConstant(BlendMask, MVT::i8)));
7363   }
7364
7365   case MVT::v16i16: {
7366     assert(Subtarget->hasAVX2() && "256-bit integer blends require AVX2!");
7367     SmallVector<int, 8> RepeatedMask;
7368     if (is128BitLaneRepeatedShuffleMask(MVT::v16i16, Mask, RepeatedMask)) {
7369       // We can lower these with PBLENDW which is mirrored across 128-bit lanes.
7370       assert(RepeatedMask.size() == 8 && "Repeated mask size doesn't match!");
7371       BlendMask = 0;
7372       for (int i = 0; i < 8; ++i)
7373         if (RepeatedMask[i] >= 16)
7374           BlendMask |= 1u << i;
7375       return DAG.getNode(X86ISD::BLENDI, DL, MVT::v16i16, V1, V2,
7376                          DAG.getConstant(BlendMask, MVT::i8));
7377     }
7378   }
7379     // FALLTHROUGH
7380   case MVT::v32i8: {
7381     assert(Subtarget->hasAVX2() && "256-bit integer blends require AVX2!");
7382     // Scale the blend by the number of bytes per element.
7383     int Scale =  VT.getScalarSizeInBits() / 8;
7384     assert(Mask.size() * Scale == 32 && "Not a 256-bit vector!");
7385
7386     // Compute the VSELECT mask. Note that VSELECT is really confusing in the
7387     // mix of LLVM's code generator and the x86 backend. We tell the code
7388     // generator that boolean values in the elements of an x86 vector register
7389     // are -1 for true and 0 for false. We then use the LLVM semantics of 'true'
7390     // mapping a select to operand #1, and 'false' mapping to operand #2. The
7391     // reality in x86 is that vector masks (pre-AVX-512) use only the high bit
7392     // of the element (the remaining are ignored) and 0 in that high bit would
7393     // mean operand #1 while 1 in the high bit would mean operand #2. So while
7394     // the LLVM model for boolean values in vector elements gets the relevant
7395     // bit set, it is set backwards and over constrained relative to x86's
7396     // actual model.
7397     SDValue VSELECTMask[32];
7398     for (int i = 0, Size = Mask.size(); i < Size; ++i)
7399       for (int j = 0; j < Scale; ++j)
7400         VSELECTMask[Scale * i + j] =
7401             Mask[i] < 0 ? DAG.getUNDEF(MVT::i8)
7402                         : DAG.getConstant(Mask[i] < Size ? -1 : 0, MVT::i8);
7403
7404     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, V1);
7405     V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, V2);
7406     return DAG.getNode(
7407         ISD::BITCAST, DL, VT,
7408         DAG.getNode(ISD::VSELECT, DL, MVT::v32i8,
7409                     DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, VSELECTMask),
7410                     V1, V2));
7411   }
7412
7413   default:
7414     llvm_unreachable("Not a supported integer vector type!");
7415   }
7416 }
7417
7418 /// \brief Generic routine to lower a shuffle and blend as a decomposed set of
7419 /// unblended shuffles followed by an unshuffled blend.
7420 ///
7421 /// This matches the extremely common pattern for handling combined
7422 /// shuffle+blend operations on newer X86 ISAs where we have very fast blend
7423 /// operations.
7424 static SDValue lowerVectorShuffleAsDecomposedShuffleBlend(SDLoc DL, MVT VT,
7425                                                           SDValue V1,
7426                                                           SDValue V2,
7427                                                           ArrayRef<int> Mask,
7428                                                           SelectionDAG &DAG) {
7429   // Shuffle the input elements into the desired positions in V1 and V2 and
7430   // blend them together.
7431   SmallVector<int, 32> V1Mask(Mask.size(), -1);
7432   SmallVector<int, 32> V2Mask(Mask.size(), -1);
7433   SmallVector<int, 32> BlendMask(Mask.size(), -1);
7434   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7435     if (Mask[i] >= 0 && Mask[i] < Size) {
7436       V1Mask[i] = Mask[i];
7437       BlendMask[i] = i;
7438     } else if (Mask[i] >= Size) {
7439       V2Mask[i] = Mask[i] - Size;
7440       BlendMask[i] = i + Size;
7441     }
7442
7443   V1 = DAG.getVectorShuffle(VT, DL, V1, DAG.getUNDEF(VT), V1Mask);
7444   V2 = DAG.getVectorShuffle(VT, DL, V2, DAG.getUNDEF(VT), V2Mask);
7445   return DAG.getVectorShuffle(VT, DL, V1, V2, BlendMask);
7446 }
7447
7448 /// \brief Try to lower a vector shuffle as a byte rotation.
7449 ///
7450 /// We have a generic PALIGNR instruction in x86 that will do an arbitrary
7451 /// byte-rotation of the concatenation of two vectors. This routine will
7452 /// try to generically lower a vector shuffle through such an instruction. It
7453 /// does not check for the availability of PALIGNR-based lowerings, only the
7454 /// applicability of this strategy to the given mask. This matches shuffle
7455 /// vectors that look like:
7456 /// 
7457 ///   v8i16 [11, 12, 13, 14, 15, 0, 1, 2]
7458 /// 
7459 /// Essentially it concatenates V1 and V2, shifts right by some number of
7460 /// elements, and takes the low elements as the result. Note that while this is
7461 /// specified as a *right shift* because x86 is little-endian, it is a *left
7462 /// rotate* of the vector lanes.
7463 ///
7464 /// Note that this only handles 128-bit vector widths currently.
7465 static SDValue lowerVectorShuffleAsByteRotate(SDLoc DL, MVT VT, SDValue V1,
7466                                               SDValue V2,
7467                                               ArrayRef<int> Mask,
7468                                               SelectionDAG &DAG) {
7469   assert(!isNoopShuffleMask(Mask) && "We shouldn't lower no-op shuffles!");
7470
7471   // We need to detect various ways of spelling a rotation:
7472   //   [11, 12, 13, 14, 15,  0,  1,  2]
7473   //   [-1, 12, 13, 14, -1, -1,  1, -1]
7474   //   [-1, -1, -1, -1, -1, -1,  1,  2]
7475   //   [ 3,  4,  5,  6,  7,  8,  9, 10]
7476   //   [-1,  4,  5,  6, -1, -1,  9, -1]
7477   //   [-1,  4,  5,  6, -1, -1, -1, -1]
7478   int Rotation = 0;
7479   SDValue Lo, Hi;
7480   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7481     if (Mask[i] == -1)
7482       continue;
7483     assert(Mask[i] >= 0 && "Only -1 is a valid negative mask element!");
7484
7485     // Based on the mod-Size value of this mask element determine where
7486     // a rotated vector would have started.
7487     int StartIdx = i - (Mask[i] % Size);
7488     if (StartIdx == 0)
7489       // The identity rotation isn't interesting, stop.
7490       return SDValue();
7491
7492     // If we found the tail of a vector the rotation must be the missing
7493     // front. If we found the head of a vector, it must be how much of the head.
7494     int CandidateRotation = StartIdx < 0 ? -StartIdx : Size - StartIdx;
7495
7496     if (Rotation == 0)
7497       Rotation = CandidateRotation;
7498     else if (Rotation != CandidateRotation)
7499       // The rotations don't match, so we can't match this mask.
7500       return SDValue();
7501
7502     // Compute which value this mask is pointing at.
7503     SDValue MaskV = Mask[i] < Size ? V1 : V2;
7504
7505     // Compute which of the two target values this index should be assigned to.
7506     // This reflects whether the high elements are remaining or the low elements
7507     // are remaining.
7508     SDValue &TargetV = StartIdx < 0 ? Hi : Lo;
7509
7510     // Either set up this value if we've not encountered it before, or check
7511     // that it remains consistent.
7512     if (!TargetV)
7513       TargetV = MaskV;
7514     else if (TargetV != MaskV)
7515       // This may be a rotation, but it pulls from the inputs in some
7516       // unsupported interleaving.
7517       return SDValue();
7518   }
7519
7520   // Check that we successfully analyzed the mask, and normalize the results.
7521   assert(Rotation != 0 && "Failed to locate a viable rotation!");
7522   assert((Lo || Hi) && "Failed to find a rotated input vector!");
7523   if (!Lo)
7524     Lo = Hi;
7525   else if (!Hi)
7526     Hi = Lo;
7527
7528   // Cast the inputs to v16i8 to match PALIGNR.
7529   Lo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Lo);
7530   Hi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Hi);
7531
7532   assert(VT.getSizeInBits() == 128 &&
7533          "Rotate-based lowering only supports 128-bit lowering!");
7534   assert(Mask.size() <= 16 &&
7535          "Can shuffle at most 16 bytes in a 128-bit vector!");
7536   // The actual rotate instruction rotates bytes, so we need to scale the
7537   // rotation based on how many bytes are in the vector.
7538   int Scale = 16 / Mask.size();
7539
7540   return DAG.getNode(ISD::BITCAST, DL, VT,
7541                      DAG.getNode(X86ISD::PALIGNR, DL, MVT::v16i8, Hi, Lo,
7542                                  DAG.getConstant(Rotation * Scale, MVT::i8)));
7543 }
7544
7545 /// \brief Compute whether each element of a shuffle is zeroable.
7546 ///
7547 /// A "zeroable" vector shuffle element is one which can be lowered to zero.
7548 /// Either it is an undef element in the shuffle mask, the element of the input
7549 /// referenced is undef, or the element of the input referenced is known to be
7550 /// zero. Many x86 shuffles can zero lanes cheaply and we often want to handle
7551 /// as many lanes with this technique as possible to simplify the remaining
7552 /// shuffle.
7553 static SmallBitVector computeZeroableShuffleElements(ArrayRef<int> Mask,
7554                                                      SDValue V1, SDValue V2) {
7555   SmallBitVector Zeroable(Mask.size(), false);
7556
7557   bool V1IsZero = ISD::isBuildVectorAllZeros(V1.getNode());
7558   bool V2IsZero = ISD::isBuildVectorAllZeros(V2.getNode());
7559
7560   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7561     int M = Mask[i];
7562     // Handle the easy cases.
7563     if (M < 0 || (M >= 0 && M < Size && V1IsZero) || (M >= Size && V2IsZero)) {
7564       Zeroable[i] = true;
7565       continue;
7566     }
7567
7568     // If this is an index into a build_vector node, dig out the input value and
7569     // use it.
7570     SDValue V = M < Size ? V1 : V2;
7571     if (V.getOpcode() != ISD::BUILD_VECTOR)
7572       continue;
7573
7574     SDValue Input = V.getOperand(M % Size);
7575     // The UNDEF opcode check really should be dead code here, but not quite
7576     // worth asserting on (it isn't invalid, just unexpected).
7577     if (Input.getOpcode() == ISD::UNDEF || X86::isZeroNode(Input))
7578       Zeroable[i] = true;
7579   }
7580
7581   return Zeroable;
7582 }
7583
7584 /// \brief Lower a vector shuffle as a zero or any extension.
7585 ///
7586 /// Given a specific number of elements, element bit width, and extension
7587 /// stride, produce either a zero or any extension based on the available
7588 /// features of the subtarget.
7589 static SDValue lowerVectorShuffleAsSpecificZeroOrAnyExtend(
7590     SDLoc DL, MVT VT, int NumElements, int Scale, bool AnyExt, SDValue InputV,
7591     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7592   assert(Scale > 1 && "Need a scale to extend.");
7593   int EltBits = VT.getSizeInBits() / NumElements;
7594   assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
7595          "Only 8, 16, and 32 bit elements can be extended.");
7596   assert(Scale * EltBits <= 64 && "Cannot zero extend past 64 bits.");
7597
7598   // Found a valid zext mask! Try various lowering strategies based on the
7599   // input type and available ISA extensions.
7600   if (Subtarget->hasSSE41()) {
7601     MVT InputVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits), NumElements);
7602     MVT ExtVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits * Scale),
7603                                  NumElements / Scale);
7604     InputV = DAG.getNode(ISD::BITCAST, DL, InputVT, InputV);
7605     return DAG.getNode(ISD::BITCAST, DL, VT,
7606                        DAG.getNode(X86ISD::VZEXT, DL, ExtVT, InputV));
7607   }
7608
7609   // For any extends we can cheat for larger element sizes and use shuffle
7610   // instructions that can fold with a load and/or copy.
7611   if (AnyExt && EltBits == 32) {
7612     int PSHUFDMask[4] = {0, -1, 1, -1};
7613     return DAG.getNode(
7614         ISD::BITCAST, DL, VT,
7615         DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7616                     DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, InputV),
7617                     getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7618   }
7619   if (AnyExt && EltBits == 16 && Scale > 2) {
7620     int PSHUFDMask[4] = {0, -1, 0, -1};
7621     InputV = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7622                          DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, InputV),
7623                          getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG));
7624     int PSHUFHWMask[4] = {1, -1, -1, -1};
7625     return DAG.getNode(
7626         ISD::BITCAST, DL, VT,
7627         DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16,
7628                     DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, InputV),
7629                     getV4X86ShuffleImm8ForMask(PSHUFHWMask, DAG)));
7630   }
7631
7632   // If this would require more than 2 unpack instructions to expand, use
7633   // pshufb when available. We can only use more than 2 unpack instructions
7634   // when zero extending i8 elements which also makes it easier to use pshufb.
7635   if (Scale > 4 && EltBits == 8 && Subtarget->hasSSSE3()) {
7636     assert(NumElements == 16 && "Unexpected byte vector width!");
7637     SDValue PSHUFBMask[16];
7638     for (int i = 0; i < 16; ++i)
7639       PSHUFBMask[i] =
7640           DAG.getConstant((i % Scale == 0) ? i / Scale : 0x80, MVT::i8);
7641     InputV = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, InputV);
7642     return DAG.getNode(ISD::BITCAST, DL, VT,
7643                        DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, InputV,
7644                                    DAG.getNode(ISD::BUILD_VECTOR, DL,
7645                                                MVT::v16i8, PSHUFBMask)));
7646   }
7647
7648   // Otherwise emit a sequence of unpacks.
7649   do {
7650     MVT InputVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits), NumElements);
7651     SDValue Ext = AnyExt ? DAG.getUNDEF(InputVT)
7652                          : getZeroVector(InputVT, Subtarget, DAG, DL);
7653     InputV = DAG.getNode(ISD::BITCAST, DL, InputVT, InputV);
7654     InputV = DAG.getNode(X86ISD::UNPCKL, DL, InputVT, InputV, Ext);
7655     Scale /= 2;
7656     EltBits *= 2;
7657     NumElements /= 2;
7658   } while (Scale > 1);
7659   return DAG.getNode(ISD::BITCAST, DL, VT, InputV);
7660 }
7661
7662 /// \brief Try to lower a vector shuffle as a zero extension on any micrarch.
7663 ///
7664 /// This routine will try to do everything in its power to cleverly lower
7665 /// a shuffle which happens to match the pattern of a zero extend. It doesn't
7666 /// check for the profitability of this lowering,  it tries to aggressively
7667 /// match this pattern. It will use all of the micro-architectural details it
7668 /// can to emit an efficient lowering. It handles both blends with all-zero
7669 /// inputs to explicitly zero-extend and undef-lanes (sometimes undef due to
7670 /// masking out later).
7671 ///
7672 /// The reason we have dedicated lowering for zext-style shuffles is that they
7673 /// are both incredibly common and often quite performance sensitive.
7674 static SDValue lowerVectorShuffleAsZeroOrAnyExtend(
7675     SDLoc DL, MVT VT, SDValue V1, SDValue V2, ArrayRef<int> Mask,
7676     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7677   SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7678
7679   int Bits = VT.getSizeInBits();
7680   int NumElements = Mask.size();
7681
7682   // Define a helper function to check a particular ext-scale and lower to it if
7683   // valid.
7684   auto Lower = [&](int Scale) -> SDValue {
7685     SDValue InputV;
7686     bool AnyExt = true;
7687     for (int i = 0; i < NumElements; ++i) {
7688       if (Mask[i] == -1)
7689         continue; // Valid anywhere but doesn't tell us anything.
7690       if (i % Scale != 0) {
7691         // Each of the extend elements needs to be zeroable.
7692         if (!Zeroable[i])
7693           return SDValue();
7694
7695         // We no lorger are in the anyext case.
7696         AnyExt = false;
7697         continue;
7698       }
7699
7700       // Each of the base elements needs to be consecutive indices into the
7701       // same input vector.
7702       SDValue V = Mask[i] < NumElements ? V1 : V2;
7703       if (!InputV)
7704         InputV = V;
7705       else if (InputV != V)
7706         return SDValue(); // Flip-flopping inputs.
7707
7708       if (Mask[i] % NumElements != i / Scale)
7709         return SDValue(); // Non-consecutive strided elemenst.
7710     }
7711
7712     // If we fail to find an input, we have a zero-shuffle which should always
7713     // have already been handled.
7714     // FIXME: Maybe handle this here in case during blending we end up with one?
7715     if (!InputV)
7716       return SDValue();
7717
7718     return lowerVectorShuffleAsSpecificZeroOrAnyExtend(
7719         DL, VT, NumElements, Scale, AnyExt, InputV, Subtarget, DAG);
7720   };
7721
7722   // The widest scale possible for extending is to a 64-bit integer.
7723   assert(Bits % 64 == 0 &&
7724          "The number of bits in a vector must be divisible by 64 on x86!");
7725   int NumExtElements = Bits / 64;
7726
7727   // Each iteration, try extending the elements half as much, but into twice as
7728   // many elements.
7729   for (; NumExtElements < NumElements; NumExtElements *= 2) {
7730     assert(NumElements % NumExtElements == 0 &&
7731            "The input vector size must be divisble by the extended size.");
7732     if (SDValue V = Lower(NumElements / NumExtElements))
7733       return V;
7734   }
7735
7736   // No viable ext lowering found.
7737   return SDValue();
7738 }
7739
7740 /// \brief Try to get a scalar value for a specific element of a vector.
7741 ///
7742 /// Looks through BUILD_VECTOR and SCALAR_TO_VECTOR nodes to find a scalar.
7743 static SDValue getScalarValueForVectorElement(SDValue V, int Idx,
7744                                               SelectionDAG &DAG) {
7745   MVT VT = V.getSimpleValueType();
7746   MVT EltVT = VT.getVectorElementType();
7747   while (V.getOpcode() == ISD::BITCAST)
7748     V = V.getOperand(0);
7749   // If the bitcasts shift the element size, we can't extract an equivalent
7750   // element from it.
7751   MVT NewVT = V.getSimpleValueType();
7752   if (!NewVT.isVector() || NewVT.getScalarSizeInBits() != VT.getScalarSizeInBits())
7753     return SDValue();
7754
7755   if (V.getOpcode() == ISD::BUILD_VECTOR ||
7756       (Idx == 0 && V.getOpcode() == ISD::SCALAR_TO_VECTOR))
7757     return DAG.getNode(ISD::BITCAST, SDLoc(V), EltVT, V.getOperand(Idx));
7758
7759   return SDValue();
7760 }
7761
7762 /// \brief Helper to test for a load that can be folded with x86 shuffles.
7763 ///
7764 /// This is particularly important because the set of instructions varies
7765 /// significantly based on whether the operand is a load or not.
7766 static bool isShuffleFoldableLoad(SDValue V) {
7767   while (V.getOpcode() == ISD::BITCAST)
7768     V = V.getOperand(0);
7769
7770   return ISD::isNON_EXTLoad(V.getNode());
7771 }
7772
7773 /// \brief Try to lower insertion of a single element into a zero vector.
7774 ///
7775 /// This is a common pattern that we have especially efficient patterns to lower
7776 /// across all subtarget feature sets.
7777 static SDValue lowerVectorShuffleAsElementInsertion(
7778     MVT VT, SDLoc DL, SDValue V1, SDValue V2, ArrayRef<int> Mask,
7779     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7780   SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7781   MVT ExtVT = VT;
7782   MVT EltVT = VT.getVectorElementType();
7783
7784   int V2Index = std::find_if(Mask.begin(), Mask.end(),
7785                              [&Mask](int M) { return M >= (int)Mask.size(); }) -
7786                 Mask.begin();
7787   bool IsV1Zeroable = true;
7788   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7789     if (i != V2Index && !Zeroable[i]) {
7790       IsV1Zeroable = false;
7791       break;
7792     }
7793
7794   // Check for a single input from a SCALAR_TO_VECTOR node.
7795   // FIXME: All of this should be canonicalized into INSERT_VECTOR_ELT and
7796   // all the smarts here sunk into that routine. However, the current
7797   // lowering of BUILD_VECTOR makes that nearly impossible until the old
7798   // vector shuffle lowering is dead.
7799   if (SDValue V2S = getScalarValueForVectorElement(
7800           V2, Mask[V2Index] - Mask.size(), DAG)) {
7801     // We need to zext the scalar if it is smaller than an i32.
7802     V2S = DAG.getNode(ISD::BITCAST, DL, EltVT, V2S);
7803     if (EltVT == MVT::i8 || EltVT == MVT::i16) {
7804       // Using zext to expand a narrow element won't work for non-zero
7805       // insertions.
7806       if (!IsV1Zeroable)
7807         return SDValue();
7808
7809       // Zero-extend directly to i32.
7810       ExtVT = MVT::v4i32;
7811       V2S = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, V2S);
7812     }
7813     V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, ExtVT, V2S);
7814   } else if (Mask[V2Index] != (int)Mask.size() || EltVT == MVT::i8 ||
7815              EltVT == MVT::i16) {
7816     // Either not inserting from the low element of the input or the input
7817     // element size is too small to use VZEXT_MOVL to clear the high bits.
7818     return SDValue();
7819   }
7820
7821   if (!IsV1Zeroable) {
7822     // If V1 can't be treated as a zero vector we have fewer options to lower
7823     // this. We can't support integer vectors or non-zero targets cheaply, and
7824     // the V1 elements can't be permuted in any way.
7825     assert(VT == ExtVT && "Cannot change extended type when non-zeroable!");
7826     if (!VT.isFloatingPoint() || V2Index != 0)
7827       return SDValue();
7828     SmallVector<int, 8> V1Mask(Mask.begin(), Mask.end());
7829     V1Mask[V2Index] = -1;
7830     if (!isNoopShuffleMask(V1Mask))
7831       return SDValue();
7832     // This is essentially a special case blend operation, but if we have
7833     // general purpose blend operations, they are always faster. Bail and let
7834     // the rest of the lowering handle these as blends.
7835     if (Subtarget->hasSSE41())
7836       return SDValue();
7837
7838     // Otherwise, use MOVSD or MOVSS.
7839     assert((EltVT == MVT::f32 || EltVT == MVT::f64) &&
7840            "Only two types of floating point element types to handle!");
7841     return DAG.getNode(EltVT == MVT::f32 ? X86ISD::MOVSS : X86ISD::MOVSD, DL,
7842                        ExtVT, V1, V2);
7843   }
7844
7845   V2 = DAG.getNode(X86ISD::VZEXT_MOVL, DL, ExtVT, V2);
7846   if (ExtVT != VT)
7847     V2 = DAG.getNode(ISD::BITCAST, DL, VT, V2);
7848
7849   if (V2Index != 0) {
7850     // If we have 4 or fewer lanes we can cheaply shuffle the element into
7851     // the desired position. Otherwise it is more efficient to do a vector
7852     // shift left. We know that we can do a vector shift left because all
7853     // the inputs are zero.
7854     if (VT.isFloatingPoint() || VT.getVectorNumElements() <= 4) {
7855       SmallVector<int, 4> V2Shuffle(Mask.size(), 1);
7856       V2Shuffle[V2Index] = 0;
7857       V2 = DAG.getVectorShuffle(VT, DL, V2, DAG.getUNDEF(VT), V2Shuffle);
7858     } else {
7859       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, V2);
7860       V2 = DAG.getNode(
7861           X86ISD::VSHLDQ, DL, MVT::v2i64, V2,
7862           DAG.getConstant(
7863               V2Index * EltVT.getSizeInBits(),
7864               DAG.getTargetLoweringInfo().getScalarShiftAmountTy(MVT::v2i64)));
7865       V2 = DAG.getNode(ISD::BITCAST, DL, VT, V2);
7866     }
7867   }
7868   return V2;
7869 }
7870
7871 /// \brief Try to lower broadcast of a single element.
7872 ///
7873 /// For convenience, this code also bundles all of the subtarget feature set
7874 /// filtering. While a little annoying to re-dispatch on type here, there isn't
7875 /// a convenient way to factor it out.
7876 static SDValue lowerVectorShuffleAsBroadcast(MVT VT, SDLoc DL, SDValue V,
7877                                              ArrayRef<int> Mask,
7878                                              const X86Subtarget *Subtarget,
7879                                              SelectionDAG &DAG) {
7880   if (!Subtarget->hasAVX())
7881     return SDValue();
7882   if (VT.isInteger() && !Subtarget->hasAVX2())
7883     return SDValue();
7884
7885   // Check that the mask is a broadcast.
7886   int BroadcastIdx = -1;
7887   for (int M : Mask)
7888     if (M >= 0 && BroadcastIdx == -1)
7889       BroadcastIdx = M;
7890     else if (M >= 0 && M != BroadcastIdx)
7891       return SDValue();
7892
7893   assert(BroadcastIdx < (int)Mask.size() && "We only expect to be called with "
7894                                             "a sorted mask where the broadcast "
7895                                             "comes from V1.");
7896
7897   // Go up the chain of (vector) values to try and find a scalar load that
7898   // we can combine with the broadcast.
7899   for (;;) {
7900     switch (V.getOpcode()) {
7901     case ISD::CONCAT_VECTORS: {
7902       int OperandSize = Mask.size() / V.getNumOperands();
7903       V = V.getOperand(BroadcastIdx / OperandSize);
7904       BroadcastIdx %= OperandSize;
7905       continue;
7906     }
7907
7908     case ISD::INSERT_SUBVECTOR: {
7909       SDValue VOuter = V.getOperand(0), VInner = V.getOperand(1);
7910       auto ConstantIdx = dyn_cast<ConstantSDNode>(V.getOperand(2));
7911       if (!ConstantIdx)
7912         break;
7913
7914       int BeginIdx = (int)ConstantIdx->getZExtValue();
7915       int EndIdx =
7916           BeginIdx + (int)VInner.getValueType().getVectorNumElements();
7917       if (BroadcastIdx >= BeginIdx && BroadcastIdx < EndIdx) {
7918         BroadcastIdx -= BeginIdx;
7919         V = VInner;
7920       } else {
7921         V = VOuter;
7922       }
7923       continue;
7924     }
7925     }
7926     break;
7927   }
7928
7929   // Check if this is a broadcast of a scalar. We special case lowering
7930   // for scalars so that we can more effectively fold with loads.
7931   if (V.getOpcode() == ISD::BUILD_VECTOR ||
7932       (V.getOpcode() == ISD::SCALAR_TO_VECTOR && BroadcastIdx == 0)) {
7933     V = V.getOperand(BroadcastIdx);
7934
7935     // If the scalar isn't a load we can't broadcast from it in AVX1, only with
7936     // AVX2.
7937     if (!Subtarget->hasAVX2() && !isShuffleFoldableLoad(V))
7938       return SDValue();
7939   } else if (BroadcastIdx != 0 || !Subtarget->hasAVX2()) {
7940     // We can't broadcast from a vector register w/o AVX2, and we can only
7941     // broadcast from the zero-element of a vector register.
7942     return SDValue();
7943   }
7944
7945   return DAG.getNode(X86ISD::VBROADCAST, DL, VT, V);
7946 }
7947
7948 /// \brief Handle lowering of 2-lane 64-bit floating point shuffles.
7949 ///
7950 /// This is the basis function for the 2-lane 64-bit shuffles as we have full
7951 /// support for floating point shuffles but not integer shuffles. These
7952 /// instructions will incur a domain crossing penalty on some chips though so
7953 /// it is better to avoid lowering through this for integer vectors where
7954 /// possible.
7955 static SDValue lowerV2F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7956                                        const X86Subtarget *Subtarget,
7957                                        SelectionDAG &DAG) {
7958   SDLoc DL(Op);
7959   assert(Op.getSimpleValueType() == MVT::v2f64 && "Bad shuffle type!");
7960   assert(V1.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7961   assert(V2.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7962   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7963   ArrayRef<int> Mask = SVOp->getMask();
7964   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7965
7966   if (isSingleInputShuffleMask(Mask)) {
7967     // Straight shuffle of a single input vector. Simulate this by using the
7968     // single input as both of the "inputs" to this instruction..
7969     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1);
7970
7971     if (Subtarget->hasAVX()) {
7972       // If we have AVX, we can use VPERMILPS which will allow folding a load
7973       // into the shuffle.
7974       return DAG.getNode(X86ISD::VPERMILPI, DL, MVT::v2f64, V1,
7975                          DAG.getConstant(SHUFPDMask, MVT::i8));
7976     }
7977
7978     return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V1,
7979                        DAG.getConstant(SHUFPDMask, MVT::i8));
7980   }
7981   assert(Mask[0] >= 0 && Mask[0] < 2 && "Non-canonicalized blend!");
7982   assert(Mask[1] >= 2 && "Non-canonicalized blend!");
7983
7984   // Use dedicated unpack instructions for masks that match their pattern.
7985   if (isShuffleEquivalent(Mask, 0, 2))
7986     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2f64, V1, V2);
7987   if (isShuffleEquivalent(Mask, 1, 3))
7988     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2f64, V1, V2);
7989
7990   // If we have a single input, insert that into V1 if we can do so cheaply.
7991   if ((Mask[0] >= 2) + (Mask[1] >= 2) == 1) {
7992     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
7993             MVT::v2f64, DL, V1, V2, Mask, Subtarget, DAG))
7994       return Insertion;
7995     // Try inverting the insertion since for v2 masks it is easy to do and we
7996     // can't reliably sort the mask one way or the other.
7997     int InverseMask[2] = {Mask[0] < 0 ? -1 : (Mask[0] ^ 2),
7998                           Mask[1] < 0 ? -1 : (Mask[1] ^ 2)};
7999     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
8000             MVT::v2f64, DL, V2, V1, InverseMask, Subtarget, DAG))
8001       return Insertion;
8002   }
8003
8004   // Try to use one of the special instruction patterns to handle two common
8005   // blend patterns if a zero-blend above didn't work.
8006   if (isShuffleEquivalent(Mask, 0, 3) || isShuffleEquivalent(Mask, 1, 3))
8007     if (SDValue V1S = getScalarValueForVectorElement(V1, Mask[0], DAG))
8008       // We can either use a special instruction to load over the low double or
8009       // to move just the low double.
8010       return DAG.getNode(
8011           isShuffleFoldableLoad(V1S) ? X86ISD::MOVLPD : X86ISD::MOVSD,
8012           DL, MVT::v2f64, V2,
8013           DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v2f64, V1S));
8014
8015   if (Subtarget->hasSSE41())
8016     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v2f64, V1, V2, Mask,
8017                                                   Subtarget, DAG))
8018       return Blend;
8019
8020   unsigned SHUFPDMask = (Mask[0] == 1) | (((Mask[1] - 2) == 1) << 1);
8021   return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V2,
8022                      DAG.getConstant(SHUFPDMask, MVT::i8));
8023 }
8024
8025 /// \brief Handle lowering of 2-lane 64-bit integer shuffles.
8026 ///
8027 /// Tries to lower a 2-lane 64-bit shuffle using shuffle operations provided by
8028 /// the integer unit to minimize domain crossing penalties. However, for blends
8029 /// it falls back to the floating point shuffle operation with appropriate bit
8030 /// casting.
8031 static SDValue lowerV2I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8032                                        const X86Subtarget *Subtarget,
8033                                        SelectionDAG &DAG) {
8034   SDLoc DL(Op);
8035   assert(Op.getSimpleValueType() == MVT::v2i64 && "Bad shuffle type!");
8036   assert(V1.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
8037   assert(V2.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
8038   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8039   ArrayRef<int> Mask = SVOp->getMask();
8040   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
8041
8042   if (isSingleInputShuffleMask(Mask)) {
8043     // Check for being able to broadcast a single element.
8044     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v2i64, DL, V1,
8045                                                           Mask, Subtarget, DAG))
8046       return Broadcast;
8047
8048     // Straight shuffle of a single input vector. For everything from SSE2
8049     // onward this has a single fast instruction with no scary immediates.
8050     // We have to map the mask as it is actually a v4i32 shuffle instruction.
8051     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V1);
8052     int WidenedMask[4] = {
8053         std::max(Mask[0], 0) * 2, std::max(Mask[0], 0) * 2 + 1,
8054         std::max(Mask[1], 0) * 2, std::max(Mask[1], 0) * 2 + 1};
8055     return DAG.getNode(
8056         ISD::BITCAST, DL, MVT::v2i64,
8057         DAG.getNode(X86ISD::PSHUFD, SDLoc(Op), MVT::v4i32, V1,
8058                     getV4X86ShuffleImm8ForMask(WidenedMask, DAG)));
8059   }
8060
8061   // If we have a single input from V2 insert that into V1 if we can do so
8062   // cheaply.
8063   if ((Mask[0] >= 2) + (Mask[1] >= 2) == 1) {
8064     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
8065             MVT::v2i64, DL, V1, V2, Mask, Subtarget, DAG))
8066       return Insertion;
8067     // Try inverting the insertion since for v2 masks it is easy to do and we
8068     // can't reliably sort the mask one way or the other.
8069     int InverseMask[2] = {Mask[0] < 0 ? -1 : (Mask[0] ^ 2),
8070                           Mask[1] < 0 ? -1 : (Mask[1] ^ 2)};
8071     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
8072             MVT::v2i64, DL, V2, V1, InverseMask, Subtarget, DAG))
8073       return Insertion;
8074   }
8075
8076   // Use dedicated unpack instructions for masks that match their pattern.
8077   if (isShuffleEquivalent(Mask, 0, 2))
8078     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, V1, V2);
8079   if (isShuffleEquivalent(Mask, 1, 3))
8080     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2i64, V1, V2);
8081
8082   if (Subtarget->hasSSE41())
8083     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v2i64, V1, V2, Mask,
8084                                                   Subtarget, DAG))
8085       return Blend;
8086
8087   // Try to use rotation instructions if available.
8088   if (Subtarget->hasSSSE3())
8089     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
8090             DL, MVT::v2i64, V1, V2, Mask, DAG))
8091       return Rotate;
8092
8093   // We implement this with SHUFPD which is pretty lame because it will likely
8094   // incur 2 cycles of stall for integer vectors on Nehalem and older chips.
8095   // However, all the alternatives are still more cycles and newer chips don't
8096   // have this problem. It would be really nice if x86 had better shuffles here.
8097   V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V1);
8098   V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V2);
8099   return DAG.getNode(ISD::BITCAST, DL, MVT::v2i64,
8100                      DAG.getVectorShuffle(MVT::v2f64, DL, V1, V2, Mask));
8101 }
8102
8103 /// \brief Lower a vector shuffle using the SHUFPS instruction.
8104 ///
8105 /// This is a helper routine dedicated to lowering vector shuffles using SHUFPS.
8106 /// It makes no assumptions about whether this is the *best* lowering, it simply
8107 /// uses it.
8108 static SDValue lowerVectorShuffleWithSHUFPS(SDLoc DL, MVT VT,
8109                                             ArrayRef<int> Mask, SDValue V1,
8110                                             SDValue V2, SelectionDAG &DAG) {
8111   SDValue LowV = V1, HighV = V2;
8112   int NewMask[4] = {Mask[0], Mask[1], Mask[2], Mask[3]};
8113
8114   int NumV2Elements =
8115       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
8116
8117   if (NumV2Elements == 1) {
8118     int V2Index =
8119         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
8120         Mask.begin();
8121
8122     // Compute the index adjacent to V2Index and in the same half by toggling
8123     // the low bit.
8124     int V2AdjIndex = V2Index ^ 1;
8125
8126     if (Mask[V2AdjIndex] == -1) {
8127       // Handles all the cases where we have a single V2 element and an undef.
8128       // This will only ever happen in the high lanes because we commute the
8129       // vector otherwise.
8130       if (V2Index < 2)
8131         std::swap(LowV, HighV);
8132       NewMask[V2Index] -= 4;
8133     } else {
8134       // Handle the case where the V2 element ends up adjacent to a V1 element.
8135       // To make this work, blend them together as the first step.
8136       int V1Index = V2AdjIndex;
8137       int BlendMask[4] = {Mask[V2Index] - 4, 0, Mask[V1Index], 0};
8138       V2 = DAG.getNode(X86ISD::SHUFP, DL, VT, V2, V1,
8139                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
8140
8141       // Now proceed to reconstruct the final blend as we have the necessary
8142       // high or low half formed.
8143       if (V2Index < 2) {
8144         LowV = V2;
8145         HighV = V1;
8146       } else {
8147         HighV = V2;
8148       }
8149       NewMask[V1Index] = 2; // We put the V1 element in V2[2].
8150       NewMask[V2Index] = 0; // We shifted the V2 element into V2[0].
8151     }
8152   } else if (NumV2Elements == 2) {
8153     if (Mask[0] < 4 && Mask[1] < 4) {
8154       // Handle the easy case where we have V1 in the low lanes and V2 in the
8155       // high lanes.
8156       NewMask[2] -= 4;
8157       NewMask[3] -= 4;
8158     } else if (Mask[2] < 4 && Mask[3] < 4) {
8159       // We also handle the reversed case because this utility may get called
8160       // when we detect a SHUFPS pattern but can't easily commute the shuffle to
8161       // arrange things in the right direction.
8162       NewMask[0] -= 4;
8163       NewMask[1] -= 4;
8164       HighV = V1;
8165       LowV = V2;
8166     } else {
8167       // We have a mixture of V1 and V2 in both low and high lanes. Rather than
8168       // trying to place elements directly, just blend them and set up the final
8169       // shuffle to place them.
8170
8171       // The first two blend mask elements are for V1, the second two are for
8172       // V2.
8173       int BlendMask[4] = {Mask[0] < 4 ? Mask[0] : Mask[1],
8174                           Mask[2] < 4 ? Mask[2] : Mask[3],
8175                           (Mask[0] >= 4 ? Mask[0] : Mask[1]) - 4,
8176                           (Mask[2] >= 4 ? Mask[2] : Mask[3]) - 4};
8177       V1 = DAG.getNode(X86ISD::SHUFP, DL, VT, V1, V2,
8178                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
8179
8180       // Now we do a normal shuffle of V1 by giving V1 as both operands to
8181       // a blend.
8182       LowV = HighV = V1;
8183       NewMask[0] = Mask[0] < 4 ? 0 : 2;
8184       NewMask[1] = Mask[0] < 4 ? 2 : 0;
8185       NewMask[2] = Mask[2] < 4 ? 1 : 3;
8186       NewMask[3] = Mask[2] < 4 ? 3 : 1;
8187     }
8188   }
8189   return DAG.getNode(X86ISD::SHUFP, DL, VT, LowV, HighV,
8190                      getV4X86ShuffleImm8ForMask(NewMask, DAG));
8191 }
8192
8193 /// \brief Lower 4-lane 32-bit floating point shuffles.
8194 ///
8195 /// Uses instructions exclusively from the floating point unit to minimize
8196 /// domain crossing penalties, as these are sufficient to implement all v4f32
8197 /// shuffles.
8198 static SDValue lowerV4F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8199                                        const X86Subtarget *Subtarget,
8200                                        SelectionDAG &DAG) {
8201   SDLoc DL(Op);
8202   assert(Op.getSimpleValueType() == MVT::v4f32 && "Bad shuffle type!");
8203   assert(V1.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
8204   assert(V2.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
8205   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8206   ArrayRef<int> Mask = SVOp->getMask();
8207   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
8208
8209   int NumV2Elements =
8210       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
8211
8212   if (NumV2Elements == 0) {
8213     // Check for being able to broadcast a single element.
8214     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v4f32, DL, V1,
8215                                                           Mask, Subtarget, DAG))
8216       return Broadcast;
8217
8218     if (Subtarget->hasAVX()) {
8219       // If we have AVX, we can use VPERMILPS which will allow folding a load
8220       // into the shuffle.
8221       return DAG.getNode(X86ISD::VPERMILPI, DL, MVT::v4f32, V1,
8222                          getV4X86ShuffleImm8ForMask(Mask, DAG));
8223     }
8224
8225     // Otherwise, use a straight shuffle of a single input vector. We pass the
8226     // input vector to both operands to simulate this with a SHUFPS.
8227     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V1,
8228                        getV4X86ShuffleImm8ForMask(Mask, DAG));
8229   }
8230
8231   // Use dedicated unpack instructions for masks that match their pattern.
8232   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
8233     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f32, V1, V2);
8234   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
8235     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f32, V1, V2);
8236
8237   // There are special ways we can lower some single-element blends. However, we
8238   // have custom ways we can lower more complex single-element blends below that
8239   // we defer to if both this and BLENDPS fail to match, so restrict this to
8240   // when the V2 input is targeting element 0 of the mask -- that is the fast
8241   // case here.
8242   if (NumV2Elements == 1 && Mask[0] >= 4)
8243     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v4f32, DL, V1, V2,
8244                                                          Mask, Subtarget, DAG))
8245       return V;
8246
8247   if (Subtarget->hasSSE41())
8248     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v4f32, V1, V2, Mask,
8249                                                   Subtarget, DAG))
8250       return Blend;
8251
8252   // Check for whether we can use INSERTPS to perform the blend. We only use
8253   // INSERTPS when the V1 elements are already in the correct locations
8254   // because otherwise we can just always use two SHUFPS instructions which
8255   // are much smaller to encode than a SHUFPS and an INSERTPS.
8256   if (NumV2Elements == 1 && Subtarget->hasSSE41()) {
8257     int V2Index =
8258         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
8259         Mask.begin();
8260
8261     // When using INSERTPS we can zero any lane of the destination. Collect
8262     // the zero inputs into a mask and drop them from the lanes of V1 which
8263     // actually need to be present as inputs to the INSERTPS.
8264     SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
8265
8266     // Synthesize a shuffle mask for the non-zero and non-v2 inputs.
8267     bool InsertNeedsShuffle = false;
8268     unsigned ZMask = 0;
8269     for (int i = 0; i < 4; ++i)
8270       if (i != V2Index) {
8271         if (Zeroable[i]) {
8272           ZMask |= 1 << i;
8273         } else if (Mask[i] != i) {
8274           InsertNeedsShuffle = true;
8275           break;
8276         }
8277       }
8278
8279     // We don't want to use INSERTPS or other insertion techniques if it will
8280     // require shuffling anyways.
8281     if (!InsertNeedsShuffle) {
8282       // If all of V1 is zeroable, replace it with undef.
8283       if ((ZMask | 1 << V2Index) == 0xF)
8284         V1 = DAG.getUNDEF(MVT::v4f32);
8285
8286       unsigned InsertPSMask = (Mask[V2Index] - 4) << 6 | V2Index << 4 | ZMask;
8287       assert((InsertPSMask & ~0xFFu) == 0 && "Invalid mask!");
8288
8289       // Insert the V2 element into the desired position.
8290       return DAG.getNode(X86ISD::INSERTPS, DL, MVT::v4f32, V1, V2,
8291                          DAG.getConstant(InsertPSMask, MVT::i8));
8292     }
8293   }
8294
8295   // Otherwise fall back to a SHUFPS lowering strategy.
8296   return lowerVectorShuffleWithSHUFPS(DL, MVT::v4f32, Mask, V1, V2, DAG);
8297 }
8298
8299 /// \brief Lower 4-lane i32 vector shuffles.
8300 ///
8301 /// We try to handle these with integer-domain shuffles where we can, but for
8302 /// blends we use the floating point domain blend instructions.
8303 static SDValue lowerV4I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8304                                        const X86Subtarget *Subtarget,
8305                                        SelectionDAG &DAG) {
8306   SDLoc DL(Op);
8307   assert(Op.getSimpleValueType() == MVT::v4i32 && "Bad shuffle type!");
8308   assert(V1.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
8309   assert(V2.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
8310   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8311   ArrayRef<int> Mask = SVOp->getMask();
8312   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
8313
8314   // Whenever we can lower this as a zext, that instruction is strictly faster
8315   // than any alternative. It also allows us to fold memory operands into the
8316   // shuffle in many cases.
8317   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(DL, MVT::v4i32, V1, V2,
8318                                                          Mask, Subtarget, DAG))
8319     return ZExt;
8320
8321   int NumV2Elements =
8322       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
8323
8324   if (NumV2Elements == 0) {
8325     // Check for being able to broadcast a single element.
8326     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v4i32, DL, V1,
8327                                                           Mask, Subtarget, DAG))
8328       return Broadcast;
8329
8330     // Straight shuffle of a single input vector. For everything from SSE2
8331     // onward this has a single fast instruction with no scary immediates.
8332     // We coerce the shuffle pattern to be compatible with UNPCK instructions
8333     // but we aren't actually going to use the UNPCK instruction because doing
8334     // so prevents folding a load into this instruction or making a copy.
8335     const int UnpackLoMask[] = {0, 0, 1, 1};
8336     const int UnpackHiMask[] = {2, 2, 3, 3};
8337     if (isShuffleEquivalent(Mask, 0, 0, 1, 1))
8338       Mask = UnpackLoMask;
8339     else if (isShuffleEquivalent(Mask, 2, 2, 3, 3))
8340       Mask = UnpackHiMask;
8341
8342     return DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V1,
8343                        getV4X86ShuffleImm8ForMask(Mask, DAG));
8344   }
8345
8346   // There are special ways we can lower some single-element blends.
8347   if (NumV2Elements == 1)
8348     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v4i32, DL, V1, V2,
8349                                                          Mask, Subtarget, DAG))
8350       return V;
8351
8352   // Use dedicated unpack instructions for masks that match their pattern.
8353   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
8354     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4i32, V1, V2);
8355   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
8356     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4i32, V1, V2);
8357
8358   if (Subtarget->hasSSE41())
8359     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v4i32, V1, V2, Mask,
8360                                                   Subtarget, DAG))
8361       return Blend;
8362
8363   // Try to use rotation instructions if available.
8364   if (Subtarget->hasSSSE3())
8365     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
8366             DL, MVT::v4i32, V1, V2, Mask, DAG))
8367       return Rotate;
8368
8369   // We implement this with SHUFPS because it can blend from two vectors.
8370   // Because we're going to eventually use SHUFPS, we use SHUFPS even to build
8371   // up the inputs, bypassing domain shift penalties that we would encur if we
8372   // directly used PSHUFD on Nehalem and older. For newer chips, this isn't
8373   // relevant.
8374   return DAG.getNode(ISD::BITCAST, DL, MVT::v4i32,
8375                      DAG.getVectorShuffle(
8376                          MVT::v4f32, DL,
8377                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V1),
8378                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V2), Mask));
8379 }
8380
8381 /// \brief Lowering of single-input v8i16 shuffles is the cornerstone of SSE2
8382 /// shuffle lowering, and the most complex part.
8383 ///
8384 /// The lowering strategy is to try to form pairs of input lanes which are
8385 /// targeted at the same half of the final vector, and then use a dword shuffle
8386 /// to place them onto the right half, and finally unpack the paired lanes into
8387 /// their final position.
8388 ///
8389 /// The exact breakdown of how to form these dword pairs and align them on the
8390 /// correct sides is really tricky. See the comments within the function for
8391 /// more of the details.
8392 static SDValue lowerV8I16SingleInputVectorShuffle(
8393     SDLoc DL, SDValue V, MutableArrayRef<int> Mask,
8394     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
8395   assert(V.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8396   MutableArrayRef<int> LoMask = Mask.slice(0, 4);
8397   MutableArrayRef<int> HiMask = Mask.slice(4, 4);
8398
8399   SmallVector<int, 4> LoInputs;
8400   std::copy_if(LoMask.begin(), LoMask.end(), std::back_inserter(LoInputs),
8401                [](int M) { return M >= 0; });
8402   std::sort(LoInputs.begin(), LoInputs.end());
8403   LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()), LoInputs.end());
8404   SmallVector<int, 4> HiInputs;
8405   std::copy_if(HiMask.begin(), HiMask.end(), std::back_inserter(HiInputs),
8406                [](int M) { return M >= 0; });
8407   std::sort(HiInputs.begin(), HiInputs.end());
8408   HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()), HiInputs.end());
8409   int NumLToL =
8410       std::lower_bound(LoInputs.begin(), LoInputs.end(), 4) - LoInputs.begin();
8411   int NumHToL = LoInputs.size() - NumLToL;
8412   int NumLToH =
8413       std::lower_bound(HiInputs.begin(), HiInputs.end(), 4) - HiInputs.begin();
8414   int NumHToH = HiInputs.size() - NumLToH;
8415   MutableArrayRef<int> LToLInputs(LoInputs.data(), NumLToL);
8416   MutableArrayRef<int> LToHInputs(HiInputs.data(), NumLToH);
8417   MutableArrayRef<int> HToLInputs(LoInputs.data() + NumLToL, NumHToL);
8418   MutableArrayRef<int> HToHInputs(HiInputs.data() + NumLToH, NumHToH);
8419
8420   // Check for being able to broadcast a single element.
8421   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v8i16, DL, V,
8422                                                         Mask, Subtarget, DAG))
8423     return Broadcast;
8424
8425   // Use dedicated unpack instructions for masks that match their pattern.
8426   if (isShuffleEquivalent(Mask, 0, 0, 1, 1, 2, 2, 3, 3))
8427     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, V, V);
8428   if (isShuffleEquivalent(Mask, 4, 4, 5, 5, 6, 6, 7, 7))
8429     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v8i16, V, V);
8430
8431   // Try to use rotation instructions if available.
8432   if (Subtarget->hasSSSE3())
8433     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
8434             DL, MVT::v8i16, V, V, Mask, DAG))
8435       return Rotate;
8436
8437   // Simplify the 1-into-3 and 3-into-1 cases with a single pshufd. For all
8438   // such inputs we can swap two of the dwords across the half mark and end up
8439   // with <=2 inputs to each half in each half. Once there, we can fall through
8440   // to the generic code below. For example:
8441   //
8442   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
8443   // Mask:  [0, 1, 2, 7, 4, 5, 6, 3] -----------------> [0, 1, 4, 7, 2, 3, 6, 5]
8444   //
8445   // However in some very rare cases we have a 1-into-3 or 3-into-1 on one half
8446   // and an existing 2-into-2 on the other half. In this case we may have to
8447   // pre-shuffle the 2-into-2 half to avoid turning it into a 3-into-1 or
8448   // 1-into-3 which could cause us to cycle endlessly fixing each side in turn.
8449   // Fortunately, we don't have to handle anything but a 2-into-2 pattern
8450   // because any other situation (including a 3-into-1 or 1-into-3 in the other
8451   // half than the one we target for fixing) will be fixed when we re-enter this
8452   // path. We will also combine away any sequence of PSHUFD instructions that
8453   // result into a single instruction. Here is an example of the tricky case:
8454   //
8455   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
8456   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -THIS-IS-BAD!!!!-> [5, 7, 1, 0, 4, 7, 5, 3]
8457   //
8458   // This now has a 1-into-3 in the high half! Instead, we do two shuffles:
8459   //
8460   // Input: [a, b, c, d, e, f, g, h] PSHUFHW[0,2,1,3]-> [a, b, c, d, e, g, f, h]
8461   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -----------------> [3, 7, 1, 0, 2, 7, 3, 6]
8462   //
8463   // Input: [a, b, c, d, e, g, f, h] -PSHUFD[0,2,1,3]-> [a, b, e, g, c, d, f, h]
8464   // Mask:  [3, 7, 1, 0, 2, 7, 3, 6] -----------------> [5, 7, 1, 0, 4, 7, 5, 6]
8465   //
8466   // The result is fine to be handled by the generic logic.
8467   auto balanceSides = [&](ArrayRef<int> AToAInputs, ArrayRef<int> BToAInputs,
8468                           ArrayRef<int> BToBInputs, ArrayRef<int> AToBInputs,
8469                           int AOffset, int BOffset) {
8470     assert((AToAInputs.size() == 3 || AToAInputs.size() == 1) &&
8471            "Must call this with A having 3 or 1 inputs from the A half.");
8472     assert((BToAInputs.size() == 1 || BToAInputs.size() == 3) &&
8473            "Must call this with B having 1 or 3 inputs from the B half.");
8474     assert(AToAInputs.size() + BToAInputs.size() == 4 &&
8475            "Must call this with either 3:1 or 1:3 inputs (summing to 4).");
8476
8477     // Compute the index of dword with only one word among the three inputs in
8478     // a half by taking the sum of the half with three inputs and subtracting
8479     // the sum of the actual three inputs. The difference is the remaining
8480     // slot.
8481     int ADWord, BDWord;
8482     int &TripleDWord = AToAInputs.size() == 3 ? ADWord : BDWord;
8483     int &OneInputDWord = AToAInputs.size() == 3 ? BDWord : ADWord;
8484     int TripleInputOffset = AToAInputs.size() == 3 ? AOffset : BOffset;
8485     ArrayRef<int> TripleInputs = AToAInputs.size() == 3 ? AToAInputs : BToAInputs;
8486     int OneInput = AToAInputs.size() == 3 ? BToAInputs[0] : AToAInputs[0];
8487     int TripleInputSum = 0 + 1 + 2 + 3 + (4 * TripleInputOffset);
8488     int TripleNonInputIdx =
8489         TripleInputSum - std::accumulate(TripleInputs.begin(), TripleInputs.end(), 0);
8490     TripleDWord = TripleNonInputIdx / 2;
8491
8492     // We use xor with one to compute the adjacent DWord to whichever one the
8493     // OneInput is in.
8494     OneInputDWord = (OneInput / 2) ^ 1;
8495
8496     // Check for one tricky case: We're fixing a 3<-1 or a 1<-3 shuffle for AToA
8497     // and BToA inputs. If there is also such a problem with the BToB and AToB
8498     // inputs, we don't try to fix it necessarily -- we'll recurse and see it in
8499     // the next pass. However, if we have a 2<-2 in the BToB and AToB inputs, it
8500     // is essential that we don't *create* a 3<-1 as then we might oscillate.
8501     if (BToBInputs.size() == 2 && AToBInputs.size() == 2) {
8502       // Compute how many inputs will be flipped by swapping these DWords. We
8503       // need
8504       // to balance this to ensure we don't form a 3-1 shuffle in the other
8505       // half.
8506       int NumFlippedAToBInputs =
8507           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord) +
8508           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord + 1);
8509       int NumFlippedBToBInputs =
8510           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord) +
8511           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord + 1);
8512       if ((NumFlippedAToBInputs == 1 &&
8513            (NumFlippedBToBInputs == 0 || NumFlippedBToBInputs == 2)) ||
8514           (NumFlippedBToBInputs == 1 &&
8515            (NumFlippedAToBInputs == 0 || NumFlippedAToBInputs == 2))) {
8516         // We choose whether to fix the A half or B half based on whether that
8517         // half has zero flipped inputs. At zero, we may not be able to fix it
8518         // with that half. We also bias towards fixing the B half because that
8519         // will more commonly be the high half, and we have to bias one way.
8520         auto FixFlippedInputs = [&V, &DL, &Mask, &DAG](int PinnedIdx, int DWord,
8521                                                        ArrayRef<int> Inputs) {
8522           int FixIdx = PinnedIdx ^ 1; // The adjacent slot to the pinned slot.
8523           bool IsFixIdxInput = std::find(Inputs.begin(), Inputs.end(),
8524                                          PinnedIdx ^ 1) != Inputs.end();
8525           // Determine whether the free index is in the flipped dword or the
8526           // unflipped dword based on where the pinned index is. We use this bit
8527           // in an xor to conditionally select the adjacent dword.
8528           int FixFreeIdx = 2 * (DWord ^ (PinnedIdx / 2 == DWord));
8529           bool IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
8530                                              FixFreeIdx) != Inputs.end();
8531           if (IsFixIdxInput == IsFixFreeIdxInput)
8532             FixFreeIdx += 1;
8533           IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
8534                                         FixFreeIdx) != Inputs.end();
8535           assert(IsFixIdxInput != IsFixFreeIdxInput &&
8536                  "We need to be changing the number of flipped inputs!");
8537           int PSHUFHalfMask[] = {0, 1, 2, 3};
8538           std::swap(PSHUFHalfMask[FixFreeIdx % 4], PSHUFHalfMask[FixIdx % 4]);
8539           V = DAG.getNode(FixIdx < 4 ? X86ISD::PSHUFLW : X86ISD::PSHUFHW, DL,
8540                           MVT::v8i16, V,
8541                           getV4X86ShuffleImm8ForMask(PSHUFHalfMask, DAG));
8542
8543           for (int &M : Mask)
8544             if (M != -1 && M == FixIdx)
8545               M = FixFreeIdx;
8546             else if (M != -1 && M == FixFreeIdx)
8547               M = FixIdx;
8548         };
8549         if (NumFlippedBToBInputs != 0) {
8550           int BPinnedIdx =
8551               BToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
8552           FixFlippedInputs(BPinnedIdx, BDWord, BToBInputs);
8553         } else {
8554           assert(NumFlippedAToBInputs != 0 && "Impossible given predicates!");
8555           int APinnedIdx =
8556               AToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
8557           FixFlippedInputs(APinnedIdx, ADWord, AToBInputs);
8558         }
8559       }
8560     }
8561
8562     int PSHUFDMask[] = {0, 1, 2, 3};
8563     PSHUFDMask[ADWord] = BDWord;
8564     PSHUFDMask[BDWord] = ADWord;
8565     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8566                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
8567                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
8568                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
8569
8570     // Adjust the mask to match the new locations of A and B.
8571     for (int &M : Mask)
8572       if (M != -1 && M/2 == ADWord)
8573         M = 2 * BDWord + M % 2;
8574       else if (M != -1 && M/2 == BDWord)
8575         M = 2 * ADWord + M % 2;
8576
8577     // Recurse back into this routine to re-compute state now that this isn't
8578     // a 3 and 1 problem.
8579     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
8580                                 Mask);
8581   };
8582   if ((NumLToL == 3 && NumHToL == 1) || (NumLToL == 1 && NumHToL == 3))
8583     return balanceSides(LToLInputs, HToLInputs, HToHInputs, LToHInputs, 0, 4);
8584   else if ((NumHToH == 3 && NumLToH == 1) || (NumHToH == 1 && NumLToH == 3))
8585     return balanceSides(HToHInputs, LToHInputs, LToLInputs, HToLInputs, 4, 0);
8586
8587   // At this point there are at most two inputs to the low and high halves from
8588   // each half. That means the inputs can always be grouped into dwords and
8589   // those dwords can then be moved to the correct half with a dword shuffle.
8590   // We use at most one low and one high word shuffle to collect these paired
8591   // inputs into dwords, and finally a dword shuffle to place them.
8592   int PSHUFLMask[4] = {-1, -1, -1, -1};
8593   int PSHUFHMask[4] = {-1, -1, -1, -1};
8594   int PSHUFDMask[4] = {-1, -1, -1, -1};
8595
8596   // First fix the masks for all the inputs that are staying in their
8597   // original halves. This will then dictate the targets of the cross-half
8598   // shuffles.
8599   auto fixInPlaceInputs =
8600       [&PSHUFDMask](ArrayRef<int> InPlaceInputs, ArrayRef<int> IncomingInputs,
8601                     MutableArrayRef<int> SourceHalfMask,
8602                     MutableArrayRef<int> HalfMask, int HalfOffset) {
8603     if (InPlaceInputs.empty())
8604       return;
8605     if (InPlaceInputs.size() == 1) {
8606       SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
8607           InPlaceInputs[0] - HalfOffset;
8608       PSHUFDMask[InPlaceInputs[0] / 2] = InPlaceInputs[0] / 2;
8609       return;
8610     }
8611     if (IncomingInputs.empty()) {
8612       // Just fix all of the in place inputs.
8613       for (int Input : InPlaceInputs) {
8614         SourceHalfMask[Input - HalfOffset] = Input - HalfOffset;
8615         PSHUFDMask[Input / 2] = Input / 2;
8616       }
8617       return;
8618     }
8619
8620     assert(InPlaceInputs.size() == 2 && "Cannot handle 3 or 4 inputs!");
8621     SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
8622         InPlaceInputs[0] - HalfOffset;
8623     // Put the second input next to the first so that they are packed into
8624     // a dword. We find the adjacent index by toggling the low bit.
8625     int AdjIndex = InPlaceInputs[0] ^ 1;
8626     SourceHalfMask[AdjIndex - HalfOffset] = InPlaceInputs[1] - HalfOffset;
8627     std::replace(HalfMask.begin(), HalfMask.end(), InPlaceInputs[1], AdjIndex);
8628     PSHUFDMask[AdjIndex / 2] = AdjIndex / 2;
8629   };
8630   fixInPlaceInputs(LToLInputs, HToLInputs, PSHUFLMask, LoMask, 0);
8631   fixInPlaceInputs(HToHInputs, LToHInputs, PSHUFHMask, HiMask, 4);
8632
8633   // Now gather the cross-half inputs and place them into a free dword of
8634   // their target half.
8635   // FIXME: This operation could almost certainly be simplified dramatically to
8636   // look more like the 3-1 fixing operation.
8637   auto moveInputsToRightHalf = [&PSHUFDMask](
8638       MutableArrayRef<int> IncomingInputs, ArrayRef<int> ExistingInputs,
8639       MutableArrayRef<int> SourceHalfMask, MutableArrayRef<int> HalfMask,
8640       MutableArrayRef<int> FinalSourceHalfMask, int SourceOffset,
8641       int DestOffset) {
8642     auto isWordClobbered = [](ArrayRef<int> SourceHalfMask, int Word) {
8643       return SourceHalfMask[Word] != -1 && SourceHalfMask[Word] != Word;
8644     };
8645     auto isDWordClobbered = [&isWordClobbered](ArrayRef<int> SourceHalfMask,
8646                                                int Word) {
8647       int LowWord = Word & ~1;
8648       int HighWord = Word | 1;
8649       return isWordClobbered(SourceHalfMask, LowWord) ||
8650              isWordClobbered(SourceHalfMask, HighWord);
8651     };
8652
8653     if (IncomingInputs.empty())
8654       return;
8655
8656     if (ExistingInputs.empty()) {
8657       // Map any dwords with inputs from them into the right half.
8658       for (int Input : IncomingInputs) {
8659         // If the source half mask maps over the inputs, turn those into
8660         // swaps and use the swapped lane.
8661         if (isWordClobbered(SourceHalfMask, Input - SourceOffset)) {
8662           if (SourceHalfMask[SourceHalfMask[Input - SourceOffset]] == -1) {
8663             SourceHalfMask[SourceHalfMask[Input - SourceOffset]] =
8664                 Input - SourceOffset;
8665             // We have to swap the uses in our half mask in one sweep.
8666             for (int &M : HalfMask)
8667               if (M == SourceHalfMask[Input - SourceOffset] + SourceOffset)
8668                 M = Input;
8669               else if (M == Input)
8670                 M = SourceHalfMask[Input - SourceOffset] + SourceOffset;
8671           } else {
8672             assert(SourceHalfMask[SourceHalfMask[Input - SourceOffset]] ==
8673                        Input - SourceOffset &&
8674                    "Previous placement doesn't match!");
8675           }
8676           // Note that this correctly re-maps both when we do a swap and when
8677           // we observe the other side of the swap above. We rely on that to
8678           // avoid swapping the members of the input list directly.
8679           Input = SourceHalfMask[Input - SourceOffset] + SourceOffset;
8680         }
8681
8682         // Map the input's dword into the correct half.
8683         if (PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] == -1)
8684           PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] = Input / 2;
8685         else
8686           assert(PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] ==
8687                      Input / 2 &&
8688                  "Previous placement doesn't match!");
8689       }
8690
8691       // And just directly shift any other-half mask elements to be same-half
8692       // as we will have mirrored the dword containing the element into the
8693       // same position within that half.
8694       for (int &M : HalfMask)
8695         if (M >= SourceOffset && M < SourceOffset + 4) {
8696           M = M - SourceOffset + DestOffset;
8697           assert(M >= 0 && "This should never wrap below zero!");
8698         }
8699       return;
8700     }
8701
8702     // Ensure we have the input in a viable dword of its current half. This
8703     // is particularly tricky because the original position may be clobbered
8704     // by inputs being moved and *staying* in that half.
8705     if (IncomingInputs.size() == 1) {
8706       if (isWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
8707         int InputFixed = std::find(std::begin(SourceHalfMask),
8708                                    std::end(SourceHalfMask), -1) -
8709                          std::begin(SourceHalfMask) + SourceOffset;
8710         SourceHalfMask[InputFixed - SourceOffset] =
8711             IncomingInputs[0] - SourceOffset;
8712         std::replace(HalfMask.begin(), HalfMask.end(), IncomingInputs[0],
8713                      InputFixed);
8714         IncomingInputs[0] = InputFixed;
8715       }
8716     } else if (IncomingInputs.size() == 2) {
8717       if (IncomingInputs[0] / 2 != IncomingInputs[1] / 2 ||
8718           isDWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
8719         // We have two non-adjacent or clobbered inputs we need to extract from
8720         // the source half. To do this, we need to map them into some adjacent
8721         // dword slot in the source mask.
8722         int InputsFixed[2] = {IncomingInputs[0] - SourceOffset,
8723                               IncomingInputs[1] - SourceOffset};
8724
8725         // If there is a free slot in the source half mask adjacent to one of
8726         // the inputs, place the other input in it. We use (Index XOR 1) to
8727         // compute an adjacent index.
8728         if (!isWordClobbered(SourceHalfMask, InputsFixed[0]) &&
8729             SourceHalfMask[InputsFixed[0] ^ 1] == -1) {
8730           SourceHalfMask[InputsFixed[0]] = InputsFixed[0];
8731           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
8732           InputsFixed[1] = InputsFixed[0] ^ 1;
8733         } else if (!isWordClobbered(SourceHalfMask, InputsFixed[1]) &&
8734                    SourceHalfMask[InputsFixed[1] ^ 1] == -1) {
8735           SourceHalfMask[InputsFixed[1]] = InputsFixed[1];
8736           SourceHalfMask[InputsFixed[1] ^ 1] = InputsFixed[0];
8737           InputsFixed[0] = InputsFixed[1] ^ 1;
8738         } else if (SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] == -1 &&
8739                    SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] == -1) {
8740           // The two inputs are in the same DWord but it is clobbered and the
8741           // adjacent DWord isn't used at all. Move both inputs to the free
8742           // slot.
8743           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] = InputsFixed[0];
8744           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] = InputsFixed[1];
8745           InputsFixed[0] = 2 * ((InputsFixed[0] / 2) ^ 1);
8746           InputsFixed[1] = 2 * ((InputsFixed[0] / 2) ^ 1) + 1;
8747         } else {
8748           // The only way we hit this point is if there is no clobbering
8749           // (because there are no off-half inputs to this half) and there is no
8750           // free slot adjacent to one of the inputs. In this case, we have to
8751           // swap an input with a non-input.
8752           for (int i = 0; i < 4; ++i)
8753             assert((SourceHalfMask[i] == -1 || SourceHalfMask[i] == i) &&
8754                    "We can't handle any clobbers here!");
8755           assert(InputsFixed[1] != (InputsFixed[0] ^ 1) &&
8756                  "Cannot have adjacent inputs here!");
8757
8758           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
8759           SourceHalfMask[InputsFixed[1]] = InputsFixed[0] ^ 1;
8760
8761           // We also have to update the final source mask in this case because
8762           // it may need to undo the above swap.
8763           for (int &M : FinalSourceHalfMask)
8764             if (M == (InputsFixed[0] ^ 1) + SourceOffset)
8765               M = InputsFixed[1] + SourceOffset;
8766             else if (M == InputsFixed[1] + SourceOffset)
8767               M = (InputsFixed[0] ^ 1) + SourceOffset;
8768
8769           InputsFixed[1] = InputsFixed[0] ^ 1;
8770         }
8771
8772         // Point everything at the fixed inputs.
8773         for (int &M : HalfMask)
8774           if (M == IncomingInputs[0])
8775             M = InputsFixed[0] + SourceOffset;
8776           else if (M == IncomingInputs[1])
8777             M = InputsFixed[1] + SourceOffset;
8778
8779         IncomingInputs[0] = InputsFixed[0] + SourceOffset;
8780         IncomingInputs[1] = InputsFixed[1] + SourceOffset;
8781       }
8782     } else {
8783       llvm_unreachable("Unhandled input size!");
8784     }
8785
8786     // Now hoist the DWord down to the right half.
8787     int FreeDWord = (PSHUFDMask[DestOffset / 2] == -1 ? 0 : 1) + DestOffset / 2;
8788     assert(PSHUFDMask[FreeDWord] == -1 && "DWord not free");
8789     PSHUFDMask[FreeDWord] = IncomingInputs[0] / 2;
8790     for (int &M : HalfMask)
8791       for (int Input : IncomingInputs)
8792         if (M == Input)
8793           M = FreeDWord * 2 + Input % 2;
8794   };
8795   moveInputsToRightHalf(HToLInputs, LToLInputs, PSHUFHMask, LoMask, HiMask,
8796                         /*SourceOffset*/ 4, /*DestOffset*/ 0);
8797   moveInputsToRightHalf(LToHInputs, HToHInputs, PSHUFLMask, HiMask, LoMask,
8798                         /*SourceOffset*/ 0, /*DestOffset*/ 4);
8799
8800   // Now enact all the shuffles we've computed to move the inputs into their
8801   // target half.
8802   if (!isNoopShuffleMask(PSHUFLMask))
8803     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
8804                     getV4X86ShuffleImm8ForMask(PSHUFLMask, DAG));
8805   if (!isNoopShuffleMask(PSHUFHMask))
8806     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
8807                     getV4X86ShuffleImm8ForMask(PSHUFHMask, DAG));
8808   if (!isNoopShuffleMask(PSHUFDMask))
8809     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8810                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
8811                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
8812                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
8813
8814   // At this point, each half should contain all its inputs, and we can then
8815   // just shuffle them into their final position.
8816   assert(std::count_if(LoMask.begin(), LoMask.end(),
8817                        [](int M) { return M >= 4; }) == 0 &&
8818          "Failed to lift all the high half inputs to the low mask!");
8819   assert(std::count_if(HiMask.begin(), HiMask.end(),
8820                        [](int M) { return M >= 0 && M < 4; }) == 0 &&
8821          "Failed to lift all the low half inputs to the high mask!");
8822
8823   // Do a half shuffle for the low mask.
8824   if (!isNoopShuffleMask(LoMask))
8825     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
8826                     getV4X86ShuffleImm8ForMask(LoMask, DAG));
8827
8828   // Do a half shuffle with the high mask after shifting its values down.
8829   for (int &M : HiMask)
8830     if (M >= 0)
8831       M -= 4;
8832   if (!isNoopShuffleMask(HiMask))
8833     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
8834                     getV4X86ShuffleImm8ForMask(HiMask, DAG));
8835
8836   return V;
8837 }
8838
8839 /// \brief Detect whether the mask pattern should be lowered through
8840 /// interleaving.
8841 ///
8842 /// This essentially tests whether viewing the mask as an interleaving of two
8843 /// sub-sequences reduces the cross-input traffic of a blend operation. If so,
8844 /// lowering it through interleaving is a significantly better strategy.
8845 static bool shouldLowerAsInterleaving(ArrayRef<int> Mask) {
8846   int NumEvenInputs[2] = {0, 0};
8847   int NumOddInputs[2] = {0, 0};
8848   int NumLoInputs[2] = {0, 0};
8849   int NumHiInputs[2] = {0, 0};
8850   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
8851     if (Mask[i] < 0)
8852       continue;
8853
8854     int InputIdx = Mask[i] >= Size;
8855
8856     if (i < Size / 2)
8857       ++NumLoInputs[InputIdx];
8858     else
8859       ++NumHiInputs[InputIdx];
8860
8861     if ((i % 2) == 0)
8862       ++NumEvenInputs[InputIdx];
8863     else
8864       ++NumOddInputs[InputIdx];
8865   }
8866
8867   // The minimum number of cross-input results for both the interleaved and
8868   // split cases. If interleaving results in fewer cross-input results, return
8869   // true.
8870   int InterleavedCrosses = std::min(NumEvenInputs[1] + NumOddInputs[0],
8871                                     NumEvenInputs[0] + NumOddInputs[1]);
8872   int SplitCrosses = std::min(NumLoInputs[1] + NumHiInputs[0],
8873                               NumLoInputs[0] + NumHiInputs[1]);
8874   return InterleavedCrosses < SplitCrosses;
8875 }
8876
8877 /// \brief Blend two v8i16 vectors using a naive unpack strategy.
8878 ///
8879 /// This strategy only works when the inputs from each vector fit into a single
8880 /// half of that vector, and generally there are not so many inputs as to leave
8881 /// the in-place shuffles required highly constrained (and thus expensive). It
8882 /// shifts all the inputs into a single side of both input vectors and then
8883 /// uses an unpack to interleave these inputs in a single vector. At that
8884 /// point, we will fall back on the generic single input shuffle lowering.
8885 static SDValue lowerV8I16BasicBlendVectorShuffle(SDLoc DL, SDValue V1,
8886                                                  SDValue V2,
8887                                                  MutableArrayRef<int> Mask,
8888                                                  const X86Subtarget *Subtarget,
8889                                                  SelectionDAG &DAG) {
8890   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8891   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8892   SmallVector<int, 3> LoV1Inputs, HiV1Inputs, LoV2Inputs, HiV2Inputs;
8893   for (int i = 0; i < 8; ++i)
8894     if (Mask[i] >= 0 && Mask[i] < 4)
8895       LoV1Inputs.push_back(i);
8896     else if (Mask[i] >= 4 && Mask[i] < 8)
8897       HiV1Inputs.push_back(i);
8898     else if (Mask[i] >= 8 && Mask[i] < 12)
8899       LoV2Inputs.push_back(i);
8900     else if (Mask[i] >= 12)
8901       HiV2Inputs.push_back(i);
8902
8903   int NumV1Inputs = LoV1Inputs.size() + HiV1Inputs.size();
8904   int NumV2Inputs = LoV2Inputs.size() + HiV2Inputs.size();
8905   (void)NumV1Inputs;
8906   (void)NumV2Inputs;
8907   assert(NumV1Inputs > 0 && NumV1Inputs <= 3 && "At most 3 inputs supported");
8908   assert(NumV2Inputs > 0 && NumV2Inputs <= 3 && "At most 3 inputs supported");
8909   assert(NumV1Inputs + NumV2Inputs <= 4 && "At most 4 combined inputs");
8910
8911   bool MergeFromLo = LoV1Inputs.size() + LoV2Inputs.size() >=
8912                      HiV1Inputs.size() + HiV2Inputs.size();
8913
8914   auto moveInputsToHalf = [&](SDValue V, ArrayRef<int> LoInputs,
8915                               ArrayRef<int> HiInputs, bool MoveToLo,
8916                               int MaskOffset) {
8917     ArrayRef<int> GoodInputs = MoveToLo ? LoInputs : HiInputs;
8918     ArrayRef<int> BadInputs = MoveToLo ? HiInputs : LoInputs;
8919     if (BadInputs.empty())
8920       return V;
8921
8922     int MoveMask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
8923     int MoveOffset = MoveToLo ? 0 : 4;
8924
8925     if (GoodInputs.empty()) {
8926       for (int BadInput : BadInputs) {
8927         MoveMask[Mask[BadInput] % 4 + MoveOffset] = Mask[BadInput] - MaskOffset;
8928         Mask[BadInput] = Mask[BadInput] % 4 + MoveOffset + MaskOffset;
8929       }
8930     } else {
8931       if (GoodInputs.size() == 2) {
8932         // If the low inputs are spread across two dwords, pack them into
8933         // a single dword.
8934         MoveMask[MoveOffset] = Mask[GoodInputs[0]] - MaskOffset;
8935         MoveMask[MoveOffset + 1] = Mask[GoodInputs[1]] - MaskOffset;
8936         Mask[GoodInputs[0]] = MoveOffset + MaskOffset;
8937         Mask[GoodInputs[1]] = MoveOffset + 1 + MaskOffset;
8938       } else {
8939         // Otherwise pin the good inputs.
8940         for (int GoodInput : GoodInputs)
8941           MoveMask[Mask[GoodInput] - MaskOffset] = Mask[GoodInput] - MaskOffset;
8942       }
8943
8944       if (BadInputs.size() == 2) {
8945         // If we have two bad inputs then there may be either one or two good
8946         // inputs fixed in place. Find a fixed input, and then find the *other*
8947         // two adjacent indices by using modular arithmetic.
8948         int GoodMaskIdx =
8949             std::find_if(std::begin(MoveMask) + MoveOffset, std::end(MoveMask),
8950                          [](int M) { return M >= 0; }) -
8951             std::begin(MoveMask);
8952         int MoveMaskIdx =
8953             ((((GoodMaskIdx - MoveOffset) & ~1) + 2) % 4) + MoveOffset;
8954         assert(MoveMask[MoveMaskIdx] == -1 && "Expected empty slot");
8955         assert(MoveMask[MoveMaskIdx + 1] == -1 && "Expected empty slot");
8956         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8957         MoveMask[MoveMaskIdx + 1] = Mask[BadInputs[1]] - MaskOffset;
8958         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8959         Mask[BadInputs[1]] = MoveMaskIdx + 1 + MaskOffset;
8960       } else {
8961         assert(BadInputs.size() == 1 && "All sizes handled");
8962         int MoveMaskIdx = std::find(std::begin(MoveMask) + MoveOffset,
8963                                     std::end(MoveMask), -1) -
8964                           std::begin(MoveMask);
8965         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8966         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8967       }
8968     }
8969
8970     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
8971                                 MoveMask);
8972   };
8973   V1 = moveInputsToHalf(V1, LoV1Inputs, HiV1Inputs, MergeFromLo,
8974                         /*MaskOffset*/ 0);
8975   V2 = moveInputsToHalf(V2, LoV2Inputs, HiV2Inputs, MergeFromLo,
8976                         /*MaskOffset*/ 8);
8977
8978   // FIXME: Select an interleaving of the merge of V1 and V2 that minimizes
8979   // cross-half traffic in the final shuffle.
8980
8981   // Munge the mask to be a single-input mask after the unpack merges the
8982   // results.
8983   for (int &M : Mask)
8984     if (M != -1)
8985       M = 2 * (M % 4) + (M / 8);
8986
8987   return DAG.getVectorShuffle(
8988       MVT::v8i16, DL, DAG.getNode(MergeFromLo ? X86ISD::UNPCKL : X86ISD::UNPCKH,
8989                                   DL, MVT::v8i16, V1, V2),
8990       DAG.getUNDEF(MVT::v8i16), Mask);
8991 }
8992
8993 /// \brief Generic lowering of 8-lane i16 shuffles.
8994 ///
8995 /// This handles both single-input shuffles and combined shuffle/blends with
8996 /// two inputs. The single input shuffles are immediately delegated to
8997 /// a dedicated lowering routine.
8998 ///
8999 /// The blends are lowered in one of three fundamental ways. If there are few
9000 /// enough inputs, it delegates to a basic UNPCK-based strategy. If the shuffle
9001 /// of the input is significantly cheaper when lowered as an interleaving of
9002 /// the two inputs, try to interleave them. Otherwise, blend the low and high
9003 /// halves of the inputs separately (making them have relatively few inputs)
9004 /// and then concatenate them.
9005 static SDValue lowerV8I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9006                                        const X86Subtarget *Subtarget,
9007                                        SelectionDAG &DAG) {
9008   SDLoc DL(Op);
9009   assert(Op.getSimpleValueType() == MVT::v8i16 && "Bad shuffle type!");
9010   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
9011   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
9012   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9013   ArrayRef<int> OrigMask = SVOp->getMask();
9014   int MaskStorage[8] = {OrigMask[0], OrigMask[1], OrigMask[2], OrigMask[3],
9015                         OrigMask[4], OrigMask[5], OrigMask[6], OrigMask[7]};
9016   MutableArrayRef<int> Mask(MaskStorage);
9017
9018   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
9019
9020   // Whenever we can lower this as a zext, that instruction is strictly faster
9021   // than any alternative.
9022   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(
9023           DL, MVT::v8i16, V1, V2, OrigMask, Subtarget, DAG))
9024     return ZExt;
9025
9026   auto isV1 = [](int M) { return M >= 0 && M < 8; };
9027   auto isV2 = [](int M) { return M >= 8; };
9028
9029   int NumV1Inputs = std::count_if(Mask.begin(), Mask.end(), isV1);
9030   int NumV2Inputs = std::count_if(Mask.begin(), Mask.end(), isV2);
9031
9032   if (NumV2Inputs == 0)
9033     return lowerV8I16SingleInputVectorShuffle(DL, V1, Mask, Subtarget, DAG);
9034
9035   assert(NumV1Inputs > 0 && "All single-input shuffles should be canonicalized "
9036                             "to be V1-input shuffles.");
9037
9038   // There are special ways we can lower some single-element blends.
9039   if (NumV2Inputs == 1)
9040     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v8i16, DL, V1, V2,
9041                                                          Mask, Subtarget, DAG))
9042       return V;
9043
9044   if (Subtarget->hasSSE41())
9045     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v8i16, V1, V2, Mask,
9046                                                   Subtarget, DAG))
9047       return Blend;
9048
9049   // Try to use rotation instructions if available.
9050   if (Subtarget->hasSSSE3())
9051     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
9052             DL, MVT::v8i16, V1, V2, Mask, DAG))
9053       return Rotate;
9054
9055   if (NumV1Inputs + NumV2Inputs <= 4)
9056     return lowerV8I16BasicBlendVectorShuffle(DL, V1, V2, Mask, Subtarget, DAG);
9057
9058   // Check whether an interleaving lowering is likely to be more efficient.
9059   // This isn't perfect but it is a strong heuristic that tends to work well on
9060   // the kinds of shuffles that show up in practice.
9061   //
9062   // FIXME: Handle 1x, 2x, and 4x interleaving.
9063   if (shouldLowerAsInterleaving(Mask)) {
9064     // FIXME: Figure out whether we should pack these into the low or high
9065     // halves.
9066
9067     int EMask[8], OMask[8];
9068     for (int i = 0; i < 4; ++i) {
9069       EMask[i] = Mask[2*i];
9070       OMask[i] = Mask[2*i + 1];
9071       EMask[i + 4] = -1;
9072       OMask[i + 4] = -1;
9073     }
9074
9075     SDValue Evens = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, EMask);
9076     SDValue Odds = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, OMask);
9077
9078     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, Evens, Odds);
9079   }
9080
9081   int LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9082   int HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9083
9084   for (int i = 0; i < 4; ++i) {
9085     LoBlendMask[i] = Mask[i];
9086     HiBlendMask[i] = Mask[i + 4];
9087   }
9088
9089   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
9090   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
9091   LoV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, LoV);
9092   HiV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, HiV);
9093
9094   return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9095                      DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, LoV, HiV));
9096 }
9097
9098 /// \brief Check whether a compaction lowering can be done by dropping even
9099 /// elements and compute how many times even elements must be dropped.
9100 ///
9101 /// This handles shuffles which take every Nth element where N is a power of
9102 /// two. Example shuffle masks:
9103 ///
9104 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14,  0,  2,  4,  6,  8, 10, 12, 14
9105 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14, 16, 18, 20, 22, 24, 26, 28, 30
9106 ///  N = 2:  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12
9107 ///  N = 2:  0,  4,  8, 12, 16, 20, 24, 28,  0,  4,  8, 12, 16, 20, 24, 28
9108 ///  N = 3:  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8
9109 ///  N = 3:  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24
9110 ///
9111 /// Any of these lanes can of course be undef.
9112 ///
9113 /// This routine only supports N <= 3.
9114 /// FIXME: Evaluate whether either AVX or AVX-512 have any opportunities here
9115 /// for larger N.
9116 ///
9117 /// \returns N above, or the number of times even elements must be dropped if
9118 /// there is such a number. Otherwise returns zero.
9119 static int canLowerByDroppingEvenElements(ArrayRef<int> Mask) {
9120   // Figure out whether we're looping over two inputs or just one.
9121   bool IsSingleInput = isSingleInputShuffleMask(Mask);
9122
9123   // The modulus for the shuffle vector entries is based on whether this is
9124   // a single input or not.
9125   int ShuffleModulus = Mask.size() * (IsSingleInput ? 1 : 2);
9126   assert(isPowerOf2_32((uint32_t)ShuffleModulus) &&
9127          "We should only be called with masks with a power-of-2 size!");
9128
9129   uint64_t ModMask = (uint64_t)ShuffleModulus - 1;
9130
9131   // We track whether the input is viable for all power-of-2 strides 2^1, 2^2,
9132   // and 2^3 simultaneously. This is because we may have ambiguity with
9133   // partially undef inputs.
9134   bool ViableForN[3] = {true, true, true};
9135
9136   for (int i = 0, e = Mask.size(); i < e; ++i) {
9137     // Ignore undef lanes, we'll optimistically collapse them to the pattern we
9138     // want.
9139     if (Mask[i] == -1)
9140       continue;
9141
9142     bool IsAnyViable = false;
9143     for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
9144       if (ViableForN[j]) {
9145         uint64_t N = j + 1;
9146
9147         // The shuffle mask must be equal to (i * 2^N) % M.
9148         if ((uint64_t)Mask[i] == (((uint64_t)i << N) & ModMask))
9149           IsAnyViable = true;
9150         else
9151           ViableForN[j] = false;
9152       }
9153     // Early exit if we exhaust the possible powers of two.
9154     if (!IsAnyViable)
9155       break;
9156   }
9157
9158   for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
9159     if (ViableForN[j])
9160       return j + 1;
9161
9162   // Return 0 as there is no viable power of two.
9163   return 0;
9164 }
9165
9166 /// \brief Generic lowering of v16i8 shuffles.
9167 ///
9168 /// This is a hybrid strategy to lower v16i8 vectors. It first attempts to
9169 /// detect any complexity reducing interleaving. If that doesn't help, it uses
9170 /// UNPCK to spread the i8 elements across two i16-element vectors, and uses
9171 /// the existing lowering for v8i16 blends on each half, finally PACK-ing them
9172 /// back together.
9173 static SDValue lowerV16I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9174                                        const X86Subtarget *Subtarget,
9175                                        SelectionDAG &DAG) {
9176   SDLoc DL(Op);
9177   assert(Op.getSimpleValueType() == MVT::v16i8 && "Bad shuffle type!");
9178   assert(V1.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
9179   assert(V2.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
9180   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9181   ArrayRef<int> OrigMask = SVOp->getMask();
9182   assert(OrigMask.size() == 16 && "Unexpected mask size for v16 shuffle!");
9183
9184   // Try to use rotation instructions if available.
9185   if (Subtarget->hasSSSE3())
9186     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
9187             DL, MVT::v16i8, V1, V2, OrigMask, DAG))
9188       return Rotate;
9189
9190   // Try to use a zext lowering.
9191   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(
9192           DL, MVT::v16i8, V1, V2, OrigMask, Subtarget, DAG))
9193     return ZExt;
9194
9195   int MaskStorage[16] = {
9196       OrigMask[0],  OrigMask[1],  OrigMask[2],  OrigMask[3],
9197       OrigMask[4],  OrigMask[5],  OrigMask[6],  OrigMask[7],
9198       OrigMask[8],  OrigMask[9],  OrigMask[10], OrigMask[11],
9199       OrigMask[12], OrigMask[13], OrigMask[14], OrigMask[15]};
9200   MutableArrayRef<int> Mask(MaskStorage);
9201   MutableArrayRef<int> LoMask = Mask.slice(0, 8);
9202   MutableArrayRef<int> HiMask = Mask.slice(8, 8);
9203
9204   int NumV2Elements =
9205       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 16; });
9206
9207   // For single-input shuffles, there are some nicer lowering tricks we can use.
9208   if (NumV2Elements == 0) {
9209     // Check for being able to broadcast a single element.
9210     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v16i8, DL, V1,
9211                                                           Mask, Subtarget, DAG))
9212       return Broadcast;
9213
9214     // Check whether we can widen this to an i16 shuffle by duplicating bytes.
9215     // Notably, this handles splat and partial-splat shuffles more efficiently.
9216     // However, it only makes sense if the pre-duplication shuffle simplifies
9217     // things significantly. Currently, this means we need to be able to
9218     // express the pre-duplication shuffle as an i16 shuffle.
9219     //
9220     // FIXME: We should check for other patterns which can be widened into an
9221     // i16 shuffle as well.
9222     auto canWidenViaDuplication = [](ArrayRef<int> Mask) {
9223       for (int i = 0; i < 16; i += 2)
9224         if (Mask[i] != -1 && Mask[i + 1] != -1 && Mask[i] != Mask[i + 1])
9225           return false;
9226
9227       return true;
9228     };
9229     auto tryToWidenViaDuplication = [&]() -> SDValue {
9230       if (!canWidenViaDuplication(Mask))
9231         return SDValue();
9232       SmallVector<int, 4> LoInputs;
9233       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(LoInputs),
9234                    [](int M) { return M >= 0 && M < 8; });
9235       std::sort(LoInputs.begin(), LoInputs.end());
9236       LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()),
9237                      LoInputs.end());
9238       SmallVector<int, 4> HiInputs;
9239       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(HiInputs),
9240                    [](int M) { return M >= 8; });
9241       std::sort(HiInputs.begin(), HiInputs.end());
9242       HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()),
9243                      HiInputs.end());
9244
9245       bool TargetLo = LoInputs.size() >= HiInputs.size();
9246       ArrayRef<int> InPlaceInputs = TargetLo ? LoInputs : HiInputs;
9247       ArrayRef<int> MovingInputs = TargetLo ? HiInputs : LoInputs;
9248
9249       int PreDupI16Shuffle[] = {-1, -1, -1, -1, -1, -1, -1, -1};
9250       SmallDenseMap<int, int, 8> LaneMap;
9251       for (int I : InPlaceInputs) {
9252         PreDupI16Shuffle[I/2] = I/2;
9253         LaneMap[I] = I;
9254       }
9255       int j = TargetLo ? 0 : 4, je = j + 4;
9256       for (int i = 0, ie = MovingInputs.size(); i < ie; ++i) {
9257         // Check if j is already a shuffle of this input. This happens when
9258         // there are two adjacent bytes after we move the low one.
9259         if (PreDupI16Shuffle[j] != MovingInputs[i] / 2) {
9260           // If we haven't yet mapped the input, search for a slot into which
9261           // we can map it.
9262           while (j < je && PreDupI16Shuffle[j] != -1)
9263             ++j;
9264
9265           if (j == je)
9266             // We can't place the inputs into a single half with a simple i16 shuffle, so bail.
9267             return SDValue();
9268
9269           // Map this input with the i16 shuffle.
9270           PreDupI16Shuffle[j] = MovingInputs[i] / 2;
9271         }
9272
9273         // Update the lane map based on the mapping we ended up with.
9274         LaneMap[MovingInputs[i]] = 2 * j + MovingInputs[i] % 2;
9275       }
9276       V1 = DAG.getNode(
9277           ISD::BITCAST, DL, MVT::v16i8,
9278           DAG.getVectorShuffle(MVT::v8i16, DL,
9279                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
9280                                DAG.getUNDEF(MVT::v8i16), PreDupI16Shuffle));
9281
9282       // Unpack the bytes to form the i16s that will be shuffled into place.
9283       V1 = DAG.getNode(TargetLo ? X86ISD::UNPCKL : X86ISD::UNPCKH, DL,
9284                        MVT::v16i8, V1, V1);
9285
9286       int PostDupI16Shuffle[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9287       for (int i = 0; i < 16; ++i)
9288         if (Mask[i] != -1) {
9289           int MappedMask = LaneMap[Mask[i]] - (TargetLo ? 0 : 8);
9290           assert(MappedMask < 8 && "Invalid v8 shuffle mask!");
9291           if (PostDupI16Shuffle[i / 2] == -1)
9292             PostDupI16Shuffle[i / 2] = MappedMask;
9293           else
9294             assert(PostDupI16Shuffle[i / 2] == MappedMask &&
9295                    "Conflicting entrties in the original shuffle!");
9296         }
9297       return DAG.getNode(
9298           ISD::BITCAST, DL, MVT::v16i8,
9299           DAG.getVectorShuffle(MVT::v8i16, DL,
9300                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
9301                                DAG.getUNDEF(MVT::v8i16), PostDupI16Shuffle));
9302     };
9303     if (SDValue V = tryToWidenViaDuplication())
9304       return V;
9305   }
9306
9307   // Check whether an interleaving lowering is likely to be more efficient.
9308   // This isn't perfect but it is a strong heuristic that tends to work well on
9309   // the kinds of shuffles that show up in practice.
9310   //
9311   // FIXME: We need to handle other interleaving widths (i16, i32, ...).
9312   if (shouldLowerAsInterleaving(Mask)) {
9313     int NumLoHalf = std::count_if(Mask.begin(), Mask.end(), [](int M) {
9314       return (M >= 0 && M < 8) || (M >= 16 && M < 24);
9315     });
9316     int NumHiHalf = std::count_if(Mask.begin(), Mask.end(), [](int M) {
9317       return (M >= 8 && M < 16) || M >= 24;
9318     });
9319     int EMask[16] = {-1, -1, -1, -1, -1, -1, -1, -1,
9320                      -1, -1, -1, -1, -1, -1, -1, -1};
9321     int OMask[16] = {-1, -1, -1, -1, -1, -1, -1, -1,
9322                      -1, -1, -1, -1, -1, -1, -1, -1};
9323     bool UnpackLo = NumLoHalf >= NumHiHalf;
9324     MutableArrayRef<int> TargetEMask(UnpackLo ? EMask : EMask + 8, 8);
9325     MutableArrayRef<int> TargetOMask(UnpackLo ? OMask : OMask + 8, 8);
9326     for (int i = 0; i < 8; ++i) {
9327       TargetEMask[i] = Mask[2 * i];
9328       TargetOMask[i] = Mask[2 * i + 1];
9329     }
9330
9331     SDValue Evens = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, EMask);
9332     SDValue Odds = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, OMask);
9333
9334     return DAG.getNode(UnpackLo ? X86ISD::UNPCKL : X86ISD::UNPCKH, DL,
9335                        MVT::v16i8, Evens, Odds);
9336   }
9337
9338   // Check for SSSE3 which lets us lower all v16i8 shuffles much more directly
9339   // with PSHUFB. It is important to do this before we attempt to generate any
9340   // blends but after all of the single-input lowerings. If the single input
9341   // lowerings can find an instruction sequence that is faster than a PSHUFB, we
9342   // want to preserve that and we can DAG combine any longer sequences into
9343   // a PSHUFB in the end. But once we start blending from multiple inputs,
9344   // the complexity of DAG combining bad patterns back into PSHUFB is too high,
9345   // and there are *very* few patterns that would actually be faster than the
9346   // PSHUFB approach because of its ability to zero lanes.
9347   //
9348   // FIXME: The only exceptions to the above are blends which are exact
9349   // interleavings with direct instructions supporting them. We currently don't
9350   // handle those well here.
9351   if (Subtarget->hasSSSE3()) {
9352     SDValue V1Mask[16];
9353     SDValue V2Mask[16];
9354     for (int i = 0; i < 16; ++i)
9355       if (Mask[i] == -1) {
9356         V1Mask[i] = V2Mask[i] = DAG.getUNDEF(MVT::i8);
9357       } else {
9358         V1Mask[i] = DAG.getConstant(Mask[i] < 16 ? Mask[i] : 0x80, MVT::i8);
9359         V2Mask[i] =
9360             DAG.getConstant(Mask[i] < 16 ? 0x80 : Mask[i] - 16, MVT::i8);
9361       }
9362     V1 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V1,
9363                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V1Mask));
9364     if (isSingleInputShuffleMask(Mask))
9365       return V1; // Single inputs are easy.
9366
9367     // Otherwise, blend the two.
9368     V2 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V2,
9369                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V2Mask));
9370     return DAG.getNode(ISD::OR, DL, MVT::v16i8, V1, V2);
9371   }
9372
9373   // There are special ways we can lower some single-element blends.
9374   if (NumV2Elements == 1)
9375     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v16i8, DL, V1, V2,
9376                                                          Mask, Subtarget, DAG))
9377       return V;
9378
9379   // Check whether a compaction lowering can be done. This handles shuffles
9380   // which take every Nth element for some even N. See the helper function for
9381   // details.
9382   //
9383   // We special case these as they can be particularly efficiently handled with
9384   // the PACKUSB instruction on x86 and they show up in common patterns of
9385   // rearranging bytes to truncate wide elements.
9386   if (int NumEvenDrops = canLowerByDroppingEvenElements(Mask)) {
9387     // NumEvenDrops is the power of two stride of the elements. Another way of
9388     // thinking about it is that we need to drop the even elements this many
9389     // times to get the original input.
9390     bool IsSingleInput = isSingleInputShuffleMask(Mask);
9391
9392     // First we need to zero all the dropped bytes.
9393     assert(NumEvenDrops <= 3 &&
9394            "No support for dropping even elements more than 3 times.");
9395     // We use the mask type to pick which bytes are preserved based on how many
9396     // elements are dropped.
9397     MVT MaskVTs[] = { MVT::v8i16, MVT::v4i32, MVT::v2i64 };
9398     SDValue ByteClearMask =
9399         DAG.getNode(ISD::BITCAST, DL, MVT::v16i8,
9400                     DAG.getConstant(0xFF, MaskVTs[NumEvenDrops - 1]));
9401     V1 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V1, ByteClearMask);
9402     if (!IsSingleInput)
9403       V2 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V2, ByteClearMask);
9404
9405     // Now pack things back together.
9406     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
9407     V2 = IsSingleInput ? V1 : DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
9408     SDValue Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, V1, V2);
9409     for (int i = 1; i < NumEvenDrops; ++i) {
9410       Result = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, Result);
9411       Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, Result, Result);
9412     }
9413
9414     return Result;
9415   }
9416
9417   int V1LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9418   int V1HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9419   int V2LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9420   int V2HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9421
9422   auto buildBlendMasks = [](MutableArrayRef<int> HalfMask,
9423                             MutableArrayRef<int> V1HalfBlendMask,
9424                             MutableArrayRef<int> V2HalfBlendMask) {
9425     for (int i = 0; i < 8; ++i)
9426       if (HalfMask[i] >= 0 && HalfMask[i] < 16) {
9427         V1HalfBlendMask[i] = HalfMask[i];
9428         HalfMask[i] = i;
9429       } else if (HalfMask[i] >= 16) {
9430         V2HalfBlendMask[i] = HalfMask[i] - 16;
9431         HalfMask[i] = i + 8;
9432       }
9433   };
9434   buildBlendMasks(LoMask, V1LoBlendMask, V2LoBlendMask);
9435   buildBlendMasks(HiMask, V1HiBlendMask, V2HiBlendMask);
9436
9437   SDValue Zero = getZeroVector(MVT::v8i16, Subtarget, DAG, DL);
9438
9439   auto buildLoAndHiV8s = [&](SDValue V, MutableArrayRef<int> LoBlendMask,
9440                              MutableArrayRef<int> HiBlendMask) {
9441     SDValue V1, V2;
9442     // Check if any of the odd lanes in the v16i8 are used. If not, we can mask
9443     // them out and avoid using UNPCK{L,H} to extract the elements of V as
9444     // i16s.
9445     if (std::none_of(LoBlendMask.begin(), LoBlendMask.end(),
9446                      [](int M) { return M >= 0 && M % 2 == 1; }) &&
9447         std::none_of(HiBlendMask.begin(), HiBlendMask.end(),
9448                      [](int M) { return M >= 0 && M % 2 == 1; })) {
9449       // Use a mask to drop the high bytes.
9450       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
9451       V1 = DAG.getNode(ISD::AND, DL, MVT::v8i16, V1,
9452                        DAG.getConstant(0x00FF, MVT::v8i16));
9453
9454       // This will be a single vector shuffle instead of a blend so nuke V2.
9455       V2 = DAG.getUNDEF(MVT::v8i16);
9456
9457       // Squash the masks to point directly into V1.
9458       for (int &M : LoBlendMask)
9459         if (M >= 0)
9460           M /= 2;
9461       for (int &M : HiBlendMask)
9462         if (M >= 0)
9463           M /= 2;
9464     } else {
9465       // Otherwise just unpack the low half of V into V1 and the high half into
9466       // V2 so that we can blend them as i16s.
9467       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9468                        DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, V, Zero));
9469       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9470                        DAG.getNode(X86ISD::UNPCKH, DL, MVT::v16i8, V, Zero));
9471     }
9472
9473     SDValue BlendedLo = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
9474     SDValue BlendedHi = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
9475     return std::make_pair(BlendedLo, BlendedHi);
9476   };
9477   SDValue V1Lo, V1Hi, V2Lo, V2Hi;
9478   std::tie(V1Lo, V1Hi) = buildLoAndHiV8s(V1, V1LoBlendMask, V1HiBlendMask);
9479   std::tie(V2Lo, V2Hi) = buildLoAndHiV8s(V2, V2LoBlendMask, V2HiBlendMask);
9480
9481   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Lo, V2Lo, LoMask);
9482   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Hi, V2Hi, HiMask);
9483
9484   return DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, LoV, HiV);
9485 }
9486
9487 /// \brief Dispatching routine to lower various 128-bit x86 vector shuffles.
9488 ///
9489 /// This routine breaks down the specific type of 128-bit shuffle and
9490 /// dispatches to the lowering routines accordingly.
9491 static SDValue lower128BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9492                                         MVT VT, const X86Subtarget *Subtarget,
9493                                         SelectionDAG &DAG) {
9494   switch (VT.SimpleTy) {
9495   case MVT::v2i64:
9496     return lowerV2I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9497   case MVT::v2f64:
9498     return lowerV2F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9499   case MVT::v4i32:
9500     return lowerV4I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9501   case MVT::v4f32:
9502     return lowerV4F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9503   case MVT::v8i16:
9504     return lowerV8I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
9505   case MVT::v16i8:
9506     return lowerV16I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
9507
9508   default:
9509     llvm_unreachable("Unimplemented!");
9510   }
9511 }
9512
9513 /// \brief Helper function to test whether a shuffle mask could be
9514 /// simplified by widening the elements being shuffled.
9515 ///
9516 /// Appends the mask for wider elements in WidenedMask if valid. Otherwise
9517 /// leaves it in an unspecified state.
9518 ///
9519 /// NOTE: This must handle normal vector shuffle masks and *target* vector
9520 /// shuffle masks. The latter have the special property of a '-2' representing
9521 /// a zero-ed lane of a vector.
9522 static bool canWidenShuffleElements(ArrayRef<int> Mask,
9523                                     SmallVectorImpl<int> &WidenedMask) {
9524   for (int i = 0, Size = Mask.size(); i < Size; i += 2) {
9525     // If both elements are undef, its trivial.
9526     if (Mask[i] == SM_SentinelUndef && Mask[i + 1] == SM_SentinelUndef) {
9527       WidenedMask.push_back(SM_SentinelUndef);
9528       continue;
9529     }
9530
9531     // Check for an undef mask and a mask value properly aligned to fit with
9532     // a pair of values. If we find such a case, use the non-undef mask's value.
9533     if (Mask[i] == SM_SentinelUndef && Mask[i + 1] >= 0 && Mask[i + 1] % 2 == 1) {
9534       WidenedMask.push_back(Mask[i + 1] / 2);
9535       continue;
9536     }
9537     if (Mask[i + 1] == SM_SentinelUndef && Mask[i] >= 0 && Mask[i] % 2 == 0) {
9538       WidenedMask.push_back(Mask[i] / 2);
9539       continue;
9540     }
9541
9542     // When zeroing, we need to spread the zeroing across both lanes to widen.
9543     if (Mask[i] == SM_SentinelZero || Mask[i + 1] == SM_SentinelZero) {
9544       if ((Mask[i] == SM_SentinelZero || Mask[i] == SM_SentinelUndef) &&
9545           (Mask[i + 1] == SM_SentinelZero || Mask[i + 1] == SM_SentinelUndef)) {
9546         WidenedMask.push_back(SM_SentinelZero);
9547         continue;
9548       }
9549       return false;
9550     }
9551
9552     // Finally check if the two mask values are adjacent and aligned with
9553     // a pair.
9554     if (Mask[i] != SM_SentinelUndef && Mask[i] % 2 == 0 && Mask[i] + 1 == Mask[i + 1]) {
9555       WidenedMask.push_back(Mask[i] / 2);
9556       continue;
9557     }
9558
9559     // Otherwise we can't safely widen the elements used in this shuffle.
9560     return false;
9561   }
9562   assert(WidenedMask.size() == Mask.size() / 2 &&
9563          "Incorrect size of mask after widening the elements!");
9564
9565   return true;
9566 }
9567
9568 /// \brief Generic routine to split ector shuffle into half-sized shuffles.
9569 ///
9570 /// This routine just extracts two subvectors, shuffles them independently, and
9571 /// then concatenates them back together. This should work effectively with all
9572 /// AVX vector shuffle types.
9573 static SDValue splitAndLowerVectorShuffle(SDLoc DL, MVT VT, SDValue V1,
9574                                           SDValue V2, ArrayRef<int> Mask,
9575                                           SelectionDAG &DAG) {
9576   assert(VT.getSizeInBits() >= 256 &&
9577          "Only for 256-bit or wider vector shuffles!");
9578   assert(V1.getSimpleValueType() == VT && "Bad operand type!");
9579   assert(V2.getSimpleValueType() == VT && "Bad operand type!");
9580
9581   ArrayRef<int> LoMask = Mask.slice(0, Mask.size() / 2);
9582   ArrayRef<int> HiMask = Mask.slice(Mask.size() / 2);
9583
9584   int NumElements = VT.getVectorNumElements();
9585   int SplitNumElements = NumElements / 2;
9586   MVT ScalarVT = VT.getScalarType();
9587   MVT SplitVT = MVT::getVectorVT(ScalarVT, NumElements / 2);
9588
9589   SDValue LoV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
9590                              DAG.getIntPtrConstant(0));
9591   SDValue HiV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
9592                              DAG.getIntPtrConstant(SplitNumElements));
9593   SDValue LoV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
9594                              DAG.getIntPtrConstant(0));
9595   SDValue HiV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
9596                              DAG.getIntPtrConstant(SplitNumElements));
9597
9598   // Now create two 4-way blends of these half-width vectors.
9599   auto HalfBlend = [&](ArrayRef<int> HalfMask) {
9600     SmallVector<int, 32> V1BlendMask, V2BlendMask, BlendMask;
9601     for (int i = 0; i < SplitNumElements; ++i) {
9602       int M = HalfMask[i];
9603       if (M >= NumElements) {
9604         V2BlendMask.push_back(M - NumElements);
9605         V1BlendMask.push_back(-1);
9606         BlendMask.push_back(SplitNumElements + i);
9607       } else if (M >= 0) {
9608         V2BlendMask.push_back(-1);
9609         V1BlendMask.push_back(M);
9610         BlendMask.push_back(i);
9611       } else {
9612         V2BlendMask.push_back(-1);
9613         V1BlendMask.push_back(-1);
9614         BlendMask.push_back(-1);
9615       }
9616     }
9617     SDValue V1Blend =
9618         DAG.getVectorShuffle(SplitVT, DL, LoV1, HiV1, V1BlendMask);
9619     SDValue V2Blend =
9620         DAG.getVectorShuffle(SplitVT, DL, LoV2, HiV2, V2BlendMask);
9621     return DAG.getVectorShuffle(SplitVT, DL, V1Blend, V2Blend, BlendMask);
9622   };
9623   SDValue Lo = HalfBlend(LoMask);
9624   SDValue Hi = HalfBlend(HiMask);
9625   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, Lo, Hi);
9626 }
9627
9628 /// \brief Lower a vector shuffle crossing multiple 128-bit lanes as
9629 /// a permutation and blend of those lanes.
9630 ///
9631 /// This essentially blends the out-of-lane inputs to each lane into the lane
9632 /// from a permuted copy of the vector. This lowering strategy results in four
9633 /// instructions in the worst case for a single-input cross lane shuffle which
9634 /// is lower than any other fully general cross-lane shuffle strategy I'm aware
9635 /// of. Special cases for each particular shuffle pattern should be handled
9636 /// prior to trying this lowering.
9637 static SDValue lowerVectorShuffleAsLanePermuteAndBlend(SDLoc DL, MVT VT,
9638                                                        SDValue V1, SDValue V2,
9639                                                        ArrayRef<int> Mask,
9640                                                        SelectionDAG &DAG) {
9641   // FIXME: This should probably be generalized for 512-bit vectors as well.
9642   assert(VT.getSizeInBits() == 256 && "Only for 256-bit vector shuffles!");
9643   int LaneSize = Mask.size() / 2;
9644
9645   // If there are only inputs from one 128-bit lane, splitting will in fact be
9646   // less expensive. The flags track wether the given lane contains an element
9647   // that crosses to another lane.
9648   bool LaneCrossing[2] = {false, false};
9649   for (int i = 0, Size = Mask.size(); i < Size; ++i)
9650     if (Mask[i] >= 0 && (Mask[i] % Size) / LaneSize != i / LaneSize)
9651       LaneCrossing[(Mask[i] % Size) / LaneSize] = true;
9652   if (!LaneCrossing[0] || !LaneCrossing[1])
9653     return splitAndLowerVectorShuffle(DL, VT, V1, V2, Mask, DAG);
9654
9655   if (isSingleInputShuffleMask(Mask)) {
9656     SmallVector<int, 32> FlippedBlendMask;
9657     for (int i = 0, Size = Mask.size(); i < Size; ++i)
9658       FlippedBlendMask.push_back(
9659           Mask[i] < 0 ? -1 : (((Mask[i] % Size) / LaneSize == i / LaneSize)
9660                                   ? Mask[i]
9661                                   : Mask[i] % LaneSize +
9662                                         (i / LaneSize) * LaneSize + Size));
9663
9664     // Flip the vector, and blend the results which should now be in-lane. The
9665     // VPERM2X128 mask uses the low 2 bits for the low source and bits 4 and
9666     // 5 for the high source. The value 3 selects the high half of source 2 and
9667     // the value 2 selects the low half of source 2. We only use source 2 to
9668     // allow folding it into a memory operand.
9669     unsigned PERMMask = 3 | 2 << 4;
9670     SDValue Flipped = DAG.getNode(X86ISD::VPERM2X128, DL, VT, DAG.getUNDEF(VT),
9671                                   V1, DAG.getConstant(PERMMask, MVT::i8));
9672     return DAG.getVectorShuffle(VT, DL, V1, Flipped, FlippedBlendMask);
9673   }
9674
9675   // This now reduces to two single-input shuffles of V1 and V2 which at worst
9676   // will be handled by the above logic and a blend of the results, much like
9677   // other patterns in AVX.
9678   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, VT, V1, V2, Mask, DAG);
9679 }
9680
9681 /// \brief Handle lowering 2-lane 128-bit shuffles.
9682 static SDValue lowerV2X128VectorShuffle(SDLoc DL, MVT VT, SDValue V1,
9683                                         SDValue V2, ArrayRef<int> Mask,
9684                                         const X86Subtarget *Subtarget,
9685                                         SelectionDAG &DAG) {
9686   // Blends are faster and handle all the non-lane-crossing cases.
9687   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, VT, V1, V2, Mask,
9688                                                 Subtarget, DAG))
9689     return Blend;
9690
9691   MVT SubVT = MVT::getVectorVT(VT.getVectorElementType(),
9692                                VT.getVectorNumElements() / 2);
9693   // Check for patterns which can be matched with a single insert of a 128-bit
9694   // subvector.
9695   if (isShuffleEquivalent(Mask, 0, 1, 0, 1) ||
9696       isShuffleEquivalent(Mask, 0, 1, 4, 5)) {
9697     SDValue LoV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVT, V1,
9698                               DAG.getIntPtrConstant(0));
9699     SDValue HiV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVT,
9700                               Mask[2] < 4 ? V1 : V2, DAG.getIntPtrConstant(0));
9701     return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LoV, HiV);
9702   }
9703   if (isShuffleEquivalent(Mask, 0, 1, 6, 7)) {
9704     SDValue LoV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVT, V1,
9705                               DAG.getIntPtrConstant(0));
9706     SDValue HiV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVT, V2,
9707                               DAG.getIntPtrConstant(2));
9708     return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LoV, HiV);
9709   }
9710
9711   // Otherwise form a 128-bit permutation.
9712   // FIXME: Detect zero-vector inputs and use the VPERM2X128 to zero that half.
9713   unsigned PermMask = Mask[0] / 2 | (Mask[2] / 2) << 4;
9714   return DAG.getNode(X86ISD::VPERM2X128, DL, VT, V1, V2,
9715                      DAG.getConstant(PermMask, MVT::i8));
9716 }
9717
9718 /// \brief Handle lowering of 4-lane 64-bit floating point shuffles.
9719 ///
9720 /// Also ends up handling lowering of 4-lane 64-bit integer shuffles when AVX2
9721 /// isn't available.
9722 static SDValue lowerV4F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9723                                        const X86Subtarget *Subtarget,
9724                                        SelectionDAG &DAG) {
9725   SDLoc DL(Op);
9726   assert(V1.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
9727   assert(V2.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
9728   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9729   ArrayRef<int> Mask = SVOp->getMask();
9730   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
9731
9732   SmallVector<int, 4> WidenedMask;
9733   if (canWidenShuffleElements(Mask, WidenedMask))
9734     return lowerV2X128VectorShuffle(DL, MVT::v4f64, V1, V2, Mask, Subtarget,
9735                                     DAG);
9736
9737   if (isSingleInputShuffleMask(Mask)) {
9738     // Check for being able to broadcast a single element.
9739     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v4f64, DL, V1,
9740                                                           Mask, Subtarget, DAG))
9741       return Broadcast;
9742
9743     if (!is128BitLaneCrossingShuffleMask(MVT::v4f64, Mask)) {
9744       // Non-half-crossing single input shuffles can be lowerid with an
9745       // interleaved permutation.
9746       unsigned VPERMILPMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1) |
9747                               ((Mask[2] == 3) << 2) | ((Mask[3] == 3) << 3);
9748       return DAG.getNode(X86ISD::VPERMILPI, DL, MVT::v4f64, V1,
9749                          DAG.getConstant(VPERMILPMask, MVT::i8));
9750     }
9751
9752     // With AVX2 we have direct support for this permutation.
9753     if (Subtarget->hasAVX2())
9754       return DAG.getNode(X86ISD::VPERMI, DL, MVT::v4f64, V1,
9755                          getV4X86ShuffleImm8ForMask(Mask, DAG));
9756
9757     // Otherwise, fall back.
9758     return lowerVectorShuffleAsLanePermuteAndBlend(DL, MVT::v4f64, V1, V2, Mask,
9759                                                    DAG);
9760   }
9761
9762   // X86 has dedicated unpack instructions that can handle specific blend
9763   // operations: UNPCKH and UNPCKL.
9764   if (isShuffleEquivalent(Mask, 0, 4, 2, 6))
9765     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f64, V1, V2);
9766   if (isShuffleEquivalent(Mask, 1, 5, 3, 7))
9767     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f64, V1, V2);
9768
9769   // If we have a single input to the zero element, insert that into V1 if we
9770   // can do so cheaply.
9771   int NumV2Elements =
9772       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
9773   if (NumV2Elements == 1 && Mask[0] >= 4)
9774     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
9775             MVT::v4f64, DL, V1, V2, Mask, Subtarget, DAG))
9776       return Insertion;
9777
9778   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v4f64, V1, V2, Mask,
9779                                                 Subtarget, DAG))
9780     return Blend;
9781
9782   // Check if the blend happens to exactly fit that of SHUFPD.
9783   if ((Mask[0] == -1 || Mask[0] < 2) &&
9784       (Mask[1] == -1 || (Mask[1] >= 4 && Mask[1] < 6)) &&
9785       (Mask[2] == -1 || (Mask[2] >= 2 && Mask[2] < 4)) &&
9786       (Mask[3] == -1 || Mask[3] >= 6)) {
9787     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 5) << 1) |
9788                           ((Mask[2] == 3) << 2) | ((Mask[3] == 7) << 3);
9789     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V1, V2,
9790                        DAG.getConstant(SHUFPDMask, MVT::i8));
9791   }
9792   if ((Mask[0] == -1 || (Mask[0] >= 4 && Mask[0] < 6)) &&
9793       (Mask[1] == -1 || Mask[1] < 2) &&
9794       (Mask[2] == -1 || Mask[2] >= 6) &&
9795       (Mask[3] == -1 || (Mask[3] >= 2 && Mask[3] < 4))) {
9796     unsigned SHUFPDMask = (Mask[0] == 5) | ((Mask[1] == 1) << 1) |
9797                           ((Mask[2] == 7) << 2) | ((Mask[3] == 3) << 3);
9798     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V2, V1,
9799                        DAG.getConstant(SHUFPDMask, MVT::i8));
9800   }
9801
9802   // Otherwise fall back on generic blend lowering.
9803   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v4f64, V1, V2,
9804                                                     Mask, DAG);
9805 }
9806
9807 /// \brief Handle lowering of 4-lane 64-bit integer shuffles.
9808 ///
9809 /// This routine is only called when we have AVX2 and thus a reasonable
9810 /// instruction set for v4i64 shuffling..
9811 static SDValue lowerV4I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9812                                        const X86Subtarget *Subtarget,
9813                                        SelectionDAG &DAG) {
9814   SDLoc DL(Op);
9815   assert(V1.getSimpleValueType() == MVT::v4i64 && "Bad operand type!");
9816   assert(V2.getSimpleValueType() == MVT::v4i64 && "Bad operand type!");
9817   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9818   ArrayRef<int> Mask = SVOp->getMask();
9819   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
9820   assert(Subtarget->hasAVX2() && "We can only lower v4i64 with AVX2!");
9821
9822   SmallVector<int, 4> WidenedMask;
9823   if (canWidenShuffleElements(Mask, WidenedMask))
9824     return lowerV2X128VectorShuffle(DL, MVT::v4i64, V1, V2, Mask, Subtarget,
9825                                     DAG);
9826
9827   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v4i64, V1, V2, Mask,
9828                                                 Subtarget, DAG))
9829     return Blend;
9830
9831   // Check for being able to broadcast a single element.
9832   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v4i64, DL, V1,
9833                                                         Mask, Subtarget, DAG))
9834     return Broadcast;
9835
9836   // When the shuffle is mirrored between the 128-bit lanes of the unit, we can
9837   // use lower latency instructions that will operate on both 128-bit lanes.
9838   SmallVector<int, 2> RepeatedMask;
9839   if (is128BitLaneRepeatedShuffleMask(MVT::v4i64, Mask, RepeatedMask)) {
9840     if (isSingleInputShuffleMask(Mask)) {
9841       int PSHUFDMask[] = {-1, -1, -1, -1};
9842       for (int i = 0; i < 2; ++i)
9843         if (RepeatedMask[i] >= 0) {
9844           PSHUFDMask[2 * i] = 2 * RepeatedMask[i];
9845           PSHUFDMask[2 * i + 1] = 2 * RepeatedMask[i] + 1;
9846         }
9847       return DAG.getNode(
9848           ISD::BITCAST, DL, MVT::v4i64,
9849           DAG.getNode(X86ISD::PSHUFD, DL, MVT::v8i32,
9850                       DAG.getNode(ISD::BITCAST, DL, MVT::v8i32, V1),
9851                       getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
9852     }
9853
9854     // Use dedicated unpack instructions for masks that match their pattern.
9855     if (isShuffleEquivalent(Mask, 0, 4, 2, 6))
9856       return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4i64, V1, V2);
9857     if (isShuffleEquivalent(Mask, 1, 5, 3, 7))
9858       return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4i64, V1, V2);
9859   }
9860
9861   // AVX2 provides a direct instruction for permuting a single input across
9862   // lanes.
9863   if (isSingleInputShuffleMask(Mask))
9864     return DAG.getNode(X86ISD::VPERMI, DL, MVT::v4i64, V1,
9865                        getV4X86ShuffleImm8ForMask(Mask, DAG));
9866
9867   // Otherwise fall back on generic blend lowering.
9868   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v4i64, V1, V2,
9869                                                     Mask, DAG);
9870 }
9871
9872 /// \brief Handle lowering of 8-lane 32-bit floating point shuffles.
9873 ///
9874 /// Also ends up handling lowering of 8-lane 32-bit integer shuffles when AVX2
9875 /// isn't available.
9876 static SDValue lowerV8F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9877                                        const X86Subtarget *Subtarget,
9878                                        SelectionDAG &DAG) {
9879   SDLoc DL(Op);
9880   assert(V1.getSimpleValueType() == MVT::v8f32 && "Bad operand type!");
9881   assert(V2.getSimpleValueType() == MVT::v8f32 && "Bad operand type!");
9882   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9883   ArrayRef<int> Mask = SVOp->getMask();
9884   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
9885
9886   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v8f32, V1, V2, Mask,
9887                                                 Subtarget, DAG))
9888     return Blend;
9889
9890   // Check for being able to broadcast a single element.
9891   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v8f32, DL, V1,
9892                                                         Mask, Subtarget, DAG))
9893     return Broadcast;
9894
9895   // If the shuffle mask is repeated in each 128-bit lane, we have many more
9896   // options to efficiently lower the shuffle.
9897   SmallVector<int, 4> RepeatedMask;
9898   if (is128BitLaneRepeatedShuffleMask(MVT::v8f32, Mask, RepeatedMask)) {
9899     assert(RepeatedMask.size() == 4 &&
9900            "Repeated masks must be half the mask width!");
9901     if (isSingleInputShuffleMask(Mask))
9902       return DAG.getNode(X86ISD::VPERMILPI, DL, MVT::v8f32, V1,
9903                          getV4X86ShuffleImm8ForMask(RepeatedMask, DAG));
9904
9905     // Use dedicated unpack instructions for masks that match their pattern.
9906     if (isShuffleEquivalent(Mask, 0, 8, 1, 9, 4, 12, 5, 13))
9907       return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8f32, V1, V2);
9908     if (isShuffleEquivalent(Mask, 2, 10, 3, 11, 6, 14, 7, 15))
9909       return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v8f32, V1, V2);
9910
9911     // Otherwise, fall back to a SHUFPS sequence. Here it is important that we
9912     // have already handled any direct blends. We also need to squash the
9913     // repeated mask into a simulated v4f32 mask.
9914     for (int i = 0; i < 4; ++i)
9915       if (RepeatedMask[i] >= 8)
9916         RepeatedMask[i] -= 4;
9917     return lowerVectorShuffleWithSHUFPS(DL, MVT::v8f32, RepeatedMask, V1, V2, DAG);
9918   }
9919
9920   // If we have a single input shuffle with different shuffle patterns in the
9921   // two 128-bit lanes use the variable mask to VPERMILPS.
9922   if (isSingleInputShuffleMask(Mask)) {
9923     SDValue VPermMask[8];
9924     for (int i = 0; i < 8; ++i)
9925       VPermMask[i] = Mask[i] < 0 ? DAG.getUNDEF(MVT::i32)
9926                                  : DAG.getConstant(Mask[i], MVT::i32);
9927     if (!is128BitLaneCrossingShuffleMask(MVT::v8f32, Mask))
9928       return DAG.getNode(
9929           X86ISD::VPERMILPV, DL, MVT::v8f32, V1,
9930           DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v8i32, VPermMask));
9931
9932     if (Subtarget->hasAVX2())
9933       return DAG.getNode(X86ISD::VPERMV, DL, MVT::v8f32,
9934                          DAG.getNode(ISD::BITCAST, DL, MVT::v8f32,
9935                                      DAG.getNode(ISD::BUILD_VECTOR, DL,
9936                                                  MVT::v8i32, VPermMask)),
9937                          V1);
9938
9939     // Otherwise, fall back.
9940     return lowerVectorShuffleAsLanePermuteAndBlend(DL, MVT::v8f32, V1, V2, Mask,
9941                                                    DAG);
9942   }
9943
9944   // Otherwise fall back on generic blend lowering.
9945   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v8f32, V1, V2,
9946                                                     Mask, DAG);
9947 }
9948
9949 /// \brief Handle lowering of 8-lane 32-bit integer shuffles.
9950 ///
9951 /// This routine is only called when we have AVX2 and thus a reasonable
9952 /// instruction set for v8i32 shuffling..
9953 static SDValue lowerV8I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9954                                        const X86Subtarget *Subtarget,
9955                                        SelectionDAG &DAG) {
9956   SDLoc DL(Op);
9957   assert(V1.getSimpleValueType() == MVT::v8i32 && "Bad operand type!");
9958   assert(V2.getSimpleValueType() == MVT::v8i32 && "Bad operand type!");
9959   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9960   ArrayRef<int> Mask = SVOp->getMask();
9961   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
9962   assert(Subtarget->hasAVX2() && "We can only lower v8i32 with AVX2!");
9963
9964   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v8i32, V1, V2, Mask,
9965                                                 Subtarget, DAG))
9966     return Blend;
9967
9968   // Check for being able to broadcast a single element.
9969   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v8i32, DL, V1,
9970                                                         Mask, Subtarget, DAG))
9971     return Broadcast;
9972
9973   // If the shuffle mask is repeated in each 128-bit lane we can use more
9974   // efficient instructions that mirror the shuffles across the two 128-bit
9975   // lanes.
9976   SmallVector<int, 4> RepeatedMask;
9977   if (is128BitLaneRepeatedShuffleMask(MVT::v8i32, Mask, RepeatedMask)) {
9978     assert(RepeatedMask.size() == 4 && "Unexpected repeated mask size!");
9979     if (isSingleInputShuffleMask(Mask))
9980       return DAG.getNode(X86ISD::PSHUFD, DL, MVT::v8i32, V1,
9981                          getV4X86ShuffleImm8ForMask(RepeatedMask, DAG));
9982
9983     // Use dedicated unpack instructions for masks that match their pattern.
9984     if (isShuffleEquivalent(Mask, 0, 8, 1, 9, 4, 12, 5, 13))
9985       return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i32, V1, V2);
9986     if (isShuffleEquivalent(Mask, 2, 10, 3, 11, 6, 14, 7, 15))
9987       return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v8i32, V1, V2);
9988   }
9989
9990   // If the shuffle patterns aren't repeated but it is a single input, directly
9991   // generate a cross-lane VPERMD instruction.
9992   if (isSingleInputShuffleMask(Mask)) {
9993     SDValue VPermMask[8];
9994     for (int i = 0; i < 8; ++i)
9995       VPermMask[i] = Mask[i] < 0 ? DAG.getUNDEF(MVT::i32)
9996                                  : DAG.getConstant(Mask[i], MVT::i32);
9997     return DAG.getNode(
9998         X86ISD::VPERMV, DL, MVT::v8i32,
9999         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v8i32, VPermMask), V1);
10000   }
10001
10002   // Otherwise fall back on generic blend lowering.
10003   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v8i32, V1, V2,
10004                                                     Mask, DAG);
10005 }
10006
10007 /// \brief Handle lowering of 16-lane 16-bit integer shuffles.
10008 ///
10009 /// This routine is only called when we have AVX2 and thus a reasonable
10010 /// instruction set for v16i16 shuffling..
10011 static SDValue lowerV16I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10012                                         const X86Subtarget *Subtarget,
10013                                         SelectionDAG &DAG) {
10014   SDLoc DL(Op);
10015   assert(V1.getSimpleValueType() == MVT::v16i16 && "Bad operand type!");
10016   assert(V2.getSimpleValueType() == MVT::v16i16 && "Bad operand type!");
10017   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10018   ArrayRef<int> Mask = SVOp->getMask();
10019   assert(Mask.size() == 16 && "Unexpected mask size for v16 shuffle!");
10020   assert(Subtarget->hasAVX2() && "We can only lower v16i16 with AVX2!");
10021
10022   // Check for being able to broadcast a single element.
10023   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v16i16, DL, V1,
10024                                                         Mask, Subtarget, DAG))
10025     return Broadcast;
10026
10027   // There are no generalized cross-lane shuffle operations available on i16
10028   // element types.
10029   if (is128BitLaneCrossingShuffleMask(MVT::v16i16, Mask))
10030     return lowerVectorShuffleAsLanePermuteAndBlend(DL, MVT::v16i16, V1, V2,
10031                                                    Mask, DAG);
10032
10033   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v16i16, V1, V2, Mask,
10034                                                 Subtarget, DAG))
10035     return Blend;
10036
10037   // Use dedicated unpack instructions for masks that match their pattern.
10038   if (isShuffleEquivalent(Mask,
10039                           // First 128-bit lane:
10040                           0, 16, 1, 17, 2, 18, 3, 19,
10041                           // Second 128-bit lane:
10042                           8, 24, 9, 25, 10, 26, 11, 27))
10043     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i16, V1, V2);
10044   if (isShuffleEquivalent(Mask,
10045                           // First 128-bit lane:
10046                           4, 20, 5, 21, 6, 22, 7, 23,
10047                           // Second 128-bit lane:
10048                           12, 28, 13, 29, 14, 30, 15, 31))
10049     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v16i16, V1, V2);
10050
10051   if (isSingleInputShuffleMask(Mask)) {
10052     SDValue PSHUFBMask[32];
10053     for (int i = 0; i < 16; ++i) {
10054       if (Mask[i] == -1) {
10055         PSHUFBMask[2 * i] = PSHUFBMask[2 * i + 1] = DAG.getUNDEF(MVT::i8);
10056         continue;
10057       }
10058
10059       int M = i < 8 ? Mask[i] : Mask[i] - 8;
10060       assert(M >= 0 && M < 8 && "Invalid single-input mask!");
10061       PSHUFBMask[2 * i] = DAG.getConstant(2 * M, MVT::i8);
10062       PSHUFBMask[2 * i + 1] = DAG.getConstant(2 * M + 1, MVT::i8);
10063     }
10064     return DAG.getNode(
10065         ISD::BITCAST, DL, MVT::v16i16,
10066         DAG.getNode(
10067             X86ISD::PSHUFB, DL, MVT::v32i8,
10068             DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, V1),
10069             DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, PSHUFBMask)));
10070   }
10071
10072   // Otherwise fall back on generic blend lowering.
10073   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v16i16, V1, V2,
10074                                                     Mask, DAG);
10075 }
10076
10077 /// \brief Handle lowering of 32-lane 8-bit integer shuffles.
10078 ///
10079 /// This routine is only called when we have AVX2 and thus a reasonable
10080 /// instruction set for v32i8 shuffling..
10081 static SDValue lowerV32I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10082                                        const X86Subtarget *Subtarget,
10083                                        SelectionDAG &DAG) {
10084   SDLoc DL(Op);
10085   assert(V1.getSimpleValueType() == MVT::v32i8 && "Bad operand type!");
10086   assert(V2.getSimpleValueType() == MVT::v32i8 && "Bad operand type!");
10087   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10088   ArrayRef<int> Mask = SVOp->getMask();
10089   assert(Mask.size() == 32 && "Unexpected mask size for v32 shuffle!");
10090   assert(Subtarget->hasAVX2() && "We can only lower v32i8 with AVX2!");
10091
10092   // Check for being able to broadcast a single element.
10093   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v32i8, DL, V1,
10094                                                         Mask, Subtarget, DAG))
10095     return Broadcast;
10096
10097   // There are no generalized cross-lane shuffle operations available on i8
10098   // element types.
10099   if (is128BitLaneCrossingShuffleMask(MVT::v32i8, Mask))
10100     return lowerVectorShuffleAsLanePermuteAndBlend(DL, MVT::v32i8, V1, V2,
10101                                                    Mask, DAG);
10102
10103   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v32i8, V1, V2, Mask,
10104                                                 Subtarget, DAG))
10105     return Blend;
10106
10107   // Use dedicated unpack instructions for masks that match their pattern.
10108   // Note that these are repeated 128-bit lane unpacks, not unpacks across all
10109   // 256-bit lanes.
10110   if (isShuffleEquivalent(
10111           Mask,
10112           // First 128-bit lane:
10113           0, 32, 1, 33, 2, 34, 3, 35, 4, 36, 5, 37, 6, 38, 7, 39,
10114           // Second 128-bit lane:
10115           16, 48, 17, 49, 18, 50, 19, 51, 20, 52, 21, 53, 22, 54, 23, 55))
10116     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v32i8, V1, V2);
10117   if (isShuffleEquivalent(
10118           Mask,
10119           // First 128-bit lane:
10120           8, 40, 9, 41, 10, 42, 11, 43, 12, 44, 13, 45, 14, 46, 15, 47,
10121           // Second 128-bit lane:
10122           24, 56, 25, 57, 26, 58, 27, 59, 28, 60, 29, 61, 30, 62, 31, 63))
10123     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v32i8, V1, V2);
10124
10125   if (isSingleInputShuffleMask(Mask)) {
10126     SDValue PSHUFBMask[32];
10127     for (int i = 0; i < 32; ++i)
10128       PSHUFBMask[i] =
10129           Mask[i] < 0
10130               ? DAG.getUNDEF(MVT::i8)
10131               : DAG.getConstant(Mask[i] < 16 ? Mask[i] : Mask[i] - 16, MVT::i8);
10132
10133     return DAG.getNode(
10134         X86ISD::PSHUFB, DL, MVT::v32i8, V1,
10135         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, PSHUFBMask));
10136   }
10137
10138   // Otherwise fall back on generic blend lowering.
10139   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v32i8, V1, V2,
10140                                                     Mask, DAG);
10141 }
10142
10143 /// \brief High-level routine to lower various 256-bit x86 vector shuffles.
10144 ///
10145 /// This routine either breaks down the specific type of a 256-bit x86 vector
10146 /// shuffle or splits it into two 128-bit shuffles and fuses the results back
10147 /// together based on the available instructions.
10148 static SDValue lower256BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10149                                         MVT VT, const X86Subtarget *Subtarget,
10150                                         SelectionDAG &DAG) {
10151   SDLoc DL(Op);
10152   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10153   ArrayRef<int> Mask = SVOp->getMask();
10154
10155   // There is a really nice hard cut-over between AVX1 and AVX2 that means we can
10156   // check for those subtargets here and avoid much of the subtarget querying in
10157   // the per-vector-type lowering routines. With AVX1 we have essentially *zero*
10158   // ability to manipulate a 256-bit vector with integer types. Since we'll use
10159   // floating point types there eventually, just immediately cast everything to
10160   // a float and operate entirely in that domain.
10161   if (VT.isInteger() && !Subtarget->hasAVX2()) {
10162     int ElementBits = VT.getScalarSizeInBits();
10163     if (ElementBits < 32)
10164       // No floating point type available, decompose into 128-bit vectors.
10165       return splitAndLowerVectorShuffle(DL, VT, V1, V2, Mask, DAG);
10166
10167     MVT FpVT = MVT::getVectorVT(MVT::getFloatingPointVT(ElementBits),
10168                                 VT.getVectorNumElements());
10169     V1 = DAG.getNode(ISD::BITCAST, DL, FpVT, V1);
10170     V2 = DAG.getNode(ISD::BITCAST, DL, FpVT, V2);
10171     return DAG.getNode(ISD::BITCAST, DL, VT,
10172                        DAG.getVectorShuffle(FpVT, DL, V1, V2, Mask));
10173   }
10174
10175   switch (VT.SimpleTy) {
10176   case MVT::v4f64:
10177     return lowerV4F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
10178   case MVT::v4i64:
10179     return lowerV4I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
10180   case MVT::v8f32:
10181     return lowerV8F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
10182   case MVT::v8i32:
10183     return lowerV8I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
10184   case MVT::v16i16:
10185     return lowerV16I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
10186   case MVT::v32i8:
10187     return lowerV32I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
10188
10189   default:
10190     llvm_unreachable("Not a valid 256-bit x86 vector type!");
10191   }
10192 }
10193
10194 /// \brief Handle lowering of 8-lane 64-bit floating point shuffles.
10195 static SDValue lowerV8F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10196                                        const X86Subtarget *Subtarget,
10197                                        SelectionDAG &DAG) {
10198   SDLoc DL(Op);
10199   assert(V1.getSimpleValueType() == MVT::v8f64 && "Bad operand type!");
10200   assert(V2.getSimpleValueType() == MVT::v8f64 && "Bad operand type!");
10201   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10202   ArrayRef<int> Mask = SVOp->getMask();
10203   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
10204
10205   // FIXME: Implement direct support for this type!
10206   return splitAndLowerVectorShuffle(DL, MVT::v8f64, V1, V2, Mask, DAG);
10207 }
10208
10209 /// \brief Handle lowering of 16-lane 32-bit floating point shuffles.
10210 static SDValue lowerV16F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10211                                        const X86Subtarget *Subtarget,
10212                                        SelectionDAG &DAG) {
10213   SDLoc DL(Op);
10214   assert(V1.getSimpleValueType() == MVT::v16f32 && "Bad operand type!");
10215   assert(V2.getSimpleValueType() == MVT::v16f32 && "Bad operand type!");
10216   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10217   ArrayRef<int> Mask = SVOp->getMask();
10218   assert(Mask.size() == 16 && "Unexpected mask size for v16 shuffle!");
10219
10220   // FIXME: Implement direct support for this type!
10221   return splitAndLowerVectorShuffle(DL, MVT::v16f32, V1, V2, Mask, DAG);
10222 }
10223
10224 /// \brief Handle lowering of 8-lane 64-bit integer shuffles.
10225 static SDValue lowerV8I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10226                                        const X86Subtarget *Subtarget,
10227                                        SelectionDAG &DAG) {
10228   SDLoc DL(Op);
10229   assert(V1.getSimpleValueType() == MVT::v8i64 && "Bad operand type!");
10230   assert(V2.getSimpleValueType() == MVT::v8i64 && "Bad operand type!");
10231   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10232   ArrayRef<int> Mask = SVOp->getMask();
10233   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
10234
10235   // FIXME: Implement direct support for this type!
10236   return splitAndLowerVectorShuffle(DL, MVT::v8i64, V1, V2, Mask, DAG);
10237 }
10238
10239 /// \brief Handle lowering of 16-lane 32-bit integer shuffles.
10240 static SDValue lowerV16I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10241                                        const X86Subtarget *Subtarget,
10242                                        SelectionDAG &DAG) {
10243   SDLoc DL(Op);
10244   assert(V1.getSimpleValueType() == MVT::v16i32 && "Bad operand type!");
10245   assert(V2.getSimpleValueType() == MVT::v16i32 && "Bad operand type!");
10246   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10247   ArrayRef<int> Mask = SVOp->getMask();
10248   assert(Mask.size() == 16 && "Unexpected mask size for v16 shuffle!");
10249
10250   // FIXME: Implement direct support for this type!
10251   return splitAndLowerVectorShuffle(DL, MVT::v16i32, V1, V2, Mask, DAG);
10252 }
10253
10254 /// \brief Handle lowering of 32-lane 16-bit integer shuffles.
10255 static SDValue lowerV32I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10256                                         const X86Subtarget *Subtarget,
10257                                         SelectionDAG &DAG) {
10258   SDLoc DL(Op);
10259   assert(V1.getSimpleValueType() == MVT::v32i16 && "Bad operand type!");
10260   assert(V2.getSimpleValueType() == MVT::v32i16 && "Bad operand type!");
10261   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10262   ArrayRef<int> Mask = SVOp->getMask();
10263   assert(Mask.size() == 32 && "Unexpected mask size for v32 shuffle!");
10264   assert(Subtarget->hasBWI() && "We can only lower v32i16 with AVX-512-BWI!");
10265
10266   // FIXME: Implement direct support for this type!
10267   return splitAndLowerVectorShuffle(DL, MVT::v32i16, V1, V2, Mask, DAG);
10268 }
10269
10270 /// \brief Handle lowering of 64-lane 8-bit integer shuffles.
10271 static SDValue lowerV64I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10272                                        const X86Subtarget *Subtarget,
10273                                        SelectionDAG &DAG) {
10274   SDLoc DL(Op);
10275   assert(V1.getSimpleValueType() == MVT::v64i8 && "Bad operand type!");
10276   assert(V2.getSimpleValueType() == MVT::v64i8 && "Bad operand type!");
10277   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10278   ArrayRef<int> Mask = SVOp->getMask();
10279   assert(Mask.size() == 64 && "Unexpected mask size for v64 shuffle!");
10280   assert(Subtarget->hasBWI() && "We can only lower v64i8 with AVX-512-BWI!");
10281
10282   // FIXME: Implement direct support for this type!
10283   return splitAndLowerVectorShuffle(DL, MVT::v64i8, V1, V2, Mask, DAG);
10284 }
10285
10286 /// \brief High-level routine to lower various 512-bit x86 vector shuffles.
10287 ///
10288 /// This routine either breaks down the specific type of a 512-bit x86 vector
10289 /// shuffle or splits it into two 256-bit shuffles and fuses the results back
10290 /// together based on the available instructions.
10291 static SDValue lower512BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10292                                         MVT VT, const X86Subtarget *Subtarget,
10293                                         SelectionDAG &DAG) {
10294   SDLoc DL(Op);
10295   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10296   ArrayRef<int> Mask = SVOp->getMask();
10297   assert(Subtarget->hasAVX512() &&
10298          "Cannot lower 512-bit vectors w/ basic ISA!");
10299
10300   // Check for being able to broadcast a single element.
10301   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(VT.SimpleTy, DL, V1,
10302                                                         Mask, Subtarget, DAG))
10303     return Broadcast;
10304
10305   // Dispatch to each element type for lowering. If we don't have supprot for
10306   // specific element type shuffles at 512 bits, immediately split them and
10307   // lower them. Each lowering routine of a given type is allowed to assume that
10308   // the requisite ISA extensions for that element type are available.
10309   switch (VT.SimpleTy) {
10310   case MVT::v8f64:
10311     return lowerV8F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
10312   case MVT::v16f32:
10313     return lowerV16F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
10314   case MVT::v8i64:
10315     return lowerV8I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
10316   case MVT::v16i32:
10317     return lowerV16I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
10318   case MVT::v32i16:
10319     if (Subtarget->hasBWI())
10320       return lowerV32I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
10321     break;
10322   case MVT::v64i8:
10323     if (Subtarget->hasBWI())
10324       return lowerV64I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
10325     break;
10326
10327   default:
10328     llvm_unreachable("Not a valid 512-bit x86 vector type!");
10329   }
10330
10331   // Otherwise fall back on splitting.
10332   return splitAndLowerVectorShuffle(DL, VT, V1, V2, Mask, DAG);
10333 }
10334
10335 /// \brief Top-level lowering for x86 vector shuffles.
10336 ///
10337 /// This handles decomposition, canonicalization, and lowering of all x86
10338 /// vector shuffles. Most of the specific lowering strategies are encapsulated
10339 /// above in helper routines. The canonicalization attempts to widen shuffles
10340 /// to involve fewer lanes of wider elements, consolidate symmetric patterns
10341 /// s.t. only one of the two inputs needs to be tested, etc.
10342 static SDValue lowerVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
10343                                   SelectionDAG &DAG) {
10344   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10345   ArrayRef<int> Mask = SVOp->getMask();
10346   SDValue V1 = Op.getOperand(0);
10347   SDValue V2 = Op.getOperand(1);
10348   MVT VT = Op.getSimpleValueType();
10349   int NumElements = VT.getVectorNumElements();
10350   SDLoc dl(Op);
10351
10352   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
10353
10354   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
10355   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
10356   if (V1IsUndef && V2IsUndef)
10357     return DAG.getUNDEF(VT);
10358
10359   // When we create a shuffle node we put the UNDEF node to second operand,
10360   // but in some cases the first operand may be transformed to UNDEF.
10361   // In this case we should just commute the node.
10362   if (V1IsUndef)
10363     return DAG.getCommutedVectorShuffle(*SVOp);
10364
10365   // Check for non-undef masks pointing at an undef vector and make the masks
10366   // undef as well. This makes it easier to match the shuffle based solely on
10367   // the mask.
10368   if (V2IsUndef)
10369     for (int M : Mask)
10370       if (M >= NumElements) {
10371         SmallVector<int, 8> NewMask(Mask.begin(), Mask.end());
10372         for (int &M : NewMask)
10373           if (M >= NumElements)
10374             M = -1;
10375         return DAG.getVectorShuffle(VT, dl, V1, V2, NewMask);
10376       }
10377
10378   // Try to collapse shuffles into using a vector type with fewer elements but
10379   // wider element types. We cap this to not form integers or floating point
10380   // elements wider than 64 bits, but it might be interesting to form i128
10381   // integers to handle flipping the low and high halves of AVX 256-bit vectors.
10382   SmallVector<int, 16> WidenedMask;
10383   if (VT.getScalarSizeInBits() < 64 &&
10384       canWidenShuffleElements(Mask, WidenedMask)) {
10385     MVT NewEltVT = VT.isFloatingPoint()
10386                        ? MVT::getFloatingPointVT(VT.getScalarSizeInBits() * 2)
10387                        : MVT::getIntegerVT(VT.getScalarSizeInBits() * 2);
10388     MVT NewVT = MVT::getVectorVT(NewEltVT, VT.getVectorNumElements() / 2);
10389     // Make sure that the new vector type is legal. For example, v2f64 isn't
10390     // legal on SSE1.
10391     if (DAG.getTargetLoweringInfo().isTypeLegal(NewVT)) {
10392       V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
10393       V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
10394       return DAG.getNode(ISD::BITCAST, dl, VT,
10395                          DAG.getVectorShuffle(NewVT, dl, V1, V2, WidenedMask));
10396     }
10397   }
10398
10399   int NumV1Elements = 0, NumUndefElements = 0, NumV2Elements = 0;
10400   for (int M : SVOp->getMask())
10401     if (M < 0)
10402       ++NumUndefElements;
10403     else if (M < NumElements)
10404       ++NumV1Elements;
10405     else
10406       ++NumV2Elements;
10407
10408   // Commute the shuffle as needed such that more elements come from V1 than
10409   // V2. This allows us to match the shuffle pattern strictly on how many
10410   // elements come from V1 without handling the symmetric cases.
10411   if (NumV2Elements > NumV1Elements)
10412     return DAG.getCommutedVectorShuffle(*SVOp);
10413
10414   // When the number of V1 and V2 elements are the same, try to minimize the
10415   // number of uses of V2 in the low half of the vector. When that is tied,
10416   // ensure that the sum of indices for V1 is equal to or lower than the sum
10417   // indices for V2.
10418   if (NumV1Elements == NumV2Elements) {
10419     int LowV1Elements = 0, LowV2Elements = 0;
10420     for (int M : SVOp->getMask().slice(0, NumElements / 2))
10421       if (M >= NumElements)
10422         ++LowV2Elements;
10423       else if (M >= 0)
10424         ++LowV1Elements;
10425     if (LowV2Elements > LowV1Elements) {
10426       return DAG.getCommutedVectorShuffle(*SVOp);
10427     } else if (LowV2Elements == LowV1Elements) {
10428       int SumV1Indices = 0, SumV2Indices = 0;
10429       for (int i = 0, Size = SVOp->getMask().size(); i < Size; ++i)
10430         if (SVOp->getMask()[i] >= NumElements)
10431           SumV2Indices += i;
10432         else if (SVOp->getMask()[i] >= 0)
10433           SumV1Indices += i;
10434       if (SumV2Indices < SumV1Indices)
10435         return DAG.getCommutedVectorShuffle(*SVOp);
10436     }
10437   }
10438
10439   // For each vector width, delegate to a specialized lowering routine.
10440   if (VT.getSizeInBits() == 128)
10441     return lower128BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
10442
10443   if (VT.getSizeInBits() == 256)
10444     return lower256BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
10445
10446   // Force AVX-512 vectors to be scalarized for now.
10447   // FIXME: Implement AVX-512 support!
10448   if (VT.getSizeInBits() == 512)
10449     return lower512BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
10450
10451   llvm_unreachable("Unimplemented!");
10452 }
10453
10454
10455 //===----------------------------------------------------------------------===//
10456 // Legacy vector shuffle lowering
10457 //
10458 // This code is the legacy code handling vector shuffles until the above
10459 // replaces its functionality and performance.
10460 //===----------------------------------------------------------------------===//
10461
10462 static bool isBlendMask(ArrayRef<int> MaskVals, MVT VT, bool hasSSE41,
10463                         bool hasInt256, unsigned *MaskOut = nullptr) {
10464   MVT EltVT = VT.getVectorElementType();
10465
10466   // There is no blend with immediate in AVX-512.
10467   if (VT.is512BitVector())
10468     return false;
10469
10470   if (!hasSSE41 || EltVT == MVT::i8)
10471     return false;
10472   if (!hasInt256 && VT == MVT::v16i16)
10473     return false;
10474
10475   unsigned MaskValue = 0;
10476   unsigned NumElems = VT.getVectorNumElements();
10477   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
10478   unsigned NumLanes = (NumElems - 1) / 8 + 1;
10479   unsigned NumElemsInLane = NumElems / NumLanes;
10480
10481   // Blend for v16i16 should be symetric for the both lanes.
10482   for (unsigned i = 0; i < NumElemsInLane; ++i) {
10483
10484     int SndLaneEltIdx = (NumLanes == 2) ? MaskVals[i + NumElemsInLane] : -1;
10485     int EltIdx = MaskVals[i];
10486
10487     if ((EltIdx < 0 || EltIdx == (int)i) &&
10488         (SndLaneEltIdx < 0 || SndLaneEltIdx == (int)(i + NumElemsInLane)))
10489       continue;
10490
10491     if (((unsigned)EltIdx == (i + NumElems)) &&
10492         (SndLaneEltIdx < 0 ||
10493          (unsigned)SndLaneEltIdx == i + NumElems + NumElemsInLane))
10494       MaskValue |= (1 << i);
10495     else
10496       return false;
10497   }
10498
10499   if (MaskOut)
10500     *MaskOut = MaskValue;
10501   return true;
10502 }
10503
10504 // Try to lower a shuffle node into a simple blend instruction.
10505 // This function assumes isBlendMask returns true for this
10506 // SuffleVectorSDNode
10507 static SDValue LowerVECTOR_SHUFFLEtoBlend(ShuffleVectorSDNode *SVOp,
10508                                           unsigned MaskValue,
10509                                           const X86Subtarget *Subtarget,
10510                                           SelectionDAG &DAG) {
10511   MVT VT = SVOp->getSimpleValueType(0);
10512   MVT EltVT = VT.getVectorElementType();
10513   assert(isBlendMask(SVOp->getMask(), VT, Subtarget->hasSSE41(),
10514                      Subtarget->hasInt256() && "Trying to lower a "
10515                                                "VECTOR_SHUFFLE to a Blend but "
10516                                                "with the wrong mask"));
10517   SDValue V1 = SVOp->getOperand(0);
10518   SDValue V2 = SVOp->getOperand(1);
10519   SDLoc dl(SVOp);
10520   unsigned NumElems = VT.getVectorNumElements();
10521
10522   // Convert i32 vectors to floating point if it is not AVX2.
10523   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
10524   MVT BlendVT = VT;
10525   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
10526     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
10527                                NumElems);
10528     V1 = DAG.getNode(ISD::BITCAST, dl, VT, V1);
10529     V2 = DAG.getNode(ISD::BITCAST, dl, VT, V2);
10530   }
10531
10532   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, V1, V2,
10533                             DAG.getConstant(MaskValue, MVT::i32));
10534   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
10535 }
10536
10537 /// In vector type \p VT, return true if the element at index \p InputIdx
10538 /// falls on a different 128-bit lane than \p OutputIdx.
10539 static bool ShuffleCrosses128bitLane(MVT VT, unsigned InputIdx,
10540                                      unsigned OutputIdx) {
10541   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
10542   return InputIdx * EltSize / 128 != OutputIdx * EltSize / 128;
10543 }
10544
10545 /// Generate a PSHUFB if possible.  Selects elements from \p V1 according to
10546 /// \p MaskVals.  MaskVals[OutputIdx] = InputIdx specifies that we want to
10547 /// shuffle the element at InputIdx in V1 to OutputIdx in the result.  If \p
10548 /// MaskVals refers to elements outside of \p V1 or is undef (-1), insert a
10549 /// zero.
10550 static SDValue getPSHUFB(ArrayRef<int> MaskVals, SDValue V1, SDLoc &dl,
10551                          SelectionDAG &DAG) {
10552   MVT VT = V1.getSimpleValueType();
10553   assert(VT.is128BitVector() || VT.is256BitVector());
10554
10555   MVT EltVT = VT.getVectorElementType();
10556   unsigned EltSizeInBytes = EltVT.getSizeInBits() / 8;
10557   unsigned NumElts = VT.getVectorNumElements();
10558
10559   SmallVector<SDValue, 32> PshufbMask;
10560   for (unsigned OutputIdx = 0; OutputIdx < NumElts; ++OutputIdx) {
10561     int InputIdx = MaskVals[OutputIdx];
10562     unsigned InputByteIdx;
10563
10564     if (InputIdx < 0 || NumElts <= (unsigned)InputIdx)
10565       InputByteIdx = 0x80;
10566     else {
10567       // Cross lane is not allowed.
10568       if (ShuffleCrosses128bitLane(VT, InputIdx, OutputIdx))
10569         return SDValue();
10570       InputByteIdx = InputIdx * EltSizeInBytes;
10571       // Index is an byte offset within the 128-bit lane.
10572       InputByteIdx &= 0xf;
10573     }
10574
10575     for (unsigned j = 0; j < EltSizeInBytes; ++j) {
10576       PshufbMask.push_back(DAG.getConstant(InputByteIdx, MVT::i8));
10577       if (InputByteIdx != 0x80)
10578         ++InputByteIdx;
10579     }
10580   }
10581
10582   MVT ShufVT = MVT::getVectorVT(MVT::i8, PshufbMask.size());
10583   if (ShufVT != VT)
10584     V1 = DAG.getNode(ISD::BITCAST, dl, ShufVT, V1);
10585   return DAG.getNode(X86ISD::PSHUFB, dl, ShufVT, V1,
10586                      DAG.getNode(ISD::BUILD_VECTOR, dl, ShufVT, PshufbMask));
10587 }
10588
10589 // v8i16 shuffles - Prefer shuffles in the following order:
10590 // 1. [all]   pshuflw, pshufhw, optional move
10591 // 2. [ssse3] 1 x pshufb
10592 // 3. [ssse3] 2 x pshufb + 1 x por
10593 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
10594 static SDValue
10595 LowerVECTOR_SHUFFLEv8i16(SDValue Op, const X86Subtarget *Subtarget,
10596                          SelectionDAG &DAG) {
10597   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10598   SDValue V1 = SVOp->getOperand(0);
10599   SDValue V2 = SVOp->getOperand(1);
10600   SDLoc dl(SVOp);
10601   SmallVector<int, 8> MaskVals;
10602
10603   // Determine if more than 1 of the words in each of the low and high quadwords
10604   // of the result come from the same quadword of one of the two inputs.  Undef
10605   // mask values count as coming from any quadword, for better codegen.
10606   //
10607   // Lo/HiQuad[i] = j indicates how many words from the ith quad of the input
10608   // feeds this quad.  For i, 0 and 1 refer to V1, 2 and 3 refer to V2.
10609   unsigned LoQuad[] = { 0, 0, 0, 0 };
10610   unsigned HiQuad[] = { 0, 0, 0, 0 };
10611   // Indices of quads used.
10612   std::bitset<4> InputQuads;
10613   for (unsigned i = 0; i < 8; ++i) {
10614     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
10615     int EltIdx = SVOp->getMaskElt(i);
10616     MaskVals.push_back(EltIdx);
10617     if (EltIdx < 0) {
10618       ++Quad[0];
10619       ++Quad[1];
10620       ++Quad[2];
10621       ++Quad[3];
10622       continue;
10623     }
10624     ++Quad[EltIdx / 4];
10625     InputQuads.set(EltIdx / 4);
10626   }
10627
10628   int BestLoQuad = -1;
10629   unsigned MaxQuad = 1;
10630   for (unsigned i = 0; i < 4; ++i) {
10631     if (LoQuad[i] > MaxQuad) {
10632       BestLoQuad = i;
10633       MaxQuad = LoQuad[i];
10634     }
10635   }
10636
10637   int BestHiQuad = -1;
10638   MaxQuad = 1;
10639   for (unsigned i = 0; i < 4; ++i) {
10640     if (HiQuad[i] > MaxQuad) {
10641       BestHiQuad = i;
10642       MaxQuad = HiQuad[i];
10643     }
10644   }
10645
10646   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
10647   // of the two input vectors, shuffle them into one input vector so only a
10648   // single pshufb instruction is necessary. If there are more than 2 input
10649   // quads, disable the next transformation since it does not help SSSE3.
10650   bool V1Used = InputQuads[0] || InputQuads[1];
10651   bool V2Used = InputQuads[2] || InputQuads[3];
10652   if (Subtarget->hasSSSE3()) {
10653     if (InputQuads.count() == 2 && V1Used && V2Used) {
10654       BestLoQuad = InputQuads[0] ? 0 : 1;
10655       BestHiQuad = InputQuads[2] ? 2 : 3;
10656     }
10657     if (InputQuads.count() > 2) {
10658       BestLoQuad = -1;
10659       BestHiQuad = -1;
10660     }
10661   }
10662
10663   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
10664   // the shuffle mask.  If a quad is scored as -1, that means that it contains
10665   // words from all 4 input quadwords.
10666   SDValue NewV;
10667   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
10668     int MaskV[] = {
10669       BestLoQuad < 0 ? 0 : BestLoQuad,
10670       BestHiQuad < 0 ? 1 : BestHiQuad
10671     };
10672     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
10673                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
10674                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
10675     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
10676
10677     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
10678     // source words for the shuffle, to aid later transformations.
10679     bool AllWordsInNewV = true;
10680     bool InOrder[2] = { true, true };
10681     for (unsigned i = 0; i != 8; ++i) {
10682       int idx = MaskVals[i];
10683       if (idx != (int)i)
10684         InOrder[i/4] = false;
10685       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
10686         continue;
10687       AllWordsInNewV = false;
10688       break;
10689     }
10690
10691     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
10692     if (AllWordsInNewV) {
10693       for (int i = 0; i != 8; ++i) {
10694         int idx = MaskVals[i];
10695         if (idx < 0)
10696           continue;
10697         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
10698         if ((idx != i) && idx < 4)
10699           pshufhw = false;
10700         if ((idx != i) && idx > 3)
10701           pshuflw = false;
10702       }
10703       V1 = NewV;
10704       V2Used = false;
10705       BestLoQuad = 0;
10706       BestHiQuad = 1;
10707     }
10708
10709     // If we've eliminated the use of V2, and the new mask is a pshuflw or
10710     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
10711     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
10712       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
10713       unsigned TargetMask = 0;
10714       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
10715                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
10716       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
10717       TargetMask = pshufhw ? getShufflePSHUFHWImmediate(SVOp):
10718                              getShufflePSHUFLWImmediate(SVOp);
10719       V1 = NewV.getOperand(0);
10720       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
10721     }
10722   }
10723
10724   // Promote splats to a larger type which usually leads to more efficient code.
10725   // FIXME: Is this true if pshufb is available?
10726   if (SVOp->isSplat())
10727     return PromoteSplat(SVOp, DAG);
10728
10729   // If we have SSSE3, and all words of the result are from 1 input vector,
10730   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
10731   // is present, fall back to case 4.
10732   if (Subtarget->hasSSSE3()) {
10733     SmallVector<SDValue,16> pshufbMask;
10734
10735     // If we have elements from both input vectors, set the high bit of the
10736     // shuffle mask element to zero out elements that come from V2 in the V1
10737     // mask, and elements that come from V1 in the V2 mask, so that the two
10738     // results can be OR'd together.
10739     bool TwoInputs = V1Used && V2Used;
10740     V1 = getPSHUFB(MaskVals, V1, dl, DAG);
10741     if (!TwoInputs)
10742       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
10743
10744     // Calculate the shuffle mask for the second input, shuffle it, and
10745     // OR it with the first shuffled input.
10746     CommuteVectorShuffleMask(MaskVals, 8);
10747     V2 = getPSHUFB(MaskVals, V2, dl, DAG);
10748     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
10749     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
10750   }
10751
10752   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
10753   // and update MaskVals with new element order.
10754   std::bitset<8> InOrder;
10755   if (BestLoQuad >= 0) {
10756     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
10757     for (int i = 0; i != 4; ++i) {
10758       int idx = MaskVals[i];
10759       if (idx < 0) {
10760         InOrder.set(i);
10761       } else if ((idx / 4) == BestLoQuad) {
10762         MaskV[i] = idx & 3;
10763         InOrder.set(i);
10764       }
10765     }
10766     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
10767                                 &MaskV[0]);
10768
10769     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
10770       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
10771       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
10772                                   NewV.getOperand(0),
10773                                   getShufflePSHUFLWImmediate(SVOp), DAG);
10774     }
10775   }
10776
10777   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
10778   // and update MaskVals with the new element order.
10779   if (BestHiQuad >= 0) {
10780     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
10781     for (unsigned i = 4; i != 8; ++i) {
10782       int idx = MaskVals[i];
10783       if (idx < 0) {
10784         InOrder.set(i);
10785       } else if ((idx / 4) == BestHiQuad) {
10786         MaskV[i] = (idx & 3) + 4;
10787         InOrder.set(i);
10788       }
10789     }
10790     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
10791                                 &MaskV[0]);
10792
10793     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
10794       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
10795       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
10796                                   NewV.getOperand(0),
10797                                   getShufflePSHUFHWImmediate(SVOp), DAG);
10798     }
10799   }
10800
10801   // In case BestHi & BestLo were both -1, which means each quadword has a word
10802   // from each of the four input quadwords, calculate the InOrder bitvector now
10803   // before falling through to the insert/extract cleanup.
10804   if (BestLoQuad == -1 && BestHiQuad == -1) {
10805     NewV = V1;
10806     for (int i = 0; i != 8; ++i)
10807       if (MaskVals[i] < 0 || MaskVals[i] == i)
10808         InOrder.set(i);
10809   }
10810
10811   // The other elements are put in the right place using pextrw and pinsrw.
10812   for (unsigned i = 0; i != 8; ++i) {
10813     if (InOrder[i])
10814       continue;
10815     int EltIdx = MaskVals[i];
10816     if (EltIdx < 0)
10817       continue;
10818     SDValue ExtOp = (EltIdx < 8) ?
10819       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
10820                   DAG.getIntPtrConstant(EltIdx)) :
10821       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
10822                   DAG.getIntPtrConstant(EltIdx - 8));
10823     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
10824                        DAG.getIntPtrConstant(i));
10825   }
10826   return NewV;
10827 }
10828
10829 /// \brief v16i16 shuffles
10830 ///
10831 /// FIXME: We only support generation of a single pshufb currently.  We can
10832 /// generalize the other applicable cases from LowerVECTOR_SHUFFLEv8i16 as
10833 /// well (e.g 2 x pshufb + 1 x por).
10834 static SDValue
10835 LowerVECTOR_SHUFFLEv16i16(SDValue Op, SelectionDAG &DAG) {
10836   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10837   SDValue V1 = SVOp->getOperand(0);
10838   SDValue V2 = SVOp->getOperand(1);
10839   SDLoc dl(SVOp);
10840
10841   if (V2.getOpcode() != ISD::UNDEF)
10842     return SDValue();
10843
10844   SmallVector<int, 16> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
10845   return getPSHUFB(MaskVals, V1, dl, DAG);
10846 }
10847
10848 // v16i8 shuffles - Prefer shuffles in the following order:
10849 // 1. [ssse3] 1 x pshufb
10850 // 2. [ssse3] 2 x pshufb + 1 x por
10851 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
10852 static SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
10853                                         const X86Subtarget* Subtarget,
10854                                         SelectionDAG &DAG) {
10855   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
10856   SDValue V1 = SVOp->getOperand(0);
10857   SDValue V2 = SVOp->getOperand(1);
10858   SDLoc dl(SVOp);
10859   ArrayRef<int> MaskVals = SVOp->getMask();
10860
10861   // Promote splats to a larger type which usually leads to more efficient code.
10862   // FIXME: Is this true if pshufb is available?
10863   if (SVOp->isSplat())
10864     return PromoteSplat(SVOp, DAG);
10865
10866   // If we have SSSE3, case 1 is generated when all result bytes come from
10867   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
10868   // present, fall back to case 3.
10869
10870   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
10871   if (Subtarget->hasSSSE3()) {
10872     SmallVector<SDValue,16> pshufbMask;
10873
10874     // If all result elements are from one input vector, then only translate
10875     // undef mask values to 0x80 (zero out result) in the pshufb mask.
10876     //
10877     // Otherwise, we have elements from both input vectors, and must zero out
10878     // elements that come from V2 in the first mask, and V1 in the second mask
10879     // so that we can OR them together.
10880     for (unsigned i = 0; i != 16; ++i) {
10881       int EltIdx = MaskVals[i];
10882       if (EltIdx < 0 || EltIdx >= 16)
10883         EltIdx = 0x80;
10884       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
10885     }
10886     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
10887                      DAG.getNode(ISD::BUILD_VECTOR, dl,
10888                                  MVT::v16i8, pshufbMask));
10889
10890     // As PSHUFB will zero elements with negative indices, it's safe to ignore
10891     // the 2nd operand if it's undefined or zero.
10892     if (V2.getOpcode() == ISD::UNDEF ||
10893         ISD::isBuildVectorAllZeros(V2.getNode()))
10894       return V1;
10895
10896     // Calculate the shuffle mask for the second input, shuffle it, and
10897     // OR it with the first shuffled input.
10898     pshufbMask.clear();
10899     for (unsigned i = 0; i != 16; ++i) {
10900       int EltIdx = MaskVals[i];
10901       EltIdx = (EltIdx < 16) ? 0x80 : EltIdx - 16;
10902       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
10903     }
10904     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
10905                      DAG.getNode(ISD::BUILD_VECTOR, dl,
10906                                  MVT::v16i8, pshufbMask));
10907     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
10908   }
10909
10910   // No SSSE3 - Calculate in place words and then fix all out of place words
10911   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
10912   // the 16 different words that comprise the two doublequadword input vectors.
10913   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
10914   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
10915   SDValue NewV = V1;
10916   for (int i = 0; i != 8; ++i) {
10917     int Elt0 = MaskVals[i*2];
10918     int Elt1 = MaskVals[i*2+1];
10919
10920     // This word of the result is all undef, skip it.
10921     if (Elt0 < 0 && Elt1 < 0)
10922       continue;
10923
10924     // This word of the result is already in the correct place, skip it.
10925     if ((Elt0 == i*2) && (Elt1 == i*2+1))
10926       continue;
10927
10928     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
10929     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
10930     SDValue InsElt;
10931
10932     // If Elt0 and Elt1 are defined, are consecutive, and can be load
10933     // using a single extract together, load it and store it.
10934     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
10935       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
10936                            DAG.getIntPtrConstant(Elt1 / 2));
10937       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
10938                         DAG.getIntPtrConstant(i));
10939       continue;
10940     }
10941
10942     // If Elt1 is defined, extract it from the appropriate source.  If the
10943     // source byte is not also odd, shift the extracted word left 8 bits
10944     // otherwise clear the bottom 8 bits if we need to do an or.
10945     if (Elt1 >= 0) {
10946       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
10947                            DAG.getIntPtrConstant(Elt1 / 2));
10948       if ((Elt1 & 1) == 0)
10949         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
10950                              DAG.getConstant(8,
10951                                   TLI.getShiftAmountTy(InsElt.getValueType())));
10952       else if (Elt0 >= 0)
10953         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
10954                              DAG.getConstant(0xFF00, MVT::i16));
10955     }
10956     // If Elt0 is defined, extract it from the appropriate source.  If the
10957     // source byte is not also even, shift the extracted word right 8 bits. If
10958     // Elt1 was also defined, OR the extracted values together before
10959     // inserting them in the result.
10960     if (Elt0 >= 0) {
10961       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
10962                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
10963       if ((Elt0 & 1) != 0)
10964         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
10965                               DAG.getConstant(8,
10966                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
10967       else if (Elt1 >= 0)
10968         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
10969                              DAG.getConstant(0x00FF, MVT::i16));
10970       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
10971                          : InsElt0;
10972     }
10973     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
10974                        DAG.getIntPtrConstant(i));
10975   }
10976   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
10977 }
10978
10979 // v32i8 shuffles - Translate to VPSHUFB if possible.
10980 static
10981 SDValue LowerVECTOR_SHUFFLEv32i8(ShuffleVectorSDNode *SVOp,
10982                                  const X86Subtarget *Subtarget,
10983                                  SelectionDAG &DAG) {
10984   MVT VT = SVOp->getSimpleValueType(0);
10985   SDValue V1 = SVOp->getOperand(0);
10986   SDValue V2 = SVOp->getOperand(1);
10987   SDLoc dl(SVOp);
10988   SmallVector<int, 32> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
10989
10990   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
10991   bool V1IsAllZero = ISD::isBuildVectorAllZeros(V1.getNode());
10992   bool V2IsAllZero = ISD::isBuildVectorAllZeros(V2.getNode());
10993
10994   // VPSHUFB may be generated if
10995   // (1) one of input vector is undefined or zeroinitializer.
10996   // The mask value 0x80 puts 0 in the corresponding slot of the vector.
10997   // And (2) the mask indexes don't cross the 128-bit lane.
10998   if (VT != MVT::v32i8 || !Subtarget->hasInt256() ||
10999       (!V2IsUndef && !V2IsAllZero && !V1IsAllZero))
11000     return SDValue();
11001
11002   if (V1IsAllZero && !V2IsAllZero) {
11003     CommuteVectorShuffleMask(MaskVals, 32);
11004     V1 = V2;
11005   }
11006   return getPSHUFB(MaskVals, V1, dl, DAG);
11007 }
11008
11009 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
11010 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
11011 /// done when every pair / quad of shuffle mask elements point to elements in
11012 /// the right sequence. e.g.
11013 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
11014 static
11015 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
11016                                  SelectionDAG &DAG) {
11017   MVT VT = SVOp->getSimpleValueType(0);
11018   SDLoc dl(SVOp);
11019   unsigned NumElems = VT.getVectorNumElements();
11020   MVT NewVT;
11021   unsigned Scale;
11022   switch (VT.SimpleTy) {
11023   default: llvm_unreachable("Unexpected!");
11024   case MVT::v2i64:
11025   case MVT::v2f64:
11026            return SDValue(SVOp, 0);
11027   case MVT::v4f32:  NewVT = MVT::v2f64; Scale = 2; break;
11028   case MVT::v4i32:  NewVT = MVT::v2i64; Scale = 2; break;
11029   case MVT::v8i16:  NewVT = MVT::v4i32; Scale = 2; break;
11030   case MVT::v16i8:  NewVT = MVT::v4i32; Scale = 4; break;
11031   case MVT::v16i16: NewVT = MVT::v8i32; Scale = 2; break;
11032   case MVT::v32i8:  NewVT = MVT::v8i32; Scale = 4; break;
11033   }
11034
11035   SmallVector<int, 8> MaskVec;
11036   for (unsigned i = 0; i != NumElems; i += Scale) {
11037     int StartIdx = -1;
11038     for (unsigned j = 0; j != Scale; ++j) {
11039       int EltIdx = SVOp->getMaskElt(i+j);
11040       if (EltIdx < 0)
11041         continue;
11042       if (StartIdx < 0)
11043         StartIdx = (EltIdx / Scale);
11044       if (EltIdx != (int)(StartIdx*Scale + j))
11045         return SDValue();
11046     }
11047     MaskVec.push_back(StartIdx);
11048   }
11049
11050   SDValue V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(0));
11051   SDValue V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(1));
11052   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
11053 }
11054
11055 /// getVZextMovL - Return a zero-extending vector move low node.
11056 ///
11057 static SDValue getVZextMovL(MVT VT, MVT OpVT,
11058                             SDValue SrcOp, SelectionDAG &DAG,
11059                             const X86Subtarget *Subtarget, SDLoc dl) {
11060   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
11061     LoadSDNode *LD = nullptr;
11062     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
11063       LD = dyn_cast<LoadSDNode>(SrcOp);
11064     if (!LD) {
11065       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
11066       // instead.
11067       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
11068       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
11069           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
11070           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
11071           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
11072         // PR2108
11073         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
11074         return DAG.getNode(ISD::BITCAST, dl, VT,
11075                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
11076                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
11077                                                    OpVT,
11078                                                    SrcOp.getOperand(0)
11079                                                           .getOperand(0))));
11080       }
11081     }
11082   }
11083
11084   return DAG.getNode(ISD::BITCAST, dl, VT,
11085                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
11086                                  DAG.getNode(ISD::BITCAST, dl,
11087                                              OpVT, SrcOp)));
11088 }
11089
11090 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
11091 /// which could not be matched by any known target speficic shuffle
11092 static SDValue
11093 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
11094
11095   SDValue NewOp = Compact8x32ShuffleNode(SVOp, DAG);
11096   if (NewOp.getNode())
11097     return NewOp;
11098
11099   MVT VT = SVOp->getSimpleValueType(0);
11100
11101   unsigned NumElems = VT.getVectorNumElements();
11102   unsigned NumLaneElems = NumElems / 2;
11103
11104   SDLoc dl(SVOp);
11105   MVT EltVT = VT.getVectorElementType();
11106   MVT NVT = MVT::getVectorVT(EltVT, NumLaneElems);
11107   SDValue Output[2];
11108
11109   SmallVector<int, 16> Mask;
11110   for (unsigned l = 0; l < 2; ++l) {
11111     // Build a shuffle mask for the output, discovering on the fly which
11112     // input vectors to use as shuffle operands (recorded in InputUsed).
11113     // If building a suitable shuffle vector proves too hard, then bail
11114     // out with UseBuildVector set.
11115     bool UseBuildVector = false;
11116     int InputUsed[2] = { -1, -1 }; // Not yet discovered.
11117     unsigned LaneStart = l * NumLaneElems;
11118     for (unsigned i = 0; i != NumLaneElems; ++i) {
11119       // The mask element.  This indexes into the input.
11120       int Idx = SVOp->getMaskElt(i+LaneStart);
11121       if (Idx < 0) {
11122         // the mask element does not index into any input vector.
11123         Mask.push_back(-1);
11124         continue;
11125       }
11126
11127       // The input vector this mask element indexes into.
11128       int Input = Idx / NumLaneElems;
11129
11130       // Turn the index into an offset from the start of the input vector.
11131       Idx -= Input * NumLaneElems;
11132
11133       // Find or create a shuffle vector operand to hold this input.
11134       unsigned OpNo;
11135       for (OpNo = 0; OpNo < array_lengthof(InputUsed); ++OpNo) {
11136         if (InputUsed[OpNo] == Input)
11137           // This input vector is already an operand.
11138           break;
11139         if (InputUsed[OpNo] < 0) {
11140           // Create a new operand for this input vector.
11141           InputUsed[OpNo] = Input;
11142           break;
11143         }
11144       }
11145
11146       if (OpNo >= array_lengthof(InputUsed)) {
11147         // More than two input vectors used!  Give up on trying to create a
11148         // shuffle vector.  Insert all elements into a BUILD_VECTOR instead.
11149         UseBuildVector = true;
11150         break;
11151       }
11152
11153       // Add the mask index for the new shuffle vector.
11154       Mask.push_back(Idx + OpNo * NumLaneElems);
11155     }
11156
11157     if (UseBuildVector) {
11158       SmallVector<SDValue, 16> SVOps;
11159       for (unsigned i = 0; i != NumLaneElems; ++i) {
11160         // The mask element.  This indexes into the input.
11161         int Idx = SVOp->getMaskElt(i+LaneStart);
11162         if (Idx < 0) {
11163           SVOps.push_back(DAG.getUNDEF(EltVT));
11164           continue;
11165         }
11166
11167         // The input vector this mask element indexes into.
11168         int Input = Idx / NumElems;
11169
11170         // Turn the index into an offset from the start of the input vector.
11171         Idx -= Input * NumElems;
11172
11173         // Extract the vector element by hand.
11174         SVOps.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
11175                                     SVOp->getOperand(Input),
11176                                     DAG.getIntPtrConstant(Idx)));
11177       }
11178
11179       // Construct the output using a BUILD_VECTOR.
11180       Output[l] = DAG.getNode(ISD::BUILD_VECTOR, dl, NVT, SVOps);
11181     } else if (InputUsed[0] < 0) {
11182       // No input vectors were used! The result is undefined.
11183       Output[l] = DAG.getUNDEF(NVT);
11184     } else {
11185       SDValue Op0 = Extract128BitVector(SVOp->getOperand(InputUsed[0] / 2),
11186                                         (InputUsed[0] % 2) * NumLaneElems,
11187                                         DAG, dl);
11188       // If only one input was used, use an undefined vector for the other.
11189       SDValue Op1 = (InputUsed[1] < 0) ? DAG.getUNDEF(NVT) :
11190         Extract128BitVector(SVOp->getOperand(InputUsed[1] / 2),
11191                             (InputUsed[1] % 2) * NumLaneElems, DAG, dl);
11192       // At least one input vector was used. Create a new shuffle vector.
11193       Output[l] = DAG.getVectorShuffle(NVT, dl, Op0, Op1, &Mask[0]);
11194     }
11195
11196     Mask.clear();
11197   }
11198
11199   // Concatenate the result back
11200   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, Output[0], Output[1]);
11201 }
11202
11203 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
11204 /// 4 elements, and match them with several different shuffle types.
11205 static SDValue
11206 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
11207   SDValue V1 = SVOp->getOperand(0);
11208   SDValue V2 = SVOp->getOperand(1);
11209   SDLoc dl(SVOp);
11210   MVT VT = SVOp->getSimpleValueType(0);
11211
11212   assert(VT.is128BitVector() && "Unsupported vector size");
11213
11214   std::pair<int, int> Locs[4];
11215   int Mask1[] = { -1, -1, -1, -1 };
11216   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
11217
11218   unsigned NumHi = 0;
11219   unsigned NumLo = 0;
11220   for (unsigned i = 0; i != 4; ++i) {
11221     int Idx = PermMask[i];
11222     if (Idx < 0) {
11223       Locs[i] = std::make_pair(-1, -1);
11224     } else {
11225       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
11226       if (Idx < 4) {
11227         Locs[i] = std::make_pair(0, NumLo);
11228         Mask1[NumLo] = Idx;
11229         NumLo++;
11230       } else {
11231         Locs[i] = std::make_pair(1, NumHi);
11232         if (2+NumHi < 4)
11233           Mask1[2+NumHi] = Idx;
11234         NumHi++;
11235       }
11236     }
11237   }
11238
11239   if (NumLo <= 2 && NumHi <= 2) {
11240     // If no more than two elements come from either vector. This can be
11241     // implemented with two shuffles. First shuffle gather the elements.
11242     // The second shuffle, which takes the first shuffle as both of its
11243     // vector operands, put the elements into the right order.
11244     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
11245
11246     int Mask2[] = { -1, -1, -1, -1 };
11247
11248     for (unsigned i = 0; i != 4; ++i)
11249       if (Locs[i].first != -1) {
11250         unsigned Idx = (i < 2) ? 0 : 4;
11251         Idx += Locs[i].first * 2 + Locs[i].second;
11252         Mask2[i] = Idx;
11253       }
11254
11255     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
11256   }
11257
11258   if (NumLo == 3 || NumHi == 3) {
11259     // Otherwise, we must have three elements from one vector, call it X, and
11260     // one element from the other, call it Y.  First, use a shufps to build an
11261     // intermediate vector with the one element from Y and the element from X
11262     // that will be in the same half in the final destination (the indexes don't
11263     // matter). Then, use a shufps to build the final vector, taking the half
11264     // containing the element from Y from the intermediate, and the other half
11265     // from X.
11266     if (NumHi == 3) {
11267       // Normalize it so the 3 elements come from V1.
11268       CommuteVectorShuffleMask(PermMask, 4);
11269       std::swap(V1, V2);
11270     }
11271
11272     // Find the element from V2.
11273     unsigned HiIndex;
11274     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
11275       int Val = PermMask[HiIndex];
11276       if (Val < 0)
11277         continue;
11278       if (Val >= 4)
11279         break;
11280     }
11281
11282     Mask1[0] = PermMask[HiIndex];
11283     Mask1[1] = -1;
11284     Mask1[2] = PermMask[HiIndex^1];
11285     Mask1[3] = -1;
11286     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
11287
11288     if (HiIndex >= 2) {
11289       Mask1[0] = PermMask[0];
11290       Mask1[1] = PermMask[1];
11291       Mask1[2] = HiIndex & 1 ? 6 : 4;
11292       Mask1[3] = HiIndex & 1 ? 4 : 6;
11293       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
11294     }
11295
11296     Mask1[0] = HiIndex & 1 ? 2 : 0;
11297     Mask1[1] = HiIndex & 1 ? 0 : 2;
11298     Mask1[2] = PermMask[2];
11299     Mask1[3] = PermMask[3];
11300     if (Mask1[2] >= 0)
11301       Mask1[2] += 4;
11302     if (Mask1[3] >= 0)
11303       Mask1[3] += 4;
11304     return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
11305   }
11306
11307   // Break it into (shuffle shuffle_hi, shuffle_lo).
11308   int LoMask[] = { -1, -1, -1, -1 };
11309   int HiMask[] = { -1, -1, -1, -1 };
11310
11311   int *MaskPtr = LoMask;
11312   unsigned MaskIdx = 0;
11313   unsigned LoIdx = 0;
11314   unsigned HiIdx = 2;
11315   for (unsigned i = 0; i != 4; ++i) {
11316     if (i == 2) {
11317       MaskPtr = HiMask;
11318       MaskIdx = 1;
11319       LoIdx = 0;
11320       HiIdx = 2;
11321     }
11322     int Idx = PermMask[i];
11323     if (Idx < 0) {
11324       Locs[i] = std::make_pair(-1, -1);
11325     } else if (Idx < 4) {
11326       Locs[i] = std::make_pair(MaskIdx, LoIdx);
11327       MaskPtr[LoIdx] = Idx;
11328       LoIdx++;
11329     } else {
11330       Locs[i] = std::make_pair(MaskIdx, HiIdx);
11331       MaskPtr[HiIdx] = Idx;
11332       HiIdx++;
11333     }
11334   }
11335
11336   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
11337   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
11338   int MaskOps[] = { -1, -1, -1, -1 };
11339   for (unsigned i = 0; i != 4; ++i)
11340     if (Locs[i].first != -1)
11341       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
11342   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
11343 }
11344
11345 static bool MayFoldVectorLoad(SDValue V) {
11346   while (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
11347     V = V.getOperand(0);
11348
11349   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
11350     V = V.getOperand(0);
11351   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
11352       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
11353     // BUILD_VECTOR (load), undef
11354     V = V.getOperand(0);
11355
11356   return MayFoldLoad(V);
11357 }
11358
11359 static
11360 SDValue getMOVDDup(SDValue &Op, SDLoc &dl, SDValue V1, SelectionDAG &DAG) {
11361   MVT VT = Op.getSimpleValueType();
11362
11363   // Canonizalize to v2f64.
11364   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
11365   return DAG.getNode(ISD::BITCAST, dl, VT,
11366                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
11367                                           V1, DAG));
11368 }
11369
11370 static
11371 SDValue getMOVLowToHigh(SDValue &Op, SDLoc &dl, SelectionDAG &DAG,
11372                         bool HasSSE2) {
11373   SDValue V1 = Op.getOperand(0);
11374   SDValue V2 = Op.getOperand(1);
11375   MVT VT = Op.getSimpleValueType();
11376
11377   assert(VT != MVT::v2i64 && "unsupported shuffle type");
11378
11379   if (HasSSE2 && VT == MVT::v2f64)
11380     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
11381
11382   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
11383   return DAG.getNode(ISD::BITCAST, dl, VT,
11384                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
11385                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
11386                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
11387 }
11388
11389 static
11390 SDValue getMOVHighToLow(SDValue &Op, SDLoc &dl, SelectionDAG &DAG) {
11391   SDValue V1 = Op.getOperand(0);
11392   SDValue V2 = Op.getOperand(1);
11393   MVT VT = Op.getSimpleValueType();
11394
11395   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
11396          "unsupported shuffle type");
11397
11398   if (V2.getOpcode() == ISD::UNDEF)
11399     V2 = V1;
11400
11401   // v4i32 or v4f32
11402   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
11403 }
11404
11405 static
11406 SDValue getMOVLP(SDValue &Op, SDLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
11407   SDValue V1 = Op.getOperand(0);
11408   SDValue V2 = Op.getOperand(1);
11409   MVT VT = Op.getSimpleValueType();
11410   unsigned NumElems = VT.getVectorNumElements();
11411
11412   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
11413   // operand of these instructions is only memory, so check if there's a
11414   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
11415   // same masks.
11416   bool CanFoldLoad = false;
11417
11418   // Trivial case, when V2 comes from a load.
11419   if (MayFoldVectorLoad(V2))
11420     CanFoldLoad = true;
11421
11422   // When V1 is a load, it can be folded later into a store in isel, example:
11423   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
11424   //    turns into:
11425   //  (MOVLPSmr addr:$src1, VR128:$src2)
11426   // So, recognize this potential and also use MOVLPS or MOVLPD
11427   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
11428     CanFoldLoad = true;
11429
11430   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
11431   if (CanFoldLoad) {
11432     if (HasSSE2 && NumElems == 2)
11433       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
11434
11435     if (NumElems == 4)
11436       // If we don't care about the second element, proceed to use movss.
11437       if (SVOp->getMaskElt(1) != -1)
11438         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
11439   }
11440
11441   // movl and movlp will both match v2i64, but v2i64 is never matched by
11442   // movl earlier because we make it strict to avoid messing with the movlp load
11443   // folding logic (see the code above getMOVLP call). Match it here then,
11444   // this is horrible, but will stay like this until we move all shuffle
11445   // matching to x86 specific nodes. Note that for the 1st condition all
11446   // types are matched with movsd.
11447   if (HasSSE2) {
11448     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
11449     // as to remove this logic from here, as much as possible
11450     if (NumElems == 2 || !isMOVLMask(SVOp->getMask(), VT))
11451       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
11452     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
11453   }
11454
11455   assert(VT != MVT::v4i32 && "unsupported shuffle type");
11456
11457   // Invert the operand order and use SHUFPS to match it.
11458   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
11459                               getShuffleSHUFImmediate(SVOp), DAG);
11460 }
11461
11462 static SDValue NarrowVectorLoadToElement(LoadSDNode *Load, unsigned Index,
11463                                          SelectionDAG &DAG) {
11464   SDLoc dl(Load);
11465   MVT VT = Load->getSimpleValueType(0);
11466   MVT EVT = VT.getVectorElementType();
11467   SDValue Addr = Load->getOperand(1);
11468   SDValue NewAddr = DAG.getNode(
11469       ISD::ADD, dl, Addr.getSimpleValueType(), Addr,
11470       DAG.getConstant(Index * EVT.getStoreSize(), Addr.getSimpleValueType()));
11471
11472   SDValue NewLoad =
11473       DAG.getLoad(EVT, dl, Load->getChain(), NewAddr,
11474                   DAG.getMachineFunction().getMachineMemOperand(
11475                       Load->getMemOperand(), 0, EVT.getStoreSize()));
11476   return NewLoad;
11477 }
11478
11479 // It is only safe to call this function if isINSERTPSMask is true for
11480 // this shufflevector mask.
11481 static SDValue getINSERTPS(ShuffleVectorSDNode *SVOp, SDLoc &dl,
11482                            SelectionDAG &DAG) {
11483   // Generate an insertps instruction when inserting an f32 from memory onto a
11484   // v4f32 or when copying a member from one v4f32 to another.
11485   // We also use it for transferring i32 from one register to another,
11486   // since it simply copies the same bits.
11487   // If we're transferring an i32 from memory to a specific element in a
11488   // register, we output a generic DAG that will match the PINSRD
11489   // instruction.
11490   MVT VT = SVOp->getSimpleValueType(0);
11491   MVT EVT = VT.getVectorElementType();
11492   SDValue V1 = SVOp->getOperand(0);
11493   SDValue V2 = SVOp->getOperand(1);
11494   auto Mask = SVOp->getMask();
11495   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
11496          "unsupported vector type for insertps/pinsrd");
11497
11498   auto FromV1Predicate = [](const int &i) { return i < 4 && i > -1; };
11499   auto FromV2Predicate = [](const int &i) { return i >= 4; };
11500   int FromV1 = std::count_if(Mask.begin(), Mask.end(), FromV1Predicate);
11501
11502   SDValue From;
11503   SDValue To;
11504   unsigned DestIndex;
11505   if (FromV1 == 1) {
11506     From = V1;
11507     To = V2;
11508     DestIndex = std::find_if(Mask.begin(), Mask.end(), FromV1Predicate) -
11509                 Mask.begin();
11510
11511     // If we have 1 element from each vector, we have to check if we're
11512     // changing V1's element's place. If so, we're done. Otherwise, we
11513     // should assume we're changing V2's element's place and behave
11514     // accordingly.
11515     int FromV2 = std::count_if(Mask.begin(), Mask.end(), FromV2Predicate);
11516     assert(DestIndex <= INT32_MAX && "truncated destination index");
11517     if (FromV1 == FromV2 &&
11518         static_cast<int>(DestIndex) == Mask[DestIndex] % 4) {
11519       From = V2;
11520       To = V1;
11521       DestIndex =
11522           std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
11523     }
11524   } else {
11525     assert(std::count_if(Mask.begin(), Mask.end(), FromV2Predicate) == 1 &&
11526            "More than one element from V1 and from V2, or no elements from one "
11527            "of the vectors. This case should not have returned true from "
11528            "isINSERTPSMask");
11529     From = V2;
11530     To = V1;
11531     DestIndex =
11532         std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
11533   }
11534
11535   // Get an index into the source vector in the range [0,4) (the mask is
11536   // in the range [0,8) because it can address V1 and V2)
11537   unsigned SrcIndex = Mask[DestIndex] % 4;
11538   if (MayFoldLoad(From)) {
11539     // Trivial case, when From comes from a load and is only used by the
11540     // shuffle. Make it use insertps from the vector that we need from that
11541     // load.
11542     SDValue NewLoad =
11543         NarrowVectorLoadToElement(cast<LoadSDNode>(From), SrcIndex, DAG);
11544     if (!NewLoad.getNode())
11545       return SDValue();
11546
11547     if (EVT == MVT::f32) {
11548       // Create this as a scalar to vector to match the instruction pattern.
11549       SDValue LoadScalarToVector =
11550           DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, NewLoad);
11551       SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4);
11552       return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, LoadScalarToVector,
11553                          InsertpsMask);
11554     } else { // EVT == MVT::i32
11555       // If we're getting an i32 from memory, use an INSERT_VECTOR_ELT
11556       // instruction, to match the PINSRD instruction, which loads an i32 to a
11557       // certain vector element.
11558       return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, To, NewLoad,
11559                          DAG.getConstant(DestIndex, MVT::i32));
11560     }
11561   }
11562
11563   // Vector-element-to-vector
11564   SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4 | SrcIndex << 6);
11565   return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, From, InsertpsMask);
11566 }
11567
11568 // Reduce a vector shuffle to zext.
11569 static SDValue LowerVectorIntExtend(SDValue Op, const X86Subtarget *Subtarget,
11570                                     SelectionDAG &DAG) {
11571   // PMOVZX is only available from SSE41.
11572   if (!Subtarget->hasSSE41())
11573     return SDValue();
11574
11575   MVT VT = Op.getSimpleValueType();
11576
11577   // Only AVX2 support 256-bit vector integer extending.
11578   if (!Subtarget->hasInt256() && VT.is256BitVector())
11579     return SDValue();
11580
11581   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
11582   SDLoc DL(Op);
11583   SDValue V1 = Op.getOperand(0);
11584   SDValue V2 = Op.getOperand(1);
11585   unsigned NumElems = VT.getVectorNumElements();
11586
11587   // Extending is an unary operation and the element type of the source vector
11588   // won't be equal to or larger than i64.
11589   if (V2.getOpcode() != ISD::UNDEF || !VT.isInteger() ||
11590       VT.getVectorElementType() == MVT::i64)
11591     return SDValue();
11592
11593   // Find the expansion ratio, e.g. expanding from i8 to i32 has a ratio of 4.
11594   unsigned Shift = 1; // Start from 2, i.e. 1 << 1.
11595   while ((1U << Shift) < NumElems) {
11596     if (SVOp->getMaskElt(1U << Shift) == 1)
11597       break;
11598     Shift += 1;
11599     // The maximal ratio is 8, i.e. from i8 to i64.
11600     if (Shift > 3)
11601       return SDValue();
11602   }
11603
11604   // Check the shuffle mask.
11605   unsigned Mask = (1U << Shift) - 1;
11606   for (unsigned i = 0; i != NumElems; ++i) {
11607     int EltIdx = SVOp->getMaskElt(i);
11608     if ((i & Mask) != 0 && EltIdx != -1)
11609       return SDValue();
11610     if ((i & Mask) == 0 && (unsigned)EltIdx != (i >> Shift))
11611       return SDValue();
11612   }
11613
11614   unsigned NBits = VT.getVectorElementType().getSizeInBits() << Shift;
11615   MVT NeVT = MVT::getIntegerVT(NBits);
11616   MVT NVT = MVT::getVectorVT(NeVT, NumElems >> Shift);
11617
11618   if (!DAG.getTargetLoweringInfo().isTypeLegal(NVT))
11619     return SDValue();
11620
11621   return DAG.getNode(ISD::BITCAST, DL, VT,
11622                      DAG.getNode(X86ISD::VZEXT, DL, NVT, V1));
11623 }
11624
11625 static SDValue NormalizeVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
11626                                       SelectionDAG &DAG) {
11627   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
11628   MVT VT = Op.getSimpleValueType();
11629   SDLoc dl(Op);
11630   SDValue V1 = Op.getOperand(0);
11631   SDValue V2 = Op.getOperand(1);
11632
11633   if (isZeroShuffle(SVOp))
11634     return getZeroVector(VT, Subtarget, DAG, dl);
11635
11636   // Handle splat operations
11637   if (SVOp->isSplat()) {
11638     // Use vbroadcast whenever the splat comes from a foldable load
11639     SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
11640     if (Broadcast.getNode())
11641       return Broadcast;
11642   }
11643
11644   // Check integer expanding shuffles.
11645   SDValue NewOp = LowerVectorIntExtend(Op, Subtarget, DAG);
11646   if (NewOp.getNode())
11647     return NewOp;
11648
11649   // If the shuffle can be profitably rewritten as a narrower shuffle, then
11650   // do it!
11651   if (VT == MVT::v8i16 || VT == MVT::v16i8 || VT == MVT::v16i16 ||
11652       VT == MVT::v32i8) {
11653     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
11654     if (NewOp.getNode())
11655       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
11656   } else if (VT.is128BitVector() && Subtarget->hasSSE2()) {
11657     // FIXME: Figure out a cleaner way to do this.
11658     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
11659       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
11660       if (NewOp.getNode()) {
11661         MVT NewVT = NewOp.getSimpleValueType();
11662         if (isCommutedMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(),
11663                                NewVT, true, false))
11664           return getVZextMovL(VT, NewVT, NewOp.getOperand(0), DAG, Subtarget,
11665                               dl);
11666       }
11667     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
11668       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
11669       if (NewOp.getNode()) {
11670         MVT NewVT = NewOp.getSimpleValueType();
11671         if (isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(), NewVT))
11672           return getVZextMovL(VT, NewVT, NewOp.getOperand(1), DAG, Subtarget,
11673                               dl);
11674       }
11675     }
11676   }
11677   return SDValue();
11678 }
11679
11680 SDValue
11681 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
11682   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
11683   SDValue V1 = Op.getOperand(0);
11684   SDValue V2 = Op.getOperand(1);
11685   MVT VT = Op.getSimpleValueType();
11686   SDLoc dl(Op);
11687   unsigned NumElems = VT.getVectorNumElements();
11688   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
11689   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
11690   bool V1IsSplat = false;
11691   bool V2IsSplat = false;
11692   bool HasSSE2 = Subtarget->hasSSE2();
11693   bool HasFp256    = Subtarget->hasFp256();
11694   bool HasInt256   = Subtarget->hasInt256();
11695   MachineFunction &MF = DAG.getMachineFunction();
11696   bool OptForSize = MF.getFunction()->getAttributes().
11697     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
11698
11699   // Check if we should use the experimental vector shuffle lowering. If so,
11700   // delegate completely to that code path.
11701   if (ExperimentalVectorShuffleLowering)
11702     return lowerVectorShuffle(Op, Subtarget, DAG);
11703
11704   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
11705
11706   if (V1IsUndef && V2IsUndef)
11707     return DAG.getUNDEF(VT);
11708
11709   // When we create a shuffle node we put the UNDEF node to second operand,
11710   // but in some cases the first operand may be transformed to UNDEF.
11711   // In this case we should just commute the node.
11712   if (V1IsUndef)
11713     return DAG.getCommutedVectorShuffle(*SVOp);
11714
11715   // Vector shuffle lowering takes 3 steps:
11716   //
11717   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
11718   //    narrowing and commutation of operands should be handled.
11719   // 2) Matching of shuffles with known shuffle masks to x86 target specific
11720   //    shuffle nodes.
11721   // 3) Rewriting of unmatched masks into new generic shuffle operations,
11722   //    so the shuffle can be broken into other shuffles and the legalizer can
11723   //    try the lowering again.
11724   //
11725   // The general idea is that no vector_shuffle operation should be left to
11726   // be matched during isel, all of them must be converted to a target specific
11727   // node here.
11728
11729   // Normalize the input vectors. Here splats, zeroed vectors, profitable
11730   // narrowing and commutation of operands should be handled. The actual code
11731   // doesn't include all of those, work in progress...
11732   SDValue NewOp = NormalizeVectorShuffle(Op, Subtarget, DAG);
11733   if (NewOp.getNode())
11734     return NewOp;
11735
11736   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
11737
11738   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
11739   // unpckh_undef). Only use pshufd if speed is more important than size.
11740   if (OptForSize && isUNPCKL_v_undef_Mask(M, VT, HasInt256))
11741     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
11742   if (OptForSize && isUNPCKH_v_undef_Mask(M, VT, HasInt256))
11743     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
11744
11745   if (isMOVDDUPMask(M, VT) && Subtarget->hasSSE3() &&
11746       V2IsUndef && MayFoldVectorLoad(V1))
11747     return getMOVDDup(Op, dl, V1, DAG);
11748
11749   if (isMOVHLPS_v_undef_Mask(M, VT))
11750     return getMOVHighToLow(Op, dl, DAG);
11751
11752   // Use to match splats
11753   if (HasSSE2 && isUNPCKHMask(M, VT, HasInt256) && V2IsUndef &&
11754       (VT == MVT::v2f64 || VT == MVT::v2i64))
11755     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
11756
11757   if (isPSHUFDMask(M, VT)) {
11758     // The actual implementation will match the mask in the if above and then
11759     // during isel it can match several different instructions, not only pshufd
11760     // as its name says, sad but true, emulate the behavior for now...
11761     if (isMOVDDUPMask(M, VT) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
11762       return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
11763
11764     unsigned TargetMask = getShuffleSHUFImmediate(SVOp);
11765
11766     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
11767       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
11768
11769     if (HasFp256 && (VT == MVT::v4f32 || VT == MVT::v2f64))
11770       return getTargetShuffleNode(X86ISD::VPERMILPI, dl, VT, V1, TargetMask,
11771                                   DAG);
11772
11773     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
11774                                 TargetMask, DAG);
11775   }
11776
11777   if (isPALIGNRMask(M, VT, Subtarget))
11778     return getTargetShuffleNode(X86ISD::PALIGNR, dl, VT, V1, V2,
11779                                 getShufflePALIGNRImmediate(SVOp),
11780                                 DAG);
11781
11782   if (isVALIGNMask(M, VT, Subtarget))
11783     return getTargetShuffleNode(X86ISD::VALIGN, dl, VT, V1, V2,
11784                                 getShuffleVALIGNImmediate(SVOp),
11785                                 DAG);
11786
11787   // Check if this can be converted into a logical shift.
11788   bool isLeft = false;
11789   unsigned ShAmt = 0;
11790   SDValue ShVal;
11791   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
11792   if (isShift && ShVal.hasOneUse()) {
11793     // If the shifted value has multiple uses, it may be cheaper to use
11794     // v_set0 + movlhps or movhlps, etc.
11795     MVT EltVT = VT.getVectorElementType();
11796     ShAmt *= EltVT.getSizeInBits();
11797     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
11798   }
11799
11800   if (isMOVLMask(M, VT)) {
11801     if (ISD::isBuildVectorAllZeros(V1.getNode()))
11802       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
11803     if (!isMOVLPMask(M, VT)) {
11804       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
11805         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
11806
11807       if (VT == MVT::v4i32 || VT == MVT::v4f32)
11808         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
11809     }
11810   }
11811
11812   // FIXME: fold these into legal mask.
11813   if (isMOVLHPSMask(M, VT) && !isUNPCKLMask(M, VT, HasInt256))
11814     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
11815
11816   if (isMOVHLPSMask(M, VT))
11817     return getMOVHighToLow(Op, dl, DAG);
11818
11819   if (V2IsUndef && isMOVSHDUPMask(M, VT, Subtarget))
11820     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
11821
11822   if (V2IsUndef && isMOVSLDUPMask(M, VT, Subtarget))
11823     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
11824
11825   if (isMOVLPMask(M, VT))
11826     return getMOVLP(Op, dl, DAG, HasSSE2);
11827
11828   if (ShouldXformToMOVHLPS(M, VT) ||
11829       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), M, VT))
11830     return DAG.getCommutedVectorShuffle(*SVOp);
11831
11832   if (isShift) {
11833     // No better options. Use a vshldq / vsrldq.
11834     MVT EltVT = VT.getVectorElementType();
11835     ShAmt *= EltVT.getSizeInBits();
11836     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
11837   }
11838
11839   bool Commuted = false;
11840   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
11841   // 1,1,1,1 -> v8i16 though.
11842   BitVector UndefElements;
11843   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V1.getNode()))
11844     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
11845       V1IsSplat = true;
11846   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V2.getNode()))
11847     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
11848       V2IsSplat = true;
11849
11850   // Canonicalize the splat or undef, if present, to be on the RHS.
11851   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
11852     CommuteVectorShuffleMask(M, NumElems);
11853     std::swap(V1, V2);
11854     std::swap(V1IsSplat, V2IsSplat);
11855     Commuted = true;
11856   }
11857
11858   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
11859     // Shuffling low element of v1 into undef, just return v1.
11860     if (V2IsUndef)
11861       return V1;
11862     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
11863     // the instruction selector will not match, so get a canonical MOVL with
11864     // swapped operands to undo the commute.
11865     return getMOVL(DAG, dl, VT, V2, V1);
11866   }
11867
11868   if (isUNPCKLMask(M, VT, HasInt256))
11869     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
11870
11871   if (isUNPCKHMask(M, VT, HasInt256))
11872     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
11873
11874   if (V2IsSplat) {
11875     // Normalize mask so all entries that point to V2 points to its first
11876     // element then try to match unpck{h|l} again. If match, return a
11877     // new vector_shuffle with the corrected mask.p
11878     SmallVector<int, 8> NewMask(M.begin(), M.end());
11879     NormalizeMask(NewMask, NumElems);
11880     if (isUNPCKLMask(NewMask, VT, HasInt256, true))
11881       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
11882     if (isUNPCKHMask(NewMask, VT, HasInt256, true))
11883       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
11884   }
11885
11886   if (Commuted) {
11887     // Commute is back and try unpck* again.
11888     // FIXME: this seems wrong.
11889     CommuteVectorShuffleMask(M, NumElems);
11890     std::swap(V1, V2);
11891     std::swap(V1IsSplat, V2IsSplat);
11892
11893     if (isUNPCKLMask(M, VT, HasInt256))
11894       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
11895
11896     if (isUNPCKHMask(M, VT, HasInt256))
11897       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
11898   }
11899
11900   // Normalize the node to match x86 shuffle ops if needed
11901   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true)))
11902     return DAG.getCommutedVectorShuffle(*SVOp);
11903
11904   // The checks below are all present in isShuffleMaskLegal, but they are
11905   // inlined here right now to enable us to directly emit target specific
11906   // nodes, and remove one by one until they don't return Op anymore.
11907
11908   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
11909       SVOp->getSplatIndex() == 0 && V2IsUndef) {
11910     if (VT == MVT::v2f64 || VT == MVT::v2i64)
11911       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
11912   }
11913
11914   if (isPSHUFHWMask(M, VT, HasInt256))
11915     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
11916                                 getShufflePSHUFHWImmediate(SVOp),
11917                                 DAG);
11918
11919   if (isPSHUFLWMask(M, VT, HasInt256))
11920     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
11921                                 getShufflePSHUFLWImmediate(SVOp),
11922                                 DAG);
11923
11924   unsigned MaskValue;
11925   if (isBlendMask(M, VT, Subtarget->hasSSE41(), Subtarget->hasInt256(),
11926                   &MaskValue))
11927     return LowerVECTOR_SHUFFLEtoBlend(SVOp, MaskValue, Subtarget, DAG);
11928
11929   if (isSHUFPMask(M, VT))
11930     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
11931                                 getShuffleSHUFImmediate(SVOp), DAG);
11932
11933   if (isUNPCKL_v_undef_Mask(M, VT, HasInt256))
11934     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
11935   if (isUNPCKH_v_undef_Mask(M, VT, HasInt256))
11936     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
11937
11938   //===--------------------------------------------------------------------===//
11939   // Generate target specific nodes for 128 or 256-bit shuffles only
11940   // supported in the AVX instruction set.
11941   //
11942
11943   // Handle VMOVDDUPY permutations
11944   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasFp256))
11945     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
11946
11947   // Handle VPERMILPS/D* permutations
11948   if (isVPERMILPMask(M, VT)) {
11949     if ((HasInt256 && VT == MVT::v8i32) || VT == MVT::v16i32)
11950       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
11951                                   getShuffleSHUFImmediate(SVOp), DAG);
11952     return getTargetShuffleNode(X86ISD::VPERMILPI, dl, VT, V1,
11953                                 getShuffleSHUFImmediate(SVOp), DAG);
11954   }
11955
11956   unsigned Idx;
11957   if (VT.is512BitVector() && isINSERT64x4Mask(M, VT, &Idx))
11958     return Insert256BitVector(V1, Extract256BitVector(V2, 0, DAG, dl),
11959                               Idx*(NumElems/2), DAG, dl);
11960
11961   // Handle VPERM2F128/VPERM2I128 permutations
11962   if (isVPERM2X128Mask(M, VT, HasFp256))
11963     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
11964                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
11965
11966   if (Subtarget->hasSSE41() && isINSERTPSMask(M, VT))
11967     return getINSERTPS(SVOp, dl, DAG);
11968
11969   unsigned Imm8;
11970   if (V2IsUndef && HasInt256 && isPermImmMask(M, VT, Imm8))
11971     return getTargetShuffleNode(X86ISD::VPERMI, dl, VT, V1, Imm8, DAG);
11972
11973   if ((V2IsUndef && HasInt256 && VT.is256BitVector() && NumElems == 8) ||
11974       VT.is512BitVector()) {
11975     MVT MaskEltVT = MVT::getIntegerVT(VT.getVectorElementType().getSizeInBits());
11976     MVT MaskVectorVT = MVT::getVectorVT(MaskEltVT, NumElems);
11977     SmallVector<SDValue, 16> permclMask;
11978     for (unsigned i = 0; i != NumElems; ++i) {
11979       permclMask.push_back(DAG.getConstant((M[i]>=0) ? M[i] : 0, MaskEltVT));
11980     }
11981
11982     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVectorVT, permclMask);
11983     if (V2IsUndef)
11984       // Bitcast is for VPERMPS since mask is v8i32 but node takes v8f32
11985       return DAG.getNode(X86ISD::VPERMV, dl, VT,
11986                           DAG.getNode(ISD::BITCAST, dl, VT, Mask), V1);
11987     return DAG.getNode(X86ISD::VPERMV3, dl, VT, V1,
11988                        DAG.getNode(ISD::BITCAST, dl, VT, Mask), V2);
11989   }
11990
11991   //===--------------------------------------------------------------------===//
11992   // Since no target specific shuffle was selected for this generic one,
11993   // lower it into other known shuffles. FIXME: this isn't true yet, but
11994   // this is the plan.
11995   //
11996
11997   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
11998   if (VT == MVT::v8i16) {
11999     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, Subtarget, DAG);
12000     if (NewOp.getNode())
12001       return NewOp;
12002   }
12003
12004   if (VT == MVT::v16i16 && Subtarget->hasInt256()) {
12005     SDValue NewOp = LowerVECTOR_SHUFFLEv16i16(Op, DAG);
12006     if (NewOp.getNode())
12007       return NewOp;
12008   }
12009
12010   if (VT == MVT::v16i8) {
12011     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, Subtarget, DAG);
12012     if (NewOp.getNode())
12013       return NewOp;
12014   }
12015
12016   if (VT == MVT::v32i8) {
12017     SDValue NewOp = LowerVECTOR_SHUFFLEv32i8(SVOp, Subtarget, DAG);
12018     if (NewOp.getNode())
12019       return NewOp;
12020   }
12021
12022   // Handle all 128-bit wide vectors with 4 elements, and match them with
12023   // several different shuffle types.
12024   if (NumElems == 4 && VT.is128BitVector())
12025     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
12026
12027   // Handle general 256-bit shuffles
12028   if (VT.is256BitVector())
12029     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
12030
12031   return SDValue();
12032 }
12033
12034 // This function assumes its argument is a BUILD_VECTOR of constants or
12035 // undef SDNodes. i.e: ISD::isBuildVectorOfConstantSDNodes(BuildVector) is
12036 // true.
12037 static bool BUILD_VECTORtoBlendMask(BuildVectorSDNode *BuildVector,
12038                                     unsigned &MaskValue) {
12039   MaskValue = 0;
12040   unsigned NumElems = BuildVector->getNumOperands();
12041   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
12042   unsigned NumLanes = (NumElems - 1) / 8 + 1;
12043   unsigned NumElemsInLane = NumElems / NumLanes;
12044
12045   // Blend for v16i16 should be symetric for the both lanes.
12046   for (unsigned i = 0; i < NumElemsInLane; ++i) {
12047     SDValue EltCond = BuildVector->getOperand(i);
12048     SDValue SndLaneEltCond =
12049         (NumLanes == 2) ? BuildVector->getOperand(i + NumElemsInLane) : EltCond;
12050
12051     int Lane1Cond = -1, Lane2Cond = -1;
12052     if (isa<ConstantSDNode>(EltCond))
12053       Lane1Cond = !isZero(EltCond);
12054     if (isa<ConstantSDNode>(SndLaneEltCond))
12055       Lane2Cond = !isZero(SndLaneEltCond);
12056
12057     if (Lane1Cond == Lane2Cond || Lane2Cond < 0)
12058       // Lane1Cond != 0, means we want the first argument.
12059       // Lane1Cond == 0, means we want the second argument.
12060       // The encoding of this argument is 0 for the first argument, 1
12061       // for the second. Therefore, invert the condition.
12062       MaskValue |= !Lane1Cond << i;
12063     else if (Lane1Cond < 0)
12064       MaskValue |= !Lane2Cond << i;
12065     else
12066       return false;
12067   }
12068   return true;
12069 }
12070
12071 /// \brief Try to lower a VSELECT instruction to an immediate-controlled blend
12072 /// instruction.
12073 static SDValue lowerVSELECTtoBLENDI(SDValue Op, const X86Subtarget *Subtarget,
12074                                     SelectionDAG &DAG) {
12075   SDValue Cond = Op.getOperand(0);
12076   SDValue LHS = Op.getOperand(1);
12077   SDValue RHS = Op.getOperand(2);
12078   SDLoc dl(Op);
12079   MVT VT = Op.getSimpleValueType();
12080   MVT EltVT = VT.getVectorElementType();
12081   unsigned NumElems = VT.getVectorNumElements();
12082
12083   // There is no blend with immediate in AVX-512.
12084   if (VT.is512BitVector())
12085     return SDValue();
12086
12087   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
12088     return SDValue();
12089   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
12090     return SDValue();
12091
12092   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
12093     return SDValue();
12094
12095   // Check the mask for BLEND and build the value.
12096   unsigned MaskValue = 0;
12097   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
12098     return SDValue();
12099
12100   // Convert i32 vectors to floating point if it is not AVX2.
12101   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
12102   MVT BlendVT = VT;
12103   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
12104     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
12105                                NumElems);
12106     LHS = DAG.getNode(ISD::BITCAST, dl, VT, LHS);
12107     RHS = DAG.getNode(ISD::BITCAST, dl, VT, RHS);
12108   }
12109
12110   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, LHS, RHS,
12111                             DAG.getConstant(MaskValue, MVT::i32));
12112   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
12113 }
12114
12115 SDValue X86TargetLowering::LowerVSELECT(SDValue Op, SelectionDAG &DAG) const {
12116   // A vselect where all conditions and data are constants can be optimized into
12117   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
12118   if (ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(0).getNode()) &&
12119       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(1).getNode()) &&
12120       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(2).getNode()))
12121     return SDValue();
12122
12123   SDValue BlendOp = lowerVSELECTtoBLENDI(Op, Subtarget, DAG);
12124   if (BlendOp.getNode())
12125     return BlendOp;
12126
12127   // Some types for vselect were previously set to Expand, not Legal or
12128   // Custom. Return an empty SDValue so we fall-through to Expand, after
12129   // the Custom lowering phase.
12130   MVT VT = Op.getSimpleValueType();
12131   switch (VT.SimpleTy) {
12132   default:
12133     break;
12134   case MVT::v8i16:
12135   case MVT::v16i16:
12136     if (Subtarget->hasBWI() && Subtarget->hasVLX())
12137       break;
12138     return SDValue();
12139   }
12140
12141   // We couldn't create a "Blend with immediate" node.
12142   // This node should still be legal, but we'll have to emit a blendv*
12143   // instruction.
12144   return Op;
12145 }
12146
12147 static SDValue LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG) {
12148   MVT VT = Op.getSimpleValueType();
12149   SDLoc dl(Op);
12150
12151   if (!Op.getOperand(0).getSimpleValueType().is128BitVector())
12152     return SDValue();
12153
12154   if (VT.getSizeInBits() == 8) {
12155     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
12156                                   Op.getOperand(0), Op.getOperand(1));
12157     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
12158                                   DAG.getValueType(VT));
12159     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
12160   }
12161
12162   if (VT.getSizeInBits() == 16) {
12163     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
12164     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
12165     if (Idx == 0)
12166       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
12167                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
12168                                      DAG.getNode(ISD::BITCAST, dl,
12169                                                  MVT::v4i32,
12170                                                  Op.getOperand(0)),
12171                                      Op.getOperand(1)));
12172     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
12173                                   Op.getOperand(0), Op.getOperand(1));
12174     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
12175                                   DAG.getValueType(VT));
12176     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
12177   }
12178
12179   if (VT == MVT::f32) {
12180     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
12181     // the result back to FR32 register. It's only worth matching if the
12182     // result has a single use which is a store or a bitcast to i32.  And in
12183     // the case of a store, it's not worth it if the index is a constant 0,
12184     // because a MOVSSmr can be used instead, which is smaller and faster.
12185     if (!Op.hasOneUse())
12186       return SDValue();
12187     SDNode *User = *Op.getNode()->use_begin();
12188     if ((User->getOpcode() != ISD::STORE ||
12189          (isa<ConstantSDNode>(Op.getOperand(1)) &&
12190           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
12191         (User->getOpcode() != ISD::BITCAST ||
12192          User->getValueType(0) != MVT::i32))
12193       return SDValue();
12194     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
12195                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
12196                                               Op.getOperand(0)),
12197                                               Op.getOperand(1));
12198     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
12199   }
12200
12201   if (VT == MVT::i32 || VT == MVT::i64) {
12202     // ExtractPS/pextrq works with constant index.
12203     if (isa<ConstantSDNode>(Op.getOperand(1)))
12204       return Op;
12205   }
12206   return SDValue();
12207 }
12208
12209 /// Extract one bit from mask vector, like v16i1 or v8i1.
12210 /// AVX-512 feature.
12211 SDValue
12212 X86TargetLowering::ExtractBitFromMaskVector(SDValue Op, SelectionDAG &DAG) const {
12213   SDValue Vec = Op.getOperand(0);
12214   SDLoc dl(Vec);
12215   MVT VecVT = Vec.getSimpleValueType();
12216   SDValue Idx = Op.getOperand(1);
12217   MVT EltVT = Op.getSimpleValueType();
12218
12219   assert((EltVT == MVT::i1) && "Unexpected operands in ExtractBitFromMaskVector");
12220
12221   // variable index can't be handled in mask registers,
12222   // extend vector to VR512
12223   if (!isa<ConstantSDNode>(Idx)) {
12224     MVT ExtVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
12225     SDValue Ext = DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVT, Vec);
12226     SDValue Elt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
12227                               ExtVT.getVectorElementType(), Ext, Idx);
12228     return DAG.getNode(ISD::TRUNCATE, dl, EltVT, Elt);
12229   }
12230
12231   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12232   const TargetRegisterClass* rc = getRegClassFor(VecVT);
12233   unsigned MaxSift = rc->getSize()*8 - 1;
12234   Vec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, Vec,
12235                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
12236   Vec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, Vec,
12237                     DAG.getConstant(MaxSift, MVT::i8));
12238   return DAG.getNode(X86ISD::VEXTRACT, dl, MVT::i1, Vec,
12239                        DAG.getIntPtrConstant(0));
12240 }
12241
12242 SDValue
12243 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
12244                                            SelectionDAG &DAG) const {
12245   SDLoc dl(Op);
12246   SDValue Vec = Op.getOperand(0);
12247   MVT VecVT = Vec.getSimpleValueType();
12248   SDValue Idx = Op.getOperand(1);
12249
12250   if (Op.getSimpleValueType() == MVT::i1)
12251     return ExtractBitFromMaskVector(Op, DAG);
12252
12253   if (!isa<ConstantSDNode>(Idx)) {
12254     if (VecVT.is512BitVector() ||
12255         (VecVT.is256BitVector() && Subtarget->hasInt256() &&
12256          VecVT.getVectorElementType().getSizeInBits() == 32)) {
12257
12258       MVT MaskEltVT =
12259         MVT::getIntegerVT(VecVT.getVectorElementType().getSizeInBits());
12260       MVT MaskVT = MVT::getVectorVT(MaskEltVT, VecVT.getSizeInBits() /
12261                                     MaskEltVT.getSizeInBits());
12262
12263       Idx = DAG.getZExtOrTrunc(Idx, dl, MaskEltVT);
12264       SDValue Mask = DAG.getNode(X86ISD::VINSERT, dl, MaskVT,
12265                                 getZeroVector(MaskVT, Subtarget, DAG, dl),
12266                                 Idx, DAG.getConstant(0, getPointerTy()));
12267       SDValue Perm = DAG.getNode(X86ISD::VPERMV, dl, VecVT, Mask, Vec);
12268       return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(),
12269                         Perm, DAG.getConstant(0, getPointerTy()));
12270     }
12271     return SDValue();
12272   }
12273
12274   // If this is a 256-bit vector result, first extract the 128-bit vector and
12275   // then extract the element from the 128-bit vector.
12276   if (VecVT.is256BitVector() || VecVT.is512BitVector()) {
12277
12278     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12279     // Get the 128-bit vector.
12280     Vec = Extract128BitVector(Vec, IdxVal, DAG, dl);
12281     MVT EltVT = VecVT.getVectorElementType();
12282
12283     unsigned ElemsPerChunk = 128 / EltVT.getSizeInBits();
12284
12285     //if (IdxVal >= NumElems/2)
12286     //  IdxVal -= NumElems/2;
12287     IdxVal -= (IdxVal/ElemsPerChunk)*ElemsPerChunk;
12288     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
12289                        DAG.getConstant(IdxVal, MVT::i32));
12290   }
12291
12292   assert(VecVT.is128BitVector() && "Unexpected vector length");
12293
12294   if (Subtarget->hasSSE41()) {
12295     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
12296     if (Res.getNode())
12297       return Res;
12298   }
12299
12300   MVT VT = Op.getSimpleValueType();
12301   // TODO: handle v16i8.
12302   if (VT.getSizeInBits() == 16) {
12303     SDValue Vec = Op.getOperand(0);
12304     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
12305     if (Idx == 0)
12306       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
12307                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
12308                                      DAG.getNode(ISD::BITCAST, dl,
12309                                                  MVT::v4i32, Vec),
12310                                      Op.getOperand(1)));
12311     // Transform it so it match pextrw which produces a 32-bit result.
12312     MVT EltVT = MVT::i32;
12313     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
12314                                   Op.getOperand(0), Op.getOperand(1));
12315     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
12316                                   DAG.getValueType(VT));
12317     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
12318   }
12319
12320   if (VT.getSizeInBits() == 32) {
12321     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
12322     if (Idx == 0)
12323       return Op;
12324
12325     // SHUFPS the element to the lowest double word, then movss.
12326     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
12327     MVT VVT = Op.getOperand(0).getSimpleValueType();
12328     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
12329                                        DAG.getUNDEF(VVT), Mask);
12330     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
12331                        DAG.getIntPtrConstant(0));
12332   }
12333
12334   if (VT.getSizeInBits() == 64) {
12335     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
12336     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
12337     //        to match extract_elt for f64.
12338     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
12339     if (Idx == 0)
12340       return Op;
12341
12342     // UNPCKHPD the element to the lowest double word, then movsd.
12343     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
12344     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
12345     int Mask[2] = { 1, -1 };
12346     MVT VVT = Op.getOperand(0).getSimpleValueType();
12347     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
12348                                        DAG.getUNDEF(VVT), Mask);
12349     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
12350                        DAG.getIntPtrConstant(0));
12351   }
12352
12353   return SDValue();
12354 }
12355
12356 /// Insert one bit to mask vector, like v16i1 or v8i1.
12357 /// AVX-512 feature.
12358 SDValue 
12359 X86TargetLowering::InsertBitToMaskVector(SDValue Op, SelectionDAG &DAG) const {
12360   SDLoc dl(Op);
12361   SDValue Vec = Op.getOperand(0);
12362   SDValue Elt = Op.getOperand(1);
12363   SDValue Idx = Op.getOperand(2);
12364   MVT VecVT = Vec.getSimpleValueType();
12365
12366   if (!isa<ConstantSDNode>(Idx)) {
12367     // Non constant index. Extend source and destination,
12368     // insert element and then truncate the result.
12369     MVT ExtVecVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
12370     MVT ExtEltVT = (VecVT == MVT::v8i1 ?  MVT::i64 : MVT::i32);
12371     SDValue ExtOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ExtVecVT, 
12372       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVecVT, Vec),
12373       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtEltVT, Elt), Idx);
12374     return DAG.getNode(ISD::TRUNCATE, dl, VecVT, ExtOp);
12375   }
12376
12377   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12378   SDValue EltInVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Elt);
12379   if (Vec.getOpcode() == ISD::UNDEF)
12380     return DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
12381                        DAG.getConstant(IdxVal, MVT::i8));
12382   const TargetRegisterClass* rc = getRegClassFor(VecVT);
12383   unsigned MaxSift = rc->getSize()*8 - 1;
12384   EltInVec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
12385                     DAG.getConstant(MaxSift, MVT::i8));
12386   EltInVec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, EltInVec,
12387                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
12388   return DAG.getNode(ISD::OR, dl, VecVT, Vec, EltInVec);
12389 }
12390
12391 SDValue X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op,
12392                                                   SelectionDAG &DAG) const {
12393   MVT VT = Op.getSimpleValueType();
12394   MVT EltVT = VT.getVectorElementType();
12395
12396   if (EltVT == MVT::i1)
12397     return InsertBitToMaskVector(Op, DAG);
12398
12399   SDLoc dl(Op);
12400   SDValue N0 = Op.getOperand(0);
12401   SDValue N1 = Op.getOperand(1);
12402   SDValue N2 = Op.getOperand(2);
12403   if (!isa<ConstantSDNode>(N2))
12404     return SDValue();
12405   auto *N2C = cast<ConstantSDNode>(N2);
12406   unsigned IdxVal = N2C->getZExtValue();
12407
12408   // If the vector is wider than 128 bits, extract the 128-bit subvector, insert
12409   // into that, and then insert the subvector back into the result.
12410   if (VT.is256BitVector() || VT.is512BitVector()) {
12411     // Get the desired 128-bit vector half.
12412     SDValue V = Extract128BitVector(N0, IdxVal, DAG, dl);
12413
12414     // Insert the element into the desired half.
12415     unsigned NumEltsIn128 = 128 / EltVT.getSizeInBits();
12416     unsigned IdxIn128 = IdxVal - (IdxVal / NumEltsIn128) * NumEltsIn128;
12417
12418     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V, N1,
12419                     DAG.getConstant(IdxIn128, MVT::i32));
12420
12421     // Insert the changed part back to the 256-bit vector
12422     return Insert128BitVector(N0, V, IdxVal, DAG, dl);
12423   }
12424   assert(VT.is128BitVector() && "Only 128-bit vector types should be left!");
12425
12426   if (Subtarget->hasSSE41()) {
12427     if (EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) {
12428       unsigned Opc;
12429       if (VT == MVT::v8i16) {
12430         Opc = X86ISD::PINSRW;
12431       } else {
12432         assert(VT == MVT::v16i8);
12433         Opc = X86ISD::PINSRB;
12434       }
12435
12436       // Transform it so it match pinsr{b,w} which expects a GR32 as its second
12437       // argument.
12438       if (N1.getValueType() != MVT::i32)
12439         N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
12440       if (N2.getValueType() != MVT::i32)
12441         N2 = DAG.getIntPtrConstant(IdxVal);
12442       return DAG.getNode(Opc, dl, VT, N0, N1, N2);
12443     }
12444
12445     if (EltVT == MVT::f32) {
12446       // Bits [7:6] of the constant are the source select.  This will always be
12447       //  zero here.  The DAG Combiner may combine an extract_elt index into
12448       //  these
12449       //  bits.  For example (insert (extract, 3), 2) could be matched by
12450       //  putting
12451       //  the '3' into bits [7:6] of X86ISD::INSERTPS.
12452       // Bits [5:4] of the constant are the destination select.  This is the
12453       //  value of the incoming immediate.
12454       // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
12455       //   combine either bitwise AND or insert of float 0.0 to set these bits.
12456       N2 = DAG.getIntPtrConstant(IdxVal << 4);
12457       // Create this as a scalar to vector..
12458       N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
12459       return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
12460     }
12461
12462     if (EltVT == MVT::i32 || EltVT == MVT::i64) {
12463       // PINSR* works with constant index.
12464       return Op;
12465     }
12466   }
12467
12468   if (EltVT == MVT::i8)
12469     return SDValue();
12470
12471   if (EltVT.getSizeInBits() == 16) {
12472     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
12473     // as its second argument.
12474     if (N1.getValueType() != MVT::i32)
12475       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
12476     if (N2.getValueType() != MVT::i32)
12477       N2 = DAG.getIntPtrConstant(IdxVal);
12478     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
12479   }
12480   return SDValue();
12481 }
12482
12483 static SDValue LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
12484   SDLoc dl(Op);
12485   MVT OpVT = Op.getSimpleValueType();
12486
12487   // If this is a 256-bit vector result, first insert into a 128-bit
12488   // vector and then insert into the 256-bit vector.
12489   if (!OpVT.is128BitVector()) {
12490     // Insert into a 128-bit vector.
12491     unsigned SizeFactor = OpVT.getSizeInBits()/128;
12492     MVT VT128 = MVT::getVectorVT(OpVT.getVectorElementType(),
12493                                  OpVT.getVectorNumElements() / SizeFactor);
12494
12495     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
12496
12497     // Insert the 128-bit vector.
12498     return Insert128BitVector(DAG.getUNDEF(OpVT), Op, 0, DAG, dl);
12499   }
12500
12501   if (OpVT == MVT::v1i64 &&
12502       Op.getOperand(0).getValueType() == MVT::i64)
12503     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
12504
12505   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
12506   assert(OpVT.is128BitVector() && "Expected an SSE type!");
12507   return DAG.getNode(ISD::BITCAST, dl, OpVT,
12508                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
12509 }
12510
12511 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
12512 // a simple subregister reference or explicit instructions to grab
12513 // upper bits of a vector.
12514 static SDValue LowerEXTRACT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
12515                                       SelectionDAG &DAG) {
12516   SDLoc dl(Op);
12517   SDValue In =  Op.getOperand(0);
12518   SDValue Idx = Op.getOperand(1);
12519   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12520   MVT ResVT   = Op.getSimpleValueType();
12521   MVT InVT    = In.getSimpleValueType();
12522
12523   if (Subtarget->hasFp256()) {
12524     if (ResVT.is128BitVector() &&
12525         (InVT.is256BitVector() || InVT.is512BitVector()) &&
12526         isa<ConstantSDNode>(Idx)) {
12527       return Extract128BitVector(In, IdxVal, DAG, dl);
12528     }
12529     if (ResVT.is256BitVector() && InVT.is512BitVector() &&
12530         isa<ConstantSDNode>(Idx)) {
12531       return Extract256BitVector(In, IdxVal, DAG, dl);
12532     }
12533   }
12534   return SDValue();
12535 }
12536
12537 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
12538 // simple superregister reference or explicit instructions to insert
12539 // the upper bits of a vector.
12540 static SDValue LowerINSERT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
12541                                      SelectionDAG &DAG) {
12542   if (Subtarget->hasFp256()) {
12543     SDLoc dl(Op.getNode());
12544     SDValue Vec = Op.getNode()->getOperand(0);
12545     SDValue SubVec = Op.getNode()->getOperand(1);
12546     SDValue Idx = Op.getNode()->getOperand(2);
12547
12548     if ((Op.getNode()->getSimpleValueType(0).is256BitVector() ||
12549          Op.getNode()->getSimpleValueType(0).is512BitVector()) &&
12550         SubVec.getNode()->getSimpleValueType(0).is128BitVector() &&
12551         isa<ConstantSDNode>(Idx)) {
12552       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12553       return Insert128BitVector(Vec, SubVec, IdxVal, DAG, dl);
12554     }
12555
12556     if (Op.getNode()->getSimpleValueType(0).is512BitVector() &&
12557         SubVec.getNode()->getSimpleValueType(0).is256BitVector() &&
12558         isa<ConstantSDNode>(Idx)) {
12559       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12560       return Insert256BitVector(Vec, SubVec, IdxVal, DAG, dl);
12561     }
12562   }
12563   return SDValue();
12564 }
12565
12566 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
12567 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
12568 // one of the above mentioned nodes. It has to be wrapped because otherwise
12569 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
12570 // be used to form addressing mode. These wrapped nodes will be selected
12571 // into MOV32ri.
12572 SDValue
12573 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
12574   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
12575
12576   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12577   // global base reg.
12578   unsigned char OpFlag = 0;
12579   unsigned WrapperKind = X86ISD::Wrapper;
12580   CodeModel::Model M = DAG.getTarget().getCodeModel();
12581
12582   if (Subtarget->isPICStyleRIPRel() &&
12583       (M == CodeModel::Small || M == CodeModel::Kernel))
12584     WrapperKind = X86ISD::WrapperRIP;
12585   else if (Subtarget->isPICStyleGOT())
12586     OpFlag = X86II::MO_GOTOFF;
12587   else if (Subtarget->isPICStyleStubPIC())
12588     OpFlag = X86II::MO_PIC_BASE_OFFSET;
12589
12590   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
12591                                              CP->getAlignment(),
12592                                              CP->getOffset(), OpFlag);
12593   SDLoc DL(CP);
12594   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12595   // With PIC, the address is actually $g + Offset.
12596   if (OpFlag) {
12597     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12598                          DAG.getNode(X86ISD::GlobalBaseReg,
12599                                      SDLoc(), getPointerTy()),
12600                          Result);
12601   }
12602
12603   return Result;
12604 }
12605
12606 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
12607   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
12608
12609   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12610   // global base reg.
12611   unsigned char OpFlag = 0;
12612   unsigned WrapperKind = X86ISD::Wrapper;
12613   CodeModel::Model M = DAG.getTarget().getCodeModel();
12614
12615   if (Subtarget->isPICStyleRIPRel() &&
12616       (M == CodeModel::Small || M == CodeModel::Kernel))
12617     WrapperKind = X86ISD::WrapperRIP;
12618   else if (Subtarget->isPICStyleGOT())
12619     OpFlag = X86II::MO_GOTOFF;
12620   else if (Subtarget->isPICStyleStubPIC())
12621     OpFlag = X86II::MO_PIC_BASE_OFFSET;
12622
12623   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
12624                                           OpFlag);
12625   SDLoc DL(JT);
12626   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12627
12628   // With PIC, the address is actually $g + Offset.
12629   if (OpFlag)
12630     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12631                          DAG.getNode(X86ISD::GlobalBaseReg,
12632                                      SDLoc(), getPointerTy()),
12633                          Result);
12634
12635   return Result;
12636 }
12637
12638 SDValue
12639 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
12640   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
12641
12642   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12643   // global base reg.
12644   unsigned char OpFlag = 0;
12645   unsigned WrapperKind = X86ISD::Wrapper;
12646   CodeModel::Model M = DAG.getTarget().getCodeModel();
12647
12648   if (Subtarget->isPICStyleRIPRel() &&
12649       (M == CodeModel::Small || M == CodeModel::Kernel)) {
12650     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
12651       OpFlag = X86II::MO_GOTPCREL;
12652     WrapperKind = X86ISD::WrapperRIP;
12653   } else if (Subtarget->isPICStyleGOT()) {
12654     OpFlag = X86II::MO_GOT;
12655   } else if (Subtarget->isPICStyleStubPIC()) {
12656     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
12657   } else if (Subtarget->isPICStyleStubNoDynamic()) {
12658     OpFlag = X86II::MO_DARWIN_NONLAZY;
12659   }
12660
12661   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
12662
12663   SDLoc DL(Op);
12664   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12665
12666   // With PIC, the address is actually $g + Offset.
12667   if (DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
12668       !Subtarget->is64Bit()) {
12669     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12670                          DAG.getNode(X86ISD::GlobalBaseReg,
12671                                      SDLoc(), getPointerTy()),
12672                          Result);
12673   }
12674
12675   // For symbols that require a load from a stub to get the address, emit the
12676   // load.
12677   if (isGlobalStubReference(OpFlag))
12678     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
12679                          MachinePointerInfo::getGOT(), false, false, false, 0);
12680
12681   return Result;
12682 }
12683
12684 SDValue
12685 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
12686   // Create the TargetBlockAddressAddress node.
12687   unsigned char OpFlags =
12688     Subtarget->ClassifyBlockAddressReference();
12689   CodeModel::Model M = DAG.getTarget().getCodeModel();
12690   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
12691   int64_t Offset = cast<BlockAddressSDNode>(Op)->getOffset();
12692   SDLoc dl(Op);
12693   SDValue Result = DAG.getTargetBlockAddress(BA, getPointerTy(), Offset,
12694                                              OpFlags);
12695
12696   if (Subtarget->isPICStyleRIPRel() &&
12697       (M == CodeModel::Small || M == CodeModel::Kernel))
12698     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
12699   else
12700     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
12701
12702   // With PIC, the address is actually $g + Offset.
12703   if (isGlobalRelativeToPICBase(OpFlags)) {
12704     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
12705                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
12706                          Result);
12707   }
12708
12709   return Result;
12710 }
12711
12712 SDValue
12713 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, SDLoc dl,
12714                                       int64_t Offset, SelectionDAG &DAG) const {
12715   // Create the TargetGlobalAddress node, folding in the constant
12716   // offset if it is legal.
12717   unsigned char OpFlags =
12718       Subtarget->ClassifyGlobalReference(GV, DAG.getTarget());
12719   CodeModel::Model M = DAG.getTarget().getCodeModel();
12720   SDValue Result;
12721   if (OpFlags == X86II::MO_NO_FLAG &&
12722       X86::isOffsetSuitableForCodeModel(Offset, M)) {
12723     // A direct static reference to a global.
12724     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
12725     Offset = 0;
12726   } else {
12727     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
12728   }
12729
12730   if (Subtarget->isPICStyleRIPRel() &&
12731       (M == CodeModel::Small || M == CodeModel::Kernel))
12732     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
12733   else
12734     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
12735
12736   // With PIC, the address is actually $g + Offset.
12737   if (isGlobalRelativeToPICBase(OpFlags)) {
12738     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
12739                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
12740                          Result);
12741   }
12742
12743   // For globals that require a load from a stub to get the address, emit the
12744   // load.
12745   if (isGlobalStubReference(OpFlags))
12746     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
12747                          MachinePointerInfo::getGOT(), false, false, false, 0);
12748
12749   // If there was a non-zero offset that we didn't fold, create an explicit
12750   // addition for it.
12751   if (Offset != 0)
12752     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
12753                          DAG.getConstant(Offset, getPointerTy()));
12754
12755   return Result;
12756 }
12757
12758 SDValue
12759 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
12760   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
12761   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
12762   return LowerGlobalAddress(GV, SDLoc(Op), Offset, DAG);
12763 }
12764
12765 static SDValue
12766 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
12767            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
12768            unsigned char OperandFlags, bool LocalDynamic = false) {
12769   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
12770   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
12771   SDLoc dl(GA);
12772   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
12773                                            GA->getValueType(0),
12774                                            GA->getOffset(),
12775                                            OperandFlags);
12776
12777   X86ISD::NodeType CallType = LocalDynamic ? X86ISD::TLSBASEADDR
12778                                            : X86ISD::TLSADDR;
12779
12780   if (InFlag) {
12781     SDValue Ops[] = { Chain,  TGA, *InFlag };
12782     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
12783   } else {
12784     SDValue Ops[]  = { Chain, TGA };
12785     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
12786   }
12787
12788   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
12789   MFI->setAdjustsStack(true);
12790
12791   SDValue Flag = Chain.getValue(1);
12792   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
12793 }
12794
12795 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
12796 static SDValue
12797 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
12798                                 const EVT PtrVT) {
12799   SDValue InFlag;
12800   SDLoc dl(GA);  // ? function entry point might be better
12801   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
12802                                    DAG.getNode(X86ISD::GlobalBaseReg,
12803                                                SDLoc(), PtrVT), InFlag);
12804   InFlag = Chain.getValue(1);
12805
12806   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
12807 }
12808
12809 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
12810 static SDValue
12811 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
12812                                 const EVT PtrVT) {
12813   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT,
12814                     X86::RAX, X86II::MO_TLSGD);
12815 }
12816
12817 static SDValue LowerToTLSLocalDynamicModel(GlobalAddressSDNode *GA,
12818                                            SelectionDAG &DAG,
12819                                            const EVT PtrVT,
12820                                            bool is64Bit) {
12821   SDLoc dl(GA);
12822
12823   // Get the start address of the TLS block for this module.
12824   X86MachineFunctionInfo* MFI = DAG.getMachineFunction()
12825       .getInfo<X86MachineFunctionInfo>();
12826   MFI->incNumLocalDynamicTLSAccesses();
12827
12828   SDValue Base;
12829   if (is64Bit) {
12830     Base = GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT, X86::RAX,
12831                       X86II::MO_TLSLD, /*LocalDynamic=*/true);
12832   } else {
12833     SDValue InFlag;
12834     SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
12835         DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT), InFlag);
12836     InFlag = Chain.getValue(1);
12837     Base = GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX,
12838                       X86II::MO_TLSLDM, /*LocalDynamic=*/true);
12839   }
12840
12841   // Note: the CleanupLocalDynamicTLSPass will remove redundant computations
12842   // of Base.
12843
12844   // Build x@dtpoff.
12845   unsigned char OperandFlags = X86II::MO_DTPOFF;
12846   unsigned WrapperKind = X86ISD::Wrapper;
12847   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
12848                                            GA->getValueType(0),
12849                                            GA->getOffset(), OperandFlags);
12850   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
12851
12852   // Add x@dtpoff with the base.
12853   return DAG.getNode(ISD::ADD, dl, PtrVT, Offset, Base);
12854 }
12855
12856 // Lower ISD::GlobalTLSAddress using the "initial exec" or "local exec" model.
12857 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
12858                                    const EVT PtrVT, TLSModel::Model model,
12859                                    bool is64Bit, bool isPIC) {
12860   SDLoc dl(GA);
12861
12862   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
12863   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
12864                                                          is64Bit ? 257 : 256));
12865
12866   SDValue ThreadPointer =
12867       DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), DAG.getIntPtrConstant(0),
12868                   MachinePointerInfo(Ptr), false, false, false, 0);
12869
12870   unsigned char OperandFlags = 0;
12871   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
12872   // initialexec.
12873   unsigned WrapperKind = X86ISD::Wrapper;
12874   if (model == TLSModel::LocalExec) {
12875     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
12876   } else if (model == TLSModel::InitialExec) {
12877     if (is64Bit) {
12878       OperandFlags = X86II::MO_GOTTPOFF;
12879       WrapperKind = X86ISD::WrapperRIP;
12880     } else {
12881       OperandFlags = isPIC ? X86II::MO_GOTNTPOFF : X86II::MO_INDNTPOFF;
12882     }
12883   } else {
12884     llvm_unreachable("Unexpected model");
12885   }
12886
12887   // emit "addl x@ntpoff,%eax" (local exec)
12888   // or "addl x@indntpoff,%eax" (initial exec)
12889   // or "addl x@gotntpoff(%ebx) ,%eax" (initial exec, 32-bit pic)
12890   SDValue TGA =
12891       DAG.getTargetGlobalAddress(GA->getGlobal(), dl, GA->getValueType(0),
12892                                  GA->getOffset(), OperandFlags);
12893   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
12894
12895   if (model == TLSModel::InitialExec) {
12896     if (isPIC && !is64Bit) {
12897       Offset = DAG.getNode(ISD::ADD, dl, PtrVT,
12898                            DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT),
12899                            Offset);
12900     }
12901
12902     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
12903                          MachinePointerInfo::getGOT(), false, false, false, 0);
12904   }
12905
12906   // The address of the thread local variable is the add of the thread
12907   // pointer with the offset of the variable.
12908   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
12909 }
12910
12911 SDValue
12912 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
12913
12914   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
12915   const GlobalValue *GV = GA->getGlobal();
12916
12917   if (Subtarget->isTargetELF()) {
12918     TLSModel::Model model = DAG.getTarget().getTLSModel(GV);
12919
12920     switch (model) {
12921       case TLSModel::GeneralDynamic:
12922         if (Subtarget->is64Bit())
12923           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
12924         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
12925       case TLSModel::LocalDynamic:
12926         return LowerToTLSLocalDynamicModel(GA, DAG, getPointerTy(),
12927                                            Subtarget->is64Bit());
12928       case TLSModel::InitialExec:
12929       case TLSModel::LocalExec:
12930         return LowerToTLSExecModel(
12931             GA, DAG, getPointerTy(), model, Subtarget->is64Bit(),
12932             DAG.getTarget().getRelocationModel() == Reloc::PIC_);
12933     }
12934     llvm_unreachable("Unknown TLS model.");
12935   }
12936
12937   if (Subtarget->isTargetDarwin()) {
12938     // Darwin only has one model of TLS.  Lower to that.
12939     unsigned char OpFlag = 0;
12940     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
12941                            X86ISD::WrapperRIP : X86ISD::Wrapper;
12942
12943     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12944     // global base reg.
12945     bool PIC32 = (DAG.getTarget().getRelocationModel() == Reloc::PIC_) &&
12946                  !Subtarget->is64Bit();
12947     if (PIC32)
12948       OpFlag = X86II::MO_TLVP_PIC_BASE;
12949     else
12950       OpFlag = X86II::MO_TLVP;
12951     SDLoc DL(Op);
12952     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
12953                                                 GA->getValueType(0),
12954                                                 GA->getOffset(), OpFlag);
12955     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12956
12957     // With PIC32, the address is actually $g + Offset.
12958     if (PIC32)
12959       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12960                            DAG.getNode(X86ISD::GlobalBaseReg,
12961                                        SDLoc(), getPointerTy()),
12962                            Offset);
12963
12964     // Lowering the machine isd will make sure everything is in the right
12965     // location.
12966     SDValue Chain = DAG.getEntryNode();
12967     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
12968     SDValue Args[] = { Chain, Offset };
12969     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args);
12970
12971     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
12972     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
12973     MFI->setAdjustsStack(true);
12974
12975     // And our return value (tls address) is in the standard call return value
12976     // location.
12977     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
12978     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
12979                               Chain.getValue(1));
12980   }
12981
12982   if (Subtarget->isTargetKnownWindowsMSVC() ||
12983       Subtarget->isTargetWindowsGNU()) {
12984     // Just use the implicit TLS architecture
12985     // Need to generate someting similar to:
12986     //   mov     rdx, qword [gs:abs 58H]; Load pointer to ThreadLocalStorage
12987     //                                  ; from TEB
12988     //   mov     ecx, dword [rel _tls_index]: Load index (from C runtime)
12989     //   mov     rcx, qword [rdx+rcx*8]
12990     //   mov     eax, .tls$:tlsvar
12991     //   [rax+rcx] contains the address
12992     // Windows 64bit: gs:0x58
12993     // Windows 32bit: fs:__tls_array
12994
12995     SDLoc dl(GA);
12996     SDValue Chain = DAG.getEntryNode();
12997
12998     // Get the Thread Pointer, which is %fs:__tls_array (32-bit) or
12999     // %gs:0x58 (64-bit). On MinGW, __tls_array is not available, so directly
13000     // use its literal value of 0x2C.
13001     Value *Ptr = Constant::getNullValue(Subtarget->is64Bit()
13002                                         ? Type::getInt8PtrTy(*DAG.getContext(),
13003                                                              256)
13004                                         : Type::getInt32PtrTy(*DAG.getContext(),
13005                                                               257));
13006
13007     SDValue TlsArray =
13008         Subtarget->is64Bit()
13009             ? DAG.getIntPtrConstant(0x58)
13010             : (Subtarget->isTargetWindowsGNU()
13011                    ? DAG.getIntPtrConstant(0x2C)
13012                    : DAG.getExternalSymbol("_tls_array", getPointerTy()));
13013
13014     SDValue ThreadPointer =
13015         DAG.getLoad(getPointerTy(), dl, Chain, TlsArray,
13016                     MachinePointerInfo(Ptr), false, false, false, 0);
13017
13018     // Load the _tls_index variable
13019     SDValue IDX = DAG.getExternalSymbol("_tls_index", getPointerTy());
13020     if (Subtarget->is64Bit())
13021       IDX = DAG.getExtLoad(ISD::ZEXTLOAD, dl, getPointerTy(), Chain,
13022                            IDX, MachinePointerInfo(), MVT::i32,
13023                            false, false, false, 0);
13024     else
13025       IDX = DAG.getLoad(getPointerTy(), dl, Chain, IDX, MachinePointerInfo(),
13026                         false, false, false, 0);
13027
13028     SDValue Scale = DAG.getConstant(Log2_64_Ceil(TD->getPointerSize()),
13029                                     getPointerTy());
13030     IDX = DAG.getNode(ISD::SHL, dl, getPointerTy(), IDX, Scale);
13031
13032     SDValue res = DAG.getNode(ISD::ADD, dl, getPointerTy(), ThreadPointer, IDX);
13033     res = DAG.getLoad(getPointerTy(), dl, Chain, res, MachinePointerInfo(),
13034                       false, false, false, 0);
13035
13036     // Get the offset of start of .tls section
13037     SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
13038                                              GA->getValueType(0),
13039                                              GA->getOffset(), X86II::MO_SECREL);
13040     SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), TGA);
13041
13042     // The address of the thread local variable is the add of the thread
13043     // pointer with the offset of the variable.
13044     return DAG.getNode(ISD::ADD, dl, getPointerTy(), res, Offset);
13045   }
13046
13047   llvm_unreachable("TLS not implemented for this target.");
13048 }
13049
13050 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
13051 /// and take a 2 x i32 value to shift plus a shift amount.
13052 static SDValue LowerShiftParts(SDValue Op, SelectionDAG &DAG) {
13053   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
13054   MVT VT = Op.getSimpleValueType();
13055   unsigned VTBits = VT.getSizeInBits();
13056   SDLoc dl(Op);
13057   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
13058   SDValue ShOpLo = Op.getOperand(0);
13059   SDValue ShOpHi = Op.getOperand(1);
13060   SDValue ShAmt  = Op.getOperand(2);
13061   // X86ISD::SHLD and X86ISD::SHRD have defined overflow behavior but the
13062   // generic ISD nodes haven't. Insert an AND to be safe, it's optimized away
13063   // during isel.
13064   SDValue SafeShAmt = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
13065                                   DAG.getConstant(VTBits - 1, MVT::i8));
13066   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
13067                                      DAG.getConstant(VTBits - 1, MVT::i8))
13068                        : DAG.getConstant(0, VT);
13069
13070   SDValue Tmp2, Tmp3;
13071   if (Op.getOpcode() == ISD::SHL_PARTS) {
13072     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
13073     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, SafeShAmt);
13074   } else {
13075     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
13076     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, SafeShAmt);
13077   }
13078
13079   // If the shift amount is larger or equal than the width of a part we can't
13080   // rely on the results of shld/shrd. Insert a test and select the appropriate
13081   // values for large shift amounts.
13082   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
13083                                 DAG.getConstant(VTBits, MVT::i8));
13084   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
13085                              AndNode, DAG.getConstant(0, MVT::i8));
13086
13087   SDValue Hi, Lo;
13088   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
13089   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
13090   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
13091
13092   if (Op.getOpcode() == ISD::SHL_PARTS) {
13093     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
13094     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
13095   } else {
13096     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
13097     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
13098   }
13099
13100   SDValue Ops[2] = { Lo, Hi };
13101   return DAG.getMergeValues(Ops, dl);
13102 }
13103
13104 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
13105                                            SelectionDAG &DAG) const {
13106   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
13107
13108   if (SrcVT.isVector())
13109     return SDValue();
13110
13111   assert(SrcVT <= MVT::i64 && SrcVT >= MVT::i16 &&
13112          "Unknown SINT_TO_FP to lower!");
13113
13114   // These are really Legal; return the operand so the caller accepts it as
13115   // Legal.
13116   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
13117     return Op;
13118   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
13119       Subtarget->is64Bit()) {
13120     return Op;
13121   }
13122
13123   SDLoc dl(Op);
13124   unsigned Size = SrcVT.getSizeInBits()/8;
13125   MachineFunction &MF = DAG.getMachineFunction();
13126   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
13127   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
13128   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
13129                                StackSlot,
13130                                MachinePointerInfo::getFixedStack(SSFI),
13131                                false, false, 0);
13132   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
13133 }
13134
13135 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
13136                                      SDValue StackSlot,
13137                                      SelectionDAG &DAG) const {
13138   // Build the FILD
13139   SDLoc DL(Op);
13140   SDVTList Tys;
13141   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
13142   if (useSSE)
13143     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
13144   else
13145     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
13146
13147   unsigned ByteSize = SrcVT.getSizeInBits()/8;
13148
13149   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
13150   MachineMemOperand *MMO;
13151   if (FI) {
13152     int SSFI = FI->getIndex();
13153     MMO =
13154       DAG.getMachineFunction()
13155       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13156                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
13157   } else {
13158     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
13159     StackSlot = StackSlot.getOperand(1);
13160   }
13161   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
13162   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
13163                                            X86ISD::FILD, DL,
13164                                            Tys, Ops, SrcVT, MMO);
13165
13166   if (useSSE) {
13167     Chain = Result.getValue(1);
13168     SDValue InFlag = Result.getValue(2);
13169
13170     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
13171     // shouldn't be necessary except that RFP cannot be live across
13172     // multiple blocks. When stackifier is fixed, they can be uncoupled.
13173     MachineFunction &MF = DAG.getMachineFunction();
13174     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
13175     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
13176     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
13177     Tys = DAG.getVTList(MVT::Other);
13178     SDValue Ops[] = {
13179       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
13180     };
13181     MachineMemOperand *MMO =
13182       DAG.getMachineFunction()
13183       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13184                             MachineMemOperand::MOStore, SSFISize, SSFISize);
13185
13186     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
13187                                     Ops, Op.getValueType(), MMO);
13188     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
13189                          MachinePointerInfo::getFixedStack(SSFI),
13190                          false, false, false, 0);
13191   }
13192
13193   return Result;
13194 }
13195
13196 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
13197 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
13198                                                SelectionDAG &DAG) const {
13199   // This algorithm is not obvious. Here it is what we're trying to output:
13200   /*
13201      movq       %rax,  %xmm0
13202      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
13203      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
13204      #ifdef __SSE3__
13205        haddpd   %xmm0, %xmm0
13206      #else
13207        pshufd   $0x4e, %xmm0, %xmm1
13208        addpd    %xmm1, %xmm0
13209      #endif
13210   */
13211
13212   SDLoc dl(Op);
13213   LLVMContext *Context = DAG.getContext();
13214
13215   // Build some magic constants.
13216   static const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
13217   Constant *C0 = ConstantDataVector::get(*Context, CV0);
13218   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
13219
13220   SmallVector<Constant*,2> CV1;
13221   CV1.push_back(
13222     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
13223                                       APInt(64, 0x4330000000000000ULL))));
13224   CV1.push_back(
13225     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
13226                                       APInt(64, 0x4530000000000000ULL))));
13227   Constant *C1 = ConstantVector::get(CV1);
13228   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
13229
13230   // Load the 64-bit value into an XMM register.
13231   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
13232                             Op.getOperand(0));
13233   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
13234                               MachinePointerInfo::getConstantPool(),
13235                               false, false, false, 16);
13236   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
13237                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
13238                               CLod0);
13239
13240   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
13241                               MachinePointerInfo::getConstantPool(),
13242                               false, false, false, 16);
13243   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
13244   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
13245   SDValue Result;
13246
13247   if (Subtarget->hasSSE3()) {
13248     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
13249     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
13250   } else {
13251     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
13252     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
13253                                            S2F, 0x4E, DAG);
13254     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
13255                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
13256                          Sub);
13257   }
13258
13259   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
13260                      DAG.getIntPtrConstant(0));
13261 }
13262
13263 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
13264 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
13265                                                SelectionDAG &DAG) const {
13266   SDLoc dl(Op);
13267   // FP constant to bias correct the final result.
13268   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
13269                                    MVT::f64);
13270
13271   // Load the 32-bit value into an XMM register.
13272   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
13273                              Op.getOperand(0));
13274
13275   // Zero out the upper parts of the register.
13276   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
13277
13278   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
13279                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
13280                      DAG.getIntPtrConstant(0));
13281
13282   // Or the load with the bias.
13283   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
13284                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
13285                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
13286                                                    MVT::v2f64, Load)),
13287                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
13288                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
13289                                                    MVT::v2f64, Bias)));
13290   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
13291                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
13292                    DAG.getIntPtrConstant(0));
13293
13294   // Subtract the bias.
13295   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
13296
13297   // Handle final rounding.
13298   EVT DestVT = Op.getValueType();
13299
13300   if (DestVT.bitsLT(MVT::f64))
13301     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
13302                        DAG.getIntPtrConstant(0));
13303   if (DestVT.bitsGT(MVT::f64))
13304     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
13305
13306   // Handle final rounding.
13307   return Sub;
13308 }
13309
13310 SDValue X86TargetLowering::lowerUINT_TO_FP_vec(SDValue Op,
13311                                                SelectionDAG &DAG) const {
13312   SDValue N0 = Op.getOperand(0);
13313   MVT SVT = N0.getSimpleValueType();
13314   SDLoc dl(Op);
13315
13316   assert((SVT == MVT::v4i8 || SVT == MVT::v4i16 ||
13317           SVT == MVT::v8i8 || SVT == MVT::v8i16) &&
13318          "Custom UINT_TO_FP is not supported!");
13319
13320   MVT NVT = MVT::getVectorVT(MVT::i32, SVT.getVectorNumElements());
13321   return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(),
13322                      DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, N0));
13323 }
13324
13325 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
13326                                            SelectionDAG &DAG) const {
13327   SDValue N0 = Op.getOperand(0);
13328   SDLoc dl(Op);
13329
13330   if (Op.getValueType().isVector())
13331     return lowerUINT_TO_FP_vec(Op, DAG);
13332
13333   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
13334   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
13335   // the optimization here.
13336   if (DAG.SignBitIsZero(N0))
13337     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
13338
13339   MVT SrcVT = N0.getSimpleValueType();
13340   MVT DstVT = Op.getSimpleValueType();
13341   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
13342     return LowerUINT_TO_FP_i64(Op, DAG);
13343   if (SrcVT == MVT::i32 && X86ScalarSSEf64)
13344     return LowerUINT_TO_FP_i32(Op, DAG);
13345   if (Subtarget->is64Bit() && SrcVT == MVT::i64 && DstVT == MVT::f32)
13346     return SDValue();
13347
13348   // Make a 64-bit buffer, and use it to build an FILD.
13349   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
13350   if (SrcVT == MVT::i32) {
13351     SDValue WordOff = DAG.getConstant(4, getPointerTy());
13352     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
13353                                      getPointerTy(), StackSlot, WordOff);
13354     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
13355                                   StackSlot, MachinePointerInfo(),
13356                                   false, false, 0);
13357     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
13358                                   OffsetSlot, MachinePointerInfo(),
13359                                   false, false, 0);
13360     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
13361     return Fild;
13362   }
13363
13364   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
13365   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
13366                                StackSlot, MachinePointerInfo(),
13367                                false, false, 0);
13368   // For i64 source, we need to add the appropriate power of 2 if the input
13369   // was negative.  This is the same as the optimization in
13370   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
13371   // we must be careful to do the computation in x87 extended precision, not
13372   // in SSE. (The generic code can't know it's OK to do this, or how to.)
13373   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
13374   MachineMemOperand *MMO =
13375     DAG.getMachineFunction()
13376     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13377                           MachineMemOperand::MOLoad, 8, 8);
13378
13379   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
13380   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
13381   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops,
13382                                          MVT::i64, MMO);
13383
13384   APInt FF(32, 0x5F800000ULL);
13385
13386   // Check whether the sign bit is set.
13387   SDValue SignSet = DAG.getSetCC(dl,
13388                                  getSetCCResultType(*DAG.getContext(), MVT::i64),
13389                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
13390                                  ISD::SETLT);
13391
13392   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
13393   SDValue FudgePtr = DAG.getConstantPool(
13394                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
13395                                          getPointerTy());
13396
13397   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
13398   SDValue Zero = DAG.getIntPtrConstant(0);
13399   SDValue Four = DAG.getIntPtrConstant(4);
13400   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
13401                                Zero, Four);
13402   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
13403
13404   // Load the value out, extending it from f32 to f80.
13405   // FIXME: Avoid the extend by constructing the right constant pool?
13406   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
13407                                  FudgePtr, MachinePointerInfo::getConstantPool(),
13408                                  MVT::f32, false, false, false, 4);
13409   // Extend everything to 80 bits to force it to be done on x87.
13410   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
13411   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
13412 }
13413
13414 std::pair<SDValue,SDValue>
13415 X86TargetLowering:: FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG,
13416                                     bool IsSigned, bool IsReplace) const {
13417   SDLoc DL(Op);
13418
13419   EVT DstTy = Op.getValueType();
13420
13421   if (!IsSigned && !isIntegerTypeFTOL(DstTy)) {
13422     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
13423     DstTy = MVT::i64;
13424   }
13425
13426   assert(DstTy.getSimpleVT() <= MVT::i64 &&
13427          DstTy.getSimpleVT() >= MVT::i16 &&
13428          "Unknown FP_TO_INT to lower!");
13429
13430   // These are really Legal.
13431   if (DstTy == MVT::i32 &&
13432       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
13433     return std::make_pair(SDValue(), SDValue());
13434   if (Subtarget->is64Bit() &&
13435       DstTy == MVT::i64 &&
13436       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
13437     return std::make_pair(SDValue(), SDValue());
13438
13439   // We lower FP->int64 either into FISTP64 followed by a load from a temporary
13440   // stack slot, or into the FTOL runtime function.
13441   MachineFunction &MF = DAG.getMachineFunction();
13442   unsigned MemSize = DstTy.getSizeInBits()/8;
13443   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
13444   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
13445
13446   unsigned Opc;
13447   if (!IsSigned && isIntegerTypeFTOL(DstTy))
13448     Opc = X86ISD::WIN_FTOL;
13449   else
13450     switch (DstTy.getSimpleVT().SimpleTy) {
13451     default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
13452     case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
13453     case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
13454     case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
13455     }
13456
13457   SDValue Chain = DAG.getEntryNode();
13458   SDValue Value = Op.getOperand(0);
13459   EVT TheVT = Op.getOperand(0).getValueType();
13460   // FIXME This causes a redundant load/store if the SSE-class value is already
13461   // in memory, such as if it is on the callstack.
13462   if (isScalarFPTypeInSSEReg(TheVT)) {
13463     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
13464     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
13465                          MachinePointerInfo::getFixedStack(SSFI),
13466                          false, false, 0);
13467     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
13468     SDValue Ops[] = {
13469       Chain, StackSlot, DAG.getValueType(TheVT)
13470     };
13471
13472     MachineMemOperand *MMO =
13473       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13474                               MachineMemOperand::MOLoad, MemSize, MemSize);
13475     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, DstTy, MMO);
13476     Chain = Value.getValue(1);
13477     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
13478     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
13479   }
13480
13481   MachineMemOperand *MMO =
13482     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13483                             MachineMemOperand::MOStore, MemSize, MemSize);
13484
13485   if (Opc != X86ISD::WIN_FTOL) {
13486     // Build the FP_TO_INT*_IN_MEM
13487     SDValue Ops[] = { Chain, Value, StackSlot };
13488     SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
13489                                            Ops, DstTy, MMO);
13490     return std::make_pair(FIST, StackSlot);
13491   } else {
13492     SDValue ftol = DAG.getNode(X86ISD::WIN_FTOL, DL,
13493       DAG.getVTList(MVT::Other, MVT::Glue),
13494       Chain, Value);
13495     SDValue eax = DAG.getCopyFromReg(ftol, DL, X86::EAX,
13496       MVT::i32, ftol.getValue(1));
13497     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), DL, X86::EDX,
13498       MVT::i32, eax.getValue(2));
13499     SDValue Ops[] = { eax, edx };
13500     SDValue pair = IsReplace
13501       ? DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops)
13502       : DAG.getMergeValues(Ops, DL);
13503     return std::make_pair(pair, SDValue());
13504   }
13505 }
13506
13507 static SDValue LowerAVXExtend(SDValue Op, SelectionDAG &DAG,
13508                               const X86Subtarget *Subtarget) {
13509   MVT VT = Op->getSimpleValueType(0);
13510   SDValue In = Op->getOperand(0);
13511   MVT InVT = In.getSimpleValueType();
13512   SDLoc dl(Op);
13513
13514   // Optimize vectors in AVX mode:
13515   //
13516   //   v8i16 -> v8i32
13517   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
13518   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
13519   //   Concat upper and lower parts.
13520   //
13521   //   v4i32 -> v4i64
13522   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
13523   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
13524   //   Concat upper and lower parts.
13525   //
13526
13527   if (((VT != MVT::v16i16) || (InVT != MVT::v16i8)) &&
13528       ((VT != MVT::v8i32) || (InVT != MVT::v8i16)) &&
13529       ((VT != MVT::v4i64) || (InVT != MVT::v4i32)))
13530     return SDValue();
13531
13532   if (Subtarget->hasInt256())
13533     return DAG.getNode(X86ISD::VZEXT, dl, VT, In);
13534
13535   SDValue ZeroVec = getZeroVector(InVT, Subtarget, DAG, dl);
13536   SDValue Undef = DAG.getUNDEF(InVT);
13537   bool NeedZero = Op.getOpcode() == ISD::ZERO_EXTEND;
13538   SDValue OpLo = getUnpackl(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
13539   SDValue OpHi = getUnpackh(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
13540
13541   MVT HVT = MVT::getVectorVT(VT.getVectorElementType(),
13542                              VT.getVectorNumElements()/2);
13543
13544   OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
13545   OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
13546
13547   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
13548 }
13549
13550 static  SDValue LowerZERO_EXTEND_AVX512(SDValue Op,
13551                                         SelectionDAG &DAG) {
13552   MVT VT = Op->getSimpleValueType(0);
13553   SDValue In = Op->getOperand(0);
13554   MVT InVT = In.getSimpleValueType();
13555   SDLoc DL(Op);
13556   unsigned int NumElts = VT.getVectorNumElements();
13557   if (NumElts != 8 && NumElts != 16)
13558     return SDValue();
13559
13560   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
13561     return DAG.getNode(X86ISD::VZEXT, DL, VT, In);
13562
13563   EVT ExtVT = (NumElts == 8)? MVT::v8i64 : MVT::v16i32;
13564   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13565   // Now we have only mask extension
13566   assert(InVT.getVectorElementType() == MVT::i1);
13567   SDValue Cst = DAG.getTargetConstant(1, ExtVT.getScalarType());
13568   const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
13569   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
13570   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
13571   SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
13572                            MachinePointerInfo::getConstantPool(),
13573                            false, false, false, Alignment);
13574
13575   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, DL, ExtVT, In, Ld);
13576   if (VT.is512BitVector())
13577     return Brcst;
13578   return DAG.getNode(X86ISD::VTRUNC, DL, VT, Brcst);
13579 }
13580
13581 static SDValue LowerANY_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
13582                                SelectionDAG &DAG) {
13583   if (Subtarget->hasFp256()) {
13584     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
13585     if (Res.getNode())
13586       return Res;
13587   }
13588
13589   return SDValue();
13590 }
13591
13592 static SDValue LowerZERO_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
13593                                 SelectionDAG &DAG) {
13594   SDLoc DL(Op);
13595   MVT VT = Op.getSimpleValueType();
13596   SDValue In = Op.getOperand(0);
13597   MVT SVT = In.getSimpleValueType();
13598
13599   if (VT.is512BitVector() || SVT.getVectorElementType() == MVT::i1)
13600     return LowerZERO_EXTEND_AVX512(Op, DAG);
13601
13602   if (Subtarget->hasFp256()) {
13603     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
13604     if (Res.getNode())
13605       return Res;
13606   }
13607
13608   assert(!VT.is256BitVector() || !SVT.is128BitVector() ||
13609          VT.getVectorNumElements() != SVT.getVectorNumElements());
13610   return SDValue();
13611 }
13612
13613 SDValue X86TargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
13614   SDLoc DL(Op);
13615   MVT VT = Op.getSimpleValueType();
13616   SDValue In = Op.getOperand(0);
13617   MVT InVT = In.getSimpleValueType();
13618
13619   if (VT == MVT::i1) {
13620     assert((InVT.isInteger() && (InVT.getSizeInBits() <= 64)) &&
13621            "Invalid scalar TRUNCATE operation");
13622     if (InVT.getSizeInBits() >= 32)
13623       return SDValue();
13624     In = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, In);
13625     return DAG.getNode(ISD::TRUNCATE, DL, VT, In);
13626   }
13627   assert(VT.getVectorNumElements() == InVT.getVectorNumElements() &&
13628          "Invalid TRUNCATE operation");
13629
13630   if (InVT.is512BitVector() || VT.getVectorElementType() == MVT::i1) {
13631     if (VT.getVectorElementType().getSizeInBits() >=8)
13632       return DAG.getNode(X86ISD::VTRUNC, DL, VT, In);
13633
13634     assert(VT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
13635     unsigned NumElts = InVT.getVectorNumElements();
13636     assert ((NumElts == 8 || NumElts == 16) && "Unexpected vector type");
13637     if (InVT.getSizeInBits() < 512) {
13638       MVT ExtVT = (NumElts == 16)? MVT::v16i32 : MVT::v8i64;
13639       In = DAG.getNode(ISD::SIGN_EXTEND, DL, ExtVT, In);
13640       InVT = ExtVT;
13641     }
13642     
13643     SDValue Cst = DAG.getTargetConstant(1, InVT.getVectorElementType());
13644     const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
13645     SDValue CP = DAG.getConstantPool(C, getPointerTy());
13646     unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
13647     SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
13648                            MachinePointerInfo::getConstantPool(),
13649                            false, false, false, Alignment);
13650     SDValue OneV = DAG.getNode(X86ISD::VBROADCAST, DL, InVT, Ld);
13651     SDValue And = DAG.getNode(ISD::AND, DL, InVT, OneV, In);
13652     return DAG.getNode(X86ISD::TESTM, DL, VT, And, And);
13653   }
13654
13655   if ((VT == MVT::v4i32) && (InVT == MVT::v4i64)) {
13656     // On AVX2, v4i64 -> v4i32 becomes VPERMD.
13657     if (Subtarget->hasInt256()) {
13658       static const int ShufMask[] = {0, 2, 4, 6, -1, -1, -1, -1};
13659       In = DAG.getNode(ISD::BITCAST, DL, MVT::v8i32, In);
13660       In = DAG.getVectorShuffle(MVT::v8i32, DL, In, DAG.getUNDEF(MVT::v8i32),
13661                                 ShufMask);
13662       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, In,
13663                          DAG.getIntPtrConstant(0));
13664     }
13665
13666     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
13667                                DAG.getIntPtrConstant(0));
13668     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
13669                                DAG.getIntPtrConstant(2));
13670     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
13671     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
13672     static const int ShufMask[] = {0, 2, 4, 6};
13673     return DAG.getVectorShuffle(VT, DL, OpLo, OpHi, ShufMask);
13674   }
13675
13676   if ((VT == MVT::v8i16) && (InVT == MVT::v8i32)) {
13677     // On AVX2, v8i32 -> v8i16 becomed PSHUFB.
13678     if (Subtarget->hasInt256()) {
13679       In = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, In);
13680
13681       SmallVector<SDValue,32> pshufbMask;
13682       for (unsigned i = 0; i < 2; ++i) {
13683         pshufbMask.push_back(DAG.getConstant(0x0, MVT::i8));
13684         pshufbMask.push_back(DAG.getConstant(0x1, MVT::i8));
13685         pshufbMask.push_back(DAG.getConstant(0x4, MVT::i8));
13686         pshufbMask.push_back(DAG.getConstant(0x5, MVT::i8));
13687         pshufbMask.push_back(DAG.getConstant(0x8, MVT::i8));
13688         pshufbMask.push_back(DAG.getConstant(0x9, MVT::i8));
13689         pshufbMask.push_back(DAG.getConstant(0xc, MVT::i8));
13690         pshufbMask.push_back(DAG.getConstant(0xd, MVT::i8));
13691         for (unsigned j = 0; j < 8; ++j)
13692           pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
13693       }
13694       SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, pshufbMask);
13695       In = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v32i8, In, BV);
13696       In = DAG.getNode(ISD::BITCAST, DL, MVT::v4i64, In);
13697
13698       static const int ShufMask[] = {0,  2,  -1,  -1};
13699       In = DAG.getVectorShuffle(MVT::v4i64, DL,  In, DAG.getUNDEF(MVT::v4i64),
13700                                 &ShufMask[0]);
13701       In = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
13702                        DAG.getIntPtrConstant(0));
13703       return DAG.getNode(ISD::BITCAST, DL, VT, In);
13704     }
13705
13706     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
13707                                DAG.getIntPtrConstant(0));
13708
13709     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
13710                                DAG.getIntPtrConstant(4));
13711
13712     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpLo);
13713     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpHi);
13714
13715     // The PSHUFB mask:
13716     static const int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13,
13717                                    -1, -1, -1, -1, -1, -1, -1, -1};
13718
13719     SDValue Undef = DAG.getUNDEF(MVT::v16i8);
13720     OpLo = DAG.getVectorShuffle(MVT::v16i8, DL, OpLo, Undef, ShufMask1);
13721     OpHi = DAG.getVectorShuffle(MVT::v16i8, DL, OpHi, Undef, ShufMask1);
13722
13723     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
13724     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
13725
13726     // The MOVLHPS Mask:
13727     static const int ShufMask2[] = {0, 1, 4, 5};
13728     SDValue res = DAG.getVectorShuffle(MVT::v4i32, DL, OpLo, OpHi, ShufMask2);
13729     return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, res);
13730   }
13731
13732   // Handle truncation of V256 to V128 using shuffles.
13733   if (!VT.is128BitVector() || !InVT.is256BitVector())
13734     return SDValue();
13735
13736   assert(Subtarget->hasFp256() && "256-bit vector without AVX!");
13737
13738   unsigned NumElems = VT.getVectorNumElements();
13739   MVT NVT = MVT::getVectorVT(VT.getVectorElementType(), NumElems * 2);
13740
13741   SmallVector<int, 16> MaskVec(NumElems * 2, -1);
13742   // Prepare truncation shuffle mask
13743   for (unsigned i = 0; i != NumElems; ++i)
13744     MaskVec[i] = i * 2;
13745   SDValue V = DAG.getVectorShuffle(NVT, DL,
13746                                    DAG.getNode(ISD::BITCAST, DL, NVT, In),
13747                                    DAG.getUNDEF(NVT), &MaskVec[0]);
13748   return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, V,
13749                      DAG.getIntPtrConstant(0));
13750 }
13751
13752 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
13753                                            SelectionDAG &DAG) const {
13754   assert(!Op.getSimpleValueType().isVector());
13755
13756   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
13757     /*IsSigned=*/ true, /*IsReplace=*/ false);
13758   SDValue FIST = Vals.first, StackSlot = Vals.second;
13759   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
13760   if (!FIST.getNode()) return Op;
13761
13762   if (StackSlot.getNode())
13763     // Load the result.
13764     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
13765                        FIST, StackSlot, MachinePointerInfo(),
13766                        false, false, false, 0);
13767
13768   // The node is the result.
13769   return FIST;
13770 }
13771
13772 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
13773                                            SelectionDAG &DAG) const {
13774   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
13775     /*IsSigned=*/ false, /*IsReplace=*/ false);
13776   SDValue FIST = Vals.first, StackSlot = Vals.second;
13777   assert(FIST.getNode() && "Unexpected failure");
13778
13779   if (StackSlot.getNode())
13780     // Load the result.
13781     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
13782                        FIST, StackSlot, MachinePointerInfo(),
13783                        false, false, false, 0);
13784
13785   // The node is the result.
13786   return FIST;
13787 }
13788
13789 static SDValue LowerFP_EXTEND(SDValue Op, SelectionDAG &DAG) {
13790   SDLoc DL(Op);
13791   MVT VT = Op.getSimpleValueType();
13792   SDValue In = Op.getOperand(0);
13793   MVT SVT = In.getSimpleValueType();
13794
13795   assert(SVT == MVT::v2f32 && "Only customize MVT::v2f32 type legalization!");
13796
13797   return DAG.getNode(X86ISD::VFPEXT, DL, VT,
13798                      DAG.getNode(ISD::CONCAT_VECTORS, DL, MVT::v4f32,
13799                                  In, DAG.getUNDEF(SVT)));
13800 }
13801
13802 /// The only differences between FABS and FNEG are the mask and the logic op.
13803 /// FNEG also has a folding opportunity for FNEG(FABS(x)).
13804 static SDValue LowerFABSorFNEG(SDValue Op, SelectionDAG &DAG) {
13805   assert((Op.getOpcode() == ISD::FABS || Op.getOpcode() == ISD::FNEG) &&
13806          "Wrong opcode for lowering FABS or FNEG.");
13807
13808   bool IsFABS = (Op.getOpcode() == ISD::FABS);
13809
13810   // If this is a FABS and it has an FNEG user, bail out to fold the combination
13811   // into an FNABS. We'll lower the FABS after that if it is still in use.
13812   if (IsFABS)
13813     for (SDNode *User : Op->uses())
13814       if (User->getOpcode() == ISD::FNEG)
13815         return Op;
13816
13817   SDValue Op0 = Op.getOperand(0);
13818   bool IsFNABS = !IsFABS && (Op0.getOpcode() == ISD::FABS);
13819
13820   SDLoc dl(Op);
13821   MVT VT = Op.getSimpleValueType();
13822   // Assume scalar op for initialization; update for vector if needed.
13823   // Note that there are no scalar bitwise logical SSE/AVX instructions, so we
13824   // generate a 16-byte vector constant and logic op even for the scalar case.
13825   // Using a 16-byte mask allows folding the load of the mask with
13826   // the logic op, so it can save (~4 bytes) on code size.
13827   MVT EltVT = VT;
13828   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
13829   // FIXME: Use function attribute "OptimizeForSize" and/or CodeGenOpt::Level to
13830   // decide if we should generate a 16-byte constant mask when we only need 4 or
13831   // 8 bytes for the scalar case.
13832   if (VT.isVector()) {
13833     EltVT = VT.getVectorElementType();
13834     NumElts = VT.getVectorNumElements();
13835   }
13836   
13837   unsigned EltBits = EltVT.getSizeInBits();
13838   LLVMContext *Context = DAG.getContext();
13839   // For FABS, mask is 0x7f...; for FNEG, mask is 0x80...
13840   APInt MaskElt =
13841     IsFABS ? APInt::getSignedMaxValue(EltBits) : APInt::getSignBit(EltBits);
13842   Constant *C = ConstantInt::get(*Context, MaskElt);
13843   C = ConstantVector::getSplat(NumElts, C);
13844   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13845   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy());
13846   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
13847   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
13848                              MachinePointerInfo::getConstantPool(),
13849                              false, false, false, Alignment);
13850
13851   if (VT.isVector()) {
13852     // For a vector, cast operands to a vector type, perform the logic op,
13853     // and cast the result back to the original value type.
13854     MVT VecVT = MVT::getVectorVT(MVT::i64, VT.getSizeInBits() / 64);
13855     SDValue MaskCasted = DAG.getNode(ISD::BITCAST, dl, VecVT, Mask);
13856     SDValue Operand = IsFNABS ?
13857       DAG.getNode(ISD::BITCAST, dl, VecVT, Op0.getOperand(0)) :
13858       DAG.getNode(ISD::BITCAST, dl, VecVT, Op0);
13859     unsigned BitOp = IsFABS ? ISD::AND : IsFNABS ? ISD::OR : ISD::XOR;
13860     return DAG.getNode(ISD::BITCAST, dl, VT,
13861                        DAG.getNode(BitOp, dl, VecVT, Operand, MaskCasted));
13862   }
13863   
13864   // If not vector, then scalar.
13865   unsigned BitOp = IsFABS ? X86ISD::FAND : IsFNABS ? X86ISD::FOR : X86ISD::FXOR;
13866   SDValue Operand = IsFNABS ? Op0.getOperand(0) : Op0;
13867   return DAG.getNode(BitOp, dl, VT, Operand, Mask);
13868 }
13869
13870 static SDValue LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
13871   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13872   LLVMContext *Context = DAG.getContext();
13873   SDValue Op0 = Op.getOperand(0);
13874   SDValue Op1 = Op.getOperand(1);
13875   SDLoc dl(Op);
13876   MVT VT = Op.getSimpleValueType();
13877   MVT SrcVT = Op1.getSimpleValueType();
13878
13879   // If second operand is smaller, extend it first.
13880   if (SrcVT.bitsLT(VT)) {
13881     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
13882     SrcVT = VT;
13883   }
13884   // And if it is bigger, shrink it first.
13885   if (SrcVT.bitsGT(VT)) {
13886     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
13887     SrcVT = VT;
13888   }
13889
13890   // At this point the operands and the result should have the same
13891   // type, and that won't be f80 since that is not custom lowered.
13892
13893   // First get the sign bit of second operand.
13894   SmallVector<Constant*,4> CV;
13895   if (SrcVT == MVT::f64) {
13896     const fltSemantics &Sem = APFloat::IEEEdouble;
13897     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 1ULL << 63))));
13898     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
13899   } else {
13900     const fltSemantics &Sem = APFloat::IEEEsingle;
13901     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 1U << 31))));
13902     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13903     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13904     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13905   }
13906   Constant *C = ConstantVector::get(CV);
13907   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
13908   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
13909                               MachinePointerInfo::getConstantPool(),
13910                               false, false, false, 16);
13911   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
13912
13913   // Shift sign bit right or left if the two operands have different types.
13914   if (SrcVT.bitsGT(VT)) {
13915     // Op0 is MVT::f32, Op1 is MVT::f64.
13916     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
13917     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
13918                           DAG.getConstant(32, MVT::i32));
13919     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
13920     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
13921                           DAG.getIntPtrConstant(0));
13922   }
13923
13924   // Clear first operand sign bit.
13925   CV.clear();
13926   if (VT == MVT::f64) {
13927     const fltSemantics &Sem = APFloat::IEEEdouble;
13928     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
13929                                                    APInt(64, ~(1ULL << 63)))));
13930     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
13931   } else {
13932     const fltSemantics &Sem = APFloat::IEEEsingle;
13933     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
13934                                                    APInt(32, ~(1U << 31)))));
13935     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13936     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13937     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13938   }
13939   C = ConstantVector::get(CV);
13940   CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
13941   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
13942                               MachinePointerInfo::getConstantPool(),
13943                               false, false, false, 16);
13944   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
13945
13946   // Or the value with the sign bit.
13947   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
13948 }
13949
13950 static SDValue LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) {
13951   SDValue N0 = Op.getOperand(0);
13952   SDLoc dl(Op);
13953   MVT VT = Op.getSimpleValueType();
13954
13955   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
13956   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
13957                                   DAG.getConstant(1, VT));
13958   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
13959 }
13960
13961 // Check whether an OR'd tree is PTEST-able.
13962 static SDValue LowerVectorAllZeroTest(SDValue Op, const X86Subtarget *Subtarget,
13963                                       SelectionDAG &DAG) {
13964   assert(Op.getOpcode() == ISD::OR && "Only check OR'd tree.");
13965
13966   if (!Subtarget->hasSSE41())
13967     return SDValue();
13968
13969   if (!Op->hasOneUse())
13970     return SDValue();
13971
13972   SDNode *N = Op.getNode();
13973   SDLoc DL(N);
13974
13975   SmallVector<SDValue, 8> Opnds;
13976   DenseMap<SDValue, unsigned> VecInMap;
13977   SmallVector<SDValue, 8> VecIns;
13978   EVT VT = MVT::Other;
13979
13980   // Recognize a special case where a vector is casted into wide integer to
13981   // test all 0s.
13982   Opnds.push_back(N->getOperand(0));
13983   Opnds.push_back(N->getOperand(1));
13984
13985   for (unsigned Slot = 0, e = Opnds.size(); Slot < e; ++Slot) {
13986     SmallVectorImpl<SDValue>::const_iterator I = Opnds.begin() + Slot;
13987     // BFS traverse all OR'd operands.
13988     if (I->getOpcode() == ISD::OR) {
13989       Opnds.push_back(I->getOperand(0));
13990       Opnds.push_back(I->getOperand(1));
13991       // Re-evaluate the number of nodes to be traversed.
13992       e += 2; // 2 more nodes (LHS and RHS) are pushed.
13993       continue;
13994     }
13995
13996     // Quit if a non-EXTRACT_VECTOR_ELT
13997     if (I->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
13998       return SDValue();
13999
14000     // Quit if without a constant index.
14001     SDValue Idx = I->getOperand(1);
14002     if (!isa<ConstantSDNode>(Idx))
14003       return SDValue();
14004
14005     SDValue ExtractedFromVec = I->getOperand(0);
14006     DenseMap<SDValue, unsigned>::iterator M = VecInMap.find(ExtractedFromVec);
14007     if (M == VecInMap.end()) {
14008       VT = ExtractedFromVec.getValueType();
14009       // Quit if not 128/256-bit vector.
14010       if (!VT.is128BitVector() && !VT.is256BitVector())
14011         return SDValue();
14012       // Quit if not the same type.
14013       if (VecInMap.begin() != VecInMap.end() &&
14014           VT != VecInMap.begin()->first.getValueType())
14015         return SDValue();
14016       M = VecInMap.insert(std::make_pair(ExtractedFromVec, 0)).first;
14017       VecIns.push_back(ExtractedFromVec);
14018     }
14019     M->second |= 1U << cast<ConstantSDNode>(Idx)->getZExtValue();
14020   }
14021
14022   assert((VT.is128BitVector() || VT.is256BitVector()) &&
14023          "Not extracted from 128-/256-bit vector.");
14024
14025   unsigned FullMask = (1U << VT.getVectorNumElements()) - 1U;
14026
14027   for (DenseMap<SDValue, unsigned>::const_iterator
14028         I = VecInMap.begin(), E = VecInMap.end(); I != E; ++I) {
14029     // Quit if not all elements are used.
14030     if (I->second != FullMask)
14031       return SDValue();
14032   }
14033
14034   EVT TestVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
14035
14036   // Cast all vectors into TestVT for PTEST.
14037   for (unsigned i = 0, e = VecIns.size(); i < e; ++i)
14038     VecIns[i] = DAG.getNode(ISD::BITCAST, DL, TestVT, VecIns[i]);
14039
14040   // If more than one full vectors are evaluated, OR them first before PTEST.
14041   for (unsigned Slot = 0, e = VecIns.size(); e - Slot > 1; Slot += 2, e += 1) {
14042     // Each iteration will OR 2 nodes and append the result until there is only
14043     // 1 node left, i.e. the final OR'd value of all vectors.
14044     SDValue LHS = VecIns[Slot];
14045     SDValue RHS = VecIns[Slot + 1];
14046     VecIns.push_back(DAG.getNode(ISD::OR, DL, TestVT, LHS, RHS));
14047   }
14048
14049   return DAG.getNode(X86ISD::PTEST, DL, MVT::i32,
14050                      VecIns.back(), VecIns.back());
14051 }
14052
14053 /// \brief return true if \c Op has a use that doesn't just read flags.
14054 static bool hasNonFlagsUse(SDValue Op) {
14055   for (SDNode::use_iterator UI = Op->use_begin(), UE = Op->use_end(); UI != UE;
14056        ++UI) {
14057     SDNode *User = *UI;
14058     unsigned UOpNo = UI.getOperandNo();
14059     if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
14060       // Look pass truncate.
14061       UOpNo = User->use_begin().getOperandNo();
14062       User = *User->use_begin();
14063     }
14064
14065     if (User->getOpcode() != ISD::BRCOND && User->getOpcode() != ISD::SETCC &&
14066         !(User->getOpcode() == ISD::SELECT && UOpNo == 0))
14067       return true;
14068   }
14069   return false;
14070 }
14071
14072 /// Emit nodes that will be selected as "test Op0,Op0", or something
14073 /// equivalent.
14074 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC, SDLoc dl,
14075                                     SelectionDAG &DAG) const {
14076   if (Op.getValueType() == MVT::i1)
14077     // KORTEST instruction should be selected
14078     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
14079                        DAG.getConstant(0, Op.getValueType()));
14080
14081   // CF and OF aren't always set the way we want. Determine which
14082   // of these we need.
14083   bool NeedCF = false;
14084   bool NeedOF = false;
14085   switch (X86CC) {
14086   default: break;
14087   case X86::COND_A: case X86::COND_AE:
14088   case X86::COND_B: case X86::COND_BE:
14089     NeedCF = true;
14090     break;
14091   case X86::COND_G: case X86::COND_GE:
14092   case X86::COND_L: case X86::COND_LE:
14093   case X86::COND_O: case X86::COND_NO: {
14094     // Check if we really need to set the
14095     // Overflow flag. If NoSignedWrap is present
14096     // that is not actually needed.
14097     switch (Op->getOpcode()) {
14098     case ISD::ADD:
14099     case ISD::SUB:
14100     case ISD::MUL:
14101     case ISD::SHL: {
14102       const BinaryWithFlagsSDNode *BinNode =
14103           cast<BinaryWithFlagsSDNode>(Op.getNode());
14104       if (BinNode->hasNoSignedWrap())
14105         break;
14106     }
14107     default:
14108       NeedOF = true;
14109       break;
14110     }
14111     break;
14112   }
14113   }
14114   // See if we can use the EFLAGS value from the operand instead of
14115   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
14116   // we prove that the arithmetic won't overflow, we can't use OF or CF.
14117   if (Op.getResNo() != 0 || NeedOF || NeedCF) {
14118     // Emit a CMP with 0, which is the TEST pattern.
14119     //if (Op.getValueType() == MVT::i1)
14120     //  return DAG.getNode(X86ISD::CMP, dl, MVT::i1, Op,
14121     //                     DAG.getConstant(0, MVT::i1));
14122     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
14123                        DAG.getConstant(0, Op.getValueType()));
14124   }
14125   unsigned Opcode = 0;
14126   unsigned NumOperands = 0;
14127
14128   // Truncate operations may prevent the merge of the SETCC instruction
14129   // and the arithmetic instruction before it. Attempt to truncate the operands
14130   // of the arithmetic instruction and use a reduced bit-width instruction.
14131   bool NeedTruncation = false;
14132   SDValue ArithOp = Op;
14133   if (Op->getOpcode() == ISD::TRUNCATE && Op->hasOneUse()) {
14134     SDValue Arith = Op->getOperand(0);
14135     // Both the trunc and the arithmetic op need to have one user each.
14136     if (Arith->hasOneUse())
14137       switch (Arith.getOpcode()) {
14138         default: break;
14139         case ISD::ADD:
14140         case ISD::SUB:
14141         case ISD::AND:
14142         case ISD::OR:
14143         case ISD::XOR: {
14144           NeedTruncation = true;
14145           ArithOp = Arith;
14146         }
14147       }
14148   }
14149
14150   // NOTICE: In the code below we use ArithOp to hold the arithmetic operation
14151   // which may be the result of a CAST.  We use the variable 'Op', which is the
14152   // non-casted variable when we check for possible users.
14153   switch (ArithOp.getOpcode()) {
14154   case ISD::ADD:
14155     // Due to an isel shortcoming, be conservative if this add is likely to be
14156     // selected as part of a load-modify-store instruction. When the root node
14157     // in a match is a store, isel doesn't know how to remap non-chain non-flag
14158     // uses of other nodes in the match, such as the ADD in this case. This
14159     // leads to the ADD being left around and reselected, with the result being
14160     // two adds in the output.  Alas, even if none our users are stores, that
14161     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
14162     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
14163     // climbing the DAG back to the root, and it doesn't seem to be worth the
14164     // effort.
14165     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
14166          UE = Op.getNode()->use_end(); UI != UE; ++UI)
14167       if (UI->getOpcode() != ISD::CopyToReg &&
14168           UI->getOpcode() != ISD::SETCC &&
14169           UI->getOpcode() != ISD::STORE)
14170         goto default_case;
14171
14172     if (ConstantSDNode *C =
14173         dyn_cast<ConstantSDNode>(ArithOp.getNode()->getOperand(1))) {
14174       // An add of one will be selected as an INC.
14175       if (C->getAPIntValue() == 1 && !Subtarget->slowIncDec()) {
14176         Opcode = X86ISD::INC;
14177         NumOperands = 1;
14178         break;
14179       }
14180
14181       // An add of negative one (subtract of one) will be selected as a DEC.
14182       if (C->getAPIntValue().isAllOnesValue() && !Subtarget->slowIncDec()) {
14183         Opcode = X86ISD::DEC;
14184         NumOperands = 1;
14185         break;
14186       }
14187     }
14188
14189     // Otherwise use a regular EFLAGS-setting add.
14190     Opcode = X86ISD::ADD;
14191     NumOperands = 2;
14192     break;
14193   case ISD::SHL:
14194   case ISD::SRL:
14195     // If we have a constant logical shift that's only used in a comparison
14196     // against zero turn it into an equivalent AND. This allows turning it into
14197     // a TEST instruction later.
14198     if ((X86CC == X86::COND_E || X86CC == X86::COND_NE) && Op->hasOneUse() &&
14199         isa<ConstantSDNode>(Op->getOperand(1)) && !hasNonFlagsUse(Op)) {
14200       EVT VT = Op.getValueType();
14201       unsigned BitWidth = VT.getSizeInBits();
14202       unsigned ShAmt = Op->getConstantOperandVal(1);
14203       if (ShAmt >= BitWidth) // Avoid undefined shifts.
14204         break;
14205       APInt Mask = ArithOp.getOpcode() == ISD::SRL
14206                        ? APInt::getHighBitsSet(BitWidth, BitWidth - ShAmt)
14207                        : APInt::getLowBitsSet(BitWidth, BitWidth - ShAmt);
14208       if (!Mask.isSignedIntN(32)) // Avoid large immediates.
14209         break;
14210       SDValue New = DAG.getNode(ISD::AND, dl, VT, Op->getOperand(0),
14211                                 DAG.getConstant(Mask, VT));
14212       DAG.ReplaceAllUsesWith(Op, New);
14213       Op = New;
14214     }
14215     break;
14216
14217   case ISD::AND:
14218     // If the primary and result isn't used, don't bother using X86ISD::AND,
14219     // because a TEST instruction will be better.
14220     if (!hasNonFlagsUse(Op))
14221       break;
14222     // FALL THROUGH
14223   case ISD::SUB:
14224   case ISD::OR:
14225   case ISD::XOR:
14226     // Due to the ISEL shortcoming noted above, be conservative if this op is
14227     // likely to be selected as part of a load-modify-store instruction.
14228     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
14229            UE = Op.getNode()->use_end(); UI != UE; ++UI)
14230       if (UI->getOpcode() == ISD::STORE)
14231         goto default_case;
14232
14233     // Otherwise use a regular EFLAGS-setting instruction.
14234     switch (ArithOp.getOpcode()) {
14235     default: llvm_unreachable("unexpected operator!");
14236     case ISD::SUB: Opcode = X86ISD::SUB; break;
14237     case ISD::XOR: Opcode = X86ISD::XOR; break;
14238     case ISD::AND: Opcode = X86ISD::AND; break;
14239     case ISD::OR: {
14240       if (!NeedTruncation && (X86CC == X86::COND_E || X86CC == X86::COND_NE)) {
14241         SDValue EFLAGS = LowerVectorAllZeroTest(Op, Subtarget, DAG);
14242         if (EFLAGS.getNode())
14243           return EFLAGS;
14244       }
14245       Opcode = X86ISD::OR;
14246       break;
14247     }
14248     }
14249
14250     NumOperands = 2;
14251     break;
14252   case X86ISD::ADD:
14253   case X86ISD::SUB:
14254   case X86ISD::INC:
14255   case X86ISD::DEC:
14256   case X86ISD::OR:
14257   case X86ISD::XOR:
14258   case X86ISD::AND:
14259     return SDValue(Op.getNode(), 1);
14260   default:
14261   default_case:
14262     break;
14263   }
14264
14265   // If we found that truncation is beneficial, perform the truncation and
14266   // update 'Op'.
14267   if (NeedTruncation) {
14268     EVT VT = Op.getValueType();
14269     SDValue WideVal = Op->getOperand(0);
14270     EVT WideVT = WideVal.getValueType();
14271     unsigned ConvertedOp = 0;
14272     // Use a target machine opcode to prevent further DAGCombine
14273     // optimizations that may separate the arithmetic operations
14274     // from the setcc node.
14275     switch (WideVal.getOpcode()) {
14276       default: break;
14277       case ISD::ADD: ConvertedOp = X86ISD::ADD; break;
14278       case ISD::SUB: ConvertedOp = X86ISD::SUB; break;
14279       case ISD::AND: ConvertedOp = X86ISD::AND; break;
14280       case ISD::OR:  ConvertedOp = X86ISD::OR;  break;
14281       case ISD::XOR: ConvertedOp = X86ISD::XOR; break;
14282     }
14283
14284     if (ConvertedOp) {
14285       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14286       if (TLI.isOperationLegal(WideVal.getOpcode(), WideVT)) {
14287         SDValue V0 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(0));
14288         SDValue V1 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(1));
14289         Op = DAG.getNode(ConvertedOp, dl, VT, V0, V1);
14290       }
14291     }
14292   }
14293
14294   if (Opcode == 0)
14295     // Emit a CMP with 0, which is the TEST pattern.
14296     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
14297                        DAG.getConstant(0, Op.getValueType()));
14298
14299   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
14300   SmallVector<SDValue, 4> Ops;
14301   for (unsigned i = 0; i != NumOperands; ++i)
14302     Ops.push_back(Op.getOperand(i));
14303
14304   SDValue New = DAG.getNode(Opcode, dl, VTs, Ops);
14305   DAG.ReplaceAllUsesWith(Op, New);
14306   return SDValue(New.getNode(), 1);
14307 }
14308
14309 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
14310 /// equivalent.
14311 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
14312                                    SDLoc dl, SelectionDAG &DAG) const {
14313   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1)) {
14314     if (C->getAPIntValue() == 0)
14315       return EmitTest(Op0, X86CC, dl, DAG);
14316
14317      if (Op0.getValueType() == MVT::i1)
14318        llvm_unreachable("Unexpected comparison operation for MVT::i1 operands");
14319   }
14320  
14321   if ((Op0.getValueType() == MVT::i8 || Op0.getValueType() == MVT::i16 ||
14322        Op0.getValueType() == MVT::i32 || Op0.getValueType() == MVT::i64)) {
14323     // Do the comparison at i32 if it's smaller, besides the Atom case. 
14324     // This avoids subregister aliasing issues. Keep the smaller reference 
14325     // if we're optimizing for size, however, as that'll allow better folding 
14326     // of memory operations.
14327     if (Op0.getValueType() != MVT::i32 && Op0.getValueType() != MVT::i64 &&
14328         !DAG.getMachineFunction().getFunction()->getAttributes().hasAttribute(
14329              AttributeSet::FunctionIndex, Attribute::MinSize) &&
14330         !Subtarget->isAtom()) {
14331       unsigned ExtendOp =
14332           isX86CCUnsigned(X86CC) ? ISD::ZERO_EXTEND : ISD::SIGN_EXTEND;
14333       Op0 = DAG.getNode(ExtendOp, dl, MVT::i32, Op0);
14334       Op1 = DAG.getNode(ExtendOp, dl, MVT::i32, Op1);
14335     }
14336     // Use SUB instead of CMP to enable CSE between SUB and CMP.
14337     SDVTList VTs = DAG.getVTList(Op0.getValueType(), MVT::i32);
14338     SDValue Sub = DAG.getNode(X86ISD::SUB, dl, VTs,
14339                               Op0, Op1);
14340     return SDValue(Sub.getNode(), 1);
14341   }
14342   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
14343 }
14344
14345 /// Convert a comparison if required by the subtarget.
14346 SDValue X86TargetLowering::ConvertCmpIfNecessary(SDValue Cmp,
14347                                                  SelectionDAG &DAG) const {
14348   // If the subtarget does not support the FUCOMI instruction, floating-point
14349   // comparisons have to be converted.
14350   if (Subtarget->hasCMov() ||
14351       Cmp.getOpcode() != X86ISD::CMP ||
14352       !Cmp.getOperand(0).getValueType().isFloatingPoint() ||
14353       !Cmp.getOperand(1).getValueType().isFloatingPoint())
14354     return Cmp;
14355
14356   // The instruction selector will select an FUCOM instruction instead of
14357   // FUCOMI, which writes the comparison result to FPSW instead of EFLAGS. Hence
14358   // build an SDNode sequence that transfers the result from FPSW into EFLAGS:
14359   // (X86sahf (trunc (srl (X86fp_stsw (trunc (X86cmp ...)), 8))))
14360   SDLoc dl(Cmp);
14361   SDValue TruncFPSW = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, Cmp);
14362   SDValue FNStSW = DAG.getNode(X86ISD::FNSTSW16r, dl, MVT::i16, TruncFPSW);
14363   SDValue Srl = DAG.getNode(ISD::SRL, dl, MVT::i16, FNStSW,
14364                             DAG.getConstant(8, MVT::i8));
14365   SDValue TruncSrl = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Srl);
14366   return DAG.getNode(X86ISD::SAHF, dl, MVT::i32, TruncSrl);
14367 }
14368
14369 /// The minimum architected relative accuracy is 2^-12. We need one
14370 /// Newton-Raphson step to have a good float result (24 bits of precision).
14371 SDValue X86TargetLowering::getRsqrtEstimate(SDValue Op,
14372                                             DAGCombinerInfo &DCI,
14373                                             unsigned &RefinementSteps,
14374                                             bool &UseOneConstNR) const {
14375   // FIXME: We should use instruction latency models to calculate the cost of
14376   // each potential sequence, but this is very hard to do reliably because
14377   // at least Intel's Core* chips have variable timing based on the number of
14378   // significant digits in the divisor and/or sqrt operand.
14379   if (!Subtarget->useSqrtEst())
14380     return SDValue();
14381
14382   EVT VT = Op.getValueType();
14383   
14384   // SSE1 has rsqrtss and rsqrtps.
14385   // TODO: Add support for AVX512 (v16f32).
14386   // It is likely not profitable to do this for f64 because a double-precision
14387   // rsqrt estimate with refinement on x86 prior to FMA requires at least 16
14388   // instructions: convert to single, rsqrtss, convert back to double, refine
14389   // (3 steps = at least 13 insts). If an 'rsqrtsd' variant was added to the ISA
14390   // along with FMA, this could be a throughput win.
14391   if ((Subtarget->hasSSE1() && (VT == MVT::f32 || VT == MVT::v4f32)) ||
14392       (Subtarget->hasAVX() && VT == MVT::v8f32)) {
14393     RefinementSteps = 1;
14394     UseOneConstNR = false;
14395     return DCI.DAG.getNode(X86ISD::FRSQRT, SDLoc(Op), VT, Op);
14396   }
14397   return SDValue();
14398 }
14399
14400 static bool isAllOnes(SDValue V) {
14401   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
14402   return C && C->isAllOnesValue();
14403 }
14404
14405 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
14406 /// if it's possible.
14407 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
14408                                      SDLoc dl, SelectionDAG &DAG) const {
14409   SDValue Op0 = And.getOperand(0);
14410   SDValue Op1 = And.getOperand(1);
14411   if (Op0.getOpcode() == ISD::TRUNCATE)
14412     Op0 = Op0.getOperand(0);
14413   if (Op1.getOpcode() == ISD::TRUNCATE)
14414     Op1 = Op1.getOperand(0);
14415
14416   SDValue LHS, RHS;
14417   if (Op1.getOpcode() == ISD::SHL)
14418     std::swap(Op0, Op1);
14419   if (Op0.getOpcode() == ISD::SHL) {
14420     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
14421       if (And00C->getZExtValue() == 1) {
14422         // If we looked past a truncate, check that it's only truncating away
14423         // known zeros.
14424         unsigned BitWidth = Op0.getValueSizeInBits();
14425         unsigned AndBitWidth = And.getValueSizeInBits();
14426         if (BitWidth > AndBitWidth) {
14427           APInt Zeros, Ones;
14428           DAG.computeKnownBits(Op0, Zeros, Ones);
14429           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
14430             return SDValue();
14431         }
14432         LHS = Op1;
14433         RHS = Op0.getOperand(1);
14434       }
14435   } else if (Op1.getOpcode() == ISD::Constant) {
14436     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
14437     uint64_t AndRHSVal = AndRHS->getZExtValue();
14438     SDValue AndLHS = Op0;
14439
14440     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
14441       LHS = AndLHS.getOperand(0);
14442       RHS = AndLHS.getOperand(1);
14443     }
14444
14445     // Use BT if the immediate can't be encoded in a TEST instruction.
14446     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
14447       LHS = AndLHS;
14448       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
14449     }
14450   }
14451
14452   if (LHS.getNode()) {
14453     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
14454     // instruction.  Since the shift amount is in-range-or-undefined, we know
14455     // that doing a bittest on the i32 value is ok.  We extend to i32 because
14456     // the encoding for the i16 version is larger than the i32 version.
14457     // Also promote i16 to i32 for performance / code size reason.
14458     if (LHS.getValueType() == MVT::i8 ||
14459         LHS.getValueType() == MVT::i16)
14460       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
14461
14462     // If the operand types disagree, extend the shift amount to match.  Since
14463     // BT ignores high bits (like shifts) we can use anyextend.
14464     if (LHS.getValueType() != RHS.getValueType())
14465       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
14466
14467     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
14468     X86::CondCode Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
14469     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14470                        DAG.getConstant(Cond, MVT::i8), BT);
14471   }
14472
14473   return SDValue();
14474 }
14475
14476 /// \brief - Turns an ISD::CondCode into a value suitable for SSE floating point
14477 /// mask CMPs.
14478 static int translateX86FSETCC(ISD::CondCode SetCCOpcode, SDValue &Op0,
14479                               SDValue &Op1) {
14480   unsigned SSECC;
14481   bool Swap = false;
14482
14483   // SSE Condition code mapping:
14484   //  0 - EQ
14485   //  1 - LT
14486   //  2 - LE
14487   //  3 - UNORD
14488   //  4 - NEQ
14489   //  5 - NLT
14490   //  6 - NLE
14491   //  7 - ORD
14492   switch (SetCCOpcode) {
14493   default: llvm_unreachable("Unexpected SETCC condition");
14494   case ISD::SETOEQ:
14495   case ISD::SETEQ:  SSECC = 0; break;
14496   case ISD::SETOGT:
14497   case ISD::SETGT:  Swap = true; // Fallthrough
14498   case ISD::SETLT:
14499   case ISD::SETOLT: SSECC = 1; break;
14500   case ISD::SETOGE:
14501   case ISD::SETGE:  Swap = true; // Fallthrough
14502   case ISD::SETLE:
14503   case ISD::SETOLE: SSECC = 2; break;
14504   case ISD::SETUO:  SSECC = 3; break;
14505   case ISD::SETUNE:
14506   case ISD::SETNE:  SSECC = 4; break;
14507   case ISD::SETULE: Swap = true; // Fallthrough
14508   case ISD::SETUGE: SSECC = 5; break;
14509   case ISD::SETULT: Swap = true; // Fallthrough
14510   case ISD::SETUGT: SSECC = 6; break;
14511   case ISD::SETO:   SSECC = 7; break;
14512   case ISD::SETUEQ:
14513   case ISD::SETONE: SSECC = 8; break;
14514   }
14515   if (Swap)
14516     std::swap(Op0, Op1);
14517
14518   return SSECC;
14519 }
14520
14521 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
14522 // ones, and then concatenate the result back.
14523 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
14524   MVT VT = Op.getSimpleValueType();
14525
14526   assert(VT.is256BitVector() && Op.getOpcode() == ISD::SETCC &&
14527          "Unsupported value type for operation");
14528
14529   unsigned NumElems = VT.getVectorNumElements();
14530   SDLoc dl(Op);
14531   SDValue CC = Op.getOperand(2);
14532
14533   // Extract the LHS vectors
14534   SDValue LHS = Op.getOperand(0);
14535   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
14536   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
14537
14538   // Extract the RHS vectors
14539   SDValue RHS = Op.getOperand(1);
14540   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
14541   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
14542
14543   // Issue the operation on the smaller types and concatenate the result back
14544   MVT EltVT = VT.getVectorElementType();
14545   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
14546   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
14547                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
14548                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
14549 }
14550
14551 static SDValue LowerIntVSETCC_AVX512(SDValue Op, SelectionDAG &DAG,
14552                                      const X86Subtarget *Subtarget) {
14553   SDValue Op0 = Op.getOperand(0);
14554   SDValue Op1 = Op.getOperand(1);
14555   SDValue CC = Op.getOperand(2);
14556   MVT VT = Op.getSimpleValueType();
14557   SDLoc dl(Op);
14558
14559   assert(Op0.getValueType().getVectorElementType().getSizeInBits() >= 8 &&
14560          Op.getValueType().getScalarType() == MVT::i1 &&
14561          "Cannot set masked compare for this operation");
14562
14563   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
14564   unsigned  Opc = 0;
14565   bool Unsigned = false;
14566   bool Swap = false;
14567   unsigned SSECC;
14568   switch (SetCCOpcode) {
14569   default: llvm_unreachable("Unexpected SETCC condition");
14570   case ISD::SETNE:  SSECC = 4; break;
14571   case ISD::SETEQ:  Opc = X86ISD::PCMPEQM; break;
14572   case ISD::SETUGT: SSECC = 6; Unsigned = true; break;
14573   case ISD::SETLT:  Swap = true; //fall-through
14574   case ISD::SETGT:  Opc = X86ISD::PCMPGTM; break;
14575   case ISD::SETULT: SSECC = 1; Unsigned = true; break;
14576   case ISD::SETUGE: SSECC = 5; Unsigned = true; break; //NLT
14577   case ISD::SETGE:  Swap = true; SSECC = 2; break; // LE + swap
14578   case ISD::SETULE: Unsigned = true; //fall-through
14579   case ISD::SETLE:  SSECC = 2; break;
14580   }
14581
14582   if (Swap)
14583     std::swap(Op0, Op1);
14584   if (Opc)
14585     return DAG.getNode(Opc, dl, VT, Op0, Op1);
14586   Opc = Unsigned ? X86ISD::CMPMU: X86ISD::CMPM;
14587   return DAG.getNode(Opc, dl, VT, Op0, Op1,
14588                      DAG.getConstant(SSECC, MVT::i8));
14589 }
14590
14591 /// \brief Try to turn a VSETULT into a VSETULE by modifying its second
14592 /// operand \p Op1.  If non-trivial (for example because it's not constant)
14593 /// return an empty value.
14594 static SDValue ChangeVSETULTtoVSETULE(SDLoc dl, SDValue Op1, SelectionDAG &DAG)
14595 {
14596   BuildVectorSDNode *BV = dyn_cast<BuildVectorSDNode>(Op1.getNode());
14597   if (!BV)
14598     return SDValue();
14599
14600   MVT VT = Op1.getSimpleValueType();
14601   MVT EVT = VT.getVectorElementType();
14602   unsigned n = VT.getVectorNumElements();
14603   SmallVector<SDValue, 8> ULTOp1;
14604
14605   for (unsigned i = 0; i < n; ++i) {
14606     ConstantSDNode *Elt = dyn_cast<ConstantSDNode>(BV->getOperand(i));
14607     if (!Elt || Elt->isOpaque() || Elt->getValueType(0) != EVT)
14608       return SDValue();
14609
14610     // Avoid underflow.
14611     APInt Val = Elt->getAPIntValue();
14612     if (Val == 0)
14613       return SDValue();
14614
14615     ULTOp1.push_back(DAG.getConstant(Val - 1, EVT));
14616   }
14617
14618   return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, ULTOp1);
14619 }
14620
14621 static SDValue LowerVSETCC(SDValue Op, const X86Subtarget *Subtarget,
14622                            SelectionDAG &DAG) {
14623   SDValue Op0 = Op.getOperand(0);
14624   SDValue Op1 = Op.getOperand(1);
14625   SDValue CC = Op.getOperand(2);
14626   MVT VT = Op.getSimpleValueType();
14627   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
14628   bool isFP = Op.getOperand(1).getSimpleValueType().isFloatingPoint();
14629   SDLoc dl(Op);
14630
14631   if (isFP) {
14632 #ifndef NDEBUG
14633     MVT EltVT = Op0.getSimpleValueType().getVectorElementType();
14634     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
14635 #endif
14636
14637     unsigned SSECC = translateX86FSETCC(SetCCOpcode, Op0, Op1);
14638     unsigned Opc = X86ISD::CMPP;
14639     if (Subtarget->hasAVX512() && VT.getVectorElementType() == MVT::i1) {
14640       assert(VT.getVectorNumElements() <= 16);
14641       Opc = X86ISD::CMPM;
14642     }
14643     // In the two special cases we can't handle, emit two comparisons.
14644     if (SSECC == 8) {
14645       unsigned CC0, CC1;
14646       unsigned CombineOpc;
14647       if (SetCCOpcode == ISD::SETUEQ) {
14648         CC0 = 3; CC1 = 0; CombineOpc = ISD::OR;
14649       } else {
14650         assert(SetCCOpcode == ISD::SETONE);
14651         CC0 = 7; CC1 = 4; CombineOpc = ISD::AND;
14652       }
14653
14654       SDValue Cmp0 = DAG.getNode(Opc, dl, VT, Op0, Op1,
14655                                  DAG.getConstant(CC0, MVT::i8));
14656       SDValue Cmp1 = DAG.getNode(Opc, dl, VT, Op0, Op1,
14657                                  DAG.getConstant(CC1, MVT::i8));
14658       return DAG.getNode(CombineOpc, dl, VT, Cmp0, Cmp1);
14659     }
14660     // Handle all other FP comparisons here.
14661     return DAG.getNode(Opc, dl, VT, Op0, Op1,
14662                        DAG.getConstant(SSECC, MVT::i8));
14663   }
14664
14665   // Break 256-bit integer vector compare into smaller ones.
14666   if (VT.is256BitVector() && !Subtarget->hasInt256())
14667     return Lower256IntVSETCC(Op, DAG);
14668
14669   bool MaskResult = (VT.getVectorElementType() == MVT::i1);
14670   EVT OpVT = Op1.getValueType();
14671   if (Subtarget->hasAVX512()) {
14672     if (Op1.getValueType().is512BitVector() ||
14673         (Subtarget->hasBWI() && Subtarget->hasVLX()) ||
14674         (MaskResult && OpVT.getVectorElementType().getSizeInBits() >= 32))
14675       return LowerIntVSETCC_AVX512(Op, DAG, Subtarget);
14676
14677     // In AVX-512 architecture setcc returns mask with i1 elements,
14678     // But there is no compare instruction for i8 and i16 elements in KNL.
14679     // We are not talking about 512-bit operands in this case, these
14680     // types are illegal.
14681     if (MaskResult &&
14682         (OpVT.getVectorElementType().getSizeInBits() < 32 &&
14683          OpVT.getVectorElementType().getSizeInBits() >= 8))
14684       return DAG.getNode(ISD::TRUNCATE, dl, VT,
14685                          DAG.getNode(ISD::SETCC, dl, OpVT, Op0, Op1, CC));
14686   }
14687
14688   // We are handling one of the integer comparisons here.  Since SSE only has
14689   // GT and EQ comparisons for integer, swapping operands and multiple
14690   // operations may be required for some comparisons.
14691   unsigned Opc;
14692   bool Swap = false, Invert = false, FlipSigns = false, MinMax = false;
14693   bool Subus = false;
14694
14695   switch (SetCCOpcode) {
14696   default: llvm_unreachable("Unexpected SETCC condition");
14697   case ISD::SETNE:  Invert = true;
14698   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
14699   case ISD::SETLT:  Swap = true;
14700   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
14701   case ISD::SETGE:  Swap = true;
14702   case ISD::SETLE:  Opc = X86ISD::PCMPGT;
14703                     Invert = true; break;
14704   case ISD::SETULT: Swap = true;
14705   case ISD::SETUGT: Opc = X86ISD::PCMPGT;
14706                     FlipSigns = true; break;
14707   case ISD::SETUGE: Swap = true;
14708   case ISD::SETULE: Opc = X86ISD::PCMPGT;
14709                     FlipSigns = true; Invert = true; break;
14710   }
14711
14712   // Special case: Use min/max operations for SETULE/SETUGE
14713   MVT VET = VT.getVectorElementType();
14714   bool hasMinMax =
14715        (Subtarget->hasSSE41() && (VET >= MVT::i8 && VET <= MVT::i32))
14716     || (Subtarget->hasSSE2()  && (VET == MVT::i8));
14717
14718   if (hasMinMax) {
14719     switch (SetCCOpcode) {
14720     default: break;
14721     case ISD::SETULE: Opc = X86ISD::UMIN; MinMax = true; break;
14722     case ISD::SETUGE: Opc = X86ISD::UMAX; MinMax = true; break;
14723     }
14724
14725     if (MinMax) { Swap = false; Invert = false; FlipSigns = false; }
14726   }
14727
14728   bool hasSubus = Subtarget->hasSSE2() && (VET == MVT::i8 || VET == MVT::i16);
14729   if (!MinMax && hasSubus) {
14730     // As another special case, use PSUBUS[BW] when it's profitable. E.g. for
14731     // Op0 u<= Op1:
14732     //   t = psubus Op0, Op1
14733     //   pcmpeq t, <0..0>
14734     switch (SetCCOpcode) {
14735     default: break;
14736     case ISD::SETULT: {
14737       // If the comparison is against a constant we can turn this into a
14738       // setule.  With psubus, setule does not require a swap.  This is
14739       // beneficial because the constant in the register is no longer
14740       // destructed as the destination so it can be hoisted out of a loop.
14741       // Only do this pre-AVX since vpcmp* is no longer destructive.
14742       if (Subtarget->hasAVX())
14743         break;
14744       SDValue ULEOp1 = ChangeVSETULTtoVSETULE(dl, Op1, DAG);
14745       if (ULEOp1.getNode()) {
14746         Op1 = ULEOp1;
14747         Subus = true; Invert = false; Swap = false;
14748       }
14749       break;
14750     }
14751     // Psubus is better than flip-sign because it requires no inversion.
14752     case ISD::SETUGE: Subus = true; Invert = false; Swap = true;  break;
14753     case ISD::SETULE: Subus = true; Invert = false; Swap = false; break;
14754     }
14755
14756     if (Subus) {
14757       Opc = X86ISD::SUBUS;
14758       FlipSigns = false;
14759     }
14760   }
14761
14762   if (Swap)
14763     std::swap(Op0, Op1);
14764
14765   // Check that the operation in question is available (most are plain SSE2,
14766   // but PCMPGTQ and PCMPEQQ have different requirements).
14767   if (VT == MVT::v2i64) {
14768     if (Opc == X86ISD::PCMPGT && !Subtarget->hasSSE42()) {
14769       assert(Subtarget->hasSSE2() && "Don't know how to lower!");
14770
14771       // First cast everything to the right type.
14772       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
14773       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
14774
14775       // Since SSE has no unsigned integer comparisons, we need to flip the sign
14776       // bits of the inputs before performing those operations. The lower
14777       // compare is always unsigned.
14778       SDValue SB;
14779       if (FlipSigns) {
14780         SB = DAG.getConstant(0x80000000U, MVT::v4i32);
14781       } else {
14782         SDValue Sign = DAG.getConstant(0x80000000U, MVT::i32);
14783         SDValue Zero = DAG.getConstant(0x00000000U, MVT::i32);
14784         SB = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
14785                          Sign, Zero, Sign, Zero);
14786       }
14787       Op0 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op0, SB);
14788       Op1 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op1, SB);
14789
14790       // Emulate PCMPGTQ with (hi1 > hi2) | ((hi1 == hi2) & (lo1 > lo2))
14791       SDValue GT = DAG.getNode(X86ISD::PCMPGT, dl, MVT::v4i32, Op0, Op1);
14792       SDValue EQ = DAG.getNode(X86ISD::PCMPEQ, dl, MVT::v4i32, Op0, Op1);
14793
14794       // Create masks for only the low parts/high parts of the 64 bit integers.
14795       static const int MaskHi[] = { 1, 1, 3, 3 };
14796       static const int MaskLo[] = { 0, 0, 2, 2 };
14797       SDValue EQHi = DAG.getVectorShuffle(MVT::v4i32, dl, EQ, EQ, MaskHi);
14798       SDValue GTLo = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskLo);
14799       SDValue GTHi = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskHi);
14800
14801       SDValue Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, EQHi, GTLo);
14802       Result = DAG.getNode(ISD::OR, dl, MVT::v4i32, Result, GTHi);
14803
14804       if (Invert)
14805         Result = DAG.getNOT(dl, Result, MVT::v4i32);
14806
14807       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
14808     }
14809
14810     if (Opc == X86ISD::PCMPEQ && !Subtarget->hasSSE41()) {
14811       // If pcmpeqq is missing but pcmpeqd is available synthesize pcmpeqq with
14812       // pcmpeqd + pshufd + pand.
14813       assert(Subtarget->hasSSE2() && !FlipSigns && "Don't know how to lower!");
14814
14815       // First cast everything to the right type.
14816       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
14817       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
14818
14819       // Do the compare.
14820       SDValue Result = DAG.getNode(Opc, dl, MVT::v4i32, Op0, Op1);
14821
14822       // Make sure the lower and upper halves are both all-ones.
14823       static const int Mask[] = { 1, 0, 3, 2 };
14824       SDValue Shuf = DAG.getVectorShuffle(MVT::v4i32, dl, Result, Result, Mask);
14825       Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, Result, Shuf);
14826
14827       if (Invert)
14828         Result = DAG.getNOT(dl, Result, MVT::v4i32);
14829
14830       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
14831     }
14832   }
14833
14834   // Since SSE has no unsigned integer comparisons, we need to flip the sign
14835   // bits of the inputs before performing those operations.
14836   if (FlipSigns) {
14837     EVT EltVT = VT.getVectorElementType();
14838     SDValue SB = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()), VT);
14839     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SB);
14840     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SB);
14841   }
14842
14843   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
14844
14845   // If the logical-not of the result is required, perform that now.
14846   if (Invert)
14847     Result = DAG.getNOT(dl, Result, VT);
14848
14849   if (MinMax)
14850     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Op0, Result);
14851
14852   if (Subus)
14853     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Result,
14854                          getZeroVector(VT, Subtarget, DAG, dl));
14855
14856   return Result;
14857 }
14858
14859 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
14860
14861   MVT VT = Op.getSimpleValueType();
14862
14863   if (VT.isVector()) return LowerVSETCC(Op, Subtarget, DAG);
14864
14865   assert(((!Subtarget->hasAVX512() && VT == MVT::i8) || (VT == MVT::i1))
14866          && "SetCC type must be 8-bit or 1-bit integer");
14867   SDValue Op0 = Op.getOperand(0);
14868   SDValue Op1 = Op.getOperand(1);
14869   SDLoc dl(Op);
14870   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
14871
14872   // Optimize to BT if possible.
14873   // Lower (X & (1 << N)) == 0 to BT(X, N).
14874   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
14875   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
14876   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
14877       Op1.getOpcode() == ISD::Constant &&
14878       cast<ConstantSDNode>(Op1)->isNullValue() &&
14879       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
14880     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
14881     if (NewSetCC.getNode())
14882       return NewSetCC;
14883   }
14884
14885   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
14886   // these.
14887   if (Op1.getOpcode() == ISD::Constant &&
14888       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
14889        cast<ConstantSDNode>(Op1)->isNullValue()) &&
14890       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
14891
14892     // If the input is a setcc, then reuse the input setcc or use a new one with
14893     // the inverted condition.
14894     if (Op0.getOpcode() == X86ISD::SETCC) {
14895       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
14896       bool Invert = (CC == ISD::SETNE) ^
14897         cast<ConstantSDNode>(Op1)->isNullValue();
14898       if (!Invert)
14899         return Op0;
14900
14901       CCode = X86::GetOppositeBranchCondition(CCode);
14902       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14903                                   DAG.getConstant(CCode, MVT::i8),
14904                                   Op0.getOperand(1));
14905       if (VT == MVT::i1)
14906         return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
14907       return SetCC;
14908     }
14909   }
14910   if ((Op0.getValueType() == MVT::i1) && (Op1.getOpcode() == ISD::Constant) &&
14911       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1) &&
14912       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
14913
14914     ISD::CondCode NewCC = ISD::getSetCCInverse(CC, true);
14915     return DAG.getSetCC(dl, VT, Op0, DAG.getConstant(0, MVT::i1), NewCC);
14916   }
14917
14918   bool isFP = Op1.getSimpleValueType().isFloatingPoint();
14919   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
14920   if (X86CC == X86::COND_INVALID)
14921     return SDValue();
14922
14923   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, dl, DAG);
14924   EFLAGS = ConvertCmpIfNecessary(EFLAGS, DAG);
14925   SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14926                               DAG.getConstant(X86CC, MVT::i8), EFLAGS);
14927   if (VT == MVT::i1)
14928     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
14929   return SetCC;
14930 }
14931
14932 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
14933 static bool isX86LogicalCmp(SDValue Op) {
14934   unsigned Opc = Op.getNode()->getOpcode();
14935   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI ||
14936       Opc == X86ISD::SAHF)
14937     return true;
14938   if (Op.getResNo() == 1 &&
14939       (Opc == X86ISD::ADD ||
14940        Opc == X86ISD::SUB ||
14941        Opc == X86ISD::ADC ||
14942        Opc == X86ISD::SBB ||
14943        Opc == X86ISD::SMUL ||
14944        Opc == X86ISD::UMUL ||
14945        Opc == X86ISD::INC ||
14946        Opc == X86ISD::DEC ||
14947        Opc == X86ISD::OR ||
14948        Opc == X86ISD::XOR ||
14949        Opc == X86ISD::AND))
14950     return true;
14951
14952   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
14953     return true;
14954
14955   return false;
14956 }
14957
14958 static bool isTruncWithZeroHighBitsInput(SDValue V, SelectionDAG &DAG) {
14959   if (V.getOpcode() != ISD::TRUNCATE)
14960     return false;
14961
14962   SDValue VOp0 = V.getOperand(0);
14963   unsigned InBits = VOp0.getValueSizeInBits();
14964   unsigned Bits = V.getValueSizeInBits();
14965   return DAG.MaskedValueIsZero(VOp0, APInt::getHighBitsSet(InBits,InBits-Bits));
14966 }
14967
14968 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
14969   bool addTest = true;
14970   SDValue Cond  = Op.getOperand(0);
14971   SDValue Op1 = Op.getOperand(1);
14972   SDValue Op2 = Op.getOperand(2);
14973   SDLoc DL(Op);
14974   EVT VT = Op1.getValueType();
14975   SDValue CC;
14976
14977   // Lower fp selects into a CMP/AND/ANDN/OR sequence when the necessary SSE ops
14978   // are available. Otherwise fp cmovs get lowered into a less efficient branch
14979   // sequence later on.
14980   if (Cond.getOpcode() == ISD::SETCC &&
14981       ((Subtarget->hasSSE2() && (VT == MVT::f32 || VT == MVT::f64)) ||
14982        (Subtarget->hasSSE1() && VT == MVT::f32)) &&
14983       VT == Cond.getOperand(0).getValueType() && Cond->hasOneUse()) {
14984     SDValue CondOp0 = Cond.getOperand(0), CondOp1 = Cond.getOperand(1);
14985     int SSECC = translateX86FSETCC(
14986         cast<CondCodeSDNode>(Cond.getOperand(2))->get(), CondOp0, CondOp1);
14987
14988     if (SSECC != 8) {
14989       if (Subtarget->hasAVX512()) {
14990         SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CondOp0, CondOp1,
14991                                   DAG.getConstant(SSECC, MVT::i8));
14992         return DAG.getNode(X86ISD::SELECT, DL, VT, Cmp, Op1, Op2);
14993       }
14994       SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, VT, CondOp0, CondOp1,
14995                                 DAG.getConstant(SSECC, MVT::i8));
14996       SDValue AndN = DAG.getNode(X86ISD::FANDN, DL, VT, Cmp, Op2);
14997       SDValue And = DAG.getNode(X86ISD::FAND, DL, VT, Cmp, Op1);
14998       return DAG.getNode(X86ISD::FOR, DL, VT, AndN, And);
14999     }
15000   }
15001
15002   if (Cond.getOpcode() == ISD::SETCC) {
15003     SDValue NewCond = LowerSETCC(Cond, DAG);
15004     if (NewCond.getNode())
15005       Cond = NewCond;
15006   }
15007
15008   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
15009   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
15010   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
15011   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
15012   if (Cond.getOpcode() == X86ISD::SETCC &&
15013       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
15014       isZero(Cond.getOperand(1).getOperand(1))) {
15015     SDValue Cmp = Cond.getOperand(1);
15016
15017     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
15018
15019     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
15020         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
15021       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
15022
15023       SDValue CmpOp0 = Cmp.getOperand(0);
15024       // Apply further optimizations for special cases
15025       // (select (x != 0), -1, 0) -> neg & sbb
15026       // (select (x == 0), 0, -1) -> neg & sbb
15027       if (ConstantSDNode *YC = dyn_cast<ConstantSDNode>(Y))
15028         if (YC->isNullValue() &&
15029             (isAllOnes(Op1) == (CondCode == X86::COND_NE))) {
15030           SDVTList VTs = DAG.getVTList(CmpOp0.getValueType(), MVT::i32);
15031           SDValue Neg = DAG.getNode(X86ISD::SUB, DL, VTs,
15032                                     DAG.getConstant(0, CmpOp0.getValueType()),
15033                                     CmpOp0);
15034           SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
15035                                     DAG.getConstant(X86::COND_B, MVT::i8),
15036                                     SDValue(Neg.getNode(), 1));
15037           return Res;
15038         }
15039
15040       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
15041                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
15042       Cmp = ConvertCmpIfNecessary(Cmp, DAG);
15043
15044       SDValue Res =   // Res = 0 or -1.
15045         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
15046                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
15047
15048       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
15049         Res = DAG.getNOT(DL, Res, Res.getValueType());
15050
15051       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
15052       if (!N2C || !N2C->isNullValue())
15053         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
15054       return Res;
15055     }
15056   }
15057
15058   // Look past (and (setcc_carry (cmp ...)), 1).
15059   if (Cond.getOpcode() == ISD::AND &&
15060       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
15061     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
15062     if (C && C->getAPIntValue() == 1)
15063       Cond = Cond.getOperand(0);
15064   }
15065
15066   // If condition flag is set by a X86ISD::CMP, then use it as the condition
15067   // setting operand in place of the X86ISD::SETCC.
15068   unsigned CondOpcode = Cond.getOpcode();
15069   if (CondOpcode == X86ISD::SETCC ||
15070       CondOpcode == X86ISD::SETCC_CARRY) {
15071     CC = Cond.getOperand(0);
15072
15073     SDValue Cmp = Cond.getOperand(1);
15074     unsigned Opc = Cmp.getOpcode();
15075     MVT VT = Op.getSimpleValueType();
15076
15077     bool IllegalFPCMov = false;
15078     if (VT.isFloatingPoint() && !VT.isVector() &&
15079         !isScalarFPTypeInSSEReg(VT))  // FPStack?
15080       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
15081
15082     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
15083         Opc == X86ISD::BT) { // FIXME
15084       Cond = Cmp;
15085       addTest = false;
15086     }
15087   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
15088              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
15089              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
15090               Cond.getOperand(0).getValueType() != MVT::i8)) {
15091     SDValue LHS = Cond.getOperand(0);
15092     SDValue RHS = Cond.getOperand(1);
15093     unsigned X86Opcode;
15094     unsigned X86Cond;
15095     SDVTList VTs;
15096     switch (CondOpcode) {
15097     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
15098     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
15099     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
15100     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
15101     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
15102     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
15103     default: llvm_unreachable("unexpected overflowing operator");
15104     }
15105     if (CondOpcode == ISD::UMULO)
15106       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
15107                           MVT::i32);
15108     else
15109       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
15110
15111     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
15112
15113     if (CondOpcode == ISD::UMULO)
15114       Cond = X86Op.getValue(2);
15115     else
15116       Cond = X86Op.getValue(1);
15117
15118     CC = DAG.getConstant(X86Cond, MVT::i8);
15119     addTest = false;
15120   }
15121
15122   if (addTest) {
15123     // Look pass the truncate if the high bits are known zero.
15124     if (isTruncWithZeroHighBitsInput(Cond, DAG))
15125         Cond = Cond.getOperand(0);
15126
15127     // We know the result of AND is compared against zero. Try to match
15128     // it to BT.
15129     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
15130       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
15131       if (NewSetCC.getNode()) {
15132         CC = NewSetCC.getOperand(0);
15133         Cond = NewSetCC.getOperand(1);
15134         addTest = false;
15135       }
15136     }
15137   }
15138
15139   if (addTest) {
15140     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
15141     Cond = EmitTest(Cond, X86::COND_NE, DL, DAG);
15142   }
15143
15144   // a <  b ? -1 :  0 -> RES = ~setcc_carry
15145   // a <  b ?  0 : -1 -> RES = setcc_carry
15146   // a >= b ? -1 :  0 -> RES = setcc_carry
15147   // a >= b ?  0 : -1 -> RES = ~setcc_carry
15148   if (Cond.getOpcode() == X86ISD::SUB) {
15149     Cond = ConvertCmpIfNecessary(Cond, DAG);
15150     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
15151
15152     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
15153         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
15154       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
15155                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
15156       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
15157         return DAG.getNOT(DL, Res, Res.getValueType());
15158       return Res;
15159     }
15160   }
15161
15162   // X86 doesn't have an i8 cmov. If both operands are the result of a truncate
15163   // widen the cmov and push the truncate through. This avoids introducing a new
15164   // branch during isel and doesn't add any extensions.
15165   if (Op.getValueType() == MVT::i8 &&
15166       Op1.getOpcode() == ISD::TRUNCATE && Op2.getOpcode() == ISD::TRUNCATE) {
15167     SDValue T1 = Op1.getOperand(0), T2 = Op2.getOperand(0);
15168     if (T1.getValueType() == T2.getValueType() &&
15169         // Blacklist CopyFromReg to avoid partial register stalls.
15170         T1.getOpcode() != ISD::CopyFromReg && T2.getOpcode()!=ISD::CopyFromReg){
15171       SDVTList VTs = DAG.getVTList(T1.getValueType(), MVT::Glue);
15172       SDValue Cmov = DAG.getNode(X86ISD::CMOV, DL, VTs, T2, T1, CC, Cond);
15173       return DAG.getNode(ISD::TRUNCATE, DL, Op.getValueType(), Cmov);
15174     }
15175   }
15176
15177   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
15178   // condition is true.
15179   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
15180   SDValue Ops[] = { Op2, Op1, CC, Cond };
15181   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops);
15182 }
15183
15184 static SDValue LowerSIGN_EXTEND_AVX512(SDValue Op, const X86Subtarget *Subtarget,
15185                                        SelectionDAG &DAG) {
15186   MVT VT = Op->getSimpleValueType(0);
15187   SDValue In = Op->getOperand(0);
15188   MVT InVT = In.getSimpleValueType();
15189   MVT VTElt = VT.getVectorElementType();
15190   MVT InVTElt = InVT.getVectorElementType();
15191   SDLoc dl(Op);
15192
15193   // SKX processor
15194   if ((InVTElt == MVT::i1) &&
15195       (((Subtarget->hasBWI() && Subtarget->hasVLX() &&
15196         VT.getSizeInBits() <= 256 && VTElt.getSizeInBits() <= 16)) ||
15197
15198        ((Subtarget->hasBWI() && VT.is512BitVector() &&
15199         VTElt.getSizeInBits() <= 16)) ||
15200
15201        ((Subtarget->hasDQI() && Subtarget->hasVLX() &&
15202         VT.getSizeInBits() <= 256 && VTElt.getSizeInBits() >= 32)) ||
15203     
15204        ((Subtarget->hasDQI() && VT.is512BitVector() &&
15205         VTElt.getSizeInBits() >= 32))))
15206     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
15207     
15208   unsigned int NumElts = VT.getVectorNumElements();
15209
15210   if (NumElts != 8 && NumElts != 16)
15211     return SDValue();
15212
15213   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
15214     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
15215
15216   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
15217   assert (InVT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
15218
15219   MVT ExtVT = (NumElts == 8) ? MVT::v8i64 : MVT::v16i32;
15220   Constant *C = ConstantInt::get(*DAG.getContext(),
15221     APInt::getAllOnesValue(ExtVT.getScalarType().getSizeInBits()));
15222
15223   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
15224   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
15225   SDValue Ld = DAG.getLoad(ExtVT.getScalarType(), dl, DAG.getEntryNode(), CP,
15226                           MachinePointerInfo::getConstantPool(),
15227                           false, false, false, Alignment);
15228   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, dl, ExtVT, In, Ld);
15229   if (VT.is512BitVector())
15230     return Brcst;
15231   return DAG.getNode(X86ISD::VTRUNC, dl, VT, Brcst);
15232 }
15233
15234 static SDValue LowerSIGN_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
15235                                 SelectionDAG &DAG) {
15236   MVT VT = Op->getSimpleValueType(0);
15237   SDValue In = Op->getOperand(0);
15238   MVT InVT = In.getSimpleValueType();
15239   SDLoc dl(Op);
15240
15241   if (VT.is512BitVector() || InVT.getVectorElementType() == MVT::i1)
15242     return LowerSIGN_EXTEND_AVX512(Op, Subtarget, DAG);
15243
15244   if ((VT != MVT::v4i64 || InVT != MVT::v4i32) &&
15245       (VT != MVT::v8i32 || InVT != MVT::v8i16) &&
15246       (VT != MVT::v16i16 || InVT != MVT::v16i8))
15247     return SDValue();
15248
15249   if (Subtarget->hasInt256())
15250     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
15251
15252   // Optimize vectors in AVX mode
15253   // Sign extend  v8i16 to v8i32 and
15254   //              v4i32 to v4i64
15255   //
15256   // Divide input vector into two parts
15257   // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
15258   // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
15259   // concat the vectors to original VT
15260
15261   unsigned NumElems = InVT.getVectorNumElements();
15262   SDValue Undef = DAG.getUNDEF(InVT);
15263
15264   SmallVector<int,8> ShufMask1(NumElems, -1);
15265   for (unsigned i = 0; i != NumElems/2; ++i)
15266     ShufMask1[i] = i;
15267
15268   SDValue OpLo = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask1[0]);
15269
15270   SmallVector<int,8> ShufMask2(NumElems, -1);
15271   for (unsigned i = 0; i != NumElems/2; ++i)
15272     ShufMask2[i] = i + NumElems/2;
15273
15274   SDValue OpHi = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask2[0]);
15275
15276   MVT HalfVT = MVT::getVectorVT(VT.getScalarType(),
15277                                 VT.getVectorNumElements()/2);
15278
15279   OpLo = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpLo);
15280   OpHi = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpHi);
15281
15282   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
15283 }
15284
15285 // Lower vector extended loads using a shuffle. If SSSE3 is not available we
15286 // may emit an illegal shuffle but the expansion is still better than scalar
15287 // code. We generate X86ISD::VSEXT for SEXTLOADs if it's available, otherwise
15288 // we'll emit a shuffle and a arithmetic shift.
15289 // TODO: It is possible to support ZExt by zeroing the undef values during
15290 // the shuffle phase or after the shuffle.
15291 static SDValue LowerExtendedLoad(SDValue Op, const X86Subtarget *Subtarget,
15292                                  SelectionDAG &DAG) {
15293   MVT RegVT = Op.getSimpleValueType();
15294   assert(RegVT.isVector() && "We only custom lower vector sext loads.");
15295   assert(RegVT.isInteger() &&
15296          "We only custom lower integer vector sext loads.");
15297
15298   // Nothing useful we can do without SSE2 shuffles.
15299   assert(Subtarget->hasSSE2() && "We only custom lower sext loads with SSE2.");
15300
15301   LoadSDNode *Ld = cast<LoadSDNode>(Op.getNode());
15302   SDLoc dl(Ld);
15303   EVT MemVT = Ld->getMemoryVT();
15304   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
15305   unsigned RegSz = RegVT.getSizeInBits();
15306
15307   ISD::LoadExtType Ext = Ld->getExtensionType();
15308
15309   assert((Ext == ISD::EXTLOAD || Ext == ISD::SEXTLOAD)
15310          && "Only anyext and sext are currently implemented.");
15311   assert(MemVT != RegVT && "Cannot extend to the same type");
15312   assert(MemVT.isVector() && "Must load a vector from memory");
15313
15314   unsigned NumElems = RegVT.getVectorNumElements();
15315   unsigned MemSz = MemVT.getSizeInBits();
15316   assert(RegSz > MemSz && "Register size must be greater than the mem size");
15317
15318   if (Ext == ISD::SEXTLOAD && RegSz == 256 && !Subtarget->hasInt256()) {
15319     // The only way in which we have a legal 256-bit vector result but not the
15320     // integer 256-bit operations needed to directly lower a sextload is if we
15321     // have AVX1 but not AVX2. In that case, we can always emit a sextload to
15322     // a 128-bit vector and a normal sign_extend to 256-bits that should get
15323     // correctly legalized. We do this late to allow the canonical form of
15324     // sextload to persist throughout the rest of the DAG combiner -- it wants
15325     // to fold together any extensions it can, and so will fuse a sign_extend
15326     // of an sextload into a sextload targeting a wider value.
15327     SDValue Load;
15328     if (MemSz == 128) {
15329       // Just switch this to a normal load.
15330       assert(TLI.isTypeLegal(MemVT) && "If the memory type is a 128-bit type, "
15331                                        "it must be a legal 128-bit vector "
15332                                        "type!");
15333       Load = DAG.getLoad(MemVT, dl, Ld->getChain(), Ld->getBasePtr(),
15334                   Ld->getPointerInfo(), Ld->isVolatile(), Ld->isNonTemporal(),
15335                   Ld->isInvariant(), Ld->getAlignment());
15336     } else {
15337       assert(MemSz < 128 &&
15338              "Can't extend a type wider than 128 bits to a 256 bit vector!");
15339       // Do an sext load to a 128-bit vector type. We want to use the same
15340       // number of elements, but elements half as wide. This will end up being
15341       // recursively lowered by this routine, but will succeed as we definitely
15342       // have all the necessary features if we're using AVX1.
15343       EVT HalfEltVT =
15344           EVT::getIntegerVT(*DAG.getContext(), RegVT.getScalarSizeInBits() / 2);
15345       EVT HalfVecVT = EVT::getVectorVT(*DAG.getContext(), HalfEltVT, NumElems);
15346       Load =
15347           DAG.getExtLoad(Ext, dl, HalfVecVT, Ld->getChain(), Ld->getBasePtr(),
15348                          Ld->getPointerInfo(), MemVT, Ld->isVolatile(),
15349                          Ld->isNonTemporal(), Ld->isInvariant(),
15350                          Ld->getAlignment());
15351     }
15352
15353     // Replace chain users with the new chain.
15354     assert(Load->getNumValues() == 2 && "Loads must carry a chain!");
15355     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), Load.getValue(1));
15356
15357     // Finally, do a normal sign-extend to the desired register.
15358     return DAG.getSExtOrTrunc(Load, dl, RegVT);
15359   }
15360
15361   // All sizes must be a power of two.
15362   assert(isPowerOf2_32(RegSz * MemSz * NumElems) &&
15363          "Non-power-of-two elements are not custom lowered!");
15364
15365   // Attempt to load the original value using scalar loads.
15366   // Find the largest scalar type that divides the total loaded size.
15367   MVT SclrLoadTy = MVT::i8;
15368   for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
15369        tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
15370     MVT Tp = (MVT::SimpleValueType)tp;
15371     if (TLI.isTypeLegal(Tp) && ((MemSz % Tp.getSizeInBits()) == 0)) {
15372       SclrLoadTy = Tp;
15373     }
15374   }
15375
15376   // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
15377   if (TLI.isTypeLegal(MVT::f64) && SclrLoadTy.getSizeInBits() < 64 &&
15378       (64 <= MemSz))
15379     SclrLoadTy = MVT::f64;
15380
15381   // Calculate the number of scalar loads that we need to perform
15382   // in order to load our vector from memory.
15383   unsigned NumLoads = MemSz / SclrLoadTy.getSizeInBits();
15384
15385   assert((Ext != ISD::SEXTLOAD || NumLoads == 1) &&
15386          "Can only lower sext loads with a single scalar load!");
15387
15388   unsigned loadRegZize = RegSz;
15389   if (Ext == ISD::SEXTLOAD && RegSz == 256)
15390     loadRegZize /= 2;
15391
15392   // Represent our vector as a sequence of elements which are the
15393   // largest scalar that we can load.
15394   EVT LoadUnitVecVT = EVT::getVectorVT(
15395       *DAG.getContext(), SclrLoadTy, loadRegZize / SclrLoadTy.getSizeInBits());
15396
15397   // Represent the data using the same element type that is stored in
15398   // memory. In practice, we ''widen'' MemVT.
15399   EVT WideVecVT =
15400       EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
15401                        loadRegZize / MemVT.getScalarType().getSizeInBits());
15402
15403   assert(WideVecVT.getSizeInBits() == LoadUnitVecVT.getSizeInBits() &&
15404          "Invalid vector type");
15405
15406   // We can't shuffle using an illegal type.
15407   assert(TLI.isTypeLegal(WideVecVT) &&
15408          "We only lower types that form legal widened vector types");
15409
15410   SmallVector<SDValue, 8> Chains;
15411   SDValue Ptr = Ld->getBasePtr();
15412   SDValue Increment =
15413       DAG.getConstant(SclrLoadTy.getSizeInBits() / 8, TLI.getPointerTy());
15414   SDValue Res = DAG.getUNDEF(LoadUnitVecVT);
15415
15416   for (unsigned i = 0; i < NumLoads; ++i) {
15417     // Perform a single load.
15418     SDValue ScalarLoad =
15419         DAG.getLoad(SclrLoadTy, dl, Ld->getChain(), Ptr, Ld->getPointerInfo(),
15420                     Ld->isVolatile(), Ld->isNonTemporal(), Ld->isInvariant(),
15421                     Ld->getAlignment());
15422     Chains.push_back(ScalarLoad.getValue(1));
15423     // Create the first element type using SCALAR_TO_VECTOR in order to avoid
15424     // another round of DAGCombining.
15425     if (i == 0)
15426       Res = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, LoadUnitVecVT, ScalarLoad);
15427     else
15428       Res = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, LoadUnitVecVT, Res,
15429                         ScalarLoad, DAG.getIntPtrConstant(i));
15430
15431     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
15432   }
15433
15434   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
15435
15436   // Bitcast the loaded value to a vector of the original element type, in
15437   // the size of the target vector type.
15438   SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, Res);
15439   unsigned SizeRatio = RegSz / MemSz;
15440
15441   if (Ext == ISD::SEXTLOAD) {
15442     // If we have SSE4.1, we can directly emit a VSEXT node.
15443     if (Subtarget->hasSSE41()) {
15444       SDValue Sext = DAG.getNode(X86ISD::VSEXT, dl, RegVT, SlicedVec);
15445       DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
15446       return Sext;
15447     }
15448
15449     // Otherwise we'll shuffle the small elements in the high bits of the
15450     // larger type and perform an arithmetic shift. If the shift is not legal
15451     // it's better to scalarize.
15452     assert(TLI.isOperationLegalOrCustom(ISD::SRA, RegVT) &&
15453            "We can't implement a sext load without an arithmetic right shift!");
15454
15455     // Redistribute the loaded elements into the different locations.
15456     SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
15457     for (unsigned i = 0; i != NumElems; ++i)
15458       ShuffleVec[i * SizeRatio + SizeRatio - 1] = i;
15459
15460     SDValue Shuff = DAG.getVectorShuffle(
15461         WideVecVT, dl, SlicedVec, DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
15462
15463     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
15464
15465     // Build the arithmetic shift.
15466     unsigned Amt = RegVT.getVectorElementType().getSizeInBits() -
15467                    MemVT.getVectorElementType().getSizeInBits();
15468     Shuff =
15469         DAG.getNode(ISD::SRA, dl, RegVT, Shuff, DAG.getConstant(Amt, RegVT));
15470
15471     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
15472     return Shuff;
15473   }
15474
15475   // Redistribute the loaded elements into the different locations.
15476   SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
15477   for (unsigned i = 0; i != NumElems; ++i)
15478     ShuffleVec[i * SizeRatio] = i;
15479
15480   SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
15481                                        DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
15482
15483   // Bitcast to the requested type.
15484   Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
15485   DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
15486   return Shuff;
15487 }
15488
15489 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
15490 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
15491 // from the AND / OR.
15492 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
15493   Opc = Op.getOpcode();
15494   if (Opc != ISD::OR && Opc != ISD::AND)
15495     return false;
15496   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
15497           Op.getOperand(0).hasOneUse() &&
15498           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
15499           Op.getOperand(1).hasOneUse());
15500 }
15501
15502 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
15503 // 1 and that the SETCC node has a single use.
15504 static bool isXor1OfSetCC(SDValue Op) {
15505   if (Op.getOpcode() != ISD::XOR)
15506     return false;
15507   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
15508   if (N1C && N1C->getAPIntValue() == 1) {
15509     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
15510       Op.getOperand(0).hasOneUse();
15511   }
15512   return false;
15513 }
15514
15515 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
15516   bool addTest = true;
15517   SDValue Chain = Op.getOperand(0);
15518   SDValue Cond  = Op.getOperand(1);
15519   SDValue Dest  = Op.getOperand(2);
15520   SDLoc dl(Op);
15521   SDValue CC;
15522   bool Inverted = false;
15523
15524   if (Cond.getOpcode() == ISD::SETCC) {
15525     // Check for setcc([su]{add,sub,mul}o == 0).
15526     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
15527         isa<ConstantSDNode>(Cond.getOperand(1)) &&
15528         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
15529         Cond.getOperand(0).getResNo() == 1 &&
15530         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
15531          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
15532          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
15533          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
15534          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
15535          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
15536       Inverted = true;
15537       Cond = Cond.getOperand(0);
15538     } else {
15539       SDValue NewCond = LowerSETCC(Cond, DAG);
15540       if (NewCond.getNode())
15541         Cond = NewCond;
15542     }
15543   }
15544 #if 0
15545   // FIXME: LowerXALUO doesn't handle these!!
15546   else if (Cond.getOpcode() == X86ISD::ADD  ||
15547            Cond.getOpcode() == X86ISD::SUB  ||
15548            Cond.getOpcode() == X86ISD::SMUL ||
15549            Cond.getOpcode() == X86ISD::UMUL)
15550     Cond = LowerXALUO(Cond, DAG);
15551 #endif
15552
15553   // Look pass (and (setcc_carry (cmp ...)), 1).
15554   if (Cond.getOpcode() == ISD::AND &&
15555       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
15556     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
15557     if (C && C->getAPIntValue() == 1)
15558       Cond = Cond.getOperand(0);
15559   }
15560
15561   // If condition flag is set by a X86ISD::CMP, then use it as the condition
15562   // setting operand in place of the X86ISD::SETCC.
15563   unsigned CondOpcode = Cond.getOpcode();
15564   if (CondOpcode == X86ISD::SETCC ||
15565       CondOpcode == X86ISD::SETCC_CARRY) {
15566     CC = Cond.getOperand(0);
15567
15568     SDValue Cmp = Cond.getOperand(1);
15569     unsigned Opc = Cmp.getOpcode();
15570     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
15571     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
15572       Cond = Cmp;
15573       addTest = false;
15574     } else {
15575       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
15576       default: break;
15577       case X86::COND_O:
15578       case X86::COND_B:
15579         // These can only come from an arithmetic instruction with overflow,
15580         // e.g. SADDO, UADDO.
15581         Cond = Cond.getNode()->getOperand(1);
15582         addTest = false;
15583         break;
15584       }
15585     }
15586   }
15587   CondOpcode = Cond.getOpcode();
15588   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
15589       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
15590       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
15591        Cond.getOperand(0).getValueType() != MVT::i8)) {
15592     SDValue LHS = Cond.getOperand(0);
15593     SDValue RHS = Cond.getOperand(1);
15594     unsigned X86Opcode;
15595     unsigned X86Cond;
15596     SDVTList VTs;
15597     // Keep this in sync with LowerXALUO, otherwise we might create redundant
15598     // instructions that can't be removed afterwards (i.e. X86ISD::ADD and
15599     // X86ISD::INC).
15600     switch (CondOpcode) {
15601     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
15602     case ISD::SADDO:
15603       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
15604         if (C->isOne()) {
15605           X86Opcode = X86ISD::INC; X86Cond = X86::COND_O;
15606           break;
15607         }
15608       X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
15609     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
15610     case ISD::SSUBO:
15611       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
15612         if (C->isOne()) {
15613           X86Opcode = X86ISD::DEC; X86Cond = X86::COND_O;
15614           break;
15615         }
15616       X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
15617     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
15618     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
15619     default: llvm_unreachable("unexpected overflowing operator");
15620     }
15621     if (Inverted)
15622       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
15623     if (CondOpcode == ISD::UMULO)
15624       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
15625                           MVT::i32);
15626     else
15627       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
15628
15629     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
15630
15631     if (CondOpcode == ISD::UMULO)
15632       Cond = X86Op.getValue(2);
15633     else
15634       Cond = X86Op.getValue(1);
15635
15636     CC = DAG.getConstant(X86Cond, MVT::i8);
15637     addTest = false;
15638   } else {
15639     unsigned CondOpc;
15640     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
15641       SDValue Cmp = Cond.getOperand(0).getOperand(1);
15642       if (CondOpc == ISD::OR) {
15643         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
15644         // two branches instead of an explicit OR instruction with a
15645         // separate test.
15646         if (Cmp == Cond.getOperand(1).getOperand(1) &&
15647             isX86LogicalCmp(Cmp)) {
15648           CC = Cond.getOperand(0).getOperand(0);
15649           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15650                               Chain, Dest, CC, Cmp);
15651           CC = Cond.getOperand(1).getOperand(0);
15652           Cond = Cmp;
15653           addTest = false;
15654         }
15655       } else { // ISD::AND
15656         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
15657         // two branches instead of an explicit AND instruction with a
15658         // separate test. However, we only do this if this block doesn't
15659         // have a fall-through edge, because this requires an explicit
15660         // jmp when the condition is false.
15661         if (Cmp == Cond.getOperand(1).getOperand(1) &&
15662             isX86LogicalCmp(Cmp) &&
15663             Op.getNode()->hasOneUse()) {
15664           X86::CondCode CCode =
15665             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
15666           CCode = X86::GetOppositeBranchCondition(CCode);
15667           CC = DAG.getConstant(CCode, MVT::i8);
15668           SDNode *User = *Op.getNode()->use_begin();
15669           // Look for an unconditional branch following this conditional branch.
15670           // We need this because we need to reverse the successors in order
15671           // to implement FCMP_OEQ.
15672           if (User->getOpcode() == ISD::BR) {
15673             SDValue FalseBB = User->getOperand(1);
15674             SDNode *NewBR =
15675               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
15676             assert(NewBR == User);
15677             (void)NewBR;
15678             Dest = FalseBB;
15679
15680             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15681                                 Chain, Dest, CC, Cmp);
15682             X86::CondCode CCode =
15683               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
15684             CCode = X86::GetOppositeBranchCondition(CCode);
15685             CC = DAG.getConstant(CCode, MVT::i8);
15686             Cond = Cmp;
15687             addTest = false;
15688           }
15689         }
15690       }
15691     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
15692       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
15693       // It should be transformed during dag combiner except when the condition
15694       // is set by a arithmetics with overflow node.
15695       X86::CondCode CCode =
15696         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
15697       CCode = X86::GetOppositeBranchCondition(CCode);
15698       CC = DAG.getConstant(CCode, MVT::i8);
15699       Cond = Cond.getOperand(0).getOperand(1);
15700       addTest = false;
15701     } else if (Cond.getOpcode() == ISD::SETCC &&
15702                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
15703       // For FCMP_OEQ, we can emit
15704       // two branches instead of an explicit AND instruction with a
15705       // separate test. However, we only do this if this block doesn't
15706       // have a fall-through edge, because this requires an explicit
15707       // jmp when the condition is false.
15708       if (Op.getNode()->hasOneUse()) {
15709         SDNode *User = *Op.getNode()->use_begin();
15710         // Look for an unconditional branch following this conditional branch.
15711         // We need this because we need to reverse the successors in order
15712         // to implement FCMP_OEQ.
15713         if (User->getOpcode() == ISD::BR) {
15714           SDValue FalseBB = User->getOperand(1);
15715           SDNode *NewBR =
15716             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
15717           assert(NewBR == User);
15718           (void)NewBR;
15719           Dest = FalseBB;
15720
15721           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
15722                                     Cond.getOperand(0), Cond.getOperand(1));
15723           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
15724           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
15725           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15726                               Chain, Dest, CC, Cmp);
15727           CC = DAG.getConstant(X86::COND_P, MVT::i8);
15728           Cond = Cmp;
15729           addTest = false;
15730         }
15731       }
15732     } else if (Cond.getOpcode() == ISD::SETCC &&
15733                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
15734       // For FCMP_UNE, we can emit
15735       // two branches instead of an explicit AND instruction with a
15736       // separate test. However, we only do this if this block doesn't
15737       // have a fall-through edge, because this requires an explicit
15738       // jmp when the condition is false.
15739       if (Op.getNode()->hasOneUse()) {
15740         SDNode *User = *Op.getNode()->use_begin();
15741         // Look for an unconditional branch following this conditional branch.
15742         // We need this because we need to reverse the successors in order
15743         // to implement FCMP_UNE.
15744         if (User->getOpcode() == ISD::BR) {
15745           SDValue FalseBB = User->getOperand(1);
15746           SDNode *NewBR =
15747             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
15748           assert(NewBR == User);
15749           (void)NewBR;
15750
15751           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
15752                                     Cond.getOperand(0), Cond.getOperand(1));
15753           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
15754           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
15755           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15756                               Chain, Dest, CC, Cmp);
15757           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
15758           Cond = Cmp;
15759           addTest = false;
15760           Dest = FalseBB;
15761         }
15762       }
15763     }
15764   }
15765
15766   if (addTest) {
15767     // Look pass the truncate if the high bits are known zero.
15768     if (isTruncWithZeroHighBitsInput(Cond, DAG))
15769         Cond = Cond.getOperand(0);
15770
15771     // We know the result of AND is compared against zero. Try to match
15772     // it to BT.
15773     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
15774       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
15775       if (NewSetCC.getNode()) {
15776         CC = NewSetCC.getOperand(0);
15777         Cond = NewSetCC.getOperand(1);
15778         addTest = false;
15779       }
15780     }
15781   }
15782
15783   if (addTest) {
15784     X86::CondCode X86Cond = Inverted ? X86::COND_E : X86::COND_NE;
15785     CC = DAG.getConstant(X86Cond, MVT::i8);
15786     Cond = EmitTest(Cond, X86Cond, dl, DAG);
15787   }
15788   Cond = ConvertCmpIfNecessary(Cond, DAG);
15789   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15790                      Chain, Dest, CC, Cond);
15791 }
15792
15793 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
15794 // Calls to _alloca are needed to probe the stack when allocating more than 4k
15795 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
15796 // that the guard pages used by the OS virtual memory manager are allocated in
15797 // correct sequence.
15798 SDValue
15799 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
15800                                            SelectionDAG &DAG) const {
15801   MachineFunction &MF = DAG.getMachineFunction();
15802   bool SplitStack = MF.shouldSplitStack();
15803   bool Lower = (Subtarget->isOSWindows() && !Subtarget->isTargetMacho()) ||
15804                SplitStack;
15805   SDLoc dl(Op);
15806
15807   if (!Lower) {
15808     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
15809     SDNode* Node = Op.getNode();
15810
15811     unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
15812     assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
15813         " not tell us which reg is the stack pointer!");
15814     EVT VT = Node->getValueType(0);
15815     SDValue Tmp1 = SDValue(Node, 0);
15816     SDValue Tmp2 = SDValue(Node, 1);
15817     SDValue Tmp3 = Node->getOperand(2);
15818     SDValue Chain = Tmp1.getOperand(0);
15819
15820     // Chain the dynamic stack allocation so that it doesn't modify the stack
15821     // pointer when other instructions are using the stack.
15822     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true),
15823         SDLoc(Node));
15824
15825     SDValue Size = Tmp2.getOperand(1);
15826     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, VT);
15827     Chain = SP.getValue(1);
15828     unsigned Align = cast<ConstantSDNode>(Tmp3)->getZExtValue();
15829     const TargetFrameLowering &TFI = *DAG.getSubtarget().getFrameLowering();
15830     unsigned StackAlign = TFI.getStackAlignment();
15831     Tmp1 = DAG.getNode(ISD::SUB, dl, VT, SP, Size); // Value
15832     if (Align > StackAlign)
15833       Tmp1 = DAG.getNode(ISD::AND, dl, VT, Tmp1,
15834           DAG.getConstant(-(uint64_t)Align, VT));
15835     Chain = DAG.getCopyToReg(Chain, dl, SPReg, Tmp1); // Output chain
15836
15837     Tmp2 = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(0, true),
15838         DAG.getIntPtrConstant(0, true), SDValue(),
15839         SDLoc(Node));
15840
15841     SDValue Ops[2] = { Tmp1, Tmp2 };
15842     return DAG.getMergeValues(Ops, dl);
15843   }
15844
15845   // Get the inputs.
15846   SDValue Chain = Op.getOperand(0);
15847   SDValue Size  = Op.getOperand(1);
15848   unsigned Align = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
15849   EVT VT = Op.getNode()->getValueType(0);
15850
15851   bool Is64Bit = Subtarget->is64Bit();
15852   EVT SPTy = getPointerTy();
15853
15854   if (SplitStack) {
15855     MachineRegisterInfo &MRI = MF.getRegInfo();
15856
15857     if (Is64Bit) {
15858       // The 64 bit implementation of segmented stacks needs to clobber both r10
15859       // r11. This makes it impossible to use it along with nested parameters.
15860       const Function *F = MF.getFunction();
15861
15862       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
15863            I != E; ++I)
15864         if (I->hasNestAttr())
15865           report_fatal_error("Cannot use segmented stacks with functions that "
15866                              "have nested arguments.");
15867     }
15868
15869     const TargetRegisterClass *AddrRegClass =
15870       getRegClassFor(getPointerTy());
15871     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
15872     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
15873     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
15874                                 DAG.getRegister(Vreg, SPTy));
15875     SDValue Ops1[2] = { Value, Chain };
15876     return DAG.getMergeValues(Ops1, dl);
15877   } else {
15878     SDValue Flag;
15879     const unsigned Reg = (Subtarget->isTarget64BitLP64() ? X86::RAX : X86::EAX);
15880
15881     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
15882     Flag = Chain.getValue(1);
15883     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
15884
15885     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
15886
15887     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15888         DAG.getSubtarget().getRegisterInfo());
15889     unsigned SPReg = RegInfo->getStackRegister();
15890     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, SPTy);
15891     Chain = SP.getValue(1);
15892
15893     if (Align) {
15894       SP = DAG.getNode(ISD::AND, dl, VT, SP.getValue(0),
15895                        DAG.getConstant(-(uint64_t)Align, VT));
15896       Chain = DAG.getCopyToReg(Chain, dl, SPReg, SP);
15897     }
15898
15899     SDValue Ops1[2] = { SP, Chain };
15900     return DAG.getMergeValues(Ops1, dl);
15901   }
15902 }
15903
15904 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
15905   MachineFunction &MF = DAG.getMachineFunction();
15906   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
15907
15908   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
15909   SDLoc DL(Op);
15910
15911   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
15912     // vastart just stores the address of the VarArgsFrameIndex slot into the
15913     // memory location argument.
15914     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
15915                                    getPointerTy());
15916     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
15917                         MachinePointerInfo(SV), false, false, 0);
15918   }
15919
15920   // __va_list_tag:
15921   //   gp_offset         (0 - 6 * 8)
15922   //   fp_offset         (48 - 48 + 8 * 16)
15923   //   overflow_arg_area (point to parameters coming in memory).
15924   //   reg_save_area
15925   SmallVector<SDValue, 8> MemOps;
15926   SDValue FIN = Op.getOperand(1);
15927   // Store gp_offset
15928   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
15929                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
15930                                                MVT::i32),
15931                                FIN, MachinePointerInfo(SV), false, false, 0);
15932   MemOps.push_back(Store);
15933
15934   // Store fp_offset
15935   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
15936                     FIN, DAG.getIntPtrConstant(4));
15937   Store = DAG.getStore(Op.getOperand(0), DL,
15938                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
15939                                        MVT::i32),
15940                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
15941   MemOps.push_back(Store);
15942
15943   // Store ptr to overflow_arg_area
15944   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
15945                     FIN, DAG.getIntPtrConstant(4));
15946   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
15947                                     getPointerTy());
15948   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
15949                        MachinePointerInfo(SV, 8),
15950                        false, false, 0);
15951   MemOps.push_back(Store);
15952
15953   // Store ptr to reg_save_area.
15954   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
15955                     FIN, DAG.getIntPtrConstant(8));
15956   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
15957                                     getPointerTy());
15958   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
15959                        MachinePointerInfo(SV, 16), false, false, 0);
15960   MemOps.push_back(Store);
15961   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOps);
15962 }
15963
15964 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
15965   assert(Subtarget->is64Bit() &&
15966          "LowerVAARG only handles 64-bit va_arg!");
15967   assert((Subtarget->isTargetLinux() ||
15968           Subtarget->isTargetDarwin()) &&
15969           "Unhandled target in LowerVAARG");
15970   assert(Op.getNode()->getNumOperands() == 4);
15971   SDValue Chain = Op.getOperand(0);
15972   SDValue SrcPtr = Op.getOperand(1);
15973   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
15974   unsigned Align = Op.getConstantOperandVal(3);
15975   SDLoc dl(Op);
15976
15977   EVT ArgVT = Op.getNode()->getValueType(0);
15978   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
15979   uint32_t ArgSize = getDataLayout()->getTypeAllocSize(ArgTy);
15980   uint8_t ArgMode;
15981
15982   // Decide which area this value should be read from.
15983   // TODO: Implement the AMD64 ABI in its entirety. This simple
15984   // selection mechanism works only for the basic types.
15985   if (ArgVT == MVT::f80) {
15986     llvm_unreachable("va_arg for f80 not yet implemented");
15987   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
15988     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
15989   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
15990     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
15991   } else {
15992     llvm_unreachable("Unhandled argument type in LowerVAARG");
15993   }
15994
15995   if (ArgMode == 2) {
15996     // Sanity Check: Make sure using fp_offset makes sense.
15997     assert(!DAG.getTarget().Options.UseSoftFloat &&
15998            !(DAG.getMachineFunction()
15999                 .getFunction()->getAttributes()
16000                 .hasAttribute(AttributeSet::FunctionIndex,
16001                               Attribute::NoImplicitFloat)) &&
16002            Subtarget->hasSSE1());
16003   }
16004
16005   // Insert VAARG_64 node into the DAG
16006   // VAARG_64 returns two values: Variable Argument Address, Chain
16007   SmallVector<SDValue, 11> InstOps;
16008   InstOps.push_back(Chain);
16009   InstOps.push_back(SrcPtr);
16010   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
16011   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
16012   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
16013   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
16014   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
16015                                           VTs, InstOps, MVT::i64,
16016                                           MachinePointerInfo(SV),
16017                                           /*Align=*/0,
16018                                           /*Volatile=*/false,
16019                                           /*ReadMem=*/true,
16020                                           /*WriteMem=*/true);
16021   Chain = VAARG.getValue(1);
16022
16023   // Load the next argument and return it
16024   return DAG.getLoad(ArgVT, dl,
16025                      Chain,
16026                      VAARG,
16027                      MachinePointerInfo(),
16028                      false, false, false, 0);
16029 }
16030
16031 static SDValue LowerVACOPY(SDValue Op, const X86Subtarget *Subtarget,
16032                            SelectionDAG &DAG) {
16033   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
16034   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
16035   SDValue Chain = Op.getOperand(0);
16036   SDValue DstPtr = Op.getOperand(1);
16037   SDValue SrcPtr = Op.getOperand(2);
16038   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
16039   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
16040   SDLoc DL(Op);
16041
16042   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
16043                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
16044                        false,
16045                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
16046 }
16047
16048 // getTargetVShiftByConstNode - Handle vector element shifts where the shift
16049 // amount is a constant. Takes immediate version of shift as input.
16050 static SDValue getTargetVShiftByConstNode(unsigned Opc, SDLoc dl, MVT VT,
16051                                           SDValue SrcOp, uint64_t ShiftAmt,
16052                                           SelectionDAG &DAG) {
16053   MVT ElementType = VT.getVectorElementType();
16054
16055   // Fold this packed shift into its first operand if ShiftAmt is 0.
16056   if (ShiftAmt == 0)
16057     return SrcOp;
16058
16059   // Check for ShiftAmt >= element width
16060   if (ShiftAmt >= ElementType.getSizeInBits()) {
16061     if (Opc == X86ISD::VSRAI)
16062       ShiftAmt = ElementType.getSizeInBits() - 1;
16063     else
16064       return DAG.getConstant(0, VT);
16065   }
16066
16067   assert((Opc == X86ISD::VSHLI || Opc == X86ISD::VSRLI || Opc == X86ISD::VSRAI)
16068          && "Unknown target vector shift-by-constant node");
16069
16070   // Fold this packed vector shift into a build vector if SrcOp is a
16071   // vector of Constants or UNDEFs, and SrcOp valuetype is the same as VT.
16072   if (VT == SrcOp.getSimpleValueType() &&
16073       ISD::isBuildVectorOfConstantSDNodes(SrcOp.getNode())) {
16074     SmallVector<SDValue, 8> Elts;
16075     unsigned NumElts = SrcOp->getNumOperands();
16076     ConstantSDNode *ND;
16077
16078     switch(Opc) {
16079     default: llvm_unreachable(nullptr);
16080     case X86ISD::VSHLI:
16081       for (unsigned i=0; i!=NumElts; ++i) {
16082         SDValue CurrentOp = SrcOp->getOperand(i);
16083         if (CurrentOp->getOpcode() == ISD::UNDEF) {
16084           Elts.push_back(CurrentOp);
16085           continue;
16086         }
16087         ND = cast<ConstantSDNode>(CurrentOp);
16088         const APInt &C = ND->getAPIntValue();
16089         Elts.push_back(DAG.getConstant(C.shl(ShiftAmt), ElementType));
16090       }
16091       break;
16092     case X86ISD::VSRLI:
16093       for (unsigned i=0; i!=NumElts; ++i) {
16094         SDValue CurrentOp = SrcOp->getOperand(i);
16095         if (CurrentOp->getOpcode() == ISD::UNDEF) {
16096           Elts.push_back(CurrentOp);
16097           continue;
16098         }
16099         ND = cast<ConstantSDNode>(CurrentOp);
16100         const APInt &C = ND->getAPIntValue();
16101         Elts.push_back(DAG.getConstant(C.lshr(ShiftAmt), ElementType));
16102       }
16103       break;
16104     case X86ISD::VSRAI:
16105       for (unsigned i=0; i!=NumElts; ++i) {
16106         SDValue CurrentOp = SrcOp->getOperand(i);
16107         if (CurrentOp->getOpcode() == ISD::UNDEF) {
16108           Elts.push_back(CurrentOp);
16109           continue;
16110         }
16111         ND = cast<ConstantSDNode>(CurrentOp);
16112         const APInt &C = ND->getAPIntValue();
16113         Elts.push_back(DAG.getConstant(C.ashr(ShiftAmt), ElementType));
16114       }
16115       break;
16116     }
16117
16118     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
16119   }
16120
16121   return DAG.getNode(Opc, dl, VT, SrcOp, DAG.getConstant(ShiftAmt, MVT::i8));
16122 }
16123
16124 // getTargetVShiftNode - Handle vector element shifts where the shift amount
16125 // may or may not be a constant. Takes immediate version of shift as input.
16126 static SDValue getTargetVShiftNode(unsigned Opc, SDLoc dl, MVT VT,
16127                                    SDValue SrcOp, SDValue ShAmt,
16128                                    SelectionDAG &DAG) {
16129   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
16130
16131   // Catch shift-by-constant.
16132   if (ConstantSDNode *CShAmt = dyn_cast<ConstantSDNode>(ShAmt))
16133     return getTargetVShiftByConstNode(Opc, dl, VT, SrcOp,
16134                                       CShAmt->getZExtValue(), DAG);
16135
16136   // Change opcode to non-immediate version
16137   switch (Opc) {
16138     default: llvm_unreachable("Unknown target vector shift node");
16139     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
16140     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
16141     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
16142   }
16143
16144   // Need to build a vector containing shift amount
16145   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
16146   SDValue ShOps[4];
16147   ShOps[0] = ShAmt;
16148   ShOps[1] = DAG.getConstant(0, MVT::i32);
16149   ShOps[2] = ShOps[3] = DAG.getUNDEF(MVT::i32);
16150   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, ShOps);
16151
16152   // The return type has to be a 128-bit type with the same element
16153   // type as the input type.
16154   MVT EltVT = VT.getVectorElementType();
16155   EVT ShVT = MVT::getVectorVT(EltVT, 128/EltVT.getSizeInBits());
16156
16157   ShAmt = DAG.getNode(ISD::BITCAST, dl, ShVT, ShAmt);
16158   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
16159 }
16160
16161 /// \brief Return (vselect \p Mask, \p Op, \p PreservedSrc) along with the
16162 /// necessary casting for \p Mask when lowering masking intrinsics.
16163 static SDValue getVectorMaskingNode(SDValue Op, SDValue Mask,
16164                                     SDValue PreservedSrc, SelectionDAG &DAG) {
16165     EVT VT = Op.getValueType();
16166     EVT MaskVT = EVT::getVectorVT(*DAG.getContext(),
16167                                   MVT::i1, VT.getVectorNumElements());
16168     EVT BitcastVT = EVT::getVectorVT(*DAG.getContext(), MVT::i1,
16169                                      Mask.getValueType().getSizeInBits());
16170     SDLoc dl(Op);
16171
16172     assert(MaskVT.isSimple() && "invalid mask type");
16173
16174     if (isAllOnes(Mask))
16175       return Op;
16176
16177     // In case when MaskVT equals v2i1 or v4i1, low 2 or 4 elements
16178     // are extracted by EXTRACT_SUBVECTOR.
16179     SDValue VMask = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MaskVT,
16180                               DAG.getNode(ISD::BITCAST, dl, BitcastVT, Mask),
16181                               DAG.getIntPtrConstant(0));
16182     return DAG.getNode(ISD::VSELECT, dl, VT, VMask, Op, PreservedSrc);
16183 }
16184
16185 static unsigned getOpcodeForFMAIntrinsic(unsigned IntNo) {
16186     switch (IntNo) {
16187     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
16188     case Intrinsic::x86_fma_vfmadd_ps:
16189     case Intrinsic::x86_fma_vfmadd_pd:
16190     case Intrinsic::x86_fma_vfmadd_ps_256:
16191     case Intrinsic::x86_fma_vfmadd_pd_256:
16192     case Intrinsic::x86_fma_mask_vfmadd_ps_512:
16193     case Intrinsic::x86_fma_mask_vfmadd_pd_512:
16194       return X86ISD::FMADD;
16195     case Intrinsic::x86_fma_vfmsub_ps:
16196     case Intrinsic::x86_fma_vfmsub_pd:
16197     case Intrinsic::x86_fma_vfmsub_ps_256:
16198     case Intrinsic::x86_fma_vfmsub_pd_256:
16199     case Intrinsic::x86_fma_mask_vfmsub_ps_512:
16200     case Intrinsic::x86_fma_mask_vfmsub_pd_512:
16201       return X86ISD::FMSUB;
16202     case Intrinsic::x86_fma_vfnmadd_ps:
16203     case Intrinsic::x86_fma_vfnmadd_pd:
16204     case Intrinsic::x86_fma_vfnmadd_ps_256:
16205     case Intrinsic::x86_fma_vfnmadd_pd_256:
16206     case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
16207     case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
16208       return X86ISD::FNMADD;
16209     case Intrinsic::x86_fma_vfnmsub_ps:
16210     case Intrinsic::x86_fma_vfnmsub_pd:
16211     case Intrinsic::x86_fma_vfnmsub_ps_256:
16212     case Intrinsic::x86_fma_vfnmsub_pd_256:
16213     case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
16214     case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
16215       return X86ISD::FNMSUB;
16216     case Intrinsic::x86_fma_vfmaddsub_ps:
16217     case Intrinsic::x86_fma_vfmaddsub_pd:
16218     case Intrinsic::x86_fma_vfmaddsub_ps_256:
16219     case Intrinsic::x86_fma_vfmaddsub_pd_256:
16220     case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
16221     case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
16222       return X86ISD::FMADDSUB;
16223     case Intrinsic::x86_fma_vfmsubadd_ps:
16224     case Intrinsic::x86_fma_vfmsubadd_pd:
16225     case Intrinsic::x86_fma_vfmsubadd_ps_256:
16226     case Intrinsic::x86_fma_vfmsubadd_pd_256:
16227     case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
16228     case Intrinsic::x86_fma_mask_vfmsubadd_pd_512:
16229       return X86ISD::FMSUBADD;
16230     }
16231 }
16232
16233 static SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
16234   SDLoc dl(Op);
16235   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
16236
16237   const IntrinsicData* IntrData = getIntrinsicWithoutChain(IntNo);
16238   if (IntrData) {
16239     switch(IntrData->Type) {
16240     case INTR_TYPE_1OP:
16241       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1));
16242     case INTR_TYPE_2OP:
16243       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
16244         Op.getOperand(2));
16245     case INTR_TYPE_3OP:
16246       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
16247         Op.getOperand(2), Op.getOperand(3));
16248     case CMP_MASK:
16249     case CMP_MASK_CC: {
16250       // Comparison intrinsics with masks.
16251       // Example of transformation:
16252       // (i8 (int_x86_avx512_mask_pcmpeq_q_128
16253       //             (v2i64 %a), (v2i64 %b), (i8 %mask))) ->
16254       // (i8 (bitcast
16255       //   (v8i1 (insert_subvector undef,
16256       //           (v2i1 (vselect (extract_subvector
16257       //                            (v8i1 (bitcast %mask)), 0),
16258       //                          (PCMPEQM %a, %b), 0))))))
16259       EVT VT = Op.getOperand(1).getValueType();
16260       EVT MaskVT = EVT::getVectorVT(*DAG.getContext(), MVT::i1,
16261                                     VT.getVectorNumElements());
16262       SDValue Mask = Op.getOperand((IntrData->Type == CMP_MASK_CC) ? 4 : 3);
16263       EVT BitcastVT = EVT::getVectorVT(*DAG.getContext(), MVT::i1,
16264                                        Mask.getValueType().getSizeInBits());
16265       SDValue Cmp;
16266       if (IntrData->Type == CMP_MASK_CC) {
16267         Cmp = DAG.getNode(IntrData->Opc0, dl, MaskVT, Op.getOperand(1),
16268                     Op.getOperand(2), Op.getOperand(3));
16269       } else {
16270         assert(IntrData->Type == CMP_MASK && "Unexpected intrinsic type!");
16271         Cmp = DAG.getNode(IntrData->Opc0, dl, MaskVT, Op.getOperand(1),
16272                     Op.getOperand(2));
16273       }
16274       SDValue CmpMask = getVectorMaskingNode(Cmp, Mask,
16275                                         DAG.getTargetConstant(0, MaskVT), DAG);
16276       SDValue Res = DAG.getNode(ISD::INSERT_SUBVECTOR, dl, BitcastVT,
16277                                 DAG.getUNDEF(BitcastVT), CmpMask,
16278                                 DAG.getIntPtrConstant(0));
16279       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
16280     }
16281     case COMI: { // Comparison intrinsics
16282       ISD::CondCode CC = (ISD::CondCode)IntrData->Opc1;
16283       SDValue LHS = Op.getOperand(1);
16284       SDValue RHS = Op.getOperand(2);
16285       unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
16286       assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
16287       SDValue Cond = DAG.getNode(IntrData->Opc0, dl, MVT::i32, LHS, RHS);
16288       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
16289                                   DAG.getConstant(X86CC, MVT::i8), Cond);
16290       return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
16291     }
16292     case VSHIFT:
16293       return getTargetVShiftNode(IntrData->Opc0, dl, Op.getSimpleValueType(),
16294                                  Op.getOperand(1), Op.getOperand(2), DAG);
16295     default:
16296       break;
16297     }
16298   }
16299
16300   switch (IntNo) {
16301   default: return SDValue();    // Don't custom lower most intrinsics.
16302
16303   // Arithmetic intrinsics.
16304   case Intrinsic::x86_sse2_pmulu_dq:
16305   case Intrinsic::x86_avx2_pmulu_dq:
16306     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
16307                        Op.getOperand(1), Op.getOperand(2));
16308
16309   case Intrinsic::x86_sse41_pmuldq:
16310   case Intrinsic::x86_avx2_pmul_dq:
16311     return DAG.getNode(X86ISD::PMULDQ, dl, Op.getValueType(),
16312                        Op.getOperand(1), Op.getOperand(2));
16313
16314   case Intrinsic::x86_sse2_pmulhu_w:
16315   case Intrinsic::x86_avx2_pmulhu_w:
16316     return DAG.getNode(ISD::MULHU, dl, Op.getValueType(),
16317                        Op.getOperand(1), Op.getOperand(2));
16318
16319   case Intrinsic::x86_sse2_pmulh_w:
16320   case Intrinsic::x86_avx2_pmulh_w:
16321     return DAG.getNode(ISD::MULHS, dl, Op.getValueType(),
16322                        Op.getOperand(1), Op.getOperand(2));
16323
16324   // SSE/SSE2/AVX floating point max/min intrinsics.
16325   case Intrinsic::x86_sse_max_ps:
16326   case Intrinsic::x86_sse2_max_pd:
16327   case Intrinsic::x86_avx_max_ps_256:
16328   case Intrinsic::x86_avx_max_pd_256:
16329   case Intrinsic::x86_sse_min_ps:
16330   case Intrinsic::x86_sse2_min_pd:
16331   case Intrinsic::x86_avx_min_ps_256:
16332   case Intrinsic::x86_avx_min_pd_256: {
16333     unsigned Opcode;
16334     switch (IntNo) {
16335     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
16336     case Intrinsic::x86_sse_max_ps:
16337     case Intrinsic::x86_sse2_max_pd:
16338     case Intrinsic::x86_avx_max_ps_256:
16339     case Intrinsic::x86_avx_max_pd_256:
16340       Opcode = X86ISD::FMAX;
16341       break;
16342     case Intrinsic::x86_sse_min_ps:
16343     case Intrinsic::x86_sse2_min_pd:
16344     case Intrinsic::x86_avx_min_ps_256:
16345     case Intrinsic::x86_avx_min_pd_256:
16346       Opcode = X86ISD::FMIN;
16347       break;
16348     }
16349     return DAG.getNode(Opcode, dl, Op.getValueType(),
16350                        Op.getOperand(1), Op.getOperand(2));
16351   }
16352
16353   // AVX2 variable shift intrinsics
16354   case Intrinsic::x86_avx2_psllv_d:
16355   case Intrinsic::x86_avx2_psllv_q:
16356   case Intrinsic::x86_avx2_psllv_d_256:
16357   case Intrinsic::x86_avx2_psllv_q_256:
16358   case Intrinsic::x86_avx2_psrlv_d:
16359   case Intrinsic::x86_avx2_psrlv_q:
16360   case Intrinsic::x86_avx2_psrlv_d_256:
16361   case Intrinsic::x86_avx2_psrlv_q_256:
16362   case Intrinsic::x86_avx2_psrav_d:
16363   case Intrinsic::x86_avx2_psrav_d_256: {
16364     unsigned Opcode;
16365     switch (IntNo) {
16366     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
16367     case Intrinsic::x86_avx2_psllv_d:
16368     case Intrinsic::x86_avx2_psllv_q:
16369     case Intrinsic::x86_avx2_psllv_d_256:
16370     case Intrinsic::x86_avx2_psllv_q_256:
16371       Opcode = ISD::SHL;
16372       break;
16373     case Intrinsic::x86_avx2_psrlv_d:
16374     case Intrinsic::x86_avx2_psrlv_q:
16375     case Intrinsic::x86_avx2_psrlv_d_256:
16376     case Intrinsic::x86_avx2_psrlv_q_256:
16377       Opcode = ISD::SRL;
16378       break;
16379     case Intrinsic::x86_avx2_psrav_d:
16380     case Intrinsic::x86_avx2_psrav_d_256:
16381       Opcode = ISD::SRA;
16382       break;
16383     }
16384     return DAG.getNode(Opcode, dl, Op.getValueType(),
16385                        Op.getOperand(1), Op.getOperand(2));
16386   }
16387
16388   case Intrinsic::x86_sse2_packssdw_128:
16389   case Intrinsic::x86_sse2_packsswb_128:
16390   case Intrinsic::x86_avx2_packssdw:
16391   case Intrinsic::x86_avx2_packsswb:
16392     return DAG.getNode(X86ISD::PACKSS, dl, Op.getValueType(),
16393                        Op.getOperand(1), Op.getOperand(2));
16394
16395   case Intrinsic::x86_sse2_packuswb_128:
16396   case Intrinsic::x86_sse41_packusdw:
16397   case Intrinsic::x86_avx2_packuswb:
16398   case Intrinsic::x86_avx2_packusdw:
16399     return DAG.getNode(X86ISD::PACKUS, dl, Op.getValueType(),
16400                        Op.getOperand(1), Op.getOperand(2));
16401
16402   case Intrinsic::x86_ssse3_pshuf_b_128:
16403   case Intrinsic::x86_avx2_pshuf_b:
16404     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
16405                        Op.getOperand(1), Op.getOperand(2));
16406
16407   case Intrinsic::x86_sse2_pshuf_d:
16408     return DAG.getNode(X86ISD::PSHUFD, dl, Op.getValueType(),
16409                        Op.getOperand(1), Op.getOperand(2));
16410
16411   case Intrinsic::x86_sse2_pshufl_w:
16412     return DAG.getNode(X86ISD::PSHUFLW, dl, Op.getValueType(),
16413                        Op.getOperand(1), Op.getOperand(2));
16414
16415   case Intrinsic::x86_sse2_pshufh_w:
16416     return DAG.getNode(X86ISD::PSHUFHW, dl, Op.getValueType(),
16417                        Op.getOperand(1), Op.getOperand(2));
16418
16419   case Intrinsic::x86_ssse3_psign_b_128:
16420   case Intrinsic::x86_ssse3_psign_w_128:
16421   case Intrinsic::x86_ssse3_psign_d_128:
16422   case Intrinsic::x86_avx2_psign_b:
16423   case Intrinsic::x86_avx2_psign_w:
16424   case Intrinsic::x86_avx2_psign_d:
16425     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
16426                        Op.getOperand(1), Op.getOperand(2));
16427
16428   case Intrinsic::x86_avx2_permd:
16429   case Intrinsic::x86_avx2_permps:
16430     // Operands intentionally swapped. Mask is last operand to intrinsic,
16431     // but second operand for node/instruction.
16432     return DAG.getNode(X86ISD::VPERMV, dl, Op.getValueType(),
16433                        Op.getOperand(2), Op.getOperand(1));
16434
16435   case Intrinsic::x86_avx512_mask_valign_q_512:
16436   case Intrinsic::x86_avx512_mask_valign_d_512:
16437     // Vector source operands are swapped.
16438     return getVectorMaskingNode(DAG.getNode(X86ISD::VALIGN, dl,
16439                                             Op.getValueType(), Op.getOperand(2),
16440                                             Op.getOperand(1),
16441                                             Op.getOperand(3)),
16442                                 Op.getOperand(5), Op.getOperand(4), DAG);
16443
16444   // ptest and testp intrinsics. The intrinsic these come from are designed to
16445   // return an integer value, not just an instruction so lower it to the ptest
16446   // or testp pattern and a setcc for the result.
16447   case Intrinsic::x86_sse41_ptestz:
16448   case Intrinsic::x86_sse41_ptestc:
16449   case Intrinsic::x86_sse41_ptestnzc:
16450   case Intrinsic::x86_avx_ptestz_256:
16451   case Intrinsic::x86_avx_ptestc_256:
16452   case Intrinsic::x86_avx_ptestnzc_256:
16453   case Intrinsic::x86_avx_vtestz_ps:
16454   case Intrinsic::x86_avx_vtestc_ps:
16455   case Intrinsic::x86_avx_vtestnzc_ps:
16456   case Intrinsic::x86_avx_vtestz_pd:
16457   case Intrinsic::x86_avx_vtestc_pd:
16458   case Intrinsic::x86_avx_vtestnzc_pd:
16459   case Intrinsic::x86_avx_vtestz_ps_256:
16460   case Intrinsic::x86_avx_vtestc_ps_256:
16461   case Intrinsic::x86_avx_vtestnzc_ps_256:
16462   case Intrinsic::x86_avx_vtestz_pd_256:
16463   case Intrinsic::x86_avx_vtestc_pd_256:
16464   case Intrinsic::x86_avx_vtestnzc_pd_256: {
16465     bool IsTestPacked = false;
16466     unsigned X86CC;
16467     switch (IntNo) {
16468     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
16469     case Intrinsic::x86_avx_vtestz_ps:
16470     case Intrinsic::x86_avx_vtestz_pd:
16471     case Intrinsic::x86_avx_vtestz_ps_256:
16472     case Intrinsic::x86_avx_vtestz_pd_256:
16473       IsTestPacked = true; // Fallthrough
16474     case Intrinsic::x86_sse41_ptestz:
16475     case Intrinsic::x86_avx_ptestz_256:
16476       // ZF = 1
16477       X86CC = X86::COND_E;
16478       break;
16479     case Intrinsic::x86_avx_vtestc_ps:
16480     case Intrinsic::x86_avx_vtestc_pd:
16481     case Intrinsic::x86_avx_vtestc_ps_256:
16482     case Intrinsic::x86_avx_vtestc_pd_256:
16483       IsTestPacked = true; // Fallthrough
16484     case Intrinsic::x86_sse41_ptestc:
16485     case Intrinsic::x86_avx_ptestc_256:
16486       // CF = 1
16487       X86CC = X86::COND_B;
16488       break;
16489     case Intrinsic::x86_avx_vtestnzc_ps:
16490     case Intrinsic::x86_avx_vtestnzc_pd:
16491     case Intrinsic::x86_avx_vtestnzc_ps_256:
16492     case Intrinsic::x86_avx_vtestnzc_pd_256:
16493       IsTestPacked = true; // Fallthrough
16494     case Intrinsic::x86_sse41_ptestnzc:
16495     case Intrinsic::x86_avx_ptestnzc_256:
16496       // ZF and CF = 0
16497       X86CC = X86::COND_A;
16498       break;
16499     }
16500
16501     SDValue LHS = Op.getOperand(1);
16502     SDValue RHS = Op.getOperand(2);
16503     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
16504     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
16505     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
16506     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
16507     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
16508   }
16509   case Intrinsic::x86_avx512_kortestz_w:
16510   case Intrinsic::x86_avx512_kortestc_w: {
16511     unsigned X86CC = (IntNo == Intrinsic::x86_avx512_kortestz_w)? X86::COND_E: X86::COND_B;
16512     SDValue LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(1));
16513     SDValue RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(2));
16514     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
16515     SDValue Test = DAG.getNode(X86ISD::KORTEST, dl, MVT::i32, LHS, RHS);
16516     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i1, CC, Test);
16517     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
16518   }
16519
16520   case Intrinsic::x86_sse42_pcmpistria128:
16521   case Intrinsic::x86_sse42_pcmpestria128:
16522   case Intrinsic::x86_sse42_pcmpistric128:
16523   case Intrinsic::x86_sse42_pcmpestric128:
16524   case Intrinsic::x86_sse42_pcmpistrio128:
16525   case Intrinsic::x86_sse42_pcmpestrio128:
16526   case Intrinsic::x86_sse42_pcmpistris128:
16527   case Intrinsic::x86_sse42_pcmpestris128:
16528   case Intrinsic::x86_sse42_pcmpistriz128:
16529   case Intrinsic::x86_sse42_pcmpestriz128: {
16530     unsigned Opcode;
16531     unsigned X86CC;
16532     switch (IntNo) {
16533     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
16534     case Intrinsic::x86_sse42_pcmpistria128:
16535       Opcode = X86ISD::PCMPISTRI;
16536       X86CC = X86::COND_A;
16537       break;
16538     case Intrinsic::x86_sse42_pcmpestria128:
16539       Opcode = X86ISD::PCMPESTRI;
16540       X86CC = X86::COND_A;
16541       break;
16542     case Intrinsic::x86_sse42_pcmpistric128:
16543       Opcode = X86ISD::PCMPISTRI;
16544       X86CC = X86::COND_B;
16545       break;
16546     case Intrinsic::x86_sse42_pcmpestric128:
16547       Opcode = X86ISD::PCMPESTRI;
16548       X86CC = X86::COND_B;
16549       break;
16550     case Intrinsic::x86_sse42_pcmpistrio128:
16551       Opcode = X86ISD::PCMPISTRI;
16552       X86CC = X86::COND_O;
16553       break;
16554     case Intrinsic::x86_sse42_pcmpestrio128:
16555       Opcode = X86ISD::PCMPESTRI;
16556       X86CC = X86::COND_O;
16557       break;
16558     case Intrinsic::x86_sse42_pcmpistris128:
16559       Opcode = X86ISD::PCMPISTRI;
16560       X86CC = X86::COND_S;
16561       break;
16562     case Intrinsic::x86_sse42_pcmpestris128:
16563       Opcode = X86ISD::PCMPESTRI;
16564       X86CC = X86::COND_S;
16565       break;
16566     case Intrinsic::x86_sse42_pcmpistriz128:
16567       Opcode = X86ISD::PCMPISTRI;
16568       X86CC = X86::COND_E;
16569       break;
16570     case Intrinsic::x86_sse42_pcmpestriz128:
16571       Opcode = X86ISD::PCMPESTRI;
16572       X86CC = X86::COND_E;
16573       break;
16574     }
16575     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
16576     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
16577     SDValue PCMP = DAG.getNode(Opcode, dl, VTs, NewOps);
16578     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
16579                                 DAG.getConstant(X86CC, MVT::i8),
16580                                 SDValue(PCMP.getNode(), 1));
16581     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
16582   }
16583
16584   case Intrinsic::x86_sse42_pcmpistri128:
16585   case Intrinsic::x86_sse42_pcmpestri128: {
16586     unsigned Opcode;
16587     if (IntNo == Intrinsic::x86_sse42_pcmpistri128)
16588       Opcode = X86ISD::PCMPISTRI;
16589     else
16590       Opcode = X86ISD::PCMPESTRI;
16591
16592     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
16593     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
16594     return DAG.getNode(Opcode, dl, VTs, NewOps);
16595   }
16596
16597   case Intrinsic::x86_fma_mask_vfmadd_ps_512:
16598   case Intrinsic::x86_fma_mask_vfmadd_pd_512:
16599   case Intrinsic::x86_fma_mask_vfmsub_ps_512:
16600   case Intrinsic::x86_fma_mask_vfmsub_pd_512:
16601   case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
16602   case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
16603   case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
16604   case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
16605   case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
16606   case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
16607   case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
16608   case Intrinsic::x86_fma_mask_vfmsubadd_pd_512: {
16609     auto *SAE = cast<ConstantSDNode>(Op.getOperand(5));
16610     if (SAE->getZExtValue() == X86::STATIC_ROUNDING::CUR_DIRECTION)
16611       return getVectorMaskingNode(DAG.getNode(getOpcodeForFMAIntrinsic(IntNo),
16612                                               dl, Op.getValueType(),
16613                                               Op.getOperand(1),
16614                                               Op.getOperand(2),
16615                                               Op.getOperand(3)),
16616                                   Op.getOperand(4), Op.getOperand(1), DAG);
16617     else
16618       return SDValue();
16619   }
16620
16621   case Intrinsic::x86_fma_vfmadd_ps:
16622   case Intrinsic::x86_fma_vfmadd_pd:
16623   case Intrinsic::x86_fma_vfmsub_ps:
16624   case Intrinsic::x86_fma_vfmsub_pd:
16625   case Intrinsic::x86_fma_vfnmadd_ps:
16626   case Intrinsic::x86_fma_vfnmadd_pd:
16627   case Intrinsic::x86_fma_vfnmsub_ps:
16628   case Intrinsic::x86_fma_vfnmsub_pd:
16629   case Intrinsic::x86_fma_vfmaddsub_ps:
16630   case Intrinsic::x86_fma_vfmaddsub_pd:
16631   case Intrinsic::x86_fma_vfmsubadd_ps:
16632   case Intrinsic::x86_fma_vfmsubadd_pd:
16633   case Intrinsic::x86_fma_vfmadd_ps_256:
16634   case Intrinsic::x86_fma_vfmadd_pd_256:
16635   case Intrinsic::x86_fma_vfmsub_ps_256:
16636   case Intrinsic::x86_fma_vfmsub_pd_256:
16637   case Intrinsic::x86_fma_vfnmadd_ps_256:
16638   case Intrinsic::x86_fma_vfnmadd_pd_256:
16639   case Intrinsic::x86_fma_vfnmsub_ps_256:
16640   case Intrinsic::x86_fma_vfnmsub_pd_256:
16641   case Intrinsic::x86_fma_vfmaddsub_ps_256:
16642   case Intrinsic::x86_fma_vfmaddsub_pd_256:
16643   case Intrinsic::x86_fma_vfmsubadd_ps_256:
16644   case Intrinsic::x86_fma_vfmsubadd_pd_256:
16645     return DAG.getNode(getOpcodeForFMAIntrinsic(IntNo), dl, Op.getValueType(),
16646                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
16647   }
16648 }
16649
16650 static SDValue getGatherNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
16651                               SDValue Src, SDValue Mask, SDValue Base,
16652                               SDValue Index, SDValue ScaleOp, SDValue Chain,
16653                               const X86Subtarget * Subtarget) {
16654   SDLoc dl(Op);
16655   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
16656   assert(C && "Invalid scale type");
16657   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
16658   EVT MaskVT = MVT::getVectorVT(MVT::i1,
16659                              Index.getSimpleValueType().getVectorNumElements());
16660   SDValue MaskInReg;
16661   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
16662   if (MaskC)
16663     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
16664   else
16665     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
16666   SDVTList VTs = DAG.getVTList(Op.getValueType(), MaskVT, MVT::Other);
16667   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
16668   SDValue Segment = DAG.getRegister(0, MVT::i32);
16669   if (Src.getOpcode() == ISD::UNDEF)
16670     Src = getZeroVector(Op.getValueType(), Subtarget, DAG, dl);
16671   SDValue Ops[] = {Src, MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
16672   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
16673   SDValue RetOps[] = { SDValue(Res, 0), SDValue(Res, 2) };
16674   return DAG.getMergeValues(RetOps, dl);
16675 }
16676
16677 static SDValue getScatterNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
16678                                SDValue Src, SDValue Mask, SDValue Base,
16679                                SDValue Index, SDValue ScaleOp, SDValue Chain) {
16680   SDLoc dl(Op);
16681   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
16682   assert(C && "Invalid scale type");
16683   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
16684   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
16685   SDValue Segment = DAG.getRegister(0, MVT::i32);
16686   EVT MaskVT = MVT::getVectorVT(MVT::i1,
16687                              Index.getSimpleValueType().getVectorNumElements());
16688   SDValue MaskInReg;
16689   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
16690   if (MaskC)
16691     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
16692   else
16693     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
16694   SDVTList VTs = DAG.getVTList(MaskVT, MVT::Other);
16695   SDValue Ops[] = {Base, Scale, Index, Disp, Segment, MaskInReg, Src, Chain};
16696   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
16697   return SDValue(Res, 1);
16698 }
16699
16700 static SDValue getPrefetchNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
16701                                SDValue Mask, SDValue Base, SDValue Index,
16702                                SDValue ScaleOp, SDValue Chain) {
16703   SDLoc dl(Op);
16704   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
16705   assert(C && "Invalid scale type");
16706   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
16707   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
16708   SDValue Segment = DAG.getRegister(0, MVT::i32);
16709   EVT MaskVT =
16710     MVT::getVectorVT(MVT::i1, Index.getSimpleValueType().getVectorNumElements());
16711   SDValue MaskInReg;
16712   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
16713   if (MaskC)
16714     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
16715   else
16716     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
16717   //SDVTList VTs = DAG.getVTList(MVT::Other);
16718   SDValue Ops[] = {MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
16719   SDNode *Res = DAG.getMachineNode(Opc, dl, MVT::Other, Ops);
16720   return SDValue(Res, 0);
16721 }
16722
16723 // getReadPerformanceCounter - Handles the lowering of builtin intrinsics that
16724 // read performance monitor counters (x86_rdpmc).
16725 static void getReadPerformanceCounter(SDNode *N, SDLoc DL,
16726                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
16727                               SmallVectorImpl<SDValue> &Results) {
16728   assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
16729   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
16730   SDValue LO, HI;
16731
16732   // The ECX register is used to select the index of the performance counter
16733   // to read.
16734   SDValue Chain = DAG.getCopyToReg(N->getOperand(0), DL, X86::ECX,
16735                                    N->getOperand(2));
16736   SDValue rd = DAG.getNode(X86ISD::RDPMC_DAG, DL, Tys, Chain);
16737
16738   // Reads the content of a 64-bit performance counter and returns it in the
16739   // registers EDX:EAX.
16740   if (Subtarget->is64Bit()) {
16741     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
16742     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
16743                             LO.getValue(2));
16744   } else {
16745     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
16746     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
16747                             LO.getValue(2));
16748   }
16749   Chain = HI.getValue(1);
16750
16751   if (Subtarget->is64Bit()) {
16752     // The EAX register is loaded with the low-order 32 bits. The EDX register
16753     // is loaded with the supported high-order bits of the counter.
16754     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
16755                               DAG.getConstant(32, MVT::i8));
16756     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
16757     Results.push_back(Chain);
16758     return;
16759   }
16760
16761   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
16762   SDValue Ops[] = { LO, HI };
16763   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
16764   Results.push_back(Pair);
16765   Results.push_back(Chain);
16766 }
16767
16768 // getReadTimeStampCounter - Handles the lowering of builtin intrinsics that
16769 // read the time stamp counter (x86_rdtsc and x86_rdtscp). This function is
16770 // also used to custom lower READCYCLECOUNTER nodes.
16771 static void getReadTimeStampCounter(SDNode *N, SDLoc DL, unsigned Opcode,
16772                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
16773                               SmallVectorImpl<SDValue> &Results) {
16774   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
16775   SDValue rd = DAG.getNode(Opcode, DL, Tys, N->getOperand(0));
16776   SDValue LO, HI;
16777
16778   // The processor's time-stamp counter (a 64-bit MSR) is stored into the
16779   // EDX:EAX registers. EDX is loaded with the high-order 32 bits of the MSR
16780   // and the EAX register is loaded with the low-order 32 bits.
16781   if (Subtarget->is64Bit()) {
16782     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
16783     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
16784                             LO.getValue(2));
16785   } else {
16786     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
16787     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
16788                             LO.getValue(2));
16789   }
16790   SDValue Chain = HI.getValue(1);
16791
16792   if (Opcode == X86ISD::RDTSCP_DAG) {
16793     assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
16794
16795     // Instruction RDTSCP loads the IA32:TSC_AUX_MSR (address C000_0103H) into
16796     // the ECX register. Add 'ecx' explicitly to the chain.
16797     SDValue ecx = DAG.getCopyFromReg(Chain, DL, X86::ECX, MVT::i32,
16798                                      HI.getValue(2));
16799     // Explicitly store the content of ECX at the location passed in input
16800     // to the 'rdtscp' intrinsic.
16801     Chain = DAG.getStore(ecx.getValue(1), DL, ecx, N->getOperand(2),
16802                          MachinePointerInfo(), false, false, 0);
16803   }
16804
16805   if (Subtarget->is64Bit()) {
16806     // The EDX register is loaded with the high-order 32 bits of the MSR, and
16807     // the EAX register is loaded with the low-order 32 bits.
16808     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
16809                               DAG.getConstant(32, MVT::i8));
16810     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
16811     Results.push_back(Chain);
16812     return;
16813   }
16814
16815   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
16816   SDValue Ops[] = { LO, HI };
16817   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
16818   Results.push_back(Pair);
16819   Results.push_back(Chain);
16820 }
16821
16822 static SDValue LowerREADCYCLECOUNTER(SDValue Op, const X86Subtarget *Subtarget,
16823                                      SelectionDAG &DAG) {
16824   SmallVector<SDValue, 2> Results;
16825   SDLoc DL(Op);
16826   getReadTimeStampCounter(Op.getNode(), DL, X86ISD::RDTSC_DAG, DAG, Subtarget,
16827                           Results);
16828   return DAG.getMergeValues(Results, DL);
16829 }
16830
16831
16832 static SDValue LowerINTRINSIC_W_CHAIN(SDValue Op, const X86Subtarget *Subtarget,
16833                                       SelectionDAG &DAG) {
16834   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
16835
16836   const IntrinsicData* IntrData = getIntrinsicWithChain(IntNo);
16837   if (!IntrData)
16838     return SDValue();
16839
16840   SDLoc dl(Op);
16841   switch(IntrData->Type) {
16842   default:
16843     llvm_unreachable("Unknown Intrinsic Type");
16844     break;    
16845   case RDSEED:
16846   case RDRAND: {
16847     // Emit the node with the right value type.
16848     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Glue, MVT::Other);
16849     SDValue Result = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
16850
16851     // If the value returned by RDRAND/RDSEED was valid (CF=1), return 1.
16852     // Otherwise return the value from Rand, which is always 0, casted to i32.
16853     SDValue Ops[] = { DAG.getZExtOrTrunc(Result, dl, Op->getValueType(1)),
16854                       DAG.getConstant(1, Op->getValueType(1)),
16855                       DAG.getConstant(X86::COND_B, MVT::i32),
16856                       SDValue(Result.getNode(), 1) };
16857     SDValue isValid = DAG.getNode(X86ISD::CMOV, dl,
16858                                   DAG.getVTList(Op->getValueType(1), MVT::Glue),
16859                                   Ops);
16860
16861     // Return { result, isValid, chain }.
16862     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(), Result, isValid,
16863                        SDValue(Result.getNode(), 2));
16864   }
16865   case GATHER: {
16866   //gather(v1, mask, index, base, scale);
16867     SDValue Chain = Op.getOperand(0);
16868     SDValue Src   = Op.getOperand(2);
16869     SDValue Base  = Op.getOperand(3);
16870     SDValue Index = Op.getOperand(4);
16871     SDValue Mask  = Op.getOperand(5);
16872     SDValue Scale = Op.getOperand(6);
16873     return getGatherNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain,
16874                           Subtarget);
16875   }
16876   case SCATTER: {
16877   //scatter(base, mask, index, v1, scale);
16878     SDValue Chain = Op.getOperand(0);
16879     SDValue Base  = Op.getOperand(2);
16880     SDValue Mask  = Op.getOperand(3);
16881     SDValue Index = Op.getOperand(4);
16882     SDValue Src   = Op.getOperand(5);
16883     SDValue Scale = Op.getOperand(6);
16884     return getScatterNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain);
16885   }
16886   case PREFETCH: {
16887     SDValue Hint = Op.getOperand(6);
16888     unsigned HintVal;
16889     if (dyn_cast<ConstantSDNode> (Hint) == nullptr ||
16890         (HintVal = dyn_cast<ConstantSDNode> (Hint)->getZExtValue()) > 1)
16891       llvm_unreachable("Wrong prefetch hint in intrinsic: should be 0 or 1");
16892     unsigned Opcode = (HintVal ? IntrData->Opc1 : IntrData->Opc0);
16893     SDValue Chain = Op.getOperand(0);
16894     SDValue Mask  = Op.getOperand(2);
16895     SDValue Index = Op.getOperand(3);
16896     SDValue Base  = Op.getOperand(4);
16897     SDValue Scale = Op.getOperand(5);
16898     return getPrefetchNode(Opcode, Op, DAG, Mask, Base, Index, Scale, Chain);
16899   }
16900   // Read Time Stamp Counter (RDTSC) and Processor ID (RDTSCP).
16901   case RDTSC: {
16902     SmallVector<SDValue, 2> Results;
16903     getReadTimeStampCounter(Op.getNode(), dl, IntrData->Opc0, DAG, Subtarget, Results);
16904     return DAG.getMergeValues(Results, dl);
16905   }
16906   // Read Performance Monitoring Counters.
16907   case RDPMC: {
16908     SmallVector<SDValue, 2> Results;
16909     getReadPerformanceCounter(Op.getNode(), dl, DAG, Subtarget, Results);
16910     return DAG.getMergeValues(Results, dl);
16911   }
16912   // XTEST intrinsics.
16913   case XTEST: {
16914     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
16915     SDValue InTrans = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
16916     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
16917                                 DAG.getConstant(X86::COND_NE, MVT::i8),
16918                                 InTrans);
16919     SDValue Ret = DAG.getNode(ISD::ZERO_EXTEND, dl, Op->getValueType(0), SetCC);
16920     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(),
16921                        Ret, SDValue(InTrans.getNode(), 1));
16922   }
16923   // ADC/ADCX/SBB
16924   case ADX: {
16925     SmallVector<SDValue, 2> Results;
16926     SDVTList CFVTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
16927     SDVTList VTs = DAG.getVTList(Op.getOperand(3)->getValueType(0), MVT::Other);
16928     SDValue GenCF = DAG.getNode(X86ISD::ADD, dl, CFVTs, Op.getOperand(2),
16929                                 DAG.getConstant(-1, MVT::i8));
16930     SDValue Res = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(3),
16931                               Op.getOperand(4), GenCF.getValue(1));
16932     SDValue Store = DAG.getStore(Op.getOperand(0), dl, Res.getValue(0),
16933                                  Op.getOperand(5), MachinePointerInfo(),
16934                                  false, false, 0);
16935     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
16936                                 DAG.getConstant(X86::COND_B, MVT::i8),
16937                                 Res.getValue(1));
16938     Results.push_back(SetCC);
16939     Results.push_back(Store);
16940     return DAG.getMergeValues(Results, dl);
16941   }
16942   }
16943 }
16944
16945 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
16946                                            SelectionDAG &DAG) const {
16947   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
16948   MFI->setReturnAddressIsTaken(true);
16949
16950   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
16951     return SDValue();
16952
16953   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
16954   SDLoc dl(Op);
16955   EVT PtrVT = getPointerTy();
16956
16957   if (Depth > 0) {
16958     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
16959     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16960         DAG.getSubtarget().getRegisterInfo());
16961     SDValue Offset = DAG.getConstant(RegInfo->getSlotSize(), PtrVT);
16962     return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
16963                        DAG.getNode(ISD::ADD, dl, PtrVT,
16964                                    FrameAddr, Offset),
16965                        MachinePointerInfo(), false, false, false, 0);
16966   }
16967
16968   // Just load the return address.
16969   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
16970   return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
16971                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
16972 }
16973
16974 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
16975   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
16976   MFI->setFrameAddressIsTaken(true);
16977
16978   EVT VT = Op.getValueType();
16979   SDLoc dl(Op);  // FIXME probably not meaningful
16980   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
16981   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16982       DAG.getSubtarget().getRegisterInfo());
16983   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
16984   assert(((FrameReg == X86::RBP && VT == MVT::i64) ||
16985           (FrameReg == X86::EBP && VT == MVT::i32)) &&
16986          "Invalid Frame Register!");
16987   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
16988   while (Depth--)
16989     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
16990                             MachinePointerInfo(),
16991                             false, false, false, 0);
16992   return FrameAddr;
16993 }
16994
16995 // FIXME? Maybe this could be a TableGen attribute on some registers and
16996 // this table could be generated automatically from RegInfo.
16997 unsigned X86TargetLowering::getRegisterByName(const char* RegName,
16998                                               EVT VT) const {
16999   unsigned Reg = StringSwitch<unsigned>(RegName)
17000                        .Case("esp", X86::ESP)
17001                        .Case("rsp", X86::RSP)
17002                        .Default(0);
17003   if (Reg)
17004     return Reg;
17005   report_fatal_error("Invalid register name global variable");
17006 }
17007
17008 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
17009                                                      SelectionDAG &DAG) const {
17010   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
17011       DAG.getSubtarget().getRegisterInfo());
17012   return DAG.getIntPtrConstant(2 * RegInfo->getSlotSize());
17013 }
17014
17015 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
17016   SDValue Chain     = Op.getOperand(0);
17017   SDValue Offset    = Op.getOperand(1);
17018   SDValue Handler   = Op.getOperand(2);
17019   SDLoc dl      (Op);
17020
17021   EVT PtrVT = getPointerTy();
17022   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
17023       DAG.getSubtarget().getRegisterInfo());
17024   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
17025   assert(((FrameReg == X86::RBP && PtrVT == MVT::i64) ||
17026           (FrameReg == X86::EBP && PtrVT == MVT::i32)) &&
17027          "Invalid Frame Register!");
17028   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, PtrVT);
17029   unsigned StoreAddrReg = (PtrVT == MVT::i64) ? X86::RCX : X86::ECX;
17030
17031   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, Frame,
17032                                  DAG.getIntPtrConstant(RegInfo->getSlotSize()));
17033   StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, StoreAddr, Offset);
17034   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
17035                        false, false, 0);
17036   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
17037
17038   return DAG.getNode(X86ISD::EH_RETURN, dl, MVT::Other, Chain,
17039                      DAG.getRegister(StoreAddrReg, PtrVT));
17040 }
17041
17042 SDValue X86TargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
17043                                                SelectionDAG &DAG) const {
17044   SDLoc DL(Op);
17045   return DAG.getNode(X86ISD::EH_SJLJ_SETJMP, DL,
17046                      DAG.getVTList(MVT::i32, MVT::Other),
17047                      Op.getOperand(0), Op.getOperand(1));
17048 }
17049
17050 SDValue X86TargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
17051                                                 SelectionDAG &DAG) const {
17052   SDLoc DL(Op);
17053   return DAG.getNode(X86ISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
17054                      Op.getOperand(0), Op.getOperand(1));
17055 }
17056
17057 static SDValue LowerADJUST_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) {
17058   return Op.getOperand(0);
17059 }
17060
17061 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
17062                                                 SelectionDAG &DAG) const {
17063   SDValue Root = Op.getOperand(0);
17064   SDValue Trmp = Op.getOperand(1); // trampoline
17065   SDValue FPtr = Op.getOperand(2); // nested function
17066   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
17067   SDLoc dl (Op);
17068
17069   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
17070   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
17071
17072   if (Subtarget->is64Bit()) {
17073     SDValue OutChains[6];
17074
17075     // Large code-model.
17076     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
17077     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
17078
17079     const unsigned char N86R10 = TRI->getEncodingValue(X86::R10) & 0x7;
17080     const unsigned char N86R11 = TRI->getEncodingValue(X86::R11) & 0x7;
17081
17082     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
17083
17084     // Load the pointer to the nested function into R11.
17085     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
17086     SDValue Addr = Trmp;
17087     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
17088                                 Addr, MachinePointerInfo(TrmpAddr),
17089                                 false, false, 0);
17090
17091     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17092                        DAG.getConstant(2, MVT::i64));
17093     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
17094                                 MachinePointerInfo(TrmpAddr, 2),
17095                                 false, false, 2);
17096
17097     // Load the 'nest' parameter value into R10.
17098     // R10 is specified in X86CallingConv.td
17099     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
17100     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17101                        DAG.getConstant(10, MVT::i64));
17102     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
17103                                 Addr, MachinePointerInfo(TrmpAddr, 10),
17104                                 false, false, 0);
17105
17106     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17107                        DAG.getConstant(12, MVT::i64));
17108     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
17109                                 MachinePointerInfo(TrmpAddr, 12),
17110                                 false, false, 2);
17111
17112     // Jump to the nested function.
17113     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
17114     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17115                        DAG.getConstant(20, MVT::i64));
17116     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
17117                                 Addr, MachinePointerInfo(TrmpAddr, 20),
17118                                 false, false, 0);
17119
17120     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
17121     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17122                        DAG.getConstant(22, MVT::i64));
17123     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
17124                                 MachinePointerInfo(TrmpAddr, 22),
17125                                 false, false, 0);
17126
17127     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
17128   } else {
17129     const Function *Func =
17130       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
17131     CallingConv::ID CC = Func->getCallingConv();
17132     unsigned NestReg;
17133
17134     switch (CC) {
17135     default:
17136       llvm_unreachable("Unsupported calling convention");
17137     case CallingConv::C:
17138     case CallingConv::X86_StdCall: {
17139       // Pass 'nest' parameter in ECX.
17140       // Must be kept in sync with X86CallingConv.td
17141       NestReg = X86::ECX;
17142
17143       // Check that ECX wasn't needed by an 'inreg' parameter.
17144       FunctionType *FTy = Func->getFunctionType();
17145       const AttributeSet &Attrs = Func->getAttributes();
17146
17147       if (!Attrs.isEmpty() && !Func->isVarArg()) {
17148         unsigned InRegCount = 0;
17149         unsigned Idx = 1;
17150
17151         for (FunctionType::param_iterator I = FTy->param_begin(),
17152              E = FTy->param_end(); I != E; ++I, ++Idx)
17153           if (Attrs.hasAttribute(Idx, Attribute::InReg))
17154             // FIXME: should only count parameters that are lowered to integers.
17155             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
17156
17157         if (InRegCount > 2) {
17158           report_fatal_error("Nest register in use - reduce number of inreg"
17159                              " parameters!");
17160         }
17161       }
17162       break;
17163     }
17164     case CallingConv::X86_FastCall:
17165     case CallingConv::X86_ThisCall:
17166     case CallingConv::Fast:
17167       // Pass 'nest' parameter in EAX.
17168       // Must be kept in sync with X86CallingConv.td
17169       NestReg = X86::EAX;
17170       break;
17171     }
17172
17173     SDValue OutChains[4];
17174     SDValue Addr, Disp;
17175
17176     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
17177                        DAG.getConstant(10, MVT::i32));
17178     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
17179
17180     // This is storing the opcode for MOV32ri.
17181     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
17182     const unsigned char N86Reg = TRI->getEncodingValue(NestReg) & 0x7;
17183     OutChains[0] = DAG.getStore(Root, dl,
17184                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
17185                                 Trmp, MachinePointerInfo(TrmpAddr),
17186                                 false, false, 0);
17187
17188     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
17189                        DAG.getConstant(1, MVT::i32));
17190     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
17191                                 MachinePointerInfo(TrmpAddr, 1),
17192                                 false, false, 1);
17193
17194     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
17195     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
17196                        DAG.getConstant(5, MVT::i32));
17197     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
17198                                 MachinePointerInfo(TrmpAddr, 5),
17199                                 false, false, 1);
17200
17201     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
17202                        DAG.getConstant(6, MVT::i32));
17203     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
17204                                 MachinePointerInfo(TrmpAddr, 6),
17205                                 false, false, 1);
17206
17207     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
17208   }
17209 }
17210
17211 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
17212                                             SelectionDAG &DAG) const {
17213   /*
17214    The rounding mode is in bits 11:10 of FPSR, and has the following
17215    settings:
17216      00 Round to nearest
17217      01 Round to -inf
17218      10 Round to +inf
17219      11 Round to 0
17220
17221   FLT_ROUNDS, on the other hand, expects the following:
17222     -1 Undefined
17223      0 Round to 0
17224      1 Round to nearest
17225      2 Round to +inf
17226      3 Round to -inf
17227
17228   To perform the conversion, we do:
17229     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
17230   */
17231
17232   MachineFunction &MF = DAG.getMachineFunction();
17233   const TargetMachine &TM = MF.getTarget();
17234   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
17235   unsigned StackAlignment = TFI.getStackAlignment();
17236   MVT VT = Op.getSimpleValueType();
17237   SDLoc DL(Op);
17238
17239   // Save FP Control Word to stack slot
17240   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
17241   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
17242
17243   MachineMemOperand *MMO =
17244    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
17245                            MachineMemOperand::MOStore, 2, 2);
17246
17247   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
17248   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
17249                                           DAG.getVTList(MVT::Other),
17250                                           Ops, MVT::i16, MMO);
17251
17252   // Load FP Control Word from stack slot
17253   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
17254                             MachinePointerInfo(), false, false, false, 0);
17255
17256   // Transform as necessary
17257   SDValue CWD1 =
17258     DAG.getNode(ISD::SRL, DL, MVT::i16,
17259                 DAG.getNode(ISD::AND, DL, MVT::i16,
17260                             CWD, DAG.getConstant(0x800, MVT::i16)),
17261                 DAG.getConstant(11, MVT::i8));
17262   SDValue CWD2 =
17263     DAG.getNode(ISD::SRL, DL, MVT::i16,
17264                 DAG.getNode(ISD::AND, DL, MVT::i16,
17265                             CWD, DAG.getConstant(0x400, MVT::i16)),
17266                 DAG.getConstant(9, MVT::i8));
17267
17268   SDValue RetVal =
17269     DAG.getNode(ISD::AND, DL, MVT::i16,
17270                 DAG.getNode(ISD::ADD, DL, MVT::i16,
17271                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
17272                             DAG.getConstant(1, MVT::i16)),
17273                 DAG.getConstant(3, MVT::i16));
17274
17275   return DAG.getNode((VT.getSizeInBits() < 16 ?
17276                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
17277 }
17278
17279 static SDValue LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
17280   MVT VT = Op.getSimpleValueType();
17281   EVT OpVT = VT;
17282   unsigned NumBits = VT.getSizeInBits();
17283   SDLoc dl(Op);
17284
17285   Op = Op.getOperand(0);
17286   if (VT == MVT::i8) {
17287     // Zero extend to i32 since there is not an i8 bsr.
17288     OpVT = MVT::i32;
17289     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
17290   }
17291
17292   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
17293   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
17294   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
17295
17296   // If src is zero (i.e. bsr sets ZF), returns NumBits.
17297   SDValue Ops[] = {
17298     Op,
17299     DAG.getConstant(NumBits+NumBits-1, OpVT),
17300     DAG.getConstant(X86::COND_E, MVT::i8),
17301     Op.getValue(1)
17302   };
17303   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops);
17304
17305   // Finally xor with NumBits-1.
17306   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
17307
17308   if (VT == MVT::i8)
17309     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
17310   return Op;
17311 }
17312
17313 static SDValue LowerCTLZ_ZERO_UNDEF(SDValue Op, SelectionDAG &DAG) {
17314   MVT VT = Op.getSimpleValueType();
17315   EVT OpVT = VT;
17316   unsigned NumBits = VT.getSizeInBits();
17317   SDLoc dl(Op);
17318
17319   Op = Op.getOperand(0);
17320   if (VT == MVT::i8) {
17321     // Zero extend to i32 since there is not an i8 bsr.
17322     OpVT = MVT::i32;
17323     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
17324   }
17325
17326   // Issue a bsr (scan bits in reverse).
17327   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
17328   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
17329
17330   // And xor with NumBits-1.
17331   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
17332
17333   if (VT == MVT::i8)
17334     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
17335   return Op;
17336 }
17337
17338 static SDValue LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
17339   MVT VT = Op.getSimpleValueType();
17340   unsigned NumBits = VT.getSizeInBits();
17341   SDLoc dl(Op);
17342   Op = Op.getOperand(0);
17343
17344   // Issue a bsf (scan bits forward) which also sets EFLAGS.
17345   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
17346   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
17347
17348   // If src is zero (i.e. bsf sets ZF), returns NumBits.
17349   SDValue Ops[] = {
17350     Op,
17351     DAG.getConstant(NumBits, VT),
17352     DAG.getConstant(X86::COND_E, MVT::i8),
17353     Op.getValue(1)
17354   };
17355   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops);
17356 }
17357
17358 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
17359 // ones, and then concatenate the result back.
17360 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
17361   MVT VT = Op.getSimpleValueType();
17362
17363   assert(VT.is256BitVector() && VT.isInteger() &&
17364          "Unsupported value type for operation");
17365
17366   unsigned NumElems = VT.getVectorNumElements();
17367   SDLoc dl(Op);
17368
17369   // Extract the LHS vectors
17370   SDValue LHS = Op.getOperand(0);
17371   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
17372   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
17373
17374   // Extract the RHS vectors
17375   SDValue RHS = Op.getOperand(1);
17376   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
17377   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
17378
17379   MVT EltVT = VT.getVectorElementType();
17380   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
17381
17382   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
17383                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
17384                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
17385 }
17386
17387 static SDValue LowerADD(SDValue Op, SelectionDAG &DAG) {
17388   assert(Op.getSimpleValueType().is256BitVector() &&
17389          Op.getSimpleValueType().isInteger() &&
17390          "Only handle AVX 256-bit vector integer operation");
17391   return Lower256IntArith(Op, DAG);
17392 }
17393
17394 static SDValue LowerSUB(SDValue Op, SelectionDAG &DAG) {
17395   assert(Op.getSimpleValueType().is256BitVector() &&
17396          Op.getSimpleValueType().isInteger() &&
17397          "Only handle AVX 256-bit vector integer operation");
17398   return Lower256IntArith(Op, DAG);
17399 }
17400
17401 static SDValue LowerMUL(SDValue Op, const X86Subtarget *Subtarget,
17402                         SelectionDAG &DAG) {
17403   SDLoc dl(Op);
17404   MVT VT = Op.getSimpleValueType();
17405
17406   // Decompose 256-bit ops into smaller 128-bit ops.
17407   if (VT.is256BitVector() && !Subtarget->hasInt256())
17408     return Lower256IntArith(Op, DAG);
17409
17410   SDValue A = Op.getOperand(0);
17411   SDValue B = Op.getOperand(1);
17412
17413   // Lower v4i32 mul as 2x shuffle, 2x pmuludq, 2x shuffle.
17414   if (VT == MVT::v4i32) {
17415     assert(Subtarget->hasSSE2() && !Subtarget->hasSSE41() &&
17416            "Should not custom lower when pmuldq is available!");
17417
17418     // Extract the odd parts.
17419     static const int UnpackMask[] = { 1, -1, 3, -1 };
17420     SDValue Aodds = DAG.getVectorShuffle(VT, dl, A, A, UnpackMask);
17421     SDValue Bodds = DAG.getVectorShuffle(VT, dl, B, B, UnpackMask);
17422
17423     // Multiply the even parts.
17424     SDValue Evens = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, A, B);
17425     // Now multiply odd parts.
17426     SDValue Odds = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, Aodds, Bodds);
17427
17428     Evens = DAG.getNode(ISD::BITCAST, dl, VT, Evens);
17429     Odds = DAG.getNode(ISD::BITCAST, dl, VT, Odds);
17430
17431     // Merge the two vectors back together with a shuffle. This expands into 2
17432     // shuffles.
17433     static const int ShufMask[] = { 0, 4, 2, 6 };
17434     return DAG.getVectorShuffle(VT, dl, Evens, Odds, ShufMask);
17435   }
17436
17437   assert((VT == MVT::v2i64 || VT == MVT::v4i64 || VT == MVT::v8i64) &&
17438          "Only know how to lower V2I64/V4I64/V8I64 multiply");
17439
17440   //  Ahi = psrlqi(a, 32);
17441   //  Bhi = psrlqi(b, 32);
17442   //
17443   //  AloBlo = pmuludq(a, b);
17444   //  AloBhi = pmuludq(a, Bhi);
17445   //  AhiBlo = pmuludq(Ahi, b);
17446
17447   //  AloBhi = psllqi(AloBhi, 32);
17448   //  AhiBlo = psllqi(AhiBlo, 32);
17449   //  return AloBlo + AloBhi + AhiBlo;
17450
17451   SDValue Ahi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, A, 32, DAG);
17452   SDValue Bhi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, B, 32, DAG);
17453
17454   // Bit cast to 32-bit vectors for MULUDQ
17455   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 :
17456                                   (VT == MVT::v4i64) ? MVT::v8i32 : MVT::v16i32;
17457   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
17458   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
17459   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
17460   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
17461
17462   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
17463   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
17464   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
17465
17466   AloBhi = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AloBhi, 32, DAG);
17467   AhiBlo = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AhiBlo, 32, DAG);
17468
17469   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
17470   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
17471 }
17472
17473 SDValue X86TargetLowering::LowerWin64_i128OP(SDValue Op, SelectionDAG &DAG) const {
17474   assert(Subtarget->isTargetWin64() && "Unexpected target");
17475   EVT VT = Op.getValueType();
17476   assert(VT.isInteger() && VT.getSizeInBits() == 128 &&
17477          "Unexpected return type for lowering");
17478
17479   RTLIB::Libcall LC;
17480   bool isSigned;
17481   switch (Op->getOpcode()) {
17482   default: llvm_unreachable("Unexpected request for libcall!");
17483   case ISD::SDIV:      isSigned = true;  LC = RTLIB::SDIV_I128;    break;
17484   case ISD::UDIV:      isSigned = false; LC = RTLIB::UDIV_I128;    break;
17485   case ISD::SREM:      isSigned = true;  LC = RTLIB::SREM_I128;    break;
17486   case ISD::UREM:      isSigned = false; LC = RTLIB::UREM_I128;    break;
17487   case ISD::SDIVREM:   isSigned = true;  LC = RTLIB::SDIVREM_I128; break;
17488   case ISD::UDIVREM:   isSigned = false; LC = RTLIB::UDIVREM_I128; break;
17489   }
17490
17491   SDLoc dl(Op);
17492   SDValue InChain = DAG.getEntryNode();
17493
17494   TargetLowering::ArgListTy Args;
17495   TargetLowering::ArgListEntry Entry;
17496   for (unsigned i = 0, e = Op->getNumOperands(); i != e; ++i) {
17497     EVT ArgVT = Op->getOperand(i).getValueType();
17498     assert(ArgVT.isInteger() && ArgVT.getSizeInBits() == 128 &&
17499            "Unexpected argument type for lowering");
17500     SDValue StackPtr = DAG.CreateStackTemporary(ArgVT, 16);
17501     Entry.Node = StackPtr;
17502     InChain = DAG.getStore(InChain, dl, Op->getOperand(i), StackPtr, MachinePointerInfo(),
17503                            false, false, 16);
17504     Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
17505     Entry.Ty = PointerType::get(ArgTy,0);
17506     Entry.isSExt = false;
17507     Entry.isZExt = false;
17508     Args.push_back(Entry);
17509   }
17510
17511   SDValue Callee = DAG.getExternalSymbol(getLibcallName(LC),
17512                                          getPointerTy());
17513
17514   TargetLowering::CallLoweringInfo CLI(DAG);
17515   CLI.setDebugLoc(dl).setChain(InChain)
17516     .setCallee(getLibcallCallingConv(LC),
17517                static_cast<EVT>(MVT::v2i64).getTypeForEVT(*DAG.getContext()),
17518                Callee, std::move(Args), 0)
17519     .setInRegister().setSExtResult(isSigned).setZExtResult(!isSigned);
17520
17521   std::pair<SDValue, SDValue> CallInfo = LowerCallTo(CLI);
17522   return DAG.getNode(ISD::BITCAST, dl, VT, CallInfo.first);
17523 }
17524
17525 static SDValue LowerMUL_LOHI(SDValue Op, const X86Subtarget *Subtarget,
17526                              SelectionDAG &DAG) {
17527   SDValue Op0 = Op.getOperand(0), Op1 = Op.getOperand(1);
17528   EVT VT = Op0.getValueType();
17529   SDLoc dl(Op);
17530
17531   assert((VT == MVT::v4i32 && Subtarget->hasSSE2()) ||
17532          (VT == MVT::v8i32 && Subtarget->hasInt256()));
17533
17534   // PMULxD operations multiply each even value (starting at 0) of LHS with
17535   // the related value of RHS and produce a widen result.
17536   // E.g., PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
17537   // => <2 x i64> <ae|cg>
17538   //
17539   // In other word, to have all the results, we need to perform two PMULxD:
17540   // 1. one with the even values.
17541   // 2. one with the odd values.
17542   // To achieve #2, with need to place the odd values at an even position.
17543   //
17544   // Place the odd value at an even position (basically, shift all values 1
17545   // step to the left):
17546   const int Mask[] = {1, -1, 3, -1, 5, -1, 7, -1};
17547   // <a|b|c|d> => <b|undef|d|undef>
17548   SDValue Odd0 = DAG.getVectorShuffle(VT, dl, Op0, Op0, Mask);
17549   // <e|f|g|h> => <f|undef|h|undef>
17550   SDValue Odd1 = DAG.getVectorShuffle(VT, dl, Op1, Op1, Mask);
17551
17552   // Emit two multiplies, one for the lower 2 ints and one for the higher 2
17553   // ints.
17554   MVT MulVT = VT == MVT::v4i32 ? MVT::v2i64 : MVT::v4i64;
17555   bool IsSigned = Op->getOpcode() == ISD::SMUL_LOHI;
17556   unsigned Opcode =
17557       (!IsSigned || !Subtarget->hasSSE41()) ? X86ISD::PMULUDQ : X86ISD::PMULDQ;
17558   // PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
17559   // => <2 x i64> <ae|cg>
17560   SDValue Mul1 = DAG.getNode(ISD::BITCAST, dl, VT,
17561                              DAG.getNode(Opcode, dl, MulVT, Op0, Op1));
17562   // PMULUDQ <4 x i32> <b|undef|d|undef>, <4 x i32> <f|undef|h|undef>
17563   // => <2 x i64> <bf|dh>
17564   SDValue Mul2 = DAG.getNode(ISD::BITCAST, dl, VT,
17565                              DAG.getNode(Opcode, dl, MulVT, Odd0, Odd1));
17566
17567   // Shuffle it back into the right order.
17568   SDValue Highs, Lows;
17569   if (VT == MVT::v8i32) {
17570     const int HighMask[] = {1, 9, 3, 11, 5, 13, 7, 15};
17571     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
17572     const int LowMask[] = {0, 8, 2, 10, 4, 12, 6, 14};
17573     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
17574   } else {
17575     const int HighMask[] = {1, 5, 3, 7};
17576     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
17577     const int LowMask[] = {0, 4, 2, 6};
17578     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
17579   }
17580
17581   // If we have a signed multiply but no PMULDQ fix up the high parts of a
17582   // unsigned multiply.
17583   if (IsSigned && !Subtarget->hasSSE41()) {
17584     SDValue ShAmt =
17585         DAG.getConstant(31, DAG.getTargetLoweringInfo().getShiftAmountTy(VT));
17586     SDValue T1 = DAG.getNode(ISD::AND, dl, VT,
17587                              DAG.getNode(ISD::SRA, dl, VT, Op0, ShAmt), Op1);
17588     SDValue T2 = DAG.getNode(ISD::AND, dl, VT,
17589                              DAG.getNode(ISD::SRA, dl, VT, Op1, ShAmt), Op0);
17590
17591     SDValue Fixup = DAG.getNode(ISD::ADD, dl, VT, T1, T2);
17592     Highs = DAG.getNode(ISD::SUB, dl, VT, Highs, Fixup);
17593   }
17594
17595   // The first result of MUL_LOHI is actually the low value, followed by the
17596   // high value.
17597   SDValue Ops[] = {Lows, Highs};
17598   return DAG.getMergeValues(Ops, dl);
17599 }
17600
17601 static SDValue LowerScalarImmediateShift(SDValue Op, SelectionDAG &DAG,
17602                                          const X86Subtarget *Subtarget) {
17603   MVT VT = Op.getSimpleValueType();
17604   SDLoc dl(Op);
17605   SDValue R = Op.getOperand(0);
17606   SDValue Amt = Op.getOperand(1);
17607
17608   // Optimize shl/srl/sra with constant shift amount.
17609   if (auto *BVAmt = dyn_cast<BuildVectorSDNode>(Amt)) {
17610     if (auto *ShiftConst = BVAmt->getConstantSplatNode()) {
17611       uint64_t ShiftAmt = ShiftConst->getZExtValue();
17612
17613       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
17614           (Subtarget->hasInt256() &&
17615            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16)) ||
17616           (Subtarget->hasAVX512() &&
17617            (VT == MVT::v8i64 || VT == MVT::v16i32))) {
17618         if (Op.getOpcode() == ISD::SHL)
17619           return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
17620                                             DAG);
17621         if (Op.getOpcode() == ISD::SRL)
17622           return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
17623                                             DAG);
17624         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
17625           return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
17626                                             DAG);
17627       }
17628
17629       if (VT == MVT::v16i8) {
17630         if (Op.getOpcode() == ISD::SHL) {
17631           // Make a large shift.
17632           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
17633                                                    MVT::v8i16, R, ShiftAmt,
17634                                                    DAG);
17635           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
17636           // Zero out the rightmost bits.
17637           SmallVector<SDValue, 16> V(16,
17638                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
17639                                                      MVT::i8));
17640           return DAG.getNode(ISD::AND, dl, VT, SHL,
17641                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
17642         }
17643         if (Op.getOpcode() == ISD::SRL) {
17644           // Make a large shift.
17645           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
17646                                                    MVT::v8i16, R, ShiftAmt,
17647                                                    DAG);
17648           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
17649           // Zero out the leftmost bits.
17650           SmallVector<SDValue, 16> V(16,
17651                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
17652                                                      MVT::i8));
17653           return DAG.getNode(ISD::AND, dl, VT, SRL,
17654                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
17655         }
17656         if (Op.getOpcode() == ISD::SRA) {
17657           if (ShiftAmt == 7) {
17658             // R s>> 7  ===  R s< 0
17659             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
17660             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
17661           }
17662
17663           // R s>> a === ((R u>> a) ^ m) - m
17664           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
17665           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
17666                                                          MVT::i8));
17667           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
17668           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
17669           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
17670           return Res;
17671         }
17672         llvm_unreachable("Unknown shift opcode.");
17673       }
17674
17675       if (Subtarget->hasInt256() && VT == MVT::v32i8) {
17676         if (Op.getOpcode() == ISD::SHL) {
17677           // Make a large shift.
17678           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
17679                                                    MVT::v16i16, R, ShiftAmt,
17680                                                    DAG);
17681           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
17682           // Zero out the rightmost bits.
17683           SmallVector<SDValue, 32> V(32,
17684                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
17685                                                      MVT::i8));
17686           return DAG.getNode(ISD::AND, dl, VT, SHL,
17687                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
17688         }
17689         if (Op.getOpcode() == ISD::SRL) {
17690           // Make a large shift.
17691           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
17692                                                    MVT::v16i16, R, ShiftAmt,
17693                                                    DAG);
17694           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
17695           // Zero out the leftmost bits.
17696           SmallVector<SDValue, 32> V(32,
17697                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
17698                                                      MVT::i8));
17699           return DAG.getNode(ISD::AND, dl, VT, SRL,
17700                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
17701         }
17702         if (Op.getOpcode() == ISD::SRA) {
17703           if (ShiftAmt == 7) {
17704             // R s>> 7  ===  R s< 0
17705             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
17706             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
17707           }
17708
17709           // R s>> a === ((R u>> a) ^ m) - m
17710           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
17711           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
17712                                                          MVT::i8));
17713           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
17714           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
17715           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
17716           return Res;
17717         }
17718         llvm_unreachable("Unknown shift opcode.");
17719       }
17720     }
17721   }
17722
17723   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
17724   if (!Subtarget->is64Bit() &&
17725       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64)) &&
17726       Amt.getOpcode() == ISD::BITCAST &&
17727       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
17728     Amt = Amt.getOperand(0);
17729     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
17730                      VT.getVectorNumElements();
17731     unsigned RatioInLog2 = Log2_32_Ceil(Ratio);
17732     uint64_t ShiftAmt = 0;
17733     for (unsigned i = 0; i != Ratio; ++i) {
17734       ConstantSDNode *C = dyn_cast<ConstantSDNode>(Amt.getOperand(i));
17735       if (!C)
17736         return SDValue();
17737       // 6 == Log2(64)
17738       ShiftAmt |= C->getZExtValue() << (i * (1 << (6 - RatioInLog2)));
17739     }
17740     // Check remaining shift amounts.
17741     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
17742       uint64_t ShAmt = 0;
17743       for (unsigned j = 0; j != Ratio; ++j) {
17744         ConstantSDNode *C =
17745           dyn_cast<ConstantSDNode>(Amt.getOperand(i + j));
17746         if (!C)
17747           return SDValue();
17748         // 6 == Log2(64)
17749         ShAmt |= C->getZExtValue() << (j * (1 << (6 - RatioInLog2)));
17750       }
17751       if (ShAmt != ShiftAmt)
17752         return SDValue();
17753     }
17754     switch (Op.getOpcode()) {
17755     default:
17756       llvm_unreachable("Unknown shift opcode!");
17757     case ISD::SHL:
17758       return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
17759                                         DAG);
17760     case ISD::SRL:
17761       return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
17762                                         DAG);
17763     case ISD::SRA:
17764       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
17765                                         DAG);
17766     }
17767   }
17768
17769   return SDValue();
17770 }
17771
17772 static SDValue LowerScalarVariableShift(SDValue Op, SelectionDAG &DAG,
17773                                         const X86Subtarget* Subtarget) {
17774   MVT VT = Op.getSimpleValueType();
17775   SDLoc dl(Op);
17776   SDValue R = Op.getOperand(0);
17777   SDValue Amt = Op.getOperand(1);
17778
17779   if ((VT == MVT::v2i64 && Op.getOpcode() != ISD::SRA) ||
17780       VT == MVT::v4i32 || VT == MVT::v8i16 ||
17781       (Subtarget->hasInt256() &&
17782        ((VT == MVT::v4i64 && Op.getOpcode() != ISD::SRA) ||
17783         VT == MVT::v8i32 || VT == MVT::v16i16)) ||
17784        (Subtarget->hasAVX512() && (VT == MVT::v8i64 || VT == MVT::v16i32))) {
17785     SDValue BaseShAmt;
17786     EVT EltVT = VT.getVectorElementType();
17787
17788     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
17789       unsigned NumElts = VT.getVectorNumElements();
17790       unsigned i, j;
17791       for (i = 0; i != NumElts; ++i) {
17792         if (Amt.getOperand(i).getOpcode() == ISD::UNDEF)
17793           continue;
17794         break;
17795       }
17796       for (j = i; j != NumElts; ++j) {
17797         SDValue Arg = Amt.getOperand(j);
17798         if (Arg.getOpcode() == ISD::UNDEF) continue;
17799         if (Arg != Amt.getOperand(i))
17800           break;
17801       }
17802       if (i != NumElts && j == NumElts)
17803         BaseShAmt = Amt.getOperand(i);
17804     } else {
17805       if (Amt.getOpcode() == ISD::EXTRACT_SUBVECTOR)
17806         Amt = Amt.getOperand(0);
17807       if (Amt.getOpcode() == ISD::VECTOR_SHUFFLE &&
17808                cast<ShuffleVectorSDNode>(Amt)->isSplat()) {
17809         SDValue InVec = Amt.getOperand(0);
17810         if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
17811           unsigned NumElts = InVec.getValueType().getVectorNumElements();
17812           unsigned i = 0;
17813           for (; i != NumElts; ++i) {
17814             SDValue Arg = InVec.getOperand(i);
17815             if (Arg.getOpcode() == ISD::UNDEF) continue;
17816             BaseShAmt = Arg;
17817             break;
17818           }
17819         } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
17820            if (ConstantSDNode *C =
17821                dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
17822              unsigned SplatIdx =
17823                cast<ShuffleVectorSDNode>(Amt)->getSplatIndex();
17824              if (C->getZExtValue() == SplatIdx)
17825                BaseShAmt = InVec.getOperand(1);
17826            }
17827         }
17828         if (!BaseShAmt.getNode())
17829           BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT, Amt,
17830                                   DAG.getIntPtrConstant(0));
17831       }
17832     }
17833
17834     if (BaseShAmt.getNode()) {
17835       if (EltVT.bitsGT(MVT::i32))
17836         BaseShAmt = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, BaseShAmt);
17837       else if (EltVT.bitsLT(MVT::i32))
17838         BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, BaseShAmt);
17839
17840       switch (Op.getOpcode()) {
17841       default:
17842         llvm_unreachable("Unknown shift opcode!");
17843       case ISD::SHL:
17844         switch (VT.SimpleTy) {
17845         default: return SDValue();
17846         case MVT::v2i64:
17847         case MVT::v4i32:
17848         case MVT::v8i16:
17849         case MVT::v4i64:
17850         case MVT::v8i32:
17851         case MVT::v16i16:
17852         case MVT::v16i32:
17853         case MVT::v8i64:
17854           return getTargetVShiftNode(X86ISD::VSHLI, dl, VT, R, BaseShAmt, DAG);
17855         }
17856       case ISD::SRA:
17857         switch (VT.SimpleTy) {
17858         default: return SDValue();
17859         case MVT::v4i32:
17860         case MVT::v8i16:
17861         case MVT::v8i32:
17862         case MVT::v16i16:
17863         case MVT::v16i32:
17864         case MVT::v8i64:
17865           return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, R, BaseShAmt, DAG);
17866         }
17867       case ISD::SRL:
17868         switch (VT.SimpleTy) {
17869         default: return SDValue();
17870         case MVT::v2i64:
17871         case MVT::v4i32:
17872         case MVT::v8i16:
17873         case MVT::v4i64:
17874         case MVT::v8i32:
17875         case MVT::v16i16:
17876         case MVT::v16i32:
17877         case MVT::v8i64:
17878           return getTargetVShiftNode(X86ISD::VSRLI, dl, VT, R, BaseShAmt, DAG);
17879         }
17880       }
17881     }
17882   }
17883
17884   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
17885   if (!Subtarget->is64Bit() &&
17886       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64) ||
17887       (Subtarget->hasAVX512() && VT == MVT::v8i64)) &&
17888       Amt.getOpcode() == ISD::BITCAST &&
17889       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
17890     Amt = Amt.getOperand(0);
17891     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
17892                      VT.getVectorNumElements();
17893     std::vector<SDValue> Vals(Ratio);
17894     for (unsigned i = 0; i != Ratio; ++i)
17895       Vals[i] = Amt.getOperand(i);
17896     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
17897       for (unsigned j = 0; j != Ratio; ++j)
17898         if (Vals[j] != Amt.getOperand(i + j))
17899           return SDValue();
17900     }
17901     switch (Op.getOpcode()) {
17902     default:
17903       llvm_unreachable("Unknown shift opcode!");
17904     case ISD::SHL:
17905       return DAG.getNode(X86ISD::VSHL, dl, VT, R, Op.getOperand(1));
17906     case ISD::SRL:
17907       return DAG.getNode(X86ISD::VSRL, dl, VT, R, Op.getOperand(1));
17908     case ISD::SRA:
17909       return DAG.getNode(X86ISD::VSRA, dl, VT, R, Op.getOperand(1));
17910     }
17911   }
17912
17913   return SDValue();
17914 }
17915
17916 static SDValue LowerShift(SDValue Op, const X86Subtarget* Subtarget,
17917                           SelectionDAG &DAG) {
17918   MVT VT = Op.getSimpleValueType();
17919   SDLoc dl(Op);
17920   SDValue R = Op.getOperand(0);
17921   SDValue Amt = Op.getOperand(1);
17922   SDValue V;
17923
17924   assert(VT.isVector() && "Custom lowering only for vector shifts!");
17925   assert(Subtarget->hasSSE2() && "Only custom lower when we have SSE2!");
17926
17927   V = LowerScalarImmediateShift(Op, DAG, Subtarget);
17928   if (V.getNode())
17929     return V;
17930
17931   V = LowerScalarVariableShift(Op, DAG, Subtarget);
17932   if (V.getNode())
17933       return V;
17934
17935   if (Subtarget->hasAVX512() && (VT == MVT::v16i32 || VT == MVT::v8i64))
17936     return Op;
17937   // AVX2 has VPSLLV/VPSRAV/VPSRLV.
17938   if (Subtarget->hasInt256()) {
17939     if (Op.getOpcode() == ISD::SRL &&
17940         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
17941          VT == MVT::v4i64 || VT == MVT::v8i32))
17942       return Op;
17943     if (Op.getOpcode() == ISD::SHL &&
17944         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
17945          VT == MVT::v4i64 || VT == MVT::v8i32))
17946       return Op;
17947     if (Op.getOpcode() == ISD::SRA && (VT == MVT::v4i32 || VT == MVT::v8i32))
17948       return Op;
17949   }
17950
17951   // If possible, lower this packed shift into a vector multiply instead of
17952   // expanding it into a sequence of scalar shifts.
17953   // Do this only if the vector shift count is a constant build_vector.
17954   if (Op.getOpcode() == ISD::SHL && 
17955       (VT == MVT::v8i16 || VT == MVT::v4i32 ||
17956        (Subtarget->hasInt256() && VT == MVT::v16i16)) &&
17957       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
17958     SmallVector<SDValue, 8> Elts;
17959     EVT SVT = VT.getScalarType();
17960     unsigned SVTBits = SVT.getSizeInBits();
17961     const APInt &One = APInt(SVTBits, 1);
17962     unsigned NumElems = VT.getVectorNumElements();
17963
17964     for (unsigned i=0; i !=NumElems; ++i) {
17965       SDValue Op = Amt->getOperand(i);
17966       if (Op->getOpcode() == ISD::UNDEF) {
17967         Elts.push_back(Op);
17968         continue;
17969       }
17970
17971       ConstantSDNode *ND = cast<ConstantSDNode>(Op);
17972       const APInt &C = APInt(SVTBits, ND->getAPIntValue().getZExtValue());
17973       uint64_t ShAmt = C.getZExtValue();
17974       if (ShAmt >= SVTBits) {
17975         Elts.push_back(DAG.getUNDEF(SVT));
17976         continue;
17977       }
17978       Elts.push_back(DAG.getConstant(One.shl(ShAmt), SVT));
17979     }
17980     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
17981     return DAG.getNode(ISD::MUL, dl, VT, R, BV);
17982   }
17983
17984   // Lower SHL with variable shift amount.
17985   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
17986     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(23, VT));
17987
17988     Op = DAG.getNode(ISD::ADD, dl, VT, Op, DAG.getConstant(0x3f800000U, VT));
17989     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
17990     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
17991     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
17992   }
17993
17994   // If possible, lower this shift as a sequence of two shifts by
17995   // constant plus a MOVSS/MOVSD instead of scalarizing it.
17996   // Example:
17997   //   (v4i32 (srl A, (build_vector < X, Y, Y, Y>)))
17998   //
17999   // Could be rewritten as:
18000   //   (v4i32 (MOVSS (srl A, <Y,Y,Y,Y>), (srl A, <X,X,X,X>)))
18001   //
18002   // The advantage is that the two shifts from the example would be
18003   // lowered as X86ISD::VSRLI nodes. This would be cheaper than scalarizing
18004   // the vector shift into four scalar shifts plus four pairs of vector
18005   // insert/extract.
18006   if ((VT == MVT::v8i16 || VT == MVT::v4i32) &&
18007       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
18008     unsigned TargetOpcode = X86ISD::MOVSS;
18009     bool CanBeSimplified;
18010     // The splat value for the first packed shift (the 'X' from the example).
18011     SDValue Amt1 = Amt->getOperand(0);
18012     // The splat value for the second packed shift (the 'Y' from the example).
18013     SDValue Amt2 = (VT == MVT::v4i32) ? Amt->getOperand(1) :
18014                                         Amt->getOperand(2);
18015
18016     // See if it is possible to replace this node with a sequence of
18017     // two shifts followed by a MOVSS/MOVSD
18018     if (VT == MVT::v4i32) {
18019       // Check if it is legal to use a MOVSS.
18020       CanBeSimplified = Amt2 == Amt->getOperand(2) &&
18021                         Amt2 == Amt->getOperand(3);
18022       if (!CanBeSimplified) {
18023         // Otherwise, check if we can still simplify this node using a MOVSD.
18024         CanBeSimplified = Amt1 == Amt->getOperand(1) &&
18025                           Amt->getOperand(2) == Amt->getOperand(3);
18026         TargetOpcode = X86ISD::MOVSD;
18027         Amt2 = Amt->getOperand(2);
18028       }
18029     } else {
18030       // Do similar checks for the case where the machine value type
18031       // is MVT::v8i16.
18032       CanBeSimplified = Amt1 == Amt->getOperand(1);
18033       for (unsigned i=3; i != 8 && CanBeSimplified; ++i)
18034         CanBeSimplified = Amt2 == Amt->getOperand(i);
18035
18036       if (!CanBeSimplified) {
18037         TargetOpcode = X86ISD::MOVSD;
18038         CanBeSimplified = true;
18039         Amt2 = Amt->getOperand(4);
18040         for (unsigned i=0; i != 4 && CanBeSimplified; ++i)
18041           CanBeSimplified = Amt1 == Amt->getOperand(i);
18042         for (unsigned j=4; j != 8 && CanBeSimplified; ++j)
18043           CanBeSimplified = Amt2 == Amt->getOperand(j);
18044       }
18045     }
18046     
18047     if (CanBeSimplified && isa<ConstantSDNode>(Amt1) &&
18048         isa<ConstantSDNode>(Amt2)) {
18049       // Replace this node with two shifts followed by a MOVSS/MOVSD.
18050       EVT CastVT = MVT::v4i32;
18051       SDValue Splat1 = 
18052         DAG.getConstant(cast<ConstantSDNode>(Amt1)->getAPIntValue(), VT);
18053       SDValue Shift1 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat1);
18054       SDValue Splat2 = 
18055         DAG.getConstant(cast<ConstantSDNode>(Amt2)->getAPIntValue(), VT);
18056       SDValue Shift2 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat2);
18057       if (TargetOpcode == X86ISD::MOVSD)
18058         CastVT = MVT::v2i64;
18059       SDValue BitCast1 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift1);
18060       SDValue BitCast2 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift2);
18061       SDValue Result = getTargetShuffleNode(TargetOpcode, dl, CastVT, BitCast2,
18062                                             BitCast1, DAG);
18063       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
18064     }
18065   }
18066
18067   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
18068     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
18069
18070     // a = a << 5;
18071     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(5, VT));
18072     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
18073
18074     // Turn 'a' into a mask suitable for VSELECT
18075     SDValue VSelM = DAG.getConstant(0x80, VT);
18076     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
18077     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
18078
18079     SDValue CM1 = DAG.getConstant(0x0f, VT);
18080     SDValue CM2 = DAG.getConstant(0x3f, VT);
18081
18082     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
18083     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
18084     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 4, DAG);
18085     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
18086     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
18087
18088     // a += a
18089     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
18090     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
18091     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
18092
18093     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
18094     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
18095     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 2, DAG);
18096     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
18097     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
18098
18099     // a += a
18100     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
18101     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
18102     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
18103
18104     // return VSELECT(r, r+r, a);
18105     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
18106                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
18107     return R;
18108   }
18109
18110   // It's worth extending once and using the v8i32 shifts for 16-bit types, but
18111   // the extra overheads to get from v16i8 to v8i32 make the existing SSE
18112   // solution better.
18113   if (Subtarget->hasInt256() && VT == MVT::v8i16) {
18114     MVT NewVT = VT == MVT::v8i16 ? MVT::v8i32 : MVT::v16i16;
18115     unsigned ExtOpc =
18116         Op.getOpcode() == ISD::SRA ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
18117     R = DAG.getNode(ExtOpc, dl, NewVT, R);
18118     Amt = DAG.getNode(ISD::ANY_EXTEND, dl, NewVT, Amt);
18119     return DAG.getNode(ISD::TRUNCATE, dl, VT,
18120                        DAG.getNode(Op.getOpcode(), dl, NewVT, R, Amt));
18121     }
18122
18123   // Decompose 256-bit shifts into smaller 128-bit shifts.
18124   if (VT.is256BitVector()) {
18125     unsigned NumElems = VT.getVectorNumElements();
18126     MVT EltVT = VT.getVectorElementType();
18127     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
18128
18129     // Extract the two vectors
18130     SDValue V1 = Extract128BitVector(R, 0, DAG, dl);
18131     SDValue V2 = Extract128BitVector(R, NumElems/2, DAG, dl);
18132
18133     // Recreate the shift amount vectors
18134     SDValue Amt1, Amt2;
18135     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
18136       // Constant shift amount
18137       SmallVector<SDValue, 4> Amt1Csts;
18138       SmallVector<SDValue, 4> Amt2Csts;
18139       for (unsigned i = 0; i != NumElems/2; ++i)
18140         Amt1Csts.push_back(Amt->getOperand(i));
18141       for (unsigned i = NumElems/2; i != NumElems; ++i)
18142         Amt2Csts.push_back(Amt->getOperand(i));
18143
18144       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt1Csts);
18145       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt2Csts);
18146     } else {
18147       // Variable shift amount
18148       Amt1 = Extract128BitVector(Amt, 0, DAG, dl);
18149       Amt2 = Extract128BitVector(Amt, NumElems/2, DAG, dl);
18150     }
18151
18152     // Issue new vector shifts for the smaller types
18153     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
18154     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
18155
18156     // Concatenate the result back
18157     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
18158   }
18159
18160   return SDValue();
18161 }
18162
18163 static SDValue LowerXALUO(SDValue Op, SelectionDAG &DAG) {
18164   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
18165   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
18166   // looks for this combo and may remove the "setcc" instruction if the "setcc"
18167   // has only one use.
18168   SDNode *N = Op.getNode();
18169   SDValue LHS = N->getOperand(0);
18170   SDValue RHS = N->getOperand(1);
18171   unsigned BaseOp = 0;
18172   unsigned Cond = 0;
18173   SDLoc DL(Op);
18174   switch (Op.getOpcode()) {
18175   default: llvm_unreachable("Unknown ovf instruction!");
18176   case ISD::SADDO:
18177     // A subtract of one will be selected as a INC. Note that INC doesn't
18178     // set CF, so we can't do this for UADDO.
18179     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
18180       if (C->isOne()) {
18181         BaseOp = X86ISD::INC;
18182         Cond = X86::COND_O;
18183         break;
18184       }
18185     BaseOp = X86ISD::ADD;
18186     Cond = X86::COND_O;
18187     break;
18188   case ISD::UADDO:
18189     BaseOp = X86ISD::ADD;
18190     Cond = X86::COND_B;
18191     break;
18192   case ISD::SSUBO:
18193     // A subtract of one will be selected as a DEC. Note that DEC doesn't
18194     // set CF, so we can't do this for USUBO.
18195     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
18196       if (C->isOne()) {
18197         BaseOp = X86ISD::DEC;
18198         Cond = X86::COND_O;
18199         break;
18200       }
18201     BaseOp = X86ISD::SUB;
18202     Cond = X86::COND_O;
18203     break;
18204   case ISD::USUBO:
18205     BaseOp = X86ISD::SUB;
18206     Cond = X86::COND_B;
18207     break;
18208   case ISD::SMULO:
18209     BaseOp = N->getValueType(0) == MVT::i8 ? X86ISD::SMUL8 : X86ISD::SMUL;
18210     Cond = X86::COND_O;
18211     break;
18212   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
18213     if (N->getValueType(0) == MVT::i8) {
18214       BaseOp = X86ISD::UMUL8;
18215       Cond = X86::COND_O;
18216       break;
18217     }
18218     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
18219                                  MVT::i32);
18220     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
18221
18222     SDValue SetCC =
18223       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
18224                   DAG.getConstant(X86::COND_O, MVT::i32),
18225                   SDValue(Sum.getNode(), 2));
18226
18227     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
18228   }
18229   }
18230
18231   // Also sets EFLAGS.
18232   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
18233   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
18234
18235   SDValue SetCC =
18236     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
18237                 DAG.getConstant(Cond, MVT::i32),
18238                 SDValue(Sum.getNode(), 1));
18239
18240   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
18241 }
18242
18243 // Sign extension of the low part of vector elements. This may be used either
18244 // when sign extend instructions are not available or if the vector element
18245 // sizes already match the sign-extended size. If the vector elements are in
18246 // their pre-extended size and sign extend instructions are available, that will
18247 // be handled by LowerSIGN_EXTEND.
18248 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
18249                                                   SelectionDAG &DAG) const {
18250   SDLoc dl(Op);
18251   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
18252   MVT VT = Op.getSimpleValueType();
18253
18254   if (!Subtarget->hasSSE2() || !VT.isVector())
18255     return SDValue();
18256
18257   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
18258                       ExtraVT.getScalarType().getSizeInBits();
18259
18260   switch (VT.SimpleTy) {
18261     default: return SDValue();
18262     case MVT::v8i32:
18263     case MVT::v16i16:
18264       if (!Subtarget->hasFp256())
18265         return SDValue();
18266       if (!Subtarget->hasInt256()) {
18267         // needs to be split
18268         unsigned NumElems = VT.getVectorNumElements();
18269
18270         // Extract the LHS vectors
18271         SDValue LHS = Op.getOperand(0);
18272         SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
18273         SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
18274
18275         MVT EltVT = VT.getVectorElementType();
18276         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
18277
18278         EVT ExtraEltVT = ExtraVT.getVectorElementType();
18279         unsigned ExtraNumElems = ExtraVT.getVectorNumElements();
18280         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
18281                                    ExtraNumElems/2);
18282         SDValue Extra = DAG.getValueType(ExtraVT);
18283
18284         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
18285         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
18286
18287         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);
18288       }
18289       // fall through
18290     case MVT::v4i32:
18291     case MVT::v8i16: {
18292       SDValue Op0 = Op.getOperand(0);
18293
18294       // This is a sign extension of some low part of vector elements without
18295       // changing the size of the vector elements themselves:
18296       // Shift-Left + Shift-Right-Algebraic.
18297       SDValue Shl = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, Op0,
18298                                                BitsDiff, DAG);
18299       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, Shl, BitsDiff,
18300                                         DAG);
18301     }
18302   }
18303 }
18304
18305 /// Returns true if the operand type is exactly twice the native width, and
18306 /// the corresponding cmpxchg8b or cmpxchg16b instruction is available.
18307 /// Used to know whether to use cmpxchg8/16b when expanding atomic operations
18308 /// (otherwise we leave them alone to become __sync_fetch_and_... calls).
18309 bool X86TargetLowering::needsCmpXchgNb(const Type *MemType) const {
18310   const X86Subtarget &Subtarget =
18311       getTargetMachine().getSubtarget<X86Subtarget>();
18312   unsigned OpWidth = MemType->getPrimitiveSizeInBits();
18313
18314   if (OpWidth == 64)
18315     return !Subtarget.is64Bit(); // FIXME this should be Subtarget.hasCmpxchg8b
18316   else if (OpWidth == 128)
18317     return Subtarget.hasCmpxchg16b();
18318   else
18319     return false;
18320 }
18321
18322 bool X86TargetLowering::shouldExpandAtomicStoreInIR(StoreInst *SI) const {
18323   return needsCmpXchgNb(SI->getValueOperand()->getType());
18324 }
18325
18326 // Note: this turns large loads into lock cmpxchg8b/16b.
18327 // FIXME: On 32 bits x86, fild/movq might be faster than lock cmpxchg8b.
18328 bool X86TargetLowering::shouldExpandAtomicLoadInIR(LoadInst *LI) const {
18329   auto PTy = cast<PointerType>(LI->getPointerOperand()->getType());
18330   return needsCmpXchgNb(PTy->getElementType());
18331 }
18332
18333 bool X86TargetLowering::shouldExpandAtomicRMWInIR(AtomicRMWInst *AI) const {
18334   const X86Subtarget &Subtarget =
18335       getTargetMachine().getSubtarget<X86Subtarget>();
18336   unsigned NativeWidth = Subtarget.is64Bit() ? 64 : 32;
18337   const Type *MemType = AI->getType();
18338
18339   // If the operand is too big, we must see if cmpxchg8/16b is available
18340   // and default to library calls otherwise.
18341   if (MemType->getPrimitiveSizeInBits() > NativeWidth)
18342     return needsCmpXchgNb(MemType);
18343
18344   AtomicRMWInst::BinOp Op = AI->getOperation();
18345   switch (Op) {
18346   default:
18347     llvm_unreachable("Unknown atomic operation");
18348   case AtomicRMWInst::Xchg:
18349   case AtomicRMWInst::Add:
18350   case AtomicRMWInst::Sub:
18351     // It's better to use xadd, xsub or xchg for these in all cases.
18352     return false;
18353   case AtomicRMWInst::Or:
18354   case AtomicRMWInst::And:
18355   case AtomicRMWInst::Xor:
18356     // If the atomicrmw's result isn't actually used, we can just add a "lock"
18357     // prefix to a normal instruction for these operations.
18358     return !AI->use_empty();
18359   case AtomicRMWInst::Nand:
18360   case AtomicRMWInst::Max:
18361   case AtomicRMWInst::Min:
18362   case AtomicRMWInst::UMax:
18363   case AtomicRMWInst::UMin:
18364     // These always require a non-trivial set of data operations on x86. We must
18365     // use a cmpxchg loop.
18366     return true;
18367   }
18368 }
18369
18370 static bool hasMFENCE(const X86Subtarget& Subtarget) {
18371   // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
18372   // no-sse2). There isn't any reason to disable it if the target processor
18373   // supports it.
18374   return Subtarget.hasSSE2() || Subtarget.is64Bit();
18375 }
18376
18377 LoadInst *
18378 X86TargetLowering::lowerIdempotentRMWIntoFencedLoad(AtomicRMWInst *AI) const {
18379   const X86Subtarget &Subtarget =
18380       getTargetMachine().getSubtarget<X86Subtarget>();
18381   unsigned NativeWidth = Subtarget.is64Bit() ? 64 : 32;
18382   const Type *MemType = AI->getType();
18383   // Accesses larger than the native width are turned into cmpxchg/libcalls, so
18384   // there is no benefit in turning such RMWs into loads, and it is actually
18385   // harmful as it introduces a mfence.
18386   if (MemType->getPrimitiveSizeInBits() > NativeWidth)
18387     return nullptr;
18388
18389   auto Builder = IRBuilder<>(AI);
18390   Module *M = Builder.GetInsertBlock()->getParent()->getParent();
18391   auto SynchScope = AI->getSynchScope();
18392   // We must restrict the ordering to avoid generating loads with Release or
18393   // ReleaseAcquire orderings.
18394   auto Order = AtomicCmpXchgInst::getStrongestFailureOrdering(AI->getOrdering());
18395   auto Ptr = AI->getPointerOperand();
18396
18397   // Before the load we need a fence. Here is an example lifted from
18398   // http://www.hpl.hp.com/techreports/2012/HPL-2012-68.pdf showing why a fence
18399   // is required:
18400   // Thread 0:
18401   //   x.store(1, relaxed);
18402   //   r1 = y.fetch_add(0, release);
18403   // Thread 1:
18404   //   y.fetch_add(42, acquire);
18405   //   r2 = x.load(relaxed);
18406   // r1 = r2 = 0 is impossible, but becomes possible if the idempotent rmw is
18407   // lowered to just a load without a fence. A mfence flushes the store buffer,
18408   // making the optimization clearly correct.
18409   // FIXME: it is required if isAtLeastRelease(Order) but it is not clear
18410   // otherwise, we might be able to be more agressive on relaxed idempotent
18411   // rmw. In practice, they do not look useful, so we don't try to be
18412   // especially clever.
18413   if (SynchScope == SingleThread) {
18414     // FIXME: we could just insert an X86ISD::MEMBARRIER here, except we are at
18415     // the IR level, so we must wrap it in an intrinsic.
18416     return nullptr;
18417   } else if (hasMFENCE(Subtarget)) {
18418     Function *MFence = llvm::Intrinsic::getDeclaration(M,
18419             Intrinsic::x86_sse2_mfence);
18420     Builder.CreateCall(MFence);
18421   } else {
18422     // FIXME: it might make sense to use a locked operation here but on a
18423     // different cache-line to prevent cache-line bouncing. In practice it
18424     // is probably a small win, and x86 processors without mfence are rare
18425     // enough that we do not bother.
18426     return nullptr;
18427   }
18428
18429   // Finally we can emit the atomic load.
18430   LoadInst *Loaded = Builder.CreateAlignedLoad(Ptr,
18431           AI->getType()->getPrimitiveSizeInBits());
18432   Loaded->setAtomic(Order, SynchScope);
18433   AI->replaceAllUsesWith(Loaded);
18434   AI->eraseFromParent();
18435   return Loaded;
18436 }
18437
18438 static SDValue LowerATOMIC_FENCE(SDValue Op, const X86Subtarget *Subtarget,
18439                                  SelectionDAG &DAG) {
18440   SDLoc dl(Op);
18441   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
18442     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
18443   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
18444     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
18445
18446   // The only fence that needs an instruction is a sequentially-consistent
18447   // cross-thread fence.
18448   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
18449     if (hasMFENCE(*Subtarget))
18450       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
18451
18452     SDValue Chain = Op.getOperand(0);
18453     SDValue Zero = DAG.getConstant(0, MVT::i32);
18454     SDValue Ops[] = {
18455       DAG.getRegister(X86::ESP, MVT::i32), // Base
18456       DAG.getTargetConstant(1, MVT::i8),   // Scale
18457       DAG.getRegister(0, MVT::i32),        // Index
18458       DAG.getTargetConstant(0, MVT::i32),  // Disp
18459       DAG.getRegister(0, MVT::i32),        // Segment.
18460       Zero,
18461       Chain
18462     };
18463     SDNode *Res = DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops);
18464     return SDValue(Res, 0);
18465   }
18466
18467   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
18468   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
18469 }
18470
18471 static SDValue LowerCMP_SWAP(SDValue Op, const X86Subtarget *Subtarget,
18472                              SelectionDAG &DAG) {
18473   MVT T = Op.getSimpleValueType();
18474   SDLoc DL(Op);
18475   unsigned Reg = 0;
18476   unsigned size = 0;
18477   switch(T.SimpleTy) {
18478   default: llvm_unreachable("Invalid value type!");
18479   case MVT::i8:  Reg = X86::AL;  size = 1; break;
18480   case MVT::i16: Reg = X86::AX;  size = 2; break;
18481   case MVT::i32: Reg = X86::EAX; size = 4; break;
18482   case MVT::i64:
18483     assert(Subtarget->is64Bit() && "Node not type legal!");
18484     Reg = X86::RAX; size = 8;
18485     break;
18486   }
18487   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
18488                                   Op.getOperand(2), SDValue());
18489   SDValue Ops[] = { cpIn.getValue(0),
18490                     Op.getOperand(1),
18491                     Op.getOperand(3),
18492                     DAG.getTargetConstant(size, MVT::i8),
18493                     cpIn.getValue(1) };
18494   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
18495   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
18496   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
18497                                            Ops, T, MMO);
18498
18499   SDValue cpOut =
18500     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
18501   SDValue EFLAGS = DAG.getCopyFromReg(cpOut.getValue(1), DL, X86::EFLAGS,
18502                                       MVT::i32, cpOut.getValue(2));
18503   SDValue Success = DAG.getNode(X86ISD::SETCC, DL, Op->getValueType(1),
18504                                 DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
18505
18506   DAG.ReplaceAllUsesOfValueWith(Op.getValue(0), cpOut);
18507   DAG.ReplaceAllUsesOfValueWith(Op.getValue(1), Success);
18508   DAG.ReplaceAllUsesOfValueWith(Op.getValue(2), EFLAGS.getValue(1));
18509   return SDValue();
18510 }
18511
18512 static SDValue LowerBITCAST(SDValue Op, const X86Subtarget *Subtarget,
18513                             SelectionDAG &DAG) {
18514   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
18515   MVT DstVT = Op.getSimpleValueType();
18516
18517   if (SrcVT == MVT::v2i32 || SrcVT == MVT::v4i16 || SrcVT == MVT::v8i8) {
18518     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
18519     if (DstVT != MVT::f64)
18520       // This conversion needs to be expanded.
18521       return SDValue();
18522
18523     SDValue InVec = Op->getOperand(0);
18524     SDLoc dl(Op);
18525     unsigned NumElts = SrcVT.getVectorNumElements();
18526     EVT SVT = SrcVT.getVectorElementType();
18527
18528     // Widen the vector in input in the case of MVT::v2i32.
18529     // Example: from MVT::v2i32 to MVT::v4i32.
18530     SmallVector<SDValue, 16> Elts;
18531     for (unsigned i = 0, e = NumElts; i != e; ++i)
18532       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT, InVec,
18533                                  DAG.getIntPtrConstant(i)));
18534
18535     // Explicitly mark the extra elements as Undef.
18536     SDValue Undef = DAG.getUNDEF(SVT);
18537     for (unsigned i = NumElts, e = NumElts * 2; i != e; ++i)
18538       Elts.push_back(Undef);
18539
18540     EVT NewVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
18541     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Elts);
18542     SDValue ToV2F64 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, BV);
18543     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, ToV2F64,
18544                        DAG.getIntPtrConstant(0));
18545   }
18546
18547   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
18548          Subtarget->hasMMX() && "Unexpected custom BITCAST");
18549   assert((DstVT == MVT::i64 ||
18550           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
18551          "Unexpected custom BITCAST");
18552   // i64 <=> MMX conversions are Legal.
18553   if (SrcVT==MVT::i64 && DstVT.isVector())
18554     return Op;
18555   if (DstVT==MVT::i64 && SrcVT.isVector())
18556     return Op;
18557   // MMX <=> MMX conversions are Legal.
18558   if (SrcVT.isVector() && DstVT.isVector())
18559     return Op;
18560   // All other conversions need to be expanded.
18561   return SDValue();
18562 }
18563
18564 static SDValue LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
18565   SDNode *Node = Op.getNode();
18566   SDLoc dl(Node);
18567   EVT T = Node->getValueType(0);
18568   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
18569                               DAG.getConstant(0, T), Node->getOperand(2));
18570   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
18571                        cast<AtomicSDNode>(Node)->getMemoryVT(),
18572                        Node->getOperand(0),
18573                        Node->getOperand(1), negOp,
18574                        cast<AtomicSDNode>(Node)->getMemOperand(),
18575                        cast<AtomicSDNode>(Node)->getOrdering(),
18576                        cast<AtomicSDNode>(Node)->getSynchScope());
18577 }
18578
18579 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
18580   SDNode *Node = Op.getNode();
18581   SDLoc dl(Node);
18582   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
18583
18584   // Convert seq_cst store -> xchg
18585   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
18586   // FIXME: On 32-bit, store -> fist or movq would be more efficient
18587   //        (The only way to get a 16-byte store is cmpxchg16b)
18588   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
18589   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
18590       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
18591     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
18592                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
18593                                  Node->getOperand(0),
18594                                  Node->getOperand(1), Node->getOperand(2),
18595                                  cast<AtomicSDNode>(Node)->getMemOperand(),
18596                                  cast<AtomicSDNode>(Node)->getOrdering(),
18597                                  cast<AtomicSDNode>(Node)->getSynchScope());
18598     return Swap.getValue(1);
18599   }
18600   // Other atomic stores have a simple pattern.
18601   return Op;
18602 }
18603
18604 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
18605   EVT VT = Op.getNode()->getSimpleValueType(0);
18606
18607   // Let legalize expand this if it isn't a legal type yet.
18608   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
18609     return SDValue();
18610
18611   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
18612
18613   unsigned Opc;
18614   bool ExtraOp = false;
18615   switch (Op.getOpcode()) {
18616   default: llvm_unreachable("Invalid code");
18617   case ISD::ADDC: Opc = X86ISD::ADD; break;
18618   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
18619   case ISD::SUBC: Opc = X86ISD::SUB; break;
18620   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
18621   }
18622
18623   if (!ExtraOp)
18624     return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
18625                        Op.getOperand(1));
18626   return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
18627                      Op.getOperand(1), Op.getOperand(2));
18628 }
18629
18630 static SDValue LowerFSINCOS(SDValue Op, const X86Subtarget *Subtarget,
18631                             SelectionDAG &DAG) {
18632   assert(Subtarget->isTargetDarwin() && Subtarget->is64Bit());
18633
18634   // For MacOSX, we want to call an alternative entry point: __sincos_stret,
18635   // which returns the values as { float, float } (in XMM0) or
18636   // { double, double } (which is returned in XMM0, XMM1).
18637   SDLoc dl(Op);
18638   SDValue Arg = Op.getOperand(0);
18639   EVT ArgVT = Arg.getValueType();
18640   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
18641
18642   TargetLowering::ArgListTy Args;
18643   TargetLowering::ArgListEntry Entry;
18644
18645   Entry.Node = Arg;
18646   Entry.Ty = ArgTy;
18647   Entry.isSExt = false;
18648   Entry.isZExt = false;
18649   Args.push_back(Entry);
18650
18651   bool isF64 = ArgVT == MVT::f64;
18652   // Only optimize x86_64 for now. i386 is a bit messy. For f32,
18653   // the small struct {f32, f32} is returned in (eax, edx). For f64,
18654   // the results are returned via SRet in memory.
18655   const char *LibcallName =  isF64 ? "__sincos_stret" : "__sincosf_stret";
18656   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
18657   SDValue Callee = DAG.getExternalSymbol(LibcallName, TLI.getPointerTy());
18658
18659   Type *RetTy = isF64
18660     ? (Type*)StructType::get(ArgTy, ArgTy, NULL)
18661     : (Type*)VectorType::get(ArgTy, 4);
18662
18663   TargetLowering::CallLoweringInfo CLI(DAG);
18664   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
18665     .setCallee(CallingConv::C, RetTy, Callee, std::move(Args), 0);
18666
18667   std::pair<SDValue, SDValue> CallResult = TLI.LowerCallTo(CLI);
18668
18669   if (isF64)
18670     // Returned in xmm0 and xmm1.
18671     return CallResult.first;
18672
18673   // Returned in bits 0:31 and 32:64 xmm0.
18674   SDValue SinVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
18675                                CallResult.first, DAG.getIntPtrConstant(0));
18676   SDValue CosVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
18677                                CallResult.first, DAG.getIntPtrConstant(1));
18678   SDVTList Tys = DAG.getVTList(ArgVT, ArgVT);
18679   return DAG.getNode(ISD::MERGE_VALUES, dl, Tys, SinVal, CosVal);
18680 }
18681
18682 /// LowerOperation - Provide custom lowering hooks for some operations.
18683 ///
18684 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
18685   switch (Op.getOpcode()) {
18686   default: llvm_unreachable("Should not custom lower this!");
18687   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
18688   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op, Subtarget, DAG);
18689   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS:
18690     return LowerCMP_SWAP(Op, Subtarget, DAG);
18691   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
18692   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
18693   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
18694   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
18695   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
18696   case ISD::VSELECT:            return LowerVSELECT(Op, DAG);
18697   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
18698   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
18699   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op,Subtarget,DAG);
18700   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, Subtarget,DAG);
18701   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
18702   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
18703   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
18704   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
18705   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
18706   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
18707   case ISD::SHL_PARTS:
18708   case ISD::SRA_PARTS:
18709   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
18710   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
18711   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
18712   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
18713   case ISD::ZERO_EXTEND:        return LowerZERO_EXTEND(Op, Subtarget, DAG);
18714   case ISD::SIGN_EXTEND:        return LowerSIGN_EXTEND(Op, Subtarget, DAG);
18715   case ISD::ANY_EXTEND:         return LowerANY_EXTEND(Op, Subtarget, DAG);
18716   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
18717   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
18718   case ISD::FP_EXTEND:          return LowerFP_EXTEND(Op, DAG);
18719   case ISD::LOAD:               return LowerExtendedLoad(Op, Subtarget, DAG);
18720   case ISD::FABS:
18721   case ISD::FNEG:               return LowerFABSorFNEG(Op, DAG);
18722   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
18723   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
18724   case ISD::SETCC:              return LowerSETCC(Op, DAG);
18725   case ISD::SELECT:             return LowerSELECT(Op, DAG);
18726   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
18727   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
18728   case ISD::VASTART:            return LowerVASTART(Op, DAG);
18729   case ISD::VAARG:              return LowerVAARG(Op, DAG);
18730   case ISD::VACOPY:             return LowerVACOPY(Op, Subtarget, DAG);
18731   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
18732   case ISD::INTRINSIC_VOID:
18733   case ISD::INTRINSIC_W_CHAIN:  return LowerINTRINSIC_W_CHAIN(Op, Subtarget, DAG);
18734   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
18735   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
18736   case ISD::FRAME_TO_ARGS_OFFSET:
18737                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
18738   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
18739   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
18740   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
18741   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
18742   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
18743   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
18744   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
18745   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
18746   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
18747   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
18748   case ISD::MUL:                return LowerMUL(Op, Subtarget, DAG);
18749   case ISD::UMUL_LOHI:
18750   case ISD::SMUL_LOHI:          return LowerMUL_LOHI(Op, Subtarget, DAG);
18751   case ISD::SRA:
18752   case ISD::SRL:
18753   case ISD::SHL:                return LowerShift(Op, Subtarget, DAG);
18754   case ISD::SADDO:
18755   case ISD::UADDO:
18756   case ISD::SSUBO:
18757   case ISD::USUBO:
18758   case ISD::SMULO:
18759   case ISD::UMULO:              return LowerXALUO(Op, DAG);
18760   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, Subtarget,DAG);
18761   case ISD::BITCAST:            return LowerBITCAST(Op, Subtarget, DAG);
18762   case ISD::ADDC:
18763   case ISD::ADDE:
18764   case ISD::SUBC:
18765   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
18766   case ISD::ADD:                return LowerADD(Op, DAG);
18767   case ISD::SUB:                return LowerSUB(Op, DAG);
18768   case ISD::FSINCOS:            return LowerFSINCOS(Op, Subtarget, DAG);
18769   }
18770 }
18771
18772 /// ReplaceNodeResults - Replace a node with an illegal result type
18773 /// with a new node built out of custom code.
18774 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
18775                                            SmallVectorImpl<SDValue>&Results,
18776                                            SelectionDAG &DAG) const {
18777   SDLoc dl(N);
18778   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
18779   switch (N->getOpcode()) {
18780   default:
18781     llvm_unreachable("Do not know how to custom type legalize this operation!");
18782   case ISD::SIGN_EXTEND_INREG:
18783   case ISD::ADDC:
18784   case ISD::ADDE:
18785   case ISD::SUBC:
18786   case ISD::SUBE:
18787     // We don't want to expand or promote these.
18788     return;
18789   case ISD::SDIV:
18790   case ISD::UDIV:
18791   case ISD::SREM:
18792   case ISD::UREM:
18793   case ISD::SDIVREM:
18794   case ISD::UDIVREM: {
18795     SDValue V = LowerWin64_i128OP(SDValue(N,0), DAG);
18796     Results.push_back(V);
18797     return;
18798   }
18799   case ISD::FP_TO_SINT:
18800   case ISD::FP_TO_UINT: {
18801     bool IsSigned = N->getOpcode() == ISD::FP_TO_SINT;
18802
18803     if (!IsSigned && !isIntegerTypeFTOL(SDValue(N, 0).getValueType()))
18804       return;
18805
18806     std::pair<SDValue,SDValue> Vals =
18807         FP_TO_INTHelper(SDValue(N, 0), DAG, IsSigned, /*IsReplace=*/ true);
18808     SDValue FIST = Vals.first, StackSlot = Vals.second;
18809     if (FIST.getNode()) {
18810       EVT VT = N->getValueType(0);
18811       // Return a load from the stack slot.
18812       if (StackSlot.getNode())
18813         Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
18814                                       MachinePointerInfo(),
18815                                       false, false, false, 0));
18816       else
18817         Results.push_back(FIST);
18818     }
18819     return;
18820   }
18821   case ISD::UINT_TO_FP: {
18822     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
18823     if (N->getOperand(0).getValueType() != MVT::v2i32 ||
18824         N->getValueType(0) != MVT::v2f32)
18825       return;
18826     SDValue ZExtIn = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::v2i64,
18827                                  N->getOperand(0));
18828     SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
18829                                      MVT::f64);
18830     SDValue VBias = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2f64, Bias, Bias);
18831     SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64, ZExtIn,
18832                              DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, VBias));
18833     Or = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or);
18834     SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, Or, VBias);
18835     Results.push_back(DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, Sub));
18836     return;
18837   }
18838   case ISD::FP_ROUND: {
18839     if (!TLI.isTypeLegal(N->getOperand(0).getValueType()))
18840         return;
18841     SDValue V = DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, N->getOperand(0));
18842     Results.push_back(V);
18843     return;
18844   }
18845   case ISD::INTRINSIC_W_CHAIN: {
18846     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
18847     switch (IntNo) {
18848     default : llvm_unreachable("Do not know how to custom type "
18849                                "legalize this intrinsic operation!");
18850     case Intrinsic::x86_rdtsc:
18851       return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
18852                                      Results);
18853     case Intrinsic::x86_rdtscp:
18854       return getReadTimeStampCounter(N, dl, X86ISD::RDTSCP_DAG, DAG, Subtarget,
18855                                      Results);
18856     case Intrinsic::x86_rdpmc:
18857       return getReadPerformanceCounter(N, dl, DAG, Subtarget, Results);
18858     }
18859   }
18860   case ISD::READCYCLECOUNTER: {
18861     return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
18862                                    Results);
18863   }
18864   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS: {
18865     EVT T = N->getValueType(0);
18866     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
18867     bool Regs64bit = T == MVT::i128;
18868     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
18869     SDValue cpInL, cpInH;
18870     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
18871                         DAG.getConstant(0, HalfT));
18872     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
18873                         DAG.getConstant(1, HalfT));
18874     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
18875                              Regs64bit ? X86::RAX : X86::EAX,
18876                              cpInL, SDValue());
18877     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
18878                              Regs64bit ? X86::RDX : X86::EDX,
18879                              cpInH, cpInL.getValue(1));
18880     SDValue swapInL, swapInH;
18881     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
18882                           DAG.getConstant(0, HalfT));
18883     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
18884                           DAG.getConstant(1, HalfT));
18885     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
18886                                Regs64bit ? X86::RBX : X86::EBX,
18887                                swapInL, cpInH.getValue(1));
18888     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
18889                                Regs64bit ? X86::RCX : X86::ECX,
18890                                swapInH, swapInL.getValue(1));
18891     SDValue Ops[] = { swapInH.getValue(0),
18892                       N->getOperand(1),
18893                       swapInH.getValue(1) };
18894     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
18895     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
18896     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
18897                                   X86ISD::LCMPXCHG8_DAG;
18898     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys, Ops, T, MMO);
18899     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
18900                                         Regs64bit ? X86::RAX : X86::EAX,
18901                                         HalfT, Result.getValue(1));
18902     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
18903                                         Regs64bit ? X86::RDX : X86::EDX,
18904                                         HalfT, cpOutL.getValue(2));
18905     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
18906
18907     SDValue EFLAGS = DAG.getCopyFromReg(cpOutH.getValue(1), dl, X86::EFLAGS,
18908                                         MVT::i32, cpOutH.getValue(2));
18909     SDValue Success =
18910         DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
18911                     DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
18912     Success = DAG.getZExtOrTrunc(Success, dl, N->getValueType(1));
18913
18914     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF));
18915     Results.push_back(Success);
18916     Results.push_back(EFLAGS.getValue(1));
18917     return;
18918   }
18919   case ISD::ATOMIC_SWAP:
18920   case ISD::ATOMIC_LOAD_ADD:
18921   case ISD::ATOMIC_LOAD_SUB:
18922   case ISD::ATOMIC_LOAD_AND:
18923   case ISD::ATOMIC_LOAD_OR:
18924   case ISD::ATOMIC_LOAD_XOR:
18925   case ISD::ATOMIC_LOAD_NAND:
18926   case ISD::ATOMIC_LOAD_MIN:
18927   case ISD::ATOMIC_LOAD_MAX:
18928   case ISD::ATOMIC_LOAD_UMIN:
18929   case ISD::ATOMIC_LOAD_UMAX:
18930   case ISD::ATOMIC_LOAD: {
18931     // Delegate to generic TypeLegalization. Situations we can really handle
18932     // should have already been dealt with by AtomicExpandPass.cpp.
18933     break;
18934   }
18935   case ISD::BITCAST: {
18936     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
18937     EVT DstVT = N->getValueType(0);
18938     EVT SrcVT = N->getOperand(0)->getValueType(0);
18939
18940     if (SrcVT != MVT::f64 ||
18941         (DstVT != MVT::v2i32 && DstVT != MVT::v4i16 && DstVT != MVT::v8i8))
18942       return;
18943
18944     unsigned NumElts = DstVT.getVectorNumElements();
18945     EVT SVT = DstVT.getVectorElementType();
18946     EVT WiderVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
18947     SDValue Expanded = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
18948                                    MVT::v2f64, N->getOperand(0));
18949     SDValue ToVecInt = DAG.getNode(ISD::BITCAST, dl, WiderVT, Expanded);
18950
18951     if (ExperimentalVectorWideningLegalization) {
18952       // If we are legalizing vectors by widening, we already have the desired
18953       // legal vector type, just return it.
18954       Results.push_back(ToVecInt);
18955       return;
18956     }
18957
18958     SmallVector<SDValue, 8> Elts;
18959     for (unsigned i = 0, e = NumElts; i != e; ++i)
18960       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT,
18961                                    ToVecInt, DAG.getIntPtrConstant(i)));
18962
18963     Results.push_back(DAG.getNode(ISD::BUILD_VECTOR, dl, DstVT, Elts));
18964   }
18965   }
18966 }
18967
18968 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
18969   switch (Opcode) {
18970   default: return nullptr;
18971   case X86ISD::BSF:                return "X86ISD::BSF";
18972   case X86ISD::BSR:                return "X86ISD::BSR";
18973   case X86ISD::SHLD:               return "X86ISD::SHLD";
18974   case X86ISD::SHRD:               return "X86ISD::SHRD";
18975   case X86ISD::FAND:               return "X86ISD::FAND";
18976   case X86ISD::FANDN:              return "X86ISD::FANDN";
18977   case X86ISD::FOR:                return "X86ISD::FOR";
18978   case X86ISD::FXOR:               return "X86ISD::FXOR";
18979   case X86ISD::FSRL:               return "X86ISD::FSRL";
18980   case X86ISD::FILD:               return "X86ISD::FILD";
18981   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
18982   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
18983   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
18984   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
18985   case X86ISD::FLD:                return "X86ISD::FLD";
18986   case X86ISD::FST:                return "X86ISD::FST";
18987   case X86ISD::CALL:               return "X86ISD::CALL";
18988   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
18989   case X86ISD::RDTSCP_DAG:         return "X86ISD::RDTSCP_DAG";
18990   case X86ISD::RDPMC_DAG:          return "X86ISD::RDPMC_DAG";
18991   case X86ISD::BT:                 return "X86ISD::BT";
18992   case X86ISD::CMP:                return "X86ISD::CMP";
18993   case X86ISD::COMI:               return "X86ISD::COMI";
18994   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
18995   case X86ISD::CMPM:               return "X86ISD::CMPM";
18996   case X86ISD::CMPMU:              return "X86ISD::CMPMU";
18997   case X86ISD::SETCC:              return "X86ISD::SETCC";
18998   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
18999   case X86ISD::FSETCC:             return "X86ISD::FSETCC";
19000   case X86ISD::CMOV:               return "X86ISD::CMOV";
19001   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
19002   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
19003   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
19004   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
19005   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
19006   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
19007   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
19008   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
19009   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
19010   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
19011   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
19012   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
19013   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
19014   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
19015   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
19016   case X86ISD::BLENDI:             return "X86ISD::BLENDI";
19017   case X86ISD::SUBUS:              return "X86ISD::SUBUS";
19018   case X86ISD::HADD:               return "X86ISD::HADD";
19019   case X86ISD::HSUB:               return "X86ISD::HSUB";
19020   case X86ISD::FHADD:              return "X86ISD::FHADD";
19021   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
19022   case X86ISD::UMAX:               return "X86ISD::UMAX";
19023   case X86ISD::UMIN:               return "X86ISD::UMIN";
19024   case X86ISD::SMAX:               return "X86ISD::SMAX";
19025   case X86ISD::SMIN:               return "X86ISD::SMIN";
19026   case X86ISD::FMAX:               return "X86ISD::FMAX";
19027   case X86ISD::FMIN:               return "X86ISD::FMIN";
19028   case X86ISD::FMAXC:              return "X86ISD::FMAXC";
19029   case X86ISD::FMINC:              return "X86ISD::FMINC";
19030   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
19031   case X86ISD::FRCP:               return "X86ISD::FRCP";
19032   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
19033   case X86ISD::TLSBASEADDR:        return "X86ISD::TLSBASEADDR";
19034   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
19035   case X86ISD::EH_SJLJ_SETJMP:     return "X86ISD::EH_SJLJ_SETJMP";
19036   case X86ISD::EH_SJLJ_LONGJMP:    return "X86ISD::EH_SJLJ_LONGJMP";
19037   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
19038   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
19039   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
19040   case X86ISD::FNSTSW16r:          return "X86ISD::FNSTSW16r";
19041   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
19042   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
19043   case X86ISD::LCMPXCHG16_DAG:     return "X86ISD::LCMPXCHG16_DAG";
19044   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
19045   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
19046   case X86ISD::VZEXT:              return "X86ISD::VZEXT";
19047   case X86ISD::VSEXT:              return "X86ISD::VSEXT";
19048   case X86ISD::VTRUNC:             return "X86ISD::VTRUNC";
19049   case X86ISD::VTRUNCM:            return "X86ISD::VTRUNCM";
19050   case X86ISD::VINSERT:            return "X86ISD::VINSERT";
19051   case X86ISD::VFPEXT:             return "X86ISD::VFPEXT";
19052   case X86ISD::VFPROUND:           return "X86ISD::VFPROUND";
19053   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
19054   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
19055   case X86ISD::VSHL:               return "X86ISD::VSHL";
19056   case X86ISD::VSRL:               return "X86ISD::VSRL";
19057   case X86ISD::VSRA:               return "X86ISD::VSRA";
19058   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
19059   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
19060   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
19061   case X86ISD::CMPP:               return "X86ISD::CMPP";
19062   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
19063   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
19064   case X86ISD::PCMPEQM:            return "X86ISD::PCMPEQM";
19065   case X86ISD::PCMPGTM:            return "X86ISD::PCMPGTM";
19066   case X86ISD::ADD:                return "X86ISD::ADD";
19067   case X86ISD::SUB:                return "X86ISD::SUB";
19068   case X86ISD::ADC:                return "X86ISD::ADC";
19069   case X86ISD::SBB:                return "X86ISD::SBB";
19070   case X86ISD::SMUL:               return "X86ISD::SMUL";
19071   case X86ISD::UMUL:               return "X86ISD::UMUL";
19072   case X86ISD::INC:                return "X86ISD::INC";
19073   case X86ISD::DEC:                return "X86ISD::DEC";
19074   case X86ISD::OR:                 return "X86ISD::OR";
19075   case X86ISD::XOR:                return "X86ISD::XOR";
19076   case X86ISD::AND:                return "X86ISD::AND";
19077   case X86ISD::BEXTR:              return "X86ISD::BEXTR";
19078   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
19079   case X86ISD::PTEST:              return "X86ISD::PTEST";
19080   case X86ISD::TESTP:              return "X86ISD::TESTP";
19081   case X86ISD::TESTM:              return "X86ISD::TESTM";
19082   case X86ISD::TESTNM:             return "X86ISD::TESTNM";
19083   case X86ISD::KORTEST:            return "X86ISD::KORTEST";
19084   case X86ISD::PACKSS:             return "X86ISD::PACKSS";
19085   case X86ISD::PACKUS:             return "X86ISD::PACKUS";
19086   case X86ISD::PALIGNR:            return "X86ISD::PALIGNR";
19087   case X86ISD::VALIGN:             return "X86ISD::VALIGN";
19088   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
19089   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
19090   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
19091   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
19092   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
19093   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
19094   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
19095   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
19096   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
19097   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
19098   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
19099   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
19100   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
19101   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
19102   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
19103   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
19104   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
19105   case X86ISD::VBROADCASTM:        return "X86ISD::VBROADCASTM";
19106   case X86ISD::VEXTRACT:           return "X86ISD::VEXTRACT";
19107   case X86ISD::VPERMILPI:          return "X86ISD::VPERMILPI";
19108   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
19109   case X86ISD::VPERMV:             return "X86ISD::VPERMV";
19110   case X86ISD::VPERMV3:            return "X86ISD::VPERMV3";
19111   case X86ISD::VPERMIV3:           return "X86ISD::VPERMIV3";
19112   case X86ISD::VPERMI:             return "X86ISD::VPERMI";
19113   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
19114   case X86ISD::PMULDQ:             return "X86ISD::PMULDQ";
19115   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
19116   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
19117   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
19118   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
19119   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
19120   case X86ISD::WIN_FTOL:           return "X86ISD::WIN_FTOL";
19121   case X86ISD::SAHF:               return "X86ISD::SAHF";
19122   case X86ISD::RDRAND:             return "X86ISD::RDRAND";
19123   case X86ISD::RDSEED:             return "X86ISD::RDSEED";
19124   case X86ISD::FMADD:              return "X86ISD::FMADD";
19125   case X86ISD::FMSUB:              return "X86ISD::FMSUB";
19126   case X86ISD::FNMADD:             return "X86ISD::FNMADD";
19127   case X86ISD::FNMSUB:             return "X86ISD::FNMSUB";
19128   case X86ISD::FMADDSUB:           return "X86ISD::FMADDSUB";
19129   case X86ISD::FMSUBADD:           return "X86ISD::FMSUBADD";
19130   case X86ISD::PCMPESTRI:          return "X86ISD::PCMPESTRI";
19131   case X86ISD::PCMPISTRI:          return "X86ISD::PCMPISTRI";
19132   case X86ISD::XTEST:              return "X86ISD::XTEST";
19133   }
19134 }
19135
19136 // isLegalAddressingMode - Return true if the addressing mode represented
19137 // by AM is legal for this target, for a load/store of the specified type.
19138 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
19139                                               Type *Ty) const {
19140   // X86 supports extremely general addressing modes.
19141   CodeModel::Model M = getTargetMachine().getCodeModel();
19142   Reloc::Model R = getTargetMachine().getRelocationModel();
19143
19144   // X86 allows a sign-extended 32-bit immediate field as a displacement.
19145   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != nullptr))
19146     return false;
19147
19148   if (AM.BaseGV) {
19149     unsigned GVFlags =
19150       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
19151
19152     // If a reference to this global requires an extra load, we can't fold it.
19153     if (isGlobalStubReference(GVFlags))
19154       return false;
19155
19156     // If BaseGV requires a register for the PIC base, we cannot also have a
19157     // BaseReg specified.
19158     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
19159       return false;
19160
19161     // If lower 4G is not available, then we must use rip-relative addressing.
19162     if ((M != CodeModel::Small || R != Reloc::Static) &&
19163         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
19164       return false;
19165   }
19166
19167   switch (AM.Scale) {
19168   case 0:
19169   case 1:
19170   case 2:
19171   case 4:
19172   case 8:
19173     // These scales always work.
19174     break;
19175   case 3:
19176   case 5:
19177   case 9:
19178     // These scales are formed with basereg+scalereg.  Only accept if there is
19179     // no basereg yet.
19180     if (AM.HasBaseReg)
19181       return false;
19182     break;
19183   default:  // Other stuff never works.
19184     return false;
19185   }
19186
19187   return true;
19188 }
19189
19190 bool X86TargetLowering::isVectorShiftByScalarCheap(Type *Ty) const {
19191   unsigned Bits = Ty->getScalarSizeInBits();
19192
19193   // 8-bit shifts are always expensive, but versions with a scalar amount aren't
19194   // particularly cheaper than those without.
19195   if (Bits == 8)
19196     return false;
19197
19198   // On AVX2 there are new vpsllv[dq] instructions (and other shifts), that make
19199   // variable shifts just as cheap as scalar ones.
19200   if (Subtarget->hasInt256() && (Bits == 32 || Bits == 64))
19201     return false;
19202
19203   // Otherwise, it's significantly cheaper to shift by a scalar amount than by a
19204   // fully general vector.
19205   return true;
19206 }
19207
19208 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
19209   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
19210     return false;
19211   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
19212   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
19213   return NumBits1 > NumBits2;
19214 }
19215
19216 bool X86TargetLowering::allowTruncateForTailCall(Type *Ty1, Type *Ty2) const {
19217   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
19218     return false;
19219
19220   if (!isTypeLegal(EVT::getEVT(Ty1)))
19221     return false;
19222
19223   assert(Ty1->getPrimitiveSizeInBits() <= 64 && "i128 is probably not a noop");
19224
19225   // Assuming the caller doesn't have a zeroext or signext return parameter,
19226   // truncation all the way down to i1 is valid.
19227   return true;
19228 }
19229
19230 bool X86TargetLowering::isLegalICmpImmediate(int64_t Imm) const {
19231   return isInt<32>(Imm);
19232 }
19233
19234 bool X86TargetLowering::isLegalAddImmediate(int64_t Imm) const {
19235   // Can also use sub to handle negated immediates.
19236   return isInt<32>(Imm);
19237 }
19238
19239 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
19240   if (!VT1.isInteger() || !VT2.isInteger())
19241     return false;
19242   unsigned NumBits1 = VT1.getSizeInBits();
19243   unsigned NumBits2 = VT2.getSizeInBits();
19244   return NumBits1 > NumBits2;
19245 }
19246
19247 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
19248   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
19249   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
19250 }
19251
19252 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
19253   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
19254   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
19255 }
19256
19257 bool X86TargetLowering::isZExtFree(SDValue Val, EVT VT2) const {
19258   EVT VT1 = Val.getValueType();
19259   if (isZExtFree(VT1, VT2))
19260     return true;
19261
19262   if (Val.getOpcode() != ISD::LOAD)
19263     return false;
19264
19265   if (!VT1.isSimple() || !VT1.isInteger() ||
19266       !VT2.isSimple() || !VT2.isInteger())
19267     return false;
19268
19269   switch (VT1.getSimpleVT().SimpleTy) {
19270   default: break;
19271   case MVT::i8:
19272   case MVT::i16:
19273   case MVT::i32:
19274     // X86 has 8, 16, and 32-bit zero-extending loads.
19275     return true;
19276   }
19277
19278   return false;
19279 }
19280
19281 bool
19282 X86TargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
19283   if (!(Subtarget->hasFMA() || Subtarget->hasFMA4()))
19284     return false;
19285
19286   VT = VT.getScalarType();
19287
19288   if (!VT.isSimple())
19289     return false;
19290
19291   switch (VT.getSimpleVT().SimpleTy) {
19292   case MVT::f32:
19293   case MVT::f64:
19294     return true;
19295   default:
19296     break;
19297   }
19298
19299   return false;
19300 }
19301
19302 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
19303   // i16 instructions are longer (0x66 prefix) and potentially slower.
19304   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
19305 }
19306
19307 /// isShuffleMaskLegal - Targets can use this to indicate that they only
19308 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
19309 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
19310 /// are assumed to be legal.
19311 bool
19312 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
19313                                       EVT VT) const {
19314   if (!VT.isSimple())
19315     return false;
19316
19317   MVT SVT = VT.getSimpleVT();
19318
19319   // Very little shuffling can be done for 64-bit vectors right now.
19320   if (VT.getSizeInBits() == 64)
19321     return false;
19322
19323   // If this is a single-input shuffle with no 128 bit lane crossings we can
19324   // lower it into pshufb.
19325   if ((SVT.is128BitVector() && Subtarget->hasSSSE3()) ||
19326       (SVT.is256BitVector() && Subtarget->hasInt256())) {
19327     bool isLegal = true;
19328     for (unsigned I = 0, E = M.size(); I != E; ++I) {
19329       if (M[I] >= (int)SVT.getVectorNumElements() ||
19330           ShuffleCrosses128bitLane(SVT, I, M[I])) {
19331         isLegal = false;
19332         break;
19333       }
19334     }
19335     if (isLegal)
19336       return true;
19337   }
19338
19339   // FIXME: blends, shifts.
19340   return (SVT.getVectorNumElements() == 2 ||
19341           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
19342           isMOVLMask(M, SVT) ||
19343           isMOVHLPSMask(M, SVT) ||
19344           isSHUFPMask(M, SVT) ||
19345           isPSHUFDMask(M, SVT) ||
19346           isPSHUFHWMask(M, SVT, Subtarget->hasInt256()) ||
19347           isPSHUFLWMask(M, SVT, Subtarget->hasInt256()) ||
19348           isPALIGNRMask(M, SVT, Subtarget) ||
19349           isUNPCKLMask(M, SVT, Subtarget->hasInt256()) ||
19350           isUNPCKHMask(M, SVT, Subtarget->hasInt256()) ||
19351           isUNPCKL_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
19352           isUNPCKH_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
19353           isBlendMask(M, SVT, Subtarget->hasSSE41(), Subtarget->hasInt256()));
19354 }
19355
19356 bool
19357 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
19358                                           EVT VT) const {
19359   if (!VT.isSimple())
19360     return false;
19361
19362   MVT SVT = VT.getSimpleVT();
19363   unsigned NumElts = SVT.getVectorNumElements();
19364   // FIXME: This collection of masks seems suspect.
19365   if (NumElts == 2)
19366     return true;
19367   if (NumElts == 4 && SVT.is128BitVector()) {
19368     return (isMOVLMask(Mask, SVT)  ||
19369             isCommutedMOVLMask(Mask, SVT, true) ||
19370             isSHUFPMask(Mask, SVT) ||
19371             isSHUFPMask(Mask, SVT, /* Commuted */ true));
19372   }
19373   return false;
19374 }
19375
19376 //===----------------------------------------------------------------------===//
19377 //                           X86 Scheduler Hooks
19378 //===----------------------------------------------------------------------===//
19379
19380 /// Utility function to emit xbegin specifying the start of an RTM region.
19381 static MachineBasicBlock *EmitXBegin(MachineInstr *MI, MachineBasicBlock *MBB,
19382                                      const TargetInstrInfo *TII) {
19383   DebugLoc DL = MI->getDebugLoc();
19384
19385   const BasicBlock *BB = MBB->getBasicBlock();
19386   MachineFunction::iterator I = MBB;
19387   ++I;
19388
19389   // For the v = xbegin(), we generate
19390   //
19391   // thisMBB:
19392   //  xbegin sinkMBB
19393   //
19394   // mainMBB:
19395   //  eax = -1
19396   //
19397   // sinkMBB:
19398   //  v = eax
19399
19400   MachineBasicBlock *thisMBB = MBB;
19401   MachineFunction *MF = MBB->getParent();
19402   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
19403   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
19404   MF->insert(I, mainMBB);
19405   MF->insert(I, sinkMBB);
19406
19407   // Transfer the remainder of BB and its successor edges to sinkMBB.
19408   sinkMBB->splice(sinkMBB->begin(), MBB,
19409                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
19410   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
19411
19412   // thisMBB:
19413   //  xbegin sinkMBB
19414   //  # fallthrough to mainMBB
19415   //  # abortion to sinkMBB
19416   BuildMI(thisMBB, DL, TII->get(X86::XBEGIN_4)).addMBB(sinkMBB);
19417   thisMBB->addSuccessor(mainMBB);
19418   thisMBB->addSuccessor(sinkMBB);
19419
19420   // mainMBB:
19421   //  EAX = -1
19422   BuildMI(mainMBB, DL, TII->get(X86::MOV32ri), X86::EAX).addImm(-1);
19423   mainMBB->addSuccessor(sinkMBB);
19424
19425   // sinkMBB:
19426   // EAX is live into the sinkMBB
19427   sinkMBB->addLiveIn(X86::EAX);
19428   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
19429           TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
19430     .addReg(X86::EAX);
19431
19432   MI->eraseFromParent();
19433   return sinkMBB;
19434 }
19435
19436 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
19437 // or XMM0_V32I8 in AVX all of this code can be replaced with that
19438 // in the .td file.
19439 static MachineBasicBlock *EmitPCMPSTRM(MachineInstr *MI, MachineBasicBlock *BB,
19440                                        const TargetInstrInfo *TII) {
19441   unsigned Opc;
19442   switch (MI->getOpcode()) {
19443   default: llvm_unreachable("illegal opcode!");
19444   case X86::PCMPISTRM128REG:  Opc = X86::PCMPISTRM128rr;  break;
19445   case X86::VPCMPISTRM128REG: Opc = X86::VPCMPISTRM128rr; break;
19446   case X86::PCMPISTRM128MEM:  Opc = X86::PCMPISTRM128rm;  break;
19447   case X86::VPCMPISTRM128MEM: Opc = X86::VPCMPISTRM128rm; break;
19448   case X86::PCMPESTRM128REG:  Opc = X86::PCMPESTRM128rr;  break;
19449   case X86::VPCMPESTRM128REG: Opc = X86::VPCMPESTRM128rr; break;
19450   case X86::PCMPESTRM128MEM:  Opc = X86::PCMPESTRM128rm;  break;
19451   case X86::VPCMPESTRM128MEM: Opc = X86::VPCMPESTRM128rm; break;
19452   }
19453
19454   DebugLoc dl = MI->getDebugLoc();
19455   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
19456
19457   unsigned NumArgs = MI->getNumOperands();
19458   for (unsigned i = 1; i < NumArgs; ++i) {
19459     MachineOperand &Op = MI->getOperand(i);
19460     if (!(Op.isReg() && Op.isImplicit()))
19461       MIB.addOperand(Op);
19462   }
19463   if (MI->hasOneMemOperand())
19464     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
19465
19466   BuildMI(*BB, MI, dl,
19467     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
19468     .addReg(X86::XMM0);
19469
19470   MI->eraseFromParent();
19471   return BB;
19472 }
19473
19474 // FIXME: Custom handling because TableGen doesn't support multiple implicit
19475 // defs in an instruction pattern
19476 static MachineBasicBlock *EmitPCMPSTRI(MachineInstr *MI, MachineBasicBlock *BB,
19477                                        const TargetInstrInfo *TII) {
19478   unsigned Opc;
19479   switch (MI->getOpcode()) {
19480   default: llvm_unreachable("illegal opcode!");
19481   case X86::PCMPISTRIREG:  Opc = X86::PCMPISTRIrr;  break;
19482   case X86::VPCMPISTRIREG: Opc = X86::VPCMPISTRIrr; break;
19483   case X86::PCMPISTRIMEM:  Opc = X86::PCMPISTRIrm;  break;
19484   case X86::VPCMPISTRIMEM: Opc = X86::VPCMPISTRIrm; break;
19485   case X86::PCMPESTRIREG:  Opc = X86::PCMPESTRIrr;  break;
19486   case X86::VPCMPESTRIREG: Opc = X86::VPCMPESTRIrr; break;
19487   case X86::PCMPESTRIMEM:  Opc = X86::PCMPESTRIrm;  break;
19488   case X86::VPCMPESTRIMEM: Opc = X86::VPCMPESTRIrm; break;
19489   }
19490
19491   DebugLoc dl = MI->getDebugLoc();
19492   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
19493
19494   unsigned NumArgs = MI->getNumOperands(); // remove the results
19495   for (unsigned i = 1; i < NumArgs; ++i) {
19496     MachineOperand &Op = MI->getOperand(i);
19497     if (!(Op.isReg() && Op.isImplicit()))
19498       MIB.addOperand(Op);
19499   }
19500   if (MI->hasOneMemOperand())
19501     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
19502
19503   BuildMI(*BB, MI, dl,
19504     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
19505     .addReg(X86::ECX);
19506
19507   MI->eraseFromParent();
19508   return BB;
19509 }
19510
19511 static MachineBasicBlock * EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB,
19512                                        const TargetInstrInfo *TII,
19513                                        const X86Subtarget* Subtarget) {
19514   DebugLoc dl = MI->getDebugLoc();
19515
19516   // Address into RAX/EAX, other two args into ECX, EDX.
19517   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
19518   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
19519   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
19520   for (int i = 0; i < X86::AddrNumOperands; ++i)
19521     MIB.addOperand(MI->getOperand(i));
19522
19523   unsigned ValOps = X86::AddrNumOperands;
19524   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
19525     .addReg(MI->getOperand(ValOps).getReg());
19526   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
19527     .addReg(MI->getOperand(ValOps+1).getReg());
19528
19529   // The instruction doesn't actually take any operands though.
19530   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
19531
19532   MI->eraseFromParent(); // The pseudo is gone now.
19533   return BB;
19534 }
19535
19536 MachineBasicBlock *
19537 X86TargetLowering::EmitVAARG64WithCustomInserter(
19538                    MachineInstr *MI,
19539                    MachineBasicBlock *MBB) const {
19540   // Emit va_arg instruction on X86-64.
19541
19542   // Operands to this pseudo-instruction:
19543   // 0  ) Output        : destination address (reg)
19544   // 1-5) Input         : va_list address (addr, i64mem)
19545   // 6  ) ArgSize       : Size (in bytes) of vararg type
19546   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
19547   // 8  ) Align         : Alignment of type
19548   // 9  ) EFLAGS (implicit-def)
19549
19550   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
19551   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
19552
19553   unsigned DestReg = MI->getOperand(0).getReg();
19554   MachineOperand &Base = MI->getOperand(1);
19555   MachineOperand &Scale = MI->getOperand(2);
19556   MachineOperand &Index = MI->getOperand(3);
19557   MachineOperand &Disp = MI->getOperand(4);
19558   MachineOperand &Segment = MI->getOperand(5);
19559   unsigned ArgSize = MI->getOperand(6).getImm();
19560   unsigned ArgMode = MI->getOperand(7).getImm();
19561   unsigned Align = MI->getOperand(8).getImm();
19562
19563   // Memory Reference
19564   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
19565   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
19566   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
19567
19568   // Machine Information
19569   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
19570   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
19571   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
19572   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
19573   DebugLoc DL = MI->getDebugLoc();
19574
19575   // struct va_list {
19576   //   i32   gp_offset
19577   //   i32   fp_offset
19578   //   i64   overflow_area (address)
19579   //   i64   reg_save_area (address)
19580   // }
19581   // sizeof(va_list) = 24
19582   // alignment(va_list) = 8
19583
19584   unsigned TotalNumIntRegs = 6;
19585   unsigned TotalNumXMMRegs = 8;
19586   bool UseGPOffset = (ArgMode == 1);
19587   bool UseFPOffset = (ArgMode == 2);
19588   unsigned MaxOffset = TotalNumIntRegs * 8 +
19589                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
19590
19591   /* Align ArgSize to a multiple of 8 */
19592   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
19593   bool NeedsAlign = (Align > 8);
19594
19595   MachineBasicBlock *thisMBB = MBB;
19596   MachineBasicBlock *overflowMBB;
19597   MachineBasicBlock *offsetMBB;
19598   MachineBasicBlock *endMBB;
19599
19600   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
19601   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
19602   unsigned OffsetReg = 0;
19603
19604   if (!UseGPOffset && !UseFPOffset) {
19605     // If we only pull from the overflow region, we don't create a branch.
19606     // We don't need to alter control flow.
19607     OffsetDestReg = 0; // unused
19608     OverflowDestReg = DestReg;
19609
19610     offsetMBB = nullptr;
19611     overflowMBB = thisMBB;
19612     endMBB = thisMBB;
19613   } else {
19614     // First emit code to check if gp_offset (or fp_offset) is below the bound.
19615     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
19616     // If not, pull from overflow_area. (branch to overflowMBB)
19617     //
19618     //       thisMBB
19619     //         |     .
19620     //         |        .
19621     //     offsetMBB   overflowMBB
19622     //         |        .
19623     //         |     .
19624     //        endMBB
19625
19626     // Registers for the PHI in endMBB
19627     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
19628     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
19629
19630     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
19631     MachineFunction *MF = MBB->getParent();
19632     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19633     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19634     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19635
19636     MachineFunction::iterator MBBIter = MBB;
19637     ++MBBIter;
19638
19639     // Insert the new basic blocks
19640     MF->insert(MBBIter, offsetMBB);
19641     MF->insert(MBBIter, overflowMBB);
19642     MF->insert(MBBIter, endMBB);
19643
19644     // Transfer the remainder of MBB and its successor edges to endMBB.
19645     endMBB->splice(endMBB->begin(), thisMBB,
19646                    std::next(MachineBasicBlock::iterator(MI)), thisMBB->end());
19647     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
19648
19649     // Make offsetMBB and overflowMBB successors of thisMBB
19650     thisMBB->addSuccessor(offsetMBB);
19651     thisMBB->addSuccessor(overflowMBB);
19652
19653     // endMBB is a successor of both offsetMBB and overflowMBB
19654     offsetMBB->addSuccessor(endMBB);
19655     overflowMBB->addSuccessor(endMBB);
19656
19657     // Load the offset value into a register
19658     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
19659     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
19660       .addOperand(Base)
19661       .addOperand(Scale)
19662       .addOperand(Index)
19663       .addDisp(Disp, UseFPOffset ? 4 : 0)
19664       .addOperand(Segment)
19665       .setMemRefs(MMOBegin, MMOEnd);
19666
19667     // Check if there is enough room left to pull this argument.
19668     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
19669       .addReg(OffsetReg)
19670       .addImm(MaxOffset + 8 - ArgSizeA8);
19671
19672     // Branch to "overflowMBB" if offset >= max
19673     // Fall through to "offsetMBB" otherwise
19674     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
19675       .addMBB(overflowMBB);
19676   }
19677
19678   // In offsetMBB, emit code to use the reg_save_area.
19679   if (offsetMBB) {
19680     assert(OffsetReg != 0);
19681
19682     // Read the reg_save_area address.
19683     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
19684     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
19685       .addOperand(Base)
19686       .addOperand(Scale)
19687       .addOperand(Index)
19688       .addDisp(Disp, 16)
19689       .addOperand(Segment)
19690       .setMemRefs(MMOBegin, MMOEnd);
19691
19692     // Zero-extend the offset
19693     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
19694       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
19695         .addImm(0)
19696         .addReg(OffsetReg)
19697         .addImm(X86::sub_32bit);
19698
19699     // Add the offset to the reg_save_area to get the final address.
19700     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
19701       .addReg(OffsetReg64)
19702       .addReg(RegSaveReg);
19703
19704     // Compute the offset for the next argument
19705     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
19706     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
19707       .addReg(OffsetReg)
19708       .addImm(UseFPOffset ? 16 : 8);
19709
19710     // Store it back into the va_list.
19711     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
19712       .addOperand(Base)
19713       .addOperand(Scale)
19714       .addOperand(Index)
19715       .addDisp(Disp, UseFPOffset ? 4 : 0)
19716       .addOperand(Segment)
19717       .addReg(NextOffsetReg)
19718       .setMemRefs(MMOBegin, MMOEnd);
19719
19720     // Jump to endMBB
19721     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
19722       .addMBB(endMBB);
19723   }
19724
19725   //
19726   // Emit code to use overflow area
19727   //
19728
19729   // Load the overflow_area address into a register.
19730   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
19731   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
19732     .addOperand(Base)
19733     .addOperand(Scale)
19734     .addOperand(Index)
19735     .addDisp(Disp, 8)
19736     .addOperand(Segment)
19737     .setMemRefs(MMOBegin, MMOEnd);
19738
19739   // If we need to align it, do so. Otherwise, just copy the address
19740   // to OverflowDestReg.
19741   if (NeedsAlign) {
19742     // Align the overflow address
19743     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
19744     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
19745
19746     // aligned_addr = (addr + (align-1)) & ~(align-1)
19747     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
19748       .addReg(OverflowAddrReg)
19749       .addImm(Align-1);
19750
19751     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
19752       .addReg(TmpReg)
19753       .addImm(~(uint64_t)(Align-1));
19754   } else {
19755     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
19756       .addReg(OverflowAddrReg);
19757   }
19758
19759   // Compute the next overflow address after this argument.
19760   // (the overflow address should be kept 8-byte aligned)
19761   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
19762   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
19763     .addReg(OverflowDestReg)
19764     .addImm(ArgSizeA8);
19765
19766   // Store the new overflow address.
19767   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
19768     .addOperand(Base)
19769     .addOperand(Scale)
19770     .addOperand(Index)
19771     .addDisp(Disp, 8)
19772     .addOperand(Segment)
19773     .addReg(NextAddrReg)
19774     .setMemRefs(MMOBegin, MMOEnd);
19775
19776   // If we branched, emit the PHI to the front of endMBB.
19777   if (offsetMBB) {
19778     BuildMI(*endMBB, endMBB->begin(), DL,
19779             TII->get(X86::PHI), DestReg)
19780       .addReg(OffsetDestReg).addMBB(offsetMBB)
19781       .addReg(OverflowDestReg).addMBB(overflowMBB);
19782   }
19783
19784   // Erase the pseudo instruction
19785   MI->eraseFromParent();
19786
19787   return endMBB;
19788 }
19789
19790 MachineBasicBlock *
19791 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
19792                                                  MachineInstr *MI,
19793                                                  MachineBasicBlock *MBB) const {
19794   // Emit code to save XMM registers to the stack. The ABI says that the
19795   // number of registers to save is given in %al, so it's theoretically
19796   // possible to do an indirect jump trick to avoid saving all of them,
19797   // however this code takes a simpler approach and just executes all
19798   // of the stores if %al is non-zero. It's less code, and it's probably
19799   // easier on the hardware branch predictor, and stores aren't all that
19800   // expensive anyway.
19801
19802   // Create the new basic blocks. One block contains all the XMM stores,
19803   // and one block is the final destination regardless of whether any
19804   // stores were performed.
19805   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
19806   MachineFunction *F = MBB->getParent();
19807   MachineFunction::iterator MBBIter = MBB;
19808   ++MBBIter;
19809   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
19810   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
19811   F->insert(MBBIter, XMMSaveMBB);
19812   F->insert(MBBIter, EndMBB);
19813
19814   // Transfer the remainder of MBB and its successor edges to EndMBB.
19815   EndMBB->splice(EndMBB->begin(), MBB,
19816                  std::next(MachineBasicBlock::iterator(MI)), MBB->end());
19817   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
19818
19819   // The original block will now fall through to the XMM save block.
19820   MBB->addSuccessor(XMMSaveMBB);
19821   // The XMMSaveMBB will fall through to the end block.
19822   XMMSaveMBB->addSuccessor(EndMBB);
19823
19824   // Now add the instructions.
19825   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
19826   DebugLoc DL = MI->getDebugLoc();
19827
19828   unsigned CountReg = MI->getOperand(0).getReg();
19829   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
19830   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
19831
19832   if (!Subtarget->isTargetWin64()) {
19833     // If %al is 0, branch around the XMM save block.
19834     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
19835     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
19836     MBB->addSuccessor(EndMBB);
19837   }
19838
19839   // Make sure the last operand is EFLAGS, which gets clobbered by the branch
19840   // that was just emitted, but clearly shouldn't be "saved".
19841   assert((MI->getNumOperands() <= 3 ||
19842           !MI->getOperand(MI->getNumOperands() - 1).isReg() ||
19843           MI->getOperand(MI->getNumOperands() - 1).getReg() == X86::EFLAGS)
19844          && "Expected last argument to be EFLAGS");
19845   unsigned MOVOpc = Subtarget->hasFp256() ? X86::VMOVAPSmr : X86::MOVAPSmr;
19846   // In the XMM save block, save all the XMM argument registers.
19847   for (int i = 3, e = MI->getNumOperands() - 1; i != e; ++i) {
19848     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
19849     MachineMemOperand *MMO =
19850       F->getMachineMemOperand(
19851           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
19852         MachineMemOperand::MOStore,
19853         /*Size=*/16, /*Align=*/16);
19854     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
19855       .addFrameIndex(RegSaveFrameIndex)
19856       .addImm(/*Scale=*/1)
19857       .addReg(/*IndexReg=*/0)
19858       .addImm(/*Disp=*/Offset)
19859       .addReg(/*Segment=*/0)
19860       .addReg(MI->getOperand(i).getReg())
19861       .addMemOperand(MMO);
19862   }
19863
19864   MI->eraseFromParent();   // The pseudo instruction is gone now.
19865
19866   return EndMBB;
19867 }
19868
19869 // The EFLAGS operand of SelectItr might be missing a kill marker
19870 // because there were multiple uses of EFLAGS, and ISel didn't know
19871 // which to mark. Figure out whether SelectItr should have had a
19872 // kill marker, and set it if it should. Returns the correct kill
19873 // marker value.
19874 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
19875                                      MachineBasicBlock* BB,
19876                                      const TargetRegisterInfo* TRI) {
19877   // Scan forward through BB for a use/def of EFLAGS.
19878   MachineBasicBlock::iterator miI(std::next(SelectItr));
19879   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
19880     const MachineInstr& mi = *miI;
19881     if (mi.readsRegister(X86::EFLAGS))
19882       return false;
19883     if (mi.definesRegister(X86::EFLAGS))
19884       break; // Should have kill-flag - update below.
19885   }
19886
19887   // If we hit the end of the block, check whether EFLAGS is live into a
19888   // successor.
19889   if (miI == BB->end()) {
19890     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
19891                                           sEnd = BB->succ_end();
19892          sItr != sEnd; ++sItr) {
19893       MachineBasicBlock* succ = *sItr;
19894       if (succ->isLiveIn(X86::EFLAGS))
19895         return false;
19896     }
19897   }
19898
19899   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
19900   // out. SelectMI should have a kill flag on EFLAGS.
19901   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
19902   return true;
19903 }
19904
19905 MachineBasicBlock *
19906 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
19907                                      MachineBasicBlock *BB) const {
19908   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
19909   DebugLoc DL = MI->getDebugLoc();
19910
19911   // To "insert" a SELECT_CC instruction, we actually have to insert the
19912   // diamond control-flow pattern.  The incoming instruction knows the
19913   // destination vreg to set, the condition code register to branch on, the
19914   // true/false values to select between, and a branch opcode to use.
19915   const BasicBlock *LLVM_BB = BB->getBasicBlock();
19916   MachineFunction::iterator It = BB;
19917   ++It;
19918
19919   //  thisMBB:
19920   //  ...
19921   //   TrueVal = ...
19922   //   cmpTY ccX, r1, r2
19923   //   bCC copy1MBB
19924   //   fallthrough --> copy0MBB
19925   MachineBasicBlock *thisMBB = BB;
19926   MachineFunction *F = BB->getParent();
19927   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
19928   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
19929   F->insert(It, copy0MBB);
19930   F->insert(It, sinkMBB);
19931
19932   // If the EFLAGS register isn't dead in the terminator, then claim that it's
19933   // live into the sink and copy blocks.
19934   const TargetRegisterInfo *TRI =
19935       BB->getParent()->getSubtarget().getRegisterInfo();
19936   if (!MI->killsRegister(X86::EFLAGS) &&
19937       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
19938     copy0MBB->addLiveIn(X86::EFLAGS);
19939     sinkMBB->addLiveIn(X86::EFLAGS);
19940   }
19941
19942   // Transfer the remainder of BB and its successor edges to sinkMBB.
19943   sinkMBB->splice(sinkMBB->begin(), BB,
19944                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
19945   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
19946
19947   // Add the true and fallthrough blocks as its successors.
19948   BB->addSuccessor(copy0MBB);
19949   BB->addSuccessor(sinkMBB);
19950
19951   // Create the conditional branch instruction.
19952   unsigned Opc =
19953     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
19954   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
19955
19956   //  copy0MBB:
19957   //   %FalseValue = ...
19958   //   # fallthrough to sinkMBB
19959   copy0MBB->addSuccessor(sinkMBB);
19960
19961   //  sinkMBB:
19962   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
19963   //  ...
19964   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
19965           TII->get(X86::PHI), MI->getOperand(0).getReg())
19966     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
19967     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
19968
19969   MI->eraseFromParent();   // The pseudo instruction is gone now.
19970   return sinkMBB;
19971 }
19972
19973 MachineBasicBlock *
19974 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI,
19975                                         MachineBasicBlock *BB) const {
19976   MachineFunction *MF = BB->getParent();
19977   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
19978   DebugLoc DL = MI->getDebugLoc();
19979   const BasicBlock *LLVM_BB = BB->getBasicBlock();
19980
19981   assert(MF->shouldSplitStack());
19982
19983   const bool Is64Bit = Subtarget->is64Bit();
19984   const bool IsLP64 = Subtarget->isTarget64BitLP64();
19985
19986   const unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
19987   const unsigned TlsOffset = IsLP64 ? 0x70 : Is64Bit ? 0x40 : 0x30;
19988
19989   // BB:
19990   //  ... [Till the alloca]
19991   // If stacklet is not large enough, jump to mallocMBB
19992   //
19993   // bumpMBB:
19994   //  Allocate by subtracting from RSP
19995   //  Jump to continueMBB
19996   //
19997   // mallocMBB:
19998   //  Allocate by call to runtime
19999   //
20000   // continueMBB:
20001   //  ...
20002   //  [rest of original BB]
20003   //
20004
20005   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
20006   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
20007   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
20008
20009   MachineRegisterInfo &MRI = MF->getRegInfo();
20010   const TargetRegisterClass *AddrRegClass =
20011     getRegClassFor(getPointerTy());
20012
20013   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
20014     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
20015     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
20016     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
20017     sizeVReg = MI->getOperand(1).getReg(),
20018     physSPReg = IsLP64 || Subtarget->isTargetNaCl64() ? X86::RSP : X86::ESP;
20019
20020   MachineFunction::iterator MBBIter = BB;
20021   ++MBBIter;
20022
20023   MF->insert(MBBIter, bumpMBB);
20024   MF->insert(MBBIter, mallocMBB);
20025   MF->insert(MBBIter, continueMBB);
20026
20027   continueMBB->splice(continueMBB->begin(), BB,
20028                       std::next(MachineBasicBlock::iterator(MI)), BB->end());
20029   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
20030
20031   // Add code to the main basic block to check if the stack limit has been hit,
20032   // and if so, jump to mallocMBB otherwise to bumpMBB.
20033   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
20034   BuildMI(BB, DL, TII->get(IsLP64 ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
20035     .addReg(tmpSPVReg).addReg(sizeVReg);
20036   BuildMI(BB, DL, TII->get(IsLP64 ? X86::CMP64mr:X86::CMP32mr))
20037     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
20038     .addReg(SPLimitVReg);
20039   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
20040
20041   // bumpMBB simply decreases the stack pointer, since we know the current
20042   // stacklet has enough space.
20043   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
20044     .addReg(SPLimitVReg);
20045   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
20046     .addReg(SPLimitVReg);
20047   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
20048
20049   // Calls into a routine in libgcc to allocate more space from the heap.
20050   const uint32_t *RegMask = MF->getTarget()
20051                                 .getSubtargetImpl()
20052                                 ->getRegisterInfo()
20053                                 ->getCallPreservedMask(CallingConv::C);
20054   if (IsLP64) {
20055     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
20056       .addReg(sizeVReg);
20057     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
20058       .addExternalSymbol("__morestack_allocate_stack_space")
20059       .addRegMask(RegMask)
20060       .addReg(X86::RDI, RegState::Implicit)
20061       .addReg(X86::RAX, RegState::ImplicitDefine);
20062   } else if (Is64Bit) {
20063     BuildMI(mallocMBB, DL, TII->get(X86::MOV32rr), X86::EDI)
20064       .addReg(sizeVReg);
20065     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
20066       .addExternalSymbol("__morestack_allocate_stack_space")
20067       .addRegMask(RegMask)
20068       .addReg(X86::EDI, RegState::Implicit)
20069       .addReg(X86::EAX, RegState::ImplicitDefine);
20070   } else {
20071     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
20072       .addImm(12);
20073     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
20074     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
20075       .addExternalSymbol("__morestack_allocate_stack_space")
20076       .addRegMask(RegMask)
20077       .addReg(X86::EAX, RegState::ImplicitDefine);
20078   }
20079
20080   if (!Is64Bit)
20081     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
20082       .addImm(16);
20083
20084   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
20085     .addReg(IsLP64 ? X86::RAX : X86::EAX);
20086   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
20087
20088   // Set up the CFG correctly.
20089   BB->addSuccessor(bumpMBB);
20090   BB->addSuccessor(mallocMBB);
20091   mallocMBB->addSuccessor(continueMBB);
20092   bumpMBB->addSuccessor(continueMBB);
20093
20094   // Take care of the PHI nodes.
20095   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
20096           MI->getOperand(0).getReg())
20097     .addReg(mallocPtrVReg).addMBB(mallocMBB)
20098     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
20099
20100   // Delete the original pseudo instruction.
20101   MI->eraseFromParent();
20102
20103   // And we're done.
20104   return continueMBB;
20105 }
20106
20107 MachineBasicBlock *
20108 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
20109                                         MachineBasicBlock *BB) const {
20110   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
20111   DebugLoc DL = MI->getDebugLoc();
20112
20113   assert(!Subtarget->isTargetMacho());
20114
20115   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
20116   // non-trivial part is impdef of ESP.
20117
20118   if (Subtarget->isTargetWin64()) {
20119     if (Subtarget->isTargetCygMing()) {
20120       // ___chkstk(Mingw64):
20121       // Clobbers R10, R11, RAX and EFLAGS.
20122       // Updates RSP.
20123       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
20124         .addExternalSymbol("___chkstk")
20125         .addReg(X86::RAX, RegState::Implicit)
20126         .addReg(X86::RSP, RegState::Implicit)
20127         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
20128         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
20129         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
20130     } else {
20131       // __chkstk(MSVCRT): does not update stack pointer.
20132       // Clobbers R10, R11 and EFLAGS.
20133       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
20134         .addExternalSymbol("__chkstk")
20135         .addReg(X86::RAX, RegState::Implicit)
20136         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
20137       // RAX has the offset to be subtracted from RSP.
20138       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
20139         .addReg(X86::RSP)
20140         .addReg(X86::RAX);
20141     }
20142   } else {
20143     const char *StackProbeSymbol =
20144       Subtarget->isTargetKnownWindowsMSVC() ? "_chkstk" : "_alloca";
20145
20146     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
20147       .addExternalSymbol(StackProbeSymbol)
20148       .addReg(X86::EAX, RegState::Implicit)
20149       .addReg(X86::ESP, RegState::Implicit)
20150       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
20151       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
20152       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
20153   }
20154
20155   MI->eraseFromParent();   // The pseudo instruction is gone now.
20156   return BB;
20157 }
20158
20159 MachineBasicBlock *
20160 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
20161                                       MachineBasicBlock *BB) const {
20162   // This is pretty easy.  We're taking the value that we received from
20163   // our load from the relocation, sticking it in either RDI (x86-64)
20164   // or EAX and doing an indirect call.  The return value will then
20165   // be in the normal return register.
20166   MachineFunction *F = BB->getParent();
20167   const X86InstrInfo *TII =
20168       static_cast<const X86InstrInfo *>(F->getSubtarget().getInstrInfo());
20169   DebugLoc DL = MI->getDebugLoc();
20170
20171   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
20172   assert(MI->getOperand(3).isGlobal() && "This should be a global");
20173
20174   // Get a register mask for the lowered call.
20175   // FIXME: The 32-bit calls have non-standard calling conventions. Use a
20176   // proper register mask.
20177   const uint32_t *RegMask = F->getTarget()
20178                                 .getSubtargetImpl()
20179                                 ->getRegisterInfo()
20180                                 ->getCallPreservedMask(CallingConv::C);
20181   if (Subtarget->is64Bit()) {
20182     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
20183                                       TII->get(X86::MOV64rm), X86::RDI)
20184     .addReg(X86::RIP)
20185     .addImm(0).addReg(0)
20186     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
20187                       MI->getOperand(3).getTargetFlags())
20188     .addReg(0);
20189     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
20190     addDirectMem(MIB, X86::RDI);
20191     MIB.addReg(X86::RAX, RegState::ImplicitDefine).addRegMask(RegMask);
20192   } else if (F->getTarget().getRelocationModel() != Reloc::PIC_) {
20193     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
20194                                       TII->get(X86::MOV32rm), X86::EAX)
20195     .addReg(0)
20196     .addImm(0).addReg(0)
20197     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
20198                       MI->getOperand(3).getTargetFlags())
20199     .addReg(0);
20200     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
20201     addDirectMem(MIB, X86::EAX);
20202     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
20203   } else {
20204     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
20205                                       TII->get(X86::MOV32rm), X86::EAX)
20206     .addReg(TII->getGlobalBaseReg(F))
20207     .addImm(0).addReg(0)
20208     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
20209                       MI->getOperand(3).getTargetFlags())
20210     .addReg(0);
20211     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
20212     addDirectMem(MIB, X86::EAX);
20213     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
20214   }
20215
20216   MI->eraseFromParent(); // The pseudo instruction is gone now.
20217   return BB;
20218 }
20219
20220 MachineBasicBlock *
20221 X86TargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
20222                                     MachineBasicBlock *MBB) const {
20223   DebugLoc DL = MI->getDebugLoc();
20224   MachineFunction *MF = MBB->getParent();
20225   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
20226   MachineRegisterInfo &MRI = MF->getRegInfo();
20227
20228   const BasicBlock *BB = MBB->getBasicBlock();
20229   MachineFunction::iterator I = MBB;
20230   ++I;
20231
20232   // Memory Reference
20233   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
20234   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
20235
20236   unsigned DstReg;
20237   unsigned MemOpndSlot = 0;
20238
20239   unsigned CurOp = 0;
20240
20241   DstReg = MI->getOperand(CurOp++).getReg();
20242   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
20243   assert(RC->hasType(MVT::i32) && "Invalid destination!");
20244   unsigned mainDstReg = MRI.createVirtualRegister(RC);
20245   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
20246
20247   MemOpndSlot = CurOp;
20248
20249   MVT PVT = getPointerTy();
20250   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
20251          "Invalid Pointer Size!");
20252
20253   // For v = setjmp(buf), we generate
20254   //
20255   // thisMBB:
20256   //  buf[LabelOffset] = restoreMBB
20257   //  SjLjSetup restoreMBB
20258   //
20259   // mainMBB:
20260   //  v_main = 0
20261   //
20262   // sinkMBB:
20263   //  v = phi(main, restore)
20264   //
20265   // restoreMBB:
20266   //  v_restore = 1
20267
20268   MachineBasicBlock *thisMBB = MBB;
20269   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
20270   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
20271   MachineBasicBlock *restoreMBB = MF->CreateMachineBasicBlock(BB);
20272   MF->insert(I, mainMBB);
20273   MF->insert(I, sinkMBB);
20274   MF->push_back(restoreMBB);
20275
20276   MachineInstrBuilder MIB;
20277
20278   // Transfer the remainder of BB and its successor edges to sinkMBB.
20279   sinkMBB->splice(sinkMBB->begin(), MBB,
20280                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
20281   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
20282
20283   // thisMBB:
20284   unsigned PtrStoreOpc = 0;
20285   unsigned LabelReg = 0;
20286   const int64_t LabelOffset = 1 * PVT.getStoreSize();
20287   Reloc::Model RM = MF->getTarget().getRelocationModel();
20288   bool UseImmLabel = (MF->getTarget().getCodeModel() == CodeModel::Small) &&
20289                      (RM == Reloc::Static || RM == Reloc::DynamicNoPIC);
20290
20291   // Prepare IP either in reg or imm.
20292   if (!UseImmLabel) {
20293     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mr : X86::MOV32mr;
20294     const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
20295     LabelReg = MRI.createVirtualRegister(PtrRC);
20296     if (Subtarget->is64Bit()) {
20297       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA64r), LabelReg)
20298               .addReg(X86::RIP)
20299               .addImm(0)
20300               .addReg(0)
20301               .addMBB(restoreMBB)
20302               .addReg(0);
20303     } else {
20304       const X86InstrInfo *XII = static_cast<const X86InstrInfo*>(TII);
20305       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA32r), LabelReg)
20306               .addReg(XII->getGlobalBaseReg(MF))
20307               .addImm(0)
20308               .addReg(0)
20309               .addMBB(restoreMBB, Subtarget->ClassifyBlockAddressReference())
20310               .addReg(0);
20311     }
20312   } else
20313     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mi32 : X86::MOV32mi;
20314   // Store IP
20315   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PtrStoreOpc));
20316   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
20317     if (i == X86::AddrDisp)
20318       MIB.addDisp(MI->getOperand(MemOpndSlot + i), LabelOffset);
20319     else
20320       MIB.addOperand(MI->getOperand(MemOpndSlot + i));
20321   }
20322   if (!UseImmLabel)
20323     MIB.addReg(LabelReg);
20324   else
20325     MIB.addMBB(restoreMBB);
20326   MIB.setMemRefs(MMOBegin, MMOEnd);
20327   // Setup
20328   MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::EH_SjLj_Setup))
20329           .addMBB(restoreMBB);
20330
20331   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
20332       MF->getSubtarget().getRegisterInfo());
20333   MIB.addRegMask(RegInfo->getNoPreservedMask());
20334   thisMBB->addSuccessor(mainMBB);
20335   thisMBB->addSuccessor(restoreMBB);
20336
20337   // mainMBB:
20338   //  EAX = 0
20339   BuildMI(mainMBB, DL, TII->get(X86::MOV32r0), mainDstReg);
20340   mainMBB->addSuccessor(sinkMBB);
20341
20342   // sinkMBB:
20343   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
20344           TII->get(X86::PHI), DstReg)
20345     .addReg(mainDstReg).addMBB(mainMBB)
20346     .addReg(restoreDstReg).addMBB(restoreMBB);
20347
20348   // restoreMBB:
20349   BuildMI(restoreMBB, DL, TII->get(X86::MOV32ri), restoreDstReg).addImm(1);
20350   BuildMI(restoreMBB, DL, TII->get(X86::JMP_4)).addMBB(sinkMBB);
20351   restoreMBB->addSuccessor(sinkMBB);
20352
20353   MI->eraseFromParent();
20354   return sinkMBB;
20355 }
20356
20357 MachineBasicBlock *
20358 X86TargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
20359                                      MachineBasicBlock *MBB) const {
20360   DebugLoc DL = MI->getDebugLoc();
20361   MachineFunction *MF = MBB->getParent();
20362   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
20363   MachineRegisterInfo &MRI = MF->getRegInfo();
20364
20365   // Memory Reference
20366   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
20367   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
20368
20369   MVT PVT = getPointerTy();
20370   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
20371          "Invalid Pointer Size!");
20372
20373   const TargetRegisterClass *RC =
20374     (PVT == MVT::i64) ? &X86::GR64RegClass : &X86::GR32RegClass;
20375   unsigned Tmp = MRI.createVirtualRegister(RC);
20376   // Since FP is only updated here but NOT referenced, it's treated as GPR.
20377   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
20378       MF->getSubtarget().getRegisterInfo());
20379   unsigned FP = (PVT == MVT::i64) ? X86::RBP : X86::EBP;
20380   unsigned SP = RegInfo->getStackRegister();
20381
20382   MachineInstrBuilder MIB;
20383
20384   const int64_t LabelOffset = 1 * PVT.getStoreSize();
20385   const int64_t SPOffset = 2 * PVT.getStoreSize();
20386
20387   unsigned PtrLoadOpc = (PVT == MVT::i64) ? X86::MOV64rm : X86::MOV32rm;
20388   unsigned IJmpOpc = (PVT == MVT::i64) ? X86::JMP64r : X86::JMP32r;
20389
20390   // Reload FP
20391   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), FP);
20392   for (unsigned i = 0; i < X86::AddrNumOperands; ++i)
20393     MIB.addOperand(MI->getOperand(i));
20394   MIB.setMemRefs(MMOBegin, MMOEnd);
20395   // Reload IP
20396   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), Tmp);
20397   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
20398     if (i == X86::AddrDisp)
20399       MIB.addDisp(MI->getOperand(i), LabelOffset);
20400     else
20401       MIB.addOperand(MI->getOperand(i));
20402   }
20403   MIB.setMemRefs(MMOBegin, MMOEnd);
20404   // Reload SP
20405   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), SP);
20406   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
20407     if (i == X86::AddrDisp)
20408       MIB.addDisp(MI->getOperand(i), SPOffset);
20409     else
20410       MIB.addOperand(MI->getOperand(i));
20411   }
20412   MIB.setMemRefs(MMOBegin, MMOEnd);
20413   // Jump
20414   BuildMI(*MBB, MI, DL, TII->get(IJmpOpc)).addReg(Tmp);
20415
20416   MI->eraseFromParent();
20417   return MBB;
20418 }
20419
20420 // Replace 213-type (isel default) FMA3 instructions with 231-type for
20421 // accumulator loops. Writing back to the accumulator allows the coalescer
20422 // to remove extra copies in the loop.   
20423 MachineBasicBlock *
20424 X86TargetLowering::emitFMA3Instr(MachineInstr *MI,
20425                                  MachineBasicBlock *MBB) const {
20426   MachineOperand &AddendOp = MI->getOperand(3);
20427
20428   // Bail out early if the addend isn't a register - we can't switch these.
20429   if (!AddendOp.isReg())
20430     return MBB;
20431
20432   MachineFunction &MF = *MBB->getParent();
20433   MachineRegisterInfo &MRI = MF.getRegInfo();
20434
20435   // Check whether the addend is defined by a PHI:
20436   assert(MRI.hasOneDef(AddendOp.getReg()) && "Multiple defs in SSA?");
20437   MachineInstr &AddendDef = *MRI.def_instr_begin(AddendOp.getReg());
20438   if (!AddendDef.isPHI())
20439     return MBB;
20440
20441   // Look for the following pattern:
20442   // loop:
20443   //   %addend = phi [%entry, 0], [%loop, %result]
20444   //   ...
20445   //   %result<tied1> = FMA213 %m2<tied0>, %m1, %addend
20446
20447   // Replace with:
20448   //   loop:
20449   //   %addend = phi [%entry, 0], [%loop, %result]
20450   //   ...
20451   //   %result<tied1> = FMA231 %addend<tied0>, %m1, %m2
20452
20453   for (unsigned i = 1, e = AddendDef.getNumOperands(); i < e; i += 2) {
20454     assert(AddendDef.getOperand(i).isReg());
20455     MachineOperand PHISrcOp = AddendDef.getOperand(i);
20456     MachineInstr &PHISrcInst = *MRI.def_instr_begin(PHISrcOp.getReg());
20457     if (&PHISrcInst == MI) {
20458       // Found a matching instruction.
20459       unsigned NewFMAOpc = 0;
20460       switch (MI->getOpcode()) {
20461         case X86::VFMADDPDr213r: NewFMAOpc = X86::VFMADDPDr231r; break;
20462         case X86::VFMADDPSr213r: NewFMAOpc = X86::VFMADDPSr231r; break;
20463         case X86::VFMADDSDr213r: NewFMAOpc = X86::VFMADDSDr231r; break;
20464         case X86::VFMADDSSr213r: NewFMAOpc = X86::VFMADDSSr231r; break;
20465         case X86::VFMSUBPDr213r: NewFMAOpc = X86::VFMSUBPDr231r; break;
20466         case X86::VFMSUBPSr213r: NewFMAOpc = X86::VFMSUBPSr231r; break;
20467         case X86::VFMSUBSDr213r: NewFMAOpc = X86::VFMSUBSDr231r; break;
20468         case X86::VFMSUBSSr213r: NewFMAOpc = X86::VFMSUBSSr231r; break;
20469         case X86::VFNMADDPDr213r: NewFMAOpc = X86::VFNMADDPDr231r; break;
20470         case X86::VFNMADDPSr213r: NewFMAOpc = X86::VFNMADDPSr231r; break;
20471         case X86::VFNMADDSDr213r: NewFMAOpc = X86::VFNMADDSDr231r; break;
20472         case X86::VFNMADDSSr213r: NewFMAOpc = X86::VFNMADDSSr231r; break;
20473         case X86::VFNMSUBPDr213r: NewFMAOpc = X86::VFNMSUBPDr231r; break;
20474         case X86::VFNMSUBPSr213r: NewFMAOpc = X86::VFNMSUBPSr231r; break;
20475         case X86::VFNMSUBSDr213r: NewFMAOpc = X86::VFNMSUBSDr231r; break;
20476         case X86::VFNMSUBSSr213r: NewFMAOpc = X86::VFNMSUBSSr231r; break;
20477         case X86::VFMADDPDr213rY: NewFMAOpc = X86::VFMADDPDr231rY; break;
20478         case X86::VFMADDPSr213rY: NewFMAOpc = X86::VFMADDPSr231rY; break;
20479         case X86::VFMSUBPDr213rY: NewFMAOpc = X86::VFMSUBPDr231rY; break;
20480         case X86::VFMSUBPSr213rY: NewFMAOpc = X86::VFMSUBPSr231rY; break;
20481         case X86::VFNMADDPDr213rY: NewFMAOpc = X86::VFNMADDPDr231rY; break;
20482         case X86::VFNMADDPSr213rY: NewFMAOpc = X86::VFNMADDPSr231rY; break;
20483         case X86::VFNMSUBPDr213rY: NewFMAOpc = X86::VFNMSUBPDr231rY; break;
20484         case X86::VFNMSUBPSr213rY: NewFMAOpc = X86::VFNMSUBPSr231rY; break;
20485         default: llvm_unreachable("Unrecognized FMA variant.");
20486       }
20487
20488       const TargetInstrInfo &TII = *MF.getSubtarget().getInstrInfo();
20489       MachineInstrBuilder MIB =
20490         BuildMI(MF, MI->getDebugLoc(), TII.get(NewFMAOpc))
20491         .addOperand(MI->getOperand(0))
20492         .addOperand(MI->getOperand(3))
20493         .addOperand(MI->getOperand(2))
20494         .addOperand(MI->getOperand(1));
20495       MBB->insert(MachineBasicBlock::iterator(MI), MIB);
20496       MI->eraseFromParent();
20497     }
20498   }
20499
20500   return MBB;
20501 }
20502
20503 MachineBasicBlock *
20504 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
20505                                                MachineBasicBlock *BB) const {
20506   switch (MI->getOpcode()) {
20507   default: llvm_unreachable("Unexpected instr type to insert");
20508   case X86::TAILJMPd64:
20509   case X86::TAILJMPr64:
20510   case X86::TAILJMPm64:
20511     llvm_unreachable("TAILJMP64 would not be touched here.");
20512   case X86::TCRETURNdi64:
20513   case X86::TCRETURNri64:
20514   case X86::TCRETURNmi64:
20515     return BB;
20516   case X86::WIN_ALLOCA:
20517     return EmitLoweredWinAlloca(MI, BB);
20518   case X86::SEG_ALLOCA_32:
20519   case X86::SEG_ALLOCA_64:
20520     return EmitLoweredSegAlloca(MI, BB);
20521   case X86::TLSCall_32:
20522   case X86::TLSCall_64:
20523     return EmitLoweredTLSCall(MI, BB);
20524   case X86::CMOV_GR8:
20525   case X86::CMOV_FR32:
20526   case X86::CMOV_FR64:
20527   case X86::CMOV_V4F32:
20528   case X86::CMOV_V2F64:
20529   case X86::CMOV_V2I64:
20530   case X86::CMOV_V8F32:
20531   case X86::CMOV_V4F64:
20532   case X86::CMOV_V4I64:
20533   case X86::CMOV_V16F32:
20534   case X86::CMOV_V8F64:
20535   case X86::CMOV_V8I64:
20536   case X86::CMOV_GR16:
20537   case X86::CMOV_GR32:
20538   case X86::CMOV_RFP32:
20539   case X86::CMOV_RFP64:
20540   case X86::CMOV_RFP80:
20541     return EmitLoweredSelect(MI, BB);
20542
20543   case X86::FP32_TO_INT16_IN_MEM:
20544   case X86::FP32_TO_INT32_IN_MEM:
20545   case X86::FP32_TO_INT64_IN_MEM:
20546   case X86::FP64_TO_INT16_IN_MEM:
20547   case X86::FP64_TO_INT32_IN_MEM:
20548   case X86::FP64_TO_INT64_IN_MEM:
20549   case X86::FP80_TO_INT16_IN_MEM:
20550   case X86::FP80_TO_INT32_IN_MEM:
20551   case X86::FP80_TO_INT64_IN_MEM: {
20552     MachineFunction *F = BB->getParent();
20553     const TargetInstrInfo *TII = F->getSubtarget().getInstrInfo();
20554     DebugLoc DL = MI->getDebugLoc();
20555
20556     // Change the floating point control register to use "round towards zero"
20557     // mode when truncating to an integer value.
20558     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
20559     addFrameReference(BuildMI(*BB, MI, DL,
20560                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
20561
20562     // Load the old value of the high byte of the control word...
20563     unsigned OldCW =
20564       F->getRegInfo().createVirtualRegister(&X86::GR16RegClass);
20565     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
20566                       CWFrameIdx);
20567
20568     // Set the high part to be round to zero...
20569     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
20570       .addImm(0xC7F);
20571
20572     // Reload the modified control word now...
20573     addFrameReference(BuildMI(*BB, MI, DL,
20574                               TII->get(X86::FLDCW16m)), CWFrameIdx);
20575
20576     // Restore the memory image of control word to original value
20577     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
20578       .addReg(OldCW);
20579
20580     // Get the X86 opcode to use.
20581     unsigned Opc;
20582     switch (MI->getOpcode()) {
20583     default: llvm_unreachable("illegal opcode!");
20584     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
20585     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
20586     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
20587     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
20588     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
20589     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
20590     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
20591     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
20592     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
20593     }
20594
20595     X86AddressMode AM;
20596     MachineOperand &Op = MI->getOperand(0);
20597     if (Op.isReg()) {
20598       AM.BaseType = X86AddressMode::RegBase;
20599       AM.Base.Reg = Op.getReg();
20600     } else {
20601       AM.BaseType = X86AddressMode::FrameIndexBase;
20602       AM.Base.FrameIndex = Op.getIndex();
20603     }
20604     Op = MI->getOperand(1);
20605     if (Op.isImm())
20606       AM.Scale = Op.getImm();
20607     Op = MI->getOperand(2);
20608     if (Op.isImm())
20609       AM.IndexReg = Op.getImm();
20610     Op = MI->getOperand(3);
20611     if (Op.isGlobal()) {
20612       AM.GV = Op.getGlobal();
20613     } else {
20614       AM.Disp = Op.getImm();
20615     }
20616     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
20617                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
20618
20619     // Reload the original control word now.
20620     addFrameReference(BuildMI(*BB, MI, DL,
20621                               TII->get(X86::FLDCW16m)), CWFrameIdx);
20622
20623     MI->eraseFromParent();   // The pseudo instruction is gone now.
20624     return BB;
20625   }
20626     // String/text processing lowering.
20627   case X86::PCMPISTRM128REG:
20628   case X86::VPCMPISTRM128REG:
20629   case X86::PCMPISTRM128MEM:
20630   case X86::VPCMPISTRM128MEM:
20631   case X86::PCMPESTRM128REG:
20632   case X86::VPCMPESTRM128REG:
20633   case X86::PCMPESTRM128MEM:
20634   case X86::VPCMPESTRM128MEM:
20635     assert(Subtarget->hasSSE42() &&
20636            "Target must have SSE4.2 or AVX features enabled");
20637     return EmitPCMPSTRM(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
20638
20639   // String/text processing lowering.
20640   case X86::PCMPISTRIREG:
20641   case X86::VPCMPISTRIREG:
20642   case X86::PCMPISTRIMEM:
20643   case X86::VPCMPISTRIMEM:
20644   case X86::PCMPESTRIREG:
20645   case X86::VPCMPESTRIREG:
20646   case X86::PCMPESTRIMEM:
20647   case X86::VPCMPESTRIMEM:
20648     assert(Subtarget->hasSSE42() &&
20649            "Target must have SSE4.2 or AVX features enabled");
20650     return EmitPCMPSTRI(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
20651
20652   // Thread synchronization.
20653   case X86::MONITOR:
20654     return EmitMonitor(MI, BB, BB->getParent()->getSubtarget().getInstrInfo(),
20655                        Subtarget);
20656
20657   // xbegin
20658   case X86::XBEGIN:
20659     return EmitXBegin(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
20660
20661   case X86::VASTART_SAVE_XMM_REGS:
20662     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
20663
20664   case X86::VAARG_64:
20665     return EmitVAARG64WithCustomInserter(MI, BB);
20666
20667   case X86::EH_SjLj_SetJmp32:
20668   case X86::EH_SjLj_SetJmp64:
20669     return emitEHSjLjSetJmp(MI, BB);
20670
20671   case X86::EH_SjLj_LongJmp32:
20672   case X86::EH_SjLj_LongJmp64:
20673     return emitEHSjLjLongJmp(MI, BB);
20674
20675   case TargetOpcode::STACKMAP:
20676   case TargetOpcode::PATCHPOINT:
20677     return emitPatchPoint(MI, BB);
20678
20679   case X86::VFMADDPDr213r:
20680   case X86::VFMADDPSr213r:
20681   case X86::VFMADDSDr213r:
20682   case X86::VFMADDSSr213r:
20683   case X86::VFMSUBPDr213r:
20684   case X86::VFMSUBPSr213r:
20685   case X86::VFMSUBSDr213r:
20686   case X86::VFMSUBSSr213r:
20687   case X86::VFNMADDPDr213r:
20688   case X86::VFNMADDPSr213r:
20689   case X86::VFNMADDSDr213r:
20690   case X86::VFNMADDSSr213r:
20691   case X86::VFNMSUBPDr213r:
20692   case X86::VFNMSUBPSr213r:
20693   case X86::VFNMSUBSDr213r:
20694   case X86::VFNMSUBSSr213r:
20695   case X86::VFMADDPDr213rY:
20696   case X86::VFMADDPSr213rY:
20697   case X86::VFMSUBPDr213rY:
20698   case X86::VFMSUBPSr213rY:
20699   case X86::VFNMADDPDr213rY:
20700   case X86::VFNMADDPSr213rY:
20701   case X86::VFNMSUBPDr213rY:
20702   case X86::VFNMSUBPSr213rY:
20703     return emitFMA3Instr(MI, BB);
20704   }
20705 }
20706
20707 //===----------------------------------------------------------------------===//
20708 //                           X86 Optimization Hooks
20709 //===----------------------------------------------------------------------===//
20710
20711 void X86TargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
20712                                                       APInt &KnownZero,
20713                                                       APInt &KnownOne,
20714                                                       const SelectionDAG &DAG,
20715                                                       unsigned Depth) const {
20716   unsigned BitWidth = KnownZero.getBitWidth();
20717   unsigned Opc = Op.getOpcode();
20718   assert((Opc >= ISD::BUILTIN_OP_END ||
20719           Opc == ISD::INTRINSIC_WO_CHAIN ||
20720           Opc == ISD::INTRINSIC_W_CHAIN ||
20721           Opc == ISD::INTRINSIC_VOID) &&
20722          "Should use MaskedValueIsZero if you don't know whether Op"
20723          " is a target node!");
20724
20725   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
20726   switch (Opc) {
20727   default: break;
20728   case X86ISD::ADD:
20729   case X86ISD::SUB:
20730   case X86ISD::ADC:
20731   case X86ISD::SBB:
20732   case X86ISD::SMUL:
20733   case X86ISD::UMUL:
20734   case X86ISD::INC:
20735   case X86ISD::DEC:
20736   case X86ISD::OR:
20737   case X86ISD::XOR:
20738   case X86ISD::AND:
20739     // These nodes' second result is a boolean.
20740     if (Op.getResNo() == 0)
20741       break;
20742     // Fallthrough
20743   case X86ISD::SETCC:
20744     KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
20745     break;
20746   case ISD::INTRINSIC_WO_CHAIN: {
20747     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
20748     unsigned NumLoBits = 0;
20749     switch (IntId) {
20750     default: break;
20751     case Intrinsic::x86_sse_movmsk_ps:
20752     case Intrinsic::x86_avx_movmsk_ps_256:
20753     case Intrinsic::x86_sse2_movmsk_pd:
20754     case Intrinsic::x86_avx_movmsk_pd_256:
20755     case Intrinsic::x86_mmx_pmovmskb:
20756     case Intrinsic::x86_sse2_pmovmskb_128:
20757     case Intrinsic::x86_avx2_pmovmskb: {
20758       // High bits of movmskp{s|d}, pmovmskb are known zero.
20759       switch (IntId) {
20760         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
20761         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
20762         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
20763         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
20764         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
20765         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
20766         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
20767         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
20768       }
20769       KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - NumLoBits);
20770       break;
20771     }
20772     }
20773     break;
20774   }
20775   }
20776 }
20777
20778 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(
20779   SDValue Op,
20780   const SelectionDAG &,
20781   unsigned Depth) const {
20782   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
20783   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
20784     return Op.getValueType().getScalarType().getSizeInBits();
20785
20786   // Fallback case.
20787   return 1;
20788 }
20789
20790 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
20791 /// node is a GlobalAddress + offset.
20792 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
20793                                        const GlobalValue* &GA,
20794                                        int64_t &Offset) const {
20795   if (N->getOpcode() == X86ISD::Wrapper) {
20796     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
20797       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
20798       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
20799       return true;
20800     }
20801   }
20802   return TargetLowering::isGAPlusOffset(N, GA, Offset);
20803 }
20804
20805 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
20806 /// same as extracting the high 128-bit part of 256-bit vector and then
20807 /// inserting the result into the low part of a new 256-bit vector
20808 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
20809   EVT VT = SVOp->getValueType(0);
20810   unsigned NumElems = VT.getVectorNumElements();
20811
20812   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
20813   for (unsigned i = 0, j = NumElems/2; i != NumElems/2; ++i, ++j)
20814     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
20815         SVOp->getMaskElt(j) >= 0)
20816       return false;
20817
20818   return true;
20819 }
20820
20821 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
20822 /// same as extracting the low 128-bit part of 256-bit vector and then
20823 /// inserting the result into the high part of a new 256-bit vector
20824 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
20825   EVT VT = SVOp->getValueType(0);
20826   unsigned NumElems = VT.getVectorNumElements();
20827
20828   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
20829   for (unsigned i = NumElems/2, j = 0; i != NumElems; ++i, ++j)
20830     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
20831         SVOp->getMaskElt(j) >= 0)
20832       return false;
20833
20834   return true;
20835 }
20836
20837 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
20838 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
20839                                         TargetLowering::DAGCombinerInfo &DCI,
20840                                         const X86Subtarget* Subtarget) {
20841   SDLoc dl(N);
20842   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
20843   SDValue V1 = SVOp->getOperand(0);
20844   SDValue V2 = SVOp->getOperand(1);
20845   EVT VT = SVOp->getValueType(0);
20846   unsigned NumElems = VT.getVectorNumElements();
20847
20848   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
20849       V2.getOpcode() == ISD::CONCAT_VECTORS) {
20850     //
20851     //                   0,0,0,...
20852     //                      |
20853     //    V      UNDEF    BUILD_VECTOR    UNDEF
20854     //     \      /           \           /
20855     //  CONCAT_VECTOR         CONCAT_VECTOR
20856     //         \                  /
20857     //          \                /
20858     //          RESULT: V + zero extended
20859     //
20860     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
20861         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
20862         V1.getOperand(1).getOpcode() != ISD::UNDEF)
20863       return SDValue();
20864
20865     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
20866       return SDValue();
20867
20868     // To match the shuffle mask, the first half of the mask should
20869     // be exactly the first vector, and all the rest a splat with the
20870     // first element of the second one.
20871     for (unsigned i = 0; i != NumElems/2; ++i)
20872       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
20873           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
20874         return SDValue();
20875
20876     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
20877     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
20878       if (Ld->hasNUsesOfValue(1, 0)) {
20879         SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
20880         SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
20881         SDValue ResNode =
20882           DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops,
20883                                   Ld->getMemoryVT(),
20884                                   Ld->getPointerInfo(),
20885                                   Ld->getAlignment(),
20886                                   false/*isVolatile*/, true/*ReadMem*/,
20887                                   false/*WriteMem*/);
20888
20889         // Make sure the newly-created LOAD is in the same position as Ld in
20890         // terms of dependency. We create a TokenFactor for Ld and ResNode,
20891         // and update uses of Ld's output chain to use the TokenFactor.
20892         if (Ld->hasAnyUseOfValue(1)) {
20893           SDValue NewChain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
20894                              SDValue(Ld, 1), SDValue(ResNode.getNode(), 1));
20895           DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), NewChain);
20896           DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(Ld, 1),
20897                                  SDValue(ResNode.getNode(), 1));
20898         }
20899
20900         return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
20901       }
20902     }
20903
20904     // Emit a zeroed vector and insert the desired subvector on its
20905     // first half.
20906     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
20907     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0), 0, DAG, dl);
20908     return DCI.CombineTo(N, InsV);
20909   }
20910
20911   //===--------------------------------------------------------------------===//
20912   // Combine some shuffles into subvector extracts and inserts:
20913   //
20914
20915   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
20916   if (isShuffleHigh128VectorInsertLow(SVOp)) {
20917     SDValue V = Extract128BitVector(V1, NumElems/2, DAG, dl);
20918     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, 0, DAG, dl);
20919     return DCI.CombineTo(N, InsV);
20920   }
20921
20922   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
20923   if (isShuffleLow128VectorInsertHigh(SVOp)) {
20924     SDValue V = Extract128BitVector(V1, 0, DAG, dl);
20925     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, NumElems/2, DAG, dl);
20926     return DCI.CombineTo(N, InsV);
20927   }
20928
20929   return SDValue();
20930 }
20931
20932 /// \brief Combine an arbitrary chain of shuffles into a single instruction if
20933 /// possible.
20934 ///
20935 /// This is the leaf of the recursive combinine below. When we have found some
20936 /// chain of single-use x86 shuffle instructions and accumulated the combined
20937 /// shuffle mask represented by them, this will try to pattern match that mask
20938 /// into either a single instruction if there is a special purpose instruction
20939 /// for this operation, or into a PSHUFB instruction which is a fully general
20940 /// instruction but should only be used to replace chains over a certain depth.
20941 static bool combineX86ShuffleChain(SDValue Op, SDValue Root, ArrayRef<int> Mask,
20942                                    int Depth, bool HasPSHUFB, SelectionDAG &DAG,
20943                                    TargetLowering::DAGCombinerInfo &DCI,
20944                                    const X86Subtarget *Subtarget) {
20945   assert(!Mask.empty() && "Cannot combine an empty shuffle mask!");
20946
20947   // Find the operand that enters the chain. Note that multiple uses are OK
20948   // here, we're not going to remove the operand we find.
20949   SDValue Input = Op.getOperand(0);
20950   while (Input.getOpcode() == ISD::BITCAST)
20951     Input = Input.getOperand(0);
20952
20953   MVT VT = Input.getSimpleValueType();
20954   MVT RootVT = Root.getSimpleValueType();
20955   SDLoc DL(Root);
20956
20957   // Just remove no-op shuffle masks.
20958   if (Mask.size() == 1) {
20959     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Input),
20960                   /*AddTo*/ true);
20961     return true;
20962   }
20963
20964   // Use the float domain if the operand type is a floating point type.
20965   bool FloatDomain = VT.isFloatingPoint();
20966
20967   // For floating point shuffles, we don't have free copies in the shuffle
20968   // instructions or the ability to load as part of the instruction, so
20969   // canonicalize their shuffles to UNPCK or MOV variants.
20970   //
20971   // Note that even with AVX we prefer the PSHUFD form of shuffle for integer
20972   // vectors because it can have a load folded into it that UNPCK cannot. This
20973   // doesn't preclude something switching to the shorter encoding post-RA.
20974   if (FloatDomain) {
20975     if (Mask.equals(0, 0) || Mask.equals(1, 1)) {
20976       bool Lo = Mask.equals(0, 0);
20977       unsigned Shuffle;
20978       MVT ShuffleVT;
20979       // Check if we have SSE3 which will let us use MOVDDUP. That instruction
20980       // is no slower than UNPCKLPD but has the option to fold the input operand
20981       // into even an unaligned memory load.
20982       if (Lo && Subtarget->hasSSE3()) {
20983         Shuffle = X86ISD::MOVDDUP;
20984         ShuffleVT = MVT::v2f64;
20985       } else {
20986         // We have MOVLHPS and MOVHLPS throughout SSE and they encode smaller
20987         // than the UNPCK variants.
20988         Shuffle = Lo ? X86ISD::MOVLHPS : X86ISD::MOVHLPS;
20989         ShuffleVT = MVT::v4f32;
20990       }
20991       if (Depth == 1 && Root->getOpcode() == Shuffle)
20992         return false; // Nothing to do!
20993       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
20994       DCI.AddToWorklist(Op.getNode());
20995       if (Shuffle == X86ISD::MOVDDUP)
20996         Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op);
20997       else
20998         Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
20999       DCI.AddToWorklist(Op.getNode());
21000       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
21001                     /*AddTo*/ true);
21002       return true;
21003     }
21004     if (Subtarget->hasSSE3() &&
21005         (Mask.equals(0, 0, 2, 2) || Mask.equals(1, 1, 3, 3))) {
21006       bool Lo = Mask.equals(0, 0, 2, 2);
21007       unsigned Shuffle = Lo ? X86ISD::MOVSLDUP : X86ISD::MOVSHDUP;
21008       MVT ShuffleVT = MVT::v4f32;
21009       if (Depth == 1 && Root->getOpcode() == Shuffle)
21010         return false; // Nothing to do!
21011       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
21012       DCI.AddToWorklist(Op.getNode());
21013       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op);
21014       DCI.AddToWorklist(Op.getNode());
21015       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
21016                     /*AddTo*/ true);
21017       return true;
21018     }
21019     if (Mask.equals(0, 0, 1, 1) || Mask.equals(2, 2, 3, 3)) {
21020       bool Lo = Mask.equals(0, 0, 1, 1);
21021       unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
21022       MVT ShuffleVT = MVT::v4f32;
21023       if (Depth == 1 && Root->getOpcode() == Shuffle)
21024         return false; // Nothing to do!
21025       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
21026       DCI.AddToWorklist(Op.getNode());
21027       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
21028       DCI.AddToWorklist(Op.getNode());
21029       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
21030                     /*AddTo*/ true);
21031       return true;
21032     }
21033   }
21034
21035   // We always canonicalize the 8 x i16 and 16 x i8 shuffles into their UNPCK
21036   // variants as none of these have single-instruction variants that are
21037   // superior to the UNPCK formulation.
21038   if (!FloatDomain &&
21039       (Mask.equals(0, 0, 1, 1, 2, 2, 3, 3) ||
21040        Mask.equals(4, 4, 5, 5, 6, 6, 7, 7) ||
21041        Mask.equals(0, 0, 1, 1, 2, 2, 3, 3, 4, 4, 5, 5, 6, 6, 7, 7) ||
21042        Mask.equals(8, 8, 9, 9, 10, 10, 11, 11, 12, 12, 13, 13, 14, 14, 15,
21043                    15))) {
21044     bool Lo = Mask[0] == 0;
21045     unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
21046     if (Depth == 1 && Root->getOpcode() == Shuffle)
21047       return false; // Nothing to do!
21048     MVT ShuffleVT;
21049     switch (Mask.size()) {
21050     case 8:
21051       ShuffleVT = MVT::v8i16;
21052       break;
21053     case 16:
21054       ShuffleVT = MVT::v16i8;
21055       break;
21056     default:
21057       llvm_unreachable("Impossible mask size!");
21058     };
21059     Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
21060     DCI.AddToWorklist(Op.getNode());
21061     Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
21062     DCI.AddToWorklist(Op.getNode());
21063     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
21064                   /*AddTo*/ true);
21065     return true;
21066   }
21067
21068   // Don't try to re-form single instruction chains under any circumstances now
21069   // that we've done encoding canonicalization for them.
21070   if (Depth < 2)
21071     return false;
21072
21073   // If we have 3 or more shuffle instructions or a chain involving PSHUFB, we
21074   // can replace them with a single PSHUFB instruction profitably. Intel's
21075   // manuals suggest only using PSHUFB if doing so replacing 5 instructions, but
21076   // in practice PSHUFB tends to be *very* fast so we're more aggressive.
21077   if ((Depth >= 3 || HasPSHUFB) && Subtarget->hasSSSE3()) {
21078     SmallVector<SDValue, 16> PSHUFBMask;
21079     assert(Mask.size() <= 16 && "Can't shuffle elements smaller than bytes!");
21080     int Ratio = 16 / Mask.size();
21081     for (unsigned i = 0; i < 16; ++i) {
21082       if (Mask[i / Ratio] == SM_SentinelUndef) {
21083         PSHUFBMask.push_back(DAG.getUNDEF(MVT::i8));
21084         continue;
21085       }
21086       int M = Mask[i / Ratio] != SM_SentinelZero
21087                   ? Ratio * Mask[i / Ratio] + i % Ratio
21088                   : 255;
21089       PSHUFBMask.push_back(DAG.getConstant(M, MVT::i8));
21090     }
21091     Op = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Input);
21092     DCI.AddToWorklist(Op.getNode());
21093     SDValue PSHUFBMaskOp =
21094         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, PSHUFBMask);
21095     DCI.AddToWorklist(PSHUFBMaskOp.getNode());
21096     Op = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, Op, PSHUFBMaskOp);
21097     DCI.AddToWorklist(Op.getNode());
21098     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
21099                   /*AddTo*/ true);
21100     return true;
21101   }
21102
21103   // Failed to find any combines.
21104   return false;
21105 }
21106
21107 /// \brief Fully generic combining of x86 shuffle instructions.
21108 ///
21109 /// This should be the last combine run over the x86 shuffle instructions. Once
21110 /// they have been fully optimized, this will recursively consider all chains
21111 /// of single-use shuffle instructions, build a generic model of the cumulative
21112 /// shuffle operation, and check for simpler instructions which implement this
21113 /// operation. We use this primarily for two purposes:
21114 ///
21115 /// 1) Collapse generic shuffles to specialized single instructions when
21116 ///    equivalent. In most cases, this is just an encoding size win, but
21117 ///    sometimes we will collapse multiple generic shuffles into a single
21118 ///    special-purpose shuffle.
21119 /// 2) Look for sequences of shuffle instructions with 3 or more total
21120 ///    instructions, and replace them with the slightly more expensive SSSE3
21121 ///    PSHUFB instruction if available. We do this as the last combining step
21122 ///    to ensure we avoid using PSHUFB if we can implement the shuffle with
21123 ///    a suitable short sequence of other instructions. The PHUFB will either
21124 ///    use a register or have to read from memory and so is slightly (but only
21125 ///    slightly) more expensive than the other shuffle instructions.
21126 ///
21127 /// Because this is inherently a quadratic operation (for each shuffle in
21128 /// a chain, we recurse up the chain), the depth is limited to 8 instructions.
21129 /// This should never be an issue in practice as the shuffle lowering doesn't
21130 /// produce sequences of more than 8 instructions.
21131 ///
21132 /// FIXME: We will currently miss some cases where the redundant shuffling
21133 /// would simplify under the threshold for PSHUFB formation because of
21134 /// combine-ordering. To fix this, we should do the redundant instruction
21135 /// combining in this recursive walk.
21136 static bool combineX86ShufflesRecursively(SDValue Op, SDValue Root,
21137                                           ArrayRef<int> RootMask,
21138                                           int Depth, bool HasPSHUFB,
21139                                           SelectionDAG &DAG,
21140                                           TargetLowering::DAGCombinerInfo &DCI,
21141                                           const X86Subtarget *Subtarget) {
21142   // Bound the depth of our recursive combine because this is ultimately
21143   // quadratic in nature.
21144   if (Depth > 8)
21145     return false;
21146
21147   // Directly rip through bitcasts to find the underlying operand.
21148   while (Op.getOpcode() == ISD::BITCAST && Op.getOperand(0).hasOneUse())
21149     Op = Op.getOperand(0);
21150
21151   MVT VT = Op.getSimpleValueType();
21152   if (!VT.isVector())
21153     return false; // Bail if we hit a non-vector.
21154   // FIXME: This routine should be taught about 256-bit shuffles, or a 256-bit
21155   // version should be added.
21156   if (VT.getSizeInBits() != 128)
21157     return false;
21158
21159   assert(Root.getSimpleValueType().isVector() &&
21160          "Shuffles operate on vector types!");
21161   assert(VT.getSizeInBits() == Root.getSimpleValueType().getSizeInBits() &&
21162          "Can only combine shuffles of the same vector register size.");
21163
21164   if (!isTargetShuffle(Op.getOpcode()))
21165     return false;
21166   SmallVector<int, 16> OpMask;
21167   bool IsUnary;
21168   bool HaveMask = getTargetShuffleMask(Op.getNode(), VT, OpMask, IsUnary);
21169   // We only can combine unary shuffles which we can decode the mask for.
21170   if (!HaveMask || !IsUnary)
21171     return false;
21172
21173   assert(VT.getVectorNumElements() == OpMask.size() &&
21174          "Different mask size from vector size!");
21175   assert(((RootMask.size() > OpMask.size() &&
21176            RootMask.size() % OpMask.size() == 0) ||
21177           (OpMask.size() > RootMask.size() &&
21178            OpMask.size() % RootMask.size() == 0) ||
21179           OpMask.size() == RootMask.size()) &&
21180          "The smaller number of elements must divide the larger.");
21181   int RootRatio = std::max<int>(1, OpMask.size() / RootMask.size());
21182   int OpRatio = std::max<int>(1, RootMask.size() / OpMask.size());
21183   assert(((RootRatio == 1 && OpRatio == 1) ||
21184           (RootRatio == 1) != (OpRatio == 1)) &&
21185          "Must not have a ratio for both incoming and op masks!");
21186
21187   SmallVector<int, 16> Mask;
21188   Mask.reserve(std::max(OpMask.size(), RootMask.size()));
21189
21190   // Merge this shuffle operation's mask into our accumulated mask. Note that
21191   // this shuffle's mask will be the first applied to the input, followed by the
21192   // root mask to get us all the way to the root value arrangement. The reason
21193   // for this order is that we are recursing up the operation chain.
21194   for (int i = 0, e = std::max(OpMask.size(), RootMask.size()); i < e; ++i) {
21195     int RootIdx = i / RootRatio;
21196     if (RootMask[RootIdx] < 0) {
21197       // This is a zero or undef lane, we're done.
21198       Mask.push_back(RootMask[RootIdx]);
21199       continue;
21200     }
21201
21202     int RootMaskedIdx = RootMask[RootIdx] * RootRatio + i % RootRatio;
21203     int OpIdx = RootMaskedIdx / OpRatio;
21204     if (OpMask[OpIdx] < 0) {
21205       // The incoming lanes are zero or undef, it doesn't matter which ones we
21206       // are using.
21207       Mask.push_back(OpMask[OpIdx]);
21208       continue;
21209     }
21210
21211     // Ok, we have non-zero lanes, map them through.
21212     Mask.push_back(OpMask[OpIdx] * OpRatio +
21213                    RootMaskedIdx % OpRatio);
21214   }
21215
21216   // See if we can recurse into the operand to combine more things.
21217   switch (Op.getOpcode()) {
21218     case X86ISD::PSHUFB:
21219       HasPSHUFB = true;
21220     case X86ISD::PSHUFD:
21221     case X86ISD::PSHUFHW:
21222     case X86ISD::PSHUFLW:
21223       if (Op.getOperand(0).hasOneUse() &&
21224           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
21225                                         HasPSHUFB, DAG, DCI, Subtarget))
21226         return true;
21227       break;
21228
21229     case X86ISD::UNPCKL:
21230     case X86ISD::UNPCKH:
21231       assert(Op.getOperand(0) == Op.getOperand(1) && "We only combine unary shuffles!");
21232       // We can't check for single use, we have to check that this shuffle is the only user.
21233       if (Op->isOnlyUserOf(Op.getOperand(0).getNode()) &&
21234           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
21235                                         HasPSHUFB, DAG, DCI, Subtarget))
21236           return true;
21237       break;
21238   }
21239
21240   // Minor canonicalization of the accumulated shuffle mask to make it easier
21241   // to match below. All this does is detect masks with squential pairs of
21242   // elements, and shrink them to the half-width mask. It does this in a loop
21243   // so it will reduce the size of the mask to the minimal width mask which
21244   // performs an equivalent shuffle.
21245   SmallVector<int, 16> WidenedMask;
21246   while (Mask.size() > 1 && canWidenShuffleElements(Mask, WidenedMask)) {
21247     Mask = std::move(WidenedMask);
21248     WidenedMask.clear();
21249   }
21250
21251   return combineX86ShuffleChain(Op, Root, Mask, Depth, HasPSHUFB, DAG, DCI,
21252                                 Subtarget);
21253 }
21254
21255 /// \brief Get the PSHUF-style mask from PSHUF node.
21256 ///
21257 /// This is a very minor wrapper around getTargetShuffleMask to easy forming v4
21258 /// PSHUF-style masks that can be reused with such instructions.
21259 static SmallVector<int, 4> getPSHUFShuffleMask(SDValue N) {
21260   SmallVector<int, 4> Mask;
21261   bool IsUnary;
21262   bool HaveMask = getTargetShuffleMask(N.getNode(), N.getSimpleValueType(), Mask, IsUnary);
21263   (void)HaveMask;
21264   assert(HaveMask);
21265
21266   switch (N.getOpcode()) {
21267   case X86ISD::PSHUFD:
21268     return Mask;
21269   case X86ISD::PSHUFLW:
21270     Mask.resize(4);
21271     return Mask;
21272   case X86ISD::PSHUFHW:
21273     Mask.erase(Mask.begin(), Mask.begin() + 4);
21274     for (int &M : Mask)
21275       M -= 4;
21276     return Mask;
21277   default:
21278     llvm_unreachable("No valid shuffle instruction found!");
21279   }
21280 }
21281
21282 /// \brief Search for a combinable shuffle across a chain ending in pshufd.
21283 ///
21284 /// We walk up the chain and look for a combinable shuffle, skipping over
21285 /// shuffles that we could hoist this shuffle's transformation past without
21286 /// altering anything.
21287 static SDValue
21288 combineRedundantDWordShuffle(SDValue N, MutableArrayRef<int> Mask,
21289                              SelectionDAG &DAG,
21290                              TargetLowering::DAGCombinerInfo &DCI) {
21291   assert(N.getOpcode() == X86ISD::PSHUFD &&
21292          "Called with something other than an x86 128-bit half shuffle!");
21293   SDLoc DL(N);
21294
21295   // Walk up a single-use chain looking for a combinable shuffle. Keep a stack
21296   // of the shuffles in the chain so that we can form a fresh chain to replace
21297   // this one.
21298   SmallVector<SDValue, 8> Chain;
21299   SDValue V = N.getOperand(0);
21300   for (; V.hasOneUse(); V = V.getOperand(0)) {
21301     switch (V.getOpcode()) {
21302     default:
21303       return SDValue(); // Nothing combined!
21304
21305     case ISD::BITCAST:
21306       // Skip bitcasts as we always know the type for the target specific
21307       // instructions.
21308       continue;
21309
21310     case X86ISD::PSHUFD:
21311       // Found another dword shuffle.
21312       break;
21313
21314     case X86ISD::PSHUFLW:
21315       // Check that the low words (being shuffled) are the identity in the
21316       // dword shuffle, and the high words are self-contained.
21317       if (Mask[0] != 0 || Mask[1] != 1 ||
21318           !(Mask[2] >= 2 && Mask[2] < 4 && Mask[3] >= 2 && Mask[3] < 4))
21319         return SDValue();
21320
21321       Chain.push_back(V);
21322       continue;
21323
21324     case X86ISD::PSHUFHW:
21325       // Check that the high words (being shuffled) are the identity in the
21326       // dword shuffle, and the low words are self-contained.
21327       if (Mask[2] != 2 || Mask[3] != 3 ||
21328           !(Mask[0] >= 0 && Mask[0] < 2 && Mask[1] >= 0 && Mask[1] < 2))
21329         return SDValue();
21330
21331       Chain.push_back(V);
21332       continue;
21333
21334     case X86ISD::UNPCKL:
21335     case X86ISD::UNPCKH:
21336       // For either i8 -> i16 or i16 -> i32 unpacks, we can combine a dword
21337       // shuffle into a preceding word shuffle.
21338       if (V.getValueType() != MVT::v16i8 && V.getValueType() != MVT::v8i16)
21339         return SDValue();
21340
21341       // Search for a half-shuffle which we can combine with.
21342       unsigned CombineOp =
21343           V.getOpcode() == X86ISD::UNPCKL ? X86ISD::PSHUFLW : X86ISD::PSHUFHW;
21344       if (V.getOperand(0) != V.getOperand(1) ||
21345           !V->isOnlyUserOf(V.getOperand(0).getNode()))
21346         return SDValue();
21347       Chain.push_back(V);
21348       V = V.getOperand(0);
21349       do {
21350         switch (V.getOpcode()) {
21351         default:
21352           return SDValue(); // Nothing to combine.
21353
21354         case X86ISD::PSHUFLW:
21355         case X86ISD::PSHUFHW:
21356           if (V.getOpcode() == CombineOp)
21357             break;
21358
21359           Chain.push_back(V);
21360
21361           // Fallthrough!
21362         case ISD::BITCAST:
21363           V = V.getOperand(0);
21364           continue;
21365         }
21366         break;
21367       } while (V.hasOneUse());
21368       break;
21369     }
21370     // Break out of the loop if we break out of the switch.
21371     break;
21372   }
21373
21374   if (!V.hasOneUse())
21375     // We fell out of the loop without finding a viable combining instruction.
21376     return SDValue();
21377
21378   // Merge this node's mask and our incoming mask.
21379   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
21380   for (int &M : Mask)
21381     M = VMask[M];
21382   V = DAG.getNode(V.getOpcode(), DL, V.getValueType(), V.getOperand(0),
21383                   getV4X86ShuffleImm8ForMask(Mask, DAG));
21384
21385   // Rebuild the chain around this new shuffle.
21386   while (!Chain.empty()) {
21387     SDValue W = Chain.pop_back_val();
21388
21389     if (V.getValueType() != W.getOperand(0).getValueType())
21390       V = DAG.getNode(ISD::BITCAST, DL, W.getOperand(0).getValueType(), V);
21391
21392     switch (W.getOpcode()) {
21393     default:
21394       llvm_unreachable("Only PSHUF and UNPCK instructions get here!");
21395
21396     case X86ISD::UNPCKL:
21397     case X86ISD::UNPCKH:
21398       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, V);
21399       break;
21400
21401     case X86ISD::PSHUFD:
21402     case X86ISD::PSHUFLW:
21403     case X86ISD::PSHUFHW:
21404       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, W.getOperand(1));
21405       break;
21406     }
21407   }
21408   if (V.getValueType() != N.getValueType())
21409     V = DAG.getNode(ISD::BITCAST, DL, N.getValueType(), V);
21410
21411   // Return the new chain to replace N.
21412   return V;
21413 }
21414
21415 /// \brief Search for a combinable shuffle across a chain ending in pshuflw or pshufhw.
21416 ///
21417 /// We walk up the chain, skipping shuffles of the other half and looking
21418 /// through shuffles which switch halves trying to find a shuffle of the same
21419 /// pair of dwords.
21420 static bool combineRedundantHalfShuffle(SDValue N, MutableArrayRef<int> Mask,
21421                                         SelectionDAG &DAG,
21422                                         TargetLowering::DAGCombinerInfo &DCI) {
21423   assert(
21424       (N.getOpcode() == X86ISD::PSHUFLW || N.getOpcode() == X86ISD::PSHUFHW) &&
21425       "Called with something other than an x86 128-bit half shuffle!");
21426   SDLoc DL(N);
21427   unsigned CombineOpcode = N.getOpcode();
21428
21429   // Walk up a single-use chain looking for a combinable shuffle.
21430   SDValue V = N.getOperand(0);
21431   for (; V.hasOneUse(); V = V.getOperand(0)) {
21432     switch (V.getOpcode()) {
21433     default:
21434       return false; // Nothing combined!
21435
21436     case ISD::BITCAST:
21437       // Skip bitcasts as we always know the type for the target specific
21438       // instructions.
21439       continue;
21440
21441     case X86ISD::PSHUFLW:
21442     case X86ISD::PSHUFHW:
21443       if (V.getOpcode() == CombineOpcode)
21444         break;
21445
21446       // Other-half shuffles are no-ops.
21447       continue;
21448     }
21449     // Break out of the loop if we break out of the switch.
21450     break;
21451   }
21452
21453   if (!V.hasOneUse())
21454     // We fell out of the loop without finding a viable combining instruction.
21455     return false;
21456
21457   // Combine away the bottom node as its shuffle will be accumulated into
21458   // a preceding shuffle.
21459   DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
21460
21461   // Record the old value.
21462   SDValue Old = V;
21463
21464   // Merge this node's mask and our incoming mask (adjusted to account for all
21465   // the pshufd instructions encountered).
21466   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
21467   for (int &M : Mask)
21468     M = VMask[M];
21469   V = DAG.getNode(V.getOpcode(), DL, MVT::v8i16, V.getOperand(0),
21470                   getV4X86ShuffleImm8ForMask(Mask, DAG));
21471
21472   // Check that the shuffles didn't cancel each other out. If not, we need to
21473   // combine to the new one.
21474   if (Old != V)
21475     // Replace the combinable shuffle with the combined one, updating all users
21476     // so that we re-evaluate the chain here.
21477     DCI.CombineTo(Old.getNode(), V, /*AddTo*/ true);
21478
21479   return true;
21480 }
21481
21482 /// \brief Try to combine x86 target specific shuffles.
21483 static SDValue PerformTargetShuffleCombine(SDValue N, SelectionDAG &DAG,
21484                                            TargetLowering::DAGCombinerInfo &DCI,
21485                                            const X86Subtarget *Subtarget) {
21486   SDLoc DL(N);
21487   MVT VT = N.getSimpleValueType();
21488   SmallVector<int, 4> Mask;
21489
21490   switch (N.getOpcode()) {
21491   case X86ISD::PSHUFD:
21492   case X86ISD::PSHUFLW:
21493   case X86ISD::PSHUFHW:
21494     Mask = getPSHUFShuffleMask(N);
21495     assert(Mask.size() == 4);
21496     break;
21497   default:
21498     return SDValue();
21499   }
21500
21501   // Nuke no-op shuffles that show up after combining.
21502   if (isNoopShuffleMask(Mask))
21503     return DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
21504
21505   // Look for simplifications involving one or two shuffle instructions.
21506   SDValue V = N.getOperand(0);
21507   switch (N.getOpcode()) {
21508   default:
21509     break;
21510   case X86ISD::PSHUFLW:
21511   case X86ISD::PSHUFHW:
21512     assert(VT == MVT::v8i16);
21513     (void)VT;
21514
21515     if (combineRedundantHalfShuffle(N, Mask, DAG, DCI))
21516       return SDValue(); // We combined away this shuffle, so we're done.
21517
21518     // See if this reduces to a PSHUFD which is no more expensive and can
21519     // combine with more operations. Note that it has to at least flip the
21520     // dwords as otherwise it would have been removed as a no-op.
21521     if (Mask[0] == 2 && Mask[1] == 3 && Mask[2] == 0 && Mask[3] == 1) {
21522       int DMask[] = {0, 1, 2, 3};
21523       int DOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 2;
21524       DMask[DOffset + 0] = DOffset + 1;
21525       DMask[DOffset + 1] = DOffset + 0;
21526       V = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V);
21527       DCI.AddToWorklist(V.getNode());
21528       V = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V,
21529                       getV4X86ShuffleImm8ForMask(DMask, DAG));
21530       DCI.AddToWorklist(V.getNode());
21531       return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
21532     }
21533
21534     // Look for shuffle patterns which can be implemented as a single unpack.
21535     // FIXME: This doesn't handle the location of the PSHUFD generically, and
21536     // only works when we have a PSHUFD followed by two half-shuffles.
21537     if (Mask[0] == Mask[1] && Mask[2] == Mask[3] &&
21538         (V.getOpcode() == X86ISD::PSHUFLW ||
21539          V.getOpcode() == X86ISD::PSHUFHW) &&
21540         V.getOpcode() != N.getOpcode() &&
21541         V.hasOneUse()) {
21542       SDValue D = V.getOperand(0);
21543       while (D.getOpcode() == ISD::BITCAST && D.hasOneUse())
21544         D = D.getOperand(0);
21545       if (D.getOpcode() == X86ISD::PSHUFD && D.hasOneUse()) {
21546         SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
21547         SmallVector<int, 4> DMask = getPSHUFShuffleMask(D);
21548         int NOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
21549         int VOffset = V.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
21550         int WordMask[8];
21551         for (int i = 0; i < 4; ++i) {
21552           WordMask[i + NOffset] = Mask[i] + NOffset;
21553           WordMask[i + VOffset] = VMask[i] + VOffset;
21554         }
21555         // Map the word mask through the DWord mask.
21556         int MappedMask[8];
21557         for (int i = 0; i < 8; ++i)
21558           MappedMask[i] = 2 * DMask[WordMask[i] / 2] + WordMask[i] % 2;
21559         const int UnpackLoMask[] = {0, 0, 1, 1, 2, 2, 3, 3};
21560         const int UnpackHiMask[] = {4, 4, 5, 5, 6, 6, 7, 7};
21561         if (std::equal(std::begin(MappedMask), std::end(MappedMask),
21562                        std::begin(UnpackLoMask)) ||
21563             std::equal(std::begin(MappedMask), std::end(MappedMask),
21564                        std::begin(UnpackHiMask))) {
21565           // We can replace all three shuffles with an unpack.
21566           V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, D.getOperand(0));
21567           DCI.AddToWorklist(V.getNode());
21568           return DAG.getNode(MappedMask[0] == 0 ? X86ISD::UNPCKL
21569                                                 : X86ISD::UNPCKH,
21570                              DL, MVT::v8i16, V, V);
21571         }
21572       }
21573     }
21574
21575     break;
21576
21577   case X86ISD::PSHUFD:
21578     if (SDValue NewN = combineRedundantDWordShuffle(N, Mask, DAG, DCI))
21579       return NewN;
21580
21581     break;
21582   }
21583
21584   return SDValue();
21585 }
21586
21587 /// \brief Try to combine a shuffle into a target-specific add-sub node.
21588 ///
21589 /// We combine this directly on the abstract vector shuffle nodes so it is
21590 /// easier to generically match. We also insert dummy vector shuffle nodes for
21591 /// the operands which explicitly discard the lanes which are unused by this
21592 /// operation to try to flow through the rest of the combiner the fact that
21593 /// they're unused.
21594 static SDValue combineShuffleToAddSub(SDNode *N, SelectionDAG &DAG) {
21595   SDLoc DL(N);
21596   EVT VT = N->getValueType(0);
21597
21598   // We only handle target-independent shuffles.
21599   // FIXME: It would be easy and harmless to use the target shuffle mask
21600   // extraction tool to support more.
21601   if (N->getOpcode() != ISD::VECTOR_SHUFFLE)
21602     return SDValue();
21603
21604   auto *SVN = cast<ShuffleVectorSDNode>(N);
21605   ArrayRef<int> Mask = SVN->getMask();
21606   SDValue V1 = N->getOperand(0);
21607   SDValue V2 = N->getOperand(1);
21608
21609   // We require the first shuffle operand to be the SUB node, and the second to
21610   // be the ADD node.
21611   // FIXME: We should support the commuted patterns.
21612   if (V1->getOpcode() != ISD::FSUB || V2->getOpcode() != ISD::FADD)
21613     return SDValue();
21614
21615   // If there are other uses of these operations we can't fold them.
21616   if (!V1->hasOneUse() || !V2->hasOneUse())
21617     return SDValue();
21618
21619   // Ensure that both operations have the same operands. Note that we can
21620   // commute the FADD operands.
21621   SDValue LHS = V1->getOperand(0), RHS = V1->getOperand(1);
21622   if ((V2->getOperand(0) != LHS || V2->getOperand(1) != RHS) &&
21623       (V2->getOperand(0) != RHS || V2->getOperand(1) != LHS))
21624     return SDValue();
21625
21626   // We're looking for blends between FADD and FSUB nodes. We insist on these
21627   // nodes being lined up in a specific expected pattern.
21628   if (!(isShuffleEquivalent(Mask, 0, 3) ||
21629         isShuffleEquivalent(Mask, 0, 5, 2, 7) ||
21630         isShuffleEquivalent(Mask, 0, 9, 2, 11, 4, 13, 6, 15)))
21631     return SDValue();
21632
21633   // Only specific types are legal at this point, assert so we notice if and
21634   // when these change.
21635   assert((VT == MVT::v4f32 || VT == MVT::v2f64 || VT == MVT::v8f32 ||
21636           VT == MVT::v4f64) &&
21637          "Unknown vector type encountered!");
21638
21639   return DAG.getNode(X86ISD::ADDSUB, DL, VT, LHS, RHS);
21640 }
21641
21642 /// PerformShuffleCombine - Performs several different shuffle combines.
21643 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
21644                                      TargetLowering::DAGCombinerInfo &DCI,
21645                                      const X86Subtarget *Subtarget) {
21646   SDLoc dl(N);
21647   SDValue N0 = N->getOperand(0);
21648   SDValue N1 = N->getOperand(1);
21649   EVT VT = N->getValueType(0);
21650
21651   // Don't create instructions with illegal types after legalize types has run.
21652   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21653   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
21654     return SDValue();
21655
21656   // If we have legalized the vector types, look for blends of FADD and FSUB
21657   // nodes that we can fuse into an ADDSUB node.
21658   if (TLI.isTypeLegal(VT) && Subtarget->hasSSE3())
21659     if (SDValue AddSub = combineShuffleToAddSub(N, DAG))
21660       return AddSub;
21661
21662   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
21663   if (Subtarget->hasFp256() && VT.is256BitVector() &&
21664       N->getOpcode() == ISD::VECTOR_SHUFFLE)
21665     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
21666
21667   // During Type Legalization, when promoting illegal vector types,
21668   // the backend might introduce new shuffle dag nodes and bitcasts.
21669   //
21670   // This code performs the following transformation:
21671   // fold: (shuffle (bitcast (BINOP A, B)), Undef, <Mask>) ->
21672   //       (shuffle (BINOP (bitcast A), (bitcast B)), Undef, <Mask>)
21673   //
21674   // We do this only if both the bitcast and the BINOP dag nodes have
21675   // one use. Also, perform this transformation only if the new binary
21676   // operation is legal. This is to avoid introducing dag nodes that
21677   // potentially need to be further expanded (or custom lowered) into a
21678   // less optimal sequence of dag nodes.
21679   if (!DCI.isBeforeLegalize() && DCI.isBeforeLegalizeOps() &&
21680       N1.getOpcode() == ISD::UNDEF && N0.hasOneUse() &&
21681       N0.getOpcode() == ISD::BITCAST) {
21682     SDValue BC0 = N0.getOperand(0);
21683     EVT SVT = BC0.getValueType();
21684     unsigned Opcode = BC0.getOpcode();
21685     unsigned NumElts = VT.getVectorNumElements();
21686     
21687     if (BC0.hasOneUse() && SVT.isVector() &&
21688         SVT.getVectorNumElements() * 2 == NumElts &&
21689         TLI.isOperationLegal(Opcode, VT)) {
21690       bool CanFold = false;
21691       switch (Opcode) {
21692       default : break;
21693       case ISD::ADD :
21694       case ISD::FADD :
21695       case ISD::SUB :
21696       case ISD::FSUB :
21697       case ISD::MUL :
21698       case ISD::FMUL :
21699         CanFold = true;
21700       }
21701
21702       unsigned SVTNumElts = SVT.getVectorNumElements();
21703       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
21704       for (unsigned i = 0, e = SVTNumElts; i != e && CanFold; ++i)
21705         CanFold = SVOp->getMaskElt(i) == (int)(i * 2);
21706       for (unsigned i = SVTNumElts, e = NumElts; i != e && CanFold; ++i)
21707         CanFold = SVOp->getMaskElt(i) < 0;
21708
21709       if (CanFold) {
21710         SDValue BC00 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(0));
21711         SDValue BC01 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(1));
21712         SDValue NewBinOp = DAG.getNode(BC0.getOpcode(), dl, VT, BC00, BC01);
21713         return DAG.getVectorShuffle(VT, dl, NewBinOp, N1, &SVOp->getMask()[0]);
21714       }
21715     }
21716   }
21717
21718   // Only handle 128 wide vector from here on.
21719   if (!VT.is128BitVector())
21720     return SDValue();
21721
21722   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
21723   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
21724   // consecutive, non-overlapping, and in the right order.
21725   SmallVector<SDValue, 16> Elts;
21726   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
21727     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
21728
21729   SDValue LD = EltsFromConsecutiveLoads(VT, Elts, dl, DAG, true);
21730   if (LD.getNode())
21731     return LD;
21732
21733   if (isTargetShuffle(N->getOpcode())) {
21734     SDValue Shuffle =
21735         PerformTargetShuffleCombine(SDValue(N, 0), DAG, DCI, Subtarget);
21736     if (Shuffle.getNode())
21737       return Shuffle;
21738
21739     // Try recursively combining arbitrary sequences of x86 shuffle
21740     // instructions into higher-order shuffles. We do this after combining
21741     // specific PSHUF instruction sequences into their minimal form so that we
21742     // can evaluate how many specialized shuffle instructions are involved in
21743     // a particular chain.
21744     SmallVector<int, 1> NonceMask; // Just a placeholder.
21745     NonceMask.push_back(0);
21746     if (combineX86ShufflesRecursively(SDValue(N, 0), SDValue(N, 0), NonceMask,
21747                                       /*Depth*/ 1, /*HasPSHUFB*/ false, DAG,
21748                                       DCI, Subtarget))
21749       return SDValue(); // This routine will use CombineTo to replace N.
21750   }
21751
21752   return SDValue();
21753 }
21754
21755 /// PerformTruncateCombine - Converts truncate operation to
21756 /// a sequence of vector shuffle operations.
21757 /// It is possible when we truncate 256-bit vector to 128-bit vector
21758 static SDValue PerformTruncateCombine(SDNode *N, SelectionDAG &DAG,
21759                                       TargetLowering::DAGCombinerInfo &DCI,
21760                                       const X86Subtarget *Subtarget)  {
21761   return SDValue();
21762 }
21763
21764 /// XFormVExtractWithShuffleIntoLoad - Check if a vector extract from a target
21765 /// specific shuffle of a load can be folded into a single element load.
21766 /// Similar handling for VECTOR_SHUFFLE is performed by DAGCombiner, but
21767 /// shuffles have been custom lowered so we need to handle those here.
21768 static SDValue XFormVExtractWithShuffleIntoLoad(SDNode *N, SelectionDAG &DAG,
21769                                          TargetLowering::DAGCombinerInfo &DCI) {
21770   if (DCI.isBeforeLegalizeOps())
21771     return SDValue();
21772
21773   SDValue InVec = N->getOperand(0);
21774   SDValue EltNo = N->getOperand(1);
21775
21776   if (!isa<ConstantSDNode>(EltNo))
21777     return SDValue();
21778
21779   EVT OriginalVT = InVec.getValueType();
21780
21781   if (InVec.getOpcode() == ISD::BITCAST) {
21782     // Don't duplicate a load with other uses.
21783     if (!InVec.hasOneUse())
21784       return SDValue();
21785     EVT BCVT = InVec.getOperand(0).getValueType();
21786     if (BCVT.getVectorNumElements() != OriginalVT.getVectorNumElements())
21787       return SDValue();
21788     InVec = InVec.getOperand(0);
21789   }
21790
21791   EVT CurrentVT = InVec.getValueType();
21792
21793   if (!isTargetShuffle(InVec.getOpcode()))
21794     return SDValue();
21795
21796   // Don't duplicate a load with other uses.
21797   if (!InVec.hasOneUse())
21798     return SDValue();
21799
21800   SmallVector<int, 16> ShuffleMask;
21801   bool UnaryShuffle;
21802   if (!getTargetShuffleMask(InVec.getNode(), CurrentVT.getSimpleVT(),
21803                             ShuffleMask, UnaryShuffle))
21804     return SDValue();
21805
21806   // Select the input vector, guarding against out of range extract vector.
21807   unsigned NumElems = CurrentVT.getVectorNumElements();
21808   int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
21809   int Idx = (Elt > (int)NumElems) ? -1 : ShuffleMask[Elt];
21810   SDValue LdNode = (Idx < (int)NumElems) ? InVec.getOperand(0)
21811                                          : InVec.getOperand(1);
21812
21813   // If inputs to shuffle are the same for both ops, then allow 2 uses
21814   unsigned AllowedUses = InVec.getOperand(0) == InVec.getOperand(1) ? 2 : 1;
21815
21816   if (LdNode.getOpcode() == ISD::BITCAST) {
21817     // Don't duplicate a load with other uses.
21818     if (!LdNode.getNode()->hasNUsesOfValue(AllowedUses, 0))
21819       return SDValue();
21820
21821     AllowedUses = 1; // only allow 1 load use if we have a bitcast
21822     LdNode = LdNode.getOperand(0);
21823   }
21824
21825   if (!ISD::isNormalLoad(LdNode.getNode()))
21826     return SDValue();
21827
21828   LoadSDNode *LN0 = cast<LoadSDNode>(LdNode);
21829
21830   if (!LN0 ||!LN0->hasNUsesOfValue(AllowedUses, 0) || LN0->isVolatile())
21831     return SDValue();
21832
21833   EVT EltVT = N->getValueType(0);
21834   // If there's a bitcast before the shuffle, check if the load type and
21835   // alignment is valid.
21836   unsigned Align = LN0->getAlignment();
21837   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21838   unsigned NewAlign = TLI.getDataLayout()->getABITypeAlignment(
21839       EltVT.getTypeForEVT(*DAG.getContext()));
21840
21841   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, EltVT))
21842     return SDValue();
21843
21844   // All checks match so transform back to vector_shuffle so that DAG combiner
21845   // can finish the job
21846   SDLoc dl(N);
21847
21848   // Create shuffle node taking into account the case that its a unary shuffle
21849   SDValue Shuffle = (UnaryShuffle) ? DAG.getUNDEF(CurrentVT)
21850                                    : InVec.getOperand(1);
21851   Shuffle = DAG.getVectorShuffle(CurrentVT, dl,
21852                                  InVec.getOperand(0), Shuffle,
21853                                  &ShuffleMask[0]);
21854   Shuffle = DAG.getNode(ISD::BITCAST, dl, OriginalVT, Shuffle);
21855   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, N->getValueType(0), Shuffle,
21856                      EltNo);
21857 }
21858
21859 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
21860 /// generation and convert it from being a bunch of shuffles and extracts
21861 /// to a simple store and scalar loads to extract the elements.
21862 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
21863                                          TargetLowering::DAGCombinerInfo &DCI) {
21864   SDValue NewOp = XFormVExtractWithShuffleIntoLoad(N, DAG, DCI);
21865   if (NewOp.getNode())
21866     return NewOp;
21867
21868   SDValue InputVector = N->getOperand(0);
21869
21870   // Detect whether we are trying to convert from mmx to i32 and the bitcast
21871   // from mmx to v2i32 has a single usage.
21872   if (InputVector.getNode()->getOpcode() == llvm::ISD::BITCAST &&
21873       InputVector.getNode()->getOperand(0).getValueType() == MVT::x86mmx &&
21874       InputVector.hasOneUse() && N->getValueType(0) == MVT::i32)
21875     return DAG.getNode(X86ISD::MMX_MOVD2W, SDLoc(InputVector),
21876                        N->getValueType(0),
21877                        InputVector.getNode()->getOperand(0));
21878
21879   // Only operate on vectors of 4 elements, where the alternative shuffling
21880   // gets to be more expensive.
21881   if (InputVector.getValueType() != MVT::v4i32)
21882     return SDValue();
21883
21884   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
21885   // single use which is a sign-extend or zero-extend, and all elements are
21886   // used.
21887   SmallVector<SDNode *, 4> Uses;
21888   unsigned ExtractedElements = 0;
21889   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
21890        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
21891     if (UI.getUse().getResNo() != InputVector.getResNo())
21892       return SDValue();
21893
21894     SDNode *Extract = *UI;
21895     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
21896       return SDValue();
21897
21898     if (Extract->getValueType(0) != MVT::i32)
21899       return SDValue();
21900     if (!Extract->hasOneUse())
21901       return SDValue();
21902     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
21903         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
21904       return SDValue();
21905     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
21906       return SDValue();
21907
21908     // Record which element was extracted.
21909     ExtractedElements |=
21910       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
21911
21912     Uses.push_back(Extract);
21913   }
21914
21915   // If not all the elements were used, this may not be worthwhile.
21916   if (ExtractedElements != 15)
21917     return SDValue();
21918
21919   // Ok, we've now decided to do the transformation.
21920   SDLoc dl(InputVector);
21921
21922   // Store the value to a temporary stack slot.
21923   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
21924   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
21925                             MachinePointerInfo(), false, false, 0);
21926
21927   // Replace each use (extract) with a load of the appropriate element.
21928   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
21929        UE = Uses.end(); UI != UE; ++UI) {
21930     SDNode *Extract = *UI;
21931
21932     // cOMpute the element's address.
21933     SDValue Idx = Extract->getOperand(1);
21934     unsigned EltSize =
21935         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
21936     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
21937     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21938     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
21939
21940     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
21941                                      StackPtr, OffsetVal);
21942
21943     // Load the scalar.
21944     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
21945                                      ScalarAddr, MachinePointerInfo(),
21946                                      false, false, false, 0);
21947
21948     // Replace the exact with the load.
21949     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
21950   }
21951
21952   // The replacement was made in place; don't return anything.
21953   return SDValue();
21954 }
21955
21956 /// \brief Matches a VSELECT onto min/max or return 0 if the node doesn't match.
21957 static std::pair<unsigned, bool>
21958 matchIntegerMINMAX(SDValue Cond, EVT VT, SDValue LHS, SDValue RHS,
21959                    SelectionDAG &DAG, const X86Subtarget *Subtarget) {
21960   if (!VT.isVector())
21961     return std::make_pair(0, false);
21962
21963   bool NeedSplit = false;
21964   switch (VT.getSimpleVT().SimpleTy) {
21965   default: return std::make_pair(0, false);
21966   case MVT::v32i8:
21967   case MVT::v16i16:
21968   case MVT::v8i32:
21969     if (!Subtarget->hasAVX2())
21970       NeedSplit = true;
21971     if (!Subtarget->hasAVX())
21972       return std::make_pair(0, false);
21973     break;
21974   case MVT::v16i8:
21975   case MVT::v8i16:
21976   case MVT::v4i32:
21977     if (!Subtarget->hasSSE2())
21978       return std::make_pair(0, false);
21979   }
21980
21981   // SSE2 has only a small subset of the operations.
21982   bool hasUnsigned = Subtarget->hasSSE41() ||
21983                      (Subtarget->hasSSE2() && VT == MVT::v16i8);
21984   bool hasSigned = Subtarget->hasSSE41() ||
21985                    (Subtarget->hasSSE2() && VT == MVT::v8i16);
21986
21987   ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
21988
21989   unsigned Opc = 0;
21990   // Check for x CC y ? x : y.
21991   if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
21992       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
21993     switch (CC) {
21994     default: break;
21995     case ISD::SETULT:
21996     case ISD::SETULE:
21997       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
21998     case ISD::SETUGT:
21999     case ISD::SETUGE:
22000       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
22001     case ISD::SETLT:
22002     case ISD::SETLE:
22003       Opc = hasSigned ? X86ISD::SMIN : 0; break;
22004     case ISD::SETGT:
22005     case ISD::SETGE:
22006       Opc = hasSigned ? X86ISD::SMAX : 0; break;
22007     }
22008   // Check for x CC y ? y : x -- a min/max with reversed arms.
22009   } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
22010              DAG.isEqualTo(RHS, Cond.getOperand(0))) {
22011     switch (CC) {
22012     default: break;
22013     case ISD::SETULT:
22014     case ISD::SETULE:
22015       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
22016     case ISD::SETUGT:
22017     case ISD::SETUGE:
22018       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
22019     case ISD::SETLT:
22020     case ISD::SETLE:
22021       Opc = hasSigned ? X86ISD::SMAX : 0; break;
22022     case ISD::SETGT:
22023     case ISD::SETGE:
22024       Opc = hasSigned ? X86ISD::SMIN : 0; break;
22025     }
22026   }
22027
22028   return std::make_pair(Opc, NeedSplit);
22029 }
22030
22031 static SDValue
22032 TransformVSELECTtoBlendVECTOR_SHUFFLE(SDNode *N, SelectionDAG &DAG,
22033                                       const X86Subtarget *Subtarget) {
22034   SDLoc dl(N);
22035   SDValue Cond = N->getOperand(0);
22036   SDValue LHS = N->getOperand(1);
22037   SDValue RHS = N->getOperand(2);
22038
22039   if (Cond.getOpcode() == ISD::SIGN_EXTEND) {
22040     SDValue CondSrc = Cond->getOperand(0);
22041     if (CondSrc->getOpcode() == ISD::SIGN_EXTEND_INREG)
22042       Cond = CondSrc->getOperand(0);
22043   }
22044
22045   MVT VT = N->getSimpleValueType(0);
22046   MVT EltVT = VT.getVectorElementType();
22047   unsigned NumElems = VT.getVectorNumElements();
22048   // There is no blend with immediate in AVX-512.
22049   if (VT.is512BitVector())
22050     return SDValue();
22051
22052   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
22053     return SDValue();
22054   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
22055     return SDValue();
22056
22057   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
22058     return SDValue();
22059
22060   // A vselect where all conditions and data are constants can be optimized into
22061   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
22062   if (ISD::isBuildVectorOfConstantSDNodes(LHS.getNode()) &&
22063       ISD::isBuildVectorOfConstantSDNodes(RHS.getNode()))
22064     return SDValue();
22065
22066   unsigned MaskValue = 0;
22067   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
22068     return SDValue();
22069
22070   SmallVector<int, 8> ShuffleMask(NumElems, -1);
22071   for (unsigned i = 0; i < NumElems; ++i) {
22072     // Be sure we emit undef where we can.
22073     if (Cond.getOperand(i)->getOpcode() == ISD::UNDEF)
22074       ShuffleMask[i] = -1;
22075     else
22076       ShuffleMask[i] = i + NumElems * ((MaskValue >> i) & 1);
22077   }
22078
22079   return DAG.getVectorShuffle(VT, dl, LHS, RHS, &ShuffleMask[0]);
22080 }
22081
22082 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
22083 /// nodes.
22084 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
22085                                     TargetLowering::DAGCombinerInfo &DCI,
22086                                     const X86Subtarget *Subtarget) {
22087   SDLoc DL(N);
22088   SDValue Cond = N->getOperand(0);
22089   // Get the LHS/RHS of the select.
22090   SDValue LHS = N->getOperand(1);
22091   SDValue RHS = N->getOperand(2);
22092   EVT VT = LHS.getValueType();
22093   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22094
22095   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
22096   // instructions match the semantics of the common C idiom x<y?x:y but not
22097   // x<=y?x:y, because of how they handle negative zero (which can be
22098   // ignored in unsafe-math mode).
22099   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
22100       VT != MVT::f80 && TLI.isTypeLegal(VT) &&
22101       (Subtarget->hasSSE2() ||
22102        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
22103     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
22104
22105     unsigned Opcode = 0;
22106     // Check for x CC y ? x : y.
22107     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
22108         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
22109       switch (CC) {
22110       default: break;
22111       case ISD::SETULT:
22112         // Converting this to a min would handle NaNs incorrectly, and swapping
22113         // the operands would cause it to handle comparisons between positive
22114         // and negative zero incorrectly.
22115         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
22116           if (!DAG.getTarget().Options.UnsafeFPMath &&
22117               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
22118             break;
22119           std::swap(LHS, RHS);
22120         }
22121         Opcode = X86ISD::FMIN;
22122         break;
22123       case ISD::SETOLE:
22124         // Converting this to a min would handle comparisons between positive
22125         // and negative zero incorrectly.
22126         if (!DAG.getTarget().Options.UnsafeFPMath &&
22127             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
22128           break;
22129         Opcode = X86ISD::FMIN;
22130         break;
22131       case ISD::SETULE:
22132         // Converting this to a min would handle both negative zeros and NaNs
22133         // incorrectly, but we can swap the operands to fix both.
22134         std::swap(LHS, RHS);
22135       case ISD::SETOLT:
22136       case ISD::SETLT:
22137       case ISD::SETLE:
22138         Opcode = X86ISD::FMIN;
22139         break;
22140
22141       case ISD::SETOGE:
22142         // Converting this to a max would handle comparisons between positive
22143         // and negative zero incorrectly.
22144         if (!DAG.getTarget().Options.UnsafeFPMath &&
22145             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
22146           break;
22147         Opcode = X86ISD::FMAX;
22148         break;
22149       case ISD::SETUGT:
22150         // Converting this to a max would handle NaNs incorrectly, and swapping
22151         // the operands would cause it to handle comparisons between positive
22152         // and negative zero incorrectly.
22153         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
22154           if (!DAG.getTarget().Options.UnsafeFPMath &&
22155               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
22156             break;
22157           std::swap(LHS, RHS);
22158         }
22159         Opcode = X86ISD::FMAX;
22160         break;
22161       case ISD::SETUGE:
22162         // Converting this to a max would handle both negative zeros and NaNs
22163         // incorrectly, but we can swap the operands to fix both.
22164         std::swap(LHS, RHS);
22165       case ISD::SETOGT:
22166       case ISD::SETGT:
22167       case ISD::SETGE:
22168         Opcode = X86ISD::FMAX;
22169         break;
22170       }
22171     // Check for x CC y ? y : x -- a min/max with reversed arms.
22172     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
22173                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
22174       switch (CC) {
22175       default: break;
22176       case ISD::SETOGE:
22177         // Converting this to a min would handle comparisons between positive
22178         // and negative zero incorrectly, and swapping the operands would
22179         // cause it to handle NaNs incorrectly.
22180         if (!DAG.getTarget().Options.UnsafeFPMath &&
22181             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
22182           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
22183             break;
22184           std::swap(LHS, RHS);
22185         }
22186         Opcode = X86ISD::FMIN;
22187         break;
22188       case ISD::SETUGT:
22189         // Converting this to a min would handle NaNs incorrectly.
22190         if (!DAG.getTarget().Options.UnsafeFPMath &&
22191             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
22192           break;
22193         Opcode = X86ISD::FMIN;
22194         break;
22195       case ISD::SETUGE:
22196         // Converting this to a min would handle both negative zeros and NaNs
22197         // incorrectly, but we can swap the operands to fix both.
22198         std::swap(LHS, RHS);
22199       case ISD::SETOGT:
22200       case ISD::SETGT:
22201       case ISD::SETGE:
22202         Opcode = X86ISD::FMIN;
22203         break;
22204
22205       case ISD::SETULT:
22206         // Converting this to a max would handle NaNs incorrectly.
22207         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
22208           break;
22209         Opcode = X86ISD::FMAX;
22210         break;
22211       case ISD::SETOLE:
22212         // Converting this to a max would handle comparisons between positive
22213         // and negative zero incorrectly, and swapping the operands would
22214         // cause it to handle NaNs incorrectly.
22215         if (!DAG.getTarget().Options.UnsafeFPMath &&
22216             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
22217           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
22218             break;
22219           std::swap(LHS, RHS);
22220         }
22221         Opcode = X86ISD::FMAX;
22222         break;
22223       case ISD::SETULE:
22224         // Converting this to a max would handle both negative zeros and NaNs
22225         // incorrectly, but we can swap the operands to fix both.
22226         std::swap(LHS, RHS);
22227       case ISD::SETOLT:
22228       case ISD::SETLT:
22229       case ISD::SETLE:
22230         Opcode = X86ISD::FMAX;
22231         break;
22232       }
22233     }
22234
22235     if (Opcode)
22236       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
22237   }
22238
22239   EVT CondVT = Cond.getValueType();
22240   if (Subtarget->hasAVX512() && VT.isVector() && CondVT.isVector() &&
22241       CondVT.getVectorElementType() == MVT::i1) {
22242     // v16i8 (select v16i1, v16i8, v16i8) does not have a proper
22243     // lowering on KNL. In this case we convert it to
22244     // v16i8 (select v16i8, v16i8, v16i8) and use AVX instruction.
22245     // The same situation for all 128 and 256-bit vectors of i8 and i16.
22246     // Since SKX these selects have a proper lowering.
22247     EVT OpVT = LHS.getValueType();
22248     if ((OpVT.is128BitVector() || OpVT.is256BitVector()) &&
22249         (OpVT.getVectorElementType() == MVT::i8 ||
22250          OpVT.getVectorElementType() == MVT::i16) &&
22251         !(Subtarget->hasBWI() && Subtarget->hasVLX())) {
22252       Cond = DAG.getNode(ISD::SIGN_EXTEND, DL, OpVT, Cond);
22253       DCI.AddToWorklist(Cond.getNode());
22254       return DAG.getNode(N->getOpcode(), DL, OpVT, Cond, LHS, RHS);
22255     }
22256   }
22257   // If this is a select between two integer constants, try to do some
22258   // optimizations.
22259   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
22260     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
22261       // Don't do this for crazy integer types.
22262       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
22263         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
22264         // so that TrueC (the true value) is larger than FalseC.
22265         bool NeedsCondInvert = false;
22266
22267         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
22268             // Efficiently invertible.
22269             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
22270              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
22271               isa<ConstantSDNode>(Cond.getOperand(1))))) {
22272           NeedsCondInvert = true;
22273           std::swap(TrueC, FalseC);
22274         }
22275
22276         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
22277         if (FalseC->getAPIntValue() == 0 &&
22278             TrueC->getAPIntValue().isPowerOf2()) {
22279           if (NeedsCondInvert) // Invert the condition if needed.
22280             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
22281                                DAG.getConstant(1, Cond.getValueType()));
22282
22283           // Zero extend the condition if needed.
22284           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
22285
22286           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
22287           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
22288                              DAG.getConstant(ShAmt, MVT::i8));
22289         }
22290
22291         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
22292         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
22293           if (NeedsCondInvert) // Invert the condition if needed.
22294             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
22295                                DAG.getConstant(1, Cond.getValueType()));
22296
22297           // Zero extend the condition if needed.
22298           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
22299                              FalseC->getValueType(0), Cond);
22300           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
22301                              SDValue(FalseC, 0));
22302         }
22303
22304         // Optimize cases that will turn into an LEA instruction.  This requires
22305         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
22306         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
22307           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
22308           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
22309
22310           bool isFastMultiplier = false;
22311           if (Diff < 10) {
22312             switch ((unsigned char)Diff) {
22313               default: break;
22314               case 1:  // result = add base, cond
22315               case 2:  // result = lea base(    , cond*2)
22316               case 3:  // result = lea base(cond, cond*2)
22317               case 4:  // result = lea base(    , cond*4)
22318               case 5:  // result = lea base(cond, cond*4)
22319               case 8:  // result = lea base(    , cond*8)
22320               case 9:  // result = lea base(cond, cond*8)
22321                 isFastMultiplier = true;
22322                 break;
22323             }
22324           }
22325
22326           if (isFastMultiplier) {
22327             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
22328             if (NeedsCondInvert) // Invert the condition if needed.
22329               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
22330                                  DAG.getConstant(1, Cond.getValueType()));
22331
22332             // Zero extend the condition if needed.
22333             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
22334                                Cond);
22335             // Scale the condition by the difference.
22336             if (Diff != 1)
22337               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
22338                                  DAG.getConstant(Diff, Cond.getValueType()));
22339
22340             // Add the base if non-zero.
22341             if (FalseC->getAPIntValue() != 0)
22342               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
22343                                  SDValue(FalseC, 0));
22344             return Cond;
22345           }
22346         }
22347       }
22348   }
22349
22350   // Canonicalize max and min:
22351   // (x > y) ? x : y -> (x >= y) ? x : y
22352   // (x < y) ? x : y -> (x <= y) ? x : y
22353   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
22354   // the need for an extra compare
22355   // against zero. e.g.
22356   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
22357   // subl   %esi, %edi
22358   // testl  %edi, %edi
22359   // movl   $0, %eax
22360   // cmovgl %edi, %eax
22361   // =>
22362   // xorl   %eax, %eax
22363   // subl   %esi, $edi
22364   // cmovsl %eax, %edi
22365   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
22366       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
22367       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
22368     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
22369     switch (CC) {
22370     default: break;
22371     case ISD::SETLT:
22372     case ISD::SETGT: {
22373       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
22374       Cond = DAG.getSetCC(SDLoc(Cond), Cond.getValueType(),
22375                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
22376       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
22377     }
22378     }
22379   }
22380
22381   // Early exit check
22382   if (!TLI.isTypeLegal(VT))
22383     return SDValue();
22384
22385   // Match VSELECTs into subs with unsigned saturation.
22386   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
22387       // psubus is available in SSE2 and AVX2 for i8 and i16 vectors.
22388       ((Subtarget->hasSSE2() && (VT == MVT::v16i8 || VT == MVT::v8i16)) ||
22389        (Subtarget->hasAVX2() && (VT == MVT::v32i8 || VT == MVT::v16i16)))) {
22390     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
22391
22392     // Check if one of the arms of the VSELECT is a zero vector. If it's on the
22393     // left side invert the predicate to simplify logic below.
22394     SDValue Other;
22395     if (ISD::isBuildVectorAllZeros(LHS.getNode())) {
22396       Other = RHS;
22397       CC = ISD::getSetCCInverse(CC, true);
22398     } else if (ISD::isBuildVectorAllZeros(RHS.getNode())) {
22399       Other = LHS;
22400     }
22401
22402     if (Other.getNode() && Other->getNumOperands() == 2 &&
22403         DAG.isEqualTo(Other->getOperand(0), Cond.getOperand(0))) {
22404       SDValue OpLHS = Other->getOperand(0), OpRHS = Other->getOperand(1);
22405       SDValue CondRHS = Cond->getOperand(1);
22406
22407       // Look for a general sub with unsigned saturation first.
22408       // x >= y ? x-y : 0 --> subus x, y
22409       // x >  y ? x-y : 0 --> subus x, y
22410       if ((CC == ISD::SETUGE || CC == ISD::SETUGT) &&
22411           Other->getOpcode() == ISD::SUB && DAG.isEqualTo(OpRHS, CondRHS))
22412         return DAG.getNode(X86ISD::SUBUS, DL, VT, OpLHS, OpRHS);
22413
22414       if (auto *OpRHSBV = dyn_cast<BuildVectorSDNode>(OpRHS))
22415         if (auto *OpRHSConst = OpRHSBV->getConstantSplatNode()) {
22416           if (auto *CondRHSBV = dyn_cast<BuildVectorSDNode>(CondRHS))
22417             if (auto *CondRHSConst = CondRHSBV->getConstantSplatNode())
22418               // If the RHS is a constant we have to reverse the const
22419               // canonicalization.
22420               // x > C-1 ? x+-C : 0 --> subus x, C
22421               if (CC == ISD::SETUGT && Other->getOpcode() == ISD::ADD &&
22422                   CondRHSConst->getAPIntValue() ==
22423                       (-OpRHSConst->getAPIntValue() - 1))
22424                 return DAG.getNode(
22425                     X86ISD::SUBUS, DL, VT, OpLHS,
22426                     DAG.getConstant(-OpRHSConst->getAPIntValue(), VT));
22427
22428           // Another special case: If C was a sign bit, the sub has been
22429           // canonicalized into a xor.
22430           // FIXME: Would it be better to use computeKnownBits to determine
22431           //        whether it's safe to decanonicalize the xor?
22432           // x s< 0 ? x^C : 0 --> subus x, C
22433           if (CC == ISD::SETLT && Other->getOpcode() == ISD::XOR &&
22434               ISD::isBuildVectorAllZeros(CondRHS.getNode()) &&
22435               OpRHSConst->getAPIntValue().isSignBit())
22436             // Note that we have to rebuild the RHS constant here to ensure we
22437             // don't rely on particular values of undef lanes.
22438             return DAG.getNode(
22439                 X86ISD::SUBUS, DL, VT, OpLHS,
22440                 DAG.getConstant(OpRHSConst->getAPIntValue(), VT));
22441         }
22442     }
22443   }
22444
22445   // Try to match a min/max vector operation.
22446   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC) {
22447     std::pair<unsigned, bool> ret = matchIntegerMINMAX(Cond, VT, LHS, RHS, DAG, Subtarget);
22448     unsigned Opc = ret.first;
22449     bool NeedSplit = ret.second;
22450
22451     if (Opc && NeedSplit) {
22452       unsigned NumElems = VT.getVectorNumElements();
22453       // Extract the LHS vectors
22454       SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, DL);
22455       SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, DL);
22456
22457       // Extract the RHS vectors
22458       SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, DL);
22459       SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, DL);
22460
22461       // Create min/max for each subvector
22462       LHS = DAG.getNode(Opc, DL, LHS1.getValueType(), LHS1, RHS1);
22463       RHS = DAG.getNode(Opc, DL, LHS2.getValueType(), LHS2, RHS2);
22464
22465       // Merge the result
22466       return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LHS, RHS);
22467     } else if (Opc)
22468       return DAG.getNode(Opc, DL, VT, LHS, RHS);
22469   }
22470
22471   // Simplify vector selection if the selector will be produced by CMPP*/PCMP*.
22472   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
22473       // Check if SETCC has already been promoted
22474       TLI.getSetCCResultType(*DAG.getContext(), VT) == CondVT &&
22475       // Check that condition value type matches vselect operand type
22476       CondVT == VT) { 
22477
22478     assert(Cond.getValueType().isVector() &&
22479            "vector select expects a vector selector!");
22480
22481     bool TValIsAllOnes = ISD::isBuildVectorAllOnes(LHS.getNode());
22482     bool FValIsAllZeros = ISD::isBuildVectorAllZeros(RHS.getNode());
22483
22484     if (!TValIsAllOnes && !FValIsAllZeros) {
22485       // Try invert the condition if true value is not all 1s and false value
22486       // is not all 0s.
22487       bool TValIsAllZeros = ISD::isBuildVectorAllZeros(LHS.getNode());
22488       bool FValIsAllOnes = ISD::isBuildVectorAllOnes(RHS.getNode());
22489
22490       if (TValIsAllZeros || FValIsAllOnes) {
22491         SDValue CC = Cond.getOperand(2);
22492         ISD::CondCode NewCC =
22493           ISD::getSetCCInverse(cast<CondCodeSDNode>(CC)->get(),
22494                                Cond.getOperand(0).getValueType().isInteger());
22495         Cond = DAG.getSetCC(DL, CondVT, Cond.getOperand(0), Cond.getOperand(1), NewCC);
22496         std::swap(LHS, RHS);
22497         TValIsAllOnes = FValIsAllOnes;
22498         FValIsAllZeros = TValIsAllZeros;
22499       }
22500     }
22501
22502     if (TValIsAllOnes || FValIsAllZeros) {
22503       SDValue Ret;
22504
22505       if (TValIsAllOnes && FValIsAllZeros)
22506         Ret = Cond;
22507       else if (TValIsAllOnes)
22508         Ret = DAG.getNode(ISD::OR, DL, CondVT, Cond,
22509                           DAG.getNode(ISD::BITCAST, DL, CondVT, RHS));
22510       else if (FValIsAllZeros)
22511         Ret = DAG.getNode(ISD::AND, DL, CondVT, Cond,
22512                           DAG.getNode(ISD::BITCAST, DL, CondVT, LHS));
22513
22514       return DAG.getNode(ISD::BITCAST, DL, VT, Ret);
22515     }
22516   }
22517
22518   // Try to fold this VSELECT into a MOVSS/MOVSD
22519   if (N->getOpcode() == ISD::VSELECT &&
22520       Cond.getOpcode() == ISD::BUILD_VECTOR && !DCI.isBeforeLegalize()) {
22521     if (VT == MVT::v4i32 || VT == MVT::v4f32 ||
22522         (Subtarget->hasSSE2() && (VT == MVT::v2i64 || VT == MVT::v2f64))) {
22523       bool CanFold = false;
22524       unsigned NumElems = Cond.getNumOperands();
22525       SDValue A = LHS;
22526       SDValue B = RHS;
22527       
22528       if (isZero(Cond.getOperand(0))) {
22529         CanFold = true;
22530
22531         // fold (vselect <0,-1,-1,-1>, A, B) -> (movss A, B)
22532         // fold (vselect <0,-1> -> (movsd A, B)
22533         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
22534           CanFold = isAllOnes(Cond.getOperand(i));
22535       } else if (isAllOnes(Cond.getOperand(0))) {
22536         CanFold = true;
22537         std::swap(A, B);
22538
22539         // fold (vselect <-1,0,0,0>, A, B) -> (movss B, A)
22540         // fold (vselect <-1,0> -> (movsd B, A)
22541         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
22542           CanFold = isZero(Cond.getOperand(i));
22543       }
22544
22545       if (CanFold) {
22546         if (VT == MVT::v4i32 || VT == MVT::v4f32)
22547           return getTargetShuffleNode(X86ISD::MOVSS, DL, VT, A, B, DAG);
22548         return getTargetShuffleNode(X86ISD::MOVSD, DL, VT, A, B, DAG);
22549       }
22550
22551       if (Subtarget->hasSSE2() && (VT == MVT::v4i32 || VT == MVT::v4f32)) {
22552         // fold (v4i32: vselect <0,0,-1,-1>, A, B) ->
22553         //      (v4i32 (bitcast (movsd (v2i64 (bitcast A)),
22554         //                             (v2i64 (bitcast B)))))
22555         //
22556         // fold (v4f32: vselect <0,0,-1,-1>, A, B) ->
22557         //      (v4f32 (bitcast (movsd (v2f64 (bitcast A)),
22558         //                             (v2f64 (bitcast B)))))
22559         //
22560         // fold (v4i32: vselect <-1,-1,0,0>, A, B) ->
22561         //      (v4i32 (bitcast (movsd (v2i64 (bitcast B)),
22562         //                             (v2i64 (bitcast A)))))
22563         //
22564         // fold (v4f32: vselect <-1,-1,0,0>, A, B) ->
22565         //      (v4f32 (bitcast (movsd (v2f64 (bitcast B)),
22566         //                             (v2f64 (bitcast A)))))
22567
22568         CanFold = (isZero(Cond.getOperand(0)) &&
22569                    isZero(Cond.getOperand(1)) &&
22570                    isAllOnes(Cond.getOperand(2)) &&
22571                    isAllOnes(Cond.getOperand(3)));
22572
22573         if (!CanFold && isAllOnes(Cond.getOperand(0)) &&
22574             isAllOnes(Cond.getOperand(1)) &&
22575             isZero(Cond.getOperand(2)) &&
22576             isZero(Cond.getOperand(3))) {
22577           CanFold = true;
22578           std::swap(LHS, RHS);
22579         }
22580
22581         if (CanFold) {
22582           EVT NVT = (VT == MVT::v4i32) ? MVT::v2i64 : MVT::v2f64;
22583           SDValue NewA = DAG.getNode(ISD::BITCAST, DL, NVT, LHS);
22584           SDValue NewB = DAG.getNode(ISD::BITCAST, DL, NVT, RHS);
22585           SDValue Select = getTargetShuffleNode(X86ISD::MOVSD, DL, NVT, NewA,
22586                                                 NewB, DAG);
22587           return DAG.getNode(ISD::BITCAST, DL, VT, Select);
22588         }
22589       }
22590     }
22591   }
22592
22593   // If we know that this node is legal then we know that it is going to be
22594   // matched by one of the SSE/AVX BLEND instructions. These instructions only
22595   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
22596   // to simplify previous instructions.
22597   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
22598       !DCI.isBeforeLegalize() &&
22599       // We explicitly check against v8i16 and v16i16 because, although
22600       // they're marked as Custom, they might only be legal when Cond is a
22601       // build_vector of constants. This will be taken care in a later
22602       // condition.
22603       (TLI.isOperationLegalOrCustom(ISD::VSELECT, VT) && VT != MVT::v16i16 &&
22604        VT != MVT::v8i16)) {
22605     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
22606
22607     // Don't optimize vector selects that map to mask-registers.
22608     if (BitWidth == 1)
22609       return SDValue();
22610
22611     // Check all uses of that condition operand to check whether it will be
22612     // consumed by non-BLEND instructions, which may depend on all bits are set
22613     // properly.
22614     for (SDNode::use_iterator I = Cond->use_begin(),
22615                               E = Cond->use_end(); I != E; ++I)
22616       if (I->getOpcode() != ISD::VSELECT)
22617         // TODO: Add other opcodes eventually lowered into BLEND.
22618         return SDValue();
22619
22620     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
22621     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
22622
22623     APInt KnownZero, KnownOne;
22624     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
22625                                           DCI.isBeforeLegalizeOps());
22626     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
22627         (TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne,
22628                                   TLO) &&
22629          // Don't optimize vector of constants. Those are handled by
22630          // the generic code and all the bits must be properly set for
22631          // the generic optimizer.
22632          !ISD::isBuildVectorOfConstantSDNodes(TLO.New.getNode())))
22633       DCI.CommitTargetLoweringOpt(TLO);
22634   }
22635
22636   // We should generate an X86ISD::BLENDI from a vselect if its argument
22637   // is a sign_extend_inreg of an any_extend of a BUILD_VECTOR of
22638   // constants. This specific pattern gets generated when we split a
22639   // selector for a 512 bit vector in a machine without AVX512 (but with
22640   // 256-bit vectors), during legalization:
22641   //
22642   // (vselect (sign_extend (any_extend (BUILD_VECTOR)) i1) LHS RHS)
22643   //
22644   // Iff we find this pattern and the build_vectors are built from
22645   // constants, we translate the vselect into a shuffle_vector that we
22646   // know will be matched by LowerVECTOR_SHUFFLEtoBlend.
22647   if (N->getOpcode() == ISD::VSELECT && !DCI.isBeforeLegalize()) {
22648     SDValue Shuffle = TransformVSELECTtoBlendVECTOR_SHUFFLE(N, DAG, Subtarget);
22649     if (Shuffle.getNode())
22650       return Shuffle;
22651   }
22652
22653   return SDValue();
22654 }
22655
22656 // Check whether a boolean test is testing a boolean value generated by
22657 // X86ISD::SETCC. If so, return the operand of that SETCC and proper condition
22658 // code.
22659 //
22660 // Simplify the following patterns:
22661 // (Op (CMP (SETCC Cond EFLAGS) 1) EQ) or
22662 // (Op (CMP (SETCC Cond EFLAGS) 0) NEQ)
22663 // to (Op EFLAGS Cond)
22664 //
22665 // (Op (CMP (SETCC Cond EFLAGS) 0) EQ) or
22666 // (Op (CMP (SETCC Cond EFLAGS) 1) NEQ)
22667 // to (Op EFLAGS !Cond)
22668 //
22669 // where Op could be BRCOND or CMOV.
22670 //
22671 static SDValue checkBoolTestSetCCCombine(SDValue Cmp, X86::CondCode &CC) {
22672   // Quit if not CMP and SUB with its value result used.
22673   if (Cmp.getOpcode() != X86ISD::CMP &&
22674       (Cmp.getOpcode() != X86ISD::SUB || Cmp.getNode()->hasAnyUseOfValue(0)))
22675       return SDValue();
22676
22677   // Quit if not used as a boolean value.
22678   if (CC != X86::COND_E && CC != X86::COND_NE)
22679     return SDValue();
22680
22681   // Check CMP operands. One of them should be 0 or 1 and the other should be
22682   // an SetCC or extended from it.
22683   SDValue Op1 = Cmp.getOperand(0);
22684   SDValue Op2 = Cmp.getOperand(1);
22685
22686   SDValue SetCC;
22687   const ConstantSDNode* C = nullptr;
22688   bool needOppositeCond = (CC == X86::COND_E);
22689   bool checkAgainstTrue = false; // Is it a comparison against 1?
22690
22691   if ((C = dyn_cast<ConstantSDNode>(Op1)))
22692     SetCC = Op2;
22693   else if ((C = dyn_cast<ConstantSDNode>(Op2)))
22694     SetCC = Op1;
22695   else // Quit if all operands are not constants.
22696     return SDValue();
22697
22698   if (C->getZExtValue() == 1) {
22699     needOppositeCond = !needOppositeCond;
22700     checkAgainstTrue = true;
22701   } else if (C->getZExtValue() != 0)
22702     // Quit if the constant is neither 0 or 1.
22703     return SDValue();
22704
22705   bool truncatedToBoolWithAnd = false;
22706   // Skip (zext $x), (trunc $x), or (and $x, 1) node.
22707   while (SetCC.getOpcode() == ISD::ZERO_EXTEND ||
22708          SetCC.getOpcode() == ISD::TRUNCATE ||
22709          SetCC.getOpcode() == ISD::AND) {
22710     if (SetCC.getOpcode() == ISD::AND) {
22711       int OpIdx = -1;
22712       ConstantSDNode *CS;
22713       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(0))) &&
22714           CS->getZExtValue() == 1)
22715         OpIdx = 1;
22716       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(1))) &&
22717           CS->getZExtValue() == 1)
22718         OpIdx = 0;
22719       if (OpIdx == -1)
22720         break;
22721       SetCC = SetCC.getOperand(OpIdx);
22722       truncatedToBoolWithAnd = true;
22723     } else
22724       SetCC = SetCC.getOperand(0);
22725   }
22726
22727   switch (SetCC.getOpcode()) {
22728   case X86ISD::SETCC_CARRY:
22729     // Since SETCC_CARRY gives output based on R = CF ? ~0 : 0, it's unsafe to
22730     // simplify it if the result of SETCC_CARRY is not canonicalized to 0 or 1,
22731     // i.e. it's a comparison against true but the result of SETCC_CARRY is not
22732     // truncated to i1 using 'and'.
22733     if (checkAgainstTrue && !truncatedToBoolWithAnd)
22734       break;
22735     assert(X86::CondCode(SetCC.getConstantOperandVal(0)) == X86::COND_B &&
22736            "Invalid use of SETCC_CARRY!");
22737     // FALL THROUGH
22738   case X86ISD::SETCC:
22739     // Set the condition code or opposite one if necessary.
22740     CC = X86::CondCode(SetCC.getConstantOperandVal(0));
22741     if (needOppositeCond)
22742       CC = X86::GetOppositeBranchCondition(CC);
22743     return SetCC.getOperand(1);
22744   case X86ISD::CMOV: {
22745     // Check whether false/true value has canonical one, i.e. 0 or 1.
22746     ConstantSDNode *FVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(0));
22747     ConstantSDNode *TVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(1));
22748     // Quit if true value is not a constant.
22749     if (!TVal)
22750       return SDValue();
22751     // Quit if false value is not a constant.
22752     if (!FVal) {
22753       SDValue Op = SetCC.getOperand(0);
22754       // Skip 'zext' or 'trunc' node.
22755       if (Op.getOpcode() == ISD::ZERO_EXTEND ||
22756           Op.getOpcode() == ISD::TRUNCATE)
22757         Op = Op.getOperand(0);
22758       // A special case for rdrand/rdseed, where 0 is set if false cond is
22759       // found.
22760       if ((Op.getOpcode() != X86ISD::RDRAND &&
22761            Op.getOpcode() != X86ISD::RDSEED) || Op.getResNo() != 0)
22762         return SDValue();
22763     }
22764     // Quit if false value is not the constant 0 or 1.
22765     bool FValIsFalse = true;
22766     if (FVal && FVal->getZExtValue() != 0) {
22767       if (FVal->getZExtValue() != 1)
22768         return SDValue();
22769       // If FVal is 1, opposite cond is needed.
22770       needOppositeCond = !needOppositeCond;
22771       FValIsFalse = false;
22772     }
22773     // Quit if TVal is not the constant opposite of FVal.
22774     if (FValIsFalse && TVal->getZExtValue() != 1)
22775       return SDValue();
22776     if (!FValIsFalse && TVal->getZExtValue() != 0)
22777       return SDValue();
22778     CC = X86::CondCode(SetCC.getConstantOperandVal(2));
22779     if (needOppositeCond)
22780       CC = X86::GetOppositeBranchCondition(CC);
22781     return SetCC.getOperand(3);
22782   }
22783   }
22784
22785   return SDValue();
22786 }
22787
22788 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
22789 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
22790                                   TargetLowering::DAGCombinerInfo &DCI,
22791                                   const X86Subtarget *Subtarget) {
22792   SDLoc DL(N);
22793
22794   // If the flag operand isn't dead, don't touch this CMOV.
22795   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
22796     return SDValue();
22797
22798   SDValue FalseOp = N->getOperand(0);
22799   SDValue TrueOp = N->getOperand(1);
22800   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
22801   SDValue Cond = N->getOperand(3);
22802
22803   if (CC == X86::COND_E || CC == X86::COND_NE) {
22804     switch (Cond.getOpcode()) {
22805     default: break;
22806     case X86ISD::BSR:
22807     case X86ISD::BSF:
22808       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
22809       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
22810         return (CC == X86::COND_E) ? FalseOp : TrueOp;
22811     }
22812   }
22813
22814   SDValue Flags;
22815
22816   Flags = checkBoolTestSetCCCombine(Cond, CC);
22817   if (Flags.getNode() &&
22818       // Extra check as FCMOV only supports a subset of X86 cond.
22819       (FalseOp.getValueType() != MVT::f80 || hasFPCMov(CC))) {
22820     SDValue Ops[] = { FalseOp, TrueOp,
22821                       DAG.getConstant(CC, MVT::i8), Flags };
22822     return DAG.getNode(X86ISD::CMOV, DL, N->getVTList(), Ops);
22823   }
22824
22825   // If this is a select between two integer constants, try to do some
22826   // optimizations.  Note that the operands are ordered the opposite of SELECT
22827   // operands.
22828   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
22829     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
22830       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
22831       // larger than FalseC (the false value).
22832       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
22833         CC = X86::GetOppositeBranchCondition(CC);
22834         std::swap(TrueC, FalseC);
22835         std::swap(TrueOp, FalseOp);
22836       }
22837
22838       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
22839       // This is efficient for any integer data type (including i8/i16) and
22840       // shift amount.
22841       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
22842         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
22843                            DAG.getConstant(CC, MVT::i8), Cond);
22844
22845         // Zero extend the condition if needed.
22846         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
22847
22848         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
22849         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
22850                            DAG.getConstant(ShAmt, MVT::i8));
22851         if (N->getNumValues() == 2)  // Dead flag value?
22852           return DCI.CombineTo(N, Cond, SDValue());
22853         return Cond;
22854       }
22855
22856       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
22857       // for any integer data type, including i8/i16.
22858       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
22859         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
22860                            DAG.getConstant(CC, MVT::i8), Cond);
22861
22862         // Zero extend the condition if needed.
22863         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
22864                            FalseC->getValueType(0), Cond);
22865         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
22866                            SDValue(FalseC, 0));
22867
22868         if (N->getNumValues() == 2)  // Dead flag value?
22869           return DCI.CombineTo(N, Cond, SDValue());
22870         return Cond;
22871       }
22872
22873       // Optimize cases that will turn into an LEA instruction.  This requires
22874       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
22875       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
22876         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
22877         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
22878
22879         bool isFastMultiplier = false;
22880         if (Diff < 10) {
22881           switch ((unsigned char)Diff) {
22882           default: break;
22883           case 1:  // result = add base, cond
22884           case 2:  // result = lea base(    , cond*2)
22885           case 3:  // result = lea base(cond, cond*2)
22886           case 4:  // result = lea base(    , cond*4)
22887           case 5:  // result = lea base(cond, cond*4)
22888           case 8:  // result = lea base(    , cond*8)
22889           case 9:  // result = lea base(cond, cond*8)
22890             isFastMultiplier = true;
22891             break;
22892           }
22893         }
22894
22895         if (isFastMultiplier) {
22896           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
22897           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
22898                              DAG.getConstant(CC, MVT::i8), Cond);
22899           // Zero extend the condition if needed.
22900           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
22901                              Cond);
22902           // Scale the condition by the difference.
22903           if (Diff != 1)
22904             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
22905                                DAG.getConstant(Diff, Cond.getValueType()));
22906
22907           // Add the base if non-zero.
22908           if (FalseC->getAPIntValue() != 0)
22909             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
22910                                SDValue(FalseC, 0));
22911           if (N->getNumValues() == 2)  // Dead flag value?
22912             return DCI.CombineTo(N, Cond, SDValue());
22913           return Cond;
22914         }
22915       }
22916     }
22917   }
22918
22919   // Handle these cases:
22920   //   (select (x != c), e, c) -> select (x != c), e, x),
22921   //   (select (x == c), c, e) -> select (x == c), x, e)
22922   // where the c is an integer constant, and the "select" is the combination
22923   // of CMOV and CMP.
22924   //
22925   // The rationale for this change is that the conditional-move from a constant
22926   // needs two instructions, however, conditional-move from a register needs
22927   // only one instruction.
22928   //
22929   // CAVEAT: By replacing a constant with a symbolic value, it may obscure
22930   //  some instruction-combining opportunities. This opt needs to be
22931   //  postponed as late as possible.
22932   //
22933   if (!DCI.isBeforeLegalize() && !DCI.isBeforeLegalizeOps()) {
22934     // the DCI.xxxx conditions are provided to postpone the optimization as
22935     // late as possible.
22936
22937     ConstantSDNode *CmpAgainst = nullptr;
22938     if ((Cond.getOpcode() == X86ISD::CMP || Cond.getOpcode() == X86ISD::SUB) &&
22939         (CmpAgainst = dyn_cast<ConstantSDNode>(Cond.getOperand(1))) &&
22940         !isa<ConstantSDNode>(Cond.getOperand(0))) {
22941
22942       if (CC == X86::COND_NE &&
22943           CmpAgainst == dyn_cast<ConstantSDNode>(FalseOp)) {
22944         CC = X86::GetOppositeBranchCondition(CC);
22945         std::swap(TrueOp, FalseOp);
22946       }
22947
22948       if (CC == X86::COND_E &&
22949           CmpAgainst == dyn_cast<ConstantSDNode>(TrueOp)) {
22950         SDValue Ops[] = { FalseOp, Cond.getOperand(0),
22951                           DAG.getConstant(CC, MVT::i8), Cond };
22952         return DAG.getNode(X86ISD::CMOV, DL, N->getVTList (), Ops);
22953       }
22954     }
22955   }
22956
22957   return SDValue();
22958 }
22959
22960 static SDValue PerformINTRINSIC_WO_CHAINCombine(SDNode *N, SelectionDAG &DAG,
22961                                                 const X86Subtarget *Subtarget) {
22962   unsigned IntNo = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
22963   switch (IntNo) {
22964   default: return SDValue();
22965   // SSE/AVX/AVX2 blend intrinsics.
22966   case Intrinsic::x86_avx2_pblendvb:
22967   case Intrinsic::x86_avx2_pblendw:
22968   case Intrinsic::x86_avx2_pblendd_128:
22969   case Intrinsic::x86_avx2_pblendd_256:
22970     // Don't try to simplify this intrinsic if we don't have AVX2.
22971     if (!Subtarget->hasAVX2())
22972       return SDValue();
22973     // FALL-THROUGH
22974   case Intrinsic::x86_avx_blend_pd_256:
22975   case Intrinsic::x86_avx_blend_ps_256:
22976   case Intrinsic::x86_avx_blendv_pd_256:
22977   case Intrinsic::x86_avx_blendv_ps_256:
22978     // Don't try to simplify this intrinsic if we don't have AVX.
22979     if (!Subtarget->hasAVX())
22980       return SDValue();
22981     // FALL-THROUGH
22982   case Intrinsic::x86_sse41_pblendw:
22983   case Intrinsic::x86_sse41_blendpd:
22984   case Intrinsic::x86_sse41_blendps:
22985   case Intrinsic::x86_sse41_blendvps:
22986   case Intrinsic::x86_sse41_blendvpd:
22987   case Intrinsic::x86_sse41_pblendvb: {
22988     SDValue Op0 = N->getOperand(1);
22989     SDValue Op1 = N->getOperand(2);
22990     SDValue Mask = N->getOperand(3);
22991
22992     // Don't try to simplify this intrinsic if we don't have SSE4.1.
22993     if (!Subtarget->hasSSE41())
22994       return SDValue();
22995
22996     // fold (blend A, A, Mask) -> A
22997     if (Op0 == Op1)
22998       return Op0;
22999     // fold (blend A, B, allZeros) -> A
23000     if (ISD::isBuildVectorAllZeros(Mask.getNode()))
23001       return Op0;
23002     // fold (blend A, B, allOnes) -> B
23003     if (ISD::isBuildVectorAllOnes(Mask.getNode()))
23004       return Op1;
23005     
23006     // Simplify the case where the mask is a constant i32 value.
23007     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Mask)) {
23008       if (C->isNullValue())
23009         return Op0;
23010       if (C->isAllOnesValue())
23011         return Op1;
23012     }
23013
23014     return SDValue();
23015   }
23016
23017   // Packed SSE2/AVX2 arithmetic shift immediate intrinsics.
23018   case Intrinsic::x86_sse2_psrai_w:
23019   case Intrinsic::x86_sse2_psrai_d:
23020   case Intrinsic::x86_avx2_psrai_w:
23021   case Intrinsic::x86_avx2_psrai_d:
23022   case Intrinsic::x86_sse2_psra_w:
23023   case Intrinsic::x86_sse2_psra_d:
23024   case Intrinsic::x86_avx2_psra_w:
23025   case Intrinsic::x86_avx2_psra_d: {
23026     SDValue Op0 = N->getOperand(1);
23027     SDValue Op1 = N->getOperand(2);
23028     EVT VT = Op0.getValueType();
23029     assert(VT.isVector() && "Expected a vector type!");
23030
23031     if (isa<BuildVectorSDNode>(Op1))
23032       Op1 = Op1.getOperand(0);
23033
23034     if (!isa<ConstantSDNode>(Op1))
23035       return SDValue();
23036
23037     EVT SVT = VT.getVectorElementType();
23038     unsigned SVTBits = SVT.getSizeInBits();
23039
23040     ConstantSDNode *CND = cast<ConstantSDNode>(Op1);
23041     const APInt &C = APInt(SVTBits, CND->getAPIntValue().getZExtValue());
23042     uint64_t ShAmt = C.getZExtValue();
23043
23044     // Don't try to convert this shift into a ISD::SRA if the shift
23045     // count is bigger than or equal to the element size.
23046     if (ShAmt >= SVTBits)
23047       return SDValue();
23048
23049     // Trivial case: if the shift count is zero, then fold this
23050     // into the first operand.
23051     if (ShAmt == 0)
23052       return Op0;
23053
23054     // Replace this packed shift intrinsic with a target independent
23055     // shift dag node.
23056     SDValue Splat = DAG.getConstant(C, VT);
23057     return DAG.getNode(ISD::SRA, SDLoc(N), VT, Op0, Splat);
23058   }
23059   }
23060 }
23061
23062 /// PerformMulCombine - Optimize a single multiply with constant into two
23063 /// in order to implement it with two cheaper instructions, e.g.
23064 /// LEA + SHL, LEA + LEA.
23065 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
23066                                  TargetLowering::DAGCombinerInfo &DCI) {
23067   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
23068     return SDValue();
23069
23070   EVT VT = N->getValueType(0);
23071   if (VT != MVT::i64)
23072     return SDValue();
23073
23074   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
23075   if (!C)
23076     return SDValue();
23077   uint64_t MulAmt = C->getZExtValue();
23078   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
23079     return SDValue();
23080
23081   uint64_t MulAmt1 = 0;
23082   uint64_t MulAmt2 = 0;
23083   if ((MulAmt % 9) == 0) {
23084     MulAmt1 = 9;
23085     MulAmt2 = MulAmt / 9;
23086   } else if ((MulAmt % 5) == 0) {
23087     MulAmt1 = 5;
23088     MulAmt2 = MulAmt / 5;
23089   } else if ((MulAmt % 3) == 0) {
23090     MulAmt1 = 3;
23091     MulAmt2 = MulAmt / 3;
23092   }
23093   if (MulAmt2 &&
23094       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
23095     SDLoc DL(N);
23096
23097     if (isPowerOf2_64(MulAmt2) &&
23098         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
23099       // If second multiplifer is pow2, issue it first. We want the multiply by
23100       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
23101       // is an add.
23102       std::swap(MulAmt1, MulAmt2);
23103
23104     SDValue NewMul;
23105     if (isPowerOf2_64(MulAmt1))
23106       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
23107                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
23108     else
23109       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
23110                            DAG.getConstant(MulAmt1, VT));
23111
23112     if (isPowerOf2_64(MulAmt2))
23113       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
23114                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
23115     else
23116       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
23117                            DAG.getConstant(MulAmt2, VT));
23118
23119     // Do not add new nodes to DAG combiner worklist.
23120     DCI.CombineTo(N, NewMul, false);
23121   }
23122   return SDValue();
23123 }
23124
23125 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
23126   SDValue N0 = N->getOperand(0);
23127   SDValue N1 = N->getOperand(1);
23128   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
23129   EVT VT = N0.getValueType();
23130
23131   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
23132   // since the result of setcc_c is all zero's or all ones.
23133   if (VT.isInteger() && !VT.isVector() &&
23134       N1C && N0.getOpcode() == ISD::AND &&
23135       N0.getOperand(1).getOpcode() == ISD::Constant) {
23136     SDValue N00 = N0.getOperand(0);
23137     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
23138         ((N00.getOpcode() == ISD::ANY_EXTEND ||
23139           N00.getOpcode() == ISD::ZERO_EXTEND) &&
23140          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
23141       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
23142       APInt ShAmt = N1C->getAPIntValue();
23143       Mask = Mask.shl(ShAmt);
23144       if (Mask != 0)
23145         return DAG.getNode(ISD::AND, SDLoc(N), VT,
23146                            N00, DAG.getConstant(Mask, VT));
23147     }
23148   }
23149
23150   // Hardware support for vector shifts is sparse which makes us scalarize the
23151   // vector operations in many cases. Also, on sandybridge ADD is faster than
23152   // shl.
23153   // (shl V, 1) -> add V,V
23154   if (auto *N1BV = dyn_cast<BuildVectorSDNode>(N1))
23155     if (auto *N1SplatC = N1BV->getConstantSplatNode()) {
23156       assert(N0.getValueType().isVector() && "Invalid vector shift type");
23157       // We shift all of the values by one. In many cases we do not have
23158       // hardware support for this operation. This is better expressed as an ADD
23159       // of two values.
23160       if (N1SplatC->getZExtValue() == 1)
23161         return DAG.getNode(ISD::ADD, SDLoc(N), VT, N0, N0);
23162     }
23163
23164   return SDValue();
23165 }
23166
23167 /// \brief Returns a vector of 0s if the node in input is a vector logical
23168 /// shift by a constant amount which is known to be bigger than or equal
23169 /// to the vector element size in bits.
23170 static SDValue performShiftToAllZeros(SDNode *N, SelectionDAG &DAG,
23171                                       const X86Subtarget *Subtarget) {
23172   EVT VT = N->getValueType(0);
23173
23174   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
23175       (!Subtarget->hasInt256() ||
23176        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
23177     return SDValue();
23178
23179   SDValue Amt = N->getOperand(1);
23180   SDLoc DL(N);
23181   if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Amt))
23182     if (auto *AmtSplat = AmtBV->getConstantSplatNode()) {
23183       APInt ShiftAmt = AmtSplat->getAPIntValue();
23184       unsigned MaxAmount = VT.getVectorElementType().getSizeInBits();
23185
23186       // SSE2/AVX2 logical shifts always return a vector of 0s
23187       // if the shift amount is bigger than or equal to
23188       // the element size. The constant shift amount will be
23189       // encoded as a 8-bit immediate.
23190       if (ShiftAmt.trunc(8).uge(MaxAmount))
23191         return getZeroVector(VT, Subtarget, DAG, DL);
23192     }
23193
23194   return SDValue();
23195 }
23196
23197 /// PerformShiftCombine - Combine shifts.
23198 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
23199                                    TargetLowering::DAGCombinerInfo &DCI,
23200                                    const X86Subtarget *Subtarget) {
23201   if (N->getOpcode() == ISD::SHL) {
23202     SDValue V = PerformSHLCombine(N, DAG);
23203     if (V.getNode()) return V;
23204   }
23205
23206   if (N->getOpcode() != ISD::SRA) {
23207     // Try to fold this logical shift into a zero vector.
23208     SDValue V = performShiftToAllZeros(N, DAG, Subtarget);
23209     if (V.getNode()) return V;
23210   }
23211
23212   return SDValue();
23213 }
23214
23215 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
23216 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
23217 // and friends.  Likewise for OR -> CMPNEQSS.
23218 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
23219                             TargetLowering::DAGCombinerInfo &DCI,
23220                             const X86Subtarget *Subtarget) {
23221   unsigned opcode;
23222
23223   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
23224   // we're requiring SSE2 for both.
23225   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
23226     SDValue N0 = N->getOperand(0);
23227     SDValue N1 = N->getOperand(1);
23228     SDValue CMP0 = N0->getOperand(1);
23229     SDValue CMP1 = N1->getOperand(1);
23230     SDLoc DL(N);
23231
23232     // The SETCCs should both refer to the same CMP.
23233     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
23234       return SDValue();
23235
23236     SDValue CMP00 = CMP0->getOperand(0);
23237     SDValue CMP01 = CMP0->getOperand(1);
23238     EVT     VT    = CMP00.getValueType();
23239
23240     if (VT == MVT::f32 || VT == MVT::f64) {
23241       bool ExpectingFlags = false;
23242       // Check for any users that want flags:
23243       for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
23244            !ExpectingFlags && UI != UE; ++UI)
23245         switch (UI->getOpcode()) {
23246         default:
23247         case ISD::BR_CC:
23248         case ISD::BRCOND:
23249         case ISD::SELECT:
23250           ExpectingFlags = true;
23251           break;
23252         case ISD::CopyToReg:
23253         case ISD::SIGN_EXTEND:
23254         case ISD::ZERO_EXTEND:
23255         case ISD::ANY_EXTEND:
23256           break;
23257         }
23258
23259       if (!ExpectingFlags) {
23260         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
23261         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
23262
23263         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
23264           X86::CondCode tmp = cc0;
23265           cc0 = cc1;
23266           cc1 = tmp;
23267         }
23268
23269         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
23270             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
23271           // FIXME: need symbolic constants for these magic numbers.
23272           // See X86ATTInstPrinter.cpp:printSSECC().
23273           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
23274           if (Subtarget->hasAVX512()) {
23275             SDValue FSetCC = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CMP00,
23276                                          CMP01, DAG.getConstant(x86cc, MVT::i8));
23277             if (N->getValueType(0) != MVT::i1)
23278               return DAG.getNode(ISD::ZERO_EXTEND, DL, N->getValueType(0),
23279                                  FSetCC);
23280             return FSetCC;
23281           }
23282           SDValue OnesOrZeroesF = DAG.getNode(X86ISD::FSETCC, DL,
23283                                               CMP00.getValueType(), CMP00, CMP01,
23284                                               DAG.getConstant(x86cc, MVT::i8));
23285
23286           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
23287           MVT IntVT = is64BitFP ? MVT::i64 : MVT::i32;
23288
23289           if (is64BitFP && !Subtarget->is64Bit()) {
23290             // On a 32-bit target, we cannot bitcast the 64-bit float to a
23291             // 64-bit integer, since that's not a legal type. Since
23292             // OnesOrZeroesF is all ones of all zeroes, we don't need all the
23293             // bits, but can do this little dance to extract the lowest 32 bits
23294             // and work with those going forward.
23295             SDValue Vector64 = DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v2f64,
23296                                            OnesOrZeroesF);
23297             SDValue Vector32 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f32,
23298                                            Vector64);
23299             OnesOrZeroesF = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, MVT::f32,
23300                                         Vector32, DAG.getIntPtrConstant(0));
23301             IntVT = MVT::i32;
23302           }
23303
23304           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, IntVT, OnesOrZeroesF);
23305           SDValue ANDed = DAG.getNode(ISD::AND, DL, IntVT, OnesOrZeroesI,
23306                                       DAG.getConstant(1, IntVT));
23307           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
23308           return OneBitOfTruth;
23309         }
23310       }
23311     }
23312   }
23313   return SDValue();
23314 }
23315
23316 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
23317 /// so it can be folded inside ANDNP.
23318 static bool CanFoldXORWithAllOnes(const SDNode *N) {
23319   EVT VT = N->getValueType(0);
23320
23321   // Match direct AllOnes for 128 and 256-bit vectors
23322   if (ISD::isBuildVectorAllOnes(N))
23323     return true;
23324
23325   // Look through a bit convert.
23326   if (N->getOpcode() == ISD::BITCAST)
23327     N = N->getOperand(0).getNode();
23328
23329   // Sometimes the operand may come from a insert_subvector building a 256-bit
23330   // allones vector
23331   if (VT.is256BitVector() &&
23332       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
23333     SDValue V1 = N->getOperand(0);
23334     SDValue V2 = N->getOperand(1);
23335
23336     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
23337         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
23338         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
23339         ISD::isBuildVectorAllOnes(V2.getNode()))
23340       return true;
23341   }
23342
23343   return false;
23344 }
23345
23346 // On AVX/AVX2 the type v8i1 is legalized to v8i16, which is an XMM sized
23347 // register. In most cases we actually compare or select YMM-sized registers
23348 // and mixing the two types creates horrible code. This method optimizes
23349 // some of the transition sequences.
23350 static SDValue WidenMaskArithmetic(SDNode *N, SelectionDAG &DAG,
23351                                  TargetLowering::DAGCombinerInfo &DCI,
23352                                  const X86Subtarget *Subtarget) {
23353   EVT VT = N->getValueType(0);
23354   if (!VT.is256BitVector())
23355     return SDValue();
23356
23357   assert((N->getOpcode() == ISD::ANY_EXTEND ||
23358           N->getOpcode() == ISD::ZERO_EXTEND ||
23359           N->getOpcode() == ISD::SIGN_EXTEND) && "Invalid Node");
23360
23361   SDValue Narrow = N->getOperand(0);
23362   EVT NarrowVT = Narrow->getValueType(0);
23363   if (!NarrowVT.is128BitVector())
23364     return SDValue();
23365
23366   if (Narrow->getOpcode() != ISD::XOR &&
23367       Narrow->getOpcode() != ISD::AND &&
23368       Narrow->getOpcode() != ISD::OR)
23369     return SDValue();
23370
23371   SDValue N0  = Narrow->getOperand(0);
23372   SDValue N1  = Narrow->getOperand(1);
23373   SDLoc DL(Narrow);
23374
23375   // The Left side has to be a trunc.
23376   if (N0.getOpcode() != ISD::TRUNCATE)
23377     return SDValue();
23378
23379   // The type of the truncated inputs.
23380   EVT WideVT = N0->getOperand(0)->getValueType(0);
23381   if (WideVT != VT)
23382     return SDValue();
23383
23384   // The right side has to be a 'trunc' or a constant vector.
23385   bool RHSTrunc = N1.getOpcode() == ISD::TRUNCATE;
23386   ConstantSDNode *RHSConstSplat = nullptr;
23387   if (auto *RHSBV = dyn_cast<BuildVectorSDNode>(N1))
23388     RHSConstSplat = RHSBV->getConstantSplatNode();
23389   if (!RHSTrunc && !RHSConstSplat)
23390     return SDValue();
23391
23392   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23393
23394   if (!TLI.isOperationLegalOrPromote(Narrow->getOpcode(), WideVT))
23395     return SDValue();
23396
23397   // Set N0 and N1 to hold the inputs to the new wide operation.
23398   N0 = N0->getOperand(0);
23399   if (RHSConstSplat) {
23400     N1 = DAG.getNode(ISD::ZERO_EXTEND, DL, WideVT.getScalarType(),
23401                      SDValue(RHSConstSplat, 0));
23402     SmallVector<SDValue, 8> C(WideVT.getVectorNumElements(), N1);
23403     N1 = DAG.getNode(ISD::BUILD_VECTOR, DL, WideVT, C);
23404   } else if (RHSTrunc) {
23405     N1 = N1->getOperand(0);
23406   }
23407
23408   // Generate the wide operation.
23409   SDValue Op = DAG.getNode(Narrow->getOpcode(), DL, WideVT, N0, N1);
23410   unsigned Opcode = N->getOpcode();
23411   switch (Opcode) {
23412   case ISD::ANY_EXTEND:
23413     return Op;
23414   case ISD::ZERO_EXTEND: {
23415     unsigned InBits = NarrowVT.getScalarType().getSizeInBits();
23416     APInt Mask = APInt::getAllOnesValue(InBits);
23417     Mask = Mask.zext(VT.getScalarType().getSizeInBits());
23418     return DAG.getNode(ISD::AND, DL, VT,
23419                        Op, DAG.getConstant(Mask, VT));
23420   }
23421   case ISD::SIGN_EXTEND:
23422     return DAG.getNode(ISD::SIGN_EXTEND_INREG, DL, VT,
23423                        Op, DAG.getValueType(NarrowVT));
23424   default:
23425     llvm_unreachable("Unexpected opcode");
23426   }
23427 }
23428
23429 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
23430                                  TargetLowering::DAGCombinerInfo &DCI,
23431                                  const X86Subtarget *Subtarget) {
23432   EVT VT = N->getValueType(0);
23433   if (DCI.isBeforeLegalizeOps())
23434     return SDValue();
23435
23436   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
23437   if (R.getNode())
23438     return R;
23439
23440   // Create BEXTR instructions
23441   // BEXTR is ((X >> imm) & (2**size-1))
23442   if (VT == MVT::i32 || VT == MVT::i64) {
23443     SDValue N0 = N->getOperand(0);
23444     SDValue N1 = N->getOperand(1);
23445     SDLoc DL(N);
23446
23447     // Check for BEXTR.
23448     if ((Subtarget->hasBMI() || Subtarget->hasTBM()) &&
23449         (N0.getOpcode() == ISD::SRA || N0.getOpcode() == ISD::SRL)) {
23450       ConstantSDNode *MaskNode = dyn_cast<ConstantSDNode>(N1);
23451       ConstantSDNode *ShiftNode = dyn_cast<ConstantSDNode>(N0.getOperand(1));
23452       if (MaskNode && ShiftNode) {
23453         uint64_t Mask = MaskNode->getZExtValue();
23454         uint64_t Shift = ShiftNode->getZExtValue();
23455         if (isMask_64(Mask)) {
23456           uint64_t MaskSize = CountPopulation_64(Mask);
23457           if (Shift + MaskSize <= VT.getSizeInBits())
23458             return DAG.getNode(X86ISD::BEXTR, DL, VT, N0.getOperand(0),
23459                                DAG.getConstant(Shift | (MaskSize << 8), VT));
23460         }
23461       }
23462     } // BEXTR
23463
23464     return SDValue();
23465   }
23466
23467   // Want to form ANDNP nodes:
23468   // 1) In the hopes of then easily combining them with OR and AND nodes
23469   //    to form PBLEND/PSIGN.
23470   // 2) To match ANDN packed intrinsics
23471   if (VT != MVT::v2i64 && VT != MVT::v4i64)
23472     return SDValue();
23473
23474   SDValue N0 = N->getOperand(0);
23475   SDValue N1 = N->getOperand(1);
23476   SDLoc DL(N);
23477
23478   // Check LHS for vnot
23479   if (N0.getOpcode() == ISD::XOR &&
23480       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
23481       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
23482     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
23483
23484   // Check RHS for vnot
23485   if (N1.getOpcode() == ISD::XOR &&
23486       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
23487       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
23488     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
23489
23490   return SDValue();
23491 }
23492
23493 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
23494                                 TargetLowering::DAGCombinerInfo &DCI,
23495                                 const X86Subtarget *Subtarget) {
23496   if (DCI.isBeforeLegalizeOps())
23497     return SDValue();
23498
23499   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
23500   if (R.getNode())
23501     return R;
23502
23503   SDValue N0 = N->getOperand(0);
23504   SDValue N1 = N->getOperand(1);
23505   EVT VT = N->getValueType(0);
23506
23507   // look for psign/blend
23508   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
23509     if (!Subtarget->hasSSSE3() ||
23510         (VT == MVT::v4i64 && !Subtarget->hasInt256()))
23511       return SDValue();
23512
23513     // Canonicalize pandn to RHS
23514     if (N0.getOpcode() == X86ISD::ANDNP)
23515       std::swap(N0, N1);
23516     // or (and (m, y), (pandn m, x))
23517     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
23518       SDValue Mask = N1.getOperand(0);
23519       SDValue X    = N1.getOperand(1);
23520       SDValue Y;
23521       if (N0.getOperand(0) == Mask)
23522         Y = N0.getOperand(1);
23523       if (N0.getOperand(1) == Mask)
23524         Y = N0.getOperand(0);
23525
23526       // Check to see if the mask appeared in both the AND and ANDNP and
23527       if (!Y.getNode())
23528         return SDValue();
23529
23530       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
23531       // Look through mask bitcast.
23532       if (Mask.getOpcode() == ISD::BITCAST)
23533         Mask = Mask.getOperand(0);
23534       if (X.getOpcode() == ISD::BITCAST)
23535         X = X.getOperand(0);
23536       if (Y.getOpcode() == ISD::BITCAST)
23537         Y = Y.getOperand(0);
23538
23539       EVT MaskVT = Mask.getValueType();
23540
23541       // Validate that the Mask operand is a vector sra node.
23542       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
23543       // there is no psrai.b
23544       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
23545       unsigned SraAmt = ~0;
23546       if (Mask.getOpcode() == ISD::SRA) {
23547         if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Mask.getOperand(1)))
23548           if (auto *AmtConst = AmtBV->getConstantSplatNode())
23549             SraAmt = AmtConst->getZExtValue();
23550       } else if (Mask.getOpcode() == X86ISD::VSRAI) {
23551         SDValue SraC = Mask.getOperand(1);
23552         SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
23553       }
23554       if ((SraAmt + 1) != EltBits)
23555         return SDValue();
23556
23557       SDLoc DL(N);
23558
23559       // Now we know we at least have a plendvb with the mask val.  See if
23560       // we can form a psignb/w/d.
23561       // psign = x.type == y.type == mask.type && y = sub(0, x);
23562       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
23563           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
23564           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
23565         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
23566                "Unsupported VT for PSIGN");
23567         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
23568         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
23569       }
23570       // PBLENDVB only available on SSE 4.1
23571       if (!Subtarget->hasSSE41())
23572         return SDValue();
23573
23574       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
23575
23576       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
23577       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
23578       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
23579       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
23580       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
23581     }
23582   }
23583
23584   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
23585     return SDValue();
23586
23587   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
23588   MachineFunction &MF = DAG.getMachineFunction();
23589   bool OptForSize = MF.getFunction()->getAttributes().
23590     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
23591
23592   // SHLD/SHRD instructions have lower register pressure, but on some
23593   // platforms they have higher latency than the equivalent
23594   // series of shifts/or that would otherwise be generated.
23595   // Don't fold (or (x << c) | (y >> (64 - c))) if SHLD/SHRD instructions
23596   // have higher latencies and we are not optimizing for size.
23597   if (!OptForSize && Subtarget->isSHLDSlow())
23598     return SDValue();
23599
23600   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
23601     std::swap(N0, N1);
23602   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
23603     return SDValue();
23604   if (!N0.hasOneUse() || !N1.hasOneUse())
23605     return SDValue();
23606
23607   SDValue ShAmt0 = N0.getOperand(1);
23608   if (ShAmt0.getValueType() != MVT::i8)
23609     return SDValue();
23610   SDValue ShAmt1 = N1.getOperand(1);
23611   if (ShAmt1.getValueType() != MVT::i8)
23612     return SDValue();
23613   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
23614     ShAmt0 = ShAmt0.getOperand(0);
23615   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
23616     ShAmt1 = ShAmt1.getOperand(0);
23617
23618   SDLoc DL(N);
23619   unsigned Opc = X86ISD::SHLD;
23620   SDValue Op0 = N0.getOperand(0);
23621   SDValue Op1 = N1.getOperand(0);
23622   if (ShAmt0.getOpcode() == ISD::SUB) {
23623     Opc = X86ISD::SHRD;
23624     std::swap(Op0, Op1);
23625     std::swap(ShAmt0, ShAmt1);
23626   }
23627
23628   unsigned Bits = VT.getSizeInBits();
23629   if (ShAmt1.getOpcode() == ISD::SUB) {
23630     SDValue Sum = ShAmt1.getOperand(0);
23631     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
23632       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
23633       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
23634         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
23635       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
23636         return DAG.getNode(Opc, DL, VT,
23637                            Op0, Op1,
23638                            DAG.getNode(ISD::TRUNCATE, DL,
23639                                        MVT::i8, ShAmt0));
23640     }
23641   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
23642     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
23643     if (ShAmt0C &&
23644         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
23645       return DAG.getNode(Opc, DL, VT,
23646                          N0.getOperand(0), N1.getOperand(0),
23647                          DAG.getNode(ISD::TRUNCATE, DL,
23648                                        MVT::i8, ShAmt0));
23649   }
23650
23651   return SDValue();
23652 }
23653
23654 // Generate NEG and CMOV for integer abs.
23655 static SDValue performIntegerAbsCombine(SDNode *N, SelectionDAG &DAG) {
23656   EVT VT = N->getValueType(0);
23657
23658   // Since X86 does not have CMOV for 8-bit integer, we don't convert
23659   // 8-bit integer abs to NEG and CMOV.
23660   if (VT.isInteger() && VT.getSizeInBits() == 8)
23661     return SDValue();
23662
23663   SDValue N0 = N->getOperand(0);
23664   SDValue N1 = N->getOperand(1);
23665   SDLoc DL(N);
23666
23667   // Check pattern of XOR(ADD(X,Y), Y) where Y is SRA(X, size(X)-1)
23668   // and change it to SUB and CMOV.
23669   if (VT.isInteger() && N->getOpcode() == ISD::XOR &&
23670       N0.getOpcode() == ISD::ADD &&
23671       N0.getOperand(1) == N1 &&
23672       N1.getOpcode() == ISD::SRA &&
23673       N1.getOperand(0) == N0.getOperand(0))
23674     if (ConstantSDNode *Y1C = dyn_cast<ConstantSDNode>(N1.getOperand(1)))
23675       if (Y1C->getAPIntValue() == VT.getSizeInBits()-1) {
23676         // Generate SUB & CMOV.
23677         SDValue Neg = DAG.getNode(X86ISD::SUB, DL, DAG.getVTList(VT, MVT::i32),
23678                                   DAG.getConstant(0, VT), N0.getOperand(0));
23679
23680         SDValue Ops[] = { N0.getOperand(0), Neg,
23681                           DAG.getConstant(X86::COND_GE, MVT::i8),
23682                           SDValue(Neg.getNode(), 1) };
23683         return DAG.getNode(X86ISD::CMOV, DL, DAG.getVTList(VT, MVT::Glue), Ops);
23684       }
23685   return SDValue();
23686 }
23687
23688 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
23689 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
23690                                  TargetLowering::DAGCombinerInfo &DCI,
23691                                  const X86Subtarget *Subtarget) {
23692   if (DCI.isBeforeLegalizeOps())
23693     return SDValue();
23694
23695   if (Subtarget->hasCMov()) {
23696     SDValue RV = performIntegerAbsCombine(N, DAG);
23697     if (RV.getNode())
23698       return RV;
23699   }
23700
23701   return SDValue();
23702 }
23703
23704 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
23705 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
23706                                   TargetLowering::DAGCombinerInfo &DCI,
23707                                   const X86Subtarget *Subtarget) {
23708   LoadSDNode *Ld = cast<LoadSDNode>(N);
23709   EVT RegVT = Ld->getValueType(0);
23710   EVT MemVT = Ld->getMemoryVT();
23711   SDLoc dl(Ld);
23712   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23713
23714   // On Sandybridge unaligned 256bit loads are inefficient.
23715   ISD::LoadExtType Ext = Ld->getExtensionType();
23716   unsigned Alignment = Ld->getAlignment();
23717   bool IsAligned = Alignment == 0 || Alignment >= MemVT.getSizeInBits()/8;
23718   if (RegVT.is256BitVector() && !Subtarget->hasInt256() &&
23719       !DCI.isBeforeLegalizeOps() && !IsAligned && Ext == ISD::NON_EXTLOAD) {
23720     unsigned NumElems = RegVT.getVectorNumElements();
23721     if (NumElems < 2)
23722       return SDValue();
23723
23724     SDValue Ptr = Ld->getBasePtr();
23725     SDValue Increment = DAG.getConstant(16, TLI.getPointerTy());
23726
23727     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
23728                                   NumElems/2);
23729     SDValue Load1 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
23730                                 Ld->getPointerInfo(), Ld->isVolatile(),
23731                                 Ld->isNonTemporal(), Ld->isInvariant(),
23732                                 Alignment);
23733     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
23734     SDValue Load2 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
23735                                 Ld->getPointerInfo(), Ld->isVolatile(),
23736                                 Ld->isNonTemporal(), Ld->isInvariant(),
23737                                 std::min(16U, Alignment));
23738     SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
23739                              Load1.getValue(1),
23740                              Load2.getValue(1));
23741
23742     SDValue NewVec = DAG.getUNDEF(RegVT);
23743     NewVec = Insert128BitVector(NewVec, Load1, 0, DAG, dl);
23744     NewVec = Insert128BitVector(NewVec, Load2, NumElems/2, DAG, dl);
23745     return DCI.CombineTo(N, NewVec, TF, true);
23746   }
23747
23748   return SDValue();
23749 }
23750
23751 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
23752 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
23753                                    const X86Subtarget *Subtarget) {
23754   StoreSDNode *St = cast<StoreSDNode>(N);
23755   EVT VT = St->getValue().getValueType();
23756   EVT StVT = St->getMemoryVT();
23757   SDLoc dl(St);
23758   SDValue StoredVal = St->getOperand(1);
23759   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23760
23761   // If we are saving a concatenation of two XMM registers, perform two stores.
23762   // On Sandy Bridge, 256-bit memory operations are executed by two
23763   // 128-bit ports. However, on Haswell it is better to issue a single 256-bit
23764   // memory  operation.
23765   unsigned Alignment = St->getAlignment();
23766   bool IsAligned = Alignment == 0 || Alignment >= VT.getSizeInBits()/8;
23767   if (VT.is256BitVector() && !Subtarget->hasInt256() &&
23768       StVT == VT && !IsAligned) {
23769     unsigned NumElems = VT.getVectorNumElements();
23770     if (NumElems < 2)
23771       return SDValue();
23772
23773     SDValue Value0 = Extract128BitVector(StoredVal, 0, DAG, dl);
23774     SDValue Value1 = Extract128BitVector(StoredVal, NumElems/2, DAG, dl);
23775
23776     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
23777     SDValue Ptr0 = St->getBasePtr();
23778     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
23779
23780     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
23781                                 St->getPointerInfo(), St->isVolatile(),
23782                                 St->isNonTemporal(), Alignment);
23783     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
23784                                 St->getPointerInfo(), St->isVolatile(),
23785                                 St->isNonTemporal(),
23786                                 std::min(16U, Alignment));
23787     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
23788   }
23789
23790   // Optimize trunc store (of multiple scalars) to shuffle and store.
23791   // First, pack all of the elements in one place. Next, store to memory
23792   // in fewer chunks.
23793   if (St->isTruncatingStore() && VT.isVector()) {
23794     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23795     unsigned NumElems = VT.getVectorNumElements();
23796     assert(StVT != VT && "Cannot truncate to the same type");
23797     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
23798     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
23799
23800     // From, To sizes and ElemCount must be pow of two
23801     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
23802     // We are going to use the original vector elt for storing.
23803     // Accumulated smaller vector elements must be a multiple of the store size.
23804     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
23805
23806     unsigned SizeRatio  = FromSz / ToSz;
23807
23808     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
23809
23810     // Create a type on which we perform the shuffle
23811     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
23812             StVT.getScalarType(), NumElems*SizeRatio);
23813
23814     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
23815
23816     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
23817     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
23818     for (unsigned i = 0; i != NumElems; ++i)
23819       ShuffleVec[i] = i * SizeRatio;
23820
23821     // Can't shuffle using an illegal type.
23822     if (!TLI.isTypeLegal(WideVecVT))
23823       return SDValue();
23824
23825     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
23826                                          DAG.getUNDEF(WideVecVT),
23827                                          &ShuffleVec[0]);
23828     // At this point all of the data is stored at the bottom of the
23829     // register. We now need to save it to mem.
23830
23831     // Find the largest store unit
23832     MVT StoreType = MVT::i8;
23833     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
23834          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
23835       MVT Tp = (MVT::SimpleValueType)tp;
23836       if (TLI.isTypeLegal(Tp) && Tp.getSizeInBits() <= NumElems * ToSz)
23837         StoreType = Tp;
23838     }
23839
23840     // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
23841     if (TLI.isTypeLegal(MVT::f64) && StoreType.getSizeInBits() < 64 &&
23842         (64 <= NumElems * ToSz))
23843       StoreType = MVT::f64;
23844
23845     // Bitcast the original vector into a vector of store-size units
23846     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
23847             StoreType, VT.getSizeInBits()/StoreType.getSizeInBits());
23848     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
23849     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
23850     SmallVector<SDValue, 8> Chains;
23851     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
23852                                         TLI.getPointerTy());
23853     SDValue Ptr = St->getBasePtr();
23854
23855     // Perform one or more big stores into memory.
23856     for (unsigned i=0, e=(ToSz*NumElems)/StoreType.getSizeInBits(); i!=e; ++i) {
23857       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
23858                                    StoreType, ShuffWide,
23859                                    DAG.getIntPtrConstant(i));
23860       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
23861                                 St->getPointerInfo(), St->isVolatile(),
23862                                 St->isNonTemporal(), St->getAlignment());
23863       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
23864       Chains.push_back(Ch);
23865     }
23866
23867     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
23868   }
23869
23870   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
23871   // the FP state in cases where an emms may be missing.
23872   // A preferable solution to the general problem is to figure out the right
23873   // places to insert EMMS.  This qualifies as a quick hack.
23874
23875   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
23876   if (VT.getSizeInBits() != 64)
23877     return SDValue();
23878
23879   const Function *F = DAG.getMachineFunction().getFunction();
23880   bool NoImplicitFloatOps = F->getAttributes().
23881     hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
23882   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
23883                      && Subtarget->hasSSE2();
23884   if ((VT.isVector() ||
23885        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
23886       isa<LoadSDNode>(St->getValue()) &&
23887       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
23888       St->getChain().hasOneUse() && !St->isVolatile()) {
23889     SDNode* LdVal = St->getValue().getNode();
23890     LoadSDNode *Ld = nullptr;
23891     int TokenFactorIndex = -1;
23892     SmallVector<SDValue, 8> Ops;
23893     SDNode* ChainVal = St->getChain().getNode();
23894     // Must be a store of a load.  We currently handle two cases:  the load
23895     // is a direct child, and it's under an intervening TokenFactor.  It is
23896     // possible to dig deeper under nested TokenFactors.
23897     if (ChainVal == LdVal)
23898       Ld = cast<LoadSDNode>(St->getChain());
23899     else if (St->getValue().hasOneUse() &&
23900              ChainVal->getOpcode() == ISD::TokenFactor) {
23901       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
23902         if (ChainVal->getOperand(i).getNode() == LdVal) {
23903           TokenFactorIndex = i;
23904           Ld = cast<LoadSDNode>(St->getValue());
23905         } else
23906           Ops.push_back(ChainVal->getOperand(i));
23907       }
23908     }
23909
23910     if (!Ld || !ISD::isNormalLoad(Ld))
23911       return SDValue();
23912
23913     // If this is not the MMX case, i.e. we are just turning i64 load/store
23914     // into f64 load/store, avoid the transformation if there are multiple
23915     // uses of the loaded value.
23916     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
23917       return SDValue();
23918
23919     SDLoc LdDL(Ld);
23920     SDLoc StDL(N);
23921     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
23922     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
23923     // pair instead.
23924     if (Subtarget->is64Bit() || F64IsLegal) {
23925       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
23926       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
23927                                   Ld->getPointerInfo(), Ld->isVolatile(),
23928                                   Ld->isNonTemporal(), Ld->isInvariant(),
23929                                   Ld->getAlignment());
23930       SDValue NewChain = NewLd.getValue(1);
23931       if (TokenFactorIndex != -1) {
23932         Ops.push_back(NewChain);
23933         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
23934       }
23935       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
23936                           St->getPointerInfo(),
23937                           St->isVolatile(), St->isNonTemporal(),
23938                           St->getAlignment());
23939     }
23940
23941     // Otherwise, lower to two pairs of 32-bit loads / stores.
23942     SDValue LoAddr = Ld->getBasePtr();
23943     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
23944                                  DAG.getConstant(4, MVT::i32));
23945
23946     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
23947                                Ld->getPointerInfo(),
23948                                Ld->isVolatile(), Ld->isNonTemporal(),
23949                                Ld->isInvariant(), Ld->getAlignment());
23950     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
23951                                Ld->getPointerInfo().getWithOffset(4),
23952                                Ld->isVolatile(), Ld->isNonTemporal(),
23953                                Ld->isInvariant(),
23954                                MinAlign(Ld->getAlignment(), 4));
23955
23956     SDValue NewChain = LoLd.getValue(1);
23957     if (TokenFactorIndex != -1) {
23958       Ops.push_back(LoLd);
23959       Ops.push_back(HiLd);
23960       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
23961     }
23962
23963     LoAddr = St->getBasePtr();
23964     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
23965                          DAG.getConstant(4, MVT::i32));
23966
23967     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
23968                                 St->getPointerInfo(),
23969                                 St->isVolatile(), St->isNonTemporal(),
23970                                 St->getAlignment());
23971     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
23972                                 St->getPointerInfo().getWithOffset(4),
23973                                 St->isVolatile(),
23974                                 St->isNonTemporal(),
23975                                 MinAlign(St->getAlignment(), 4));
23976     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
23977   }
23978   return SDValue();
23979 }
23980
23981 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
23982 /// and return the operands for the horizontal operation in LHS and RHS.  A
23983 /// horizontal operation performs the binary operation on successive elements
23984 /// of its first operand, then on successive elements of its second operand,
23985 /// returning the resulting values in a vector.  For example, if
23986 ///   A = < float a0, float a1, float a2, float a3 >
23987 /// and
23988 ///   B = < float b0, float b1, float b2, float b3 >
23989 /// then the result of doing a horizontal operation on A and B is
23990 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
23991 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
23992 /// A horizontal-op B, for some already available A and B, and if so then LHS is
23993 /// set to A, RHS to B, and the routine returns 'true'.
23994 /// Note that the binary operation should have the property that if one of the
23995 /// operands is UNDEF then the result is UNDEF.
23996 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
23997   // Look for the following pattern: if
23998   //   A = < float a0, float a1, float a2, float a3 >
23999   //   B = < float b0, float b1, float b2, float b3 >
24000   // and
24001   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
24002   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
24003   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
24004   // which is A horizontal-op B.
24005
24006   // At least one of the operands should be a vector shuffle.
24007   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
24008       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
24009     return false;
24010
24011   MVT VT = LHS.getSimpleValueType();
24012
24013   assert((VT.is128BitVector() || VT.is256BitVector()) &&
24014          "Unsupported vector type for horizontal add/sub");
24015
24016   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
24017   // operate independently on 128-bit lanes.
24018   unsigned NumElts = VT.getVectorNumElements();
24019   unsigned NumLanes = VT.getSizeInBits()/128;
24020   unsigned NumLaneElts = NumElts / NumLanes;
24021   assert((NumLaneElts % 2 == 0) &&
24022          "Vector type should have an even number of elements in each lane");
24023   unsigned HalfLaneElts = NumLaneElts/2;
24024
24025   // View LHS in the form
24026   //   LHS = VECTOR_SHUFFLE A, B, LMask
24027   // If LHS is not a shuffle then pretend it is the shuffle
24028   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
24029   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
24030   // type VT.
24031   SDValue A, B;
24032   SmallVector<int, 16> LMask(NumElts);
24033   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
24034     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
24035       A = LHS.getOperand(0);
24036     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
24037       B = LHS.getOperand(1);
24038     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
24039     std::copy(Mask.begin(), Mask.end(), LMask.begin());
24040   } else {
24041     if (LHS.getOpcode() != ISD::UNDEF)
24042       A = LHS;
24043     for (unsigned i = 0; i != NumElts; ++i)
24044       LMask[i] = i;
24045   }
24046
24047   // Likewise, view RHS in the form
24048   //   RHS = VECTOR_SHUFFLE C, D, RMask
24049   SDValue C, D;
24050   SmallVector<int, 16> RMask(NumElts);
24051   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
24052     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
24053       C = RHS.getOperand(0);
24054     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
24055       D = RHS.getOperand(1);
24056     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
24057     std::copy(Mask.begin(), Mask.end(), RMask.begin());
24058   } else {
24059     if (RHS.getOpcode() != ISD::UNDEF)
24060       C = RHS;
24061     for (unsigned i = 0; i != NumElts; ++i)
24062       RMask[i] = i;
24063   }
24064
24065   // Check that the shuffles are both shuffling the same vectors.
24066   if (!(A == C && B == D) && !(A == D && B == C))
24067     return false;
24068
24069   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
24070   if (!A.getNode() && !B.getNode())
24071     return false;
24072
24073   // If A and B occur in reverse order in RHS, then "swap" them (which means
24074   // rewriting the mask).
24075   if (A != C)
24076     CommuteVectorShuffleMask(RMask, NumElts);
24077
24078   // At this point LHS and RHS are equivalent to
24079   //   LHS = VECTOR_SHUFFLE A, B, LMask
24080   //   RHS = VECTOR_SHUFFLE A, B, RMask
24081   // Check that the masks correspond to performing a horizontal operation.
24082   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
24083     for (unsigned i = 0; i != NumLaneElts; ++i) {
24084       int LIdx = LMask[i+l], RIdx = RMask[i+l];
24085
24086       // Ignore any UNDEF components.
24087       if (LIdx < 0 || RIdx < 0 ||
24088           (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
24089           (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
24090         continue;
24091
24092       // Check that successive elements are being operated on.  If not, this is
24093       // not a horizontal operation.
24094       unsigned Src = (i/HalfLaneElts); // each lane is split between srcs
24095       int Index = 2*(i%HalfLaneElts) + NumElts*Src + l;
24096       if (!(LIdx == Index && RIdx == Index + 1) &&
24097           !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
24098         return false;
24099     }
24100   }
24101
24102   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
24103   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
24104   return true;
24105 }
24106
24107 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
24108 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
24109                                   const X86Subtarget *Subtarget) {
24110   EVT VT = N->getValueType(0);
24111   SDValue LHS = N->getOperand(0);
24112   SDValue RHS = N->getOperand(1);
24113
24114   // Try to synthesize horizontal adds from adds of shuffles.
24115   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
24116        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
24117       isHorizontalBinOp(LHS, RHS, true))
24118     return DAG.getNode(X86ISD::FHADD, SDLoc(N), VT, LHS, RHS);
24119   return SDValue();
24120 }
24121
24122 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
24123 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
24124                                   const X86Subtarget *Subtarget) {
24125   EVT VT = N->getValueType(0);
24126   SDValue LHS = N->getOperand(0);
24127   SDValue RHS = N->getOperand(1);
24128
24129   // Try to synthesize horizontal subs from subs of shuffles.
24130   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
24131        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
24132       isHorizontalBinOp(LHS, RHS, false))
24133     return DAG.getNode(X86ISD::FHSUB, SDLoc(N), VT, LHS, RHS);
24134   return SDValue();
24135 }
24136
24137 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
24138 /// X86ISD::FXOR nodes.
24139 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
24140   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
24141   // F[X]OR(0.0, x) -> x
24142   // F[X]OR(x, 0.0) -> x
24143   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
24144     if (C->getValueAPF().isPosZero())
24145       return N->getOperand(1);
24146   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
24147     if (C->getValueAPF().isPosZero())
24148       return N->getOperand(0);
24149   return SDValue();
24150 }
24151
24152 /// PerformFMinFMaxCombine - Do target-specific dag combines on X86ISD::FMIN and
24153 /// X86ISD::FMAX nodes.
24154 static SDValue PerformFMinFMaxCombine(SDNode *N, SelectionDAG &DAG) {
24155   assert(N->getOpcode() == X86ISD::FMIN || N->getOpcode() == X86ISD::FMAX);
24156
24157   // Only perform optimizations if UnsafeMath is used.
24158   if (!DAG.getTarget().Options.UnsafeFPMath)
24159     return SDValue();
24160
24161   // If we run in unsafe-math mode, then convert the FMAX and FMIN nodes
24162   // into FMINC and FMAXC, which are Commutative operations.
24163   unsigned NewOp = 0;
24164   switch (N->getOpcode()) {
24165     default: llvm_unreachable("unknown opcode");
24166     case X86ISD::FMIN:  NewOp = X86ISD::FMINC; break;
24167     case X86ISD::FMAX:  NewOp = X86ISD::FMAXC; break;
24168   }
24169
24170   return DAG.getNode(NewOp, SDLoc(N), N->getValueType(0),
24171                      N->getOperand(0), N->getOperand(1));
24172 }
24173
24174 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
24175 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
24176   // FAND(0.0, x) -> 0.0
24177   // FAND(x, 0.0) -> 0.0
24178   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
24179     if (C->getValueAPF().isPosZero())
24180       return N->getOperand(0);
24181   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
24182     if (C->getValueAPF().isPosZero())
24183       return N->getOperand(1);
24184   return SDValue();
24185 }
24186
24187 /// PerformFANDNCombine - Do target-specific dag combines on X86ISD::FANDN nodes
24188 static SDValue PerformFANDNCombine(SDNode *N, SelectionDAG &DAG) {
24189   // FANDN(x, 0.0) -> 0.0
24190   // FANDN(0.0, x) -> x
24191   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
24192     if (C->getValueAPF().isPosZero())
24193       return N->getOperand(1);
24194   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
24195     if (C->getValueAPF().isPosZero())
24196       return N->getOperand(1);
24197   return SDValue();
24198 }
24199
24200 static SDValue PerformBTCombine(SDNode *N,
24201                                 SelectionDAG &DAG,
24202                                 TargetLowering::DAGCombinerInfo &DCI) {
24203   // BT ignores high bits in the bit index operand.
24204   SDValue Op1 = N->getOperand(1);
24205   if (Op1.hasOneUse()) {
24206     unsigned BitWidth = Op1.getValueSizeInBits();
24207     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
24208     APInt KnownZero, KnownOne;
24209     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
24210                                           !DCI.isBeforeLegalizeOps());
24211     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
24212     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
24213         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
24214       DCI.CommitTargetLoweringOpt(TLO);
24215   }
24216   return SDValue();
24217 }
24218
24219 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
24220   SDValue Op = N->getOperand(0);
24221   if (Op.getOpcode() == ISD::BITCAST)
24222     Op = Op.getOperand(0);
24223   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
24224   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
24225       VT.getVectorElementType().getSizeInBits() ==
24226       OpVT.getVectorElementType().getSizeInBits()) {
24227     return DAG.getNode(ISD::BITCAST, SDLoc(N), VT, Op);
24228   }
24229   return SDValue();
24230 }
24231
24232 static SDValue PerformSIGN_EXTEND_INREGCombine(SDNode *N, SelectionDAG &DAG,
24233                                                const X86Subtarget *Subtarget) {
24234   EVT VT = N->getValueType(0);
24235   if (!VT.isVector())
24236     return SDValue();
24237
24238   SDValue N0 = N->getOperand(0);
24239   SDValue N1 = N->getOperand(1);
24240   EVT ExtraVT = cast<VTSDNode>(N1)->getVT();
24241   SDLoc dl(N);
24242
24243   // The SIGN_EXTEND_INREG to v4i64 is expensive operation on the
24244   // both SSE and AVX2 since there is no sign-extended shift right
24245   // operation on a vector with 64-bit elements.
24246   //(sext_in_reg (v4i64 anyext (v4i32 x )), ExtraVT) ->
24247   // (v4i64 sext (v4i32 sext_in_reg (v4i32 x , ExtraVT)))
24248   if (VT == MVT::v4i64 && (N0.getOpcode() == ISD::ANY_EXTEND ||
24249       N0.getOpcode() == ISD::SIGN_EXTEND)) {
24250     SDValue N00 = N0.getOperand(0);
24251
24252     // EXTLOAD has a better solution on AVX2,
24253     // it may be replaced with X86ISD::VSEXT node.
24254     if (N00.getOpcode() == ISD::LOAD && Subtarget->hasInt256())
24255       if (!ISD::isNormalLoad(N00.getNode()))
24256         return SDValue();
24257
24258     if (N00.getValueType() == MVT::v4i32 && ExtraVT.getSizeInBits() < 128) {
24259         SDValue Tmp = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32,
24260                                   N00, N1);
24261       return DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::v4i64, Tmp);
24262     }
24263   }
24264   return SDValue();
24265 }
24266
24267 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
24268                                   TargetLowering::DAGCombinerInfo &DCI,
24269                                   const X86Subtarget *Subtarget) {
24270   if (!DCI.isBeforeLegalizeOps())
24271     return SDValue();
24272
24273   if (!Subtarget->hasFp256())
24274     return SDValue();
24275
24276   EVT VT = N->getValueType(0);
24277   if (VT.isVector() && VT.getSizeInBits() == 256) {
24278     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
24279     if (R.getNode())
24280       return R;
24281   }
24282
24283   return SDValue();
24284 }
24285
24286 static SDValue PerformFMACombine(SDNode *N, SelectionDAG &DAG,
24287                                  const X86Subtarget* Subtarget) {
24288   SDLoc dl(N);
24289   EVT VT = N->getValueType(0);
24290
24291   // Let legalize expand this if it isn't a legal type yet.
24292   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
24293     return SDValue();
24294
24295   EVT ScalarVT = VT.getScalarType();
24296   if ((ScalarVT != MVT::f32 && ScalarVT != MVT::f64) ||
24297       (!Subtarget->hasFMA() && !Subtarget->hasFMA4()))
24298     return SDValue();
24299
24300   SDValue A = N->getOperand(0);
24301   SDValue B = N->getOperand(1);
24302   SDValue C = N->getOperand(2);
24303
24304   bool NegA = (A.getOpcode() == ISD::FNEG);
24305   bool NegB = (B.getOpcode() == ISD::FNEG);
24306   bool NegC = (C.getOpcode() == ISD::FNEG);
24307
24308   // Negative multiplication when NegA xor NegB
24309   bool NegMul = (NegA != NegB);
24310   if (NegA)
24311     A = A.getOperand(0);
24312   if (NegB)
24313     B = B.getOperand(0);
24314   if (NegC)
24315     C = C.getOperand(0);
24316
24317   unsigned Opcode;
24318   if (!NegMul)
24319     Opcode = (!NegC) ? X86ISD::FMADD : X86ISD::FMSUB;
24320   else
24321     Opcode = (!NegC) ? X86ISD::FNMADD : X86ISD::FNMSUB;
24322
24323   return DAG.getNode(Opcode, dl, VT, A, B, C);
24324 }
24325
24326 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
24327                                   TargetLowering::DAGCombinerInfo &DCI,
24328                                   const X86Subtarget *Subtarget) {
24329   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
24330   //           (and (i32 x86isd::setcc_carry), 1)
24331   // This eliminates the zext. This transformation is necessary because
24332   // ISD::SETCC is always legalized to i8.
24333   SDLoc dl(N);
24334   SDValue N0 = N->getOperand(0);
24335   EVT VT = N->getValueType(0);
24336
24337   if (N0.getOpcode() == ISD::AND &&
24338       N0.hasOneUse() &&
24339       N0.getOperand(0).hasOneUse()) {
24340     SDValue N00 = N0.getOperand(0);
24341     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
24342       ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
24343       if (!C || C->getZExtValue() != 1)
24344         return SDValue();
24345       return DAG.getNode(ISD::AND, dl, VT,
24346                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
24347                                      N00.getOperand(0), N00.getOperand(1)),
24348                          DAG.getConstant(1, VT));
24349     }
24350   }
24351
24352   if (N0.getOpcode() == ISD::TRUNCATE &&
24353       N0.hasOneUse() &&
24354       N0.getOperand(0).hasOneUse()) {
24355     SDValue N00 = N0.getOperand(0);
24356     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
24357       return DAG.getNode(ISD::AND, dl, VT,
24358                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
24359                                      N00.getOperand(0), N00.getOperand(1)),
24360                          DAG.getConstant(1, VT));
24361     }
24362   }
24363   if (VT.is256BitVector()) {
24364     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
24365     if (R.getNode())
24366       return R;
24367   }
24368
24369   return SDValue();
24370 }
24371
24372 // Optimize x == -y --> x+y == 0
24373 //          x != -y --> x+y != 0
24374 static SDValue PerformISDSETCCCombine(SDNode *N, SelectionDAG &DAG,
24375                                       const X86Subtarget* Subtarget) {
24376   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
24377   SDValue LHS = N->getOperand(0);
24378   SDValue RHS = N->getOperand(1);
24379   EVT VT = N->getValueType(0);
24380   SDLoc DL(N);
24381
24382   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && LHS.getOpcode() == ISD::SUB)
24383     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(LHS.getOperand(0)))
24384       if (C->getAPIntValue() == 0 && LHS.hasOneUse()) {
24385         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
24386                                    LHS.getValueType(), RHS, LHS.getOperand(1));
24387         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
24388                             addV, DAG.getConstant(0, addV.getValueType()), CC);
24389       }
24390   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && RHS.getOpcode() == ISD::SUB)
24391     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS.getOperand(0)))
24392       if (C->getAPIntValue() == 0 && RHS.hasOneUse()) {
24393         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
24394                                    RHS.getValueType(), LHS, RHS.getOperand(1));
24395         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
24396                             addV, DAG.getConstant(0, addV.getValueType()), CC);
24397       }
24398
24399   if (VT.getScalarType() == MVT::i1) {
24400     bool IsSEXT0 = (LHS.getOpcode() == ISD::SIGN_EXTEND) &&
24401       (LHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
24402     bool IsVZero0 = ISD::isBuildVectorAllZeros(LHS.getNode());
24403     if (!IsSEXT0 && !IsVZero0)
24404       return SDValue();
24405     bool IsSEXT1 = (RHS.getOpcode() == ISD::SIGN_EXTEND) &&
24406       (RHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
24407     bool IsVZero1 = ISD::isBuildVectorAllZeros(RHS.getNode());
24408
24409     if (!IsSEXT1 && !IsVZero1)
24410       return SDValue();
24411
24412     if (IsSEXT0 && IsVZero1) {
24413       assert(VT == LHS.getOperand(0).getValueType() && "Uexpected operand type");
24414       if (CC == ISD::SETEQ)
24415         return DAG.getNOT(DL, LHS.getOperand(0), VT);
24416       return LHS.getOperand(0);
24417     }
24418     if (IsSEXT1 && IsVZero0) {
24419       assert(VT == RHS.getOperand(0).getValueType() && "Uexpected operand type");
24420       if (CC == ISD::SETEQ)
24421         return DAG.getNOT(DL, RHS.getOperand(0), VT);
24422       return RHS.getOperand(0);
24423     }
24424   }
24425
24426   return SDValue();
24427 }
24428
24429 static SDValue PerformINSERTPSCombine(SDNode *N, SelectionDAG &DAG,
24430                                       const X86Subtarget *Subtarget) {
24431   SDLoc dl(N);
24432   MVT VT = N->getOperand(1)->getSimpleValueType(0);
24433   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
24434          "X86insertps is only defined for v4x32");
24435
24436   SDValue Ld = N->getOperand(1);
24437   if (MayFoldLoad(Ld)) {
24438     // Extract the countS bits from the immediate so we can get the proper
24439     // address when narrowing the vector load to a specific element.
24440     // When the second source op is a memory address, interps doesn't use
24441     // countS and just gets an f32 from that address.
24442     unsigned DestIndex =
24443         cast<ConstantSDNode>(N->getOperand(2))->getZExtValue() >> 6;
24444     Ld = NarrowVectorLoadToElement(cast<LoadSDNode>(Ld), DestIndex, DAG);
24445   } else
24446     return SDValue();
24447
24448   // Create this as a scalar to vector to match the instruction pattern.
24449   SDValue LoadScalarToVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Ld);
24450   // countS bits are ignored when loading from memory on insertps, which
24451   // means we don't need to explicitly set them to 0.
24452   return DAG.getNode(X86ISD::INSERTPS, dl, VT, N->getOperand(0),
24453                      LoadScalarToVector, N->getOperand(2));
24454 }
24455
24456 // Helper function of PerformSETCCCombine. It is to materialize "setb reg"
24457 // as "sbb reg,reg", since it can be extended without zext and produces
24458 // an all-ones bit which is more useful than 0/1 in some cases.
24459 static SDValue MaterializeSETB(SDLoc DL, SDValue EFLAGS, SelectionDAG &DAG,
24460                                MVT VT) {
24461   if (VT == MVT::i8)
24462     return DAG.getNode(ISD::AND, DL, VT,
24463                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
24464                                    DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS),
24465                        DAG.getConstant(1, VT));
24466   assert (VT == MVT::i1 && "Unexpected type for SECCC node");
24467   return DAG.getNode(ISD::TRUNCATE, DL, MVT::i1,
24468                      DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
24469                                  DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS));
24470 }
24471
24472 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
24473 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG,
24474                                    TargetLowering::DAGCombinerInfo &DCI,
24475                                    const X86Subtarget *Subtarget) {
24476   SDLoc DL(N);
24477   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(0));
24478   SDValue EFLAGS = N->getOperand(1);
24479
24480   if (CC == X86::COND_A) {
24481     // Try to convert COND_A into COND_B in an attempt to facilitate
24482     // materializing "setb reg".
24483     //
24484     // Do not flip "e > c", where "c" is a constant, because Cmp instruction
24485     // cannot take an immediate as its first operand.
24486     //
24487     if (EFLAGS.getOpcode() == X86ISD::SUB && EFLAGS.hasOneUse() &&
24488         EFLAGS.getValueType().isInteger() &&
24489         !isa<ConstantSDNode>(EFLAGS.getOperand(1))) {
24490       SDValue NewSub = DAG.getNode(X86ISD::SUB, SDLoc(EFLAGS),
24491                                    EFLAGS.getNode()->getVTList(),
24492                                    EFLAGS.getOperand(1), EFLAGS.getOperand(0));
24493       SDValue NewEFLAGS = SDValue(NewSub.getNode(), EFLAGS.getResNo());
24494       return MaterializeSETB(DL, NewEFLAGS, DAG, N->getSimpleValueType(0));
24495     }
24496   }
24497
24498   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
24499   // a zext and produces an all-ones bit which is more useful than 0/1 in some
24500   // cases.
24501   if (CC == X86::COND_B)
24502     return MaterializeSETB(DL, EFLAGS, DAG, N->getSimpleValueType(0));
24503
24504   SDValue Flags;
24505
24506   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
24507   if (Flags.getNode()) {
24508     SDValue Cond = DAG.getConstant(CC, MVT::i8);
24509     return DAG.getNode(X86ISD::SETCC, DL, N->getVTList(), Cond, Flags);
24510   }
24511
24512   return SDValue();
24513 }
24514
24515 // Optimize branch condition evaluation.
24516 //
24517 static SDValue PerformBrCondCombine(SDNode *N, SelectionDAG &DAG,
24518                                     TargetLowering::DAGCombinerInfo &DCI,
24519                                     const X86Subtarget *Subtarget) {
24520   SDLoc DL(N);
24521   SDValue Chain = N->getOperand(0);
24522   SDValue Dest = N->getOperand(1);
24523   SDValue EFLAGS = N->getOperand(3);
24524   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(2));
24525
24526   SDValue Flags;
24527
24528   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
24529   if (Flags.getNode()) {
24530     SDValue Cond = DAG.getConstant(CC, MVT::i8);
24531     return DAG.getNode(X86ISD::BRCOND, DL, N->getVTList(), Chain, Dest, Cond,
24532                        Flags);
24533   }
24534
24535   return SDValue();
24536 }
24537
24538 static SDValue performVectorCompareAndMaskUnaryOpCombine(SDNode *N,
24539                                                          SelectionDAG &DAG) {
24540   // Take advantage of vector comparisons producing 0 or -1 in each lane to
24541   // optimize away operation when it's from a constant.
24542   //
24543   // The general transformation is:
24544   //    UNARYOP(AND(VECTOR_CMP(x,y), constant)) -->
24545   //       AND(VECTOR_CMP(x,y), constant2)
24546   //    constant2 = UNARYOP(constant)
24547
24548   // Early exit if this isn't a vector operation, the operand of the
24549   // unary operation isn't a bitwise AND, or if the sizes of the operations
24550   // aren't the same.
24551   EVT VT = N->getValueType(0);
24552   if (!VT.isVector() || N->getOperand(0)->getOpcode() != ISD::AND ||
24553       N->getOperand(0)->getOperand(0)->getOpcode() != ISD::SETCC ||
24554       VT.getSizeInBits() != N->getOperand(0)->getValueType(0).getSizeInBits())
24555     return SDValue();
24556
24557   // Now check that the other operand of the AND is a constant. We could
24558   // make the transformation for non-constant splats as well, but it's unclear
24559   // that would be a benefit as it would not eliminate any operations, just
24560   // perform one more step in scalar code before moving to the vector unit.
24561   if (BuildVectorSDNode *BV =
24562           dyn_cast<BuildVectorSDNode>(N->getOperand(0)->getOperand(1))) {
24563     // Bail out if the vector isn't a constant.
24564     if (!BV->isConstant())
24565       return SDValue();
24566
24567     // Everything checks out. Build up the new and improved node.
24568     SDLoc DL(N);
24569     EVT IntVT = BV->getValueType(0);
24570     // Create a new constant of the appropriate type for the transformed
24571     // DAG.
24572     SDValue SourceConst = DAG.getNode(N->getOpcode(), DL, VT, SDValue(BV, 0));
24573     // The AND node needs bitcasts to/from an integer vector type around it.
24574     SDValue MaskConst = DAG.getNode(ISD::BITCAST, DL, IntVT, SourceConst);
24575     SDValue NewAnd = DAG.getNode(ISD::AND, DL, IntVT,
24576                                  N->getOperand(0)->getOperand(0), MaskConst);
24577     SDValue Res = DAG.getNode(ISD::BITCAST, DL, VT, NewAnd);
24578     return Res;
24579   }
24580
24581   return SDValue();
24582 }
24583
24584 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
24585                                         const X86TargetLowering *XTLI) {
24586   // First try to optimize away the conversion entirely when it's
24587   // conditionally from a constant. Vectors only.
24588   SDValue Res = performVectorCompareAndMaskUnaryOpCombine(N, DAG);
24589   if (Res != SDValue())
24590     return Res;
24591
24592   // Now move on to more general possibilities.
24593   SDValue Op0 = N->getOperand(0);
24594   EVT InVT = Op0->getValueType(0);
24595
24596   // SINT_TO_FP(v4i8) -> SINT_TO_FP(SEXT(v4i8 to v4i32))
24597   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
24598     SDLoc dl(N);
24599     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
24600     SDValue P = DAG.getNode(ISD::SIGN_EXTEND, dl, DstVT, Op0);
24601     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
24602   }
24603
24604   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
24605   // a 32-bit target where SSE doesn't support i64->FP operations.
24606   if (Op0.getOpcode() == ISD::LOAD) {
24607     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
24608     EVT VT = Ld->getValueType(0);
24609     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
24610         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
24611         !XTLI->getSubtarget()->is64Bit() &&
24612         VT == MVT::i64) {
24613       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
24614                                           Ld->getChain(), Op0, DAG);
24615       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
24616       return FILDChain;
24617     }
24618   }
24619   return SDValue();
24620 }
24621
24622 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
24623 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
24624                                  X86TargetLowering::DAGCombinerInfo &DCI) {
24625   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
24626   // the result is either zero or one (depending on the input carry bit).
24627   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
24628   if (X86::isZeroNode(N->getOperand(0)) &&
24629       X86::isZeroNode(N->getOperand(1)) &&
24630       // We don't have a good way to replace an EFLAGS use, so only do this when
24631       // dead right now.
24632       SDValue(N, 1).use_empty()) {
24633     SDLoc DL(N);
24634     EVT VT = N->getValueType(0);
24635     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
24636     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
24637                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
24638                                            DAG.getConstant(X86::COND_B,MVT::i8),
24639                                            N->getOperand(2)),
24640                                DAG.getConstant(1, VT));
24641     return DCI.CombineTo(N, Res1, CarryOut);
24642   }
24643
24644   return SDValue();
24645 }
24646
24647 // fold (add Y, (sete  X, 0)) -> adc  0, Y
24648 //      (add Y, (setne X, 0)) -> sbb -1, Y
24649 //      (sub (sete  X, 0), Y) -> sbb  0, Y
24650 //      (sub (setne X, 0), Y) -> adc -1, Y
24651 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
24652   SDLoc DL(N);
24653
24654   // Look through ZExts.
24655   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
24656   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
24657     return SDValue();
24658
24659   SDValue SetCC = Ext.getOperand(0);
24660   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
24661     return SDValue();
24662
24663   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
24664   if (CC != X86::COND_E && CC != X86::COND_NE)
24665     return SDValue();
24666
24667   SDValue Cmp = SetCC.getOperand(1);
24668   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
24669       !X86::isZeroNode(Cmp.getOperand(1)) ||
24670       !Cmp.getOperand(0).getValueType().isInteger())
24671     return SDValue();
24672
24673   SDValue CmpOp0 = Cmp.getOperand(0);
24674   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
24675                                DAG.getConstant(1, CmpOp0.getValueType()));
24676
24677   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
24678   if (CC == X86::COND_NE)
24679     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
24680                        DL, OtherVal.getValueType(), OtherVal,
24681                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
24682   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
24683                      DL, OtherVal.getValueType(), OtherVal,
24684                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
24685 }
24686
24687 /// PerformADDCombine - Do target-specific dag combines on integer adds.
24688 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
24689                                  const X86Subtarget *Subtarget) {
24690   EVT VT = N->getValueType(0);
24691   SDValue Op0 = N->getOperand(0);
24692   SDValue Op1 = N->getOperand(1);
24693
24694   // Try to synthesize horizontal adds from adds of shuffles.
24695   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
24696        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
24697       isHorizontalBinOp(Op0, Op1, true))
24698     return DAG.getNode(X86ISD::HADD, SDLoc(N), VT, Op0, Op1);
24699
24700   return OptimizeConditionalInDecrement(N, DAG);
24701 }
24702
24703 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
24704                                  const X86Subtarget *Subtarget) {
24705   SDValue Op0 = N->getOperand(0);
24706   SDValue Op1 = N->getOperand(1);
24707
24708   // X86 can't encode an immediate LHS of a sub. See if we can push the
24709   // negation into a preceding instruction.
24710   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
24711     // If the RHS of the sub is a XOR with one use and a constant, invert the
24712     // immediate. Then add one to the LHS of the sub so we can turn
24713     // X-Y -> X+~Y+1, saving one register.
24714     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
24715         isa<ConstantSDNode>(Op1.getOperand(1))) {
24716       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
24717       EVT VT = Op0.getValueType();
24718       SDValue NewXor = DAG.getNode(ISD::XOR, SDLoc(Op1), VT,
24719                                    Op1.getOperand(0),
24720                                    DAG.getConstant(~XorC, VT));
24721       return DAG.getNode(ISD::ADD, SDLoc(N), VT, NewXor,
24722                          DAG.getConstant(C->getAPIntValue()+1, VT));
24723     }
24724   }
24725
24726   // Try to synthesize horizontal adds from adds of shuffles.
24727   EVT VT = N->getValueType(0);
24728   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
24729        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
24730       isHorizontalBinOp(Op0, Op1, true))
24731     return DAG.getNode(X86ISD::HSUB, SDLoc(N), VT, Op0, Op1);
24732
24733   return OptimizeConditionalInDecrement(N, DAG);
24734 }
24735
24736 /// performVZEXTCombine - Performs build vector combines
24737 static SDValue performVZEXTCombine(SDNode *N, SelectionDAG &DAG,
24738                                    TargetLowering::DAGCombinerInfo &DCI,
24739                                    const X86Subtarget *Subtarget) {
24740   SDLoc DL(N);
24741   MVT VT = N->getSimpleValueType(0);
24742   SDValue Op = N->getOperand(0);
24743   MVT OpVT = Op.getSimpleValueType();
24744   MVT OpEltVT = OpVT.getVectorElementType();
24745   unsigned InputBits = OpEltVT.getSizeInBits() * VT.getVectorNumElements();
24746
24747   // (vzext (bitcast (vzext (x)) -> (vzext x)
24748   SDValue V = Op;
24749   while (V.getOpcode() == ISD::BITCAST)
24750     V = V.getOperand(0);
24751
24752   if (V != Op && V.getOpcode() == X86ISD::VZEXT) {
24753     MVT InnerVT = V.getSimpleValueType();
24754     MVT InnerEltVT = InnerVT.getVectorElementType();
24755
24756     // If the element sizes match exactly, we can just do one larger vzext. This
24757     // is always an exact type match as vzext operates on integer types.
24758     if (OpEltVT == InnerEltVT) {
24759       assert(OpVT == InnerVT && "Types must match for vzext!");
24760       return DAG.getNode(X86ISD::VZEXT, DL, VT, V.getOperand(0));
24761     }
24762
24763     // The only other way we can combine them is if only a single element of the
24764     // inner vzext is used in the input to the outer vzext.
24765     if (InnerEltVT.getSizeInBits() < InputBits)
24766       return SDValue();
24767
24768     // In this case, the inner vzext is completely dead because we're going to
24769     // only look at bits inside of the low element. Just do the outer vzext on
24770     // a bitcast of the input to the inner.
24771     return DAG.getNode(X86ISD::VZEXT, DL, VT,
24772                        DAG.getNode(ISD::BITCAST, DL, OpVT, V));
24773   }
24774
24775   // Check if we can bypass extracting and re-inserting an element of an input
24776   // vector. Essentialy:
24777   // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast x)
24778   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR &&
24779       V.getOperand(0).getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
24780       V.getOperand(0).getSimpleValueType().getSizeInBits() == InputBits) {
24781     SDValue ExtractedV = V.getOperand(0);
24782     SDValue OrigV = ExtractedV.getOperand(0);
24783     if (auto *ExtractIdx = dyn_cast<ConstantSDNode>(ExtractedV.getOperand(1)))
24784       if (ExtractIdx->getZExtValue() == 0) {
24785         MVT OrigVT = OrigV.getSimpleValueType();
24786         // Extract a subvector if necessary...
24787         if (OrigVT.getSizeInBits() > OpVT.getSizeInBits()) {
24788           int Ratio = OrigVT.getSizeInBits() / OpVT.getSizeInBits();
24789           OrigVT = MVT::getVectorVT(OrigVT.getVectorElementType(),
24790                                     OrigVT.getVectorNumElements() / Ratio);
24791           OrigV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, OrigVT, OrigV,
24792                               DAG.getIntPtrConstant(0));
24793         }
24794         Op = DAG.getNode(ISD::BITCAST, DL, OpVT, OrigV);
24795         return DAG.getNode(X86ISD::VZEXT, DL, VT, Op);
24796       }
24797   }
24798
24799   return SDValue();
24800 }
24801
24802 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
24803                                              DAGCombinerInfo &DCI) const {
24804   SelectionDAG &DAG = DCI.DAG;
24805   switch (N->getOpcode()) {
24806   default: break;
24807   case ISD::EXTRACT_VECTOR_ELT:
24808     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, DCI);
24809   case ISD::VSELECT:
24810   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
24811   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI, Subtarget);
24812   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
24813   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
24814   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
24815   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
24816   case ISD::SHL:
24817   case ISD::SRA:
24818   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
24819   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
24820   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
24821   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
24822   case ISD::LOAD:           return PerformLOADCombine(N, DAG, DCI, Subtarget);
24823   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
24824   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
24825   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
24826   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
24827   case X86ISD::FXOR:
24828   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
24829   case X86ISD::FMIN:
24830   case X86ISD::FMAX:        return PerformFMinFMaxCombine(N, DAG);
24831   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
24832   case X86ISD::FANDN:       return PerformFANDNCombine(N, DAG);
24833   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
24834   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
24835   case ISD::ANY_EXTEND:
24836   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, DCI, Subtarget);
24837   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
24838   case ISD::SIGN_EXTEND_INREG:
24839     return PerformSIGN_EXTEND_INREGCombine(N, DAG, Subtarget);
24840   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG,DCI,Subtarget);
24841   case ISD::SETCC:          return PerformISDSETCCCombine(N, DAG, Subtarget);
24842   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG, DCI, Subtarget);
24843   case X86ISD::BRCOND:      return PerformBrCondCombine(N, DAG, DCI, Subtarget);
24844   case X86ISD::VZEXT:       return performVZEXTCombine(N, DAG, DCI, Subtarget);
24845   case X86ISD::SHUFP:       // Handle all target specific shuffles
24846   case X86ISD::PALIGNR:
24847   case X86ISD::UNPCKH:
24848   case X86ISD::UNPCKL:
24849   case X86ISD::MOVHLPS:
24850   case X86ISD::MOVLHPS:
24851   case X86ISD::PSHUFB:
24852   case X86ISD::PSHUFD:
24853   case X86ISD::PSHUFHW:
24854   case X86ISD::PSHUFLW:
24855   case X86ISD::MOVSS:
24856   case X86ISD::MOVSD:
24857   case X86ISD::VPERMILPI:
24858   case X86ISD::VPERM2X128:
24859   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
24860   case ISD::FMA:            return PerformFMACombine(N, DAG, Subtarget);
24861   case ISD::INTRINSIC_WO_CHAIN:
24862     return PerformINTRINSIC_WO_CHAINCombine(N, DAG, Subtarget);
24863   case X86ISD::INSERTPS:
24864     return PerformINSERTPSCombine(N, DAG, Subtarget);
24865   case ISD::BUILD_VECTOR: return PerformBUILD_VECTORCombine(N, DAG, Subtarget);
24866   }
24867
24868   return SDValue();
24869 }
24870
24871 /// isTypeDesirableForOp - Return true if the target has native support for
24872 /// the specified value type and it is 'desirable' to use the type for the
24873 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
24874 /// instruction encodings are longer and some i16 instructions are slow.
24875 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
24876   if (!isTypeLegal(VT))
24877     return false;
24878   if (VT != MVT::i16)
24879     return true;
24880
24881   switch (Opc) {
24882   default:
24883     return true;
24884   case ISD::LOAD:
24885   case ISD::SIGN_EXTEND:
24886   case ISD::ZERO_EXTEND:
24887   case ISD::ANY_EXTEND:
24888   case ISD::SHL:
24889   case ISD::SRL:
24890   case ISD::SUB:
24891   case ISD::ADD:
24892   case ISD::MUL:
24893   case ISD::AND:
24894   case ISD::OR:
24895   case ISD::XOR:
24896     return false;
24897   }
24898 }
24899
24900 /// IsDesirableToPromoteOp - This method query the target whether it is
24901 /// beneficial for dag combiner to promote the specified node. If true, it
24902 /// should return the desired promotion type by reference.
24903 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
24904   EVT VT = Op.getValueType();
24905   if (VT != MVT::i16)
24906     return false;
24907
24908   bool Promote = false;
24909   bool Commute = false;
24910   switch (Op.getOpcode()) {
24911   default: break;
24912   case ISD::LOAD: {
24913     LoadSDNode *LD = cast<LoadSDNode>(Op);
24914     // If the non-extending load has a single use and it's not live out, then it
24915     // might be folded.
24916     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
24917                                                      Op.hasOneUse()*/) {
24918       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
24919              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
24920         // The only case where we'd want to promote LOAD (rather then it being
24921         // promoted as an operand is when it's only use is liveout.
24922         if (UI->getOpcode() != ISD::CopyToReg)
24923           return false;
24924       }
24925     }
24926     Promote = true;
24927     break;
24928   }
24929   case ISD::SIGN_EXTEND:
24930   case ISD::ZERO_EXTEND:
24931   case ISD::ANY_EXTEND:
24932     Promote = true;
24933     break;
24934   case ISD::SHL:
24935   case ISD::SRL: {
24936     SDValue N0 = Op.getOperand(0);
24937     // Look out for (store (shl (load), x)).
24938     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
24939       return false;
24940     Promote = true;
24941     break;
24942   }
24943   case ISD::ADD:
24944   case ISD::MUL:
24945   case ISD::AND:
24946   case ISD::OR:
24947   case ISD::XOR:
24948     Commute = true;
24949     // fallthrough
24950   case ISD::SUB: {
24951     SDValue N0 = Op.getOperand(0);
24952     SDValue N1 = Op.getOperand(1);
24953     if (!Commute && MayFoldLoad(N1))
24954       return false;
24955     // Avoid disabling potential load folding opportunities.
24956     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
24957       return false;
24958     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
24959       return false;
24960     Promote = true;
24961   }
24962   }
24963
24964   PVT = MVT::i32;
24965   return Promote;
24966 }
24967
24968 //===----------------------------------------------------------------------===//
24969 //                           X86 Inline Assembly Support
24970 //===----------------------------------------------------------------------===//
24971
24972 namespace {
24973   // Helper to match a string separated by whitespace.
24974   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
24975     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
24976
24977     for (unsigned i = 0, e = args.size(); i != e; ++i) {
24978       StringRef piece(*args[i]);
24979       if (!s.startswith(piece)) // Check if the piece matches.
24980         return false;
24981
24982       s = s.substr(piece.size());
24983       StringRef::size_type pos = s.find_first_not_of(" \t");
24984       if (pos == 0) // We matched a prefix.
24985         return false;
24986
24987       s = s.substr(pos);
24988     }
24989
24990     return s.empty();
24991   }
24992   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
24993 }
24994
24995 static bool clobbersFlagRegisters(const SmallVector<StringRef, 4> &AsmPieces) {
24996
24997   if (AsmPieces.size() == 3 || AsmPieces.size() == 4) {
24998     if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{cc}") &&
24999         std::count(AsmPieces.begin(), AsmPieces.end(), "~{flags}") &&
25000         std::count(AsmPieces.begin(), AsmPieces.end(), "~{fpsr}")) {
25001
25002       if (AsmPieces.size() == 3)
25003         return true;
25004       else if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{dirflag}"))
25005         return true;
25006     }
25007   }
25008   return false;
25009 }
25010
25011 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
25012   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
25013
25014   std::string AsmStr = IA->getAsmString();
25015
25016   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
25017   if (!Ty || Ty->getBitWidth() % 16 != 0)
25018     return false;
25019
25020   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
25021   SmallVector<StringRef, 4> AsmPieces;
25022   SplitString(AsmStr, AsmPieces, ";\n");
25023
25024   switch (AsmPieces.size()) {
25025   default: return false;
25026   case 1:
25027     // FIXME: this should verify that we are targeting a 486 or better.  If not,
25028     // we will turn this bswap into something that will be lowered to logical
25029     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
25030     // lower so don't worry about this.
25031     // bswap $0
25032     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
25033         matchAsm(AsmPieces[0], "bswapl", "$0") ||
25034         matchAsm(AsmPieces[0], "bswapq", "$0") ||
25035         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
25036         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
25037         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
25038       // No need to check constraints, nothing other than the equivalent of
25039       // "=r,0" would be valid here.
25040       return IntrinsicLowering::LowerToByteSwap(CI);
25041     }
25042
25043     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
25044     if (CI->getType()->isIntegerTy(16) &&
25045         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
25046         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
25047          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
25048       AsmPieces.clear();
25049       const std::string &ConstraintsStr = IA->getConstraintString();
25050       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
25051       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
25052       if (clobbersFlagRegisters(AsmPieces))
25053         return IntrinsicLowering::LowerToByteSwap(CI);
25054     }
25055     break;
25056   case 3:
25057     if (CI->getType()->isIntegerTy(32) &&
25058         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
25059         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
25060         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
25061         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
25062       AsmPieces.clear();
25063       const std::string &ConstraintsStr = IA->getConstraintString();
25064       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
25065       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
25066       if (clobbersFlagRegisters(AsmPieces))
25067         return IntrinsicLowering::LowerToByteSwap(CI);
25068     }
25069
25070     if (CI->getType()->isIntegerTy(64)) {
25071       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
25072       if (Constraints.size() >= 2 &&
25073           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
25074           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
25075         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
25076         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
25077             matchAsm(AsmPieces[1], "bswap", "%edx") &&
25078             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
25079           return IntrinsicLowering::LowerToByteSwap(CI);
25080       }
25081     }
25082     break;
25083   }
25084   return false;
25085 }
25086
25087 /// getConstraintType - Given a constraint letter, return the type of
25088 /// constraint it is for this target.
25089 X86TargetLowering::ConstraintType
25090 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
25091   if (Constraint.size() == 1) {
25092     switch (Constraint[0]) {
25093     case 'R':
25094     case 'q':
25095     case 'Q':
25096     case 'f':
25097     case 't':
25098     case 'u':
25099     case 'y':
25100     case 'x':
25101     case 'Y':
25102     case 'l':
25103       return C_RegisterClass;
25104     case 'a':
25105     case 'b':
25106     case 'c':
25107     case 'd':
25108     case 'S':
25109     case 'D':
25110     case 'A':
25111       return C_Register;
25112     case 'I':
25113     case 'J':
25114     case 'K':
25115     case 'L':
25116     case 'M':
25117     case 'N':
25118     case 'G':
25119     case 'C':
25120     case 'e':
25121     case 'Z':
25122       return C_Other;
25123     default:
25124       break;
25125     }
25126   }
25127   return TargetLowering::getConstraintType(Constraint);
25128 }
25129
25130 /// Examine constraint type and operand type and determine a weight value.
25131 /// This object must already have been set up with the operand type
25132 /// and the current alternative constraint selected.
25133 TargetLowering::ConstraintWeight
25134   X86TargetLowering::getSingleConstraintMatchWeight(
25135     AsmOperandInfo &info, const char *constraint) const {
25136   ConstraintWeight weight = CW_Invalid;
25137   Value *CallOperandVal = info.CallOperandVal;
25138     // If we don't have a value, we can't do a match,
25139     // but allow it at the lowest weight.
25140   if (!CallOperandVal)
25141     return CW_Default;
25142   Type *type = CallOperandVal->getType();
25143   // Look at the constraint type.
25144   switch (*constraint) {
25145   default:
25146     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
25147   case 'R':
25148   case 'q':
25149   case 'Q':
25150   case 'a':
25151   case 'b':
25152   case 'c':
25153   case 'd':
25154   case 'S':
25155   case 'D':
25156   case 'A':
25157     if (CallOperandVal->getType()->isIntegerTy())
25158       weight = CW_SpecificReg;
25159     break;
25160   case 'f':
25161   case 't':
25162   case 'u':
25163     if (type->isFloatingPointTy())
25164       weight = CW_SpecificReg;
25165     break;
25166   case 'y':
25167     if (type->isX86_MMXTy() && Subtarget->hasMMX())
25168       weight = CW_SpecificReg;
25169     break;
25170   case 'x':
25171   case 'Y':
25172     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
25173         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasFp256()))
25174       weight = CW_Register;
25175     break;
25176   case 'I':
25177     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
25178       if (C->getZExtValue() <= 31)
25179         weight = CW_Constant;
25180     }
25181     break;
25182   case 'J':
25183     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25184       if (C->getZExtValue() <= 63)
25185         weight = CW_Constant;
25186     }
25187     break;
25188   case 'K':
25189     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25190       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
25191         weight = CW_Constant;
25192     }
25193     break;
25194   case 'L':
25195     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25196       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
25197         weight = CW_Constant;
25198     }
25199     break;
25200   case 'M':
25201     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25202       if (C->getZExtValue() <= 3)
25203         weight = CW_Constant;
25204     }
25205     break;
25206   case 'N':
25207     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25208       if (C->getZExtValue() <= 0xff)
25209         weight = CW_Constant;
25210     }
25211     break;
25212   case 'G':
25213   case 'C':
25214     if (dyn_cast<ConstantFP>(CallOperandVal)) {
25215       weight = CW_Constant;
25216     }
25217     break;
25218   case 'e':
25219     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25220       if ((C->getSExtValue() >= -0x80000000LL) &&
25221           (C->getSExtValue() <= 0x7fffffffLL))
25222         weight = CW_Constant;
25223     }
25224     break;
25225   case 'Z':
25226     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25227       if (C->getZExtValue() <= 0xffffffff)
25228         weight = CW_Constant;
25229     }
25230     break;
25231   }
25232   return weight;
25233 }
25234
25235 /// LowerXConstraint - try to replace an X constraint, which matches anything,
25236 /// with another that has more specific requirements based on the type of the
25237 /// corresponding operand.
25238 const char *X86TargetLowering::
25239 LowerXConstraint(EVT ConstraintVT) const {
25240   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
25241   // 'f' like normal targets.
25242   if (ConstraintVT.isFloatingPoint()) {
25243     if (Subtarget->hasSSE2())
25244       return "Y";
25245     if (Subtarget->hasSSE1())
25246       return "x";
25247   }
25248
25249   return TargetLowering::LowerXConstraint(ConstraintVT);
25250 }
25251
25252 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
25253 /// vector.  If it is invalid, don't add anything to Ops.
25254 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
25255                                                      std::string &Constraint,
25256                                                      std::vector<SDValue>&Ops,
25257                                                      SelectionDAG &DAG) const {
25258   SDValue Result;
25259
25260   // Only support length 1 constraints for now.
25261   if (Constraint.length() > 1) return;
25262
25263   char ConstraintLetter = Constraint[0];
25264   switch (ConstraintLetter) {
25265   default: break;
25266   case 'I':
25267     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25268       if (C->getZExtValue() <= 31) {
25269         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25270         break;
25271       }
25272     }
25273     return;
25274   case 'J':
25275     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25276       if (C->getZExtValue() <= 63) {
25277         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25278         break;
25279       }
25280     }
25281     return;
25282   case 'K':
25283     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25284       if (isInt<8>(C->getSExtValue())) {
25285         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25286         break;
25287       }
25288     }
25289     return;
25290   case 'N':
25291     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25292       if (C->getZExtValue() <= 255) {
25293         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25294         break;
25295       }
25296     }
25297     return;
25298   case 'e': {
25299     // 32-bit signed value
25300     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25301       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
25302                                            C->getSExtValue())) {
25303         // Widen to 64 bits here to get it sign extended.
25304         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
25305         break;
25306       }
25307     // FIXME gcc accepts some relocatable values here too, but only in certain
25308     // memory models; it's complicated.
25309     }
25310     return;
25311   }
25312   case 'Z': {
25313     // 32-bit unsigned value
25314     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25315       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
25316                                            C->getZExtValue())) {
25317         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25318         break;
25319       }
25320     }
25321     // FIXME gcc accepts some relocatable values here too, but only in certain
25322     // memory models; it's complicated.
25323     return;
25324   }
25325   case 'i': {
25326     // Literal immediates are always ok.
25327     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
25328       // Widen to 64 bits here to get it sign extended.
25329       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
25330       break;
25331     }
25332
25333     // In any sort of PIC mode addresses need to be computed at runtime by
25334     // adding in a register or some sort of table lookup.  These can't
25335     // be used as immediates.
25336     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
25337       return;
25338
25339     // If we are in non-pic codegen mode, we allow the address of a global (with
25340     // an optional displacement) to be used with 'i'.
25341     GlobalAddressSDNode *GA = nullptr;
25342     int64_t Offset = 0;
25343
25344     // Match either (GA), (GA+C), (GA+C1+C2), etc.
25345     while (1) {
25346       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
25347         Offset += GA->getOffset();
25348         break;
25349       } else if (Op.getOpcode() == ISD::ADD) {
25350         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
25351           Offset += C->getZExtValue();
25352           Op = Op.getOperand(0);
25353           continue;
25354         }
25355       } else if (Op.getOpcode() == ISD::SUB) {
25356         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
25357           Offset += -C->getZExtValue();
25358           Op = Op.getOperand(0);
25359           continue;
25360         }
25361       }
25362
25363       // Otherwise, this isn't something we can handle, reject it.
25364       return;
25365     }
25366
25367     const GlobalValue *GV = GA->getGlobal();
25368     // If we require an extra load to get this address, as in PIC mode, we
25369     // can't accept it.
25370     if (isGlobalStubReference(
25371             Subtarget->ClassifyGlobalReference(GV, DAG.getTarget())))
25372       return;
25373
25374     Result = DAG.getTargetGlobalAddress(GV, SDLoc(Op),
25375                                         GA->getValueType(0), Offset);
25376     break;
25377   }
25378   }
25379
25380   if (Result.getNode()) {
25381     Ops.push_back(Result);
25382     return;
25383   }
25384   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
25385 }
25386
25387 std::pair<unsigned, const TargetRegisterClass*>
25388 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
25389                                                 MVT VT) const {
25390   // First, see if this is a constraint that directly corresponds to an LLVM
25391   // register class.
25392   if (Constraint.size() == 1) {
25393     // GCC Constraint Letters
25394     switch (Constraint[0]) {
25395     default: break;
25396       // TODO: Slight differences here in allocation order and leaving
25397       // RIP in the class. Do they matter any more here than they do
25398       // in the normal allocation?
25399     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
25400       if (Subtarget->is64Bit()) {
25401         if (VT == MVT::i32 || VT == MVT::f32)
25402           return std::make_pair(0U, &X86::GR32RegClass);
25403         if (VT == MVT::i16)
25404           return std::make_pair(0U, &X86::GR16RegClass);
25405         if (VT == MVT::i8 || VT == MVT::i1)
25406           return std::make_pair(0U, &X86::GR8RegClass);
25407         if (VT == MVT::i64 || VT == MVT::f64)
25408           return std::make_pair(0U, &X86::GR64RegClass);
25409         break;
25410       }
25411       // 32-bit fallthrough
25412     case 'Q':   // Q_REGS
25413       if (VT == MVT::i32 || VT == MVT::f32)
25414         return std::make_pair(0U, &X86::GR32_ABCDRegClass);
25415       if (VT == MVT::i16)
25416         return std::make_pair(0U, &X86::GR16_ABCDRegClass);
25417       if (VT == MVT::i8 || VT == MVT::i1)
25418         return std::make_pair(0U, &X86::GR8_ABCD_LRegClass);
25419       if (VT == MVT::i64)
25420         return std::make_pair(0U, &X86::GR64_ABCDRegClass);
25421       break;
25422     case 'r':   // GENERAL_REGS
25423     case 'l':   // INDEX_REGS
25424       if (VT == MVT::i8 || VT == MVT::i1)
25425         return std::make_pair(0U, &X86::GR8RegClass);
25426       if (VT == MVT::i16)
25427         return std::make_pair(0U, &X86::GR16RegClass);
25428       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
25429         return std::make_pair(0U, &X86::GR32RegClass);
25430       return std::make_pair(0U, &X86::GR64RegClass);
25431     case 'R':   // LEGACY_REGS
25432       if (VT == MVT::i8 || VT == MVT::i1)
25433         return std::make_pair(0U, &X86::GR8_NOREXRegClass);
25434       if (VT == MVT::i16)
25435         return std::make_pair(0U, &X86::GR16_NOREXRegClass);
25436       if (VT == MVT::i32 || !Subtarget->is64Bit())
25437         return std::make_pair(0U, &X86::GR32_NOREXRegClass);
25438       return std::make_pair(0U, &X86::GR64_NOREXRegClass);
25439     case 'f':  // FP Stack registers.
25440       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
25441       // value to the correct fpstack register class.
25442       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
25443         return std::make_pair(0U, &X86::RFP32RegClass);
25444       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
25445         return std::make_pair(0U, &X86::RFP64RegClass);
25446       return std::make_pair(0U, &X86::RFP80RegClass);
25447     case 'y':   // MMX_REGS if MMX allowed.
25448       if (!Subtarget->hasMMX()) break;
25449       return std::make_pair(0U, &X86::VR64RegClass);
25450     case 'Y':   // SSE_REGS if SSE2 allowed
25451       if (!Subtarget->hasSSE2()) break;
25452       // FALL THROUGH.
25453     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
25454       if (!Subtarget->hasSSE1()) break;
25455
25456       switch (VT.SimpleTy) {
25457       default: break;
25458       // Scalar SSE types.
25459       case MVT::f32:
25460       case MVT::i32:
25461         return std::make_pair(0U, &X86::FR32RegClass);
25462       case MVT::f64:
25463       case MVT::i64:
25464         return std::make_pair(0U, &X86::FR64RegClass);
25465       // Vector types.
25466       case MVT::v16i8:
25467       case MVT::v8i16:
25468       case MVT::v4i32:
25469       case MVT::v2i64:
25470       case MVT::v4f32:
25471       case MVT::v2f64:
25472         return std::make_pair(0U, &X86::VR128RegClass);
25473       // AVX types.
25474       case MVT::v32i8:
25475       case MVT::v16i16:
25476       case MVT::v8i32:
25477       case MVT::v4i64:
25478       case MVT::v8f32:
25479       case MVT::v4f64:
25480         return std::make_pair(0U, &X86::VR256RegClass);
25481       case MVT::v8f64:
25482       case MVT::v16f32:
25483       case MVT::v16i32:
25484       case MVT::v8i64:
25485         return std::make_pair(0U, &X86::VR512RegClass);
25486       }
25487       break;
25488     }
25489   }
25490
25491   // Use the default implementation in TargetLowering to convert the register
25492   // constraint into a member of a register class.
25493   std::pair<unsigned, const TargetRegisterClass*> Res;
25494   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
25495
25496   // Not found as a standard register?
25497   if (!Res.second) {
25498     // Map st(0) -> st(7) -> ST0
25499     if (Constraint.size() == 7 && Constraint[0] == '{' &&
25500         tolower(Constraint[1]) == 's' &&
25501         tolower(Constraint[2]) == 't' &&
25502         Constraint[3] == '(' &&
25503         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
25504         Constraint[5] == ')' &&
25505         Constraint[6] == '}') {
25506
25507       Res.first = X86::FP0+Constraint[4]-'0';
25508       Res.second = &X86::RFP80RegClass;
25509       return Res;
25510     }
25511
25512     // GCC allows "st(0)" to be called just plain "st".
25513     if (StringRef("{st}").equals_lower(Constraint)) {
25514       Res.first = X86::FP0;
25515       Res.second = &X86::RFP80RegClass;
25516       return Res;
25517     }
25518
25519     // flags -> EFLAGS
25520     if (StringRef("{flags}").equals_lower(Constraint)) {
25521       Res.first = X86::EFLAGS;
25522       Res.second = &X86::CCRRegClass;
25523       return Res;
25524     }
25525
25526     // 'A' means EAX + EDX.
25527     if (Constraint == "A") {
25528       Res.first = X86::EAX;
25529       Res.second = &X86::GR32_ADRegClass;
25530       return Res;
25531     }
25532     return Res;
25533   }
25534
25535   // Otherwise, check to see if this is a register class of the wrong value
25536   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
25537   // turn into {ax},{dx}.
25538   if (Res.second->hasType(VT))
25539     return Res;   // Correct type already, nothing to do.
25540
25541   // All of the single-register GCC register classes map their values onto
25542   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
25543   // really want an 8-bit or 32-bit register, map to the appropriate register
25544   // class and return the appropriate register.
25545   if (Res.second == &X86::GR16RegClass) {
25546     if (VT == MVT::i8 || VT == MVT::i1) {
25547       unsigned DestReg = 0;
25548       switch (Res.first) {
25549       default: break;
25550       case X86::AX: DestReg = X86::AL; break;
25551       case X86::DX: DestReg = X86::DL; break;
25552       case X86::CX: DestReg = X86::CL; break;
25553       case X86::BX: DestReg = X86::BL; break;
25554       }
25555       if (DestReg) {
25556         Res.first = DestReg;
25557         Res.second = &X86::GR8RegClass;
25558       }
25559     } else if (VT == MVT::i32 || VT == MVT::f32) {
25560       unsigned DestReg = 0;
25561       switch (Res.first) {
25562       default: break;
25563       case X86::AX: DestReg = X86::EAX; break;
25564       case X86::DX: DestReg = X86::EDX; break;
25565       case X86::CX: DestReg = X86::ECX; break;
25566       case X86::BX: DestReg = X86::EBX; break;
25567       case X86::SI: DestReg = X86::ESI; break;
25568       case X86::DI: DestReg = X86::EDI; break;
25569       case X86::BP: DestReg = X86::EBP; break;
25570       case X86::SP: DestReg = X86::ESP; break;
25571       }
25572       if (DestReg) {
25573         Res.first = DestReg;
25574         Res.second = &X86::GR32RegClass;
25575       }
25576     } else if (VT == MVT::i64 || VT == MVT::f64) {
25577       unsigned DestReg = 0;
25578       switch (Res.first) {
25579       default: break;
25580       case X86::AX: DestReg = X86::RAX; break;
25581       case X86::DX: DestReg = X86::RDX; break;
25582       case X86::CX: DestReg = X86::RCX; break;
25583       case X86::BX: DestReg = X86::RBX; break;
25584       case X86::SI: DestReg = X86::RSI; break;
25585       case X86::DI: DestReg = X86::RDI; break;
25586       case X86::BP: DestReg = X86::RBP; break;
25587       case X86::SP: DestReg = X86::RSP; break;
25588       }
25589       if (DestReg) {
25590         Res.first = DestReg;
25591         Res.second = &X86::GR64RegClass;
25592       }
25593     }
25594   } else if (Res.second == &X86::FR32RegClass ||
25595              Res.second == &X86::FR64RegClass ||
25596              Res.second == &X86::VR128RegClass ||
25597              Res.second == &X86::VR256RegClass ||
25598              Res.second == &X86::FR32XRegClass ||
25599              Res.second == &X86::FR64XRegClass ||
25600              Res.second == &X86::VR128XRegClass ||
25601              Res.second == &X86::VR256XRegClass ||
25602              Res.second == &X86::VR512RegClass) {
25603     // Handle references to XMM physical registers that got mapped into the
25604     // wrong class.  This can happen with constraints like {xmm0} where the
25605     // target independent register mapper will just pick the first match it can
25606     // find, ignoring the required type.
25607
25608     if (VT == MVT::f32 || VT == MVT::i32)
25609       Res.second = &X86::FR32RegClass;
25610     else if (VT == MVT::f64 || VT == MVT::i64)
25611       Res.second = &X86::FR64RegClass;
25612     else if (X86::VR128RegClass.hasType(VT))
25613       Res.second = &X86::VR128RegClass;
25614     else if (X86::VR256RegClass.hasType(VT))
25615       Res.second = &X86::VR256RegClass;
25616     else if (X86::VR512RegClass.hasType(VT))
25617       Res.second = &X86::VR512RegClass;
25618   }
25619
25620   return Res;
25621 }
25622
25623 int X86TargetLowering::getScalingFactorCost(const AddrMode &AM,
25624                                             Type *Ty) const {
25625   // Scaling factors are not free at all.
25626   // An indexed folded instruction, i.e., inst (reg1, reg2, scale),
25627   // will take 2 allocations in the out of order engine instead of 1
25628   // for plain addressing mode, i.e. inst (reg1).
25629   // E.g.,
25630   // vaddps (%rsi,%drx), %ymm0, %ymm1
25631   // Requires two allocations (one for the load, one for the computation)
25632   // whereas:
25633   // vaddps (%rsi), %ymm0, %ymm1
25634   // Requires just 1 allocation, i.e., freeing allocations for other operations
25635   // and having less micro operations to execute.
25636   //
25637   // For some X86 architectures, this is even worse because for instance for
25638   // stores, the complex addressing mode forces the instruction to use the
25639   // "load" ports instead of the dedicated "store" port.
25640   // E.g., on Haswell:
25641   // vmovaps %ymm1, (%r8, %rdi) can use port 2 or 3.
25642   // vmovaps %ymm1, (%r8) can use port 2, 3, or 7.   
25643   if (isLegalAddressingMode(AM, Ty))
25644     // Scale represents reg2 * scale, thus account for 1
25645     // as soon as we use a second register.
25646     return AM.Scale != 0;
25647   return -1;
25648 }
25649
25650 bool X86TargetLowering::isTargetFTOL() const {
25651   return Subtarget->isTargetKnownWindowsMSVC() && !Subtarget->is64Bit();
25652 }