[AVX512] Handle valign masking intrinsic via C++ lowering
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86ISelLowering.h"
16 #include "Utils/X86ShuffleDecode.h"
17 #include "X86CallingConv.h"
18 #include "X86InstrBuilder.h"
19 #include "X86MachineFunctionInfo.h"
20 #include "X86TargetMachine.h"
21 #include "X86TargetObjectFile.h"
22 #include "llvm/ADT/SmallSet.h"
23 #include "llvm/ADT/Statistic.h"
24 #include "llvm/ADT/StringExtras.h"
25 #include "llvm/ADT/StringSwitch.h"
26 #include "llvm/ADT/VariadicFunction.h"
27 #include "llvm/CodeGen/IntrinsicLowering.h"
28 #include "llvm/CodeGen/MachineFrameInfo.h"
29 #include "llvm/CodeGen/MachineFunction.h"
30 #include "llvm/CodeGen/MachineInstrBuilder.h"
31 #include "llvm/CodeGen/MachineJumpTableInfo.h"
32 #include "llvm/CodeGen/MachineModuleInfo.h"
33 #include "llvm/CodeGen/MachineRegisterInfo.h"
34 #include "llvm/IR/CallSite.h"
35 #include "llvm/IR/CallingConv.h"
36 #include "llvm/IR/Constants.h"
37 #include "llvm/IR/DerivedTypes.h"
38 #include "llvm/IR/Function.h"
39 #include "llvm/IR/GlobalAlias.h"
40 #include "llvm/IR/GlobalVariable.h"
41 #include "llvm/IR/Instructions.h"
42 #include "llvm/IR/Intrinsics.h"
43 #include "llvm/MC/MCAsmInfo.h"
44 #include "llvm/MC/MCContext.h"
45 #include "llvm/MC/MCExpr.h"
46 #include "llvm/MC/MCSymbol.h"
47 #include "llvm/Support/CommandLine.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/ErrorHandling.h"
50 #include "llvm/Support/MathExtras.h"
51 #include "llvm/Target/TargetOptions.h"
52 #include <bitset>
53 #include <numeric>
54 #include <cctype>
55 using namespace llvm;
56
57 #define DEBUG_TYPE "x86-isel"
58
59 STATISTIC(NumTailCalls, "Number of tail calls");
60
61 static cl::opt<bool> ExperimentalVectorWideningLegalization(
62     "x86-experimental-vector-widening-legalization", cl::init(false),
63     cl::desc("Enable an experimental vector type legalization through widening "
64              "rather than promotion."),
65     cl::Hidden);
66
67 static cl::opt<bool> ExperimentalVectorShuffleLowering(
68     "x86-experimental-vector-shuffle-lowering", cl::init(false),
69     cl::desc("Enable an experimental vector shuffle lowering code path."),
70     cl::Hidden);
71
72 // Forward declarations.
73 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
74                        SDValue V2);
75
76 static SDValue ExtractSubVector(SDValue Vec, unsigned IdxVal,
77                                 SelectionDAG &DAG, SDLoc dl,
78                                 unsigned vectorWidth) {
79   assert((vectorWidth == 128 || vectorWidth == 256) &&
80          "Unsupported vector width");
81   EVT VT = Vec.getValueType();
82   EVT ElVT = VT.getVectorElementType();
83   unsigned Factor = VT.getSizeInBits()/vectorWidth;
84   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
85                                   VT.getVectorNumElements()/Factor);
86
87   // Extract from UNDEF is UNDEF.
88   if (Vec.getOpcode() == ISD::UNDEF)
89     return DAG.getUNDEF(ResultVT);
90
91   // Extract the relevant vectorWidth bits.  Generate an EXTRACT_SUBVECTOR
92   unsigned ElemsPerChunk = vectorWidth / ElVT.getSizeInBits();
93
94   // This is the index of the first element of the vectorWidth-bit chunk
95   // we want.
96   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / vectorWidth)
97                                * ElemsPerChunk);
98
99   // If the input is a buildvector just emit a smaller one.
100   if (Vec.getOpcode() == ISD::BUILD_VECTOR)
101     return DAG.getNode(ISD::BUILD_VECTOR, dl, ResultVT,
102                        makeArrayRef(Vec->op_begin()+NormalizedIdxVal,
103                                     ElemsPerChunk));
104
105   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
106   SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
107                                VecIdx);
108
109   return Result;
110
111 }
112 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
113 /// sets things up to match to an AVX VEXTRACTF128 / VEXTRACTI128
114 /// or AVX-512 VEXTRACTF32x4 / VEXTRACTI32x4
115 /// instructions or a simple subregister reference. Idx is an index in the
116 /// 128 bits we want.  It need not be aligned to a 128-bit bounday.  That makes
117 /// lowering EXTRACT_VECTOR_ELT operations easier.
118 static SDValue Extract128BitVector(SDValue Vec, unsigned IdxVal,
119                                    SelectionDAG &DAG, SDLoc dl) {
120   assert((Vec.getValueType().is256BitVector() ||
121           Vec.getValueType().is512BitVector()) && "Unexpected vector size!");
122   return ExtractSubVector(Vec, IdxVal, DAG, dl, 128);
123 }
124
125 /// Generate a DAG to grab 256-bits from a 512-bit vector.
126 static SDValue Extract256BitVector(SDValue Vec, unsigned IdxVal,
127                                    SelectionDAG &DAG, SDLoc dl) {
128   assert(Vec.getValueType().is512BitVector() && "Unexpected vector size!");
129   return ExtractSubVector(Vec, IdxVal, DAG, dl, 256);
130 }
131
132 static SDValue InsertSubVector(SDValue Result, SDValue Vec,
133                                unsigned IdxVal, SelectionDAG &DAG,
134                                SDLoc dl, unsigned vectorWidth) {
135   assert((vectorWidth == 128 || vectorWidth == 256) &&
136          "Unsupported vector width");
137   // Inserting UNDEF is Result
138   if (Vec.getOpcode() == ISD::UNDEF)
139     return Result;
140   EVT VT = Vec.getValueType();
141   EVT ElVT = VT.getVectorElementType();
142   EVT ResultVT = Result.getValueType();
143
144   // Insert the relevant vectorWidth bits.
145   unsigned ElemsPerChunk = vectorWidth/ElVT.getSizeInBits();
146
147   // This is the index of the first element of the vectorWidth-bit chunk
148   // we want.
149   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/vectorWidth)
150                                * ElemsPerChunk);
151
152   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
153   return DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
154                      VecIdx);
155 }
156 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
157 /// sets things up to match to an AVX VINSERTF128/VINSERTI128 or
158 /// AVX-512 VINSERTF32x4/VINSERTI32x4 instructions or a
159 /// simple superregister reference.  Idx is an index in the 128 bits
160 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
161 /// lowering INSERT_VECTOR_ELT operations easier.
162 static SDValue Insert128BitVector(SDValue Result, SDValue Vec,
163                                   unsigned IdxVal, SelectionDAG &DAG,
164                                   SDLoc dl) {
165   assert(Vec.getValueType().is128BitVector() && "Unexpected vector size!");
166   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 128);
167 }
168
169 static SDValue Insert256BitVector(SDValue Result, SDValue Vec,
170                                   unsigned IdxVal, SelectionDAG &DAG,
171                                   SDLoc dl) {
172   assert(Vec.getValueType().is256BitVector() && "Unexpected vector size!");
173   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 256);
174 }
175
176 /// Concat two 128-bit vectors into a 256 bit vector using VINSERTF128
177 /// instructions. This is used because creating CONCAT_VECTOR nodes of
178 /// BUILD_VECTORS returns a larger BUILD_VECTOR while we're trying to lower
179 /// large BUILD_VECTORS.
180 static SDValue Concat128BitVectors(SDValue V1, SDValue V2, EVT VT,
181                                    unsigned NumElems, SelectionDAG &DAG,
182                                    SDLoc dl) {
183   SDValue V = Insert128BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
184   return Insert128BitVector(V, V2, NumElems/2, DAG, dl);
185 }
186
187 static SDValue Concat256BitVectors(SDValue V1, SDValue V2, EVT VT,
188                                    unsigned NumElems, SelectionDAG &DAG,
189                                    SDLoc dl) {
190   SDValue V = Insert256BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
191   return Insert256BitVector(V, V2, NumElems/2, DAG, dl);
192 }
193
194 static TargetLoweringObjectFile *createTLOF(const Triple &TT) {
195   if (TT.isOSBinFormatMachO()) {
196     if (TT.getArch() == Triple::x86_64)
197       return new X86_64MachoTargetObjectFile();
198     return new TargetLoweringObjectFileMachO();
199   }
200
201   if (TT.isOSLinux())
202     return new X86LinuxTargetObjectFile();
203   if (TT.isOSBinFormatELF())
204     return new TargetLoweringObjectFileELF();
205   if (TT.isKnownWindowsMSVCEnvironment())
206     return new X86WindowsTargetObjectFile();
207   if (TT.isOSBinFormatCOFF())
208     return new TargetLoweringObjectFileCOFF();
209   llvm_unreachable("unknown subtarget type");
210 }
211
212 // FIXME: This should stop caching the target machine as soon as
213 // we can remove resetOperationActions et al.
214 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
215   : TargetLowering(TM, createTLOF(Triple(TM.getTargetTriple()))) {
216   Subtarget = &TM.getSubtarget<X86Subtarget>();
217   X86ScalarSSEf64 = Subtarget->hasSSE2();
218   X86ScalarSSEf32 = Subtarget->hasSSE1();
219   TD = getDataLayout();
220
221   resetOperationActions();
222 }
223
224 void X86TargetLowering::resetOperationActions() {
225   const TargetMachine &TM = getTargetMachine();
226   static bool FirstTimeThrough = true;
227
228   // If none of the target options have changed, then we don't need to reset the
229   // operation actions.
230   if (!FirstTimeThrough && TO == TM.Options) return;
231
232   if (!FirstTimeThrough) {
233     // Reinitialize the actions.
234     initActions();
235     FirstTimeThrough = false;
236   }
237
238   TO = TM.Options;
239
240   // Set up the TargetLowering object.
241   static const MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
242
243   // X86 is weird, it always uses i8 for shift amounts and setcc results.
244   setBooleanContents(ZeroOrOneBooleanContent);
245   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
246   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
247
248   // For 64-bit since we have so many registers use the ILP scheduler, for
249   // 32-bit code use the register pressure specific scheduling.
250   // For Atom, always use ILP scheduling.
251   if (Subtarget->isAtom())
252     setSchedulingPreference(Sched::ILP);
253   else if (Subtarget->is64Bit())
254     setSchedulingPreference(Sched::ILP);
255   else
256     setSchedulingPreference(Sched::RegPressure);
257   const X86RegisterInfo *RegInfo =
258       TM.getSubtarget<X86Subtarget>().getRegisterInfo();
259   setStackPointerRegisterToSaveRestore(RegInfo->getStackRegister());
260
261   // Bypass expensive divides on Atom when compiling with O2
262   if (Subtarget->hasSlowDivide() && TM.getOptLevel() >= CodeGenOpt::Default) {
263     addBypassSlowDiv(32, 8);
264     if (Subtarget->is64Bit())
265       addBypassSlowDiv(64, 16);
266   }
267
268   if (Subtarget->isTargetKnownWindowsMSVC()) {
269     // Setup Windows compiler runtime calls.
270     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
271     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
272     setLibcallName(RTLIB::SREM_I64, "_allrem");
273     setLibcallName(RTLIB::UREM_I64, "_aullrem");
274     setLibcallName(RTLIB::MUL_I64, "_allmul");
275     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
276     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
277     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
278     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
279     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
280
281     // The _ftol2 runtime function has an unusual calling conv, which
282     // is modeled by a special pseudo-instruction.
283     setLibcallName(RTLIB::FPTOUINT_F64_I64, nullptr);
284     setLibcallName(RTLIB::FPTOUINT_F32_I64, nullptr);
285     setLibcallName(RTLIB::FPTOUINT_F64_I32, nullptr);
286     setLibcallName(RTLIB::FPTOUINT_F32_I32, nullptr);
287   }
288
289   if (Subtarget->isTargetDarwin()) {
290     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
291     setUseUnderscoreSetJmp(false);
292     setUseUnderscoreLongJmp(false);
293   } else if (Subtarget->isTargetWindowsGNU()) {
294     // MS runtime is weird: it exports _setjmp, but longjmp!
295     setUseUnderscoreSetJmp(true);
296     setUseUnderscoreLongJmp(false);
297   } else {
298     setUseUnderscoreSetJmp(true);
299     setUseUnderscoreLongJmp(true);
300   }
301
302   // Set up the register classes.
303   addRegisterClass(MVT::i8, &X86::GR8RegClass);
304   addRegisterClass(MVT::i16, &X86::GR16RegClass);
305   addRegisterClass(MVT::i32, &X86::GR32RegClass);
306   if (Subtarget->is64Bit())
307     addRegisterClass(MVT::i64, &X86::GR64RegClass);
308
309   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
310
311   // We don't accept any truncstore of integer registers.
312   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
313   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
314   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
315   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
316   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
317   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
318
319   // SETOEQ and SETUNE require checking two conditions.
320   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
321   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
322   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
323   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
324   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
325   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
326
327   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
328   // operation.
329   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
330   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
331   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
332
333   if (Subtarget->is64Bit()) {
334     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
335     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
336   } else if (!TM.Options.UseSoftFloat) {
337     // We have an algorithm for SSE2->double, and we turn this into a
338     // 64-bit FILD followed by conditional FADD for other targets.
339     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
340     // We have an algorithm for SSE2, and we turn this into a 64-bit
341     // FILD for other targets.
342     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
343   }
344
345   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
346   // this operation.
347   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
348   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
349
350   if (!TM.Options.UseSoftFloat) {
351     // SSE has no i16 to fp conversion, only i32
352     if (X86ScalarSSEf32) {
353       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
354       // f32 and f64 cases are Legal, f80 case is not
355       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
356     } else {
357       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
358       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
359     }
360   } else {
361     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
362     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
363   }
364
365   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
366   // are Legal, f80 is custom lowered.
367   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
368   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
369
370   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
371   // this operation.
372   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
373   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
374
375   if (X86ScalarSSEf32) {
376     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
377     // f32 and f64 cases are Legal, f80 case is not
378     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
379   } else {
380     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
381     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
382   }
383
384   // Handle FP_TO_UINT by promoting the destination to a larger signed
385   // conversion.
386   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
387   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
388   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
389
390   if (Subtarget->is64Bit()) {
391     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
392     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
393   } else if (!TM.Options.UseSoftFloat) {
394     // Since AVX is a superset of SSE3, only check for SSE here.
395     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
396       // Expand FP_TO_UINT into a select.
397       // FIXME: We would like to use a Custom expander here eventually to do
398       // the optimal thing for SSE vs. the default expansion in the legalizer.
399       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
400     else
401       // With SSE3 we can use fisttpll to convert to a signed i64; without
402       // SSE, we're stuck with a fistpll.
403       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
404   }
405
406   if (isTargetFTOL()) {
407     // Use the _ftol2 runtime function, which has a pseudo-instruction
408     // to handle its weird calling convention.
409     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Custom);
410   }
411
412   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
413   if (!X86ScalarSSEf64) {
414     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
415     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
416     if (Subtarget->is64Bit()) {
417       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
418       // Without SSE, i64->f64 goes through memory.
419       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
420     }
421   }
422
423   // Scalar integer divide and remainder are lowered to use operations that
424   // produce two results, to match the available instructions. This exposes
425   // the two-result form to trivial CSE, which is able to combine x/y and x%y
426   // into a single instruction.
427   //
428   // Scalar integer multiply-high is also lowered to use two-result
429   // operations, to match the available instructions. However, plain multiply
430   // (low) operations are left as Legal, as there are single-result
431   // instructions for this in x86. Using the two-result multiply instructions
432   // when both high and low results are needed must be arranged by dagcombine.
433   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
434     MVT VT = IntVTs[i];
435     setOperationAction(ISD::MULHS, VT, Expand);
436     setOperationAction(ISD::MULHU, VT, Expand);
437     setOperationAction(ISD::SDIV, VT, Expand);
438     setOperationAction(ISD::UDIV, VT, Expand);
439     setOperationAction(ISD::SREM, VT, Expand);
440     setOperationAction(ISD::UREM, VT, Expand);
441
442     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
443     setOperationAction(ISD::ADDC, VT, Custom);
444     setOperationAction(ISD::ADDE, VT, Custom);
445     setOperationAction(ISD::SUBC, VT, Custom);
446     setOperationAction(ISD::SUBE, VT, Custom);
447   }
448
449   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
450   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
451   setOperationAction(ISD::BR_CC            , MVT::f32,   Expand);
452   setOperationAction(ISD::BR_CC            , MVT::f64,   Expand);
453   setOperationAction(ISD::BR_CC            , MVT::f80,   Expand);
454   setOperationAction(ISD::BR_CC            , MVT::i8,    Expand);
455   setOperationAction(ISD::BR_CC            , MVT::i16,   Expand);
456   setOperationAction(ISD::BR_CC            , MVT::i32,   Expand);
457   setOperationAction(ISD::BR_CC            , MVT::i64,   Expand);
458   setOperationAction(ISD::SELECT_CC        , MVT::f32,   Expand);
459   setOperationAction(ISD::SELECT_CC        , MVT::f64,   Expand);
460   setOperationAction(ISD::SELECT_CC        , MVT::f80,   Expand);
461   setOperationAction(ISD::SELECT_CC        , MVT::i8,    Expand);
462   setOperationAction(ISD::SELECT_CC        , MVT::i16,   Expand);
463   setOperationAction(ISD::SELECT_CC        , MVT::i32,   Expand);
464   setOperationAction(ISD::SELECT_CC        , MVT::i64,   Expand);
465   if (Subtarget->is64Bit())
466     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
467   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
468   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
469   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
470   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
471   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
472   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
473   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
474   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
475
476   // Promote the i8 variants and force them on up to i32 which has a shorter
477   // encoding.
478   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
479   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
480   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
481   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
482   if (Subtarget->hasBMI()) {
483     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
484     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
485     if (Subtarget->is64Bit())
486       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
487   } else {
488     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
489     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
490     if (Subtarget->is64Bit())
491       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
492   }
493
494   if (Subtarget->hasLZCNT()) {
495     // When promoting the i8 variants, force them to i32 for a shorter
496     // encoding.
497     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
498     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
499     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
500     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
501     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
502     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
503     if (Subtarget->is64Bit())
504       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
505   } else {
506     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
507     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
508     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
509     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
510     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
511     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
512     if (Subtarget->is64Bit()) {
513       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
514       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
515     }
516   }
517
518   // Special handling for half-precision floating point conversions.
519   // If we don't have F16C support, then lower half float conversions
520   // into library calls.
521   if (TM.Options.UseSoftFloat || !Subtarget->hasF16C()) {
522     setOperationAction(ISD::FP16_TO_FP, MVT::f32, Expand);
523     setOperationAction(ISD::FP_TO_FP16, MVT::f32, Expand);
524   }
525
526   // There's never any support for operations beyond MVT::f32.
527   setOperationAction(ISD::FP16_TO_FP, MVT::f64, Expand);
528   setOperationAction(ISD::FP16_TO_FP, MVT::f80, Expand);
529   setOperationAction(ISD::FP_TO_FP16, MVT::f64, Expand);
530   setOperationAction(ISD::FP_TO_FP16, MVT::f80, Expand);
531
532   setLoadExtAction(ISD::EXTLOAD, MVT::f16, Expand);
533   setTruncStoreAction(MVT::f32, MVT::f16, Expand);
534   setTruncStoreAction(MVT::f64, MVT::f16, Expand);
535   setTruncStoreAction(MVT::f80, MVT::f16, Expand);
536
537   if (Subtarget->hasPOPCNT()) {
538     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
539   } else {
540     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
541     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
542     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
543     if (Subtarget->is64Bit())
544       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
545   }
546
547   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
548
549   if (!Subtarget->hasMOVBE())
550     setOperationAction(ISD::BSWAP          , MVT::i16  , Expand);
551
552   // These should be promoted to a larger select which is supported.
553   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
554   // X86 wants to expand cmov itself.
555   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
556   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
557   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
558   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
559   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
560   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
561   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
562   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
563   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
564   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
565   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
566   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
567   if (Subtarget->is64Bit()) {
568     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
569     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
570   }
571   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
572   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
573   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
574   // support continuation, user-level threading, and etc.. As a result, no
575   // other SjLj exception interfaces are implemented and please don't build
576   // your own exception handling based on them.
577   // LLVM/Clang supports zero-cost DWARF exception handling.
578   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
579   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
580
581   // Darwin ABI issue.
582   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
583   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
584   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
585   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
586   if (Subtarget->is64Bit())
587     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
588   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
589   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
590   if (Subtarget->is64Bit()) {
591     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
592     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
593     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
594     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
595     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
596   }
597   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
598   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
599   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
600   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
601   if (Subtarget->is64Bit()) {
602     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
603     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
604     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
605   }
606
607   if (Subtarget->hasSSE1())
608     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
609
610   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
611
612   // Expand certain atomics
613   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
614     MVT VT = IntVTs[i];
615     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, VT, Custom);
616     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
617     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
618   }
619
620   if (Subtarget->hasCmpxchg16b()) {
621     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, MVT::i128, Custom);
622   }
623
624   // FIXME - use subtarget debug flags
625   if (!Subtarget->isTargetDarwin() && !Subtarget->isTargetELF() &&
626       !Subtarget->isTargetCygMing() && !Subtarget->isTargetWin64()) {
627     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
628   }
629
630   if (Subtarget->is64Bit()) {
631     setExceptionPointerRegister(X86::RAX);
632     setExceptionSelectorRegister(X86::RDX);
633   } else {
634     setExceptionPointerRegister(X86::EAX);
635     setExceptionSelectorRegister(X86::EDX);
636   }
637   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
638   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
639
640   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
641   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
642
643   setOperationAction(ISD::TRAP, MVT::Other, Legal);
644   setOperationAction(ISD::DEBUGTRAP, MVT::Other, Legal);
645
646   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
647   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
648   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
649   if (Subtarget->is64Bit() && !Subtarget->isTargetWin64()) {
650     // TargetInfo::X86_64ABIBuiltinVaList
651     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
652     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
653   } else {
654     // TargetInfo::CharPtrBuiltinVaList
655     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
656     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
657   }
658
659   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
660   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
661
662   setOperationAction(ISD::DYNAMIC_STACKALLOC, getPointerTy(), Custom);
663
664   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
665     // f32 and f64 use SSE.
666     // Set up the FP register classes.
667     addRegisterClass(MVT::f32, &X86::FR32RegClass);
668     addRegisterClass(MVT::f64, &X86::FR64RegClass);
669
670     // Use ANDPD to simulate FABS.
671     setOperationAction(ISD::FABS , MVT::f64, Custom);
672     setOperationAction(ISD::FABS , MVT::f32, Custom);
673
674     // Use XORP to simulate FNEG.
675     setOperationAction(ISD::FNEG , MVT::f64, Custom);
676     setOperationAction(ISD::FNEG , MVT::f32, Custom);
677
678     // Use ANDPD and ORPD to simulate FCOPYSIGN.
679     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
680     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
681
682     // Lower this to FGETSIGNx86 plus an AND.
683     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
684     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
685
686     // We don't support sin/cos/fmod
687     setOperationAction(ISD::FSIN   , MVT::f64, Expand);
688     setOperationAction(ISD::FCOS   , MVT::f64, Expand);
689     setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
690     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
691     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
692     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
693
694     // Expand FP immediates into loads from the stack, except for the special
695     // cases we handle.
696     addLegalFPImmediate(APFloat(+0.0)); // xorpd
697     addLegalFPImmediate(APFloat(+0.0f)); // xorps
698   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
699     // Use SSE for f32, x87 for f64.
700     // Set up the FP register classes.
701     addRegisterClass(MVT::f32, &X86::FR32RegClass);
702     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
703
704     // Use ANDPS to simulate FABS.
705     setOperationAction(ISD::FABS , MVT::f32, Custom);
706
707     // Use XORP to simulate FNEG.
708     setOperationAction(ISD::FNEG , MVT::f32, Custom);
709
710     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
711
712     // Use ANDPS and ORPS to simulate FCOPYSIGN.
713     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
714     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
715
716     // We don't support sin/cos/fmod
717     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
718     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
719     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
720
721     // Special cases we handle for FP constants.
722     addLegalFPImmediate(APFloat(+0.0f)); // xorps
723     addLegalFPImmediate(APFloat(+0.0)); // FLD0
724     addLegalFPImmediate(APFloat(+1.0)); // FLD1
725     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
726     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
727
728     if (!TM.Options.UnsafeFPMath) {
729       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
730       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
731       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
732     }
733   } else if (!TM.Options.UseSoftFloat) {
734     // f32 and f64 in x87.
735     // Set up the FP register classes.
736     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
737     addRegisterClass(MVT::f32, &X86::RFP32RegClass);
738
739     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
740     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
741     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
742     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
743
744     if (!TM.Options.UnsafeFPMath) {
745       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
746       setOperationAction(ISD::FSIN   , MVT::f32, Expand);
747       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
748       setOperationAction(ISD::FCOS   , MVT::f32, Expand);
749       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
750       setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
751     }
752     addLegalFPImmediate(APFloat(+0.0)); // FLD0
753     addLegalFPImmediate(APFloat(+1.0)); // FLD1
754     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
755     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
756     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
757     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
758     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
759     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
760   }
761
762   // We don't support FMA.
763   setOperationAction(ISD::FMA, MVT::f64, Expand);
764   setOperationAction(ISD::FMA, MVT::f32, Expand);
765
766   // Long double always uses X87.
767   if (!TM.Options.UseSoftFloat) {
768     addRegisterClass(MVT::f80, &X86::RFP80RegClass);
769     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
770     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
771     {
772       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
773       addLegalFPImmediate(TmpFlt);  // FLD0
774       TmpFlt.changeSign();
775       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
776
777       bool ignored;
778       APFloat TmpFlt2(+1.0);
779       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
780                       &ignored);
781       addLegalFPImmediate(TmpFlt2);  // FLD1
782       TmpFlt2.changeSign();
783       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
784     }
785
786     if (!TM.Options.UnsafeFPMath) {
787       setOperationAction(ISD::FSIN   , MVT::f80, Expand);
788       setOperationAction(ISD::FCOS   , MVT::f80, Expand);
789       setOperationAction(ISD::FSINCOS, MVT::f80, Expand);
790     }
791
792     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
793     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
794     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
795     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
796     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
797     setOperationAction(ISD::FMA, MVT::f80, Expand);
798   }
799
800   // Always use a library call for pow.
801   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
802   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
803   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
804
805   setOperationAction(ISD::FLOG, MVT::f80, Expand);
806   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
807   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
808   setOperationAction(ISD::FEXP, MVT::f80, Expand);
809   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
810
811   // First set operation action for all vector types to either promote
812   // (for widening) or expand (for scalarization). Then we will selectively
813   // turn on ones that can be effectively codegen'd.
814   for (int i = MVT::FIRST_VECTOR_VALUETYPE;
815            i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
816     MVT VT = (MVT::SimpleValueType)i;
817     setOperationAction(ISD::ADD , VT, Expand);
818     setOperationAction(ISD::SUB , VT, Expand);
819     setOperationAction(ISD::FADD, VT, Expand);
820     setOperationAction(ISD::FNEG, VT, Expand);
821     setOperationAction(ISD::FSUB, VT, Expand);
822     setOperationAction(ISD::MUL , VT, Expand);
823     setOperationAction(ISD::FMUL, VT, Expand);
824     setOperationAction(ISD::SDIV, VT, Expand);
825     setOperationAction(ISD::UDIV, VT, Expand);
826     setOperationAction(ISD::FDIV, VT, Expand);
827     setOperationAction(ISD::SREM, VT, Expand);
828     setOperationAction(ISD::UREM, VT, Expand);
829     setOperationAction(ISD::LOAD, VT, Expand);
830     setOperationAction(ISD::VECTOR_SHUFFLE, VT, Expand);
831     setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT,Expand);
832     setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
833     setOperationAction(ISD::EXTRACT_SUBVECTOR, VT,Expand);
834     setOperationAction(ISD::INSERT_SUBVECTOR, VT,Expand);
835     setOperationAction(ISD::FABS, VT, Expand);
836     setOperationAction(ISD::FSIN, VT, Expand);
837     setOperationAction(ISD::FSINCOS, VT, Expand);
838     setOperationAction(ISD::FCOS, VT, Expand);
839     setOperationAction(ISD::FSINCOS, VT, Expand);
840     setOperationAction(ISD::FREM, VT, Expand);
841     setOperationAction(ISD::FMA,  VT, Expand);
842     setOperationAction(ISD::FPOWI, VT, Expand);
843     setOperationAction(ISD::FSQRT, VT, Expand);
844     setOperationAction(ISD::FCOPYSIGN, VT, Expand);
845     setOperationAction(ISD::FFLOOR, VT, Expand);
846     setOperationAction(ISD::FCEIL, VT, Expand);
847     setOperationAction(ISD::FTRUNC, VT, Expand);
848     setOperationAction(ISD::FRINT, VT, Expand);
849     setOperationAction(ISD::FNEARBYINT, VT, Expand);
850     setOperationAction(ISD::SMUL_LOHI, VT, Expand);
851     setOperationAction(ISD::MULHS, VT, Expand);
852     setOperationAction(ISD::UMUL_LOHI, VT, Expand);
853     setOperationAction(ISD::MULHU, VT, Expand);
854     setOperationAction(ISD::SDIVREM, VT, Expand);
855     setOperationAction(ISD::UDIVREM, VT, Expand);
856     setOperationAction(ISD::FPOW, VT, Expand);
857     setOperationAction(ISD::CTPOP, VT, Expand);
858     setOperationAction(ISD::CTTZ, VT, Expand);
859     setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
860     setOperationAction(ISD::CTLZ, VT, Expand);
861     setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
862     setOperationAction(ISD::SHL, VT, Expand);
863     setOperationAction(ISD::SRA, VT, Expand);
864     setOperationAction(ISD::SRL, VT, Expand);
865     setOperationAction(ISD::ROTL, VT, Expand);
866     setOperationAction(ISD::ROTR, VT, Expand);
867     setOperationAction(ISD::BSWAP, VT, Expand);
868     setOperationAction(ISD::SETCC, VT, Expand);
869     setOperationAction(ISD::FLOG, VT, Expand);
870     setOperationAction(ISD::FLOG2, VT, Expand);
871     setOperationAction(ISD::FLOG10, VT, Expand);
872     setOperationAction(ISD::FEXP, VT, Expand);
873     setOperationAction(ISD::FEXP2, VT, Expand);
874     setOperationAction(ISD::FP_TO_UINT, VT, Expand);
875     setOperationAction(ISD::FP_TO_SINT, VT, Expand);
876     setOperationAction(ISD::UINT_TO_FP, VT, Expand);
877     setOperationAction(ISD::SINT_TO_FP, VT, Expand);
878     setOperationAction(ISD::SIGN_EXTEND_INREG, VT,Expand);
879     setOperationAction(ISD::TRUNCATE, VT, Expand);
880     setOperationAction(ISD::SIGN_EXTEND, VT, Expand);
881     setOperationAction(ISD::ZERO_EXTEND, VT, Expand);
882     setOperationAction(ISD::ANY_EXTEND, VT, Expand);
883     setOperationAction(ISD::VSELECT, VT, Expand);
884     setOperationAction(ISD::SELECT_CC, VT, Expand);
885     for (int InnerVT = MVT::FIRST_VECTOR_VALUETYPE;
886              InnerVT <= MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
887       setTruncStoreAction(VT,
888                           (MVT::SimpleValueType)InnerVT, Expand);
889     setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
890     setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
891
892     // N.b. ISD::EXTLOAD legality is basically ignored except for i1-like types,
893     // we have to deal with them whether we ask for Expansion or not. Setting
894     // Expand causes its own optimisation problems though, so leave them legal.
895     if (VT.getVectorElementType() == MVT::i1)
896       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
897   }
898
899   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
900   // with -msoft-float, disable use of MMX as well.
901   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
902     addRegisterClass(MVT::x86mmx, &X86::VR64RegClass);
903     // No operations on x86mmx supported, everything uses intrinsics.
904   }
905
906   // MMX-sized vectors (other than x86mmx) are expected to be expanded
907   // into smaller operations.
908   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
909   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
910   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
911   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
912   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
913   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
914   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
915   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
916   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
917   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
918   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
919   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
920   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
921   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
922   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
923   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
924   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
925   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
926   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
927   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
928   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
929   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
930   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
931   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
932   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
933   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
934   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
935   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
936   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
937
938   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
939     addRegisterClass(MVT::v4f32, &X86::VR128RegClass);
940
941     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
942     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
943     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
944     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
945     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
946     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
947     setOperationAction(ISD::FABS,               MVT::v4f32, Custom);
948     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
949     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
950     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
951     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
952     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
953   }
954
955   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
956     addRegisterClass(MVT::v2f64, &X86::VR128RegClass);
957
958     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
959     // registers cannot be used even for integer operations.
960     addRegisterClass(MVT::v16i8, &X86::VR128RegClass);
961     addRegisterClass(MVT::v8i16, &X86::VR128RegClass);
962     addRegisterClass(MVT::v4i32, &X86::VR128RegClass);
963     addRegisterClass(MVT::v2i64, &X86::VR128RegClass);
964
965     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
966     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
967     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
968     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
969     setOperationAction(ISD::MUL,                MVT::v4i32, Custom);
970     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
971     setOperationAction(ISD::UMUL_LOHI,          MVT::v4i32, Custom);
972     setOperationAction(ISD::SMUL_LOHI,          MVT::v4i32, Custom);
973     setOperationAction(ISD::MULHU,              MVT::v8i16, Legal);
974     setOperationAction(ISD::MULHS,              MVT::v8i16, Legal);
975     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
976     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
977     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
978     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
979     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
980     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
981     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
982     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
983     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
984     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
985     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
986     setOperationAction(ISD::FABS,               MVT::v2f64, Custom);
987
988     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
989     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
990     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
991     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
992
993     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
994     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
995     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
996     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
997     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
998
999     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
1000     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1001       MVT VT = (MVT::SimpleValueType)i;
1002       // Do not attempt to custom lower non-power-of-2 vectors
1003       if (!isPowerOf2_32(VT.getVectorNumElements()))
1004         continue;
1005       // Do not attempt to custom lower non-128-bit vectors
1006       if (!VT.is128BitVector())
1007         continue;
1008       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1009       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1010       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1011     }
1012
1013     // We support custom legalizing of sext and anyext loads for specific
1014     // memory vector types which we can load as a scalar (or sequence of
1015     // scalars) and extend in-register to a legal 128-bit vector type. For sext
1016     // loads these must work with a single scalar load.
1017     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i8, Custom);
1018     if (Subtarget->is64Bit()) {
1019       setLoadExtAction(ISD::SEXTLOAD, MVT::v4i16, Custom);
1020       setLoadExtAction(ISD::SEXTLOAD, MVT::v8i8, Custom);
1021     }
1022     setLoadExtAction(ISD::EXTLOAD, MVT::v2i8, Custom);
1023     setLoadExtAction(ISD::EXTLOAD, MVT::v2i16, Custom);
1024     setLoadExtAction(ISD::EXTLOAD, MVT::v2i32, Custom);
1025     setLoadExtAction(ISD::EXTLOAD, MVT::v4i8, Custom);
1026     setLoadExtAction(ISD::EXTLOAD, MVT::v4i16, Custom);
1027     setLoadExtAction(ISD::EXTLOAD, MVT::v8i8, Custom);
1028
1029     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
1030     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
1031     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
1032     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
1033     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
1034     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
1035
1036     if (Subtarget->is64Bit()) {
1037       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1038       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1039     }
1040
1041     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
1042     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1043       MVT VT = (MVT::SimpleValueType)i;
1044
1045       // Do not attempt to promote non-128-bit vectors
1046       if (!VT.is128BitVector())
1047         continue;
1048
1049       setOperationAction(ISD::AND,    VT, Promote);
1050       AddPromotedToType (ISD::AND,    VT, MVT::v2i64);
1051       setOperationAction(ISD::OR,     VT, Promote);
1052       AddPromotedToType (ISD::OR,     VT, MVT::v2i64);
1053       setOperationAction(ISD::XOR,    VT, Promote);
1054       AddPromotedToType (ISD::XOR,    VT, MVT::v2i64);
1055       setOperationAction(ISD::LOAD,   VT, Promote);
1056       AddPromotedToType (ISD::LOAD,   VT, MVT::v2i64);
1057       setOperationAction(ISD::SELECT, VT, Promote);
1058       AddPromotedToType (ISD::SELECT, VT, MVT::v2i64);
1059     }
1060
1061     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
1062
1063     // Custom lower v2i64 and v2f64 selects.
1064     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
1065     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
1066     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
1067     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
1068
1069     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
1070     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
1071
1072     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i8,  Custom);
1073     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i16, Custom);
1074     // As there is no 64-bit GPR available, we need build a special custom
1075     // sequence to convert from v2i32 to v2f32.
1076     if (!Subtarget->is64Bit())
1077       setOperationAction(ISD::UINT_TO_FP,       MVT::v2f32, Custom);
1078
1079     setOperationAction(ISD::FP_EXTEND,          MVT::v2f32, Custom);
1080     setOperationAction(ISD::FP_ROUND,           MVT::v2f32, Custom);
1081
1082     setLoadExtAction(ISD::EXTLOAD,              MVT::v2f32, Legal);
1083
1084     setOperationAction(ISD::BITCAST,            MVT::v2i32, Custom);
1085     setOperationAction(ISD::BITCAST,            MVT::v4i16, Custom);
1086     setOperationAction(ISD::BITCAST,            MVT::v8i8,  Custom);
1087   }
1088
1089   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE41()) {
1090     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
1091     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
1092     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
1093     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
1094     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
1095     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
1096     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
1097     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
1098     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
1099     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
1100
1101     setOperationAction(ISD::FFLOOR,             MVT::v4f32, Legal);
1102     setOperationAction(ISD::FCEIL,              MVT::v4f32, Legal);
1103     setOperationAction(ISD::FTRUNC,             MVT::v4f32, Legal);
1104     setOperationAction(ISD::FRINT,              MVT::v4f32, Legal);
1105     setOperationAction(ISD::FNEARBYINT,         MVT::v4f32, Legal);
1106     setOperationAction(ISD::FFLOOR,             MVT::v2f64, Legal);
1107     setOperationAction(ISD::FCEIL,              MVT::v2f64, Legal);
1108     setOperationAction(ISD::FTRUNC,             MVT::v2f64, Legal);
1109     setOperationAction(ISD::FRINT,              MVT::v2f64, Legal);
1110     setOperationAction(ISD::FNEARBYINT,         MVT::v2f64, Legal);
1111
1112     // FIXME: Do we need to handle scalar-to-vector here?
1113     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
1114
1115     setOperationAction(ISD::VSELECT,            MVT::v2f64, Custom);
1116     setOperationAction(ISD::VSELECT,            MVT::v2i64, Custom);
1117     setOperationAction(ISD::VSELECT,            MVT::v4i32, Custom);
1118     setOperationAction(ISD::VSELECT,            MVT::v4f32, Custom);
1119     setOperationAction(ISD::VSELECT,            MVT::v8i16, Custom);
1120     // There is no BLENDI for byte vectors. We don't need to custom lower
1121     // some vselects for now.
1122     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
1123
1124     // SSE41 brings specific instructions for doing vector sign extend even in
1125     // cases where we don't have SRA.
1126     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i8, Custom);
1127     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i16, Custom);
1128     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i32, Custom);
1129
1130     // i8 and i16 vectors are custom because the source register and source
1131     // source memory operand types are not the same width.  f32 vectors are
1132     // custom since the immediate controlling the insert encodes additional
1133     // information.
1134     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
1135     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1136     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1137     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1138
1139     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
1140     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
1141     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
1142     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
1143
1144     // FIXME: these should be Legal, but that's only for the case where
1145     // the index is constant.  For now custom expand to deal with that.
1146     if (Subtarget->is64Bit()) {
1147       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1148       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1149     }
1150   }
1151
1152   if (Subtarget->hasSSE2()) {
1153     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
1154     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
1155
1156     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
1157     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
1158
1159     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
1160     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
1161
1162     // In the customized shift lowering, the legal cases in AVX2 will be
1163     // recognized.
1164     setOperationAction(ISD::SRL,               MVT::v2i64, Custom);
1165     setOperationAction(ISD::SRL,               MVT::v4i32, Custom);
1166
1167     setOperationAction(ISD::SHL,               MVT::v2i64, Custom);
1168     setOperationAction(ISD::SHL,               MVT::v4i32, Custom);
1169
1170     setOperationAction(ISD::SRA,               MVT::v4i32, Custom);
1171   }
1172
1173   if (!TM.Options.UseSoftFloat && Subtarget->hasFp256()) {
1174     addRegisterClass(MVT::v32i8,  &X86::VR256RegClass);
1175     addRegisterClass(MVT::v16i16, &X86::VR256RegClass);
1176     addRegisterClass(MVT::v8i32,  &X86::VR256RegClass);
1177     addRegisterClass(MVT::v8f32,  &X86::VR256RegClass);
1178     addRegisterClass(MVT::v4i64,  &X86::VR256RegClass);
1179     addRegisterClass(MVT::v4f64,  &X86::VR256RegClass);
1180
1181     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1182     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1183     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1184
1185     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1186     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1187     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1188     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1189     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1190     setOperationAction(ISD::FFLOOR,             MVT::v8f32, Legal);
1191     setOperationAction(ISD::FCEIL,              MVT::v8f32, Legal);
1192     setOperationAction(ISD::FTRUNC,             MVT::v8f32, Legal);
1193     setOperationAction(ISD::FRINT,              MVT::v8f32, Legal);
1194     setOperationAction(ISD::FNEARBYINT,         MVT::v8f32, Legal);
1195     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1196     setOperationAction(ISD::FABS,               MVT::v8f32, Custom);
1197
1198     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1199     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1200     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1201     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1202     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1203     setOperationAction(ISD::FFLOOR,             MVT::v4f64, Legal);
1204     setOperationAction(ISD::FCEIL,              MVT::v4f64, Legal);
1205     setOperationAction(ISD::FTRUNC,             MVT::v4f64, Legal);
1206     setOperationAction(ISD::FRINT,              MVT::v4f64, Legal);
1207     setOperationAction(ISD::FNEARBYINT,         MVT::v4f64, Legal);
1208     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1209     setOperationAction(ISD::FABS,               MVT::v4f64, Custom);
1210
1211     // (fp_to_int:v8i16 (v8f32 ..)) requires the result type to be promoted
1212     // even though v8i16 is a legal type.
1213     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i16, Promote);
1214     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i16, Promote);
1215     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1216
1217     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i16, Promote);
1218     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1219     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1220
1221     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i8,  Custom);
1222     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i16, Custom);
1223
1224     setLoadExtAction(ISD::EXTLOAD,              MVT::v4f32, Legal);
1225
1226     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1227     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1228
1229     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1230     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1231
1232     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1233     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1234
1235     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1236     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1237     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1238     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1239
1240     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1241     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1242     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1243
1244     setOperationAction(ISD::VSELECT,           MVT::v4f64, Custom);
1245     setOperationAction(ISD::VSELECT,           MVT::v4i64, Custom);
1246     setOperationAction(ISD::VSELECT,           MVT::v8i32, Custom);
1247     setOperationAction(ISD::VSELECT,           MVT::v8f32, Custom);
1248
1249     setOperationAction(ISD::SIGN_EXTEND,       MVT::v4i64, Custom);
1250     setOperationAction(ISD::SIGN_EXTEND,       MVT::v8i32, Custom);
1251     setOperationAction(ISD::SIGN_EXTEND,       MVT::v16i16, Custom);
1252     setOperationAction(ISD::ZERO_EXTEND,       MVT::v4i64, Custom);
1253     setOperationAction(ISD::ZERO_EXTEND,       MVT::v8i32, Custom);
1254     setOperationAction(ISD::ZERO_EXTEND,       MVT::v16i16, Custom);
1255     setOperationAction(ISD::ANY_EXTEND,        MVT::v4i64, Custom);
1256     setOperationAction(ISD::ANY_EXTEND,        MVT::v8i32, Custom);
1257     setOperationAction(ISD::ANY_EXTEND,        MVT::v16i16, Custom);
1258     setOperationAction(ISD::TRUNCATE,          MVT::v16i8, Custom);
1259     setOperationAction(ISD::TRUNCATE,          MVT::v8i16, Custom);
1260     setOperationAction(ISD::TRUNCATE,          MVT::v4i32, Custom);
1261
1262     if (Subtarget->hasFMA() || Subtarget->hasFMA4()) {
1263       setOperationAction(ISD::FMA,             MVT::v8f32, Legal);
1264       setOperationAction(ISD::FMA,             MVT::v4f64, Legal);
1265       setOperationAction(ISD::FMA,             MVT::v4f32, Legal);
1266       setOperationAction(ISD::FMA,             MVT::v2f64, Legal);
1267       setOperationAction(ISD::FMA,             MVT::f32, Legal);
1268       setOperationAction(ISD::FMA,             MVT::f64, Legal);
1269     }
1270
1271     if (Subtarget->hasInt256()) {
1272       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1273       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1274       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1275       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1276
1277       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1278       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1279       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1280       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1281
1282       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1283       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1284       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1285       // Don't lower v32i8 because there is no 128-bit byte mul
1286
1287       setOperationAction(ISD::UMUL_LOHI,       MVT::v8i32, Custom);
1288       setOperationAction(ISD::SMUL_LOHI,       MVT::v8i32, Custom);
1289       setOperationAction(ISD::MULHU,           MVT::v16i16, Legal);
1290       setOperationAction(ISD::MULHS,           MVT::v16i16, Legal);
1291
1292       setOperationAction(ISD::VSELECT,         MVT::v16i16, Custom);
1293       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1294     } else {
1295       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1296       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1297       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1298       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1299
1300       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1301       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1302       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1303       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1304
1305       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1306       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1307       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1308       // Don't lower v32i8 because there is no 128-bit byte mul
1309     }
1310
1311     // In the customized shift lowering, the legal cases in AVX2 will be
1312     // recognized.
1313     setOperationAction(ISD::SRL,               MVT::v4i64, Custom);
1314     setOperationAction(ISD::SRL,               MVT::v8i32, Custom);
1315
1316     setOperationAction(ISD::SHL,               MVT::v4i64, Custom);
1317     setOperationAction(ISD::SHL,               MVT::v8i32, Custom);
1318
1319     setOperationAction(ISD::SRA,               MVT::v8i32, Custom);
1320
1321     // Custom lower several nodes for 256-bit types.
1322     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1323              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1324       MVT VT = (MVT::SimpleValueType)i;
1325
1326       // Extract subvector is special because the value type
1327       // (result) is 128-bit but the source is 256-bit wide.
1328       if (VT.is128BitVector())
1329         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1330
1331       // Do not attempt to custom lower other non-256-bit vectors
1332       if (!VT.is256BitVector())
1333         continue;
1334
1335       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1336       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1337       setOperationAction(ISD::INSERT_VECTOR_ELT,  VT, Custom);
1338       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1339       setOperationAction(ISD::SCALAR_TO_VECTOR,   VT, Custom);
1340       setOperationAction(ISD::INSERT_SUBVECTOR,   VT, Custom);
1341       setOperationAction(ISD::CONCAT_VECTORS,     VT, Custom);
1342     }
1343
1344     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1345     for (int i = MVT::v32i8; i != MVT::v4i64; ++i) {
1346       MVT VT = (MVT::SimpleValueType)i;
1347
1348       // Do not attempt to promote non-256-bit vectors
1349       if (!VT.is256BitVector())
1350         continue;
1351
1352       setOperationAction(ISD::AND,    VT, Promote);
1353       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
1354       setOperationAction(ISD::OR,     VT, Promote);
1355       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
1356       setOperationAction(ISD::XOR,    VT, Promote);
1357       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
1358       setOperationAction(ISD::LOAD,   VT, Promote);
1359       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
1360       setOperationAction(ISD::SELECT, VT, Promote);
1361       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
1362     }
1363   }
1364
1365   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX512()) {
1366     addRegisterClass(MVT::v16i32, &X86::VR512RegClass);
1367     addRegisterClass(MVT::v16f32, &X86::VR512RegClass);
1368     addRegisterClass(MVT::v8i64,  &X86::VR512RegClass);
1369     addRegisterClass(MVT::v8f64,  &X86::VR512RegClass);
1370
1371     addRegisterClass(MVT::i1,     &X86::VK1RegClass);
1372     addRegisterClass(MVT::v8i1,   &X86::VK8RegClass);
1373     addRegisterClass(MVT::v16i1,  &X86::VK16RegClass);
1374
1375     setOperationAction(ISD::BR_CC,              MVT::i1,    Expand);
1376     setOperationAction(ISD::SETCC,              MVT::i1,    Custom);
1377     setOperationAction(ISD::XOR,                MVT::i1,    Legal);
1378     setOperationAction(ISD::OR,                 MVT::i1,    Legal);
1379     setOperationAction(ISD::AND,                MVT::i1,    Legal);
1380     setLoadExtAction(ISD::EXTLOAD,              MVT::v8f32, Legal);
1381     setOperationAction(ISD::LOAD,               MVT::v16f32, Legal);
1382     setOperationAction(ISD::LOAD,               MVT::v8f64, Legal);
1383     setOperationAction(ISD::LOAD,               MVT::v8i64, Legal);
1384     setOperationAction(ISD::LOAD,               MVT::v16i32, Legal);
1385     setOperationAction(ISD::LOAD,               MVT::v16i1, Legal);
1386
1387     setOperationAction(ISD::FADD,               MVT::v16f32, Legal);
1388     setOperationAction(ISD::FSUB,               MVT::v16f32, Legal);
1389     setOperationAction(ISD::FMUL,               MVT::v16f32, Legal);
1390     setOperationAction(ISD::FDIV,               MVT::v16f32, Legal);
1391     setOperationAction(ISD::FSQRT,              MVT::v16f32, Legal);
1392     setOperationAction(ISD::FNEG,               MVT::v16f32, Custom);
1393
1394     setOperationAction(ISD::FADD,               MVT::v8f64, Legal);
1395     setOperationAction(ISD::FSUB,               MVT::v8f64, Legal);
1396     setOperationAction(ISD::FMUL,               MVT::v8f64, Legal);
1397     setOperationAction(ISD::FDIV,               MVT::v8f64, Legal);
1398     setOperationAction(ISD::FSQRT,              MVT::v8f64, Legal);
1399     setOperationAction(ISD::FNEG,               MVT::v8f64, Custom);
1400     setOperationAction(ISD::FMA,                MVT::v8f64, Legal);
1401     setOperationAction(ISD::FMA,                MVT::v16f32, Legal);
1402
1403     setOperationAction(ISD::FP_TO_SINT,         MVT::i32, Legal);
1404     setOperationAction(ISD::FP_TO_UINT,         MVT::i32, Legal);
1405     setOperationAction(ISD::SINT_TO_FP,         MVT::i32, Legal);
1406     setOperationAction(ISD::UINT_TO_FP,         MVT::i32, Legal);
1407     if (Subtarget->is64Bit()) {
1408       setOperationAction(ISD::FP_TO_UINT,       MVT::i64, Legal);
1409       setOperationAction(ISD::FP_TO_SINT,       MVT::i64, Legal);
1410       setOperationAction(ISD::SINT_TO_FP,       MVT::i64, Legal);
1411       setOperationAction(ISD::UINT_TO_FP,       MVT::i64, Legal);
1412     }
1413     setOperationAction(ISD::FP_TO_SINT,         MVT::v16i32, Legal);
1414     setOperationAction(ISD::FP_TO_UINT,         MVT::v16i32, Legal);
1415     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i32, Legal);
1416     setOperationAction(ISD::FP_TO_UINT,         MVT::v4i32, Legal);
1417     setOperationAction(ISD::SINT_TO_FP,         MVT::v16i32, Legal);
1418     setOperationAction(ISD::UINT_TO_FP,         MVT::v16i32, Legal);
1419     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i32, Legal);
1420     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i32, Legal);
1421     setOperationAction(ISD::FP_ROUND,           MVT::v8f32, Legal);
1422     setOperationAction(ISD::FP_EXTEND,          MVT::v8f32, Legal);
1423
1424     setOperationAction(ISD::TRUNCATE,           MVT::i1, Custom);
1425     setOperationAction(ISD::TRUNCATE,           MVT::v16i8, Custom);
1426     setOperationAction(ISD::TRUNCATE,           MVT::v8i32, Custom);
1427     setOperationAction(ISD::TRUNCATE,           MVT::v8i1, Custom);
1428     setOperationAction(ISD::TRUNCATE,           MVT::v16i1, Custom);
1429     setOperationAction(ISD::TRUNCATE,           MVT::v16i16, Custom);
1430     setOperationAction(ISD::ZERO_EXTEND,        MVT::v16i32, Custom);
1431     setOperationAction(ISD::ZERO_EXTEND,        MVT::v8i64, Custom);
1432     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i32, Custom);
1433     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i64, Custom);
1434     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i8, Custom);
1435     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i16, Custom);
1436     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i16, Custom);
1437
1438     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f64,  Custom);
1439     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i64,  Custom);
1440     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16f32,  Custom);
1441     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i32,  Custom);
1442     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i1,    Custom);
1443     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i1, Legal);
1444
1445     setOperationAction(ISD::SETCC,              MVT::v16i1, Custom);
1446     setOperationAction(ISD::SETCC,              MVT::v8i1, Custom);
1447
1448     setOperationAction(ISD::MUL,              MVT::v8i64, Custom);
1449
1450     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i1,  Custom);
1451     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i1, Custom);
1452     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i1, Custom);
1453     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i1, Custom);
1454     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i1, Custom);
1455     setOperationAction(ISD::BUILD_VECTOR,       MVT::v16i1, Custom);
1456     setOperationAction(ISD::SELECT,             MVT::v8f64, Custom);
1457     setOperationAction(ISD::SELECT,             MVT::v8i64, Custom);
1458     setOperationAction(ISD::SELECT,             MVT::v16f32, Custom);
1459
1460     setOperationAction(ISD::ADD,                MVT::v8i64, Legal);
1461     setOperationAction(ISD::ADD,                MVT::v16i32, Legal);
1462
1463     setOperationAction(ISD::SUB,                MVT::v8i64, Legal);
1464     setOperationAction(ISD::SUB,                MVT::v16i32, Legal);
1465
1466     setOperationAction(ISD::MUL,                MVT::v16i32, Legal);
1467
1468     setOperationAction(ISD::SRL,                MVT::v8i64, Custom);
1469     setOperationAction(ISD::SRL,                MVT::v16i32, Custom);
1470
1471     setOperationAction(ISD::SHL,                MVT::v8i64, Custom);
1472     setOperationAction(ISD::SHL,                MVT::v16i32, Custom);
1473
1474     setOperationAction(ISD::SRA,                MVT::v8i64, Custom);
1475     setOperationAction(ISD::SRA,                MVT::v16i32, Custom);
1476
1477     setOperationAction(ISD::AND,                MVT::v8i64, Legal);
1478     setOperationAction(ISD::OR,                 MVT::v8i64, Legal);
1479     setOperationAction(ISD::XOR,                MVT::v8i64, Legal);
1480     setOperationAction(ISD::AND,                MVT::v16i32, Legal);
1481     setOperationAction(ISD::OR,                 MVT::v16i32, Legal);
1482     setOperationAction(ISD::XOR,                MVT::v16i32, Legal);
1483
1484     if (Subtarget->hasCDI()) {
1485       setOperationAction(ISD::CTLZ,             MVT::v8i64, Legal);
1486       setOperationAction(ISD::CTLZ,             MVT::v16i32, Legal);
1487     }
1488
1489     // Custom lower several nodes.
1490     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1491              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1492       MVT VT = (MVT::SimpleValueType)i;
1493
1494       unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1495       // Extract subvector is special because the value type
1496       // (result) is 256/128-bit but the source is 512-bit wide.
1497       if (VT.is128BitVector() || VT.is256BitVector())
1498         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1499
1500       if (VT.getVectorElementType() == MVT::i1)
1501         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Legal);
1502
1503       // Do not attempt to custom lower other non-512-bit vectors
1504       if (!VT.is512BitVector())
1505         continue;
1506
1507       if ( EltSize >= 32) {
1508         setOperationAction(ISD::VECTOR_SHUFFLE,      VT, Custom);
1509         setOperationAction(ISD::INSERT_VECTOR_ELT,   VT, Custom);
1510         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1511         setOperationAction(ISD::VSELECT,             VT, Legal);
1512         setOperationAction(ISD::EXTRACT_VECTOR_ELT,  VT, Custom);
1513         setOperationAction(ISD::SCALAR_TO_VECTOR,    VT, Custom);
1514         setOperationAction(ISD::INSERT_SUBVECTOR,    VT, Custom);
1515       }
1516     }
1517     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1518       MVT VT = (MVT::SimpleValueType)i;
1519
1520       // Do not attempt to promote non-256-bit vectors
1521       if (!VT.is512BitVector())
1522         continue;
1523
1524       setOperationAction(ISD::SELECT, VT, Promote);
1525       AddPromotedToType (ISD::SELECT, VT, MVT::v8i64);
1526     }
1527   }// has  AVX-512
1528
1529   if (!TM.Options.UseSoftFloat && Subtarget->hasBWI()) {
1530     addRegisterClass(MVT::v32i1,  &X86::VK32RegClass);
1531     addRegisterClass(MVT::v64i1,  &X86::VK64RegClass);
1532   }
1533
1534   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1535   // of this type with custom code.
1536   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
1537            VT != MVT::LAST_VECTOR_VALUETYPE; VT++) {
1538     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1539                        Custom);
1540   }
1541
1542   // We want to custom lower some of our intrinsics.
1543   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1544   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::Other, Custom);
1545   setOperationAction(ISD::INTRINSIC_VOID, MVT::Other, Custom);
1546   if (!Subtarget->is64Bit())
1547     setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i64, Custom);
1548
1549   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1550   // handle type legalization for these operations here.
1551   //
1552   // FIXME: We really should do custom legalization for addition and
1553   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1554   // than generic legalization for 64-bit multiplication-with-overflow, though.
1555   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1556     // Add/Sub/Mul with overflow operations are custom lowered.
1557     MVT VT = IntVTs[i];
1558     setOperationAction(ISD::SADDO, VT, Custom);
1559     setOperationAction(ISD::UADDO, VT, Custom);
1560     setOperationAction(ISD::SSUBO, VT, Custom);
1561     setOperationAction(ISD::USUBO, VT, Custom);
1562     setOperationAction(ISD::SMULO, VT, Custom);
1563     setOperationAction(ISD::UMULO, VT, Custom);
1564   }
1565
1566   // There are no 8-bit 3-address imul/mul instructions
1567   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1568   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1569
1570   if (!Subtarget->is64Bit()) {
1571     // These libcalls are not available in 32-bit.
1572     setLibcallName(RTLIB::SHL_I128, nullptr);
1573     setLibcallName(RTLIB::SRL_I128, nullptr);
1574     setLibcallName(RTLIB::SRA_I128, nullptr);
1575   }
1576
1577   // Combine sin / cos into one node or libcall if possible.
1578   if (Subtarget->hasSinCos()) {
1579     setLibcallName(RTLIB::SINCOS_F32, "sincosf");
1580     setLibcallName(RTLIB::SINCOS_F64, "sincos");
1581     if (Subtarget->isTargetDarwin()) {
1582       // For MacOSX, we don't want to the normal expansion of a libcall to
1583       // sincos. We want to issue a libcall to __sincos_stret to avoid memory
1584       // traffic.
1585       setOperationAction(ISD::FSINCOS, MVT::f64, Custom);
1586       setOperationAction(ISD::FSINCOS, MVT::f32, Custom);
1587     }
1588   }
1589
1590   if (Subtarget->isTargetWin64()) {
1591     setOperationAction(ISD::SDIV, MVT::i128, Custom);
1592     setOperationAction(ISD::UDIV, MVT::i128, Custom);
1593     setOperationAction(ISD::SREM, MVT::i128, Custom);
1594     setOperationAction(ISD::UREM, MVT::i128, Custom);
1595     setOperationAction(ISD::SDIVREM, MVT::i128, Custom);
1596     setOperationAction(ISD::UDIVREM, MVT::i128, Custom);
1597   }
1598
1599   // We have target-specific dag combine patterns for the following nodes:
1600   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1601   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1602   setTargetDAGCombine(ISD::VSELECT);
1603   setTargetDAGCombine(ISD::SELECT);
1604   setTargetDAGCombine(ISD::SHL);
1605   setTargetDAGCombine(ISD::SRA);
1606   setTargetDAGCombine(ISD::SRL);
1607   setTargetDAGCombine(ISD::OR);
1608   setTargetDAGCombine(ISD::AND);
1609   setTargetDAGCombine(ISD::ADD);
1610   setTargetDAGCombine(ISD::FADD);
1611   setTargetDAGCombine(ISD::FSUB);
1612   setTargetDAGCombine(ISD::FMA);
1613   setTargetDAGCombine(ISD::SUB);
1614   setTargetDAGCombine(ISD::LOAD);
1615   setTargetDAGCombine(ISD::STORE);
1616   setTargetDAGCombine(ISD::ZERO_EXTEND);
1617   setTargetDAGCombine(ISD::ANY_EXTEND);
1618   setTargetDAGCombine(ISD::SIGN_EXTEND);
1619   setTargetDAGCombine(ISD::SIGN_EXTEND_INREG);
1620   setTargetDAGCombine(ISD::TRUNCATE);
1621   setTargetDAGCombine(ISD::SINT_TO_FP);
1622   setTargetDAGCombine(ISD::SETCC);
1623   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
1624   setTargetDAGCombine(ISD::BUILD_VECTOR);
1625   if (Subtarget->is64Bit())
1626     setTargetDAGCombine(ISD::MUL);
1627   setTargetDAGCombine(ISD::XOR);
1628
1629   computeRegisterProperties();
1630
1631   // On Darwin, -Os means optimize for size without hurting performance,
1632   // do not reduce the limit.
1633   MaxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1634   MaxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1635   MaxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1636   MaxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1637   MaxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1638   MaxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1639   setPrefLoopAlignment(4); // 2^4 bytes.
1640
1641   // Predictable cmov don't hurt on atom because it's in-order.
1642   PredictableSelectIsExpensive = !Subtarget->isAtom();
1643
1644   setPrefFunctionAlignment(4); // 2^4 bytes.
1645 }
1646
1647 // This has so far only been implemented for 64-bit MachO.
1648 bool X86TargetLowering::useLoadStackGuardNode() const {
1649   return Subtarget->getTargetTriple().getObjectFormat() == Triple::MachO &&
1650          Subtarget->is64Bit();
1651 }
1652
1653 TargetLoweringBase::LegalizeTypeAction
1654 X86TargetLowering::getPreferredVectorAction(EVT VT) const {
1655   if (ExperimentalVectorWideningLegalization &&
1656       VT.getVectorNumElements() != 1 &&
1657       VT.getVectorElementType().getSimpleVT() != MVT::i1)
1658     return TypeWidenVector;
1659
1660   return TargetLoweringBase::getPreferredVectorAction(VT);
1661 }
1662
1663 EVT X86TargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
1664   if (!VT.isVector())
1665     return Subtarget->hasAVX512() ? MVT::i1: MVT::i8;
1666
1667   if (Subtarget->hasAVX512())
1668     switch(VT.getVectorNumElements()) {
1669     case  8: return MVT::v8i1;
1670     case 16: return MVT::v16i1;
1671   }
1672
1673   return VT.changeVectorElementTypeToInteger();
1674 }
1675
1676 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1677 /// the desired ByVal argument alignment.
1678 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1679   if (MaxAlign == 16)
1680     return;
1681   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1682     if (VTy->getBitWidth() == 128)
1683       MaxAlign = 16;
1684   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1685     unsigned EltAlign = 0;
1686     getMaxByValAlign(ATy->getElementType(), EltAlign);
1687     if (EltAlign > MaxAlign)
1688       MaxAlign = EltAlign;
1689   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1690     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1691       unsigned EltAlign = 0;
1692       getMaxByValAlign(STy->getElementType(i), EltAlign);
1693       if (EltAlign > MaxAlign)
1694         MaxAlign = EltAlign;
1695       if (MaxAlign == 16)
1696         break;
1697     }
1698   }
1699 }
1700
1701 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1702 /// function arguments in the caller parameter area. For X86, aggregates
1703 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1704 /// are at 4-byte boundaries.
1705 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1706   if (Subtarget->is64Bit()) {
1707     // Max of 8 and alignment of type.
1708     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1709     if (TyAlign > 8)
1710       return TyAlign;
1711     return 8;
1712   }
1713
1714   unsigned Align = 4;
1715   if (Subtarget->hasSSE1())
1716     getMaxByValAlign(Ty, Align);
1717   return Align;
1718 }
1719
1720 /// getOptimalMemOpType - Returns the target specific optimal type for load
1721 /// and store operations as a result of memset, memcpy, and memmove
1722 /// lowering. If DstAlign is zero that means it's safe to destination
1723 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1724 /// means there isn't a need to check it against alignment requirement,
1725 /// probably because the source does not need to be loaded. If 'IsMemset' is
1726 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
1727 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
1728 /// source is constant so it does not need to be loaded.
1729 /// It returns EVT::Other if the type should be determined using generic
1730 /// target-independent logic.
1731 EVT
1732 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1733                                        unsigned DstAlign, unsigned SrcAlign,
1734                                        bool IsMemset, bool ZeroMemset,
1735                                        bool MemcpyStrSrc,
1736                                        MachineFunction &MF) const {
1737   const Function *F = MF.getFunction();
1738   if ((!IsMemset || ZeroMemset) &&
1739       !F->getAttributes().hasAttribute(AttributeSet::FunctionIndex,
1740                                        Attribute::NoImplicitFloat)) {
1741     if (Size >= 16 &&
1742         (Subtarget->isUnalignedMemAccessFast() ||
1743          ((DstAlign == 0 || DstAlign >= 16) &&
1744           (SrcAlign == 0 || SrcAlign >= 16)))) {
1745       if (Size >= 32) {
1746         if (Subtarget->hasInt256())
1747           return MVT::v8i32;
1748         if (Subtarget->hasFp256())
1749           return MVT::v8f32;
1750       }
1751       if (Subtarget->hasSSE2())
1752         return MVT::v4i32;
1753       if (Subtarget->hasSSE1())
1754         return MVT::v4f32;
1755     } else if (!MemcpyStrSrc && Size >= 8 &&
1756                !Subtarget->is64Bit() &&
1757                Subtarget->hasSSE2()) {
1758       // Do not use f64 to lower memcpy if source is string constant. It's
1759       // better to use i32 to avoid the loads.
1760       return MVT::f64;
1761     }
1762   }
1763   if (Subtarget->is64Bit() && Size >= 8)
1764     return MVT::i64;
1765   return MVT::i32;
1766 }
1767
1768 bool X86TargetLowering::isSafeMemOpType(MVT VT) const {
1769   if (VT == MVT::f32)
1770     return X86ScalarSSEf32;
1771   else if (VT == MVT::f64)
1772     return X86ScalarSSEf64;
1773   return true;
1774 }
1775
1776 bool
1777 X86TargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
1778                                                   unsigned,
1779                                                   unsigned,
1780                                                   bool *Fast) const {
1781   if (Fast)
1782     *Fast = Subtarget->isUnalignedMemAccessFast();
1783   return true;
1784 }
1785
1786 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1787 /// current function.  The returned value is a member of the
1788 /// MachineJumpTableInfo::JTEntryKind enum.
1789 unsigned X86TargetLowering::getJumpTableEncoding() const {
1790   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1791   // symbol.
1792   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1793       Subtarget->isPICStyleGOT())
1794     return MachineJumpTableInfo::EK_Custom32;
1795
1796   // Otherwise, use the normal jump table encoding heuristics.
1797   return TargetLowering::getJumpTableEncoding();
1798 }
1799
1800 const MCExpr *
1801 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1802                                              const MachineBasicBlock *MBB,
1803                                              unsigned uid,MCContext &Ctx) const{
1804   assert(MBB->getParent()->getTarget().getRelocationModel() == Reloc::PIC_ &&
1805          Subtarget->isPICStyleGOT());
1806   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1807   // entries.
1808   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1809                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1810 }
1811
1812 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1813 /// jumptable.
1814 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1815                                                     SelectionDAG &DAG) const {
1816   if (!Subtarget->is64Bit())
1817     // This doesn't have SDLoc associated with it, but is not really the
1818     // same as a Register.
1819     return DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy());
1820   return Table;
1821 }
1822
1823 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1824 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1825 /// MCExpr.
1826 const MCExpr *X86TargetLowering::
1827 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1828                              MCContext &Ctx) const {
1829   // X86-64 uses RIP relative addressing based on the jump table label.
1830   if (Subtarget->isPICStyleRIPRel())
1831     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1832
1833   // Otherwise, the reference is relative to the PIC base.
1834   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1835 }
1836
1837 // FIXME: Why this routine is here? Move to RegInfo!
1838 std::pair<const TargetRegisterClass*, uint8_t>
1839 X86TargetLowering::findRepresentativeClass(MVT VT) const{
1840   const TargetRegisterClass *RRC = nullptr;
1841   uint8_t Cost = 1;
1842   switch (VT.SimpleTy) {
1843   default:
1844     return TargetLowering::findRepresentativeClass(VT);
1845   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1846     RRC = Subtarget->is64Bit() ?
1847       (const TargetRegisterClass*)&X86::GR64RegClass :
1848       (const TargetRegisterClass*)&X86::GR32RegClass;
1849     break;
1850   case MVT::x86mmx:
1851     RRC = &X86::VR64RegClass;
1852     break;
1853   case MVT::f32: case MVT::f64:
1854   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1855   case MVT::v4f32: case MVT::v2f64:
1856   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1857   case MVT::v4f64:
1858     RRC = &X86::VR128RegClass;
1859     break;
1860   }
1861   return std::make_pair(RRC, Cost);
1862 }
1863
1864 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1865                                                unsigned &Offset) const {
1866   if (!Subtarget->isTargetLinux())
1867     return false;
1868
1869   if (Subtarget->is64Bit()) {
1870     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1871     Offset = 0x28;
1872     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1873       AddressSpace = 256;
1874     else
1875       AddressSpace = 257;
1876   } else {
1877     // %gs:0x14 on i386
1878     Offset = 0x14;
1879     AddressSpace = 256;
1880   }
1881   return true;
1882 }
1883
1884 bool X86TargetLowering::isNoopAddrSpaceCast(unsigned SrcAS,
1885                                             unsigned DestAS) const {
1886   assert(SrcAS != DestAS && "Expected different address spaces!");
1887
1888   return SrcAS < 256 && DestAS < 256;
1889 }
1890
1891 //===----------------------------------------------------------------------===//
1892 //               Return Value Calling Convention Implementation
1893 //===----------------------------------------------------------------------===//
1894
1895 #include "X86GenCallingConv.inc"
1896
1897 bool
1898 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1899                                   MachineFunction &MF, bool isVarArg,
1900                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1901                         LLVMContext &Context) const {
1902   SmallVector<CCValAssign, 16> RVLocs;
1903   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
1904   return CCInfo.CheckReturn(Outs, RetCC_X86);
1905 }
1906
1907 const MCPhysReg *X86TargetLowering::getScratchRegisters(CallingConv::ID) const {
1908   static const MCPhysReg ScratchRegs[] = { X86::R11, 0 };
1909   return ScratchRegs;
1910 }
1911
1912 SDValue
1913 X86TargetLowering::LowerReturn(SDValue Chain,
1914                                CallingConv::ID CallConv, bool isVarArg,
1915                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1916                                const SmallVectorImpl<SDValue> &OutVals,
1917                                SDLoc dl, SelectionDAG &DAG) const {
1918   MachineFunction &MF = DAG.getMachineFunction();
1919   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1920
1921   SmallVector<CCValAssign, 16> RVLocs;
1922   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, *DAG.getContext());
1923   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1924
1925   SDValue Flag;
1926   SmallVector<SDValue, 6> RetOps;
1927   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1928   // Operand #1 = Bytes To Pop
1929   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1930                    MVT::i16));
1931
1932   // Copy the result values into the output registers.
1933   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1934     CCValAssign &VA = RVLocs[i];
1935     assert(VA.isRegLoc() && "Can only return in registers!");
1936     SDValue ValToCopy = OutVals[i];
1937     EVT ValVT = ValToCopy.getValueType();
1938
1939     // Promote values to the appropriate types
1940     if (VA.getLocInfo() == CCValAssign::SExt)
1941       ValToCopy = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), ValToCopy);
1942     else if (VA.getLocInfo() == CCValAssign::ZExt)
1943       ValToCopy = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), ValToCopy);
1944     else if (VA.getLocInfo() == CCValAssign::AExt)
1945       ValToCopy = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), ValToCopy);
1946     else if (VA.getLocInfo() == CCValAssign::BCvt)
1947       ValToCopy = DAG.getNode(ISD::BITCAST, dl, VA.getLocVT(), ValToCopy);
1948
1949     assert(VA.getLocInfo() != CCValAssign::FPExt &&
1950            "Unexpected FP-extend for return value.");  
1951
1952     // If this is x86-64, and we disabled SSE, we can't return FP values,
1953     // or SSE or MMX vectors.
1954     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1955          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1956           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1957       report_fatal_error("SSE register return with SSE disabled");
1958     }
1959     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1960     // llvm-gcc has never done it right and no one has noticed, so this
1961     // should be OK for now.
1962     if (ValVT == MVT::f64 &&
1963         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1964       report_fatal_error("SSE2 register return with SSE2 disabled");
1965
1966     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1967     // the RET instruction and handled by the FP Stackifier.
1968     if (VA.getLocReg() == X86::FP0 ||
1969         VA.getLocReg() == X86::FP1) {
1970       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1971       // change the value to the FP stack register class.
1972       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1973         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1974       RetOps.push_back(ValToCopy);
1975       // Don't emit a copytoreg.
1976       continue;
1977     }
1978
1979     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1980     // which is returned in RAX / RDX.
1981     if (Subtarget->is64Bit()) {
1982       if (ValVT == MVT::x86mmx) {
1983         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1984           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1985           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1986                                   ValToCopy);
1987           // If we don't have SSE2 available, convert to v4f32 so the generated
1988           // register is legal.
1989           if (!Subtarget->hasSSE2())
1990             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1991         }
1992       }
1993     }
1994
1995     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1996     Flag = Chain.getValue(1);
1997     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
1998   }
1999
2000   // The x86-64 ABIs require that for returning structs by value we copy
2001   // the sret argument into %rax/%eax (depending on ABI) for the return.
2002   // Win32 requires us to put the sret argument to %eax as well.
2003   // We saved the argument into a virtual register in the entry block,
2004   // so now we copy the value out and into %rax/%eax.
2005   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr() &&
2006       (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC())) {
2007     MachineFunction &MF = DAG.getMachineFunction();
2008     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2009     unsigned Reg = FuncInfo->getSRetReturnReg();
2010     assert(Reg &&
2011            "SRetReturnReg should have been set in LowerFormalArguments().");
2012     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
2013
2014     unsigned RetValReg
2015         = (Subtarget->is64Bit() && !Subtarget->isTarget64BitILP32()) ?
2016           X86::RAX : X86::EAX;
2017     Chain = DAG.getCopyToReg(Chain, dl, RetValReg, Val, Flag);
2018     Flag = Chain.getValue(1);
2019
2020     // RAX/EAX now acts like a return value.
2021     RetOps.push_back(DAG.getRegister(RetValReg, getPointerTy()));
2022   }
2023
2024   RetOps[0] = Chain;  // Update chain.
2025
2026   // Add the flag if we have it.
2027   if (Flag.getNode())
2028     RetOps.push_back(Flag);
2029
2030   return DAG.getNode(X86ISD::RET_FLAG, dl, MVT::Other, RetOps);
2031 }
2032
2033 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N, SDValue &Chain) const {
2034   if (N->getNumValues() != 1)
2035     return false;
2036   if (!N->hasNUsesOfValue(1, 0))
2037     return false;
2038
2039   SDValue TCChain = Chain;
2040   SDNode *Copy = *N->use_begin();
2041   if (Copy->getOpcode() == ISD::CopyToReg) {
2042     // If the copy has a glue operand, we conservatively assume it isn't safe to
2043     // perform a tail call.
2044     if (Copy->getOperand(Copy->getNumOperands()-1).getValueType() == MVT::Glue)
2045       return false;
2046     TCChain = Copy->getOperand(0);
2047   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
2048     return false;
2049
2050   bool HasRet = false;
2051   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
2052        UI != UE; ++UI) {
2053     if (UI->getOpcode() != X86ISD::RET_FLAG)
2054       return false;
2055     HasRet = true;
2056   }
2057
2058   if (!HasRet)
2059     return false;
2060
2061   Chain = TCChain;
2062   return true;
2063 }
2064
2065 EVT
2066 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
2067                                             ISD::NodeType ExtendKind) const {
2068   MVT ReturnMVT;
2069   // TODO: Is this also valid on 32-bit?
2070   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
2071     ReturnMVT = MVT::i8;
2072   else
2073     ReturnMVT = MVT::i32;
2074
2075   EVT MinVT = getRegisterType(Context, ReturnMVT);
2076   return VT.bitsLT(MinVT) ? MinVT : VT;
2077 }
2078
2079 /// LowerCallResult - Lower the result values of a call into the
2080 /// appropriate copies out of appropriate physical registers.
2081 ///
2082 SDValue
2083 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
2084                                    CallingConv::ID CallConv, bool isVarArg,
2085                                    const SmallVectorImpl<ISD::InputArg> &Ins,
2086                                    SDLoc dl, SelectionDAG &DAG,
2087                                    SmallVectorImpl<SDValue> &InVals) const {
2088
2089   // Assign locations to each value returned by this call.
2090   SmallVector<CCValAssign, 16> RVLocs;
2091   bool Is64Bit = Subtarget->is64Bit();
2092   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
2093                  *DAG.getContext());
2094   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2095
2096   // Copy all of the result registers out of their specified physreg.
2097   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2098     CCValAssign &VA = RVLocs[i];
2099     EVT CopyVT = VA.getValVT();
2100
2101     // If this is x86-64, and we disabled SSE, we can't return FP values
2102     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
2103         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
2104       report_fatal_error("SSE register return with SSE disabled");
2105     }
2106
2107     // If we prefer to use the value in xmm registers, copy it out as f80 and
2108     // use a truncate to move it from fp stack reg to xmm reg.
2109     if ((VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1) &&
2110         isScalarFPTypeInSSEReg(VA.getValVT()))
2111       CopyVT = MVT::f80;
2112
2113     Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
2114                                CopyVT, InFlag).getValue(1);
2115     SDValue Val = Chain.getValue(0);
2116
2117     if (CopyVT != VA.getValVT())
2118       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
2119                         // This truncation won't change the value.
2120                         DAG.getIntPtrConstant(1));
2121
2122     InFlag = Chain.getValue(2);
2123     InVals.push_back(Val);
2124   }
2125
2126   return Chain;
2127 }
2128
2129 //===----------------------------------------------------------------------===//
2130 //                C & StdCall & Fast Calling Convention implementation
2131 //===----------------------------------------------------------------------===//
2132 //  StdCall calling convention seems to be standard for many Windows' API
2133 //  routines and around. It differs from C calling convention just a little:
2134 //  callee should clean up the stack, not caller. Symbols should be also
2135 //  decorated in some fancy way :) It doesn't support any vector arguments.
2136 //  For info on fast calling convention see Fast Calling Convention (tail call)
2137 //  implementation LowerX86_32FastCCCallTo.
2138
2139 /// CallIsStructReturn - Determines whether a call uses struct return
2140 /// semantics.
2141 enum StructReturnType {
2142   NotStructReturn,
2143   RegStructReturn,
2144   StackStructReturn
2145 };
2146 static StructReturnType
2147 callIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
2148   if (Outs.empty())
2149     return NotStructReturn;
2150
2151   const ISD::ArgFlagsTy &Flags = Outs[0].Flags;
2152   if (!Flags.isSRet())
2153     return NotStructReturn;
2154   if (Flags.isInReg())
2155     return RegStructReturn;
2156   return StackStructReturn;
2157 }
2158
2159 /// ArgsAreStructReturn - Determines whether a function uses struct
2160 /// return semantics.
2161 static StructReturnType
2162 argsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
2163   if (Ins.empty())
2164     return NotStructReturn;
2165
2166   const ISD::ArgFlagsTy &Flags = Ins[0].Flags;
2167   if (!Flags.isSRet())
2168     return NotStructReturn;
2169   if (Flags.isInReg())
2170     return RegStructReturn;
2171   return StackStructReturn;
2172 }
2173
2174 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
2175 /// by "Src" to address "Dst" with size and alignment information specified by
2176 /// the specific parameter attribute. The copy will be passed as a byval
2177 /// function parameter.
2178 static SDValue
2179 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
2180                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
2181                           SDLoc dl) {
2182   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
2183
2184   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
2185                        /*isVolatile*/false, /*AlwaysInline=*/true,
2186                        MachinePointerInfo(), MachinePointerInfo());
2187 }
2188
2189 /// IsTailCallConvention - Return true if the calling convention is one that
2190 /// supports tail call optimization.
2191 static bool IsTailCallConvention(CallingConv::ID CC) {
2192   return (CC == CallingConv::Fast || CC == CallingConv::GHC ||
2193           CC == CallingConv::HiPE);
2194 }
2195
2196 /// \brief Return true if the calling convention is a C calling convention.
2197 static bool IsCCallConvention(CallingConv::ID CC) {
2198   return (CC == CallingConv::C || CC == CallingConv::X86_64_Win64 ||
2199           CC == CallingConv::X86_64_SysV);
2200 }
2201
2202 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
2203   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
2204     return false;
2205
2206   CallSite CS(CI);
2207   CallingConv::ID CalleeCC = CS.getCallingConv();
2208   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
2209     return false;
2210
2211   return true;
2212 }
2213
2214 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
2215 /// a tailcall target by changing its ABI.
2216 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
2217                                    bool GuaranteedTailCallOpt) {
2218   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
2219 }
2220
2221 SDValue
2222 X86TargetLowering::LowerMemArgument(SDValue Chain,
2223                                     CallingConv::ID CallConv,
2224                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2225                                     SDLoc dl, SelectionDAG &DAG,
2226                                     const CCValAssign &VA,
2227                                     MachineFrameInfo *MFI,
2228                                     unsigned i) const {
2229   // Create the nodes corresponding to a load from this parameter slot.
2230   ISD::ArgFlagsTy Flags = Ins[i].Flags;
2231   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(
2232       CallConv, DAG.getTarget().Options.GuaranteedTailCallOpt);
2233   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
2234   EVT ValVT;
2235
2236   // If value is passed by pointer we have address passed instead of the value
2237   // itself.
2238   if (VA.getLocInfo() == CCValAssign::Indirect)
2239     ValVT = VA.getLocVT();
2240   else
2241     ValVT = VA.getValVT();
2242
2243   // FIXME: For now, all byval parameter objects are marked mutable. This can be
2244   // changed with more analysis.
2245   // In case of tail call optimization mark all arguments mutable. Since they
2246   // could be overwritten by lowering of arguments in case of a tail call.
2247   if (Flags.isByVal()) {
2248     unsigned Bytes = Flags.getByValSize();
2249     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
2250     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
2251     return DAG.getFrameIndex(FI, getPointerTy());
2252   } else {
2253     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
2254                                     VA.getLocMemOffset(), isImmutable);
2255     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2256     return DAG.getLoad(ValVT, dl, Chain, FIN,
2257                        MachinePointerInfo::getFixedStack(FI),
2258                        false, false, false, 0);
2259   }
2260 }
2261
2262 SDValue
2263 X86TargetLowering::LowerFormalArguments(SDValue Chain,
2264                                         CallingConv::ID CallConv,
2265                                         bool isVarArg,
2266                                       const SmallVectorImpl<ISD::InputArg> &Ins,
2267                                         SDLoc dl,
2268                                         SelectionDAG &DAG,
2269                                         SmallVectorImpl<SDValue> &InVals)
2270                                           const {
2271   MachineFunction &MF = DAG.getMachineFunction();
2272   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2273
2274   const Function* Fn = MF.getFunction();
2275   if (Fn->hasExternalLinkage() &&
2276       Subtarget->isTargetCygMing() &&
2277       Fn->getName() == "main")
2278     FuncInfo->setForceFramePointer(true);
2279
2280   MachineFrameInfo *MFI = MF.getFrameInfo();
2281   bool Is64Bit = Subtarget->is64Bit();
2282   bool IsWin64 = Subtarget->isCallingConvWin64(CallConv);
2283
2284   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2285          "Var args not supported with calling convention fastcc, ghc or hipe");
2286
2287   // Assign locations to all of the incoming arguments.
2288   SmallVector<CCValAssign, 16> ArgLocs;
2289   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2290
2291   // Allocate shadow area for Win64
2292   if (IsWin64)
2293     CCInfo.AllocateStack(32, 8);
2294
2295   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
2296
2297   unsigned LastVal = ~0U;
2298   SDValue ArgValue;
2299   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2300     CCValAssign &VA = ArgLocs[i];
2301     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
2302     // places.
2303     assert(VA.getValNo() != LastVal &&
2304            "Don't support value assigned to multiple locs yet");
2305     (void)LastVal;
2306     LastVal = VA.getValNo();
2307
2308     if (VA.isRegLoc()) {
2309       EVT RegVT = VA.getLocVT();
2310       const TargetRegisterClass *RC;
2311       if (RegVT == MVT::i32)
2312         RC = &X86::GR32RegClass;
2313       else if (Is64Bit && RegVT == MVT::i64)
2314         RC = &X86::GR64RegClass;
2315       else if (RegVT == MVT::f32)
2316         RC = &X86::FR32RegClass;
2317       else if (RegVT == MVT::f64)
2318         RC = &X86::FR64RegClass;
2319       else if (RegVT.is512BitVector())
2320         RC = &X86::VR512RegClass;
2321       else if (RegVT.is256BitVector())
2322         RC = &X86::VR256RegClass;
2323       else if (RegVT.is128BitVector())
2324         RC = &X86::VR128RegClass;
2325       else if (RegVT == MVT::x86mmx)
2326         RC = &X86::VR64RegClass;
2327       else if (RegVT == MVT::i1)
2328         RC = &X86::VK1RegClass;
2329       else if (RegVT == MVT::v8i1)
2330         RC = &X86::VK8RegClass;
2331       else if (RegVT == MVT::v16i1)
2332         RC = &X86::VK16RegClass;
2333       else if (RegVT == MVT::v32i1)
2334         RC = &X86::VK32RegClass;
2335       else if (RegVT == MVT::v64i1)
2336         RC = &X86::VK64RegClass;
2337       else
2338         llvm_unreachable("Unknown argument type!");
2339
2340       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2341       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
2342
2343       // If this is an 8 or 16-bit value, it is really passed promoted to 32
2344       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
2345       // right size.
2346       if (VA.getLocInfo() == CCValAssign::SExt)
2347         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
2348                                DAG.getValueType(VA.getValVT()));
2349       else if (VA.getLocInfo() == CCValAssign::ZExt)
2350         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
2351                                DAG.getValueType(VA.getValVT()));
2352       else if (VA.getLocInfo() == CCValAssign::BCvt)
2353         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
2354
2355       if (VA.isExtInLoc()) {
2356         // Handle MMX values passed in XMM regs.
2357         if (RegVT.isVector())
2358           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(), ArgValue);
2359         else
2360           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
2361       }
2362     } else {
2363       assert(VA.isMemLoc());
2364       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
2365     }
2366
2367     // If value is passed via pointer - do a load.
2368     if (VA.getLocInfo() == CCValAssign::Indirect)
2369       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
2370                              MachinePointerInfo(), false, false, false, 0);
2371
2372     InVals.push_back(ArgValue);
2373   }
2374
2375   if (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC()) {
2376     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2377       // The x86-64 ABIs require that for returning structs by value we copy
2378       // the sret argument into %rax/%eax (depending on ABI) for the return.
2379       // Win32 requires us to put the sret argument to %eax as well.
2380       // Save the argument into a virtual register so that we can access it
2381       // from the return points.
2382       if (Ins[i].Flags.isSRet()) {
2383         unsigned Reg = FuncInfo->getSRetReturnReg();
2384         if (!Reg) {
2385           MVT PtrTy = getPointerTy();
2386           Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(PtrTy));
2387           FuncInfo->setSRetReturnReg(Reg);
2388         }
2389         SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[i]);
2390         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
2391         break;
2392       }
2393     }
2394   }
2395
2396   unsigned StackSize = CCInfo.getNextStackOffset();
2397   // Align stack specially for tail calls.
2398   if (FuncIsMadeTailCallSafe(CallConv,
2399                              MF.getTarget().Options.GuaranteedTailCallOpt))
2400     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
2401
2402   // If the function takes variable number of arguments, make a frame index for
2403   // the start of the first vararg value... for expansion of llvm.va_start.
2404   if (isVarArg) {
2405     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
2406                     CallConv != CallingConv::X86_ThisCall)) {
2407       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
2408     }
2409     if (Is64Bit) {
2410       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
2411
2412       // FIXME: We should really autogenerate these arrays
2413       static const MCPhysReg GPR64ArgRegsWin64[] = {
2414         X86::RCX, X86::RDX, X86::R8,  X86::R9
2415       };
2416       static const MCPhysReg GPR64ArgRegs64Bit[] = {
2417         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
2418       };
2419       static const MCPhysReg XMMArgRegs64Bit[] = {
2420         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2421         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2422       };
2423       const MCPhysReg *GPR64ArgRegs;
2424       unsigned NumXMMRegs = 0;
2425
2426       if (IsWin64) {
2427         // The XMM registers which might contain var arg parameters are shadowed
2428         // in their paired GPR.  So we only need to save the GPR to their home
2429         // slots.
2430         TotalNumIntRegs = 4;
2431         GPR64ArgRegs = GPR64ArgRegsWin64;
2432       } else {
2433         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
2434         GPR64ArgRegs = GPR64ArgRegs64Bit;
2435
2436         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit,
2437                                                 TotalNumXMMRegs);
2438       }
2439       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
2440                                                        TotalNumIntRegs);
2441
2442       bool NoImplicitFloatOps = Fn->getAttributes().
2443         hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
2444       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
2445              "SSE register cannot be used when SSE is disabled!");
2446       assert(!(NumXMMRegs && MF.getTarget().Options.UseSoftFloat &&
2447                NoImplicitFloatOps) &&
2448              "SSE register cannot be used when SSE is disabled!");
2449       if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
2450           !Subtarget->hasSSE1())
2451         // Kernel mode asks for SSE to be disabled, so don't push them
2452         // on the stack.
2453         TotalNumXMMRegs = 0;
2454
2455       if (IsWin64) {
2456         const TargetFrameLowering &TFI = *MF.getSubtarget().getFrameLowering();
2457         // Get to the caller-allocated home save location.  Add 8 to account
2458         // for the return address.
2459         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
2460         FuncInfo->setRegSaveFrameIndex(
2461           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
2462         // Fixup to set vararg frame on shadow area (4 x i64).
2463         if (NumIntRegs < 4)
2464           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
2465       } else {
2466         // For X86-64, if there are vararg parameters that are passed via
2467         // registers, then we must store them to their spots on the stack so
2468         // they may be loaded by deferencing the result of va_next.
2469         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
2470         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
2471         FuncInfo->setRegSaveFrameIndex(
2472           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
2473                                false));
2474       }
2475
2476       // Store the integer parameter registers.
2477       SmallVector<SDValue, 8> MemOps;
2478       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
2479                                         getPointerTy());
2480       unsigned Offset = FuncInfo->getVarArgsGPOffset();
2481       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
2482         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
2483                                   DAG.getIntPtrConstant(Offset));
2484         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
2485                                      &X86::GR64RegClass);
2486         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2487         SDValue Store =
2488           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2489                        MachinePointerInfo::getFixedStack(
2490                          FuncInfo->getRegSaveFrameIndex(), Offset),
2491                        false, false, 0);
2492         MemOps.push_back(Store);
2493         Offset += 8;
2494       }
2495
2496       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
2497         // Now store the XMM (fp + vector) parameter registers.
2498         SmallVector<SDValue, 12> SaveXMMOps;
2499         SaveXMMOps.push_back(Chain);
2500
2501         unsigned AL = MF.addLiveIn(X86::AL, &X86::GR8RegClass);
2502         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
2503         SaveXMMOps.push_back(ALVal);
2504
2505         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2506                                FuncInfo->getRegSaveFrameIndex()));
2507         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2508                                FuncInfo->getVarArgsFPOffset()));
2509
2510         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
2511           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
2512                                        &X86::VR128RegClass);
2513           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
2514           SaveXMMOps.push_back(Val);
2515         }
2516         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2517                                      MVT::Other, SaveXMMOps));
2518       }
2519
2520       if (!MemOps.empty())
2521         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2522     }
2523   }
2524
2525   // Some CCs need callee pop.
2526   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2527                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2528     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2529   } else {
2530     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2531     // If this is an sret function, the return should pop the hidden pointer.
2532     if (!Is64Bit && !IsTailCallConvention(CallConv) &&
2533         !Subtarget->getTargetTriple().isOSMSVCRT() &&
2534         argsAreStructReturn(Ins) == StackStructReturn)
2535       FuncInfo->setBytesToPopOnReturn(4);
2536   }
2537
2538   if (!Is64Bit) {
2539     // RegSaveFrameIndex is X86-64 only.
2540     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2541     if (CallConv == CallingConv::X86_FastCall ||
2542         CallConv == CallingConv::X86_ThisCall)
2543       // fastcc functions can't have varargs.
2544       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2545   }
2546
2547   FuncInfo->setArgumentStackSize(StackSize);
2548
2549   return Chain;
2550 }
2551
2552 SDValue
2553 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2554                                     SDValue StackPtr, SDValue Arg,
2555                                     SDLoc dl, SelectionDAG &DAG,
2556                                     const CCValAssign &VA,
2557                                     ISD::ArgFlagsTy Flags) const {
2558   unsigned LocMemOffset = VA.getLocMemOffset();
2559   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2560   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2561   if (Flags.isByVal())
2562     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2563
2564   return DAG.getStore(Chain, dl, Arg, PtrOff,
2565                       MachinePointerInfo::getStack(LocMemOffset),
2566                       false, false, 0);
2567 }
2568
2569 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2570 /// optimization is performed and it is required.
2571 SDValue
2572 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2573                                            SDValue &OutRetAddr, SDValue Chain,
2574                                            bool IsTailCall, bool Is64Bit,
2575                                            int FPDiff, SDLoc dl) const {
2576   // Adjust the Return address stack slot.
2577   EVT VT = getPointerTy();
2578   OutRetAddr = getReturnAddressFrameIndex(DAG);
2579
2580   // Load the "old" Return address.
2581   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2582                            false, false, false, 0);
2583   return SDValue(OutRetAddr.getNode(), 1);
2584 }
2585
2586 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2587 /// optimization is performed and it is required (FPDiff!=0).
2588 static SDValue EmitTailCallStoreRetAddr(SelectionDAG &DAG, MachineFunction &MF,
2589                                         SDValue Chain, SDValue RetAddrFrIdx,
2590                                         EVT PtrVT, unsigned SlotSize,
2591                                         int FPDiff, SDLoc dl) {
2592   // Store the return address to the appropriate stack slot.
2593   if (!FPDiff) return Chain;
2594   // Calculate the new stack slot for the return address.
2595   int NewReturnAddrFI =
2596     MF.getFrameInfo()->CreateFixedObject(SlotSize, (int64_t)FPDiff - SlotSize,
2597                                          false);
2598   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, PtrVT);
2599   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2600                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2601                        false, false, 0);
2602   return Chain;
2603 }
2604
2605 SDValue
2606 X86TargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
2607                              SmallVectorImpl<SDValue> &InVals) const {
2608   SelectionDAG &DAG                     = CLI.DAG;
2609   SDLoc &dl                             = CLI.DL;
2610   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
2611   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
2612   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
2613   SDValue Chain                         = CLI.Chain;
2614   SDValue Callee                        = CLI.Callee;
2615   CallingConv::ID CallConv              = CLI.CallConv;
2616   bool &isTailCall                      = CLI.IsTailCall;
2617   bool isVarArg                         = CLI.IsVarArg;
2618
2619   MachineFunction &MF = DAG.getMachineFunction();
2620   bool Is64Bit        = Subtarget->is64Bit();
2621   bool IsWin64        = Subtarget->isCallingConvWin64(CallConv);
2622   StructReturnType SR = callIsStructReturn(Outs);
2623   bool IsSibcall      = false;
2624
2625   if (MF.getTarget().Options.DisableTailCalls)
2626     isTailCall = false;
2627
2628   bool IsMustTail = CLI.CS && CLI.CS->isMustTailCall();
2629   if (IsMustTail) {
2630     // Force this to be a tail call.  The verifier rules are enough to ensure
2631     // that we can lower this successfully without moving the return address
2632     // around.
2633     isTailCall = true;
2634   } else if (isTailCall) {
2635     // Check if it's really possible to do a tail call.
2636     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2637                     isVarArg, SR != NotStructReturn,
2638                     MF.getFunction()->hasStructRetAttr(), CLI.RetTy,
2639                     Outs, OutVals, Ins, DAG);
2640
2641     // Sibcalls are automatically detected tailcalls which do not require
2642     // ABI changes.
2643     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2644       IsSibcall = true;
2645
2646     if (isTailCall)
2647       ++NumTailCalls;
2648   }
2649
2650   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2651          "Var args not supported with calling convention fastcc, ghc or hipe");
2652
2653   // Analyze operands of the call, assigning locations to each operand.
2654   SmallVector<CCValAssign, 16> ArgLocs;
2655   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2656
2657   // Allocate shadow area for Win64
2658   if (IsWin64)
2659     CCInfo.AllocateStack(32, 8);
2660
2661   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2662
2663   // Get a count of how many bytes are to be pushed on the stack.
2664   unsigned NumBytes = CCInfo.getNextStackOffset();
2665   if (IsSibcall)
2666     // This is a sibcall. The memory operands are available in caller's
2667     // own caller's stack.
2668     NumBytes = 0;
2669   else if (MF.getTarget().Options.GuaranteedTailCallOpt &&
2670            IsTailCallConvention(CallConv))
2671     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2672
2673   int FPDiff = 0;
2674   if (isTailCall && !IsSibcall && !IsMustTail) {
2675     // Lower arguments at fp - stackoffset + fpdiff.
2676     X86MachineFunctionInfo *X86Info = MF.getInfo<X86MachineFunctionInfo>();
2677     unsigned NumBytesCallerPushed = X86Info->getBytesToPopOnReturn();
2678
2679     FPDiff = NumBytesCallerPushed - NumBytes;
2680
2681     // Set the delta of movement of the returnaddr stackslot.
2682     // But only set if delta is greater than previous delta.
2683     if (FPDiff < X86Info->getTCReturnAddrDelta())
2684       X86Info->setTCReturnAddrDelta(FPDiff);
2685   }
2686
2687   unsigned NumBytesToPush = NumBytes;
2688   unsigned NumBytesToPop = NumBytes;
2689
2690   // If we have an inalloca argument, all stack space has already been allocated
2691   // for us and be right at the top of the stack.  We don't support multiple
2692   // arguments passed in memory when using inalloca.
2693   if (!Outs.empty() && Outs.back().Flags.isInAlloca()) {
2694     NumBytesToPush = 0;
2695     if (!ArgLocs.back().isMemLoc())
2696       report_fatal_error("cannot use inalloca attribute on a register "
2697                          "parameter");
2698     if (ArgLocs.back().getLocMemOffset() != 0)
2699       report_fatal_error("any parameter with the inalloca attribute must be "
2700                          "the only memory argument");
2701   }
2702
2703   if (!IsSibcall)
2704     Chain = DAG.getCALLSEQ_START(
2705         Chain, DAG.getIntPtrConstant(NumBytesToPush, true), dl);
2706
2707   SDValue RetAddrFrIdx;
2708   // Load return address for tail calls.
2709   if (isTailCall && FPDiff)
2710     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2711                                     Is64Bit, FPDiff, dl);
2712
2713   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2714   SmallVector<SDValue, 8> MemOpChains;
2715   SDValue StackPtr;
2716
2717   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2718   // of tail call optimization arguments are handle later.
2719   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
2720       DAG.getSubtarget().getRegisterInfo());
2721   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2722     // Skip inalloca arguments, they have already been written.
2723     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2724     if (Flags.isInAlloca())
2725       continue;
2726
2727     CCValAssign &VA = ArgLocs[i];
2728     EVT RegVT = VA.getLocVT();
2729     SDValue Arg = OutVals[i];
2730     bool isByVal = Flags.isByVal();
2731
2732     // Promote the value if needed.
2733     switch (VA.getLocInfo()) {
2734     default: llvm_unreachable("Unknown loc info!");
2735     case CCValAssign::Full: break;
2736     case CCValAssign::SExt:
2737       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2738       break;
2739     case CCValAssign::ZExt:
2740       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2741       break;
2742     case CCValAssign::AExt:
2743       if (RegVT.is128BitVector()) {
2744         // Special case: passing MMX values in XMM registers.
2745         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2746         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2747         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2748       } else
2749         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2750       break;
2751     case CCValAssign::BCvt:
2752       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2753       break;
2754     case CCValAssign::Indirect: {
2755       // Store the argument.
2756       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2757       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2758       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2759                            MachinePointerInfo::getFixedStack(FI),
2760                            false, false, 0);
2761       Arg = SpillSlot;
2762       break;
2763     }
2764     }
2765
2766     if (VA.isRegLoc()) {
2767       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2768       if (isVarArg && IsWin64) {
2769         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2770         // shadow reg if callee is a varargs function.
2771         unsigned ShadowReg = 0;
2772         switch (VA.getLocReg()) {
2773         case X86::XMM0: ShadowReg = X86::RCX; break;
2774         case X86::XMM1: ShadowReg = X86::RDX; break;
2775         case X86::XMM2: ShadowReg = X86::R8; break;
2776         case X86::XMM3: ShadowReg = X86::R9; break;
2777         }
2778         if (ShadowReg)
2779           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2780       }
2781     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2782       assert(VA.isMemLoc());
2783       if (!StackPtr.getNode())
2784         StackPtr = DAG.getCopyFromReg(Chain, dl, RegInfo->getStackRegister(),
2785                                       getPointerTy());
2786       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2787                                              dl, DAG, VA, Flags));
2788     }
2789   }
2790
2791   if (!MemOpChains.empty())
2792     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
2793
2794   if (Subtarget->isPICStyleGOT()) {
2795     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2796     // GOT pointer.
2797     if (!isTailCall) {
2798       RegsToPass.push_back(std::make_pair(unsigned(X86::EBX),
2799                DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy())));
2800     } else {
2801       // If we are tail calling and generating PIC/GOT style code load the
2802       // address of the callee into ECX. The value in ecx is used as target of
2803       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2804       // for tail calls on PIC/GOT architectures. Normally we would just put the
2805       // address of GOT into ebx and then call target@PLT. But for tail calls
2806       // ebx would be restored (since ebx is callee saved) before jumping to the
2807       // target@PLT.
2808
2809       // Note: The actual moving to ECX is done further down.
2810       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2811       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2812           !G->getGlobal()->hasProtectedVisibility())
2813         Callee = LowerGlobalAddress(Callee, DAG);
2814       else if (isa<ExternalSymbolSDNode>(Callee))
2815         Callee = LowerExternalSymbol(Callee, DAG);
2816     }
2817   }
2818
2819   if (Is64Bit && isVarArg && !IsWin64) {
2820     // From AMD64 ABI document:
2821     // For calls that may call functions that use varargs or stdargs
2822     // (prototype-less calls or calls to functions containing ellipsis (...) in
2823     // the declaration) %al is used as hidden argument to specify the number
2824     // of SSE registers used. The contents of %al do not need to match exactly
2825     // the number of registers, but must be an ubound on the number of SSE
2826     // registers used and is in the range 0 - 8 inclusive.
2827
2828     // Count the number of XMM registers allocated.
2829     static const MCPhysReg XMMArgRegs[] = {
2830       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2831       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2832     };
2833     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2834     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2835            && "SSE registers cannot be used when SSE is disabled");
2836
2837     RegsToPass.push_back(std::make_pair(unsigned(X86::AL),
2838                                         DAG.getConstant(NumXMMRegs, MVT::i8)));
2839   }
2840
2841   // For tail calls lower the arguments to the 'real' stack slots.  Sibcalls
2842   // don't need this because the eligibility check rejects calls that require
2843   // shuffling arguments passed in memory.
2844   if (!IsSibcall && isTailCall) {
2845     // Force all the incoming stack arguments to be loaded from the stack
2846     // before any new outgoing arguments are stored to the stack, because the
2847     // outgoing stack slots may alias the incoming argument stack slots, and
2848     // the alias isn't otherwise explicit. This is slightly more conservative
2849     // than necessary, because it means that each store effectively depends
2850     // on every argument instead of just those arguments it would clobber.
2851     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2852
2853     SmallVector<SDValue, 8> MemOpChains2;
2854     SDValue FIN;
2855     int FI = 0;
2856     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2857       CCValAssign &VA = ArgLocs[i];
2858       if (VA.isRegLoc())
2859         continue;
2860       assert(VA.isMemLoc());
2861       SDValue Arg = OutVals[i];
2862       ISD::ArgFlagsTy Flags = Outs[i].Flags;
2863       // Skip inalloca arguments.  They don't require any work.
2864       if (Flags.isInAlloca())
2865         continue;
2866       // Create frame index.
2867       int32_t Offset = VA.getLocMemOffset()+FPDiff;
2868       uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2869       FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2870       FIN = DAG.getFrameIndex(FI, getPointerTy());
2871
2872       if (Flags.isByVal()) {
2873         // Copy relative to framepointer.
2874         SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2875         if (!StackPtr.getNode())
2876           StackPtr = DAG.getCopyFromReg(Chain, dl,
2877                                         RegInfo->getStackRegister(),
2878                                         getPointerTy());
2879         Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2880
2881         MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2882                                                          ArgChain,
2883                                                          Flags, DAG, dl));
2884       } else {
2885         // Store relative to framepointer.
2886         MemOpChains2.push_back(
2887           DAG.getStore(ArgChain, dl, Arg, FIN,
2888                        MachinePointerInfo::getFixedStack(FI),
2889                        false, false, 0));
2890       }
2891     }
2892
2893     if (!MemOpChains2.empty())
2894       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
2895
2896     // Store the return address to the appropriate stack slot.
2897     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx,
2898                                      getPointerTy(), RegInfo->getSlotSize(),
2899                                      FPDiff, dl);
2900   }
2901
2902   // Build a sequence of copy-to-reg nodes chained together with token chain
2903   // and flag operands which copy the outgoing args into registers.
2904   SDValue InFlag;
2905   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2906     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2907                              RegsToPass[i].second, InFlag);
2908     InFlag = Chain.getValue(1);
2909   }
2910
2911   if (DAG.getTarget().getCodeModel() == CodeModel::Large) {
2912     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2913     // In the 64-bit large code model, we have to make all calls
2914     // through a register, since the call instruction's 32-bit
2915     // pc-relative offset may not be large enough to hold the whole
2916     // address.
2917   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2918     // If the callee is a GlobalAddress node (quite common, every direct call
2919     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2920     // it.
2921
2922     // We should use extra load for direct calls to dllimported functions in
2923     // non-JIT mode.
2924     const GlobalValue *GV = G->getGlobal();
2925     if (!GV->hasDLLImportStorageClass()) {
2926       unsigned char OpFlags = 0;
2927       bool ExtraLoad = false;
2928       unsigned WrapperKind = ISD::DELETED_NODE;
2929
2930       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2931       // external symbols most go through the PLT in PIC mode.  If the symbol
2932       // has hidden or protected visibility, or if it is static or local, then
2933       // we don't need to use the PLT - we can directly call it.
2934       if (Subtarget->isTargetELF() &&
2935           DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
2936           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2937         OpFlags = X86II::MO_PLT;
2938       } else if (Subtarget->isPICStyleStubAny() &&
2939                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2940                  (!Subtarget->getTargetTriple().isMacOSX() ||
2941                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2942         // PC-relative references to external symbols should go through $stub,
2943         // unless we're building with the leopard linker or later, which
2944         // automatically synthesizes these stubs.
2945         OpFlags = X86II::MO_DARWIN_STUB;
2946       } else if (Subtarget->isPICStyleRIPRel() &&
2947                  isa<Function>(GV) &&
2948                  cast<Function>(GV)->getAttributes().
2949                    hasAttribute(AttributeSet::FunctionIndex,
2950                                 Attribute::NonLazyBind)) {
2951         // If the function is marked as non-lazy, generate an indirect call
2952         // which loads from the GOT directly. This avoids runtime overhead
2953         // at the cost of eager binding (and one extra byte of encoding).
2954         OpFlags = X86II::MO_GOTPCREL;
2955         WrapperKind = X86ISD::WrapperRIP;
2956         ExtraLoad = true;
2957       }
2958
2959       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2960                                           G->getOffset(), OpFlags);
2961
2962       // Add a wrapper if needed.
2963       if (WrapperKind != ISD::DELETED_NODE)
2964         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2965       // Add extra indirection if needed.
2966       if (ExtraLoad)
2967         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2968                              MachinePointerInfo::getGOT(),
2969                              false, false, false, 0);
2970     }
2971   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2972     unsigned char OpFlags = 0;
2973
2974     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2975     // external symbols should go through the PLT.
2976     if (Subtarget->isTargetELF() &&
2977         DAG.getTarget().getRelocationModel() == Reloc::PIC_) {
2978       OpFlags = X86II::MO_PLT;
2979     } else if (Subtarget->isPICStyleStubAny() &&
2980                (!Subtarget->getTargetTriple().isMacOSX() ||
2981                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2982       // PC-relative references to external symbols should go through $stub,
2983       // unless we're building with the leopard linker or later, which
2984       // automatically synthesizes these stubs.
2985       OpFlags = X86II::MO_DARWIN_STUB;
2986     }
2987
2988     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2989                                          OpFlags);
2990   }
2991
2992   // Returns a chain & a flag for retval copy to use.
2993   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2994   SmallVector<SDValue, 8> Ops;
2995
2996   if (!IsSibcall && isTailCall) {
2997     Chain = DAG.getCALLSEQ_END(Chain,
2998                                DAG.getIntPtrConstant(NumBytesToPop, true),
2999                                DAG.getIntPtrConstant(0, true), InFlag, dl);
3000     InFlag = Chain.getValue(1);
3001   }
3002
3003   Ops.push_back(Chain);
3004   Ops.push_back(Callee);
3005
3006   if (isTailCall)
3007     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
3008
3009   // Add argument registers to the end of the list so that they are known live
3010   // into the call.
3011   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3012     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3013                                   RegsToPass[i].second.getValueType()));
3014
3015   // Add a register mask operand representing the call-preserved registers.
3016   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
3017   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3018   assert(Mask && "Missing call preserved mask for calling convention");
3019   Ops.push_back(DAG.getRegisterMask(Mask));
3020
3021   if (InFlag.getNode())
3022     Ops.push_back(InFlag);
3023
3024   if (isTailCall) {
3025     // We used to do:
3026     //// If this is the first return lowered for this function, add the regs
3027     //// to the liveout set for the function.
3028     // This isn't right, although it's probably harmless on x86; liveouts
3029     // should be computed from returns not tail calls.  Consider a void
3030     // function making a tail call to a function returning int.
3031     return DAG.getNode(X86ISD::TC_RETURN, dl, NodeTys, Ops);
3032   }
3033
3034   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops);
3035   InFlag = Chain.getValue(1);
3036
3037   // Create the CALLSEQ_END node.
3038   unsigned NumBytesForCalleeToPop;
3039   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
3040                        DAG.getTarget().Options.GuaranteedTailCallOpt))
3041     NumBytesForCalleeToPop = NumBytes;    // Callee pops everything
3042   else if (!Is64Bit && !IsTailCallConvention(CallConv) &&
3043            !Subtarget->getTargetTriple().isOSMSVCRT() &&
3044            SR == StackStructReturn)
3045     // If this is a call to a struct-return function, the callee
3046     // pops the hidden struct pointer, so we have to push it back.
3047     // This is common for Darwin/X86, Linux & Mingw32 targets.
3048     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
3049     NumBytesForCalleeToPop = 4;
3050   else
3051     NumBytesForCalleeToPop = 0;  // Callee pops nothing.
3052
3053   // Returns a flag for retval copy to use.
3054   if (!IsSibcall) {
3055     Chain = DAG.getCALLSEQ_END(Chain,
3056                                DAG.getIntPtrConstant(NumBytesToPop, true),
3057                                DAG.getIntPtrConstant(NumBytesForCalleeToPop,
3058                                                      true),
3059                                InFlag, dl);
3060     InFlag = Chain.getValue(1);
3061   }
3062
3063   // Handle result values, copying them out of physregs into vregs that we
3064   // return.
3065   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3066                          Ins, dl, DAG, InVals);
3067 }
3068
3069 //===----------------------------------------------------------------------===//
3070 //                Fast Calling Convention (tail call) implementation
3071 //===----------------------------------------------------------------------===//
3072
3073 //  Like std call, callee cleans arguments, convention except that ECX is
3074 //  reserved for storing the tail called function address. Only 2 registers are
3075 //  free for argument passing (inreg). Tail call optimization is performed
3076 //  provided:
3077 //                * tailcallopt is enabled
3078 //                * caller/callee are fastcc
3079 //  On X86_64 architecture with GOT-style position independent code only local
3080 //  (within module) calls are supported at the moment.
3081 //  To keep the stack aligned according to platform abi the function
3082 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
3083 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
3084 //  If a tail called function callee has more arguments than the caller the
3085 //  caller needs to make sure that there is room to move the RETADDR to. This is
3086 //  achieved by reserving an area the size of the argument delta right after the
3087 //  original RETADDR, but before the saved framepointer or the spilled registers
3088 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
3089 //  stack layout:
3090 //    arg1
3091 //    arg2
3092 //    RETADDR
3093 //    [ new RETADDR
3094 //      move area ]
3095 //    (possible EBP)
3096 //    ESI
3097 //    EDI
3098 //    local1 ..
3099
3100 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
3101 /// for a 16 byte align requirement.
3102 unsigned
3103 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
3104                                                SelectionDAG& DAG) const {
3105   MachineFunction &MF = DAG.getMachineFunction();
3106   const TargetMachine &TM = MF.getTarget();
3107   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3108       TM.getSubtargetImpl()->getRegisterInfo());
3109   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
3110   unsigned StackAlignment = TFI.getStackAlignment();
3111   uint64_t AlignMask = StackAlignment - 1;
3112   int64_t Offset = StackSize;
3113   unsigned SlotSize = RegInfo->getSlotSize();
3114   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
3115     // Number smaller than 12 so just add the difference.
3116     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
3117   } else {
3118     // Mask out lower bits, add stackalignment once plus the 12 bytes.
3119     Offset = ((~AlignMask) & Offset) + StackAlignment +
3120       (StackAlignment-SlotSize);
3121   }
3122   return Offset;
3123 }
3124
3125 /// MatchingStackOffset - Return true if the given stack call argument is
3126 /// already available in the same position (relatively) of the caller's
3127 /// incoming argument stack.
3128 static
3129 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
3130                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
3131                          const X86InstrInfo *TII) {
3132   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
3133   int FI = INT_MAX;
3134   if (Arg.getOpcode() == ISD::CopyFromReg) {
3135     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
3136     if (!TargetRegisterInfo::isVirtualRegister(VR))
3137       return false;
3138     MachineInstr *Def = MRI->getVRegDef(VR);
3139     if (!Def)
3140       return false;
3141     if (!Flags.isByVal()) {
3142       if (!TII->isLoadFromStackSlot(Def, FI))
3143         return false;
3144     } else {
3145       unsigned Opcode = Def->getOpcode();
3146       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
3147           Def->getOperand(1).isFI()) {
3148         FI = Def->getOperand(1).getIndex();
3149         Bytes = Flags.getByValSize();
3150       } else
3151         return false;
3152     }
3153   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
3154     if (Flags.isByVal())
3155       // ByVal argument is passed in as a pointer but it's now being
3156       // dereferenced. e.g.
3157       // define @foo(%struct.X* %A) {
3158       //   tail call @bar(%struct.X* byval %A)
3159       // }
3160       return false;
3161     SDValue Ptr = Ld->getBasePtr();
3162     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
3163     if (!FINode)
3164       return false;
3165     FI = FINode->getIndex();
3166   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
3167     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
3168     FI = FINode->getIndex();
3169     Bytes = Flags.getByValSize();
3170   } else
3171     return false;
3172
3173   assert(FI != INT_MAX);
3174   if (!MFI->isFixedObjectIndex(FI))
3175     return false;
3176   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
3177 }
3178
3179 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3180 /// for tail call optimization. Targets which want to do tail call
3181 /// optimization should implement this function.
3182 bool
3183 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3184                                                      CallingConv::ID CalleeCC,
3185                                                      bool isVarArg,
3186                                                      bool isCalleeStructRet,
3187                                                      bool isCallerStructRet,
3188                                                      Type *RetTy,
3189                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3190                                     const SmallVectorImpl<SDValue> &OutVals,
3191                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3192                                                      SelectionDAG &DAG) const {
3193   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
3194     return false;
3195
3196   // If -tailcallopt is specified, make fastcc functions tail-callable.
3197   const MachineFunction &MF = DAG.getMachineFunction();
3198   const Function *CallerF = MF.getFunction();
3199
3200   // If the function return type is x86_fp80 and the callee return type is not,
3201   // then the FP_EXTEND of the call result is not a nop. It's not safe to
3202   // perform a tailcall optimization here.
3203   if (CallerF->getReturnType()->isX86_FP80Ty() && !RetTy->isX86_FP80Ty())
3204     return false;
3205
3206   CallingConv::ID CallerCC = CallerF->getCallingConv();
3207   bool CCMatch = CallerCC == CalleeCC;
3208   bool IsCalleeWin64 = Subtarget->isCallingConvWin64(CalleeCC);
3209   bool IsCallerWin64 = Subtarget->isCallingConvWin64(CallerCC);
3210
3211   if (DAG.getTarget().Options.GuaranteedTailCallOpt) {
3212     if (IsTailCallConvention(CalleeCC) && CCMatch)
3213       return true;
3214     return false;
3215   }
3216
3217   // Look for obvious safe cases to perform tail call optimization that do not
3218   // require ABI changes. This is what gcc calls sibcall.
3219
3220   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
3221   // emit a special epilogue.
3222   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3223       DAG.getSubtarget().getRegisterInfo());
3224   if (RegInfo->needsStackRealignment(MF))
3225     return false;
3226
3227   // Also avoid sibcall optimization if either caller or callee uses struct
3228   // return semantics.
3229   if (isCalleeStructRet || isCallerStructRet)
3230     return false;
3231
3232   // An stdcall/thiscall caller is expected to clean up its arguments; the
3233   // callee isn't going to do that.
3234   // FIXME: this is more restrictive than needed. We could produce a tailcall
3235   // when the stack adjustment matches. For example, with a thiscall that takes
3236   // only one argument.
3237   if (!CCMatch && (CallerCC == CallingConv::X86_StdCall ||
3238                    CallerCC == CallingConv::X86_ThisCall))
3239     return false;
3240
3241   // Do not sibcall optimize vararg calls unless all arguments are passed via
3242   // registers.
3243   if (isVarArg && !Outs.empty()) {
3244
3245     // Optimizing for varargs on Win64 is unlikely to be safe without
3246     // additional testing.
3247     if (IsCalleeWin64 || IsCallerWin64)
3248       return false;
3249
3250     SmallVector<CCValAssign, 16> ArgLocs;
3251     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3252                    *DAG.getContext());
3253
3254     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3255     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
3256       if (!ArgLocs[i].isRegLoc())
3257         return false;
3258   }
3259
3260   // If the call result is in ST0 / ST1, it needs to be popped off the x87
3261   // stack.  Therefore, if it's not used by the call it is not safe to optimize
3262   // this into a sibcall.
3263   bool Unused = false;
3264   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
3265     if (!Ins[i].Used) {
3266       Unused = true;
3267       break;
3268     }
3269   }
3270   if (Unused) {
3271     SmallVector<CCValAssign, 16> RVLocs;
3272     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(), RVLocs,
3273                    *DAG.getContext());
3274     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
3275     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3276       CCValAssign &VA = RVLocs[i];
3277       if (VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1)
3278         return false;
3279     }
3280   }
3281
3282   // If the calling conventions do not match, then we'd better make sure the
3283   // results are returned in the same way as what the caller expects.
3284   if (!CCMatch) {
3285     SmallVector<CCValAssign, 16> RVLocs1;
3286     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(), RVLocs1,
3287                     *DAG.getContext());
3288     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
3289
3290     SmallVector<CCValAssign, 16> RVLocs2;
3291     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(), RVLocs2,
3292                     *DAG.getContext());
3293     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
3294
3295     if (RVLocs1.size() != RVLocs2.size())
3296       return false;
3297     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
3298       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
3299         return false;
3300       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
3301         return false;
3302       if (RVLocs1[i].isRegLoc()) {
3303         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
3304           return false;
3305       } else {
3306         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
3307           return false;
3308       }
3309     }
3310   }
3311
3312   // If the callee takes no arguments then go on to check the results of the
3313   // call.
3314   if (!Outs.empty()) {
3315     // Check if stack adjustment is needed. For now, do not do this if any
3316     // argument is passed on the stack.
3317     SmallVector<CCValAssign, 16> ArgLocs;
3318     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3319                    *DAG.getContext());
3320
3321     // Allocate shadow area for Win64
3322     if (IsCalleeWin64)
3323       CCInfo.AllocateStack(32, 8);
3324
3325     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3326     if (CCInfo.getNextStackOffset()) {
3327       MachineFunction &MF = DAG.getMachineFunction();
3328       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
3329         return false;
3330
3331       // Check if the arguments are already laid out in the right way as
3332       // the caller's fixed stack objects.
3333       MachineFrameInfo *MFI = MF.getFrameInfo();
3334       const MachineRegisterInfo *MRI = &MF.getRegInfo();
3335       const X86InstrInfo *TII =
3336           static_cast<const X86InstrInfo *>(DAG.getSubtarget().getInstrInfo());
3337       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3338         CCValAssign &VA = ArgLocs[i];
3339         SDValue Arg = OutVals[i];
3340         ISD::ArgFlagsTy Flags = Outs[i].Flags;
3341         if (VA.getLocInfo() == CCValAssign::Indirect)
3342           return false;
3343         if (!VA.isRegLoc()) {
3344           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
3345                                    MFI, MRI, TII))
3346             return false;
3347         }
3348       }
3349     }
3350
3351     // If the tailcall address may be in a register, then make sure it's
3352     // possible to register allocate for it. In 32-bit, the call address can
3353     // only target EAX, EDX, or ECX since the tail call must be scheduled after
3354     // callee-saved registers are restored. These happen to be the same
3355     // registers used to pass 'inreg' arguments so watch out for those.
3356     if (!Subtarget->is64Bit() &&
3357         ((!isa<GlobalAddressSDNode>(Callee) &&
3358           !isa<ExternalSymbolSDNode>(Callee)) ||
3359          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3360       unsigned NumInRegs = 0;
3361       // In PIC we need an extra register to formulate the address computation
3362       // for the callee.
3363       unsigned MaxInRegs =
3364         (DAG.getTarget().getRelocationModel() == Reloc::PIC_) ? 2 : 3;
3365
3366       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3367         CCValAssign &VA = ArgLocs[i];
3368         if (!VA.isRegLoc())
3369           continue;
3370         unsigned Reg = VA.getLocReg();
3371         switch (Reg) {
3372         default: break;
3373         case X86::EAX: case X86::EDX: case X86::ECX:
3374           if (++NumInRegs == MaxInRegs)
3375             return false;
3376           break;
3377         }
3378       }
3379     }
3380   }
3381
3382   return true;
3383 }
3384
3385 FastISel *
3386 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo,
3387                                   const TargetLibraryInfo *libInfo) const {
3388   return X86::createFastISel(funcInfo, libInfo);
3389 }
3390
3391 //===----------------------------------------------------------------------===//
3392 //                           Other Lowering Hooks
3393 //===----------------------------------------------------------------------===//
3394
3395 static bool MayFoldLoad(SDValue Op) {
3396   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
3397 }
3398
3399 static bool MayFoldIntoStore(SDValue Op) {
3400   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
3401 }
3402
3403 static bool isTargetShuffle(unsigned Opcode) {
3404   switch(Opcode) {
3405   default: return false;
3406   case X86ISD::PSHUFB:
3407   case X86ISD::PSHUFD:
3408   case X86ISD::PSHUFHW:
3409   case X86ISD::PSHUFLW:
3410   case X86ISD::SHUFP:
3411   case X86ISD::PALIGNR:
3412   case X86ISD::MOVLHPS:
3413   case X86ISD::MOVLHPD:
3414   case X86ISD::MOVHLPS:
3415   case X86ISD::MOVLPS:
3416   case X86ISD::MOVLPD:
3417   case X86ISD::MOVSHDUP:
3418   case X86ISD::MOVSLDUP:
3419   case X86ISD::MOVDDUP:
3420   case X86ISD::MOVSS:
3421   case X86ISD::MOVSD:
3422   case X86ISD::UNPCKL:
3423   case X86ISD::UNPCKH:
3424   case X86ISD::VPERMILP:
3425   case X86ISD::VPERM2X128:
3426   case X86ISD::VPERMI:
3427     return true;
3428   }
3429 }
3430
3431 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3432                                     SDValue V1, SelectionDAG &DAG) {
3433   switch(Opc) {
3434   default: llvm_unreachable("Unknown x86 shuffle node");
3435   case X86ISD::MOVSHDUP:
3436   case X86ISD::MOVSLDUP:
3437   case X86ISD::MOVDDUP:
3438     return DAG.getNode(Opc, dl, VT, V1);
3439   }
3440 }
3441
3442 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3443                                     SDValue V1, unsigned TargetMask,
3444                                     SelectionDAG &DAG) {
3445   switch(Opc) {
3446   default: llvm_unreachable("Unknown x86 shuffle node");
3447   case X86ISD::PSHUFD:
3448   case X86ISD::PSHUFHW:
3449   case X86ISD::PSHUFLW:
3450   case X86ISD::VPERMILP:
3451   case X86ISD::VPERMI:
3452     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
3453   }
3454 }
3455
3456 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3457                                     SDValue V1, SDValue V2, unsigned TargetMask,
3458                                     SelectionDAG &DAG) {
3459   switch(Opc) {
3460   default: llvm_unreachable("Unknown x86 shuffle node");
3461   case X86ISD::PALIGNR:
3462   case X86ISD::VALIGN:
3463   case X86ISD::SHUFP:
3464   case X86ISD::VPERM2X128:
3465     return DAG.getNode(Opc, dl, VT, V1, V2,
3466                        DAG.getConstant(TargetMask, MVT::i8));
3467   }
3468 }
3469
3470 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3471                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
3472   switch(Opc) {
3473   default: llvm_unreachable("Unknown x86 shuffle node");
3474   case X86ISD::MOVLHPS:
3475   case X86ISD::MOVLHPD:
3476   case X86ISD::MOVHLPS:
3477   case X86ISD::MOVLPS:
3478   case X86ISD::MOVLPD:
3479   case X86ISD::MOVSS:
3480   case X86ISD::MOVSD:
3481   case X86ISD::UNPCKL:
3482   case X86ISD::UNPCKH:
3483     return DAG.getNode(Opc, dl, VT, V1, V2);
3484   }
3485 }
3486
3487 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
3488   MachineFunction &MF = DAG.getMachineFunction();
3489   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3490       DAG.getSubtarget().getRegisterInfo());
3491   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
3492   int ReturnAddrIndex = FuncInfo->getRAIndex();
3493
3494   if (ReturnAddrIndex == 0) {
3495     // Set up a frame object for the return address.
3496     unsigned SlotSize = RegInfo->getSlotSize();
3497     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3498                                                            -(int64_t)SlotSize,
3499                                                            false);
3500     FuncInfo->setRAIndex(ReturnAddrIndex);
3501   }
3502
3503   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
3504 }
3505
3506 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
3507                                        bool hasSymbolicDisplacement) {
3508   // Offset should fit into 32 bit immediate field.
3509   if (!isInt<32>(Offset))
3510     return false;
3511
3512   // If we don't have a symbolic displacement - we don't have any extra
3513   // restrictions.
3514   if (!hasSymbolicDisplacement)
3515     return true;
3516
3517   // FIXME: Some tweaks might be needed for medium code model.
3518   if (M != CodeModel::Small && M != CodeModel::Kernel)
3519     return false;
3520
3521   // For small code model we assume that latest object is 16MB before end of 31
3522   // bits boundary. We may also accept pretty large negative constants knowing
3523   // that all objects are in the positive half of address space.
3524   if (M == CodeModel::Small && Offset < 16*1024*1024)
3525     return true;
3526
3527   // For kernel code model we know that all object resist in the negative half
3528   // of 32bits address space. We may not accept negative offsets, since they may
3529   // be just off and we may accept pretty large positive ones.
3530   if (M == CodeModel::Kernel && Offset > 0)
3531     return true;
3532
3533   return false;
3534 }
3535
3536 /// isCalleePop - Determines whether the callee is required to pop its
3537 /// own arguments. Callee pop is necessary to support tail calls.
3538 bool X86::isCalleePop(CallingConv::ID CallingConv,
3539                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3540   if (IsVarArg)
3541     return false;
3542
3543   switch (CallingConv) {
3544   default:
3545     return false;
3546   case CallingConv::X86_StdCall:
3547     return !is64Bit;
3548   case CallingConv::X86_FastCall:
3549     return !is64Bit;
3550   case CallingConv::X86_ThisCall:
3551     return !is64Bit;
3552   case CallingConv::Fast:
3553     return TailCallOpt;
3554   case CallingConv::GHC:
3555     return TailCallOpt;
3556   case CallingConv::HiPE:
3557     return TailCallOpt;
3558   }
3559 }
3560
3561 /// \brief Return true if the condition is an unsigned comparison operation.
3562 static bool isX86CCUnsigned(unsigned X86CC) {
3563   switch (X86CC) {
3564   default: llvm_unreachable("Invalid integer condition!");
3565   case X86::COND_E:     return true;
3566   case X86::COND_G:     return false;
3567   case X86::COND_GE:    return false;
3568   case X86::COND_L:     return false;
3569   case X86::COND_LE:    return false;
3570   case X86::COND_NE:    return true;
3571   case X86::COND_B:     return true;
3572   case X86::COND_A:     return true;
3573   case X86::COND_BE:    return true;
3574   case X86::COND_AE:    return true;
3575   }
3576   llvm_unreachable("covered switch fell through?!");
3577 }
3578
3579 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3580 /// specific condition code, returning the condition code and the LHS/RHS of the
3581 /// comparison to make.
3582 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3583                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3584   if (!isFP) {
3585     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3586       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3587         // X > -1   -> X == 0, jump !sign.
3588         RHS = DAG.getConstant(0, RHS.getValueType());
3589         return X86::COND_NS;
3590       }
3591       if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3592         // X < 0   -> X == 0, jump on sign.
3593         return X86::COND_S;
3594       }
3595       if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3596         // X < 1   -> X <= 0
3597         RHS = DAG.getConstant(0, RHS.getValueType());
3598         return X86::COND_LE;
3599       }
3600     }
3601
3602     switch (SetCCOpcode) {
3603     default: llvm_unreachable("Invalid integer condition!");
3604     case ISD::SETEQ:  return X86::COND_E;
3605     case ISD::SETGT:  return X86::COND_G;
3606     case ISD::SETGE:  return X86::COND_GE;
3607     case ISD::SETLT:  return X86::COND_L;
3608     case ISD::SETLE:  return X86::COND_LE;
3609     case ISD::SETNE:  return X86::COND_NE;
3610     case ISD::SETULT: return X86::COND_B;
3611     case ISD::SETUGT: return X86::COND_A;
3612     case ISD::SETULE: return X86::COND_BE;
3613     case ISD::SETUGE: return X86::COND_AE;
3614     }
3615   }
3616
3617   // First determine if it is required or is profitable to flip the operands.
3618
3619   // If LHS is a foldable load, but RHS is not, flip the condition.
3620   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3621       !ISD::isNON_EXTLoad(RHS.getNode())) {
3622     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3623     std::swap(LHS, RHS);
3624   }
3625
3626   switch (SetCCOpcode) {
3627   default: break;
3628   case ISD::SETOLT:
3629   case ISD::SETOLE:
3630   case ISD::SETUGT:
3631   case ISD::SETUGE:
3632     std::swap(LHS, RHS);
3633     break;
3634   }
3635
3636   // On a floating point condition, the flags are set as follows:
3637   // ZF  PF  CF   op
3638   //  0 | 0 | 0 | X > Y
3639   //  0 | 0 | 1 | X < Y
3640   //  1 | 0 | 0 | X == Y
3641   //  1 | 1 | 1 | unordered
3642   switch (SetCCOpcode) {
3643   default: llvm_unreachable("Condcode should be pre-legalized away");
3644   case ISD::SETUEQ:
3645   case ISD::SETEQ:   return X86::COND_E;
3646   case ISD::SETOLT:              // flipped
3647   case ISD::SETOGT:
3648   case ISD::SETGT:   return X86::COND_A;
3649   case ISD::SETOLE:              // flipped
3650   case ISD::SETOGE:
3651   case ISD::SETGE:   return X86::COND_AE;
3652   case ISD::SETUGT:              // flipped
3653   case ISD::SETULT:
3654   case ISD::SETLT:   return X86::COND_B;
3655   case ISD::SETUGE:              // flipped
3656   case ISD::SETULE:
3657   case ISD::SETLE:   return X86::COND_BE;
3658   case ISD::SETONE:
3659   case ISD::SETNE:   return X86::COND_NE;
3660   case ISD::SETUO:   return X86::COND_P;
3661   case ISD::SETO:    return X86::COND_NP;
3662   case ISD::SETOEQ:
3663   case ISD::SETUNE:  return X86::COND_INVALID;
3664   }
3665 }
3666
3667 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3668 /// code. Current x86 isa includes the following FP cmov instructions:
3669 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3670 static bool hasFPCMov(unsigned X86CC) {
3671   switch (X86CC) {
3672   default:
3673     return false;
3674   case X86::COND_B:
3675   case X86::COND_BE:
3676   case X86::COND_E:
3677   case X86::COND_P:
3678   case X86::COND_A:
3679   case X86::COND_AE:
3680   case X86::COND_NE:
3681   case X86::COND_NP:
3682     return true;
3683   }
3684 }
3685
3686 /// isFPImmLegal - Returns true if the target can instruction select the
3687 /// specified FP immediate natively. If false, the legalizer will
3688 /// materialize the FP immediate as a load from a constant pool.
3689 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3690   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3691     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3692       return true;
3693   }
3694   return false;
3695 }
3696
3697 /// \brief Returns true if it is beneficial to convert a load of a constant
3698 /// to just the constant itself.
3699 bool X86TargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
3700                                                           Type *Ty) const {
3701   assert(Ty->isIntegerTy());
3702
3703   unsigned BitSize = Ty->getPrimitiveSizeInBits();
3704   if (BitSize == 0 || BitSize > 64)
3705     return false;
3706   return true;
3707 }
3708
3709 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3710 /// the specified range (L, H].
3711 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3712   return (Val < 0) || (Val >= Low && Val < Hi);
3713 }
3714
3715 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3716 /// specified value.
3717 static bool isUndefOrEqual(int Val, int CmpVal) {
3718   return (Val < 0 || Val == CmpVal);
3719 }
3720
3721 /// isSequentialOrUndefInRange - Return true if every element in Mask, beginning
3722 /// from position Pos and ending in Pos+Size, falls within the specified
3723 /// sequential range (L, L+Pos]. or is undef.
3724 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3725                                        unsigned Pos, unsigned Size, int Low) {
3726   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3727     if (!isUndefOrEqual(Mask[i], Low))
3728       return false;
3729   return true;
3730 }
3731
3732 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3733 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3734 /// the second operand.
3735 static bool isPSHUFDMask(ArrayRef<int> Mask, MVT VT) {
3736   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3737     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3738   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3739     return (Mask[0] < 2 && Mask[1] < 2);
3740   return false;
3741 }
3742
3743 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3744 /// is suitable for input to PSHUFHW.
3745 static bool isPSHUFHWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3746   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3747     return false;
3748
3749   // Lower quadword copied in order or undef.
3750   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3751     return false;
3752
3753   // Upper quadword shuffled.
3754   for (unsigned i = 4; i != 8; ++i)
3755     if (!isUndefOrInRange(Mask[i], 4, 8))
3756       return false;
3757
3758   if (VT == MVT::v16i16) {
3759     // Lower quadword copied in order or undef.
3760     if (!isSequentialOrUndefInRange(Mask, 8, 4, 8))
3761       return false;
3762
3763     // Upper quadword shuffled.
3764     for (unsigned i = 12; i != 16; ++i)
3765       if (!isUndefOrInRange(Mask[i], 12, 16))
3766         return false;
3767   }
3768
3769   return true;
3770 }
3771
3772 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3773 /// is suitable for input to PSHUFLW.
3774 static bool isPSHUFLWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3775   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3776     return false;
3777
3778   // Upper quadword copied in order.
3779   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3780     return false;
3781
3782   // Lower quadword shuffled.
3783   for (unsigned i = 0; i != 4; ++i)
3784     if (!isUndefOrInRange(Mask[i], 0, 4))
3785       return false;
3786
3787   if (VT == MVT::v16i16) {
3788     // Upper quadword copied in order.
3789     if (!isSequentialOrUndefInRange(Mask, 12, 4, 12))
3790       return false;
3791
3792     // Lower quadword shuffled.
3793     for (unsigned i = 8; i != 12; ++i)
3794       if (!isUndefOrInRange(Mask[i], 8, 12))
3795         return false;
3796   }
3797
3798   return true;
3799 }
3800
3801 /// \brief Return true if the mask specifies a shuffle of elements that is
3802 /// suitable for input to intralane (palignr) or interlane (valign) vector
3803 /// right-shift.
3804 static bool isAlignrMask(ArrayRef<int> Mask, MVT VT, bool InterLane) {
3805   unsigned NumElts = VT.getVectorNumElements();
3806   unsigned NumLanes = InterLane ? 1: VT.getSizeInBits()/128;
3807   unsigned NumLaneElts = NumElts/NumLanes;
3808
3809   // Do not handle 64-bit element shuffles with palignr.
3810   if (NumLaneElts == 2)
3811     return false;
3812
3813   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3814     unsigned i;
3815     for (i = 0; i != NumLaneElts; ++i) {
3816       if (Mask[i+l] >= 0)
3817         break;
3818     }
3819
3820     // Lane is all undef, go to next lane
3821     if (i == NumLaneElts)
3822       continue;
3823
3824     int Start = Mask[i+l];
3825
3826     // Make sure its in this lane in one of the sources
3827     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3828         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3829       return false;
3830
3831     // If not lane 0, then we must match lane 0
3832     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3833       return false;
3834
3835     // Correct second source to be contiguous with first source
3836     if (Start >= (int)NumElts)
3837       Start -= NumElts - NumLaneElts;
3838
3839     // Make sure we're shifting in the right direction.
3840     if (Start <= (int)(i+l))
3841       return false;
3842
3843     Start -= i;
3844
3845     // Check the rest of the elements to see if they are consecutive.
3846     for (++i; i != NumLaneElts; ++i) {
3847       int Idx = Mask[i+l];
3848
3849       // Make sure its in this lane
3850       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3851           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3852         return false;
3853
3854       // If not lane 0, then we must match lane 0
3855       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3856         return false;
3857
3858       if (Idx >= (int)NumElts)
3859         Idx -= NumElts - NumLaneElts;
3860
3861       if (!isUndefOrEqual(Idx, Start+i))
3862         return false;
3863
3864     }
3865   }
3866
3867   return true;
3868 }
3869
3870 /// \brief Return true if the node specifies a shuffle of elements that is
3871 /// suitable for input to PALIGNR.
3872 static bool isPALIGNRMask(ArrayRef<int> Mask, MVT VT,
3873                           const X86Subtarget *Subtarget) {
3874   if ((VT.is128BitVector() && !Subtarget->hasSSSE3()) ||
3875       (VT.is256BitVector() && !Subtarget->hasInt256()))
3876     // FIXME: Add AVX512BW.
3877     return false;
3878
3879   return isAlignrMask(Mask, VT, false);
3880 }
3881
3882 /// \brief Return true if the node specifies a shuffle of elements that is
3883 /// suitable for input to VALIGN.
3884 static bool isVALIGNMask(ArrayRef<int> Mask, MVT VT,
3885                           const X86Subtarget *Subtarget) {
3886   // FIXME: Add AVX512VL.
3887   if (!VT.is512BitVector() || !Subtarget->hasAVX512())
3888     return false;
3889   return isAlignrMask(Mask, VT, true);
3890 }
3891
3892 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3893 /// the two vector operands have swapped position.
3894 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
3895                                      unsigned NumElems) {
3896   for (unsigned i = 0; i != NumElems; ++i) {
3897     int idx = Mask[i];
3898     if (idx < 0)
3899       continue;
3900     else if (idx < (int)NumElems)
3901       Mask[i] = idx + NumElems;
3902     else
3903       Mask[i] = idx - NumElems;
3904   }
3905 }
3906
3907 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3908 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
3909 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
3910 /// reverse of what x86 shuffles want.
3911 static bool isSHUFPMask(ArrayRef<int> Mask, MVT VT, bool Commuted = false) {
3912
3913   unsigned NumElems = VT.getVectorNumElements();
3914   unsigned NumLanes = VT.getSizeInBits()/128;
3915   unsigned NumLaneElems = NumElems/NumLanes;
3916
3917   if (NumLaneElems != 2 && NumLaneElems != 4)
3918     return false;
3919
3920   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
3921   bool symetricMaskRequired =
3922     (VT.getSizeInBits() >= 256) && (EltSize == 32);
3923
3924   // VSHUFPSY divides the resulting vector into 4 chunks.
3925   // The sources are also splitted into 4 chunks, and each destination
3926   // chunk must come from a different source chunk.
3927   //
3928   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3929   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3930   //
3931   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3932   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3933   //
3934   // VSHUFPDY divides the resulting vector into 4 chunks.
3935   // The sources are also splitted into 4 chunks, and each destination
3936   // chunk must come from a different source chunk.
3937   //
3938   //  SRC1 =>      X3       X2       X1       X0
3939   //  SRC2 =>      Y3       Y2       Y1       Y0
3940   //
3941   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
3942   //
3943   SmallVector<int, 4> MaskVal(NumLaneElems, -1);
3944   unsigned HalfLaneElems = NumLaneElems/2;
3945   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
3946     for (unsigned i = 0; i != NumLaneElems; ++i) {
3947       int Idx = Mask[i+l];
3948       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
3949       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
3950         return false;
3951       // For VSHUFPSY, the mask of the second half must be the same as the
3952       // first but with the appropriate offsets. This works in the same way as
3953       // VPERMILPS works with masks.
3954       if (!symetricMaskRequired || Idx < 0)
3955         continue;
3956       if (MaskVal[i] < 0) {
3957         MaskVal[i] = Idx - l;
3958         continue;
3959       }
3960       if ((signed)(Idx - l) != MaskVal[i])
3961         return false;
3962     }
3963   }
3964
3965   return true;
3966 }
3967
3968 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3969 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3970 static bool isMOVHLPSMask(ArrayRef<int> Mask, MVT VT) {
3971   if (!VT.is128BitVector())
3972     return false;
3973
3974   unsigned NumElems = VT.getVectorNumElements();
3975
3976   if (NumElems != 4)
3977     return false;
3978
3979   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3980   return isUndefOrEqual(Mask[0], 6) &&
3981          isUndefOrEqual(Mask[1], 7) &&
3982          isUndefOrEqual(Mask[2], 2) &&
3983          isUndefOrEqual(Mask[3], 3);
3984 }
3985
3986 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3987 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3988 /// <2, 3, 2, 3>
3989 static bool isMOVHLPS_v_undef_Mask(ArrayRef<int> Mask, MVT VT) {
3990   if (!VT.is128BitVector())
3991     return false;
3992
3993   unsigned NumElems = VT.getVectorNumElements();
3994
3995   if (NumElems != 4)
3996     return false;
3997
3998   return isUndefOrEqual(Mask[0], 2) &&
3999          isUndefOrEqual(Mask[1], 3) &&
4000          isUndefOrEqual(Mask[2], 2) &&
4001          isUndefOrEqual(Mask[3], 3);
4002 }
4003
4004 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
4005 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
4006 static bool isMOVLPMask(ArrayRef<int> Mask, MVT VT) {
4007   if (!VT.is128BitVector())
4008     return false;
4009
4010   unsigned NumElems = VT.getVectorNumElements();
4011
4012   if (NumElems != 2 && NumElems != 4)
4013     return false;
4014
4015   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4016     if (!isUndefOrEqual(Mask[i], i + NumElems))
4017       return false;
4018
4019   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4020     if (!isUndefOrEqual(Mask[i], i))
4021       return false;
4022
4023   return true;
4024 }
4025
4026 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
4027 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
4028 static bool isMOVLHPSMask(ArrayRef<int> Mask, MVT VT) {
4029   if (!VT.is128BitVector())
4030     return false;
4031
4032   unsigned NumElems = VT.getVectorNumElements();
4033
4034   if (NumElems != 2 && NumElems != 4)
4035     return false;
4036
4037   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4038     if (!isUndefOrEqual(Mask[i], i))
4039       return false;
4040
4041   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4042     if (!isUndefOrEqual(Mask[i + e], i + NumElems))
4043       return false;
4044
4045   return true;
4046 }
4047
4048 /// isINSERTPSMask - Return true if the specified VECTOR_SHUFFLE operand
4049 /// specifies a shuffle of elements that is suitable for input to INSERTPS.
4050 /// i. e: If all but one element come from the same vector.
4051 static bool isINSERTPSMask(ArrayRef<int> Mask, MVT VT) {
4052   // TODO: Deal with AVX's VINSERTPS
4053   if (!VT.is128BitVector() || (VT != MVT::v4f32 && VT != MVT::v4i32))
4054     return false;
4055
4056   unsigned CorrectPosV1 = 0;
4057   unsigned CorrectPosV2 = 0;
4058   for (int i = 0, e = (int)VT.getVectorNumElements(); i != e; ++i) {
4059     if (Mask[i] == -1) {
4060       ++CorrectPosV1;
4061       ++CorrectPosV2;
4062       continue;
4063     }
4064
4065     if (Mask[i] == i)
4066       ++CorrectPosV1;
4067     else if (Mask[i] == i + 4)
4068       ++CorrectPosV2;
4069   }
4070
4071   if (CorrectPosV1 == 3 || CorrectPosV2 == 3)
4072     // We have 3 elements (undefs count as elements from any vector) from one
4073     // vector, and one from another.
4074     return true;
4075
4076   return false;
4077 }
4078
4079 //
4080 // Some special combinations that can be optimized.
4081 //
4082 static
4083 SDValue Compact8x32ShuffleNode(ShuffleVectorSDNode *SVOp,
4084                                SelectionDAG &DAG) {
4085   MVT VT = SVOp->getSimpleValueType(0);
4086   SDLoc dl(SVOp);
4087
4088   if (VT != MVT::v8i32 && VT != MVT::v8f32)
4089     return SDValue();
4090
4091   ArrayRef<int> Mask = SVOp->getMask();
4092
4093   // These are the special masks that may be optimized.
4094   static const int MaskToOptimizeEven[] = {0, 8, 2, 10, 4, 12, 6, 14};
4095   static const int MaskToOptimizeOdd[]  = {1, 9, 3, 11, 5, 13, 7, 15};
4096   bool MatchEvenMask = true;
4097   bool MatchOddMask  = true;
4098   for (int i=0; i<8; ++i) {
4099     if (!isUndefOrEqual(Mask[i], MaskToOptimizeEven[i]))
4100       MatchEvenMask = false;
4101     if (!isUndefOrEqual(Mask[i], MaskToOptimizeOdd[i]))
4102       MatchOddMask = false;
4103   }
4104
4105   if (!MatchEvenMask && !MatchOddMask)
4106     return SDValue();
4107
4108   SDValue UndefNode = DAG.getNode(ISD::UNDEF, dl, VT);
4109
4110   SDValue Op0 = SVOp->getOperand(0);
4111   SDValue Op1 = SVOp->getOperand(1);
4112
4113   if (MatchEvenMask) {
4114     // Shift the second operand right to 32 bits.
4115     static const int ShiftRightMask[] = {-1, 0, -1, 2, -1, 4, -1, 6 };
4116     Op1 = DAG.getVectorShuffle(VT, dl, Op1, UndefNode, ShiftRightMask);
4117   } else {
4118     // Shift the first operand left to 32 bits.
4119     static const int ShiftLeftMask[] = {1, -1, 3, -1, 5, -1, 7, -1 };
4120     Op0 = DAG.getVectorShuffle(VT, dl, Op0, UndefNode, ShiftLeftMask);
4121   }
4122   static const int BlendMask[] = {0, 9, 2, 11, 4, 13, 6, 15};
4123   return DAG.getVectorShuffle(VT, dl, Op0, Op1, BlendMask);
4124 }
4125
4126 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
4127 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
4128 static bool isUNPCKLMask(ArrayRef<int> Mask, MVT VT,
4129                          bool HasInt256, bool V2IsSplat = false) {
4130
4131   assert(VT.getSizeInBits() >= 128 &&
4132          "Unsupported vector type for unpckl");
4133
4134   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4135   unsigned NumLanes;
4136   unsigned NumOf256BitLanes;
4137   unsigned NumElts = VT.getVectorNumElements();
4138   if (VT.is256BitVector()) {
4139     if (NumElts != 4 && NumElts != 8 &&
4140         (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4141     return false;
4142     NumLanes = 2;
4143     NumOf256BitLanes = 1;
4144   } else if (VT.is512BitVector()) {
4145     assert(VT.getScalarType().getSizeInBits() >= 32 &&
4146            "Unsupported vector type for unpckh");
4147     NumLanes = 2;
4148     NumOf256BitLanes = 2;
4149   } else {
4150     NumLanes = 1;
4151     NumOf256BitLanes = 1;
4152   }
4153
4154   unsigned NumEltsInStride = NumElts/NumOf256BitLanes;
4155   unsigned NumLaneElts = NumEltsInStride/NumLanes;
4156
4157   for (unsigned l256 = 0; l256 < NumOf256BitLanes; l256 += 1) {
4158     for (unsigned l = 0; l != NumEltsInStride; l += NumLaneElts) {
4159       for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4160         int BitI  = Mask[l256*NumEltsInStride+l+i];
4161         int BitI1 = Mask[l256*NumEltsInStride+l+i+1];
4162         if (!isUndefOrEqual(BitI, j+l256*NumElts))
4163           return false;
4164         if (V2IsSplat && !isUndefOrEqual(BitI1, NumElts))
4165           return false;
4166         if (!isUndefOrEqual(BitI1, j+l256*NumElts+NumEltsInStride))
4167           return false;
4168       }
4169     }
4170   }
4171   return true;
4172 }
4173
4174 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
4175 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
4176 static bool isUNPCKHMask(ArrayRef<int> Mask, MVT VT,
4177                          bool HasInt256, bool V2IsSplat = false) {
4178   assert(VT.getSizeInBits() >= 128 &&
4179          "Unsupported vector type for unpckh");
4180
4181   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4182   unsigned NumLanes;
4183   unsigned NumOf256BitLanes;
4184   unsigned NumElts = VT.getVectorNumElements();
4185   if (VT.is256BitVector()) {
4186     if (NumElts != 4 && NumElts != 8 &&
4187         (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4188     return false;
4189     NumLanes = 2;
4190     NumOf256BitLanes = 1;
4191   } else if (VT.is512BitVector()) {
4192     assert(VT.getScalarType().getSizeInBits() >= 32 &&
4193            "Unsupported vector type for unpckh");
4194     NumLanes = 2;
4195     NumOf256BitLanes = 2;
4196   } else {
4197     NumLanes = 1;
4198     NumOf256BitLanes = 1;
4199   }
4200
4201   unsigned NumEltsInStride = NumElts/NumOf256BitLanes;
4202   unsigned NumLaneElts = NumEltsInStride/NumLanes;
4203
4204   for (unsigned l256 = 0; l256 < NumOf256BitLanes; l256 += 1) {
4205     for (unsigned l = 0; l != NumEltsInStride; l += NumLaneElts) {
4206       for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4207         int BitI  = Mask[l256*NumEltsInStride+l+i];
4208         int BitI1 = Mask[l256*NumEltsInStride+l+i+1];
4209         if (!isUndefOrEqual(BitI, j+l256*NumElts))
4210           return false;
4211         if (V2IsSplat && !isUndefOrEqual(BitI1, NumElts))
4212           return false;
4213         if (!isUndefOrEqual(BitI1, j+l256*NumElts+NumEltsInStride))
4214           return false;
4215       }
4216     }
4217   }
4218   return true;
4219 }
4220
4221 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
4222 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
4223 /// <0, 0, 1, 1>
4224 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4225   unsigned NumElts = VT.getVectorNumElements();
4226   bool Is256BitVec = VT.is256BitVector();
4227
4228   if (VT.is512BitVector())
4229     return false;
4230   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4231          "Unsupported vector type for unpckh");
4232
4233   if (Is256BitVec && NumElts != 4 && NumElts != 8 &&
4234       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4235     return false;
4236
4237   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
4238   // FIXME: Need a better way to get rid of this, there's no latency difference
4239   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
4240   // the former later. We should also remove the "_undef" special mask.
4241   if (NumElts == 4 && Is256BitVec)
4242     return false;
4243
4244   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4245   // independently on 128-bit lanes.
4246   unsigned NumLanes = VT.getSizeInBits()/128;
4247   unsigned NumLaneElts = NumElts/NumLanes;
4248
4249   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4250     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4251       int BitI  = Mask[l+i];
4252       int BitI1 = Mask[l+i+1];
4253
4254       if (!isUndefOrEqual(BitI, j))
4255         return false;
4256       if (!isUndefOrEqual(BitI1, j))
4257         return false;
4258     }
4259   }
4260
4261   return true;
4262 }
4263
4264 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
4265 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
4266 /// <2, 2, 3, 3>
4267 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4268   unsigned NumElts = VT.getVectorNumElements();
4269
4270   if (VT.is512BitVector())
4271     return false;
4272
4273   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4274          "Unsupported vector type for unpckh");
4275
4276   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4277       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4278     return false;
4279
4280   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4281   // independently on 128-bit lanes.
4282   unsigned NumLanes = VT.getSizeInBits()/128;
4283   unsigned NumLaneElts = NumElts/NumLanes;
4284
4285   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4286     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4287       int BitI  = Mask[l+i];
4288       int BitI1 = Mask[l+i+1];
4289       if (!isUndefOrEqual(BitI, j))
4290         return false;
4291       if (!isUndefOrEqual(BitI1, j))
4292         return false;
4293     }
4294   }
4295   return true;
4296 }
4297
4298 // Match for INSERTI64x4 INSERTF64x4 instructions (src0[0], src1[0]) or
4299 // (src1[0], src0[1]), manipulation with 256-bit sub-vectors
4300 static bool isINSERT64x4Mask(ArrayRef<int> Mask, MVT VT, unsigned int *Imm) {
4301   if (!VT.is512BitVector())
4302     return false;
4303
4304   unsigned NumElts = VT.getVectorNumElements();
4305   unsigned HalfSize = NumElts/2;
4306   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, 0)) {
4307     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, NumElts)) {
4308       *Imm = 1;
4309       return true;
4310     }
4311   }
4312   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, NumElts)) {
4313     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, HalfSize)) {
4314       *Imm = 0;
4315       return true;
4316     }
4317   }
4318   return false;
4319 }
4320
4321 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
4322 /// specifies a shuffle of elements that is suitable for input to MOVSS,
4323 /// MOVSD, and MOVD, i.e. setting the lowest element.
4324 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
4325   if (VT.getVectorElementType().getSizeInBits() < 32)
4326     return false;
4327   if (!VT.is128BitVector())
4328     return false;
4329
4330   unsigned NumElts = VT.getVectorNumElements();
4331
4332   if (!isUndefOrEqual(Mask[0], NumElts))
4333     return false;
4334
4335   for (unsigned i = 1; i != NumElts; ++i)
4336     if (!isUndefOrEqual(Mask[i], i))
4337       return false;
4338
4339   return true;
4340 }
4341
4342 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
4343 /// as permutations between 128-bit chunks or halves. As an example: this
4344 /// shuffle bellow:
4345 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
4346 /// The first half comes from the second half of V1 and the second half from the
4347 /// the second half of V2.
4348 static bool isVPERM2X128Mask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4349   if (!HasFp256 || !VT.is256BitVector())
4350     return false;
4351
4352   // The shuffle result is divided into half A and half B. In total the two
4353   // sources have 4 halves, namely: C, D, E, F. The final values of A and
4354   // B must come from C, D, E or F.
4355   unsigned HalfSize = VT.getVectorNumElements()/2;
4356   bool MatchA = false, MatchB = false;
4357
4358   // Check if A comes from one of C, D, E, F.
4359   for (unsigned Half = 0; Half != 4; ++Half) {
4360     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
4361       MatchA = true;
4362       break;
4363     }
4364   }
4365
4366   // Check if B comes from one of C, D, E, F.
4367   for (unsigned Half = 0; Half != 4; ++Half) {
4368     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
4369       MatchB = true;
4370       break;
4371     }
4372   }
4373
4374   return MatchA && MatchB;
4375 }
4376
4377 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
4378 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
4379 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
4380   MVT VT = SVOp->getSimpleValueType(0);
4381
4382   unsigned HalfSize = VT.getVectorNumElements()/2;
4383
4384   unsigned FstHalf = 0, SndHalf = 0;
4385   for (unsigned i = 0; i < HalfSize; ++i) {
4386     if (SVOp->getMaskElt(i) > 0) {
4387       FstHalf = SVOp->getMaskElt(i)/HalfSize;
4388       break;
4389     }
4390   }
4391   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
4392     if (SVOp->getMaskElt(i) > 0) {
4393       SndHalf = SVOp->getMaskElt(i)/HalfSize;
4394       break;
4395     }
4396   }
4397
4398   return (FstHalf | (SndHalf << 4));
4399 }
4400
4401 // Symetric in-lane mask. Each lane has 4 elements (for imm8)
4402 static bool isPermImmMask(ArrayRef<int> Mask, MVT VT, unsigned& Imm8) {
4403   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4404   if (EltSize < 32)
4405     return false;
4406
4407   unsigned NumElts = VT.getVectorNumElements();
4408   Imm8 = 0;
4409   if (VT.is128BitVector() || (VT.is256BitVector() && EltSize == 64)) {
4410     for (unsigned i = 0; i != NumElts; ++i) {
4411       if (Mask[i] < 0)
4412         continue;
4413       Imm8 |= Mask[i] << (i*2);
4414     }
4415     return true;
4416   }
4417
4418   unsigned LaneSize = 4;
4419   SmallVector<int, 4> MaskVal(LaneSize, -1);
4420
4421   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4422     for (unsigned i = 0; i != LaneSize; ++i) {
4423       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4424         return false;
4425       if (Mask[i+l] < 0)
4426         continue;
4427       if (MaskVal[i] < 0) {
4428         MaskVal[i] = Mask[i+l] - l;
4429         Imm8 |= MaskVal[i] << (i*2);
4430         continue;
4431       }
4432       if (Mask[i+l] != (signed)(MaskVal[i]+l))
4433         return false;
4434     }
4435   }
4436   return true;
4437 }
4438
4439 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
4440 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
4441 /// Note that VPERMIL mask matching is different depending whether theunderlying
4442 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
4443 /// to the same elements of the low, but to the higher half of the source.
4444 /// In VPERMILPD the two lanes could be shuffled independently of each other
4445 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
4446 static bool isVPERMILPMask(ArrayRef<int> Mask, MVT VT) {
4447   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4448   if (VT.getSizeInBits() < 256 || EltSize < 32)
4449     return false;
4450   bool symetricMaskRequired = (EltSize == 32);
4451   unsigned NumElts = VT.getVectorNumElements();
4452
4453   unsigned NumLanes = VT.getSizeInBits()/128;
4454   unsigned LaneSize = NumElts/NumLanes;
4455   // 2 or 4 elements in one lane
4456
4457   SmallVector<int, 4> ExpectedMaskVal(LaneSize, -1);
4458   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4459     for (unsigned i = 0; i != LaneSize; ++i) {
4460       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4461         return false;
4462       if (symetricMaskRequired) {
4463         if (ExpectedMaskVal[i] < 0 && Mask[i+l] >= 0) {
4464           ExpectedMaskVal[i] = Mask[i+l] - l;
4465           continue;
4466         }
4467         if (!isUndefOrEqual(Mask[i+l], ExpectedMaskVal[i]+l))
4468           return false;
4469       }
4470     }
4471   }
4472   return true;
4473 }
4474
4475 /// isCommutedMOVLMask - Returns true if the shuffle mask is except the reverse
4476 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
4477 /// element of vector 2 and the other elements to come from vector 1 in order.
4478 static bool isCommutedMOVLMask(ArrayRef<int> Mask, MVT VT,
4479                                bool V2IsSplat = false, bool V2IsUndef = false) {
4480   if (!VT.is128BitVector())
4481     return false;
4482
4483   unsigned NumOps = VT.getVectorNumElements();
4484   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
4485     return false;
4486
4487   if (!isUndefOrEqual(Mask[0], 0))
4488     return false;
4489
4490   for (unsigned i = 1; i != NumOps; ++i)
4491     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
4492           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
4493           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
4494       return false;
4495
4496   return true;
4497 }
4498
4499 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4500 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
4501 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
4502 static bool isMOVSHDUPMask(ArrayRef<int> Mask, MVT VT,
4503                            const X86Subtarget *Subtarget) {
4504   if (!Subtarget->hasSSE3())
4505     return false;
4506
4507   unsigned NumElems = VT.getVectorNumElements();
4508
4509   if ((VT.is128BitVector() && NumElems != 4) ||
4510       (VT.is256BitVector() && NumElems != 8) ||
4511       (VT.is512BitVector() && NumElems != 16))
4512     return false;
4513
4514   // "i+1" is the value the indexed mask element must have
4515   for (unsigned i = 0; i != NumElems; i += 2)
4516     if (!isUndefOrEqual(Mask[i], i+1) ||
4517         !isUndefOrEqual(Mask[i+1], i+1))
4518       return false;
4519
4520   return true;
4521 }
4522
4523 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4524 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
4525 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
4526 static bool isMOVSLDUPMask(ArrayRef<int> Mask, MVT VT,
4527                            const X86Subtarget *Subtarget) {
4528   if (!Subtarget->hasSSE3())
4529     return false;
4530
4531   unsigned NumElems = VT.getVectorNumElements();
4532
4533   if ((VT.is128BitVector() && NumElems != 4) ||
4534       (VT.is256BitVector() && NumElems != 8) ||
4535       (VT.is512BitVector() && NumElems != 16))
4536     return false;
4537
4538   // "i" is the value the indexed mask element must have
4539   for (unsigned i = 0; i != NumElems; i += 2)
4540     if (!isUndefOrEqual(Mask[i], i) ||
4541         !isUndefOrEqual(Mask[i+1], i))
4542       return false;
4543
4544   return true;
4545 }
4546
4547 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
4548 /// specifies a shuffle of elements that is suitable for input to 256-bit
4549 /// version of MOVDDUP.
4550 static bool isMOVDDUPYMask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4551   if (!HasFp256 || !VT.is256BitVector())
4552     return false;
4553
4554   unsigned NumElts = VT.getVectorNumElements();
4555   if (NumElts != 4)
4556     return false;
4557
4558   for (unsigned i = 0; i != NumElts/2; ++i)
4559     if (!isUndefOrEqual(Mask[i], 0))
4560       return false;
4561   for (unsigned i = NumElts/2; i != NumElts; ++i)
4562     if (!isUndefOrEqual(Mask[i], NumElts/2))
4563       return false;
4564   return true;
4565 }
4566
4567 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4568 /// specifies a shuffle of elements that is suitable for input to 128-bit
4569 /// version of MOVDDUP.
4570 static bool isMOVDDUPMask(ArrayRef<int> Mask, MVT VT) {
4571   if (!VT.is128BitVector())
4572     return false;
4573
4574   unsigned e = VT.getVectorNumElements() / 2;
4575   for (unsigned i = 0; i != e; ++i)
4576     if (!isUndefOrEqual(Mask[i], i))
4577       return false;
4578   for (unsigned i = 0; i != e; ++i)
4579     if (!isUndefOrEqual(Mask[e+i], i))
4580       return false;
4581   return true;
4582 }
4583
4584 /// isVEXTRACTIndex - Return true if the specified
4585 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
4586 /// suitable for instruction that extract 128 or 256 bit vectors
4587 static bool isVEXTRACTIndex(SDNode *N, unsigned vecWidth) {
4588   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4589   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4590     return false;
4591
4592   // The index should be aligned on a vecWidth-bit boundary.
4593   uint64_t Index =
4594     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4595
4596   MVT VT = N->getSimpleValueType(0);
4597   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4598   bool Result = (Index * ElSize) % vecWidth == 0;
4599
4600   return Result;
4601 }
4602
4603 /// isVINSERTIndex - Return true if the specified INSERT_SUBVECTOR
4604 /// operand specifies a subvector insert that is suitable for input to
4605 /// insertion of 128 or 256-bit subvectors
4606 static bool isVINSERTIndex(SDNode *N, unsigned vecWidth) {
4607   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4608   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4609     return false;
4610   // The index should be aligned on a vecWidth-bit boundary.
4611   uint64_t Index =
4612     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4613
4614   MVT VT = N->getSimpleValueType(0);
4615   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4616   bool Result = (Index * ElSize) % vecWidth == 0;
4617
4618   return Result;
4619 }
4620
4621 bool X86::isVINSERT128Index(SDNode *N) {
4622   return isVINSERTIndex(N, 128);
4623 }
4624
4625 bool X86::isVINSERT256Index(SDNode *N) {
4626   return isVINSERTIndex(N, 256);
4627 }
4628
4629 bool X86::isVEXTRACT128Index(SDNode *N) {
4630   return isVEXTRACTIndex(N, 128);
4631 }
4632
4633 bool X86::isVEXTRACT256Index(SDNode *N) {
4634   return isVEXTRACTIndex(N, 256);
4635 }
4636
4637 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
4638 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
4639 /// Handles 128-bit and 256-bit.
4640 static unsigned getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
4641   MVT VT = N->getSimpleValueType(0);
4642
4643   assert((VT.getSizeInBits() >= 128) &&
4644          "Unsupported vector type for PSHUF/SHUFP");
4645
4646   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
4647   // independently on 128-bit lanes.
4648   unsigned NumElts = VT.getVectorNumElements();
4649   unsigned NumLanes = VT.getSizeInBits()/128;
4650   unsigned NumLaneElts = NumElts/NumLanes;
4651
4652   assert((NumLaneElts == 2 || NumLaneElts == 4 || NumLaneElts == 8) &&
4653          "Only supports 2, 4 or 8 elements per lane");
4654
4655   unsigned Shift = (NumLaneElts >= 4) ? 1 : 0;
4656   unsigned Mask = 0;
4657   for (unsigned i = 0; i != NumElts; ++i) {
4658     int Elt = N->getMaskElt(i);
4659     if (Elt < 0) continue;
4660     Elt &= NumLaneElts - 1;
4661     unsigned ShAmt = (i << Shift) % 8;
4662     Mask |= Elt << ShAmt;
4663   }
4664
4665   return Mask;
4666 }
4667
4668 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
4669 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
4670 static unsigned getShufflePSHUFHWImmediate(ShuffleVectorSDNode *N) {
4671   MVT VT = N->getSimpleValueType(0);
4672
4673   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4674          "Unsupported vector type for PSHUFHW");
4675
4676   unsigned NumElts = VT.getVectorNumElements();
4677
4678   unsigned Mask = 0;
4679   for (unsigned l = 0; l != NumElts; l += 8) {
4680     // 8 nodes per lane, but we only care about the last 4.
4681     for (unsigned i = 0; i < 4; ++i) {
4682       int Elt = N->getMaskElt(l+i+4);
4683       if (Elt < 0) continue;
4684       Elt &= 0x3; // only 2-bits.
4685       Mask |= Elt << (i * 2);
4686     }
4687   }
4688
4689   return Mask;
4690 }
4691
4692 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4693 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4694 static unsigned getShufflePSHUFLWImmediate(ShuffleVectorSDNode *N) {
4695   MVT VT = N->getSimpleValueType(0);
4696
4697   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4698          "Unsupported vector type for PSHUFHW");
4699
4700   unsigned NumElts = VT.getVectorNumElements();
4701
4702   unsigned Mask = 0;
4703   for (unsigned l = 0; l != NumElts; l += 8) {
4704     // 8 nodes per lane, but we only care about the first 4.
4705     for (unsigned i = 0; i < 4; ++i) {
4706       int Elt = N->getMaskElt(l+i);
4707       if (Elt < 0) continue;
4708       Elt &= 0x3; // only 2-bits
4709       Mask |= Elt << (i * 2);
4710     }
4711   }
4712
4713   return Mask;
4714 }
4715
4716 /// \brief Return the appropriate immediate to shuffle the specified
4717 /// VECTOR_SHUFFLE mask with the PALIGNR (if InterLane is false) or with
4718 /// VALIGN (if Interlane is true) instructions.
4719 static unsigned getShuffleAlignrImmediate(ShuffleVectorSDNode *SVOp,
4720                                            bool InterLane) {
4721   MVT VT = SVOp->getSimpleValueType(0);
4722   unsigned EltSize = InterLane ? 1 :
4723     VT.getVectorElementType().getSizeInBits() >> 3;
4724
4725   unsigned NumElts = VT.getVectorNumElements();
4726   unsigned NumLanes = VT.is512BitVector() ? 1 : VT.getSizeInBits()/128;
4727   unsigned NumLaneElts = NumElts/NumLanes;
4728
4729   int Val = 0;
4730   unsigned i;
4731   for (i = 0; i != NumElts; ++i) {
4732     Val = SVOp->getMaskElt(i);
4733     if (Val >= 0)
4734       break;
4735   }
4736   if (Val >= (int)NumElts)
4737     Val -= NumElts - NumLaneElts;
4738
4739   assert(Val - i > 0 && "PALIGNR imm should be positive");
4740   return (Val - i) * EltSize;
4741 }
4742
4743 /// \brief Return the appropriate immediate to shuffle the specified
4744 /// VECTOR_SHUFFLE mask with the PALIGNR instruction.
4745 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4746   return getShuffleAlignrImmediate(SVOp, false);
4747 }
4748
4749 /// \brief Return the appropriate immediate to shuffle the specified
4750 /// VECTOR_SHUFFLE mask with the VALIGN instruction.
4751 static unsigned getShuffleVALIGNImmediate(ShuffleVectorSDNode *SVOp) {
4752   return getShuffleAlignrImmediate(SVOp, true);
4753 }
4754
4755
4756 static unsigned getExtractVEXTRACTImmediate(SDNode *N, unsigned vecWidth) {
4757   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4758   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4759     llvm_unreachable("Illegal extract subvector for VEXTRACT");
4760
4761   uint64_t Index =
4762     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4763
4764   MVT VecVT = N->getOperand(0).getSimpleValueType();
4765   MVT ElVT = VecVT.getVectorElementType();
4766
4767   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4768   return Index / NumElemsPerChunk;
4769 }
4770
4771 static unsigned getInsertVINSERTImmediate(SDNode *N, unsigned vecWidth) {
4772   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4773   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4774     llvm_unreachable("Illegal insert subvector for VINSERT");
4775
4776   uint64_t Index =
4777     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4778
4779   MVT VecVT = N->getSimpleValueType(0);
4780   MVT ElVT = VecVT.getVectorElementType();
4781
4782   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4783   return Index / NumElemsPerChunk;
4784 }
4785
4786 /// getExtractVEXTRACT128Immediate - Return the appropriate immediate
4787 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4788 /// and VINSERTI128 instructions.
4789 unsigned X86::getExtractVEXTRACT128Immediate(SDNode *N) {
4790   return getExtractVEXTRACTImmediate(N, 128);
4791 }
4792
4793 /// getExtractVEXTRACT256Immediate - Return the appropriate immediate
4794 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF64x4
4795 /// and VINSERTI64x4 instructions.
4796 unsigned X86::getExtractVEXTRACT256Immediate(SDNode *N) {
4797   return getExtractVEXTRACTImmediate(N, 256);
4798 }
4799
4800 /// getInsertVINSERT128Immediate - Return the appropriate immediate
4801 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4802 /// and VINSERTI128 instructions.
4803 unsigned X86::getInsertVINSERT128Immediate(SDNode *N) {
4804   return getInsertVINSERTImmediate(N, 128);
4805 }
4806
4807 /// getInsertVINSERT256Immediate - Return the appropriate immediate
4808 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF46x4
4809 /// and VINSERTI64x4 instructions.
4810 unsigned X86::getInsertVINSERT256Immediate(SDNode *N) {
4811   return getInsertVINSERTImmediate(N, 256);
4812 }
4813
4814 /// isZero - Returns true if Elt is a constant integer zero
4815 static bool isZero(SDValue V) {
4816   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
4817   return C && C->isNullValue();
4818 }
4819
4820 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4821 /// constant +0.0.
4822 bool X86::isZeroNode(SDValue Elt) {
4823   if (isZero(Elt))
4824     return true;
4825   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Elt))
4826     return CFP->getValueAPF().isPosZero();
4827   return false;
4828 }
4829
4830 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4831 /// match movhlps. The lower half elements should come from upper half of
4832 /// V1 (and in order), and the upper half elements should come from the upper
4833 /// half of V2 (and in order).
4834 static bool ShouldXformToMOVHLPS(ArrayRef<int> Mask, MVT VT) {
4835   if (!VT.is128BitVector())
4836     return false;
4837   if (VT.getVectorNumElements() != 4)
4838     return false;
4839   for (unsigned i = 0, e = 2; i != e; ++i)
4840     if (!isUndefOrEqual(Mask[i], i+2))
4841       return false;
4842   for (unsigned i = 2; i != 4; ++i)
4843     if (!isUndefOrEqual(Mask[i], i+4))
4844       return false;
4845   return true;
4846 }
4847
4848 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4849 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4850 /// required.
4851 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = nullptr) {
4852   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4853     return false;
4854   N = N->getOperand(0).getNode();
4855   if (!ISD::isNON_EXTLoad(N))
4856     return false;
4857   if (LD)
4858     *LD = cast<LoadSDNode>(N);
4859   return true;
4860 }
4861
4862 // Test whether the given value is a vector value which will be legalized
4863 // into a load.
4864 static bool WillBeConstantPoolLoad(SDNode *N) {
4865   if (N->getOpcode() != ISD::BUILD_VECTOR)
4866     return false;
4867
4868   // Check for any non-constant elements.
4869   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4870     switch (N->getOperand(i).getNode()->getOpcode()) {
4871     case ISD::UNDEF:
4872     case ISD::ConstantFP:
4873     case ISD::Constant:
4874       break;
4875     default:
4876       return false;
4877     }
4878
4879   // Vectors of all-zeros and all-ones are materialized with special
4880   // instructions rather than being loaded.
4881   return !ISD::isBuildVectorAllZeros(N) &&
4882          !ISD::isBuildVectorAllOnes(N);
4883 }
4884
4885 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4886 /// match movlp{s|d}. The lower half elements should come from lower half of
4887 /// V1 (and in order), and the upper half elements should come from the upper
4888 /// half of V2 (and in order). And since V1 will become the source of the
4889 /// MOVLP, it must be either a vector load or a scalar load to vector.
4890 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4891                                ArrayRef<int> Mask, MVT VT) {
4892   if (!VT.is128BitVector())
4893     return false;
4894
4895   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4896     return false;
4897   // Is V2 is a vector load, don't do this transformation. We will try to use
4898   // load folding shufps op.
4899   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
4900     return false;
4901
4902   unsigned NumElems = VT.getVectorNumElements();
4903
4904   if (NumElems != 2 && NumElems != 4)
4905     return false;
4906   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4907     if (!isUndefOrEqual(Mask[i], i))
4908       return false;
4909   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4910     if (!isUndefOrEqual(Mask[i], i+NumElems))
4911       return false;
4912   return true;
4913 }
4914
4915 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4916 /// to an zero vector.
4917 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4918 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4919   SDValue V1 = N->getOperand(0);
4920   SDValue V2 = N->getOperand(1);
4921   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4922   for (unsigned i = 0; i != NumElems; ++i) {
4923     int Idx = N->getMaskElt(i);
4924     if (Idx >= (int)NumElems) {
4925       unsigned Opc = V2.getOpcode();
4926       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4927         continue;
4928       if (Opc != ISD::BUILD_VECTOR ||
4929           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4930         return false;
4931     } else if (Idx >= 0) {
4932       unsigned Opc = V1.getOpcode();
4933       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4934         continue;
4935       if (Opc != ISD::BUILD_VECTOR ||
4936           !X86::isZeroNode(V1.getOperand(Idx)))
4937         return false;
4938     }
4939   }
4940   return true;
4941 }
4942
4943 /// getZeroVector - Returns a vector of specified type with all zero elements.
4944 ///
4945 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
4946                              SelectionDAG &DAG, SDLoc dl) {
4947   assert(VT.isVector() && "Expected a vector type");
4948
4949   // Always build SSE zero vectors as <4 x i32> bitcasted
4950   // to their dest type. This ensures they get CSE'd.
4951   SDValue Vec;
4952   if (VT.is128BitVector()) {  // SSE
4953     if (Subtarget->hasSSE2()) {  // SSE2
4954       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4955       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4956     } else { // SSE1
4957       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4958       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4959     }
4960   } else if (VT.is256BitVector()) { // AVX
4961     if (Subtarget->hasInt256()) { // AVX2
4962       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4963       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4964       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
4965     } else {
4966       // 256-bit logic and arithmetic instructions in AVX are all
4967       // floating-point, no support for integer ops. Emit fp zeroed vectors.
4968       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4969       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4970       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops);
4971     }
4972   } else if (VT.is512BitVector()) { // AVX-512
4973       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4974       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst,
4975                         Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4976       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i32, Ops);
4977   } else if (VT.getScalarType() == MVT::i1) {
4978     assert(VT.getVectorNumElements() <= 16 && "Unexpected vector type");
4979     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
4980     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
4981     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
4982   } else
4983     llvm_unreachable("Unexpected vector type");
4984
4985   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4986 }
4987
4988 /// getOnesVector - Returns a vector of specified type with all bits set.
4989 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
4990 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
4991 /// Then bitcast to their original type, ensuring they get CSE'd.
4992 static SDValue getOnesVector(MVT VT, bool HasInt256, SelectionDAG &DAG,
4993                              SDLoc dl) {
4994   assert(VT.isVector() && "Expected a vector type");
4995
4996   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4997   SDValue Vec;
4998   if (VT.is256BitVector()) {
4999     if (HasInt256) { // AVX2
5000       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5001       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5002     } else { // AVX
5003       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5004       Vec = Concat128BitVectors(Vec, Vec, MVT::v8i32, 8, DAG, dl);
5005     }
5006   } else if (VT.is128BitVector()) {
5007     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5008   } else
5009     llvm_unreachable("Unexpected vector type");
5010
5011   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5012 }
5013
5014 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
5015 /// that point to V2 points to its first element.
5016 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
5017   for (unsigned i = 0; i != NumElems; ++i) {
5018     if (Mask[i] > (int)NumElems) {
5019       Mask[i] = NumElems;
5020     }
5021   }
5022 }
5023
5024 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
5025 /// operation of specified width.
5026 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
5027                        SDValue V2) {
5028   unsigned NumElems = VT.getVectorNumElements();
5029   SmallVector<int, 8> Mask;
5030   Mask.push_back(NumElems);
5031   for (unsigned i = 1; i != NumElems; ++i)
5032     Mask.push_back(i);
5033   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5034 }
5035
5036 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
5037 static SDValue getUnpackl(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5038                           SDValue V2) {
5039   unsigned NumElems = VT.getVectorNumElements();
5040   SmallVector<int, 8> Mask;
5041   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
5042     Mask.push_back(i);
5043     Mask.push_back(i + NumElems);
5044   }
5045   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5046 }
5047
5048 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
5049 static SDValue getUnpackh(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5050                           SDValue V2) {
5051   unsigned NumElems = VT.getVectorNumElements();
5052   SmallVector<int, 8> Mask;
5053   for (unsigned i = 0, Half = NumElems/2; i != Half; ++i) {
5054     Mask.push_back(i + Half);
5055     Mask.push_back(i + NumElems + Half);
5056   }
5057   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5058 }
5059
5060 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
5061 // a generic shuffle instruction because the target has no such instructions.
5062 // Generate shuffles which repeat i16 and i8 several times until they can be
5063 // represented by v4f32 and then be manipulated by target suported shuffles.
5064 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
5065   MVT VT = V.getSimpleValueType();
5066   int NumElems = VT.getVectorNumElements();
5067   SDLoc dl(V);
5068
5069   while (NumElems > 4) {
5070     if (EltNo < NumElems/2) {
5071       V = getUnpackl(DAG, dl, VT, V, V);
5072     } else {
5073       V = getUnpackh(DAG, dl, VT, V, V);
5074       EltNo -= NumElems/2;
5075     }
5076     NumElems >>= 1;
5077   }
5078   return V;
5079 }
5080
5081 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
5082 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
5083   MVT VT = V.getSimpleValueType();
5084   SDLoc dl(V);
5085
5086   if (VT.is128BitVector()) {
5087     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
5088     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
5089     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
5090                              &SplatMask[0]);
5091   } else if (VT.is256BitVector()) {
5092     // To use VPERMILPS to splat scalars, the second half of indicies must
5093     // refer to the higher part, which is a duplication of the lower one,
5094     // because VPERMILPS can only handle in-lane permutations.
5095     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
5096                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
5097
5098     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
5099     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
5100                              &SplatMask[0]);
5101   } else
5102     llvm_unreachable("Vector size not supported");
5103
5104   return DAG.getNode(ISD::BITCAST, dl, VT, V);
5105 }
5106
5107 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
5108 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
5109   MVT SrcVT = SV->getSimpleValueType(0);
5110   SDValue V1 = SV->getOperand(0);
5111   SDLoc dl(SV);
5112
5113   int EltNo = SV->getSplatIndex();
5114   int NumElems = SrcVT.getVectorNumElements();
5115   bool Is256BitVec = SrcVT.is256BitVector();
5116
5117   assert(((SrcVT.is128BitVector() && NumElems > 4) || Is256BitVec) &&
5118          "Unknown how to promote splat for type");
5119
5120   // Extract the 128-bit part containing the splat element and update
5121   // the splat element index when it refers to the higher register.
5122   if (Is256BitVec) {
5123     V1 = Extract128BitVector(V1, EltNo, DAG, dl);
5124     if (EltNo >= NumElems/2)
5125       EltNo -= NumElems/2;
5126   }
5127
5128   // All i16 and i8 vector types can't be used directly by a generic shuffle
5129   // instruction because the target has no such instruction. Generate shuffles
5130   // which repeat i16 and i8 several times until they fit in i32, and then can
5131   // be manipulated by target suported shuffles.
5132   MVT EltVT = SrcVT.getVectorElementType();
5133   if (EltVT == MVT::i8 || EltVT == MVT::i16)
5134     V1 = PromoteSplati8i16(V1, DAG, EltNo);
5135
5136   // Recreate the 256-bit vector and place the same 128-bit vector
5137   // into the low and high part. This is necessary because we want
5138   // to use VPERM* to shuffle the vectors
5139   if (Is256BitVec) {
5140     V1 = DAG.getNode(ISD::CONCAT_VECTORS, dl, SrcVT, V1, V1);
5141   }
5142
5143   return getLegalSplat(DAG, V1, EltNo);
5144 }
5145
5146 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
5147 /// vector of zero or undef vector.  This produces a shuffle where the low
5148 /// element of V2 is swizzled into the zero/undef vector, landing at element
5149 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
5150 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
5151                                            bool IsZero,
5152                                            const X86Subtarget *Subtarget,
5153                                            SelectionDAG &DAG) {
5154   MVT VT = V2.getSimpleValueType();
5155   SDValue V1 = IsZero
5156     ? getZeroVector(VT, Subtarget, DAG, SDLoc(V2)) : DAG.getUNDEF(VT);
5157   unsigned NumElems = VT.getVectorNumElements();
5158   SmallVector<int, 16> MaskVec;
5159   for (unsigned i = 0; i != NumElems; ++i)
5160     // If this is the insertion idx, put the low elt of V2 here.
5161     MaskVec.push_back(i == Idx ? NumElems : i);
5162   return DAG.getVectorShuffle(VT, SDLoc(V2), V1, V2, &MaskVec[0]);
5163 }
5164
5165 /// getTargetShuffleMask - Calculates the shuffle mask corresponding to the
5166 /// target specific opcode. Returns true if the Mask could be calculated. Sets
5167 /// IsUnary to true if only uses one source. Note that this will set IsUnary for
5168 /// shuffles which use a single input multiple times, and in those cases it will
5169 /// adjust the mask to only have indices within that single input.
5170 static bool getTargetShuffleMask(SDNode *N, MVT VT,
5171                                  SmallVectorImpl<int> &Mask, bool &IsUnary) {
5172   unsigned NumElems = VT.getVectorNumElements();
5173   SDValue ImmN;
5174
5175   IsUnary = false;
5176   bool IsFakeUnary = false;
5177   switch(N->getOpcode()) {
5178   case X86ISD::SHUFP:
5179     ImmN = N->getOperand(N->getNumOperands()-1);
5180     DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5181     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5182     break;
5183   case X86ISD::UNPCKH:
5184     DecodeUNPCKHMask(VT, Mask);
5185     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5186     break;
5187   case X86ISD::UNPCKL:
5188     DecodeUNPCKLMask(VT, Mask);
5189     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5190     break;
5191   case X86ISD::MOVHLPS:
5192     DecodeMOVHLPSMask(NumElems, Mask);
5193     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5194     break;
5195   case X86ISD::MOVLHPS:
5196     DecodeMOVLHPSMask(NumElems, Mask);
5197     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5198     break;
5199   case X86ISD::PALIGNR:
5200     ImmN = N->getOperand(N->getNumOperands()-1);
5201     DecodePALIGNRMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5202     break;
5203   case X86ISD::PSHUFD:
5204   case X86ISD::VPERMILP:
5205     ImmN = N->getOperand(N->getNumOperands()-1);
5206     DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5207     IsUnary = true;
5208     break;
5209   case X86ISD::PSHUFHW:
5210     ImmN = N->getOperand(N->getNumOperands()-1);
5211     DecodePSHUFHWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5212     IsUnary = true;
5213     break;
5214   case X86ISD::PSHUFLW:
5215     ImmN = N->getOperand(N->getNumOperands()-1);
5216     DecodePSHUFLWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5217     IsUnary = true;
5218     break;
5219   case X86ISD::PSHUFB: {
5220     IsUnary = true;
5221     SDValue MaskNode = N->getOperand(1);
5222     while (MaskNode->getOpcode() == ISD::BITCAST)
5223       MaskNode = MaskNode->getOperand(0);
5224
5225     if (MaskNode->getOpcode() == ISD::BUILD_VECTOR) {
5226       // If we have a build-vector, then things are easy.
5227       EVT VT = MaskNode.getValueType();
5228       assert(VT.isVector() &&
5229              "Can't produce a non-vector with a build_vector!");
5230       if (!VT.isInteger())
5231         return false;
5232
5233       int NumBytesPerElement = VT.getVectorElementType().getSizeInBits() / 8;
5234
5235       SmallVector<uint64_t, 32> RawMask;
5236       for (int i = 0, e = MaskNode->getNumOperands(); i < e; ++i) {
5237         auto *CN = dyn_cast<ConstantSDNode>(MaskNode->getOperand(i));
5238         if (!CN)
5239           return false;
5240         APInt MaskElement = CN->getAPIntValue();
5241
5242         // We now have to decode the element which could be any integer size and
5243         // extract each byte of it.
5244         for (int j = 0; j < NumBytesPerElement; ++j) {
5245           // Note that this is x86 and so always little endian: the low byte is
5246           // the first byte of the mask.
5247           RawMask.push_back(MaskElement.getLoBits(8).getZExtValue());
5248           MaskElement = MaskElement.lshr(8);
5249         }
5250       }
5251       DecodePSHUFBMask(RawMask, Mask);
5252       break;
5253     }
5254
5255     auto *MaskLoad = dyn_cast<LoadSDNode>(MaskNode);
5256     if (!MaskLoad)
5257       return false;
5258
5259     SDValue Ptr = MaskLoad->getBasePtr();
5260     if (Ptr->getOpcode() == X86ISD::Wrapper)
5261       Ptr = Ptr->getOperand(0);
5262
5263     auto *MaskCP = dyn_cast<ConstantPoolSDNode>(Ptr);
5264     if (!MaskCP || MaskCP->isMachineConstantPoolEntry())
5265       return false;
5266
5267     if (auto *C = dyn_cast<ConstantDataSequential>(MaskCP->getConstVal())) {
5268       // FIXME: Support AVX-512 here.
5269       if (!C->getType()->isVectorTy() ||
5270           (C->getNumElements() != 16 && C->getNumElements() != 32))
5271         return false;
5272
5273       assert(C->getType()->isVectorTy() && "Expected a vector constant.");
5274       DecodePSHUFBMask(C, Mask);
5275       break;
5276     }
5277
5278     return false;
5279   }
5280   case X86ISD::VPERMI:
5281     ImmN = N->getOperand(N->getNumOperands()-1);
5282     DecodeVPERMMask(cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5283     IsUnary = true;
5284     break;
5285   case X86ISD::MOVSS:
5286   case X86ISD::MOVSD: {
5287     // The index 0 always comes from the first element of the second source,
5288     // this is why MOVSS and MOVSD are used in the first place. The other
5289     // elements come from the other positions of the first source vector
5290     Mask.push_back(NumElems);
5291     for (unsigned i = 1; i != NumElems; ++i) {
5292       Mask.push_back(i);
5293     }
5294     break;
5295   }
5296   case X86ISD::VPERM2X128:
5297     ImmN = N->getOperand(N->getNumOperands()-1);
5298     DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5299     if (Mask.empty()) return false;
5300     break;
5301   case X86ISD::MOVDDUP:
5302   case X86ISD::MOVLHPD:
5303   case X86ISD::MOVLPD:
5304   case X86ISD::MOVLPS:
5305   case X86ISD::MOVSHDUP:
5306   case X86ISD::MOVSLDUP:
5307     // Not yet implemented
5308     return false;
5309   default: llvm_unreachable("unknown target shuffle node");
5310   }
5311
5312   // If we have a fake unary shuffle, the shuffle mask is spread across two
5313   // inputs that are actually the same node. Re-map the mask to always point
5314   // into the first input.
5315   if (IsFakeUnary)
5316     for (int &M : Mask)
5317       if (M >= (int)Mask.size())
5318         M -= Mask.size();
5319
5320   return true;
5321 }
5322
5323 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
5324 /// element of the result of the vector shuffle.
5325 static SDValue getShuffleScalarElt(SDNode *N, unsigned Index, SelectionDAG &DAG,
5326                                    unsigned Depth) {
5327   if (Depth == 6)
5328     return SDValue();  // Limit search depth.
5329
5330   SDValue V = SDValue(N, 0);
5331   EVT VT = V.getValueType();
5332   unsigned Opcode = V.getOpcode();
5333
5334   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
5335   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
5336     int Elt = SV->getMaskElt(Index);
5337
5338     if (Elt < 0)
5339       return DAG.getUNDEF(VT.getVectorElementType());
5340
5341     unsigned NumElems = VT.getVectorNumElements();
5342     SDValue NewV = (Elt < (int)NumElems) ? SV->getOperand(0)
5343                                          : SV->getOperand(1);
5344     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG, Depth+1);
5345   }
5346
5347   // Recurse into target specific vector shuffles to find scalars.
5348   if (isTargetShuffle(Opcode)) {
5349     MVT ShufVT = V.getSimpleValueType();
5350     unsigned NumElems = ShufVT.getVectorNumElements();
5351     SmallVector<int, 16> ShuffleMask;
5352     bool IsUnary;
5353
5354     if (!getTargetShuffleMask(N, ShufVT, ShuffleMask, IsUnary))
5355       return SDValue();
5356
5357     int Elt = ShuffleMask[Index];
5358     if (Elt < 0)
5359       return DAG.getUNDEF(ShufVT.getVectorElementType());
5360
5361     SDValue NewV = (Elt < (int)NumElems) ? N->getOperand(0)
5362                                          : N->getOperand(1);
5363     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG,
5364                                Depth+1);
5365   }
5366
5367   // Actual nodes that may contain scalar elements
5368   if (Opcode == ISD::BITCAST) {
5369     V = V.getOperand(0);
5370     EVT SrcVT = V.getValueType();
5371     unsigned NumElems = VT.getVectorNumElements();
5372
5373     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
5374       return SDValue();
5375   }
5376
5377   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5378     return (Index == 0) ? V.getOperand(0)
5379                         : DAG.getUNDEF(VT.getVectorElementType());
5380
5381   if (V.getOpcode() == ISD::BUILD_VECTOR)
5382     return V.getOperand(Index);
5383
5384   return SDValue();
5385 }
5386
5387 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
5388 /// shuffle operation which come from a consecutively from a zero. The
5389 /// search can start in two different directions, from left or right.
5390 /// We count undefs as zeros until PreferredNum is reached.
5391 static unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp,
5392                                          unsigned NumElems, bool ZerosFromLeft,
5393                                          SelectionDAG &DAG,
5394                                          unsigned PreferredNum = -1U) {
5395   unsigned NumZeros = 0;
5396   for (unsigned i = 0; i != NumElems; ++i) {
5397     unsigned Index = ZerosFromLeft ? i : NumElems - i - 1;
5398     SDValue Elt = getShuffleScalarElt(SVOp, Index, DAG, 0);
5399     if (!Elt.getNode())
5400       break;
5401
5402     if (X86::isZeroNode(Elt))
5403       ++NumZeros;
5404     else if (Elt.getOpcode() == ISD::UNDEF) // Undef as zero up to PreferredNum.
5405       NumZeros = std::min(NumZeros + 1, PreferredNum);
5406     else
5407       break;
5408   }
5409
5410   return NumZeros;
5411 }
5412
5413 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies [MaskI, MaskE)
5414 /// correspond consecutively to elements from one of the vector operands,
5415 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
5416 static
5417 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp,
5418                               unsigned MaskI, unsigned MaskE, unsigned OpIdx,
5419                               unsigned NumElems, unsigned &OpNum) {
5420   bool SeenV1 = false;
5421   bool SeenV2 = false;
5422
5423   for (unsigned i = MaskI; i != MaskE; ++i, ++OpIdx) {
5424     int Idx = SVOp->getMaskElt(i);
5425     // Ignore undef indicies
5426     if (Idx < 0)
5427       continue;
5428
5429     if (Idx < (int)NumElems)
5430       SeenV1 = true;
5431     else
5432       SeenV2 = true;
5433
5434     // Only accept consecutive elements from the same vector
5435     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
5436       return false;
5437   }
5438
5439   OpNum = SeenV1 ? 0 : 1;
5440   return true;
5441 }
5442
5443 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
5444 /// logical left shift of a vector.
5445 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5446                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5447   unsigned NumElems =
5448     SVOp->getSimpleValueType(0).getVectorNumElements();
5449   unsigned NumZeros = getNumOfConsecutiveZeros(
5450       SVOp, NumElems, false /* check zeros from right */, DAG,
5451       SVOp->getMaskElt(0));
5452   unsigned OpSrc;
5453
5454   if (!NumZeros)
5455     return false;
5456
5457   // Considering the elements in the mask that are not consecutive zeros,
5458   // check if they consecutively come from only one of the source vectors.
5459   //
5460   //               V1 = {X, A, B, C}     0
5461   //                         \  \  \    /
5462   //   vector_shuffle V1, V2 <1, 2, 3, X>
5463   //
5464   if (!isShuffleMaskConsecutive(SVOp,
5465             0,                   // Mask Start Index
5466             NumElems-NumZeros,   // Mask End Index(exclusive)
5467             NumZeros,            // Where to start looking in the src vector
5468             NumElems,            // Number of elements in vector
5469             OpSrc))              // Which source operand ?
5470     return false;
5471
5472   isLeft = false;
5473   ShAmt = NumZeros;
5474   ShVal = SVOp->getOperand(OpSrc);
5475   return true;
5476 }
5477
5478 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
5479 /// logical left shift of a vector.
5480 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5481                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5482   unsigned NumElems =
5483     SVOp->getSimpleValueType(0).getVectorNumElements();
5484   unsigned NumZeros = getNumOfConsecutiveZeros(
5485       SVOp, NumElems, true /* check zeros from left */, DAG,
5486       NumElems - SVOp->getMaskElt(NumElems - 1) - 1);
5487   unsigned OpSrc;
5488
5489   if (!NumZeros)
5490     return false;
5491
5492   // Considering the elements in the mask that are not consecutive zeros,
5493   // check if they consecutively come from only one of the source vectors.
5494   //
5495   //                           0    { A, B, X, X } = V2
5496   //                          / \    /  /
5497   //   vector_shuffle V1, V2 <X, X, 4, 5>
5498   //
5499   if (!isShuffleMaskConsecutive(SVOp,
5500             NumZeros,     // Mask Start Index
5501             NumElems,     // Mask End Index(exclusive)
5502             0,            // Where to start looking in the src vector
5503             NumElems,     // Number of elements in vector
5504             OpSrc))       // Which source operand ?
5505     return false;
5506
5507   isLeft = true;
5508   ShAmt = NumZeros;
5509   ShVal = SVOp->getOperand(OpSrc);
5510   return true;
5511 }
5512
5513 /// isVectorShift - Returns true if the shuffle can be implemented as a
5514 /// logical left or right shift of a vector.
5515 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5516                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5517   // Although the logic below support any bitwidth size, there are no
5518   // shift instructions which handle more than 128-bit vectors.
5519   if (!SVOp->getSimpleValueType(0).is128BitVector())
5520     return false;
5521
5522   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
5523       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
5524     return true;
5525
5526   return false;
5527 }
5528
5529 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
5530 ///
5531 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
5532                                        unsigned NumNonZero, unsigned NumZero,
5533                                        SelectionDAG &DAG,
5534                                        const X86Subtarget* Subtarget,
5535                                        const TargetLowering &TLI) {
5536   if (NumNonZero > 8)
5537     return SDValue();
5538
5539   SDLoc dl(Op);
5540   SDValue V;
5541   bool First = true;
5542   for (unsigned i = 0; i < 16; ++i) {
5543     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
5544     if (ThisIsNonZero && First) {
5545       if (NumZero)
5546         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5547       else
5548         V = DAG.getUNDEF(MVT::v8i16);
5549       First = false;
5550     }
5551
5552     if ((i & 1) != 0) {
5553       SDValue ThisElt, LastElt;
5554       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
5555       if (LastIsNonZero) {
5556         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
5557                               MVT::i16, Op.getOperand(i-1));
5558       }
5559       if (ThisIsNonZero) {
5560         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
5561         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
5562                               ThisElt, DAG.getConstant(8, MVT::i8));
5563         if (LastIsNonZero)
5564           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
5565       } else
5566         ThisElt = LastElt;
5567
5568       if (ThisElt.getNode())
5569         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
5570                         DAG.getIntPtrConstant(i/2));
5571     }
5572   }
5573
5574   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
5575 }
5576
5577 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
5578 ///
5579 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
5580                                      unsigned NumNonZero, unsigned NumZero,
5581                                      SelectionDAG &DAG,
5582                                      const X86Subtarget* Subtarget,
5583                                      const TargetLowering &TLI) {
5584   if (NumNonZero > 4)
5585     return SDValue();
5586
5587   SDLoc dl(Op);
5588   SDValue V;
5589   bool First = true;
5590   for (unsigned i = 0; i < 8; ++i) {
5591     bool isNonZero = (NonZeros & (1 << i)) != 0;
5592     if (isNonZero) {
5593       if (First) {
5594         if (NumZero)
5595           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5596         else
5597           V = DAG.getUNDEF(MVT::v8i16);
5598         First = false;
5599       }
5600       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
5601                       MVT::v8i16, V, Op.getOperand(i),
5602                       DAG.getIntPtrConstant(i));
5603     }
5604   }
5605
5606   return V;
5607 }
5608
5609 /// LowerBuildVectorv4x32 - Custom lower build_vector of v4i32 or v4f32.
5610 static SDValue LowerBuildVectorv4x32(SDValue Op, unsigned NumElems,
5611                                      unsigned NonZeros, unsigned NumNonZero,
5612                                      unsigned NumZero, SelectionDAG &DAG,
5613                                      const X86Subtarget *Subtarget,
5614                                      const TargetLowering &TLI) {
5615   // We know there's at least one non-zero element
5616   unsigned FirstNonZeroIdx = 0;
5617   SDValue FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5618   while (FirstNonZero.getOpcode() == ISD::UNDEF ||
5619          X86::isZeroNode(FirstNonZero)) {
5620     ++FirstNonZeroIdx;
5621     FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5622   }
5623
5624   if (FirstNonZero.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
5625       !isa<ConstantSDNode>(FirstNonZero.getOperand(1)))
5626     return SDValue();
5627
5628   SDValue V = FirstNonZero.getOperand(0);
5629   MVT VVT = V.getSimpleValueType();
5630   if (!Subtarget->hasSSE41() || (VVT != MVT::v4f32 && VVT != MVT::v4i32))
5631     return SDValue();
5632
5633   unsigned FirstNonZeroDst =
5634       cast<ConstantSDNode>(FirstNonZero.getOperand(1))->getZExtValue();
5635   unsigned CorrectIdx = FirstNonZeroDst == FirstNonZeroIdx;
5636   unsigned IncorrectIdx = CorrectIdx ? -1U : FirstNonZeroIdx;
5637   unsigned IncorrectDst = CorrectIdx ? -1U : FirstNonZeroDst;
5638
5639   for (unsigned Idx = FirstNonZeroIdx + 1; Idx < NumElems; ++Idx) {
5640     SDValue Elem = Op.getOperand(Idx);
5641     if (Elem.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elem))
5642       continue;
5643
5644     // TODO: What else can be here? Deal with it.
5645     if (Elem.getOpcode() != ISD::EXTRACT_VECTOR_ELT)
5646       return SDValue();
5647
5648     // TODO: Some optimizations are still possible here
5649     // ex: Getting one element from a vector, and the rest from another.
5650     if (Elem.getOperand(0) != V)
5651       return SDValue();
5652
5653     unsigned Dst = cast<ConstantSDNode>(Elem.getOperand(1))->getZExtValue();
5654     if (Dst == Idx)
5655       ++CorrectIdx;
5656     else if (IncorrectIdx == -1U) {
5657       IncorrectIdx = Idx;
5658       IncorrectDst = Dst;
5659     } else
5660       // There was already one element with an incorrect index.
5661       // We can't optimize this case to an insertps.
5662       return SDValue();
5663   }
5664
5665   if (NumNonZero == CorrectIdx || NumNonZero == CorrectIdx + 1) {
5666     SDLoc dl(Op);
5667     EVT VT = Op.getSimpleValueType();
5668     unsigned ElementMoveMask = 0;
5669     if (IncorrectIdx == -1U)
5670       ElementMoveMask = FirstNonZeroIdx << 6 | FirstNonZeroIdx << 4;
5671     else
5672       ElementMoveMask = IncorrectDst << 6 | IncorrectIdx << 4;
5673
5674     SDValue InsertpsMask =
5675         DAG.getIntPtrConstant(ElementMoveMask | (~NonZeros & 0xf));
5676     return DAG.getNode(X86ISD::INSERTPS, dl, VT, V, V, InsertpsMask);
5677   }
5678
5679   return SDValue();
5680 }
5681
5682 /// getVShift - Return a vector logical shift node.
5683 ///
5684 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
5685                          unsigned NumBits, SelectionDAG &DAG,
5686                          const TargetLowering &TLI, SDLoc dl) {
5687   assert(VT.is128BitVector() && "Unknown type for VShift");
5688   EVT ShVT = MVT::v2i64;
5689   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
5690   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
5691   return DAG.getNode(ISD::BITCAST, dl, VT,
5692                      DAG.getNode(Opc, dl, ShVT, SrcOp,
5693                              DAG.getConstant(NumBits,
5694                                   TLI.getScalarShiftAmountTy(SrcOp.getValueType()))));
5695 }
5696
5697 static SDValue
5698 LowerAsSplatVectorLoad(SDValue SrcOp, MVT VT, SDLoc dl, SelectionDAG &DAG) {
5699
5700   // Check if the scalar load can be widened into a vector load. And if
5701   // the address is "base + cst" see if the cst can be "absorbed" into
5702   // the shuffle mask.
5703   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
5704     SDValue Ptr = LD->getBasePtr();
5705     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
5706       return SDValue();
5707     EVT PVT = LD->getValueType(0);
5708     if (PVT != MVT::i32 && PVT != MVT::f32)
5709       return SDValue();
5710
5711     int FI = -1;
5712     int64_t Offset = 0;
5713     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
5714       FI = FINode->getIndex();
5715       Offset = 0;
5716     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
5717                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
5718       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
5719       Offset = Ptr.getConstantOperandVal(1);
5720       Ptr = Ptr.getOperand(0);
5721     } else {
5722       return SDValue();
5723     }
5724
5725     // FIXME: 256-bit vector instructions don't require a strict alignment,
5726     // improve this code to support it better.
5727     unsigned RequiredAlign = VT.getSizeInBits()/8;
5728     SDValue Chain = LD->getChain();
5729     // Make sure the stack object alignment is at least 16 or 32.
5730     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
5731     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
5732       if (MFI->isFixedObjectIndex(FI)) {
5733         // Can't change the alignment. FIXME: It's possible to compute
5734         // the exact stack offset and reference FI + adjust offset instead.
5735         // If someone *really* cares about this. That's the way to implement it.
5736         return SDValue();
5737       } else {
5738         MFI->setObjectAlignment(FI, RequiredAlign);
5739       }
5740     }
5741
5742     // (Offset % 16 or 32) must be multiple of 4. Then address is then
5743     // Ptr + (Offset & ~15).
5744     if (Offset < 0)
5745       return SDValue();
5746     if ((Offset % RequiredAlign) & 3)
5747       return SDValue();
5748     int64_t StartOffset = Offset & ~(RequiredAlign-1);
5749     if (StartOffset)
5750       Ptr = DAG.getNode(ISD::ADD, SDLoc(Ptr), Ptr.getValueType(),
5751                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
5752
5753     int EltNo = (Offset - StartOffset) >> 2;
5754     unsigned NumElems = VT.getVectorNumElements();
5755
5756     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
5757     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
5758                              LD->getPointerInfo().getWithOffset(StartOffset),
5759                              false, false, false, 0);
5760
5761     SmallVector<int, 8> Mask;
5762     for (unsigned i = 0; i != NumElems; ++i)
5763       Mask.push_back(EltNo);
5764
5765     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
5766   }
5767
5768   return SDValue();
5769 }
5770
5771 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
5772 /// vector of type 'VT', see if the elements can be replaced by a single large
5773 /// load which has the same value as a build_vector whose operands are 'elts'.
5774 ///
5775 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
5776 ///
5777 /// FIXME: we'd also like to handle the case where the last elements are zero
5778 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
5779 /// There's even a handy isZeroNode for that purpose.
5780 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
5781                                         SDLoc &DL, SelectionDAG &DAG,
5782                                         bool isAfterLegalize) {
5783   EVT EltVT = VT.getVectorElementType();
5784   unsigned NumElems = Elts.size();
5785
5786   LoadSDNode *LDBase = nullptr;
5787   unsigned LastLoadedElt = -1U;
5788
5789   // For each element in the initializer, see if we've found a load or an undef.
5790   // If we don't find an initial load element, or later load elements are
5791   // non-consecutive, bail out.
5792   for (unsigned i = 0; i < NumElems; ++i) {
5793     SDValue Elt = Elts[i];
5794
5795     if (!Elt.getNode() ||
5796         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
5797       return SDValue();
5798     if (!LDBase) {
5799       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
5800         return SDValue();
5801       LDBase = cast<LoadSDNode>(Elt.getNode());
5802       LastLoadedElt = i;
5803       continue;
5804     }
5805     if (Elt.getOpcode() == ISD::UNDEF)
5806       continue;
5807
5808     LoadSDNode *LD = cast<LoadSDNode>(Elt);
5809     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
5810       return SDValue();
5811     LastLoadedElt = i;
5812   }
5813
5814   // If we have found an entire vector of loads and undefs, then return a large
5815   // load of the entire vector width starting at the base pointer.  If we found
5816   // consecutive loads for the low half, generate a vzext_load node.
5817   if (LastLoadedElt == NumElems - 1) {
5818
5819     if (isAfterLegalize &&
5820         !DAG.getTargetLoweringInfo().isOperationLegal(ISD::LOAD, VT))
5821       return SDValue();
5822
5823     SDValue NewLd = SDValue();
5824
5825     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
5826       NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5827                           LDBase->getPointerInfo(),
5828                           LDBase->isVolatile(), LDBase->isNonTemporal(),
5829                           LDBase->isInvariant(), 0);
5830     NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5831                         LDBase->getPointerInfo(),
5832                         LDBase->isVolatile(), LDBase->isNonTemporal(),
5833                         LDBase->isInvariant(), LDBase->getAlignment());
5834
5835     if (LDBase->hasAnyUseOfValue(1)) {
5836       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5837                                      SDValue(LDBase, 1),
5838                                      SDValue(NewLd.getNode(), 1));
5839       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5840       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5841                              SDValue(NewLd.getNode(), 1));
5842     }
5843
5844     return NewLd;
5845   }
5846   if (NumElems == 4 && LastLoadedElt == 1 &&
5847       DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
5848     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
5849     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
5850     SDValue ResNode =
5851         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, MVT::i64,
5852                                 LDBase->getPointerInfo(),
5853                                 LDBase->getAlignment(),
5854                                 false/*isVolatile*/, true/*ReadMem*/,
5855                                 false/*WriteMem*/);
5856
5857     // Make sure the newly-created LOAD is in the same position as LDBase in
5858     // terms of dependency. We create a TokenFactor for LDBase and ResNode, and
5859     // update uses of LDBase's output chain to use the TokenFactor.
5860     if (LDBase->hasAnyUseOfValue(1)) {
5861       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5862                              SDValue(LDBase, 1), SDValue(ResNode.getNode(), 1));
5863       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5864       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5865                              SDValue(ResNode.getNode(), 1));
5866     }
5867
5868     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
5869   }
5870   return SDValue();
5871 }
5872
5873 /// LowerVectorBroadcast - Attempt to use the vbroadcast instruction
5874 /// to generate a splat value for the following cases:
5875 /// 1. A splat BUILD_VECTOR which uses a single scalar load, or a constant.
5876 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
5877 /// a scalar load, or a constant.
5878 /// The VBROADCAST node is returned when a pattern is found,
5879 /// or SDValue() otherwise.
5880 static SDValue LowerVectorBroadcast(SDValue Op, const X86Subtarget* Subtarget,
5881                                     SelectionDAG &DAG) {
5882   if (!Subtarget->hasFp256())
5883     return SDValue();
5884
5885   MVT VT = Op.getSimpleValueType();
5886   SDLoc dl(Op);
5887
5888   assert((VT.is128BitVector() || VT.is256BitVector() || VT.is512BitVector()) &&
5889          "Unsupported vector type for broadcast.");
5890
5891   SDValue Ld;
5892   bool ConstSplatVal;
5893
5894   switch (Op.getOpcode()) {
5895     default:
5896       // Unknown pattern found.
5897       return SDValue();
5898
5899     case ISD::BUILD_VECTOR: {
5900       auto *BVOp = cast<BuildVectorSDNode>(Op.getNode());
5901       BitVector UndefElements;
5902       SDValue Splat = BVOp->getSplatValue(&UndefElements);
5903
5904       // We need a splat of a single value to use broadcast, and it doesn't
5905       // make any sense if the value is only in one element of the vector.
5906       if (!Splat || (VT.getVectorNumElements() - UndefElements.count()) <= 1)
5907         return SDValue();
5908
5909       Ld = Splat;
5910       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
5911                        Ld.getOpcode() == ISD::ConstantFP);
5912
5913       // Make sure that all of the users of a non-constant load are from the
5914       // BUILD_VECTOR node.
5915       if (!ConstSplatVal && !BVOp->isOnlyUserOf(Ld.getNode()))
5916         return SDValue();
5917       break;
5918     }
5919
5920     case ISD::VECTOR_SHUFFLE: {
5921       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5922
5923       // Shuffles must have a splat mask where the first element is
5924       // broadcasted.
5925       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
5926         return SDValue();
5927
5928       SDValue Sc = Op.getOperand(0);
5929       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR &&
5930           Sc.getOpcode() != ISD::BUILD_VECTOR) {
5931
5932         if (!Subtarget->hasInt256())
5933           return SDValue();
5934
5935         // Use the register form of the broadcast instruction available on AVX2.
5936         if (VT.getSizeInBits() >= 256)
5937           Sc = Extract128BitVector(Sc, 0, DAG, dl);
5938         return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Sc);
5939       }
5940
5941       Ld = Sc.getOperand(0);
5942       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
5943                        Ld.getOpcode() == ISD::ConstantFP);
5944
5945       // The scalar_to_vector node and the suspected
5946       // load node must have exactly one user.
5947       // Constants may have multiple users.
5948
5949       // AVX-512 has register version of the broadcast
5950       bool hasRegVer = Subtarget->hasAVX512() && VT.is512BitVector() &&
5951         Ld.getValueType().getSizeInBits() >= 32;
5952       if (!ConstSplatVal && ((!Sc.hasOneUse() || !Ld.hasOneUse()) &&
5953           !hasRegVer))
5954         return SDValue();
5955       break;
5956     }
5957   }
5958
5959   bool IsGE256 = (VT.getSizeInBits() >= 256);
5960
5961   // Handle the broadcasting a single constant scalar from the constant pool
5962   // into a vector. On Sandybridge it is still better to load a constant vector
5963   // from the constant pool and not to broadcast it from a scalar.
5964   if (ConstSplatVal && Subtarget->hasInt256()) {
5965     EVT CVT = Ld.getValueType();
5966     assert(!CVT.isVector() && "Must not broadcast a vector type");
5967     unsigned ScalarSize = CVT.getSizeInBits();
5968
5969     if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)) {
5970       const Constant *C = nullptr;
5971       if (ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Ld))
5972         C = CI->getConstantIntValue();
5973       else if (ConstantFPSDNode *CF = dyn_cast<ConstantFPSDNode>(Ld))
5974         C = CF->getConstantFPValue();
5975
5976       assert(C && "Invalid constant type");
5977
5978       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
5979       SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
5980       unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
5981       Ld = DAG.getLoad(CVT, dl, DAG.getEntryNode(), CP,
5982                        MachinePointerInfo::getConstantPool(),
5983                        false, false, false, Alignment);
5984
5985       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5986     }
5987   }
5988
5989   bool IsLoad = ISD::isNormalLoad(Ld.getNode());
5990   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
5991
5992   // Handle AVX2 in-register broadcasts.
5993   if (!IsLoad && Subtarget->hasInt256() &&
5994       (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)))
5995     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5996
5997   // The scalar source must be a normal load.
5998   if (!IsLoad)
5999     return SDValue();
6000
6001   if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64))
6002     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6003
6004   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
6005   // double since there is no vbroadcastsd xmm
6006   if (Subtarget->hasInt256() && Ld.getValueType().isInteger()) {
6007     if (ScalarSize == 8 || ScalarSize == 16 || ScalarSize == 64)
6008       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6009   }
6010
6011   // Unsupported broadcast.
6012   return SDValue();
6013 }
6014
6015 /// \brief For an EXTRACT_VECTOR_ELT with a constant index return the real
6016 /// underlying vector and index.
6017 ///
6018 /// Modifies \p ExtractedFromVec to the real vector and returns the real
6019 /// index.
6020 static int getUnderlyingExtractedFromVec(SDValue &ExtractedFromVec,
6021                                          SDValue ExtIdx) {
6022   int Idx = cast<ConstantSDNode>(ExtIdx)->getZExtValue();
6023   if (!isa<ShuffleVectorSDNode>(ExtractedFromVec))
6024     return Idx;
6025
6026   // For 256-bit vectors, LowerEXTRACT_VECTOR_ELT_SSE4 may have already
6027   // lowered this:
6028   //   (extract_vector_elt (v8f32 %vreg1), Constant<6>)
6029   // to:
6030   //   (extract_vector_elt (vector_shuffle<2,u,u,u>
6031   //                           (extract_subvector (v8f32 %vreg0), Constant<4>),
6032   //                           undef)
6033   //                       Constant<0>)
6034   // In this case the vector is the extract_subvector expression and the index
6035   // is 2, as specified by the shuffle.
6036   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(ExtractedFromVec);
6037   SDValue ShuffleVec = SVOp->getOperand(0);
6038   MVT ShuffleVecVT = ShuffleVec.getSimpleValueType();
6039   assert(ShuffleVecVT.getVectorElementType() ==
6040          ExtractedFromVec.getSimpleValueType().getVectorElementType());
6041
6042   int ShuffleIdx = SVOp->getMaskElt(Idx);
6043   if (isUndefOrInRange(ShuffleIdx, 0, ShuffleVecVT.getVectorNumElements())) {
6044     ExtractedFromVec = ShuffleVec;
6045     return ShuffleIdx;
6046   }
6047   return Idx;
6048 }
6049
6050 static SDValue buildFromShuffleMostly(SDValue Op, SelectionDAG &DAG) {
6051   MVT VT = Op.getSimpleValueType();
6052
6053   // Skip if insert_vec_elt is not supported.
6054   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6055   if (!TLI.isOperationLegalOrCustom(ISD::INSERT_VECTOR_ELT, VT))
6056     return SDValue();
6057
6058   SDLoc DL(Op);
6059   unsigned NumElems = Op.getNumOperands();
6060
6061   SDValue VecIn1;
6062   SDValue VecIn2;
6063   SmallVector<unsigned, 4> InsertIndices;
6064   SmallVector<int, 8> Mask(NumElems, -1);
6065
6066   for (unsigned i = 0; i != NumElems; ++i) {
6067     unsigned Opc = Op.getOperand(i).getOpcode();
6068
6069     if (Opc == ISD::UNDEF)
6070       continue;
6071
6072     if (Opc != ISD::EXTRACT_VECTOR_ELT) {
6073       // Quit if more than 1 elements need inserting.
6074       if (InsertIndices.size() > 1)
6075         return SDValue();
6076
6077       InsertIndices.push_back(i);
6078       continue;
6079     }
6080
6081     SDValue ExtractedFromVec = Op.getOperand(i).getOperand(0);
6082     SDValue ExtIdx = Op.getOperand(i).getOperand(1);
6083     // Quit if non-constant index.
6084     if (!isa<ConstantSDNode>(ExtIdx))
6085       return SDValue();
6086     int Idx = getUnderlyingExtractedFromVec(ExtractedFromVec, ExtIdx);
6087
6088     // Quit if extracted from vector of different type.
6089     if (ExtractedFromVec.getValueType() != VT)
6090       return SDValue();
6091
6092     if (!VecIn1.getNode())
6093       VecIn1 = ExtractedFromVec;
6094     else if (VecIn1 != ExtractedFromVec) {
6095       if (!VecIn2.getNode())
6096         VecIn2 = ExtractedFromVec;
6097       else if (VecIn2 != ExtractedFromVec)
6098         // Quit if more than 2 vectors to shuffle
6099         return SDValue();
6100     }
6101
6102     if (ExtractedFromVec == VecIn1)
6103       Mask[i] = Idx;
6104     else if (ExtractedFromVec == VecIn2)
6105       Mask[i] = Idx + NumElems;
6106   }
6107
6108   if (!VecIn1.getNode())
6109     return SDValue();
6110
6111   VecIn2 = VecIn2.getNode() ? VecIn2 : DAG.getUNDEF(VT);
6112   SDValue NV = DAG.getVectorShuffle(VT, DL, VecIn1, VecIn2, &Mask[0]);
6113   for (unsigned i = 0, e = InsertIndices.size(); i != e; ++i) {
6114     unsigned Idx = InsertIndices[i];
6115     NV = DAG.getNode(ISD::INSERT_VECTOR_ELT, DL, VT, NV, Op.getOperand(Idx),
6116                      DAG.getIntPtrConstant(Idx));
6117   }
6118
6119   return NV;
6120 }
6121
6122 // Lower BUILD_VECTOR operation for v8i1 and v16i1 types.
6123 SDValue
6124 X86TargetLowering::LowerBUILD_VECTORvXi1(SDValue Op, SelectionDAG &DAG) const {
6125
6126   MVT VT = Op.getSimpleValueType();
6127   assert((VT.getVectorElementType() == MVT::i1) && (VT.getSizeInBits() <= 16) &&
6128          "Unexpected type in LowerBUILD_VECTORvXi1!");
6129
6130   SDLoc dl(Op);
6131   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6132     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
6133     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6134     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6135   }
6136
6137   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
6138     SDValue Cst = DAG.getTargetConstant(1, MVT::i1);
6139     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6140     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6141   }
6142
6143   bool AllContants = true;
6144   uint64_t Immediate = 0;
6145   int NonConstIdx = -1;
6146   bool IsSplat = true;
6147   unsigned NumNonConsts = 0;
6148   unsigned NumConsts = 0;
6149   for (unsigned idx = 0, e = Op.getNumOperands(); idx < e; ++idx) {
6150     SDValue In = Op.getOperand(idx);
6151     if (In.getOpcode() == ISD::UNDEF)
6152       continue;
6153     if (!isa<ConstantSDNode>(In)) {
6154       AllContants = false;
6155       NonConstIdx = idx;
6156       NumNonConsts++;
6157     }
6158     else {
6159       NumConsts++;
6160       if (cast<ConstantSDNode>(In)->getZExtValue())
6161       Immediate |= (1ULL << idx);
6162     }
6163     if (In != Op.getOperand(0))
6164       IsSplat = false;
6165   }
6166
6167   if (AllContants) {
6168     SDValue FullMask = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1,
6169       DAG.getConstant(Immediate, MVT::i16));
6170     return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, FullMask,
6171                        DAG.getIntPtrConstant(0));
6172   }
6173
6174   if (NumNonConsts == 1 && NonConstIdx != 0) {
6175     SDValue DstVec;
6176     if (NumConsts) {
6177       SDValue VecAsImm = DAG.getConstant(Immediate,
6178                                          MVT::getIntegerVT(VT.getSizeInBits()));
6179       DstVec = DAG.getNode(ISD::BITCAST, dl, VT, VecAsImm);
6180     }
6181     else 
6182       DstVec = DAG.getUNDEF(VT);
6183     return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, DstVec,
6184                        Op.getOperand(NonConstIdx),
6185                        DAG.getIntPtrConstant(NonConstIdx));
6186   }
6187   if (!IsSplat && (NonConstIdx != 0))
6188     llvm_unreachable("Unsupported BUILD_VECTOR operation");
6189   MVT SelectVT = (VT == MVT::v16i1)? MVT::i16 : MVT::i8;
6190   SDValue Select;
6191   if (IsSplat)
6192     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6193                           DAG.getConstant(-1, SelectVT),
6194                           DAG.getConstant(0, SelectVT));
6195   else
6196     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6197                          DAG.getConstant((Immediate | 1), SelectVT),
6198                          DAG.getConstant(Immediate, SelectVT));
6199   return DAG.getNode(ISD::BITCAST, dl, VT, Select);
6200 }
6201
6202 /// \brief Return true if \p N implements a horizontal binop and return the
6203 /// operands for the horizontal binop into V0 and V1.
6204 /// 
6205 /// This is a helper function of PerformBUILD_VECTORCombine.
6206 /// This function checks that the build_vector \p N in input implements a
6207 /// horizontal operation. Parameter \p Opcode defines the kind of horizontal
6208 /// operation to match.
6209 /// For example, if \p Opcode is equal to ISD::ADD, then this function
6210 /// checks if \p N implements a horizontal arithmetic add; if instead \p Opcode
6211 /// is equal to ISD::SUB, then this function checks if this is a horizontal
6212 /// arithmetic sub.
6213 ///
6214 /// This function only analyzes elements of \p N whose indices are
6215 /// in range [BaseIdx, LastIdx).
6216 static bool isHorizontalBinOp(const BuildVectorSDNode *N, unsigned Opcode,
6217                               SelectionDAG &DAG,
6218                               unsigned BaseIdx, unsigned LastIdx,
6219                               SDValue &V0, SDValue &V1) {
6220   EVT VT = N->getValueType(0);
6221
6222   assert(BaseIdx * 2 <= LastIdx && "Invalid Indices in input!");
6223   assert(VT.isVector() && VT.getVectorNumElements() >= LastIdx &&
6224          "Invalid Vector in input!");
6225   
6226   bool IsCommutable = (Opcode == ISD::ADD || Opcode == ISD::FADD);
6227   bool CanFold = true;
6228   unsigned ExpectedVExtractIdx = BaseIdx;
6229   unsigned NumElts = LastIdx - BaseIdx;
6230   V0 = DAG.getUNDEF(VT);
6231   V1 = DAG.getUNDEF(VT);
6232
6233   // Check if N implements a horizontal binop.
6234   for (unsigned i = 0, e = NumElts; i != e && CanFold; ++i) {
6235     SDValue Op = N->getOperand(i + BaseIdx);
6236
6237     // Skip UNDEFs.
6238     if (Op->getOpcode() == ISD::UNDEF) {
6239       // Update the expected vector extract index.
6240       if (i * 2 == NumElts)
6241         ExpectedVExtractIdx = BaseIdx;
6242       ExpectedVExtractIdx += 2;
6243       continue;
6244     }
6245
6246     CanFold = Op->getOpcode() == Opcode && Op->hasOneUse();
6247
6248     if (!CanFold)
6249       break;
6250
6251     SDValue Op0 = Op.getOperand(0);
6252     SDValue Op1 = Op.getOperand(1);
6253
6254     // Try to match the following pattern:
6255     // (BINOP (extract_vector_elt A, I), (extract_vector_elt A, I+1))
6256     CanFold = (Op0.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6257         Op1.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6258         Op0.getOperand(0) == Op1.getOperand(0) &&
6259         isa<ConstantSDNode>(Op0.getOperand(1)) &&
6260         isa<ConstantSDNode>(Op1.getOperand(1)));
6261     if (!CanFold)
6262       break;
6263
6264     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6265     unsigned I1 = cast<ConstantSDNode>(Op1.getOperand(1))->getZExtValue();
6266
6267     if (i * 2 < NumElts) {
6268       if (V0.getOpcode() == ISD::UNDEF)
6269         V0 = Op0.getOperand(0);
6270     } else {
6271       if (V1.getOpcode() == ISD::UNDEF)
6272         V1 = Op0.getOperand(0);
6273       if (i * 2 == NumElts)
6274         ExpectedVExtractIdx = BaseIdx;
6275     }
6276
6277     SDValue Expected = (i * 2 < NumElts) ? V0 : V1;
6278     if (I0 == ExpectedVExtractIdx)
6279       CanFold = I1 == I0 + 1 && Op0.getOperand(0) == Expected;
6280     else if (IsCommutable && I1 == ExpectedVExtractIdx) {
6281       // Try to match the following dag sequence:
6282       // (BINOP (extract_vector_elt A, I+1), (extract_vector_elt A, I))
6283       CanFold = I0 == I1 + 1 && Op1.getOperand(0) == Expected;
6284     } else
6285       CanFold = false;
6286
6287     ExpectedVExtractIdx += 2;
6288   }
6289
6290   return CanFold;
6291 }
6292
6293 /// \brief Emit a sequence of two 128-bit horizontal add/sub followed by
6294 /// a concat_vector. 
6295 ///
6296 /// This is a helper function of PerformBUILD_VECTORCombine.
6297 /// This function expects two 256-bit vectors called V0 and V1.
6298 /// At first, each vector is split into two separate 128-bit vectors.
6299 /// Then, the resulting 128-bit vectors are used to implement two
6300 /// horizontal binary operations. 
6301 ///
6302 /// The kind of horizontal binary operation is defined by \p X86Opcode.
6303 ///
6304 /// \p Mode specifies how the 128-bit parts of V0 and V1 are passed in input to
6305 /// the two new horizontal binop.
6306 /// When Mode is set, the first horizontal binop dag node would take as input
6307 /// the lower 128-bit of V0 and the upper 128-bit of V0. The second
6308 /// horizontal binop dag node would take as input the lower 128-bit of V1
6309 /// and the upper 128-bit of V1.
6310 ///   Example:
6311 ///     HADD V0_LO, V0_HI
6312 ///     HADD V1_LO, V1_HI
6313 ///
6314 /// Otherwise, the first horizontal binop dag node takes as input the lower
6315 /// 128-bit of V0 and the lower 128-bit of V1, and the second horizontal binop
6316 /// dag node takes the the upper 128-bit of V0 and the upper 128-bit of V1.
6317 ///   Example:
6318 ///     HADD V0_LO, V1_LO
6319 ///     HADD V0_HI, V1_HI
6320 ///
6321 /// If \p isUndefLO is set, then the algorithm propagates UNDEF to the lower
6322 /// 128-bits of the result. If \p isUndefHI is set, then UNDEF is propagated to
6323 /// the upper 128-bits of the result.
6324 static SDValue ExpandHorizontalBinOp(const SDValue &V0, const SDValue &V1,
6325                                      SDLoc DL, SelectionDAG &DAG,
6326                                      unsigned X86Opcode, bool Mode,
6327                                      bool isUndefLO, bool isUndefHI) {
6328   EVT VT = V0.getValueType();
6329   assert(VT.is256BitVector() && VT == V1.getValueType() &&
6330          "Invalid nodes in input!");
6331
6332   unsigned NumElts = VT.getVectorNumElements();
6333   SDValue V0_LO = Extract128BitVector(V0, 0, DAG, DL);
6334   SDValue V0_HI = Extract128BitVector(V0, NumElts/2, DAG, DL);
6335   SDValue V1_LO = Extract128BitVector(V1, 0, DAG, DL);
6336   SDValue V1_HI = Extract128BitVector(V1, NumElts/2, DAG, DL);
6337   EVT NewVT = V0_LO.getValueType();
6338
6339   SDValue LO = DAG.getUNDEF(NewVT);
6340   SDValue HI = DAG.getUNDEF(NewVT);
6341
6342   if (Mode) {
6343     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6344     if (!isUndefLO && V0->getOpcode() != ISD::UNDEF)
6345       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V0_HI);
6346     if (!isUndefHI && V1->getOpcode() != ISD::UNDEF)
6347       HI = DAG.getNode(X86Opcode, DL, NewVT, V1_LO, V1_HI);
6348   } else {
6349     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6350     if (!isUndefLO && (V0_LO->getOpcode() != ISD::UNDEF ||
6351                        V1_LO->getOpcode() != ISD::UNDEF))
6352       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V1_LO);
6353
6354     if (!isUndefHI && (V0_HI->getOpcode() != ISD::UNDEF ||
6355                        V1_HI->getOpcode() != ISD::UNDEF))
6356       HI = DAG.getNode(X86Opcode, DL, NewVT, V0_HI, V1_HI);
6357   }
6358
6359   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LO, HI);
6360 }
6361
6362 /// \brief Try to fold a build_vector that performs an 'addsub' into the
6363 /// sequence of 'vadd + vsub + blendi'.
6364 static SDValue matchAddSub(const BuildVectorSDNode *BV, SelectionDAG &DAG,
6365                            const X86Subtarget *Subtarget) {
6366   SDLoc DL(BV);
6367   EVT VT = BV->getValueType(0);
6368   unsigned NumElts = VT.getVectorNumElements();
6369   SDValue InVec0 = DAG.getUNDEF(VT);
6370   SDValue InVec1 = DAG.getUNDEF(VT);
6371
6372   assert((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v4f32 ||
6373           VT == MVT::v2f64) && "build_vector with an invalid type found!");
6374
6375   // Don't try to emit a VSELECT that cannot be lowered into a blend.
6376   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6377   if (!TLI.isOperationLegalOrCustom(ISD::VSELECT, VT))
6378     return SDValue();
6379
6380   // Odd-numbered elements in the input build vector are obtained from
6381   // adding two integer/float elements.
6382   // Even-numbered elements in the input build vector are obtained from
6383   // subtracting two integer/float elements.
6384   unsigned ExpectedOpcode = ISD::FSUB;
6385   unsigned NextExpectedOpcode = ISD::FADD;
6386   bool AddFound = false;
6387   bool SubFound = false;
6388
6389   for (unsigned i = 0, e = NumElts; i != e; i++) {
6390     SDValue Op = BV->getOperand(i);
6391       
6392     // Skip 'undef' values.
6393     unsigned Opcode = Op.getOpcode();
6394     if (Opcode == ISD::UNDEF) {
6395       std::swap(ExpectedOpcode, NextExpectedOpcode);
6396       continue;
6397     }
6398       
6399     // Early exit if we found an unexpected opcode.
6400     if (Opcode != ExpectedOpcode)
6401       return SDValue();
6402
6403     SDValue Op0 = Op.getOperand(0);
6404     SDValue Op1 = Op.getOperand(1);
6405
6406     // Try to match the following pattern:
6407     // (BINOP (extract_vector_elt A, i), (extract_vector_elt B, i))
6408     // Early exit if we cannot match that sequence.
6409     if (Op0.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6410         Op1.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6411         !isa<ConstantSDNode>(Op0.getOperand(1)) ||
6412         !isa<ConstantSDNode>(Op1.getOperand(1)) ||
6413         Op0.getOperand(1) != Op1.getOperand(1))
6414       return SDValue();
6415
6416     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6417     if (I0 != i)
6418       return SDValue();
6419
6420     // We found a valid add/sub node. Update the information accordingly.
6421     if (i & 1)
6422       AddFound = true;
6423     else
6424       SubFound = true;
6425
6426     // Update InVec0 and InVec1.
6427     if (InVec0.getOpcode() == ISD::UNDEF)
6428       InVec0 = Op0.getOperand(0);
6429     if (InVec1.getOpcode() == ISD::UNDEF)
6430       InVec1 = Op1.getOperand(0);
6431
6432     // Make sure that operands in input to each add/sub node always
6433     // come from a same pair of vectors.
6434     if (InVec0 != Op0.getOperand(0)) {
6435       if (ExpectedOpcode == ISD::FSUB)
6436         return SDValue();
6437
6438       // FADD is commutable. Try to commute the operands
6439       // and then test again.
6440       std::swap(Op0, Op1);
6441       if (InVec0 != Op0.getOperand(0))
6442         return SDValue();
6443     }
6444
6445     if (InVec1 != Op1.getOperand(0))
6446       return SDValue();
6447
6448     // Update the pair of expected opcodes.
6449     std::swap(ExpectedOpcode, NextExpectedOpcode);
6450   }
6451
6452   // Don't try to fold this build_vector into a VSELECT if it has
6453   // too many UNDEF operands.
6454   if (AddFound && SubFound && InVec0.getOpcode() != ISD::UNDEF &&
6455       InVec1.getOpcode() != ISD::UNDEF) {
6456     // Emit a sequence of vector add and sub followed by a VSELECT.
6457     // The new VSELECT will be lowered into a BLENDI.
6458     // At ISel stage, we pattern-match the sequence 'add + sub + BLENDI'
6459     // and emit a single ADDSUB instruction.
6460     SDValue Sub = DAG.getNode(ExpectedOpcode, DL, VT, InVec0, InVec1);
6461     SDValue Add = DAG.getNode(NextExpectedOpcode, DL, VT, InVec0, InVec1);
6462
6463     // Construct the VSELECT mask.
6464     EVT MaskVT = VT.changeVectorElementTypeToInteger();
6465     EVT SVT = MaskVT.getVectorElementType();
6466     unsigned SVTBits = SVT.getSizeInBits();
6467     SmallVector<SDValue, 8> Ops;
6468
6469     for (unsigned i = 0, e = NumElts; i != e; ++i) {
6470       APInt Value = i & 1 ? APInt::getNullValue(SVTBits) :
6471                             APInt::getAllOnesValue(SVTBits);
6472       SDValue Constant = DAG.getConstant(Value, SVT);
6473       Ops.push_back(Constant);
6474     }
6475
6476     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, DL, MaskVT, Ops);
6477     return DAG.getSelect(DL, VT, Mask, Sub, Add);
6478   }
6479   
6480   return SDValue();
6481 }
6482
6483 static SDValue PerformBUILD_VECTORCombine(SDNode *N, SelectionDAG &DAG,
6484                                           const X86Subtarget *Subtarget) {
6485   SDLoc DL(N);
6486   EVT VT = N->getValueType(0);
6487   unsigned NumElts = VT.getVectorNumElements();
6488   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
6489   SDValue InVec0, InVec1;
6490
6491   // Try to match an ADDSUB.
6492   if ((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
6493       (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) {
6494     SDValue Value = matchAddSub(BV, DAG, Subtarget);
6495     if (Value.getNode())
6496       return Value;
6497   }
6498
6499   // Try to match horizontal ADD/SUB.
6500   unsigned NumUndefsLO = 0;
6501   unsigned NumUndefsHI = 0;
6502   unsigned Half = NumElts/2;
6503
6504   // Count the number of UNDEF operands in the build_vector in input.
6505   for (unsigned i = 0, e = Half; i != e; ++i)
6506     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6507       NumUndefsLO++;
6508
6509   for (unsigned i = Half, e = NumElts; i != e; ++i)
6510     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6511       NumUndefsHI++;
6512
6513   // Early exit if this is either a build_vector of all UNDEFs or all the
6514   // operands but one are UNDEF.
6515   if (NumUndefsLO + NumUndefsHI + 1 >= NumElts)
6516     return SDValue();
6517
6518   if ((VT == MVT::v4f32 || VT == MVT::v2f64) && Subtarget->hasSSE3()) {
6519     // Try to match an SSE3 float HADD/HSUB.
6520     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6521       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6522     
6523     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6524       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6525   } else if ((VT == MVT::v4i32 || VT == MVT::v8i16) && Subtarget->hasSSSE3()) {
6526     // Try to match an SSSE3 integer HADD/HSUB.
6527     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6528       return DAG.getNode(X86ISD::HADD, DL, VT, InVec0, InVec1);
6529     
6530     if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6531       return DAG.getNode(X86ISD::HSUB, DL, VT, InVec0, InVec1);
6532   }
6533   
6534   if (!Subtarget->hasAVX())
6535     return SDValue();
6536
6537   if ((VT == MVT::v8f32 || VT == MVT::v4f64)) {
6538     // Try to match an AVX horizontal add/sub of packed single/double
6539     // precision floating point values from 256-bit vectors.
6540     SDValue InVec2, InVec3;
6541     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, Half, InVec0, InVec1) &&
6542         isHorizontalBinOp(BV, ISD::FADD, DAG, Half, NumElts, InVec2, InVec3) &&
6543         ((InVec0.getOpcode() == ISD::UNDEF ||
6544           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6545         ((InVec1.getOpcode() == ISD::UNDEF ||
6546           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6547       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6548
6549     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, Half, InVec0, InVec1) &&
6550         isHorizontalBinOp(BV, ISD::FSUB, DAG, Half, NumElts, InVec2, InVec3) &&
6551         ((InVec0.getOpcode() == ISD::UNDEF ||
6552           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6553         ((InVec1.getOpcode() == ISD::UNDEF ||
6554           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6555       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6556   } else if (VT == MVT::v8i32 || VT == MVT::v16i16) {
6557     // Try to match an AVX2 horizontal add/sub of signed integers.
6558     SDValue InVec2, InVec3;
6559     unsigned X86Opcode;
6560     bool CanFold = true;
6561
6562     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, Half, InVec0, InVec1) &&
6563         isHorizontalBinOp(BV, ISD::ADD, DAG, Half, NumElts, InVec2, InVec3) &&
6564         ((InVec0.getOpcode() == ISD::UNDEF ||
6565           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6566         ((InVec1.getOpcode() == ISD::UNDEF ||
6567           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6568       X86Opcode = X86ISD::HADD;
6569     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, Half, InVec0, InVec1) &&
6570         isHorizontalBinOp(BV, ISD::SUB, DAG, Half, NumElts, InVec2, InVec3) &&
6571         ((InVec0.getOpcode() == ISD::UNDEF ||
6572           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6573         ((InVec1.getOpcode() == ISD::UNDEF ||
6574           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6575       X86Opcode = X86ISD::HSUB;
6576     else
6577       CanFold = false;
6578
6579     if (CanFold) {
6580       // Fold this build_vector into a single horizontal add/sub.
6581       // Do this only if the target has AVX2.
6582       if (Subtarget->hasAVX2())
6583         return DAG.getNode(X86Opcode, DL, VT, InVec0, InVec1);
6584  
6585       // Do not try to expand this build_vector into a pair of horizontal
6586       // add/sub if we can emit a pair of scalar add/sub.
6587       if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6588         return SDValue();
6589
6590       // Convert this build_vector into a pair of horizontal binop followed by
6591       // a concat vector.
6592       bool isUndefLO = NumUndefsLO == Half;
6593       bool isUndefHI = NumUndefsHI == Half;
6594       return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, false,
6595                                    isUndefLO, isUndefHI);
6596     }
6597   }
6598
6599   if ((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v8i32 ||
6600        VT == MVT::v16i16) && Subtarget->hasAVX()) {
6601     unsigned X86Opcode;
6602     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6603       X86Opcode = X86ISD::HADD;
6604     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6605       X86Opcode = X86ISD::HSUB;
6606     else if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6607       X86Opcode = X86ISD::FHADD;
6608     else if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6609       X86Opcode = X86ISD::FHSUB;
6610     else
6611       return SDValue();
6612
6613     // Don't try to expand this build_vector into a pair of horizontal add/sub
6614     // if we can simply emit a pair of scalar add/sub.
6615     if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6616       return SDValue();
6617
6618     // Convert this build_vector into two horizontal add/sub followed by
6619     // a concat vector.
6620     bool isUndefLO = NumUndefsLO == Half;
6621     bool isUndefHI = NumUndefsHI == Half;
6622     return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, true,
6623                                  isUndefLO, isUndefHI);
6624   }
6625
6626   return SDValue();
6627 }
6628
6629 SDValue
6630 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6631   SDLoc dl(Op);
6632
6633   MVT VT = Op.getSimpleValueType();
6634   MVT ExtVT = VT.getVectorElementType();
6635   unsigned NumElems = Op.getNumOperands();
6636
6637   // Generate vectors for predicate vectors.
6638   if (VT.getScalarType() == MVT::i1 && Subtarget->hasAVX512())
6639     return LowerBUILD_VECTORvXi1(Op, DAG);
6640
6641   // Vectors containing all zeros can be matched by pxor and xorps later
6642   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6643     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
6644     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
6645     if (VT == MVT::v4i32 || VT == MVT::v8i32 || VT == MVT::v16i32)
6646       return Op;
6647
6648     return getZeroVector(VT, Subtarget, DAG, dl);
6649   }
6650
6651   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
6652   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
6653   // vpcmpeqd on 256-bit vectors.
6654   if (Subtarget->hasSSE2() && ISD::isBuildVectorAllOnes(Op.getNode())) {
6655     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasInt256()))
6656       return Op;
6657
6658     if (!VT.is512BitVector())
6659       return getOnesVector(VT, Subtarget->hasInt256(), DAG, dl);
6660   }
6661
6662   SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
6663   if (Broadcast.getNode())
6664     return Broadcast;
6665
6666   unsigned EVTBits = ExtVT.getSizeInBits();
6667
6668   unsigned NumZero  = 0;
6669   unsigned NumNonZero = 0;
6670   unsigned NonZeros = 0;
6671   bool IsAllConstants = true;
6672   SmallSet<SDValue, 8> Values;
6673   for (unsigned i = 0; i < NumElems; ++i) {
6674     SDValue Elt = Op.getOperand(i);
6675     if (Elt.getOpcode() == ISD::UNDEF)
6676       continue;
6677     Values.insert(Elt);
6678     if (Elt.getOpcode() != ISD::Constant &&
6679         Elt.getOpcode() != ISD::ConstantFP)
6680       IsAllConstants = false;
6681     if (X86::isZeroNode(Elt))
6682       NumZero++;
6683     else {
6684       NonZeros |= (1 << i);
6685       NumNonZero++;
6686     }
6687   }
6688
6689   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
6690   if (NumNonZero == 0)
6691     return DAG.getUNDEF(VT);
6692
6693   // Special case for single non-zero, non-undef, element.
6694   if (NumNonZero == 1) {
6695     unsigned Idx = countTrailingZeros(NonZeros);
6696     SDValue Item = Op.getOperand(Idx);
6697
6698     // If this is an insertion of an i64 value on x86-32, and if the top bits of
6699     // the value are obviously zero, truncate the value to i32 and do the
6700     // insertion that way.  Only do this if the value is non-constant or if the
6701     // value is a constant being inserted into element 0.  It is cheaper to do
6702     // a constant pool load than it is to do a movd + shuffle.
6703     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
6704         (!IsAllConstants || Idx == 0)) {
6705       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
6706         // Handle SSE only.
6707         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
6708         EVT VecVT = MVT::v4i32;
6709         unsigned VecElts = 4;
6710
6711         // Truncate the value (which may itself be a constant) to i32, and
6712         // convert it to a vector with movd (S2V+shuffle to zero extend).
6713         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
6714         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
6715         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6716
6717         // Now we have our 32-bit value zero extended in the low element of
6718         // a vector.  If Idx != 0, swizzle it into place.
6719         if (Idx != 0) {
6720           SmallVector<int, 4> Mask;
6721           Mask.push_back(Idx);
6722           for (unsigned i = 1; i != VecElts; ++i)
6723             Mask.push_back(i);
6724           Item = DAG.getVectorShuffle(VecVT, dl, Item, DAG.getUNDEF(VecVT),
6725                                       &Mask[0]);
6726         }
6727         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6728       }
6729     }
6730
6731     // If we have a constant or non-constant insertion into the low element of
6732     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
6733     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
6734     // depending on what the source datatype is.
6735     if (Idx == 0) {
6736       if (NumZero == 0)
6737         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6738
6739       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
6740           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
6741         if (VT.is256BitVector() || VT.is512BitVector()) {
6742           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
6743           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
6744                              Item, DAG.getIntPtrConstant(0));
6745         }
6746         assert(VT.is128BitVector() && "Expected an SSE value type!");
6747         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6748         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
6749         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6750       }
6751
6752       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
6753         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
6754         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
6755         if (VT.is256BitVector()) {
6756           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
6757           Item = Insert128BitVector(ZeroVec, Item, 0, DAG, dl);
6758         } else {
6759           assert(VT.is128BitVector() && "Expected an SSE value type!");
6760           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6761         }
6762         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6763       }
6764     }
6765
6766     // Is it a vector logical left shift?
6767     if (NumElems == 2 && Idx == 1 &&
6768         X86::isZeroNode(Op.getOperand(0)) &&
6769         !X86::isZeroNode(Op.getOperand(1))) {
6770       unsigned NumBits = VT.getSizeInBits();
6771       return getVShift(true, VT,
6772                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6773                                    VT, Op.getOperand(1)),
6774                        NumBits/2, DAG, *this, dl);
6775     }
6776
6777     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
6778       return SDValue();
6779
6780     // Otherwise, if this is a vector with i32 or f32 elements, and the element
6781     // is a non-constant being inserted into an element other than the low one,
6782     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
6783     // movd/movss) to move this into the low element, then shuffle it into
6784     // place.
6785     if (EVTBits == 32) {
6786       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6787
6788       // Turn it into a shuffle of zero and zero-extended scalar to vector.
6789       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
6790       SmallVector<int, 8> MaskVec;
6791       for (unsigned i = 0; i != NumElems; ++i)
6792         MaskVec.push_back(i == Idx ? 0 : 1);
6793       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
6794     }
6795   }
6796
6797   // Splat is obviously ok. Let legalizer expand it to a shuffle.
6798   if (Values.size() == 1) {
6799     if (EVTBits == 32) {
6800       // Instead of a shuffle like this:
6801       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
6802       // Check if it's possible to issue this instead.
6803       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
6804       unsigned Idx = countTrailingZeros(NonZeros);
6805       SDValue Item = Op.getOperand(Idx);
6806       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
6807         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
6808     }
6809     return SDValue();
6810   }
6811
6812   // A vector full of immediates; various special cases are already
6813   // handled, so this is best done with a single constant-pool load.
6814   if (IsAllConstants)
6815     return SDValue();
6816
6817   // For AVX-length vectors, build the individual 128-bit pieces and use
6818   // shuffles to put them in place.
6819   if (VT.is256BitVector() || VT.is512BitVector()) {
6820     SmallVector<SDValue, 64> V;
6821     for (unsigned i = 0; i != NumElems; ++i)
6822       V.push_back(Op.getOperand(i));
6823
6824     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
6825
6826     // Build both the lower and upper subvector.
6827     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6828                                 makeArrayRef(&V[0], NumElems/2));
6829     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6830                                 makeArrayRef(&V[NumElems / 2], NumElems/2));
6831
6832     // Recreate the wider vector with the lower and upper part.
6833     if (VT.is256BitVector())
6834       return Concat128BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6835     return Concat256BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6836   }
6837
6838   // Let legalizer expand 2-wide build_vectors.
6839   if (EVTBits == 64) {
6840     if (NumNonZero == 1) {
6841       // One half is zero or undef.
6842       unsigned Idx = countTrailingZeros(NonZeros);
6843       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
6844                                  Op.getOperand(Idx));
6845       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
6846     }
6847     return SDValue();
6848   }
6849
6850   // If element VT is < 32 bits, convert it to inserts into a zero vector.
6851   if (EVTBits == 8 && NumElems == 16) {
6852     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
6853                                         Subtarget, *this);
6854     if (V.getNode()) return V;
6855   }
6856
6857   if (EVTBits == 16 && NumElems == 8) {
6858     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
6859                                       Subtarget, *this);
6860     if (V.getNode()) return V;
6861   }
6862
6863   // If element VT is == 32 bits and has 4 elems, try to generate an INSERTPS
6864   if (EVTBits == 32 && NumElems == 4) {
6865     SDValue V = LowerBuildVectorv4x32(Op, NumElems, NonZeros, NumNonZero,
6866                                       NumZero, DAG, Subtarget, *this);
6867     if (V.getNode())
6868       return V;
6869   }
6870
6871   // If element VT is == 32 bits, turn it into a number of shuffles.
6872   SmallVector<SDValue, 8> V(NumElems);
6873   if (NumElems == 4 && NumZero > 0) {
6874     for (unsigned i = 0; i < 4; ++i) {
6875       bool isZero = !(NonZeros & (1 << i));
6876       if (isZero)
6877         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
6878       else
6879         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
6880     }
6881
6882     for (unsigned i = 0; i < 2; ++i) {
6883       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
6884         default: break;
6885         case 0:
6886           V[i] = V[i*2];  // Must be a zero vector.
6887           break;
6888         case 1:
6889           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
6890           break;
6891         case 2:
6892           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
6893           break;
6894         case 3:
6895           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
6896           break;
6897       }
6898     }
6899
6900     bool Reverse1 = (NonZeros & 0x3) == 2;
6901     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
6902     int MaskVec[] = {
6903       Reverse1 ? 1 : 0,
6904       Reverse1 ? 0 : 1,
6905       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
6906       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
6907     };
6908     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
6909   }
6910
6911   if (Values.size() > 1 && VT.is128BitVector()) {
6912     // Check for a build vector of consecutive loads.
6913     for (unsigned i = 0; i < NumElems; ++i)
6914       V[i] = Op.getOperand(i);
6915
6916     // Check for elements which are consecutive loads.
6917     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG, false);
6918     if (LD.getNode())
6919       return LD;
6920
6921     // Check for a build vector from mostly shuffle plus few inserting.
6922     SDValue Sh = buildFromShuffleMostly(Op, DAG);
6923     if (Sh.getNode())
6924       return Sh;
6925
6926     // For SSE 4.1, use insertps to put the high elements into the low element.
6927     if (getSubtarget()->hasSSE41()) {
6928       SDValue Result;
6929       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
6930         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
6931       else
6932         Result = DAG.getUNDEF(VT);
6933
6934       for (unsigned i = 1; i < NumElems; ++i) {
6935         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
6936         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
6937                              Op.getOperand(i), DAG.getIntPtrConstant(i));
6938       }
6939       return Result;
6940     }
6941
6942     // Otherwise, expand into a number of unpckl*, start by extending each of
6943     // our (non-undef) elements to the full vector width with the element in the
6944     // bottom slot of the vector (which generates no code for SSE).
6945     for (unsigned i = 0; i < NumElems; ++i) {
6946       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
6947         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
6948       else
6949         V[i] = DAG.getUNDEF(VT);
6950     }
6951
6952     // Next, we iteratively mix elements, e.g. for v4f32:
6953     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
6954     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
6955     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
6956     unsigned EltStride = NumElems >> 1;
6957     while (EltStride != 0) {
6958       for (unsigned i = 0; i < EltStride; ++i) {
6959         // If V[i+EltStride] is undef and this is the first round of mixing,
6960         // then it is safe to just drop this shuffle: V[i] is already in the
6961         // right place, the one element (since it's the first round) being
6962         // inserted as undef can be dropped.  This isn't safe for successive
6963         // rounds because they will permute elements within both vectors.
6964         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
6965             EltStride == NumElems/2)
6966           continue;
6967
6968         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
6969       }
6970       EltStride >>= 1;
6971     }
6972     return V[0];
6973   }
6974   return SDValue();
6975 }
6976
6977 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
6978 // to create 256-bit vectors from two other 128-bit ones.
6979 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
6980   SDLoc dl(Op);
6981   MVT ResVT = Op.getSimpleValueType();
6982
6983   assert((ResVT.is256BitVector() ||
6984           ResVT.is512BitVector()) && "Value type must be 256-/512-bit wide");
6985
6986   SDValue V1 = Op.getOperand(0);
6987   SDValue V2 = Op.getOperand(1);
6988   unsigned NumElems = ResVT.getVectorNumElements();
6989   if(ResVT.is256BitVector())
6990     return Concat128BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
6991
6992   if (Op.getNumOperands() == 4) {
6993     MVT HalfVT = MVT::getVectorVT(ResVT.getScalarType(),
6994                                 ResVT.getVectorNumElements()/2);
6995     SDValue V3 = Op.getOperand(2);
6996     SDValue V4 = Op.getOperand(3);
6997     return Concat256BitVectors(Concat128BitVectors(V1, V2, HalfVT, NumElems/2, DAG, dl),
6998       Concat128BitVectors(V3, V4, HalfVT, NumElems/2, DAG, dl), ResVT, NumElems, DAG, dl);
6999   }
7000   return Concat256BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7001 }
7002
7003 static SDValue LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7004   MVT LLVM_ATTRIBUTE_UNUSED VT = Op.getSimpleValueType();
7005   assert((VT.is256BitVector() && Op.getNumOperands() == 2) ||
7006          (VT.is512BitVector() && (Op.getNumOperands() == 2 ||
7007           Op.getNumOperands() == 4)));
7008
7009   // AVX can use the vinsertf128 instruction to create 256-bit vectors
7010   // from two other 128-bit ones.
7011
7012   // 512-bit vector may contain 2 256-bit vectors or 4 128-bit vectors
7013   return LowerAVXCONCAT_VECTORS(Op, DAG);
7014 }
7015
7016
7017 //===----------------------------------------------------------------------===//
7018 // Vector shuffle lowering
7019 //
7020 // This is an experimental code path for lowering vector shuffles on x86. It is
7021 // designed to handle arbitrary vector shuffles and blends, gracefully
7022 // degrading performance as necessary. It works hard to recognize idiomatic
7023 // shuffles and lower them to optimal instruction patterns without leaving
7024 // a framework that allows reasonably efficient handling of all vector shuffle
7025 // patterns.
7026 //===----------------------------------------------------------------------===//
7027
7028 /// \brief Tiny helper function to identify a no-op mask.
7029 ///
7030 /// This is a somewhat boring predicate function. It checks whether the mask
7031 /// array input, which is assumed to be a single-input shuffle mask of the kind
7032 /// used by the X86 shuffle instructions (not a fully general
7033 /// ShuffleVectorSDNode mask) requires any shuffles to occur. Both undef and an
7034 /// in-place shuffle are 'no-op's.
7035 static bool isNoopShuffleMask(ArrayRef<int> Mask) {
7036   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7037     if (Mask[i] != -1 && Mask[i] != i)
7038       return false;
7039   return true;
7040 }
7041
7042 /// \brief Helper function to classify a mask as a single-input mask.
7043 ///
7044 /// This isn't a generic single-input test because in the vector shuffle
7045 /// lowering we canonicalize single inputs to be the first input operand. This
7046 /// means we can more quickly test for a single input by only checking whether
7047 /// an input from the second operand exists. We also assume that the size of
7048 /// mask corresponds to the size of the input vectors which isn't true in the
7049 /// fully general case.
7050 static bool isSingleInputShuffleMask(ArrayRef<int> Mask) {
7051   for (int M : Mask)
7052     if (M >= (int)Mask.size())
7053       return false;
7054   return true;
7055 }
7056
7057 /// \brief Get a 4-lane 8-bit shuffle immediate for a mask.
7058 ///
7059 /// This helper function produces an 8-bit shuffle immediate corresponding to
7060 /// the ubiquitous shuffle encoding scheme used in x86 instructions for
7061 /// shuffling 4 lanes. It can be used with most of the PSHUF instructions for
7062 /// example.
7063 ///
7064 /// NB: We rely heavily on "undef" masks preserving the input lane.
7065 static SDValue getV4X86ShuffleImm8ForMask(ArrayRef<int> Mask,
7066                                           SelectionDAG &DAG) {
7067   assert(Mask.size() == 4 && "Only 4-lane shuffle masks");
7068   assert(Mask[0] >= -1 && Mask[0] < 4 && "Out of bound mask element!");
7069   assert(Mask[1] >= -1 && Mask[1] < 4 && "Out of bound mask element!");
7070   assert(Mask[2] >= -1 && Mask[2] < 4 && "Out of bound mask element!");
7071   assert(Mask[3] >= -1 && Mask[3] < 4 && "Out of bound mask element!");
7072
7073   unsigned Imm = 0;
7074   Imm |= (Mask[0] == -1 ? 0 : Mask[0]) << 0;
7075   Imm |= (Mask[1] == -1 ? 1 : Mask[1]) << 2;
7076   Imm |= (Mask[2] == -1 ? 2 : Mask[2]) << 4;
7077   Imm |= (Mask[3] == -1 ? 3 : Mask[3]) << 6;
7078   return DAG.getConstant(Imm, MVT::i8);
7079 }
7080
7081 /// \brief Handle lowering of 2-lane 64-bit floating point shuffles.
7082 ///
7083 /// This is the basis function for the 2-lane 64-bit shuffles as we have full
7084 /// support for floating point shuffles but not integer shuffles. These
7085 /// instructions will incur a domain crossing penalty on some chips though so
7086 /// it is better to avoid lowering through this for integer vectors where
7087 /// possible.
7088 static SDValue lowerV2F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7089                                        const X86Subtarget *Subtarget,
7090                                        SelectionDAG &DAG) {
7091   SDLoc DL(Op);
7092   assert(Op.getSimpleValueType() == MVT::v2f64 && "Bad shuffle type!");
7093   assert(V1.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7094   assert(V2.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7095   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7096   ArrayRef<int> Mask = SVOp->getMask();
7097   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7098
7099   if (isSingleInputShuffleMask(Mask)) {
7100     // Straight shuffle of a single input vector. Simulate this by using the
7101     // single input as both of the "inputs" to this instruction..
7102     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1);
7103     return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V1,
7104                        DAG.getConstant(SHUFPDMask, MVT::i8));
7105   }
7106   assert(Mask[0] >= 0 && Mask[0] < 2 && "Non-canonicalized blend!");
7107   assert(Mask[1] >= 2 && "Non-canonicalized blend!");
7108
7109   unsigned SHUFPDMask = (Mask[0] == 1) | (((Mask[1] - 2) == 1) << 1);
7110   return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V2,
7111                      DAG.getConstant(SHUFPDMask, MVT::i8));
7112 }
7113
7114 /// \brief Handle lowering of 2-lane 64-bit integer shuffles.
7115 ///
7116 /// Tries to lower a 2-lane 64-bit shuffle using shuffle operations provided by
7117 /// the integer unit to minimize domain crossing penalties. However, for blends
7118 /// it falls back to the floating point shuffle operation with appropriate bit
7119 /// casting.
7120 static SDValue lowerV2I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7121                                        const X86Subtarget *Subtarget,
7122                                        SelectionDAG &DAG) {
7123   SDLoc DL(Op);
7124   assert(Op.getSimpleValueType() == MVT::v2i64 && "Bad shuffle type!");
7125   assert(V1.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7126   assert(V2.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7127   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7128   ArrayRef<int> Mask = SVOp->getMask();
7129   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7130
7131   if (isSingleInputShuffleMask(Mask)) {
7132     // Straight shuffle of a single input vector. For everything from SSE2
7133     // onward this has a single fast instruction with no scary immediates.
7134     // We have to map the mask as it is actually a v4i32 shuffle instruction.
7135     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V1);
7136     int WidenedMask[4] = {
7137         std::max(Mask[0], 0) * 2, std::max(Mask[0], 0) * 2 + 1,
7138         std::max(Mask[1], 0) * 2, std::max(Mask[1], 0) * 2 + 1};
7139     return DAG.getNode(
7140         ISD::BITCAST, DL, MVT::v2i64,
7141         DAG.getNode(X86ISD::PSHUFD, SDLoc(Op), MVT::v4i32, V1,
7142                     getV4X86ShuffleImm8ForMask(WidenedMask, DAG)));
7143   }
7144
7145   // We implement this with SHUFPD which is pretty lame because it will likely
7146   // incur 2 cycles of stall for integer vectors on Nehalem and older chips.
7147   // However, all the alternatives are still more cycles and newer chips don't
7148   // have this problem. It would be really nice if x86 had better shuffles here.
7149   V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V1);
7150   V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V2);
7151   return DAG.getNode(ISD::BITCAST, DL, MVT::v2i64,
7152                      DAG.getVectorShuffle(MVT::v2f64, DL, V1, V2, Mask));
7153 }
7154
7155 /// \brief Lower 4-lane 32-bit floating point shuffles.
7156 ///
7157 /// Uses instructions exclusively from the floating point unit to minimize
7158 /// domain crossing penalties, as these are sufficient to implement all v4f32
7159 /// shuffles.
7160 static SDValue lowerV4F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7161                                        const X86Subtarget *Subtarget,
7162                                        SelectionDAG &DAG) {
7163   SDLoc DL(Op);
7164   assert(Op.getSimpleValueType() == MVT::v4f32 && "Bad shuffle type!");
7165   assert(V1.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7166   assert(V2.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7167   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7168   ArrayRef<int> Mask = SVOp->getMask();
7169   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7170
7171   SDValue LowV = V1, HighV = V2;
7172   int NewMask[4] = {Mask[0], Mask[1], Mask[2], Mask[3]};
7173
7174   int NumV2Elements =
7175       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
7176
7177   if (NumV2Elements == 0)
7178     // Straight shuffle of a single input vector. We pass the input vector to
7179     // both operands to simulate this with a SHUFPS.
7180     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V1,
7181                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7182
7183   if (NumV2Elements == 1) {
7184     int V2Index =
7185         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
7186         Mask.begin();
7187     // Compute the index adjacent to V2Index and in the same half by toggling
7188     // the low bit.
7189     int V2AdjIndex = V2Index ^ 1;
7190
7191     if (Mask[V2AdjIndex] == -1) {
7192       // Handles all the cases where we have a single V2 element and an undef.
7193       // This will only ever happen in the high lanes because we commute the
7194       // vector otherwise.
7195       if (V2Index < 2)
7196         std::swap(LowV, HighV);
7197       NewMask[V2Index] -= 4;
7198     } else {
7199       // Handle the case where the V2 element ends up adjacent to a V1 element.
7200       // To make this work, blend them together as the first step.
7201       int V1Index = V2AdjIndex;
7202       int BlendMask[4] = {Mask[V2Index] - 4, 0, Mask[V1Index], 0};
7203       V2 = DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V2, V1,
7204                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7205
7206       // Now proceed to reconstruct the final blend as we have the necessary
7207       // high or low half formed.
7208       if (V2Index < 2) {
7209         LowV = V2;
7210         HighV = V1;
7211       } else {
7212         HighV = V2;
7213       }
7214       NewMask[V1Index] = 2; // We put the V1 element in V2[2].
7215       NewMask[V2Index] = 0; // We shifted the V2 element into V2[0].
7216     }
7217   } else if (NumV2Elements == 2) {
7218     if (Mask[0] < 4 && Mask[1] < 4) {
7219       // Handle the easy case where we have V1 in the low lanes and V2 in the
7220       // high lanes. We never see this reversed because we sort the shuffle.
7221       NewMask[2] -= 4;
7222       NewMask[3] -= 4;
7223     } else {
7224       // We have a mixture of V1 and V2 in both low and high lanes. Rather than
7225       // trying to place elements directly, just blend them and set up the final
7226       // shuffle to place them.
7227
7228       // The first two blend mask elements are for V1, the second two are for
7229       // V2.
7230       int BlendMask[4] = {Mask[0] < 4 ? Mask[0] : Mask[1],
7231                           Mask[2] < 4 ? Mask[2] : Mask[3],
7232                           (Mask[0] >= 4 ? Mask[0] : Mask[1]) - 4,
7233                           (Mask[2] >= 4 ? Mask[2] : Mask[3]) - 4};
7234       V1 = DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V2,
7235                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7236
7237       // Now we do a normal shuffle of V1 by giving V1 as both operands to
7238       // a blend.
7239       LowV = HighV = V1;
7240       NewMask[0] = Mask[0] < 4 ? 0 : 2;
7241       NewMask[1] = Mask[0] < 4 ? 2 : 0;
7242       NewMask[2] = Mask[2] < 4 ? 1 : 3;
7243       NewMask[3] = Mask[2] < 4 ? 3 : 1;
7244     }
7245   }
7246   return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, LowV, HighV,
7247                      getV4X86ShuffleImm8ForMask(NewMask, DAG));
7248 }
7249
7250 /// \brief Lower 4-lane i32 vector shuffles.
7251 ///
7252 /// We try to handle these with integer-domain shuffles where we can, but for
7253 /// blends we use the floating point domain blend instructions.
7254 static SDValue lowerV4I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7255                                        const X86Subtarget *Subtarget,
7256                                        SelectionDAG &DAG) {
7257   SDLoc DL(Op);
7258   assert(Op.getSimpleValueType() == MVT::v4i32 && "Bad shuffle type!");
7259   assert(V1.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7260   assert(V2.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7261   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7262   ArrayRef<int> Mask = SVOp->getMask();
7263   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7264
7265   if (isSingleInputShuffleMask(Mask))
7266     // Straight shuffle of a single input vector. For everything from SSE2
7267     // onward this has a single fast instruction with no scary immediates.
7268     return DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V1,
7269                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7270
7271   // We implement this with SHUFPS because it can blend from two vectors.
7272   // Because we're going to eventually use SHUFPS, we use SHUFPS even to build
7273   // up the inputs, bypassing domain shift penalties that we would encur if we
7274   // directly used PSHUFD on Nehalem and older. For newer chips, this isn't
7275   // relevant.
7276   return DAG.getNode(ISD::BITCAST, DL, MVT::v4i32,
7277                      DAG.getVectorShuffle(
7278                          MVT::v4f32, DL,
7279                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V1),
7280                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V2), Mask));
7281 }
7282
7283 /// \brief Lowering of single-input v8i16 shuffles is the cornerstone of SSE2
7284 /// shuffle lowering, and the most complex part.
7285 ///
7286 /// The lowering strategy is to try to form pairs of input lanes which are
7287 /// targeted at the same half of the final vector, and then use a dword shuffle
7288 /// to place them onto the right half, and finally unpack the paired lanes into
7289 /// their final position.
7290 ///
7291 /// The exact breakdown of how to form these dword pairs and align them on the
7292 /// correct sides is really tricky. See the comments within the function for
7293 /// more of the details.
7294 static SDValue lowerV8I16SingleInputVectorShuffle(
7295     SDLoc DL, SDValue V, MutableArrayRef<int> Mask,
7296     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7297   assert(V.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
7298   MutableArrayRef<int> LoMask = Mask.slice(0, 4);
7299   MutableArrayRef<int> HiMask = Mask.slice(4, 4);
7300
7301   SmallVector<int, 4> LoInputs;
7302   std::copy_if(LoMask.begin(), LoMask.end(), std::back_inserter(LoInputs),
7303                [](int M) { return M >= 0; });
7304   std::sort(LoInputs.begin(), LoInputs.end());
7305   LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()), LoInputs.end());
7306   SmallVector<int, 4> HiInputs;
7307   std::copy_if(HiMask.begin(), HiMask.end(), std::back_inserter(HiInputs),
7308                [](int M) { return M >= 0; });
7309   std::sort(HiInputs.begin(), HiInputs.end());
7310   HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()), HiInputs.end());
7311   int NumLToL =
7312       std::lower_bound(LoInputs.begin(), LoInputs.end(), 4) - LoInputs.begin();
7313   int NumHToL = LoInputs.size() - NumLToL;
7314   int NumLToH =
7315       std::lower_bound(HiInputs.begin(), HiInputs.end(), 4) - HiInputs.begin();
7316   int NumHToH = HiInputs.size() - NumLToH;
7317   MutableArrayRef<int> LToLInputs(LoInputs.data(), NumLToL);
7318   MutableArrayRef<int> LToHInputs(HiInputs.data(), NumLToH);
7319   MutableArrayRef<int> HToLInputs(LoInputs.data() + NumLToL, NumHToL);
7320   MutableArrayRef<int> HToHInputs(HiInputs.data() + NumLToH, NumHToH);
7321
7322   // Simplify the 1-into-3 and 3-into-1 cases with a single pshufd. For all
7323   // such inputs we can swap two of the dwords across the half mark and end up
7324   // with <=2 inputs to each half in each half. Once there, we can fall through
7325   // to the generic code below. For example:
7326   //
7327   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
7328   // Mask:  [0, 1, 2, 7, 4, 5, 6, 3] -----------------> [0, 1, 4, 7, 2, 3, 6, 5]
7329   //
7330   // Before we had 3-1 in the low half and 3-1 in the high half. Afterward, 2-2
7331   // and 2-2.
7332   auto balanceSides = [&](ArrayRef<int> ThreeInputs, int OneInput,
7333                           int ThreeInputHalfSum, int OneInputHalfOffset) {
7334     // Compute the index of dword with only one word among the three inputs in
7335     // a half by taking the sum of the half with three inputs and subtracting
7336     // the sum of the actual three inputs. The difference is the remaining
7337     // slot.
7338     int DWordA = (ThreeInputHalfSum -
7339                   std::accumulate(ThreeInputs.begin(), ThreeInputs.end(), 0)) /
7340                  2;
7341     int DWordB = OneInputHalfOffset / 2 + (OneInput / 2 + 1) % 2;
7342
7343     int PSHUFDMask[] = {0, 1, 2, 3};
7344     PSHUFDMask[DWordA] = DWordB;
7345     PSHUFDMask[DWordB] = DWordA;
7346     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
7347                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7348                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
7349                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7350
7351     // Adjust the mask to match the new locations of A and B.
7352     for (int &M : Mask)
7353       if (M != -1 && M/2 == DWordA)
7354         M = 2 * DWordB + M % 2;
7355       else if (M != -1 && M/2 == DWordB)
7356         M = 2 * DWordA + M % 2;
7357
7358     // Recurse back into this routine to re-compute state now that this isn't
7359     // a 3 and 1 problem.
7360     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
7361                                 Mask);
7362   };
7363   if (NumLToL == 3 && NumHToL == 1)
7364     return balanceSides(LToLInputs, HToLInputs[0], 0 + 1 + 2 + 3, 4);
7365   else if (NumLToL == 1 && NumHToL == 3)
7366     return balanceSides(HToLInputs, LToLInputs[0], 4 + 5 + 6 + 7, 0);
7367   else if (NumLToH == 1 && NumHToH == 3)
7368     return balanceSides(HToHInputs, LToHInputs[0], 4 + 5 + 6 + 7, 0);
7369   else if (NumLToH == 3 && NumHToH == 1)
7370     return balanceSides(LToHInputs, HToHInputs[0], 0 + 1 + 2 + 3, 4);
7371
7372   // At this point there are at most two inputs to the low and high halves from
7373   // each half. That means the inputs can always be grouped into dwords and
7374   // those dwords can then be moved to the correct half with a dword shuffle.
7375   // We use at most one low and one high word shuffle to collect these paired
7376   // inputs into dwords, and finally a dword shuffle to place them.
7377   int PSHUFLMask[4] = {-1, -1, -1, -1};
7378   int PSHUFHMask[4] = {-1, -1, -1, -1};
7379   int PSHUFDMask[4] = {-1, -1, -1, -1};
7380
7381   // First fix the masks for all the inputs that are staying in their
7382   // original halves. This will then dictate the targets of the cross-half
7383   // shuffles.
7384   auto fixInPlaceInputs =
7385       [&PSHUFDMask](ArrayRef<int> InPlaceInputs, ArrayRef<int> IncomingInputs,
7386                     MutableArrayRef<int> SourceHalfMask,
7387                     MutableArrayRef<int> HalfMask, int HalfOffset) {
7388     if (InPlaceInputs.empty())
7389       return;
7390     if (InPlaceInputs.size() == 1) {
7391       SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
7392           InPlaceInputs[0] - HalfOffset;
7393       PSHUFDMask[InPlaceInputs[0] / 2] = InPlaceInputs[0] / 2;
7394       return;
7395     }
7396     if (IncomingInputs.empty()) {
7397       // Just fix all of the in place inputs.
7398       for (int Input : InPlaceInputs) {
7399         SourceHalfMask[Input - HalfOffset] = Input - HalfOffset;
7400         PSHUFDMask[Input / 2] = Input / 2;
7401       }
7402       return;
7403     }
7404
7405     assert(InPlaceInputs.size() == 2 && "Cannot handle 3 or 4 inputs!");
7406     SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
7407         InPlaceInputs[0] - HalfOffset;
7408     // Put the second input next to the first so that they are packed into
7409     // a dword. We find the adjacent index by toggling the low bit.
7410     int AdjIndex = InPlaceInputs[0] ^ 1;
7411     SourceHalfMask[AdjIndex - HalfOffset] = InPlaceInputs[1] - HalfOffset;
7412     std::replace(HalfMask.begin(), HalfMask.end(), InPlaceInputs[1], AdjIndex);
7413     PSHUFDMask[AdjIndex / 2] = AdjIndex / 2;
7414   };
7415   fixInPlaceInputs(LToLInputs, HToLInputs, PSHUFLMask, LoMask, 0);
7416   fixInPlaceInputs(HToHInputs, LToHInputs, PSHUFHMask, HiMask, 4);
7417
7418   // Now gather the cross-half inputs and place them into a free dword of
7419   // their target half.
7420   // FIXME: This operation could almost certainly be simplified dramatically to
7421   // look more like the 3-1 fixing operation.
7422   auto moveInputsToRightHalf = [&PSHUFDMask](
7423       MutableArrayRef<int> IncomingInputs, ArrayRef<int> ExistingInputs,
7424       MutableArrayRef<int> SourceHalfMask, MutableArrayRef<int> HalfMask,
7425       MutableArrayRef<int> FinalSourceHalfMask, int SourceOffset,
7426       int DestOffset) {
7427     auto isWordClobbered = [](ArrayRef<int> SourceHalfMask, int Word) {
7428       return SourceHalfMask[Word] != -1 && SourceHalfMask[Word] != Word;
7429     };
7430     auto isDWordClobbered = [&isWordClobbered](ArrayRef<int> SourceHalfMask,
7431                                                int Word) {
7432       int LowWord = Word & ~1;
7433       int HighWord = Word | 1;
7434       return isWordClobbered(SourceHalfMask, LowWord) ||
7435              isWordClobbered(SourceHalfMask, HighWord);
7436     };
7437
7438     if (IncomingInputs.empty())
7439       return;
7440
7441     if (ExistingInputs.empty()) {
7442       // Map any dwords with inputs from them into the right half.
7443       for (int Input : IncomingInputs) {
7444         // If the source half mask maps over the inputs, turn those into
7445         // swaps and use the swapped lane.
7446         if (isWordClobbered(SourceHalfMask, Input - SourceOffset)) {
7447           if (SourceHalfMask[SourceHalfMask[Input - SourceOffset]] == -1) {
7448             SourceHalfMask[SourceHalfMask[Input - SourceOffset]] =
7449                 Input - SourceOffset;
7450             // We have to swap the uses in our half mask in one sweep.
7451             for (int &M : HalfMask)
7452               if (M == SourceHalfMask[Input - SourceOffset] + SourceOffset)
7453                 M = Input;
7454               else if (M == Input)
7455                 M = SourceHalfMask[Input - SourceOffset] + SourceOffset;
7456           } else {
7457             assert(SourceHalfMask[SourceHalfMask[Input - SourceOffset]] ==
7458                        Input - SourceOffset &&
7459                    "Previous placement doesn't match!");
7460           }
7461           // Note that this correctly re-maps both when we do a swap and when
7462           // we observe the other side of the swap above. We rely on that to
7463           // avoid swapping the members of the input list directly.
7464           Input = SourceHalfMask[Input - SourceOffset] + SourceOffset;
7465         }
7466
7467         // Map the input's dword into the correct half.
7468         if (PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] == -1)
7469           PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] = Input / 2;
7470         else
7471           assert(PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] ==
7472                      Input / 2 &&
7473                  "Previous placement doesn't match!");
7474       }
7475
7476       // And just directly shift any other-half mask elements to be same-half
7477       // as we will have mirrored the dword containing the element into the
7478       // same position within that half.
7479       for (int &M : HalfMask)
7480         if (M >= SourceOffset && M < SourceOffset + 4) {
7481           M = M - SourceOffset + DestOffset;
7482           assert(M >= 0 && "This should never wrap below zero!");
7483         }
7484       return;
7485     }
7486
7487     // Ensure we have the input in a viable dword of its current half. This
7488     // is particularly tricky because the original position may be clobbered
7489     // by inputs being moved and *staying* in that half.
7490     if (IncomingInputs.size() == 1) {
7491       if (isWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
7492         int InputFixed = std::find(std::begin(SourceHalfMask),
7493                                    std::end(SourceHalfMask), -1) -
7494                          std::begin(SourceHalfMask) + SourceOffset;
7495         SourceHalfMask[InputFixed - SourceOffset] =
7496             IncomingInputs[0] - SourceOffset;
7497         std::replace(HalfMask.begin(), HalfMask.end(), IncomingInputs[0],
7498                      InputFixed);
7499         IncomingInputs[0] = InputFixed;
7500       }
7501     } else if (IncomingInputs.size() == 2) {
7502       if (IncomingInputs[0] / 2 != IncomingInputs[1] / 2 ||
7503           isDWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
7504         // We have two non-adjacent or clobbered inputs we need to extract from
7505         // the source half. To do this, we need to map them into some adjacent
7506         // dword slot in the source mask.
7507         int InputsFixed[2] = {IncomingInputs[0] - SourceOffset,
7508                               IncomingInputs[1] - SourceOffset};
7509
7510         // If there is a free slot in the source half mask adjacent to one of
7511         // the inputs, place the other input in it. We use (Index XOR 1) to
7512         // compute an adjacent index.
7513         if (!isWordClobbered(SourceHalfMask, InputsFixed[0]) &&
7514             SourceHalfMask[InputsFixed[0] ^ 1] == -1) {
7515           SourceHalfMask[InputsFixed[0]] = InputsFixed[0];
7516           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
7517           InputsFixed[1] = InputsFixed[0] ^ 1;
7518         } else if (!isWordClobbered(SourceHalfMask, InputsFixed[1]) &&
7519                    SourceHalfMask[InputsFixed[1] ^ 1] == -1) {
7520           SourceHalfMask[InputsFixed[1]] = InputsFixed[1];
7521           SourceHalfMask[InputsFixed[1] ^ 1] = InputsFixed[0];
7522           InputsFixed[0] = InputsFixed[1] ^ 1;
7523         } else if (SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] == -1 &&
7524                    SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] == -1) {
7525           // The two inputs are in the same DWord but it is clobbered and the
7526           // adjacent DWord isn't used at all. Move both inputs to the free
7527           // slot.
7528           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] = InputsFixed[0];
7529           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] = InputsFixed[1];
7530           InputsFixed[0] = 2 * ((InputsFixed[0] / 2) ^ 1);
7531           InputsFixed[1] = 2 * ((InputsFixed[0] / 2) ^ 1) + 1;
7532         } else {
7533           // The only way we hit this point is if there is no clobbering
7534           // (because there are no off-half inputs to this half) and there is no
7535           // free slot adjacent to one of the inputs. In this case, we have to
7536           // swap an input with a non-input.
7537           for (int i = 0; i < 4; ++i)
7538             assert((SourceHalfMask[i] == -1 || SourceHalfMask[i] == i) &&
7539                    "We can't handle any clobbers here!");
7540           assert(InputsFixed[1] != (InputsFixed[0] ^ 1) &&
7541                  "Cannot have adjacent inputs here!");
7542
7543           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
7544           SourceHalfMask[InputsFixed[1]] = InputsFixed[0] ^ 1;
7545
7546           // We also have to update the final source mask in this case because
7547           // it may need to undo the above swap.
7548           for (int &M : FinalSourceHalfMask)
7549             if (M == (InputsFixed[0] ^ 1) + SourceOffset)
7550               M = InputsFixed[1] + SourceOffset;
7551             else if (M == InputsFixed[1] + SourceOffset)
7552               M = (InputsFixed[0] ^ 1) + SourceOffset;
7553
7554           InputsFixed[1] = InputsFixed[0] ^ 1;
7555         }
7556
7557         // Point everything at the fixed inputs.
7558         for (int &M : HalfMask)
7559           if (M == IncomingInputs[0])
7560             M = InputsFixed[0] + SourceOffset;
7561           else if (M == IncomingInputs[1])
7562             M = InputsFixed[1] + SourceOffset;
7563
7564         IncomingInputs[0] = InputsFixed[0] + SourceOffset;
7565         IncomingInputs[1] = InputsFixed[1] + SourceOffset;
7566       }
7567     } else {
7568       llvm_unreachable("Unhandled input size!");
7569     }
7570
7571     // Now hoist the DWord down to the right half.
7572     int FreeDWord = (PSHUFDMask[DestOffset / 2] == -1 ? 0 : 1) + DestOffset / 2;
7573     assert(PSHUFDMask[FreeDWord] == -1 && "DWord not free");
7574     PSHUFDMask[FreeDWord] = IncomingInputs[0] / 2;
7575     for (int &M : HalfMask)
7576       for (int Input : IncomingInputs)
7577         if (M == Input)
7578           M = FreeDWord * 2 + Input % 2;
7579   };
7580   moveInputsToRightHalf(HToLInputs, LToLInputs, PSHUFHMask, LoMask, HiMask,
7581                         /*SourceOffset*/ 4, /*DestOffset*/ 0);
7582   moveInputsToRightHalf(LToHInputs, HToHInputs, PSHUFLMask, HiMask, LoMask,
7583                         /*SourceOffset*/ 0, /*DestOffset*/ 4);
7584
7585   // Now enact all the shuffles we've computed to move the inputs into their
7586   // target half.
7587   if (!isNoopShuffleMask(PSHUFLMask))
7588     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
7589                     getV4X86ShuffleImm8ForMask(PSHUFLMask, DAG));
7590   if (!isNoopShuffleMask(PSHUFHMask))
7591     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
7592                     getV4X86ShuffleImm8ForMask(PSHUFHMask, DAG));
7593   if (!isNoopShuffleMask(PSHUFDMask))
7594     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
7595                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7596                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
7597                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7598
7599   // At this point, each half should contain all its inputs, and we can then
7600   // just shuffle them into their final position.
7601   assert(std::count_if(LoMask.begin(), LoMask.end(),
7602                        [](int M) { return M >= 4; }) == 0 &&
7603          "Failed to lift all the high half inputs to the low mask!");
7604   assert(std::count_if(HiMask.begin(), HiMask.end(),
7605                        [](int M) { return M >= 0 && M < 4; }) == 0 &&
7606          "Failed to lift all the low half inputs to the high mask!");
7607
7608   // Do a half shuffle for the low mask.
7609   if (!isNoopShuffleMask(LoMask))
7610     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
7611                     getV4X86ShuffleImm8ForMask(LoMask, DAG));
7612
7613   // Do a half shuffle with the high mask after shifting its values down.
7614   for (int &M : HiMask)
7615     if (M >= 0)
7616       M -= 4;
7617   if (!isNoopShuffleMask(HiMask))
7618     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
7619                     getV4X86ShuffleImm8ForMask(HiMask, DAG));
7620
7621   return V;
7622 }
7623
7624 /// \brief Detect whether the mask pattern should be lowered through
7625 /// interleaving.
7626 ///
7627 /// This essentially tests whether viewing the mask as an interleaving of two
7628 /// sub-sequences reduces the cross-input traffic of a blend operation. If so,
7629 /// lowering it through interleaving is a significantly better strategy.
7630 static bool shouldLowerAsInterleaving(ArrayRef<int> Mask) {
7631   int NumEvenInputs[2] = {0, 0};
7632   int NumOddInputs[2] = {0, 0};
7633   int NumLoInputs[2] = {0, 0};
7634   int NumHiInputs[2] = {0, 0};
7635   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7636     if (Mask[i] < 0)
7637       continue;
7638
7639     int InputIdx = Mask[i] >= Size;
7640
7641     if (i < Size / 2)
7642       ++NumLoInputs[InputIdx];
7643     else
7644       ++NumHiInputs[InputIdx];
7645
7646     if ((i % 2) == 0)
7647       ++NumEvenInputs[InputIdx];
7648     else
7649       ++NumOddInputs[InputIdx];
7650   }
7651
7652   // The minimum number of cross-input results for both the interleaved and
7653   // split cases. If interleaving results in fewer cross-input results, return
7654   // true.
7655   int InterleavedCrosses = std::min(NumEvenInputs[1] + NumOddInputs[0],
7656                                     NumEvenInputs[0] + NumOddInputs[1]);
7657   int SplitCrosses = std::min(NumLoInputs[1] + NumHiInputs[0],
7658                               NumLoInputs[0] + NumHiInputs[1]);
7659   return InterleavedCrosses < SplitCrosses;
7660 }
7661
7662 /// \brief Blend two v8i16 vectors using a naive unpack strategy.
7663 ///
7664 /// This strategy only works when the inputs from each vector fit into a single
7665 /// half of that vector, and generally there are not so many inputs as to leave
7666 /// the in-place shuffles required highly constrained (and thus expensive). It
7667 /// shifts all the inputs into a single side of both input vectors and then
7668 /// uses an unpack to interleave these inputs in a single vector. At that
7669 /// point, we will fall back on the generic single input shuffle lowering.
7670 static SDValue lowerV8I16BasicBlendVectorShuffle(SDLoc DL, SDValue V1,
7671                                                  SDValue V2,
7672                                                  MutableArrayRef<int> Mask,
7673                                                  const X86Subtarget *Subtarget,
7674                                                  SelectionDAG &DAG) {
7675   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
7676   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
7677   SmallVector<int, 3> LoV1Inputs, HiV1Inputs, LoV2Inputs, HiV2Inputs;
7678   for (int i = 0; i < 8; ++i)
7679     if (Mask[i] >= 0 && Mask[i] < 4)
7680       LoV1Inputs.push_back(i);
7681     else if (Mask[i] >= 4 && Mask[i] < 8)
7682       HiV1Inputs.push_back(i);
7683     else if (Mask[i] >= 8 && Mask[i] < 12)
7684       LoV2Inputs.push_back(i);
7685     else if (Mask[i] >= 12)
7686       HiV2Inputs.push_back(i);
7687
7688   int NumV1Inputs = LoV1Inputs.size() + HiV1Inputs.size();
7689   int NumV2Inputs = LoV2Inputs.size() + HiV2Inputs.size();
7690   (void)NumV1Inputs;
7691   (void)NumV2Inputs;
7692   assert(NumV1Inputs > 0 && NumV1Inputs <= 3 && "At most 3 inputs supported");
7693   assert(NumV2Inputs > 0 && NumV2Inputs <= 3 && "At most 3 inputs supported");
7694   assert(NumV1Inputs + NumV2Inputs <= 4 && "At most 4 combined inputs");
7695
7696   bool MergeFromLo = LoV1Inputs.size() + LoV2Inputs.size() >=
7697                      HiV1Inputs.size() + HiV2Inputs.size();
7698
7699   auto moveInputsToHalf = [&](SDValue V, ArrayRef<int> LoInputs,
7700                               ArrayRef<int> HiInputs, bool MoveToLo,
7701                               int MaskOffset) {
7702     ArrayRef<int> GoodInputs = MoveToLo ? LoInputs : HiInputs;
7703     ArrayRef<int> BadInputs = MoveToLo ? HiInputs : LoInputs;
7704     if (BadInputs.empty())
7705       return V;
7706
7707     int MoveMask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
7708     int MoveOffset = MoveToLo ? 0 : 4;
7709
7710     if (GoodInputs.empty()) {
7711       for (int BadInput : BadInputs) {
7712         MoveMask[Mask[BadInput] % 4 + MoveOffset] = Mask[BadInput] - MaskOffset;
7713         Mask[BadInput] = Mask[BadInput] % 4 + MoveOffset + MaskOffset;
7714       }
7715     } else {
7716       if (GoodInputs.size() == 2) {
7717         // If the low inputs are spread across two dwords, pack them into
7718         // a single dword.
7719         MoveMask[MoveOffset] = Mask[GoodInputs[0]] - MaskOffset;
7720         MoveMask[MoveOffset + 1] = Mask[GoodInputs[1]] - MaskOffset;
7721         Mask[GoodInputs[0]] = MoveOffset + MaskOffset;
7722         Mask[GoodInputs[1]] = MoveOffset + 1 + MaskOffset;
7723       } else {
7724         // Otherwise pin the good inputs.
7725         for (int GoodInput : GoodInputs)
7726           MoveMask[Mask[GoodInput] - MaskOffset] = Mask[GoodInput] - MaskOffset;
7727       }
7728
7729       if (BadInputs.size() == 2) {
7730         // If we have two bad inputs then there may be either one or two good
7731         // inputs fixed in place. Find a fixed input, and then find the *other*
7732         // two adjacent indices by using modular arithmetic.
7733         int GoodMaskIdx =
7734             std::find_if(std::begin(MoveMask) + MoveOffset, std::end(MoveMask),
7735                          [](int M) { return M >= 0; }) -
7736             std::begin(MoveMask);
7737         int MoveMaskIdx =
7738             ((((GoodMaskIdx - MoveOffset) & ~1) + 2) % 4) + MoveOffset;
7739         assert(MoveMask[MoveMaskIdx] == -1 && "Expected empty slot");
7740         assert(MoveMask[MoveMaskIdx + 1] == -1 && "Expected empty slot");
7741         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
7742         MoveMask[MoveMaskIdx + 1] = Mask[BadInputs[1]] - MaskOffset;
7743         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
7744         Mask[BadInputs[1]] = MoveMaskIdx + 1 + MaskOffset;
7745       } else {
7746         assert(BadInputs.size() == 1 && "All sizes handled");
7747         int MoveMaskIdx = std::find(std::begin(MoveMask) + MoveOffset,
7748                                     std::end(MoveMask), -1) -
7749                           std::begin(MoveMask);
7750         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
7751         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
7752       }
7753     }
7754
7755     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
7756                                 MoveMask);
7757   };
7758   V1 = moveInputsToHalf(V1, LoV1Inputs, HiV1Inputs, MergeFromLo,
7759                         /*MaskOffset*/ 0);
7760   V2 = moveInputsToHalf(V2, LoV2Inputs, HiV2Inputs, MergeFromLo,
7761                         /*MaskOffset*/ 8);
7762
7763   // FIXME: Select an interleaving of the merge of V1 and V2 that minimizes
7764   // cross-half traffic in the final shuffle.
7765
7766   // Munge the mask to be a single-input mask after the unpack merges the
7767   // results.
7768   for (int &M : Mask)
7769     if (M != -1)
7770       M = 2 * (M % 4) + (M / 8);
7771
7772   return DAG.getVectorShuffle(
7773       MVT::v8i16, DL, DAG.getNode(MergeFromLo ? X86ISD::UNPCKL : X86ISD::UNPCKH,
7774                                   DL, MVT::v8i16, V1, V2),
7775       DAG.getUNDEF(MVT::v8i16), Mask);
7776 }
7777
7778 /// \brief Generic lowering of 8-lane i16 shuffles.
7779 ///
7780 /// This handles both single-input shuffles and combined shuffle/blends with
7781 /// two inputs. The single input shuffles are immediately delegated to
7782 /// a dedicated lowering routine.
7783 ///
7784 /// The blends are lowered in one of three fundamental ways. If there are few
7785 /// enough inputs, it delegates to a basic UNPCK-based strategy. If the shuffle
7786 /// of the input is significantly cheaper when lowered as an interleaving of
7787 /// the two inputs, try to interleave them. Otherwise, blend the low and high
7788 /// halves of the inputs separately (making them have relatively few inputs)
7789 /// and then concatenate them.
7790 static SDValue lowerV8I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7791                                        const X86Subtarget *Subtarget,
7792                                        SelectionDAG &DAG) {
7793   SDLoc DL(Op);
7794   assert(Op.getSimpleValueType() == MVT::v8i16 && "Bad shuffle type!");
7795   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
7796   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
7797   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7798   ArrayRef<int> OrigMask = SVOp->getMask();
7799   int MaskStorage[8] = {OrigMask[0], OrigMask[1], OrigMask[2], OrigMask[3],
7800                         OrigMask[4], OrigMask[5], OrigMask[6], OrigMask[7]};
7801   MutableArrayRef<int> Mask(MaskStorage);
7802
7803   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
7804
7805   auto isV1 = [](int M) { return M >= 0 && M < 8; };
7806   auto isV2 = [](int M) { return M >= 8; };
7807
7808   int NumV1Inputs = std::count_if(Mask.begin(), Mask.end(), isV1);
7809   int NumV2Inputs = std::count_if(Mask.begin(), Mask.end(), isV2);
7810
7811   if (NumV2Inputs == 0)
7812     return lowerV8I16SingleInputVectorShuffle(DL, V1, Mask, Subtarget, DAG);
7813
7814   assert(NumV1Inputs > 0 && "All single-input shuffles should be canonicalized "
7815                             "to be V1-input shuffles.");
7816
7817   if (NumV1Inputs + NumV2Inputs <= 4)
7818     return lowerV8I16BasicBlendVectorShuffle(DL, V1, V2, Mask, Subtarget, DAG);
7819
7820   // Check whether an interleaving lowering is likely to be more efficient.
7821   // This isn't perfect but it is a strong heuristic that tends to work well on
7822   // the kinds of shuffles that show up in practice.
7823   //
7824   // FIXME: Handle 1x, 2x, and 4x interleaving.
7825   if (shouldLowerAsInterleaving(Mask)) {
7826     // FIXME: Figure out whether we should pack these into the low or high
7827     // halves.
7828
7829     int EMask[8], OMask[8];
7830     for (int i = 0; i < 4; ++i) {
7831       EMask[i] = Mask[2*i];
7832       OMask[i] = Mask[2*i + 1];
7833       EMask[i + 4] = -1;
7834       OMask[i + 4] = -1;
7835     }
7836
7837     SDValue Evens = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, EMask);
7838     SDValue Odds = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, OMask);
7839
7840     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, Evens, Odds);
7841   }
7842
7843   int LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
7844   int HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
7845
7846   for (int i = 0; i < 4; ++i) {
7847     LoBlendMask[i] = Mask[i];
7848     HiBlendMask[i] = Mask[i + 4];
7849   }
7850
7851   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
7852   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
7853   LoV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, LoV);
7854   HiV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, HiV);
7855
7856   return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
7857                      DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, LoV, HiV));
7858 }
7859
7860 /// \brief Check whether a compaction lowering can be done by dropping even
7861 /// elements and compute how many times even elements must be dropped.
7862 ///
7863 /// This handles shuffles which take every Nth element where N is a power of
7864 /// two. Example shuffle masks:
7865 ///
7866 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14,  0,  2,  4,  6,  8, 10, 12, 14
7867 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14, 16, 18, 20, 22, 24, 26, 28, 30
7868 ///  N = 2:  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12
7869 ///  N = 2:  0,  4,  8, 12, 16, 20, 24, 28,  0,  4,  8, 12, 16, 20, 24, 28
7870 ///  N = 3:  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8
7871 ///  N = 3:  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24
7872 ///
7873 /// Any of these lanes can of course be undef.
7874 ///
7875 /// This routine only supports N <= 3.
7876 /// FIXME: Evaluate whether either AVX or AVX-512 have any opportunities here
7877 /// for larger N.
7878 ///
7879 /// \returns N above, or the number of times even elements must be dropped if
7880 /// there is such a number. Otherwise returns zero.
7881 static int canLowerByDroppingEvenElements(ArrayRef<int> Mask) {
7882   // Figure out whether we're looping over two inputs or just one.
7883   bool IsSingleInput = isSingleInputShuffleMask(Mask);
7884
7885   // The modulus for the shuffle vector entries is based on whether this is
7886   // a single input or not.
7887   int ShuffleModulus = Mask.size() * (IsSingleInput ? 1 : 2);
7888   assert(isPowerOf2_32((uint32_t)ShuffleModulus) &&
7889          "We should only be called with masks with a power-of-2 size!");
7890
7891   uint64_t ModMask = (uint64_t)ShuffleModulus - 1;
7892
7893   // We track whether the input is viable for all power-of-2 strides 2^1, 2^2,
7894   // and 2^3 simultaneously. This is because we may have ambiguity with
7895   // partially undef inputs.
7896   bool ViableForN[3] = {true, true, true};
7897
7898   for (int i = 0, e = Mask.size(); i < e; ++i) {
7899     // Ignore undef lanes, we'll optimistically collapse them to the pattern we
7900     // want.
7901     if (Mask[i] == -1)
7902       continue;
7903
7904     bool IsAnyViable = false;
7905     for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
7906       if (ViableForN[j]) {
7907         uint64_t N = j + 1;
7908
7909         // The shuffle mask must be equal to (i * 2^N) % M.
7910         if ((uint64_t)Mask[i] == (((uint64_t)i << N) & ModMask))
7911           IsAnyViable = true;
7912         else
7913           ViableForN[j] = false;
7914       }
7915     // Early exit if we exhaust the possible powers of two.
7916     if (!IsAnyViable)
7917       break;
7918   }
7919
7920   for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
7921     if (ViableForN[j])
7922       return j + 1;
7923
7924   // Return 0 as there is no viable power of two.
7925   return 0;
7926 }
7927
7928 /// \brief Generic lowering of v16i8 shuffles.
7929 ///
7930 /// This is a hybrid strategy to lower v16i8 vectors. It first attempts to
7931 /// detect any complexity reducing interleaving. If that doesn't help, it uses
7932 /// UNPCK to spread the i8 elements across two i16-element vectors, and uses
7933 /// the existing lowering for v8i16 blends on each half, finally PACK-ing them
7934 /// back together.
7935 static SDValue lowerV16I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7936                                        const X86Subtarget *Subtarget,
7937                                        SelectionDAG &DAG) {
7938   SDLoc DL(Op);
7939   assert(Op.getSimpleValueType() == MVT::v16i8 && "Bad shuffle type!");
7940   assert(V1.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
7941   assert(V2.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
7942   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7943   ArrayRef<int> OrigMask = SVOp->getMask();
7944   assert(OrigMask.size() == 16 && "Unexpected mask size for v16 shuffle!");
7945   int MaskStorage[16] = {
7946       OrigMask[0],  OrigMask[1],  OrigMask[2],  OrigMask[3],
7947       OrigMask[4],  OrigMask[5],  OrigMask[6],  OrigMask[7],
7948       OrigMask[8],  OrigMask[9],  OrigMask[10], OrigMask[11],
7949       OrigMask[12], OrigMask[13], OrigMask[14], OrigMask[15]};
7950   MutableArrayRef<int> Mask(MaskStorage);
7951   MutableArrayRef<int> LoMask = Mask.slice(0, 8);
7952   MutableArrayRef<int> HiMask = Mask.slice(8, 8);
7953
7954   // For single-input shuffles, there are some nicer lowering tricks we can use.
7955   if (isSingleInputShuffleMask(Mask)) {
7956     // Check whether we can widen this to an i16 shuffle by duplicating bytes.
7957     // Notably, this handles splat and partial-splat shuffles more efficiently.
7958     // However, it only makes sense if the pre-duplication shuffle simplifies
7959     // things significantly. Currently, this means we need to be able to
7960     // express the pre-duplication shuffle as an i16 shuffle.
7961     //
7962     // FIXME: We should check for other patterns which can be widened into an
7963     // i16 shuffle as well.
7964     auto canWidenViaDuplication = [](ArrayRef<int> Mask) {
7965       for (int i = 0; i < 16; i += 2) {
7966         if (Mask[i] != Mask[i + 1])
7967           return false;
7968       }
7969       return true;
7970     };
7971     auto tryToWidenViaDuplication = [&]() -> SDValue {
7972       if (!canWidenViaDuplication(Mask))
7973         return SDValue();
7974       SmallVector<int, 4> LoInputs;
7975       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(LoInputs),
7976                    [](int M) { return M >= 0 && M < 8; });
7977       std::sort(LoInputs.begin(), LoInputs.end());
7978       LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()),
7979                      LoInputs.end());
7980       SmallVector<int, 4> HiInputs;
7981       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(HiInputs),
7982                    [](int M) { return M >= 8; });
7983       std::sort(HiInputs.begin(), HiInputs.end());
7984       HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()),
7985                      HiInputs.end());
7986
7987       bool TargetLo = LoInputs.size() >= HiInputs.size();
7988       ArrayRef<int> InPlaceInputs = TargetLo ? LoInputs : HiInputs;
7989       ArrayRef<int> MovingInputs = TargetLo ? HiInputs : LoInputs;
7990
7991       int PreDupI16Shuffle[] = {-1, -1, -1, -1, -1, -1, -1, -1};
7992       SmallDenseMap<int, int, 8> LaneMap;
7993       for (int I : InPlaceInputs) {
7994         PreDupI16Shuffle[I/2] = I/2;
7995         LaneMap[I] = I;
7996       }
7997       int j = TargetLo ? 0 : 4, je = j + 4;
7998       for (int i = 0, ie = MovingInputs.size(); i < ie; ++i) {
7999         // Check if j is already a shuffle of this input. This happens when
8000         // there are two adjacent bytes after we move the low one.
8001         if (PreDupI16Shuffle[j] != MovingInputs[i] / 2) {
8002           // If we haven't yet mapped the input, search for a slot into which
8003           // we can map it.
8004           while (j < je && PreDupI16Shuffle[j] != -1)
8005             ++j;
8006
8007           if (j == je)
8008             // We can't place the inputs into a single half with a simple i16 shuffle, so bail.
8009             return SDValue();
8010
8011           // Map this input with the i16 shuffle.
8012           PreDupI16Shuffle[j] = MovingInputs[i] / 2;
8013         }
8014
8015         // Update the lane map based on the mapping we ended up with.
8016         LaneMap[MovingInputs[i]] = 2 * j + MovingInputs[i] % 2;
8017       }
8018       V1 = DAG.getNode(
8019           ISD::BITCAST, DL, MVT::v16i8,
8020           DAG.getVectorShuffle(MVT::v8i16, DL,
8021                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8022                                DAG.getUNDEF(MVT::v8i16), PreDupI16Shuffle));
8023
8024       // Unpack the bytes to form the i16s that will be shuffled into place.
8025       V1 = DAG.getNode(TargetLo ? X86ISD::UNPCKL : X86ISD::UNPCKH, DL,
8026                        MVT::v16i8, V1, V1);
8027
8028       int PostDupI16Shuffle[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8029       for (int i = 0; i < 16; i += 2) {
8030         if (Mask[i] != -1)
8031           PostDupI16Shuffle[i / 2] = LaneMap[Mask[i]] - (TargetLo ? 0 : 8);
8032         assert(PostDupI16Shuffle[i / 2] < 8 && "Invalid v8 shuffle mask!");
8033       }
8034       return DAG.getNode(
8035           ISD::BITCAST, DL, MVT::v16i8,
8036           DAG.getVectorShuffle(MVT::v8i16, DL,
8037                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8038                                DAG.getUNDEF(MVT::v8i16), PostDupI16Shuffle));
8039     };
8040     if (SDValue V = tryToWidenViaDuplication())
8041       return V;
8042   }
8043
8044   // Check whether an interleaving lowering is likely to be more efficient.
8045   // This isn't perfect but it is a strong heuristic that tends to work well on
8046   // the kinds of shuffles that show up in practice.
8047   //
8048   // FIXME: We need to handle other interleaving widths (i16, i32, ...).
8049   if (shouldLowerAsInterleaving(Mask)) {
8050     // FIXME: Figure out whether we should pack these into the low or high
8051     // halves.
8052
8053     int EMask[16], OMask[16];
8054     for (int i = 0; i < 8; ++i) {
8055       EMask[i] = Mask[2*i];
8056       OMask[i] = Mask[2*i + 1];
8057       EMask[i + 8] = -1;
8058       OMask[i + 8] = -1;
8059     }
8060
8061     SDValue Evens = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, EMask);
8062     SDValue Odds = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, OMask);
8063
8064     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, Evens, Odds);
8065   }
8066
8067   // Check for SSSE3 which lets us lower all v16i8 shuffles much more directly
8068   // with PSHUFB. It is important to do this before we attempt to generate any
8069   // blends but after all of the single-input lowerings. If the single input
8070   // lowerings can find an instruction sequence that is faster than a PSHUFB, we
8071   // want to preserve that and we can DAG combine any longer sequences into
8072   // a PSHUFB in the end. But once we start blending from multiple inputs,
8073   // the complexity of DAG combining bad patterns back into PSHUFB is too high,
8074   // and there are *very* few patterns that would actually be faster than the
8075   // PSHUFB approach because of its ability to zero lanes.
8076   //
8077   // FIXME: The only exceptions to the above are blends which are exact
8078   // interleavings with direct instructions supporting them. We currently don't
8079   // handle those well here.
8080   if (Subtarget->hasSSSE3()) {
8081     SDValue V1Mask[16];
8082     SDValue V2Mask[16];
8083     for (int i = 0; i < 16; ++i)
8084       if (Mask[i] == -1) {
8085         V1Mask[i] = V2Mask[i] = DAG.getConstant(0x80, MVT::i8);
8086       } else {
8087         V1Mask[i] = DAG.getConstant(Mask[i] < 16 ? Mask[i] : 0x80, MVT::i8);
8088         V2Mask[i] =
8089             DAG.getConstant(Mask[i] < 16 ? 0x80 : Mask[i] - 16, MVT::i8);
8090       }
8091     V1 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V1,
8092                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V1Mask));
8093     if (isSingleInputShuffleMask(Mask))
8094       return V1; // Single inputs are easy.
8095
8096     // Otherwise, blend the two.
8097     V2 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V2,
8098                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V2Mask));
8099     return DAG.getNode(ISD::OR, DL, MVT::v16i8, V1, V2);
8100   }
8101
8102   // Check whether a compaction lowering can be done. This handles shuffles
8103   // which take every Nth element for some even N. See the helper function for
8104   // details.
8105   //
8106   // We special case these as they can be particularly efficiently handled with
8107   // the PACKUSB instruction on x86 and they show up in common patterns of
8108   // rearranging bytes to truncate wide elements.
8109   if (int NumEvenDrops = canLowerByDroppingEvenElements(Mask)) {
8110     // NumEvenDrops is the power of two stride of the elements. Another way of
8111     // thinking about it is that we need to drop the even elements this many
8112     // times to get the original input.
8113     bool IsSingleInput = isSingleInputShuffleMask(Mask);
8114
8115     // First we need to zero all the dropped bytes.
8116     assert(NumEvenDrops <= 3 &&
8117            "No support for dropping even elements more than 3 times.");
8118     // We use the mask type to pick which bytes are preserved based on how many
8119     // elements are dropped.
8120     MVT MaskVTs[] = { MVT::v8i16, MVT::v4i32, MVT::v2i64 };
8121     SDValue ByteClearMask =
8122         DAG.getNode(ISD::BITCAST, DL, MVT::v16i8,
8123                     DAG.getConstant(0xFF, MaskVTs[NumEvenDrops - 1]));
8124     V1 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V1, ByteClearMask);
8125     if (!IsSingleInput)
8126       V2 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V2, ByteClearMask);
8127
8128     // Now pack things back together.
8129     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
8130     V2 = IsSingleInput ? V1 : DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
8131     SDValue Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, V1, V2);
8132     for (int i = 1; i < NumEvenDrops; ++i) {
8133       Result = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, Result);
8134       Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, Result, Result);
8135     }
8136
8137     return Result;
8138   }
8139
8140   int V1LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8141   int V1HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8142   int V2LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8143   int V2HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8144
8145   auto buildBlendMasks = [](MutableArrayRef<int> HalfMask,
8146                             MutableArrayRef<int> V1HalfBlendMask,
8147                             MutableArrayRef<int> V2HalfBlendMask) {
8148     for (int i = 0; i < 8; ++i)
8149       if (HalfMask[i] >= 0 && HalfMask[i] < 16) {
8150         V1HalfBlendMask[i] = HalfMask[i];
8151         HalfMask[i] = i;
8152       } else if (HalfMask[i] >= 16) {
8153         V2HalfBlendMask[i] = HalfMask[i] - 16;
8154         HalfMask[i] = i + 8;
8155       }
8156   };
8157   buildBlendMasks(LoMask, V1LoBlendMask, V2LoBlendMask);
8158   buildBlendMasks(HiMask, V1HiBlendMask, V2HiBlendMask);
8159
8160   SDValue Zero = getZeroVector(MVT::v8i16, Subtarget, DAG, DL);
8161
8162   auto buildLoAndHiV8s = [&](SDValue V, MutableArrayRef<int> LoBlendMask,
8163                              MutableArrayRef<int> HiBlendMask) {
8164     SDValue V1, V2;
8165     // Check if any of the odd lanes in the v16i8 are used. If not, we can mask
8166     // them out and avoid using UNPCK{L,H} to extract the elements of V as
8167     // i16s.
8168     if (std::none_of(LoBlendMask.begin(), LoBlendMask.end(),
8169                      [](int M) { return M >= 0 && M % 2 == 1; }) &&
8170         std::none_of(HiBlendMask.begin(), HiBlendMask.end(),
8171                      [](int M) { return M >= 0 && M % 2 == 1; })) {
8172       // Use a mask to drop the high bytes.
8173       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
8174       V1 = DAG.getNode(ISD::AND, DL, MVT::v8i16, V1,
8175                        DAG.getConstant(0x00FF, MVT::v8i16));
8176
8177       // This will be a single vector shuffle instead of a blend so nuke V2.
8178       V2 = DAG.getUNDEF(MVT::v8i16);
8179
8180       // Squash the masks to point directly into V1.
8181       for (int &M : LoBlendMask)
8182         if (M >= 0)
8183           M /= 2;
8184       for (int &M : HiBlendMask)
8185         if (M >= 0)
8186           M /= 2;
8187     } else {
8188       // Otherwise just unpack the low half of V into V1 and the high half into
8189       // V2 so that we can blend them as i16s.
8190       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8191                        DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, V, Zero));
8192       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8193                        DAG.getNode(X86ISD::UNPCKH, DL, MVT::v16i8, V, Zero));
8194     }
8195
8196     SDValue BlendedLo = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
8197     SDValue BlendedHi = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
8198     return std::make_pair(BlendedLo, BlendedHi);
8199   };
8200   SDValue V1Lo, V1Hi, V2Lo, V2Hi;
8201   std::tie(V1Lo, V1Hi) = buildLoAndHiV8s(V1, V1LoBlendMask, V1HiBlendMask);
8202   std::tie(V2Lo, V2Hi) = buildLoAndHiV8s(V2, V2LoBlendMask, V2HiBlendMask);
8203
8204   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Lo, V2Lo, LoMask);
8205   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Hi, V2Hi, HiMask);
8206
8207   return DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, LoV, HiV);
8208 }
8209
8210 /// \brief Dispatching routine to lower various 128-bit x86 vector shuffles.
8211 ///
8212 /// This routine breaks down the specific type of 128-bit shuffle and
8213 /// dispatches to the lowering routines accordingly.
8214 static SDValue lower128BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8215                                         MVT VT, const X86Subtarget *Subtarget,
8216                                         SelectionDAG &DAG) {
8217   switch (VT.SimpleTy) {
8218   case MVT::v2i64:
8219     return lowerV2I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
8220   case MVT::v2f64:
8221     return lowerV2F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
8222   case MVT::v4i32:
8223     return lowerV4I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
8224   case MVT::v4f32:
8225     return lowerV4F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
8226   case MVT::v8i16:
8227     return lowerV8I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
8228   case MVT::v16i8:
8229     return lowerV16I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
8230
8231   default:
8232     llvm_unreachable("Unimplemented!");
8233   }
8234 }
8235
8236 /// \brief Tiny helper function to test whether a shuffle mask could be
8237 /// simplified by widening the elements being shuffled.
8238 static bool canWidenShuffleElements(ArrayRef<int> Mask) {
8239   for (int i = 0, Size = Mask.size(); i < Size; i += 2)
8240     if (Mask[i] % 2 != 0 || Mask[i] + 1 != Mask[i+1])
8241       return false;
8242
8243   return true;
8244 }
8245
8246 /// \brief Top-level lowering for x86 vector shuffles.
8247 ///
8248 /// This handles decomposition, canonicalization, and lowering of all x86
8249 /// vector shuffles. Most of the specific lowering strategies are encapsulated
8250 /// above in helper routines. The canonicalization attempts to widen shuffles
8251 /// to involve fewer lanes of wider elements, consolidate symmetric patterns
8252 /// s.t. only one of the two inputs needs to be tested, etc.
8253 static SDValue lowerVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
8254                                   SelectionDAG &DAG) {
8255   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8256   ArrayRef<int> Mask = SVOp->getMask();
8257   SDValue V1 = Op.getOperand(0);
8258   SDValue V2 = Op.getOperand(1);
8259   MVT VT = Op.getSimpleValueType();
8260   int NumElements = VT.getVectorNumElements();
8261   SDLoc dl(Op);
8262
8263   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
8264
8265   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
8266   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
8267   if (V1IsUndef && V2IsUndef)
8268     return DAG.getUNDEF(VT);
8269
8270   // When we create a shuffle node we put the UNDEF node to second operand,
8271   // but in some cases the first operand may be transformed to UNDEF.
8272   // In this case we should just commute the node.
8273   if (V1IsUndef)
8274     return DAG.getCommutedVectorShuffle(*SVOp);
8275
8276   // Check for non-undef masks pointing at an undef vector and make the masks
8277   // undef as well. This makes it easier to match the shuffle based solely on
8278   // the mask.
8279   if (V2IsUndef)
8280     for (int M : Mask)
8281       if (M >= NumElements) {
8282         SmallVector<int, 8> NewMask(Mask.begin(), Mask.end());
8283         for (int &M : NewMask)
8284           if (M >= NumElements)
8285             M = -1;
8286         return DAG.getVectorShuffle(VT, dl, V1, V2, NewMask);
8287       }
8288
8289   // For integer vector shuffles, try to collapse them into a shuffle of fewer
8290   // lanes but wider integers. We cap this to not form integers larger than i64
8291   // but it might be interesting to form i128 integers to handle flipping the
8292   // low and high halves of AVX 256-bit vectors.
8293   if (VT.isInteger() && VT.getScalarSizeInBits() < 64 &&
8294       canWidenShuffleElements(Mask)) {
8295     SmallVector<int, 8> NewMask;
8296     for (int i = 0, Size = Mask.size(); i < Size; i += 2)
8297       NewMask.push_back(Mask[i] / 2);
8298     MVT NewVT =
8299         MVT::getVectorVT(MVT::getIntegerVT(VT.getScalarSizeInBits() * 2),
8300                          VT.getVectorNumElements() / 2);
8301     V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
8302     V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
8303     return DAG.getNode(ISD::BITCAST, dl, VT,
8304                        DAG.getVectorShuffle(NewVT, dl, V1, V2, NewMask));
8305   }
8306
8307   int NumV1Elements = 0, NumUndefElements = 0, NumV2Elements = 0;
8308   for (int M : SVOp->getMask())
8309     if (M < 0)
8310       ++NumUndefElements;
8311     else if (M < NumElements)
8312       ++NumV1Elements;
8313     else
8314       ++NumV2Elements;
8315
8316   // Commute the shuffle as needed such that more elements come from V1 than
8317   // V2. This allows us to match the shuffle pattern strictly on how many
8318   // elements come from V1 without handling the symmetric cases.
8319   if (NumV2Elements > NumV1Elements)
8320     return DAG.getCommutedVectorShuffle(*SVOp);
8321
8322   // When the number of V1 and V2 elements are the same, try to minimize the
8323   // number of uses of V2 in the low half of the vector.
8324   if (NumV1Elements == NumV2Elements) {
8325     int LowV1Elements = 0, LowV2Elements = 0;
8326     for (int M : SVOp->getMask().slice(0, NumElements / 2))
8327       if (M >= NumElements)
8328         ++LowV2Elements;
8329       else if (M >= 0)
8330         ++LowV1Elements;
8331     if (LowV2Elements > LowV1Elements)
8332       return DAG.getCommutedVectorShuffle(*SVOp);
8333   }
8334
8335   // For each vector width, delegate to a specialized lowering routine.
8336   if (VT.getSizeInBits() == 128)
8337     return lower128BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
8338
8339   llvm_unreachable("Unimplemented!");
8340 }
8341
8342
8343 //===----------------------------------------------------------------------===//
8344 // Legacy vector shuffle lowering
8345 //
8346 // This code is the legacy code handling vector shuffles until the above
8347 // replaces its functionality and performance.
8348 //===----------------------------------------------------------------------===//
8349
8350 static bool isBlendMask(ArrayRef<int> MaskVals, MVT VT, bool hasSSE41,
8351                         bool hasInt256, unsigned *MaskOut = nullptr) {
8352   MVT EltVT = VT.getVectorElementType();
8353
8354   // There is no blend with immediate in AVX-512.
8355   if (VT.is512BitVector())
8356     return false;
8357
8358   if (!hasSSE41 || EltVT == MVT::i8)
8359     return false;
8360   if (!hasInt256 && VT == MVT::v16i16)
8361     return false;
8362
8363   unsigned MaskValue = 0;
8364   unsigned NumElems = VT.getVectorNumElements();
8365   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
8366   unsigned NumLanes = (NumElems - 1) / 8 + 1;
8367   unsigned NumElemsInLane = NumElems / NumLanes;
8368
8369   // Blend for v16i16 should be symetric for the both lanes.
8370   for (unsigned i = 0; i < NumElemsInLane; ++i) {
8371
8372     int SndLaneEltIdx = (NumLanes == 2) ? MaskVals[i + NumElemsInLane] : -1;
8373     int EltIdx = MaskVals[i];
8374
8375     if ((EltIdx < 0 || EltIdx == (int)i) &&
8376         (SndLaneEltIdx < 0 || SndLaneEltIdx == (int)(i + NumElemsInLane)))
8377       continue;
8378
8379     if (((unsigned)EltIdx == (i + NumElems)) &&
8380         (SndLaneEltIdx < 0 ||
8381          (unsigned)SndLaneEltIdx == i + NumElems + NumElemsInLane))
8382       MaskValue |= (1 << i);
8383     else
8384       return false;
8385   }
8386
8387   if (MaskOut)
8388     *MaskOut = MaskValue;
8389   return true;
8390 }
8391
8392 // Try to lower a shuffle node into a simple blend instruction.
8393 // This function assumes isBlendMask returns true for this
8394 // SuffleVectorSDNode
8395 static SDValue LowerVECTOR_SHUFFLEtoBlend(ShuffleVectorSDNode *SVOp,
8396                                           unsigned MaskValue,
8397                                           const X86Subtarget *Subtarget,
8398                                           SelectionDAG &DAG) {
8399   MVT VT = SVOp->getSimpleValueType(0);
8400   MVT EltVT = VT.getVectorElementType();
8401   assert(isBlendMask(SVOp->getMask(), VT, Subtarget->hasSSE41(),
8402                      Subtarget->hasInt256() && "Trying to lower a "
8403                                                "VECTOR_SHUFFLE to a Blend but "
8404                                                "with the wrong mask"));
8405   SDValue V1 = SVOp->getOperand(0);
8406   SDValue V2 = SVOp->getOperand(1);
8407   SDLoc dl(SVOp);
8408   unsigned NumElems = VT.getVectorNumElements();
8409
8410   // Convert i32 vectors to floating point if it is not AVX2.
8411   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
8412   MVT BlendVT = VT;
8413   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
8414     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
8415                                NumElems);
8416     V1 = DAG.getNode(ISD::BITCAST, dl, VT, V1);
8417     V2 = DAG.getNode(ISD::BITCAST, dl, VT, V2);
8418   }
8419
8420   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, V1, V2,
8421                             DAG.getConstant(MaskValue, MVT::i32));
8422   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
8423 }
8424
8425 /// In vector type \p VT, return true if the element at index \p InputIdx
8426 /// falls on a different 128-bit lane than \p OutputIdx.
8427 static bool ShuffleCrosses128bitLane(MVT VT, unsigned InputIdx,
8428                                      unsigned OutputIdx) {
8429   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
8430   return InputIdx * EltSize / 128 != OutputIdx * EltSize / 128;
8431 }
8432
8433 /// Generate a PSHUFB if possible.  Selects elements from \p V1 according to
8434 /// \p MaskVals.  MaskVals[OutputIdx] = InputIdx specifies that we want to
8435 /// shuffle the element at InputIdx in V1 to OutputIdx in the result.  If \p
8436 /// MaskVals refers to elements outside of \p V1 or is undef (-1), insert a
8437 /// zero.
8438 static SDValue getPSHUFB(ArrayRef<int> MaskVals, SDValue V1, SDLoc &dl,
8439                          SelectionDAG &DAG) {
8440   MVT VT = V1.getSimpleValueType();
8441   assert(VT.is128BitVector() || VT.is256BitVector());
8442
8443   MVT EltVT = VT.getVectorElementType();
8444   unsigned EltSizeInBytes = EltVT.getSizeInBits() / 8;
8445   unsigned NumElts = VT.getVectorNumElements();
8446
8447   SmallVector<SDValue, 32> PshufbMask;
8448   for (unsigned OutputIdx = 0; OutputIdx < NumElts; ++OutputIdx) {
8449     int InputIdx = MaskVals[OutputIdx];
8450     unsigned InputByteIdx;
8451
8452     if (InputIdx < 0 || NumElts <= (unsigned)InputIdx)
8453       InputByteIdx = 0x80;
8454     else {
8455       // Cross lane is not allowed.
8456       if (ShuffleCrosses128bitLane(VT, InputIdx, OutputIdx))
8457         return SDValue();
8458       InputByteIdx = InputIdx * EltSizeInBytes;
8459       // Index is an byte offset within the 128-bit lane.
8460       InputByteIdx &= 0xf;
8461     }
8462
8463     for (unsigned j = 0; j < EltSizeInBytes; ++j) {
8464       PshufbMask.push_back(DAG.getConstant(InputByteIdx, MVT::i8));
8465       if (InputByteIdx != 0x80)
8466         ++InputByteIdx;
8467     }
8468   }
8469
8470   MVT ShufVT = MVT::getVectorVT(MVT::i8, PshufbMask.size());
8471   if (ShufVT != VT)
8472     V1 = DAG.getNode(ISD::BITCAST, dl, ShufVT, V1);
8473   return DAG.getNode(X86ISD::PSHUFB, dl, ShufVT, V1,
8474                      DAG.getNode(ISD::BUILD_VECTOR, dl, ShufVT, PshufbMask));
8475 }
8476
8477 // v8i16 shuffles - Prefer shuffles in the following order:
8478 // 1. [all]   pshuflw, pshufhw, optional move
8479 // 2. [ssse3] 1 x pshufb
8480 // 3. [ssse3] 2 x pshufb + 1 x por
8481 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
8482 static SDValue
8483 LowerVECTOR_SHUFFLEv8i16(SDValue Op, const X86Subtarget *Subtarget,
8484                          SelectionDAG &DAG) {
8485   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8486   SDValue V1 = SVOp->getOperand(0);
8487   SDValue V2 = SVOp->getOperand(1);
8488   SDLoc dl(SVOp);
8489   SmallVector<int, 8> MaskVals;
8490
8491   // Determine if more than 1 of the words in each of the low and high quadwords
8492   // of the result come from the same quadword of one of the two inputs.  Undef
8493   // mask values count as coming from any quadword, for better codegen.
8494   //
8495   // Lo/HiQuad[i] = j indicates how many words from the ith quad of the input
8496   // feeds this quad.  For i, 0 and 1 refer to V1, 2 and 3 refer to V2.
8497   unsigned LoQuad[] = { 0, 0, 0, 0 };
8498   unsigned HiQuad[] = { 0, 0, 0, 0 };
8499   // Indices of quads used.
8500   std::bitset<4> InputQuads;
8501   for (unsigned i = 0; i < 8; ++i) {
8502     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
8503     int EltIdx = SVOp->getMaskElt(i);
8504     MaskVals.push_back(EltIdx);
8505     if (EltIdx < 0) {
8506       ++Quad[0];
8507       ++Quad[1];
8508       ++Quad[2];
8509       ++Quad[3];
8510       continue;
8511     }
8512     ++Quad[EltIdx / 4];
8513     InputQuads.set(EltIdx / 4);
8514   }
8515
8516   int BestLoQuad = -1;
8517   unsigned MaxQuad = 1;
8518   for (unsigned i = 0; i < 4; ++i) {
8519     if (LoQuad[i] > MaxQuad) {
8520       BestLoQuad = i;
8521       MaxQuad = LoQuad[i];
8522     }
8523   }
8524
8525   int BestHiQuad = -1;
8526   MaxQuad = 1;
8527   for (unsigned i = 0; i < 4; ++i) {
8528     if (HiQuad[i] > MaxQuad) {
8529       BestHiQuad = i;
8530       MaxQuad = HiQuad[i];
8531     }
8532   }
8533
8534   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
8535   // of the two input vectors, shuffle them into one input vector so only a
8536   // single pshufb instruction is necessary. If there are more than 2 input
8537   // quads, disable the next transformation since it does not help SSSE3.
8538   bool V1Used = InputQuads[0] || InputQuads[1];
8539   bool V2Used = InputQuads[2] || InputQuads[3];
8540   if (Subtarget->hasSSSE3()) {
8541     if (InputQuads.count() == 2 && V1Used && V2Used) {
8542       BestLoQuad = InputQuads[0] ? 0 : 1;
8543       BestHiQuad = InputQuads[2] ? 2 : 3;
8544     }
8545     if (InputQuads.count() > 2) {
8546       BestLoQuad = -1;
8547       BestHiQuad = -1;
8548     }
8549   }
8550
8551   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
8552   // the shuffle mask.  If a quad is scored as -1, that means that it contains
8553   // words from all 4 input quadwords.
8554   SDValue NewV;
8555   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
8556     int MaskV[] = {
8557       BestLoQuad < 0 ? 0 : BestLoQuad,
8558       BestHiQuad < 0 ? 1 : BestHiQuad
8559     };
8560     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
8561                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
8562                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
8563     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
8564
8565     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
8566     // source words for the shuffle, to aid later transformations.
8567     bool AllWordsInNewV = true;
8568     bool InOrder[2] = { true, true };
8569     for (unsigned i = 0; i != 8; ++i) {
8570       int idx = MaskVals[i];
8571       if (idx != (int)i)
8572         InOrder[i/4] = false;
8573       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
8574         continue;
8575       AllWordsInNewV = false;
8576       break;
8577     }
8578
8579     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
8580     if (AllWordsInNewV) {
8581       for (int i = 0; i != 8; ++i) {
8582         int idx = MaskVals[i];
8583         if (idx < 0)
8584           continue;
8585         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
8586         if ((idx != i) && idx < 4)
8587           pshufhw = false;
8588         if ((idx != i) && idx > 3)
8589           pshuflw = false;
8590       }
8591       V1 = NewV;
8592       V2Used = false;
8593       BestLoQuad = 0;
8594       BestHiQuad = 1;
8595     }
8596
8597     // If we've eliminated the use of V2, and the new mask is a pshuflw or
8598     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
8599     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
8600       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
8601       unsigned TargetMask = 0;
8602       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
8603                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
8604       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
8605       TargetMask = pshufhw ? getShufflePSHUFHWImmediate(SVOp):
8606                              getShufflePSHUFLWImmediate(SVOp);
8607       V1 = NewV.getOperand(0);
8608       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
8609     }
8610   }
8611
8612   // Promote splats to a larger type which usually leads to more efficient code.
8613   // FIXME: Is this true if pshufb is available?
8614   if (SVOp->isSplat())
8615     return PromoteSplat(SVOp, DAG);
8616
8617   // If we have SSSE3, and all words of the result are from 1 input vector,
8618   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
8619   // is present, fall back to case 4.
8620   if (Subtarget->hasSSSE3()) {
8621     SmallVector<SDValue,16> pshufbMask;
8622
8623     // If we have elements from both input vectors, set the high bit of the
8624     // shuffle mask element to zero out elements that come from V2 in the V1
8625     // mask, and elements that come from V1 in the V2 mask, so that the two
8626     // results can be OR'd together.
8627     bool TwoInputs = V1Used && V2Used;
8628     V1 = getPSHUFB(MaskVals, V1, dl, DAG);
8629     if (!TwoInputs)
8630       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
8631
8632     // Calculate the shuffle mask for the second input, shuffle it, and
8633     // OR it with the first shuffled input.
8634     CommuteVectorShuffleMask(MaskVals, 8);
8635     V2 = getPSHUFB(MaskVals, V2, dl, DAG);
8636     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
8637     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
8638   }
8639
8640   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
8641   // and update MaskVals with new element order.
8642   std::bitset<8> InOrder;
8643   if (BestLoQuad >= 0) {
8644     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
8645     for (int i = 0; i != 4; ++i) {
8646       int idx = MaskVals[i];
8647       if (idx < 0) {
8648         InOrder.set(i);
8649       } else if ((idx / 4) == BestLoQuad) {
8650         MaskV[i] = idx & 3;
8651         InOrder.set(i);
8652       }
8653     }
8654     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
8655                                 &MaskV[0]);
8656
8657     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
8658       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
8659       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
8660                                   NewV.getOperand(0),
8661                                   getShufflePSHUFLWImmediate(SVOp), DAG);
8662     }
8663   }
8664
8665   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
8666   // and update MaskVals with the new element order.
8667   if (BestHiQuad >= 0) {
8668     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
8669     for (unsigned i = 4; i != 8; ++i) {
8670       int idx = MaskVals[i];
8671       if (idx < 0) {
8672         InOrder.set(i);
8673       } else if ((idx / 4) == BestHiQuad) {
8674         MaskV[i] = (idx & 3) + 4;
8675         InOrder.set(i);
8676       }
8677     }
8678     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
8679                                 &MaskV[0]);
8680
8681     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
8682       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
8683       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
8684                                   NewV.getOperand(0),
8685                                   getShufflePSHUFHWImmediate(SVOp), DAG);
8686     }
8687   }
8688
8689   // In case BestHi & BestLo were both -1, which means each quadword has a word
8690   // from each of the four input quadwords, calculate the InOrder bitvector now
8691   // before falling through to the insert/extract cleanup.
8692   if (BestLoQuad == -1 && BestHiQuad == -1) {
8693     NewV = V1;
8694     for (int i = 0; i != 8; ++i)
8695       if (MaskVals[i] < 0 || MaskVals[i] == i)
8696         InOrder.set(i);
8697   }
8698
8699   // The other elements are put in the right place using pextrw and pinsrw.
8700   for (unsigned i = 0; i != 8; ++i) {
8701     if (InOrder[i])
8702       continue;
8703     int EltIdx = MaskVals[i];
8704     if (EltIdx < 0)
8705       continue;
8706     SDValue ExtOp = (EltIdx < 8) ?
8707       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
8708                   DAG.getIntPtrConstant(EltIdx)) :
8709       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
8710                   DAG.getIntPtrConstant(EltIdx - 8));
8711     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
8712                        DAG.getIntPtrConstant(i));
8713   }
8714   return NewV;
8715 }
8716
8717 /// \brief v16i16 shuffles
8718 ///
8719 /// FIXME: We only support generation of a single pshufb currently.  We can
8720 /// generalize the other applicable cases from LowerVECTOR_SHUFFLEv8i16 as
8721 /// well (e.g 2 x pshufb + 1 x por).
8722 static SDValue
8723 LowerVECTOR_SHUFFLEv16i16(SDValue Op, SelectionDAG &DAG) {
8724   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8725   SDValue V1 = SVOp->getOperand(0);
8726   SDValue V2 = SVOp->getOperand(1);
8727   SDLoc dl(SVOp);
8728
8729   if (V2.getOpcode() != ISD::UNDEF)
8730     return SDValue();
8731
8732   SmallVector<int, 16> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
8733   return getPSHUFB(MaskVals, V1, dl, DAG);
8734 }
8735
8736 // v16i8 shuffles - Prefer shuffles in the following order:
8737 // 1. [ssse3] 1 x pshufb
8738 // 2. [ssse3] 2 x pshufb + 1 x por
8739 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
8740 static SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
8741                                         const X86Subtarget* Subtarget,
8742                                         SelectionDAG &DAG) {
8743   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
8744   SDValue V1 = SVOp->getOperand(0);
8745   SDValue V2 = SVOp->getOperand(1);
8746   SDLoc dl(SVOp);
8747   ArrayRef<int> MaskVals = SVOp->getMask();
8748
8749   // Promote splats to a larger type which usually leads to more efficient code.
8750   // FIXME: Is this true if pshufb is available?
8751   if (SVOp->isSplat())
8752     return PromoteSplat(SVOp, DAG);
8753
8754   // If we have SSSE3, case 1 is generated when all result bytes come from
8755   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
8756   // present, fall back to case 3.
8757
8758   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
8759   if (Subtarget->hasSSSE3()) {
8760     SmallVector<SDValue,16> pshufbMask;
8761
8762     // If all result elements are from one input vector, then only translate
8763     // undef mask values to 0x80 (zero out result) in the pshufb mask.
8764     //
8765     // Otherwise, we have elements from both input vectors, and must zero out
8766     // elements that come from V2 in the first mask, and V1 in the second mask
8767     // so that we can OR them together.
8768     for (unsigned i = 0; i != 16; ++i) {
8769       int EltIdx = MaskVals[i];
8770       if (EltIdx < 0 || EltIdx >= 16)
8771         EltIdx = 0x80;
8772       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
8773     }
8774     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
8775                      DAG.getNode(ISD::BUILD_VECTOR, dl,
8776                                  MVT::v16i8, pshufbMask));
8777
8778     // As PSHUFB will zero elements with negative indices, it's safe to ignore
8779     // the 2nd operand if it's undefined or zero.
8780     if (V2.getOpcode() == ISD::UNDEF ||
8781         ISD::isBuildVectorAllZeros(V2.getNode()))
8782       return V1;
8783
8784     // Calculate the shuffle mask for the second input, shuffle it, and
8785     // OR it with the first shuffled input.
8786     pshufbMask.clear();
8787     for (unsigned i = 0; i != 16; ++i) {
8788       int EltIdx = MaskVals[i];
8789       EltIdx = (EltIdx < 16) ? 0x80 : EltIdx - 16;
8790       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
8791     }
8792     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
8793                      DAG.getNode(ISD::BUILD_VECTOR, dl,
8794                                  MVT::v16i8, pshufbMask));
8795     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
8796   }
8797
8798   // No SSSE3 - Calculate in place words and then fix all out of place words
8799   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
8800   // the 16 different words that comprise the two doublequadword input vectors.
8801   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
8802   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
8803   SDValue NewV = V1;
8804   for (int i = 0; i != 8; ++i) {
8805     int Elt0 = MaskVals[i*2];
8806     int Elt1 = MaskVals[i*2+1];
8807
8808     // This word of the result is all undef, skip it.
8809     if (Elt0 < 0 && Elt1 < 0)
8810       continue;
8811
8812     // This word of the result is already in the correct place, skip it.
8813     if ((Elt0 == i*2) && (Elt1 == i*2+1))
8814       continue;
8815
8816     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
8817     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
8818     SDValue InsElt;
8819
8820     // If Elt0 and Elt1 are defined, are consecutive, and can be load
8821     // using a single extract together, load it and store it.
8822     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
8823       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
8824                            DAG.getIntPtrConstant(Elt1 / 2));
8825       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
8826                         DAG.getIntPtrConstant(i));
8827       continue;
8828     }
8829
8830     // If Elt1 is defined, extract it from the appropriate source.  If the
8831     // source byte is not also odd, shift the extracted word left 8 bits
8832     // otherwise clear the bottom 8 bits if we need to do an or.
8833     if (Elt1 >= 0) {
8834       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
8835                            DAG.getIntPtrConstant(Elt1 / 2));
8836       if ((Elt1 & 1) == 0)
8837         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
8838                              DAG.getConstant(8,
8839                                   TLI.getShiftAmountTy(InsElt.getValueType())));
8840       else if (Elt0 >= 0)
8841         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
8842                              DAG.getConstant(0xFF00, MVT::i16));
8843     }
8844     // If Elt0 is defined, extract it from the appropriate source.  If the
8845     // source byte is not also even, shift the extracted word right 8 bits. If
8846     // Elt1 was also defined, OR the extracted values together before
8847     // inserting them in the result.
8848     if (Elt0 >= 0) {
8849       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
8850                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
8851       if ((Elt0 & 1) != 0)
8852         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
8853                               DAG.getConstant(8,
8854                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
8855       else if (Elt1 >= 0)
8856         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
8857                              DAG.getConstant(0x00FF, MVT::i16));
8858       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
8859                          : InsElt0;
8860     }
8861     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
8862                        DAG.getIntPtrConstant(i));
8863   }
8864   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
8865 }
8866
8867 // v32i8 shuffles - Translate to VPSHUFB if possible.
8868 static
8869 SDValue LowerVECTOR_SHUFFLEv32i8(ShuffleVectorSDNode *SVOp,
8870                                  const X86Subtarget *Subtarget,
8871                                  SelectionDAG &DAG) {
8872   MVT VT = SVOp->getSimpleValueType(0);
8873   SDValue V1 = SVOp->getOperand(0);
8874   SDValue V2 = SVOp->getOperand(1);
8875   SDLoc dl(SVOp);
8876   SmallVector<int, 32> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
8877
8878   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
8879   bool V1IsAllZero = ISD::isBuildVectorAllZeros(V1.getNode());
8880   bool V2IsAllZero = ISD::isBuildVectorAllZeros(V2.getNode());
8881
8882   // VPSHUFB may be generated if
8883   // (1) one of input vector is undefined or zeroinitializer.
8884   // The mask value 0x80 puts 0 in the corresponding slot of the vector.
8885   // And (2) the mask indexes don't cross the 128-bit lane.
8886   if (VT != MVT::v32i8 || !Subtarget->hasInt256() ||
8887       (!V2IsUndef && !V2IsAllZero && !V1IsAllZero))
8888     return SDValue();
8889
8890   if (V1IsAllZero && !V2IsAllZero) {
8891     CommuteVectorShuffleMask(MaskVals, 32);
8892     V1 = V2;
8893   }
8894   return getPSHUFB(MaskVals, V1, dl, DAG);
8895 }
8896
8897 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
8898 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
8899 /// done when every pair / quad of shuffle mask elements point to elements in
8900 /// the right sequence. e.g.
8901 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
8902 static
8903 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
8904                                  SelectionDAG &DAG) {
8905   MVT VT = SVOp->getSimpleValueType(0);
8906   SDLoc dl(SVOp);
8907   unsigned NumElems = VT.getVectorNumElements();
8908   MVT NewVT;
8909   unsigned Scale;
8910   switch (VT.SimpleTy) {
8911   default: llvm_unreachable("Unexpected!");
8912   case MVT::v2i64:
8913   case MVT::v2f64:
8914            return SDValue(SVOp, 0);
8915   case MVT::v4f32:  NewVT = MVT::v2f64; Scale = 2; break;
8916   case MVT::v4i32:  NewVT = MVT::v2i64; Scale = 2; break;
8917   case MVT::v8i16:  NewVT = MVT::v4i32; Scale = 2; break;
8918   case MVT::v16i8:  NewVT = MVT::v4i32; Scale = 4; break;
8919   case MVT::v16i16: NewVT = MVT::v8i32; Scale = 2; break;
8920   case MVT::v32i8:  NewVT = MVT::v8i32; Scale = 4; break;
8921   }
8922
8923   SmallVector<int, 8> MaskVec;
8924   for (unsigned i = 0; i != NumElems; i += Scale) {
8925     int StartIdx = -1;
8926     for (unsigned j = 0; j != Scale; ++j) {
8927       int EltIdx = SVOp->getMaskElt(i+j);
8928       if (EltIdx < 0)
8929         continue;
8930       if (StartIdx < 0)
8931         StartIdx = (EltIdx / Scale);
8932       if (EltIdx != (int)(StartIdx*Scale + j))
8933         return SDValue();
8934     }
8935     MaskVec.push_back(StartIdx);
8936   }
8937
8938   SDValue V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(0));
8939   SDValue V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(1));
8940   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
8941 }
8942
8943 /// getVZextMovL - Return a zero-extending vector move low node.
8944 ///
8945 static SDValue getVZextMovL(MVT VT, MVT OpVT,
8946                             SDValue SrcOp, SelectionDAG &DAG,
8947                             const X86Subtarget *Subtarget, SDLoc dl) {
8948   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
8949     LoadSDNode *LD = nullptr;
8950     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
8951       LD = dyn_cast<LoadSDNode>(SrcOp);
8952     if (!LD) {
8953       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
8954       // instead.
8955       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
8956       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
8957           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
8958           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
8959           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
8960         // PR2108
8961         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
8962         return DAG.getNode(ISD::BITCAST, dl, VT,
8963                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
8964                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
8965                                                    OpVT,
8966                                                    SrcOp.getOperand(0)
8967                                                           .getOperand(0))));
8968       }
8969     }
8970   }
8971
8972   return DAG.getNode(ISD::BITCAST, dl, VT,
8973                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
8974                                  DAG.getNode(ISD::BITCAST, dl,
8975                                              OpVT, SrcOp)));
8976 }
8977
8978 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
8979 /// which could not be matched by any known target speficic shuffle
8980 static SDValue
8981 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
8982
8983   SDValue NewOp = Compact8x32ShuffleNode(SVOp, DAG);
8984   if (NewOp.getNode())
8985     return NewOp;
8986
8987   MVT VT = SVOp->getSimpleValueType(0);
8988
8989   unsigned NumElems = VT.getVectorNumElements();
8990   unsigned NumLaneElems = NumElems / 2;
8991
8992   SDLoc dl(SVOp);
8993   MVT EltVT = VT.getVectorElementType();
8994   MVT NVT = MVT::getVectorVT(EltVT, NumLaneElems);
8995   SDValue Output[2];
8996
8997   SmallVector<int, 16> Mask;
8998   for (unsigned l = 0; l < 2; ++l) {
8999     // Build a shuffle mask for the output, discovering on the fly which
9000     // input vectors to use as shuffle operands (recorded in InputUsed).
9001     // If building a suitable shuffle vector proves too hard, then bail
9002     // out with UseBuildVector set.
9003     bool UseBuildVector = false;
9004     int InputUsed[2] = { -1, -1 }; // Not yet discovered.
9005     unsigned LaneStart = l * NumLaneElems;
9006     for (unsigned i = 0; i != NumLaneElems; ++i) {
9007       // The mask element.  This indexes into the input.
9008       int Idx = SVOp->getMaskElt(i+LaneStart);
9009       if (Idx < 0) {
9010         // the mask element does not index into any input vector.
9011         Mask.push_back(-1);
9012         continue;
9013       }
9014
9015       // The input vector this mask element indexes into.
9016       int Input = Idx / NumLaneElems;
9017
9018       // Turn the index into an offset from the start of the input vector.
9019       Idx -= Input * NumLaneElems;
9020
9021       // Find or create a shuffle vector operand to hold this input.
9022       unsigned OpNo;
9023       for (OpNo = 0; OpNo < array_lengthof(InputUsed); ++OpNo) {
9024         if (InputUsed[OpNo] == Input)
9025           // This input vector is already an operand.
9026           break;
9027         if (InputUsed[OpNo] < 0) {
9028           // Create a new operand for this input vector.
9029           InputUsed[OpNo] = Input;
9030           break;
9031         }
9032       }
9033
9034       if (OpNo >= array_lengthof(InputUsed)) {
9035         // More than two input vectors used!  Give up on trying to create a
9036         // shuffle vector.  Insert all elements into a BUILD_VECTOR instead.
9037         UseBuildVector = true;
9038         break;
9039       }
9040
9041       // Add the mask index for the new shuffle vector.
9042       Mask.push_back(Idx + OpNo * NumLaneElems);
9043     }
9044
9045     if (UseBuildVector) {
9046       SmallVector<SDValue, 16> SVOps;
9047       for (unsigned i = 0; i != NumLaneElems; ++i) {
9048         // The mask element.  This indexes into the input.
9049         int Idx = SVOp->getMaskElt(i+LaneStart);
9050         if (Idx < 0) {
9051           SVOps.push_back(DAG.getUNDEF(EltVT));
9052           continue;
9053         }
9054
9055         // The input vector this mask element indexes into.
9056         int Input = Idx / NumElems;
9057
9058         // Turn the index into an offset from the start of the input vector.
9059         Idx -= Input * NumElems;
9060
9061         // Extract the vector element by hand.
9062         SVOps.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
9063                                     SVOp->getOperand(Input),
9064                                     DAG.getIntPtrConstant(Idx)));
9065       }
9066
9067       // Construct the output using a BUILD_VECTOR.
9068       Output[l] = DAG.getNode(ISD::BUILD_VECTOR, dl, NVT, SVOps);
9069     } else if (InputUsed[0] < 0) {
9070       // No input vectors were used! The result is undefined.
9071       Output[l] = DAG.getUNDEF(NVT);
9072     } else {
9073       SDValue Op0 = Extract128BitVector(SVOp->getOperand(InputUsed[0] / 2),
9074                                         (InputUsed[0] % 2) * NumLaneElems,
9075                                         DAG, dl);
9076       // If only one input was used, use an undefined vector for the other.
9077       SDValue Op1 = (InputUsed[1] < 0) ? DAG.getUNDEF(NVT) :
9078         Extract128BitVector(SVOp->getOperand(InputUsed[1] / 2),
9079                             (InputUsed[1] % 2) * NumLaneElems, DAG, dl);
9080       // At least one input vector was used. Create a new shuffle vector.
9081       Output[l] = DAG.getVectorShuffle(NVT, dl, Op0, Op1, &Mask[0]);
9082     }
9083
9084     Mask.clear();
9085   }
9086
9087   // Concatenate the result back
9088   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, Output[0], Output[1]);
9089 }
9090
9091 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
9092 /// 4 elements, and match them with several different shuffle types.
9093 static SDValue
9094 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
9095   SDValue V1 = SVOp->getOperand(0);
9096   SDValue V2 = SVOp->getOperand(1);
9097   SDLoc dl(SVOp);
9098   MVT VT = SVOp->getSimpleValueType(0);
9099
9100   assert(VT.is128BitVector() && "Unsupported vector size");
9101
9102   std::pair<int, int> Locs[4];
9103   int Mask1[] = { -1, -1, -1, -1 };
9104   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
9105
9106   unsigned NumHi = 0;
9107   unsigned NumLo = 0;
9108   for (unsigned i = 0; i != 4; ++i) {
9109     int Idx = PermMask[i];
9110     if (Idx < 0) {
9111       Locs[i] = std::make_pair(-1, -1);
9112     } else {
9113       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
9114       if (Idx < 4) {
9115         Locs[i] = std::make_pair(0, NumLo);
9116         Mask1[NumLo] = Idx;
9117         NumLo++;
9118       } else {
9119         Locs[i] = std::make_pair(1, NumHi);
9120         if (2+NumHi < 4)
9121           Mask1[2+NumHi] = Idx;
9122         NumHi++;
9123       }
9124     }
9125   }
9126
9127   if (NumLo <= 2 && NumHi <= 2) {
9128     // If no more than two elements come from either vector. This can be
9129     // implemented with two shuffles. First shuffle gather the elements.
9130     // The second shuffle, which takes the first shuffle as both of its
9131     // vector operands, put the elements into the right order.
9132     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
9133
9134     int Mask2[] = { -1, -1, -1, -1 };
9135
9136     for (unsigned i = 0; i != 4; ++i)
9137       if (Locs[i].first != -1) {
9138         unsigned Idx = (i < 2) ? 0 : 4;
9139         Idx += Locs[i].first * 2 + Locs[i].second;
9140         Mask2[i] = Idx;
9141       }
9142
9143     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
9144   }
9145
9146   if (NumLo == 3 || NumHi == 3) {
9147     // Otherwise, we must have three elements from one vector, call it X, and
9148     // one element from the other, call it Y.  First, use a shufps to build an
9149     // intermediate vector with the one element from Y and the element from X
9150     // that will be in the same half in the final destination (the indexes don't
9151     // matter). Then, use a shufps to build the final vector, taking the half
9152     // containing the element from Y from the intermediate, and the other half
9153     // from X.
9154     if (NumHi == 3) {
9155       // Normalize it so the 3 elements come from V1.
9156       CommuteVectorShuffleMask(PermMask, 4);
9157       std::swap(V1, V2);
9158     }
9159
9160     // Find the element from V2.
9161     unsigned HiIndex;
9162     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
9163       int Val = PermMask[HiIndex];
9164       if (Val < 0)
9165         continue;
9166       if (Val >= 4)
9167         break;
9168     }
9169
9170     Mask1[0] = PermMask[HiIndex];
9171     Mask1[1] = -1;
9172     Mask1[2] = PermMask[HiIndex^1];
9173     Mask1[3] = -1;
9174     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
9175
9176     if (HiIndex >= 2) {
9177       Mask1[0] = PermMask[0];
9178       Mask1[1] = PermMask[1];
9179       Mask1[2] = HiIndex & 1 ? 6 : 4;
9180       Mask1[3] = HiIndex & 1 ? 4 : 6;
9181       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
9182     }
9183
9184     Mask1[0] = HiIndex & 1 ? 2 : 0;
9185     Mask1[1] = HiIndex & 1 ? 0 : 2;
9186     Mask1[2] = PermMask[2];
9187     Mask1[3] = PermMask[3];
9188     if (Mask1[2] >= 0)
9189       Mask1[2] += 4;
9190     if (Mask1[3] >= 0)
9191       Mask1[3] += 4;
9192     return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
9193   }
9194
9195   // Break it into (shuffle shuffle_hi, shuffle_lo).
9196   int LoMask[] = { -1, -1, -1, -1 };
9197   int HiMask[] = { -1, -1, -1, -1 };
9198
9199   int *MaskPtr = LoMask;
9200   unsigned MaskIdx = 0;
9201   unsigned LoIdx = 0;
9202   unsigned HiIdx = 2;
9203   for (unsigned i = 0; i != 4; ++i) {
9204     if (i == 2) {
9205       MaskPtr = HiMask;
9206       MaskIdx = 1;
9207       LoIdx = 0;
9208       HiIdx = 2;
9209     }
9210     int Idx = PermMask[i];
9211     if (Idx < 0) {
9212       Locs[i] = std::make_pair(-1, -1);
9213     } else if (Idx < 4) {
9214       Locs[i] = std::make_pair(MaskIdx, LoIdx);
9215       MaskPtr[LoIdx] = Idx;
9216       LoIdx++;
9217     } else {
9218       Locs[i] = std::make_pair(MaskIdx, HiIdx);
9219       MaskPtr[HiIdx] = Idx;
9220       HiIdx++;
9221     }
9222   }
9223
9224   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
9225   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
9226   int MaskOps[] = { -1, -1, -1, -1 };
9227   for (unsigned i = 0; i != 4; ++i)
9228     if (Locs[i].first != -1)
9229       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
9230   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
9231 }
9232
9233 static bool MayFoldVectorLoad(SDValue V) {
9234   while (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
9235     V = V.getOperand(0);
9236
9237   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
9238     V = V.getOperand(0);
9239   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
9240       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
9241     // BUILD_VECTOR (load), undef
9242     V = V.getOperand(0);
9243
9244   return MayFoldLoad(V);
9245 }
9246
9247 static
9248 SDValue getMOVDDup(SDValue &Op, SDLoc &dl, SDValue V1, SelectionDAG &DAG) {
9249   MVT VT = Op.getSimpleValueType();
9250
9251   // Canonizalize to v2f64.
9252   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
9253   return DAG.getNode(ISD::BITCAST, dl, VT,
9254                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
9255                                           V1, DAG));
9256 }
9257
9258 static
9259 SDValue getMOVLowToHigh(SDValue &Op, SDLoc &dl, SelectionDAG &DAG,
9260                         bool HasSSE2) {
9261   SDValue V1 = Op.getOperand(0);
9262   SDValue V2 = Op.getOperand(1);
9263   MVT VT = Op.getSimpleValueType();
9264
9265   assert(VT != MVT::v2i64 && "unsupported shuffle type");
9266
9267   if (HasSSE2 && VT == MVT::v2f64)
9268     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
9269
9270   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
9271   return DAG.getNode(ISD::BITCAST, dl, VT,
9272                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
9273                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
9274                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
9275 }
9276
9277 static
9278 SDValue getMOVHighToLow(SDValue &Op, SDLoc &dl, SelectionDAG &DAG) {
9279   SDValue V1 = Op.getOperand(0);
9280   SDValue V2 = Op.getOperand(1);
9281   MVT VT = Op.getSimpleValueType();
9282
9283   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
9284          "unsupported shuffle type");
9285
9286   if (V2.getOpcode() == ISD::UNDEF)
9287     V2 = V1;
9288
9289   // v4i32 or v4f32
9290   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
9291 }
9292
9293 static
9294 SDValue getMOVLP(SDValue &Op, SDLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
9295   SDValue V1 = Op.getOperand(0);
9296   SDValue V2 = Op.getOperand(1);
9297   MVT VT = Op.getSimpleValueType();
9298   unsigned NumElems = VT.getVectorNumElements();
9299
9300   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
9301   // operand of these instructions is only memory, so check if there's a
9302   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
9303   // same masks.
9304   bool CanFoldLoad = false;
9305
9306   // Trivial case, when V2 comes from a load.
9307   if (MayFoldVectorLoad(V2))
9308     CanFoldLoad = true;
9309
9310   // When V1 is a load, it can be folded later into a store in isel, example:
9311   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
9312   //    turns into:
9313   //  (MOVLPSmr addr:$src1, VR128:$src2)
9314   // So, recognize this potential and also use MOVLPS or MOVLPD
9315   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
9316     CanFoldLoad = true;
9317
9318   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9319   if (CanFoldLoad) {
9320     if (HasSSE2 && NumElems == 2)
9321       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
9322
9323     if (NumElems == 4)
9324       // If we don't care about the second element, proceed to use movss.
9325       if (SVOp->getMaskElt(1) != -1)
9326         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
9327   }
9328
9329   // movl and movlp will both match v2i64, but v2i64 is never matched by
9330   // movl earlier because we make it strict to avoid messing with the movlp load
9331   // folding logic (see the code above getMOVLP call). Match it here then,
9332   // this is horrible, but will stay like this until we move all shuffle
9333   // matching to x86 specific nodes. Note that for the 1st condition all
9334   // types are matched with movsd.
9335   if (HasSSE2) {
9336     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
9337     // as to remove this logic from here, as much as possible
9338     if (NumElems == 2 || !isMOVLMask(SVOp->getMask(), VT))
9339       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
9340     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
9341   }
9342
9343   assert(VT != MVT::v4i32 && "unsupported shuffle type");
9344
9345   // Invert the operand order and use SHUFPS to match it.
9346   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
9347                               getShuffleSHUFImmediate(SVOp), DAG);
9348 }
9349
9350 static SDValue NarrowVectorLoadToElement(LoadSDNode *Load, unsigned Index,
9351                                          SelectionDAG &DAG) {
9352   SDLoc dl(Load);
9353   MVT VT = Load->getSimpleValueType(0);
9354   MVT EVT = VT.getVectorElementType();
9355   SDValue Addr = Load->getOperand(1);
9356   SDValue NewAddr = DAG.getNode(
9357       ISD::ADD, dl, Addr.getSimpleValueType(), Addr,
9358       DAG.getConstant(Index * EVT.getStoreSize(), Addr.getSimpleValueType()));
9359
9360   SDValue NewLoad =
9361       DAG.getLoad(EVT, dl, Load->getChain(), NewAddr,
9362                   DAG.getMachineFunction().getMachineMemOperand(
9363                       Load->getMemOperand(), 0, EVT.getStoreSize()));
9364   return NewLoad;
9365 }
9366
9367 // It is only safe to call this function if isINSERTPSMask is true for
9368 // this shufflevector mask.
9369 static SDValue getINSERTPS(ShuffleVectorSDNode *SVOp, SDLoc &dl,
9370                            SelectionDAG &DAG) {
9371   // Generate an insertps instruction when inserting an f32 from memory onto a
9372   // v4f32 or when copying a member from one v4f32 to another.
9373   // We also use it for transferring i32 from one register to another,
9374   // since it simply copies the same bits.
9375   // If we're transferring an i32 from memory to a specific element in a
9376   // register, we output a generic DAG that will match the PINSRD
9377   // instruction.
9378   MVT VT = SVOp->getSimpleValueType(0);
9379   MVT EVT = VT.getVectorElementType();
9380   SDValue V1 = SVOp->getOperand(0);
9381   SDValue V2 = SVOp->getOperand(1);
9382   auto Mask = SVOp->getMask();
9383   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
9384          "unsupported vector type for insertps/pinsrd");
9385
9386   auto FromV1Predicate = [](const int &i) { return i < 4 && i > -1; };
9387   auto FromV2Predicate = [](const int &i) { return i >= 4; };
9388   int FromV1 = std::count_if(Mask.begin(), Mask.end(), FromV1Predicate);
9389
9390   SDValue From;
9391   SDValue To;
9392   unsigned DestIndex;
9393   if (FromV1 == 1) {
9394     From = V1;
9395     To = V2;
9396     DestIndex = std::find_if(Mask.begin(), Mask.end(), FromV1Predicate) -
9397                 Mask.begin();
9398
9399     // If we have 1 element from each vector, we have to check if we're
9400     // changing V1's element's place. If so, we're done. Otherwise, we
9401     // should assume we're changing V2's element's place and behave
9402     // accordingly.
9403     int FromV2 = std::count_if(Mask.begin(), Mask.end(), FromV2Predicate);
9404     assert(DestIndex <= INT32_MAX && "truncated destination index");
9405     if (FromV1 == FromV2 &&
9406         static_cast<int>(DestIndex) == Mask[DestIndex] % 4) {
9407       From = V2;
9408       To = V1;
9409       DestIndex =
9410           std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
9411     }
9412   } else {
9413     assert(std::count_if(Mask.begin(), Mask.end(), FromV2Predicate) == 1 &&
9414            "More than one element from V1 and from V2, or no elements from one "
9415            "of the vectors. This case should not have returned true from "
9416            "isINSERTPSMask");
9417     From = V2;
9418     To = V1;
9419     DestIndex =
9420         std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
9421   }
9422
9423   // Get an index into the source vector in the range [0,4) (the mask is
9424   // in the range [0,8) because it can address V1 and V2)
9425   unsigned SrcIndex = Mask[DestIndex] % 4;
9426   if (MayFoldLoad(From)) {
9427     // Trivial case, when From comes from a load and is only used by the
9428     // shuffle. Make it use insertps from the vector that we need from that
9429     // load.
9430     SDValue NewLoad =
9431         NarrowVectorLoadToElement(cast<LoadSDNode>(From), SrcIndex, DAG);
9432     if (!NewLoad.getNode())
9433       return SDValue();
9434
9435     if (EVT == MVT::f32) {
9436       // Create this as a scalar to vector to match the instruction pattern.
9437       SDValue LoadScalarToVector =
9438           DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, NewLoad);
9439       SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4);
9440       return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, LoadScalarToVector,
9441                          InsertpsMask);
9442     } else { // EVT == MVT::i32
9443       // If we're getting an i32 from memory, use an INSERT_VECTOR_ELT
9444       // instruction, to match the PINSRD instruction, which loads an i32 to a
9445       // certain vector element.
9446       return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, To, NewLoad,
9447                          DAG.getConstant(DestIndex, MVT::i32));
9448     }
9449   }
9450
9451   // Vector-element-to-vector
9452   SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4 | SrcIndex << 6);
9453   return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, From, InsertpsMask);
9454 }
9455
9456 // Reduce a vector shuffle to zext.
9457 static SDValue LowerVectorIntExtend(SDValue Op, const X86Subtarget *Subtarget,
9458                                     SelectionDAG &DAG) {
9459   // PMOVZX is only available from SSE41.
9460   if (!Subtarget->hasSSE41())
9461     return SDValue();
9462
9463   MVT VT = Op.getSimpleValueType();
9464
9465   // Only AVX2 support 256-bit vector integer extending.
9466   if (!Subtarget->hasInt256() && VT.is256BitVector())
9467     return SDValue();
9468
9469   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9470   SDLoc DL(Op);
9471   SDValue V1 = Op.getOperand(0);
9472   SDValue V2 = Op.getOperand(1);
9473   unsigned NumElems = VT.getVectorNumElements();
9474
9475   // Extending is an unary operation and the element type of the source vector
9476   // won't be equal to or larger than i64.
9477   if (V2.getOpcode() != ISD::UNDEF || !VT.isInteger() ||
9478       VT.getVectorElementType() == MVT::i64)
9479     return SDValue();
9480
9481   // Find the expansion ratio, e.g. expanding from i8 to i32 has a ratio of 4.
9482   unsigned Shift = 1; // Start from 2, i.e. 1 << 1.
9483   while ((1U << Shift) < NumElems) {
9484     if (SVOp->getMaskElt(1U << Shift) == 1)
9485       break;
9486     Shift += 1;
9487     // The maximal ratio is 8, i.e. from i8 to i64.
9488     if (Shift > 3)
9489       return SDValue();
9490   }
9491
9492   // Check the shuffle mask.
9493   unsigned Mask = (1U << Shift) - 1;
9494   for (unsigned i = 0; i != NumElems; ++i) {
9495     int EltIdx = SVOp->getMaskElt(i);
9496     if ((i & Mask) != 0 && EltIdx != -1)
9497       return SDValue();
9498     if ((i & Mask) == 0 && (unsigned)EltIdx != (i >> Shift))
9499       return SDValue();
9500   }
9501
9502   unsigned NBits = VT.getVectorElementType().getSizeInBits() << Shift;
9503   MVT NeVT = MVT::getIntegerVT(NBits);
9504   MVT NVT = MVT::getVectorVT(NeVT, NumElems >> Shift);
9505
9506   if (!DAG.getTargetLoweringInfo().isTypeLegal(NVT))
9507     return SDValue();
9508
9509   // Simplify the operand as it's prepared to be fed into shuffle.
9510   unsigned SignificantBits = NVT.getSizeInBits() >> Shift;
9511   if (V1.getOpcode() == ISD::BITCAST &&
9512       V1.getOperand(0).getOpcode() == ISD::SCALAR_TO_VECTOR &&
9513       V1.getOperand(0).getOperand(0).getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
9514       V1.getOperand(0).getOperand(0)
9515         .getSimpleValueType().getSizeInBits() == SignificantBits) {
9516     // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast x)
9517     SDValue V = V1.getOperand(0).getOperand(0).getOperand(0);
9518     ConstantSDNode *CIdx =
9519       dyn_cast<ConstantSDNode>(V1.getOperand(0).getOperand(0).getOperand(1));
9520     // If it's foldable, i.e. normal load with single use, we will let code
9521     // selection to fold it. Otherwise, we will short the conversion sequence.
9522     if (CIdx && CIdx->getZExtValue() == 0 &&
9523         (!ISD::isNormalLoad(V.getNode()) || !V.hasOneUse())) {
9524       MVT FullVT = V.getSimpleValueType();
9525       MVT V1VT = V1.getSimpleValueType();
9526       if (FullVT.getSizeInBits() > V1VT.getSizeInBits()) {
9527         // The "ext_vec_elt" node is wider than the result node.
9528         // In this case we should extract subvector from V.
9529         // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast (extract_subvector x)).
9530         unsigned Ratio = FullVT.getSizeInBits() / V1VT.getSizeInBits();
9531         MVT SubVecVT = MVT::getVectorVT(FullVT.getVectorElementType(),
9532                                         FullVT.getVectorNumElements()/Ratio);
9533         V = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVecVT, V,
9534                         DAG.getIntPtrConstant(0));
9535       }
9536       V1 = DAG.getNode(ISD::BITCAST, DL, V1VT, V);
9537     }
9538   }
9539
9540   return DAG.getNode(ISD::BITCAST, DL, VT,
9541                      DAG.getNode(X86ISD::VZEXT, DL, NVT, V1));
9542 }
9543
9544 static SDValue NormalizeVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
9545                                       SelectionDAG &DAG) {
9546   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9547   MVT VT = Op.getSimpleValueType();
9548   SDLoc dl(Op);
9549   SDValue V1 = Op.getOperand(0);
9550   SDValue V2 = Op.getOperand(1);
9551
9552   if (isZeroShuffle(SVOp))
9553     return getZeroVector(VT, Subtarget, DAG, dl);
9554
9555   // Handle splat operations
9556   if (SVOp->isSplat()) {
9557     // Use vbroadcast whenever the splat comes from a foldable load
9558     SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
9559     if (Broadcast.getNode())
9560       return Broadcast;
9561   }
9562
9563   // Check integer expanding shuffles.
9564   SDValue NewOp = LowerVectorIntExtend(Op, Subtarget, DAG);
9565   if (NewOp.getNode())
9566     return NewOp;
9567
9568   // If the shuffle can be profitably rewritten as a narrower shuffle, then
9569   // do it!
9570   if (VT == MVT::v8i16 || VT == MVT::v16i8 || VT == MVT::v16i16 ||
9571       VT == MVT::v32i8) {
9572     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
9573     if (NewOp.getNode())
9574       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
9575   } else if (VT.is128BitVector() && Subtarget->hasSSE2()) {
9576     // FIXME: Figure out a cleaner way to do this.
9577     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
9578       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
9579       if (NewOp.getNode()) {
9580         MVT NewVT = NewOp.getSimpleValueType();
9581         if (isCommutedMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(),
9582                                NewVT, true, false))
9583           return getVZextMovL(VT, NewVT, NewOp.getOperand(0), DAG, Subtarget,
9584                               dl);
9585       }
9586     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
9587       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
9588       if (NewOp.getNode()) {
9589         MVT NewVT = NewOp.getSimpleValueType();
9590         if (isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(), NewVT))
9591           return getVZextMovL(VT, NewVT, NewOp.getOperand(1), DAG, Subtarget,
9592                               dl);
9593       }
9594     }
9595   }
9596   return SDValue();
9597 }
9598
9599 SDValue
9600 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
9601   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9602   SDValue V1 = Op.getOperand(0);
9603   SDValue V2 = Op.getOperand(1);
9604   MVT VT = Op.getSimpleValueType();
9605   SDLoc dl(Op);
9606   unsigned NumElems = VT.getVectorNumElements();
9607   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
9608   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
9609   bool V1IsSplat = false;
9610   bool V2IsSplat = false;
9611   bool HasSSE2 = Subtarget->hasSSE2();
9612   bool HasFp256    = Subtarget->hasFp256();
9613   bool HasInt256   = Subtarget->hasInt256();
9614   MachineFunction &MF = DAG.getMachineFunction();
9615   bool OptForSize = MF.getFunction()->getAttributes().
9616     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
9617
9618   // Check if we should use the experimental vector shuffle lowering. If so,
9619   // delegate completely to that code path.
9620   if (ExperimentalVectorShuffleLowering)
9621     return lowerVectorShuffle(Op, Subtarget, DAG);
9622
9623   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
9624
9625   if (V1IsUndef && V2IsUndef)
9626     return DAG.getUNDEF(VT);
9627
9628   // When we create a shuffle node we put the UNDEF node to second operand,
9629   // but in some cases the first operand may be transformed to UNDEF.
9630   // In this case we should just commute the node.
9631   if (V1IsUndef)
9632     return DAG.getCommutedVectorShuffle(*SVOp);
9633
9634   // Vector shuffle lowering takes 3 steps:
9635   //
9636   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
9637   //    narrowing and commutation of operands should be handled.
9638   // 2) Matching of shuffles with known shuffle masks to x86 target specific
9639   //    shuffle nodes.
9640   // 3) Rewriting of unmatched masks into new generic shuffle operations,
9641   //    so the shuffle can be broken into other shuffles and the legalizer can
9642   //    try the lowering again.
9643   //
9644   // The general idea is that no vector_shuffle operation should be left to
9645   // be matched during isel, all of them must be converted to a target specific
9646   // node here.
9647
9648   // Normalize the input vectors. Here splats, zeroed vectors, profitable
9649   // narrowing and commutation of operands should be handled. The actual code
9650   // doesn't include all of those, work in progress...
9651   SDValue NewOp = NormalizeVectorShuffle(Op, Subtarget, DAG);
9652   if (NewOp.getNode())
9653     return NewOp;
9654
9655   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
9656
9657   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
9658   // unpckh_undef). Only use pshufd if speed is more important than size.
9659   if (OptForSize && isUNPCKL_v_undef_Mask(M, VT, HasInt256))
9660     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
9661   if (OptForSize && isUNPCKH_v_undef_Mask(M, VT, HasInt256))
9662     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
9663
9664   if (isMOVDDUPMask(M, VT) && Subtarget->hasSSE3() &&
9665       V2IsUndef && MayFoldVectorLoad(V1))
9666     return getMOVDDup(Op, dl, V1, DAG);
9667
9668   if (isMOVHLPS_v_undef_Mask(M, VT))
9669     return getMOVHighToLow(Op, dl, DAG);
9670
9671   // Use to match splats
9672   if (HasSSE2 && isUNPCKHMask(M, VT, HasInt256) && V2IsUndef &&
9673       (VT == MVT::v2f64 || VT == MVT::v2i64))
9674     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
9675
9676   if (isPSHUFDMask(M, VT)) {
9677     // The actual implementation will match the mask in the if above and then
9678     // during isel it can match several different instructions, not only pshufd
9679     // as its name says, sad but true, emulate the behavior for now...
9680     if (isMOVDDUPMask(M, VT) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
9681       return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
9682
9683     unsigned TargetMask = getShuffleSHUFImmediate(SVOp);
9684
9685     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
9686       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
9687
9688     if (HasFp256 && (VT == MVT::v4f32 || VT == MVT::v2f64))
9689       return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1, TargetMask,
9690                                   DAG);
9691
9692     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
9693                                 TargetMask, DAG);
9694   }
9695
9696   if (isPALIGNRMask(M, VT, Subtarget))
9697     return getTargetShuffleNode(X86ISD::PALIGNR, dl, VT, V1, V2,
9698                                 getShufflePALIGNRImmediate(SVOp),
9699                                 DAG);
9700
9701   if (isVALIGNMask(M, VT, Subtarget))
9702     return getTargetShuffleNode(X86ISD::VALIGN, dl, VT, V1, V2,
9703                                 getShuffleVALIGNImmediate(SVOp),
9704                                 DAG);
9705
9706   // Check if this can be converted into a logical shift.
9707   bool isLeft = false;
9708   unsigned ShAmt = 0;
9709   SDValue ShVal;
9710   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
9711   if (isShift && ShVal.hasOneUse()) {
9712     // If the shifted value has multiple uses, it may be cheaper to use
9713     // v_set0 + movlhps or movhlps, etc.
9714     MVT EltVT = VT.getVectorElementType();
9715     ShAmt *= EltVT.getSizeInBits();
9716     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
9717   }
9718
9719   if (isMOVLMask(M, VT)) {
9720     if (ISD::isBuildVectorAllZeros(V1.getNode()))
9721       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
9722     if (!isMOVLPMask(M, VT)) {
9723       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
9724         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
9725
9726       if (VT == MVT::v4i32 || VT == MVT::v4f32)
9727         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
9728     }
9729   }
9730
9731   // FIXME: fold these into legal mask.
9732   if (isMOVLHPSMask(M, VT) && !isUNPCKLMask(M, VT, HasInt256))
9733     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
9734
9735   if (isMOVHLPSMask(M, VT))
9736     return getMOVHighToLow(Op, dl, DAG);
9737
9738   if (V2IsUndef && isMOVSHDUPMask(M, VT, Subtarget))
9739     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
9740
9741   if (V2IsUndef && isMOVSLDUPMask(M, VT, Subtarget))
9742     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
9743
9744   if (isMOVLPMask(M, VT))
9745     return getMOVLP(Op, dl, DAG, HasSSE2);
9746
9747   if (ShouldXformToMOVHLPS(M, VT) ||
9748       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), M, VT))
9749     return DAG.getCommutedVectorShuffle(*SVOp);
9750
9751   if (isShift) {
9752     // No better options. Use a vshldq / vsrldq.
9753     MVT EltVT = VT.getVectorElementType();
9754     ShAmt *= EltVT.getSizeInBits();
9755     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
9756   }
9757
9758   bool Commuted = false;
9759   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
9760   // 1,1,1,1 -> v8i16 though.
9761   BitVector UndefElements;
9762   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V1.getNode()))
9763     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
9764       V1IsSplat = true;
9765   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V2.getNode()))
9766     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
9767       V2IsSplat = true;
9768
9769   // Canonicalize the splat or undef, if present, to be on the RHS.
9770   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
9771     CommuteVectorShuffleMask(M, NumElems);
9772     std::swap(V1, V2);
9773     std::swap(V1IsSplat, V2IsSplat);
9774     Commuted = true;
9775   }
9776
9777   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
9778     // Shuffling low element of v1 into undef, just return v1.
9779     if (V2IsUndef)
9780       return V1;
9781     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
9782     // the instruction selector will not match, so get a canonical MOVL with
9783     // swapped operands to undo the commute.
9784     return getMOVL(DAG, dl, VT, V2, V1);
9785   }
9786
9787   if (isUNPCKLMask(M, VT, HasInt256))
9788     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
9789
9790   if (isUNPCKHMask(M, VT, HasInt256))
9791     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
9792
9793   if (V2IsSplat) {
9794     // Normalize mask so all entries that point to V2 points to its first
9795     // element then try to match unpck{h|l} again. If match, return a
9796     // new vector_shuffle with the corrected mask.p
9797     SmallVector<int, 8> NewMask(M.begin(), M.end());
9798     NormalizeMask(NewMask, NumElems);
9799     if (isUNPCKLMask(NewMask, VT, HasInt256, true))
9800       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
9801     if (isUNPCKHMask(NewMask, VT, HasInt256, true))
9802       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
9803   }
9804
9805   if (Commuted) {
9806     // Commute is back and try unpck* again.
9807     // FIXME: this seems wrong.
9808     CommuteVectorShuffleMask(M, NumElems);
9809     std::swap(V1, V2);
9810     std::swap(V1IsSplat, V2IsSplat);
9811
9812     if (isUNPCKLMask(M, VT, HasInt256))
9813       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
9814
9815     if (isUNPCKHMask(M, VT, HasInt256))
9816       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
9817   }
9818
9819   // Normalize the node to match x86 shuffle ops if needed
9820   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true)))
9821     return DAG.getCommutedVectorShuffle(*SVOp);
9822
9823   // The checks below are all present in isShuffleMaskLegal, but they are
9824   // inlined here right now to enable us to directly emit target specific
9825   // nodes, and remove one by one until they don't return Op anymore.
9826
9827   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
9828       SVOp->getSplatIndex() == 0 && V2IsUndef) {
9829     if (VT == MVT::v2f64 || VT == MVT::v2i64)
9830       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
9831   }
9832
9833   if (isPSHUFHWMask(M, VT, HasInt256))
9834     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
9835                                 getShufflePSHUFHWImmediate(SVOp),
9836                                 DAG);
9837
9838   if (isPSHUFLWMask(M, VT, HasInt256))
9839     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
9840                                 getShufflePSHUFLWImmediate(SVOp),
9841                                 DAG);
9842
9843   unsigned MaskValue;
9844   if (isBlendMask(M, VT, Subtarget->hasSSE41(), Subtarget->hasInt256(),
9845                   &MaskValue))
9846     return LowerVECTOR_SHUFFLEtoBlend(SVOp, MaskValue, Subtarget, DAG);
9847
9848   if (isSHUFPMask(M, VT))
9849     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
9850                                 getShuffleSHUFImmediate(SVOp), DAG);
9851
9852   if (isUNPCKL_v_undef_Mask(M, VT, HasInt256))
9853     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
9854   if (isUNPCKH_v_undef_Mask(M, VT, HasInt256))
9855     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
9856
9857   //===--------------------------------------------------------------------===//
9858   // Generate target specific nodes for 128 or 256-bit shuffles only
9859   // supported in the AVX instruction set.
9860   //
9861
9862   // Handle VMOVDDUPY permutations
9863   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasFp256))
9864     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
9865
9866   // Handle VPERMILPS/D* permutations
9867   if (isVPERMILPMask(M, VT)) {
9868     if ((HasInt256 && VT == MVT::v8i32) || VT == MVT::v16i32)
9869       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
9870                                   getShuffleSHUFImmediate(SVOp), DAG);
9871     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
9872                                 getShuffleSHUFImmediate(SVOp), DAG);
9873   }
9874
9875   unsigned Idx;
9876   if (VT.is512BitVector() && isINSERT64x4Mask(M, VT, &Idx))
9877     return Insert256BitVector(V1, Extract256BitVector(V2, 0, DAG, dl),
9878                               Idx*(NumElems/2), DAG, dl);
9879
9880   // Handle VPERM2F128/VPERM2I128 permutations
9881   if (isVPERM2X128Mask(M, VT, HasFp256))
9882     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
9883                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
9884
9885   if (Subtarget->hasSSE41() && isINSERTPSMask(M, VT))
9886     return getINSERTPS(SVOp, dl, DAG);
9887
9888   unsigned Imm8;
9889   if (V2IsUndef && HasInt256 && isPermImmMask(M, VT, Imm8))
9890     return getTargetShuffleNode(X86ISD::VPERMI, dl, VT, V1, Imm8, DAG);
9891
9892   if ((V2IsUndef && HasInt256 && VT.is256BitVector() && NumElems == 8) ||
9893       VT.is512BitVector()) {
9894     MVT MaskEltVT = MVT::getIntegerVT(VT.getVectorElementType().getSizeInBits());
9895     MVT MaskVectorVT = MVT::getVectorVT(MaskEltVT, NumElems);
9896     SmallVector<SDValue, 16> permclMask;
9897     for (unsigned i = 0; i != NumElems; ++i) {
9898       permclMask.push_back(DAG.getConstant((M[i]>=0) ? M[i] : 0, MaskEltVT));
9899     }
9900
9901     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVectorVT, permclMask);
9902     if (V2IsUndef)
9903       // Bitcast is for VPERMPS since mask is v8i32 but node takes v8f32
9904       return DAG.getNode(X86ISD::VPERMV, dl, VT,
9905                           DAG.getNode(ISD::BITCAST, dl, VT, Mask), V1);
9906     return DAG.getNode(X86ISD::VPERMV3, dl, VT, V1,
9907                        DAG.getNode(ISD::BITCAST, dl, VT, Mask), V2);
9908   }
9909
9910   //===--------------------------------------------------------------------===//
9911   // Since no target specific shuffle was selected for this generic one,
9912   // lower it into other known shuffles. FIXME: this isn't true yet, but
9913   // this is the plan.
9914   //
9915
9916   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
9917   if (VT == MVT::v8i16) {
9918     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, Subtarget, DAG);
9919     if (NewOp.getNode())
9920       return NewOp;
9921   }
9922
9923   if (VT == MVT::v16i16 && Subtarget->hasInt256()) {
9924     SDValue NewOp = LowerVECTOR_SHUFFLEv16i16(Op, DAG);
9925     if (NewOp.getNode())
9926       return NewOp;
9927   }
9928
9929   if (VT == MVT::v16i8) {
9930     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, Subtarget, DAG);
9931     if (NewOp.getNode())
9932       return NewOp;
9933   }
9934
9935   if (VT == MVT::v32i8) {
9936     SDValue NewOp = LowerVECTOR_SHUFFLEv32i8(SVOp, Subtarget, DAG);
9937     if (NewOp.getNode())
9938       return NewOp;
9939   }
9940
9941   // Handle all 128-bit wide vectors with 4 elements, and match them with
9942   // several different shuffle types.
9943   if (NumElems == 4 && VT.is128BitVector())
9944     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
9945
9946   // Handle general 256-bit shuffles
9947   if (VT.is256BitVector())
9948     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
9949
9950   return SDValue();
9951 }
9952
9953 // This function assumes its argument is a BUILD_VECTOR of constants or
9954 // undef SDNodes. i.e: ISD::isBuildVectorOfConstantSDNodes(BuildVector) is
9955 // true.
9956 static bool BUILD_VECTORtoBlendMask(BuildVectorSDNode *BuildVector,
9957                                     unsigned &MaskValue) {
9958   MaskValue = 0;
9959   unsigned NumElems = BuildVector->getNumOperands();
9960   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
9961   unsigned NumLanes = (NumElems - 1) / 8 + 1;
9962   unsigned NumElemsInLane = NumElems / NumLanes;
9963
9964   // Blend for v16i16 should be symetric for the both lanes.
9965   for (unsigned i = 0; i < NumElemsInLane; ++i) {
9966     SDValue EltCond = BuildVector->getOperand(i);
9967     SDValue SndLaneEltCond =
9968         (NumLanes == 2) ? BuildVector->getOperand(i + NumElemsInLane) : EltCond;
9969
9970     int Lane1Cond = -1, Lane2Cond = -1;
9971     if (isa<ConstantSDNode>(EltCond))
9972       Lane1Cond = !isZero(EltCond);
9973     if (isa<ConstantSDNode>(SndLaneEltCond))
9974       Lane2Cond = !isZero(SndLaneEltCond);
9975
9976     if (Lane1Cond == Lane2Cond || Lane2Cond < 0)
9977       // Lane1Cond != 0, means we want the first argument.
9978       // Lane1Cond == 0, means we want the second argument.
9979       // The encoding of this argument is 0 for the first argument, 1
9980       // for the second. Therefore, invert the condition.
9981       MaskValue |= !Lane1Cond << i;
9982     else if (Lane1Cond < 0)
9983       MaskValue |= !Lane2Cond << i;
9984     else
9985       return false;
9986   }
9987   return true;
9988 }
9989
9990 // Try to lower a vselect node into a simple blend instruction.
9991 static SDValue LowerVSELECTtoBlend(SDValue Op, const X86Subtarget *Subtarget,
9992                                    SelectionDAG &DAG) {
9993   SDValue Cond = Op.getOperand(0);
9994   SDValue LHS = Op.getOperand(1);
9995   SDValue RHS = Op.getOperand(2);
9996   SDLoc dl(Op);
9997   MVT VT = Op.getSimpleValueType();
9998   MVT EltVT = VT.getVectorElementType();
9999   unsigned NumElems = VT.getVectorNumElements();
10000
10001   // There is no blend with immediate in AVX-512.
10002   if (VT.is512BitVector())
10003     return SDValue();
10004
10005   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
10006     return SDValue();
10007   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
10008     return SDValue();
10009
10010   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
10011     return SDValue();
10012
10013   // Check the mask for BLEND and build the value.
10014   unsigned MaskValue = 0;
10015   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
10016     return SDValue();
10017
10018   // Convert i32 vectors to floating point if it is not AVX2.
10019   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
10020   MVT BlendVT = VT;
10021   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
10022     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
10023                                NumElems);
10024     LHS = DAG.getNode(ISD::BITCAST, dl, VT, LHS);
10025     RHS = DAG.getNode(ISD::BITCAST, dl, VT, RHS);
10026   }
10027
10028   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, LHS, RHS,
10029                             DAG.getConstant(MaskValue, MVT::i32));
10030   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
10031 }
10032
10033 SDValue X86TargetLowering::LowerVSELECT(SDValue Op, SelectionDAG &DAG) const {
10034   SDValue BlendOp = LowerVSELECTtoBlend(Op, Subtarget, DAG);
10035   if (BlendOp.getNode())
10036     return BlendOp;
10037
10038   // Some types for vselect were previously set to Expand, not Legal or
10039   // Custom. Return an empty SDValue so we fall-through to Expand, after
10040   // the Custom lowering phase.
10041   MVT VT = Op.getSimpleValueType();
10042   switch (VT.SimpleTy) {
10043   default:
10044     break;
10045   case MVT::v8i16:
10046   case MVT::v16i16:
10047     return SDValue();
10048   }
10049
10050   // We couldn't create a "Blend with immediate" node.
10051   // This node should still be legal, but we'll have to emit a blendv*
10052   // instruction.
10053   return Op;
10054 }
10055
10056 static SDValue LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG) {
10057   MVT VT = Op.getSimpleValueType();
10058   SDLoc dl(Op);
10059
10060   if (!Op.getOperand(0).getSimpleValueType().is128BitVector())
10061     return SDValue();
10062
10063   if (VT.getSizeInBits() == 8) {
10064     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
10065                                   Op.getOperand(0), Op.getOperand(1));
10066     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
10067                                   DAG.getValueType(VT));
10068     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
10069   }
10070
10071   if (VT.getSizeInBits() == 16) {
10072     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10073     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
10074     if (Idx == 0)
10075       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
10076                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
10077                                      DAG.getNode(ISD::BITCAST, dl,
10078                                                  MVT::v4i32,
10079                                                  Op.getOperand(0)),
10080                                      Op.getOperand(1)));
10081     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
10082                                   Op.getOperand(0), Op.getOperand(1));
10083     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
10084                                   DAG.getValueType(VT));
10085     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
10086   }
10087
10088   if (VT == MVT::f32) {
10089     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
10090     // the result back to FR32 register. It's only worth matching if the
10091     // result has a single use which is a store or a bitcast to i32.  And in
10092     // the case of a store, it's not worth it if the index is a constant 0,
10093     // because a MOVSSmr can be used instead, which is smaller and faster.
10094     if (!Op.hasOneUse())
10095       return SDValue();
10096     SDNode *User = *Op.getNode()->use_begin();
10097     if ((User->getOpcode() != ISD::STORE ||
10098          (isa<ConstantSDNode>(Op.getOperand(1)) &&
10099           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
10100         (User->getOpcode() != ISD::BITCAST ||
10101          User->getValueType(0) != MVT::i32))
10102       return SDValue();
10103     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
10104                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
10105                                               Op.getOperand(0)),
10106                                               Op.getOperand(1));
10107     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
10108   }
10109
10110   if (VT == MVT::i32 || VT == MVT::i64) {
10111     // ExtractPS/pextrq works with constant index.
10112     if (isa<ConstantSDNode>(Op.getOperand(1)))
10113       return Op;
10114   }
10115   return SDValue();
10116 }
10117
10118 /// Extract one bit from mask vector, like v16i1 or v8i1.
10119 /// AVX-512 feature.
10120 SDValue
10121 X86TargetLowering::ExtractBitFromMaskVector(SDValue Op, SelectionDAG &DAG) const {
10122   SDValue Vec = Op.getOperand(0);
10123   SDLoc dl(Vec);
10124   MVT VecVT = Vec.getSimpleValueType();
10125   SDValue Idx = Op.getOperand(1);
10126   MVT EltVT = Op.getSimpleValueType();
10127
10128   assert((EltVT == MVT::i1) && "Unexpected operands in ExtractBitFromMaskVector");
10129
10130   // variable index can't be handled in mask registers,
10131   // extend vector to VR512
10132   if (!isa<ConstantSDNode>(Idx)) {
10133     MVT ExtVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
10134     SDValue Ext = DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVT, Vec);
10135     SDValue Elt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
10136                               ExtVT.getVectorElementType(), Ext, Idx);
10137     return DAG.getNode(ISD::TRUNCATE, dl, EltVT, Elt);
10138   }
10139
10140   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10141   const TargetRegisterClass* rc = getRegClassFor(VecVT);
10142   unsigned MaxSift = rc->getSize()*8 - 1;
10143   Vec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, Vec,
10144                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
10145   Vec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, Vec,
10146                     DAG.getConstant(MaxSift, MVT::i8));
10147   return DAG.getNode(X86ISD::VEXTRACT, dl, MVT::i1, Vec,
10148                        DAG.getIntPtrConstant(0));
10149 }
10150
10151 SDValue
10152 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
10153                                            SelectionDAG &DAG) const {
10154   SDLoc dl(Op);
10155   SDValue Vec = Op.getOperand(0);
10156   MVT VecVT = Vec.getSimpleValueType();
10157   SDValue Idx = Op.getOperand(1);
10158
10159   if (Op.getSimpleValueType() == MVT::i1)
10160     return ExtractBitFromMaskVector(Op, DAG);
10161
10162   if (!isa<ConstantSDNode>(Idx)) {
10163     if (VecVT.is512BitVector() ||
10164         (VecVT.is256BitVector() && Subtarget->hasInt256() &&
10165          VecVT.getVectorElementType().getSizeInBits() == 32)) {
10166
10167       MVT MaskEltVT =
10168         MVT::getIntegerVT(VecVT.getVectorElementType().getSizeInBits());
10169       MVT MaskVT = MVT::getVectorVT(MaskEltVT, VecVT.getSizeInBits() /
10170                                     MaskEltVT.getSizeInBits());
10171
10172       Idx = DAG.getZExtOrTrunc(Idx, dl, MaskEltVT);
10173       SDValue Mask = DAG.getNode(X86ISD::VINSERT, dl, MaskVT,
10174                                 getZeroVector(MaskVT, Subtarget, DAG, dl),
10175                                 Idx, DAG.getConstant(0, getPointerTy()));
10176       SDValue Perm = DAG.getNode(X86ISD::VPERMV, dl, VecVT, Mask, Vec);
10177       return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(),
10178                         Perm, DAG.getConstant(0, getPointerTy()));
10179     }
10180     return SDValue();
10181   }
10182
10183   // If this is a 256-bit vector result, first extract the 128-bit vector and
10184   // then extract the element from the 128-bit vector.
10185   if (VecVT.is256BitVector() || VecVT.is512BitVector()) {
10186
10187     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10188     // Get the 128-bit vector.
10189     Vec = Extract128BitVector(Vec, IdxVal, DAG, dl);
10190     MVT EltVT = VecVT.getVectorElementType();
10191
10192     unsigned ElemsPerChunk = 128 / EltVT.getSizeInBits();
10193
10194     //if (IdxVal >= NumElems/2)
10195     //  IdxVal -= NumElems/2;
10196     IdxVal -= (IdxVal/ElemsPerChunk)*ElemsPerChunk;
10197     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
10198                        DAG.getConstant(IdxVal, MVT::i32));
10199   }
10200
10201   assert(VecVT.is128BitVector() && "Unexpected vector length");
10202
10203   if (Subtarget->hasSSE41()) {
10204     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
10205     if (Res.getNode())
10206       return Res;
10207   }
10208
10209   MVT VT = Op.getSimpleValueType();
10210   // TODO: handle v16i8.
10211   if (VT.getSizeInBits() == 16) {
10212     SDValue Vec = Op.getOperand(0);
10213     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10214     if (Idx == 0)
10215       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
10216                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
10217                                      DAG.getNode(ISD::BITCAST, dl,
10218                                                  MVT::v4i32, Vec),
10219                                      Op.getOperand(1)));
10220     // Transform it so it match pextrw which produces a 32-bit result.
10221     MVT EltVT = MVT::i32;
10222     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
10223                                   Op.getOperand(0), Op.getOperand(1));
10224     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
10225                                   DAG.getValueType(VT));
10226     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
10227   }
10228
10229   if (VT.getSizeInBits() == 32) {
10230     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10231     if (Idx == 0)
10232       return Op;
10233
10234     // SHUFPS the element to the lowest double word, then movss.
10235     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
10236     MVT VVT = Op.getOperand(0).getSimpleValueType();
10237     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
10238                                        DAG.getUNDEF(VVT), Mask);
10239     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
10240                        DAG.getIntPtrConstant(0));
10241   }
10242
10243   if (VT.getSizeInBits() == 64) {
10244     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
10245     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
10246     //        to match extract_elt for f64.
10247     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10248     if (Idx == 0)
10249       return Op;
10250
10251     // UNPCKHPD the element to the lowest double word, then movsd.
10252     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
10253     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
10254     int Mask[2] = { 1, -1 };
10255     MVT VVT = Op.getOperand(0).getSimpleValueType();
10256     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
10257                                        DAG.getUNDEF(VVT), Mask);
10258     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
10259                        DAG.getIntPtrConstant(0));
10260   }
10261
10262   return SDValue();
10263 }
10264
10265 static SDValue LowerINSERT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG) {
10266   MVT VT = Op.getSimpleValueType();
10267   MVT EltVT = VT.getVectorElementType();
10268   SDLoc dl(Op);
10269
10270   SDValue N0 = Op.getOperand(0);
10271   SDValue N1 = Op.getOperand(1);
10272   SDValue N2 = Op.getOperand(2);
10273
10274   if (!VT.is128BitVector())
10275     return SDValue();
10276
10277   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
10278       isa<ConstantSDNode>(N2)) {
10279     unsigned Opc;
10280     if (VT == MVT::v8i16)
10281       Opc = X86ISD::PINSRW;
10282     else if (VT == MVT::v16i8)
10283       Opc = X86ISD::PINSRB;
10284     else
10285       Opc = X86ISD::PINSRB;
10286
10287     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
10288     // argument.
10289     if (N1.getValueType() != MVT::i32)
10290       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
10291     if (N2.getValueType() != MVT::i32)
10292       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
10293     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
10294   }
10295
10296   if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
10297     // Bits [7:6] of the constant are the source select.  This will always be
10298     //  zero here.  The DAG Combiner may combine an extract_elt index into these
10299     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
10300     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
10301     // Bits [5:4] of the constant are the destination select.  This is the
10302     //  value of the incoming immediate.
10303     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
10304     //   combine either bitwise AND or insert of float 0.0 to set these bits.
10305     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
10306     // Create this as a scalar to vector..
10307     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
10308     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
10309   }
10310
10311   if ((EltVT == MVT::i32 || EltVT == MVT::i64) && isa<ConstantSDNode>(N2)) {
10312     // PINSR* works with constant index.
10313     return Op;
10314   }
10315   return SDValue();
10316 }
10317
10318 /// Insert one bit to mask vector, like v16i1 or v8i1.
10319 /// AVX-512 feature.
10320 SDValue 
10321 X86TargetLowering::InsertBitToMaskVector(SDValue Op, SelectionDAG &DAG) const {
10322   SDLoc dl(Op);
10323   SDValue Vec = Op.getOperand(0);
10324   SDValue Elt = Op.getOperand(1);
10325   SDValue Idx = Op.getOperand(2);
10326   MVT VecVT = Vec.getSimpleValueType();
10327
10328   if (!isa<ConstantSDNode>(Idx)) {
10329     // Non constant index. Extend source and destination,
10330     // insert element and then truncate the result.
10331     MVT ExtVecVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
10332     MVT ExtEltVT = (VecVT == MVT::v8i1 ?  MVT::i64 : MVT::i32);
10333     SDValue ExtOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ExtVecVT, 
10334       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVecVT, Vec),
10335       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtEltVT, Elt), Idx);
10336     return DAG.getNode(ISD::TRUNCATE, dl, VecVT, ExtOp);
10337   }
10338
10339   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10340   SDValue EltInVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Elt);
10341   if (Vec.getOpcode() == ISD::UNDEF)
10342     return DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
10343                        DAG.getConstant(IdxVal, MVT::i8));
10344   const TargetRegisterClass* rc = getRegClassFor(VecVT);
10345   unsigned MaxSift = rc->getSize()*8 - 1;
10346   EltInVec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
10347                     DAG.getConstant(MaxSift, MVT::i8));
10348   EltInVec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, EltInVec,
10349                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
10350   return DAG.getNode(ISD::OR, dl, VecVT, Vec, EltInVec);
10351 }
10352 SDValue
10353 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
10354   MVT VT = Op.getSimpleValueType();
10355   MVT EltVT = VT.getVectorElementType();
10356   
10357   if (EltVT == MVT::i1)
10358     return InsertBitToMaskVector(Op, DAG);
10359
10360   SDLoc dl(Op);
10361   SDValue N0 = Op.getOperand(0);
10362   SDValue N1 = Op.getOperand(1);
10363   SDValue N2 = Op.getOperand(2);
10364
10365   // If this is a 256-bit vector result, first extract the 128-bit vector,
10366   // insert the element into the extracted half and then place it back.
10367   if (VT.is256BitVector() || VT.is512BitVector()) {
10368     if (!isa<ConstantSDNode>(N2))
10369       return SDValue();
10370
10371     // Get the desired 128-bit vector half.
10372     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
10373     SDValue V = Extract128BitVector(N0, IdxVal, DAG, dl);
10374
10375     // Insert the element into the desired half.
10376     unsigned NumEltsIn128 = 128/EltVT.getSizeInBits();
10377     unsigned IdxIn128 = IdxVal - (IdxVal/NumEltsIn128) * NumEltsIn128;
10378
10379     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V, N1,
10380                     DAG.getConstant(IdxIn128, MVT::i32));
10381
10382     // Insert the changed part back to the 256-bit vector
10383     return Insert128BitVector(N0, V, IdxVal, DAG, dl);
10384   }
10385
10386   if (Subtarget->hasSSE41())
10387     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
10388
10389   if (EltVT == MVT::i8)
10390     return SDValue();
10391
10392   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
10393     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
10394     // as its second argument.
10395     if (N1.getValueType() != MVT::i32)
10396       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
10397     if (N2.getValueType() != MVT::i32)
10398       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
10399     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
10400   }
10401   return SDValue();
10402 }
10403
10404 static SDValue LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
10405   SDLoc dl(Op);
10406   MVT OpVT = Op.getSimpleValueType();
10407
10408   // If this is a 256-bit vector result, first insert into a 128-bit
10409   // vector and then insert into the 256-bit vector.
10410   if (!OpVT.is128BitVector()) {
10411     // Insert into a 128-bit vector.
10412     unsigned SizeFactor = OpVT.getSizeInBits()/128;
10413     MVT VT128 = MVT::getVectorVT(OpVT.getVectorElementType(),
10414                                  OpVT.getVectorNumElements() / SizeFactor);
10415
10416     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
10417
10418     // Insert the 128-bit vector.
10419     return Insert128BitVector(DAG.getUNDEF(OpVT), Op, 0, DAG, dl);
10420   }
10421
10422   if (OpVT == MVT::v1i64 &&
10423       Op.getOperand(0).getValueType() == MVT::i64)
10424     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
10425
10426   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
10427   assert(OpVT.is128BitVector() && "Expected an SSE type!");
10428   return DAG.getNode(ISD::BITCAST, dl, OpVT,
10429                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
10430 }
10431
10432 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
10433 // a simple subregister reference or explicit instructions to grab
10434 // upper bits of a vector.
10435 static SDValue LowerEXTRACT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
10436                                       SelectionDAG &DAG) {
10437   SDLoc dl(Op);
10438   SDValue In =  Op.getOperand(0);
10439   SDValue Idx = Op.getOperand(1);
10440   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10441   MVT ResVT   = Op.getSimpleValueType();
10442   MVT InVT    = In.getSimpleValueType();
10443
10444   if (Subtarget->hasFp256()) {
10445     if (ResVT.is128BitVector() &&
10446         (InVT.is256BitVector() || InVT.is512BitVector()) &&
10447         isa<ConstantSDNode>(Idx)) {
10448       return Extract128BitVector(In, IdxVal, DAG, dl);
10449     }
10450     if (ResVT.is256BitVector() && InVT.is512BitVector() &&
10451         isa<ConstantSDNode>(Idx)) {
10452       return Extract256BitVector(In, IdxVal, DAG, dl);
10453     }
10454   }
10455   return SDValue();
10456 }
10457
10458 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
10459 // simple superregister reference or explicit instructions to insert
10460 // the upper bits of a vector.
10461 static SDValue LowerINSERT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
10462                                      SelectionDAG &DAG) {
10463   if (Subtarget->hasFp256()) {
10464     SDLoc dl(Op.getNode());
10465     SDValue Vec = Op.getNode()->getOperand(0);
10466     SDValue SubVec = Op.getNode()->getOperand(1);
10467     SDValue Idx = Op.getNode()->getOperand(2);
10468
10469     if ((Op.getNode()->getSimpleValueType(0).is256BitVector() ||
10470          Op.getNode()->getSimpleValueType(0).is512BitVector()) &&
10471         SubVec.getNode()->getSimpleValueType(0).is128BitVector() &&
10472         isa<ConstantSDNode>(Idx)) {
10473       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10474       return Insert128BitVector(Vec, SubVec, IdxVal, DAG, dl);
10475     }
10476
10477     if (Op.getNode()->getSimpleValueType(0).is512BitVector() &&
10478         SubVec.getNode()->getSimpleValueType(0).is256BitVector() &&
10479         isa<ConstantSDNode>(Idx)) {
10480       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
10481       return Insert256BitVector(Vec, SubVec, IdxVal, DAG, dl);
10482     }
10483   }
10484   return SDValue();
10485 }
10486
10487 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
10488 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
10489 // one of the above mentioned nodes. It has to be wrapped because otherwise
10490 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
10491 // be used to form addressing mode. These wrapped nodes will be selected
10492 // into MOV32ri.
10493 SDValue
10494 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
10495   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
10496
10497   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
10498   // global base reg.
10499   unsigned char OpFlag = 0;
10500   unsigned WrapperKind = X86ISD::Wrapper;
10501   CodeModel::Model M = DAG.getTarget().getCodeModel();
10502
10503   if (Subtarget->isPICStyleRIPRel() &&
10504       (M == CodeModel::Small || M == CodeModel::Kernel))
10505     WrapperKind = X86ISD::WrapperRIP;
10506   else if (Subtarget->isPICStyleGOT())
10507     OpFlag = X86II::MO_GOTOFF;
10508   else if (Subtarget->isPICStyleStubPIC())
10509     OpFlag = X86II::MO_PIC_BASE_OFFSET;
10510
10511   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
10512                                              CP->getAlignment(),
10513                                              CP->getOffset(), OpFlag);
10514   SDLoc DL(CP);
10515   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
10516   // With PIC, the address is actually $g + Offset.
10517   if (OpFlag) {
10518     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
10519                          DAG.getNode(X86ISD::GlobalBaseReg,
10520                                      SDLoc(), getPointerTy()),
10521                          Result);
10522   }
10523
10524   return Result;
10525 }
10526
10527 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
10528   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
10529
10530   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
10531   // global base reg.
10532   unsigned char OpFlag = 0;
10533   unsigned WrapperKind = X86ISD::Wrapper;
10534   CodeModel::Model M = DAG.getTarget().getCodeModel();
10535
10536   if (Subtarget->isPICStyleRIPRel() &&
10537       (M == CodeModel::Small || M == CodeModel::Kernel))
10538     WrapperKind = X86ISD::WrapperRIP;
10539   else if (Subtarget->isPICStyleGOT())
10540     OpFlag = X86II::MO_GOTOFF;
10541   else if (Subtarget->isPICStyleStubPIC())
10542     OpFlag = X86II::MO_PIC_BASE_OFFSET;
10543
10544   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
10545                                           OpFlag);
10546   SDLoc DL(JT);
10547   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
10548
10549   // With PIC, the address is actually $g + Offset.
10550   if (OpFlag)
10551     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
10552                          DAG.getNode(X86ISD::GlobalBaseReg,
10553                                      SDLoc(), getPointerTy()),
10554                          Result);
10555
10556   return Result;
10557 }
10558
10559 SDValue
10560 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
10561   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
10562
10563   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
10564   // global base reg.
10565   unsigned char OpFlag = 0;
10566   unsigned WrapperKind = X86ISD::Wrapper;
10567   CodeModel::Model M = DAG.getTarget().getCodeModel();
10568
10569   if (Subtarget->isPICStyleRIPRel() &&
10570       (M == CodeModel::Small || M == CodeModel::Kernel)) {
10571     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
10572       OpFlag = X86II::MO_GOTPCREL;
10573     WrapperKind = X86ISD::WrapperRIP;
10574   } else if (Subtarget->isPICStyleGOT()) {
10575     OpFlag = X86II::MO_GOT;
10576   } else if (Subtarget->isPICStyleStubPIC()) {
10577     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
10578   } else if (Subtarget->isPICStyleStubNoDynamic()) {
10579     OpFlag = X86II::MO_DARWIN_NONLAZY;
10580   }
10581
10582   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
10583
10584   SDLoc DL(Op);
10585   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
10586
10587   // With PIC, the address is actually $g + Offset.
10588   if (DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
10589       !Subtarget->is64Bit()) {
10590     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
10591                          DAG.getNode(X86ISD::GlobalBaseReg,
10592                                      SDLoc(), getPointerTy()),
10593                          Result);
10594   }
10595
10596   // For symbols that require a load from a stub to get the address, emit the
10597   // load.
10598   if (isGlobalStubReference(OpFlag))
10599     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
10600                          MachinePointerInfo::getGOT(), false, false, false, 0);
10601
10602   return Result;
10603 }
10604
10605 SDValue
10606 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
10607   // Create the TargetBlockAddressAddress node.
10608   unsigned char OpFlags =
10609     Subtarget->ClassifyBlockAddressReference();
10610   CodeModel::Model M = DAG.getTarget().getCodeModel();
10611   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
10612   int64_t Offset = cast<BlockAddressSDNode>(Op)->getOffset();
10613   SDLoc dl(Op);
10614   SDValue Result = DAG.getTargetBlockAddress(BA, getPointerTy(), Offset,
10615                                              OpFlags);
10616
10617   if (Subtarget->isPICStyleRIPRel() &&
10618       (M == CodeModel::Small || M == CodeModel::Kernel))
10619     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
10620   else
10621     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
10622
10623   // With PIC, the address is actually $g + Offset.
10624   if (isGlobalRelativeToPICBase(OpFlags)) {
10625     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
10626                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
10627                          Result);
10628   }
10629
10630   return Result;
10631 }
10632
10633 SDValue
10634 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, SDLoc dl,
10635                                       int64_t Offset, SelectionDAG &DAG) const {
10636   // Create the TargetGlobalAddress node, folding in the constant
10637   // offset if it is legal.
10638   unsigned char OpFlags =
10639       Subtarget->ClassifyGlobalReference(GV, DAG.getTarget());
10640   CodeModel::Model M = DAG.getTarget().getCodeModel();
10641   SDValue Result;
10642   if (OpFlags == X86II::MO_NO_FLAG &&
10643       X86::isOffsetSuitableForCodeModel(Offset, M)) {
10644     // A direct static reference to a global.
10645     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
10646     Offset = 0;
10647   } else {
10648     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
10649   }
10650
10651   if (Subtarget->isPICStyleRIPRel() &&
10652       (M == CodeModel::Small || M == CodeModel::Kernel))
10653     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
10654   else
10655     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
10656
10657   // With PIC, the address is actually $g + Offset.
10658   if (isGlobalRelativeToPICBase(OpFlags)) {
10659     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
10660                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
10661                          Result);
10662   }
10663
10664   // For globals that require a load from a stub to get the address, emit the
10665   // load.
10666   if (isGlobalStubReference(OpFlags))
10667     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
10668                          MachinePointerInfo::getGOT(), false, false, false, 0);
10669
10670   // If there was a non-zero offset that we didn't fold, create an explicit
10671   // addition for it.
10672   if (Offset != 0)
10673     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
10674                          DAG.getConstant(Offset, getPointerTy()));
10675
10676   return Result;
10677 }
10678
10679 SDValue
10680 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
10681   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
10682   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
10683   return LowerGlobalAddress(GV, SDLoc(Op), Offset, DAG);
10684 }
10685
10686 static SDValue
10687 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
10688            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
10689            unsigned char OperandFlags, bool LocalDynamic = false) {
10690   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
10691   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
10692   SDLoc dl(GA);
10693   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
10694                                            GA->getValueType(0),
10695                                            GA->getOffset(),
10696                                            OperandFlags);
10697
10698   X86ISD::NodeType CallType = LocalDynamic ? X86ISD::TLSBASEADDR
10699                                            : X86ISD::TLSADDR;
10700
10701   if (InFlag) {
10702     SDValue Ops[] = { Chain,  TGA, *InFlag };
10703     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
10704   } else {
10705     SDValue Ops[]  = { Chain, TGA };
10706     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
10707   }
10708
10709   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
10710   MFI->setAdjustsStack(true);
10711
10712   SDValue Flag = Chain.getValue(1);
10713   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
10714 }
10715
10716 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
10717 static SDValue
10718 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
10719                                 const EVT PtrVT) {
10720   SDValue InFlag;
10721   SDLoc dl(GA);  // ? function entry point might be better
10722   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
10723                                    DAG.getNode(X86ISD::GlobalBaseReg,
10724                                                SDLoc(), PtrVT), InFlag);
10725   InFlag = Chain.getValue(1);
10726
10727   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
10728 }
10729
10730 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
10731 static SDValue
10732 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
10733                                 const EVT PtrVT) {
10734   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT,
10735                     X86::RAX, X86II::MO_TLSGD);
10736 }
10737
10738 static SDValue LowerToTLSLocalDynamicModel(GlobalAddressSDNode *GA,
10739                                            SelectionDAG &DAG,
10740                                            const EVT PtrVT,
10741                                            bool is64Bit) {
10742   SDLoc dl(GA);
10743
10744   // Get the start address of the TLS block for this module.
10745   X86MachineFunctionInfo* MFI = DAG.getMachineFunction()
10746       .getInfo<X86MachineFunctionInfo>();
10747   MFI->incNumLocalDynamicTLSAccesses();
10748
10749   SDValue Base;
10750   if (is64Bit) {
10751     Base = GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT, X86::RAX,
10752                       X86II::MO_TLSLD, /*LocalDynamic=*/true);
10753   } else {
10754     SDValue InFlag;
10755     SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
10756         DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT), InFlag);
10757     InFlag = Chain.getValue(1);
10758     Base = GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX,
10759                       X86II::MO_TLSLDM, /*LocalDynamic=*/true);
10760   }
10761
10762   // Note: the CleanupLocalDynamicTLSPass will remove redundant computations
10763   // of Base.
10764
10765   // Build x@dtpoff.
10766   unsigned char OperandFlags = X86II::MO_DTPOFF;
10767   unsigned WrapperKind = X86ISD::Wrapper;
10768   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
10769                                            GA->getValueType(0),
10770                                            GA->getOffset(), OperandFlags);
10771   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
10772
10773   // Add x@dtpoff with the base.
10774   return DAG.getNode(ISD::ADD, dl, PtrVT, Offset, Base);
10775 }
10776
10777 // Lower ISD::GlobalTLSAddress using the "initial exec" or "local exec" model.
10778 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
10779                                    const EVT PtrVT, TLSModel::Model model,
10780                                    bool is64Bit, bool isPIC) {
10781   SDLoc dl(GA);
10782
10783   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
10784   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
10785                                                          is64Bit ? 257 : 256));
10786
10787   SDValue ThreadPointer =
10788       DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), DAG.getIntPtrConstant(0),
10789                   MachinePointerInfo(Ptr), false, false, false, 0);
10790
10791   unsigned char OperandFlags = 0;
10792   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
10793   // initialexec.
10794   unsigned WrapperKind = X86ISD::Wrapper;
10795   if (model == TLSModel::LocalExec) {
10796     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
10797   } else if (model == TLSModel::InitialExec) {
10798     if (is64Bit) {
10799       OperandFlags = X86II::MO_GOTTPOFF;
10800       WrapperKind = X86ISD::WrapperRIP;
10801     } else {
10802       OperandFlags = isPIC ? X86II::MO_GOTNTPOFF : X86II::MO_INDNTPOFF;
10803     }
10804   } else {
10805     llvm_unreachable("Unexpected model");
10806   }
10807
10808   // emit "addl x@ntpoff,%eax" (local exec)
10809   // or "addl x@indntpoff,%eax" (initial exec)
10810   // or "addl x@gotntpoff(%ebx) ,%eax" (initial exec, 32-bit pic)
10811   SDValue TGA =
10812       DAG.getTargetGlobalAddress(GA->getGlobal(), dl, GA->getValueType(0),
10813                                  GA->getOffset(), OperandFlags);
10814   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
10815
10816   if (model == TLSModel::InitialExec) {
10817     if (isPIC && !is64Bit) {
10818       Offset = DAG.getNode(ISD::ADD, dl, PtrVT,
10819                            DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT),
10820                            Offset);
10821     }
10822
10823     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
10824                          MachinePointerInfo::getGOT(), false, false, false, 0);
10825   }
10826
10827   // The address of the thread local variable is the add of the thread
10828   // pointer with the offset of the variable.
10829   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
10830 }
10831
10832 SDValue
10833 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
10834
10835   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
10836   const GlobalValue *GV = GA->getGlobal();
10837
10838   if (Subtarget->isTargetELF()) {
10839     TLSModel::Model model = DAG.getTarget().getTLSModel(GV);
10840
10841     switch (model) {
10842       case TLSModel::GeneralDynamic:
10843         if (Subtarget->is64Bit())
10844           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
10845         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
10846       case TLSModel::LocalDynamic:
10847         return LowerToTLSLocalDynamicModel(GA, DAG, getPointerTy(),
10848                                            Subtarget->is64Bit());
10849       case TLSModel::InitialExec:
10850       case TLSModel::LocalExec:
10851         return LowerToTLSExecModel(
10852             GA, DAG, getPointerTy(), model, Subtarget->is64Bit(),
10853             DAG.getTarget().getRelocationModel() == Reloc::PIC_);
10854     }
10855     llvm_unreachable("Unknown TLS model.");
10856   }
10857
10858   if (Subtarget->isTargetDarwin()) {
10859     // Darwin only has one model of TLS.  Lower to that.
10860     unsigned char OpFlag = 0;
10861     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
10862                            X86ISD::WrapperRIP : X86ISD::Wrapper;
10863
10864     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
10865     // global base reg.
10866     bool PIC32 = (DAG.getTarget().getRelocationModel() == Reloc::PIC_) &&
10867                  !Subtarget->is64Bit();
10868     if (PIC32)
10869       OpFlag = X86II::MO_TLVP_PIC_BASE;
10870     else
10871       OpFlag = X86II::MO_TLVP;
10872     SDLoc DL(Op);
10873     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
10874                                                 GA->getValueType(0),
10875                                                 GA->getOffset(), OpFlag);
10876     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
10877
10878     // With PIC32, the address is actually $g + Offset.
10879     if (PIC32)
10880       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
10881                            DAG.getNode(X86ISD::GlobalBaseReg,
10882                                        SDLoc(), getPointerTy()),
10883                            Offset);
10884
10885     // Lowering the machine isd will make sure everything is in the right
10886     // location.
10887     SDValue Chain = DAG.getEntryNode();
10888     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
10889     SDValue Args[] = { Chain, Offset };
10890     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args);
10891
10892     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
10893     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
10894     MFI->setAdjustsStack(true);
10895
10896     // And our return value (tls address) is in the standard call return value
10897     // location.
10898     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
10899     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
10900                               Chain.getValue(1));
10901   }
10902
10903   if (Subtarget->isTargetKnownWindowsMSVC() ||
10904       Subtarget->isTargetWindowsGNU()) {
10905     // Just use the implicit TLS architecture
10906     // Need to generate someting similar to:
10907     //   mov     rdx, qword [gs:abs 58H]; Load pointer to ThreadLocalStorage
10908     //                                  ; from TEB
10909     //   mov     ecx, dword [rel _tls_index]: Load index (from C runtime)
10910     //   mov     rcx, qword [rdx+rcx*8]
10911     //   mov     eax, .tls$:tlsvar
10912     //   [rax+rcx] contains the address
10913     // Windows 64bit: gs:0x58
10914     // Windows 32bit: fs:__tls_array
10915
10916     SDLoc dl(GA);
10917     SDValue Chain = DAG.getEntryNode();
10918
10919     // Get the Thread Pointer, which is %fs:__tls_array (32-bit) or
10920     // %gs:0x58 (64-bit). On MinGW, __tls_array is not available, so directly
10921     // use its literal value of 0x2C.
10922     Value *Ptr = Constant::getNullValue(Subtarget->is64Bit()
10923                                         ? Type::getInt8PtrTy(*DAG.getContext(),
10924                                                              256)
10925                                         : Type::getInt32PtrTy(*DAG.getContext(),
10926                                                               257));
10927
10928     SDValue TlsArray =
10929         Subtarget->is64Bit()
10930             ? DAG.getIntPtrConstant(0x58)
10931             : (Subtarget->isTargetWindowsGNU()
10932                    ? DAG.getIntPtrConstant(0x2C)
10933                    : DAG.getExternalSymbol("_tls_array", getPointerTy()));
10934
10935     SDValue ThreadPointer =
10936         DAG.getLoad(getPointerTy(), dl, Chain, TlsArray,
10937                     MachinePointerInfo(Ptr), false, false, false, 0);
10938
10939     // Load the _tls_index variable
10940     SDValue IDX = DAG.getExternalSymbol("_tls_index", getPointerTy());
10941     if (Subtarget->is64Bit())
10942       IDX = DAG.getExtLoad(ISD::ZEXTLOAD, dl, getPointerTy(), Chain,
10943                            IDX, MachinePointerInfo(), MVT::i32,
10944                            false, false, false, 0);
10945     else
10946       IDX = DAG.getLoad(getPointerTy(), dl, Chain, IDX, MachinePointerInfo(),
10947                         false, false, false, 0);
10948
10949     SDValue Scale = DAG.getConstant(Log2_64_Ceil(TD->getPointerSize()),
10950                                     getPointerTy());
10951     IDX = DAG.getNode(ISD::SHL, dl, getPointerTy(), IDX, Scale);
10952
10953     SDValue res = DAG.getNode(ISD::ADD, dl, getPointerTy(), ThreadPointer, IDX);
10954     res = DAG.getLoad(getPointerTy(), dl, Chain, res, MachinePointerInfo(),
10955                       false, false, false, 0);
10956
10957     // Get the offset of start of .tls section
10958     SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
10959                                              GA->getValueType(0),
10960                                              GA->getOffset(), X86II::MO_SECREL);
10961     SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), TGA);
10962
10963     // The address of the thread local variable is the add of the thread
10964     // pointer with the offset of the variable.
10965     return DAG.getNode(ISD::ADD, dl, getPointerTy(), res, Offset);
10966   }
10967
10968   llvm_unreachable("TLS not implemented for this target.");
10969 }
10970
10971 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
10972 /// and take a 2 x i32 value to shift plus a shift amount.
10973 static SDValue LowerShiftParts(SDValue Op, SelectionDAG &DAG) {
10974   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
10975   MVT VT = Op.getSimpleValueType();
10976   unsigned VTBits = VT.getSizeInBits();
10977   SDLoc dl(Op);
10978   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
10979   SDValue ShOpLo = Op.getOperand(0);
10980   SDValue ShOpHi = Op.getOperand(1);
10981   SDValue ShAmt  = Op.getOperand(2);
10982   // X86ISD::SHLD and X86ISD::SHRD have defined overflow behavior but the
10983   // generic ISD nodes haven't. Insert an AND to be safe, it's optimized away
10984   // during isel.
10985   SDValue SafeShAmt = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
10986                                   DAG.getConstant(VTBits - 1, MVT::i8));
10987   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
10988                                      DAG.getConstant(VTBits - 1, MVT::i8))
10989                        : DAG.getConstant(0, VT);
10990
10991   SDValue Tmp2, Tmp3;
10992   if (Op.getOpcode() == ISD::SHL_PARTS) {
10993     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
10994     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, SafeShAmt);
10995   } else {
10996     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
10997     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, SafeShAmt);
10998   }
10999
11000   // If the shift amount is larger or equal than the width of a part we can't
11001   // rely on the results of shld/shrd. Insert a test and select the appropriate
11002   // values for large shift amounts.
11003   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
11004                                 DAG.getConstant(VTBits, MVT::i8));
11005   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
11006                              AndNode, DAG.getConstant(0, MVT::i8));
11007
11008   SDValue Hi, Lo;
11009   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
11010   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
11011   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
11012
11013   if (Op.getOpcode() == ISD::SHL_PARTS) {
11014     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
11015     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
11016   } else {
11017     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
11018     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
11019   }
11020
11021   SDValue Ops[2] = { Lo, Hi };
11022   return DAG.getMergeValues(Ops, dl);
11023 }
11024
11025 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
11026                                            SelectionDAG &DAG) const {
11027   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
11028
11029   if (SrcVT.isVector())
11030     return SDValue();
11031
11032   assert(SrcVT <= MVT::i64 && SrcVT >= MVT::i16 &&
11033          "Unknown SINT_TO_FP to lower!");
11034
11035   // These are really Legal; return the operand so the caller accepts it as
11036   // Legal.
11037   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
11038     return Op;
11039   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
11040       Subtarget->is64Bit()) {
11041     return Op;
11042   }
11043
11044   SDLoc dl(Op);
11045   unsigned Size = SrcVT.getSizeInBits()/8;
11046   MachineFunction &MF = DAG.getMachineFunction();
11047   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
11048   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11049   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
11050                                StackSlot,
11051                                MachinePointerInfo::getFixedStack(SSFI),
11052                                false, false, 0);
11053   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
11054 }
11055
11056 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
11057                                      SDValue StackSlot,
11058                                      SelectionDAG &DAG) const {
11059   // Build the FILD
11060   SDLoc DL(Op);
11061   SDVTList Tys;
11062   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
11063   if (useSSE)
11064     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
11065   else
11066     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
11067
11068   unsigned ByteSize = SrcVT.getSizeInBits()/8;
11069
11070   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
11071   MachineMemOperand *MMO;
11072   if (FI) {
11073     int SSFI = FI->getIndex();
11074     MMO =
11075       DAG.getMachineFunction()
11076       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11077                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
11078   } else {
11079     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
11080     StackSlot = StackSlot.getOperand(1);
11081   }
11082   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
11083   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
11084                                            X86ISD::FILD, DL,
11085                                            Tys, Ops, SrcVT, MMO);
11086
11087   if (useSSE) {
11088     Chain = Result.getValue(1);
11089     SDValue InFlag = Result.getValue(2);
11090
11091     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
11092     // shouldn't be necessary except that RFP cannot be live across
11093     // multiple blocks. When stackifier is fixed, they can be uncoupled.
11094     MachineFunction &MF = DAG.getMachineFunction();
11095     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
11096     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
11097     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11098     Tys = DAG.getVTList(MVT::Other);
11099     SDValue Ops[] = {
11100       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
11101     };
11102     MachineMemOperand *MMO =
11103       DAG.getMachineFunction()
11104       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11105                             MachineMemOperand::MOStore, SSFISize, SSFISize);
11106
11107     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
11108                                     Ops, Op.getValueType(), MMO);
11109     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
11110                          MachinePointerInfo::getFixedStack(SSFI),
11111                          false, false, false, 0);
11112   }
11113
11114   return Result;
11115 }
11116
11117 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
11118 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
11119                                                SelectionDAG &DAG) const {
11120   // This algorithm is not obvious. Here it is what we're trying to output:
11121   /*
11122      movq       %rax,  %xmm0
11123      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
11124      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
11125      #ifdef __SSE3__
11126        haddpd   %xmm0, %xmm0
11127      #else
11128        pshufd   $0x4e, %xmm0, %xmm1
11129        addpd    %xmm1, %xmm0
11130      #endif
11131   */
11132
11133   SDLoc dl(Op);
11134   LLVMContext *Context = DAG.getContext();
11135
11136   // Build some magic constants.
11137   static const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
11138   Constant *C0 = ConstantDataVector::get(*Context, CV0);
11139   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
11140
11141   SmallVector<Constant*,2> CV1;
11142   CV1.push_back(
11143     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11144                                       APInt(64, 0x4330000000000000ULL))));
11145   CV1.push_back(
11146     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11147                                       APInt(64, 0x4530000000000000ULL))));
11148   Constant *C1 = ConstantVector::get(CV1);
11149   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
11150
11151   // Load the 64-bit value into an XMM register.
11152   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
11153                             Op.getOperand(0));
11154   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
11155                               MachinePointerInfo::getConstantPool(),
11156                               false, false, false, 16);
11157   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
11158                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
11159                               CLod0);
11160
11161   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
11162                               MachinePointerInfo::getConstantPool(),
11163                               false, false, false, 16);
11164   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
11165   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
11166   SDValue Result;
11167
11168   if (Subtarget->hasSSE3()) {
11169     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
11170     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
11171   } else {
11172     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
11173     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
11174                                            S2F, 0x4E, DAG);
11175     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
11176                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
11177                          Sub);
11178   }
11179
11180   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
11181                      DAG.getIntPtrConstant(0));
11182 }
11183
11184 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
11185 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
11186                                                SelectionDAG &DAG) const {
11187   SDLoc dl(Op);
11188   // FP constant to bias correct the final result.
11189   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
11190                                    MVT::f64);
11191
11192   // Load the 32-bit value into an XMM register.
11193   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
11194                              Op.getOperand(0));
11195
11196   // Zero out the upper parts of the register.
11197   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
11198
11199   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
11200                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
11201                      DAG.getIntPtrConstant(0));
11202
11203   // Or the load with the bias.
11204   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
11205                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
11206                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
11207                                                    MVT::v2f64, Load)),
11208                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
11209                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
11210                                                    MVT::v2f64, Bias)));
11211   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
11212                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
11213                    DAG.getIntPtrConstant(0));
11214
11215   // Subtract the bias.
11216   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
11217
11218   // Handle final rounding.
11219   EVT DestVT = Op.getValueType();
11220
11221   if (DestVT.bitsLT(MVT::f64))
11222     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
11223                        DAG.getIntPtrConstant(0));
11224   if (DestVT.bitsGT(MVT::f64))
11225     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
11226
11227   // Handle final rounding.
11228   return Sub;
11229 }
11230
11231 SDValue X86TargetLowering::lowerUINT_TO_FP_vec(SDValue Op,
11232                                                SelectionDAG &DAG) const {
11233   SDValue N0 = Op.getOperand(0);
11234   MVT SVT = N0.getSimpleValueType();
11235   SDLoc dl(Op);
11236
11237   assert((SVT == MVT::v4i8 || SVT == MVT::v4i16 ||
11238           SVT == MVT::v8i8 || SVT == MVT::v8i16) &&
11239          "Custom UINT_TO_FP is not supported!");
11240
11241   MVT NVT = MVT::getVectorVT(MVT::i32, SVT.getVectorNumElements());
11242   return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(),
11243                      DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, N0));
11244 }
11245
11246 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
11247                                            SelectionDAG &DAG) const {
11248   SDValue N0 = Op.getOperand(0);
11249   SDLoc dl(Op);
11250
11251   if (Op.getValueType().isVector())
11252     return lowerUINT_TO_FP_vec(Op, DAG);
11253
11254   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
11255   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
11256   // the optimization here.
11257   if (DAG.SignBitIsZero(N0))
11258     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
11259
11260   MVT SrcVT = N0.getSimpleValueType();
11261   MVT DstVT = Op.getSimpleValueType();
11262   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
11263     return LowerUINT_TO_FP_i64(Op, DAG);
11264   if (SrcVT == MVT::i32 && X86ScalarSSEf64)
11265     return LowerUINT_TO_FP_i32(Op, DAG);
11266   if (Subtarget->is64Bit() && SrcVT == MVT::i64 && DstVT == MVT::f32)
11267     return SDValue();
11268
11269   // Make a 64-bit buffer, and use it to build an FILD.
11270   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
11271   if (SrcVT == MVT::i32) {
11272     SDValue WordOff = DAG.getConstant(4, getPointerTy());
11273     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
11274                                      getPointerTy(), StackSlot, WordOff);
11275     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
11276                                   StackSlot, MachinePointerInfo(),
11277                                   false, false, 0);
11278     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
11279                                   OffsetSlot, MachinePointerInfo(),
11280                                   false, false, 0);
11281     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
11282     return Fild;
11283   }
11284
11285   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
11286   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
11287                                StackSlot, MachinePointerInfo(),
11288                                false, false, 0);
11289   // For i64 source, we need to add the appropriate power of 2 if the input
11290   // was negative.  This is the same as the optimization in
11291   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
11292   // we must be careful to do the computation in x87 extended precision, not
11293   // in SSE. (The generic code can't know it's OK to do this, or how to.)
11294   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
11295   MachineMemOperand *MMO =
11296     DAG.getMachineFunction()
11297     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11298                           MachineMemOperand::MOLoad, 8, 8);
11299
11300   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
11301   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
11302   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops,
11303                                          MVT::i64, MMO);
11304
11305   APInt FF(32, 0x5F800000ULL);
11306
11307   // Check whether the sign bit is set.
11308   SDValue SignSet = DAG.getSetCC(dl,
11309                                  getSetCCResultType(*DAG.getContext(), MVT::i64),
11310                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
11311                                  ISD::SETLT);
11312
11313   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
11314   SDValue FudgePtr = DAG.getConstantPool(
11315                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
11316                                          getPointerTy());
11317
11318   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
11319   SDValue Zero = DAG.getIntPtrConstant(0);
11320   SDValue Four = DAG.getIntPtrConstant(4);
11321   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
11322                                Zero, Four);
11323   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
11324
11325   // Load the value out, extending it from f32 to f80.
11326   // FIXME: Avoid the extend by constructing the right constant pool?
11327   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
11328                                  FudgePtr, MachinePointerInfo::getConstantPool(),
11329                                  MVT::f32, false, false, false, 4);
11330   // Extend everything to 80 bits to force it to be done on x87.
11331   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
11332   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
11333 }
11334
11335 std::pair<SDValue,SDValue>
11336 X86TargetLowering:: FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG,
11337                                     bool IsSigned, bool IsReplace) const {
11338   SDLoc DL(Op);
11339
11340   EVT DstTy = Op.getValueType();
11341
11342   if (!IsSigned && !isIntegerTypeFTOL(DstTy)) {
11343     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
11344     DstTy = MVT::i64;
11345   }
11346
11347   assert(DstTy.getSimpleVT() <= MVT::i64 &&
11348          DstTy.getSimpleVT() >= MVT::i16 &&
11349          "Unknown FP_TO_INT to lower!");
11350
11351   // These are really Legal.
11352   if (DstTy == MVT::i32 &&
11353       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
11354     return std::make_pair(SDValue(), SDValue());
11355   if (Subtarget->is64Bit() &&
11356       DstTy == MVT::i64 &&
11357       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
11358     return std::make_pair(SDValue(), SDValue());
11359
11360   // We lower FP->int64 either into FISTP64 followed by a load from a temporary
11361   // stack slot, or into the FTOL runtime function.
11362   MachineFunction &MF = DAG.getMachineFunction();
11363   unsigned MemSize = DstTy.getSizeInBits()/8;
11364   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
11365   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11366
11367   unsigned Opc;
11368   if (!IsSigned && isIntegerTypeFTOL(DstTy))
11369     Opc = X86ISD::WIN_FTOL;
11370   else
11371     switch (DstTy.getSimpleVT().SimpleTy) {
11372     default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
11373     case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
11374     case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
11375     case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
11376     }
11377
11378   SDValue Chain = DAG.getEntryNode();
11379   SDValue Value = Op.getOperand(0);
11380   EVT TheVT = Op.getOperand(0).getValueType();
11381   // FIXME This causes a redundant load/store if the SSE-class value is already
11382   // in memory, such as if it is on the callstack.
11383   if (isScalarFPTypeInSSEReg(TheVT)) {
11384     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
11385     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
11386                          MachinePointerInfo::getFixedStack(SSFI),
11387                          false, false, 0);
11388     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
11389     SDValue Ops[] = {
11390       Chain, StackSlot, DAG.getValueType(TheVT)
11391     };
11392
11393     MachineMemOperand *MMO =
11394       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11395                               MachineMemOperand::MOLoad, MemSize, MemSize);
11396     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, DstTy, MMO);
11397     Chain = Value.getValue(1);
11398     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
11399     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
11400   }
11401
11402   MachineMemOperand *MMO =
11403     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
11404                             MachineMemOperand::MOStore, MemSize, MemSize);
11405
11406   if (Opc != X86ISD::WIN_FTOL) {
11407     // Build the FP_TO_INT*_IN_MEM
11408     SDValue Ops[] = { Chain, Value, StackSlot };
11409     SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
11410                                            Ops, DstTy, MMO);
11411     return std::make_pair(FIST, StackSlot);
11412   } else {
11413     SDValue ftol = DAG.getNode(X86ISD::WIN_FTOL, DL,
11414       DAG.getVTList(MVT::Other, MVT::Glue),
11415       Chain, Value);
11416     SDValue eax = DAG.getCopyFromReg(ftol, DL, X86::EAX,
11417       MVT::i32, ftol.getValue(1));
11418     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), DL, X86::EDX,
11419       MVT::i32, eax.getValue(2));
11420     SDValue Ops[] = { eax, edx };
11421     SDValue pair = IsReplace
11422       ? DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops)
11423       : DAG.getMergeValues(Ops, DL);
11424     return std::make_pair(pair, SDValue());
11425   }
11426 }
11427
11428 static SDValue LowerAVXExtend(SDValue Op, SelectionDAG &DAG,
11429                               const X86Subtarget *Subtarget) {
11430   MVT VT = Op->getSimpleValueType(0);
11431   SDValue In = Op->getOperand(0);
11432   MVT InVT = In.getSimpleValueType();
11433   SDLoc dl(Op);
11434
11435   // Optimize vectors in AVX mode:
11436   //
11437   //   v8i16 -> v8i32
11438   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
11439   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
11440   //   Concat upper and lower parts.
11441   //
11442   //   v4i32 -> v4i64
11443   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
11444   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
11445   //   Concat upper and lower parts.
11446   //
11447
11448   if (((VT != MVT::v16i16) || (InVT != MVT::v16i8)) &&
11449       ((VT != MVT::v8i32) || (InVT != MVT::v8i16)) &&
11450       ((VT != MVT::v4i64) || (InVT != MVT::v4i32)))
11451     return SDValue();
11452
11453   if (Subtarget->hasInt256())
11454     return DAG.getNode(X86ISD::VZEXT, dl, VT, In);
11455
11456   SDValue ZeroVec = getZeroVector(InVT, Subtarget, DAG, dl);
11457   SDValue Undef = DAG.getUNDEF(InVT);
11458   bool NeedZero = Op.getOpcode() == ISD::ZERO_EXTEND;
11459   SDValue OpLo = getUnpackl(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
11460   SDValue OpHi = getUnpackh(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
11461
11462   MVT HVT = MVT::getVectorVT(VT.getVectorElementType(),
11463                              VT.getVectorNumElements()/2);
11464
11465   OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
11466   OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
11467
11468   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
11469 }
11470
11471 static  SDValue LowerZERO_EXTEND_AVX512(SDValue Op,
11472                                         SelectionDAG &DAG) {
11473   MVT VT = Op->getSimpleValueType(0);
11474   SDValue In = Op->getOperand(0);
11475   MVT InVT = In.getSimpleValueType();
11476   SDLoc DL(Op);
11477   unsigned int NumElts = VT.getVectorNumElements();
11478   if (NumElts != 8 && NumElts != 16)
11479     return SDValue();
11480
11481   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
11482     return DAG.getNode(X86ISD::VZEXT, DL, VT, In);
11483
11484   EVT ExtVT = (NumElts == 8)? MVT::v8i64 : MVT::v16i32;
11485   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
11486   // Now we have only mask extension
11487   assert(InVT.getVectorElementType() == MVT::i1);
11488   SDValue Cst = DAG.getTargetConstant(1, ExtVT.getScalarType());
11489   const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
11490   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
11491   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
11492   SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
11493                            MachinePointerInfo::getConstantPool(),
11494                            false, false, false, Alignment);
11495
11496   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, DL, ExtVT, In, Ld);
11497   if (VT.is512BitVector())
11498     return Brcst;
11499   return DAG.getNode(X86ISD::VTRUNC, DL, VT, Brcst);
11500 }
11501
11502 static SDValue LowerANY_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
11503                                SelectionDAG &DAG) {
11504   if (Subtarget->hasFp256()) {
11505     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
11506     if (Res.getNode())
11507       return Res;
11508   }
11509
11510   return SDValue();
11511 }
11512
11513 static SDValue LowerZERO_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
11514                                 SelectionDAG &DAG) {
11515   SDLoc DL(Op);
11516   MVT VT = Op.getSimpleValueType();
11517   SDValue In = Op.getOperand(0);
11518   MVT SVT = In.getSimpleValueType();
11519
11520   if (VT.is512BitVector() || SVT.getVectorElementType() == MVT::i1)
11521     return LowerZERO_EXTEND_AVX512(Op, DAG);
11522
11523   if (Subtarget->hasFp256()) {
11524     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
11525     if (Res.getNode())
11526       return Res;
11527   }
11528
11529   assert(!VT.is256BitVector() || !SVT.is128BitVector() ||
11530          VT.getVectorNumElements() != SVT.getVectorNumElements());
11531   return SDValue();
11532 }
11533
11534 SDValue X86TargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
11535   SDLoc DL(Op);
11536   MVT VT = Op.getSimpleValueType();
11537   SDValue In = Op.getOperand(0);
11538   MVT InVT = In.getSimpleValueType();
11539
11540   if (VT == MVT::i1) {
11541     assert((InVT.isInteger() && (InVT.getSizeInBits() <= 64)) &&
11542            "Invalid scalar TRUNCATE operation");
11543     if (InVT == MVT::i32)
11544       return SDValue();
11545     if (InVT.getSizeInBits() == 64)
11546       In = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::i32, In);
11547     else if (InVT.getSizeInBits() < 32)
11548       In = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, In);
11549     return DAG.getNode(ISD::TRUNCATE, DL, VT, In);
11550   }
11551   assert(VT.getVectorNumElements() == InVT.getVectorNumElements() &&
11552          "Invalid TRUNCATE operation");
11553
11554   if (InVT.is512BitVector() || VT.getVectorElementType() == MVT::i1) {
11555     if (VT.getVectorElementType().getSizeInBits() >=8)
11556       return DAG.getNode(X86ISD::VTRUNC, DL, VT, In);
11557
11558     assert(VT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
11559     unsigned NumElts = InVT.getVectorNumElements();
11560     assert ((NumElts == 8 || NumElts == 16) && "Unexpected vector type");
11561     if (InVT.getSizeInBits() < 512) {
11562       MVT ExtVT = (NumElts == 16)? MVT::v16i32 : MVT::v8i64;
11563       In = DAG.getNode(ISD::SIGN_EXTEND, DL, ExtVT, In);
11564       InVT = ExtVT;
11565     }
11566     
11567     SDValue Cst = DAG.getTargetConstant(1, InVT.getVectorElementType());
11568     const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
11569     SDValue CP = DAG.getConstantPool(C, getPointerTy());
11570     unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
11571     SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
11572                            MachinePointerInfo::getConstantPool(),
11573                            false, false, false, Alignment);
11574     SDValue OneV = DAG.getNode(X86ISD::VBROADCAST, DL, InVT, Ld);
11575     SDValue And = DAG.getNode(ISD::AND, DL, InVT, OneV, In);
11576     return DAG.getNode(X86ISD::TESTM, DL, VT, And, And);
11577   }
11578
11579   if ((VT == MVT::v4i32) && (InVT == MVT::v4i64)) {
11580     // On AVX2, v4i64 -> v4i32 becomes VPERMD.
11581     if (Subtarget->hasInt256()) {
11582       static const int ShufMask[] = {0, 2, 4, 6, -1, -1, -1, -1};
11583       In = DAG.getNode(ISD::BITCAST, DL, MVT::v8i32, In);
11584       In = DAG.getVectorShuffle(MVT::v8i32, DL, In, DAG.getUNDEF(MVT::v8i32),
11585                                 ShufMask);
11586       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, In,
11587                          DAG.getIntPtrConstant(0));
11588     }
11589
11590     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
11591                                DAG.getIntPtrConstant(0));
11592     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
11593                                DAG.getIntPtrConstant(2));
11594     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
11595     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
11596     static const int ShufMask[] = {0, 2, 4, 6};
11597     return DAG.getVectorShuffle(VT, DL, OpLo, OpHi, ShufMask);
11598   }
11599
11600   if ((VT == MVT::v8i16) && (InVT == MVT::v8i32)) {
11601     // On AVX2, v8i32 -> v8i16 becomed PSHUFB.
11602     if (Subtarget->hasInt256()) {
11603       In = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, In);
11604
11605       SmallVector<SDValue,32> pshufbMask;
11606       for (unsigned i = 0; i < 2; ++i) {
11607         pshufbMask.push_back(DAG.getConstant(0x0, MVT::i8));
11608         pshufbMask.push_back(DAG.getConstant(0x1, MVT::i8));
11609         pshufbMask.push_back(DAG.getConstant(0x4, MVT::i8));
11610         pshufbMask.push_back(DAG.getConstant(0x5, MVT::i8));
11611         pshufbMask.push_back(DAG.getConstant(0x8, MVT::i8));
11612         pshufbMask.push_back(DAG.getConstant(0x9, MVT::i8));
11613         pshufbMask.push_back(DAG.getConstant(0xc, MVT::i8));
11614         pshufbMask.push_back(DAG.getConstant(0xd, MVT::i8));
11615         for (unsigned j = 0; j < 8; ++j)
11616           pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
11617       }
11618       SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, pshufbMask);
11619       In = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v32i8, In, BV);
11620       In = DAG.getNode(ISD::BITCAST, DL, MVT::v4i64, In);
11621
11622       static const int ShufMask[] = {0,  2,  -1,  -1};
11623       In = DAG.getVectorShuffle(MVT::v4i64, DL,  In, DAG.getUNDEF(MVT::v4i64),
11624                                 &ShufMask[0]);
11625       In = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
11626                        DAG.getIntPtrConstant(0));
11627       return DAG.getNode(ISD::BITCAST, DL, VT, In);
11628     }
11629
11630     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
11631                                DAG.getIntPtrConstant(0));
11632
11633     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
11634                                DAG.getIntPtrConstant(4));
11635
11636     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpLo);
11637     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpHi);
11638
11639     // The PSHUFB mask:
11640     static const int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13,
11641                                    -1, -1, -1, -1, -1, -1, -1, -1};
11642
11643     SDValue Undef = DAG.getUNDEF(MVT::v16i8);
11644     OpLo = DAG.getVectorShuffle(MVT::v16i8, DL, OpLo, Undef, ShufMask1);
11645     OpHi = DAG.getVectorShuffle(MVT::v16i8, DL, OpHi, Undef, ShufMask1);
11646
11647     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
11648     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
11649
11650     // The MOVLHPS Mask:
11651     static const int ShufMask2[] = {0, 1, 4, 5};
11652     SDValue res = DAG.getVectorShuffle(MVT::v4i32, DL, OpLo, OpHi, ShufMask2);
11653     return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, res);
11654   }
11655
11656   // Handle truncation of V256 to V128 using shuffles.
11657   if (!VT.is128BitVector() || !InVT.is256BitVector())
11658     return SDValue();
11659
11660   assert(Subtarget->hasFp256() && "256-bit vector without AVX!");
11661
11662   unsigned NumElems = VT.getVectorNumElements();
11663   MVT NVT = MVT::getVectorVT(VT.getVectorElementType(), NumElems * 2);
11664
11665   SmallVector<int, 16> MaskVec(NumElems * 2, -1);
11666   // Prepare truncation shuffle mask
11667   for (unsigned i = 0; i != NumElems; ++i)
11668     MaskVec[i] = i * 2;
11669   SDValue V = DAG.getVectorShuffle(NVT, DL,
11670                                    DAG.getNode(ISD::BITCAST, DL, NVT, In),
11671                                    DAG.getUNDEF(NVT), &MaskVec[0]);
11672   return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, V,
11673                      DAG.getIntPtrConstant(0));
11674 }
11675
11676 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
11677                                            SelectionDAG &DAG) const {
11678   assert(!Op.getSimpleValueType().isVector());
11679
11680   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
11681     /*IsSigned=*/ true, /*IsReplace=*/ false);
11682   SDValue FIST = Vals.first, StackSlot = Vals.second;
11683   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
11684   if (!FIST.getNode()) return Op;
11685
11686   if (StackSlot.getNode())
11687     // Load the result.
11688     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
11689                        FIST, StackSlot, MachinePointerInfo(),
11690                        false, false, false, 0);
11691
11692   // The node is the result.
11693   return FIST;
11694 }
11695
11696 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
11697                                            SelectionDAG &DAG) const {
11698   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
11699     /*IsSigned=*/ false, /*IsReplace=*/ false);
11700   SDValue FIST = Vals.first, StackSlot = Vals.second;
11701   assert(FIST.getNode() && "Unexpected failure");
11702
11703   if (StackSlot.getNode())
11704     // Load the result.
11705     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
11706                        FIST, StackSlot, MachinePointerInfo(),
11707                        false, false, false, 0);
11708
11709   // The node is the result.
11710   return FIST;
11711 }
11712
11713 static SDValue LowerFP_EXTEND(SDValue Op, SelectionDAG &DAG) {
11714   SDLoc DL(Op);
11715   MVT VT = Op.getSimpleValueType();
11716   SDValue In = Op.getOperand(0);
11717   MVT SVT = In.getSimpleValueType();
11718
11719   assert(SVT == MVT::v2f32 && "Only customize MVT::v2f32 type legalization!");
11720
11721   return DAG.getNode(X86ISD::VFPEXT, DL, VT,
11722                      DAG.getNode(ISD::CONCAT_VECTORS, DL, MVT::v4f32,
11723                                  In, DAG.getUNDEF(SVT)));
11724 }
11725
11726 static SDValue LowerFABS(SDValue Op, SelectionDAG &DAG) {
11727   LLVMContext *Context = DAG.getContext();
11728   SDLoc dl(Op);
11729   MVT VT = Op.getSimpleValueType();
11730   MVT EltVT = VT;
11731   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
11732   if (VT.isVector()) {
11733     EltVT = VT.getVectorElementType();
11734     NumElts = VT.getVectorNumElements();
11735   }
11736   Constant *C;
11737   if (EltVT == MVT::f64)
11738     C = ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11739                                           APInt(64, ~(1ULL << 63))));
11740   else
11741     C = ConstantFP::get(*Context, APFloat(APFloat::IEEEsingle,
11742                                           APInt(32, ~(1U << 31))));
11743   C = ConstantVector::getSplat(NumElts, C);
11744   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
11745   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy());
11746   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
11747   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
11748                              MachinePointerInfo::getConstantPool(),
11749                              false, false, false, Alignment);
11750   if (VT.isVector()) {
11751     MVT ANDVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
11752     return DAG.getNode(ISD::BITCAST, dl, VT,
11753                        DAG.getNode(ISD::AND, dl, ANDVT,
11754                                    DAG.getNode(ISD::BITCAST, dl, ANDVT,
11755                                                Op.getOperand(0)),
11756                                    DAG.getNode(ISD::BITCAST, dl, ANDVT, Mask)));
11757   }
11758   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
11759 }
11760
11761 static SDValue LowerFNEG(SDValue Op, SelectionDAG &DAG) {
11762   LLVMContext *Context = DAG.getContext();
11763   SDLoc dl(Op);
11764   MVT VT = Op.getSimpleValueType();
11765   MVT EltVT = VT;
11766   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
11767   if (VT.isVector()) {
11768     EltVT = VT.getVectorElementType();
11769     NumElts = VT.getVectorNumElements();
11770   }
11771   Constant *C;
11772   if (EltVT == MVT::f64)
11773     C = ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
11774                                           APInt(64, 1ULL << 63)));
11775   else
11776     C = ConstantFP::get(*Context, APFloat(APFloat::IEEEsingle,
11777                                           APInt(32, 1U << 31)));
11778   C = ConstantVector::getSplat(NumElts, C);
11779   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
11780   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy());
11781   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
11782   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
11783                              MachinePointerInfo::getConstantPool(),
11784                              false, false, false, Alignment);
11785   if (VT.isVector()) {
11786     MVT XORVT = MVT::getVectorVT(MVT::i64, VT.getSizeInBits()/64);
11787     return DAG.getNode(ISD::BITCAST, dl, VT,
11788                        DAG.getNode(ISD::XOR, dl, XORVT,
11789                                    DAG.getNode(ISD::BITCAST, dl, XORVT,
11790                                                Op.getOperand(0)),
11791                                    DAG.getNode(ISD::BITCAST, dl, XORVT, Mask)));
11792   }
11793
11794   return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
11795 }
11796
11797 static SDValue LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
11798   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
11799   LLVMContext *Context = DAG.getContext();
11800   SDValue Op0 = Op.getOperand(0);
11801   SDValue Op1 = Op.getOperand(1);
11802   SDLoc dl(Op);
11803   MVT VT = Op.getSimpleValueType();
11804   MVT SrcVT = Op1.getSimpleValueType();
11805
11806   // If second operand is smaller, extend it first.
11807   if (SrcVT.bitsLT(VT)) {
11808     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
11809     SrcVT = VT;
11810   }
11811   // And if it is bigger, shrink it first.
11812   if (SrcVT.bitsGT(VT)) {
11813     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
11814     SrcVT = VT;
11815   }
11816
11817   // At this point the operands and the result should have the same
11818   // type, and that won't be f80 since that is not custom lowered.
11819
11820   // First get the sign bit of second operand.
11821   SmallVector<Constant*,4> CV;
11822   if (SrcVT == MVT::f64) {
11823     const fltSemantics &Sem = APFloat::IEEEdouble;
11824     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 1ULL << 63))));
11825     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
11826   } else {
11827     const fltSemantics &Sem = APFloat::IEEEsingle;
11828     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 1U << 31))));
11829     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11830     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11831     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11832   }
11833   Constant *C = ConstantVector::get(CV);
11834   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
11835   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
11836                               MachinePointerInfo::getConstantPool(),
11837                               false, false, false, 16);
11838   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
11839
11840   // Shift sign bit right or left if the two operands have different types.
11841   if (SrcVT.bitsGT(VT)) {
11842     // Op0 is MVT::f32, Op1 is MVT::f64.
11843     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
11844     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
11845                           DAG.getConstant(32, MVT::i32));
11846     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
11847     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
11848                           DAG.getIntPtrConstant(0));
11849   }
11850
11851   // Clear first operand sign bit.
11852   CV.clear();
11853   if (VT == MVT::f64) {
11854     const fltSemantics &Sem = APFloat::IEEEdouble;
11855     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
11856                                                    APInt(64, ~(1ULL << 63)))));
11857     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
11858   } else {
11859     const fltSemantics &Sem = APFloat::IEEEsingle;
11860     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
11861                                                    APInt(32, ~(1U << 31)))));
11862     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11863     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11864     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
11865   }
11866   C = ConstantVector::get(CV);
11867   CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
11868   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
11869                               MachinePointerInfo::getConstantPool(),
11870                               false, false, false, 16);
11871   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
11872
11873   // Or the value with the sign bit.
11874   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
11875 }
11876
11877 static SDValue LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) {
11878   SDValue N0 = Op.getOperand(0);
11879   SDLoc dl(Op);
11880   MVT VT = Op.getSimpleValueType();
11881
11882   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
11883   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
11884                                   DAG.getConstant(1, VT));
11885   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
11886 }
11887
11888 // LowerVectorAllZeroTest - Check whether an OR'd tree is PTEST-able.
11889 //
11890 static SDValue LowerVectorAllZeroTest(SDValue Op, const X86Subtarget *Subtarget,
11891                                       SelectionDAG &DAG) {
11892   assert(Op.getOpcode() == ISD::OR && "Only check OR'd tree.");
11893
11894   if (!Subtarget->hasSSE41())
11895     return SDValue();
11896
11897   if (!Op->hasOneUse())
11898     return SDValue();
11899
11900   SDNode *N = Op.getNode();
11901   SDLoc DL(N);
11902
11903   SmallVector<SDValue, 8> Opnds;
11904   DenseMap<SDValue, unsigned> VecInMap;
11905   SmallVector<SDValue, 8> VecIns;
11906   EVT VT = MVT::Other;
11907
11908   // Recognize a special case where a vector is casted into wide integer to
11909   // test all 0s.
11910   Opnds.push_back(N->getOperand(0));
11911   Opnds.push_back(N->getOperand(1));
11912
11913   for (unsigned Slot = 0, e = Opnds.size(); Slot < e; ++Slot) {
11914     SmallVectorImpl<SDValue>::const_iterator I = Opnds.begin() + Slot;
11915     // BFS traverse all OR'd operands.
11916     if (I->getOpcode() == ISD::OR) {
11917       Opnds.push_back(I->getOperand(0));
11918       Opnds.push_back(I->getOperand(1));
11919       // Re-evaluate the number of nodes to be traversed.
11920       e += 2; // 2 more nodes (LHS and RHS) are pushed.
11921       continue;
11922     }
11923
11924     // Quit if a non-EXTRACT_VECTOR_ELT
11925     if (I->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
11926       return SDValue();
11927
11928     // Quit if without a constant index.
11929     SDValue Idx = I->getOperand(1);
11930     if (!isa<ConstantSDNode>(Idx))
11931       return SDValue();
11932
11933     SDValue ExtractedFromVec = I->getOperand(0);
11934     DenseMap<SDValue, unsigned>::iterator M = VecInMap.find(ExtractedFromVec);
11935     if (M == VecInMap.end()) {
11936       VT = ExtractedFromVec.getValueType();
11937       // Quit if not 128/256-bit vector.
11938       if (!VT.is128BitVector() && !VT.is256BitVector())
11939         return SDValue();
11940       // Quit if not the same type.
11941       if (VecInMap.begin() != VecInMap.end() &&
11942           VT != VecInMap.begin()->first.getValueType())
11943         return SDValue();
11944       M = VecInMap.insert(std::make_pair(ExtractedFromVec, 0)).first;
11945       VecIns.push_back(ExtractedFromVec);
11946     }
11947     M->second |= 1U << cast<ConstantSDNode>(Idx)->getZExtValue();
11948   }
11949
11950   assert((VT.is128BitVector() || VT.is256BitVector()) &&
11951          "Not extracted from 128-/256-bit vector.");
11952
11953   unsigned FullMask = (1U << VT.getVectorNumElements()) - 1U;
11954
11955   for (DenseMap<SDValue, unsigned>::const_iterator
11956         I = VecInMap.begin(), E = VecInMap.end(); I != E; ++I) {
11957     // Quit if not all elements are used.
11958     if (I->second != FullMask)
11959       return SDValue();
11960   }
11961
11962   EVT TestVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
11963
11964   // Cast all vectors into TestVT for PTEST.
11965   for (unsigned i = 0, e = VecIns.size(); i < e; ++i)
11966     VecIns[i] = DAG.getNode(ISD::BITCAST, DL, TestVT, VecIns[i]);
11967
11968   // If more than one full vectors are evaluated, OR them first before PTEST.
11969   for (unsigned Slot = 0, e = VecIns.size(); e - Slot > 1; Slot += 2, e += 1) {
11970     // Each iteration will OR 2 nodes and append the result until there is only
11971     // 1 node left, i.e. the final OR'd value of all vectors.
11972     SDValue LHS = VecIns[Slot];
11973     SDValue RHS = VecIns[Slot + 1];
11974     VecIns.push_back(DAG.getNode(ISD::OR, DL, TestVT, LHS, RHS));
11975   }
11976
11977   return DAG.getNode(X86ISD::PTEST, DL, MVT::i32,
11978                      VecIns.back(), VecIns.back());
11979 }
11980
11981 /// \brief return true if \c Op has a use that doesn't just read flags.
11982 static bool hasNonFlagsUse(SDValue Op) {
11983   for (SDNode::use_iterator UI = Op->use_begin(), UE = Op->use_end(); UI != UE;
11984        ++UI) {
11985     SDNode *User = *UI;
11986     unsigned UOpNo = UI.getOperandNo();
11987     if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
11988       // Look pass truncate.
11989       UOpNo = User->use_begin().getOperandNo();
11990       User = *User->use_begin();
11991     }
11992
11993     if (User->getOpcode() != ISD::BRCOND && User->getOpcode() != ISD::SETCC &&
11994         !(User->getOpcode() == ISD::SELECT && UOpNo == 0))
11995       return true;
11996   }
11997   return false;
11998 }
11999
12000 /// Emit nodes that will be selected as "test Op0,Op0", or something
12001 /// equivalent.
12002 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC, SDLoc dl,
12003                                     SelectionDAG &DAG) const {
12004   if (Op.getValueType() == MVT::i1)
12005     // KORTEST instruction should be selected
12006     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
12007                        DAG.getConstant(0, Op.getValueType()));
12008
12009   // CF and OF aren't always set the way we want. Determine which
12010   // of these we need.
12011   bool NeedCF = false;
12012   bool NeedOF = false;
12013   switch (X86CC) {
12014   default: break;
12015   case X86::COND_A: case X86::COND_AE:
12016   case X86::COND_B: case X86::COND_BE:
12017     NeedCF = true;
12018     break;
12019   case X86::COND_G: case X86::COND_GE:
12020   case X86::COND_L: case X86::COND_LE:
12021   case X86::COND_O: case X86::COND_NO: {
12022     // Check if we really need to set the
12023     // Overflow flag. If NoSignedWrap is present
12024     // that is not actually needed.
12025     switch (Op->getOpcode()) {
12026     case ISD::ADD:
12027     case ISD::SUB:
12028     case ISD::MUL:
12029     case ISD::SHL: {
12030       const BinaryWithFlagsSDNode *BinNode =
12031           cast<BinaryWithFlagsSDNode>(Op.getNode());
12032       if (BinNode->hasNoSignedWrap())
12033         break;
12034     }
12035     default:
12036       NeedOF = true;
12037       break;
12038     }
12039     break;
12040   }
12041   }
12042   // See if we can use the EFLAGS value from the operand instead of
12043   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
12044   // we prove that the arithmetic won't overflow, we can't use OF or CF.
12045   if (Op.getResNo() != 0 || NeedOF || NeedCF) {
12046     // Emit a CMP with 0, which is the TEST pattern.
12047     //if (Op.getValueType() == MVT::i1)
12048     //  return DAG.getNode(X86ISD::CMP, dl, MVT::i1, Op,
12049     //                     DAG.getConstant(0, MVT::i1));
12050     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
12051                        DAG.getConstant(0, Op.getValueType()));
12052   }
12053   unsigned Opcode = 0;
12054   unsigned NumOperands = 0;
12055
12056   // Truncate operations may prevent the merge of the SETCC instruction
12057   // and the arithmetic instruction before it. Attempt to truncate the operands
12058   // of the arithmetic instruction and use a reduced bit-width instruction.
12059   bool NeedTruncation = false;
12060   SDValue ArithOp = Op;
12061   if (Op->getOpcode() == ISD::TRUNCATE && Op->hasOneUse()) {
12062     SDValue Arith = Op->getOperand(0);
12063     // Both the trunc and the arithmetic op need to have one user each.
12064     if (Arith->hasOneUse())
12065       switch (Arith.getOpcode()) {
12066         default: break;
12067         case ISD::ADD:
12068         case ISD::SUB:
12069         case ISD::AND:
12070         case ISD::OR:
12071         case ISD::XOR: {
12072           NeedTruncation = true;
12073           ArithOp = Arith;
12074         }
12075       }
12076   }
12077
12078   // NOTICE: In the code below we use ArithOp to hold the arithmetic operation
12079   // which may be the result of a CAST.  We use the variable 'Op', which is the
12080   // non-casted variable when we check for possible users.
12081   switch (ArithOp.getOpcode()) {
12082   case ISD::ADD:
12083     // Due to an isel shortcoming, be conservative if this add is likely to be
12084     // selected as part of a load-modify-store instruction. When the root node
12085     // in a match is a store, isel doesn't know how to remap non-chain non-flag
12086     // uses of other nodes in the match, such as the ADD in this case. This
12087     // leads to the ADD being left around and reselected, with the result being
12088     // two adds in the output.  Alas, even if none our users are stores, that
12089     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
12090     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
12091     // climbing the DAG back to the root, and it doesn't seem to be worth the
12092     // effort.
12093     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
12094          UE = Op.getNode()->use_end(); UI != UE; ++UI)
12095       if (UI->getOpcode() != ISD::CopyToReg &&
12096           UI->getOpcode() != ISD::SETCC &&
12097           UI->getOpcode() != ISD::STORE)
12098         goto default_case;
12099
12100     if (ConstantSDNode *C =
12101         dyn_cast<ConstantSDNode>(ArithOp.getNode()->getOperand(1))) {
12102       // An add of one will be selected as an INC.
12103       if (C->getAPIntValue() == 1 && !Subtarget->slowIncDec()) {
12104         Opcode = X86ISD::INC;
12105         NumOperands = 1;
12106         break;
12107       }
12108
12109       // An add of negative one (subtract of one) will be selected as a DEC.
12110       if (C->getAPIntValue().isAllOnesValue() && !Subtarget->slowIncDec()) {
12111         Opcode = X86ISD::DEC;
12112         NumOperands = 1;
12113         break;
12114       }
12115     }
12116
12117     // Otherwise use a regular EFLAGS-setting add.
12118     Opcode = X86ISD::ADD;
12119     NumOperands = 2;
12120     break;
12121   case ISD::SHL:
12122   case ISD::SRL:
12123     // If we have a constant logical shift that's only used in a comparison
12124     // against zero turn it into an equivalent AND. This allows turning it into
12125     // a TEST instruction later.
12126     if ((X86CC == X86::COND_E || X86CC == X86::COND_NE) && Op->hasOneUse() &&
12127         isa<ConstantSDNode>(Op->getOperand(1)) && !hasNonFlagsUse(Op)) {
12128       EVT VT = Op.getValueType();
12129       unsigned BitWidth = VT.getSizeInBits();
12130       unsigned ShAmt = Op->getConstantOperandVal(1);
12131       if (ShAmt >= BitWidth) // Avoid undefined shifts.
12132         break;
12133       APInt Mask = ArithOp.getOpcode() == ISD::SRL
12134                        ? APInt::getHighBitsSet(BitWidth, BitWidth - ShAmt)
12135                        : APInt::getLowBitsSet(BitWidth, BitWidth - ShAmt);
12136       if (!Mask.isSignedIntN(32)) // Avoid large immediates.
12137         break;
12138       SDValue New = DAG.getNode(ISD::AND, dl, VT, Op->getOperand(0),
12139                                 DAG.getConstant(Mask, VT));
12140       DAG.ReplaceAllUsesWith(Op, New);
12141       Op = New;
12142     }
12143     break;
12144
12145   case ISD::AND:
12146     // If the primary and result isn't used, don't bother using X86ISD::AND,
12147     // because a TEST instruction will be better.
12148     if (!hasNonFlagsUse(Op))
12149       break;
12150     // FALL THROUGH
12151   case ISD::SUB:
12152   case ISD::OR:
12153   case ISD::XOR:
12154     // Due to the ISEL shortcoming noted above, be conservative if this op is
12155     // likely to be selected as part of a load-modify-store instruction.
12156     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
12157            UE = Op.getNode()->use_end(); UI != UE; ++UI)
12158       if (UI->getOpcode() == ISD::STORE)
12159         goto default_case;
12160
12161     // Otherwise use a regular EFLAGS-setting instruction.
12162     switch (ArithOp.getOpcode()) {
12163     default: llvm_unreachable("unexpected operator!");
12164     case ISD::SUB: Opcode = X86ISD::SUB; break;
12165     case ISD::XOR: Opcode = X86ISD::XOR; break;
12166     case ISD::AND: Opcode = X86ISD::AND; break;
12167     case ISD::OR: {
12168       if (!NeedTruncation && (X86CC == X86::COND_E || X86CC == X86::COND_NE)) {
12169         SDValue EFLAGS = LowerVectorAllZeroTest(Op, Subtarget, DAG);
12170         if (EFLAGS.getNode())
12171           return EFLAGS;
12172       }
12173       Opcode = X86ISD::OR;
12174       break;
12175     }
12176     }
12177
12178     NumOperands = 2;
12179     break;
12180   case X86ISD::ADD:
12181   case X86ISD::SUB:
12182   case X86ISD::INC:
12183   case X86ISD::DEC:
12184   case X86ISD::OR:
12185   case X86ISD::XOR:
12186   case X86ISD::AND:
12187     return SDValue(Op.getNode(), 1);
12188   default:
12189   default_case:
12190     break;
12191   }
12192
12193   // If we found that truncation is beneficial, perform the truncation and
12194   // update 'Op'.
12195   if (NeedTruncation) {
12196     EVT VT = Op.getValueType();
12197     SDValue WideVal = Op->getOperand(0);
12198     EVT WideVT = WideVal.getValueType();
12199     unsigned ConvertedOp = 0;
12200     // Use a target machine opcode to prevent further DAGCombine
12201     // optimizations that may separate the arithmetic operations
12202     // from the setcc node.
12203     switch (WideVal.getOpcode()) {
12204       default: break;
12205       case ISD::ADD: ConvertedOp = X86ISD::ADD; break;
12206       case ISD::SUB: ConvertedOp = X86ISD::SUB; break;
12207       case ISD::AND: ConvertedOp = X86ISD::AND; break;
12208       case ISD::OR:  ConvertedOp = X86ISD::OR;  break;
12209       case ISD::XOR: ConvertedOp = X86ISD::XOR; break;
12210     }
12211
12212     if (ConvertedOp) {
12213       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12214       if (TLI.isOperationLegal(WideVal.getOpcode(), WideVT)) {
12215         SDValue V0 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(0));
12216         SDValue V1 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(1));
12217         Op = DAG.getNode(ConvertedOp, dl, VT, V0, V1);
12218       }
12219     }
12220   }
12221
12222   if (Opcode == 0)
12223     // Emit a CMP with 0, which is the TEST pattern.
12224     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
12225                        DAG.getConstant(0, Op.getValueType()));
12226
12227   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
12228   SmallVector<SDValue, 4> Ops;
12229   for (unsigned i = 0; i != NumOperands; ++i)
12230     Ops.push_back(Op.getOperand(i));
12231
12232   SDValue New = DAG.getNode(Opcode, dl, VTs, Ops);
12233   DAG.ReplaceAllUsesWith(Op, New);
12234   return SDValue(New.getNode(), 1);
12235 }
12236
12237 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
12238 /// equivalent.
12239 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
12240                                    SDLoc dl, SelectionDAG &DAG) const {
12241   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1)) {
12242     if (C->getAPIntValue() == 0)
12243       return EmitTest(Op0, X86CC, dl, DAG);
12244
12245      if (Op0.getValueType() == MVT::i1)
12246        llvm_unreachable("Unexpected comparison operation for MVT::i1 operands");
12247   }
12248  
12249   if ((Op0.getValueType() == MVT::i8 || Op0.getValueType() == MVT::i16 ||
12250        Op0.getValueType() == MVT::i32 || Op0.getValueType() == MVT::i64)) {
12251     // Do the comparison at i32 if it's smaller, besides the Atom case. 
12252     // This avoids subregister aliasing issues. Keep the smaller reference 
12253     // if we're optimizing for size, however, as that'll allow better folding 
12254     // of memory operations.
12255     if (Op0.getValueType() != MVT::i32 && Op0.getValueType() != MVT::i64 &&
12256         !DAG.getMachineFunction().getFunction()->getAttributes().hasAttribute(
12257              AttributeSet::FunctionIndex, Attribute::MinSize) &&
12258         !Subtarget->isAtom()) {
12259       unsigned ExtendOp =
12260           isX86CCUnsigned(X86CC) ? ISD::ZERO_EXTEND : ISD::SIGN_EXTEND;
12261       Op0 = DAG.getNode(ExtendOp, dl, MVT::i32, Op0);
12262       Op1 = DAG.getNode(ExtendOp, dl, MVT::i32, Op1);
12263     }
12264     // Use SUB instead of CMP to enable CSE between SUB and CMP.
12265     SDVTList VTs = DAG.getVTList(Op0.getValueType(), MVT::i32);
12266     SDValue Sub = DAG.getNode(X86ISD::SUB, dl, VTs,
12267                               Op0, Op1);
12268     return SDValue(Sub.getNode(), 1);
12269   }
12270   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
12271 }
12272
12273 /// Convert a comparison if required by the subtarget.
12274 SDValue X86TargetLowering::ConvertCmpIfNecessary(SDValue Cmp,
12275                                                  SelectionDAG &DAG) const {
12276   // If the subtarget does not support the FUCOMI instruction, floating-point
12277   // comparisons have to be converted.
12278   if (Subtarget->hasCMov() ||
12279       Cmp.getOpcode() != X86ISD::CMP ||
12280       !Cmp.getOperand(0).getValueType().isFloatingPoint() ||
12281       !Cmp.getOperand(1).getValueType().isFloatingPoint())
12282     return Cmp;
12283
12284   // The instruction selector will select an FUCOM instruction instead of
12285   // FUCOMI, which writes the comparison result to FPSW instead of EFLAGS. Hence
12286   // build an SDNode sequence that transfers the result from FPSW into EFLAGS:
12287   // (X86sahf (trunc (srl (X86fp_stsw (trunc (X86cmp ...)), 8))))
12288   SDLoc dl(Cmp);
12289   SDValue TruncFPSW = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, Cmp);
12290   SDValue FNStSW = DAG.getNode(X86ISD::FNSTSW16r, dl, MVT::i16, TruncFPSW);
12291   SDValue Srl = DAG.getNode(ISD::SRL, dl, MVT::i16, FNStSW,
12292                             DAG.getConstant(8, MVT::i8));
12293   SDValue TruncSrl = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Srl);
12294   return DAG.getNode(X86ISD::SAHF, dl, MVT::i32, TruncSrl);
12295 }
12296
12297 static bool isAllOnes(SDValue V) {
12298   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
12299   return C && C->isAllOnesValue();
12300 }
12301
12302 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
12303 /// if it's possible.
12304 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
12305                                      SDLoc dl, SelectionDAG &DAG) const {
12306   SDValue Op0 = And.getOperand(0);
12307   SDValue Op1 = And.getOperand(1);
12308   if (Op0.getOpcode() == ISD::TRUNCATE)
12309     Op0 = Op0.getOperand(0);
12310   if (Op1.getOpcode() == ISD::TRUNCATE)
12311     Op1 = Op1.getOperand(0);
12312
12313   SDValue LHS, RHS;
12314   if (Op1.getOpcode() == ISD::SHL)
12315     std::swap(Op0, Op1);
12316   if (Op0.getOpcode() == ISD::SHL) {
12317     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
12318       if (And00C->getZExtValue() == 1) {
12319         // If we looked past a truncate, check that it's only truncating away
12320         // known zeros.
12321         unsigned BitWidth = Op0.getValueSizeInBits();
12322         unsigned AndBitWidth = And.getValueSizeInBits();
12323         if (BitWidth > AndBitWidth) {
12324           APInt Zeros, Ones;
12325           DAG.computeKnownBits(Op0, Zeros, Ones);
12326           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
12327             return SDValue();
12328         }
12329         LHS = Op1;
12330         RHS = Op0.getOperand(1);
12331       }
12332   } else if (Op1.getOpcode() == ISD::Constant) {
12333     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
12334     uint64_t AndRHSVal = AndRHS->getZExtValue();
12335     SDValue AndLHS = Op0;
12336
12337     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
12338       LHS = AndLHS.getOperand(0);
12339       RHS = AndLHS.getOperand(1);
12340     }
12341
12342     // Use BT if the immediate can't be encoded in a TEST instruction.
12343     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
12344       LHS = AndLHS;
12345       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
12346     }
12347   }
12348
12349   if (LHS.getNode()) {
12350     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
12351     // instruction.  Since the shift amount is in-range-or-undefined, we know
12352     // that doing a bittest on the i32 value is ok.  We extend to i32 because
12353     // the encoding for the i16 version is larger than the i32 version.
12354     // Also promote i16 to i32 for performance / code size reason.
12355     if (LHS.getValueType() == MVT::i8 ||
12356         LHS.getValueType() == MVT::i16)
12357       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
12358
12359     // If the operand types disagree, extend the shift amount to match.  Since
12360     // BT ignores high bits (like shifts) we can use anyextend.
12361     if (LHS.getValueType() != RHS.getValueType())
12362       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
12363
12364     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
12365     X86::CondCode Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
12366     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
12367                        DAG.getConstant(Cond, MVT::i8), BT);
12368   }
12369
12370   return SDValue();
12371 }
12372
12373 /// \brief - Turns an ISD::CondCode into a value suitable for SSE floating point
12374 /// mask CMPs.
12375 static int translateX86FSETCC(ISD::CondCode SetCCOpcode, SDValue &Op0,
12376                               SDValue &Op1) {
12377   unsigned SSECC;
12378   bool Swap = false;
12379
12380   // SSE Condition code mapping:
12381   //  0 - EQ
12382   //  1 - LT
12383   //  2 - LE
12384   //  3 - UNORD
12385   //  4 - NEQ
12386   //  5 - NLT
12387   //  6 - NLE
12388   //  7 - ORD
12389   switch (SetCCOpcode) {
12390   default: llvm_unreachable("Unexpected SETCC condition");
12391   case ISD::SETOEQ:
12392   case ISD::SETEQ:  SSECC = 0; break;
12393   case ISD::SETOGT:
12394   case ISD::SETGT:  Swap = true; // Fallthrough
12395   case ISD::SETLT:
12396   case ISD::SETOLT: SSECC = 1; break;
12397   case ISD::SETOGE:
12398   case ISD::SETGE:  Swap = true; // Fallthrough
12399   case ISD::SETLE:
12400   case ISD::SETOLE: SSECC = 2; break;
12401   case ISD::SETUO:  SSECC = 3; break;
12402   case ISD::SETUNE:
12403   case ISD::SETNE:  SSECC = 4; break;
12404   case ISD::SETULE: Swap = true; // Fallthrough
12405   case ISD::SETUGE: SSECC = 5; break;
12406   case ISD::SETULT: Swap = true; // Fallthrough
12407   case ISD::SETUGT: SSECC = 6; break;
12408   case ISD::SETO:   SSECC = 7; break;
12409   case ISD::SETUEQ:
12410   case ISD::SETONE: SSECC = 8; break;
12411   }
12412   if (Swap)
12413     std::swap(Op0, Op1);
12414
12415   return SSECC;
12416 }
12417
12418 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
12419 // ones, and then concatenate the result back.
12420 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
12421   MVT VT = Op.getSimpleValueType();
12422
12423   assert(VT.is256BitVector() && Op.getOpcode() == ISD::SETCC &&
12424          "Unsupported value type for operation");
12425
12426   unsigned NumElems = VT.getVectorNumElements();
12427   SDLoc dl(Op);
12428   SDValue CC = Op.getOperand(2);
12429
12430   // Extract the LHS vectors
12431   SDValue LHS = Op.getOperand(0);
12432   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
12433   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
12434
12435   // Extract the RHS vectors
12436   SDValue RHS = Op.getOperand(1);
12437   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
12438   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
12439
12440   // Issue the operation on the smaller types and concatenate the result back
12441   MVT EltVT = VT.getVectorElementType();
12442   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
12443   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
12444                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
12445                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
12446 }
12447
12448 static SDValue LowerIntVSETCC_AVX512(SDValue Op, SelectionDAG &DAG,
12449                                      const X86Subtarget *Subtarget) {
12450   SDValue Op0 = Op.getOperand(0);
12451   SDValue Op1 = Op.getOperand(1);
12452   SDValue CC = Op.getOperand(2);
12453   MVT VT = Op.getSimpleValueType();
12454   SDLoc dl(Op);
12455
12456   assert(Op0.getValueType().getVectorElementType().getSizeInBits() >= 32 &&
12457          Op.getValueType().getScalarType() == MVT::i1 &&
12458          "Cannot set masked compare for this operation");
12459
12460   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
12461   unsigned  Opc = 0;
12462   bool Unsigned = false;
12463   bool Swap = false;
12464   unsigned SSECC;
12465   switch (SetCCOpcode) {
12466   default: llvm_unreachable("Unexpected SETCC condition");
12467   case ISD::SETNE:  SSECC = 4; break;
12468   case ISD::SETEQ:  Opc = X86ISD::PCMPEQM; break;
12469   case ISD::SETUGT: SSECC = 6; Unsigned = true; break;
12470   case ISD::SETLT:  Swap = true; //fall-through
12471   case ISD::SETGT:  Opc = X86ISD::PCMPGTM; break;
12472   case ISD::SETULT: SSECC = 1; Unsigned = true; break;
12473   case ISD::SETUGE: SSECC = 5; Unsigned = true; break; //NLT
12474   case ISD::SETGE:  Swap = true; SSECC = 2; break; // LE + swap
12475   case ISD::SETULE: Unsigned = true; //fall-through
12476   case ISD::SETLE:  SSECC = 2; break;
12477   }
12478
12479   if (Swap)
12480     std::swap(Op0, Op1);
12481   if (Opc)
12482     return DAG.getNode(Opc, dl, VT, Op0, Op1);
12483   Opc = Unsigned ? X86ISD::CMPMU: X86ISD::CMPM;
12484   return DAG.getNode(Opc, dl, VT, Op0, Op1,
12485                      DAG.getConstant(SSECC, MVT::i8));
12486 }
12487
12488 /// \brief Try to turn a VSETULT into a VSETULE by modifying its second
12489 /// operand \p Op1.  If non-trivial (for example because it's not constant)
12490 /// return an empty value.
12491 static SDValue ChangeVSETULTtoVSETULE(SDLoc dl, SDValue Op1, SelectionDAG &DAG)
12492 {
12493   BuildVectorSDNode *BV = dyn_cast<BuildVectorSDNode>(Op1.getNode());
12494   if (!BV)
12495     return SDValue();
12496
12497   MVT VT = Op1.getSimpleValueType();
12498   MVT EVT = VT.getVectorElementType();
12499   unsigned n = VT.getVectorNumElements();
12500   SmallVector<SDValue, 8> ULTOp1;
12501
12502   for (unsigned i = 0; i < n; ++i) {
12503     ConstantSDNode *Elt = dyn_cast<ConstantSDNode>(BV->getOperand(i));
12504     if (!Elt || Elt->isOpaque() || Elt->getValueType(0) != EVT)
12505       return SDValue();
12506
12507     // Avoid underflow.
12508     APInt Val = Elt->getAPIntValue();
12509     if (Val == 0)
12510       return SDValue();
12511
12512     ULTOp1.push_back(DAG.getConstant(Val - 1, EVT));
12513   }
12514
12515   return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, ULTOp1);
12516 }
12517
12518 static SDValue LowerVSETCC(SDValue Op, const X86Subtarget *Subtarget,
12519                            SelectionDAG &DAG) {
12520   SDValue Op0 = Op.getOperand(0);
12521   SDValue Op1 = Op.getOperand(1);
12522   SDValue CC = Op.getOperand(2);
12523   MVT VT = Op.getSimpleValueType();
12524   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
12525   bool isFP = Op.getOperand(1).getSimpleValueType().isFloatingPoint();
12526   SDLoc dl(Op);
12527
12528   if (isFP) {
12529 #ifndef NDEBUG
12530     MVT EltVT = Op0.getSimpleValueType().getVectorElementType();
12531     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
12532 #endif
12533
12534     unsigned SSECC = translateX86FSETCC(SetCCOpcode, Op0, Op1);
12535     unsigned Opc = X86ISD::CMPP;
12536     if (Subtarget->hasAVX512() && VT.getVectorElementType() == MVT::i1) {
12537       assert(VT.getVectorNumElements() <= 16);
12538       Opc = X86ISD::CMPM;
12539     }
12540     // In the two special cases we can't handle, emit two comparisons.
12541     if (SSECC == 8) {
12542       unsigned CC0, CC1;
12543       unsigned CombineOpc;
12544       if (SetCCOpcode == ISD::SETUEQ) {
12545         CC0 = 3; CC1 = 0; CombineOpc = ISD::OR;
12546       } else {
12547         assert(SetCCOpcode == ISD::SETONE);
12548         CC0 = 7; CC1 = 4; CombineOpc = ISD::AND;
12549       }
12550
12551       SDValue Cmp0 = DAG.getNode(Opc, dl, VT, Op0, Op1,
12552                                  DAG.getConstant(CC0, MVT::i8));
12553       SDValue Cmp1 = DAG.getNode(Opc, dl, VT, Op0, Op1,
12554                                  DAG.getConstant(CC1, MVT::i8));
12555       return DAG.getNode(CombineOpc, dl, VT, Cmp0, Cmp1);
12556     }
12557     // Handle all other FP comparisons here.
12558     return DAG.getNode(Opc, dl, VT, Op0, Op1,
12559                        DAG.getConstant(SSECC, MVT::i8));
12560   }
12561
12562   // Break 256-bit integer vector compare into smaller ones.
12563   if (VT.is256BitVector() && !Subtarget->hasInt256())
12564     return Lower256IntVSETCC(Op, DAG);
12565
12566   bool MaskResult = (VT.getVectorElementType() == MVT::i1);
12567   EVT OpVT = Op1.getValueType();
12568   if (Subtarget->hasAVX512()) {
12569     if (Op1.getValueType().is512BitVector() ||
12570         (MaskResult && OpVT.getVectorElementType().getSizeInBits() >= 32))
12571       return LowerIntVSETCC_AVX512(Op, DAG, Subtarget);
12572
12573     // In AVX-512 architecture setcc returns mask with i1 elements,
12574     // But there is no compare instruction for i8 and i16 elements.
12575     // We are not talking about 512-bit operands in this case, these
12576     // types are illegal.
12577     if (MaskResult &&
12578         (OpVT.getVectorElementType().getSizeInBits() < 32 &&
12579          OpVT.getVectorElementType().getSizeInBits() >= 8))
12580       return DAG.getNode(ISD::TRUNCATE, dl, VT,
12581                          DAG.getNode(ISD::SETCC, dl, OpVT, Op0, Op1, CC));
12582   }
12583
12584   // We are handling one of the integer comparisons here.  Since SSE only has
12585   // GT and EQ comparisons for integer, swapping operands and multiple
12586   // operations may be required for some comparisons.
12587   unsigned Opc;
12588   bool Swap = false, Invert = false, FlipSigns = false, MinMax = false;
12589   bool Subus = false;
12590
12591   switch (SetCCOpcode) {
12592   default: llvm_unreachable("Unexpected SETCC condition");
12593   case ISD::SETNE:  Invert = true;
12594   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
12595   case ISD::SETLT:  Swap = true;
12596   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
12597   case ISD::SETGE:  Swap = true;
12598   case ISD::SETLE:  Opc = X86ISD::PCMPGT;
12599                     Invert = true; break;
12600   case ISD::SETULT: Swap = true;
12601   case ISD::SETUGT: Opc = X86ISD::PCMPGT;
12602                     FlipSigns = true; break;
12603   case ISD::SETUGE: Swap = true;
12604   case ISD::SETULE: Opc = X86ISD::PCMPGT;
12605                     FlipSigns = true; Invert = true; break;
12606   }
12607
12608   // Special case: Use min/max operations for SETULE/SETUGE
12609   MVT VET = VT.getVectorElementType();
12610   bool hasMinMax =
12611        (Subtarget->hasSSE41() && (VET >= MVT::i8 && VET <= MVT::i32))
12612     || (Subtarget->hasSSE2()  && (VET == MVT::i8));
12613
12614   if (hasMinMax) {
12615     switch (SetCCOpcode) {
12616     default: break;
12617     case ISD::SETULE: Opc = X86ISD::UMIN; MinMax = true; break;
12618     case ISD::SETUGE: Opc = X86ISD::UMAX; MinMax = true; break;
12619     }
12620
12621     if (MinMax) { Swap = false; Invert = false; FlipSigns = false; }
12622   }
12623
12624   bool hasSubus = Subtarget->hasSSE2() && (VET == MVT::i8 || VET == MVT::i16);
12625   if (!MinMax && hasSubus) {
12626     // As another special case, use PSUBUS[BW] when it's profitable. E.g. for
12627     // Op0 u<= Op1:
12628     //   t = psubus Op0, Op1
12629     //   pcmpeq t, <0..0>
12630     switch (SetCCOpcode) {
12631     default: break;
12632     case ISD::SETULT: {
12633       // If the comparison is against a constant we can turn this into a
12634       // setule.  With psubus, setule does not require a swap.  This is
12635       // beneficial because the constant in the register is no longer
12636       // destructed as the destination so it can be hoisted out of a loop.
12637       // Only do this pre-AVX since vpcmp* is no longer destructive.
12638       if (Subtarget->hasAVX())
12639         break;
12640       SDValue ULEOp1 = ChangeVSETULTtoVSETULE(dl, Op1, DAG);
12641       if (ULEOp1.getNode()) {
12642         Op1 = ULEOp1;
12643         Subus = true; Invert = false; Swap = false;
12644       }
12645       break;
12646     }
12647     // Psubus is better than flip-sign because it requires no inversion.
12648     case ISD::SETUGE: Subus = true; Invert = false; Swap = true;  break;
12649     case ISD::SETULE: Subus = true; Invert = false; Swap = false; break;
12650     }
12651
12652     if (Subus) {
12653       Opc = X86ISD::SUBUS;
12654       FlipSigns = false;
12655     }
12656   }
12657
12658   if (Swap)
12659     std::swap(Op0, Op1);
12660
12661   // Check that the operation in question is available (most are plain SSE2,
12662   // but PCMPGTQ and PCMPEQQ have different requirements).
12663   if (VT == MVT::v2i64) {
12664     if (Opc == X86ISD::PCMPGT && !Subtarget->hasSSE42()) {
12665       assert(Subtarget->hasSSE2() && "Don't know how to lower!");
12666
12667       // First cast everything to the right type.
12668       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
12669       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
12670
12671       // Since SSE has no unsigned integer comparisons, we need to flip the sign
12672       // bits of the inputs before performing those operations. The lower
12673       // compare is always unsigned.
12674       SDValue SB;
12675       if (FlipSigns) {
12676         SB = DAG.getConstant(0x80000000U, MVT::v4i32);
12677       } else {
12678         SDValue Sign = DAG.getConstant(0x80000000U, MVT::i32);
12679         SDValue Zero = DAG.getConstant(0x00000000U, MVT::i32);
12680         SB = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
12681                          Sign, Zero, Sign, Zero);
12682       }
12683       Op0 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op0, SB);
12684       Op1 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op1, SB);
12685
12686       // Emulate PCMPGTQ with (hi1 > hi2) | ((hi1 == hi2) & (lo1 > lo2))
12687       SDValue GT = DAG.getNode(X86ISD::PCMPGT, dl, MVT::v4i32, Op0, Op1);
12688       SDValue EQ = DAG.getNode(X86ISD::PCMPEQ, dl, MVT::v4i32, Op0, Op1);
12689
12690       // Create masks for only the low parts/high parts of the 64 bit integers.
12691       static const int MaskHi[] = { 1, 1, 3, 3 };
12692       static const int MaskLo[] = { 0, 0, 2, 2 };
12693       SDValue EQHi = DAG.getVectorShuffle(MVT::v4i32, dl, EQ, EQ, MaskHi);
12694       SDValue GTLo = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskLo);
12695       SDValue GTHi = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskHi);
12696
12697       SDValue Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, EQHi, GTLo);
12698       Result = DAG.getNode(ISD::OR, dl, MVT::v4i32, Result, GTHi);
12699
12700       if (Invert)
12701         Result = DAG.getNOT(dl, Result, MVT::v4i32);
12702
12703       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
12704     }
12705
12706     if (Opc == X86ISD::PCMPEQ && !Subtarget->hasSSE41()) {
12707       // If pcmpeqq is missing but pcmpeqd is available synthesize pcmpeqq with
12708       // pcmpeqd + pshufd + pand.
12709       assert(Subtarget->hasSSE2() && !FlipSigns && "Don't know how to lower!");
12710
12711       // First cast everything to the right type.
12712       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
12713       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
12714
12715       // Do the compare.
12716       SDValue Result = DAG.getNode(Opc, dl, MVT::v4i32, Op0, Op1);
12717
12718       // Make sure the lower and upper halves are both all-ones.
12719       static const int Mask[] = { 1, 0, 3, 2 };
12720       SDValue Shuf = DAG.getVectorShuffle(MVT::v4i32, dl, Result, Result, Mask);
12721       Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, Result, Shuf);
12722
12723       if (Invert)
12724         Result = DAG.getNOT(dl, Result, MVT::v4i32);
12725
12726       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
12727     }
12728   }
12729
12730   // Since SSE has no unsigned integer comparisons, we need to flip the sign
12731   // bits of the inputs before performing those operations.
12732   if (FlipSigns) {
12733     EVT EltVT = VT.getVectorElementType();
12734     SDValue SB = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()), VT);
12735     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SB);
12736     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SB);
12737   }
12738
12739   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
12740
12741   // If the logical-not of the result is required, perform that now.
12742   if (Invert)
12743     Result = DAG.getNOT(dl, Result, VT);
12744
12745   if (MinMax)
12746     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Op0, Result);
12747
12748   if (Subus)
12749     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Result,
12750                          getZeroVector(VT, Subtarget, DAG, dl));
12751
12752   return Result;
12753 }
12754
12755 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
12756
12757   MVT VT = Op.getSimpleValueType();
12758
12759   if (VT.isVector()) return LowerVSETCC(Op, Subtarget, DAG);
12760
12761   assert(((!Subtarget->hasAVX512() && VT == MVT::i8) || (VT == MVT::i1))
12762          && "SetCC type must be 8-bit or 1-bit integer");
12763   SDValue Op0 = Op.getOperand(0);
12764   SDValue Op1 = Op.getOperand(1);
12765   SDLoc dl(Op);
12766   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
12767
12768   // Optimize to BT if possible.
12769   // Lower (X & (1 << N)) == 0 to BT(X, N).
12770   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
12771   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
12772   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
12773       Op1.getOpcode() == ISD::Constant &&
12774       cast<ConstantSDNode>(Op1)->isNullValue() &&
12775       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
12776     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
12777     if (NewSetCC.getNode())
12778       return NewSetCC;
12779   }
12780
12781   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
12782   // these.
12783   if (Op1.getOpcode() == ISD::Constant &&
12784       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
12785        cast<ConstantSDNode>(Op1)->isNullValue()) &&
12786       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
12787
12788     // If the input is a setcc, then reuse the input setcc or use a new one with
12789     // the inverted condition.
12790     if (Op0.getOpcode() == X86ISD::SETCC) {
12791       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
12792       bool Invert = (CC == ISD::SETNE) ^
12793         cast<ConstantSDNode>(Op1)->isNullValue();
12794       if (!Invert)
12795         return Op0;
12796
12797       CCode = X86::GetOppositeBranchCondition(CCode);
12798       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
12799                                   DAG.getConstant(CCode, MVT::i8),
12800                                   Op0.getOperand(1));
12801       if (VT == MVT::i1)
12802         return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
12803       return SetCC;
12804     }
12805   }
12806   if ((Op0.getValueType() == MVT::i1) && (Op1.getOpcode() == ISD::Constant) &&
12807       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1) &&
12808       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
12809
12810     ISD::CondCode NewCC = ISD::getSetCCInverse(CC, true);
12811     return DAG.getSetCC(dl, VT, Op0, DAG.getConstant(0, MVT::i1), NewCC);
12812   }
12813
12814   bool isFP = Op1.getSimpleValueType().isFloatingPoint();
12815   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
12816   if (X86CC == X86::COND_INVALID)
12817     return SDValue();
12818
12819   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, dl, DAG);
12820   EFLAGS = ConvertCmpIfNecessary(EFLAGS, DAG);
12821   SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
12822                               DAG.getConstant(X86CC, MVT::i8), EFLAGS);
12823   if (VT == MVT::i1)
12824     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
12825   return SetCC;
12826 }
12827
12828 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
12829 static bool isX86LogicalCmp(SDValue Op) {
12830   unsigned Opc = Op.getNode()->getOpcode();
12831   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI ||
12832       Opc == X86ISD::SAHF)
12833     return true;
12834   if (Op.getResNo() == 1 &&
12835       (Opc == X86ISD::ADD ||
12836        Opc == X86ISD::SUB ||
12837        Opc == X86ISD::ADC ||
12838        Opc == X86ISD::SBB ||
12839        Opc == X86ISD::SMUL ||
12840        Opc == X86ISD::UMUL ||
12841        Opc == X86ISD::INC ||
12842        Opc == X86ISD::DEC ||
12843        Opc == X86ISD::OR ||
12844        Opc == X86ISD::XOR ||
12845        Opc == X86ISD::AND))
12846     return true;
12847
12848   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
12849     return true;
12850
12851   return false;
12852 }
12853
12854 static bool isTruncWithZeroHighBitsInput(SDValue V, SelectionDAG &DAG) {
12855   if (V.getOpcode() != ISD::TRUNCATE)
12856     return false;
12857
12858   SDValue VOp0 = V.getOperand(0);
12859   unsigned InBits = VOp0.getValueSizeInBits();
12860   unsigned Bits = V.getValueSizeInBits();
12861   return DAG.MaskedValueIsZero(VOp0, APInt::getHighBitsSet(InBits,InBits-Bits));
12862 }
12863
12864 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
12865   bool addTest = true;
12866   SDValue Cond  = Op.getOperand(0);
12867   SDValue Op1 = Op.getOperand(1);
12868   SDValue Op2 = Op.getOperand(2);
12869   SDLoc DL(Op);
12870   EVT VT = Op1.getValueType();
12871   SDValue CC;
12872
12873   // Lower fp selects into a CMP/AND/ANDN/OR sequence when the necessary SSE ops
12874   // are available. Otherwise fp cmovs get lowered into a less efficient branch
12875   // sequence later on.
12876   if (Cond.getOpcode() == ISD::SETCC &&
12877       ((Subtarget->hasSSE2() && (VT == MVT::f32 || VT == MVT::f64)) ||
12878        (Subtarget->hasSSE1() && VT == MVT::f32)) &&
12879       VT == Cond.getOperand(0).getValueType() && Cond->hasOneUse()) {
12880     SDValue CondOp0 = Cond.getOperand(0), CondOp1 = Cond.getOperand(1);
12881     int SSECC = translateX86FSETCC(
12882         cast<CondCodeSDNode>(Cond.getOperand(2))->get(), CondOp0, CondOp1);
12883
12884     if (SSECC != 8) {
12885       if (Subtarget->hasAVX512()) {
12886         SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CondOp0, CondOp1,
12887                                   DAG.getConstant(SSECC, MVT::i8));
12888         return DAG.getNode(X86ISD::SELECT, DL, VT, Cmp, Op1, Op2);
12889       }
12890       SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, VT, CondOp0, CondOp1,
12891                                 DAG.getConstant(SSECC, MVT::i8));
12892       SDValue AndN = DAG.getNode(X86ISD::FANDN, DL, VT, Cmp, Op2);
12893       SDValue And = DAG.getNode(X86ISD::FAND, DL, VT, Cmp, Op1);
12894       return DAG.getNode(X86ISD::FOR, DL, VT, AndN, And);
12895     }
12896   }
12897
12898   if (Cond.getOpcode() == ISD::SETCC) {
12899     SDValue NewCond = LowerSETCC(Cond, DAG);
12900     if (NewCond.getNode())
12901       Cond = NewCond;
12902   }
12903
12904   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
12905   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
12906   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
12907   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
12908   if (Cond.getOpcode() == X86ISD::SETCC &&
12909       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
12910       isZero(Cond.getOperand(1).getOperand(1))) {
12911     SDValue Cmp = Cond.getOperand(1);
12912
12913     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
12914
12915     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
12916         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
12917       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
12918
12919       SDValue CmpOp0 = Cmp.getOperand(0);
12920       // Apply further optimizations for special cases
12921       // (select (x != 0), -1, 0) -> neg & sbb
12922       // (select (x == 0), 0, -1) -> neg & sbb
12923       if (ConstantSDNode *YC = dyn_cast<ConstantSDNode>(Y))
12924         if (YC->isNullValue() &&
12925             (isAllOnes(Op1) == (CondCode == X86::COND_NE))) {
12926           SDVTList VTs = DAG.getVTList(CmpOp0.getValueType(), MVT::i32);
12927           SDValue Neg = DAG.getNode(X86ISD::SUB, DL, VTs,
12928                                     DAG.getConstant(0, CmpOp0.getValueType()),
12929                                     CmpOp0);
12930           SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
12931                                     DAG.getConstant(X86::COND_B, MVT::i8),
12932                                     SDValue(Neg.getNode(), 1));
12933           return Res;
12934         }
12935
12936       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
12937                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
12938       Cmp = ConvertCmpIfNecessary(Cmp, DAG);
12939
12940       SDValue Res =   // Res = 0 or -1.
12941         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
12942                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
12943
12944       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
12945         Res = DAG.getNOT(DL, Res, Res.getValueType());
12946
12947       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
12948       if (!N2C || !N2C->isNullValue())
12949         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
12950       return Res;
12951     }
12952   }
12953
12954   // Look past (and (setcc_carry (cmp ...)), 1).
12955   if (Cond.getOpcode() == ISD::AND &&
12956       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
12957     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
12958     if (C && C->getAPIntValue() == 1)
12959       Cond = Cond.getOperand(0);
12960   }
12961
12962   // If condition flag is set by a X86ISD::CMP, then use it as the condition
12963   // setting operand in place of the X86ISD::SETCC.
12964   unsigned CondOpcode = Cond.getOpcode();
12965   if (CondOpcode == X86ISD::SETCC ||
12966       CondOpcode == X86ISD::SETCC_CARRY) {
12967     CC = Cond.getOperand(0);
12968
12969     SDValue Cmp = Cond.getOperand(1);
12970     unsigned Opc = Cmp.getOpcode();
12971     MVT VT = Op.getSimpleValueType();
12972
12973     bool IllegalFPCMov = false;
12974     if (VT.isFloatingPoint() && !VT.isVector() &&
12975         !isScalarFPTypeInSSEReg(VT))  // FPStack?
12976       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
12977
12978     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
12979         Opc == X86ISD::BT) { // FIXME
12980       Cond = Cmp;
12981       addTest = false;
12982     }
12983   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
12984              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
12985              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
12986               Cond.getOperand(0).getValueType() != MVT::i8)) {
12987     SDValue LHS = Cond.getOperand(0);
12988     SDValue RHS = Cond.getOperand(1);
12989     unsigned X86Opcode;
12990     unsigned X86Cond;
12991     SDVTList VTs;
12992     switch (CondOpcode) {
12993     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
12994     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
12995     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
12996     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
12997     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
12998     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
12999     default: llvm_unreachable("unexpected overflowing operator");
13000     }
13001     if (CondOpcode == ISD::UMULO)
13002       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
13003                           MVT::i32);
13004     else
13005       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
13006
13007     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
13008
13009     if (CondOpcode == ISD::UMULO)
13010       Cond = X86Op.getValue(2);
13011     else
13012       Cond = X86Op.getValue(1);
13013
13014     CC = DAG.getConstant(X86Cond, MVT::i8);
13015     addTest = false;
13016   }
13017
13018   if (addTest) {
13019     // Look pass the truncate if the high bits are known zero.
13020     if (isTruncWithZeroHighBitsInput(Cond, DAG))
13021         Cond = Cond.getOperand(0);
13022
13023     // We know the result of AND is compared against zero. Try to match
13024     // it to BT.
13025     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
13026       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
13027       if (NewSetCC.getNode()) {
13028         CC = NewSetCC.getOperand(0);
13029         Cond = NewSetCC.getOperand(1);
13030         addTest = false;
13031       }
13032     }
13033   }
13034
13035   if (addTest) {
13036     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
13037     Cond = EmitTest(Cond, X86::COND_NE, DL, DAG);
13038   }
13039
13040   // a <  b ? -1 :  0 -> RES = ~setcc_carry
13041   // a <  b ?  0 : -1 -> RES = setcc_carry
13042   // a >= b ? -1 :  0 -> RES = setcc_carry
13043   // a >= b ?  0 : -1 -> RES = ~setcc_carry
13044   if (Cond.getOpcode() == X86ISD::SUB) {
13045     Cond = ConvertCmpIfNecessary(Cond, DAG);
13046     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
13047
13048     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
13049         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
13050       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
13051                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
13052       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
13053         return DAG.getNOT(DL, Res, Res.getValueType());
13054       return Res;
13055     }
13056   }
13057
13058   // X86 doesn't have an i8 cmov. If both operands are the result of a truncate
13059   // widen the cmov and push the truncate through. This avoids introducing a new
13060   // branch during isel and doesn't add any extensions.
13061   if (Op.getValueType() == MVT::i8 &&
13062       Op1.getOpcode() == ISD::TRUNCATE && Op2.getOpcode() == ISD::TRUNCATE) {
13063     SDValue T1 = Op1.getOperand(0), T2 = Op2.getOperand(0);
13064     if (T1.getValueType() == T2.getValueType() &&
13065         // Blacklist CopyFromReg to avoid partial register stalls.
13066         T1.getOpcode() != ISD::CopyFromReg && T2.getOpcode()!=ISD::CopyFromReg){
13067       SDVTList VTs = DAG.getVTList(T1.getValueType(), MVT::Glue);
13068       SDValue Cmov = DAG.getNode(X86ISD::CMOV, DL, VTs, T2, T1, CC, Cond);
13069       return DAG.getNode(ISD::TRUNCATE, DL, Op.getValueType(), Cmov);
13070     }
13071   }
13072
13073   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
13074   // condition is true.
13075   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
13076   SDValue Ops[] = { Op2, Op1, CC, Cond };
13077   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops);
13078 }
13079
13080 static SDValue LowerSIGN_EXTEND_AVX512(SDValue Op, SelectionDAG &DAG) {
13081   MVT VT = Op->getSimpleValueType(0);
13082   SDValue In = Op->getOperand(0);
13083   MVT InVT = In.getSimpleValueType();
13084   SDLoc dl(Op);
13085
13086   unsigned int NumElts = VT.getVectorNumElements();
13087   if (NumElts != 8 && NumElts != 16)
13088     return SDValue();
13089
13090   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
13091     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
13092
13093   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13094   assert (InVT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
13095
13096   MVT ExtVT = (NumElts == 8) ? MVT::v8i64 : MVT::v16i32;
13097   Constant *C = ConstantInt::get(*DAG.getContext(),
13098     APInt::getAllOnesValue(ExtVT.getScalarType().getSizeInBits()));
13099
13100   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
13101   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
13102   SDValue Ld = DAG.getLoad(ExtVT.getScalarType(), dl, DAG.getEntryNode(), CP,
13103                           MachinePointerInfo::getConstantPool(),
13104                           false, false, false, Alignment);
13105   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, dl, ExtVT, In, Ld);
13106   if (VT.is512BitVector())
13107     return Brcst;
13108   return DAG.getNode(X86ISD::VTRUNC, dl, VT, Brcst);
13109 }
13110
13111 static SDValue LowerSIGN_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
13112                                 SelectionDAG &DAG) {
13113   MVT VT = Op->getSimpleValueType(0);
13114   SDValue In = Op->getOperand(0);
13115   MVT InVT = In.getSimpleValueType();
13116   SDLoc dl(Op);
13117
13118   if (VT.is512BitVector() || InVT.getVectorElementType() == MVT::i1)
13119     return LowerSIGN_EXTEND_AVX512(Op, DAG);
13120
13121   if ((VT != MVT::v4i64 || InVT != MVT::v4i32) &&
13122       (VT != MVT::v8i32 || InVT != MVT::v8i16) &&
13123       (VT != MVT::v16i16 || InVT != MVT::v16i8))
13124     return SDValue();
13125
13126   if (Subtarget->hasInt256())
13127     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
13128
13129   // Optimize vectors in AVX mode
13130   // Sign extend  v8i16 to v8i32 and
13131   //              v4i32 to v4i64
13132   //
13133   // Divide input vector into two parts
13134   // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
13135   // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
13136   // concat the vectors to original VT
13137
13138   unsigned NumElems = InVT.getVectorNumElements();
13139   SDValue Undef = DAG.getUNDEF(InVT);
13140
13141   SmallVector<int,8> ShufMask1(NumElems, -1);
13142   for (unsigned i = 0; i != NumElems/2; ++i)
13143     ShufMask1[i] = i;
13144
13145   SDValue OpLo = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask1[0]);
13146
13147   SmallVector<int,8> ShufMask2(NumElems, -1);
13148   for (unsigned i = 0; i != NumElems/2; ++i)
13149     ShufMask2[i] = i + NumElems/2;
13150
13151   SDValue OpHi = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask2[0]);
13152
13153   MVT HalfVT = MVT::getVectorVT(VT.getScalarType(),
13154                                 VT.getVectorNumElements()/2);
13155
13156   OpLo = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpLo);
13157   OpHi = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpHi);
13158
13159   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
13160 }
13161
13162 // Lower vector extended loads using a shuffle. If SSSE3 is not available we
13163 // may emit an illegal shuffle but the expansion is still better than scalar
13164 // code. We generate X86ISD::VSEXT for SEXTLOADs if it's available, otherwise
13165 // we'll emit a shuffle and a arithmetic shift.
13166 // TODO: It is possible to support ZExt by zeroing the undef values during
13167 // the shuffle phase or after the shuffle.
13168 static SDValue LowerExtendedLoad(SDValue Op, const X86Subtarget *Subtarget,
13169                                  SelectionDAG &DAG) {
13170   MVT RegVT = Op.getSimpleValueType();
13171   assert(RegVT.isVector() && "We only custom lower vector sext loads.");
13172   assert(RegVT.isInteger() &&
13173          "We only custom lower integer vector sext loads.");
13174
13175   // Nothing useful we can do without SSE2 shuffles.
13176   assert(Subtarget->hasSSE2() && "We only custom lower sext loads with SSE2.");
13177
13178   LoadSDNode *Ld = cast<LoadSDNode>(Op.getNode());
13179   SDLoc dl(Ld);
13180   EVT MemVT = Ld->getMemoryVT();
13181   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13182   unsigned RegSz = RegVT.getSizeInBits();
13183
13184   ISD::LoadExtType Ext = Ld->getExtensionType();
13185
13186   assert((Ext == ISD::EXTLOAD || Ext == ISD::SEXTLOAD)
13187          && "Only anyext and sext are currently implemented.");
13188   assert(MemVT != RegVT && "Cannot extend to the same type");
13189   assert(MemVT.isVector() && "Must load a vector from memory");
13190
13191   unsigned NumElems = RegVT.getVectorNumElements();
13192   unsigned MemSz = MemVT.getSizeInBits();
13193   assert(RegSz > MemSz && "Register size must be greater than the mem size");
13194
13195   if (Ext == ISD::SEXTLOAD && RegSz == 256 && !Subtarget->hasInt256()) {
13196     // The only way in which we have a legal 256-bit vector result but not the
13197     // integer 256-bit operations needed to directly lower a sextload is if we
13198     // have AVX1 but not AVX2. In that case, we can always emit a sextload to
13199     // a 128-bit vector and a normal sign_extend to 256-bits that should get
13200     // correctly legalized. We do this late to allow the canonical form of
13201     // sextload to persist throughout the rest of the DAG combiner -- it wants
13202     // to fold together any extensions it can, and so will fuse a sign_extend
13203     // of an sextload into a sextload targeting a wider value.
13204     SDValue Load;
13205     if (MemSz == 128) {
13206       // Just switch this to a normal load.
13207       assert(TLI.isTypeLegal(MemVT) && "If the memory type is a 128-bit type, "
13208                                        "it must be a legal 128-bit vector "
13209                                        "type!");
13210       Load = DAG.getLoad(MemVT, dl, Ld->getChain(), Ld->getBasePtr(),
13211                   Ld->getPointerInfo(), Ld->isVolatile(), Ld->isNonTemporal(),
13212                   Ld->isInvariant(), Ld->getAlignment());
13213     } else {
13214       assert(MemSz < 128 &&
13215              "Can't extend a type wider than 128 bits to a 256 bit vector!");
13216       // Do an sext load to a 128-bit vector type. We want to use the same
13217       // number of elements, but elements half as wide. This will end up being
13218       // recursively lowered by this routine, but will succeed as we definitely
13219       // have all the necessary features if we're using AVX1.
13220       EVT HalfEltVT =
13221           EVT::getIntegerVT(*DAG.getContext(), RegVT.getScalarSizeInBits() / 2);
13222       EVT HalfVecVT = EVT::getVectorVT(*DAG.getContext(), HalfEltVT, NumElems);
13223       Load =
13224           DAG.getExtLoad(Ext, dl, HalfVecVT, Ld->getChain(), Ld->getBasePtr(),
13225                          Ld->getPointerInfo(), MemVT, Ld->isVolatile(),
13226                          Ld->isNonTemporal(), Ld->isInvariant(),
13227                          Ld->getAlignment());
13228     }
13229
13230     // Replace chain users with the new chain.
13231     assert(Load->getNumValues() == 2 && "Loads must carry a chain!");
13232     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), Load.getValue(1));
13233
13234     // Finally, do a normal sign-extend to the desired register.
13235     return DAG.getSExtOrTrunc(Load, dl, RegVT);
13236   }
13237
13238   // All sizes must be a power of two.
13239   assert(isPowerOf2_32(RegSz * MemSz * NumElems) &&
13240          "Non-power-of-two elements are not custom lowered!");
13241
13242   // Attempt to load the original value using scalar loads.
13243   // Find the largest scalar type that divides the total loaded size.
13244   MVT SclrLoadTy = MVT::i8;
13245   for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
13246        tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
13247     MVT Tp = (MVT::SimpleValueType)tp;
13248     if (TLI.isTypeLegal(Tp) && ((MemSz % Tp.getSizeInBits()) == 0)) {
13249       SclrLoadTy = Tp;
13250     }
13251   }
13252
13253   // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
13254   if (TLI.isTypeLegal(MVT::f64) && SclrLoadTy.getSizeInBits() < 64 &&
13255       (64 <= MemSz))
13256     SclrLoadTy = MVT::f64;
13257
13258   // Calculate the number of scalar loads that we need to perform
13259   // in order to load our vector from memory.
13260   unsigned NumLoads = MemSz / SclrLoadTy.getSizeInBits();
13261
13262   assert((Ext != ISD::SEXTLOAD || NumLoads == 1) &&
13263          "Can only lower sext loads with a single scalar load!");
13264
13265   unsigned loadRegZize = RegSz;
13266   if (Ext == ISD::SEXTLOAD && RegSz == 256)
13267     loadRegZize /= 2;
13268
13269   // Represent our vector as a sequence of elements which are the
13270   // largest scalar that we can load.
13271   EVT LoadUnitVecVT = EVT::getVectorVT(
13272       *DAG.getContext(), SclrLoadTy, loadRegZize / SclrLoadTy.getSizeInBits());
13273
13274   // Represent the data using the same element type that is stored in
13275   // memory. In practice, we ''widen'' MemVT.
13276   EVT WideVecVT =
13277       EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
13278                        loadRegZize / MemVT.getScalarType().getSizeInBits());
13279
13280   assert(WideVecVT.getSizeInBits() == LoadUnitVecVT.getSizeInBits() &&
13281          "Invalid vector type");
13282
13283   // We can't shuffle using an illegal type.
13284   assert(TLI.isTypeLegal(WideVecVT) &&
13285          "We only lower types that form legal widened vector types");
13286
13287   SmallVector<SDValue, 8> Chains;
13288   SDValue Ptr = Ld->getBasePtr();
13289   SDValue Increment =
13290       DAG.getConstant(SclrLoadTy.getSizeInBits() / 8, TLI.getPointerTy());
13291   SDValue Res = DAG.getUNDEF(LoadUnitVecVT);
13292
13293   for (unsigned i = 0; i < NumLoads; ++i) {
13294     // Perform a single load.
13295     SDValue ScalarLoad =
13296         DAG.getLoad(SclrLoadTy, dl, Ld->getChain(), Ptr, Ld->getPointerInfo(),
13297                     Ld->isVolatile(), Ld->isNonTemporal(), Ld->isInvariant(),
13298                     Ld->getAlignment());
13299     Chains.push_back(ScalarLoad.getValue(1));
13300     // Create the first element type using SCALAR_TO_VECTOR in order to avoid
13301     // another round of DAGCombining.
13302     if (i == 0)
13303       Res = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, LoadUnitVecVT, ScalarLoad);
13304     else
13305       Res = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, LoadUnitVecVT, Res,
13306                         ScalarLoad, DAG.getIntPtrConstant(i));
13307
13308     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
13309   }
13310
13311   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
13312
13313   // Bitcast the loaded value to a vector of the original element type, in
13314   // the size of the target vector type.
13315   SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, Res);
13316   unsigned SizeRatio = RegSz / MemSz;
13317
13318   if (Ext == ISD::SEXTLOAD) {
13319     // If we have SSE4.1, we can directly emit a VSEXT node.
13320     if (Subtarget->hasSSE41()) {
13321       SDValue Sext = DAG.getNode(X86ISD::VSEXT, dl, RegVT, SlicedVec);
13322       DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
13323       return Sext;
13324     }
13325
13326     // Otherwise we'll shuffle the small elements in the high bits of the
13327     // larger type and perform an arithmetic shift. If the shift is not legal
13328     // it's better to scalarize.
13329     assert(TLI.isOperationLegalOrCustom(ISD::SRA, RegVT) &&
13330            "We can't implement a sext load without an arithmetic right shift!");
13331
13332     // Redistribute the loaded elements into the different locations.
13333     SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
13334     for (unsigned i = 0; i != NumElems; ++i)
13335       ShuffleVec[i * SizeRatio + SizeRatio - 1] = i;
13336
13337     SDValue Shuff = DAG.getVectorShuffle(
13338         WideVecVT, dl, SlicedVec, DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
13339
13340     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
13341
13342     // Build the arithmetic shift.
13343     unsigned Amt = RegVT.getVectorElementType().getSizeInBits() -
13344                    MemVT.getVectorElementType().getSizeInBits();
13345     Shuff =
13346         DAG.getNode(ISD::SRA, dl, RegVT, Shuff, DAG.getConstant(Amt, RegVT));
13347
13348     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
13349     return Shuff;
13350   }
13351
13352   // Redistribute the loaded elements into the different locations.
13353   SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
13354   for (unsigned i = 0; i != NumElems; ++i)
13355     ShuffleVec[i * SizeRatio] = i;
13356
13357   SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
13358                                        DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
13359
13360   // Bitcast to the requested type.
13361   Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
13362   DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
13363   return Shuff;
13364 }
13365
13366 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
13367 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
13368 // from the AND / OR.
13369 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
13370   Opc = Op.getOpcode();
13371   if (Opc != ISD::OR && Opc != ISD::AND)
13372     return false;
13373   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
13374           Op.getOperand(0).hasOneUse() &&
13375           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
13376           Op.getOperand(1).hasOneUse());
13377 }
13378
13379 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
13380 // 1 and that the SETCC node has a single use.
13381 static bool isXor1OfSetCC(SDValue Op) {
13382   if (Op.getOpcode() != ISD::XOR)
13383     return false;
13384   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
13385   if (N1C && N1C->getAPIntValue() == 1) {
13386     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
13387       Op.getOperand(0).hasOneUse();
13388   }
13389   return false;
13390 }
13391
13392 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
13393   bool addTest = true;
13394   SDValue Chain = Op.getOperand(0);
13395   SDValue Cond  = Op.getOperand(1);
13396   SDValue Dest  = Op.getOperand(2);
13397   SDLoc dl(Op);
13398   SDValue CC;
13399   bool Inverted = false;
13400
13401   if (Cond.getOpcode() == ISD::SETCC) {
13402     // Check for setcc([su]{add,sub,mul}o == 0).
13403     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
13404         isa<ConstantSDNode>(Cond.getOperand(1)) &&
13405         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
13406         Cond.getOperand(0).getResNo() == 1 &&
13407         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
13408          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
13409          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
13410          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
13411          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
13412          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
13413       Inverted = true;
13414       Cond = Cond.getOperand(0);
13415     } else {
13416       SDValue NewCond = LowerSETCC(Cond, DAG);
13417       if (NewCond.getNode())
13418         Cond = NewCond;
13419     }
13420   }
13421 #if 0
13422   // FIXME: LowerXALUO doesn't handle these!!
13423   else if (Cond.getOpcode() == X86ISD::ADD  ||
13424            Cond.getOpcode() == X86ISD::SUB  ||
13425            Cond.getOpcode() == X86ISD::SMUL ||
13426            Cond.getOpcode() == X86ISD::UMUL)
13427     Cond = LowerXALUO(Cond, DAG);
13428 #endif
13429
13430   // Look pass (and (setcc_carry (cmp ...)), 1).
13431   if (Cond.getOpcode() == ISD::AND &&
13432       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
13433     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
13434     if (C && C->getAPIntValue() == 1)
13435       Cond = Cond.getOperand(0);
13436   }
13437
13438   // If condition flag is set by a X86ISD::CMP, then use it as the condition
13439   // setting operand in place of the X86ISD::SETCC.
13440   unsigned CondOpcode = Cond.getOpcode();
13441   if (CondOpcode == X86ISD::SETCC ||
13442       CondOpcode == X86ISD::SETCC_CARRY) {
13443     CC = Cond.getOperand(0);
13444
13445     SDValue Cmp = Cond.getOperand(1);
13446     unsigned Opc = Cmp.getOpcode();
13447     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
13448     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
13449       Cond = Cmp;
13450       addTest = false;
13451     } else {
13452       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
13453       default: break;
13454       case X86::COND_O:
13455       case X86::COND_B:
13456         // These can only come from an arithmetic instruction with overflow,
13457         // e.g. SADDO, UADDO.
13458         Cond = Cond.getNode()->getOperand(1);
13459         addTest = false;
13460         break;
13461       }
13462     }
13463   }
13464   CondOpcode = Cond.getOpcode();
13465   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
13466       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
13467       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
13468        Cond.getOperand(0).getValueType() != MVT::i8)) {
13469     SDValue LHS = Cond.getOperand(0);
13470     SDValue RHS = Cond.getOperand(1);
13471     unsigned X86Opcode;
13472     unsigned X86Cond;
13473     SDVTList VTs;
13474     // Keep this in sync with LowerXALUO, otherwise we might create redundant
13475     // instructions that can't be removed afterwards (i.e. X86ISD::ADD and
13476     // X86ISD::INC).
13477     switch (CondOpcode) {
13478     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
13479     case ISD::SADDO:
13480       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
13481         if (C->isOne()) {
13482           X86Opcode = X86ISD::INC; X86Cond = X86::COND_O;
13483           break;
13484         }
13485       X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
13486     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
13487     case ISD::SSUBO:
13488       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
13489         if (C->isOne()) {
13490           X86Opcode = X86ISD::DEC; X86Cond = X86::COND_O;
13491           break;
13492         }
13493       X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
13494     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
13495     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
13496     default: llvm_unreachable("unexpected overflowing operator");
13497     }
13498     if (Inverted)
13499       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
13500     if (CondOpcode == ISD::UMULO)
13501       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
13502                           MVT::i32);
13503     else
13504       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
13505
13506     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
13507
13508     if (CondOpcode == ISD::UMULO)
13509       Cond = X86Op.getValue(2);
13510     else
13511       Cond = X86Op.getValue(1);
13512
13513     CC = DAG.getConstant(X86Cond, MVT::i8);
13514     addTest = false;
13515   } else {
13516     unsigned CondOpc;
13517     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
13518       SDValue Cmp = Cond.getOperand(0).getOperand(1);
13519       if (CondOpc == ISD::OR) {
13520         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
13521         // two branches instead of an explicit OR instruction with a
13522         // separate test.
13523         if (Cmp == Cond.getOperand(1).getOperand(1) &&
13524             isX86LogicalCmp(Cmp)) {
13525           CC = Cond.getOperand(0).getOperand(0);
13526           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13527                               Chain, Dest, CC, Cmp);
13528           CC = Cond.getOperand(1).getOperand(0);
13529           Cond = Cmp;
13530           addTest = false;
13531         }
13532       } else { // ISD::AND
13533         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
13534         // two branches instead of an explicit AND instruction with a
13535         // separate test. However, we only do this if this block doesn't
13536         // have a fall-through edge, because this requires an explicit
13537         // jmp when the condition is false.
13538         if (Cmp == Cond.getOperand(1).getOperand(1) &&
13539             isX86LogicalCmp(Cmp) &&
13540             Op.getNode()->hasOneUse()) {
13541           X86::CondCode CCode =
13542             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
13543           CCode = X86::GetOppositeBranchCondition(CCode);
13544           CC = DAG.getConstant(CCode, MVT::i8);
13545           SDNode *User = *Op.getNode()->use_begin();
13546           // Look for an unconditional branch following this conditional branch.
13547           // We need this because we need to reverse the successors in order
13548           // to implement FCMP_OEQ.
13549           if (User->getOpcode() == ISD::BR) {
13550             SDValue FalseBB = User->getOperand(1);
13551             SDNode *NewBR =
13552               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
13553             assert(NewBR == User);
13554             (void)NewBR;
13555             Dest = FalseBB;
13556
13557             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13558                                 Chain, Dest, CC, Cmp);
13559             X86::CondCode CCode =
13560               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
13561             CCode = X86::GetOppositeBranchCondition(CCode);
13562             CC = DAG.getConstant(CCode, MVT::i8);
13563             Cond = Cmp;
13564             addTest = false;
13565           }
13566         }
13567       }
13568     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
13569       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
13570       // It should be transformed during dag combiner except when the condition
13571       // is set by a arithmetics with overflow node.
13572       X86::CondCode CCode =
13573         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
13574       CCode = X86::GetOppositeBranchCondition(CCode);
13575       CC = DAG.getConstant(CCode, MVT::i8);
13576       Cond = Cond.getOperand(0).getOperand(1);
13577       addTest = false;
13578     } else if (Cond.getOpcode() == ISD::SETCC &&
13579                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
13580       // For FCMP_OEQ, we can emit
13581       // two branches instead of an explicit AND instruction with a
13582       // separate test. However, we only do this if this block doesn't
13583       // have a fall-through edge, because this requires an explicit
13584       // jmp when the condition is false.
13585       if (Op.getNode()->hasOneUse()) {
13586         SDNode *User = *Op.getNode()->use_begin();
13587         // Look for an unconditional branch following this conditional branch.
13588         // We need this because we need to reverse the successors in order
13589         // to implement FCMP_OEQ.
13590         if (User->getOpcode() == ISD::BR) {
13591           SDValue FalseBB = User->getOperand(1);
13592           SDNode *NewBR =
13593             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
13594           assert(NewBR == User);
13595           (void)NewBR;
13596           Dest = FalseBB;
13597
13598           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
13599                                     Cond.getOperand(0), Cond.getOperand(1));
13600           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
13601           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
13602           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13603                               Chain, Dest, CC, Cmp);
13604           CC = DAG.getConstant(X86::COND_P, MVT::i8);
13605           Cond = Cmp;
13606           addTest = false;
13607         }
13608       }
13609     } else if (Cond.getOpcode() == ISD::SETCC &&
13610                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
13611       // For FCMP_UNE, we can emit
13612       // two branches instead of an explicit AND instruction with a
13613       // separate test. However, we only do this if this block doesn't
13614       // have a fall-through edge, because this requires an explicit
13615       // jmp when the condition is false.
13616       if (Op.getNode()->hasOneUse()) {
13617         SDNode *User = *Op.getNode()->use_begin();
13618         // Look for an unconditional branch following this conditional branch.
13619         // We need this because we need to reverse the successors in order
13620         // to implement FCMP_UNE.
13621         if (User->getOpcode() == ISD::BR) {
13622           SDValue FalseBB = User->getOperand(1);
13623           SDNode *NewBR =
13624             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
13625           assert(NewBR == User);
13626           (void)NewBR;
13627
13628           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
13629                                     Cond.getOperand(0), Cond.getOperand(1));
13630           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
13631           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
13632           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13633                               Chain, Dest, CC, Cmp);
13634           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
13635           Cond = Cmp;
13636           addTest = false;
13637           Dest = FalseBB;
13638         }
13639       }
13640     }
13641   }
13642
13643   if (addTest) {
13644     // Look pass the truncate if the high bits are known zero.
13645     if (isTruncWithZeroHighBitsInput(Cond, DAG))
13646         Cond = Cond.getOperand(0);
13647
13648     // We know the result of AND is compared against zero. Try to match
13649     // it to BT.
13650     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
13651       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
13652       if (NewSetCC.getNode()) {
13653         CC = NewSetCC.getOperand(0);
13654         Cond = NewSetCC.getOperand(1);
13655         addTest = false;
13656       }
13657     }
13658   }
13659
13660   if (addTest) {
13661     X86::CondCode X86Cond = Inverted ? X86::COND_E : X86::COND_NE;
13662     CC = DAG.getConstant(X86Cond, MVT::i8);
13663     Cond = EmitTest(Cond, X86Cond, dl, DAG);
13664   }
13665   Cond = ConvertCmpIfNecessary(Cond, DAG);
13666   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
13667                      Chain, Dest, CC, Cond);
13668 }
13669
13670 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
13671 // Calls to _alloca are needed to probe the stack when allocating more than 4k
13672 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
13673 // that the guard pages used by the OS virtual memory manager are allocated in
13674 // correct sequence.
13675 SDValue
13676 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
13677                                            SelectionDAG &DAG) const {
13678   MachineFunction &MF = DAG.getMachineFunction();
13679   bool SplitStack = MF.shouldSplitStack();
13680   bool Lower = (Subtarget->isOSWindows() && !Subtarget->isTargetMacho()) ||
13681                SplitStack;
13682   SDLoc dl(Op);
13683
13684   if (!Lower) {
13685     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13686     SDNode* Node = Op.getNode();
13687
13688     unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
13689     assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
13690         " not tell us which reg is the stack pointer!");
13691     EVT VT = Node->getValueType(0);
13692     SDValue Tmp1 = SDValue(Node, 0);
13693     SDValue Tmp2 = SDValue(Node, 1);
13694     SDValue Tmp3 = Node->getOperand(2);
13695     SDValue Chain = Tmp1.getOperand(0);
13696
13697     // Chain the dynamic stack allocation so that it doesn't modify the stack
13698     // pointer when other instructions are using the stack.
13699     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true),
13700         SDLoc(Node));
13701
13702     SDValue Size = Tmp2.getOperand(1);
13703     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, VT);
13704     Chain = SP.getValue(1);
13705     unsigned Align = cast<ConstantSDNode>(Tmp3)->getZExtValue();
13706     const TargetFrameLowering &TFI = *DAG.getSubtarget().getFrameLowering();
13707     unsigned StackAlign = TFI.getStackAlignment();
13708     Tmp1 = DAG.getNode(ISD::SUB, dl, VT, SP, Size); // Value
13709     if (Align > StackAlign)
13710       Tmp1 = DAG.getNode(ISD::AND, dl, VT, Tmp1,
13711           DAG.getConstant(-(uint64_t)Align, VT));
13712     Chain = DAG.getCopyToReg(Chain, dl, SPReg, Tmp1); // Output chain
13713
13714     Tmp2 = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(0, true),
13715         DAG.getIntPtrConstant(0, true), SDValue(),
13716         SDLoc(Node));
13717
13718     SDValue Ops[2] = { Tmp1, Tmp2 };
13719     return DAG.getMergeValues(Ops, dl);
13720   }
13721
13722   // Get the inputs.
13723   SDValue Chain = Op.getOperand(0);
13724   SDValue Size  = Op.getOperand(1);
13725   unsigned Align = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
13726   EVT VT = Op.getNode()->getValueType(0);
13727
13728   bool Is64Bit = Subtarget->is64Bit();
13729   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
13730
13731   if (SplitStack) {
13732     MachineRegisterInfo &MRI = MF.getRegInfo();
13733
13734     if (Is64Bit) {
13735       // The 64 bit implementation of segmented stacks needs to clobber both r10
13736       // r11. This makes it impossible to use it along with nested parameters.
13737       const Function *F = MF.getFunction();
13738
13739       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
13740            I != E; ++I)
13741         if (I->hasNestAttr())
13742           report_fatal_error("Cannot use segmented stacks with functions that "
13743                              "have nested arguments.");
13744     }
13745
13746     const TargetRegisterClass *AddrRegClass =
13747       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
13748     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
13749     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
13750     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
13751                                 DAG.getRegister(Vreg, SPTy));
13752     SDValue Ops1[2] = { Value, Chain };
13753     return DAG.getMergeValues(Ops1, dl);
13754   } else {
13755     SDValue Flag;
13756     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
13757
13758     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
13759     Flag = Chain.getValue(1);
13760     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
13761
13762     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
13763
13764     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
13765         DAG.getSubtarget().getRegisterInfo());
13766     unsigned SPReg = RegInfo->getStackRegister();
13767     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, SPTy);
13768     Chain = SP.getValue(1);
13769
13770     if (Align) {
13771       SP = DAG.getNode(ISD::AND, dl, VT, SP.getValue(0),
13772                        DAG.getConstant(-(uint64_t)Align, VT));
13773       Chain = DAG.getCopyToReg(Chain, dl, SPReg, SP);
13774     }
13775
13776     SDValue Ops1[2] = { SP, Chain };
13777     return DAG.getMergeValues(Ops1, dl);
13778   }
13779 }
13780
13781 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
13782   MachineFunction &MF = DAG.getMachineFunction();
13783   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
13784
13785   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
13786   SDLoc DL(Op);
13787
13788   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
13789     // vastart just stores the address of the VarArgsFrameIndex slot into the
13790     // memory location argument.
13791     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
13792                                    getPointerTy());
13793     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
13794                         MachinePointerInfo(SV), false, false, 0);
13795   }
13796
13797   // __va_list_tag:
13798   //   gp_offset         (0 - 6 * 8)
13799   //   fp_offset         (48 - 48 + 8 * 16)
13800   //   overflow_arg_area (point to parameters coming in memory).
13801   //   reg_save_area
13802   SmallVector<SDValue, 8> MemOps;
13803   SDValue FIN = Op.getOperand(1);
13804   // Store gp_offset
13805   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
13806                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
13807                                                MVT::i32),
13808                                FIN, MachinePointerInfo(SV), false, false, 0);
13809   MemOps.push_back(Store);
13810
13811   // Store fp_offset
13812   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
13813                     FIN, DAG.getIntPtrConstant(4));
13814   Store = DAG.getStore(Op.getOperand(0), DL,
13815                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
13816                                        MVT::i32),
13817                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
13818   MemOps.push_back(Store);
13819
13820   // Store ptr to overflow_arg_area
13821   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
13822                     FIN, DAG.getIntPtrConstant(4));
13823   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
13824                                     getPointerTy());
13825   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
13826                        MachinePointerInfo(SV, 8),
13827                        false, false, 0);
13828   MemOps.push_back(Store);
13829
13830   // Store ptr to reg_save_area.
13831   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
13832                     FIN, DAG.getIntPtrConstant(8));
13833   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
13834                                     getPointerTy());
13835   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
13836                        MachinePointerInfo(SV, 16), false, false, 0);
13837   MemOps.push_back(Store);
13838   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOps);
13839 }
13840
13841 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
13842   assert(Subtarget->is64Bit() &&
13843          "LowerVAARG only handles 64-bit va_arg!");
13844   assert((Subtarget->isTargetLinux() ||
13845           Subtarget->isTargetDarwin()) &&
13846           "Unhandled target in LowerVAARG");
13847   assert(Op.getNode()->getNumOperands() == 4);
13848   SDValue Chain = Op.getOperand(0);
13849   SDValue SrcPtr = Op.getOperand(1);
13850   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
13851   unsigned Align = Op.getConstantOperandVal(3);
13852   SDLoc dl(Op);
13853
13854   EVT ArgVT = Op.getNode()->getValueType(0);
13855   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
13856   uint32_t ArgSize = getDataLayout()->getTypeAllocSize(ArgTy);
13857   uint8_t ArgMode;
13858
13859   // Decide which area this value should be read from.
13860   // TODO: Implement the AMD64 ABI in its entirety. This simple
13861   // selection mechanism works only for the basic types.
13862   if (ArgVT == MVT::f80) {
13863     llvm_unreachable("va_arg for f80 not yet implemented");
13864   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
13865     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
13866   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
13867     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
13868   } else {
13869     llvm_unreachable("Unhandled argument type in LowerVAARG");
13870   }
13871
13872   if (ArgMode == 2) {
13873     // Sanity Check: Make sure using fp_offset makes sense.
13874     assert(!DAG.getTarget().Options.UseSoftFloat &&
13875            !(DAG.getMachineFunction()
13876                 .getFunction()->getAttributes()
13877                 .hasAttribute(AttributeSet::FunctionIndex,
13878                               Attribute::NoImplicitFloat)) &&
13879            Subtarget->hasSSE1());
13880   }
13881
13882   // Insert VAARG_64 node into the DAG
13883   // VAARG_64 returns two values: Variable Argument Address, Chain
13884   SmallVector<SDValue, 11> InstOps;
13885   InstOps.push_back(Chain);
13886   InstOps.push_back(SrcPtr);
13887   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
13888   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
13889   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
13890   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
13891   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
13892                                           VTs, InstOps, MVT::i64,
13893                                           MachinePointerInfo(SV),
13894                                           /*Align=*/0,
13895                                           /*Volatile=*/false,
13896                                           /*ReadMem=*/true,
13897                                           /*WriteMem=*/true);
13898   Chain = VAARG.getValue(1);
13899
13900   // Load the next argument and return it
13901   return DAG.getLoad(ArgVT, dl,
13902                      Chain,
13903                      VAARG,
13904                      MachinePointerInfo(),
13905                      false, false, false, 0);
13906 }
13907
13908 static SDValue LowerVACOPY(SDValue Op, const X86Subtarget *Subtarget,
13909                            SelectionDAG &DAG) {
13910   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
13911   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
13912   SDValue Chain = Op.getOperand(0);
13913   SDValue DstPtr = Op.getOperand(1);
13914   SDValue SrcPtr = Op.getOperand(2);
13915   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
13916   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
13917   SDLoc DL(Op);
13918
13919   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
13920                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
13921                        false,
13922                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
13923 }
13924
13925 // getTargetVShiftByConstNode - Handle vector element shifts where the shift
13926 // amount is a constant. Takes immediate version of shift as input.
13927 static SDValue getTargetVShiftByConstNode(unsigned Opc, SDLoc dl, MVT VT,
13928                                           SDValue SrcOp, uint64_t ShiftAmt,
13929                                           SelectionDAG &DAG) {
13930   MVT ElementType = VT.getVectorElementType();
13931
13932   // Fold this packed shift into its first operand if ShiftAmt is 0.
13933   if (ShiftAmt == 0)
13934     return SrcOp;
13935
13936   // Check for ShiftAmt >= element width
13937   if (ShiftAmt >= ElementType.getSizeInBits()) {
13938     if (Opc == X86ISD::VSRAI)
13939       ShiftAmt = ElementType.getSizeInBits() - 1;
13940     else
13941       return DAG.getConstant(0, VT);
13942   }
13943
13944   assert((Opc == X86ISD::VSHLI || Opc == X86ISD::VSRLI || Opc == X86ISD::VSRAI)
13945          && "Unknown target vector shift-by-constant node");
13946
13947   // Fold this packed vector shift into a build vector if SrcOp is a
13948   // vector of Constants or UNDEFs, and SrcOp valuetype is the same as VT.
13949   if (VT == SrcOp.getSimpleValueType() &&
13950       ISD::isBuildVectorOfConstantSDNodes(SrcOp.getNode())) {
13951     SmallVector<SDValue, 8> Elts;
13952     unsigned NumElts = SrcOp->getNumOperands();
13953     ConstantSDNode *ND;
13954
13955     switch(Opc) {
13956     default: llvm_unreachable(nullptr);
13957     case X86ISD::VSHLI:
13958       for (unsigned i=0; i!=NumElts; ++i) {
13959         SDValue CurrentOp = SrcOp->getOperand(i);
13960         if (CurrentOp->getOpcode() == ISD::UNDEF) {
13961           Elts.push_back(CurrentOp);
13962           continue;
13963         }
13964         ND = cast<ConstantSDNode>(CurrentOp);
13965         const APInt &C = ND->getAPIntValue();
13966         Elts.push_back(DAG.getConstant(C.shl(ShiftAmt), ElementType));
13967       }
13968       break;
13969     case X86ISD::VSRLI:
13970       for (unsigned i=0; i!=NumElts; ++i) {
13971         SDValue CurrentOp = SrcOp->getOperand(i);
13972         if (CurrentOp->getOpcode() == ISD::UNDEF) {
13973           Elts.push_back(CurrentOp);
13974           continue;
13975         }
13976         ND = cast<ConstantSDNode>(CurrentOp);
13977         const APInt &C = ND->getAPIntValue();
13978         Elts.push_back(DAG.getConstant(C.lshr(ShiftAmt), ElementType));
13979       }
13980       break;
13981     case X86ISD::VSRAI:
13982       for (unsigned i=0; i!=NumElts; ++i) {
13983         SDValue CurrentOp = SrcOp->getOperand(i);
13984         if (CurrentOp->getOpcode() == ISD::UNDEF) {
13985           Elts.push_back(CurrentOp);
13986           continue;
13987         }
13988         ND = cast<ConstantSDNode>(CurrentOp);
13989         const APInt &C = ND->getAPIntValue();
13990         Elts.push_back(DAG.getConstant(C.ashr(ShiftAmt), ElementType));
13991       }
13992       break;
13993     }
13994
13995     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
13996   }
13997
13998   return DAG.getNode(Opc, dl, VT, SrcOp, DAG.getConstant(ShiftAmt, MVT::i8));
13999 }
14000
14001 // getTargetVShiftNode - Handle vector element shifts where the shift amount
14002 // may or may not be a constant. Takes immediate version of shift as input.
14003 static SDValue getTargetVShiftNode(unsigned Opc, SDLoc dl, MVT VT,
14004                                    SDValue SrcOp, SDValue ShAmt,
14005                                    SelectionDAG &DAG) {
14006   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
14007
14008   // Catch shift-by-constant.
14009   if (ConstantSDNode *CShAmt = dyn_cast<ConstantSDNode>(ShAmt))
14010     return getTargetVShiftByConstNode(Opc, dl, VT, SrcOp,
14011                                       CShAmt->getZExtValue(), DAG);
14012
14013   // Change opcode to non-immediate version
14014   switch (Opc) {
14015     default: llvm_unreachable("Unknown target vector shift node");
14016     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
14017     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
14018     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
14019   }
14020
14021   // Need to build a vector containing shift amount
14022   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
14023   SDValue ShOps[4];
14024   ShOps[0] = ShAmt;
14025   ShOps[1] = DAG.getConstant(0, MVT::i32);
14026   ShOps[2] = ShOps[3] = DAG.getUNDEF(MVT::i32);
14027   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, ShOps);
14028
14029   // The return type has to be a 128-bit type with the same element
14030   // type as the input type.
14031   MVT EltVT = VT.getVectorElementType();
14032   EVT ShVT = MVT::getVectorVT(EltVT, 128/EltVT.getSizeInBits());
14033
14034   ShAmt = DAG.getNode(ISD::BITCAST, dl, ShVT, ShAmt);
14035   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
14036 }
14037
14038 static SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
14039   SDLoc dl(Op);
14040   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
14041   switch (IntNo) {
14042   default: return SDValue();    // Don't custom lower most intrinsics.
14043   // Comparison intrinsics.
14044   case Intrinsic::x86_sse_comieq_ss:
14045   case Intrinsic::x86_sse_comilt_ss:
14046   case Intrinsic::x86_sse_comile_ss:
14047   case Intrinsic::x86_sse_comigt_ss:
14048   case Intrinsic::x86_sse_comige_ss:
14049   case Intrinsic::x86_sse_comineq_ss:
14050   case Intrinsic::x86_sse_ucomieq_ss:
14051   case Intrinsic::x86_sse_ucomilt_ss:
14052   case Intrinsic::x86_sse_ucomile_ss:
14053   case Intrinsic::x86_sse_ucomigt_ss:
14054   case Intrinsic::x86_sse_ucomige_ss:
14055   case Intrinsic::x86_sse_ucomineq_ss:
14056   case Intrinsic::x86_sse2_comieq_sd:
14057   case Intrinsic::x86_sse2_comilt_sd:
14058   case Intrinsic::x86_sse2_comile_sd:
14059   case Intrinsic::x86_sse2_comigt_sd:
14060   case Intrinsic::x86_sse2_comige_sd:
14061   case Intrinsic::x86_sse2_comineq_sd:
14062   case Intrinsic::x86_sse2_ucomieq_sd:
14063   case Intrinsic::x86_sse2_ucomilt_sd:
14064   case Intrinsic::x86_sse2_ucomile_sd:
14065   case Intrinsic::x86_sse2_ucomigt_sd:
14066   case Intrinsic::x86_sse2_ucomige_sd:
14067   case Intrinsic::x86_sse2_ucomineq_sd: {
14068     unsigned Opc;
14069     ISD::CondCode CC;
14070     switch (IntNo) {
14071     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14072     case Intrinsic::x86_sse_comieq_ss:
14073     case Intrinsic::x86_sse2_comieq_sd:
14074       Opc = X86ISD::COMI;
14075       CC = ISD::SETEQ;
14076       break;
14077     case Intrinsic::x86_sse_comilt_ss:
14078     case Intrinsic::x86_sse2_comilt_sd:
14079       Opc = X86ISD::COMI;
14080       CC = ISD::SETLT;
14081       break;
14082     case Intrinsic::x86_sse_comile_ss:
14083     case Intrinsic::x86_sse2_comile_sd:
14084       Opc = X86ISD::COMI;
14085       CC = ISD::SETLE;
14086       break;
14087     case Intrinsic::x86_sse_comigt_ss:
14088     case Intrinsic::x86_sse2_comigt_sd:
14089       Opc = X86ISD::COMI;
14090       CC = ISD::SETGT;
14091       break;
14092     case Intrinsic::x86_sse_comige_ss:
14093     case Intrinsic::x86_sse2_comige_sd:
14094       Opc = X86ISD::COMI;
14095       CC = ISD::SETGE;
14096       break;
14097     case Intrinsic::x86_sse_comineq_ss:
14098     case Intrinsic::x86_sse2_comineq_sd:
14099       Opc = X86ISD::COMI;
14100       CC = ISD::SETNE;
14101       break;
14102     case Intrinsic::x86_sse_ucomieq_ss:
14103     case Intrinsic::x86_sse2_ucomieq_sd:
14104       Opc = X86ISD::UCOMI;
14105       CC = ISD::SETEQ;
14106       break;
14107     case Intrinsic::x86_sse_ucomilt_ss:
14108     case Intrinsic::x86_sse2_ucomilt_sd:
14109       Opc = X86ISD::UCOMI;
14110       CC = ISD::SETLT;
14111       break;
14112     case Intrinsic::x86_sse_ucomile_ss:
14113     case Intrinsic::x86_sse2_ucomile_sd:
14114       Opc = X86ISD::UCOMI;
14115       CC = ISD::SETLE;
14116       break;
14117     case Intrinsic::x86_sse_ucomigt_ss:
14118     case Intrinsic::x86_sse2_ucomigt_sd:
14119       Opc = X86ISD::UCOMI;
14120       CC = ISD::SETGT;
14121       break;
14122     case Intrinsic::x86_sse_ucomige_ss:
14123     case Intrinsic::x86_sse2_ucomige_sd:
14124       Opc = X86ISD::UCOMI;
14125       CC = ISD::SETGE;
14126       break;
14127     case Intrinsic::x86_sse_ucomineq_ss:
14128     case Intrinsic::x86_sse2_ucomineq_sd:
14129       Opc = X86ISD::UCOMI;
14130       CC = ISD::SETNE;
14131       break;
14132     }
14133
14134     SDValue LHS = Op.getOperand(1);
14135     SDValue RHS = Op.getOperand(2);
14136     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
14137     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
14138     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
14139     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14140                                 DAG.getConstant(X86CC, MVT::i8), Cond);
14141     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14142   }
14143
14144   // Arithmetic intrinsics.
14145   case Intrinsic::x86_sse2_pmulu_dq:
14146   case Intrinsic::x86_avx2_pmulu_dq:
14147     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
14148                        Op.getOperand(1), Op.getOperand(2));
14149
14150   case Intrinsic::x86_sse41_pmuldq:
14151   case Intrinsic::x86_avx2_pmul_dq:
14152     return DAG.getNode(X86ISD::PMULDQ, dl, Op.getValueType(),
14153                        Op.getOperand(1), Op.getOperand(2));
14154
14155   case Intrinsic::x86_sse2_pmulhu_w:
14156   case Intrinsic::x86_avx2_pmulhu_w:
14157     return DAG.getNode(ISD::MULHU, dl, Op.getValueType(),
14158                        Op.getOperand(1), Op.getOperand(2));
14159
14160   case Intrinsic::x86_sse2_pmulh_w:
14161   case Intrinsic::x86_avx2_pmulh_w:
14162     return DAG.getNode(ISD::MULHS, dl, Op.getValueType(),
14163                        Op.getOperand(1), Op.getOperand(2));
14164
14165   // SSE2/AVX2 sub with unsigned saturation intrinsics
14166   case Intrinsic::x86_sse2_psubus_b:
14167   case Intrinsic::x86_sse2_psubus_w:
14168   case Intrinsic::x86_avx2_psubus_b:
14169   case Intrinsic::x86_avx2_psubus_w:
14170     return DAG.getNode(X86ISD::SUBUS, dl, Op.getValueType(),
14171                        Op.getOperand(1), Op.getOperand(2));
14172
14173   // SSE3/AVX horizontal add/sub intrinsics
14174   case Intrinsic::x86_sse3_hadd_ps:
14175   case Intrinsic::x86_sse3_hadd_pd:
14176   case Intrinsic::x86_avx_hadd_ps_256:
14177   case Intrinsic::x86_avx_hadd_pd_256:
14178   case Intrinsic::x86_sse3_hsub_ps:
14179   case Intrinsic::x86_sse3_hsub_pd:
14180   case Intrinsic::x86_avx_hsub_ps_256:
14181   case Intrinsic::x86_avx_hsub_pd_256:
14182   case Intrinsic::x86_ssse3_phadd_w_128:
14183   case Intrinsic::x86_ssse3_phadd_d_128:
14184   case Intrinsic::x86_avx2_phadd_w:
14185   case Intrinsic::x86_avx2_phadd_d:
14186   case Intrinsic::x86_ssse3_phsub_w_128:
14187   case Intrinsic::x86_ssse3_phsub_d_128:
14188   case Intrinsic::x86_avx2_phsub_w:
14189   case Intrinsic::x86_avx2_phsub_d: {
14190     unsigned Opcode;
14191     switch (IntNo) {
14192     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14193     case Intrinsic::x86_sse3_hadd_ps:
14194     case Intrinsic::x86_sse3_hadd_pd:
14195     case Intrinsic::x86_avx_hadd_ps_256:
14196     case Intrinsic::x86_avx_hadd_pd_256:
14197       Opcode = X86ISD::FHADD;
14198       break;
14199     case Intrinsic::x86_sse3_hsub_ps:
14200     case Intrinsic::x86_sse3_hsub_pd:
14201     case Intrinsic::x86_avx_hsub_ps_256:
14202     case Intrinsic::x86_avx_hsub_pd_256:
14203       Opcode = X86ISD::FHSUB;
14204       break;
14205     case Intrinsic::x86_ssse3_phadd_w_128:
14206     case Intrinsic::x86_ssse3_phadd_d_128:
14207     case Intrinsic::x86_avx2_phadd_w:
14208     case Intrinsic::x86_avx2_phadd_d:
14209       Opcode = X86ISD::HADD;
14210       break;
14211     case Intrinsic::x86_ssse3_phsub_w_128:
14212     case Intrinsic::x86_ssse3_phsub_d_128:
14213     case Intrinsic::x86_avx2_phsub_w:
14214     case Intrinsic::x86_avx2_phsub_d:
14215       Opcode = X86ISD::HSUB;
14216       break;
14217     }
14218     return DAG.getNode(Opcode, dl, Op.getValueType(),
14219                        Op.getOperand(1), Op.getOperand(2));
14220   }
14221
14222   // SSE2/SSE41/AVX2 integer max/min intrinsics.
14223   case Intrinsic::x86_sse2_pmaxu_b:
14224   case Intrinsic::x86_sse41_pmaxuw:
14225   case Intrinsic::x86_sse41_pmaxud:
14226   case Intrinsic::x86_avx2_pmaxu_b:
14227   case Intrinsic::x86_avx2_pmaxu_w:
14228   case Intrinsic::x86_avx2_pmaxu_d:
14229   case Intrinsic::x86_sse2_pminu_b:
14230   case Intrinsic::x86_sse41_pminuw:
14231   case Intrinsic::x86_sse41_pminud:
14232   case Intrinsic::x86_avx2_pminu_b:
14233   case Intrinsic::x86_avx2_pminu_w:
14234   case Intrinsic::x86_avx2_pminu_d:
14235   case Intrinsic::x86_sse41_pmaxsb:
14236   case Intrinsic::x86_sse2_pmaxs_w:
14237   case Intrinsic::x86_sse41_pmaxsd:
14238   case Intrinsic::x86_avx2_pmaxs_b:
14239   case Intrinsic::x86_avx2_pmaxs_w:
14240   case Intrinsic::x86_avx2_pmaxs_d:
14241   case Intrinsic::x86_sse41_pminsb:
14242   case Intrinsic::x86_sse2_pmins_w:
14243   case Intrinsic::x86_sse41_pminsd:
14244   case Intrinsic::x86_avx2_pmins_b:
14245   case Intrinsic::x86_avx2_pmins_w:
14246   case Intrinsic::x86_avx2_pmins_d: {
14247     unsigned Opcode;
14248     switch (IntNo) {
14249     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14250     case Intrinsic::x86_sse2_pmaxu_b:
14251     case Intrinsic::x86_sse41_pmaxuw:
14252     case Intrinsic::x86_sse41_pmaxud:
14253     case Intrinsic::x86_avx2_pmaxu_b:
14254     case Intrinsic::x86_avx2_pmaxu_w:
14255     case Intrinsic::x86_avx2_pmaxu_d:
14256       Opcode = X86ISD::UMAX;
14257       break;
14258     case Intrinsic::x86_sse2_pminu_b:
14259     case Intrinsic::x86_sse41_pminuw:
14260     case Intrinsic::x86_sse41_pminud:
14261     case Intrinsic::x86_avx2_pminu_b:
14262     case Intrinsic::x86_avx2_pminu_w:
14263     case Intrinsic::x86_avx2_pminu_d:
14264       Opcode = X86ISD::UMIN;
14265       break;
14266     case Intrinsic::x86_sse41_pmaxsb:
14267     case Intrinsic::x86_sse2_pmaxs_w:
14268     case Intrinsic::x86_sse41_pmaxsd:
14269     case Intrinsic::x86_avx2_pmaxs_b:
14270     case Intrinsic::x86_avx2_pmaxs_w:
14271     case Intrinsic::x86_avx2_pmaxs_d:
14272       Opcode = X86ISD::SMAX;
14273       break;
14274     case Intrinsic::x86_sse41_pminsb:
14275     case Intrinsic::x86_sse2_pmins_w:
14276     case Intrinsic::x86_sse41_pminsd:
14277     case Intrinsic::x86_avx2_pmins_b:
14278     case Intrinsic::x86_avx2_pmins_w:
14279     case Intrinsic::x86_avx2_pmins_d:
14280       Opcode = X86ISD::SMIN;
14281       break;
14282     }
14283     return DAG.getNode(Opcode, dl, Op.getValueType(),
14284                        Op.getOperand(1), Op.getOperand(2));
14285   }
14286
14287   // SSE/SSE2/AVX floating point max/min intrinsics.
14288   case Intrinsic::x86_sse_max_ps:
14289   case Intrinsic::x86_sse2_max_pd:
14290   case Intrinsic::x86_avx_max_ps_256:
14291   case Intrinsic::x86_avx_max_pd_256:
14292   case Intrinsic::x86_sse_min_ps:
14293   case Intrinsic::x86_sse2_min_pd:
14294   case Intrinsic::x86_avx_min_ps_256:
14295   case Intrinsic::x86_avx_min_pd_256: {
14296     unsigned Opcode;
14297     switch (IntNo) {
14298     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14299     case Intrinsic::x86_sse_max_ps:
14300     case Intrinsic::x86_sse2_max_pd:
14301     case Intrinsic::x86_avx_max_ps_256:
14302     case Intrinsic::x86_avx_max_pd_256:
14303       Opcode = X86ISD::FMAX;
14304       break;
14305     case Intrinsic::x86_sse_min_ps:
14306     case Intrinsic::x86_sse2_min_pd:
14307     case Intrinsic::x86_avx_min_ps_256:
14308     case Intrinsic::x86_avx_min_pd_256:
14309       Opcode = X86ISD::FMIN;
14310       break;
14311     }
14312     return DAG.getNode(Opcode, dl, Op.getValueType(),
14313                        Op.getOperand(1), Op.getOperand(2));
14314   }
14315
14316   // AVX2 variable shift intrinsics
14317   case Intrinsic::x86_avx2_psllv_d:
14318   case Intrinsic::x86_avx2_psllv_q:
14319   case Intrinsic::x86_avx2_psllv_d_256:
14320   case Intrinsic::x86_avx2_psllv_q_256:
14321   case Intrinsic::x86_avx2_psrlv_d:
14322   case Intrinsic::x86_avx2_psrlv_q:
14323   case Intrinsic::x86_avx2_psrlv_d_256:
14324   case Intrinsic::x86_avx2_psrlv_q_256:
14325   case Intrinsic::x86_avx2_psrav_d:
14326   case Intrinsic::x86_avx2_psrav_d_256: {
14327     unsigned Opcode;
14328     switch (IntNo) {
14329     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14330     case Intrinsic::x86_avx2_psllv_d:
14331     case Intrinsic::x86_avx2_psllv_q:
14332     case Intrinsic::x86_avx2_psllv_d_256:
14333     case Intrinsic::x86_avx2_psllv_q_256:
14334       Opcode = ISD::SHL;
14335       break;
14336     case Intrinsic::x86_avx2_psrlv_d:
14337     case Intrinsic::x86_avx2_psrlv_q:
14338     case Intrinsic::x86_avx2_psrlv_d_256:
14339     case Intrinsic::x86_avx2_psrlv_q_256:
14340       Opcode = ISD::SRL;
14341       break;
14342     case Intrinsic::x86_avx2_psrav_d:
14343     case Intrinsic::x86_avx2_psrav_d_256:
14344       Opcode = ISD::SRA;
14345       break;
14346     }
14347     return DAG.getNode(Opcode, dl, Op.getValueType(),
14348                        Op.getOperand(1), Op.getOperand(2));
14349   }
14350
14351   case Intrinsic::x86_sse2_packssdw_128:
14352   case Intrinsic::x86_sse2_packsswb_128:
14353   case Intrinsic::x86_avx2_packssdw:
14354   case Intrinsic::x86_avx2_packsswb:
14355     return DAG.getNode(X86ISD::PACKSS, dl, Op.getValueType(),
14356                        Op.getOperand(1), Op.getOperand(2));
14357
14358   case Intrinsic::x86_sse2_packuswb_128:
14359   case Intrinsic::x86_sse41_packusdw:
14360   case Intrinsic::x86_avx2_packuswb:
14361   case Intrinsic::x86_avx2_packusdw:
14362     return DAG.getNode(X86ISD::PACKUS, dl, Op.getValueType(),
14363                        Op.getOperand(1), Op.getOperand(2));
14364
14365   case Intrinsic::x86_ssse3_pshuf_b_128:
14366   case Intrinsic::x86_avx2_pshuf_b:
14367     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
14368                        Op.getOperand(1), Op.getOperand(2));
14369
14370   case Intrinsic::x86_sse2_pshuf_d:
14371     return DAG.getNode(X86ISD::PSHUFD, dl, Op.getValueType(),
14372                        Op.getOperand(1), Op.getOperand(2));
14373
14374   case Intrinsic::x86_sse2_pshufl_w:
14375     return DAG.getNode(X86ISD::PSHUFLW, dl, Op.getValueType(),
14376                        Op.getOperand(1), Op.getOperand(2));
14377
14378   case Intrinsic::x86_sse2_pshufh_w:
14379     return DAG.getNode(X86ISD::PSHUFHW, dl, Op.getValueType(),
14380                        Op.getOperand(1), Op.getOperand(2));
14381
14382   case Intrinsic::x86_ssse3_psign_b_128:
14383   case Intrinsic::x86_ssse3_psign_w_128:
14384   case Intrinsic::x86_ssse3_psign_d_128:
14385   case Intrinsic::x86_avx2_psign_b:
14386   case Intrinsic::x86_avx2_psign_w:
14387   case Intrinsic::x86_avx2_psign_d:
14388     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
14389                        Op.getOperand(1), Op.getOperand(2));
14390
14391   case Intrinsic::x86_sse41_insertps:
14392     return DAG.getNode(X86ISD::INSERTPS, dl, Op.getValueType(),
14393                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
14394
14395   case Intrinsic::x86_avx_vperm2f128_ps_256:
14396   case Intrinsic::x86_avx_vperm2f128_pd_256:
14397   case Intrinsic::x86_avx_vperm2f128_si_256:
14398   case Intrinsic::x86_avx2_vperm2i128:
14399     return DAG.getNode(X86ISD::VPERM2X128, dl, Op.getValueType(),
14400                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
14401
14402   case Intrinsic::x86_avx2_permd:
14403   case Intrinsic::x86_avx2_permps:
14404     // Operands intentionally swapped. Mask is last operand to intrinsic,
14405     // but second operand for node/instruction.
14406     return DAG.getNode(X86ISD::VPERMV, dl, Op.getValueType(),
14407                        Op.getOperand(2), Op.getOperand(1));
14408
14409   case Intrinsic::x86_sse_sqrt_ps:
14410   case Intrinsic::x86_sse2_sqrt_pd:
14411   case Intrinsic::x86_avx_sqrt_ps_256:
14412   case Intrinsic::x86_avx_sqrt_pd_256:
14413     return DAG.getNode(ISD::FSQRT, dl, Op.getValueType(), Op.getOperand(1));
14414
14415   case Intrinsic::x86_avx512_mask_valign_q_512:
14416   case Intrinsic::x86_avx512_mask_valign_d_512: {
14417     EVT VT = Op.getValueType();
14418     EVT MaskVT = EVT::getVectorVT(*DAG.getContext(),
14419                                   MVT::i1, VT.getVectorNumElements());
14420     assert(MaskVT.isSimple() && "invalid valign mask type");
14421     // Vector source operands are swapped.
14422     return DAG.getNode(ISD::VSELECT, dl, VT,
14423                        DAG.getNode(ISD::BITCAST, dl, MaskVT,
14424                                    Op.getOperand(5)),
14425                        DAG.getNode(X86ISD::VALIGN, dl, VT,
14426                                    Op.getOperand(2), Op.getOperand(1),
14427                                    Op.getOperand(3)),
14428                        Op.getOperand(4));
14429   }
14430
14431   // ptest and testp intrinsics. The intrinsic these come from are designed to
14432   // return an integer value, not just an instruction so lower it to the ptest
14433   // or testp pattern and a setcc for the result.
14434   case Intrinsic::x86_sse41_ptestz:
14435   case Intrinsic::x86_sse41_ptestc:
14436   case Intrinsic::x86_sse41_ptestnzc:
14437   case Intrinsic::x86_avx_ptestz_256:
14438   case Intrinsic::x86_avx_ptestc_256:
14439   case Intrinsic::x86_avx_ptestnzc_256:
14440   case Intrinsic::x86_avx_vtestz_ps:
14441   case Intrinsic::x86_avx_vtestc_ps:
14442   case Intrinsic::x86_avx_vtestnzc_ps:
14443   case Intrinsic::x86_avx_vtestz_pd:
14444   case Intrinsic::x86_avx_vtestc_pd:
14445   case Intrinsic::x86_avx_vtestnzc_pd:
14446   case Intrinsic::x86_avx_vtestz_ps_256:
14447   case Intrinsic::x86_avx_vtestc_ps_256:
14448   case Intrinsic::x86_avx_vtestnzc_ps_256:
14449   case Intrinsic::x86_avx_vtestz_pd_256:
14450   case Intrinsic::x86_avx_vtestc_pd_256:
14451   case Intrinsic::x86_avx_vtestnzc_pd_256: {
14452     bool IsTestPacked = false;
14453     unsigned X86CC;
14454     switch (IntNo) {
14455     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
14456     case Intrinsic::x86_avx_vtestz_ps:
14457     case Intrinsic::x86_avx_vtestz_pd:
14458     case Intrinsic::x86_avx_vtestz_ps_256:
14459     case Intrinsic::x86_avx_vtestz_pd_256:
14460       IsTestPacked = true; // Fallthrough
14461     case Intrinsic::x86_sse41_ptestz:
14462     case Intrinsic::x86_avx_ptestz_256:
14463       // ZF = 1
14464       X86CC = X86::COND_E;
14465       break;
14466     case Intrinsic::x86_avx_vtestc_ps:
14467     case Intrinsic::x86_avx_vtestc_pd:
14468     case Intrinsic::x86_avx_vtestc_ps_256:
14469     case Intrinsic::x86_avx_vtestc_pd_256:
14470       IsTestPacked = true; // Fallthrough
14471     case Intrinsic::x86_sse41_ptestc:
14472     case Intrinsic::x86_avx_ptestc_256:
14473       // CF = 1
14474       X86CC = X86::COND_B;
14475       break;
14476     case Intrinsic::x86_avx_vtestnzc_ps:
14477     case Intrinsic::x86_avx_vtestnzc_pd:
14478     case Intrinsic::x86_avx_vtestnzc_ps_256:
14479     case Intrinsic::x86_avx_vtestnzc_pd_256:
14480       IsTestPacked = true; // Fallthrough
14481     case Intrinsic::x86_sse41_ptestnzc:
14482     case Intrinsic::x86_avx_ptestnzc_256:
14483       // ZF and CF = 0
14484       X86CC = X86::COND_A;
14485       break;
14486     }
14487
14488     SDValue LHS = Op.getOperand(1);
14489     SDValue RHS = Op.getOperand(2);
14490     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
14491     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
14492     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
14493     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
14494     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14495   }
14496   case Intrinsic::x86_avx512_kortestz_w:
14497   case Intrinsic::x86_avx512_kortestc_w: {
14498     unsigned X86CC = (IntNo == Intrinsic::x86_avx512_kortestz_w)? X86::COND_E: X86::COND_B;
14499     SDValue LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(1));
14500     SDValue RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(2));
14501     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
14502     SDValue Test = DAG.getNode(X86ISD::KORTEST, dl, MVT::i32, LHS, RHS);
14503     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i1, CC, Test);
14504     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14505   }
14506
14507   // SSE/AVX shift intrinsics
14508   case Intrinsic::x86_sse2_psll_w:
14509   case Intrinsic::x86_sse2_psll_d:
14510   case Intrinsic::x86_sse2_psll_q:
14511   case Intrinsic::x86_avx2_psll_w:
14512   case Intrinsic::x86_avx2_psll_d:
14513   case Intrinsic::x86_avx2_psll_q:
14514   case Intrinsic::x86_sse2_psrl_w:
14515   case Intrinsic::x86_sse2_psrl_d:
14516   case Intrinsic::x86_sse2_psrl_q:
14517   case Intrinsic::x86_avx2_psrl_w:
14518   case Intrinsic::x86_avx2_psrl_d:
14519   case Intrinsic::x86_avx2_psrl_q:
14520   case Intrinsic::x86_sse2_psra_w:
14521   case Intrinsic::x86_sse2_psra_d:
14522   case Intrinsic::x86_avx2_psra_w:
14523   case Intrinsic::x86_avx2_psra_d: {
14524     unsigned Opcode;
14525     switch (IntNo) {
14526     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14527     case Intrinsic::x86_sse2_psll_w:
14528     case Intrinsic::x86_sse2_psll_d:
14529     case Intrinsic::x86_sse2_psll_q:
14530     case Intrinsic::x86_avx2_psll_w:
14531     case Intrinsic::x86_avx2_psll_d:
14532     case Intrinsic::x86_avx2_psll_q:
14533       Opcode = X86ISD::VSHL;
14534       break;
14535     case Intrinsic::x86_sse2_psrl_w:
14536     case Intrinsic::x86_sse2_psrl_d:
14537     case Intrinsic::x86_sse2_psrl_q:
14538     case Intrinsic::x86_avx2_psrl_w:
14539     case Intrinsic::x86_avx2_psrl_d:
14540     case Intrinsic::x86_avx2_psrl_q:
14541       Opcode = X86ISD::VSRL;
14542       break;
14543     case Intrinsic::x86_sse2_psra_w:
14544     case Intrinsic::x86_sse2_psra_d:
14545     case Intrinsic::x86_avx2_psra_w:
14546     case Intrinsic::x86_avx2_psra_d:
14547       Opcode = X86ISD::VSRA;
14548       break;
14549     }
14550     return DAG.getNode(Opcode, dl, Op.getValueType(),
14551                        Op.getOperand(1), Op.getOperand(2));
14552   }
14553
14554   // SSE/AVX immediate shift intrinsics
14555   case Intrinsic::x86_sse2_pslli_w:
14556   case Intrinsic::x86_sse2_pslli_d:
14557   case Intrinsic::x86_sse2_pslli_q:
14558   case Intrinsic::x86_avx2_pslli_w:
14559   case Intrinsic::x86_avx2_pslli_d:
14560   case Intrinsic::x86_avx2_pslli_q:
14561   case Intrinsic::x86_sse2_psrli_w:
14562   case Intrinsic::x86_sse2_psrli_d:
14563   case Intrinsic::x86_sse2_psrli_q:
14564   case Intrinsic::x86_avx2_psrli_w:
14565   case Intrinsic::x86_avx2_psrli_d:
14566   case Intrinsic::x86_avx2_psrli_q:
14567   case Intrinsic::x86_sse2_psrai_w:
14568   case Intrinsic::x86_sse2_psrai_d:
14569   case Intrinsic::x86_avx2_psrai_w:
14570   case Intrinsic::x86_avx2_psrai_d: {
14571     unsigned Opcode;
14572     switch (IntNo) {
14573     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14574     case Intrinsic::x86_sse2_pslli_w:
14575     case Intrinsic::x86_sse2_pslli_d:
14576     case Intrinsic::x86_sse2_pslli_q:
14577     case Intrinsic::x86_avx2_pslli_w:
14578     case Intrinsic::x86_avx2_pslli_d:
14579     case Intrinsic::x86_avx2_pslli_q:
14580       Opcode = X86ISD::VSHLI;
14581       break;
14582     case Intrinsic::x86_sse2_psrli_w:
14583     case Intrinsic::x86_sse2_psrli_d:
14584     case Intrinsic::x86_sse2_psrli_q:
14585     case Intrinsic::x86_avx2_psrli_w:
14586     case Intrinsic::x86_avx2_psrli_d:
14587     case Intrinsic::x86_avx2_psrli_q:
14588       Opcode = X86ISD::VSRLI;
14589       break;
14590     case Intrinsic::x86_sse2_psrai_w:
14591     case Intrinsic::x86_sse2_psrai_d:
14592     case Intrinsic::x86_avx2_psrai_w:
14593     case Intrinsic::x86_avx2_psrai_d:
14594       Opcode = X86ISD::VSRAI;
14595       break;
14596     }
14597     return getTargetVShiftNode(Opcode, dl, Op.getSimpleValueType(),
14598                                Op.getOperand(1), Op.getOperand(2), DAG);
14599   }
14600
14601   case Intrinsic::x86_sse42_pcmpistria128:
14602   case Intrinsic::x86_sse42_pcmpestria128:
14603   case Intrinsic::x86_sse42_pcmpistric128:
14604   case Intrinsic::x86_sse42_pcmpestric128:
14605   case Intrinsic::x86_sse42_pcmpistrio128:
14606   case Intrinsic::x86_sse42_pcmpestrio128:
14607   case Intrinsic::x86_sse42_pcmpistris128:
14608   case Intrinsic::x86_sse42_pcmpestris128:
14609   case Intrinsic::x86_sse42_pcmpistriz128:
14610   case Intrinsic::x86_sse42_pcmpestriz128: {
14611     unsigned Opcode;
14612     unsigned X86CC;
14613     switch (IntNo) {
14614     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14615     case Intrinsic::x86_sse42_pcmpistria128:
14616       Opcode = X86ISD::PCMPISTRI;
14617       X86CC = X86::COND_A;
14618       break;
14619     case Intrinsic::x86_sse42_pcmpestria128:
14620       Opcode = X86ISD::PCMPESTRI;
14621       X86CC = X86::COND_A;
14622       break;
14623     case Intrinsic::x86_sse42_pcmpistric128:
14624       Opcode = X86ISD::PCMPISTRI;
14625       X86CC = X86::COND_B;
14626       break;
14627     case Intrinsic::x86_sse42_pcmpestric128:
14628       Opcode = X86ISD::PCMPESTRI;
14629       X86CC = X86::COND_B;
14630       break;
14631     case Intrinsic::x86_sse42_pcmpistrio128:
14632       Opcode = X86ISD::PCMPISTRI;
14633       X86CC = X86::COND_O;
14634       break;
14635     case Intrinsic::x86_sse42_pcmpestrio128:
14636       Opcode = X86ISD::PCMPESTRI;
14637       X86CC = X86::COND_O;
14638       break;
14639     case Intrinsic::x86_sse42_pcmpistris128:
14640       Opcode = X86ISD::PCMPISTRI;
14641       X86CC = X86::COND_S;
14642       break;
14643     case Intrinsic::x86_sse42_pcmpestris128:
14644       Opcode = X86ISD::PCMPESTRI;
14645       X86CC = X86::COND_S;
14646       break;
14647     case Intrinsic::x86_sse42_pcmpistriz128:
14648       Opcode = X86ISD::PCMPISTRI;
14649       X86CC = X86::COND_E;
14650       break;
14651     case Intrinsic::x86_sse42_pcmpestriz128:
14652       Opcode = X86ISD::PCMPESTRI;
14653       X86CC = X86::COND_E;
14654       break;
14655     }
14656     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
14657     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
14658     SDValue PCMP = DAG.getNode(Opcode, dl, VTs, NewOps);
14659     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14660                                 DAG.getConstant(X86CC, MVT::i8),
14661                                 SDValue(PCMP.getNode(), 1));
14662     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
14663   }
14664
14665   case Intrinsic::x86_sse42_pcmpistri128:
14666   case Intrinsic::x86_sse42_pcmpestri128: {
14667     unsigned Opcode;
14668     if (IntNo == Intrinsic::x86_sse42_pcmpistri128)
14669       Opcode = X86ISD::PCMPISTRI;
14670     else
14671       Opcode = X86ISD::PCMPESTRI;
14672
14673     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
14674     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
14675     return DAG.getNode(Opcode, dl, VTs, NewOps);
14676   }
14677   case Intrinsic::x86_fma_vfmadd_ps:
14678   case Intrinsic::x86_fma_vfmadd_pd:
14679   case Intrinsic::x86_fma_vfmsub_ps:
14680   case Intrinsic::x86_fma_vfmsub_pd:
14681   case Intrinsic::x86_fma_vfnmadd_ps:
14682   case Intrinsic::x86_fma_vfnmadd_pd:
14683   case Intrinsic::x86_fma_vfnmsub_ps:
14684   case Intrinsic::x86_fma_vfnmsub_pd:
14685   case Intrinsic::x86_fma_vfmaddsub_ps:
14686   case Intrinsic::x86_fma_vfmaddsub_pd:
14687   case Intrinsic::x86_fma_vfmsubadd_ps:
14688   case Intrinsic::x86_fma_vfmsubadd_pd:
14689   case Intrinsic::x86_fma_vfmadd_ps_256:
14690   case Intrinsic::x86_fma_vfmadd_pd_256:
14691   case Intrinsic::x86_fma_vfmsub_ps_256:
14692   case Intrinsic::x86_fma_vfmsub_pd_256:
14693   case Intrinsic::x86_fma_vfnmadd_ps_256:
14694   case Intrinsic::x86_fma_vfnmadd_pd_256:
14695   case Intrinsic::x86_fma_vfnmsub_ps_256:
14696   case Intrinsic::x86_fma_vfnmsub_pd_256:
14697   case Intrinsic::x86_fma_vfmaddsub_ps_256:
14698   case Intrinsic::x86_fma_vfmaddsub_pd_256:
14699   case Intrinsic::x86_fma_vfmsubadd_ps_256:
14700   case Intrinsic::x86_fma_vfmsubadd_pd_256:
14701   case Intrinsic::x86_fma_vfmadd_ps_512:
14702   case Intrinsic::x86_fma_vfmadd_pd_512:
14703   case Intrinsic::x86_fma_vfmsub_ps_512:
14704   case Intrinsic::x86_fma_vfmsub_pd_512:
14705   case Intrinsic::x86_fma_vfnmadd_ps_512:
14706   case Intrinsic::x86_fma_vfnmadd_pd_512:
14707   case Intrinsic::x86_fma_vfnmsub_ps_512:
14708   case Intrinsic::x86_fma_vfnmsub_pd_512:
14709   case Intrinsic::x86_fma_vfmaddsub_ps_512:
14710   case Intrinsic::x86_fma_vfmaddsub_pd_512:
14711   case Intrinsic::x86_fma_vfmsubadd_ps_512:
14712   case Intrinsic::x86_fma_vfmsubadd_pd_512: {
14713     unsigned Opc;
14714     switch (IntNo) {
14715     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
14716     case Intrinsic::x86_fma_vfmadd_ps:
14717     case Intrinsic::x86_fma_vfmadd_pd:
14718     case Intrinsic::x86_fma_vfmadd_ps_256:
14719     case Intrinsic::x86_fma_vfmadd_pd_256:
14720     case Intrinsic::x86_fma_vfmadd_ps_512:
14721     case Intrinsic::x86_fma_vfmadd_pd_512:
14722       Opc = X86ISD::FMADD;
14723       break;
14724     case Intrinsic::x86_fma_vfmsub_ps:
14725     case Intrinsic::x86_fma_vfmsub_pd:
14726     case Intrinsic::x86_fma_vfmsub_ps_256:
14727     case Intrinsic::x86_fma_vfmsub_pd_256:
14728     case Intrinsic::x86_fma_vfmsub_ps_512:
14729     case Intrinsic::x86_fma_vfmsub_pd_512:
14730       Opc = X86ISD::FMSUB;
14731       break;
14732     case Intrinsic::x86_fma_vfnmadd_ps:
14733     case Intrinsic::x86_fma_vfnmadd_pd:
14734     case Intrinsic::x86_fma_vfnmadd_ps_256:
14735     case Intrinsic::x86_fma_vfnmadd_pd_256:
14736     case Intrinsic::x86_fma_vfnmadd_ps_512:
14737     case Intrinsic::x86_fma_vfnmadd_pd_512:
14738       Opc = X86ISD::FNMADD;
14739       break;
14740     case Intrinsic::x86_fma_vfnmsub_ps:
14741     case Intrinsic::x86_fma_vfnmsub_pd:
14742     case Intrinsic::x86_fma_vfnmsub_ps_256:
14743     case Intrinsic::x86_fma_vfnmsub_pd_256:
14744     case Intrinsic::x86_fma_vfnmsub_ps_512:
14745     case Intrinsic::x86_fma_vfnmsub_pd_512:
14746       Opc = X86ISD::FNMSUB;
14747       break;
14748     case Intrinsic::x86_fma_vfmaddsub_ps:
14749     case Intrinsic::x86_fma_vfmaddsub_pd:
14750     case Intrinsic::x86_fma_vfmaddsub_ps_256:
14751     case Intrinsic::x86_fma_vfmaddsub_pd_256:
14752     case Intrinsic::x86_fma_vfmaddsub_ps_512:
14753     case Intrinsic::x86_fma_vfmaddsub_pd_512:
14754       Opc = X86ISD::FMADDSUB;
14755       break;
14756     case Intrinsic::x86_fma_vfmsubadd_ps:
14757     case Intrinsic::x86_fma_vfmsubadd_pd:
14758     case Intrinsic::x86_fma_vfmsubadd_ps_256:
14759     case Intrinsic::x86_fma_vfmsubadd_pd_256:
14760     case Intrinsic::x86_fma_vfmsubadd_ps_512:
14761     case Intrinsic::x86_fma_vfmsubadd_pd_512:
14762       Opc = X86ISD::FMSUBADD;
14763       break;
14764     }
14765
14766     return DAG.getNode(Opc, dl, Op.getValueType(), Op.getOperand(1),
14767                        Op.getOperand(2), Op.getOperand(3));
14768   }
14769   }
14770 }
14771
14772 static SDValue getGatherNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
14773                               SDValue Src, SDValue Mask, SDValue Base,
14774                               SDValue Index, SDValue ScaleOp, SDValue Chain,
14775                               const X86Subtarget * Subtarget) {
14776   SDLoc dl(Op);
14777   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
14778   assert(C && "Invalid scale type");
14779   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
14780   EVT MaskVT = MVT::getVectorVT(MVT::i1,
14781                              Index.getSimpleValueType().getVectorNumElements());
14782   SDValue MaskInReg;
14783   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
14784   if (MaskC)
14785     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
14786   else
14787     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
14788   SDVTList VTs = DAG.getVTList(Op.getValueType(), MaskVT, MVT::Other);
14789   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
14790   SDValue Segment = DAG.getRegister(0, MVT::i32);
14791   if (Src.getOpcode() == ISD::UNDEF)
14792     Src = getZeroVector(Op.getValueType(), Subtarget, DAG, dl);
14793   SDValue Ops[] = {Src, MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
14794   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
14795   SDValue RetOps[] = { SDValue(Res, 0), SDValue(Res, 2) };
14796   return DAG.getMergeValues(RetOps, dl);
14797 }
14798
14799 static SDValue getScatterNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
14800                                SDValue Src, SDValue Mask, SDValue Base,
14801                                SDValue Index, SDValue ScaleOp, SDValue Chain) {
14802   SDLoc dl(Op);
14803   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
14804   assert(C && "Invalid scale type");
14805   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
14806   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
14807   SDValue Segment = DAG.getRegister(0, MVT::i32);
14808   EVT MaskVT = MVT::getVectorVT(MVT::i1,
14809                              Index.getSimpleValueType().getVectorNumElements());
14810   SDValue MaskInReg;
14811   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
14812   if (MaskC)
14813     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
14814   else
14815     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
14816   SDVTList VTs = DAG.getVTList(MaskVT, MVT::Other);
14817   SDValue Ops[] = {Base, Scale, Index, Disp, Segment, MaskInReg, Src, Chain};
14818   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
14819   return SDValue(Res, 1);
14820 }
14821
14822 static SDValue getPrefetchNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
14823                                SDValue Mask, SDValue Base, SDValue Index,
14824                                SDValue ScaleOp, SDValue Chain) {
14825   SDLoc dl(Op);
14826   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
14827   assert(C && "Invalid scale type");
14828   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
14829   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
14830   SDValue Segment = DAG.getRegister(0, MVT::i32);
14831   EVT MaskVT =
14832     MVT::getVectorVT(MVT::i1, Index.getSimpleValueType().getVectorNumElements());
14833   SDValue MaskInReg;
14834   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
14835   if (MaskC)
14836     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
14837   else
14838     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
14839   //SDVTList VTs = DAG.getVTList(MVT::Other);
14840   SDValue Ops[] = {MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
14841   SDNode *Res = DAG.getMachineNode(Opc, dl, MVT::Other, Ops);
14842   return SDValue(Res, 0);
14843 }
14844
14845 // getReadPerformanceCounter - Handles the lowering of builtin intrinsics that
14846 // read performance monitor counters (x86_rdpmc).
14847 static void getReadPerformanceCounter(SDNode *N, SDLoc DL,
14848                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
14849                               SmallVectorImpl<SDValue> &Results) {
14850   assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
14851   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
14852   SDValue LO, HI;
14853
14854   // The ECX register is used to select the index of the performance counter
14855   // to read.
14856   SDValue Chain = DAG.getCopyToReg(N->getOperand(0), DL, X86::ECX,
14857                                    N->getOperand(2));
14858   SDValue rd = DAG.getNode(X86ISD::RDPMC_DAG, DL, Tys, Chain);
14859
14860   // Reads the content of a 64-bit performance counter and returns it in the
14861   // registers EDX:EAX.
14862   if (Subtarget->is64Bit()) {
14863     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
14864     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
14865                             LO.getValue(2));
14866   } else {
14867     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
14868     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
14869                             LO.getValue(2));
14870   }
14871   Chain = HI.getValue(1);
14872
14873   if (Subtarget->is64Bit()) {
14874     // The EAX register is loaded with the low-order 32 bits. The EDX register
14875     // is loaded with the supported high-order bits of the counter.
14876     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
14877                               DAG.getConstant(32, MVT::i8));
14878     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
14879     Results.push_back(Chain);
14880     return;
14881   }
14882
14883   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
14884   SDValue Ops[] = { LO, HI };
14885   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
14886   Results.push_back(Pair);
14887   Results.push_back(Chain);
14888 }
14889
14890 // getReadTimeStampCounter - Handles the lowering of builtin intrinsics that
14891 // read the time stamp counter (x86_rdtsc and x86_rdtscp). This function is
14892 // also used to custom lower READCYCLECOUNTER nodes.
14893 static void getReadTimeStampCounter(SDNode *N, SDLoc DL, unsigned Opcode,
14894                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
14895                               SmallVectorImpl<SDValue> &Results) {
14896   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
14897   SDValue rd = DAG.getNode(Opcode, DL, Tys, N->getOperand(0));
14898   SDValue LO, HI;
14899
14900   // The processor's time-stamp counter (a 64-bit MSR) is stored into the
14901   // EDX:EAX registers. EDX is loaded with the high-order 32 bits of the MSR
14902   // and the EAX register is loaded with the low-order 32 bits.
14903   if (Subtarget->is64Bit()) {
14904     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
14905     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
14906                             LO.getValue(2));
14907   } else {
14908     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
14909     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
14910                             LO.getValue(2));
14911   }
14912   SDValue Chain = HI.getValue(1);
14913
14914   if (Opcode == X86ISD::RDTSCP_DAG) {
14915     assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
14916
14917     // Instruction RDTSCP loads the IA32:TSC_AUX_MSR (address C000_0103H) into
14918     // the ECX register. Add 'ecx' explicitly to the chain.
14919     SDValue ecx = DAG.getCopyFromReg(Chain, DL, X86::ECX, MVT::i32,
14920                                      HI.getValue(2));
14921     // Explicitly store the content of ECX at the location passed in input
14922     // to the 'rdtscp' intrinsic.
14923     Chain = DAG.getStore(ecx.getValue(1), DL, ecx, N->getOperand(2),
14924                          MachinePointerInfo(), false, false, 0);
14925   }
14926
14927   if (Subtarget->is64Bit()) {
14928     // The EDX register is loaded with the high-order 32 bits of the MSR, and
14929     // the EAX register is loaded with the low-order 32 bits.
14930     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
14931                               DAG.getConstant(32, MVT::i8));
14932     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
14933     Results.push_back(Chain);
14934     return;
14935   }
14936
14937   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
14938   SDValue Ops[] = { LO, HI };
14939   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
14940   Results.push_back(Pair);
14941   Results.push_back(Chain);
14942 }
14943
14944 static SDValue LowerREADCYCLECOUNTER(SDValue Op, const X86Subtarget *Subtarget,
14945                                      SelectionDAG &DAG) {
14946   SmallVector<SDValue, 2> Results;
14947   SDLoc DL(Op);
14948   getReadTimeStampCounter(Op.getNode(), DL, X86ISD::RDTSC_DAG, DAG, Subtarget,
14949                           Results);
14950   return DAG.getMergeValues(Results, DL);
14951 }
14952
14953 enum IntrinsicType {
14954   GATHER, SCATTER, PREFETCH, RDSEED, RDRAND, RDPMC, RDTSC, XTEST
14955 };
14956
14957 struct IntrinsicData {
14958   IntrinsicData(IntrinsicType IType, unsigned IOpc0, unsigned IOpc1)
14959     :Type(IType), Opc0(IOpc0), Opc1(IOpc1) {}
14960   IntrinsicType Type;
14961   unsigned      Opc0;
14962   unsigned      Opc1;
14963 };
14964
14965 std::map < unsigned, IntrinsicData> IntrMap;
14966 static void InitIntinsicsMap() {
14967   static bool Initialized = false;
14968   if (Initialized) 
14969     return;
14970   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qps_512,
14971                                 IntrinsicData(GATHER, X86::VGATHERQPSZrm, 0)));
14972   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qps_512,
14973                                 IntrinsicData(GATHER, X86::VGATHERQPSZrm, 0)));
14974   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qpd_512,
14975                                 IntrinsicData(GATHER, X86::VGATHERQPDZrm, 0)));
14976   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_dpd_512,
14977                                 IntrinsicData(GATHER, X86::VGATHERDPDZrm, 0)));
14978   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_dps_512,
14979                                 IntrinsicData(GATHER, X86::VGATHERDPSZrm, 0)));
14980   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qpi_512, 
14981                                 IntrinsicData(GATHER, X86::VPGATHERQDZrm, 0)));
14982   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_qpq_512, 
14983                                 IntrinsicData(GATHER, X86::VPGATHERQQZrm, 0)));
14984   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_dpi_512, 
14985                                 IntrinsicData(GATHER, X86::VPGATHERDDZrm, 0)));
14986   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gather_dpq_512, 
14987                                 IntrinsicData(GATHER, X86::VPGATHERDQZrm, 0)));
14988
14989   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_qps_512,
14990                                 IntrinsicData(SCATTER, X86::VSCATTERQPSZmr, 0)));
14991   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_qpd_512, 
14992                                 IntrinsicData(SCATTER, X86::VSCATTERQPDZmr, 0)));
14993   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_dpd_512, 
14994                                 IntrinsicData(SCATTER, X86::VSCATTERDPDZmr, 0)));
14995   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_dps_512, 
14996                                 IntrinsicData(SCATTER, X86::VSCATTERDPSZmr, 0)));
14997   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_qpi_512, 
14998                                 IntrinsicData(SCATTER, X86::VPSCATTERQDZmr, 0)));
14999   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_qpq_512, 
15000                                 IntrinsicData(SCATTER, X86::VPSCATTERQQZmr, 0)));
15001   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_dpi_512, 
15002                                 IntrinsicData(SCATTER, X86::VPSCATTERDDZmr, 0)));
15003   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatter_dpq_512, 
15004                                 IntrinsicData(SCATTER, X86::VPSCATTERDQZmr, 0)));
15005    
15006   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gatherpf_qps_512, 
15007                                 IntrinsicData(PREFETCH, X86::VGATHERPF0QPSm,
15008                                                         X86::VGATHERPF1QPSm)));
15009   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gatherpf_qpd_512, 
15010                                 IntrinsicData(PREFETCH, X86::VGATHERPF0QPDm,
15011                                                         X86::VGATHERPF1QPDm)));
15012   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gatherpf_dpd_512, 
15013                                 IntrinsicData(PREFETCH, X86::VGATHERPF0DPDm,
15014                                                         X86::VGATHERPF1DPDm)));
15015   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_gatherpf_dps_512, 
15016                                 IntrinsicData(PREFETCH, X86::VGATHERPF0DPSm,
15017                                                         X86::VGATHERPF1DPSm)));
15018   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatterpf_qps_512, 
15019                                 IntrinsicData(PREFETCH, X86::VSCATTERPF0QPSm,
15020                                                         X86::VSCATTERPF1QPSm)));
15021   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatterpf_qpd_512, 
15022                                 IntrinsicData(PREFETCH, X86::VSCATTERPF0QPDm,
15023                                                         X86::VSCATTERPF1QPDm)));
15024   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatterpf_dpd_512, 
15025                                 IntrinsicData(PREFETCH, X86::VSCATTERPF0DPDm,
15026                                                         X86::VSCATTERPF1DPDm)));
15027   IntrMap.insert(std::make_pair(Intrinsic::x86_avx512_scatterpf_dps_512, 
15028                                 IntrinsicData(PREFETCH, X86::VSCATTERPF0DPSm,
15029                                                         X86::VSCATTERPF1DPSm)));
15030   IntrMap.insert(std::make_pair(Intrinsic::x86_rdrand_16,
15031                                 IntrinsicData(RDRAND, X86ISD::RDRAND, 0)));
15032   IntrMap.insert(std::make_pair(Intrinsic::x86_rdrand_32,
15033                                 IntrinsicData(RDRAND, X86ISD::RDRAND, 0)));
15034   IntrMap.insert(std::make_pair(Intrinsic::x86_rdrand_64,
15035                                 IntrinsicData(RDRAND, X86ISD::RDRAND, 0)));
15036   IntrMap.insert(std::make_pair(Intrinsic::x86_rdseed_16,
15037                                 IntrinsicData(RDSEED, X86ISD::RDSEED, 0)));
15038   IntrMap.insert(std::make_pair(Intrinsic::x86_rdseed_32,
15039                                 IntrinsicData(RDSEED, X86ISD::RDSEED, 0)));
15040   IntrMap.insert(std::make_pair(Intrinsic::x86_rdseed_64,
15041                                 IntrinsicData(RDSEED, X86ISD::RDSEED, 0)));
15042   IntrMap.insert(std::make_pair(Intrinsic::x86_xtest,
15043                                 IntrinsicData(XTEST,  X86ISD::XTEST,  0)));
15044   IntrMap.insert(std::make_pair(Intrinsic::x86_rdtsc,
15045                                 IntrinsicData(RDTSC,  X86ISD::RDTSC_DAG, 0)));
15046   IntrMap.insert(std::make_pair(Intrinsic::x86_rdtscp,
15047                                 IntrinsicData(RDTSC,  X86ISD::RDTSCP_DAG, 0)));
15048   IntrMap.insert(std::make_pair(Intrinsic::x86_rdpmc,
15049                                 IntrinsicData(RDPMC,  X86ISD::RDPMC_DAG, 0)));
15050   Initialized = true;
15051 }
15052
15053 static SDValue LowerINTRINSIC_W_CHAIN(SDValue Op, const X86Subtarget *Subtarget,
15054                                       SelectionDAG &DAG) {
15055   InitIntinsicsMap();
15056   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
15057   std::map < unsigned, IntrinsicData>::const_iterator itr = IntrMap.find(IntNo);
15058   if (itr == IntrMap.end())
15059     return SDValue();
15060
15061   SDLoc dl(Op);
15062   IntrinsicData Intr = itr->second;
15063   switch(Intr.Type) {
15064   case RDSEED:
15065   case RDRAND: {
15066     // Emit the node with the right value type.
15067     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Glue, MVT::Other);
15068     SDValue Result = DAG.getNode(Intr.Opc0, dl, VTs, Op.getOperand(0));
15069
15070     // If the value returned by RDRAND/RDSEED was valid (CF=1), return 1.
15071     // Otherwise return the value from Rand, which is always 0, casted to i32.
15072     SDValue Ops[] = { DAG.getZExtOrTrunc(Result, dl, Op->getValueType(1)),
15073                       DAG.getConstant(1, Op->getValueType(1)),
15074                       DAG.getConstant(X86::COND_B, MVT::i32),
15075                       SDValue(Result.getNode(), 1) };
15076     SDValue isValid = DAG.getNode(X86ISD::CMOV, dl,
15077                                   DAG.getVTList(Op->getValueType(1), MVT::Glue),
15078                                   Ops);
15079
15080     // Return { result, isValid, chain }.
15081     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(), Result, isValid,
15082                        SDValue(Result.getNode(), 2));
15083   }
15084   case GATHER: {
15085   //gather(v1, mask, index, base, scale);
15086     SDValue Chain = Op.getOperand(0);
15087     SDValue Src   = Op.getOperand(2);
15088     SDValue Base  = Op.getOperand(3);
15089     SDValue Index = Op.getOperand(4);
15090     SDValue Mask  = Op.getOperand(5);
15091     SDValue Scale = Op.getOperand(6);
15092     return getGatherNode(Intr.Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain,
15093                           Subtarget);
15094   }
15095   case SCATTER: {
15096   //scatter(base, mask, index, v1, scale);
15097     SDValue Chain = Op.getOperand(0);
15098     SDValue Base  = Op.getOperand(2);
15099     SDValue Mask  = Op.getOperand(3);
15100     SDValue Index = Op.getOperand(4);
15101     SDValue Src   = Op.getOperand(5);
15102     SDValue Scale = Op.getOperand(6);
15103     return getScatterNode(Intr.Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain);
15104   }
15105   case PREFETCH: {
15106     SDValue Hint = Op.getOperand(6);
15107     unsigned HintVal;
15108     if (dyn_cast<ConstantSDNode> (Hint) == nullptr ||
15109         (HintVal = dyn_cast<ConstantSDNode> (Hint)->getZExtValue()) > 1)
15110       llvm_unreachable("Wrong prefetch hint in intrinsic: should be 0 or 1");
15111     unsigned Opcode = (HintVal ? Intr.Opc1 : Intr.Opc0);
15112     SDValue Chain = Op.getOperand(0);
15113     SDValue Mask  = Op.getOperand(2);
15114     SDValue Index = Op.getOperand(3);
15115     SDValue Base  = Op.getOperand(4);
15116     SDValue Scale = Op.getOperand(5);
15117     return getPrefetchNode(Opcode, Op, DAG, Mask, Base, Index, Scale, Chain);
15118   }
15119   // Read Time Stamp Counter (RDTSC) and Processor ID (RDTSCP).
15120   case RDTSC: {
15121     SmallVector<SDValue, 2> Results;
15122     getReadTimeStampCounter(Op.getNode(), dl, Intr.Opc0, DAG, Subtarget, Results);
15123     return DAG.getMergeValues(Results, dl);
15124   }
15125   // Read Performance Monitoring Counters.
15126   case RDPMC: {
15127     SmallVector<SDValue, 2> Results;
15128     getReadPerformanceCounter(Op.getNode(), dl, DAG, Subtarget, Results);
15129     return DAG.getMergeValues(Results, dl);
15130   }
15131   // XTEST intrinsics.
15132   case XTEST: {
15133     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
15134     SDValue InTrans = DAG.getNode(X86ISD::XTEST, dl, VTs, Op.getOperand(0));
15135     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15136                                 DAG.getConstant(X86::COND_NE, MVT::i8),
15137                                 InTrans);
15138     SDValue Ret = DAG.getNode(ISD::ZERO_EXTEND, dl, Op->getValueType(0), SetCC);
15139     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(),
15140                        Ret, SDValue(InTrans.getNode(), 1));
15141   }
15142   }
15143   llvm_unreachable("Unknown Intrinsic Type");
15144 }
15145
15146 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
15147                                            SelectionDAG &DAG) const {
15148   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
15149   MFI->setReturnAddressIsTaken(true);
15150
15151   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
15152     return SDValue();
15153
15154   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15155   SDLoc dl(Op);
15156   EVT PtrVT = getPointerTy();
15157
15158   if (Depth > 0) {
15159     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
15160     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15161         DAG.getSubtarget().getRegisterInfo());
15162     SDValue Offset = DAG.getConstant(RegInfo->getSlotSize(), PtrVT);
15163     return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
15164                        DAG.getNode(ISD::ADD, dl, PtrVT,
15165                                    FrameAddr, Offset),
15166                        MachinePointerInfo(), false, false, false, 0);
15167   }
15168
15169   // Just load the return address.
15170   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
15171   return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
15172                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
15173 }
15174
15175 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
15176   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
15177   MFI->setFrameAddressIsTaken(true);
15178
15179   EVT VT = Op.getValueType();
15180   SDLoc dl(Op);  // FIXME probably not meaningful
15181   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15182   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15183       DAG.getSubtarget().getRegisterInfo());
15184   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
15185   assert(((FrameReg == X86::RBP && VT == MVT::i64) ||
15186           (FrameReg == X86::EBP && VT == MVT::i32)) &&
15187          "Invalid Frame Register!");
15188   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
15189   while (Depth--)
15190     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
15191                             MachinePointerInfo(),
15192                             false, false, false, 0);
15193   return FrameAddr;
15194 }
15195
15196 // FIXME? Maybe this could be a TableGen attribute on some registers and
15197 // this table could be generated automatically from RegInfo.
15198 unsigned X86TargetLowering::getRegisterByName(const char* RegName,
15199                                               EVT VT) const {
15200   unsigned Reg = StringSwitch<unsigned>(RegName)
15201                        .Case("esp", X86::ESP)
15202                        .Case("rsp", X86::RSP)
15203                        .Default(0);
15204   if (Reg)
15205     return Reg;
15206   report_fatal_error("Invalid register name global variable");
15207 }
15208
15209 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
15210                                                      SelectionDAG &DAG) const {
15211   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15212       DAG.getSubtarget().getRegisterInfo());
15213   return DAG.getIntPtrConstant(2 * RegInfo->getSlotSize());
15214 }
15215
15216 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
15217   SDValue Chain     = Op.getOperand(0);
15218   SDValue Offset    = Op.getOperand(1);
15219   SDValue Handler   = Op.getOperand(2);
15220   SDLoc dl      (Op);
15221
15222   EVT PtrVT = getPointerTy();
15223   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15224       DAG.getSubtarget().getRegisterInfo());
15225   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
15226   assert(((FrameReg == X86::RBP && PtrVT == MVT::i64) ||
15227           (FrameReg == X86::EBP && PtrVT == MVT::i32)) &&
15228          "Invalid Frame Register!");
15229   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, PtrVT);
15230   unsigned StoreAddrReg = (PtrVT == MVT::i64) ? X86::RCX : X86::ECX;
15231
15232   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, Frame,
15233                                  DAG.getIntPtrConstant(RegInfo->getSlotSize()));
15234   StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, StoreAddr, Offset);
15235   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
15236                        false, false, 0);
15237   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
15238
15239   return DAG.getNode(X86ISD::EH_RETURN, dl, MVT::Other, Chain,
15240                      DAG.getRegister(StoreAddrReg, PtrVT));
15241 }
15242
15243 SDValue X86TargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
15244                                                SelectionDAG &DAG) const {
15245   SDLoc DL(Op);
15246   return DAG.getNode(X86ISD::EH_SJLJ_SETJMP, DL,
15247                      DAG.getVTList(MVT::i32, MVT::Other),
15248                      Op.getOperand(0), Op.getOperand(1));
15249 }
15250
15251 SDValue X86TargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
15252                                                 SelectionDAG &DAG) const {
15253   SDLoc DL(Op);
15254   return DAG.getNode(X86ISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
15255                      Op.getOperand(0), Op.getOperand(1));
15256 }
15257
15258 static SDValue LowerADJUST_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) {
15259   return Op.getOperand(0);
15260 }
15261
15262 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
15263                                                 SelectionDAG &DAG) const {
15264   SDValue Root = Op.getOperand(0);
15265   SDValue Trmp = Op.getOperand(1); // trampoline
15266   SDValue FPtr = Op.getOperand(2); // nested function
15267   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
15268   SDLoc dl (Op);
15269
15270   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
15271   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
15272
15273   if (Subtarget->is64Bit()) {
15274     SDValue OutChains[6];
15275
15276     // Large code-model.
15277     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
15278     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
15279
15280     const unsigned char N86R10 = TRI->getEncodingValue(X86::R10) & 0x7;
15281     const unsigned char N86R11 = TRI->getEncodingValue(X86::R11) & 0x7;
15282
15283     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
15284
15285     // Load the pointer to the nested function into R11.
15286     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
15287     SDValue Addr = Trmp;
15288     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
15289                                 Addr, MachinePointerInfo(TrmpAddr),
15290                                 false, false, 0);
15291
15292     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15293                        DAG.getConstant(2, MVT::i64));
15294     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
15295                                 MachinePointerInfo(TrmpAddr, 2),
15296                                 false, false, 2);
15297
15298     // Load the 'nest' parameter value into R10.
15299     // R10 is specified in X86CallingConv.td
15300     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
15301     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15302                        DAG.getConstant(10, MVT::i64));
15303     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
15304                                 Addr, MachinePointerInfo(TrmpAddr, 10),
15305                                 false, false, 0);
15306
15307     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15308                        DAG.getConstant(12, MVT::i64));
15309     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
15310                                 MachinePointerInfo(TrmpAddr, 12),
15311                                 false, false, 2);
15312
15313     // Jump to the nested function.
15314     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
15315     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15316                        DAG.getConstant(20, MVT::i64));
15317     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
15318                                 Addr, MachinePointerInfo(TrmpAddr, 20),
15319                                 false, false, 0);
15320
15321     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
15322     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
15323                        DAG.getConstant(22, MVT::i64));
15324     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
15325                                 MachinePointerInfo(TrmpAddr, 22),
15326                                 false, false, 0);
15327
15328     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
15329   } else {
15330     const Function *Func =
15331       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
15332     CallingConv::ID CC = Func->getCallingConv();
15333     unsigned NestReg;
15334
15335     switch (CC) {
15336     default:
15337       llvm_unreachable("Unsupported calling convention");
15338     case CallingConv::C:
15339     case CallingConv::X86_StdCall: {
15340       // Pass 'nest' parameter in ECX.
15341       // Must be kept in sync with X86CallingConv.td
15342       NestReg = X86::ECX;
15343
15344       // Check that ECX wasn't needed by an 'inreg' parameter.
15345       FunctionType *FTy = Func->getFunctionType();
15346       const AttributeSet &Attrs = Func->getAttributes();
15347
15348       if (!Attrs.isEmpty() && !Func->isVarArg()) {
15349         unsigned InRegCount = 0;
15350         unsigned Idx = 1;
15351
15352         for (FunctionType::param_iterator I = FTy->param_begin(),
15353              E = FTy->param_end(); I != E; ++I, ++Idx)
15354           if (Attrs.hasAttribute(Idx, Attribute::InReg))
15355             // FIXME: should only count parameters that are lowered to integers.
15356             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
15357
15358         if (InRegCount > 2) {
15359           report_fatal_error("Nest register in use - reduce number of inreg"
15360                              " parameters!");
15361         }
15362       }
15363       break;
15364     }
15365     case CallingConv::X86_FastCall:
15366     case CallingConv::X86_ThisCall:
15367     case CallingConv::Fast:
15368       // Pass 'nest' parameter in EAX.
15369       // Must be kept in sync with X86CallingConv.td
15370       NestReg = X86::EAX;
15371       break;
15372     }
15373
15374     SDValue OutChains[4];
15375     SDValue Addr, Disp;
15376
15377     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15378                        DAG.getConstant(10, MVT::i32));
15379     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
15380
15381     // This is storing the opcode for MOV32ri.
15382     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
15383     const unsigned char N86Reg = TRI->getEncodingValue(NestReg) & 0x7;
15384     OutChains[0] = DAG.getStore(Root, dl,
15385                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
15386                                 Trmp, MachinePointerInfo(TrmpAddr),
15387                                 false, false, 0);
15388
15389     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15390                        DAG.getConstant(1, MVT::i32));
15391     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
15392                                 MachinePointerInfo(TrmpAddr, 1),
15393                                 false, false, 1);
15394
15395     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
15396     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15397                        DAG.getConstant(5, MVT::i32));
15398     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
15399                                 MachinePointerInfo(TrmpAddr, 5),
15400                                 false, false, 1);
15401
15402     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
15403                        DAG.getConstant(6, MVT::i32));
15404     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
15405                                 MachinePointerInfo(TrmpAddr, 6),
15406                                 false, false, 1);
15407
15408     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
15409   }
15410 }
15411
15412 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
15413                                             SelectionDAG &DAG) const {
15414   /*
15415    The rounding mode is in bits 11:10 of FPSR, and has the following
15416    settings:
15417      00 Round to nearest
15418      01 Round to -inf
15419      10 Round to +inf
15420      11 Round to 0
15421
15422   FLT_ROUNDS, on the other hand, expects the following:
15423     -1 Undefined
15424      0 Round to 0
15425      1 Round to nearest
15426      2 Round to +inf
15427      3 Round to -inf
15428
15429   To perform the conversion, we do:
15430     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
15431   */
15432
15433   MachineFunction &MF = DAG.getMachineFunction();
15434   const TargetMachine &TM = MF.getTarget();
15435   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
15436   unsigned StackAlignment = TFI.getStackAlignment();
15437   MVT VT = Op.getSimpleValueType();
15438   SDLoc DL(Op);
15439
15440   // Save FP Control Word to stack slot
15441   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
15442   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
15443
15444   MachineMemOperand *MMO =
15445    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
15446                            MachineMemOperand::MOStore, 2, 2);
15447
15448   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
15449   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
15450                                           DAG.getVTList(MVT::Other),
15451                                           Ops, MVT::i16, MMO);
15452
15453   // Load FP Control Word from stack slot
15454   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
15455                             MachinePointerInfo(), false, false, false, 0);
15456
15457   // Transform as necessary
15458   SDValue CWD1 =
15459     DAG.getNode(ISD::SRL, DL, MVT::i16,
15460                 DAG.getNode(ISD::AND, DL, MVT::i16,
15461                             CWD, DAG.getConstant(0x800, MVT::i16)),
15462                 DAG.getConstant(11, MVT::i8));
15463   SDValue CWD2 =
15464     DAG.getNode(ISD::SRL, DL, MVT::i16,
15465                 DAG.getNode(ISD::AND, DL, MVT::i16,
15466                             CWD, DAG.getConstant(0x400, MVT::i16)),
15467                 DAG.getConstant(9, MVT::i8));
15468
15469   SDValue RetVal =
15470     DAG.getNode(ISD::AND, DL, MVT::i16,
15471                 DAG.getNode(ISD::ADD, DL, MVT::i16,
15472                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
15473                             DAG.getConstant(1, MVT::i16)),
15474                 DAG.getConstant(3, MVT::i16));
15475
15476   return DAG.getNode((VT.getSizeInBits() < 16 ?
15477                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
15478 }
15479
15480 static SDValue LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
15481   MVT VT = Op.getSimpleValueType();
15482   EVT OpVT = VT;
15483   unsigned NumBits = VT.getSizeInBits();
15484   SDLoc dl(Op);
15485
15486   Op = Op.getOperand(0);
15487   if (VT == MVT::i8) {
15488     // Zero extend to i32 since there is not an i8 bsr.
15489     OpVT = MVT::i32;
15490     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
15491   }
15492
15493   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
15494   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
15495   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
15496
15497   // If src is zero (i.e. bsr sets ZF), returns NumBits.
15498   SDValue Ops[] = {
15499     Op,
15500     DAG.getConstant(NumBits+NumBits-1, OpVT),
15501     DAG.getConstant(X86::COND_E, MVT::i8),
15502     Op.getValue(1)
15503   };
15504   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops);
15505
15506   // Finally xor with NumBits-1.
15507   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
15508
15509   if (VT == MVT::i8)
15510     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
15511   return Op;
15512 }
15513
15514 static SDValue LowerCTLZ_ZERO_UNDEF(SDValue Op, SelectionDAG &DAG) {
15515   MVT VT = Op.getSimpleValueType();
15516   EVT OpVT = VT;
15517   unsigned NumBits = VT.getSizeInBits();
15518   SDLoc dl(Op);
15519
15520   Op = Op.getOperand(0);
15521   if (VT == MVT::i8) {
15522     // Zero extend to i32 since there is not an i8 bsr.
15523     OpVT = MVT::i32;
15524     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
15525   }
15526
15527   // Issue a bsr (scan bits in reverse).
15528   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
15529   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
15530
15531   // And xor with NumBits-1.
15532   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
15533
15534   if (VT == MVT::i8)
15535     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
15536   return Op;
15537 }
15538
15539 static SDValue LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
15540   MVT VT = Op.getSimpleValueType();
15541   unsigned NumBits = VT.getSizeInBits();
15542   SDLoc dl(Op);
15543   Op = Op.getOperand(0);
15544
15545   // Issue a bsf (scan bits forward) which also sets EFLAGS.
15546   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
15547   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
15548
15549   // If src is zero (i.e. bsf sets ZF), returns NumBits.
15550   SDValue Ops[] = {
15551     Op,
15552     DAG.getConstant(NumBits, VT),
15553     DAG.getConstant(X86::COND_E, MVT::i8),
15554     Op.getValue(1)
15555   };
15556   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops);
15557 }
15558
15559 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
15560 // ones, and then concatenate the result back.
15561 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
15562   MVT VT = Op.getSimpleValueType();
15563
15564   assert(VT.is256BitVector() && VT.isInteger() &&
15565          "Unsupported value type for operation");
15566
15567   unsigned NumElems = VT.getVectorNumElements();
15568   SDLoc dl(Op);
15569
15570   // Extract the LHS vectors
15571   SDValue LHS = Op.getOperand(0);
15572   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
15573   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
15574
15575   // Extract the RHS vectors
15576   SDValue RHS = Op.getOperand(1);
15577   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
15578   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
15579
15580   MVT EltVT = VT.getVectorElementType();
15581   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
15582
15583   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
15584                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
15585                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
15586 }
15587
15588 static SDValue LowerADD(SDValue Op, SelectionDAG &DAG) {
15589   assert(Op.getSimpleValueType().is256BitVector() &&
15590          Op.getSimpleValueType().isInteger() &&
15591          "Only handle AVX 256-bit vector integer operation");
15592   return Lower256IntArith(Op, DAG);
15593 }
15594
15595 static SDValue LowerSUB(SDValue Op, SelectionDAG &DAG) {
15596   assert(Op.getSimpleValueType().is256BitVector() &&
15597          Op.getSimpleValueType().isInteger() &&
15598          "Only handle AVX 256-bit vector integer operation");
15599   return Lower256IntArith(Op, DAG);
15600 }
15601
15602 static SDValue LowerMUL(SDValue Op, const X86Subtarget *Subtarget,
15603                         SelectionDAG &DAG) {
15604   SDLoc dl(Op);
15605   MVT VT = Op.getSimpleValueType();
15606
15607   // Decompose 256-bit ops into smaller 128-bit ops.
15608   if (VT.is256BitVector() && !Subtarget->hasInt256())
15609     return Lower256IntArith(Op, DAG);
15610
15611   SDValue A = Op.getOperand(0);
15612   SDValue B = Op.getOperand(1);
15613
15614   // Lower v4i32 mul as 2x shuffle, 2x pmuludq, 2x shuffle.
15615   if (VT == MVT::v4i32) {
15616     assert(Subtarget->hasSSE2() && !Subtarget->hasSSE41() &&
15617            "Should not custom lower when pmuldq is available!");
15618
15619     // Extract the odd parts.
15620     static const int UnpackMask[] = { 1, -1, 3, -1 };
15621     SDValue Aodds = DAG.getVectorShuffle(VT, dl, A, A, UnpackMask);
15622     SDValue Bodds = DAG.getVectorShuffle(VT, dl, B, B, UnpackMask);
15623
15624     // Multiply the even parts.
15625     SDValue Evens = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, A, B);
15626     // Now multiply odd parts.
15627     SDValue Odds = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, Aodds, Bodds);
15628
15629     Evens = DAG.getNode(ISD::BITCAST, dl, VT, Evens);
15630     Odds = DAG.getNode(ISD::BITCAST, dl, VT, Odds);
15631
15632     // Merge the two vectors back together with a shuffle. This expands into 2
15633     // shuffles.
15634     static const int ShufMask[] = { 0, 4, 2, 6 };
15635     return DAG.getVectorShuffle(VT, dl, Evens, Odds, ShufMask);
15636   }
15637
15638   assert((VT == MVT::v2i64 || VT == MVT::v4i64 || VT == MVT::v8i64) &&
15639          "Only know how to lower V2I64/V4I64/V8I64 multiply");
15640
15641   //  Ahi = psrlqi(a, 32);
15642   //  Bhi = psrlqi(b, 32);
15643   //
15644   //  AloBlo = pmuludq(a, b);
15645   //  AloBhi = pmuludq(a, Bhi);
15646   //  AhiBlo = pmuludq(Ahi, b);
15647
15648   //  AloBhi = psllqi(AloBhi, 32);
15649   //  AhiBlo = psllqi(AhiBlo, 32);
15650   //  return AloBlo + AloBhi + AhiBlo;
15651
15652   SDValue Ahi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, A, 32, DAG);
15653   SDValue Bhi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, B, 32, DAG);
15654
15655   // Bit cast to 32-bit vectors for MULUDQ
15656   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 :
15657                                   (VT == MVT::v4i64) ? MVT::v8i32 : MVT::v16i32;
15658   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
15659   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
15660   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
15661   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
15662
15663   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
15664   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
15665   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
15666
15667   AloBhi = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AloBhi, 32, DAG);
15668   AhiBlo = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AhiBlo, 32, DAG);
15669
15670   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
15671   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
15672 }
15673
15674 SDValue X86TargetLowering::LowerWin64_i128OP(SDValue Op, SelectionDAG &DAG) const {
15675   assert(Subtarget->isTargetWin64() && "Unexpected target");
15676   EVT VT = Op.getValueType();
15677   assert(VT.isInteger() && VT.getSizeInBits() == 128 &&
15678          "Unexpected return type for lowering");
15679
15680   RTLIB::Libcall LC;
15681   bool isSigned;
15682   switch (Op->getOpcode()) {
15683   default: llvm_unreachable("Unexpected request for libcall!");
15684   case ISD::SDIV:      isSigned = true;  LC = RTLIB::SDIV_I128;    break;
15685   case ISD::UDIV:      isSigned = false; LC = RTLIB::UDIV_I128;    break;
15686   case ISD::SREM:      isSigned = true;  LC = RTLIB::SREM_I128;    break;
15687   case ISD::UREM:      isSigned = false; LC = RTLIB::UREM_I128;    break;
15688   case ISD::SDIVREM:   isSigned = true;  LC = RTLIB::SDIVREM_I128; break;
15689   case ISD::UDIVREM:   isSigned = false; LC = RTLIB::UDIVREM_I128; break;
15690   }
15691
15692   SDLoc dl(Op);
15693   SDValue InChain = DAG.getEntryNode();
15694
15695   TargetLowering::ArgListTy Args;
15696   TargetLowering::ArgListEntry Entry;
15697   for (unsigned i = 0, e = Op->getNumOperands(); i != e; ++i) {
15698     EVT ArgVT = Op->getOperand(i).getValueType();
15699     assert(ArgVT.isInteger() && ArgVT.getSizeInBits() == 128 &&
15700            "Unexpected argument type for lowering");
15701     SDValue StackPtr = DAG.CreateStackTemporary(ArgVT, 16);
15702     Entry.Node = StackPtr;
15703     InChain = DAG.getStore(InChain, dl, Op->getOperand(i), StackPtr, MachinePointerInfo(),
15704                            false, false, 16);
15705     Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
15706     Entry.Ty = PointerType::get(ArgTy,0);
15707     Entry.isSExt = false;
15708     Entry.isZExt = false;
15709     Args.push_back(Entry);
15710   }
15711
15712   SDValue Callee = DAG.getExternalSymbol(getLibcallName(LC),
15713                                          getPointerTy());
15714
15715   TargetLowering::CallLoweringInfo CLI(DAG);
15716   CLI.setDebugLoc(dl).setChain(InChain)
15717     .setCallee(getLibcallCallingConv(LC),
15718                static_cast<EVT>(MVT::v2i64).getTypeForEVT(*DAG.getContext()),
15719                Callee, std::move(Args), 0)
15720     .setInRegister().setSExtResult(isSigned).setZExtResult(!isSigned);
15721
15722   std::pair<SDValue, SDValue> CallInfo = LowerCallTo(CLI);
15723   return DAG.getNode(ISD::BITCAST, dl, VT, CallInfo.first);
15724 }
15725
15726 static SDValue LowerMUL_LOHI(SDValue Op, const X86Subtarget *Subtarget,
15727                              SelectionDAG &DAG) {
15728   SDValue Op0 = Op.getOperand(0), Op1 = Op.getOperand(1);
15729   EVT VT = Op0.getValueType();
15730   SDLoc dl(Op);
15731
15732   assert((VT == MVT::v4i32 && Subtarget->hasSSE2()) ||
15733          (VT == MVT::v8i32 && Subtarget->hasInt256()));
15734
15735   // PMULxD operations multiply each even value (starting at 0) of LHS with
15736   // the related value of RHS and produce a widen result.
15737   // E.g., PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
15738   // => <2 x i64> <ae|cg>
15739   //
15740   // In other word, to have all the results, we need to perform two PMULxD:
15741   // 1. one with the even values.
15742   // 2. one with the odd values.
15743   // To achieve #2, with need to place the odd values at an even position.
15744   //
15745   // Place the odd value at an even position (basically, shift all values 1
15746   // step to the left):
15747   const int Mask[] = {1, -1, 3, -1, 5, -1, 7, -1};
15748   // <a|b|c|d> => <b|undef|d|undef>
15749   SDValue Odd0 = DAG.getVectorShuffle(VT, dl, Op0, Op0, Mask);
15750   // <e|f|g|h> => <f|undef|h|undef>
15751   SDValue Odd1 = DAG.getVectorShuffle(VT, dl, Op1, Op1, Mask);
15752
15753   // Emit two multiplies, one for the lower 2 ints and one for the higher 2
15754   // ints.
15755   MVT MulVT = VT == MVT::v4i32 ? MVT::v2i64 : MVT::v4i64;
15756   bool IsSigned = Op->getOpcode() == ISD::SMUL_LOHI;
15757   unsigned Opcode =
15758       (!IsSigned || !Subtarget->hasSSE41()) ? X86ISD::PMULUDQ : X86ISD::PMULDQ;
15759   // PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
15760   // => <2 x i64> <ae|cg>
15761   SDValue Mul1 = DAG.getNode(ISD::BITCAST, dl, VT,
15762                              DAG.getNode(Opcode, dl, MulVT, Op0, Op1));
15763   // PMULUDQ <4 x i32> <b|undef|d|undef>, <4 x i32> <f|undef|h|undef>
15764   // => <2 x i64> <bf|dh>
15765   SDValue Mul2 = DAG.getNode(ISD::BITCAST, dl, VT,
15766                              DAG.getNode(Opcode, dl, MulVT, Odd0, Odd1));
15767
15768   // Shuffle it back into the right order.
15769   SDValue Highs, Lows;
15770   if (VT == MVT::v8i32) {
15771     const int HighMask[] = {1, 9, 3, 11, 5, 13, 7, 15};
15772     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
15773     const int LowMask[] = {0, 8, 2, 10, 4, 12, 6, 14};
15774     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
15775   } else {
15776     const int HighMask[] = {1, 5, 3, 7};
15777     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
15778     const int LowMask[] = {1, 4, 2, 6};
15779     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
15780   }
15781
15782   // If we have a signed multiply but no PMULDQ fix up the high parts of a
15783   // unsigned multiply.
15784   if (IsSigned && !Subtarget->hasSSE41()) {
15785     SDValue ShAmt =
15786         DAG.getConstant(31, DAG.getTargetLoweringInfo().getShiftAmountTy(VT));
15787     SDValue T1 = DAG.getNode(ISD::AND, dl, VT,
15788                              DAG.getNode(ISD::SRA, dl, VT, Op0, ShAmt), Op1);
15789     SDValue T2 = DAG.getNode(ISD::AND, dl, VT,
15790                              DAG.getNode(ISD::SRA, dl, VT, Op1, ShAmt), Op0);
15791
15792     SDValue Fixup = DAG.getNode(ISD::ADD, dl, VT, T1, T2);
15793     Highs = DAG.getNode(ISD::SUB, dl, VT, Highs, Fixup);
15794   }
15795
15796   // The first result of MUL_LOHI is actually the low value, followed by the
15797   // high value.
15798   SDValue Ops[] = {Lows, Highs};
15799   return DAG.getMergeValues(Ops, dl);
15800 }
15801
15802 static SDValue LowerScalarImmediateShift(SDValue Op, SelectionDAG &DAG,
15803                                          const X86Subtarget *Subtarget) {
15804   MVT VT = Op.getSimpleValueType();
15805   SDLoc dl(Op);
15806   SDValue R = Op.getOperand(0);
15807   SDValue Amt = Op.getOperand(1);
15808
15809   // Optimize shl/srl/sra with constant shift amount.
15810   if (auto *BVAmt = dyn_cast<BuildVectorSDNode>(Amt)) {
15811     if (auto *ShiftConst = BVAmt->getConstantSplatNode()) {
15812       uint64_t ShiftAmt = ShiftConst->getZExtValue();
15813
15814       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
15815           (Subtarget->hasInt256() &&
15816            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16)) ||
15817           (Subtarget->hasAVX512() &&
15818            (VT == MVT::v8i64 || VT == MVT::v16i32))) {
15819         if (Op.getOpcode() == ISD::SHL)
15820           return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
15821                                             DAG);
15822         if (Op.getOpcode() == ISD::SRL)
15823           return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
15824                                             DAG);
15825         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
15826           return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
15827                                             DAG);
15828       }
15829
15830       if (VT == MVT::v16i8) {
15831         if (Op.getOpcode() == ISD::SHL) {
15832           // Make a large shift.
15833           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
15834                                                    MVT::v8i16, R, ShiftAmt,
15835                                                    DAG);
15836           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
15837           // Zero out the rightmost bits.
15838           SmallVector<SDValue, 16> V(16,
15839                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
15840                                                      MVT::i8));
15841           return DAG.getNode(ISD::AND, dl, VT, SHL,
15842                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
15843         }
15844         if (Op.getOpcode() == ISD::SRL) {
15845           // Make a large shift.
15846           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
15847                                                    MVT::v8i16, R, ShiftAmt,
15848                                                    DAG);
15849           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
15850           // Zero out the leftmost bits.
15851           SmallVector<SDValue, 16> V(16,
15852                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
15853                                                      MVT::i8));
15854           return DAG.getNode(ISD::AND, dl, VT, SRL,
15855                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
15856         }
15857         if (Op.getOpcode() == ISD::SRA) {
15858           if (ShiftAmt == 7) {
15859             // R s>> 7  ===  R s< 0
15860             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
15861             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
15862           }
15863
15864           // R s>> a === ((R u>> a) ^ m) - m
15865           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
15866           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
15867                                                          MVT::i8));
15868           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
15869           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
15870           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
15871           return Res;
15872         }
15873         llvm_unreachable("Unknown shift opcode.");
15874       }
15875
15876       if (Subtarget->hasInt256() && VT == MVT::v32i8) {
15877         if (Op.getOpcode() == ISD::SHL) {
15878           // Make a large shift.
15879           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
15880                                                    MVT::v16i16, R, ShiftAmt,
15881                                                    DAG);
15882           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
15883           // Zero out the rightmost bits.
15884           SmallVector<SDValue, 32> V(32,
15885                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
15886                                                      MVT::i8));
15887           return DAG.getNode(ISD::AND, dl, VT, SHL,
15888                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
15889         }
15890         if (Op.getOpcode() == ISD::SRL) {
15891           // Make a large shift.
15892           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
15893                                                    MVT::v16i16, R, ShiftAmt,
15894                                                    DAG);
15895           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
15896           // Zero out the leftmost bits.
15897           SmallVector<SDValue, 32> V(32,
15898                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
15899                                                      MVT::i8));
15900           return DAG.getNode(ISD::AND, dl, VT, SRL,
15901                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
15902         }
15903         if (Op.getOpcode() == ISD::SRA) {
15904           if (ShiftAmt == 7) {
15905             // R s>> 7  ===  R s< 0
15906             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
15907             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
15908           }
15909
15910           // R s>> a === ((R u>> a) ^ m) - m
15911           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
15912           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
15913                                                          MVT::i8));
15914           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
15915           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
15916           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
15917           return Res;
15918         }
15919         llvm_unreachable("Unknown shift opcode.");
15920       }
15921     }
15922   }
15923
15924   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
15925   if (!Subtarget->is64Bit() &&
15926       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64)) &&
15927       Amt.getOpcode() == ISD::BITCAST &&
15928       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
15929     Amt = Amt.getOperand(0);
15930     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
15931                      VT.getVectorNumElements();
15932     unsigned RatioInLog2 = Log2_32_Ceil(Ratio);
15933     uint64_t ShiftAmt = 0;
15934     for (unsigned i = 0; i != Ratio; ++i) {
15935       ConstantSDNode *C = dyn_cast<ConstantSDNode>(Amt.getOperand(i));
15936       if (!C)
15937         return SDValue();
15938       // 6 == Log2(64)
15939       ShiftAmt |= C->getZExtValue() << (i * (1 << (6 - RatioInLog2)));
15940     }
15941     // Check remaining shift amounts.
15942     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
15943       uint64_t ShAmt = 0;
15944       for (unsigned j = 0; j != Ratio; ++j) {
15945         ConstantSDNode *C =
15946           dyn_cast<ConstantSDNode>(Amt.getOperand(i + j));
15947         if (!C)
15948           return SDValue();
15949         // 6 == Log2(64)
15950         ShAmt |= C->getZExtValue() << (j * (1 << (6 - RatioInLog2)));
15951       }
15952       if (ShAmt != ShiftAmt)
15953         return SDValue();
15954     }
15955     switch (Op.getOpcode()) {
15956     default:
15957       llvm_unreachable("Unknown shift opcode!");
15958     case ISD::SHL:
15959       return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
15960                                         DAG);
15961     case ISD::SRL:
15962       return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
15963                                         DAG);
15964     case ISD::SRA:
15965       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
15966                                         DAG);
15967     }
15968   }
15969
15970   return SDValue();
15971 }
15972
15973 static SDValue LowerScalarVariableShift(SDValue Op, SelectionDAG &DAG,
15974                                         const X86Subtarget* Subtarget) {
15975   MVT VT = Op.getSimpleValueType();
15976   SDLoc dl(Op);
15977   SDValue R = Op.getOperand(0);
15978   SDValue Amt = Op.getOperand(1);
15979
15980   if ((VT == MVT::v2i64 && Op.getOpcode() != ISD::SRA) ||
15981       VT == MVT::v4i32 || VT == MVT::v8i16 ||
15982       (Subtarget->hasInt256() &&
15983        ((VT == MVT::v4i64 && Op.getOpcode() != ISD::SRA) ||
15984         VT == MVT::v8i32 || VT == MVT::v16i16)) ||
15985        (Subtarget->hasAVX512() && (VT == MVT::v8i64 || VT == MVT::v16i32))) {
15986     SDValue BaseShAmt;
15987     EVT EltVT = VT.getVectorElementType();
15988
15989     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
15990       unsigned NumElts = VT.getVectorNumElements();
15991       unsigned i, j;
15992       for (i = 0; i != NumElts; ++i) {
15993         if (Amt.getOperand(i).getOpcode() == ISD::UNDEF)
15994           continue;
15995         break;
15996       }
15997       for (j = i; j != NumElts; ++j) {
15998         SDValue Arg = Amt.getOperand(j);
15999         if (Arg.getOpcode() == ISD::UNDEF) continue;
16000         if (Arg != Amt.getOperand(i))
16001           break;
16002       }
16003       if (i != NumElts && j == NumElts)
16004         BaseShAmt = Amt.getOperand(i);
16005     } else {
16006       if (Amt.getOpcode() == ISD::EXTRACT_SUBVECTOR)
16007         Amt = Amt.getOperand(0);
16008       if (Amt.getOpcode() == ISD::VECTOR_SHUFFLE &&
16009                cast<ShuffleVectorSDNode>(Amt)->isSplat()) {
16010         SDValue InVec = Amt.getOperand(0);
16011         if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
16012           unsigned NumElts = InVec.getValueType().getVectorNumElements();
16013           unsigned i = 0;
16014           for (; i != NumElts; ++i) {
16015             SDValue Arg = InVec.getOperand(i);
16016             if (Arg.getOpcode() == ISD::UNDEF) continue;
16017             BaseShAmt = Arg;
16018             break;
16019           }
16020         } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
16021            if (ConstantSDNode *C =
16022                dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
16023              unsigned SplatIdx =
16024                cast<ShuffleVectorSDNode>(Amt)->getSplatIndex();
16025              if (C->getZExtValue() == SplatIdx)
16026                BaseShAmt = InVec.getOperand(1);
16027            }
16028         }
16029         if (!BaseShAmt.getNode())
16030           BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT, Amt,
16031                                   DAG.getIntPtrConstant(0));
16032       }
16033     }
16034
16035     if (BaseShAmt.getNode()) {
16036       if (EltVT.bitsGT(MVT::i32))
16037         BaseShAmt = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, BaseShAmt);
16038       else if (EltVT.bitsLT(MVT::i32))
16039         BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, BaseShAmt);
16040
16041       switch (Op.getOpcode()) {
16042       default:
16043         llvm_unreachable("Unknown shift opcode!");
16044       case ISD::SHL:
16045         switch (VT.SimpleTy) {
16046         default: return SDValue();
16047         case MVT::v2i64:
16048         case MVT::v4i32:
16049         case MVT::v8i16:
16050         case MVT::v4i64:
16051         case MVT::v8i32:
16052         case MVT::v16i16:
16053         case MVT::v16i32:
16054         case MVT::v8i64:
16055           return getTargetVShiftNode(X86ISD::VSHLI, dl, VT, R, BaseShAmt, DAG);
16056         }
16057       case ISD::SRA:
16058         switch (VT.SimpleTy) {
16059         default: return SDValue();
16060         case MVT::v4i32:
16061         case MVT::v8i16:
16062         case MVT::v8i32:
16063         case MVT::v16i16:
16064         case MVT::v16i32:
16065         case MVT::v8i64:
16066           return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, R, BaseShAmt, DAG);
16067         }
16068       case ISD::SRL:
16069         switch (VT.SimpleTy) {
16070         default: return SDValue();
16071         case MVT::v2i64:
16072         case MVT::v4i32:
16073         case MVT::v8i16:
16074         case MVT::v4i64:
16075         case MVT::v8i32:
16076         case MVT::v16i16:
16077         case MVT::v16i32:
16078         case MVT::v8i64:
16079           return getTargetVShiftNode(X86ISD::VSRLI, dl, VT, R, BaseShAmt, DAG);
16080         }
16081       }
16082     }
16083   }
16084
16085   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
16086   if (!Subtarget->is64Bit() &&
16087       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64) ||
16088       (Subtarget->hasAVX512() && VT == MVT::v8i64)) &&
16089       Amt.getOpcode() == ISD::BITCAST &&
16090       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
16091     Amt = Amt.getOperand(0);
16092     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
16093                      VT.getVectorNumElements();
16094     std::vector<SDValue> Vals(Ratio);
16095     for (unsigned i = 0; i != Ratio; ++i)
16096       Vals[i] = Amt.getOperand(i);
16097     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
16098       for (unsigned j = 0; j != Ratio; ++j)
16099         if (Vals[j] != Amt.getOperand(i + j))
16100           return SDValue();
16101     }
16102     switch (Op.getOpcode()) {
16103     default:
16104       llvm_unreachable("Unknown shift opcode!");
16105     case ISD::SHL:
16106       return DAG.getNode(X86ISD::VSHL, dl, VT, R, Op.getOperand(1));
16107     case ISD::SRL:
16108       return DAG.getNode(X86ISD::VSRL, dl, VT, R, Op.getOperand(1));
16109     case ISD::SRA:
16110       return DAG.getNode(X86ISD::VSRA, dl, VT, R, Op.getOperand(1));
16111     }
16112   }
16113
16114   return SDValue();
16115 }
16116
16117 static SDValue LowerShift(SDValue Op, const X86Subtarget* Subtarget,
16118                           SelectionDAG &DAG) {
16119   MVT VT = Op.getSimpleValueType();
16120   SDLoc dl(Op);
16121   SDValue R = Op.getOperand(0);
16122   SDValue Amt = Op.getOperand(1);
16123   SDValue V;
16124
16125   assert(VT.isVector() && "Custom lowering only for vector shifts!");
16126   assert(Subtarget->hasSSE2() && "Only custom lower when we have SSE2!");
16127
16128   V = LowerScalarImmediateShift(Op, DAG, Subtarget);
16129   if (V.getNode())
16130     return V;
16131
16132   V = LowerScalarVariableShift(Op, DAG, Subtarget);
16133   if (V.getNode())
16134       return V;
16135
16136   if (Subtarget->hasAVX512() && (VT == MVT::v16i32 || VT == MVT::v8i64))
16137     return Op;
16138   // AVX2 has VPSLLV/VPSRAV/VPSRLV.
16139   if (Subtarget->hasInt256()) {
16140     if (Op.getOpcode() == ISD::SRL &&
16141         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16142          VT == MVT::v4i64 || VT == MVT::v8i32))
16143       return Op;
16144     if (Op.getOpcode() == ISD::SHL &&
16145         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16146          VT == MVT::v4i64 || VT == MVT::v8i32))
16147       return Op;
16148     if (Op.getOpcode() == ISD::SRA && (VT == MVT::v4i32 || VT == MVT::v8i32))
16149       return Op;
16150   }
16151
16152   // If possible, lower this packed shift into a vector multiply instead of
16153   // expanding it into a sequence of scalar shifts.
16154   // Do this only if the vector shift count is a constant build_vector.
16155   if (Op.getOpcode() == ISD::SHL && 
16156       (VT == MVT::v8i16 || VT == MVT::v4i32 ||
16157        (Subtarget->hasInt256() && VT == MVT::v16i16)) &&
16158       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
16159     SmallVector<SDValue, 8> Elts;
16160     EVT SVT = VT.getScalarType();
16161     unsigned SVTBits = SVT.getSizeInBits();
16162     const APInt &One = APInt(SVTBits, 1);
16163     unsigned NumElems = VT.getVectorNumElements();
16164
16165     for (unsigned i=0; i !=NumElems; ++i) {
16166       SDValue Op = Amt->getOperand(i);
16167       if (Op->getOpcode() == ISD::UNDEF) {
16168         Elts.push_back(Op);
16169         continue;
16170       }
16171
16172       ConstantSDNode *ND = cast<ConstantSDNode>(Op);
16173       const APInt &C = APInt(SVTBits, ND->getAPIntValue().getZExtValue());
16174       uint64_t ShAmt = C.getZExtValue();
16175       if (ShAmt >= SVTBits) {
16176         Elts.push_back(DAG.getUNDEF(SVT));
16177         continue;
16178       }
16179       Elts.push_back(DAG.getConstant(One.shl(ShAmt), SVT));
16180     }
16181     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
16182     return DAG.getNode(ISD::MUL, dl, VT, R, BV);
16183   }
16184
16185   // Lower SHL with variable shift amount.
16186   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
16187     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(23, VT));
16188
16189     Op = DAG.getNode(ISD::ADD, dl, VT, Op, DAG.getConstant(0x3f800000U, VT));
16190     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
16191     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
16192     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
16193   }
16194
16195   // If possible, lower this shift as a sequence of two shifts by
16196   // constant plus a MOVSS/MOVSD instead of scalarizing it.
16197   // Example:
16198   //   (v4i32 (srl A, (build_vector < X, Y, Y, Y>)))
16199   //
16200   // Could be rewritten as:
16201   //   (v4i32 (MOVSS (srl A, <Y,Y,Y,Y>), (srl A, <X,X,X,X>)))
16202   //
16203   // The advantage is that the two shifts from the example would be
16204   // lowered as X86ISD::VSRLI nodes. This would be cheaper than scalarizing
16205   // the vector shift into four scalar shifts plus four pairs of vector
16206   // insert/extract.
16207   if ((VT == MVT::v8i16 || VT == MVT::v4i32) &&
16208       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
16209     unsigned TargetOpcode = X86ISD::MOVSS;
16210     bool CanBeSimplified;
16211     // The splat value for the first packed shift (the 'X' from the example).
16212     SDValue Amt1 = Amt->getOperand(0);
16213     // The splat value for the second packed shift (the 'Y' from the example).
16214     SDValue Amt2 = (VT == MVT::v4i32) ? Amt->getOperand(1) :
16215                                         Amt->getOperand(2);
16216
16217     // See if it is possible to replace this node with a sequence of
16218     // two shifts followed by a MOVSS/MOVSD
16219     if (VT == MVT::v4i32) {
16220       // Check if it is legal to use a MOVSS.
16221       CanBeSimplified = Amt2 == Amt->getOperand(2) &&
16222                         Amt2 == Amt->getOperand(3);
16223       if (!CanBeSimplified) {
16224         // Otherwise, check if we can still simplify this node using a MOVSD.
16225         CanBeSimplified = Amt1 == Amt->getOperand(1) &&
16226                           Amt->getOperand(2) == Amt->getOperand(3);
16227         TargetOpcode = X86ISD::MOVSD;
16228         Amt2 = Amt->getOperand(2);
16229       }
16230     } else {
16231       // Do similar checks for the case where the machine value type
16232       // is MVT::v8i16.
16233       CanBeSimplified = Amt1 == Amt->getOperand(1);
16234       for (unsigned i=3; i != 8 && CanBeSimplified; ++i)
16235         CanBeSimplified = Amt2 == Amt->getOperand(i);
16236
16237       if (!CanBeSimplified) {
16238         TargetOpcode = X86ISD::MOVSD;
16239         CanBeSimplified = true;
16240         Amt2 = Amt->getOperand(4);
16241         for (unsigned i=0; i != 4 && CanBeSimplified; ++i)
16242           CanBeSimplified = Amt1 == Amt->getOperand(i);
16243         for (unsigned j=4; j != 8 && CanBeSimplified; ++j)
16244           CanBeSimplified = Amt2 == Amt->getOperand(j);
16245       }
16246     }
16247     
16248     if (CanBeSimplified && isa<ConstantSDNode>(Amt1) &&
16249         isa<ConstantSDNode>(Amt2)) {
16250       // Replace this node with two shifts followed by a MOVSS/MOVSD.
16251       EVT CastVT = MVT::v4i32;
16252       SDValue Splat1 = 
16253         DAG.getConstant(cast<ConstantSDNode>(Amt1)->getAPIntValue(), VT);
16254       SDValue Shift1 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat1);
16255       SDValue Splat2 = 
16256         DAG.getConstant(cast<ConstantSDNode>(Amt2)->getAPIntValue(), VT);
16257       SDValue Shift2 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat2);
16258       if (TargetOpcode == X86ISD::MOVSD)
16259         CastVT = MVT::v2i64;
16260       SDValue BitCast1 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift1);
16261       SDValue BitCast2 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift2);
16262       SDValue Result = getTargetShuffleNode(TargetOpcode, dl, CastVT, BitCast2,
16263                                             BitCast1, DAG);
16264       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
16265     }
16266   }
16267
16268   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
16269     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
16270
16271     // a = a << 5;
16272     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(5, VT));
16273     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
16274
16275     // Turn 'a' into a mask suitable for VSELECT
16276     SDValue VSelM = DAG.getConstant(0x80, VT);
16277     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
16278     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
16279
16280     SDValue CM1 = DAG.getConstant(0x0f, VT);
16281     SDValue CM2 = DAG.getConstant(0x3f, VT);
16282
16283     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
16284     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
16285     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 4, DAG);
16286     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
16287     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
16288
16289     // a += a
16290     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
16291     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
16292     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
16293
16294     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
16295     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
16296     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 2, DAG);
16297     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
16298     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
16299
16300     // a += a
16301     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
16302     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
16303     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
16304
16305     // return VSELECT(r, r+r, a);
16306     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
16307                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
16308     return R;
16309   }
16310
16311   // It's worth extending once and using the v8i32 shifts for 16-bit types, but
16312   // the extra overheads to get from v16i8 to v8i32 make the existing SSE
16313   // solution better.
16314   if (Subtarget->hasInt256() && VT == MVT::v8i16) {
16315     MVT NewVT = VT == MVT::v8i16 ? MVT::v8i32 : MVT::v16i16;
16316     unsigned ExtOpc =
16317         Op.getOpcode() == ISD::SRA ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
16318     R = DAG.getNode(ExtOpc, dl, NewVT, R);
16319     Amt = DAG.getNode(ISD::ANY_EXTEND, dl, NewVT, Amt);
16320     return DAG.getNode(ISD::TRUNCATE, dl, VT,
16321                        DAG.getNode(Op.getOpcode(), dl, NewVT, R, Amt));
16322     }
16323
16324   // Decompose 256-bit shifts into smaller 128-bit shifts.
16325   if (VT.is256BitVector()) {
16326     unsigned NumElems = VT.getVectorNumElements();
16327     MVT EltVT = VT.getVectorElementType();
16328     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
16329
16330     // Extract the two vectors
16331     SDValue V1 = Extract128BitVector(R, 0, DAG, dl);
16332     SDValue V2 = Extract128BitVector(R, NumElems/2, DAG, dl);
16333
16334     // Recreate the shift amount vectors
16335     SDValue Amt1, Amt2;
16336     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
16337       // Constant shift amount
16338       SmallVector<SDValue, 4> Amt1Csts;
16339       SmallVector<SDValue, 4> Amt2Csts;
16340       for (unsigned i = 0; i != NumElems/2; ++i)
16341         Amt1Csts.push_back(Amt->getOperand(i));
16342       for (unsigned i = NumElems/2; i != NumElems; ++i)
16343         Amt2Csts.push_back(Amt->getOperand(i));
16344
16345       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt1Csts);
16346       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt2Csts);
16347     } else {
16348       // Variable shift amount
16349       Amt1 = Extract128BitVector(Amt, 0, DAG, dl);
16350       Amt2 = Extract128BitVector(Amt, NumElems/2, DAG, dl);
16351     }
16352
16353     // Issue new vector shifts for the smaller types
16354     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
16355     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
16356
16357     // Concatenate the result back
16358     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
16359   }
16360
16361   return SDValue();
16362 }
16363
16364 static SDValue LowerXALUO(SDValue Op, SelectionDAG &DAG) {
16365   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
16366   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
16367   // looks for this combo and may remove the "setcc" instruction if the "setcc"
16368   // has only one use.
16369   SDNode *N = Op.getNode();
16370   SDValue LHS = N->getOperand(0);
16371   SDValue RHS = N->getOperand(1);
16372   unsigned BaseOp = 0;
16373   unsigned Cond = 0;
16374   SDLoc DL(Op);
16375   switch (Op.getOpcode()) {
16376   default: llvm_unreachable("Unknown ovf instruction!");
16377   case ISD::SADDO:
16378     // A subtract of one will be selected as a INC. Note that INC doesn't
16379     // set CF, so we can't do this for UADDO.
16380     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
16381       if (C->isOne()) {
16382         BaseOp = X86ISD::INC;
16383         Cond = X86::COND_O;
16384         break;
16385       }
16386     BaseOp = X86ISD::ADD;
16387     Cond = X86::COND_O;
16388     break;
16389   case ISD::UADDO:
16390     BaseOp = X86ISD::ADD;
16391     Cond = X86::COND_B;
16392     break;
16393   case ISD::SSUBO:
16394     // A subtract of one will be selected as a DEC. Note that DEC doesn't
16395     // set CF, so we can't do this for USUBO.
16396     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
16397       if (C->isOne()) {
16398         BaseOp = X86ISD::DEC;
16399         Cond = X86::COND_O;
16400         break;
16401       }
16402     BaseOp = X86ISD::SUB;
16403     Cond = X86::COND_O;
16404     break;
16405   case ISD::USUBO:
16406     BaseOp = X86ISD::SUB;
16407     Cond = X86::COND_B;
16408     break;
16409   case ISD::SMULO:
16410     BaseOp = X86ISD::SMUL;
16411     Cond = X86::COND_O;
16412     break;
16413   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
16414     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
16415                                  MVT::i32);
16416     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
16417
16418     SDValue SetCC =
16419       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
16420                   DAG.getConstant(X86::COND_O, MVT::i32),
16421                   SDValue(Sum.getNode(), 2));
16422
16423     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
16424   }
16425   }
16426
16427   // Also sets EFLAGS.
16428   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
16429   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
16430
16431   SDValue SetCC =
16432     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
16433                 DAG.getConstant(Cond, MVT::i32),
16434                 SDValue(Sum.getNode(), 1));
16435
16436   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
16437 }
16438
16439 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
16440                                                   SelectionDAG &DAG) const {
16441   SDLoc dl(Op);
16442   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
16443   MVT VT = Op.getSimpleValueType();
16444
16445   if (!Subtarget->hasSSE2() || !VT.isVector())
16446     return SDValue();
16447
16448   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
16449                       ExtraVT.getScalarType().getSizeInBits();
16450
16451   switch (VT.SimpleTy) {
16452     default: return SDValue();
16453     case MVT::v8i32:
16454     case MVT::v16i16:
16455       if (!Subtarget->hasFp256())
16456         return SDValue();
16457       if (!Subtarget->hasInt256()) {
16458         // needs to be split
16459         unsigned NumElems = VT.getVectorNumElements();
16460
16461         // Extract the LHS vectors
16462         SDValue LHS = Op.getOperand(0);
16463         SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
16464         SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
16465
16466         MVT EltVT = VT.getVectorElementType();
16467         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
16468
16469         EVT ExtraEltVT = ExtraVT.getVectorElementType();
16470         unsigned ExtraNumElems = ExtraVT.getVectorNumElements();
16471         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
16472                                    ExtraNumElems/2);
16473         SDValue Extra = DAG.getValueType(ExtraVT);
16474
16475         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
16476         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
16477
16478         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);
16479       }
16480       // fall through
16481     case MVT::v4i32:
16482     case MVT::v8i16: {
16483       SDValue Op0 = Op.getOperand(0);
16484       SDValue Op00 = Op0.getOperand(0);
16485       SDValue Tmp1;
16486       // Hopefully, this VECTOR_SHUFFLE is just a VZEXT.
16487       if (Op0.getOpcode() == ISD::BITCAST &&
16488           Op00.getOpcode() == ISD::VECTOR_SHUFFLE) {
16489         // (sext (vzext x)) -> (vsext x)
16490         Tmp1 = LowerVectorIntExtend(Op00, Subtarget, DAG);
16491         if (Tmp1.getNode()) {
16492           EVT ExtraEltVT = ExtraVT.getVectorElementType();
16493           // This folding is only valid when the in-reg type is a vector of i8,
16494           // i16, or i32.
16495           if (ExtraEltVT == MVT::i8 || ExtraEltVT == MVT::i16 ||
16496               ExtraEltVT == MVT::i32) {
16497             SDValue Tmp1Op0 = Tmp1.getOperand(0);
16498             assert(Tmp1Op0.getOpcode() == X86ISD::VZEXT &&
16499                    "This optimization is invalid without a VZEXT.");
16500             return DAG.getNode(X86ISD::VSEXT, dl, VT, Tmp1Op0.getOperand(0));
16501           }
16502           Op0 = Tmp1;
16503         }
16504       }
16505
16506       // If the above didn't work, then just use Shift-Left + Shift-Right.
16507       Tmp1 = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, Op0, BitsDiff,
16508                                         DAG);
16509       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, Tmp1, BitsDiff,
16510                                         DAG);
16511     }
16512   }
16513 }
16514
16515 static SDValue LowerATOMIC_FENCE(SDValue Op, const X86Subtarget *Subtarget,
16516                                  SelectionDAG &DAG) {
16517   SDLoc dl(Op);
16518   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
16519     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
16520   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
16521     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
16522
16523   // The only fence that needs an instruction is a sequentially-consistent
16524   // cross-thread fence.
16525   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
16526     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
16527     // no-sse2). There isn't any reason to disable it if the target processor
16528     // supports it.
16529     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
16530       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
16531
16532     SDValue Chain = Op.getOperand(0);
16533     SDValue Zero = DAG.getConstant(0, MVT::i32);
16534     SDValue Ops[] = {
16535       DAG.getRegister(X86::ESP, MVT::i32), // Base
16536       DAG.getTargetConstant(1, MVT::i8),   // Scale
16537       DAG.getRegister(0, MVT::i32),        // Index
16538       DAG.getTargetConstant(0, MVT::i32),  // Disp
16539       DAG.getRegister(0, MVT::i32),        // Segment.
16540       Zero,
16541       Chain
16542     };
16543     SDNode *Res = DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops);
16544     return SDValue(Res, 0);
16545   }
16546
16547   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
16548   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
16549 }
16550
16551 static SDValue LowerCMP_SWAP(SDValue Op, const X86Subtarget *Subtarget,
16552                              SelectionDAG &DAG) {
16553   MVT T = Op.getSimpleValueType();
16554   SDLoc DL(Op);
16555   unsigned Reg = 0;
16556   unsigned size = 0;
16557   switch(T.SimpleTy) {
16558   default: llvm_unreachable("Invalid value type!");
16559   case MVT::i8:  Reg = X86::AL;  size = 1; break;
16560   case MVT::i16: Reg = X86::AX;  size = 2; break;
16561   case MVT::i32: Reg = X86::EAX; size = 4; break;
16562   case MVT::i64:
16563     assert(Subtarget->is64Bit() && "Node not type legal!");
16564     Reg = X86::RAX; size = 8;
16565     break;
16566   }
16567   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
16568                                   Op.getOperand(2), SDValue());
16569   SDValue Ops[] = { cpIn.getValue(0),
16570                     Op.getOperand(1),
16571                     Op.getOperand(3),
16572                     DAG.getTargetConstant(size, MVT::i8),
16573                     cpIn.getValue(1) };
16574   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
16575   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
16576   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
16577                                            Ops, T, MMO);
16578
16579   SDValue cpOut =
16580     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
16581   SDValue EFLAGS = DAG.getCopyFromReg(cpOut.getValue(1), DL, X86::EFLAGS,
16582                                       MVT::i32, cpOut.getValue(2));
16583   SDValue Success = DAG.getNode(X86ISD::SETCC, DL, Op->getValueType(1),
16584                                 DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
16585
16586   DAG.ReplaceAllUsesOfValueWith(Op.getValue(0), cpOut);
16587   DAG.ReplaceAllUsesOfValueWith(Op.getValue(1), Success);
16588   DAG.ReplaceAllUsesOfValueWith(Op.getValue(2), EFLAGS.getValue(1));
16589   return SDValue();
16590 }
16591
16592 static SDValue LowerBITCAST(SDValue Op, const X86Subtarget *Subtarget,
16593                             SelectionDAG &DAG) {
16594   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
16595   MVT DstVT = Op.getSimpleValueType();
16596
16597   if (SrcVT == MVT::v2i32 || SrcVT == MVT::v4i16 || SrcVT == MVT::v8i8) {
16598     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
16599     if (DstVT != MVT::f64)
16600       // This conversion needs to be expanded.
16601       return SDValue();
16602
16603     SDValue InVec = Op->getOperand(0);
16604     SDLoc dl(Op);
16605     unsigned NumElts = SrcVT.getVectorNumElements();
16606     EVT SVT = SrcVT.getVectorElementType();
16607
16608     // Widen the vector in input in the case of MVT::v2i32.
16609     // Example: from MVT::v2i32 to MVT::v4i32.
16610     SmallVector<SDValue, 16> Elts;
16611     for (unsigned i = 0, e = NumElts; i != e; ++i)
16612       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT, InVec,
16613                                  DAG.getIntPtrConstant(i)));
16614
16615     // Explicitly mark the extra elements as Undef.
16616     SDValue Undef = DAG.getUNDEF(SVT);
16617     for (unsigned i = NumElts, e = NumElts * 2; i != e; ++i)
16618       Elts.push_back(Undef);
16619
16620     EVT NewVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
16621     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Elts);
16622     SDValue ToV2F64 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, BV);
16623     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, ToV2F64,
16624                        DAG.getIntPtrConstant(0));
16625   }
16626
16627   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
16628          Subtarget->hasMMX() && "Unexpected custom BITCAST");
16629   assert((DstVT == MVT::i64 ||
16630           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
16631          "Unexpected custom BITCAST");
16632   // i64 <=> MMX conversions are Legal.
16633   if (SrcVT==MVT::i64 && DstVT.isVector())
16634     return Op;
16635   if (DstVT==MVT::i64 && SrcVT.isVector())
16636     return Op;
16637   // MMX <=> MMX conversions are Legal.
16638   if (SrcVT.isVector() && DstVT.isVector())
16639     return Op;
16640   // All other conversions need to be expanded.
16641   return SDValue();
16642 }
16643
16644 static SDValue LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
16645   SDNode *Node = Op.getNode();
16646   SDLoc dl(Node);
16647   EVT T = Node->getValueType(0);
16648   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
16649                               DAG.getConstant(0, T), Node->getOperand(2));
16650   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
16651                        cast<AtomicSDNode>(Node)->getMemoryVT(),
16652                        Node->getOperand(0),
16653                        Node->getOperand(1), negOp,
16654                        cast<AtomicSDNode>(Node)->getMemOperand(),
16655                        cast<AtomicSDNode>(Node)->getOrdering(),
16656                        cast<AtomicSDNode>(Node)->getSynchScope());
16657 }
16658
16659 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
16660   SDNode *Node = Op.getNode();
16661   SDLoc dl(Node);
16662   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
16663
16664   // Convert seq_cst store -> xchg
16665   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
16666   // FIXME: On 32-bit, store -> fist or movq would be more efficient
16667   //        (The only way to get a 16-byte store is cmpxchg16b)
16668   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
16669   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
16670       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
16671     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
16672                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
16673                                  Node->getOperand(0),
16674                                  Node->getOperand(1), Node->getOperand(2),
16675                                  cast<AtomicSDNode>(Node)->getMemOperand(),
16676                                  cast<AtomicSDNode>(Node)->getOrdering(),
16677                                  cast<AtomicSDNode>(Node)->getSynchScope());
16678     return Swap.getValue(1);
16679   }
16680   // Other atomic stores have a simple pattern.
16681   return Op;
16682 }
16683
16684 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
16685   EVT VT = Op.getNode()->getSimpleValueType(0);
16686
16687   // Let legalize expand this if it isn't a legal type yet.
16688   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
16689     return SDValue();
16690
16691   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
16692
16693   unsigned Opc;
16694   bool ExtraOp = false;
16695   switch (Op.getOpcode()) {
16696   default: llvm_unreachable("Invalid code");
16697   case ISD::ADDC: Opc = X86ISD::ADD; break;
16698   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
16699   case ISD::SUBC: Opc = X86ISD::SUB; break;
16700   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
16701   }
16702
16703   if (!ExtraOp)
16704     return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
16705                        Op.getOperand(1));
16706   return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
16707                      Op.getOperand(1), Op.getOperand(2));
16708 }
16709
16710 static SDValue LowerFSINCOS(SDValue Op, const X86Subtarget *Subtarget,
16711                             SelectionDAG &DAG) {
16712   assert(Subtarget->isTargetDarwin() && Subtarget->is64Bit());
16713
16714   // For MacOSX, we want to call an alternative entry point: __sincos_stret,
16715   // which returns the values as { float, float } (in XMM0) or
16716   // { double, double } (which is returned in XMM0, XMM1).
16717   SDLoc dl(Op);
16718   SDValue Arg = Op.getOperand(0);
16719   EVT ArgVT = Arg.getValueType();
16720   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
16721
16722   TargetLowering::ArgListTy Args;
16723   TargetLowering::ArgListEntry Entry;
16724
16725   Entry.Node = Arg;
16726   Entry.Ty = ArgTy;
16727   Entry.isSExt = false;
16728   Entry.isZExt = false;
16729   Args.push_back(Entry);
16730
16731   bool isF64 = ArgVT == MVT::f64;
16732   // Only optimize x86_64 for now. i386 is a bit messy. For f32,
16733   // the small struct {f32, f32} is returned in (eax, edx). For f64,
16734   // the results are returned via SRet in memory.
16735   const char *LibcallName =  isF64 ? "__sincos_stret" : "__sincosf_stret";
16736   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
16737   SDValue Callee = DAG.getExternalSymbol(LibcallName, TLI.getPointerTy());
16738
16739   Type *RetTy = isF64
16740     ? (Type*)StructType::get(ArgTy, ArgTy, NULL)
16741     : (Type*)VectorType::get(ArgTy, 4);
16742
16743   TargetLowering::CallLoweringInfo CLI(DAG);
16744   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
16745     .setCallee(CallingConv::C, RetTy, Callee, std::move(Args), 0);
16746
16747   std::pair<SDValue, SDValue> CallResult = TLI.LowerCallTo(CLI);
16748
16749   if (isF64)
16750     // Returned in xmm0 and xmm1.
16751     return CallResult.first;
16752
16753   // Returned in bits 0:31 and 32:64 xmm0.
16754   SDValue SinVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
16755                                CallResult.first, DAG.getIntPtrConstant(0));
16756   SDValue CosVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
16757                                CallResult.first, DAG.getIntPtrConstant(1));
16758   SDVTList Tys = DAG.getVTList(ArgVT, ArgVT);
16759   return DAG.getNode(ISD::MERGE_VALUES, dl, Tys, SinVal, CosVal);
16760 }
16761
16762 /// LowerOperation - Provide custom lowering hooks for some operations.
16763 ///
16764 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
16765   switch (Op.getOpcode()) {
16766   default: llvm_unreachable("Should not custom lower this!");
16767   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
16768   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op, Subtarget, DAG);
16769   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS:
16770     return LowerCMP_SWAP(Op, Subtarget, DAG);
16771   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
16772   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
16773   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
16774   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
16775   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
16776   case ISD::VSELECT:            return LowerVSELECT(Op, DAG);
16777   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
16778   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
16779   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op,Subtarget,DAG);
16780   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, Subtarget,DAG);
16781   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
16782   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
16783   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
16784   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
16785   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
16786   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
16787   case ISD::SHL_PARTS:
16788   case ISD::SRA_PARTS:
16789   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
16790   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
16791   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
16792   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
16793   case ISD::ZERO_EXTEND:        return LowerZERO_EXTEND(Op, Subtarget, DAG);
16794   case ISD::SIGN_EXTEND:        return LowerSIGN_EXTEND(Op, Subtarget, DAG);
16795   case ISD::ANY_EXTEND:         return LowerANY_EXTEND(Op, Subtarget, DAG);
16796   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
16797   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
16798   case ISD::FP_EXTEND:          return LowerFP_EXTEND(Op, DAG);
16799   case ISD::LOAD:               return LowerExtendedLoad(Op, Subtarget, DAG);
16800   case ISD::FABS:               return LowerFABS(Op, DAG);
16801   case ISD::FNEG:               return LowerFNEG(Op, DAG);
16802   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
16803   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
16804   case ISD::SETCC:              return LowerSETCC(Op, DAG);
16805   case ISD::SELECT:             return LowerSELECT(Op, DAG);
16806   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
16807   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
16808   case ISD::VASTART:            return LowerVASTART(Op, DAG);
16809   case ISD::VAARG:              return LowerVAARG(Op, DAG);
16810   case ISD::VACOPY:             return LowerVACOPY(Op, Subtarget, DAG);
16811   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
16812   case ISD::INTRINSIC_VOID:
16813   case ISD::INTRINSIC_W_CHAIN:  return LowerINTRINSIC_W_CHAIN(Op, Subtarget, DAG);
16814   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
16815   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
16816   case ISD::FRAME_TO_ARGS_OFFSET:
16817                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
16818   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
16819   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
16820   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
16821   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
16822   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
16823   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
16824   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
16825   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
16826   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
16827   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
16828   case ISD::MUL:                return LowerMUL(Op, Subtarget, DAG);
16829   case ISD::UMUL_LOHI:
16830   case ISD::SMUL_LOHI:          return LowerMUL_LOHI(Op, Subtarget, DAG);
16831   case ISD::SRA:
16832   case ISD::SRL:
16833   case ISD::SHL:                return LowerShift(Op, Subtarget, DAG);
16834   case ISD::SADDO:
16835   case ISD::UADDO:
16836   case ISD::SSUBO:
16837   case ISD::USUBO:
16838   case ISD::SMULO:
16839   case ISD::UMULO:              return LowerXALUO(Op, DAG);
16840   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, Subtarget,DAG);
16841   case ISD::BITCAST:            return LowerBITCAST(Op, Subtarget, DAG);
16842   case ISD::ADDC:
16843   case ISD::ADDE:
16844   case ISD::SUBC:
16845   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
16846   case ISD::ADD:                return LowerADD(Op, DAG);
16847   case ISD::SUB:                return LowerSUB(Op, DAG);
16848   case ISD::FSINCOS:            return LowerFSINCOS(Op, Subtarget, DAG);
16849   }
16850 }
16851
16852 static void ReplaceATOMIC_LOAD(SDNode *Node,
16853                                SmallVectorImpl<SDValue> &Results,
16854                                SelectionDAG &DAG) {
16855   SDLoc dl(Node);
16856   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
16857
16858   // Convert wide load -> cmpxchg8b/cmpxchg16b
16859   // FIXME: On 32-bit, load -> fild or movq would be more efficient
16860   //        (The only way to get a 16-byte load is cmpxchg16b)
16861   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
16862   SDValue Zero = DAG.getConstant(0, VT);
16863   SDVTList VTs = DAG.getVTList(VT, MVT::i1, MVT::Other);
16864   SDValue Swap =
16865       DAG.getAtomicCmpSwap(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, dl, VT, VTs,
16866                            Node->getOperand(0), Node->getOperand(1), Zero, Zero,
16867                            cast<AtomicSDNode>(Node)->getMemOperand(),
16868                            cast<AtomicSDNode>(Node)->getOrdering(),
16869                            cast<AtomicSDNode>(Node)->getOrdering(),
16870                            cast<AtomicSDNode>(Node)->getSynchScope());
16871   Results.push_back(Swap.getValue(0));
16872   Results.push_back(Swap.getValue(2));
16873 }
16874
16875 /// ReplaceNodeResults - Replace a node with an illegal result type
16876 /// with a new node built out of custom code.
16877 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
16878                                            SmallVectorImpl<SDValue>&Results,
16879                                            SelectionDAG &DAG) const {
16880   SDLoc dl(N);
16881   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
16882   switch (N->getOpcode()) {
16883   default:
16884     llvm_unreachable("Do not know how to custom type legalize this operation!");
16885   case ISD::SIGN_EXTEND_INREG:
16886   case ISD::ADDC:
16887   case ISD::ADDE:
16888   case ISD::SUBC:
16889   case ISD::SUBE:
16890     // We don't want to expand or promote these.
16891     return;
16892   case ISD::SDIV:
16893   case ISD::UDIV:
16894   case ISD::SREM:
16895   case ISD::UREM:
16896   case ISD::SDIVREM:
16897   case ISD::UDIVREM: {
16898     SDValue V = LowerWin64_i128OP(SDValue(N,0), DAG);
16899     Results.push_back(V);
16900     return;
16901   }
16902   case ISD::FP_TO_SINT:
16903   case ISD::FP_TO_UINT: {
16904     bool IsSigned = N->getOpcode() == ISD::FP_TO_SINT;
16905
16906     if (!IsSigned && !isIntegerTypeFTOL(SDValue(N, 0).getValueType()))
16907       return;
16908
16909     std::pair<SDValue,SDValue> Vals =
16910         FP_TO_INTHelper(SDValue(N, 0), DAG, IsSigned, /*IsReplace=*/ true);
16911     SDValue FIST = Vals.first, StackSlot = Vals.second;
16912     if (FIST.getNode()) {
16913       EVT VT = N->getValueType(0);
16914       // Return a load from the stack slot.
16915       if (StackSlot.getNode())
16916         Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
16917                                       MachinePointerInfo(),
16918                                       false, false, false, 0));
16919       else
16920         Results.push_back(FIST);
16921     }
16922     return;
16923   }
16924   case ISD::UINT_TO_FP: {
16925     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
16926     if (N->getOperand(0).getValueType() != MVT::v2i32 ||
16927         N->getValueType(0) != MVT::v2f32)
16928       return;
16929     SDValue ZExtIn = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::v2i64,
16930                                  N->getOperand(0));
16931     SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
16932                                      MVT::f64);
16933     SDValue VBias = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2f64, Bias, Bias);
16934     SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64, ZExtIn,
16935                              DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, VBias));
16936     Or = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or);
16937     SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, Or, VBias);
16938     Results.push_back(DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, Sub));
16939     return;
16940   }
16941   case ISD::FP_ROUND: {
16942     if (!TLI.isTypeLegal(N->getOperand(0).getValueType()))
16943         return;
16944     SDValue V = DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, N->getOperand(0));
16945     Results.push_back(V);
16946     return;
16947   }
16948   case ISD::INTRINSIC_W_CHAIN: {
16949     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
16950     switch (IntNo) {
16951     default : llvm_unreachable("Do not know how to custom type "
16952                                "legalize this intrinsic operation!");
16953     case Intrinsic::x86_rdtsc:
16954       return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
16955                                      Results);
16956     case Intrinsic::x86_rdtscp:
16957       return getReadTimeStampCounter(N, dl, X86ISD::RDTSCP_DAG, DAG, Subtarget,
16958                                      Results);
16959     case Intrinsic::x86_rdpmc:
16960       return getReadPerformanceCounter(N, dl, DAG, Subtarget, Results);
16961     }
16962   }
16963   case ISD::READCYCLECOUNTER: {
16964     return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
16965                                    Results);
16966   }
16967   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS: {
16968     EVT T = N->getValueType(0);
16969     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
16970     bool Regs64bit = T == MVT::i128;
16971     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
16972     SDValue cpInL, cpInH;
16973     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
16974                         DAG.getConstant(0, HalfT));
16975     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
16976                         DAG.getConstant(1, HalfT));
16977     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
16978                              Regs64bit ? X86::RAX : X86::EAX,
16979                              cpInL, SDValue());
16980     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
16981                              Regs64bit ? X86::RDX : X86::EDX,
16982                              cpInH, cpInL.getValue(1));
16983     SDValue swapInL, swapInH;
16984     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
16985                           DAG.getConstant(0, HalfT));
16986     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
16987                           DAG.getConstant(1, HalfT));
16988     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
16989                                Regs64bit ? X86::RBX : X86::EBX,
16990                                swapInL, cpInH.getValue(1));
16991     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
16992                                Regs64bit ? X86::RCX : X86::ECX,
16993                                swapInH, swapInL.getValue(1));
16994     SDValue Ops[] = { swapInH.getValue(0),
16995                       N->getOperand(1),
16996                       swapInH.getValue(1) };
16997     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
16998     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
16999     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
17000                                   X86ISD::LCMPXCHG8_DAG;
17001     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys, Ops, T, MMO);
17002     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
17003                                         Regs64bit ? X86::RAX : X86::EAX,
17004                                         HalfT, Result.getValue(1));
17005     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
17006                                         Regs64bit ? X86::RDX : X86::EDX,
17007                                         HalfT, cpOutL.getValue(2));
17008     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
17009
17010     SDValue EFLAGS = DAG.getCopyFromReg(cpOutH.getValue(1), dl, X86::EFLAGS,
17011                                         MVT::i32, cpOutH.getValue(2));
17012     SDValue Success =
17013         DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
17014                     DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
17015     Success = DAG.getZExtOrTrunc(Success, dl, N->getValueType(1));
17016
17017     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF));
17018     Results.push_back(Success);
17019     Results.push_back(EFLAGS.getValue(1));
17020     return;
17021   }
17022   case ISD::ATOMIC_SWAP:
17023   case ISD::ATOMIC_LOAD_ADD:
17024   case ISD::ATOMIC_LOAD_SUB:
17025   case ISD::ATOMIC_LOAD_AND:
17026   case ISD::ATOMIC_LOAD_OR:
17027   case ISD::ATOMIC_LOAD_XOR:
17028   case ISD::ATOMIC_LOAD_NAND:
17029   case ISD::ATOMIC_LOAD_MIN:
17030   case ISD::ATOMIC_LOAD_MAX:
17031   case ISD::ATOMIC_LOAD_UMIN:
17032   case ISD::ATOMIC_LOAD_UMAX:
17033     // Delegate to generic TypeLegalization. Situations we can really handle
17034     // should have already been dealt with by X86AtomicExpandPass.cpp.
17035     break;
17036   case ISD::ATOMIC_LOAD: {
17037     ReplaceATOMIC_LOAD(N, Results, DAG);
17038     return;
17039   }
17040   case ISD::BITCAST: {
17041     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17042     EVT DstVT = N->getValueType(0);
17043     EVT SrcVT = N->getOperand(0)->getValueType(0);
17044
17045     if (SrcVT != MVT::f64 ||
17046         (DstVT != MVT::v2i32 && DstVT != MVT::v4i16 && DstVT != MVT::v8i8))
17047       return;
17048
17049     unsigned NumElts = DstVT.getVectorNumElements();
17050     EVT SVT = DstVT.getVectorElementType();
17051     EVT WiderVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
17052     SDValue Expanded = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
17053                                    MVT::v2f64, N->getOperand(0));
17054     SDValue ToVecInt = DAG.getNode(ISD::BITCAST, dl, WiderVT, Expanded);
17055
17056     if (ExperimentalVectorWideningLegalization) {
17057       // If we are legalizing vectors by widening, we already have the desired
17058       // legal vector type, just return it.
17059       Results.push_back(ToVecInt);
17060       return;
17061     }
17062
17063     SmallVector<SDValue, 8> Elts;
17064     for (unsigned i = 0, e = NumElts; i != e; ++i)
17065       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT,
17066                                    ToVecInt, DAG.getIntPtrConstant(i)));
17067
17068     Results.push_back(DAG.getNode(ISD::BUILD_VECTOR, dl, DstVT, Elts));
17069   }
17070   }
17071 }
17072
17073 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
17074   switch (Opcode) {
17075   default: return nullptr;
17076   case X86ISD::BSF:                return "X86ISD::BSF";
17077   case X86ISD::BSR:                return "X86ISD::BSR";
17078   case X86ISD::SHLD:               return "X86ISD::SHLD";
17079   case X86ISD::SHRD:               return "X86ISD::SHRD";
17080   case X86ISD::FAND:               return "X86ISD::FAND";
17081   case X86ISD::FANDN:              return "X86ISD::FANDN";
17082   case X86ISD::FOR:                return "X86ISD::FOR";
17083   case X86ISD::FXOR:               return "X86ISD::FXOR";
17084   case X86ISD::FSRL:               return "X86ISD::FSRL";
17085   case X86ISD::FILD:               return "X86ISD::FILD";
17086   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
17087   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
17088   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
17089   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
17090   case X86ISD::FLD:                return "X86ISD::FLD";
17091   case X86ISD::FST:                return "X86ISD::FST";
17092   case X86ISD::CALL:               return "X86ISD::CALL";
17093   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
17094   case X86ISD::RDTSCP_DAG:         return "X86ISD::RDTSCP_DAG";
17095   case X86ISD::RDPMC_DAG:          return "X86ISD::RDPMC_DAG";
17096   case X86ISD::BT:                 return "X86ISD::BT";
17097   case X86ISD::CMP:                return "X86ISD::CMP";
17098   case X86ISD::COMI:               return "X86ISD::COMI";
17099   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
17100   case X86ISD::CMPM:               return "X86ISD::CMPM";
17101   case X86ISD::CMPMU:              return "X86ISD::CMPMU";
17102   case X86ISD::SETCC:              return "X86ISD::SETCC";
17103   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
17104   case X86ISD::FSETCC:             return "X86ISD::FSETCC";
17105   case X86ISD::CMOV:               return "X86ISD::CMOV";
17106   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
17107   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
17108   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
17109   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
17110   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
17111   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
17112   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
17113   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
17114   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
17115   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
17116   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
17117   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
17118   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
17119   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
17120   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
17121   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
17122   case X86ISD::BLENDI:             return "X86ISD::BLENDI";
17123   case X86ISD::SUBUS:              return "X86ISD::SUBUS";
17124   case X86ISD::HADD:               return "X86ISD::HADD";
17125   case X86ISD::HSUB:               return "X86ISD::HSUB";
17126   case X86ISD::FHADD:              return "X86ISD::FHADD";
17127   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
17128   case X86ISD::UMAX:               return "X86ISD::UMAX";
17129   case X86ISD::UMIN:               return "X86ISD::UMIN";
17130   case X86ISD::SMAX:               return "X86ISD::SMAX";
17131   case X86ISD::SMIN:               return "X86ISD::SMIN";
17132   case X86ISD::FMAX:               return "X86ISD::FMAX";
17133   case X86ISD::FMIN:               return "X86ISD::FMIN";
17134   case X86ISD::FMAXC:              return "X86ISD::FMAXC";
17135   case X86ISD::FMINC:              return "X86ISD::FMINC";
17136   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
17137   case X86ISD::FRCP:               return "X86ISD::FRCP";
17138   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
17139   case X86ISD::TLSBASEADDR:        return "X86ISD::TLSBASEADDR";
17140   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
17141   case X86ISD::EH_SJLJ_SETJMP:     return "X86ISD::EH_SJLJ_SETJMP";
17142   case X86ISD::EH_SJLJ_LONGJMP:    return "X86ISD::EH_SJLJ_LONGJMP";
17143   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
17144   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
17145   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
17146   case X86ISD::FNSTSW16r:          return "X86ISD::FNSTSW16r";
17147   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
17148   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
17149   case X86ISD::LCMPXCHG16_DAG:     return "X86ISD::LCMPXCHG16_DAG";
17150   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
17151   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
17152   case X86ISD::VZEXT:              return "X86ISD::VZEXT";
17153   case X86ISD::VSEXT:              return "X86ISD::VSEXT";
17154   case X86ISD::VTRUNC:             return "X86ISD::VTRUNC";
17155   case X86ISD::VTRUNCM:            return "X86ISD::VTRUNCM";
17156   case X86ISD::VINSERT:            return "X86ISD::VINSERT";
17157   case X86ISD::VFPEXT:             return "X86ISD::VFPEXT";
17158   case X86ISD::VFPROUND:           return "X86ISD::VFPROUND";
17159   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
17160   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
17161   case X86ISD::VSHL:               return "X86ISD::VSHL";
17162   case X86ISD::VSRL:               return "X86ISD::VSRL";
17163   case X86ISD::VSRA:               return "X86ISD::VSRA";
17164   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
17165   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
17166   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
17167   case X86ISD::CMPP:               return "X86ISD::CMPP";
17168   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
17169   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
17170   case X86ISD::PCMPEQM:            return "X86ISD::PCMPEQM";
17171   case X86ISD::PCMPGTM:            return "X86ISD::PCMPGTM";
17172   case X86ISD::ADD:                return "X86ISD::ADD";
17173   case X86ISD::SUB:                return "X86ISD::SUB";
17174   case X86ISD::ADC:                return "X86ISD::ADC";
17175   case X86ISD::SBB:                return "X86ISD::SBB";
17176   case X86ISD::SMUL:               return "X86ISD::SMUL";
17177   case X86ISD::UMUL:               return "X86ISD::UMUL";
17178   case X86ISD::INC:                return "X86ISD::INC";
17179   case X86ISD::DEC:                return "X86ISD::DEC";
17180   case X86ISD::OR:                 return "X86ISD::OR";
17181   case X86ISD::XOR:                return "X86ISD::XOR";
17182   case X86ISD::AND:                return "X86ISD::AND";
17183   case X86ISD::BEXTR:              return "X86ISD::BEXTR";
17184   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
17185   case X86ISD::PTEST:              return "X86ISD::PTEST";
17186   case X86ISD::TESTP:              return "X86ISD::TESTP";
17187   case X86ISD::TESTM:              return "X86ISD::TESTM";
17188   case X86ISD::TESTNM:             return "X86ISD::TESTNM";
17189   case X86ISD::KORTEST:            return "X86ISD::KORTEST";
17190   case X86ISD::PACKSS:             return "X86ISD::PACKSS";
17191   case X86ISD::PACKUS:             return "X86ISD::PACKUS";
17192   case X86ISD::PALIGNR:            return "X86ISD::PALIGNR";
17193   case X86ISD::VALIGN:             return "X86ISD::VALIGN";
17194   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
17195   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
17196   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
17197   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
17198   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
17199   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
17200   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
17201   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
17202   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
17203   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
17204   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
17205   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
17206   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
17207   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
17208   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
17209   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
17210   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
17211   case X86ISD::VBROADCASTM:        return "X86ISD::VBROADCASTM";
17212   case X86ISD::VEXTRACT:           return "X86ISD::VEXTRACT";
17213   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
17214   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
17215   case X86ISD::VPERMV:             return "X86ISD::VPERMV";
17216   case X86ISD::VPERMV3:            return "X86ISD::VPERMV3";
17217   case X86ISD::VPERMIV3:           return "X86ISD::VPERMIV3";
17218   case X86ISD::VPERMI:             return "X86ISD::VPERMI";
17219   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
17220   case X86ISD::PMULDQ:             return "X86ISD::PMULDQ";
17221   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
17222   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
17223   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
17224   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
17225   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
17226   case X86ISD::WIN_FTOL:           return "X86ISD::WIN_FTOL";
17227   case X86ISD::SAHF:               return "X86ISD::SAHF";
17228   case X86ISD::RDRAND:             return "X86ISD::RDRAND";
17229   case X86ISD::RDSEED:             return "X86ISD::RDSEED";
17230   case X86ISD::FMADD:              return "X86ISD::FMADD";
17231   case X86ISD::FMSUB:              return "X86ISD::FMSUB";
17232   case X86ISD::FNMADD:             return "X86ISD::FNMADD";
17233   case X86ISD::FNMSUB:             return "X86ISD::FNMSUB";
17234   case X86ISD::FMADDSUB:           return "X86ISD::FMADDSUB";
17235   case X86ISD::FMSUBADD:           return "X86ISD::FMSUBADD";
17236   case X86ISD::PCMPESTRI:          return "X86ISD::PCMPESTRI";
17237   case X86ISD::PCMPISTRI:          return "X86ISD::PCMPISTRI";
17238   case X86ISD::XTEST:              return "X86ISD::XTEST";
17239   }
17240 }
17241
17242 // isLegalAddressingMode - Return true if the addressing mode represented
17243 // by AM is legal for this target, for a load/store of the specified type.
17244 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
17245                                               Type *Ty) const {
17246   // X86 supports extremely general addressing modes.
17247   CodeModel::Model M = getTargetMachine().getCodeModel();
17248   Reloc::Model R = getTargetMachine().getRelocationModel();
17249
17250   // X86 allows a sign-extended 32-bit immediate field as a displacement.
17251   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != nullptr))
17252     return false;
17253
17254   if (AM.BaseGV) {
17255     unsigned GVFlags =
17256       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
17257
17258     // If a reference to this global requires an extra load, we can't fold it.
17259     if (isGlobalStubReference(GVFlags))
17260       return false;
17261
17262     // If BaseGV requires a register for the PIC base, we cannot also have a
17263     // BaseReg specified.
17264     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
17265       return false;
17266
17267     // If lower 4G is not available, then we must use rip-relative addressing.
17268     if ((M != CodeModel::Small || R != Reloc::Static) &&
17269         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
17270       return false;
17271   }
17272
17273   switch (AM.Scale) {
17274   case 0:
17275   case 1:
17276   case 2:
17277   case 4:
17278   case 8:
17279     // These scales always work.
17280     break;
17281   case 3:
17282   case 5:
17283   case 9:
17284     // These scales are formed with basereg+scalereg.  Only accept if there is
17285     // no basereg yet.
17286     if (AM.HasBaseReg)
17287       return false;
17288     break;
17289   default:  // Other stuff never works.
17290     return false;
17291   }
17292
17293   return true;
17294 }
17295
17296 bool X86TargetLowering::isVectorShiftByScalarCheap(Type *Ty) const {
17297   unsigned Bits = Ty->getScalarSizeInBits();
17298
17299   // 8-bit shifts are always expensive, but versions with a scalar amount aren't
17300   // particularly cheaper than those without.
17301   if (Bits == 8)
17302     return false;
17303
17304   // On AVX2 there are new vpsllv[dq] instructions (and other shifts), that make
17305   // variable shifts just as cheap as scalar ones.
17306   if (Subtarget->hasInt256() && (Bits == 32 || Bits == 64))
17307     return false;
17308
17309   // Otherwise, it's significantly cheaper to shift by a scalar amount than by a
17310   // fully general vector.
17311   return true;
17312 }
17313
17314 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
17315   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
17316     return false;
17317   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
17318   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
17319   return NumBits1 > NumBits2;
17320 }
17321
17322 bool X86TargetLowering::allowTruncateForTailCall(Type *Ty1, Type *Ty2) const {
17323   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
17324     return false;
17325
17326   if (!isTypeLegal(EVT::getEVT(Ty1)))
17327     return false;
17328
17329   assert(Ty1->getPrimitiveSizeInBits() <= 64 && "i128 is probably not a noop");
17330
17331   // Assuming the caller doesn't have a zeroext or signext return parameter,
17332   // truncation all the way down to i1 is valid.
17333   return true;
17334 }
17335
17336 bool X86TargetLowering::isLegalICmpImmediate(int64_t Imm) const {
17337   return isInt<32>(Imm);
17338 }
17339
17340 bool X86TargetLowering::isLegalAddImmediate(int64_t Imm) const {
17341   // Can also use sub to handle negated immediates.
17342   return isInt<32>(Imm);
17343 }
17344
17345 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
17346   if (!VT1.isInteger() || !VT2.isInteger())
17347     return false;
17348   unsigned NumBits1 = VT1.getSizeInBits();
17349   unsigned NumBits2 = VT2.getSizeInBits();
17350   return NumBits1 > NumBits2;
17351 }
17352
17353 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
17354   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
17355   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
17356 }
17357
17358 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
17359   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
17360   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
17361 }
17362
17363 bool X86TargetLowering::isZExtFree(SDValue Val, EVT VT2) const {
17364   EVT VT1 = Val.getValueType();
17365   if (isZExtFree(VT1, VT2))
17366     return true;
17367
17368   if (Val.getOpcode() != ISD::LOAD)
17369     return false;
17370
17371   if (!VT1.isSimple() || !VT1.isInteger() ||
17372       !VT2.isSimple() || !VT2.isInteger())
17373     return false;
17374
17375   switch (VT1.getSimpleVT().SimpleTy) {
17376   default: break;
17377   case MVT::i8:
17378   case MVT::i16:
17379   case MVT::i32:
17380     // X86 has 8, 16, and 32-bit zero-extending loads.
17381     return true;
17382   }
17383
17384   return false;
17385 }
17386
17387 bool
17388 X86TargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
17389   if (!(Subtarget->hasFMA() || Subtarget->hasFMA4()))
17390     return false;
17391
17392   VT = VT.getScalarType();
17393
17394   if (!VT.isSimple())
17395     return false;
17396
17397   switch (VT.getSimpleVT().SimpleTy) {
17398   case MVT::f32:
17399   case MVT::f64:
17400     return true;
17401   default:
17402     break;
17403   }
17404
17405   return false;
17406 }
17407
17408 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
17409   // i16 instructions are longer (0x66 prefix) and potentially slower.
17410   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
17411 }
17412
17413 /// isShuffleMaskLegal - Targets can use this to indicate that they only
17414 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
17415 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
17416 /// are assumed to be legal.
17417 bool
17418 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
17419                                       EVT VT) const {
17420   if (!VT.isSimple())
17421     return false;
17422
17423   MVT SVT = VT.getSimpleVT();
17424
17425   // Very little shuffling can be done for 64-bit vectors right now.
17426   if (VT.getSizeInBits() == 64)
17427     return false;
17428
17429   // If this is a single-input shuffle with no 128 bit lane crossings we can
17430   // lower it into pshufb.
17431   if ((SVT.is128BitVector() && Subtarget->hasSSSE3()) ||
17432       (SVT.is256BitVector() && Subtarget->hasInt256())) {
17433     bool isLegal = true;
17434     for (unsigned I = 0, E = M.size(); I != E; ++I) {
17435       if (M[I] >= (int)SVT.getVectorNumElements() ||
17436           ShuffleCrosses128bitLane(SVT, I, M[I])) {
17437         isLegal = false;
17438         break;
17439       }
17440     }
17441     if (isLegal)
17442       return true;
17443   }
17444
17445   // FIXME: blends, shifts.
17446   return (SVT.getVectorNumElements() == 2 ||
17447           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
17448           isMOVLMask(M, SVT) ||
17449           isMOVHLPSMask(M, SVT) ||
17450           isSHUFPMask(M, SVT) ||
17451           isPSHUFDMask(M, SVT) ||
17452           isPSHUFHWMask(M, SVT, Subtarget->hasInt256()) ||
17453           isPSHUFLWMask(M, SVT, Subtarget->hasInt256()) ||
17454           isPALIGNRMask(M, SVT, Subtarget) ||
17455           isUNPCKLMask(M, SVT, Subtarget->hasInt256()) ||
17456           isUNPCKHMask(M, SVT, Subtarget->hasInt256()) ||
17457           isUNPCKL_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
17458           isUNPCKH_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
17459           isBlendMask(M, SVT, Subtarget->hasSSE41(), Subtarget->hasInt256()));
17460 }
17461
17462 bool
17463 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
17464                                           EVT VT) const {
17465   if (!VT.isSimple())
17466     return false;
17467
17468   MVT SVT = VT.getSimpleVT();
17469   unsigned NumElts = SVT.getVectorNumElements();
17470   // FIXME: This collection of masks seems suspect.
17471   if (NumElts == 2)
17472     return true;
17473   if (NumElts == 4 && SVT.is128BitVector()) {
17474     return (isMOVLMask(Mask, SVT)  ||
17475             isCommutedMOVLMask(Mask, SVT, true) ||
17476             isSHUFPMask(Mask, SVT) ||
17477             isSHUFPMask(Mask, SVT, /* Commuted */ true));
17478   }
17479   return false;
17480 }
17481
17482 //===----------------------------------------------------------------------===//
17483 //                           X86 Scheduler Hooks
17484 //===----------------------------------------------------------------------===//
17485
17486 /// Utility function to emit xbegin specifying the start of an RTM region.
17487 static MachineBasicBlock *EmitXBegin(MachineInstr *MI, MachineBasicBlock *MBB,
17488                                      const TargetInstrInfo *TII) {
17489   DebugLoc DL = MI->getDebugLoc();
17490
17491   const BasicBlock *BB = MBB->getBasicBlock();
17492   MachineFunction::iterator I = MBB;
17493   ++I;
17494
17495   // For the v = xbegin(), we generate
17496   //
17497   // thisMBB:
17498   //  xbegin sinkMBB
17499   //
17500   // mainMBB:
17501   //  eax = -1
17502   //
17503   // sinkMBB:
17504   //  v = eax
17505
17506   MachineBasicBlock *thisMBB = MBB;
17507   MachineFunction *MF = MBB->getParent();
17508   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
17509   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
17510   MF->insert(I, mainMBB);
17511   MF->insert(I, sinkMBB);
17512
17513   // Transfer the remainder of BB and its successor edges to sinkMBB.
17514   sinkMBB->splice(sinkMBB->begin(), MBB,
17515                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
17516   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
17517
17518   // thisMBB:
17519   //  xbegin sinkMBB
17520   //  # fallthrough to mainMBB
17521   //  # abortion to sinkMBB
17522   BuildMI(thisMBB, DL, TII->get(X86::XBEGIN_4)).addMBB(sinkMBB);
17523   thisMBB->addSuccessor(mainMBB);
17524   thisMBB->addSuccessor(sinkMBB);
17525
17526   // mainMBB:
17527   //  EAX = -1
17528   BuildMI(mainMBB, DL, TII->get(X86::MOV32ri), X86::EAX).addImm(-1);
17529   mainMBB->addSuccessor(sinkMBB);
17530
17531   // sinkMBB:
17532   // EAX is live into the sinkMBB
17533   sinkMBB->addLiveIn(X86::EAX);
17534   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
17535           TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
17536     .addReg(X86::EAX);
17537
17538   MI->eraseFromParent();
17539   return sinkMBB;
17540 }
17541
17542 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
17543 // or XMM0_V32I8 in AVX all of this code can be replaced with that
17544 // in the .td file.
17545 static MachineBasicBlock *EmitPCMPSTRM(MachineInstr *MI, MachineBasicBlock *BB,
17546                                        const TargetInstrInfo *TII) {
17547   unsigned Opc;
17548   switch (MI->getOpcode()) {
17549   default: llvm_unreachable("illegal opcode!");
17550   case X86::PCMPISTRM128REG:  Opc = X86::PCMPISTRM128rr;  break;
17551   case X86::VPCMPISTRM128REG: Opc = X86::VPCMPISTRM128rr; break;
17552   case X86::PCMPISTRM128MEM:  Opc = X86::PCMPISTRM128rm;  break;
17553   case X86::VPCMPISTRM128MEM: Opc = X86::VPCMPISTRM128rm; break;
17554   case X86::PCMPESTRM128REG:  Opc = X86::PCMPESTRM128rr;  break;
17555   case X86::VPCMPESTRM128REG: Opc = X86::VPCMPESTRM128rr; break;
17556   case X86::PCMPESTRM128MEM:  Opc = X86::PCMPESTRM128rm;  break;
17557   case X86::VPCMPESTRM128MEM: Opc = X86::VPCMPESTRM128rm; break;
17558   }
17559
17560   DebugLoc dl = MI->getDebugLoc();
17561   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
17562
17563   unsigned NumArgs = MI->getNumOperands();
17564   for (unsigned i = 1; i < NumArgs; ++i) {
17565     MachineOperand &Op = MI->getOperand(i);
17566     if (!(Op.isReg() && Op.isImplicit()))
17567       MIB.addOperand(Op);
17568   }
17569   if (MI->hasOneMemOperand())
17570     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
17571
17572   BuildMI(*BB, MI, dl,
17573     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
17574     .addReg(X86::XMM0);
17575
17576   MI->eraseFromParent();
17577   return BB;
17578 }
17579
17580 // FIXME: Custom handling because TableGen doesn't support multiple implicit
17581 // defs in an instruction pattern
17582 static MachineBasicBlock *EmitPCMPSTRI(MachineInstr *MI, MachineBasicBlock *BB,
17583                                        const TargetInstrInfo *TII) {
17584   unsigned Opc;
17585   switch (MI->getOpcode()) {
17586   default: llvm_unreachable("illegal opcode!");
17587   case X86::PCMPISTRIREG:  Opc = X86::PCMPISTRIrr;  break;
17588   case X86::VPCMPISTRIREG: Opc = X86::VPCMPISTRIrr; break;
17589   case X86::PCMPISTRIMEM:  Opc = X86::PCMPISTRIrm;  break;
17590   case X86::VPCMPISTRIMEM: Opc = X86::VPCMPISTRIrm; break;
17591   case X86::PCMPESTRIREG:  Opc = X86::PCMPESTRIrr;  break;
17592   case X86::VPCMPESTRIREG: Opc = X86::VPCMPESTRIrr; break;
17593   case X86::PCMPESTRIMEM:  Opc = X86::PCMPESTRIrm;  break;
17594   case X86::VPCMPESTRIMEM: Opc = X86::VPCMPESTRIrm; break;
17595   }
17596
17597   DebugLoc dl = MI->getDebugLoc();
17598   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
17599
17600   unsigned NumArgs = MI->getNumOperands(); // remove the results
17601   for (unsigned i = 1; i < NumArgs; ++i) {
17602     MachineOperand &Op = MI->getOperand(i);
17603     if (!(Op.isReg() && Op.isImplicit()))
17604       MIB.addOperand(Op);
17605   }
17606   if (MI->hasOneMemOperand())
17607     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
17608
17609   BuildMI(*BB, MI, dl,
17610     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
17611     .addReg(X86::ECX);
17612
17613   MI->eraseFromParent();
17614   return BB;
17615 }
17616
17617 static MachineBasicBlock * EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB,
17618                                        const TargetInstrInfo *TII,
17619                                        const X86Subtarget* Subtarget) {
17620   DebugLoc dl = MI->getDebugLoc();
17621
17622   // Address into RAX/EAX, other two args into ECX, EDX.
17623   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
17624   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
17625   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
17626   for (int i = 0; i < X86::AddrNumOperands; ++i)
17627     MIB.addOperand(MI->getOperand(i));
17628
17629   unsigned ValOps = X86::AddrNumOperands;
17630   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
17631     .addReg(MI->getOperand(ValOps).getReg());
17632   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
17633     .addReg(MI->getOperand(ValOps+1).getReg());
17634
17635   // The instruction doesn't actually take any operands though.
17636   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
17637
17638   MI->eraseFromParent(); // The pseudo is gone now.
17639   return BB;
17640 }
17641
17642 MachineBasicBlock *
17643 X86TargetLowering::EmitVAARG64WithCustomInserter(
17644                    MachineInstr *MI,
17645                    MachineBasicBlock *MBB) const {
17646   // Emit va_arg instruction on X86-64.
17647
17648   // Operands to this pseudo-instruction:
17649   // 0  ) Output        : destination address (reg)
17650   // 1-5) Input         : va_list address (addr, i64mem)
17651   // 6  ) ArgSize       : Size (in bytes) of vararg type
17652   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
17653   // 8  ) Align         : Alignment of type
17654   // 9  ) EFLAGS (implicit-def)
17655
17656   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
17657   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
17658
17659   unsigned DestReg = MI->getOperand(0).getReg();
17660   MachineOperand &Base = MI->getOperand(1);
17661   MachineOperand &Scale = MI->getOperand(2);
17662   MachineOperand &Index = MI->getOperand(3);
17663   MachineOperand &Disp = MI->getOperand(4);
17664   MachineOperand &Segment = MI->getOperand(5);
17665   unsigned ArgSize = MI->getOperand(6).getImm();
17666   unsigned ArgMode = MI->getOperand(7).getImm();
17667   unsigned Align = MI->getOperand(8).getImm();
17668
17669   // Memory Reference
17670   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
17671   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
17672   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
17673
17674   // Machine Information
17675   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
17676   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
17677   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
17678   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
17679   DebugLoc DL = MI->getDebugLoc();
17680
17681   // struct va_list {
17682   //   i32   gp_offset
17683   //   i32   fp_offset
17684   //   i64   overflow_area (address)
17685   //   i64   reg_save_area (address)
17686   // }
17687   // sizeof(va_list) = 24
17688   // alignment(va_list) = 8
17689
17690   unsigned TotalNumIntRegs = 6;
17691   unsigned TotalNumXMMRegs = 8;
17692   bool UseGPOffset = (ArgMode == 1);
17693   bool UseFPOffset = (ArgMode == 2);
17694   unsigned MaxOffset = TotalNumIntRegs * 8 +
17695                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
17696
17697   /* Align ArgSize to a multiple of 8 */
17698   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
17699   bool NeedsAlign = (Align > 8);
17700
17701   MachineBasicBlock *thisMBB = MBB;
17702   MachineBasicBlock *overflowMBB;
17703   MachineBasicBlock *offsetMBB;
17704   MachineBasicBlock *endMBB;
17705
17706   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
17707   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
17708   unsigned OffsetReg = 0;
17709
17710   if (!UseGPOffset && !UseFPOffset) {
17711     // If we only pull from the overflow region, we don't create a branch.
17712     // We don't need to alter control flow.
17713     OffsetDestReg = 0; // unused
17714     OverflowDestReg = DestReg;
17715
17716     offsetMBB = nullptr;
17717     overflowMBB = thisMBB;
17718     endMBB = thisMBB;
17719   } else {
17720     // First emit code to check if gp_offset (or fp_offset) is below the bound.
17721     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
17722     // If not, pull from overflow_area. (branch to overflowMBB)
17723     //
17724     //       thisMBB
17725     //         |     .
17726     //         |        .
17727     //     offsetMBB   overflowMBB
17728     //         |        .
17729     //         |     .
17730     //        endMBB
17731
17732     // Registers for the PHI in endMBB
17733     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
17734     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
17735
17736     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
17737     MachineFunction *MF = MBB->getParent();
17738     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
17739     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
17740     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
17741
17742     MachineFunction::iterator MBBIter = MBB;
17743     ++MBBIter;
17744
17745     // Insert the new basic blocks
17746     MF->insert(MBBIter, offsetMBB);
17747     MF->insert(MBBIter, overflowMBB);
17748     MF->insert(MBBIter, endMBB);
17749
17750     // Transfer the remainder of MBB and its successor edges to endMBB.
17751     endMBB->splice(endMBB->begin(), thisMBB,
17752                    std::next(MachineBasicBlock::iterator(MI)), thisMBB->end());
17753     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
17754
17755     // Make offsetMBB and overflowMBB successors of thisMBB
17756     thisMBB->addSuccessor(offsetMBB);
17757     thisMBB->addSuccessor(overflowMBB);
17758
17759     // endMBB is a successor of both offsetMBB and overflowMBB
17760     offsetMBB->addSuccessor(endMBB);
17761     overflowMBB->addSuccessor(endMBB);
17762
17763     // Load the offset value into a register
17764     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
17765     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
17766       .addOperand(Base)
17767       .addOperand(Scale)
17768       .addOperand(Index)
17769       .addDisp(Disp, UseFPOffset ? 4 : 0)
17770       .addOperand(Segment)
17771       .setMemRefs(MMOBegin, MMOEnd);
17772
17773     // Check if there is enough room left to pull this argument.
17774     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
17775       .addReg(OffsetReg)
17776       .addImm(MaxOffset + 8 - ArgSizeA8);
17777
17778     // Branch to "overflowMBB" if offset >= max
17779     // Fall through to "offsetMBB" otherwise
17780     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
17781       .addMBB(overflowMBB);
17782   }
17783
17784   // In offsetMBB, emit code to use the reg_save_area.
17785   if (offsetMBB) {
17786     assert(OffsetReg != 0);
17787
17788     // Read the reg_save_area address.
17789     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
17790     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
17791       .addOperand(Base)
17792       .addOperand(Scale)
17793       .addOperand(Index)
17794       .addDisp(Disp, 16)
17795       .addOperand(Segment)
17796       .setMemRefs(MMOBegin, MMOEnd);
17797
17798     // Zero-extend the offset
17799     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
17800       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
17801         .addImm(0)
17802         .addReg(OffsetReg)
17803         .addImm(X86::sub_32bit);
17804
17805     // Add the offset to the reg_save_area to get the final address.
17806     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
17807       .addReg(OffsetReg64)
17808       .addReg(RegSaveReg);
17809
17810     // Compute the offset for the next argument
17811     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
17812     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
17813       .addReg(OffsetReg)
17814       .addImm(UseFPOffset ? 16 : 8);
17815
17816     // Store it back into the va_list.
17817     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
17818       .addOperand(Base)
17819       .addOperand(Scale)
17820       .addOperand(Index)
17821       .addDisp(Disp, UseFPOffset ? 4 : 0)
17822       .addOperand(Segment)
17823       .addReg(NextOffsetReg)
17824       .setMemRefs(MMOBegin, MMOEnd);
17825
17826     // Jump to endMBB
17827     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
17828       .addMBB(endMBB);
17829   }
17830
17831   //
17832   // Emit code to use overflow area
17833   //
17834
17835   // Load the overflow_area address into a register.
17836   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
17837   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
17838     .addOperand(Base)
17839     .addOperand(Scale)
17840     .addOperand(Index)
17841     .addDisp(Disp, 8)
17842     .addOperand(Segment)
17843     .setMemRefs(MMOBegin, MMOEnd);
17844
17845   // If we need to align it, do so. Otherwise, just copy the address
17846   // to OverflowDestReg.
17847   if (NeedsAlign) {
17848     // Align the overflow address
17849     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
17850     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
17851
17852     // aligned_addr = (addr + (align-1)) & ~(align-1)
17853     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
17854       .addReg(OverflowAddrReg)
17855       .addImm(Align-1);
17856
17857     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
17858       .addReg(TmpReg)
17859       .addImm(~(uint64_t)(Align-1));
17860   } else {
17861     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
17862       .addReg(OverflowAddrReg);
17863   }
17864
17865   // Compute the next overflow address after this argument.
17866   // (the overflow address should be kept 8-byte aligned)
17867   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
17868   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
17869     .addReg(OverflowDestReg)
17870     .addImm(ArgSizeA8);
17871
17872   // Store the new overflow address.
17873   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
17874     .addOperand(Base)
17875     .addOperand(Scale)
17876     .addOperand(Index)
17877     .addDisp(Disp, 8)
17878     .addOperand(Segment)
17879     .addReg(NextAddrReg)
17880     .setMemRefs(MMOBegin, MMOEnd);
17881
17882   // If we branched, emit the PHI to the front of endMBB.
17883   if (offsetMBB) {
17884     BuildMI(*endMBB, endMBB->begin(), DL,
17885             TII->get(X86::PHI), DestReg)
17886       .addReg(OffsetDestReg).addMBB(offsetMBB)
17887       .addReg(OverflowDestReg).addMBB(overflowMBB);
17888   }
17889
17890   // Erase the pseudo instruction
17891   MI->eraseFromParent();
17892
17893   return endMBB;
17894 }
17895
17896 MachineBasicBlock *
17897 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
17898                                                  MachineInstr *MI,
17899                                                  MachineBasicBlock *MBB) const {
17900   // Emit code to save XMM registers to the stack. The ABI says that the
17901   // number of registers to save is given in %al, so it's theoretically
17902   // possible to do an indirect jump trick to avoid saving all of them,
17903   // however this code takes a simpler approach and just executes all
17904   // of the stores if %al is non-zero. It's less code, and it's probably
17905   // easier on the hardware branch predictor, and stores aren't all that
17906   // expensive anyway.
17907
17908   // Create the new basic blocks. One block contains all the XMM stores,
17909   // and one block is the final destination regardless of whether any
17910   // stores were performed.
17911   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
17912   MachineFunction *F = MBB->getParent();
17913   MachineFunction::iterator MBBIter = MBB;
17914   ++MBBIter;
17915   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
17916   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
17917   F->insert(MBBIter, XMMSaveMBB);
17918   F->insert(MBBIter, EndMBB);
17919
17920   // Transfer the remainder of MBB and its successor edges to EndMBB.
17921   EndMBB->splice(EndMBB->begin(), MBB,
17922                  std::next(MachineBasicBlock::iterator(MI)), MBB->end());
17923   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
17924
17925   // The original block will now fall through to the XMM save block.
17926   MBB->addSuccessor(XMMSaveMBB);
17927   // The XMMSaveMBB will fall through to the end block.
17928   XMMSaveMBB->addSuccessor(EndMBB);
17929
17930   // Now add the instructions.
17931   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
17932   DebugLoc DL = MI->getDebugLoc();
17933
17934   unsigned CountReg = MI->getOperand(0).getReg();
17935   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
17936   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
17937
17938   if (!Subtarget->isTargetWin64()) {
17939     // If %al is 0, branch around the XMM save block.
17940     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
17941     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
17942     MBB->addSuccessor(EndMBB);
17943   }
17944
17945   // Make sure the last operand is EFLAGS, which gets clobbered by the branch
17946   // that was just emitted, but clearly shouldn't be "saved".
17947   assert((MI->getNumOperands() <= 3 ||
17948           !MI->getOperand(MI->getNumOperands() - 1).isReg() ||
17949           MI->getOperand(MI->getNumOperands() - 1).getReg() == X86::EFLAGS)
17950          && "Expected last argument to be EFLAGS");
17951   unsigned MOVOpc = Subtarget->hasFp256() ? X86::VMOVAPSmr : X86::MOVAPSmr;
17952   // In the XMM save block, save all the XMM argument registers.
17953   for (int i = 3, e = MI->getNumOperands() - 1; i != e; ++i) {
17954     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
17955     MachineMemOperand *MMO =
17956       F->getMachineMemOperand(
17957           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
17958         MachineMemOperand::MOStore,
17959         /*Size=*/16, /*Align=*/16);
17960     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
17961       .addFrameIndex(RegSaveFrameIndex)
17962       .addImm(/*Scale=*/1)
17963       .addReg(/*IndexReg=*/0)
17964       .addImm(/*Disp=*/Offset)
17965       .addReg(/*Segment=*/0)
17966       .addReg(MI->getOperand(i).getReg())
17967       .addMemOperand(MMO);
17968   }
17969
17970   MI->eraseFromParent();   // The pseudo instruction is gone now.
17971
17972   return EndMBB;
17973 }
17974
17975 // The EFLAGS operand of SelectItr might be missing a kill marker
17976 // because there were multiple uses of EFLAGS, and ISel didn't know
17977 // which to mark. Figure out whether SelectItr should have had a
17978 // kill marker, and set it if it should. Returns the correct kill
17979 // marker value.
17980 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
17981                                      MachineBasicBlock* BB,
17982                                      const TargetRegisterInfo* TRI) {
17983   // Scan forward through BB for a use/def of EFLAGS.
17984   MachineBasicBlock::iterator miI(std::next(SelectItr));
17985   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
17986     const MachineInstr& mi = *miI;
17987     if (mi.readsRegister(X86::EFLAGS))
17988       return false;
17989     if (mi.definesRegister(X86::EFLAGS))
17990       break; // Should have kill-flag - update below.
17991   }
17992
17993   // If we hit the end of the block, check whether EFLAGS is live into a
17994   // successor.
17995   if (miI == BB->end()) {
17996     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
17997                                           sEnd = BB->succ_end();
17998          sItr != sEnd; ++sItr) {
17999       MachineBasicBlock* succ = *sItr;
18000       if (succ->isLiveIn(X86::EFLAGS))
18001         return false;
18002     }
18003   }
18004
18005   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
18006   // out. SelectMI should have a kill flag on EFLAGS.
18007   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
18008   return true;
18009 }
18010
18011 MachineBasicBlock *
18012 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
18013                                      MachineBasicBlock *BB) const {
18014   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
18015   DebugLoc DL = MI->getDebugLoc();
18016
18017   // To "insert" a SELECT_CC instruction, we actually have to insert the
18018   // diamond control-flow pattern.  The incoming instruction knows the
18019   // destination vreg to set, the condition code register to branch on, the
18020   // true/false values to select between, and a branch opcode to use.
18021   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18022   MachineFunction::iterator It = BB;
18023   ++It;
18024
18025   //  thisMBB:
18026   //  ...
18027   //   TrueVal = ...
18028   //   cmpTY ccX, r1, r2
18029   //   bCC copy1MBB
18030   //   fallthrough --> copy0MBB
18031   MachineBasicBlock *thisMBB = BB;
18032   MachineFunction *F = BB->getParent();
18033   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
18034   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
18035   F->insert(It, copy0MBB);
18036   F->insert(It, sinkMBB);
18037
18038   // If the EFLAGS register isn't dead in the terminator, then claim that it's
18039   // live into the sink and copy blocks.
18040   const TargetRegisterInfo *TRI =
18041       BB->getParent()->getSubtarget().getRegisterInfo();
18042   if (!MI->killsRegister(X86::EFLAGS) &&
18043       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
18044     copy0MBB->addLiveIn(X86::EFLAGS);
18045     sinkMBB->addLiveIn(X86::EFLAGS);
18046   }
18047
18048   // Transfer the remainder of BB and its successor edges to sinkMBB.
18049   sinkMBB->splice(sinkMBB->begin(), BB,
18050                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
18051   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
18052
18053   // Add the true and fallthrough blocks as its successors.
18054   BB->addSuccessor(copy0MBB);
18055   BB->addSuccessor(sinkMBB);
18056
18057   // Create the conditional branch instruction.
18058   unsigned Opc =
18059     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
18060   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
18061
18062   //  copy0MBB:
18063   //   %FalseValue = ...
18064   //   # fallthrough to sinkMBB
18065   copy0MBB->addSuccessor(sinkMBB);
18066
18067   //  sinkMBB:
18068   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
18069   //  ...
18070   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18071           TII->get(X86::PHI), MI->getOperand(0).getReg())
18072     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
18073     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
18074
18075   MI->eraseFromParent();   // The pseudo instruction is gone now.
18076   return sinkMBB;
18077 }
18078
18079 MachineBasicBlock *
18080 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
18081                                         bool Is64Bit) const {
18082   MachineFunction *MF = BB->getParent();
18083   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18084   DebugLoc DL = MI->getDebugLoc();
18085   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18086
18087   assert(MF->shouldSplitStack());
18088
18089   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
18090   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
18091
18092   // BB:
18093   //  ... [Till the alloca]
18094   // If stacklet is not large enough, jump to mallocMBB
18095   //
18096   // bumpMBB:
18097   //  Allocate by subtracting from RSP
18098   //  Jump to continueMBB
18099   //
18100   // mallocMBB:
18101   //  Allocate by call to runtime
18102   //
18103   // continueMBB:
18104   //  ...
18105   //  [rest of original BB]
18106   //
18107
18108   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18109   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18110   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18111
18112   MachineRegisterInfo &MRI = MF->getRegInfo();
18113   const TargetRegisterClass *AddrRegClass =
18114     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
18115
18116   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
18117     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
18118     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
18119     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
18120     sizeVReg = MI->getOperand(1).getReg(),
18121     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
18122
18123   MachineFunction::iterator MBBIter = BB;
18124   ++MBBIter;
18125
18126   MF->insert(MBBIter, bumpMBB);
18127   MF->insert(MBBIter, mallocMBB);
18128   MF->insert(MBBIter, continueMBB);
18129
18130   continueMBB->splice(continueMBB->begin(), BB,
18131                       std::next(MachineBasicBlock::iterator(MI)), BB->end());
18132   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
18133
18134   // Add code to the main basic block to check if the stack limit has been hit,
18135   // and if so, jump to mallocMBB otherwise to bumpMBB.
18136   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
18137   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
18138     .addReg(tmpSPVReg).addReg(sizeVReg);
18139   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
18140     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
18141     .addReg(SPLimitVReg);
18142   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
18143
18144   // bumpMBB simply decreases the stack pointer, since we know the current
18145   // stacklet has enough space.
18146   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
18147     .addReg(SPLimitVReg);
18148   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
18149     .addReg(SPLimitVReg);
18150   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
18151
18152   // Calls into a routine in libgcc to allocate more space from the heap.
18153   const uint32_t *RegMask = MF->getTarget()
18154                                 .getSubtargetImpl()
18155                                 ->getRegisterInfo()
18156                                 ->getCallPreservedMask(CallingConv::C);
18157   if (Is64Bit) {
18158     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
18159       .addReg(sizeVReg);
18160     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
18161       .addExternalSymbol("__morestack_allocate_stack_space")
18162       .addRegMask(RegMask)
18163       .addReg(X86::RDI, RegState::Implicit)
18164       .addReg(X86::RAX, RegState::ImplicitDefine);
18165   } else {
18166     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
18167       .addImm(12);
18168     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
18169     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
18170       .addExternalSymbol("__morestack_allocate_stack_space")
18171       .addRegMask(RegMask)
18172       .addReg(X86::EAX, RegState::ImplicitDefine);
18173   }
18174
18175   if (!Is64Bit)
18176     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
18177       .addImm(16);
18178
18179   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
18180     .addReg(Is64Bit ? X86::RAX : X86::EAX);
18181   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
18182
18183   // Set up the CFG correctly.
18184   BB->addSuccessor(bumpMBB);
18185   BB->addSuccessor(mallocMBB);
18186   mallocMBB->addSuccessor(continueMBB);
18187   bumpMBB->addSuccessor(continueMBB);
18188
18189   // Take care of the PHI nodes.
18190   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
18191           MI->getOperand(0).getReg())
18192     .addReg(mallocPtrVReg).addMBB(mallocMBB)
18193     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
18194
18195   // Delete the original pseudo instruction.
18196   MI->eraseFromParent();
18197
18198   // And we're done.
18199   return continueMBB;
18200 }
18201
18202 MachineBasicBlock *
18203 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
18204                                         MachineBasicBlock *BB) const {
18205   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
18206   DebugLoc DL = MI->getDebugLoc();
18207
18208   assert(!Subtarget->isTargetMacho());
18209
18210   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
18211   // non-trivial part is impdef of ESP.
18212
18213   if (Subtarget->isTargetWin64()) {
18214     if (Subtarget->isTargetCygMing()) {
18215       // ___chkstk(Mingw64):
18216       // Clobbers R10, R11, RAX and EFLAGS.
18217       // Updates RSP.
18218       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
18219         .addExternalSymbol("___chkstk")
18220         .addReg(X86::RAX, RegState::Implicit)
18221         .addReg(X86::RSP, RegState::Implicit)
18222         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
18223         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
18224         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
18225     } else {
18226       // __chkstk(MSVCRT): does not update stack pointer.
18227       // Clobbers R10, R11 and EFLAGS.
18228       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
18229         .addExternalSymbol("__chkstk")
18230         .addReg(X86::RAX, RegState::Implicit)
18231         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
18232       // RAX has the offset to be subtracted from RSP.
18233       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
18234         .addReg(X86::RSP)
18235         .addReg(X86::RAX);
18236     }
18237   } else {
18238     const char *StackProbeSymbol =
18239       Subtarget->isTargetKnownWindowsMSVC() ? "_chkstk" : "_alloca";
18240
18241     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
18242       .addExternalSymbol(StackProbeSymbol)
18243       .addReg(X86::EAX, RegState::Implicit)
18244       .addReg(X86::ESP, RegState::Implicit)
18245       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
18246       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
18247       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
18248   }
18249
18250   MI->eraseFromParent();   // The pseudo instruction is gone now.
18251   return BB;
18252 }
18253
18254 MachineBasicBlock *
18255 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
18256                                       MachineBasicBlock *BB) const {
18257   // This is pretty easy.  We're taking the value that we received from
18258   // our load from the relocation, sticking it in either RDI (x86-64)
18259   // or EAX and doing an indirect call.  The return value will then
18260   // be in the normal return register.
18261   MachineFunction *F = BB->getParent();
18262   const X86InstrInfo *TII =
18263       static_cast<const X86InstrInfo *>(F->getSubtarget().getInstrInfo());
18264   DebugLoc DL = MI->getDebugLoc();
18265
18266   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
18267   assert(MI->getOperand(3).isGlobal() && "This should be a global");
18268
18269   // Get a register mask for the lowered call.
18270   // FIXME: The 32-bit calls have non-standard calling conventions. Use a
18271   // proper register mask.
18272   const uint32_t *RegMask = F->getTarget()
18273                                 .getSubtargetImpl()
18274                                 ->getRegisterInfo()
18275                                 ->getCallPreservedMask(CallingConv::C);
18276   if (Subtarget->is64Bit()) {
18277     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
18278                                       TII->get(X86::MOV64rm), X86::RDI)
18279     .addReg(X86::RIP)
18280     .addImm(0).addReg(0)
18281     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
18282                       MI->getOperand(3).getTargetFlags())
18283     .addReg(0);
18284     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
18285     addDirectMem(MIB, X86::RDI);
18286     MIB.addReg(X86::RAX, RegState::ImplicitDefine).addRegMask(RegMask);
18287   } else if (F->getTarget().getRelocationModel() != Reloc::PIC_) {
18288     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
18289                                       TII->get(X86::MOV32rm), X86::EAX)
18290     .addReg(0)
18291     .addImm(0).addReg(0)
18292     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
18293                       MI->getOperand(3).getTargetFlags())
18294     .addReg(0);
18295     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
18296     addDirectMem(MIB, X86::EAX);
18297     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
18298   } else {
18299     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
18300                                       TII->get(X86::MOV32rm), X86::EAX)
18301     .addReg(TII->getGlobalBaseReg(F))
18302     .addImm(0).addReg(0)
18303     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
18304                       MI->getOperand(3).getTargetFlags())
18305     .addReg(0);
18306     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
18307     addDirectMem(MIB, X86::EAX);
18308     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
18309   }
18310
18311   MI->eraseFromParent(); // The pseudo instruction is gone now.
18312   return BB;
18313 }
18314
18315 MachineBasicBlock *
18316 X86TargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
18317                                     MachineBasicBlock *MBB) const {
18318   DebugLoc DL = MI->getDebugLoc();
18319   MachineFunction *MF = MBB->getParent();
18320   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18321   MachineRegisterInfo &MRI = MF->getRegInfo();
18322
18323   const BasicBlock *BB = MBB->getBasicBlock();
18324   MachineFunction::iterator I = MBB;
18325   ++I;
18326
18327   // Memory Reference
18328   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
18329   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
18330
18331   unsigned DstReg;
18332   unsigned MemOpndSlot = 0;
18333
18334   unsigned CurOp = 0;
18335
18336   DstReg = MI->getOperand(CurOp++).getReg();
18337   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
18338   assert(RC->hasType(MVT::i32) && "Invalid destination!");
18339   unsigned mainDstReg = MRI.createVirtualRegister(RC);
18340   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
18341
18342   MemOpndSlot = CurOp;
18343
18344   MVT PVT = getPointerTy();
18345   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
18346          "Invalid Pointer Size!");
18347
18348   // For v = setjmp(buf), we generate
18349   //
18350   // thisMBB:
18351   //  buf[LabelOffset] = restoreMBB
18352   //  SjLjSetup restoreMBB
18353   //
18354   // mainMBB:
18355   //  v_main = 0
18356   //
18357   // sinkMBB:
18358   //  v = phi(main, restore)
18359   //
18360   // restoreMBB:
18361   //  v_restore = 1
18362
18363   MachineBasicBlock *thisMBB = MBB;
18364   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
18365   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
18366   MachineBasicBlock *restoreMBB = MF->CreateMachineBasicBlock(BB);
18367   MF->insert(I, mainMBB);
18368   MF->insert(I, sinkMBB);
18369   MF->push_back(restoreMBB);
18370
18371   MachineInstrBuilder MIB;
18372
18373   // Transfer the remainder of BB and its successor edges to sinkMBB.
18374   sinkMBB->splice(sinkMBB->begin(), MBB,
18375                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
18376   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
18377
18378   // thisMBB:
18379   unsigned PtrStoreOpc = 0;
18380   unsigned LabelReg = 0;
18381   const int64_t LabelOffset = 1 * PVT.getStoreSize();
18382   Reloc::Model RM = MF->getTarget().getRelocationModel();
18383   bool UseImmLabel = (MF->getTarget().getCodeModel() == CodeModel::Small) &&
18384                      (RM == Reloc::Static || RM == Reloc::DynamicNoPIC);
18385
18386   // Prepare IP either in reg or imm.
18387   if (!UseImmLabel) {
18388     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mr : X86::MOV32mr;
18389     const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
18390     LabelReg = MRI.createVirtualRegister(PtrRC);
18391     if (Subtarget->is64Bit()) {
18392       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA64r), LabelReg)
18393               .addReg(X86::RIP)
18394               .addImm(0)
18395               .addReg(0)
18396               .addMBB(restoreMBB)
18397               .addReg(0);
18398     } else {
18399       const X86InstrInfo *XII = static_cast<const X86InstrInfo*>(TII);
18400       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA32r), LabelReg)
18401               .addReg(XII->getGlobalBaseReg(MF))
18402               .addImm(0)
18403               .addReg(0)
18404               .addMBB(restoreMBB, Subtarget->ClassifyBlockAddressReference())
18405               .addReg(0);
18406     }
18407   } else
18408     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mi32 : X86::MOV32mi;
18409   // Store IP
18410   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PtrStoreOpc));
18411   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
18412     if (i == X86::AddrDisp)
18413       MIB.addDisp(MI->getOperand(MemOpndSlot + i), LabelOffset);
18414     else
18415       MIB.addOperand(MI->getOperand(MemOpndSlot + i));
18416   }
18417   if (!UseImmLabel)
18418     MIB.addReg(LabelReg);
18419   else
18420     MIB.addMBB(restoreMBB);
18421   MIB.setMemRefs(MMOBegin, MMOEnd);
18422   // Setup
18423   MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::EH_SjLj_Setup))
18424           .addMBB(restoreMBB);
18425
18426   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
18427       MF->getSubtarget().getRegisterInfo());
18428   MIB.addRegMask(RegInfo->getNoPreservedMask());
18429   thisMBB->addSuccessor(mainMBB);
18430   thisMBB->addSuccessor(restoreMBB);
18431
18432   // mainMBB:
18433   //  EAX = 0
18434   BuildMI(mainMBB, DL, TII->get(X86::MOV32r0), mainDstReg);
18435   mainMBB->addSuccessor(sinkMBB);
18436
18437   // sinkMBB:
18438   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18439           TII->get(X86::PHI), DstReg)
18440     .addReg(mainDstReg).addMBB(mainMBB)
18441     .addReg(restoreDstReg).addMBB(restoreMBB);
18442
18443   // restoreMBB:
18444   BuildMI(restoreMBB, DL, TII->get(X86::MOV32ri), restoreDstReg).addImm(1);
18445   BuildMI(restoreMBB, DL, TII->get(X86::JMP_4)).addMBB(sinkMBB);
18446   restoreMBB->addSuccessor(sinkMBB);
18447
18448   MI->eraseFromParent();
18449   return sinkMBB;
18450 }
18451
18452 MachineBasicBlock *
18453 X86TargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
18454                                      MachineBasicBlock *MBB) const {
18455   DebugLoc DL = MI->getDebugLoc();
18456   MachineFunction *MF = MBB->getParent();
18457   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18458   MachineRegisterInfo &MRI = MF->getRegInfo();
18459
18460   // Memory Reference
18461   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
18462   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
18463
18464   MVT PVT = getPointerTy();
18465   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
18466          "Invalid Pointer Size!");
18467
18468   const TargetRegisterClass *RC =
18469     (PVT == MVT::i64) ? &X86::GR64RegClass : &X86::GR32RegClass;
18470   unsigned Tmp = MRI.createVirtualRegister(RC);
18471   // Since FP is only updated here but NOT referenced, it's treated as GPR.
18472   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
18473       MF->getSubtarget().getRegisterInfo());
18474   unsigned FP = (PVT == MVT::i64) ? X86::RBP : X86::EBP;
18475   unsigned SP = RegInfo->getStackRegister();
18476
18477   MachineInstrBuilder MIB;
18478
18479   const int64_t LabelOffset = 1 * PVT.getStoreSize();
18480   const int64_t SPOffset = 2 * PVT.getStoreSize();
18481
18482   unsigned PtrLoadOpc = (PVT == MVT::i64) ? X86::MOV64rm : X86::MOV32rm;
18483   unsigned IJmpOpc = (PVT == MVT::i64) ? X86::JMP64r : X86::JMP32r;
18484
18485   // Reload FP
18486   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), FP);
18487   for (unsigned i = 0; i < X86::AddrNumOperands; ++i)
18488     MIB.addOperand(MI->getOperand(i));
18489   MIB.setMemRefs(MMOBegin, MMOEnd);
18490   // Reload IP
18491   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), Tmp);
18492   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
18493     if (i == X86::AddrDisp)
18494       MIB.addDisp(MI->getOperand(i), LabelOffset);
18495     else
18496       MIB.addOperand(MI->getOperand(i));
18497   }
18498   MIB.setMemRefs(MMOBegin, MMOEnd);
18499   // Reload SP
18500   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), SP);
18501   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
18502     if (i == X86::AddrDisp)
18503       MIB.addDisp(MI->getOperand(i), SPOffset);
18504     else
18505       MIB.addOperand(MI->getOperand(i));
18506   }
18507   MIB.setMemRefs(MMOBegin, MMOEnd);
18508   // Jump
18509   BuildMI(*MBB, MI, DL, TII->get(IJmpOpc)).addReg(Tmp);
18510
18511   MI->eraseFromParent();
18512   return MBB;
18513 }
18514
18515 // Replace 213-type (isel default) FMA3 instructions with 231-type for
18516 // accumulator loops. Writing back to the accumulator allows the coalescer
18517 // to remove extra copies in the loop.   
18518 MachineBasicBlock *
18519 X86TargetLowering::emitFMA3Instr(MachineInstr *MI,
18520                                  MachineBasicBlock *MBB) const {
18521   MachineOperand &AddendOp = MI->getOperand(3);
18522
18523   // Bail out early if the addend isn't a register - we can't switch these.
18524   if (!AddendOp.isReg())
18525     return MBB;
18526
18527   MachineFunction &MF = *MBB->getParent();
18528   MachineRegisterInfo &MRI = MF.getRegInfo();
18529
18530   // Check whether the addend is defined by a PHI:
18531   assert(MRI.hasOneDef(AddendOp.getReg()) && "Multiple defs in SSA?");
18532   MachineInstr &AddendDef = *MRI.def_instr_begin(AddendOp.getReg());
18533   if (!AddendDef.isPHI())
18534     return MBB;
18535
18536   // Look for the following pattern:
18537   // loop:
18538   //   %addend = phi [%entry, 0], [%loop, %result]
18539   //   ...
18540   //   %result<tied1> = FMA213 %m2<tied0>, %m1, %addend
18541
18542   // Replace with:
18543   //   loop:
18544   //   %addend = phi [%entry, 0], [%loop, %result]
18545   //   ...
18546   //   %result<tied1> = FMA231 %addend<tied0>, %m1, %m2
18547
18548   for (unsigned i = 1, e = AddendDef.getNumOperands(); i < e; i += 2) {
18549     assert(AddendDef.getOperand(i).isReg());
18550     MachineOperand PHISrcOp = AddendDef.getOperand(i);
18551     MachineInstr &PHISrcInst = *MRI.def_instr_begin(PHISrcOp.getReg());
18552     if (&PHISrcInst == MI) {
18553       // Found a matching instruction.
18554       unsigned NewFMAOpc = 0;
18555       switch (MI->getOpcode()) {
18556         case X86::VFMADDPDr213r: NewFMAOpc = X86::VFMADDPDr231r; break;
18557         case X86::VFMADDPSr213r: NewFMAOpc = X86::VFMADDPSr231r; break;
18558         case X86::VFMADDSDr213r: NewFMAOpc = X86::VFMADDSDr231r; break;
18559         case X86::VFMADDSSr213r: NewFMAOpc = X86::VFMADDSSr231r; break;
18560         case X86::VFMSUBPDr213r: NewFMAOpc = X86::VFMSUBPDr231r; break;
18561         case X86::VFMSUBPSr213r: NewFMAOpc = X86::VFMSUBPSr231r; break;
18562         case X86::VFMSUBSDr213r: NewFMAOpc = X86::VFMSUBSDr231r; break;
18563         case X86::VFMSUBSSr213r: NewFMAOpc = X86::VFMSUBSSr231r; break;
18564         case X86::VFNMADDPDr213r: NewFMAOpc = X86::VFNMADDPDr231r; break;
18565         case X86::VFNMADDPSr213r: NewFMAOpc = X86::VFNMADDPSr231r; break;
18566         case X86::VFNMADDSDr213r: NewFMAOpc = X86::VFNMADDSDr231r; break;
18567         case X86::VFNMADDSSr213r: NewFMAOpc = X86::VFNMADDSSr231r; break;
18568         case X86::VFNMSUBPDr213r: NewFMAOpc = X86::VFNMSUBPDr231r; break;
18569         case X86::VFNMSUBPSr213r: NewFMAOpc = X86::VFNMSUBPSr231r; break;
18570         case X86::VFNMSUBSDr213r: NewFMAOpc = X86::VFNMSUBSDr231r; break;
18571         case X86::VFNMSUBSSr213r: NewFMAOpc = X86::VFNMSUBSSr231r; break;
18572         case X86::VFMADDPDr213rY: NewFMAOpc = X86::VFMADDPDr231rY; break;
18573         case X86::VFMADDPSr213rY: NewFMAOpc = X86::VFMADDPSr231rY; break;
18574         case X86::VFMSUBPDr213rY: NewFMAOpc = X86::VFMSUBPDr231rY; break;
18575         case X86::VFMSUBPSr213rY: NewFMAOpc = X86::VFMSUBPSr231rY; break;
18576         case X86::VFNMADDPDr213rY: NewFMAOpc = X86::VFNMADDPDr231rY; break;
18577         case X86::VFNMADDPSr213rY: NewFMAOpc = X86::VFNMADDPSr231rY; break;
18578         case X86::VFNMSUBPDr213rY: NewFMAOpc = X86::VFNMSUBPDr231rY; break;
18579         case X86::VFNMSUBPSr213rY: NewFMAOpc = X86::VFNMSUBPSr231rY; break;
18580         default: llvm_unreachable("Unrecognized FMA variant.");
18581       }
18582
18583       const TargetInstrInfo &TII = *MF.getSubtarget().getInstrInfo();
18584       MachineInstrBuilder MIB =
18585         BuildMI(MF, MI->getDebugLoc(), TII.get(NewFMAOpc))
18586         .addOperand(MI->getOperand(0))
18587         .addOperand(MI->getOperand(3))
18588         .addOperand(MI->getOperand(2))
18589         .addOperand(MI->getOperand(1));
18590       MBB->insert(MachineBasicBlock::iterator(MI), MIB);
18591       MI->eraseFromParent();
18592     }
18593   }
18594
18595   return MBB;
18596 }
18597
18598 MachineBasicBlock *
18599 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
18600                                                MachineBasicBlock *BB) const {
18601   switch (MI->getOpcode()) {
18602   default: llvm_unreachable("Unexpected instr type to insert");
18603   case X86::TAILJMPd64:
18604   case X86::TAILJMPr64:
18605   case X86::TAILJMPm64:
18606     llvm_unreachable("TAILJMP64 would not be touched here.");
18607   case X86::TCRETURNdi64:
18608   case X86::TCRETURNri64:
18609   case X86::TCRETURNmi64:
18610     return BB;
18611   case X86::WIN_ALLOCA:
18612     return EmitLoweredWinAlloca(MI, BB);
18613   case X86::SEG_ALLOCA_32:
18614     return EmitLoweredSegAlloca(MI, BB, false);
18615   case X86::SEG_ALLOCA_64:
18616     return EmitLoweredSegAlloca(MI, BB, true);
18617   case X86::TLSCall_32:
18618   case X86::TLSCall_64:
18619     return EmitLoweredTLSCall(MI, BB);
18620   case X86::CMOV_GR8:
18621   case X86::CMOV_FR32:
18622   case X86::CMOV_FR64:
18623   case X86::CMOV_V4F32:
18624   case X86::CMOV_V2F64:
18625   case X86::CMOV_V2I64:
18626   case X86::CMOV_V8F32:
18627   case X86::CMOV_V4F64:
18628   case X86::CMOV_V4I64:
18629   case X86::CMOV_V16F32:
18630   case X86::CMOV_V8F64:
18631   case X86::CMOV_V8I64:
18632   case X86::CMOV_GR16:
18633   case X86::CMOV_GR32:
18634   case X86::CMOV_RFP32:
18635   case X86::CMOV_RFP64:
18636   case X86::CMOV_RFP80:
18637     return EmitLoweredSelect(MI, BB);
18638
18639   case X86::FP32_TO_INT16_IN_MEM:
18640   case X86::FP32_TO_INT32_IN_MEM:
18641   case X86::FP32_TO_INT64_IN_MEM:
18642   case X86::FP64_TO_INT16_IN_MEM:
18643   case X86::FP64_TO_INT32_IN_MEM:
18644   case X86::FP64_TO_INT64_IN_MEM:
18645   case X86::FP80_TO_INT16_IN_MEM:
18646   case X86::FP80_TO_INT32_IN_MEM:
18647   case X86::FP80_TO_INT64_IN_MEM: {
18648     MachineFunction *F = BB->getParent();
18649     const TargetInstrInfo *TII = F->getSubtarget().getInstrInfo();
18650     DebugLoc DL = MI->getDebugLoc();
18651
18652     // Change the floating point control register to use "round towards zero"
18653     // mode when truncating to an integer value.
18654     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
18655     addFrameReference(BuildMI(*BB, MI, DL,
18656                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
18657
18658     // Load the old value of the high byte of the control word...
18659     unsigned OldCW =
18660       F->getRegInfo().createVirtualRegister(&X86::GR16RegClass);
18661     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
18662                       CWFrameIdx);
18663
18664     // Set the high part to be round to zero...
18665     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
18666       .addImm(0xC7F);
18667
18668     // Reload the modified control word now...
18669     addFrameReference(BuildMI(*BB, MI, DL,
18670                               TII->get(X86::FLDCW16m)), CWFrameIdx);
18671
18672     // Restore the memory image of control word to original value
18673     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
18674       .addReg(OldCW);
18675
18676     // Get the X86 opcode to use.
18677     unsigned Opc;
18678     switch (MI->getOpcode()) {
18679     default: llvm_unreachable("illegal opcode!");
18680     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
18681     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
18682     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
18683     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
18684     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
18685     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
18686     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
18687     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
18688     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
18689     }
18690
18691     X86AddressMode AM;
18692     MachineOperand &Op = MI->getOperand(0);
18693     if (Op.isReg()) {
18694       AM.BaseType = X86AddressMode::RegBase;
18695       AM.Base.Reg = Op.getReg();
18696     } else {
18697       AM.BaseType = X86AddressMode::FrameIndexBase;
18698       AM.Base.FrameIndex = Op.getIndex();
18699     }
18700     Op = MI->getOperand(1);
18701     if (Op.isImm())
18702       AM.Scale = Op.getImm();
18703     Op = MI->getOperand(2);
18704     if (Op.isImm())
18705       AM.IndexReg = Op.getImm();
18706     Op = MI->getOperand(3);
18707     if (Op.isGlobal()) {
18708       AM.GV = Op.getGlobal();
18709     } else {
18710       AM.Disp = Op.getImm();
18711     }
18712     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
18713                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
18714
18715     // Reload the original control word now.
18716     addFrameReference(BuildMI(*BB, MI, DL,
18717                               TII->get(X86::FLDCW16m)), CWFrameIdx);
18718
18719     MI->eraseFromParent();   // The pseudo instruction is gone now.
18720     return BB;
18721   }
18722     // String/text processing lowering.
18723   case X86::PCMPISTRM128REG:
18724   case X86::VPCMPISTRM128REG:
18725   case X86::PCMPISTRM128MEM:
18726   case X86::VPCMPISTRM128MEM:
18727   case X86::PCMPESTRM128REG:
18728   case X86::VPCMPESTRM128REG:
18729   case X86::PCMPESTRM128MEM:
18730   case X86::VPCMPESTRM128MEM:
18731     assert(Subtarget->hasSSE42() &&
18732            "Target must have SSE4.2 or AVX features enabled");
18733     return EmitPCMPSTRM(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
18734
18735   // String/text processing lowering.
18736   case X86::PCMPISTRIREG:
18737   case X86::VPCMPISTRIREG:
18738   case X86::PCMPISTRIMEM:
18739   case X86::VPCMPISTRIMEM:
18740   case X86::PCMPESTRIREG:
18741   case X86::VPCMPESTRIREG:
18742   case X86::PCMPESTRIMEM:
18743   case X86::VPCMPESTRIMEM:
18744     assert(Subtarget->hasSSE42() &&
18745            "Target must have SSE4.2 or AVX features enabled");
18746     return EmitPCMPSTRI(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
18747
18748   // Thread synchronization.
18749   case X86::MONITOR:
18750     return EmitMonitor(MI, BB, BB->getParent()->getSubtarget().getInstrInfo(),
18751                        Subtarget);
18752
18753   // xbegin
18754   case X86::XBEGIN:
18755     return EmitXBegin(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
18756
18757   case X86::VASTART_SAVE_XMM_REGS:
18758     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
18759
18760   case X86::VAARG_64:
18761     return EmitVAARG64WithCustomInserter(MI, BB);
18762
18763   case X86::EH_SjLj_SetJmp32:
18764   case X86::EH_SjLj_SetJmp64:
18765     return emitEHSjLjSetJmp(MI, BB);
18766
18767   case X86::EH_SjLj_LongJmp32:
18768   case X86::EH_SjLj_LongJmp64:
18769     return emitEHSjLjLongJmp(MI, BB);
18770
18771   case TargetOpcode::STACKMAP:
18772   case TargetOpcode::PATCHPOINT:
18773     return emitPatchPoint(MI, BB);
18774
18775   case X86::VFMADDPDr213r:
18776   case X86::VFMADDPSr213r:
18777   case X86::VFMADDSDr213r:
18778   case X86::VFMADDSSr213r:
18779   case X86::VFMSUBPDr213r:
18780   case X86::VFMSUBPSr213r:
18781   case X86::VFMSUBSDr213r:
18782   case X86::VFMSUBSSr213r:
18783   case X86::VFNMADDPDr213r:
18784   case X86::VFNMADDPSr213r:
18785   case X86::VFNMADDSDr213r:
18786   case X86::VFNMADDSSr213r:
18787   case X86::VFNMSUBPDr213r:
18788   case X86::VFNMSUBPSr213r:
18789   case X86::VFNMSUBSDr213r:
18790   case X86::VFNMSUBSSr213r:
18791   case X86::VFMADDPDr213rY:
18792   case X86::VFMADDPSr213rY:
18793   case X86::VFMSUBPDr213rY:
18794   case X86::VFMSUBPSr213rY:
18795   case X86::VFNMADDPDr213rY:
18796   case X86::VFNMADDPSr213rY:
18797   case X86::VFNMSUBPDr213rY:
18798   case X86::VFNMSUBPSr213rY:
18799     return emitFMA3Instr(MI, BB);
18800   }
18801 }
18802
18803 //===----------------------------------------------------------------------===//
18804 //                           X86 Optimization Hooks
18805 //===----------------------------------------------------------------------===//
18806
18807 void X86TargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
18808                                                       APInt &KnownZero,
18809                                                       APInt &KnownOne,
18810                                                       const SelectionDAG &DAG,
18811                                                       unsigned Depth) const {
18812   unsigned BitWidth = KnownZero.getBitWidth();
18813   unsigned Opc = Op.getOpcode();
18814   assert((Opc >= ISD::BUILTIN_OP_END ||
18815           Opc == ISD::INTRINSIC_WO_CHAIN ||
18816           Opc == ISD::INTRINSIC_W_CHAIN ||
18817           Opc == ISD::INTRINSIC_VOID) &&
18818          "Should use MaskedValueIsZero if you don't know whether Op"
18819          " is a target node!");
18820
18821   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
18822   switch (Opc) {
18823   default: break;
18824   case X86ISD::ADD:
18825   case X86ISD::SUB:
18826   case X86ISD::ADC:
18827   case X86ISD::SBB:
18828   case X86ISD::SMUL:
18829   case X86ISD::UMUL:
18830   case X86ISD::INC:
18831   case X86ISD::DEC:
18832   case X86ISD::OR:
18833   case X86ISD::XOR:
18834   case X86ISD::AND:
18835     // These nodes' second result is a boolean.
18836     if (Op.getResNo() == 0)
18837       break;
18838     // Fallthrough
18839   case X86ISD::SETCC:
18840     KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
18841     break;
18842   case ISD::INTRINSIC_WO_CHAIN: {
18843     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
18844     unsigned NumLoBits = 0;
18845     switch (IntId) {
18846     default: break;
18847     case Intrinsic::x86_sse_movmsk_ps:
18848     case Intrinsic::x86_avx_movmsk_ps_256:
18849     case Intrinsic::x86_sse2_movmsk_pd:
18850     case Intrinsic::x86_avx_movmsk_pd_256:
18851     case Intrinsic::x86_mmx_pmovmskb:
18852     case Intrinsic::x86_sse2_pmovmskb_128:
18853     case Intrinsic::x86_avx2_pmovmskb: {
18854       // High bits of movmskp{s|d}, pmovmskb are known zero.
18855       switch (IntId) {
18856         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
18857         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
18858         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
18859         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
18860         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
18861         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
18862         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
18863         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
18864       }
18865       KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - NumLoBits);
18866       break;
18867     }
18868     }
18869     break;
18870   }
18871   }
18872 }
18873
18874 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(
18875   SDValue Op,
18876   const SelectionDAG &,
18877   unsigned Depth) const {
18878   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
18879   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
18880     return Op.getValueType().getScalarType().getSizeInBits();
18881
18882   // Fallback case.
18883   return 1;
18884 }
18885
18886 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
18887 /// node is a GlobalAddress + offset.
18888 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
18889                                        const GlobalValue* &GA,
18890                                        int64_t &Offset) const {
18891   if (N->getOpcode() == X86ISD::Wrapper) {
18892     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
18893       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
18894       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
18895       return true;
18896     }
18897   }
18898   return TargetLowering::isGAPlusOffset(N, GA, Offset);
18899 }
18900
18901 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
18902 /// same as extracting the high 128-bit part of 256-bit vector and then
18903 /// inserting the result into the low part of a new 256-bit vector
18904 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
18905   EVT VT = SVOp->getValueType(0);
18906   unsigned NumElems = VT.getVectorNumElements();
18907
18908   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
18909   for (unsigned i = 0, j = NumElems/2; i != NumElems/2; ++i, ++j)
18910     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
18911         SVOp->getMaskElt(j) >= 0)
18912       return false;
18913
18914   return true;
18915 }
18916
18917 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
18918 /// same as extracting the low 128-bit part of 256-bit vector and then
18919 /// inserting the result into the high part of a new 256-bit vector
18920 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
18921   EVT VT = SVOp->getValueType(0);
18922   unsigned NumElems = VT.getVectorNumElements();
18923
18924   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
18925   for (unsigned i = NumElems/2, j = 0; i != NumElems; ++i, ++j)
18926     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
18927         SVOp->getMaskElt(j) >= 0)
18928       return false;
18929
18930   return true;
18931 }
18932
18933 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
18934 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
18935                                         TargetLowering::DAGCombinerInfo &DCI,
18936                                         const X86Subtarget* Subtarget) {
18937   SDLoc dl(N);
18938   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
18939   SDValue V1 = SVOp->getOperand(0);
18940   SDValue V2 = SVOp->getOperand(1);
18941   EVT VT = SVOp->getValueType(0);
18942   unsigned NumElems = VT.getVectorNumElements();
18943
18944   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
18945       V2.getOpcode() == ISD::CONCAT_VECTORS) {
18946     //
18947     //                   0,0,0,...
18948     //                      |
18949     //    V      UNDEF    BUILD_VECTOR    UNDEF
18950     //     \      /           \           /
18951     //  CONCAT_VECTOR         CONCAT_VECTOR
18952     //         \                  /
18953     //          \                /
18954     //          RESULT: V + zero extended
18955     //
18956     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
18957         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
18958         V1.getOperand(1).getOpcode() != ISD::UNDEF)
18959       return SDValue();
18960
18961     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
18962       return SDValue();
18963
18964     // To match the shuffle mask, the first half of the mask should
18965     // be exactly the first vector, and all the rest a splat with the
18966     // first element of the second one.
18967     for (unsigned i = 0; i != NumElems/2; ++i)
18968       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
18969           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
18970         return SDValue();
18971
18972     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
18973     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
18974       if (Ld->hasNUsesOfValue(1, 0)) {
18975         SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
18976         SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
18977         SDValue ResNode =
18978           DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops,
18979                                   Ld->getMemoryVT(),
18980                                   Ld->getPointerInfo(),
18981                                   Ld->getAlignment(),
18982                                   false/*isVolatile*/, true/*ReadMem*/,
18983                                   false/*WriteMem*/);
18984
18985         // Make sure the newly-created LOAD is in the same position as Ld in
18986         // terms of dependency. We create a TokenFactor for Ld and ResNode,
18987         // and update uses of Ld's output chain to use the TokenFactor.
18988         if (Ld->hasAnyUseOfValue(1)) {
18989           SDValue NewChain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
18990                              SDValue(Ld, 1), SDValue(ResNode.getNode(), 1));
18991           DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), NewChain);
18992           DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(Ld, 1),
18993                                  SDValue(ResNode.getNode(), 1));
18994         }
18995
18996         return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
18997       }
18998     }
18999
19000     // Emit a zeroed vector and insert the desired subvector on its
19001     // first half.
19002     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
19003     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0), 0, DAG, dl);
19004     return DCI.CombineTo(N, InsV);
19005   }
19006
19007   //===--------------------------------------------------------------------===//
19008   // Combine some shuffles into subvector extracts and inserts:
19009   //
19010
19011   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
19012   if (isShuffleHigh128VectorInsertLow(SVOp)) {
19013     SDValue V = Extract128BitVector(V1, NumElems/2, DAG, dl);
19014     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, 0, DAG, dl);
19015     return DCI.CombineTo(N, InsV);
19016   }
19017
19018   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
19019   if (isShuffleLow128VectorInsertHigh(SVOp)) {
19020     SDValue V = Extract128BitVector(V1, 0, DAG, dl);
19021     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, NumElems/2, DAG, dl);
19022     return DCI.CombineTo(N, InsV);
19023   }
19024
19025   return SDValue();
19026 }
19027
19028 /// \brief Combine an arbitrary chain of shuffles into a single instruction if
19029 /// possible.
19030 ///
19031 /// This is the leaf of the recursive combinine below. When we have found some
19032 /// chain of single-use x86 shuffle instructions and accumulated the combined
19033 /// shuffle mask represented by them, this will try to pattern match that mask
19034 /// into either a single instruction if there is a special purpose instruction
19035 /// for this operation, or into a PSHUFB instruction which is a fully general
19036 /// instruction but should only be used to replace chains over a certain depth.
19037 static bool combineX86ShuffleChain(SDValue Op, SDValue Root, ArrayRef<int> Mask,
19038                                    int Depth, bool HasPSHUFB, SelectionDAG &DAG,
19039                                    TargetLowering::DAGCombinerInfo &DCI,
19040                                    const X86Subtarget *Subtarget) {
19041   assert(!Mask.empty() && "Cannot combine an empty shuffle mask!");
19042
19043   // Find the operand that enters the chain. Note that multiple uses are OK
19044   // here, we're not going to remove the operand we find.
19045   SDValue Input = Op.getOperand(0);
19046   while (Input.getOpcode() == ISD::BITCAST)
19047     Input = Input.getOperand(0);
19048
19049   MVT VT = Input.getSimpleValueType();
19050   MVT RootVT = Root.getSimpleValueType();
19051   SDLoc DL(Root);
19052
19053   // Just remove no-op shuffle masks.
19054   if (Mask.size() == 1) {
19055     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Input),
19056                   /*AddTo*/ true);
19057     return true;
19058   }
19059
19060   // Use the float domain if the operand type is a floating point type.
19061   bool FloatDomain = VT.isFloatingPoint();
19062
19063   // If we don't have access to VEX encodings, the generic PSHUF instructions
19064   // are preferable to some of the specialized forms despite requiring one more
19065   // byte to encode because they can implicitly copy.
19066   //
19067   // IF we *do* have VEX encodings, than we can use shorter, more specific
19068   // shuffle instructions freely as they can copy due to the extra register
19069   // operand.
19070   if (Subtarget->hasAVX()) {
19071     // We have both floating point and integer variants of shuffles that dup
19072     // either the low or high half of the vector.
19073     if (Mask.equals(0, 0) || Mask.equals(1, 1)) {
19074       bool Lo = Mask.equals(0, 0);
19075       unsigned Shuffle = FloatDomain ? (Lo ? X86ISD::MOVLHPS : X86ISD::MOVHLPS)
19076                                      : (Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH);
19077       if (Depth == 1 && Root->getOpcode() == Shuffle)
19078         return false; // Nothing to do!
19079       MVT ShuffleVT = FloatDomain ? MVT::v4f32 : MVT::v2i64;
19080       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19081       DCI.AddToWorklist(Op.getNode());
19082       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19083       DCI.AddToWorklist(Op.getNode());
19084       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19085                     /*AddTo*/ true);
19086       return true;
19087     }
19088
19089     // FIXME: We should match UNPCKLPS and UNPCKHPS here.
19090
19091     // For the integer domain we have specialized instructions for duplicating
19092     // any element size from the low or high half.
19093     if (!FloatDomain &&
19094         (Mask.equals(0, 0, 1, 1) || Mask.equals(2, 2, 3, 3) ||
19095          Mask.equals(0, 0, 1, 1, 2, 2, 3, 3) ||
19096          Mask.equals(4, 4, 5, 5, 6, 6, 7, 7) ||
19097          Mask.equals(0, 0, 1, 1, 2, 2, 3, 3, 4, 4, 5, 5, 6, 6, 7, 7) ||
19098          Mask.equals(8, 8, 9, 9, 10, 10, 11, 11, 12, 12, 13, 13, 14, 14, 15,
19099                      15))) {
19100       bool Lo = Mask[0] == 0;
19101       unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
19102       if (Depth == 1 && Root->getOpcode() == Shuffle)
19103         return false; // Nothing to do!
19104       MVT ShuffleVT;
19105       switch (Mask.size()) {
19106       case 4: ShuffleVT = MVT::v4i32; break;
19107       case 8: ShuffleVT = MVT::v8i16; break;
19108       case 16: ShuffleVT = MVT::v16i8; break;
19109       };
19110       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19111       DCI.AddToWorklist(Op.getNode());
19112       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19113       DCI.AddToWorklist(Op.getNode());
19114       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19115                     /*AddTo*/ true);
19116       return true;
19117     }
19118   }
19119
19120   // Don't try to re-form single instruction chains under any circumstances now
19121   // that we've done encoding canonicalization for them.
19122   if (Depth < 2)
19123     return false;
19124
19125   // If we have 3 or more shuffle instructions or a chain involving PSHUFB, we
19126   // can replace them with a single PSHUFB instruction profitably. Intel's
19127   // manuals suggest only using PSHUFB if doing so replacing 5 instructions, but
19128   // in practice PSHUFB tends to be *very* fast so we're more aggressive.
19129   if ((Depth >= 3 || HasPSHUFB) && Subtarget->hasSSSE3()) {
19130     SmallVector<SDValue, 16> PSHUFBMask;
19131     assert(Mask.size() <= 16 && "Can't shuffle elements smaller than bytes!");
19132     int Ratio = 16 / Mask.size();
19133     for (unsigned i = 0; i < 16; ++i) {
19134       int M = Ratio * Mask[i / Ratio] + i % Ratio;
19135       PSHUFBMask.push_back(DAG.getConstant(M, MVT::i8));
19136     }
19137     Op = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Input);
19138     DCI.AddToWorklist(Op.getNode());
19139     SDValue PSHUFBMaskOp =
19140         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, PSHUFBMask);
19141     DCI.AddToWorklist(PSHUFBMaskOp.getNode());
19142     Op = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, Op, PSHUFBMaskOp);
19143     DCI.AddToWorklist(Op.getNode());
19144     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19145                   /*AddTo*/ true);
19146     return true;
19147   }
19148
19149   // Failed to find any combines.
19150   return false;
19151 }
19152
19153 /// \brief Fully generic combining of x86 shuffle instructions.
19154 ///
19155 /// This should be the last combine run over the x86 shuffle instructions. Once
19156 /// they have been fully optimized, this will recursively consider all chains
19157 /// of single-use shuffle instructions, build a generic model of the cumulative
19158 /// shuffle operation, and check for simpler instructions which implement this
19159 /// operation. We use this primarily for two purposes:
19160 ///
19161 /// 1) Collapse generic shuffles to specialized single instructions when
19162 ///    equivalent. In most cases, this is just an encoding size win, but
19163 ///    sometimes we will collapse multiple generic shuffles into a single
19164 ///    special-purpose shuffle.
19165 /// 2) Look for sequences of shuffle instructions with 3 or more total
19166 ///    instructions, and replace them with the slightly more expensive SSSE3
19167 ///    PSHUFB instruction if available. We do this as the last combining step
19168 ///    to ensure we avoid using PSHUFB if we can implement the shuffle with
19169 ///    a suitable short sequence of other instructions. The PHUFB will either
19170 ///    use a register or have to read from memory and so is slightly (but only
19171 ///    slightly) more expensive than the other shuffle instructions.
19172 ///
19173 /// Because this is inherently a quadratic operation (for each shuffle in
19174 /// a chain, we recurse up the chain), the depth is limited to 8 instructions.
19175 /// This should never be an issue in practice as the shuffle lowering doesn't
19176 /// produce sequences of more than 8 instructions.
19177 ///
19178 /// FIXME: We will currently miss some cases where the redundant shuffling
19179 /// would simplify under the threshold for PSHUFB formation because of
19180 /// combine-ordering. To fix this, we should do the redundant instruction
19181 /// combining in this recursive walk.
19182 static bool combineX86ShufflesRecursively(SDValue Op, SDValue Root,
19183                                           ArrayRef<int> IncomingMask, int Depth,
19184                                           bool HasPSHUFB, SelectionDAG &DAG,
19185                                           TargetLowering::DAGCombinerInfo &DCI,
19186                                           const X86Subtarget *Subtarget) {
19187   // Bound the depth of our recursive combine because this is ultimately
19188   // quadratic in nature.
19189   if (Depth > 8)
19190     return false;
19191
19192   // Directly rip through bitcasts to find the underlying operand.
19193   while (Op.getOpcode() == ISD::BITCAST && Op.getOperand(0).hasOneUse())
19194     Op = Op.getOperand(0);
19195
19196   MVT VT = Op.getSimpleValueType();
19197   if (!VT.isVector())
19198     return false; // Bail if we hit a non-vector.
19199   // FIXME: This routine should be taught about 256-bit shuffles, or a 256-bit
19200   // version should be added.
19201   if (VT.getSizeInBits() != 128)
19202     return false;
19203
19204   assert(Root.getSimpleValueType().isVector() &&
19205          "Shuffles operate on vector types!");
19206   assert(VT.getSizeInBits() == Root.getSimpleValueType().getSizeInBits() &&
19207          "Can only combine shuffles of the same vector register size.");
19208
19209   if (!isTargetShuffle(Op.getOpcode()))
19210     return false;
19211   SmallVector<int, 16> OpMask;
19212   bool IsUnary;
19213   bool HaveMask = getTargetShuffleMask(Op.getNode(), VT, OpMask, IsUnary);
19214   // We only can combine unary shuffles which we can decode the mask for.
19215   if (!HaveMask || !IsUnary)
19216     return false;
19217
19218   assert(VT.getVectorNumElements() == OpMask.size() &&
19219          "Different mask size from vector size!");
19220
19221   SmallVector<int, 16> Mask;
19222   Mask.reserve(std::max(OpMask.size(), IncomingMask.size()));
19223
19224   // Merge this shuffle operation's mask into our accumulated mask. This is
19225   // a bit tricky as the shuffle may have a different size from the root.
19226   if (OpMask.size() == IncomingMask.size()) {
19227     for (int M : IncomingMask)
19228       Mask.push_back(OpMask[M]);
19229   } else if (OpMask.size() < IncomingMask.size()) {
19230     assert(IncomingMask.size() % OpMask.size() == 0 &&
19231            "The smaller number of elements must divide the larger.");
19232     int Ratio = IncomingMask.size() / OpMask.size();
19233     for (int M : IncomingMask)
19234       Mask.push_back(Ratio * OpMask[M / Ratio] + M % Ratio);
19235   } else {
19236     assert(OpMask.size() > IncomingMask.size() && "All other cases handled!");
19237     assert(OpMask.size() % IncomingMask.size() == 0 &&
19238            "The smaller number of elements must divide the larger.");
19239     int Ratio = OpMask.size() / IncomingMask.size();
19240     for (int i = 0, e = OpMask.size(); i < e; ++i)
19241       Mask.push_back(OpMask[Ratio * IncomingMask[i / Ratio] + i % Ratio]);
19242   }
19243
19244   // See if we can recurse into the operand to combine more things.
19245   switch (Op.getOpcode()) {
19246     case X86ISD::PSHUFB:
19247       HasPSHUFB = true;
19248     case X86ISD::PSHUFD:
19249     case X86ISD::PSHUFHW:
19250     case X86ISD::PSHUFLW:
19251       if (Op.getOperand(0).hasOneUse() &&
19252           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
19253                                         HasPSHUFB, DAG, DCI, Subtarget))
19254         return true;
19255       break;
19256
19257     case X86ISD::UNPCKL:
19258     case X86ISD::UNPCKH:
19259       assert(Op.getOperand(0) == Op.getOperand(1) && "We only combine unary shuffles!");
19260       // We can't check for single use, we have to check that this shuffle is the only user.
19261       if (Op->isOnlyUserOf(Op.getOperand(0).getNode()) &&
19262           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
19263                                         HasPSHUFB, DAG, DCI, Subtarget))
19264           return true;
19265       break;
19266   }
19267
19268   // Minor canonicalization of the accumulated shuffle mask to make it easier
19269   // to match below. All this does is detect masks with squential pairs of
19270   // elements, and shrink them to the half-width mask. It does this in a loop
19271   // so it will reduce the size of the mask to the minimal width mask which
19272   // performs an equivalent shuffle.
19273   while (Mask.size() > 1) {
19274     SmallVector<int, 16> NewMask;
19275     for (int i = 0, e = Mask.size()/2; i < e; ++i) {
19276       if (Mask[2*i] % 2 != 0 || Mask[2*i] != Mask[2*i + 1] + 1) {
19277         NewMask.clear();
19278         break;
19279       }
19280       NewMask.push_back(Mask[2*i] / 2);
19281     }
19282     if (NewMask.empty())
19283       break;
19284     Mask.swap(NewMask);
19285   }
19286
19287   return combineX86ShuffleChain(Op, Root, Mask, Depth, HasPSHUFB, DAG, DCI,
19288                                 Subtarget);
19289 }
19290
19291 /// \brief Get the PSHUF-style mask from PSHUF node.
19292 ///
19293 /// This is a very minor wrapper around getTargetShuffleMask to easy forming v4
19294 /// PSHUF-style masks that can be reused with such instructions.
19295 static SmallVector<int, 4> getPSHUFShuffleMask(SDValue N) {
19296   SmallVector<int, 4> Mask;
19297   bool IsUnary;
19298   bool HaveMask = getTargetShuffleMask(N.getNode(), N.getSimpleValueType(), Mask, IsUnary);
19299   (void)HaveMask;
19300   assert(HaveMask);
19301
19302   switch (N.getOpcode()) {
19303   case X86ISD::PSHUFD:
19304     return Mask;
19305   case X86ISD::PSHUFLW:
19306     Mask.resize(4);
19307     return Mask;
19308   case X86ISD::PSHUFHW:
19309     Mask.erase(Mask.begin(), Mask.begin() + 4);
19310     for (int &M : Mask)
19311       M -= 4;
19312     return Mask;
19313   default:
19314     llvm_unreachable("No valid shuffle instruction found!");
19315   }
19316 }
19317
19318 /// \brief Search for a combinable shuffle across a chain ending in pshufd.
19319 ///
19320 /// We walk up the chain and look for a combinable shuffle, skipping over
19321 /// shuffles that we could hoist this shuffle's transformation past without
19322 /// altering anything.
19323 static bool combineRedundantDWordShuffle(SDValue N, MutableArrayRef<int> Mask,
19324                                          SelectionDAG &DAG,
19325                                          TargetLowering::DAGCombinerInfo &DCI) {
19326   assert(N.getOpcode() == X86ISD::PSHUFD &&
19327          "Called with something other than an x86 128-bit half shuffle!");
19328   SDLoc DL(N);
19329
19330   // Walk up a single-use chain looking for a combinable shuffle.
19331   SDValue V = N.getOperand(0);
19332   for (; V.hasOneUse(); V = V.getOperand(0)) {
19333     switch (V.getOpcode()) {
19334     default:
19335       return false; // Nothing combined!
19336
19337     case ISD::BITCAST:
19338       // Skip bitcasts as we always know the type for the target specific
19339       // instructions.
19340       continue;
19341
19342     case X86ISD::PSHUFD:
19343       // Found another dword shuffle.
19344       break;
19345
19346     case X86ISD::PSHUFLW:
19347       // Check that the low words (being shuffled) are the identity in the
19348       // dword shuffle, and the high words are self-contained.
19349       if (Mask[0] != 0 || Mask[1] != 1 ||
19350           !(Mask[2] >= 2 && Mask[2] < 4 && Mask[3] >= 2 && Mask[3] < 4))
19351         return false;
19352
19353       continue;
19354
19355     case X86ISD::PSHUFHW:
19356       // Check that the high words (being shuffled) are the identity in the
19357       // dword shuffle, and the low words are self-contained.
19358       if (Mask[2] != 2 || Mask[3] != 3 ||
19359           !(Mask[0] >= 0 && Mask[0] < 2 && Mask[1] >= 0 && Mask[1] < 2))
19360         return false;
19361
19362       continue;
19363
19364     case X86ISD::UNPCKL:
19365     case X86ISD::UNPCKH:
19366       // For either i8 -> i16 or i16 -> i32 unpacks, we can combine a dword
19367       // shuffle into a preceding word shuffle.
19368       if (V.getValueType() != MVT::v16i8 && V.getValueType() != MVT::v8i16)
19369         return false;
19370
19371       // Search for a half-shuffle which we can combine with.
19372       unsigned CombineOp =
19373           V.getOpcode() == X86ISD::UNPCKL ? X86ISD::PSHUFLW : X86ISD::PSHUFHW;
19374       if (V.getOperand(0) != V.getOperand(1) ||
19375           !V->isOnlyUserOf(V.getOperand(0).getNode()))
19376         return false;
19377       V = V.getOperand(0);
19378       do {
19379         switch (V.getOpcode()) {
19380         default:
19381           return false; // Nothing to combine.
19382
19383         case X86ISD::PSHUFLW:
19384         case X86ISD::PSHUFHW:
19385           if (V.getOpcode() == CombineOp)
19386             break;
19387
19388           // Fallthrough!
19389         case ISD::BITCAST:
19390           V = V.getOperand(0);
19391           continue;
19392         }
19393         break;
19394       } while (V.hasOneUse());
19395       break;
19396     }
19397     // Break out of the loop if we break out of the switch.
19398     break;
19399   }
19400
19401   if (!V.hasOneUse())
19402     // We fell out of the loop without finding a viable combining instruction.
19403     return false;
19404
19405   // Record the old value to use in RAUW-ing.
19406   SDValue Old = V;
19407
19408   // Merge this node's mask and our incoming mask.
19409   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
19410   for (int &M : Mask)
19411     M = VMask[M];
19412   V = DAG.getNode(V.getOpcode(), DL, V.getValueType(), V.getOperand(0),
19413                   getV4X86ShuffleImm8ForMask(Mask, DAG));
19414
19415   // It is possible that one of the combinable shuffles was completely absorbed
19416   // by the other, just replace it and revisit all users in that case.
19417   if (Old.getNode() == V.getNode()) {
19418     DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo=*/true);
19419     return true;
19420   }
19421
19422   // Replace N with its operand as we're going to combine that shuffle away.
19423   DAG.ReplaceAllUsesWith(N, N.getOperand(0));
19424
19425   // Replace the combinable shuffle with the combined one, updating all users
19426   // so that we re-evaluate the chain here.
19427   DCI.CombineTo(Old.getNode(), V, /*AddTo*/ true);
19428   return true;
19429 }
19430
19431 /// \brief Search for a combinable shuffle across a chain ending in pshuflw or pshufhw.
19432 ///
19433 /// We walk up the chain, skipping shuffles of the other half and looking
19434 /// through shuffles which switch halves trying to find a shuffle of the same
19435 /// pair of dwords.
19436 static bool combineRedundantHalfShuffle(SDValue N, MutableArrayRef<int> Mask,
19437                                         SelectionDAG &DAG,
19438                                         TargetLowering::DAGCombinerInfo &DCI) {
19439   assert(
19440       (N.getOpcode() == X86ISD::PSHUFLW || N.getOpcode() == X86ISD::PSHUFHW) &&
19441       "Called with something other than an x86 128-bit half shuffle!");
19442   SDLoc DL(N);
19443   unsigned CombineOpcode = N.getOpcode();
19444
19445   // Walk up a single-use chain looking for a combinable shuffle.
19446   SDValue V = N.getOperand(0);
19447   for (; V.hasOneUse(); V = V.getOperand(0)) {
19448     switch (V.getOpcode()) {
19449     default:
19450       return false; // Nothing combined!
19451
19452     case ISD::BITCAST:
19453       // Skip bitcasts as we always know the type for the target specific
19454       // instructions.
19455       continue;
19456
19457     case X86ISD::PSHUFLW:
19458     case X86ISD::PSHUFHW:
19459       if (V.getOpcode() == CombineOpcode)
19460         break;
19461
19462       // Other-half shuffles are no-ops.
19463       continue;
19464     }
19465     // Break out of the loop if we break out of the switch.
19466     break;
19467   }
19468
19469   if (!V.hasOneUse())
19470     // We fell out of the loop without finding a viable combining instruction.
19471     return false;
19472
19473   // Combine away the bottom node as its shuffle will be accumulated into
19474   // a preceding shuffle.
19475   DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
19476
19477   // Record the old value.
19478   SDValue Old = V;
19479
19480   // Merge this node's mask and our incoming mask (adjusted to account for all
19481   // the pshufd instructions encountered).
19482   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
19483   for (int &M : Mask)
19484     M = VMask[M];
19485   V = DAG.getNode(V.getOpcode(), DL, MVT::v8i16, V.getOperand(0),
19486                   getV4X86ShuffleImm8ForMask(Mask, DAG));
19487
19488   // Check that the shuffles didn't cancel each other out. If not, we need to
19489   // combine to the new one.
19490   if (Old != V)
19491     // Replace the combinable shuffle with the combined one, updating all users
19492     // so that we re-evaluate the chain here.
19493     DCI.CombineTo(Old.getNode(), V, /*AddTo*/ true);
19494
19495   return true;
19496 }
19497
19498 /// \brief Try to combine x86 target specific shuffles.
19499 static SDValue PerformTargetShuffleCombine(SDValue N, SelectionDAG &DAG,
19500                                            TargetLowering::DAGCombinerInfo &DCI,
19501                                            const X86Subtarget *Subtarget) {
19502   SDLoc DL(N);
19503   MVT VT = N.getSimpleValueType();
19504   SmallVector<int, 4> Mask;
19505
19506   switch (N.getOpcode()) {
19507   case X86ISD::PSHUFD:
19508   case X86ISD::PSHUFLW:
19509   case X86ISD::PSHUFHW:
19510     Mask = getPSHUFShuffleMask(N);
19511     assert(Mask.size() == 4);
19512     break;
19513   default:
19514     return SDValue();
19515   }
19516
19517   // Nuke no-op shuffles that show up after combining.
19518   if (isNoopShuffleMask(Mask))
19519     return DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
19520
19521   // Look for simplifications involving one or two shuffle instructions.
19522   SDValue V = N.getOperand(0);
19523   switch (N.getOpcode()) {
19524   default:
19525     break;
19526   case X86ISD::PSHUFLW:
19527   case X86ISD::PSHUFHW:
19528     assert(VT == MVT::v8i16);
19529     (void)VT;
19530
19531     if (combineRedundantHalfShuffle(N, Mask, DAG, DCI))
19532       return SDValue(); // We combined away this shuffle, so we're done.
19533
19534     // See if this reduces to a PSHUFD which is no more expensive and can
19535     // combine with more operations.
19536     if (canWidenShuffleElements(Mask)) {
19537       int DMask[] = {-1, -1, -1, -1};
19538       int DOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 2;
19539       DMask[DOffset + 0] = DOffset + Mask[0] / 2;
19540       DMask[DOffset + 1] = DOffset + Mask[2] / 2;
19541       V = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V);
19542       DCI.AddToWorklist(V.getNode());
19543       V = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V,
19544                       getV4X86ShuffleImm8ForMask(DMask, DAG));
19545       DCI.AddToWorklist(V.getNode());
19546       return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
19547     }
19548
19549     // Look for shuffle patterns which can be implemented as a single unpack.
19550     // FIXME: This doesn't handle the location of the PSHUFD generically, and
19551     // only works when we have a PSHUFD followed by two half-shuffles.
19552     if (Mask[0] == Mask[1] && Mask[2] == Mask[3] &&
19553         (V.getOpcode() == X86ISD::PSHUFLW ||
19554          V.getOpcode() == X86ISD::PSHUFHW) &&
19555         V.getOpcode() != N.getOpcode() &&
19556         V.hasOneUse()) {
19557       SDValue D = V.getOperand(0);
19558       while (D.getOpcode() == ISD::BITCAST && D.hasOneUse())
19559         D = D.getOperand(0);
19560       if (D.getOpcode() == X86ISD::PSHUFD && D.hasOneUse()) {
19561         SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
19562         SmallVector<int, 4> DMask = getPSHUFShuffleMask(D);
19563         int NOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
19564         int VOffset = V.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
19565         int WordMask[8];
19566         for (int i = 0; i < 4; ++i) {
19567           WordMask[i + NOffset] = Mask[i] + NOffset;
19568           WordMask[i + VOffset] = VMask[i] + VOffset;
19569         }
19570         // Map the word mask through the DWord mask.
19571         int MappedMask[8];
19572         for (int i = 0; i < 8; ++i)
19573           MappedMask[i] = 2 * DMask[WordMask[i] / 2] + WordMask[i] % 2;
19574         const int UnpackLoMask[] = {0, 0, 1, 1, 2, 2, 3, 3};
19575         const int UnpackHiMask[] = {4, 4, 5, 5, 6, 6, 7, 7};
19576         if (std::equal(std::begin(MappedMask), std::end(MappedMask),
19577                        std::begin(UnpackLoMask)) ||
19578             std::equal(std::begin(MappedMask), std::end(MappedMask),
19579                        std::begin(UnpackHiMask))) {
19580           // We can replace all three shuffles with an unpack.
19581           V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, D.getOperand(0));
19582           DCI.AddToWorklist(V.getNode());
19583           return DAG.getNode(MappedMask[0] == 0 ? X86ISD::UNPCKL
19584                                                 : X86ISD::UNPCKH,
19585                              DL, MVT::v8i16, V, V);
19586         }
19587       }
19588     }
19589
19590     break;
19591
19592   case X86ISD::PSHUFD:
19593     if (combineRedundantDWordShuffle(N, Mask, DAG, DCI))
19594       return SDValue(); // We combined away this shuffle.
19595
19596     break;
19597   }
19598
19599   return SDValue();
19600 }
19601
19602 /// PerformShuffleCombine - Performs several different shuffle combines.
19603 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
19604                                      TargetLowering::DAGCombinerInfo &DCI,
19605                                      const X86Subtarget *Subtarget) {
19606   SDLoc dl(N);
19607   SDValue N0 = N->getOperand(0);
19608   SDValue N1 = N->getOperand(1);
19609   EVT VT = N->getValueType(0);
19610
19611   // Don't create instructions with illegal types after legalize types has run.
19612   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
19613   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
19614     return SDValue();
19615
19616   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
19617   if (Subtarget->hasFp256() && VT.is256BitVector() &&
19618       N->getOpcode() == ISD::VECTOR_SHUFFLE)
19619     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
19620
19621   // During Type Legalization, when promoting illegal vector types,
19622   // the backend might introduce new shuffle dag nodes and bitcasts.
19623   //
19624   // This code performs the following transformation:
19625   // fold: (shuffle (bitcast (BINOP A, B)), Undef, <Mask>) ->
19626   //       (shuffle (BINOP (bitcast A), (bitcast B)), Undef, <Mask>)
19627   //
19628   // We do this only if both the bitcast and the BINOP dag nodes have
19629   // one use. Also, perform this transformation only if the new binary
19630   // operation is legal. This is to avoid introducing dag nodes that
19631   // potentially need to be further expanded (or custom lowered) into a
19632   // less optimal sequence of dag nodes.
19633   if (!DCI.isBeforeLegalize() && DCI.isBeforeLegalizeOps() &&
19634       N1.getOpcode() == ISD::UNDEF && N0.hasOneUse() &&
19635       N0.getOpcode() == ISD::BITCAST) {
19636     SDValue BC0 = N0.getOperand(0);
19637     EVT SVT = BC0.getValueType();
19638     unsigned Opcode = BC0.getOpcode();
19639     unsigned NumElts = VT.getVectorNumElements();
19640     
19641     if (BC0.hasOneUse() && SVT.isVector() &&
19642         SVT.getVectorNumElements() * 2 == NumElts &&
19643         TLI.isOperationLegal(Opcode, VT)) {
19644       bool CanFold = false;
19645       switch (Opcode) {
19646       default : break;
19647       case ISD::ADD :
19648       case ISD::FADD :
19649       case ISD::SUB :
19650       case ISD::FSUB :
19651       case ISD::MUL :
19652       case ISD::FMUL :
19653         CanFold = true;
19654       }
19655
19656       unsigned SVTNumElts = SVT.getVectorNumElements();
19657       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
19658       for (unsigned i = 0, e = SVTNumElts; i != e && CanFold; ++i)
19659         CanFold = SVOp->getMaskElt(i) == (int)(i * 2);
19660       for (unsigned i = SVTNumElts, e = NumElts; i != e && CanFold; ++i)
19661         CanFold = SVOp->getMaskElt(i) < 0;
19662
19663       if (CanFold) {
19664         SDValue BC00 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(0));
19665         SDValue BC01 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(1));
19666         SDValue NewBinOp = DAG.getNode(BC0.getOpcode(), dl, VT, BC00, BC01);
19667         return DAG.getVectorShuffle(VT, dl, NewBinOp, N1, &SVOp->getMask()[0]);
19668       }
19669     }
19670   }
19671
19672   // Only handle 128 wide vector from here on.
19673   if (!VT.is128BitVector())
19674     return SDValue();
19675
19676   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
19677   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
19678   // consecutive, non-overlapping, and in the right order.
19679   SmallVector<SDValue, 16> Elts;
19680   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
19681     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
19682
19683   SDValue LD = EltsFromConsecutiveLoads(VT, Elts, dl, DAG, true);
19684   if (LD.getNode())
19685     return LD;
19686
19687   if (isTargetShuffle(N->getOpcode())) {
19688     SDValue Shuffle =
19689         PerformTargetShuffleCombine(SDValue(N, 0), DAG, DCI, Subtarget);
19690     if (Shuffle.getNode())
19691       return Shuffle;
19692
19693     // Try recursively combining arbitrary sequences of x86 shuffle
19694     // instructions into higher-order shuffles. We do this after combining
19695     // specific PSHUF instruction sequences into their minimal form so that we
19696     // can evaluate how many specialized shuffle instructions are involved in
19697     // a particular chain.
19698     SmallVector<int, 1> NonceMask; // Just a placeholder.
19699     NonceMask.push_back(0);
19700     if (combineX86ShufflesRecursively(SDValue(N, 0), SDValue(N, 0), NonceMask,
19701                                       /*Depth*/ 1, /*HasPSHUFB*/ false, DAG,
19702                                       DCI, Subtarget))
19703       return SDValue(); // This routine will use CombineTo to replace N.
19704   }
19705
19706   return SDValue();
19707 }
19708
19709 /// PerformTruncateCombine - Converts truncate operation to
19710 /// a sequence of vector shuffle operations.
19711 /// It is possible when we truncate 256-bit vector to 128-bit vector
19712 static SDValue PerformTruncateCombine(SDNode *N, SelectionDAG &DAG,
19713                                       TargetLowering::DAGCombinerInfo &DCI,
19714                                       const X86Subtarget *Subtarget)  {
19715   return SDValue();
19716 }
19717
19718 /// XFormVExtractWithShuffleIntoLoad - Check if a vector extract from a target
19719 /// specific shuffle of a load can be folded into a single element load.
19720 /// Similar handling for VECTOR_SHUFFLE is performed by DAGCombiner, but
19721 /// shuffles have been customed lowered so we need to handle those here.
19722 static SDValue XFormVExtractWithShuffleIntoLoad(SDNode *N, SelectionDAG &DAG,
19723                                          TargetLowering::DAGCombinerInfo &DCI) {
19724   if (DCI.isBeforeLegalizeOps())
19725     return SDValue();
19726
19727   SDValue InVec = N->getOperand(0);
19728   SDValue EltNo = N->getOperand(1);
19729
19730   if (!isa<ConstantSDNode>(EltNo))
19731     return SDValue();
19732
19733   EVT VT = InVec.getValueType();
19734
19735   bool HasShuffleIntoBitcast = false;
19736   if (InVec.getOpcode() == ISD::BITCAST) {
19737     // Don't duplicate a load with other uses.
19738     if (!InVec.hasOneUse())
19739       return SDValue();
19740     EVT BCVT = InVec.getOperand(0).getValueType();
19741     if (BCVT.getVectorNumElements() != VT.getVectorNumElements())
19742       return SDValue();
19743     InVec = InVec.getOperand(0);
19744     HasShuffleIntoBitcast = true;
19745   }
19746
19747   if (!isTargetShuffle(InVec.getOpcode()))
19748     return SDValue();
19749
19750   // Don't duplicate a load with other uses.
19751   if (!InVec.hasOneUse())
19752     return SDValue();
19753
19754   SmallVector<int, 16> ShuffleMask;
19755   bool UnaryShuffle;
19756   if (!getTargetShuffleMask(InVec.getNode(), VT.getSimpleVT(), ShuffleMask,
19757                             UnaryShuffle))
19758     return SDValue();
19759
19760   // Select the input vector, guarding against out of range extract vector.
19761   unsigned NumElems = VT.getVectorNumElements();
19762   int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
19763   int Idx = (Elt > (int)NumElems) ? -1 : ShuffleMask[Elt];
19764   SDValue LdNode = (Idx < (int)NumElems) ? InVec.getOperand(0)
19765                                          : InVec.getOperand(1);
19766
19767   // If inputs to shuffle are the same for both ops, then allow 2 uses
19768   unsigned AllowedUses = InVec.getOperand(0) == InVec.getOperand(1) ? 2 : 1;
19769
19770   if (LdNode.getOpcode() == ISD::BITCAST) {
19771     // Don't duplicate a load with other uses.
19772     if (!LdNode.getNode()->hasNUsesOfValue(AllowedUses, 0))
19773       return SDValue();
19774
19775     AllowedUses = 1; // only allow 1 load use if we have a bitcast
19776     LdNode = LdNode.getOperand(0);
19777   }
19778
19779   if (!ISD::isNormalLoad(LdNode.getNode()))
19780     return SDValue();
19781
19782   LoadSDNode *LN0 = cast<LoadSDNode>(LdNode);
19783
19784   if (!LN0 ||!LN0->hasNUsesOfValue(AllowedUses, 0) || LN0->isVolatile())
19785     return SDValue();
19786
19787   if (HasShuffleIntoBitcast) {
19788     // If there's a bitcast before the shuffle, check if the load type and
19789     // alignment is valid.
19790     unsigned Align = LN0->getAlignment();
19791     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
19792     unsigned NewAlign = TLI.getDataLayout()->
19793       getABITypeAlignment(VT.getTypeForEVT(*DAG.getContext()));
19794
19795     if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
19796       return SDValue();
19797   }
19798
19799   // All checks match so transform back to vector_shuffle so that DAG combiner
19800   // can finish the job
19801   SDLoc dl(N);
19802
19803   // Create shuffle node taking into account the case that its a unary shuffle
19804   SDValue Shuffle = (UnaryShuffle) ? DAG.getUNDEF(VT) : InVec.getOperand(1);
19805   Shuffle = DAG.getVectorShuffle(InVec.getValueType(), dl,
19806                                  InVec.getOperand(0), Shuffle,
19807                                  &ShuffleMask[0]);
19808   Shuffle = DAG.getNode(ISD::BITCAST, dl, VT, Shuffle);
19809   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, N->getValueType(0), Shuffle,
19810                      EltNo);
19811 }
19812
19813 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
19814 /// generation and convert it from being a bunch of shuffles and extracts
19815 /// to a simple store and scalar loads to extract the elements.
19816 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
19817                                          TargetLowering::DAGCombinerInfo &DCI) {
19818   SDValue NewOp = XFormVExtractWithShuffleIntoLoad(N, DAG, DCI);
19819   if (NewOp.getNode())
19820     return NewOp;
19821
19822   SDValue InputVector = N->getOperand(0);
19823
19824   // Detect whether we are trying to convert from mmx to i32 and the bitcast
19825   // from mmx to v2i32 has a single usage.
19826   if (InputVector.getNode()->getOpcode() == llvm::ISD::BITCAST &&
19827       InputVector.getNode()->getOperand(0).getValueType() == MVT::x86mmx &&
19828       InputVector.hasOneUse() && N->getValueType(0) == MVT::i32)
19829     return DAG.getNode(X86ISD::MMX_MOVD2W, SDLoc(InputVector),
19830                        N->getValueType(0),
19831                        InputVector.getNode()->getOperand(0));
19832
19833   // Only operate on vectors of 4 elements, where the alternative shuffling
19834   // gets to be more expensive.
19835   if (InputVector.getValueType() != MVT::v4i32)
19836     return SDValue();
19837
19838   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
19839   // single use which is a sign-extend or zero-extend, and all elements are
19840   // used.
19841   SmallVector<SDNode *, 4> Uses;
19842   unsigned ExtractedElements = 0;
19843   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
19844        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
19845     if (UI.getUse().getResNo() != InputVector.getResNo())
19846       return SDValue();
19847
19848     SDNode *Extract = *UI;
19849     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
19850       return SDValue();
19851
19852     if (Extract->getValueType(0) != MVT::i32)
19853       return SDValue();
19854     if (!Extract->hasOneUse())
19855       return SDValue();
19856     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
19857         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
19858       return SDValue();
19859     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
19860       return SDValue();
19861
19862     // Record which element was extracted.
19863     ExtractedElements |=
19864       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
19865
19866     Uses.push_back(Extract);
19867   }
19868
19869   // If not all the elements were used, this may not be worthwhile.
19870   if (ExtractedElements != 15)
19871     return SDValue();
19872
19873   // Ok, we've now decided to do the transformation.
19874   SDLoc dl(InputVector);
19875
19876   // Store the value to a temporary stack slot.
19877   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
19878   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
19879                             MachinePointerInfo(), false, false, 0);
19880
19881   // Replace each use (extract) with a load of the appropriate element.
19882   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
19883        UE = Uses.end(); UI != UE; ++UI) {
19884     SDNode *Extract = *UI;
19885
19886     // cOMpute the element's address.
19887     SDValue Idx = Extract->getOperand(1);
19888     unsigned EltSize =
19889         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
19890     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
19891     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
19892     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
19893
19894     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
19895                                      StackPtr, OffsetVal);
19896
19897     // Load the scalar.
19898     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
19899                                      ScalarAddr, MachinePointerInfo(),
19900                                      false, false, false, 0);
19901
19902     // Replace the exact with the load.
19903     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
19904   }
19905
19906   // The replacement was made in place; don't return anything.
19907   return SDValue();
19908 }
19909
19910 /// \brief Matches a VSELECT onto min/max or return 0 if the node doesn't match.
19911 static std::pair<unsigned, bool>
19912 matchIntegerMINMAX(SDValue Cond, EVT VT, SDValue LHS, SDValue RHS,
19913                    SelectionDAG &DAG, const X86Subtarget *Subtarget) {
19914   if (!VT.isVector())
19915     return std::make_pair(0, false);
19916
19917   bool NeedSplit = false;
19918   switch (VT.getSimpleVT().SimpleTy) {
19919   default: return std::make_pair(0, false);
19920   case MVT::v32i8:
19921   case MVT::v16i16:
19922   case MVT::v8i32:
19923     if (!Subtarget->hasAVX2())
19924       NeedSplit = true;
19925     if (!Subtarget->hasAVX())
19926       return std::make_pair(0, false);
19927     break;
19928   case MVT::v16i8:
19929   case MVT::v8i16:
19930   case MVT::v4i32:
19931     if (!Subtarget->hasSSE2())
19932       return std::make_pair(0, false);
19933   }
19934
19935   // SSE2 has only a small subset of the operations.
19936   bool hasUnsigned = Subtarget->hasSSE41() ||
19937                      (Subtarget->hasSSE2() && VT == MVT::v16i8);
19938   bool hasSigned = Subtarget->hasSSE41() ||
19939                    (Subtarget->hasSSE2() && VT == MVT::v8i16);
19940
19941   ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
19942
19943   unsigned Opc = 0;
19944   // Check for x CC y ? x : y.
19945   if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
19946       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
19947     switch (CC) {
19948     default: break;
19949     case ISD::SETULT:
19950     case ISD::SETULE:
19951       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
19952     case ISD::SETUGT:
19953     case ISD::SETUGE:
19954       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
19955     case ISD::SETLT:
19956     case ISD::SETLE:
19957       Opc = hasSigned ? X86ISD::SMIN : 0; break;
19958     case ISD::SETGT:
19959     case ISD::SETGE:
19960       Opc = hasSigned ? X86ISD::SMAX : 0; break;
19961     }
19962   // Check for x CC y ? y : x -- a min/max with reversed arms.
19963   } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
19964              DAG.isEqualTo(RHS, Cond.getOperand(0))) {
19965     switch (CC) {
19966     default: break;
19967     case ISD::SETULT:
19968     case ISD::SETULE:
19969       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
19970     case ISD::SETUGT:
19971     case ISD::SETUGE:
19972       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
19973     case ISD::SETLT:
19974     case ISD::SETLE:
19975       Opc = hasSigned ? X86ISD::SMAX : 0; break;
19976     case ISD::SETGT:
19977     case ISD::SETGE:
19978       Opc = hasSigned ? X86ISD::SMIN : 0; break;
19979     }
19980   }
19981
19982   return std::make_pair(Opc, NeedSplit);
19983 }
19984
19985 static SDValue
19986 TransformVSELECTtoBlendVECTOR_SHUFFLE(SDNode *N, SelectionDAG &DAG,
19987                                       const X86Subtarget *Subtarget) {
19988   SDLoc dl(N);
19989   SDValue Cond = N->getOperand(0);
19990   SDValue LHS = N->getOperand(1);
19991   SDValue RHS = N->getOperand(2);
19992
19993   if (Cond.getOpcode() == ISD::SIGN_EXTEND) {
19994     SDValue CondSrc = Cond->getOperand(0);
19995     if (CondSrc->getOpcode() == ISD::SIGN_EXTEND_INREG)
19996       Cond = CondSrc->getOperand(0);
19997   }
19998
19999   MVT VT = N->getSimpleValueType(0);
20000   MVT EltVT = VT.getVectorElementType();
20001   unsigned NumElems = VT.getVectorNumElements();
20002   // There is no blend with immediate in AVX-512.
20003   if (VT.is512BitVector())
20004     return SDValue();
20005
20006   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
20007     return SDValue();
20008   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
20009     return SDValue();
20010
20011   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
20012     return SDValue();
20013
20014   unsigned MaskValue = 0;
20015   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
20016     return SDValue();
20017
20018   SmallVector<int, 8> ShuffleMask(NumElems, -1);
20019   for (unsigned i = 0; i < NumElems; ++i) {
20020     // Be sure we emit undef where we can.
20021     if (Cond.getOperand(i)->getOpcode() == ISD::UNDEF)
20022       ShuffleMask[i] = -1;
20023     else
20024       ShuffleMask[i] = i + NumElems * ((MaskValue >> i) & 1);
20025   }
20026
20027   return DAG.getVectorShuffle(VT, dl, LHS, RHS, &ShuffleMask[0]);
20028 }
20029
20030 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
20031 /// nodes.
20032 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
20033                                     TargetLowering::DAGCombinerInfo &DCI,
20034                                     const X86Subtarget *Subtarget) {
20035   SDLoc DL(N);
20036   SDValue Cond = N->getOperand(0);
20037   // Get the LHS/RHS of the select.
20038   SDValue LHS = N->getOperand(1);
20039   SDValue RHS = N->getOperand(2);
20040   EVT VT = LHS.getValueType();
20041   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20042
20043   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
20044   // instructions match the semantics of the common C idiom x<y?x:y but not
20045   // x<=y?x:y, because of how they handle negative zero (which can be
20046   // ignored in unsafe-math mode).
20047   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
20048       VT != MVT::f80 && TLI.isTypeLegal(VT) &&
20049       (Subtarget->hasSSE2() ||
20050        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
20051     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20052
20053     unsigned Opcode = 0;
20054     // Check for x CC y ? x : y.
20055     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20056         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20057       switch (CC) {
20058       default: break;
20059       case ISD::SETULT:
20060         // Converting this to a min would handle NaNs incorrectly, and swapping
20061         // the operands would cause it to handle comparisons between positive
20062         // and negative zero incorrectly.
20063         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
20064           if (!DAG.getTarget().Options.UnsafeFPMath &&
20065               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
20066             break;
20067           std::swap(LHS, RHS);
20068         }
20069         Opcode = X86ISD::FMIN;
20070         break;
20071       case ISD::SETOLE:
20072         // Converting this to a min would handle comparisons between positive
20073         // and negative zero incorrectly.
20074         if (!DAG.getTarget().Options.UnsafeFPMath &&
20075             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
20076           break;
20077         Opcode = X86ISD::FMIN;
20078         break;
20079       case ISD::SETULE:
20080         // Converting this to a min would handle both negative zeros and NaNs
20081         // incorrectly, but we can swap the operands to fix both.
20082         std::swap(LHS, RHS);
20083       case ISD::SETOLT:
20084       case ISD::SETLT:
20085       case ISD::SETLE:
20086         Opcode = X86ISD::FMIN;
20087         break;
20088
20089       case ISD::SETOGE:
20090         // Converting this to a max would handle comparisons between positive
20091         // and negative zero incorrectly.
20092         if (!DAG.getTarget().Options.UnsafeFPMath &&
20093             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
20094           break;
20095         Opcode = X86ISD::FMAX;
20096         break;
20097       case ISD::SETUGT:
20098         // Converting this to a max would handle NaNs incorrectly, and swapping
20099         // the operands would cause it to handle comparisons between positive
20100         // and negative zero incorrectly.
20101         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
20102           if (!DAG.getTarget().Options.UnsafeFPMath &&
20103               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
20104             break;
20105           std::swap(LHS, RHS);
20106         }
20107         Opcode = X86ISD::FMAX;
20108         break;
20109       case ISD::SETUGE:
20110         // Converting this to a max would handle both negative zeros and NaNs
20111         // incorrectly, but we can swap the operands to fix both.
20112         std::swap(LHS, RHS);
20113       case ISD::SETOGT:
20114       case ISD::SETGT:
20115       case ISD::SETGE:
20116         Opcode = X86ISD::FMAX;
20117         break;
20118       }
20119     // Check for x CC y ? y : x -- a min/max with reversed arms.
20120     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
20121                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
20122       switch (CC) {
20123       default: break;
20124       case ISD::SETOGE:
20125         // Converting this to a min would handle comparisons between positive
20126         // and negative zero incorrectly, and swapping the operands would
20127         // cause it to handle NaNs incorrectly.
20128         if (!DAG.getTarget().Options.UnsafeFPMath &&
20129             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
20130           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
20131             break;
20132           std::swap(LHS, RHS);
20133         }
20134         Opcode = X86ISD::FMIN;
20135         break;
20136       case ISD::SETUGT:
20137         // Converting this to a min would handle NaNs incorrectly.
20138         if (!DAG.getTarget().Options.UnsafeFPMath &&
20139             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
20140           break;
20141         Opcode = X86ISD::FMIN;
20142         break;
20143       case ISD::SETUGE:
20144         // Converting this to a min would handle both negative zeros and NaNs
20145         // incorrectly, but we can swap the operands to fix both.
20146         std::swap(LHS, RHS);
20147       case ISD::SETOGT:
20148       case ISD::SETGT:
20149       case ISD::SETGE:
20150         Opcode = X86ISD::FMIN;
20151         break;
20152
20153       case ISD::SETULT:
20154         // Converting this to a max would handle NaNs incorrectly.
20155         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
20156           break;
20157         Opcode = X86ISD::FMAX;
20158         break;
20159       case ISD::SETOLE:
20160         // Converting this to a max would handle comparisons between positive
20161         // and negative zero incorrectly, and swapping the operands would
20162         // cause it to handle NaNs incorrectly.
20163         if (!DAG.getTarget().Options.UnsafeFPMath &&
20164             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
20165           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
20166             break;
20167           std::swap(LHS, RHS);
20168         }
20169         Opcode = X86ISD::FMAX;
20170         break;
20171       case ISD::SETULE:
20172         // Converting this to a max would handle both negative zeros and NaNs
20173         // incorrectly, but we can swap the operands to fix both.
20174         std::swap(LHS, RHS);
20175       case ISD::SETOLT:
20176       case ISD::SETLT:
20177       case ISD::SETLE:
20178         Opcode = X86ISD::FMAX;
20179         break;
20180       }
20181     }
20182
20183     if (Opcode)
20184       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
20185   }
20186
20187   EVT CondVT = Cond.getValueType();
20188   if (Subtarget->hasAVX512() && VT.isVector() && CondVT.isVector() &&
20189       CondVT.getVectorElementType() == MVT::i1) {
20190     // v16i8 (select v16i1, v16i8, v16i8) does not have a proper
20191     // lowering on AVX-512. In this case we convert it to
20192     // v16i8 (select v16i8, v16i8, v16i8) and use AVX instruction.
20193     // The same situation for all 128 and 256-bit vectors of i8 and i16
20194     EVT OpVT = LHS.getValueType();
20195     if ((OpVT.is128BitVector() || OpVT.is256BitVector()) &&
20196         (OpVT.getVectorElementType() == MVT::i8 ||
20197          OpVT.getVectorElementType() == MVT::i16)) {
20198       Cond = DAG.getNode(ISD::SIGN_EXTEND, DL, OpVT, Cond);
20199       DCI.AddToWorklist(Cond.getNode());
20200       return DAG.getNode(N->getOpcode(), DL, OpVT, Cond, LHS, RHS);
20201     }
20202   }
20203   // If this is a select between two integer constants, try to do some
20204   // optimizations.
20205   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
20206     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
20207       // Don't do this for crazy integer types.
20208       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
20209         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
20210         // so that TrueC (the true value) is larger than FalseC.
20211         bool NeedsCondInvert = false;
20212
20213         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
20214             // Efficiently invertible.
20215             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
20216              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
20217               isa<ConstantSDNode>(Cond.getOperand(1))))) {
20218           NeedsCondInvert = true;
20219           std::swap(TrueC, FalseC);
20220         }
20221
20222         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
20223         if (FalseC->getAPIntValue() == 0 &&
20224             TrueC->getAPIntValue().isPowerOf2()) {
20225           if (NeedsCondInvert) // Invert the condition if needed.
20226             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
20227                                DAG.getConstant(1, Cond.getValueType()));
20228
20229           // Zero extend the condition if needed.
20230           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
20231
20232           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
20233           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
20234                              DAG.getConstant(ShAmt, MVT::i8));
20235         }
20236
20237         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
20238         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
20239           if (NeedsCondInvert) // Invert the condition if needed.
20240             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
20241                                DAG.getConstant(1, Cond.getValueType()));
20242
20243           // Zero extend the condition if needed.
20244           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
20245                              FalseC->getValueType(0), Cond);
20246           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20247                              SDValue(FalseC, 0));
20248         }
20249
20250         // Optimize cases that will turn into an LEA instruction.  This requires
20251         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
20252         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
20253           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
20254           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
20255
20256           bool isFastMultiplier = false;
20257           if (Diff < 10) {
20258             switch ((unsigned char)Diff) {
20259               default: break;
20260               case 1:  // result = add base, cond
20261               case 2:  // result = lea base(    , cond*2)
20262               case 3:  // result = lea base(cond, cond*2)
20263               case 4:  // result = lea base(    , cond*4)
20264               case 5:  // result = lea base(cond, cond*4)
20265               case 8:  // result = lea base(    , cond*8)
20266               case 9:  // result = lea base(cond, cond*8)
20267                 isFastMultiplier = true;
20268                 break;
20269             }
20270           }
20271
20272           if (isFastMultiplier) {
20273             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
20274             if (NeedsCondInvert) // Invert the condition if needed.
20275               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
20276                                  DAG.getConstant(1, Cond.getValueType()));
20277
20278             // Zero extend the condition if needed.
20279             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
20280                                Cond);
20281             // Scale the condition by the difference.
20282             if (Diff != 1)
20283               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
20284                                  DAG.getConstant(Diff, Cond.getValueType()));
20285
20286             // Add the base if non-zero.
20287             if (FalseC->getAPIntValue() != 0)
20288               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20289                                  SDValue(FalseC, 0));
20290             return Cond;
20291           }
20292         }
20293       }
20294   }
20295
20296   // Canonicalize max and min:
20297   // (x > y) ? x : y -> (x >= y) ? x : y
20298   // (x < y) ? x : y -> (x <= y) ? x : y
20299   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
20300   // the need for an extra compare
20301   // against zero. e.g.
20302   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
20303   // subl   %esi, %edi
20304   // testl  %edi, %edi
20305   // movl   $0, %eax
20306   // cmovgl %edi, %eax
20307   // =>
20308   // xorl   %eax, %eax
20309   // subl   %esi, $edi
20310   // cmovsl %eax, %edi
20311   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
20312       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20313       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20314     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20315     switch (CC) {
20316     default: break;
20317     case ISD::SETLT:
20318     case ISD::SETGT: {
20319       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
20320       Cond = DAG.getSetCC(SDLoc(Cond), Cond.getValueType(),
20321                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
20322       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
20323     }
20324     }
20325   }
20326
20327   // Early exit check
20328   if (!TLI.isTypeLegal(VT))
20329     return SDValue();
20330
20331   // Match VSELECTs into subs with unsigned saturation.
20332   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
20333       // psubus is available in SSE2 and AVX2 for i8 and i16 vectors.
20334       ((Subtarget->hasSSE2() && (VT == MVT::v16i8 || VT == MVT::v8i16)) ||
20335        (Subtarget->hasAVX2() && (VT == MVT::v32i8 || VT == MVT::v16i16)))) {
20336     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20337
20338     // Check if one of the arms of the VSELECT is a zero vector. If it's on the
20339     // left side invert the predicate to simplify logic below.
20340     SDValue Other;
20341     if (ISD::isBuildVectorAllZeros(LHS.getNode())) {
20342       Other = RHS;
20343       CC = ISD::getSetCCInverse(CC, true);
20344     } else if (ISD::isBuildVectorAllZeros(RHS.getNode())) {
20345       Other = LHS;
20346     }
20347
20348     if (Other.getNode() && Other->getNumOperands() == 2 &&
20349         DAG.isEqualTo(Other->getOperand(0), Cond.getOperand(0))) {
20350       SDValue OpLHS = Other->getOperand(0), OpRHS = Other->getOperand(1);
20351       SDValue CondRHS = Cond->getOperand(1);
20352
20353       // Look for a general sub with unsigned saturation first.
20354       // x >= y ? x-y : 0 --> subus x, y
20355       // x >  y ? x-y : 0 --> subus x, y
20356       if ((CC == ISD::SETUGE || CC == ISD::SETUGT) &&
20357           Other->getOpcode() == ISD::SUB && DAG.isEqualTo(OpRHS, CondRHS))
20358         return DAG.getNode(X86ISD::SUBUS, DL, VT, OpLHS, OpRHS);
20359
20360       if (auto *OpRHSBV = dyn_cast<BuildVectorSDNode>(OpRHS))
20361         if (auto *OpRHSConst = OpRHSBV->getConstantSplatNode()) {
20362           if (auto *CondRHSBV = dyn_cast<BuildVectorSDNode>(CondRHS))
20363             if (auto *CondRHSConst = CondRHSBV->getConstantSplatNode())
20364               // If the RHS is a constant we have to reverse the const
20365               // canonicalization.
20366               // x > C-1 ? x+-C : 0 --> subus x, C
20367               if (CC == ISD::SETUGT && Other->getOpcode() == ISD::ADD &&
20368                   CondRHSConst->getAPIntValue() ==
20369                       (-OpRHSConst->getAPIntValue() - 1))
20370                 return DAG.getNode(
20371                     X86ISD::SUBUS, DL, VT, OpLHS,
20372                     DAG.getConstant(-OpRHSConst->getAPIntValue(), VT));
20373
20374           // Another special case: If C was a sign bit, the sub has been
20375           // canonicalized into a xor.
20376           // FIXME: Would it be better to use computeKnownBits to determine
20377           //        whether it's safe to decanonicalize the xor?
20378           // x s< 0 ? x^C : 0 --> subus x, C
20379           if (CC == ISD::SETLT && Other->getOpcode() == ISD::XOR &&
20380               ISD::isBuildVectorAllZeros(CondRHS.getNode()) &&
20381               OpRHSConst->getAPIntValue().isSignBit())
20382             // Note that we have to rebuild the RHS constant here to ensure we
20383             // don't rely on particular values of undef lanes.
20384             return DAG.getNode(
20385                 X86ISD::SUBUS, DL, VT, OpLHS,
20386                 DAG.getConstant(OpRHSConst->getAPIntValue(), VT));
20387         }
20388     }
20389   }
20390
20391   // Try to match a min/max vector operation.
20392   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC) {
20393     std::pair<unsigned, bool> ret = matchIntegerMINMAX(Cond, VT, LHS, RHS, DAG, Subtarget);
20394     unsigned Opc = ret.first;
20395     bool NeedSplit = ret.second;
20396
20397     if (Opc && NeedSplit) {
20398       unsigned NumElems = VT.getVectorNumElements();
20399       // Extract the LHS vectors
20400       SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, DL);
20401       SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, DL);
20402
20403       // Extract the RHS vectors
20404       SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, DL);
20405       SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, DL);
20406
20407       // Create min/max for each subvector
20408       LHS = DAG.getNode(Opc, DL, LHS1.getValueType(), LHS1, RHS1);
20409       RHS = DAG.getNode(Opc, DL, LHS2.getValueType(), LHS2, RHS2);
20410
20411       // Merge the result
20412       return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LHS, RHS);
20413     } else if (Opc)
20414       return DAG.getNode(Opc, DL, VT, LHS, RHS);
20415   }
20416
20417   // Simplify vector selection if the selector will be produced by CMPP*/PCMP*.
20418   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
20419       // Check if SETCC has already been promoted
20420       TLI.getSetCCResultType(*DAG.getContext(), VT) == CondVT &&
20421       // Check that condition value type matches vselect operand type
20422       CondVT == VT) { 
20423
20424     assert(Cond.getValueType().isVector() &&
20425            "vector select expects a vector selector!");
20426
20427     bool TValIsAllOnes = ISD::isBuildVectorAllOnes(LHS.getNode());
20428     bool FValIsAllZeros = ISD::isBuildVectorAllZeros(RHS.getNode());
20429
20430     if (!TValIsAllOnes && !FValIsAllZeros) {
20431       // Try invert the condition if true value is not all 1s and false value
20432       // is not all 0s.
20433       bool TValIsAllZeros = ISD::isBuildVectorAllZeros(LHS.getNode());
20434       bool FValIsAllOnes = ISD::isBuildVectorAllOnes(RHS.getNode());
20435
20436       if (TValIsAllZeros || FValIsAllOnes) {
20437         SDValue CC = Cond.getOperand(2);
20438         ISD::CondCode NewCC =
20439           ISD::getSetCCInverse(cast<CondCodeSDNode>(CC)->get(),
20440                                Cond.getOperand(0).getValueType().isInteger());
20441         Cond = DAG.getSetCC(DL, CondVT, Cond.getOperand(0), Cond.getOperand(1), NewCC);
20442         std::swap(LHS, RHS);
20443         TValIsAllOnes = FValIsAllOnes;
20444         FValIsAllZeros = TValIsAllZeros;
20445       }
20446     }
20447
20448     if (TValIsAllOnes || FValIsAllZeros) {
20449       SDValue Ret;
20450
20451       if (TValIsAllOnes && FValIsAllZeros)
20452         Ret = Cond;
20453       else if (TValIsAllOnes)
20454         Ret = DAG.getNode(ISD::OR, DL, CondVT, Cond,
20455                           DAG.getNode(ISD::BITCAST, DL, CondVT, RHS));
20456       else if (FValIsAllZeros)
20457         Ret = DAG.getNode(ISD::AND, DL, CondVT, Cond,
20458                           DAG.getNode(ISD::BITCAST, DL, CondVT, LHS));
20459
20460       return DAG.getNode(ISD::BITCAST, DL, VT, Ret);
20461     }
20462   }
20463
20464   // Try to fold this VSELECT into a MOVSS/MOVSD
20465   if (N->getOpcode() == ISD::VSELECT &&
20466       Cond.getOpcode() == ISD::BUILD_VECTOR && !DCI.isBeforeLegalize()) {
20467     if (VT == MVT::v4i32 || VT == MVT::v4f32 ||
20468         (Subtarget->hasSSE2() && (VT == MVT::v2i64 || VT == MVT::v2f64))) {
20469       bool CanFold = false;
20470       unsigned NumElems = Cond.getNumOperands();
20471       SDValue A = LHS;
20472       SDValue B = RHS;
20473       
20474       if (isZero(Cond.getOperand(0))) {
20475         CanFold = true;
20476
20477         // fold (vselect <0,-1,-1,-1>, A, B) -> (movss A, B)
20478         // fold (vselect <0,-1> -> (movsd A, B)
20479         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
20480           CanFold = isAllOnes(Cond.getOperand(i));
20481       } else if (isAllOnes(Cond.getOperand(0))) {
20482         CanFold = true;
20483         std::swap(A, B);
20484
20485         // fold (vselect <-1,0,0,0>, A, B) -> (movss B, A)
20486         // fold (vselect <-1,0> -> (movsd B, A)
20487         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
20488           CanFold = isZero(Cond.getOperand(i));
20489       }
20490
20491       if (CanFold) {
20492         if (VT == MVT::v4i32 || VT == MVT::v4f32)
20493           return getTargetShuffleNode(X86ISD::MOVSS, DL, VT, A, B, DAG);
20494         return getTargetShuffleNode(X86ISD::MOVSD, DL, VT, A, B, DAG);
20495       }
20496
20497       if (Subtarget->hasSSE2() && (VT == MVT::v4i32 || VT == MVT::v4f32)) {
20498         // fold (v4i32: vselect <0,0,-1,-1>, A, B) ->
20499         //      (v4i32 (bitcast (movsd (v2i64 (bitcast A)),
20500         //                             (v2i64 (bitcast B)))))
20501         //
20502         // fold (v4f32: vselect <0,0,-1,-1>, A, B) ->
20503         //      (v4f32 (bitcast (movsd (v2f64 (bitcast A)),
20504         //                             (v2f64 (bitcast B)))))
20505         //
20506         // fold (v4i32: vselect <-1,-1,0,0>, A, B) ->
20507         //      (v4i32 (bitcast (movsd (v2i64 (bitcast B)),
20508         //                             (v2i64 (bitcast A)))))
20509         //
20510         // fold (v4f32: vselect <-1,-1,0,0>, A, B) ->
20511         //      (v4f32 (bitcast (movsd (v2f64 (bitcast B)),
20512         //                             (v2f64 (bitcast A)))))
20513
20514         CanFold = (isZero(Cond.getOperand(0)) &&
20515                    isZero(Cond.getOperand(1)) &&
20516                    isAllOnes(Cond.getOperand(2)) &&
20517                    isAllOnes(Cond.getOperand(3)));
20518
20519         if (!CanFold && isAllOnes(Cond.getOperand(0)) &&
20520             isAllOnes(Cond.getOperand(1)) &&
20521             isZero(Cond.getOperand(2)) &&
20522             isZero(Cond.getOperand(3))) {
20523           CanFold = true;
20524           std::swap(LHS, RHS);
20525         }
20526
20527         if (CanFold) {
20528           EVT NVT = (VT == MVT::v4i32) ? MVT::v2i64 : MVT::v2f64;
20529           SDValue NewA = DAG.getNode(ISD::BITCAST, DL, NVT, LHS);
20530           SDValue NewB = DAG.getNode(ISD::BITCAST, DL, NVT, RHS);
20531           SDValue Select = getTargetShuffleNode(X86ISD::MOVSD, DL, NVT, NewA,
20532                                                 NewB, DAG);
20533           return DAG.getNode(ISD::BITCAST, DL, VT, Select);
20534         }
20535       }
20536     }
20537   }
20538
20539   // If we know that this node is legal then we know that it is going to be
20540   // matched by one of the SSE/AVX BLEND instructions. These instructions only
20541   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
20542   // to simplify previous instructions.
20543   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
20544       !DCI.isBeforeLegalize() &&
20545       // We explicitly check against v8i16 and v16i16 because, although
20546       // they're marked as Custom, they might only be legal when Cond is a
20547       // build_vector of constants. This will be taken care in a later
20548       // condition.
20549       (TLI.isOperationLegalOrCustom(ISD::VSELECT, VT) && VT != MVT::v16i16 &&
20550        VT != MVT::v8i16)) {
20551     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
20552
20553     // Don't optimize vector selects that map to mask-registers.
20554     if (BitWidth == 1)
20555       return SDValue();
20556
20557     // Check all uses of that condition operand to check whether it will be
20558     // consumed by non-BLEND instructions, which may depend on all bits are set
20559     // properly.
20560     for (SDNode::use_iterator I = Cond->use_begin(),
20561                               E = Cond->use_end(); I != E; ++I)
20562       if (I->getOpcode() != ISD::VSELECT)
20563         // TODO: Add other opcodes eventually lowered into BLEND.
20564         return SDValue();
20565
20566     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
20567     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
20568
20569     APInt KnownZero, KnownOne;
20570     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
20571                                           DCI.isBeforeLegalizeOps());
20572     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
20573         TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne, TLO))
20574       DCI.CommitTargetLoweringOpt(TLO);
20575   }
20576
20577   // We should generate an X86ISD::BLENDI from a vselect if its argument
20578   // is a sign_extend_inreg of an any_extend of a BUILD_VECTOR of
20579   // constants. This specific pattern gets generated when we split a
20580   // selector for a 512 bit vector in a machine without AVX512 (but with
20581   // 256-bit vectors), during legalization:
20582   //
20583   // (vselect (sign_extend (any_extend (BUILD_VECTOR)) i1) LHS RHS)
20584   //
20585   // Iff we find this pattern and the build_vectors are built from
20586   // constants, we translate the vselect into a shuffle_vector that we
20587   // know will be matched by LowerVECTOR_SHUFFLEtoBlend.
20588   if (N->getOpcode() == ISD::VSELECT && !DCI.isBeforeLegalize()) {
20589     SDValue Shuffle = TransformVSELECTtoBlendVECTOR_SHUFFLE(N, DAG, Subtarget);
20590     if (Shuffle.getNode())
20591       return Shuffle;
20592   }
20593
20594   return SDValue();
20595 }
20596
20597 // Check whether a boolean test is testing a boolean value generated by
20598 // X86ISD::SETCC. If so, return the operand of that SETCC and proper condition
20599 // code.
20600 //
20601 // Simplify the following patterns:
20602 // (Op (CMP (SETCC Cond EFLAGS) 1) EQ) or
20603 // (Op (CMP (SETCC Cond EFLAGS) 0) NEQ)
20604 // to (Op EFLAGS Cond)
20605 //
20606 // (Op (CMP (SETCC Cond EFLAGS) 0) EQ) or
20607 // (Op (CMP (SETCC Cond EFLAGS) 1) NEQ)
20608 // to (Op EFLAGS !Cond)
20609 //
20610 // where Op could be BRCOND or CMOV.
20611 //
20612 static SDValue checkBoolTestSetCCCombine(SDValue Cmp, X86::CondCode &CC) {
20613   // Quit if not CMP and SUB with its value result used.
20614   if (Cmp.getOpcode() != X86ISD::CMP &&
20615       (Cmp.getOpcode() != X86ISD::SUB || Cmp.getNode()->hasAnyUseOfValue(0)))
20616       return SDValue();
20617
20618   // Quit if not used as a boolean value.
20619   if (CC != X86::COND_E && CC != X86::COND_NE)
20620     return SDValue();
20621
20622   // Check CMP operands. One of them should be 0 or 1 and the other should be
20623   // an SetCC or extended from it.
20624   SDValue Op1 = Cmp.getOperand(0);
20625   SDValue Op2 = Cmp.getOperand(1);
20626
20627   SDValue SetCC;
20628   const ConstantSDNode* C = nullptr;
20629   bool needOppositeCond = (CC == X86::COND_E);
20630   bool checkAgainstTrue = false; // Is it a comparison against 1?
20631
20632   if ((C = dyn_cast<ConstantSDNode>(Op1)))
20633     SetCC = Op2;
20634   else if ((C = dyn_cast<ConstantSDNode>(Op2)))
20635     SetCC = Op1;
20636   else // Quit if all operands are not constants.
20637     return SDValue();
20638
20639   if (C->getZExtValue() == 1) {
20640     needOppositeCond = !needOppositeCond;
20641     checkAgainstTrue = true;
20642   } else if (C->getZExtValue() != 0)
20643     // Quit if the constant is neither 0 or 1.
20644     return SDValue();
20645
20646   bool truncatedToBoolWithAnd = false;
20647   // Skip (zext $x), (trunc $x), or (and $x, 1) node.
20648   while (SetCC.getOpcode() == ISD::ZERO_EXTEND ||
20649          SetCC.getOpcode() == ISD::TRUNCATE ||
20650          SetCC.getOpcode() == ISD::AND) {
20651     if (SetCC.getOpcode() == ISD::AND) {
20652       int OpIdx = -1;
20653       ConstantSDNode *CS;
20654       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(0))) &&
20655           CS->getZExtValue() == 1)
20656         OpIdx = 1;
20657       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(1))) &&
20658           CS->getZExtValue() == 1)
20659         OpIdx = 0;
20660       if (OpIdx == -1)
20661         break;
20662       SetCC = SetCC.getOperand(OpIdx);
20663       truncatedToBoolWithAnd = true;
20664     } else
20665       SetCC = SetCC.getOperand(0);
20666   }
20667
20668   switch (SetCC.getOpcode()) {
20669   case X86ISD::SETCC_CARRY:
20670     // Since SETCC_CARRY gives output based on R = CF ? ~0 : 0, it's unsafe to
20671     // simplify it if the result of SETCC_CARRY is not canonicalized to 0 or 1,
20672     // i.e. it's a comparison against true but the result of SETCC_CARRY is not
20673     // truncated to i1 using 'and'.
20674     if (checkAgainstTrue && !truncatedToBoolWithAnd)
20675       break;
20676     assert(X86::CondCode(SetCC.getConstantOperandVal(0)) == X86::COND_B &&
20677            "Invalid use of SETCC_CARRY!");
20678     // FALL THROUGH
20679   case X86ISD::SETCC:
20680     // Set the condition code or opposite one if necessary.
20681     CC = X86::CondCode(SetCC.getConstantOperandVal(0));
20682     if (needOppositeCond)
20683       CC = X86::GetOppositeBranchCondition(CC);
20684     return SetCC.getOperand(1);
20685   case X86ISD::CMOV: {
20686     // Check whether false/true value has canonical one, i.e. 0 or 1.
20687     ConstantSDNode *FVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(0));
20688     ConstantSDNode *TVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(1));
20689     // Quit if true value is not a constant.
20690     if (!TVal)
20691       return SDValue();
20692     // Quit if false value is not a constant.
20693     if (!FVal) {
20694       SDValue Op = SetCC.getOperand(0);
20695       // Skip 'zext' or 'trunc' node.
20696       if (Op.getOpcode() == ISD::ZERO_EXTEND ||
20697           Op.getOpcode() == ISD::TRUNCATE)
20698         Op = Op.getOperand(0);
20699       // A special case for rdrand/rdseed, where 0 is set if false cond is
20700       // found.
20701       if ((Op.getOpcode() != X86ISD::RDRAND &&
20702            Op.getOpcode() != X86ISD::RDSEED) || Op.getResNo() != 0)
20703         return SDValue();
20704     }
20705     // Quit if false value is not the constant 0 or 1.
20706     bool FValIsFalse = true;
20707     if (FVal && FVal->getZExtValue() != 0) {
20708       if (FVal->getZExtValue() != 1)
20709         return SDValue();
20710       // If FVal is 1, opposite cond is needed.
20711       needOppositeCond = !needOppositeCond;
20712       FValIsFalse = false;
20713     }
20714     // Quit if TVal is not the constant opposite of FVal.
20715     if (FValIsFalse && TVal->getZExtValue() != 1)
20716       return SDValue();
20717     if (!FValIsFalse && TVal->getZExtValue() != 0)
20718       return SDValue();
20719     CC = X86::CondCode(SetCC.getConstantOperandVal(2));
20720     if (needOppositeCond)
20721       CC = X86::GetOppositeBranchCondition(CC);
20722     return SetCC.getOperand(3);
20723   }
20724   }
20725
20726   return SDValue();
20727 }
20728
20729 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
20730 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
20731                                   TargetLowering::DAGCombinerInfo &DCI,
20732                                   const X86Subtarget *Subtarget) {
20733   SDLoc DL(N);
20734
20735   // If the flag operand isn't dead, don't touch this CMOV.
20736   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
20737     return SDValue();
20738
20739   SDValue FalseOp = N->getOperand(0);
20740   SDValue TrueOp = N->getOperand(1);
20741   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
20742   SDValue Cond = N->getOperand(3);
20743
20744   if (CC == X86::COND_E || CC == X86::COND_NE) {
20745     switch (Cond.getOpcode()) {
20746     default: break;
20747     case X86ISD::BSR:
20748     case X86ISD::BSF:
20749       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
20750       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
20751         return (CC == X86::COND_E) ? FalseOp : TrueOp;
20752     }
20753   }
20754
20755   SDValue Flags;
20756
20757   Flags = checkBoolTestSetCCCombine(Cond, CC);
20758   if (Flags.getNode() &&
20759       // Extra check as FCMOV only supports a subset of X86 cond.
20760       (FalseOp.getValueType() != MVT::f80 || hasFPCMov(CC))) {
20761     SDValue Ops[] = { FalseOp, TrueOp,
20762                       DAG.getConstant(CC, MVT::i8), Flags };
20763     return DAG.getNode(X86ISD::CMOV, DL, N->getVTList(), Ops);
20764   }
20765
20766   // If this is a select between two integer constants, try to do some
20767   // optimizations.  Note that the operands are ordered the opposite of SELECT
20768   // operands.
20769   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
20770     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
20771       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
20772       // larger than FalseC (the false value).
20773       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
20774         CC = X86::GetOppositeBranchCondition(CC);
20775         std::swap(TrueC, FalseC);
20776         std::swap(TrueOp, FalseOp);
20777       }
20778
20779       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
20780       // This is efficient for any integer data type (including i8/i16) and
20781       // shift amount.
20782       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
20783         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
20784                            DAG.getConstant(CC, MVT::i8), Cond);
20785
20786         // Zero extend the condition if needed.
20787         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
20788
20789         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
20790         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
20791                            DAG.getConstant(ShAmt, MVT::i8));
20792         if (N->getNumValues() == 2)  // Dead flag value?
20793           return DCI.CombineTo(N, Cond, SDValue());
20794         return Cond;
20795       }
20796
20797       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
20798       // for any integer data type, including i8/i16.
20799       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
20800         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
20801                            DAG.getConstant(CC, MVT::i8), Cond);
20802
20803         // Zero extend the condition if needed.
20804         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
20805                            FalseC->getValueType(0), Cond);
20806         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20807                            SDValue(FalseC, 0));
20808
20809         if (N->getNumValues() == 2)  // Dead flag value?
20810           return DCI.CombineTo(N, Cond, SDValue());
20811         return Cond;
20812       }
20813
20814       // Optimize cases that will turn into an LEA instruction.  This requires
20815       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
20816       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
20817         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
20818         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
20819
20820         bool isFastMultiplier = false;
20821         if (Diff < 10) {
20822           switch ((unsigned char)Diff) {
20823           default: break;
20824           case 1:  // result = add base, cond
20825           case 2:  // result = lea base(    , cond*2)
20826           case 3:  // result = lea base(cond, cond*2)
20827           case 4:  // result = lea base(    , cond*4)
20828           case 5:  // result = lea base(cond, cond*4)
20829           case 8:  // result = lea base(    , cond*8)
20830           case 9:  // result = lea base(cond, cond*8)
20831             isFastMultiplier = true;
20832             break;
20833           }
20834         }
20835
20836         if (isFastMultiplier) {
20837           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
20838           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
20839                              DAG.getConstant(CC, MVT::i8), Cond);
20840           // Zero extend the condition if needed.
20841           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
20842                              Cond);
20843           // Scale the condition by the difference.
20844           if (Diff != 1)
20845             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
20846                                DAG.getConstant(Diff, Cond.getValueType()));
20847
20848           // Add the base if non-zero.
20849           if (FalseC->getAPIntValue() != 0)
20850             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
20851                                SDValue(FalseC, 0));
20852           if (N->getNumValues() == 2)  // Dead flag value?
20853             return DCI.CombineTo(N, Cond, SDValue());
20854           return Cond;
20855         }
20856       }
20857     }
20858   }
20859
20860   // Handle these cases:
20861   //   (select (x != c), e, c) -> select (x != c), e, x),
20862   //   (select (x == c), c, e) -> select (x == c), x, e)
20863   // where the c is an integer constant, and the "select" is the combination
20864   // of CMOV and CMP.
20865   //
20866   // The rationale for this change is that the conditional-move from a constant
20867   // needs two instructions, however, conditional-move from a register needs
20868   // only one instruction.
20869   //
20870   // CAVEAT: By replacing a constant with a symbolic value, it may obscure
20871   //  some instruction-combining opportunities. This opt needs to be
20872   //  postponed as late as possible.
20873   //
20874   if (!DCI.isBeforeLegalize() && !DCI.isBeforeLegalizeOps()) {
20875     // the DCI.xxxx conditions are provided to postpone the optimization as
20876     // late as possible.
20877
20878     ConstantSDNode *CmpAgainst = nullptr;
20879     if ((Cond.getOpcode() == X86ISD::CMP || Cond.getOpcode() == X86ISD::SUB) &&
20880         (CmpAgainst = dyn_cast<ConstantSDNode>(Cond.getOperand(1))) &&
20881         !isa<ConstantSDNode>(Cond.getOperand(0))) {
20882
20883       if (CC == X86::COND_NE &&
20884           CmpAgainst == dyn_cast<ConstantSDNode>(FalseOp)) {
20885         CC = X86::GetOppositeBranchCondition(CC);
20886         std::swap(TrueOp, FalseOp);
20887       }
20888
20889       if (CC == X86::COND_E &&
20890           CmpAgainst == dyn_cast<ConstantSDNode>(TrueOp)) {
20891         SDValue Ops[] = { FalseOp, Cond.getOperand(0),
20892                           DAG.getConstant(CC, MVT::i8), Cond };
20893         return DAG.getNode(X86ISD::CMOV, DL, N->getVTList (), Ops);
20894       }
20895     }
20896   }
20897
20898   return SDValue();
20899 }
20900
20901 static SDValue PerformINTRINSIC_WO_CHAINCombine(SDNode *N, SelectionDAG &DAG,
20902                                                 const X86Subtarget *Subtarget) {
20903   unsigned IntNo = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
20904   switch (IntNo) {
20905   default: return SDValue();
20906   // SSE/AVX/AVX2 blend intrinsics.
20907   case Intrinsic::x86_avx2_pblendvb:
20908   case Intrinsic::x86_avx2_pblendw:
20909   case Intrinsic::x86_avx2_pblendd_128:
20910   case Intrinsic::x86_avx2_pblendd_256:
20911     // Don't try to simplify this intrinsic if we don't have AVX2.
20912     if (!Subtarget->hasAVX2())
20913       return SDValue();
20914     // FALL-THROUGH
20915   case Intrinsic::x86_avx_blend_pd_256:
20916   case Intrinsic::x86_avx_blend_ps_256:
20917   case Intrinsic::x86_avx_blendv_pd_256:
20918   case Intrinsic::x86_avx_blendv_ps_256:
20919     // Don't try to simplify this intrinsic if we don't have AVX.
20920     if (!Subtarget->hasAVX())
20921       return SDValue();
20922     // FALL-THROUGH
20923   case Intrinsic::x86_sse41_pblendw:
20924   case Intrinsic::x86_sse41_blendpd:
20925   case Intrinsic::x86_sse41_blendps:
20926   case Intrinsic::x86_sse41_blendvps:
20927   case Intrinsic::x86_sse41_blendvpd:
20928   case Intrinsic::x86_sse41_pblendvb: {
20929     SDValue Op0 = N->getOperand(1);
20930     SDValue Op1 = N->getOperand(2);
20931     SDValue Mask = N->getOperand(3);
20932
20933     // Don't try to simplify this intrinsic if we don't have SSE4.1.
20934     if (!Subtarget->hasSSE41())
20935       return SDValue();
20936
20937     // fold (blend A, A, Mask) -> A
20938     if (Op0 == Op1)
20939       return Op0;
20940     // fold (blend A, B, allZeros) -> A
20941     if (ISD::isBuildVectorAllZeros(Mask.getNode()))
20942       return Op0;
20943     // fold (blend A, B, allOnes) -> B
20944     if (ISD::isBuildVectorAllOnes(Mask.getNode()))
20945       return Op1;
20946     
20947     // Simplify the case where the mask is a constant i32 value.
20948     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Mask)) {
20949       if (C->isNullValue())
20950         return Op0;
20951       if (C->isAllOnesValue())
20952         return Op1;
20953     }
20954
20955     return SDValue();
20956   }
20957
20958   // Packed SSE2/AVX2 arithmetic shift immediate intrinsics.
20959   case Intrinsic::x86_sse2_psrai_w:
20960   case Intrinsic::x86_sse2_psrai_d:
20961   case Intrinsic::x86_avx2_psrai_w:
20962   case Intrinsic::x86_avx2_psrai_d:
20963   case Intrinsic::x86_sse2_psra_w:
20964   case Intrinsic::x86_sse2_psra_d:
20965   case Intrinsic::x86_avx2_psra_w:
20966   case Intrinsic::x86_avx2_psra_d: {
20967     SDValue Op0 = N->getOperand(1);
20968     SDValue Op1 = N->getOperand(2);
20969     EVT VT = Op0.getValueType();
20970     assert(VT.isVector() && "Expected a vector type!");
20971
20972     if (isa<BuildVectorSDNode>(Op1))
20973       Op1 = Op1.getOperand(0);
20974
20975     if (!isa<ConstantSDNode>(Op1))
20976       return SDValue();
20977
20978     EVT SVT = VT.getVectorElementType();
20979     unsigned SVTBits = SVT.getSizeInBits();
20980
20981     ConstantSDNode *CND = cast<ConstantSDNode>(Op1);
20982     const APInt &C = APInt(SVTBits, CND->getAPIntValue().getZExtValue());
20983     uint64_t ShAmt = C.getZExtValue();
20984
20985     // Don't try to convert this shift into a ISD::SRA if the shift
20986     // count is bigger than or equal to the element size.
20987     if (ShAmt >= SVTBits)
20988       return SDValue();
20989
20990     // Trivial case: if the shift count is zero, then fold this
20991     // into the first operand.
20992     if (ShAmt == 0)
20993       return Op0;
20994
20995     // Replace this packed shift intrinsic with a target independent
20996     // shift dag node.
20997     SDValue Splat = DAG.getConstant(C, VT);
20998     return DAG.getNode(ISD::SRA, SDLoc(N), VT, Op0, Splat);
20999   }
21000   }
21001 }
21002
21003 /// PerformMulCombine - Optimize a single multiply with constant into two
21004 /// in order to implement it with two cheaper instructions, e.g.
21005 /// LEA + SHL, LEA + LEA.
21006 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
21007                                  TargetLowering::DAGCombinerInfo &DCI) {
21008   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
21009     return SDValue();
21010
21011   EVT VT = N->getValueType(0);
21012   if (VT != MVT::i64)
21013     return SDValue();
21014
21015   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
21016   if (!C)
21017     return SDValue();
21018   uint64_t MulAmt = C->getZExtValue();
21019   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
21020     return SDValue();
21021
21022   uint64_t MulAmt1 = 0;
21023   uint64_t MulAmt2 = 0;
21024   if ((MulAmt % 9) == 0) {
21025     MulAmt1 = 9;
21026     MulAmt2 = MulAmt / 9;
21027   } else if ((MulAmt % 5) == 0) {
21028     MulAmt1 = 5;
21029     MulAmt2 = MulAmt / 5;
21030   } else if ((MulAmt % 3) == 0) {
21031     MulAmt1 = 3;
21032     MulAmt2 = MulAmt / 3;
21033   }
21034   if (MulAmt2 &&
21035       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
21036     SDLoc DL(N);
21037
21038     if (isPowerOf2_64(MulAmt2) &&
21039         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
21040       // If second multiplifer is pow2, issue it first. We want the multiply by
21041       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
21042       // is an add.
21043       std::swap(MulAmt1, MulAmt2);
21044
21045     SDValue NewMul;
21046     if (isPowerOf2_64(MulAmt1))
21047       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
21048                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
21049     else
21050       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
21051                            DAG.getConstant(MulAmt1, VT));
21052
21053     if (isPowerOf2_64(MulAmt2))
21054       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
21055                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
21056     else
21057       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
21058                            DAG.getConstant(MulAmt2, VT));
21059
21060     // Do not add new nodes to DAG combiner worklist.
21061     DCI.CombineTo(N, NewMul, false);
21062   }
21063   return SDValue();
21064 }
21065
21066 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
21067   SDValue N0 = N->getOperand(0);
21068   SDValue N1 = N->getOperand(1);
21069   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
21070   EVT VT = N0.getValueType();
21071
21072   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
21073   // since the result of setcc_c is all zero's or all ones.
21074   if (VT.isInteger() && !VT.isVector() &&
21075       N1C && N0.getOpcode() == ISD::AND &&
21076       N0.getOperand(1).getOpcode() == ISD::Constant) {
21077     SDValue N00 = N0.getOperand(0);
21078     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
21079         ((N00.getOpcode() == ISD::ANY_EXTEND ||
21080           N00.getOpcode() == ISD::ZERO_EXTEND) &&
21081          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
21082       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
21083       APInt ShAmt = N1C->getAPIntValue();
21084       Mask = Mask.shl(ShAmt);
21085       if (Mask != 0)
21086         return DAG.getNode(ISD::AND, SDLoc(N), VT,
21087                            N00, DAG.getConstant(Mask, VT));
21088     }
21089   }
21090
21091   // Hardware support for vector shifts is sparse which makes us scalarize the
21092   // vector operations in many cases. Also, on sandybridge ADD is faster than
21093   // shl.
21094   // (shl V, 1) -> add V,V
21095   if (auto *N1BV = dyn_cast<BuildVectorSDNode>(N1))
21096     if (auto *N1SplatC = N1BV->getConstantSplatNode()) {
21097       assert(N0.getValueType().isVector() && "Invalid vector shift type");
21098       // We shift all of the values by one. In many cases we do not have
21099       // hardware support for this operation. This is better expressed as an ADD
21100       // of two values.
21101       if (N1SplatC->getZExtValue() == 1)
21102         return DAG.getNode(ISD::ADD, SDLoc(N), VT, N0, N0);
21103     }
21104
21105   return SDValue();
21106 }
21107
21108 /// \brief Returns a vector of 0s if the node in input is a vector logical
21109 /// shift by a constant amount which is known to be bigger than or equal
21110 /// to the vector element size in bits.
21111 static SDValue performShiftToAllZeros(SDNode *N, SelectionDAG &DAG,
21112                                       const X86Subtarget *Subtarget) {
21113   EVT VT = N->getValueType(0);
21114
21115   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
21116       (!Subtarget->hasInt256() ||
21117        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
21118     return SDValue();
21119
21120   SDValue Amt = N->getOperand(1);
21121   SDLoc DL(N);
21122   if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Amt))
21123     if (auto *AmtSplat = AmtBV->getConstantSplatNode()) {
21124       APInt ShiftAmt = AmtSplat->getAPIntValue();
21125       unsigned MaxAmount = VT.getVectorElementType().getSizeInBits();
21126
21127       // SSE2/AVX2 logical shifts always return a vector of 0s
21128       // if the shift amount is bigger than or equal to
21129       // the element size. The constant shift amount will be
21130       // encoded as a 8-bit immediate.
21131       if (ShiftAmt.trunc(8).uge(MaxAmount))
21132         return getZeroVector(VT, Subtarget, DAG, DL);
21133     }
21134
21135   return SDValue();
21136 }
21137
21138 /// PerformShiftCombine - Combine shifts.
21139 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
21140                                    TargetLowering::DAGCombinerInfo &DCI,
21141                                    const X86Subtarget *Subtarget) {
21142   if (N->getOpcode() == ISD::SHL) {
21143     SDValue V = PerformSHLCombine(N, DAG);
21144     if (V.getNode()) return V;
21145   }
21146
21147   if (N->getOpcode() != ISD::SRA) {
21148     // Try to fold this logical shift into a zero vector.
21149     SDValue V = performShiftToAllZeros(N, DAG, Subtarget);
21150     if (V.getNode()) return V;
21151   }
21152
21153   return SDValue();
21154 }
21155
21156 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
21157 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
21158 // and friends.  Likewise for OR -> CMPNEQSS.
21159 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
21160                             TargetLowering::DAGCombinerInfo &DCI,
21161                             const X86Subtarget *Subtarget) {
21162   unsigned opcode;
21163
21164   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
21165   // we're requiring SSE2 for both.
21166   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
21167     SDValue N0 = N->getOperand(0);
21168     SDValue N1 = N->getOperand(1);
21169     SDValue CMP0 = N0->getOperand(1);
21170     SDValue CMP1 = N1->getOperand(1);
21171     SDLoc DL(N);
21172
21173     // The SETCCs should both refer to the same CMP.
21174     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
21175       return SDValue();
21176
21177     SDValue CMP00 = CMP0->getOperand(0);
21178     SDValue CMP01 = CMP0->getOperand(1);
21179     EVT     VT    = CMP00.getValueType();
21180
21181     if (VT == MVT::f32 || VT == MVT::f64) {
21182       bool ExpectingFlags = false;
21183       // Check for any users that want flags:
21184       for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
21185            !ExpectingFlags && UI != UE; ++UI)
21186         switch (UI->getOpcode()) {
21187         default:
21188         case ISD::BR_CC:
21189         case ISD::BRCOND:
21190         case ISD::SELECT:
21191           ExpectingFlags = true;
21192           break;
21193         case ISD::CopyToReg:
21194         case ISD::SIGN_EXTEND:
21195         case ISD::ZERO_EXTEND:
21196         case ISD::ANY_EXTEND:
21197           break;
21198         }
21199
21200       if (!ExpectingFlags) {
21201         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
21202         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
21203
21204         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
21205           X86::CondCode tmp = cc0;
21206           cc0 = cc1;
21207           cc1 = tmp;
21208         }
21209
21210         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
21211             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
21212           // FIXME: need symbolic constants for these magic numbers.
21213           // See X86ATTInstPrinter.cpp:printSSECC().
21214           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
21215           if (Subtarget->hasAVX512()) {
21216             SDValue FSetCC = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CMP00,
21217                                          CMP01, DAG.getConstant(x86cc, MVT::i8));
21218             if (N->getValueType(0) != MVT::i1)
21219               return DAG.getNode(ISD::ZERO_EXTEND, DL, N->getValueType(0),
21220                                  FSetCC);
21221             return FSetCC;
21222           }
21223           SDValue OnesOrZeroesF = DAG.getNode(X86ISD::FSETCC, DL,
21224                                               CMP00.getValueType(), CMP00, CMP01,
21225                                               DAG.getConstant(x86cc, MVT::i8));
21226
21227           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
21228           MVT IntVT = is64BitFP ? MVT::i64 : MVT::i32;
21229
21230           if (is64BitFP && !Subtarget->is64Bit()) {
21231             // On a 32-bit target, we cannot bitcast the 64-bit float to a
21232             // 64-bit integer, since that's not a legal type. Since
21233             // OnesOrZeroesF is all ones of all zeroes, we don't need all the
21234             // bits, but can do this little dance to extract the lowest 32 bits
21235             // and work with those going forward.
21236             SDValue Vector64 = DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v2f64,
21237                                            OnesOrZeroesF);
21238             SDValue Vector32 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f32,
21239                                            Vector64);
21240             OnesOrZeroesF = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, MVT::f32,
21241                                         Vector32, DAG.getIntPtrConstant(0));
21242             IntVT = MVT::i32;
21243           }
21244
21245           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, IntVT, OnesOrZeroesF);
21246           SDValue ANDed = DAG.getNode(ISD::AND, DL, IntVT, OnesOrZeroesI,
21247                                       DAG.getConstant(1, IntVT));
21248           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
21249           return OneBitOfTruth;
21250         }
21251       }
21252     }
21253   }
21254   return SDValue();
21255 }
21256
21257 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
21258 /// so it can be folded inside ANDNP.
21259 static bool CanFoldXORWithAllOnes(const SDNode *N) {
21260   EVT VT = N->getValueType(0);
21261
21262   // Match direct AllOnes for 128 and 256-bit vectors
21263   if (ISD::isBuildVectorAllOnes(N))
21264     return true;
21265
21266   // Look through a bit convert.
21267   if (N->getOpcode() == ISD::BITCAST)
21268     N = N->getOperand(0).getNode();
21269
21270   // Sometimes the operand may come from a insert_subvector building a 256-bit
21271   // allones vector
21272   if (VT.is256BitVector() &&
21273       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
21274     SDValue V1 = N->getOperand(0);
21275     SDValue V2 = N->getOperand(1);
21276
21277     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
21278         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
21279         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
21280         ISD::isBuildVectorAllOnes(V2.getNode()))
21281       return true;
21282   }
21283
21284   return false;
21285 }
21286
21287 // On AVX/AVX2 the type v8i1 is legalized to v8i16, which is an XMM sized
21288 // register. In most cases we actually compare or select YMM-sized registers
21289 // and mixing the two types creates horrible code. This method optimizes
21290 // some of the transition sequences.
21291 static SDValue WidenMaskArithmetic(SDNode *N, SelectionDAG &DAG,
21292                                  TargetLowering::DAGCombinerInfo &DCI,
21293                                  const X86Subtarget *Subtarget) {
21294   EVT VT = N->getValueType(0);
21295   if (!VT.is256BitVector())
21296     return SDValue();
21297
21298   assert((N->getOpcode() == ISD::ANY_EXTEND ||
21299           N->getOpcode() == ISD::ZERO_EXTEND ||
21300           N->getOpcode() == ISD::SIGN_EXTEND) && "Invalid Node");
21301
21302   SDValue Narrow = N->getOperand(0);
21303   EVT NarrowVT = Narrow->getValueType(0);
21304   if (!NarrowVT.is128BitVector())
21305     return SDValue();
21306
21307   if (Narrow->getOpcode() != ISD::XOR &&
21308       Narrow->getOpcode() != ISD::AND &&
21309       Narrow->getOpcode() != ISD::OR)
21310     return SDValue();
21311
21312   SDValue N0  = Narrow->getOperand(0);
21313   SDValue N1  = Narrow->getOperand(1);
21314   SDLoc DL(Narrow);
21315
21316   // The Left side has to be a trunc.
21317   if (N0.getOpcode() != ISD::TRUNCATE)
21318     return SDValue();
21319
21320   // The type of the truncated inputs.
21321   EVT WideVT = N0->getOperand(0)->getValueType(0);
21322   if (WideVT != VT)
21323     return SDValue();
21324
21325   // The right side has to be a 'trunc' or a constant vector.
21326   bool RHSTrunc = N1.getOpcode() == ISD::TRUNCATE;
21327   ConstantSDNode *RHSConstSplat = nullptr;
21328   if (auto *RHSBV = dyn_cast<BuildVectorSDNode>(N1))
21329     RHSConstSplat = RHSBV->getConstantSplatNode();
21330   if (!RHSTrunc && !RHSConstSplat)
21331     return SDValue();
21332
21333   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21334
21335   if (!TLI.isOperationLegalOrPromote(Narrow->getOpcode(), WideVT))
21336     return SDValue();
21337
21338   // Set N0 and N1 to hold the inputs to the new wide operation.
21339   N0 = N0->getOperand(0);
21340   if (RHSConstSplat) {
21341     N1 = DAG.getNode(ISD::ZERO_EXTEND, DL, WideVT.getScalarType(),
21342                      SDValue(RHSConstSplat, 0));
21343     SmallVector<SDValue, 8> C(WideVT.getVectorNumElements(), N1);
21344     N1 = DAG.getNode(ISD::BUILD_VECTOR, DL, WideVT, C);
21345   } else if (RHSTrunc) {
21346     N1 = N1->getOperand(0);
21347   }
21348
21349   // Generate the wide operation.
21350   SDValue Op = DAG.getNode(Narrow->getOpcode(), DL, WideVT, N0, N1);
21351   unsigned Opcode = N->getOpcode();
21352   switch (Opcode) {
21353   case ISD::ANY_EXTEND:
21354     return Op;
21355   case ISD::ZERO_EXTEND: {
21356     unsigned InBits = NarrowVT.getScalarType().getSizeInBits();
21357     APInt Mask = APInt::getAllOnesValue(InBits);
21358     Mask = Mask.zext(VT.getScalarType().getSizeInBits());
21359     return DAG.getNode(ISD::AND, DL, VT,
21360                        Op, DAG.getConstant(Mask, VT));
21361   }
21362   case ISD::SIGN_EXTEND:
21363     return DAG.getNode(ISD::SIGN_EXTEND_INREG, DL, VT,
21364                        Op, DAG.getValueType(NarrowVT));
21365   default:
21366     llvm_unreachable("Unexpected opcode");
21367   }
21368 }
21369
21370 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
21371                                  TargetLowering::DAGCombinerInfo &DCI,
21372                                  const X86Subtarget *Subtarget) {
21373   EVT VT = N->getValueType(0);
21374   if (DCI.isBeforeLegalizeOps())
21375     return SDValue();
21376
21377   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
21378   if (R.getNode())
21379     return R;
21380
21381   // Create BEXTR instructions
21382   // BEXTR is ((X >> imm) & (2**size-1))
21383   if (VT == MVT::i32 || VT == MVT::i64) {
21384     SDValue N0 = N->getOperand(0);
21385     SDValue N1 = N->getOperand(1);
21386     SDLoc DL(N);
21387
21388     // Check for BEXTR.
21389     if ((Subtarget->hasBMI() || Subtarget->hasTBM()) &&
21390         (N0.getOpcode() == ISD::SRA || N0.getOpcode() == ISD::SRL)) {
21391       ConstantSDNode *MaskNode = dyn_cast<ConstantSDNode>(N1);
21392       ConstantSDNode *ShiftNode = dyn_cast<ConstantSDNode>(N0.getOperand(1));
21393       if (MaskNode && ShiftNode) {
21394         uint64_t Mask = MaskNode->getZExtValue();
21395         uint64_t Shift = ShiftNode->getZExtValue();
21396         if (isMask_64(Mask)) {
21397           uint64_t MaskSize = CountPopulation_64(Mask);
21398           if (Shift + MaskSize <= VT.getSizeInBits())
21399             return DAG.getNode(X86ISD::BEXTR, DL, VT, N0.getOperand(0),
21400                                DAG.getConstant(Shift | (MaskSize << 8), VT));
21401         }
21402       }
21403     } // BEXTR
21404
21405     return SDValue();
21406   }
21407
21408   // Want to form ANDNP nodes:
21409   // 1) In the hopes of then easily combining them with OR and AND nodes
21410   //    to form PBLEND/PSIGN.
21411   // 2) To match ANDN packed intrinsics
21412   if (VT != MVT::v2i64 && VT != MVT::v4i64)
21413     return SDValue();
21414
21415   SDValue N0 = N->getOperand(0);
21416   SDValue N1 = N->getOperand(1);
21417   SDLoc DL(N);
21418
21419   // Check LHS for vnot
21420   if (N0.getOpcode() == ISD::XOR &&
21421       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
21422       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
21423     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
21424
21425   // Check RHS for vnot
21426   if (N1.getOpcode() == ISD::XOR &&
21427       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
21428       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
21429     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
21430
21431   return SDValue();
21432 }
21433
21434 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
21435                                 TargetLowering::DAGCombinerInfo &DCI,
21436                                 const X86Subtarget *Subtarget) {
21437   if (DCI.isBeforeLegalizeOps())
21438     return SDValue();
21439
21440   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
21441   if (R.getNode())
21442     return R;
21443
21444   SDValue N0 = N->getOperand(0);
21445   SDValue N1 = N->getOperand(1);
21446   EVT VT = N->getValueType(0);
21447
21448   // look for psign/blend
21449   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
21450     if (!Subtarget->hasSSSE3() ||
21451         (VT == MVT::v4i64 && !Subtarget->hasInt256()))
21452       return SDValue();
21453
21454     // Canonicalize pandn to RHS
21455     if (N0.getOpcode() == X86ISD::ANDNP)
21456       std::swap(N0, N1);
21457     // or (and (m, y), (pandn m, x))
21458     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
21459       SDValue Mask = N1.getOperand(0);
21460       SDValue X    = N1.getOperand(1);
21461       SDValue Y;
21462       if (N0.getOperand(0) == Mask)
21463         Y = N0.getOperand(1);
21464       if (N0.getOperand(1) == Mask)
21465         Y = N0.getOperand(0);
21466
21467       // Check to see if the mask appeared in both the AND and ANDNP and
21468       if (!Y.getNode())
21469         return SDValue();
21470
21471       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
21472       // Look through mask bitcast.
21473       if (Mask.getOpcode() == ISD::BITCAST)
21474         Mask = Mask.getOperand(0);
21475       if (X.getOpcode() == ISD::BITCAST)
21476         X = X.getOperand(0);
21477       if (Y.getOpcode() == ISD::BITCAST)
21478         Y = Y.getOperand(0);
21479
21480       EVT MaskVT = Mask.getValueType();
21481
21482       // Validate that the Mask operand is a vector sra node.
21483       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
21484       // there is no psrai.b
21485       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
21486       unsigned SraAmt = ~0;
21487       if (Mask.getOpcode() == ISD::SRA) {
21488         if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Mask.getOperand(1)))
21489           if (auto *AmtConst = AmtBV->getConstantSplatNode())
21490             SraAmt = AmtConst->getZExtValue();
21491       } else if (Mask.getOpcode() == X86ISD::VSRAI) {
21492         SDValue SraC = Mask.getOperand(1);
21493         SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
21494       }
21495       if ((SraAmt + 1) != EltBits)
21496         return SDValue();
21497
21498       SDLoc DL(N);
21499
21500       // Now we know we at least have a plendvb with the mask val.  See if
21501       // we can form a psignb/w/d.
21502       // psign = x.type == y.type == mask.type && y = sub(0, x);
21503       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
21504           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
21505           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
21506         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
21507                "Unsupported VT for PSIGN");
21508         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
21509         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
21510       }
21511       // PBLENDVB only available on SSE 4.1
21512       if (!Subtarget->hasSSE41())
21513         return SDValue();
21514
21515       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
21516
21517       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
21518       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
21519       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
21520       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
21521       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
21522     }
21523   }
21524
21525   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
21526     return SDValue();
21527
21528   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
21529   MachineFunction &MF = DAG.getMachineFunction();
21530   bool OptForSize = MF.getFunction()->getAttributes().
21531     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
21532
21533   // SHLD/SHRD instructions have lower register pressure, but on some
21534   // platforms they have higher latency than the equivalent
21535   // series of shifts/or that would otherwise be generated.
21536   // Don't fold (or (x << c) | (y >> (64 - c))) if SHLD/SHRD instructions
21537   // have higher latencies and we are not optimizing for size.
21538   if (!OptForSize && Subtarget->isSHLDSlow())
21539     return SDValue();
21540
21541   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
21542     std::swap(N0, N1);
21543   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
21544     return SDValue();
21545   if (!N0.hasOneUse() || !N1.hasOneUse())
21546     return SDValue();
21547
21548   SDValue ShAmt0 = N0.getOperand(1);
21549   if (ShAmt0.getValueType() != MVT::i8)
21550     return SDValue();
21551   SDValue ShAmt1 = N1.getOperand(1);
21552   if (ShAmt1.getValueType() != MVT::i8)
21553     return SDValue();
21554   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
21555     ShAmt0 = ShAmt0.getOperand(0);
21556   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
21557     ShAmt1 = ShAmt1.getOperand(0);
21558
21559   SDLoc DL(N);
21560   unsigned Opc = X86ISD::SHLD;
21561   SDValue Op0 = N0.getOperand(0);
21562   SDValue Op1 = N1.getOperand(0);
21563   if (ShAmt0.getOpcode() == ISD::SUB) {
21564     Opc = X86ISD::SHRD;
21565     std::swap(Op0, Op1);
21566     std::swap(ShAmt0, ShAmt1);
21567   }
21568
21569   unsigned Bits = VT.getSizeInBits();
21570   if (ShAmt1.getOpcode() == ISD::SUB) {
21571     SDValue Sum = ShAmt1.getOperand(0);
21572     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
21573       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
21574       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
21575         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
21576       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
21577         return DAG.getNode(Opc, DL, VT,
21578                            Op0, Op1,
21579                            DAG.getNode(ISD::TRUNCATE, DL,
21580                                        MVT::i8, ShAmt0));
21581     }
21582   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
21583     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
21584     if (ShAmt0C &&
21585         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
21586       return DAG.getNode(Opc, DL, VT,
21587                          N0.getOperand(0), N1.getOperand(0),
21588                          DAG.getNode(ISD::TRUNCATE, DL,
21589                                        MVT::i8, ShAmt0));
21590   }
21591
21592   return SDValue();
21593 }
21594
21595 // Generate NEG and CMOV for integer abs.
21596 static SDValue performIntegerAbsCombine(SDNode *N, SelectionDAG &DAG) {
21597   EVT VT = N->getValueType(0);
21598
21599   // Since X86 does not have CMOV for 8-bit integer, we don't convert
21600   // 8-bit integer abs to NEG and CMOV.
21601   if (VT.isInteger() && VT.getSizeInBits() == 8)
21602     return SDValue();
21603
21604   SDValue N0 = N->getOperand(0);
21605   SDValue N1 = N->getOperand(1);
21606   SDLoc DL(N);
21607
21608   // Check pattern of XOR(ADD(X,Y), Y) where Y is SRA(X, size(X)-1)
21609   // and change it to SUB and CMOV.
21610   if (VT.isInteger() && N->getOpcode() == ISD::XOR &&
21611       N0.getOpcode() == ISD::ADD &&
21612       N0.getOperand(1) == N1 &&
21613       N1.getOpcode() == ISD::SRA &&
21614       N1.getOperand(0) == N0.getOperand(0))
21615     if (ConstantSDNode *Y1C = dyn_cast<ConstantSDNode>(N1.getOperand(1)))
21616       if (Y1C->getAPIntValue() == VT.getSizeInBits()-1) {
21617         // Generate SUB & CMOV.
21618         SDValue Neg = DAG.getNode(X86ISD::SUB, DL, DAG.getVTList(VT, MVT::i32),
21619                                   DAG.getConstant(0, VT), N0.getOperand(0));
21620
21621         SDValue Ops[] = { N0.getOperand(0), Neg,
21622                           DAG.getConstant(X86::COND_GE, MVT::i8),
21623                           SDValue(Neg.getNode(), 1) };
21624         return DAG.getNode(X86ISD::CMOV, DL, DAG.getVTList(VT, MVT::Glue), Ops);
21625       }
21626   return SDValue();
21627 }
21628
21629 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
21630 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
21631                                  TargetLowering::DAGCombinerInfo &DCI,
21632                                  const X86Subtarget *Subtarget) {
21633   if (DCI.isBeforeLegalizeOps())
21634     return SDValue();
21635
21636   if (Subtarget->hasCMov()) {
21637     SDValue RV = performIntegerAbsCombine(N, DAG);
21638     if (RV.getNode())
21639       return RV;
21640   }
21641
21642   return SDValue();
21643 }
21644
21645 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
21646 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
21647                                   TargetLowering::DAGCombinerInfo &DCI,
21648                                   const X86Subtarget *Subtarget) {
21649   LoadSDNode *Ld = cast<LoadSDNode>(N);
21650   EVT RegVT = Ld->getValueType(0);
21651   EVT MemVT = Ld->getMemoryVT();
21652   SDLoc dl(Ld);
21653   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21654
21655   // On Sandybridge unaligned 256bit loads are inefficient.
21656   ISD::LoadExtType Ext = Ld->getExtensionType();
21657   unsigned Alignment = Ld->getAlignment();
21658   bool IsAligned = Alignment == 0 || Alignment >= MemVT.getSizeInBits()/8;
21659   if (RegVT.is256BitVector() && !Subtarget->hasInt256() &&
21660       !DCI.isBeforeLegalizeOps() && !IsAligned && Ext == ISD::NON_EXTLOAD) {
21661     unsigned NumElems = RegVT.getVectorNumElements();
21662     if (NumElems < 2)
21663       return SDValue();
21664
21665     SDValue Ptr = Ld->getBasePtr();
21666     SDValue Increment = DAG.getConstant(16, TLI.getPointerTy());
21667
21668     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
21669                                   NumElems/2);
21670     SDValue Load1 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
21671                                 Ld->getPointerInfo(), Ld->isVolatile(),
21672                                 Ld->isNonTemporal(), Ld->isInvariant(),
21673                                 Alignment);
21674     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
21675     SDValue Load2 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
21676                                 Ld->getPointerInfo(), Ld->isVolatile(),
21677                                 Ld->isNonTemporal(), Ld->isInvariant(),
21678                                 std::min(16U, Alignment));
21679     SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
21680                              Load1.getValue(1),
21681                              Load2.getValue(1));
21682
21683     SDValue NewVec = DAG.getUNDEF(RegVT);
21684     NewVec = Insert128BitVector(NewVec, Load1, 0, DAG, dl);
21685     NewVec = Insert128BitVector(NewVec, Load2, NumElems/2, DAG, dl);
21686     return DCI.CombineTo(N, NewVec, TF, true);
21687   }
21688
21689   return SDValue();
21690 }
21691
21692 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
21693 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
21694                                    const X86Subtarget *Subtarget) {
21695   StoreSDNode *St = cast<StoreSDNode>(N);
21696   EVT VT = St->getValue().getValueType();
21697   EVT StVT = St->getMemoryVT();
21698   SDLoc dl(St);
21699   SDValue StoredVal = St->getOperand(1);
21700   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21701
21702   // If we are saving a concatenation of two XMM registers, perform two stores.
21703   // On Sandy Bridge, 256-bit memory operations are executed by two
21704   // 128-bit ports. However, on Haswell it is better to issue a single 256-bit
21705   // memory  operation.
21706   unsigned Alignment = St->getAlignment();
21707   bool IsAligned = Alignment == 0 || Alignment >= VT.getSizeInBits()/8;
21708   if (VT.is256BitVector() && !Subtarget->hasInt256() &&
21709       StVT == VT && !IsAligned) {
21710     unsigned NumElems = VT.getVectorNumElements();
21711     if (NumElems < 2)
21712       return SDValue();
21713
21714     SDValue Value0 = Extract128BitVector(StoredVal, 0, DAG, dl);
21715     SDValue Value1 = Extract128BitVector(StoredVal, NumElems/2, DAG, dl);
21716
21717     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
21718     SDValue Ptr0 = St->getBasePtr();
21719     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
21720
21721     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
21722                                 St->getPointerInfo(), St->isVolatile(),
21723                                 St->isNonTemporal(), Alignment);
21724     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
21725                                 St->getPointerInfo(), St->isVolatile(),
21726                                 St->isNonTemporal(),
21727                                 std::min(16U, Alignment));
21728     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
21729   }
21730
21731   // Optimize trunc store (of multiple scalars) to shuffle and store.
21732   // First, pack all of the elements in one place. Next, store to memory
21733   // in fewer chunks.
21734   if (St->isTruncatingStore() && VT.isVector()) {
21735     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21736     unsigned NumElems = VT.getVectorNumElements();
21737     assert(StVT != VT && "Cannot truncate to the same type");
21738     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
21739     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
21740
21741     // From, To sizes and ElemCount must be pow of two
21742     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
21743     // We are going to use the original vector elt for storing.
21744     // Accumulated smaller vector elements must be a multiple of the store size.
21745     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
21746
21747     unsigned SizeRatio  = FromSz / ToSz;
21748
21749     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
21750
21751     // Create a type on which we perform the shuffle
21752     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
21753             StVT.getScalarType(), NumElems*SizeRatio);
21754
21755     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
21756
21757     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
21758     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
21759     for (unsigned i = 0; i != NumElems; ++i)
21760       ShuffleVec[i] = i * SizeRatio;
21761
21762     // Can't shuffle using an illegal type.
21763     if (!TLI.isTypeLegal(WideVecVT))
21764       return SDValue();
21765
21766     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
21767                                          DAG.getUNDEF(WideVecVT),
21768                                          &ShuffleVec[0]);
21769     // At this point all of the data is stored at the bottom of the
21770     // register. We now need to save it to mem.
21771
21772     // Find the largest store unit
21773     MVT StoreType = MVT::i8;
21774     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
21775          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
21776       MVT Tp = (MVT::SimpleValueType)tp;
21777       if (TLI.isTypeLegal(Tp) && Tp.getSizeInBits() <= NumElems * ToSz)
21778         StoreType = Tp;
21779     }
21780
21781     // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
21782     if (TLI.isTypeLegal(MVT::f64) && StoreType.getSizeInBits() < 64 &&
21783         (64 <= NumElems * ToSz))
21784       StoreType = MVT::f64;
21785
21786     // Bitcast the original vector into a vector of store-size units
21787     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
21788             StoreType, VT.getSizeInBits()/StoreType.getSizeInBits());
21789     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
21790     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
21791     SmallVector<SDValue, 8> Chains;
21792     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
21793                                         TLI.getPointerTy());
21794     SDValue Ptr = St->getBasePtr();
21795
21796     // Perform one or more big stores into memory.
21797     for (unsigned i=0, e=(ToSz*NumElems)/StoreType.getSizeInBits(); i!=e; ++i) {
21798       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
21799                                    StoreType, ShuffWide,
21800                                    DAG.getIntPtrConstant(i));
21801       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
21802                                 St->getPointerInfo(), St->isVolatile(),
21803                                 St->isNonTemporal(), St->getAlignment());
21804       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
21805       Chains.push_back(Ch);
21806     }
21807
21808     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
21809   }
21810
21811   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
21812   // the FP state in cases where an emms may be missing.
21813   // A preferable solution to the general problem is to figure out the right
21814   // places to insert EMMS.  This qualifies as a quick hack.
21815
21816   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
21817   if (VT.getSizeInBits() != 64)
21818     return SDValue();
21819
21820   const Function *F = DAG.getMachineFunction().getFunction();
21821   bool NoImplicitFloatOps = F->getAttributes().
21822     hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
21823   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
21824                      && Subtarget->hasSSE2();
21825   if ((VT.isVector() ||
21826        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
21827       isa<LoadSDNode>(St->getValue()) &&
21828       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
21829       St->getChain().hasOneUse() && !St->isVolatile()) {
21830     SDNode* LdVal = St->getValue().getNode();
21831     LoadSDNode *Ld = nullptr;
21832     int TokenFactorIndex = -1;
21833     SmallVector<SDValue, 8> Ops;
21834     SDNode* ChainVal = St->getChain().getNode();
21835     // Must be a store of a load.  We currently handle two cases:  the load
21836     // is a direct child, and it's under an intervening TokenFactor.  It is
21837     // possible to dig deeper under nested TokenFactors.
21838     if (ChainVal == LdVal)
21839       Ld = cast<LoadSDNode>(St->getChain());
21840     else if (St->getValue().hasOneUse() &&
21841              ChainVal->getOpcode() == ISD::TokenFactor) {
21842       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
21843         if (ChainVal->getOperand(i).getNode() == LdVal) {
21844           TokenFactorIndex = i;
21845           Ld = cast<LoadSDNode>(St->getValue());
21846         } else
21847           Ops.push_back(ChainVal->getOperand(i));
21848       }
21849     }
21850
21851     if (!Ld || !ISD::isNormalLoad(Ld))
21852       return SDValue();
21853
21854     // If this is not the MMX case, i.e. we are just turning i64 load/store
21855     // into f64 load/store, avoid the transformation if there are multiple
21856     // uses of the loaded value.
21857     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
21858       return SDValue();
21859
21860     SDLoc LdDL(Ld);
21861     SDLoc StDL(N);
21862     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
21863     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
21864     // pair instead.
21865     if (Subtarget->is64Bit() || F64IsLegal) {
21866       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
21867       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
21868                                   Ld->getPointerInfo(), Ld->isVolatile(),
21869                                   Ld->isNonTemporal(), Ld->isInvariant(),
21870                                   Ld->getAlignment());
21871       SDValue NewChain = NewLd.getValue(1);
21872       if (TokenFactorIndex != -1) {
21873         Ops.push_back(NewChain);
21874         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
21875       }
21876       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
21877                           St->getPointerInfo(),
21878                           St->isVolatile(), St->isNonTemporal(),
21879                           St->getAlignment());
21880     }
21881
21882     // Otherwise, lower to two pairs of 32-bit loads / stores.
21883     SDValue LoAddr = Ld->getBasePtr();
21884     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
21885                                  DAG.getConstant(4, MVT::i32));
21886
21887     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
21888                                Ld->getPointerInfo(),
21889                                Ld->isVolatile(), Ld->isNonTemporal(),
21890                                Ld->isInvariant(), Ld->getAlignment());
21891     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
21892                                Ld->getPointerInfo().getWithOffset(4),
21893                                Ld->isVolatile(), Ld->isNonTemporal(),
21894                                Ld->isInvariant(),
21895                                MinAlign(Ld->getAlignment(), 4));
21896
21897     SDValue NewChain = LoLd.getValue(1);
21898     if (TokenFactorIndex != -1) {
21899       Ops.push_back(LoLd);
21900       Ops.push_back(HiLd);
21901       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
21902     }
21903
21904     LoAddr = St->getBasePtr();
21905     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
21906                          DAG.getConstant(4, MVT::i32));
21907
21908     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
21909                                 St->getPointerInfo(),
21910                                 St->isVolatile(), St->isNonTemporal(),
21911                                 St->getAlignment());
21912     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
21913                                 St->getPointerInfo().getWithOffset(4),
21914                                 St->isVolatile(),
21915                                 St->isNonTemporal(),
21916                                 MinAlign(St->getAlignment(), 4));
21917     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
21918   }
21919   return SDValue();
21920 }
21921
21922 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
21923 /// and return the operands for the horizontal operation in LHS and RHS.  A
21924 /// horizontal operation performs the binary operation on successive elements
21925 /// of its first operand, then on successive elements of its second operand,
21926 /// returning the resulting values in a vector.  For example, if
21927 ///   A = < float a0, float a1, float a2, float a3 >
21928 /// and
21929 ///   B = < float b0, float b1, float b2, float b3 >
21930 /// then the result of doing a horizontal operation on A and B is
21931 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
21932 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
21933 /// A horizontal-op B, for some already available A and B, and if so then LHS is
21934 /// set to A, RHS to B, and the routine returns 'true'.
21935 /// Note that the binary operation should have the property that if one of the
21936 /// operands is UNDEF then the result is UNDEF.
21937 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
21938   // Look for the following pattern: if
21939   //   A = < float a0, float a1, float a2, float a3 >
21940   //   B = < float b0, float b1, float b2, float b3 >
21941   // and
21942   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
21943   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
21944   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
21945   // which is A horizontal-op B.
21946
21947   // At least one of the operands should be a vector shuffle.
21948   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
21949       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
21950     return false;
21951
21952   MVT VT = LHS.getSimpleValueType();
21953
21954   assert((VT.is128BitVector() || VT.is256BitVector()) &&
21955          "Unsupported vector type for horizontal add/sub");
21956
21957   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
21958   // operate independently on 128-bit lanes.
21959   unsigned NumElts = VT.getVectorNumElements();
21960   unsigned NumLanes = VT.getSizeInBits()/128;
21961   unsigned NumLaneElts = NumElts / NumLanes;
21962   assert((NumLaneElts % 2 == 0) &&
21963          "Vector type should have an even number of elements in each lane");
21964   unsigned HalfLaneElts = NumLaneElts/2;
21965
21966   // View LHS in the form
21967   //   LHS = VECTOR_SHUFFLE A, B, LMask
21968   // If LHS is not a shuffle then pretend it is the shuffle
21969   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
21970   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
21971   // type VT.
21972   SDValue A, B;
21973   SmallVector<int, 16> LMask(NumElts);
21974   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
21975     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
21976       A = LHS.getOperand(0);
21977     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
21978       B = LHS.getOperand(1);
21979     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
21980     std::copy(Mask.begin(), Mask.end(), LMask.begin());
21981   } else {
21982     if (LHS.getOpcode() != ISD::UNDEF)
21983       A = LHS;
21984     for (unsigned i = 0; i != NumElts; ++i)
21985       LMask[i] = i;
21986   }
21987
21988   // Likewise, view RHS in the form
21989   //   RHS = VECTOR_SHUFFLE C, D, RMask
21990   SDValue C, D;
21991   SmallVector<int, 16> RMask(NumElts);
21992   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
21993     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
21994       C = RHS.getOperand(0);
21995     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
21996       D = RHS.getOperand(1);
21997     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
21998     std::copy(Mask.begin(), Mask.end(), RMask.begin());
21999   } else {
22000     if (RHS.getOpcode() != ISD::UNDEF)
22001       C = RHS;
22002     for (unsigned i = 0; i != NumElts; ++i)
22003       RMask[i] = i;
22004   }
22005
22006   // Check that the shuffles are both shuffling the same vectors.
22007   if (!(A == C && B == D) && !(A == D && B == C))
22008     return false;
22009
22010   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
22011   if (!A.getNode() && !B.getNode())
22012     return false;
22013
22014   // If A and B occur in reverse order in RHS, then "swap" them (which means
22015   // rewriting the mask).
22016   if (A != C)
22017     CommuteVectorShuffleMask(RMask, NumElts);
22018
22019   // At this point LHS and RHS are equivalent to
22020   //   LHS = VECTOR_SHUFFLE A, B, LMask
22021   //   RHS = VECTOR_SHUFFLE A, B, RMask
22022   // Check that the masks correspond to performing a horizontal operation.
22023   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
22024     for (unsigned i = 0; i != NumLaneElts; ++i) {
22025       int LIdx = LMask[i+l], RIdx = RMask[i+l];
22026
22027       // Ignore any UNDEF components.
22028       if (LIdx < 0 || RIdx < 0 ||
22029           (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
22030           (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
22031         continue;
22032
22033       // Check that successive elements are being operated on.  If not, this is
22034       // not a horizontal operation.
22035       unsigned Src = (i/HalfLaneElts); // each lane is split between srcs
22036       int Index = 2*(i%HalfLaneElts) + NumElts*Src + l;
22037       if (!(LIdx == Index && RIdx == Index + 1) &&
22038           !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
22039         return false;
22040     }
22041   }
22042
22043   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
22044   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
22045   return true;
22046 }
22047
22048 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
22049 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
22050                                   const X86Subtarget *Subtarget) {
22051   EVT VT = N->getValueType(0);
22052   SDValue LHS = N->getOperand(0);
22053   SDValue RHS = N->getOperand(1);
22054
22055   // Try to synthesize horizontal adds from adds of shuffles.
22056   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
22057        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
22058       isHorizontalBinOp(LHS, RHS, true))
22059     return DAG.getNode(X86ISD::FHADD, SDLoc(N), VT, LHS, RHS);
22060   return SDValue();
22061 }
22062
22063 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
22064 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
22065                                   const X86Subtarget *Subtarget) {
22066   EVT VT = N->getValueType(0);
22067   SDValue LHS = N->getOperand(0);
22068   SDValue RHS = N->getOperand(1);
22069
22070   // Try to synthesize horizontal subs from subs of shuffles.
22071   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
22072        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
22073       isHorizontalBinOp(LHS, RHS, false))
22074     return DAG.getNode(X86ISD::FHSUB, SDLoc(N), VT, LHS, RHS);
22075   return SDValue();
22076 }
22077
22078 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
22079 /// X86ISD::FXOR nodes.
22080 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
22081   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
22082   // F[X]OR(0.0, x) -> x
22083   // F[X]OR(x, 0.0) -> x
22084   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
22085     if (C->getValueAPF().isPosZero())
22086       return N->getOperand(1);
22087   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
22088     if (C->getValueAPF().isPosZero())
22089       return N->getOperand(0);
22090   return SDValue();
22091 }
22092
22093 /// PerformFMinFMaxCombine - Do target-specific dag combines on X86ISD::FMIN and
22094 /// X86ISD::FMAX nodes.
22095 static SDValue PerformFMinFMaxCombine(SDNode *N, SelectionDAG &DAG) {
22096   assert(N->getOpcode() == X86ISD::FMIN || N->getOpcode() == X86ISD::FMAX);
22097
22098   // Only perform optimizations if UnsafeMath is used.
22099   if (!DAG.getTarget().Options.UnsafeFPMath)
22100     return SDValue();
22101
22102   // If we run in unsafe-math mode, then convert the FMAX and FMIN nodes
22103   // into FMINC and FMAXC, which are Commutative operations.
22104   unsigned NewOp = 0;
22105   switch (N->getOpcode()) {
22106     default: llvm_unreachable("unknown opcode");
22107     case X86ISD::FMIN:  NewOp = X86ISD::FMINC; break;
22108     case X86ISD::FMAX:  NewOp = X86ISD::FMAXC; break;
22109   }
22110
22111   return DAG.getNode(NewOp, SDLoc(N), N->getValueType(0),
22112                      N->getOperand(0), N->getOperand(1));
22113 }
22114
22115 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
22116 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
22117   // FAND(0.0, x) -> 0.0
22118   // FAND(x, 0.0) -> 0.0
22119   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
22120     if (C->getValueAPF().isPosZero())
22121       return N->getOperand(0);
22122   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
22123     if (C->getValueAPF().isPosZero())
22124       return N->getOperand(1);
22125   return SDValue();
22126 }
22127
22128 /// PerformFANDNCombine - Do target-specific dag combines on X86ISD::FANDN nodes
22129 static SDValue PerformFANDNCombine(SDNode *N, SelectionDAG &DAG) {
22130   // FANDN(x, 0.0) -> 0.0
22131   // FANDN(0.0, x) -> x
22132   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
22133     if (C->getValueAPF().isPosZero())
22134       return N->getOperand(1);
22135   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
22136     if (C->getValueAPF().isPosZero())
22137       return N->getOperand(1);
22138   return SDValue();
22139 }
22140
22141 static SDValue PerformBTCombine(SDNode *N,
22142                                 SelectionDAG &DAG,
22143                                 TargetLowering::DAGCombinerInfo &DCI) {
22144   // BT ignores high bits in the bit index operand.
22145   SDValue Op1 = N->getOperand(1);
22146   if (Op1.hasOneUse()) {
22147     unsigned BitWidth = Op1.getValueSizeInBits();
22148     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
22149     APInt KnownZero, KnownOne;
22150     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
22151                                           !DCI.isBeforeLegalizeOps());
22152     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22153     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
22154         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
22155       DCI.CommitTargetLoweringOpt(TLO);
22156   }
22157   return SDValue();
22158 }
22159
22160 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
22161   SDValue Op = N->getOperand(0);
22162   if (Op.getOpcode() == ISD::BITCAST)
22163     Op = Op.getOperand(0);
22164   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
22165   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
22166       VT.getVectorElementType().getSizeInBits() ==
22167       OpVT.getVectorElementType().getSizeInBits()) {
22168     return DAG.getNode(ISD::BITCAST, SDLoc(N), VT, Op);
22169   }
22170   return SDValue();
22171 }
22172
22173 static SDValue PerformSIGN_EXTEND_INREGCombine(SDNode *N, SelectionDAG &DAG,
22174                                                const X86Subtarget *Subtarget) {
22175   EVT VT = N->getValueType(0);
22176   if (!VT.isVector())
22177     return SDValue();
22178
22179   SDValue N0 = N->getOperand(0);
22180   SDValue N1 = N->getOperand(1);
22181   EVT ExtraVT = cast<VTSDNode>(N1)->getVT();
22182   SDLoc dl(N);
22183
22184   // The SIGN_EXTEND_INREG to v4i64 is expensive operation on the
22185   // both SSE and AVX2 since there is no sign-extended shift right
22186   // operation on a vector with 64-bit elements.
22187   //(sext_in_reg (v4i64 anyext (v4i32 x )), ExtraVT) ->
22188   // (v4i64 sext (v4i32 sext_in_reg (v4i32 x , ExtraVT)))
22189   if (VT == MVT::v4i64 && (N0.getOpcode() == ISD::ANY_EXTEND ||
22190       N0.getOpcode() == ISD::SIGN_EXTEND)) {
22191     SDValue N00 = N0.getOperand(0);
22192
22193     // EXTLOAD has a better solution on AVX2,
22194     // it may be replaced with X86ISD::VSEXT node.
22195     if (N00.getOpcode() == ISD::LOAD && Subtarget->hasInt256())
22196       if (!ISD::isNormalLoad(N00.getNode()))
22197         return SDValue();
22198
22199     if (N00.getValueType() == MVT::v4i32 && ExtraVT.getSizeInBits() < 128) {
22200         SDValue Tmp = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32,
22201                                   N00, N1);
22202       return DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::v4i64, Tmp);
22203     }
22204   }
22205   return SDValue();
22206 }
22207
22208 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
22209                                   TargetLowering::DAGCombinerInfo &DCI,
22210                                   const X86Subtarget *Subtarget) {
22211   if (!DCI.isBeforeLegalizeOps())
22212     return SDValue();
22213
22214   if (!Subtarget->hasFp256())
22215     return SDValue();
22216
22217   EVT VT = N->getValueType(0);
22218   if (VT.isVector() && VT.getSizeInBits() == 256) {
22219     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
22220     if (R.getNode())
22221       return R;
22222   }
22223
22224   return SDValue();
22225 }
22226
22227 static SDValue PerformFMACombine(SDNode *N, SelectionDAG &DAG,
22228                                  const X86Subtarget* Subtarget) {
22229   SDLoc dl(N);
22230   EVT VT = N->getValueType(0);
22231
22232   // Let legalize expand this if it isn't a legal type yet.
22233   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
22234     return SDValue();
22235
22236   EVT ScalarVT = VT.getScalarType();
22237   if ((ScalarVT != MVT::f32 && ScalarVT != MVT::f64) ||
22238       (!Subtarget->hasFMA() && !Subtarget->hasFMA4()))
22239     return SDValue();
22240
22241   SDValue A = N->getOperand(0);
22242   SDValue B = N->getOperand(1);
22243   SDValue C = N->getOperand(2);
22244
22245   bool NegA = (A.getOpcode() == ISD::FNEG);
22246   bool NegB = (B.getOpcode() == ISD::FNEG);
22247   bool NegC = (C.getOpcode() == ISD::FNEG);
22248
22249   // Negative multiplication when NegA xor NegB
22250   bool NegMul = (NegA != NegB);
22251   if (NegA)
22252     A = A.getOperand(0);
22253   if (NegB)
22254     B = B.getOperand(0);
22255   if (NegC)
22256     C = C.getOperand(0);
22257
22258   unsigned Opcode;
22259   if (!NegMul)
22260     Opcode = (!NegC) ? X86ISD::FMADD : X86ISD::FMSUB;
22261   else
22262     Opcode = (!NegC) ? X86ISD::FNMADD : X86ISD::FNMSUB;
22263
22264   return DAG.getNode(Opcode, dl, VT, A, B, C);
22265 }
22266
22267 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
22268                                   TargetLowering::DAGCombinerInfo &DCI,
22269                                   const X86Subtarget *Subtarget) {
22270   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
22271   //           (and (i32 x86isd::setcc_carry), 1)
22272   // This eliminates the zext. This transformation is necessary because
22273   // ISD::SETCC is always legalized to i8.
22274   SDLoc dl(N);
22275   SDValue N0 = N->getOperand(0);
22276   EVT VT = N->getValueType(0);
22277
22278   if (N0.getOpcode() == ISD::AND &&
22279       N0.hasOneUse() &&
22280       N0.getOperand(0).hasOneUse()) {
22281     SDValue N00 = N0.getOperand(0);
22282     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
22283       ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
22284       if (!C || C->getZExtValue() != 1)
22285         return SDValue();
22286       return DAG.getNode(ISD::AND, dl, VT,
22287                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
22288                                      N00.getOperand(0), N00.getOperand(1)),
22289                          DAG.getConstant(1, VT));
22290     }
22291   }
22292
22293   if (N0.getOpcode() == ISD::TRUNCATE &&
22294       N0.hasOneUse() &&
22295       N0.getOperand(0).hasOneUse()) {
22296     SDValue N00 = N0.getOperand(0);
22297     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
22298       return DAG.getNode(ISD::AND, dl, VT,
22299                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
22300                                      N00.getOperand(0), N00.getOperand(1)),
22301                          DAG.getConstant(1, VT));
22302     }
22303   }
22304   if (VT.is256BitVector()) {
22305     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
22306     if (R.getNode())
22307       return R;
22308   }
22309
22310   return SDValue();
22311 }
22312
22313 // Optimize x == -y --> x+y == 0
22314 //          x != -y --> x+y != 0
22315 static SDValue PerformISDSETCCCombine(SDNode *N, SelectionDAG &DAG,
22316                                       const X86Subtarget* Subtarget) {
22317   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
22318   SDValue LHS = N->getOperand(0);
22319   SDValue RHS = N->getOperand(1);
22320   EVT VT = N->getValueType(0);
22321   SDLoc DL(N);
22322
22323   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && LHS.getOpcode() == ISD::SUB)
22324     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(LHS.getOperand(0)))
22325       if (C->getAPIntValue() == 0 && LHS.hasOneUse()) {
22326         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
22327                                    LHS.getValueType(), RHS, LHS.getOperand(1));
22328         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
22329                             addV, DAG.getConstant(0, addV.getValueType()), CC);
22330       }
22331   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && RHS.getOpcode() == ISD::SUB)
22332     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS.getOperand(0)))
22333       if (C->getAPIntValue() == 0 && RHS.hasOneUse()) {
22334         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
22335                                    RHS.getValueType(), LHS, RHS.getOperand(1));
22336         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
22337                             addV, DAG.getConstant(0, addV.getValueType()), CC);
22338       }
22339
22340   if (VT.getScalarType() == MVT::i1) {
22341     bool IsSEXT0 = (LHS.getOpcode() == ISD::SIGN_EXTEND) &&
22342       (LHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
22343     bool IsVZero0 = ISD::isBuildVectorAllZeros(LHS.getNode());
22344     if (!IsSEXT0 && !IsVZero0)
22345       return SDValue();
22346     bool IsSEXT1 = (RHS.getOpcode() == ISD::SIGN_EXTEND) &&
22347       (RHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
22348     bool IsVZero1 = ISD::isBuildVectorAllZeros(RHS.getNode());
22349
22350     if (!IsSEXT1 && !IsVZero1)
22351       return SDValue();
22352
22353     if (IsSEXT0 && IsVZero1) {
22354       assert(VT == LHS.getOperand(0).getValueType() && "Uexpected operand type");
22355       if (CC == ISD::SETEQ)
22356         return DAG.getNOT(DL, LHS.getOperand(0), VT);
22357       return LHS.getOperand(0);
22358     }
22359     if (IsSEXT1 && IsVZero0) {
22360       assert(VT == RHS.getOperand(0).getValueType() && "Uexpected operand type");
22361       if (CC == ISD::SETEQ)
22362         return DAG.getNOT(DL, RHS.getOperand(0), VT);
22363       return RHS.getOperand(0);
22364     }
22365   }
22366
22367   return SDValue();
22368 }
22369
22370 static SDValue PerformINSERTPSCombine(SDNode *N, SelectionDAG &DAG,
22371                                       const X86Subtarget *Subtarget) {
22372   SDLoc dl(N);
22373   MVT VT = N->getOperand(1)->getSimpleValueType(0);
22374   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
22375          "X86insertps is only defined for v4x32");
22376
22377   SDValue Ld = N->getOperand(1);
22378   if (MayFoldLoad(Ld)) {
22379     // Extract the countS bits from the immediate so we can get the proper
22380     // address when narrowing the vector load to a specific element.
22381     // When the second source op is a memory address, interps doesn't use
22382     // countS and just gets an f32 from that address.
22383     unsigned DestIndex =
22384         cast<ConstantSDNode>(N->getOperand(2))->getZExtValue() >> 6;
22385     Ld = NarrowVectorLoadToElement(cast<LoadSDNode>(Ld), DestIndex, DAG);
22386   } else
22387     return SDValue();
22388
22389   // Create this as a scalar to vector to match the instruction pattern.
22390   SDValue LoadScalarToVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Ld);
22391   // countS bits are ignored when loading from memory on insertps, which
22392   // means we don't need to explicitly set them to 0.
22393   return DAG.getNode(X86ISD::INSERTPS, dl, VT, N->getOperand(0),
22394                      LoadScalarToVector, N->getOperand(2));
22395 }
22396
22397 // Helper function of PerformSETCCCombine. It is to materialize "setb reg"
22398 // as "sbb reg,reg", since it can be extended without zext and produces
22399 // an all-ones bit which is more useful than 0/1 in some cases.
22400 static SDValue MaterializeSETB(SDLoc DL, SDValue EFLAGS, SelectionDAG &DAG,
22401                                MVT VT) {
22402   if (VT == MVT::i8)
22403     return DAG.getNode(ISD::AND, DL, VT,
22404                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
22405                                    DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS),
22406                        DAG.getConstant(1, VT));
22407   assert (VT == MVT::i1 && "Unexpected type for SECCC node");
22408   return DAG.getNode(ISD::TRUNCATE, DL, MVT::i1,
22409                      DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
22410                                  DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS));
22411 }
22412
22413 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
22414 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG,
22415                                    TargetLowering::DAGCombinerInfo &DCI,
22416                                    const X86Subtarget *Subtarget) {
22417   SDLoc DL(N);
22418   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(0));
22419   SDValue EFLAGS = N->getOperand(1);
22420
22421   if (CC == X86::COND_A) {
22422     // Try to convert COND_A into COND_B in an attempt to facilitate
22423     // materializing "setb reg".
22424     //
22425     // Do not flip "e > c", where "c" is a constant, because Cmp instruction
22426     // cannot take an immediate as its first operand.
22427     //
22428     if (EFLAGS.getOpcode() == X86ISD::SUB && EFLAGS.hasOneUse() &&
22429         EFLAGS.getValueType().isInteger() &&
22430         !isa<ConstantSDNode>(EFLAGS.getOperand(1))) {
22431       SDValue NewSub = DAG.getNode(X86ISD::SUB, SDLoc(EFLAGS),
22432                                    EFLAGS.getNode()->getVTList(),
22433                                    EFLAGS.getOperand(1), EFLAGS.getOperand(0));
22434       SDValue NewEFLAGS = SDValue(NewSub.getNode(), EFLAGS.getResNo());
22435       return MaterializeSETB(DL, NewEFLAGS, DAG, N->getSimpleValueType(0));
22436     }
22437   }
22438
22439   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
22440   // a zext and produces an all-ones bit which is more useful than 0/1 in some
22441   // cases.
22442   if (CC == X86::COND_B)
22443     return MaterializeSETB(DL, EFLAGS, DAG, N->getSimpleValueType(0));
22444
22445   SDValue Flags;
22446
22447   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
22448   if (Flags.getNode()) {
22449     SDValue Cond = DAG.getConstant(CC, MVT::i8);
22450     return DAG.getNode(X86ISD::SETCC, DL, N->getVTList(), Cond, Flags);
22451   }
22452
22453   return SDValue();
22454 }
22455
22456 // Optimize branch condition evaluation.
22457 //
22458 static SDValue PerformBrCondCombine(SDNode *N, SelectionDAG &DAG,
22459                                     TargetLowering::DAGCombinerInfo &DCI,
22460                                     const X86Subtarget *Subtarget) {
22461   SDLoc DL(N);
22462   SDValue Chain = N->getOperand(0);
22463   SDValue Dest = N->getOperand(1);
22464   SDValue EFLAGS = N->getOperand(3);
22465   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(2));
22466
22467   SDValue Flags;
22468
22469   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
22470   if (Flags.getNode()) {
22471     SDValue Cond = DAG.getConstant(CC, MVT::i8);
22472     return DAG.getNode(X86ISD::BRCOND, DL, N->getVTList(), Chain, Dest, Cond,
22473                        Flags);
22474   }
22475
22476   return SDValue();
22477 }
22478
22479 static SDValue performVectorCompareAndMaskUnaryOpCombine(SDNode *N,
22480                                                          SelectionDAG &DAG) {
22481   // Take advantage of vector comparisons producing 0 or -1 in each lane to
22482   // optimize away operation when it's from a constant.
22483   //
22484   // The general transformation is:
22485   //    UNARYOP(AND(VECTOR_CMP(x,y), constant)) -->
22486   //       AND(VECTOR_CMP(x,y), constant2)
22487   //    constant2 = UNARYOP(constant)
22488
22489   // Early exit if this isn't a vector operation, the operand of the
22490   // unary operation isn't a bitwise AND, or if the sizes of the operations
22491   // aren't the same.
22492   EVT VT = N->getValueType(0);
22493   if (!VT.isVector() || N->getOperand(0)->getOpcode() != ISD::AND ||
22494       N->getOperand(0)->getOperand(0)->getOpcode() != ISD::SETCC ||
22495       VT.getSizeInBits() != N->getOperand(0)->getValueType(0).getSizeInBits())
22496     return SDValue();
22497
22498   // Now check that the other operand of the AND is a constant. We could
22499   // make the transformation for non-constant splats as well, but it's unclear
22500   // that would be a benefit as it would not eliminate any operations, just
22501   // perform one more step in scalar code before moving to the vector unit.
22502   if (BuildVectorSDNode *BV =
22503           dyn_cast<BuildVectorSDNode>(N->getOperand(0)->getOperand(1))) {
22504     // Bail out if the vector isn't a constant.
22505     if (!BV->isConstant())
22506       return SDValue();
22507
22508     // Everything checks out. Build up the new and improved node.
22509     SDLoc DL(N);
22510     EVT IntVT = BV->getValueType(0);
22511     // Create a new constant of the appropriate type for the transformed
22512     // DAG.
22513     SDValue SourceConst = DAG.getNode(N->getOpcode(), DL, VT, SDValue(BV, 0));
22514     // The AND node needs bitcasts to/from an integer vector type around it.
22515     SDValue MaskConst = DAG.getNode(ISD::BITCAST, DL, IntVT, SourceConst);
22516     SDValue NewAnd = DAG.getNode(ISD::AND, DL, IntVT,
22517                                  N->getOperand(0)->getOperand(0), MaskConst);
22518     SDValue Res = DAG.getNode(ISD::BITCAST, DL, VT, NewAnd);
22519     return Res;
22520   }
22521
22522   return SDValue();
22523 }
22524
22525 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
22526                                         const X86TargetLowering *XTLI) {
22527   // First try to optimize away the conversion entirely when it's
22528   // conditionally from a constant. Vectors only.
22529   SDValue Res = performVectorCompareAndMaskUnaryOpCombine(N, DAG);
22530   if (Res != SDValue())
22531     return Res;
22532
22533   // Now move on to more general possibilities.
22534   SDValue Op0 = N->getOperand(0);
22535   EVT InVT = Op0->getValueType(0);
22536
22537   // SINT_TO_FP(v4i8) -> SINT_TO_FP(SEXT(v4i8 to v4i32))
22538   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
22539     SDLoc dl(N);
22540     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
22541     SDValue P = DAG.getNode(ISD::SIGN_EXTEND, dl, DstVT, Op0);
22542     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
22543   }
22544
22545   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
22546   // a 32-bit target where SSE doesn't support i64->FP operations.
22547   if (Op0.getOpcode() == ISD::LOAD) {
22548     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
22549     EVT VT = Ld->getValueType(0);
22550     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
22551         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
22552         !XTLI->getSubtarget()->is64Bit() &&
22553         VT == MVT::i64) {
22554       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
22555                                           Ld->getChain(), Op0, DAG);
22556       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
22557       return FILDChain;
22558     }
22559   }
22560   return SDValue();
22561 }
22562
22563 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
22564 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
22565                                  X86TargetLowering::DAGCombinerInfo &DCI) {
22566   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
22567   // the result is either zero or one (depending on the input carry bit).
22568   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
22569   if (X86::isZeroNode(N->getOperand(0)) &&
22570       X86::isZeroNode(N->getOperand(1)) &&
22571       // We don't have a good way to replace an EFLAGS use, so only do this when
22572       // dead right now.
22573       SDValue(N, 1).use_empty()) {
22574     SDLoc DL(N);
22575     EVT VT = N->getValueType(0);
22576     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
22577     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
22578                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
22579                                            DAG.getConstant(X86::COND_B,MVT::i8),
22580                                            N->getOperand(2)),
22581                                DAG.getConstant(1, VT));
22582     return DCI.CombineTo(N, Res1, CarryOut);
22583   }
22584
22585   return SDValue();
22586 }
22587
22588 // fold (add Y, (sete  X, 0)) -> adc  0, Y
22589 //      (add Y, (setne X, 0)) -> sbb -1, Y
22590 //      (sub (sete  X, 0), Y) -> sbb  0, Y
22591 //      (sub (setne X, 0), Y) -> adc -1, Y
22592 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
22593   SDLoc DL(N);
22594
22595   // Look through ZExts.
22596   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
22597   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
22598     return SDValue();
22599
22600   SDValue SetCC = Ext.getOperand(0);
22601   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
22602     return SDValue();
22603
22604   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
22605   if (CC != X86::COND_E && CC != X86::COND_NE)
22606     return SDValue();
22607
22608   SDValue Cmp = SetCC.getOperand(1);
22609   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
22610       !X86::isZeroNode(Cmp.getOperand(1)) ||
22611       !Cmp.getOperand(0).getValueType().isInteger())
22612     return SDValue();
22613
22614   SDValue CmpOp0 = Cmp.getOperand(0);
22615   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
22616                                DAG.getConstant(1, CmpOp0.getValueType()));
22617
22618   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
22619   if (CC == X86::COND_NE)
22620     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
22621                        DL, OtherVal.getValueType(), OtherVal,
22622                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
22623   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
22624                      DL, OtherVal.getValueType(), OtherVal,
22625                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
22626 }
22627
22628 /// PerformADDCombine - Do target-specific dag combines on integer adds.
22629 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
22630                                  const X86Subtarget *Subtarget) {
22631   EVT VT = N->getValueType(0);
22632   SDValue Op0 = N->getOperand(0);
22633   SDValue Op1 = N->getOperand(1);
22634
22635   // Try to synthesize horizontal adds from adds of shuffles.
22636   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
22637        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
22638       isHorizontalBinOp(Op0, Op1, true))
22639     return DAG.getNode(X86ISD::HADD, SDLoc(N), VT, Op0, Op1);
22640
22641   return OptimizeConditionalInDecrement(N, DAG);
22642 }
22643
22644 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
22645                                  const X86Subtarget *Subtarget) {
22646   SDValue Op0 = N->getOperand(0);
22647   SDValue Op1 = N->getOperand(1);
22648
22649   // X86 can't encode an immediate LHS of a sub. See if we can push the
22650   // negation into a preceding instruction.
22651   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
22652     // If the RHS of the sub is a XOR with one use and a constant, invert the
22653     // immediate. Then add one to the LHS of the sub so we can turn
22654     // X-Y -> X+~Y+1, saving one register.
22655     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
22656         isa<ConstantSDNode>(Op1.getOperand(1))) {
22657       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
22658       EVT VT = Op0.getValueType();
22659       SDValue NewXor = DAG.getNode(ISD::XOR, SDLoc(Op1), VT,
22660                                    Op1.getOperand(0),
22661                                    DAG.getConstant(~XorC, VT));
22662       return DAG.getNode(ISD::ADD, SDLoc(N), VT, NewXor,
22663                          DAG.getConstant(C->getAPIntValue()+1, VT));
22664     }
22665   }
22666
22667   // Try to synthesize horizontal adds from adds of shuffles.
22668   EVT VT = N->getValueType(0);
22669   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
22670        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
22671       isHorizontalBinOp(Op0, Op1, true))
22672     return DAG.getNode(X86ISD::HSUB, SDLoc(N), VT, Op0, Op1);
22673
22674   return OptimizeConditionalInDecrement(N, DAG);
22675 }
22676
22677 /// performVZEXTCombine - Performs build vector combines
22678 static SDValue performVZEXTCombine(SDNode *N, SelectionDAG &DAG,
22679                                         TargetLowering::DAGCombinerInfo &DCI,
22680                                         const X86Subtarget *Subtarget) {
22681   // (vzext (bitcast (vzext (x)) -> (vzext x)
22682   SDValue In = N->getOperand(0);
22683   while (In.getOpcode() == ISD::BITCAST)
22684     In = In.getOperand(0);
22685
22686   if (In.getOpcode() != X86ISD::VZEXT)
22687     return SDValue();
22688
22689   return DAG.getNode(X86ISD::VZEXT, SDLoc(N), N->getValueType(0),
22690                      In.getOperand(0));
22691 }
22692
22693 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
22694                                              DAGCombinerInfo &DCI) const {
22695   SelectionDAG &DAG = DCI.DAG;
22696   switch (N->getOpcode()) {
22697   default: break;
22698   case ISD::EXTRACT_VECTOR_ELT:
22699     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, DCI);
22700   case ISD::VSELECT:
22701   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
22702   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI, Subtarget);
22703   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
22704   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
22705   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
22706   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
22707   case ISD::SHL:
22708   case ISD::SRA:
22709   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
22710   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
22711   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
22712   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
22713   case ISD::LOAD:           return PerformLOADCombine(N, DAG, DCI, Subtarget);
22714   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
22715   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
22716   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
22717   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
22718   case X86ISD::FXOR:
22719   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
22720   case X86ISD::FMIN:
22721   case X86ISD::FMAX:        return PerformFMinFMaxCombine(N, DAG);
22722   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
22723   case X86ISD::FANDN:       return PerformFANDNCombine(N, DAG);
22724   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
22725   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
22726   case ISD::ANY_EXTEND:
22727   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, DCI, Subtarget);
22728   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
22729   case ISD::SIGN_EXTEND_INREG:
22730     return PerformSIGN_EXTEND_INREGCombine(N, DAG, Subtarget);
22731   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG,DCI,Subtarget);
22732   case ISD::SETCC:          return PerformISDSETCCCombine(N, DAG, Subtarget);
22733   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG, DCI, Subtarget);
22734   case X86ISD::BRCOND:      return PerformBrCondCombine(N, DAG, DCI, Subtarget);
22735   case X86ISD::VZEXT:       return performVZEXTCombine(N, DAG, DCI, Subtarget);
22736   case X86ISD::SHUFP:       // Handle all target specific shuffles
22737   case X86ISD::PALIGNR:
22738   case X86ISD::UNPCKH:
22739   case X86ISD::UNPCKL:
22740   case X86ISD::MOVHLPS:
22741   case X86ISD::MOVLHPS:
22742   case X86ISD::PSHUFB:
22743   case X86ISD::PSHUFD:
22744   case X86ISD::PSHUFHW:
22745   case X86ISD::PSHUFLW:
22746   case X86ISD::MOVSS:
22747   case X86ISD::MOVSD:
22748   case X86ISD::VPERMILP:
22749   case X86ISD::VPERM2X128:
22750   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
22751   case ISD::FMA:            return PerformFMACombine(N, DAG, Subtarget);
22752   case ISD::INTRINSIC_WO_CHAIN:
22753     return PerformINTRINSIC_WO_CHAINCombine(N, DAG, Subtarget);
22754   case X86ISD::INSERTPS:
22755     return PerformINSERTPSCombine(N, DAG, Subtarget);
22756   case ISD::BUILD_VECTOR: return PerformBUILD_VECTORCombine(N, DAG, Subtarget);
22757   }
22758
22759   return SDValue();
22760 }
22761
22762 /// isTypeDesirableForOp - Return true if the target has native support for
22763 /// the specified value type and it is 'desirable' to use the type for the
22764 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
22765 /// instruction encodings are longer and some i16 instructions are slow.
22766 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
22767   if (!isTypeLegal(VT))
22768     return false;
22769   if (VT != MVT::i16)
22770     return true;
22771
22772   switch (Opc) {
22773   default:
22774     return true;
22775   case ISD::LOAD:
22776   case ISD::SIGN_EXTEND:
22777   case ISD::ZERO_EXTEND:
22778   case ISD::ANY_EXTEND:
22779   case ISD::SHL:
22780   case ISD::SRL:
22781   case ISD::SUB:
22782   case ISD::ADD:
22783   case ISD::MUL:
22784   case ISD::AND:
22785   case ISD::OR:
22786   case ISD::XOR:
22787     return false;
22788   }
22789 }
22790
22791 /// IsDesirableToPromoteOp - This method query the target whether it is
22792 /// beneficial for dag combiner to promote the specified node. If true, it
22793 /// should return the desired promotion type by reference.
22794 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
22795   EVT VT = Op.getValueType();
22796   if (VT != MVT::i16)
22797     return false;
22798
22799   bool Promote = false;
22800   bool Commute = false;
22801   switch (Op.getOpcode()) {
22802   default: break;
22803   case ISD::LOAD: {
22804     LoadSDNode *LD = cast<LoadSDNode>(Op);
22805     // If the non-extending load has a single use and it's not live out, then it
22806     // might be folded.
22807     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
22808                                                      Op.hasOneUse()*/) {
22809       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
22810              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
22811         // The only case where we'd want to promote LOAD (rather then it being
22812         // promoted as an operand is when it's only use is liveout.
22813         if (UI->getOpcode() != ISD::CopyToReg)
22814           return false;
22815       }
22816     }
22817     Promote = true;
22818     break;
22819   }
22820   case ISD::SIGN_EXTEND:
22821   case ISD::ZERO_EXTEND:
22822   case ISD::ANY_EXTEND:
22823     Promote = true;
22824     break;
22825   case ISD::SHL:
22826   case ISD::SRL: {
22827     SDValue N0 = Op.getOperand(0);
22828     // Look out for (store (shl (load), x)).
22829     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
22830       return false;
22831     Promote = true;
22832     break;
22833   }
22834   case ISD::ADD:
22835   case ISD::MUL:
22836   case ISD::AND:
22837   case ISD::OR:
22838   case ISD::XOR:
22839     Commute = true;
22840     // fallthrough
22841   case ISD::SUB: {
22842     SDValue N0 = Op.getOperand(0);
22843     SDValue N1 = Op.getOperand(1);
22844     if (!Commute && MayFoldLoad(N1))
22845       return false;
22846     // Avoid disabling potential load folding opportunities.
22847     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
22848       return false;
22849     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
22850       return false;
22851     Promote = true;
22852   }
22853   }
22854
22855   PVT = MVT::i32;
22856   return Promote;
22857 }
22858
22859 //===----------------------------------------------------------------------===//
22860 //                           X86 Inline Assembly Support
22861 //===----------------------------------------------------------------------===//
22862
22863 namespace {
22864   // Helper to match a string separated by whitespace.
22865   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
22866     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
22867
22868     for (unsigned i = 0, e = args.size(); i != e; ++i) {
22869       StringRef piece(*args[i]);
22870       if (!s.startswith(piece)) // Check if the piece matches.
22871         return false;
22872
22873       s = s.substr(piece.size());
22874       StringRef::size_type pos = s.find_first_not_of(" \t");
22875       if (pos == 0) // We matched a prefix.
22876         return false;
22877
22878       s = s.substr(pos);
22879     }
22880
22881     return s.empty();
22882   }
22883   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
22884 }
22885
22886 static bool clobbersFlagRegisters(const SmallVector<StringRef, 4> &AsmPieces) {
22887
22888   if (AsmPieces.size() == 3 || AsmPieces.size() == 4) {
22889     if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{cc}") &&
22890         std::count(AsmPieces.begin(), AsmPieces.end(), "~{flags}") &&
22891         std::count(AsmPieces.begin(), AsmPieces.end(), "~{fpsr}")) {
22892
22893       if (AsmPieces.size() == 3)
22894         return true;
22895       else if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{dirflag}"))
22896         return true;
22897     }
22898   }
22899   return false;
22900 }
22901
22902 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
22903   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
22904
22905   std::string AsmStr = IA->getAsmString();
22906
22907   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
22908   if (!Ty || Ty->getBitWidth() % 16 != 0)
22909     return false;
22910
22911   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
22912   SmallVector<StringRef, 4> AsmPieces;
22913   SplitString(AsmStr, AsmPieces, ";\n");
22914
22915   switch (AsmPieces.size()) {
22916   default: return false;
22917   case 1:
22918     // FIXME: this should verify that we are targeting a 486 or better.  If not,
22919     // we will turn this bswap into something that will be lowered to logical
22920     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
22921     // lower so don't worry about this.
22922     // bswap $0
22923     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
22924         matchAsm(AsmPieces[0], "bswapl", "$0") ||
22925         matchAsm(AsmPieces[0], "bswapq", "$0") ||
22926         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
22927         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
22928         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
22929       // No need to check constraints, nothing other than the equivalent of
22930       // "=r,0" would be valid here.
22931       return IntrinsicLowering::LowerToByteSwap(CI);
22932     }
22933
22934     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
22935     if (CI->getType()->isIntegerTy(16) &&
22936         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
22937         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
22938          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
22939       AsmPieces.clear();
22940       const std::string &ConstraintsStr = IA->getConstraintString();
22941       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
22942       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
22943       if (clobbersFlagRegisters(AsmPieces))
22944         return IntrinsicLowering::LowerToByteSwap(CI);
22945     }
22946     break;
22947   case 3:
22948     if (CI->getType()->isIntegerTy(32) &&
22949         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
22950         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
22951         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
22952         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
22953       AsmPieces.clear();
22954       const std::string &ConstraintsStr = IA->getConstraintString();
22955       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
22956       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
22957       if (clobbersFlagRegisters(AsmPieces))
22958         return IntrinsicLowering::LowerToByteSwap(CI);
22959     }
22960
22961     if (CI->getType()->isIntegerTy(64)) {
22962       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
22963       if (Constraints.size() >= 2 &&
22964           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
22965           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
22966         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
22967         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
22968             matchAsm(AsmPieces[1], "bswap", "%edx") &&
22969             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
22970           return IntrinsicLowering::LowerToByteSwap(CI);
22971       }
22972     }
22973     break;
22974   }
22975   return false;
22976 }
22977
22978 /// getConstraintType - Given a constraint letter, return the type of
22979 /// constraint it is for this target.
22980 X86TargetLowering::ConstraintType
22981 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
22982   if (Constraint.size() == 1) {
22983     switch (Constraint[0]) {
22984     case 'R':
22985     case 'q':
22986     case 'Q':
22987     case 'f':
22988     case 't':
22989     case 'u':
22990     case 'y':
22991     case 'x':
22992     case 'Y':
22993     case 'l':
22994       return C_RegisterClass;
22995     case 'a':
22996     case 'b':
22997     case 'c':
22998     case 'd':
22999     case 'S':
23000     case 'D':
23001     case 'A':
23002       return C_Register;
23003     case 'I':
23004     case 'J':
23005     case 'K':
23006     case 'L':
23007     case 'M':
23008     case 'N':
23009     case 'G':
23010     case 'C':
23011     case 'e':
23012     case 'Z':
23013       return C_Other;
23014     default:
23015       break;
23016     }
23017   }
23018   return TargetLowering::getConstraintType(Constraint);
23019 }
23020
23021 /// Examine constraint type and operand type and determine a weight value.
23022 /// This object must already have been set up with the operand type
23023 /// and the current alternative constraint selected.
23024 TargetLowering::ConstraintWeight
23025   X86TargetLowering::getSingleConstraintMatchWeight(
23026     AsmOperandInfo &info, const char *constraint) const {
23027   ConstraintWeight weight = CW_Invalid;
23028   Value *CallOperandVal = info.CallOperandVal;
23029     // If we don't have a value, we can't do a match,
23030     // but allow it at the lowest weight.
23031   if (!CallOperandVal)
23032     return CW_Default;
23033   Type *type = CallOperandVal->getType();
23034   // Look at the constraint type.
23035   switch (*constraint) {
23036   default:
23037     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
23038   case 'R':
23039   case 'q':
23040   case 'Q':
23041   case 'a':
23042   case 'b':
23043   case 'c':
23044   case 'd':
23045   case 'S':
23046   case 'D':
23047   case 'A':
23048     if (CallOperandVal->getType()->isIntegerTy())
23049       weight = CW_SpecificReg;
23050     break;
23051   case 'f':
23052   case 't':
23053   case 'u':
23054     if (type->isFloatingPointTy())
23055       weight = CW_SpecificReg;
23056     break;
23057   case 'y':
23058     if (type->isX86_MMXTy() && Subtarget->hasMMX())
23059       weight = CW_SpecificReg;
23060     break;
23061   case 'x':
23062   case 'Y':
23063     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
23064         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasFp256()))
23065       weight = CW_Register;
23066     break;
23067   case 'I':
23068     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
23069       if (C->getZExtValue() <= 31)
23070         weight = CW_Constant;
23071     }
23072     break;
23073   case 'J':
23074     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23075       if (C->getZExtValue() <= 63)
23076         weight = CW_Constant;
23077     }
23078     break;
23079   case 'K':
23080     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23081       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
23082         weight = CW_Constant;
23083     }
23084     break;
23085   case 'L':
23086     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23087       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
23088         weight = CW_Constant;
23089     }
23090     break;
23091   case 'M':
23092     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23093       if (C->getZExtValue() <= 3)
23094         weight = CW_Constant;
23095     }
23096     break;
23097   case 'N':
23098     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23099       if (C->getZExtValue() <= 0xff)
23100         weight = CW_Constant;
23101     }
23102     break;
23103   case 'G':
23104   case 'C':
23105     if (dyn_cast<ConstantFP>(CallOperandVal)) {
23106       weight = CW_Constant;
23107     }
23108     break;
23109   case 'e':
23110     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23111       if ((C->getSExtValue() >= -0x80000000LL) &&
23112           (C->getSExtValue() <= 0x7fffffffLL))
23113         weight = CW_Constant;
23114     }
23115     break;
23116   case 'Z':
23117     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
23118       if (C->getZExtValue() <= 0xffffffff)
23119         weight = CW_Constant;
23120     }
23121     break;
23122   }
23123   return weight;
23124 }
23125
23126 /// LowerXConstraint - try to replace an X constraint, which matches anything,
23127 /// with another that has more specific requirements based on the type of the
23128 /// corresponding operand.
23129 const char *X86TargetLowering::
23130 LowerXConstraint(EVT ConstraintVT) const {
23131   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
23132   // 'f' like normal targets.
23133   if (ConstraintVT.isFloatingPoint()) {
23134     if (Subtarget->hasSSE2())
23135       return "Y";
23136     if (Subtarget->hasSSE1())
23137       return "x";
23138   }
23139
23140   return TargetLowering::LowerXConstraint(ConstraintVT);
23141 }
23142
23143 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
23144 /// vector.  If it is invalid, don't add anything to Ops.
23145 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
23146                                                      std::string &Constraint,
23147                                                      std::vector<SDValue>&Ops,
23148                                                      SelectionDAG &DAG) const {
23149   SDValue Result;
23150
23151   // Only support length 1 constraints for now.
23152   if (Constraint.length() > 1) return;
23153
23154   char ConstraintLetter = Constraint[0];
23155   switch (ConstraintLetter) {
23156   default: break;
23157   case 'I':
23158     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23159       if (C->getZExtValue() <= 31) {
23160         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23161         break;
23162       }
23163     }
23164     return;
23165   case 'J':
23166     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23167       if (C->getZExtValue() <= 63) {
23168         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23169         break;
23170       }
23171     }
23172     return;
23173   case 'K':
23174     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23175       if (isInt<8>(C->getSExtValue())) {
23176         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23177         break;
23178       }
23179     }
23180     return;
23181   case 'N':
23182     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23183       if (C->getZExtValue() <= 255) {
23184         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23185         break;
23186       }
23187     }
23188     return;
23189   case 'e': {
23190     // 32-bit signed value
23191     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23192       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
23193                                            C->getSExtValue())) {
23194         // Widen to 64 bits here to get it sign extended.
23195         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
23196         break;
23197       }
23198     // FIXME gcc accepts some relocatable values here too, but only in certain
23199     // memory models; it's complicated.
23200     }
23201     return;
23202   }
23203   case 'Z': {
23204     // 32-bit unsigned value
23205     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
23206       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
23207                                            C->getZExtValue())) {
23208         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
23209         break;
23210       }
23211     }
23212     // FIXME gcc accepts some relocatable values here too, but only in certain
23213     // memory models; it's complicated.
23214     return;
23215   }
23216   case 'i': {
23217     // Literal immediates are always ok.
23218     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
23219       // Widen to 64 bits here to get it sign extended.
23220       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
23221       break;
23222     }
23223
23224     // In any sort of PIC mode addresses need to be computed at runtime by
23225     // adding in a register or some sort of table lookup.  These can't
23226     // be used as immediates.
23227     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
23228       return;
23229
23230     // If we are in non-pic codegen mode, we allow the address of a global (with
23231     // an optional displacement) to be used with 'i'.
23232     GlobalAddressSDNode *GA = nullptr;
23233     int64_t Offset = 0;
23234
23235     // Match either (GA), (GA+C), (GA+C1+C2), etc.
23236     while (1) {
23237       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
23238         Offset += GA->getOffset();
23239         break;
23240       } else if (Op.getOpcode() == ISD::ADD) {
23241         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
23242           Offset += C->getZExtValue();
23243           Op = Op.getOperand(0);
23244           continue;
23245         }
23246       } else if (Op.getOpcode() == ISD::SUB) {
23247         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
23248           Offset += -C->getZExtValue();
23249           Op = Op.getOperand(0);
23250           continue;
23251         }
23252       }
23253
23254       // Otherwise, this isn't something we can handle, reject it.
23255       return;
23256     }
23257
23258     const GlobalValue *GV = GA->getGlobal();
23259     // If we require an extra load to get this address, as in PIC mode, we
23260     // can't accept it.
23261     if (isGlobalStubReference(
23262             Subtarget->ClassifyGlobalReference(GV, DAG.getTarget())))
23263       return;
23264
23265     Result = DAG.getTargetGlobalAddress(GV, SDLoc(Op),
23266                                         GA->getValueType(0), Offset);
23267     break;
23268   }
23269   }
23270
23271   if (Result.getNode()) {
23272     Ops.push_back(Result);
23273     return;
23274   }
23275   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
23276 }
23277
23278 std::pair<unsigned, const TargetRegisterClass*>
23279 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
23280                                                 MVT VT) const {
23281   // First, see if this is a constraint that directly corresponds to an LLVM
23282   // register class.
23283   if (Constraint.size() == 1) {
23284     // GCC Constraint Letters
23285     switch (Constraint[0]) {
23286     default: break;
23287       // TODO: Slight differences here in allocation order and leaving
23288       // RIP in the class. Do they matter any more here than they do
23289       // in the normal allocation?
23290     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
23291       if (Subtarget->is64Bit()) {
23292         if (VT == MVT::i32 || VT == MVT::f32)
23293           return std::make_pair(0U, &X86::GR32RegClass);
23294         if (VT == MVT::i16)
23295           return std::make_pair(0U, &X86::GR16RegClass);
23296         if (VT == MVT::i8 || VT == MVT::i1)
23297           return std::make_pair(0U, &X86::GR8RegClass);
23298         if (VT == MVT::i64 || VT == MVT::f64)
23299           return std::make_pair(0U, &X86::GR64RegClass);
23300         break;
23301       }
23302       // 32-bit fallthrough
23303     case 'Q':   // Q_REGS
23304       if (VT == MVT::i32 || VT == MVT::f32)
23305         return std::make_pair(0U, &X86::GR32_ABCDRegClass);
23306       if (VT == MVT::i16)
23307         return std::make_pair(0U, &X86::GR16_ABCDRegClass);
23308       if (VT == MVT::i8 || VT == MVT::i1)
23309         return std::make_pair(0U, &X86::GR8_ABCD_LRegClass);
23310       if (VT == MVT::i64)
23311         return std::make_pair(0U, &X86::GR64_ABCDRegClass);
23312       break;
23313     case 'r':   // GENERAL_REGS
23314     case 'l':   // INDEX_REGS
23315       if (VT == MVT::i8 || VT == MVT::i1)
23316         return std::make_pair(0U, &X86::GR8RegClass);
23317       if (VT == MVT::i16)
23318         return std::make_pair(0U, &X86::GR16RegClass);
23319       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
23320         return std::make_pair(0U, &X86::GR32RegClass);
23321       return std::make_pair(0U, &X86::GR64RegClass);
23322     case 'R':   // LEGACY_REGS
23323       if (VT == MVT::i8 || VT == MVT::i1)
23324         return std::make_pair(0U, &X86::GR8_NOREXRegClass);
23325       if (VT == MVT::i16)
23326         return std::make_pair(0U, &X86::GR16_NOREXRegClass);
23327       if (VT == MVT::i32 || !Subtarget->is64Bit())
23328         return std::make_pair(0U, &X86::GR32_NOREXRegClass);
23329       return std::make_pair(0U, &X86::GR64_NOREXRegClass);
23330     case 'f':  // FP Stack registers.
23331       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
23332       // value to the correct fpstack register class.
23333       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
23334         return std::make_pair(0U, &X86::RFP32RegClass);
23335       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
23336         return std::make_pair(0U, &X86::RFP64RegClass);
23337       return std::make_pair(0U, &X86::RFP80RegClass);
23338     case 'y':   // MMX_REGS if MMX allowed.
23339       if (!Subtarget->hasMMX()) break;
23340       return std::make_pair(0U, &X86::VR64RegClass);
23341     case 'Y':   // SSE_REGS if SSE2 allowed
23342       if (!Subtarget->hasSSE2()) break;
23343       // FALL THROUGH.
23344     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
23345       if (!Subtarget->hasSSE1()) break;
23346
23347       switch (VT.SimpleTy) {
23348       default: break;
23349       // Scalar SSE types.
23350       case MVT::f32:
23351       case MVT::i32:
23352         return std::make_pair(0U, &X86::FR32RegClass);
23353       case MVT::f64:
23354       case MVT::i64:
23355         return std::make_pair(0U, &X86::FR64RegClass);
23356       // Vector types.
23357       case MVT::v16i8:
23358       case MVT::v8i16:
23359       case MVT::v4i32:
23360       case MVT::v2i64:
23361       case MVT::v4f32:
23362       case MVT::v2f64:
23363         return std::make_pair(0U, &X86::VR128RegClass);
23364       // AVX types.
23365       case MVT::v32i8:
23366       case MVT::v16i16:
23367       case MVT::v8i32:
23368       case MVT::v4i64:
23369       case MVT::v8f32:
23370       case MVT::v4f64:
23371         return std::make_pair(0U, &X86::VR256RegClass);
23372       case MVT::v8f64:
23373       case MVT::v16f32:
23374       case MVT::v16i32:
23375       case MVT::v8i64:
23376         return std::make_pair(0U, &X86::VR512RegClass);
23377       }
23378       break;
23379     }
23380   }
23381
23382   // Use the default implementation in TargetLowering to convert the register
23383   // constraint into a member of a register class.
23384   std::pair<unsigned, const TargetRegisterClass*> Res;
23385   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
23386
23387   // Not found as a standard register?
23388   if (!Res.second) {
23389     // Map st(0) -> st(7) -> ST0
23390     if (Constraint.size() == 7 && Constraint[0] == '{' &&
23391         tolower(Constraint[1]) == 's' &&
23392         tolower(Constraint[2]) == 't' &&
23393         Constraint[3] == '(' &&
23394         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
23395         Constraint[5] == ')' &&
23396         Constraint[6] == '}') {
23397
23398       Res.first = X86::FP0+Constraint[4]-'0';
23399       Res.second = &X86::RFP80RegClass;
23400       return Res;
23401     }
23402
23403     // GCC allows "st(0)" to be called just plain "st".
23404     if (StringRef("{st}").equals_lower(Constraint)) {
23405       Res.first = X86::FP0;
23406       Res.second = &X86::RFP80RegClass;
23407       return Res;
23408     }
23409
23410     // flags -> EFLAGS
23411     if (StringRef("{flags}").equals_lower(Constraint)) {
23412       Res.first = X86::EFLAGS;
23413       Res.second = &X86::CCRRegClass;
23414       return Res;
23415     }
23416
23417     // 'A' means EAX + EDX.
23418     if (Constraint == "A") {
23419       Res.first = X86::EAX;
23420       Res.second = &X86::GR32_ADRegClass;
23421       return Res;
23422     }
23423     return Res;
23424   }
23425
23426   // Otherwise, check to see if this is a register class of the wrong value
23427   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
23428   // turn into {ax},{dx}.
23429   if (Res.second->hasType(VT))
23430     return Res;   // Correct type already, nothing to do.
23431
23432   // All of the single-register GCC register classes map their values onto
23433   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
23434   // really want an 8-bit or 32-bit register, map to the appropriate register
23435   // class and return the appropriate register.
23436   if (Res.second == &X86::GR16RegClass) {
23437     if (VT == MVT::i8 || VT == MVT::i1) {
23438       unsigned DestReg = 0;
23439       switch (Res.first) {
23440       default: break;
23441       case X86::AX: DestReg = X86::AL; break;
23442       case X86::DX: DestReg = X86::DL; break;
23443       case X86::CX: DestReg = X86::CL; break;
23444       case X86::BX: DestReg = X86::BL; break;
23445       }
23446       if (DestReg) {
23447         Res.first = DestReg;
23448         Res.second = &X86::GR8RegClass;
23449       }
23450     } else if (VT == MVT::i32 || VT == MVT::f32) {
23451       unsigned DestReg = 0;
23452       switch (Res.first) {
23453       default: break;
23454       case X86::AX: DestReg = X86::EAX; break;
23455       case X86::DX: DestReg = X86::EDX; break;
23456       case X86::CX: DestReg = X86::ECX; break;
23457       case X86::BX: DestReg = X86::EBX; break;
23458       case X86::SI: DestReg = X86::ESI; break;
23459       case X86::DI: DestReg = X86::EDI; break;
23460       case X86::BP: DestReg = X86::EBP; break;
23461       case X86::SP: DestReg = X86::ESP; break;
23462       }
23463       if (DestReg) {
23464         Res.first = DestReg;
23465         Res.second = &X86::GR32RegClass;
23466       }
23467     } else if (VT == MVT::i64 || VT == MVT::f64) {
23468       unsigned DestReg = 0;
23469       switch (Res.first) {
23470       default: break;
23471       case X86::AX: DestReg = X86::RAX; break;
23472       case X86::DX: DestReg = X86::RDX; break;
23473       case X86::CX: DestReg = X86::RCX; break;
23474       case X86::BX: DestReg = X86::RBX; break;
23475       case X86::SI: DestReg = X86::RSI; break;
23476       case X86::DI: DestReg = X86::RDI; break;
23477       case X86::BP: DestReg = X86::RBP; break;
23478       case X86::SP: DestReg = X86::RSP; break;
23479       }
23480       if (DestReg) {
23481         Res.first = DestReg;
23482         Res.second = &X86::GR64RegClass;
23483       }
23484     }
23485   } else if (Res.second == &X86::FR32RegClass ||
23486              Res.second == &X86::FR64RegClass ||
23487              Res.second == &X86::VR128RegClass ||
23488              Res.second == &X86::VR256RegClass ||
23489              Res.second == &X86::FR32XRegClass ||
23490              Res.second == &X86::FR64XRegClass ||
23491              Res.second == &X86::VR128XRegClass ||
23492              Res.second == &X86::VR256XRegClass ||
23493              Res.second == &X86::VR512RegClass) {
23494     // Handle references to XMM physical registers that got mapped into the
23495     // wrong class.  This can happen with constraints like {xmm0} where the
23496     // target independent register mapper will just pick the first match it can
23497     // find, ignoring the required type.
23498
23499     if (VT == MVT::f32 || VT == MVT::i32)
23500       Res.second = &X86::FR32RegClass;
23501     else if (VT == MVT::f64 || VT == MVT::i64)
23502       Res.second = &X86::FR64RegClass;
23503     else if (X86::VR128RegClass.hasType(VT))
23504       Res.second = &X86::VR128RegClass;
23505     else if (X86::VR256RegClass.hasType(VT))
23506       Res.second = &X86::VR256RegClass;
23507     else if (X86::VR512RegClass.hasType(VT))
23508       Res.second = &X86::VR512RegClass;
23509   }
23510
23511   return Res;
23512 }
23513
23514 int X86TargetLowering::getScalingFactorCost(const AddrMode &AM,
23515                                             Type *Ty) const {
23516   // Scaling factors are not free at all.
23517   // An indexed folded instruction, i.e., inst (reg1, reg2, scale),
23518   // will take 2 allocations in the out of order engine instead of 1
23519   // for plain addressing mode, i.e. inst (reg1).
23520   // E.g.,
23521   // vaddps (%rsi,%drx), %ymm0, %ymm1
23522   // Requires two allocations (one for the load, one for the computation)
23523   // whereas:
23524   // vaddps (%rsi), %ymm0, %ymm1
23525   // Requires just 1 allocation, i.e., freeing allocations for other operations
23526   // and having less micro operations to execute.
23527   //
23528   // For some X86 architectures, this is even worse because for instance for
23529   // stores, the complex addressing mode forces the instruction to use the
23530   // "load" ports instead of the dedicated "store" port.
23531   // E.g., on Haswell:
23532   // vmovaps %ymm1, (%r8, %rdi) can use port 2 or 3.
23533   // vmovaps %ymm1, (%r8) can use port 2, 3, or 7.   
23534   if (isLegalAddressingMode(AM, Ty))
23535     // Scale represents reg2 * scale, thus account for 1
23536     // as soon as we use a second register.
23537     return AM.Scale != 0;
23538   return -1;
23539 }
23540
23541 bool X86TargetLowering::isTargetFTOL() const {
23542   return Subtarget->isTargetKnownWindowsMSVC() && !Subtarget->is64Bit();
23543 }