R600/SI: Disable commutativity for MIN/MAX_LEGACY
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def SendMsgImm : Operand<i32> {
26   let PrintMethod = "printSendMsg";
27 }
28
29 def isSI : Predicate<"Subtarget.getGeneration() "
30                       ">= AMDGPUSubtarget::SOUTHERN_ISLANDS">;
31
32 def isCI : Predicate<"Subtarget.getGeneration() "
33                       ">= AMDGPUSubtarget::SEA_ISLANDS">;
34 def HasFlatAddressSpace : Predicate<"Subtarget.hasFlatAddressSpace()">;
35
36 def SWaitMatchClass : AsmOperandClass {
37   let Name = "SWaitCnt";
38   let RenderMethod = "addImmOperands";
39   let ParserMethod = "parseSWaitCntOps";
40 }
41
42 def WAIT_FLAG : InstFlag<"printWaitFlag"> {
43   let ParserMatchClass = SWaitMatchClass;
44 }
45
46 let SubtargetPredicate = isSI in {
47
48 //===----------------------------------------------------------------------===//
49 // EXP Instructions
50 //===----------------------------------------------------------------------===//
51
52 defm EXP : EXP_m;
53
54 //===----------------------------------------------------------------------===//
55 // SMRD Instructions
56 //===----------------------------------------------------------------------===//
57
58 let mayLoad = 1 in {
59
60 // We are using the SGPR_32 and not the SReg_32 register class for 32-bit
61 // SMRD instructions, because the SGPR_32 register class does not include M0
62 // and writing to M0 from an SMRD instruction will hang the GPU.
63 defm S_LOAD_DWORD : SMRD_Helper <0x00, "s_load_dword", SReg_64, SGPR_32>;
64 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "s_load_dwordx2", SReg_64, SReg_64>;
65 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "s_load_dwordx4", SReg_64, SReg_128>;
66 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "s_load_dwordx8", SReg_64, SReg_256>;
67 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "s_load_dwordx16", SReg_64, SReg_512>;
68
69 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
70   0x08, "s_buffer_load_dword", SReg_128, SGPR_32
71 >;
72
73 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
74   0x09, "s_buffer_load_dwordx2", SReg_128, SReg_64
75 >;
76
77 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
78   0x0a, "s_buffer_load_dwordx4", SReg_128, SReg_128
79 >;
80
81 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
82   0x0b, "s_buffer_load_dwordx8", SReg_128, SReg_256
83 >;
84
85 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
86   0x0c, "s_buffer_load_dwordx16", SReg_128, SReg_512
87 >;
88
89 } // mayLoad = 1
90
91 //def S_MEMTIME : SMRD_ <0x0000001e, "s_memtime", []>;
92 //def S_DCACHE_INV : SMRD_ <0x0000001f, "s_dcache_inv", []>;
93
94 //===----------------------------------------------------------------------===//
95 // SOP1 Instructions
96 //===----------------------------------------------------------------------===//
97
98 let isMoveImm = 1 in {
99 let isReMaterializable = 1 in {
100 def S_MOV_B32 : SOP1_32 <0x00000003, "s_mov_b32", []>;
101 def S_MOV_B64 : SOP1_64 <0x00000004, "s_mov_b64", []>;
102 } // let isRematerializeable = 1
103 def S_CMOV_B32 : SOP1_32 <0x00000005, "s_cmov_b32", []>;
104 def S_CMOV_B64 : SOP1_64 <0x00000006, "s_cmov_b64", []>;
105 } // End isMoveImm = 1
106
107 def S_NOT_B32 : SOP1_32 <0x00000007, "s_not_b32",
108   [(set i32:$dst, (not i32:$src0))]
109 >;
110
111 def S_NOT_B64 : SOP1_64 <0x00000008, "s_not_b64",
112   [(set i64:$dst, (not i64:$src0))]
113 >;
114 def S_WQM_B32 : SOP1_32 <0x00000009, "s_wqm_b32", []>;
115 def S_WQM_B64 : SOP1_64 <0x0000000a, "s_wqm_b64", []>;
116 def S_BREV_B32 : SOP1_32 <0x0000000b, "s_brev_b32",
117   [(set i32:$dst, (AMDGPUbrev i32:$src0))]
118 >;
119 def S_BREV_B64 : SOP1_64 <0x0000000c, "s_brev_b64", []>;
120
121 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "s_bcnt0_i32_b32", []>;
122 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "s_bcnt0_i32_b64", []>;
123 def S_BCNT1_I32_B32 : SOP1_32 <0x0000000f, "s_bcnt1_i32_b32",
124   [(set i32:$dst, (ctpop i32:$src0))]
125 >;
126 def S_BCNT1_I32_B64 : SOP1_32_64 <0x00000010, "s_bcnt1_i32_b64", []>;
127
128 ////def S_FF0_I32_B32 : SOP1_32 <0x00000011, "s_ff0_i32_b32", []>;
129 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "s_ff0_i32_b64", []>;
130 def S_FF1_I32_B32 : SOP1_32 <0x00000013, "s_ff1_i32_b32",
131   [(set i32:$dst, (cttz_zero_undef i32:$src0))]
132 >;
133 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "s_ff1_i32_b64", []>;
134
135 def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "s_flbit_i32_b32",
136   [(set i32:$dst, (ctlz_zero_undef i32:$src0))]
137 >;
138
139 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "s_flbit_i32_b64", []>;
140 def S_FLBIT_I32 : SOP1_32 <0x00000017, "s_flbit_i32", []>;
141 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "s_flbit_i32_i64", []>;
142 def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "s_sext_i32_i8",
143   [(set i32:$dst, (sext_inreg i32:$src0, i8))]
144 >;
145 def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "s_sext_i32_i16",
146   [(set i32:$dst, (sext_inreg i32:$src0, i16))]
147 >;
148
149 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "s_bitset0_b32", []>;
150 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "s_bitset0_b64", []>;
151 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "s_bitset1_b32", []>;
152 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "s_bitset1_b64", []>;
153 def S_GETPC_B64 : SOP1 <
154   0x0000001f, (outs SReg_64:$dst), (ins), "s_getpc_b64 $dst", []
155 > {
156   let SSRC0 = 0;
157 }
158 def S_SETPC_B64 : SOP1_64 <0x00000020, "s_setpc_b64", []>;
159 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "s_swappc_b64", []>;
160 def S_RFE_B64 : SOP1_64 <0x00000022, "s_rfe_b64", []>;
161
162 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
163
164 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "s_and_saveexec_b64", []>;
165 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "s_or_saveexec_b64", []>;
166 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "s_xor_saveexec_b64", []>;
167 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "s_andn2_saveexec_b64", []>;
168 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "s_orn2_saveexec_b64", []>;
169 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "s_nand_saveexec_b64", []>;
170 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "s_nor_saveexec_b64", []>;
171 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "s_xnor_saveexec_b64", []>;
172
173 } // End hasSideEffects = 1
174
175 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "s_quadmask_b32", []>;
176 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "s_quadmask_b64", []>;
177 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "s_movrels_b32", []>;
178 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "s_movrels_b64", []>;
179 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "s_movreld_b32", []>;
180 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "s_movreld_b64", []>;
181 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "s_cbranch_join", []>;
182 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "s_mov_regrd_b32", []>;
183 def S_ABS_I32 : SOP1_32 <0x00000034, "s_abs_i32", []>;
184 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "s_mov_fed_b32", []>;
185
186 //===----------------------------------------------------------------------===//
187 // SOP2 Instructions
188 //===----------------------------------------------------------------------===//
189
190 let Defs = [SCC] in { // Carry out goes to SCC
191 let isCommutable = 1 in {
192 def S_ADD_U32 : SOP2_32 <0x00000000, "s_add_u32", []>;
193 def S_ADD_I32 : SOP2_32 <0x00000002, "s_add_i32",
194   [(set i32:$dst, (add SSrc_32:$src0, SSrc_32:$src1))]
195 >;
196 } // End isCommutable = 1
197
198 def S_SUB_U32 : SOP2_32 <0x00000001, "s_sub_u32", []>;
199 def S_SUB_I32 : SOP2_32 <0x00000003, "s_sub_i32",
200   [(set i32:$dst, (sub SSrc_32:$src0, SSrc_32:$src1))]
201 >;
202
203 let Uses = [SCC] in { // Carry in comes from SCC
204 let isCommutable = 1 in {
205 def S_ADDC_U32 : SOP2_32 <0x00000004, "s_addc_u32",
206   [(set i32:$dst, (adde (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
207 } // End isCommutable = 1
208
209 def S_SUBB_U32 : SOP2_32 <0x00000005, "s_subb_u32",
210   [(set i32:$dst, (sube (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
211 } // End Uses = [SCC]
212 } // End Defs = [SCC]
213
214 def S_MIN_I32 : SOP2_32 <0x00000006, "s_min_i32",
215   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
216 >;
217 def S_MIN_U32 : SOP2_32 <0x00000007, "s_min_u32",
218   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
219 >;
220 def S_MAX_I32 : SOP2_32 <0x00000008, "s_max_i32",
221   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
222 >;
223 def S_MAX_U32 : SOP2_32 <0x00000009, "s_max_u32",
224   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
225 >;
226
227 def S_CSELECT_B32 : SOP2_SELECT_32 <
228   0x0000000a, "s_cselect_b32",
229   []
230 >;
231
232 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "s_cselect_b64", []>;
233
234 def S_AND_B32 : SOP2_32 <0x0000000e, "s_and_b32",
235   [(set i32:$dst, (and i32:$src0, i32:$src1))]
236 >;
237
238 def S_AND_B64 : SOP2_64 <0x0000000f, "s_and_b64",
239   [(set i64:$dst, (and i64:$src0, i64:$src1))]
240 >;
241
242 def S_OR_B32 : SOP2_32 <0x00000010, "s_or_b32",
243   [(set i32:$dst, (or i32:$src0, i32:$src1))]
244 >;
245
246 def S_OR_B64 : SOP2_64 <0x00000011, "s_or_b64",
247   [(set i64:$dst, (or i64:$src0, i64:$src1))]
248 >;
249
250 def S_XOR_B32 : SOP2_32 <0x00000012, "s_xor_b32",
251   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
252 >;
253
254 def S_XOR_B64 : SOP2_64 <0x00000013, "s_xor_b64",
255   [(set i64:$dst, (xor i64:$src0, i64:$src1))]
256 >;
257 def S_ANDN2_B32 : SOP2_32 <0x00000014, "s_andn2_b32", []>;
258 def S_ANDN2_B64 : SOP2_64 <0x00000015, "s_andn2_b64", []>;
259 def S_ORN2_B32 : SOP2_32 <0x00000016, "s_orn2_b32", []>;
260 def S_ORN2_B64 : SOP2_64 <0x00000017, "s_orn2_b64", []>;
261 def S_NAND_B32 : SOP2_32 <0x00000018, "s_nand_b32", []>;
262 def S_NAND_B64 : SOP2_64 <0x00000019, "s_nand_b64", []>;
263 def S_NOR_B32 : SOP2_32 <0x0000001a, "s_nor_b32", []>;
264 def S_NOR_B64 : SOP2_64 <0x0000001b, "s_nor_b64", []>;
265 def S_XNOR_B32 : SOP2_32 <0x0000001c, "s_xnor_b32", []>;
266 def S_XNOR_B64 : SOP2_64 <0x0000001d, "s_xnor_b64", []>;
267
268 // Use added complexity so these patterns are preferred to the VALU patterns.
269 let AddedComplexity = 1 in {
270
271 def S_LSHL_B32 : SOP2_32 <0x0000001e, "s_lshl_b32",
272   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
273 >;
274 def S_LSHL_B64 : SOP2_SHIFT_64 <0x0000001f, "s_lshl_b64",
275   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
276 >;
277 def S_LSHR_B32 : SOP2_32 <0x00000020, "s_lshr_b32",
278   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
279 >;
280 def S_LSHR_B64 : SOP2_SHIFT_64 <0x00000021, "s_lshr_b64",
281   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
282 >;
283 def S_ASHR_I32 : SOP2_32 <0x00000022, "s_ashr_i32",
284   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
285 >;
286 def S_ASHR_I64 : SOP2_SHIFT_64 <0x00000023, "s_ashr_i64",
287   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
288 >;
289
290
291 def S_BFM_B32 : SOP2_32 <0x00000024, "s_bfm_b32", []>;
292 def S_BFM_B64 : SOP2_64 <0x00000025, "s_bfm_b64", []>;
293 def S_MUL_I32 : SOP2_32 <0x00000026, "s_mul_i32",
294   [(set i32:$dst, (mul i32:$src0, i32:$src1))]
295 >;
296
297 } // End AddedComplexity = 1
298
299 def S_BFE_U32 : SOP2_32 <0x00000027, "s_bfe_u32", []>;
300 def S_BFE_I32 : SOP2_32 <0x00000028, "s_bfe_i32", []>;
301 def S_BFE_U64 : SOP2_64 <0x00000029, "s_bfe_u64", []>;
302 def S_BFE_I64 : SOP2_64_32 <0x0000002a, "s_bfe_i64", []>;
303 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "s_cbranch_g_fork", []>;
304 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "s_absdiff_i32", []>;
305
306 //===----------------------------------------------------------------------===//
307 // SOPC Instructions
308 //===----------------------------------------------------------------------===//
309
310 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "s_cmp_eq_i32">;
311 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "s_cmp_lg_i32">;
312 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "s_cmp_gt_i32">;
313 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "s_cmp_ge_i32">;
314 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "s_cmp_lt_i32">;
315 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "s_cmp_le_i32">;
316 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "s_cmp_eq_u32">;
317 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "s_cmp_lg_u32">;
318 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "s_cmp_gt_u32">;
319 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "s_cmp_ge_u32">;
320 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "s_cmp_lt_u32">;
321 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "s_cmp_le_u32">;
322 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "s_bitcmp0_b32", []>;
323 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "s_bitcmp1_b32", []>;
324 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "s_bitcmp0_b64", []>;
325 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "s_bitcmp1_b64", []>;
326 //def S_SETVSKIP : SOPC_ <0x00000010, "s_setvskip", []>;
327
328 //===----------------------------------------------------------------------===//
329 // SOPK Instructions
330 //===----------------------------------------------------------------------===//
331
332 let isReMaterializable = 1 in {
333 def S_MOVK_I32 : SOPK_32 <0x00000000, "s_movk_i32", []>;
334 } // End isReMaterializable = 1
335 def S_CMOVK_I32 : SOPK_32 <0x00000002, "s_cmovk_i32", []>;
336
337 /*
338 This instruction is disabled for now until we can figure out how to teach
339 the instruction selector to correctly use the  S_CMP* vs V_CMP*
340 instructions.
341
342 When this instruction is enabled the code generator sometimes produces this
343 invalid sequence:
344
345 SCC = S_CMPK_EQ_I32 SGPR0, imm
346 VCC = COPY SCC
347 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
348
349 def S_CMPK_EQ_I32 : SOPK <
350   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
351   "s_cmpk_eq_i32",
352   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
353 >;
354 */
355
356 let isCompare = 1, Defs = [SCC] in {
357 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "s_cmpk_lg_i32", []>;
358 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "s_cmpk_gt_i32", []>;
359 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "s_cmpk_ge_i32", []>;
360 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "s_cmpk_lt_i32", []>;
361 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "s_cmpk_le_i32", []>;
362 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "s_cmpk_eq_u32", []>;
363 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "s_cmpk_lg_u32", []>;
364 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "s_cmpk_gt_u32", []>;
365 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "s_cmpk_ge_u32", []>;
366 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "s_cmpk_lt_u32", []>;
367 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "s_cmpk_le_u32", []>;
368 } // End isCompare = 1, Defs = [SCC]
369
370 let Defs = [SCC], isCommutable = 1 in {
371   def S_ADDK_I32 : SOPK_32 <0x0000000f, "s_addk_i32", []>;
372   def S_MULK_I32 : SOPK_32 <0x00000010, "s_mulk_i32", []>;
373 }
374
375 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "s_cbranch_i_fork", []>;
376 def S_GETREG_B32 : SOPK_32 <0x00000012, "s_getreg_b32", []>;
377 def S_SETREG_B32 : SOPK_32 <0x00000013, "s_setreg_b32", []>;
378 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "s_getreg_regrd_b32", []>;
379 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "s_setreg_imm32_b32", []>;
380 //def EXP : EXP_ <0x00000000, "exp", []>;
381
382 //===----------------------------------------------------------------------===//
383 // SOPP Instructions
384 //===----------------------------------------------------------------------===//
385
386 def S_NOP : SOPP <0x00000000, (ins i16imm:$simm16), "s_nop $simm16">;
387
388 let isTerminator = 1 in {
389
390 def S_ENDPGM : SOPP <0x00000001, (ins), "s_endpgm",
391   [(IL_retflag)]> {
392   let simm16 = 0;
393   let isBarrier = 1;
394   let hasCtrlDep = 1;
395 }
396
397 let isBranch = 1 in {
398 def S_BRANCH : SOPP <
399   0x00000002, (ins sopp_brtarget:$simm16), "s_branch $simm16",
400   [(br bb:$simm16)]> {
401   let isBarrier = 1;
402 }
403
404 let DisableEncoding = "$scc" in {
405 def S_CBRANCH_SCC0 : SOPP <
406   0x00000004, (ins sopp_brtarget:$simm16, SCCReg:$scc),
407   "s_cbranch_scc0 $simm16"
408 >;
409 def S_CBRANCH_SCC1 : SOPP <
410   0x00000005, (ins sopp_brtarget:$simm16, SCCReg:$scc),
411   "s_cbranch_scc1 $simm16"
412 >;
413 } // End DisableEncoding = "$scc"
414
415 def S_CBRANCH_VCCZ : SOPP <
416   0x00000006, (ins sopp_brtarget:$simm16, VCCReg:$vcc),
417   "s_cbranch_vccz $simm16"
418 >;
419 def S_CBRANCH_VCCNZ : SOPP <
420   0x00000007, (ins sopp_brtarget:$simm16, VCCReg:$vcc),
421   "s_cbranch_vccnz $simm16"
422 >;
423
424 let DisableEncoding = "$exec" in {
425 def S_CBRANCH_EXECZ : SOPP <
426   0x00000008, (ins sopp_brtarget:$simm16, EXECReg:$exec),
427   "s_cbranch_execz $simm16"
428 >;
429 def S_CBRANCH_EXECNZ : SOPP <
430   0x00000009, (ins sopp_brtarget:$simm16, EXECReg:$exec),
431   "s_cbranch_execnz $simm16"
432 >;
433 } // End DisableEncoding = "$exec"
434
435
436 } // End isBranch = 1
437 } // End isTerminator = 1
438
439 let hasSideEffects = 1 in {
440 def S_BARRIER : SOPP <0x0000000a, (ins), "s_barrier",
441   [(int_AMDGPU_barrier_local)]
442 > {
443   let simm16 = 0;
444   let isBarrier = 1;
445   let hasCtrlDep = 1;
446   let mayLoad = 1;
447   let mayStore = 1;
448 }
449
450 def S_WAITCNT : SOPP <0x0000000c, (ins WAIT_FLAG:$simm16), "s_waitcnt $simm16">;
451 def S_SETHALT : SOPP <0x0000000d, (ins i16imm:$simm16), "s_sethalt $simm16">;
452 def S_SLEEP : SOPP <0x0000000e, (ins i16imm:$simm16), "s_sleep $simm16">;
453 def S_SETPRIO : SOPP <0x0000000f, (ins i16imm:$sim16), "s_setprio $sim16">;
454
455 let Uses = [EXEC] in {
456   def S_SENDMSG : SOPP <0x00000010, (ins SendMsgImm:$simm16, M0Reg:$m0), "s_sendmsg $simm16",
457       [(int_SI_sendmsg imm:$simm16, M0Reg:$m0)]
458   > {
459     let DisableEncoding = "$m0";
460   }
461 } // End Uses = [EXEC]
462
463 def S_SENDMSGHALT : SOPP <0x00000011, (ins i16imm:$simm16), "s_sendmsghalt $simm16">;
464 def S_TRAP : SOPP <0x00000012, (ins i16imm:$simm16), "s_trap $simm16">;
465 def S_ICACHE_INV : SOPP <0x00000013, (ins), "s_icache_inv"> {
466         let simm16 = 0;
467 }
468 def S_INCPERFLEVEL : SOPP <0x00000014, (ins i16imm:$simm16), "s_incperflevel $simm16">;
469 def S_DECPERFLEVEL : SOPP <0x00000015, (ins i16imm:$simm16), "s_decperflevel $simm16">;
470 def S_TTRACEDATA : SOPP <0x00000016, (ins), "s_ttracedata"> {
471   let simm16 = 0;
472 }
473 } // End hasSideEffects
474
475 //===----------------------------------------------------------------------===//
476 // VOPC Instructions
477 //===----------------------------------------------------------------------===//
478
479 let isCompare = 1 in {
480
481 defm V_CMP_F_F32 : VOPC_F32 <vopc<0x0>, "v_cmp_f_f32">;
482 defm V_CMP_LT_F32 : VOPC_F32 <vopc<0x1>, "v_cmp_lt_f32", COND_OLT>;
483 defm V_CMP_EQ_F32 : VOPC_F32 <vopc<0x2>, "v_cmp_eq_f32", COND_OEQ>;
484 defm V_CMP_LE_F32 : VOPC_F32 <vopc<0x3>, "v_cmp_le_f32", COND_OLE>;
485 defm V_CMP_GT_F32 : VOPC_F32 <vopc<0x4>, "v_cmp_gt_f32", COND_OGT>;
486 defm V_CMP_LG_F32 : VOPC_F32 <vopc<0x5>, "v_cmp_lg_f32">;
487 defm V_CMP_GE_F32 : VOPC_F32 <vopc<0x6>, "v_cmp_ge_f32", COND_OGE>;
488 defm V_CMP_O_F32 : VOPC_F32 <vopc<0x7>, "v_cmp_o_f32", COND_O>;
489 defm V_CMP_U_F32 : VOPC_F32 <vopc<0x8>, "v_cmp_u_f32", COND_UO>;
490 defm V_CMP_NGE_F32 : VOPC_F32 <vopc<0x9>, "v_cmp_nge_f32">;
491 defm V_CMP_NLG_F32 : VOPC_F32 <vopc<0xa>, "v_cmp_nlg_f32">;
492 defm V_CMP_NGT_F32 : VOPC_F32 <vopc<0xb>, "v_cmp_ngt_f32">;
493 defm V_CMP_NLE_F32 : VOPC_F32 <vopc<0xc>, "v_cmp_nle_f32">;
494 defm V_CMP_NEQ_F32 : VOPC_F32 <vopc<0xd>, "v_cmp_neq_f32", COND_UNE>;
495 defm V_CMP_NLT_F32 : VOPC_F32 <vopc<0xe>, "v_cmp_nlt_f32">;
496 defm V_CMP_TRU_F32 : VOPC_F32 <vopc<0xf>, "v_cmp_tru_f32">;
497
498 let hasSideEffects = 1 in {
499
500 defm V_CMPX_F_F32 : VOPCX_F32 <vopc<0x10>, "v_cmpx_f_f32">;
501 defm V_CMPX_LT_F32 : VOPCX_F32 <vopc<0x11>, "v_cmpx_lt_f32">;
502 defm V_CMPX_EQ_F32 : VOPCX_F32 <vopc<0x12>, "v_cmpx_eq_f32">;
503 defm V_CMPX_LE_F32 : VOPCX_F32 <vopc<0x13>, "v_cmpx_le_f32">;
504 defm V_CMPX_GT_F32 : VOPCX_F32 <vopc<0x14>, "v_cmpx_gt_f32">;
505 defm V_CMPX_LG_F32 : VOPCX_F32 <vopc<0x15>, "v_cmpx_lg_f32">;
506 defm V_CMPX_GE_F32 : VOPCX_F32 <vopc<0x16>, "v_cmpx_ge_f32">;
507 defm V_CMPX_O_F32 : VOPCX_F32 <vopc<0x17>, "v_cmpx_o_f32">;
508 defm V_CMPX_U_F32 : VOPCX_F32 <vopc<0x18>, "v_cmpx_u_f32">;
509 defm V_CMPX_NGE_F32 : VOPCX_F32 <vopc<0x19>, "v_cmpx_nge_f32">;
510 defm V_CMPX_NLG_F32 : VOPCX_F32 <vopc<0x1a>, "v_cmpx_nlg_f32">;
511 defm V_CMPX_NGT_F32 : VOPCX_F32 <vopc<0x1b>, "v_cmpx_ngt_f32">;
512 defm V_CMPX_NLE_F32 : VOPCX_F32 <vopc<0x1c>, "v_cmpx_nle_f32">;
513 defm V_CMPX_NEQ_F32 : VOPCX_F32 <vopc<0x1d>, "v_cmpx_neq_f32">;
514 defm V_CMPX_NLT_F32 : VOPCX_F32 <vopc<0x1e>, "v_cmpx_nlt_f32">;
515 defm V_CMPX_TRU_F32 : VOPCX_F32 <vopc<0x1f>, "v_cmpx_tru_f32">;
516
517 } // End hasSideEffects = 1
518
519 defm V_CMP_F_F64 : VOPC_F64 <vopc<0x20>, "v_cmp_f_f64">;
520 defm V_CMP_LT_F64 : VOPC_F64 <vopc<0x21>, "v_cmp_lt_f64", COND_OLT>;
521 defm V_CMP_EQ_F64 : VOPC_F64 <vopc<0x22>, "v_cmp_eq_f64", COND_OEQ>;
522 defm V_CMP_LE_F64 : VOPC_F64 <vopc<0x23>, "v_cmp_le_f64", COND_OLE>;
523 defm V_CMP_GT_F64 : VOPC_F64 <vopc<0x24>, "v_cmp_gt_f64", COND_OGT>;
524 defm V_CMP_LG_F64 : VOPC_F64 <vopc<0x25>, "v_cmp_lg_f64">;
525 defm V_CMP_GE_F64 : VOPC_F64 <vopc<0x26>, "v_cmp_ge_f64", COND_OGE>;
526 defm V_CMP_O_F64 : VOPC_F64 <vopc<0x27>, "v_cmp_o_f64", COND_O>;
527 defm V_CMP_U_F64 : VOPC_F64 <vopc<0x28>, "v_cmp_u_f64", COND_UO>;
528 defm V_CMP_NGE_F64 : VOPC_F64 <vopc<0x29>, "v_cmp_nge_f64">;
529 defm V_CMP_NLG_F64 : VOPC_F64 <vopc<0x2a>, "v_cmp_nlg_f64">;
530 defm V_CMP_NGT_F64 : VOPC_F64 <vopc<0x2b>, "v_cmp_ngt_f64">;
531 defm V_CMP_NLE_F64 : VOPC_F64 <vopc<0x2c>, "v_cmp_nle_f64">;
532 defm V_CMP_NEQ_F64 : VOPC_F64 <vopc<0x2d>, "v_cmp_neq_f64", COND_UNE>;
533 defm V_CMP_NLT_F64 : VOPC_F64 <vopc<0x2e>, "v_cmp_nlt_f64">;
534 defm V_CMP_TRU_F64 : VOPC_F64 <vopc<0x2f>, "v_cmp_tru_f64">;
535
536 let hasSideEffects = 1 in {
537
538 defm V_CMPX_F_F64 : VOPCX_F64 <vopc<0x30>, "v_cmpx_f_f64">;
539 defm V_CMPX_LT_F64 : VOPCX_F64 <vopc<0x31>, "v_cmpx_lt_f64">;
540 defm V_CMPX_EQ_F64 : VOPCX_F64 <vopc<0x32>, "v_cmpx_eq_f64">;
541 defm V_CMPX_LE_F64 : VOPCX_F64 <vopc<0x33>, "v_cmpx_le_f64">;
542 defm V_CMPX_GT_F64 : VOPCX_F64 <vopc<0x34>, "v_cmpx_gt_f64">;
543 defm V_CMPX_LG_F64 : VOPCX_F64 <vopc<0x35>, "v_cmpx_lg_f64">;
544 defm V_CMPX_GE_F64 : VOPCX_F64 <vopc<0x36>, "v_cmpx_ge_f64">;
545 defm V_CMPX_O_F64 : VOPCX_F64 <vopc<0x37>, "v_cmpx_o_f64">;
546 defm V_CMPX_U_F64 : VOPCX_F64 <vopc<0x38>, "v_cmpx_u_f64">;
547 defm V_CMPX_NGE_F64 : VOPCX_F64 <vopc<0x39>, "v_cmpx_nge_f64">;
548 defm V_CMPX_NLG_F64 : VOPCX_F64 <vopc<0x3a>, "v_cmpx_nlg_f64">;
549 defm V_CMPX_NGT_F64 : VOPCX_F64 <vopc<0x3b>, "v_cmpx_ngt_f64">;
550 defm V_CMPX_NLE_F64 : VOPCX_F64 <vopc<0x3c>, "v_cmpx_nle_f64">;
551 defm V_CMPX_NEQ_F64 : VOPCX_F64 <vopc<0x3d>, "v_cmpx_neq_f64">;
552 defm V_CMPX_NLT_F64 : VOPCX_F64 <vopc<0x3e>, "v_cmpx_nlt_f64">;
553 defm V_CMPX_TRU_F64 : VOPCX_F64 <vopc<0x3f>, "v_cmpx_tru_f64">;
554
555 } // End hasSideEffects = 1
556
557 defm V_CMPS_F_F32 : VOPC_F32 <vopc<0x40>, "v_cmps_f_f32">;
558 defm V_CMPS_LT_F32 : VOPC_F32 <vopc<0x41>, "v_cmps_lt_f32">;
559 defm V_CMPS_EQ_F32 : VOPC_F32 <vopc<0x42>, "v_cmps_eq_f32">;
560 defm V_CMPS_LE_F32 : VOPC_F32 <vopc<0x43>, "v_cmps_le_f32">;
561 defm V_CMPS_GT_F32 : VOPC_F32 <vopc<0x44>, "v_cmps_gt_f32">;
562 defm V_CMPS_LG_F32 : VOPC_F32 <vopc<0x45>, "v_cmps_lg_f32">;
563 defm V_CMPS_GE_F32 : VOPC_F32 <vopc<0x46>, "v_cmps_ge_f32">;
564 defm V_CMPS_O_F32 : VOPC_F32 <vopc<0x47>, "v_cmps_o_f32">;
565 defm V_CMPS_U_F32 : VOPC_F32 <vopc<0x48>, "v_cmps_u_f32">;
566 defm V_CMPS_NGE_F32 : VOPC_F32 <vopc<0x49>, "v_cmps_nge_f32">;
567 defm V_CMPS_NLG_F32 : VOPC_F32 <vopc<0x4a>, "v_cmps_nlg_f32">;
568 defm V_CMPS_NGT_F32 : VOPC_F32 <vopc<0x4b>, "v_cmps_ngt_f32">;
569 defm V_CMPS_NLE_F32 : VOPC_F32 <vopc<0x4c>, "v_cmps_nle_f32">;
570 defm V_CMPS_NEQ_F32 : VOPC_F32 <vopc<0x4d>, "v_cmps_neq_f32">;
571 defm V_CMPS_NLT_F32 : VOPC_F32 <vopc<0x4e>, "v_cmps_nlt_f32">;
572 defm V_CMPS_TRU_F32 : VOPC_F32 <vopc<0x4f>, "v_cmps_tru_f32">;
573
574 let hasSideEffects = 1 in {
575
576 defm V_CMPSX_F_F32 : VOPCX_F32 <vopc<0x50>, "v_cmpsx_f_f32">;
577 defm V_CMPSX_LT_F32 : VOPCX_F32 <vopc<0x51>, "v_cmpsx_lt_f32">;
578 defm V_CMPSX_EQ_F32 : VOPCX_F32 <vopc<0x52>, "v_cmpsx_eq_f32">;
579 defm V_CMPSX_LE_F32 : VOPCX_F32 <vopc<0x53>, "v_cmpsx_le_f32">;
580 defm V_CMPSX_GT_F32 : VOPCX_F32 <vopc<0x54>, "v_cmpsx_gt_f32">;
581 defm V_CMPSX_LG_F32 : VOPCX_F32 <vopc<0x55>, "v_cmpsx_lg_f32">;
582 defm V_CMPSX_GE_F32 : VOPCX_F32 <vopc<0x56>, "v_cmpsx_ge_f32">;
583 defm V_CMPSX_O_F32 : VOPCX_F32 <vopc<0x57>, "v_cmpsx_o_f32">;
584 defm V_CMPSX_U_F32 : VOPCX_F32 <vopc<0x58>, "v_cmpsx_u_f32">;
585 defm V_CMPSX_NGE_F32 : VOPCX_F32 <vopc<0x59>, "v_cmpsx_nge_f32">;
586 defm V_CMPSX_NLG_F32 : VOPCX_F32 <vopc<0x5a>, "v_cmpsx_nlg_f32">;
587 defm V_CMPSX_NGT_F32 : VOPCX_F32 <vopc<0x5b>, "v_cmpsx_ngt_f32">;
588 defm V_CMPSX_NLE_F32 : VOPCX_F32 <vopc<0x5c>, "v_cmpsx_nle_f32">;
589 defm V_CMPSX_NEQ_F32 : VOPCX_F32 <vopc<0x5d>, "v_cmpsx_neq_f32">;
590 defm V_CMPSX_NLT_F32 : VOPCX_F32 <vopc<0x5e>, "v_cmpsx_nlt_f32">;
591 defm V_CMPSX_TRU_F32 : VOPCX_F32 <vopc<0x5f>, "v_cmpsx_tru_f32">;
592
593 } // End hasSideEffects = 1
594
595 defm V_CMPS_F_F64 : VOPC_F64 <vopc<0x60>, "v_cmps_f_f64">;
596 defm V_CMPS_LT_F64 : VOPC_F64 <vopc<0x61>, "v_cmps_lt_f64">;
597 defm V_CMPS_EQ_F64 : VOPC_F64 <vopc<0x62>, "v_cmps_eq_f64">;
598 defm V_CMPS_LE_F64 : VOPC_F64 <vopc<0x63>, "v_cmps_le_f64">;
599 defm V_CMPS_GT_F64 : VOPC_F64 <vopc<0x64>, "v_cmps_gt_f64">;
600 defm V_CMPS_LG_F64 : VOPC_F64 <vopc<0x65>, "v_cmps_lg_f64">;
601 defm V_CMPS_GE_F64 : VOPC_F64 <vopc<0x66>, "v_cmps_ge_f64">;
602 defm V_CMPS_O_F64 : VOPC_F64 <vopc<0x67>, "v_cmps_o_f64">;
603 defm V_CMPS_U_F64 : VOPC_F64 <vopc<0x68>, "v_cmps_u_f64">;
604 defm V_CMPS_NGE_F64 : VOPC_F64 <vopc<0x69>, "v_cmps_nge_f64">;
605 defm V_CMPS_NLG_F64 : VOPC_F64 <vopc<0x6a>, "v_cmps_nlg_f64">;
606 defm V_CMPS_NGT_F64 : VOPC_F64 <vopc<0x6b>, "v_cmps_ngt_f64">;
607 defm V_CMPS_NLE_F64 : VOPC_F64 <vopc<0x6c>, "v_cmps_nle_f64">;
608 defm V_CMPS_NEQ_F64 : VOPC_F64 <vopc<0x6d>, "v_cmps_neq_f64">;
609 defm V_CMPS_NLT_F64 : VOPC_F64 <vopc<0x6e>, "v_cmps_nlt_f64">;
610 defm V_CMPS_TRU_F64 : VOPC_F64 <vopc<0x6f>, "v_cmps_tru_f64">;
611
612 let hasSideEffects = 1, Defs = [EXEC] in {
613
614 defm V_CMPSX_F_F64 : VOPC_F64 <vopc<0x70>, "v_cmpsx_f_f64">;
615 defm V_CMPSX_LT_F64 : VOPC_F64 <vopc<0x71>, "v_cmpsx_lt_f64">;
616 defm V_CMPSX_EQ_F64 : VOPC_F64 <vopc<0x72>, "v_cmpsx_eq_f64">;
617 defm V_CMPSX_LE_F64 : VOPC_F64 <vopc<0x73>, "v_cmpsx_le_f64">;
618 defm V_CMPSX_GT_F64 : VOPC_F64 <vopc<0x74>, "v_cmpsx_gt_f64">;
619 defm V_CMPSX_LG_F64 : VOPC_F64 <vopc<0x75>, "v_cmpsx_lg_f64">;
620 defm V_CMPSX_GE_F64 : VOPC_F64 <vopc<0x76>, "v_cmpsx_ge_f64">;
621 defm V_CMPSX_O_F64 : VOPC_F64 <vopc<0x77>, "v_cmpsx_o_f64">;
622 defm V_CMPSX_U_F64 : VOPC_F64 <vopc<0x78>, "v_cmpsx_u_f64">;
623 defm V_CMPSX_NGE_F64 : VOPC_F64 <vopc<0x79>, "v_cmpsx_nge_f64">;
624 defm V_CMPSX_NLG_F64 : VOPC_F64 <vopc<0x7a>, "v_cmpsx_nlg_f64">;
625 defm V_CMPSX_NGT_F64 : VOPC_F64 <vopc<0x7b>, "v_cmpsx_ngt_f64">;
626 defm V_CMPSX_NLE_F64 : VOPC_F64 <vopc<0x7c>, "v_cmpsx_nle_f64">;
627 defm V_CMPSX_NEQ_F64 : VOPC_F64 <vopc<0x7d>, "v_cmpsx_neq_f64">;
628 defm V_CMPSX_NLT_F64 : VOPC_F64 <vopc<0x7e>, "v_cmpsx_nlt_f64">;
629 defm V_CMPSX_TRU_F64 : VOPC_F64 <vopc<0x7f>, "v_cmpsx_tru_f64">;
630
631 } // End hasSideEffects = 1, Defs = [EXEC]
632
633 defm V_CMP_F_I32 : VOPC_I32 <vopc<0x80>, "v_cmp_f_i32">;
634 defm V_CMP_LT_I32 : VOPC_I32 <vopc<0x81>, "v_cmp_lt_i32", COND_SLT>;
635 defm V_CMP_EQ_I32 : VOPC_I32 <vopc<0x82>, "v_cmp_eq_i32", COND_EQ>;
636 defm V_CMP_LE_I32 : VOPC_I32 <vopc<0x83>, "v_cmp_le_i32", COND_SLE>;
637 defm V_CMP_GT_I32 : VOPC_I32 <vopc<0x84>, "v_cmp_gt_i32", COND_SGT>;
638 defm V_CMP_NE_I32 : VOPC_I32 <vopc<0x85>, "v_cmp_ne_i32", COND_NE>;
639 defm V_CMP_GE_I32 : VOPC_I32 <vopc<0x86>, "v_cmp_ge_i32", COND_SGE>;
640 defm V_CMP_T_I32 : VOPC_I32 <vopc<0x87>, "v_cmp_t_i32">;
641
642 let hasSideEffects = 1 in {
643
644 defm V_CMPX_F_I32 : VOPCX_I32 <vopc<0x90>, "v_cmpx_f_i32">;
645 defm V_CMPX_LT_I32 : VOPCX_I32 <vopc<0x91>, "v_cmpx_lt_i32">;
646 defm V_CMPX_EQ_I32 : VOPCX_I32 <vopc<0x92>, "v_cmpx_eq_i32">;
647 defm V_CMPX_LE_I32 : VOPCX_I32 <vopc<0x93>, "v_cmpx_le_i32">;
648 defm V_CMPX_GT_I32 : VOPCX_I32 <vopc<0x94>, "v_cmpx_gt_i32">;
649 defm V_CMPX_NE_I32 : VOPCX_I32 <vopc<0x95>, "v_cmpx_ne_i32">;
650 defm V_CMPX_GE_I32 : VOPCX_I32 <vopc<0x96>, "v_cmpx_ge_i32">;
651 defm V_CMPX_T_I32 : VOPCX_I32 <vopc<0x97>, "v_cmpx_t_i32">;
652
653 } // End hasSideEffects = 1
654
655 defm V_CMP_F_I64 : VOPC_I64 <vopc<0xa0>, "v_cmp_f_i64">;
656 defm V_CMP_LT_I64 : VOPC_I64 <vopc<0xa1>, "v_cmp_lt_i64", COND_SLT>;
657 defm V_CMP_EQ_I64 : VOPC_I64 <vopc<0xa2>, "v_cmp_eq_i64", COND_EQ>;
658 defm V_CMP_LE_I64 : VOPC_I64 <vopc<0xa3>, "v_cmp_le_i64", COND_SLE>;
659 defm V_CMP_GT_I64 : VOPC_I64 <vopc<0xa4>, "v_cmp_gt_i64", COND_SGT>;
660 defm V_CMP_NE_I64 : VOPC_I64 <vopc<0xa5>, "v_cmp_ne_i64", COND_NE>;
661 defm V_CMP_GE_I64 : VOPC_I64 <vopc<0xa6>, "v_cmp_ge_i64", COND_SGE>;
662 defm V_CMP_T_I64 : VOPC_I64 <vopc<0xa7>, "v_cmp_t_i64">;
663
664 let hasSideEffects = 1 in {
665
666 defm V_CMPX_F_I64 : VOPCX_I64 <vopc<0xb0>, "v_cmpx_f_i64">;
667 defm V_CMPX_LT_I64 : VOPCX_I64 <vopc<0xb1>, "v_cmpx_lt_i64">;
668 defm V_CMPX_EQ_I64 : VOPCX_I64 <vopc<0xb2>, "v_cmpx_eq_i64">;
669 defm V_CMPX_LE_I64 : VOPCX_I64 <vopc<0xb3>, "v_cmpx_le_i64">;
670 defm V_CMPX_GT_I64 : VOPCX_I64 <vopc<0xb4>, "v_cmpx_gt_i64">;
671 defm V_CMPX_NE_I64 : VOPCX_I64 <vopc<0xb5>, "v_cmpx_ne_i64">;
672 defm V_CMPX_GE_I64 : VOPCX_I64 <vopc<0xb6>, "v_cmpx_ge_i64">;
673 defm V_CMPX_T_I64 : VOPCX_I64 <vopc<0xb7>, "v_cmpx_t_i64">;
674
675 } // End hasSideEffects = 1
676
677 defm V_CMP_F_U32 : VOPC_I32 <vopc<0xc0>, "v_cmp_f_u32">;
678 defm V_CMP_LT_U32 : VOPC_I32 <vopc<0xc1>, "v_cmp_lt_u32", COND_ULT>;
679 defm V_CMP_EQ_U32 : VOPC_I32 <vopc<0xc2>, "v_cmp_eq_u32", COND_EQ>;
680 defm V_CMP_LE_U32 : VOPC_I32 <vopc<0xc3>, "v_cmp_le_u32", COND_ULE>;
681 defm V_CMP_GT_U32 : VOPC_I32 <vopc<0xc4>, "v_cmp_gt_u32", COND_UGT>;
682 defm V_CMP_NE_U32 : VOPC_I32 <vopc<0xc5>, "v_cmp_ne_u32", COND_NE>;
683 defm V_CMP_GE_U32 : VOPC_I32 <vopc<0xc6>, "v_cmp_ge_u32", COND_UGE>;
684 defm V_CMP_T_U32 : VOPC_I32 <vopc<0xc7>, "v_cmp_t_u32">;
685
686 let hasSideEffects = 1 in {
687
688 defm V_CMPX_F_U32 : VOPCX_I32 <vopc<0xd0>, "v_cmpx_f_u32">;
689 defm V_CMPX_LT_U32 : VOPCX_I32 <vopc<0xd1>, "v_cmpx_lt_u32">;
690 defm V_CMPX_EQ_U32 : VOPCX_I32 <vopc<0xd2>, "v_cmpx_eq_u32">;
691 defm V_CMPX_LE_U32 : VOPCX_I32 <vopc<0xd3>, "v_cmpx_le_u32">;
692 defm V_CMPX_GT_U32 : VOPCX_I32 <vopc<0xd4>, "v_cmpx_gt_u32">;
693 defm V_CMPX_NE_U32 : VOPCX_I32 <vopc<0xd5>, "v_cmpx_ne_u32">;
694 defm V_CMPX_GE_U32 : VOPCX_I32 <vopc<0xd6>, "v_cmpx_ge_u32">;
695 defm V_CMPX_T_U32 : VOPCX_I32 <vopc<0xd7>, "v_cmpx_t_u32">;
696
697 } // End hasSideEffects = 1
698
699 defm V_CMP_F_U64 : VOPC_I64 <vopc<0xe0>, "v_cmp_f_u64">;
700 defm V_CMP_LT_U64 : VOPC_I64 <vopc<0xe1>, "v_cmp_lt_u64", COND_ULT>;
701 defm V_CMP_EQ_U64 : VOPC_I64 <vopc<0xe2>, "v_cmp_eq_u64", COND_EQ>;
702 defm V_CMP_LE_U64 : VOPC_I64 <vopc<0xe3>, "v_cmp_le_u64", COND_ULE>;
703 defm V_CMP_GT_U64 : VOPC_I64 <vopc<0xe4>, "v_cmp_gt_u64", COND_UGT>;
704 defm V_CMP_NE_U64 : VOPC_I64 <vopc<0xe5>, "v_cmp_ne_u64", COND_NE>;
705 defm V_CMP_GE_U64 : VOPC_I64 <vopc<0xe6>, "v_cmp_ge_u64", COND_UGE>;
706 defm V_CMP_T_U64 : VOPC_I64 <vopc<0xe7>, "v_cmp_t_u64">;
707
708 let hasSideEffects = 1 in {
709
710 defm V_CMPX_F_U64 : VOPCX_I64 <vopc<0xf0>, "v_cmpx_f_u64">;
711 defm V_CMPX_LT_U64 : VOPCX_I64 <vopc<0xf1>, "v_cmpx_lt_u64">;
712 defm V_CMPX_EQ_U64 : VOPCX_I64 <vopc<0xf2>, "v_cmpx_eq_u64">;
713 defm V_CMPX_LE_U64 : VOPCX_I64 <vopc<0xf3>, "v_cmpx_le_u64">;
714 defm V_CMPX_GT_U64 : VOPCX_I64 <vopc<0xf4>, "v_cmpx_gt_u64">;
715 defm V_CMPX_NE_U64 : VOPCX_I64 <vopc<0xf5>, "v_cmpx_ne_u64">;
716 defm V_CMPX_GE_U64 : VOPCX_I64 <vopc<0xf6>, "v_cmpx_ge_u64">;
717 defm V_CMPX_T_U64 : VOPCX_I64 <vopc<0xf7>, "v_cmpx_t_u64">;
718
719 } // End hasSideEffects = 1
720
721 defm V_CMP_CLASS_F32 : VOPC_F32 <vopc<0x88>, "v_cmp_class_f32">;
722
723 let hasSideEffects = 1 in {
724 defm V_CMPX_CLASS_F32 : VOPCX_F32 <vopc<0x98>, "v_cmpx_class_f32">;
725 } // End hasSideEffects = 1
726
727 defm V_CMP_CLASS_F64 : VOPC_F64 <vopc<0xa8>, "v_cmp_class_f64">;
728
729 let hasSideEffects = 1 in {
730 defm V_CMPX_CLASS_F64 : VOPCX_F64 <vopc<0xb8>, "v_cmpx_class_f64">;
731 } // End hasSideEffects = 1
732
733 } // End isCompare = 1
734
735 //===----------------------------------------------------------------------===//
736 // DS Instructions
737 //===----------------------------------------------------------------------===//
738
739
740 def DS_ADD_U32 : DS_1A1D_NORET <0x0, "ds_add_u32", VReg_32>;
741 def DS_SUB_U32 : DS_1A1D_NORET <0x1, "ds_sub_u32", VReg_32>;
742 def DS_RSUB_U32 : DS_1A1D_NORET <0x2, "ds_rsub_u32", VReg_32>;
743 def DS_INC_U32 : DS_1A1D_NORET <0x3, "ds_inc_u32", VReg_32>;
744 def DS_DEC_U32 : DS_1A1D_NORET <0x4, "ds_dec_u32", VReg_32>;
745 def DS_MIN_I32 : DS_1A1D_NORET <0x5, "ds_min_i32", VReg_32>;
746 def DS_MAX_I32 : DS_1A1D_NORET <0x6, "ds_max_i32", VReg_32>;
747 def DS_MIN_U32 : DS_1A1D_NORET <0x7, "ds_min_u32", VReg_32>;
748 def DS_MAX_U32 : DS_1A1D_NORET <0x8, "ds_max_u32", VReg_32>;
749 def DS_AND_B32 : DS_1A1D_NORET <0x9, "ds_and_b32", VReg_32>;
750 def DS_OR_B32 : DS_1A1D_NORET <0xa, "ds_or_b32", VReg_32>;
751 def DS_XOR_B32 : DS_1A1D_NORET <0xb, "ds_xor_b32", VReg_32>;
752 def DS_MSKOR_B32 : DS_1A1D_NORET <0xc, "ds_mskor_b32", VReg_32>;
753 def DS_CMPST_B32 : DS_1A2D_NORET <0x10, "ds_cmpst_b32", VReg_32>;
754 def DS_CMPST_F32 : DS_1A2D_NORET <0x11, "ds_cmpst_f32", VReg_32>;
755 def DS_MIN_F32 : DS_1A1D_NORET <0x12, "ds_min_f32", VReg_32>;
756 def DS_MAX_F32 : DS_1A1D_NORET <0x13, "ds_max_f32", VReg_32>;
757
758 def DS_ADD_RTN_U32 : DS_1A1D_RET <0x20, "ds_add_rtn_u32", VReg_32, "ds_add_u32">;
759 def DS_SUB_RTN_U32 : DS_1A1D_RET <0x21, "ds_sub_rtn_u32", VReg_32, "ds_sub_u32">;
760 def DS_RSUB_RTN_U32 : DS_1A1D_RET <0x22, "ds_rsub_rtn_u32", VReg_32, "ds_rsub_u32">;
761 def DS_INC_RTN_U32 : DS_1A1D_RET <0x23, "ds_inc_rtn_u32", VReg_32, "ds_inc_u32">;
762 def DS_DEC_RTN_U32 : DS_1A1D_RET <0x24, "ds_dec_rtn_u32", VReg_32, "ds_dec_u32">;
763 def DS_MIN_RTN_I32 : DS_1A1D_RET <0x25, "ds_min_rtn_i32", VReg_32, "ds_min_i32">;
764 def DS_MAX_RTN_I32 : DS_1A1D_RET <0x26, "ds_max_rtn_i32", VReg_32, "ds_max_i32">;
765 def DS_MIN_RTN_U32 : DS_1A1D_RET <0x27, "ds_min_rtn_u32", VReg_32, "ds_min_u32">;
766 def DS_MAX_RTN_U32 : DS_1A1D_RET <0x28, "ds_max_rtn_u32", VReg_32, "ds_max_u32">;
767 def DS_AND_RTN_B32 : DS_1A1D_RET <0x29, "ds_and_rtn_b32", VReg_32, "ds_and_b32">;
768 def DS_OR_RTN_B32 : DS_1A1D_RET <0x2a, "ds_or_rtn_b32", VReg_32, "ds_or_b32">;
769 def DS_XOR_RTN_B32 : DS_1A1D_RET <0x2b, "ds_xor_rtn_b32", VReg_32, "ds_xor_b32">;
770 def DS_MSKOR_RTN_B32 : DS_1A1D_RET <0x2c, "ds_mskor_rtn_b32", VReg_32, "ds_mskor_b32">;
771 def DS_WRXCHG_RTN_B32 : DS_1A1D_RET <0x2d, "ds_wrxchg_rtn_b32", VReg_32>;
772 //def DS_WRXCHG2_RTN_B32 : DS_2A0D_RET <0x2e, "ds_wrxchg2_rtn_b32", VReg_32, "ds_wrxchg2_b32">;
773 //def DS_WRXCHG2ST64_RTN_B32 : DS_2A0D_RET <0x2f, "ds_wrxchg2_rtn_b32", VReg_32, "ds_wrxchg2st64_b32">;
774 def DS_CMPST_RTN_B32 : DS_1A2D_RET <0x30, "ds_cmpst_rtn_b32", VReg_32, "ds_cmpst_b32">;
775 def DS_CMPST_RTN_F32 : DS_1A2D_RET <0x31, "ds_cmpst_rtn_f32", VReg_32, "ds_cmpst_f32">;
776 def DS_MIN_RTN_F32 : DS_1A1D_RET <0x32, "ds_min_rtn_f32", VReg_32, "ds_min_f32">;
777 def DS_MAX_RTN_F32 : DS_1A1D_RET <0x33, "ds_max_rtn_f32", VReg_32, "ds_max_f32">;
778
779 let SubtargetPredicate = isCI in {
780 def DS_WRAP_RTN_F32 : DS_1A1D_RET <0x34, "ds_wrap_rtn_f32", VReg_32, "ds_wrap_f32">;
781 } // End isCI
782
783
784 def DS_ADD_U64 : DS_1A1D_NORET <0x40, "ds_add_u64", VReg_64>;
785 def DS_SUB_U64 : DS_1A1D_NORET <0x41, "ds_sub_u64", VReg_64>;
786 def DS_RSUB_U64 : DS_1A1D_NORET <0x42, "ds_rsub_u64", VReg_64>;
787 def DS_INC_U64 : DS_1A1D_NORET <0x43, "ds_inc_u64", VReg_64>;
788 def DS_DEC_U64 : DS_1A1D_NORET <0x44, "ds_dec_u64", VReg_64>;
789 def DS_MIN_I64 : DS_1A1D_NORET <0x45, "ds_min_i64", VReg_64>;
790 def DS_MAX_I64 : DS_1A1D_NORET <0x46, "ds_max_i64", VReg_64>;
791 def DS_MIN_U64 : DS_1A1D_NORET <0x47, "ds_min_u64", VReg_64>;
792 def DS_MAX_U64 : DS_1A1D_NORET <0x48, "ds_max_u64", VReg_64>;
793 def DS_AND_B64 : DS_1A1D_NORET <0x49, "ds_and_b64", VReg_64>;
794 def DS_OR_B64 : DS_1A1D_NORET <0x4a, "ds_or_b64", VReg_64>;
795 def DS_XOR_B64 : DS_1A1D_NORET <0x4b, "ds_xor_b64", VReg_64>;
796 def DS_MSKOR_B64 : DS_1A1D_NORET <0x4c, "ds_mskor_b64", VReg_64>;
797 def DS_CMPST_B64 : DS_1A2D_NORET <0x50, "ds_cmpst_b64", VReg_64>;
798 def DS_CMPST_F64 : DS_1A2D_NORET <0x51, "ds_cmpst_f64", VReg_64>;
799 def DS_MIN_F64 : DS_1A1D_NORET <0x52, "ds_min_f64", VReg_64>;
800 def DS_MAX_F64 : DS_1A1D_NORET <0x53, "ds_max_f64", VReg_64>;
801
802 def DS_ADD_RTN_U64 : DS_1A1D_RET <0x60, "ds_add_rtn_u64", VReg_64, "ds_add_u64">;
803 def DS_SUB_RTN_U64 : DS_1A1D_RET <0x61, "ds_sub_rtn_u64", VReg_64, "ds_sub_u64">;
804 def DS_RSUB_RTN_U64 : DS_1A1D_RET <0x62, "ds_rsub_rtn_u64", VReg_64, "ds_rsub_u64">;
805 def DS_INC_RTN_U64 : DS_1A1D_RET <0x63, "ds_inc_rtn_u64", VReg_64, "ds_inc_u64">;
806 def DS_DEC_RTN_U64 : DS_1A1D_RET <0x64, "ds_dec_rtn_u64", VReg_64, "ds_dec_u64">;
807 def DS_MIN_RTN_I64 : DS_1A1D_RET <0x65, "ds_min_rtn_i64", VReg_64, "ds_min_i64">;
808 def DS_MAX_RTN_I64 : DS_1A1D_RET <0x66, "ds_max_rtn_i64", VReg_64, "ds_max_i64">;
809 def DS_MIN_RTN_U64 : DS_1A1D_RET <0x67, "ds_min_rtn_u64", VReg_64, "ds_min_u64">;
810 def DS_MAX_RTN_U64 : DS_1A1D_RET <0x68, "ds_max_rtn_u64", VReg_64, "ds_max_u64">;
811 def DS_AND_RTN_B64 : DS_1A1D_RET <0x69, "ds_and_rtn_b64", VReg_64, "ds_and_b64">;
812 def DS_OR_RTN_B64 : DS_1A1D_RET <0x6a, "ds_or_rtn_b64", VReg_64, "ds_or_b64">;
813 def DS_XOR_RTN_B64 : DS_1A1D_RET <0x6b, "ds_xor_rtn_b64", VReg_64, "ds_xor_b64">;
814 def DS_MSKOR_RTN_B64 : DS_1A1D_RET <0x6c, "ds_mskor_rtn_b64", VReg_64, "ds_mskor_b64">;
815 def DS_WRXCHG_RTN_B64 : DS_1A1D_RET <0x6d, "ds_wrxchg_rtn_b64", VReg_64, "ds_wrxchg_b64">;
816 //def DS_WRXCHG2_RTN_B64 : DS_2A0D_RET <0x6e, "ds_wrxchg2_rtn_b64", VReg_64, "ds_wrxchg2_b64">;
817 //def DS_WRXCHG2ST64_RTN_B64 : DS_2A0D_RET <0x6f, "ds_wrxchg2_rtn_b64", VReg_64, "ds_wrxchg2st64_b64">;
818 def DS_CMPST_RTN_B64 : DS_1A2D_RET <0x70, "ds_cmpst_rtn_b64", VReg_64, "ds_cmpst_b64">;
819 def DS_CMPST_RTN_F64 : DS_1A2D_RET <0x71, "ds_cmpst_rtn_f64", VReg_64, "ds_cmpst_f64">;
820 def DS_MIN_RTN_F64 : DS_1A1D_RET <0x72, "ds_min_f64", VReg_64, "ds_min_f64">;
821 def DS_MAX_RTN_F64 : DS_1A1D_RET <0x73, "ds_max_f64", VReg_64, "ds_max_f64">;
822
823 //let SubtargetPredicate = isCI in {
824 // DS_CONDXCHG32_RTN_B64
825 // DS_CONDXCHG32_RTN_B128
826 //} // End isCI
827
828 // TODO: _SRC2_* forms
829
830 def DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "ds_write_b32", VReg_32>;
831 def DS_WRITE_B8 : DS_Store_Helper <0x00000001e, "ds_write_b8", VReg_32>;
832 def DS_WRITE_B16 : DS_Store_Helper <0x00000001f, "ds_write_b16", VReg_32>;
833 def DS_WRITE_B64 : DS_Store_Helper <0x00000004d, "ds_write_b64", VReg_64>;
834
835 def DS_READ_B32 : DS_Load_Helper <0x00000036, "ds_read_b32", VReg_32>;
836 def DS_READ_I8 : DS_Load_Helper <0x00000039, "ds_read_i8", VReg_32>;
837 def DS_READ_U8 : DS_Load_Helper <0x0000003a, "ds_read_u8", VReg_32>;
838 def DS_READ_I16 : DS_Load_Helper <0x0000003b, "ds_read_i16", VReg_32>;
839 def DS_READ_U16 : DS_Load_Helper <0x0000003c, "ds_read_u16", VReg_32>;
840 def DS_READ_B64 : DS_Load_Helper <0x00000076, "ds_read_b64", VReg_64>;
841
842 // 2 forms.
843 def DS_WRITE2_B32 : DS_Store2_Helper <0x0000000E, "ds_write2_b32", VReg_32>;
844 def DS_WRITE2ST64_B32 : DS_Store2_Helper <0x0000000F, "ds_write2st64_b32", VReg_32>;
845 def DS_WRITE2_B64 : DS_Store2_Helper <0x0000004E, "ds_write2_b64", VReg_64>;
846 def DS_WRITE2ST64_B64 : DS_Store2_Helper <0x0000004F, "ds_write2st64_b64", VReg_64>;
847
848 def DS_READ2_B32 : DS_Load2_Helper <0x00000037, "ds_read2_b32", VReg_64>;
849 def DS_READ2ST64_B32 : DS_Load2_Helper <0x00000038, "ds_read2st64_b32", VReg_64>;
850 def DS_READ2_B64 : DS_Load2_Helper <0x00000075, "ds_read2_b64", VReg_128>;
851 def DS_READ2ST64_B64 : DS_Load2_Helper <0x00000076, "ds_read2st64_b64", VReg_128>;
852
853 //===----------------------------------------------------------------------===//
854 // MUBUF Instructions
855 //===----------------------------------------------------------------------===//
856
857 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "buffer_load_format_x", []>;
858 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "buffer_load_format_xy", []>;
859 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "buffer_load_format_xyz", []>;
860 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "buffer_load_format_xyzw", VReg_128>;
861 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "buffer_store_format_x", []>;
862 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "buffer_store_format_xy", []>;
863 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "buffer_store_format_xyz", []>;
864 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "buffer_store_format_xyzw", []>;
865 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <
866   0x00000008, "buffer_load_ubyte", VReg_32, i32, az_extloadi8_global
867 >;
868 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <
869   0x00000009, "buffer_load_sbyte", VReg_32, i32, sextloadi8_global
870 >;
871 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <
872   0x0000000a, "buffer_load_ushort", VReg_32, i32, az_extloadi16_global
873 >;
874 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <
875   0x0000000b, "buffer_load_sshort", VReg_32, i32, sextloadi16_global
876 >;
877 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <
878   0x0000000c, "buffer_load_dword", VReg_32, i32, global_load
879 >;
880 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <
881   0x0000000d, "buffer_load_dwordx2", VReg_64, v2i32, global_load
882 >;
883 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <
884   0x0000000e, "buffer_load_dwordx4", VReg_128, v4i32, global_load
885 >;
886
887 defm BUFFER_STORE_BYTE : MUBUF_Store_Helper <
888   0x00000018, "buffer_store_byte", VReg_32, i32, truncstorei8_global
889 >;
890
891 defm BUFFER_STORE_SHORT : MUBUF_Store_Helper <
892   0x0000001a, "buffer_store_short", VReg_32, i32, truncstorei16_global
893 >;
894
895 defm BUFFER_STORE_DWORD : MUBUF_Store_Helper <
896   0x0000001c, "buffer_store_dword", VReg_32, i32, global_store
897 >;
898
899 defm BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
900   0x0000001d, "buffer_store_dwordx2", VReg_64, v2i32, global_store
901 >;
902
903 defm BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
904   0x0000001e, "buffer_store_dwordx4", VReg_128, v4i32, global_store
905 >;
906 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "buffer_atomic_swap", []>;
907 defm BUFFER_ATOMIC_SWAP : MUBUF_Atomic <
908   0x00000030, "buffer_atomic_swap", VReg_32, i32, atomic_swap_global
909 >;
910 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "buffer_atomic_cmpswap", []>;
911 defm BUFFER_ATOMIC_ADD : MUBUF_Atomic <
912   0x00000032, "buffer_atomic_add", VReg_32, i32, atomic_add_global
913 >;
914 defm BUFFER_ATOMIC_SUB : MUBUF_Atomic <
915   0x00000033, "buffer_atomic_sub", VReg_32, i32, atomic_sub_global
916 >;
917 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "buffer_atomic_rsub", []>;
918 defm BUFFER_ATOMIC_SMIN : MUBUF_Atomic <
919   0x00000035, "buffer_atomic_smin", VReg_32, i32, atomic_min_global
920 >;
921 defm BUFFER_ATOMIC_UMIN : MUBUF_Atomic <
922   0x00000036, "buffer_atomic_umin", VReg_32, i32, atomic_umin_global
923 >;
924 defm BUFFER_ATOMIC_SMAX : MUBUF_Atomic <
925   0x00000037, "buffer_atomic_smax", VReg_32, i32, atomic_max_global
926 >;
927 defm BUFFER_ATOMIC_UMAX : MUBUF_Atomic <
928   0x00000038, "buffer_atomic_umax", VReg_32, i32, atomic_umax_global
929 >;
930 defm BUFFER_ATOMIC_AND : MUBUF_Atomic <
931   0x00000039, "buffer_atomic_and", VReg_32, i32, atomic_and_global
932 >;
933 defm BUFFER_ATOMIC_OR : MUBUF_Atomic <
934   0x0000003a, "buffer_atomic_or", VReg_32, i32, atomic_or_global
935 >;
936 defm BUFFER_ATOMIC_XOR : MUBUF_Atomic <
937   0x0000003b, "buffer_atomic_xor", VReg_32, i32, atomic_xor_global
938 >;
939 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "buffer_atomic_inc", []>;
940 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "buffer_atomic_dec", []>;
941 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "buffer_atomic_fcmpswap", []>;
942 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "buffer_atomic_fmin", []>;
943 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "buffer_atomic_fmax", []>;
944 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "buffer_atomic_swap_x2", []>;
945 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "buffer_atomic_cmpswap_x2", []>;
946 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "buffer_atomic_add_x2", []>;
947 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "buffer_atomic_sub_x2", []>;
948 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "buffer_atomic_rsub_x2", []>;
949 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "buffer_atomic_smin_x2", []>;
950 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "buffer_atomic_umin_x2", []>;
951 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "buffer_atomic_smax_x2", []>;
952 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "buffer_atomic_umax_x2", []>;
953 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "buffer_atomic_and_x2", []>;
954 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "buffer_atomic_or_x2", []>;
955 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "buffer_atomic_xor_x2", []>;
956 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "buffer_atomic_inc_x2", []>;
957 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "buffer_atomic_dec_x2", []>;
958 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "buffer_atomic_fcmpswap_x2", []>;
959 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "buffer_atomic_fmin_x2", []>;
960 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "buffer_atomic_fmax_x2", []>;
961 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "buffer_wbinvl1_sc", []>;
962 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "buffer_wbinvl1", []>;
963
964 //===----------------------------------------------------------------------===//
965 // MTBUF Instructions
966 //===----------------------------------------------------------------------===//
967
968 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "tbuffer_load_format_x", []>;
969 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "tbuffer_load_format_xy", []>;
970 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "tbuffer_load_format_xyz", []>;
971 defm TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "tbuffer_load_format_xyzw", VReg_128>;
972 defm TBUFFER_STORE_FORMAT_X : MTBUF_Store_Helper <0x00000004, "tbuffer_store_format_x", VReg_32>;
973 defm TBUFFER_STORE_FORMAT_XY : MTBUF_Store_Helper <0x00000005, "tbuffer_store_format_xy", VReg_64>;
974 defm TBUFFER_STORE_FORMAT_XYZ : MTBUF_Store_Helper <0x00000006, "tbuffer_store_format_xyz", VReg_128>;
975 defm TBUFFER_STORE_FORMAT_XYZW : MTBUF_Store_Helper <0x00000007, "tbuffer_store_format_xyzw", VReg_128>;
976
977 //===----------------------------------------------------------------------===//
978 // MIMG Instructions
979 //===----------------------------------------------------------------------===//
980
981 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "image_load">;
982 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "image_load_mip">;
983 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"image_load_pck", 0x00000002>;
984 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"image_load_pck_sgn", 0x00000003>;
985 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"image_load_mip_pck", 0x00000004>;
986 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"image_load_mip_pck_sgn", 0x00000005>;
987 //def IMAGE_STORE : MIMG_NoPattern_ <"image_store", 0x00000008>;
988 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"image_store_mip", 0x00000009>;
989 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"image_store_pck", 0x0000000a>;
990 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"image_store_mip_pck", 0x0000000b>;
991 defm IMAGE_GET_RESINFO : MIMG_NoSampler <0x0000000e, "image_get_resinfo">;
992 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"image_atomic_swap", 0x0000000f>;
993 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"image_atomic_cmpswap", 0x00000010>;
994 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"image_atomic_add", 0x00000011>;
995 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"image_atomic_sub", 0x00000012>;
996 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"image_atomic_rsub", 0x00000013>;
997 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"image_atomic_smin", 0x00000014>;
998 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"image_atomic_umin", 0x00000015>;
999 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"image_atomic_smax", 0x00000016>;
1000 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"image_atomic_umax", 0x00000017>;
1001 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"image_atomic_and", 0x00000018>;
1002 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"image_atomic_or", 0x00000019>;
1003 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"image_atomic_xor", 0x0000001a>;
1004 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"image_atomic_inc", 0x0000001b>;
1005 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"image_atomic_dec", 0x0000001c>;
1006 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"image_atomic_fcmpswap", 0x0000001d>;
1007 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"image_atomic_fmin", 0x0000001e>;
1008 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"image_atomic_fmax", 0x0000001f>;
1009 defm IMAGE_SAMPLE           : MIMG_Sampler <0x00000020, "image_sample">;
1010 defm IMAGE_SAMPLE_CL        : MIMG_Sampler <0x00000021, "image_sample_cl">;
1011 defm IMAGE_SAMPLE_D         : MIMG_Sampler <0x00000022, "image_sample_d">;
1012 defm IMAGE_SAMPLE_D_CL      : MIMG_Sampler <0x00000023, "image_sample_d_cl">;
1013 defm IMAGE_SAMPLE_L         : MIMG_Sampler <0x00000024, "image_sample_l">;
1014 defm IMAGE_SAMPLE_B         : MIMG_Sampler <0x00000025, "image_sample_b">;
1015 defm IMAGE_SAMPLE_B_CL      : MIMG_Sampler <0x00000026, "image_sample_b_cl">;
1016 defm IMAGE_SAMPLE_LZ        : MIMG_Sampler <0x00000027, "image_sample_lz">;
1017 defm IMAGE_SAMPLE_C         : MIMG_Sampler <0x00000028, "image_sample_c">;
1018 defm IMAGE_SAMPLE_C_CL      : MIMG_Sampler <0x00000029, "image_sample_c_cl">;
1019 defm IMAGE_SAMPLE_C_D       : MIMG_Sampler <0x0000002a, "image_sample_c_d">;
1020 defm IMAGE_SAMPLE_C_D_CL    : MIMG_Sampler <0x0000002b, "image_sample_c_d_cl">;
1021 defm IMAGE_SAMPLE_C_L       : MIMG_Sampler <0x0000002c, "image_sample_c_l">;
1022 defm IMAGE_SAMPLE_C_B       : MIMG_Sampler <0x0000002d, "image_sample_c_b">;
1023 defm IMAGE_SAMPLE_C_B_CL    : MIMG_Sampler <0x0000002e, "image_sample_c_b_cl">;
1024 defm IMAGE_SAMPLE_C_LZ      : MIMG_Sampler <0x0000002f, "image_sample_c_lz">;
1025 defm IMAGE_SAMPLE_O         : MIMG_Sampler <0x00000030, "image_sample_o">;
1026 defm IMAGE_SAMPLE_CL_O      : MIMG_Sampler <0x00000031, "image_sample_cl_o">;
1027 defm IMAGE_SAMPLE_D_O       : MIMG_Sampler <0x00000032, "image_sample_d_o">;
1028 defm IMAGE_SAMPLE_D_CL_O    : MIMG_Sampler <0x00000033, "image_sample_d_cl_o">;
1029 defm IMAGE_SAMPLE_L_O       : MIMG_Sampler <0x00000034, "image_sample_l_o">;
1030 defm IMAGE_SAMPLE_B_O       : MIMG_Sampler <0x00000035, "image_sample_b_o">;
1031 defm IMAGE_SAMPLE_B_CL_O    : MIMG_Sampler <0x00000036, "image_sample_b_cl_o">;
1032 defm IMAGE_SAMPLE_LZ_O      : MIMG_Sampler <0x00000037, "image_sample_lz_o">;
1033 defm IMAGE_SAMPLE_C_O       : MIMG_Sampler <0x00000038, "image_sample_c_o">;
1034 defm IMAGE_SAMPLE_C_CL_O    : MIMG_Sampler <0x00000039, "image_sample_c_cl_o">;
1035 defm IMAGE_SAMPLE_C_D_O     : MIMG_Sampler <0x0000003a, "image_sample_c_d_o">;
1036 defm IMAGE_SAMPLE_C_D_CL_O  : MIMG_Sampler <0x0000003b, "image_sample_c_d_cl_o">;
1037 defm IMAGE_SAMPLE_C_L_O     : MIMG_Sampler <0x0000003c, "image_sample_c_l_o">;
1038 defm IMAGE_SAMPLE_C_B_O     : MIMG_Sampler <0x0000003d, "image_sample_c_b_o">;
1039 defm IMAGE_SAMPLE_C_B_CL_O  : MIMG_Sampler <0x0000003e, "image_sample_c_b_cl_o">;
1040 defm IMAGE_SAMPLE_C_LZ_O    : MIMG_Sampler <0x0000003f, "image_sample_c_lz_o">;
1041 defm IMAGE_GATHER4          : MIMG_Gather <0x00000040, "image_gather4">;
1042 defm IMAGE_GATHER4_CL       : MIMG_Gather <0x00000041, "image_gather4_cl">;
1043 defm IMAGE_GATHER4_L        : MIMG_Gather <0x00000044, "image_gather4_l">;
1044 defm IMAGE_GATHER4_B        : MIMG_Gather <0x00000045, "image_gather4_b">;
1045 defm IMAGE_GATHER4_B_CL     : MIMG_Gather <0x00000046, "image_gather4_b_cl">;
1046 defm IMAGE_GATHER4_LZ       : MIMG_Gather <0x00000047, "image_gather4_lz">;
1047 defm IMAGE_GATHER4_C        : MIMG_Gather <0x00000048, "image_gather4_c">;
1048 defm IMAGE_GATHER4_C_CL     : MIMG_Gather <0x00000049, "image_gather4_c_cl">;
1049 defm IMAGE_GATHER4_C_L      : MIMG_Gather <0x0000004c, "image_gather4_c_l">;
1050 defm IMAGE_GATHER4_C_B      : MIMG_Gather <0x0000004d, "image_gather4_c_b">;
1051 defm IMAGE_GATHER4_C_B_CL   : MIMG_Gather <0x0000004e, "image_gather4_c_b_cl">;
1052 defm IMAGE_GATHER4_C_LZ     : MIMG_Gather <0x0000004f, "image_gather4_c_lz">;
1053 defm IMAGE_GATHER4_O        : MIMG_Gather <0x00000050, "image_gather4_o">;
1054 defm IMAGE_GATHER4_CL_O     : MIMG_Gather <0x00000051, "image_gather4_cl_o">;
1055 defm IMAGE_GATHER4_L_O      : MIMG_Gather <0x00000054, "image_gather4_l_o">;
1056 defm IMAGE_GATHER4_B_O      : MIMG_Gather <0x00000055, "image_gather4_b_o">;
1057 defm IMAGE_GATHER4_B_CL_O   : MIMG_Gather <0x00000056, "image_gather4_b_cl_o">;
1058 defm IMAGE_GATHER4_LZ_O     : MIMG_Gather <0x00000057, "image_gather4_lz_o">;
1059 defm IMAGE_GATHER4_C_O      : MIMG_Gather <0x00000058, "image_gather4_c_o">;
1060 defm IMAGE_GATHER4_C_CL_O   : MIMG_Gather <0x00000059, "image_gather4_c_cl_o">;
1061 defm IMAGE_GATHER4_C_L_O    : MIMG_Gather <0x0000005c, "image_gather4_c_l_o">;
1062 defm IMAGE_GATHER4_C_B_O    : MIMG_Gather <0x0000005d, "image_gather4_c_b_o">;
1063 defm IMAGE_GATHER4_C_B_CL_O : MIMG_Gather <0x0000005e, "image_gather4_c_b_cl_o">;
1064 defm IMAGE_GATHER4_C_LZ_O   : MIMG_Gather <0x0000005f, "image_gather4_c_lz_o">;
1065 defm IMAGE_GET_LOD          : MIMG_Sampler <0x00000060, "image_get_lod">;
1066 defm IMAGE_SAMPLE_CD        : MIMG_Sampler <0x00000068, "image_sample_cd">;
1067 defm IMAGE_SAMPLE_CD_CL     : MIMG_Sampler <0x00000069, "image_sample_cd_cl">;
1068 defm IMAGE_SAMPLE_C_CD      : MIMG_Sampler <0x0000006a, "image_sample_c_cd">;
1069 defm IMAGE_SAMPLE_C_CD_CL   : MIMG_Sampler <0x0000006b, "image_sample_c_cd_cl">;
1070 defm IMAGE_SAMPLE_CD_O      : MIMG_Sampler <0x0000006c, "image_sample_cd_o">;
1071 defm IMAGE_SAMPLE_CD_CL_O   : MIMG_Sampler <0x0000006d, "image_sample_cd_cl_o">;
1072 defm IMAGE_SAMPLE_C_CD_O    : MIMG_Sampler <0x0000006e, "image_sample_c_cd_o">;
1073 defm IMAGE_SAMPLE_C_CD_CL_O : MIMG_Sampler <0x0000006f, "image_sample_c_cd_cl_o">;
1074 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"image_rsrc256", 0x0000007e>;
1075 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"image_sampler", 0x0000007f>;
1076
1077 //===----------------------------------------------------------------------===//
1078 // Flat Instructions
1079 //===----------------------------------------------------------------------===//
1080
1081 let Predicates = [HasFlatAddressSpace] in {
1082 def FLAT_LOAD_UBYTE : FLAT_Load_Helper <0x00000008, "flat_load_ubyte", VReg_32>;
1083 def FLAT_LOAD_SBYTE : FLAT_Load_Helper <0x00000009, "flat_load_sbyte", VReg_32>;
1084 def FLAT_LOAD_USHORT : FLAT_Load_Helper <0x0000000a, "flat_load_ushort", VReg_32>;
1085 def FLAT_LOAD_SSHORT : FLAT_Load_Helper <0x0000000b, "flat_load_sshort", VReg_32>;
1086 def FLAT_LOAD_DWORD : FLAT_Load_Helper <0x0000000c, "flat_load_dword", VReg_32>;
1087 def FLAT_LOAD_DWORDX2 : FLAT_Load_Helper <0x0000000d, "flat_load_dwordx2", VReg_64>;
1088 def FLAT_LOAD_DWORDX4 : FLAT_Load_Helper <0x0000000e, "flat_load_dwordx4", VReg_128>;
1089 def FLAT_LOAD_DWORDX3 : FLAT_Load_Helper <0x00000010, "flat_load_dwordx3", VReg_96>;
1090
1091 def FLAT_STORE_BYTE : FLAT_Store_Helper <
1092   0x00000018, "flat_store_byte", VReg_32
1093 >;
1094
1095 def FLAT_STORE_SHORT : FLAT_Store_Helper <
1096   0x0000001a, "flat_store_short", VReg_32
1097 >;
1098
1099 def FLAT_STORE_DWORD : FLAT_Store_Helper <
1100   0x0000001c, "flat_store_dword", VReg_32
1101 >;
1102
1103 def FLAT_STORE_DWORDX2 : FLAT_Store_Helper <
1104   0x0000001d, "flat_store_dwordx2", VReg_64
1105 >;
1106
1107 def FLAT_STORE_DWORDX4 : FLAT_Store_Helper <
1108   0x0000001e, "flat_store_dwordx4", VReg_128
1109 >;
1110
1111 def FLAT_STORE_DWORDX3 : FLAT_Store_Helper <
1112   0x0000001e, "flat_store_dwordx3", VReg_96
1113 >;
1114
1115 //def FLAT_ATOMIC_SWAP : FLAT_ <0x00000030, "flat_atomic_swap", []>;
1116 //def FLAT_ATOMIC_CMPSWAP : FLAT_ <0x00000031, "flat_atomic_cmpswap", []>;
1117 //def FLAT_ATOMIC_ADD : FLAT_ <0x00000032, "flat_atomic_add", []>;
1118 //def FLAT_ATOMIC_SUB : FLAT_ <0x00000033, "flat_atomic_sub", []>;
1119 //def FLAT_ATOMIC_RSUB : FLAT_ <0x00000034, "flat_atomic_rsub", []>;
1120 //def FLAT_ATOMIC_SMIN : FLAT_ <0x00000035, "flat_atomic_smin", []>;
1121 //def FLAT_ATOMIC_UMIN : FLAT_ <0x00000036, "flat_atomic_umin", []>;
1122 //def FLAT_ATOMIC_SMAX : FLAT_ <0x00000037, "flat_atomic_smax", []>;
1123 //def FLAT_ATOMIC_UMAX : FLAT_ <0x00000038, "flat_atomic_umax", []>;
1124 //def FLAT_ATOMIC_AND : FLAT_ <0x00000039, "flat_atomic_and", []>;
1125 //def FLAT_ATOMIC_OR : FLAT_ <0x0000003a, "flat_atomic_or", []>;
1126 //def FLAT_ATOMIC_XOR : FLAT_ <0x0000003b, "flat_atomic_xor", []>;
1127 //def FLAT_ATOMIC_INC : FLAT_ <0x0000003c, "flat_atomic_inc", []>;
1128 //def FLAT_ATOMIC_DEC : FLAT_ <0x0000003d, "flat_atomic_dec", []>;
1129 //def FLAT_ATOMIC_FCMPSWAP : FLAT_ <0x0000003e, "flat_atomic_fcmpswap", []>;
1130 //def FLAT_ATOMIC_FMIN : FLAT_ <0x0000003f, "flat_atomic_fmin", []>;
1131 //def FLAT_ATOMIC_FMAX : FLAT_ <0x00000040, "flat_atomic_fmax", []>;
1132 //def FLAT_ATOMIC_SWAP_X2 : FLAT_X2 <0x00000050, "flat_atomic_swap_x2", []>;
1133 //def FLAT_ATOMIC_CMPSWAP_X2 : FLAT_X2 <0x00000051, "flat_atomic_cmpswap_x2", []>;
1134 //def FLAT_ATOMIC_ADD_X2 : FLAT_X2 <0x00000052, "flat_atomic_add_x2", []>;
1135 //def FLAT_ATOMIC_SUB_X2 : FLAT_X2 <0x00000053, "flat_atomic_sub_x2", []>;
1136 //def FLAT_ATOMIC_RSUB_X2 : FLAT_X2 <0x00000054, "flat_atomic_rsub_x2", []>;
1137 //def FLAT_ATOMIC_SMIN_X2 : FLAT_X2 <0x00000055, "flat_atomic_smin_x2", []>;
1138 //def FLAT_ATOMIC_UMIN_X2 : FLAT_X2 <0x00000056, "flat_atomic_umin_x2", []>;
1139 //def FLAT_ATOMIC_SMAX_X2 : FLAT_X2 <0x00000057, "flat_atomic_smax_x2", []>;
1140 //def FLAT_ATOMIC_UMAX_X2 : FLAT_X2 <0x00000058, "flat_atomic_umax_x2", []>;
1141 //def FLAT_ATOMIC_AND_X2 : FLAT_X2 <0x00000059, "flat_atomic_and_x2", []>;
1142 //def FLAT_ATOMIC_OR_X2 : FLAT_X2 <0x0000005a, "flat_atomic_or_x2", []>;
1143 //def FLAT_ATOMIC_XOR_X2 : FLAT_X2 <0x0000005b, "flat_atomic_xor_x2", []>;
1144 //def FLAT_ATOMIC_INC_X2 : FLAT_X2 <0x0000005c, "flat_atomic_inc_x2", []>;
1145 //def FLAT_ATOMIC_DEC_X2 : FLAT_X2 <0x0000005d, "flat_atomic_dec_x2", []>;
1146 //def FLAT_ATOMIC_FCMPSWAP_X2 : FLAT_X2 <0x0000005e, "flat_atomic_fcmpswap_x2", []>;
1147 //def FLAT_ATOMIC_FMIN_X2 : FLAT_X2 <0x0000005f, "flat_atomic_fmin_x2", []>;
1148 //def FLAT_ATOMIC_FMAX_X2 : FLAT_X2 <0x00000060, "flat_atomic_fmax_x2", []>;
1149
1150 } // End HasFlatAddressSpace predicate
1151 //===----------------------------------------------------------------------===//
1152 // VOP1 Instructions
1153 //===----------------------------------------------------------------------===//
1154
1155 //def V_NOP : VOP1_ <0x00000000, "v_nop", []>;
1156
1157 let isMoveImm = 1 in {
1158 defm V_MOV_B32 : VOP1Inst <vop1<0x1>, "v_mov_b32", VOP_I32_I32>;
1159 } // End isMoveImm = 1
1160
1161 let Uses = [EXEC] in {
1162
1163 def V_READFIRSTLANE_B32 : VOP1 <
1164   0x00000002,
1165   (outs SReg_32:$vdst),
1166   (ins VReg_32:$src0),
1167   "v_readfirstlane_b32 $vdst, $src0",
1168   []
1169 >;
1170
1171 }
1172
1173 defm V_CVT_I32_F64 : VOP1Inst <vop1<0x3>, "v_cvt_i32_f64",
1174   VOP_I32_F64, fp_to_sint
1175 >;
1176 defm V_CVT_F64_I32 : VOP1Inst <vop1<0x4>, "v_cvt_f64_i32",
1177   VOP_F64_I32, sint_to_fp
1178 >;
1179 defm V_CVT_F32_I32 : VOP1Inst <vop1<0x5>, "v_cvt_f32_i32",
1180   VOP_F32_I32, sint_to_fp
1181 >;
1182 defm V_CVT_F32_U32 : VOP1Inst <vop1<0x6>, "v_cvt_f32_u32",
1183   VOP_F32_I32, uint_to_fp
1184 >;
1185 defm V_CVT_U32_F32 : VOP1Inst <vop1<0x7>, "v_cvt_u32_f32",
1186   VOP_I32_F32, fp_to_uint
1187 >;
1188 defm V_CVT_I32_F32 : VOP1Inst <vop1<0x8>, "v_cvt_i32_f32",
1189   VOP_I32_F32, fp_to_sint
1190 >;
1191 defm V_MOV_FED_B32 : VOP1Inst <vop1<0x9>, "v_mov_fed_b32", VOP_I32_I32>;
1192 defm V_CVT_F16_F32 : VOP1Inst <vop1<0xa>, "v_cvt_f16_f32",
1193   VOP_I32_F32, fp_to_f16
1194 >;
1195 defm V_CVT_F32_F16 : VOP1Inst <vop1<0xb>, "v_cvt_f32_f16",
1196   VOP_F32_I32, f16_to_fp
1197 >;
1198 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "v_cvt_rpi_i32_f32", []>;
1199 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "v_cvt_flr_i32_f32", []>;
1200 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "v_cvt_off_f32_i4", []>;
1201 defm V_CVT_F32_F64 : VOP1Inst <vop1<0xf>, "v_cvt_f32_f64",
1202   VOP_F32_F64, fround
1203 >;
1204 defm V_CVT_F64_F32 : VOP1Inst <vop1<0x10>, "v_cvt_f64_f32",
1205   VOP_F64_F32, fextend
1206 >;
1207 defm V_CVT_F32_UBYTE0 : VOP1Inst <vop1<0x11>, "v_cvt_f32_ubyte0",
1208   VOP_F32_I32, AMDGPUcvt_f32_ubyte0
1209 >;
1210 defm V_CVT_F32_UBYTE1 : VOP1Inst <vop1<0x12>, "v_cvt_f32_ubyte1",
1211   VOP_F32_I32, AMDGPUcvt_f32_ubyte1
1212 >;
1213 defm V_CVT_F32_UBYTE2 : VOP1Inst <vop1<0x13>, "v_cvt_f32_ubyte2",
1214   VOP_F32_I32, AMDGPUcvt_f32_ubyte2
1215 >;
1216 defm V_CVT_F32_UBYTE3 : VOP1Inst <vop1<0x14>, "v_cvt_f32_ubyte3",
1217   VOP_F32_I32, AMDGPUcvt_f32_ubyte3
1218 >;
1219 defm V_CVT_U32_F64 : VOP1Inst <vop1<0x15>, "v_cvt_u32_f64",
1220   VOP_I32_F64, fp_to_uint
1221 >;
1222 defm V_CVT_F64_U32 : VOP1Inst <vop1<0x16>, "v_cvt_f64_u32",
1223   VOP_F64_I32, uint_to_fp
1224 >;
1225
1226 defm V_FRACT_F32 : VOP1Inst <vop1<0x20>, "v_fract_f32",
1227   VOP_F32_F32, AMDGPUfract
1228 >;
1229 defm V_TRUNC_F32 : VOP1Inst <vop1<0x21>, "v_trunc_f32",
1230   VOP_F32_F32, ftrunc
1231 >;
1232 defm V_CEIL_F32 : VOP1Inst <vop1<0x22>, "v_ceil_f32",
1233   VOP_F32_F32, fceil
1234 >;
1235 defm V_RNDNE_F32 : VOP1Inst <vop1<0x23>, "v_rndne_f32",
1236   VOP_F32_F32, frint
1237 >;
1238 defm V_FLOOR_F32 : VOP1Inst <vop1<0x24>, "v_floor_f32",
1239   VOP_F32_F32, ffloor
1240 >;
1241 defm V_EXP_F32 : VOP1Inst <vop1<0x25>, "v_exp_f32",
1242   VOP_F32_F32, fexp2
1243 >;
1244 defm V_LOG_CLAMP_F32 : VOP1Inst <vop1<0x26>, "v_log_clamp_f32", VOP_F32_F32>;
1245 defm V_LOG_F32 : VOP1Inst <vop1<0x27>, "v_log_f32",
1246   VOP_F32_F32, flog2
1247 >;
1248
1249 defm V_RCP_CLAMP_F32 : VOP1Inst <vop1<0x28>, "v_rcp_clamp_f32", VOP_F32_F32>;
1250 defm V_RCP_LEGACY_F32 : VOP1Inst <vop1<0x29>, "v_rcp_legacy_f32", VOP_F32_F32>;
1251 defm V_RCP_F32 : VOP1Inst <vop1<0x2a>, "v_rcp_f32",
1252   VOP_F32_F32, AMDGPUrcp
1253 >;
1254 defm V_RCP_IFLAG_F32 : VOP1Inst <vop1<0x2b>, "v_rcp_iflag_f32", VOP_F32_F32>;
1255 defm V_RSQ_CLAMP_F32 : VOP1Inst <vop1<0x2c>, "v_rsq_clamp_f32",
1256   VOP_F32_F32, AMDGPUrsq_clamped
1257 >;
1258 defm V_RSQ_LEGACY_F32 : VOP1Inst <vop1<0x2d>, "v_rsq_legacy_f32",
1259   VOP_F32_F32, AMDGPUrsq_legacy
1260 >;
1261 defm V_RSQ_F32 : VOP1Inst <vop1<0x2e>, "v_rsq_f32",
1262   VOP_F32_F32, AMDGPUrsq
1263 >;
1264 defm V_RCP_F64 : VOP1Inst <vop1<0x2f>, "v_rcp_f64",
1265   VOP_F64_F64, AMDGPUrcp
1266 >;
1267 defm V_RCP_CLAMP_F64 : VOP1Inst <vop1<0x30>, "v_rcp_clamp_f64", VOP_F64_F64>;
1268 defm V_RSQ_F64 : VOP1Inst <vop1<0x31>, "v_rsq_f64",
1269   VOP_F64_F64, AMDGPUrsq
1270 >;
1271 defm V_RSQ_CLAMP_F64 : VOP1Inst <vop1<0x32>, "v_rsq_clamp_f64",
1272   VOP_F64_F64, AMDGPUrsq_clamped
1273 >;
1274 defm V_SQRT_F32 : VOP1Inst <vop1<0x33>, "v_sqrt_f32",
1275   VOP_F32_F32, fsqrt
1276 >;
1277 defm V_SQRT_F64 : VOP1Inst <vop1<0x34>, "v_sqrt_f64",
1278   VOP_F64_F64, fsqrt
1279 >;
1280 defm V_SIN_F32 : VOP1Inst <vop1<0x35>, "v_sin_f32",
1281   VOP_F32_F32, AMDGPUsin
1282 >;
1283 defm V_COS_F32 : VOP1Inst <vop1<0x36>, "v_cos_f32",
1284   VOP_F32_F32, AMDGPUcos
1285 >;
1286 defm V_NOT_B32 : VOP1Inst <vop1<0x37>, "v_not_b32", VOP_I32_I32>;
1287 defm V_BFREV_B32 : VOP1Inst <vop1<0x38>, "v_bfrev_b32", VOP_I32_I32>;
1288 defm V_FFBH_U32 : VOP1Inst <vop1<0x39>, "v_ffbh_u32", VOP_I32_I32>;
1289 defm V_FFBL_B32 : VOP1Inst <vop1<0x3a>, "v_ffbl_b32", VOP_I32_I32>;
1290 defm V_FFBH_I32 : VOP1Inst <vop1<0x3b>, "v_ffbh_i32", VOP_I32_I32>;
1291 //defm V_FREXP_EXP_I32_F64 : VOPInst <0x0000003c, "v_frexp_exp_i32_f64", VOP_I32_F32>;
1292 defm V_FREXP_MANT_F64 : VOP1Inst <vop1<0x3d>, "v_frexp_mant_f64", VOP_F64_F64>;
1293 defm V_FRACT_F64 : VOP1Inst <vop1<0x3e>, "v_fract_f64", VOP_F64_F64>;
1294 //defm V_FREXP_EXP_I32_F32 : VOPInst <0x0000003f, "v_frexp_exp_i32_f32", VOP_I32_F32>;
1295 defm V_FREXP_MANT_F32 : VOP1Inst <vop1<0x40>, "v_frexp_mant_f32", VOP_F32_F32>;
1296 //def V_CLREXCP : VOP1_ <0x00000041, "v_clrexcp", []>;
1297 defm V_MOVRELD_B32 : VOP1Inst <vop1<0x42>, "v_movreld_b32", VOP_I32_I32>;
1298 defm V_MOVRELS_B32 : VOP1Inst <vop1<0x43>, "v_movrels_b32", VOP_I32_I32>;
1299 defm V_MOVRELSD_B32 : VOP1Inst <vop1<0x44>, "v_movrelsd_b32", VOP_I32_I32>;
1300
1301
1302 //===----------------------------------------------------------------------===//
1303 // VINTRP Instructions
1304 //===----------------------------------------------------------------------===//
1305
1306 def V_INTERP_P1_F32 : VINTRP <
1307   0x00000000,
1308   (outs VReg_32:$dst),
1309   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1310   "v_interp_p1_f32 $dst, $i, $attr_chan, $attr, [$m0]",
1311   []> {
1312   let DisableEncoding = "$m0";
1313 }
1314
1315 def V_INTERP_P2_F32 : VINTRP <
1316   0x00000001,
1317   (outs VReg_32:$dst),
1318   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1319   "v_interp_p2_f32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
1320   []> {
1321
1322   let Constraints = "$src0 = $dst";
1323   let DisableEncoding = "$src0,$m0";
1324
1325 }
1326
1327 def V_INTERP_MOV_F32 : VINTRP <
1328   0x00000002,
1329   (outs VReg_32:$dst),
1330   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1331   "v_interp_mov_f32 $dst, $src0, $attr_chan, $attr, [$m0]",
1332   []> {
1333   let DisableEncoding = "$m0";
1334 }
1335
1336 //===----------------------------------------------------------------------===//
1337 // VOP2 Instructions
1338 //===----------------------------------------------------------------------===//
1339
1340 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
1341   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
1342   "v_cndmask_b32_e32 $dst, $src0, $src1, [$vcc]",
1343   []
1344 >{
1345   let DisableEncoding = "$vcc";
1346 }
1347
1348 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
1349   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2),
1350   "v_cndmask_b32_e64 $dst, $src0, $src1, $src2",
1351   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
1352 > {
1353   let src0_modifiers = 0;
1354   let src1_modifiers = 0;
1355   let src2_modifiers = 0;
1356 }
1357
1358 def V_READLANE_B32 : VOP2 <
1359   0x00000001,
1360   (outs SReg_32:$vdst),
1361   (ins VReg_32:$src0, SSrc_32:$vsrc1),
1362   "v_readlane_b32 $vdst, $src0, $vsrc1",
1363   []
1364 >;
1365
1366 def V_WRITELANE_B32 : VOP2 <
1367   0x00000002,
1368   (outs VReg_32:$vdst),
1369   (ins SReg_32:$src0, SSrc_32:$vsrc1),
1370   "v_writelane_b32 $vdst, $src0, $vsrc1",
1371   []
1372 >;
1373
1374 let isCommutable = 1 in {
1375 defm V_ADD_F32 : VOP2Inst <vop2<0x3>, "v_add_f32",
1376   VOP_F32_F32_F32, fadd
1377 >;
1378
1379 defm V_SUB_F32 : VOP2Inst <vop2<0x4>, "v_sub_f32", VOP_F32_F32_F32, fsub>;
1380 defm V_SUBREV_F32 : VOP2Inst <vop2<0x5>, "v_subrev_f32",
1381   VOP_F32_F32_F32, null_frag, "v_sub_f32"
1382 >;
1383 } // End isCommutable = 1
1384
1385 let isCommutable = 1 in {
1386
1387 defm V_MAC_LEGACY_F32 : VOP2Inst <vop2<0x6>, "v_mac_legacy_f32",
1388   VOP_F32_F32_F32
1389 >;
1390
1391 defm V_MUL_LEGACY_F32 : VOP2Inst <vop2<0x7>, "v_mul_legacy_f32",
1392   VOP_F32_F32_F32, int_AMDGPU_mul
1393 >;
1394
1395 defm V_MUL_F32 : VOP2Inst <vop2<0x8>, "v_mul_f32",
1396   VOP_F32_F32_F32, fmul
1397 >;
1398
1399 defm V_MUL_I32_I24 : VOP2Inst <vop2<0x9>, "v_mul_i32_i24",
1400   VOP_I32_I32_I32, AMDGPUmul_i24
1401 >;
1402 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "v_mul_hi_i32_i24", []>;
1403 defm V_MUL_U32_U24 : VOP2Inst <vop2<0xb>, "v_mul_u32_u24",
1404   VOP_I32_I32_I32, AMDGPUmul_u24
1405 >;
1406 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "v_mul_hi_u32_u24", []>;
1407 } // End isCommutable = 1
1408
1409 defm V_MIN_LEGACY_F32 : VOP2Inst <vop2<0xd>, "v_min_legacy_f32",
1410   VOP_F32_F32_F32, AMDGPUfmin_legacy
1411 >;
1412
1413 defm V_MAX_LEGACY_F32 : VOP2Inst <vop2<0xe>, "v_max_legacy_f32",
1414   VOP_F32_F32_F32, AMDGPUfmax_legacy
1415 >;
1416
1417 let isCommutable = 1 in {
1418 defm V_MIN_F32 : VOP2Inst <vop2<0xf>, "v_min_f32", VOP_F32_F32_F32, fminnum>;
1419 defm V_MAX_F32 : VOP2Inst <vop2<0x10>, "v_max_f32", VOP_F32_F32_F32, fmaxnum>;
1420 defm V_MIN_I32 : VOP2Inst <vop2<0x11>, "v_min_i32", VOP_I32_I32_I32, AMDGPUsmin>;
1421 defm V_MAX_I32 : VOP2Inst <vop2<0x12>, "v_max_i32", VOP_I32_I32_I32, AMDGPUsmax>;
1422 defm V_MIN_U32 : VOP2Inst <vop2<0x13>, "v_min_u32", VOP_I32_I32_I32, AMDGPUumin>;
1423 defm V_MAX_U32 : VOP2Inst <vop2<0x14>, "v_max_u32", VOP_I32_I32_I32, AMDGPUumax>;
1424
1425 defm V_LSHR_B32 : VOP2Inst <vop2<0x15>, "v_lshr_b32", VOP_I32_I32_I32, srl>;
1426
1427 defm V_LSHRREV_B32 : VOP2Inst <
1428   vop2<0x16>, "v_lshrrev_b32", VOP_I32_I32_I32, null_frag, "v_lshr_b32"
1429 >;
1430
1431 defm V_ASHR_I32 : VOP2Inst <vop2<0x17>, "v_ashr_i32",
1432   VOP_I32_I32_I32, sra
1433 >;
1434 defm V_ASHRREV_I32 : VOP2Inst <
1435   vop2<0x18>, "v_ashrrev_i32", VOP_I32_I32_I32, null_frag, "v_ashr_i32"
1436 >;
1437
1438 let hasPostISelHook = 1 in {
1439
1440 defm V_LSHL_B32 : VOP2Inst <vop2<0x19>, "v_lshl_b32", VOP_I32_I32_I32, shl>;
1441
1442 }
1443 defm V_LSHLREV_B32 : VOP2Inst <
1444   vop2<0x1a>, "v_lshlrev_b32", VOP_I32_I32_I32, null_frag, "v_lshl_b32"
1445 >;
1446
1447 defm V_AND_B32 : VOP2Inst <vop2<0x1b>, "v_and_b32",
1448   VOP_I32_I32_I32, and>;
1449 defm V_OR_B32 : VOP2Inst <vop2<0x1c>, "v_or_b32",
1450   VOP_I32_I32_I32, or
1451 >;
1452 defm V_XOR_B32 : VOP2Inst <vop2<0x1d>, "v_xor_b32",
1453   VOP_I32_I32_I32, xor
1454 >;
1455
1456 } // End isCommutable = 1
1457
1458 defm V_BFM_B32 : VOP2Inst <vop2<0x1e>, "v_bfm_b32",
1459   VOP_I32_I32_I32, AMDGPUbfm>;
1460
1461 let isCommutable = 1 in {
1462 defm V_MAC_F32 : VOP2Inst <vop2<0x1f>, "v_mac_f32", VOP_F32_F32_F32>;
1463 } // End isCommutable = 1
1464
1465 defm V_MADMK_F32 : VOP2Inst <vop2<0x20>, "v_madmk_f32", VOP_F32_F32_F32>;
1466
1467 let isCommutable = 1 in {
1468 defm V_MADAK_F32 : VOP2Inst <vop2<0x21>, "v_madak_f32", VOP_F32_F32_F32>;
1469 } // End isCommutable = 1
1470
1471
1472 defm V_BCNT_U32_B32 : VOP2Inst <vop2<0x22>, "v_bcnt_u32_b32", VOP_I32_I32_I32>;
1473 defm V_MBCNT_LO_U32_B32 : VOP2Inst <vop2<0x23>, "v_mbcnt_lo_u32_b32",
1474
1475   VOP_I32_I32_I32
1476 >;
1477 defm V_MBCNT_HI_U32_B32 : VOP2Inst <vop2<0x24>, "v_mbcnt_hi_u32_b32",
1478   VOP_I32_I32_I32
1479 >;
1480
1481 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
1482 // No patterns so that the scalar instructions are always selected.
1483 // The scalar versions will be replaced with vector when needed later.
1484 defm V_ADD_I32 : VOP2bInst <vop2<0x25>, "v_add_i32",
1485   VOP_I32_I32_I32, add
1486 >;
1487 defm V_SUB_I32 : VOP2bInst <vop2<0x26>, "v_sub_i32",
1488   VOP_I32_I32_I32, sub
1489 >;
1490 defm V_SUBREV_I32 : VOP2bInst <vop2<0x27>, "v_subrev_i32",
1491   VOP_I32_I32_I32, null_frag, "v_sub_i32"
1492 >;
1493
1494 let Uses = [VCC] in { // Carry-in comes from VCC
1495 defm V_ADDC_U32 : VOP2bInst <vop2<0x28>, "v_addc_u32",
1496   VOP_I32_I32_I32_VCC, adde
1497 >;
1498 defm V_SUBB_U32 : VOP2bInst <vop2<0x29>, "v_subb_u32",
1499   VOP_I32_I32_I32_VCC, sube
1500 >;
1501 defm V_SUBBREV_U32 : VOP2bInst <vop2<0x2a>, "v_subbrev_u32",
1502   VOP_I32_I32_I32_VCC, null_frag, "v_subb_u32"
1503 >;
1504
1505 } // End Uses = [VCC]
1506 } // End isCommutable = 1, Defs = [VCC]
1507
1508 defm V_LDEXP_F32 : VOP2Inst <vop2<0x2b>, "v_ldexp_f32",
1509   VOP_F32_F32_I32, AMDGPUldexp
1510 >;
1511 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "v_cvt_pkaccum_u8_f32", []>;
1512 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "v_cvt_pknorm_i16_f32", []>;
1513 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "v_cvt_pknorm_u16_f32", []>;
1514 defm V_CVT_PKRTZ_F16_F32 : VOP2Inst <vop2<0x2f>, "v_cvt_pkrtz_f16_f32",
1515  VOP_I32_F32_F32, int_SI_packf16
1516 >;
1517 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "v_cvt_pk_u16_u32", []>;
1518 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "v_cvt_pk_i16_i32", []>;
1519
1520 //===----------------------------------------------------------------------===//
1521 // VOP3 Instructions
1522 //===----------------------------------------------------------------------===//
1523
1524 let isCommutable = 1 in {
1525 defm V_MAD_LEGACY_F32 : VOP3Inst <vop3<0x140>, "v_mad_legacy_f32",
1526   VOP_F32_F32_F32_F32
1527 >;
1528
1529 defm V_MAD_F32 : VOP3Inst <vop3<0x141>, "v_mad_f32",
1530   VOP_F32_F32_F32_F32, fmad
1531 >;
1532
1533 defm V_MAD_I32_I24 : VOP3Inst <vop3<0x142>, "v_mad_i32_i24",
1534   VOP_I32_I32_I32_I32, AMDGPUmad_i24
1535 >;
1536 defm V_MAD_U32_U24 : VOP3Inst <vop3<0x143>, "v_mad_u32_u24",
1537   VOP_I32_I32_I32_I32, AMDGPUmad_u24
1538 >;
1539 } // End isCommutable = 1
1540
1541 defm V_CUBEID_F32 : VOP3Inst <vop3<0x144>, "v_cubeid_f32",
1542   VOP_F32_F32_F32_F32
1543 >;
1544 defm V_CUBESC_F32 : VOP3Inst <vop3<0x145>, "v_cubesc_f32",
1545   VOP_F32_F32_F32_F32
1546 >;
1547 defm V_CUBETC_F32 : VOP3Inst <vop3<0x146>, "v_cubetc_f32",
1548   VOP_F32_F32_F32_F32
1549 >;
1550 defm V_CUBEMA_F32 : VOP3Inst <vop3<0x147>, "v_cubema_f32",
1551   VOP_F32_F32_F32_F32
1552 >;
1553 defm V_BFE_U32 : VOP3Inst <vop3<0x148>, "v_bfe_u32",
1554   VOP_I32_I32_I32_I32, AMDGPUbfe_u32
1555 >;
1556 defm V_BFE_I32 : VOP3Inst <vop3<0x149>, "v_bfe_i32",
1557   VOP_I32_I32_I32_I32, AMDGPUbfe_i32
1558 >;
1559 defm V_BFI_B32 : VOP3Inst <vop3<0x14a>, "v_bfi_b32",
1560   VOP_I32_I32_I32_I32, AMDGPUbfi
1561 >;
1562
1563 let isCommutable = 1 in {
1564 defm V_FMA_F32 : VOP3Inst <vop3<0x14b>, "v_fma_f32",
1565   VOP_F32_F32_F32_F32, fma
1566 >;
1567 defm V_FMA_F64 : VOP3Inst <vop3<0x14c>, "v_fma_f64",
1568   VOP_F64_F64_F64_F64, fma
1569 >;
1570 } // End isCommutable = 1
1571
1572 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "v_lerp_u8", []>;
1573 defm V_ALIGNBIT_B32 : VOP3Inst <vop3<0x14e>, "v_alignbit_b32",
1574   VOP_I32_I32_I32_I32
1575 >;
1576 defm V_ALIGNBYTE_B32 : VOP3Inst <vop3<0x14f>, "v_alignbyte_b32",
1577   VOP_I32_I32_I32_I32
1578 >;
1579 defm V_MULLIT_F32 : VOP3Inst <vop3<0x150>, "v_mullit_f32",
1580   VOP_F32_F32_F32_F32>;
1581 defm V_MIN3_F32 : VOP3Inst <vop3<0x151>, "v_min3_f32",
1582   VOP_F32_F32_F32_F32, AMDGPUfmin3>;
1583
1584 defm V_MIN3_I32 : VOP3Inst <vop3<0x152>, "v_min3_i32",
1585   VOP_I32_I32_I32_I32, AMDGPUsmin3
1586 >;
1587 defm V_MIN3_U32 : VOP3Inst <vop3<0x153>, "v_min3_u32",
1588   VOP_I32_I32_I32_I32, AMDGPUumin3
1589 >;
1590 defm V_MAX3_F32 : VOP3Inst <vop3<0x154>, "v_max3_f32",
1591   VOP_F32_F32_F32_F32, AMDGPUfmax3
1592 >;
1593 defm V_MAX3_I32 : VOP3Inst <vop3<0x155>, "v_max3_i32",
1594   VOP_I32_I32_I32_I32, AMDGPUsmax3
1595 >;
1596 defm V_MAX3_U32 : VOP3Inst <vop3<0x156>, "v_max3_u32",
1597   VOP_I32_I32_I32_I32, AMDGPUumax3
1598 >;
1599 //def V_MED3_F32 : VOP3_MED3 <0x00000157, "v_med3_f32", []>;
1600 //def V_MED3_I32 : VOP3_MED3 <0x00000158, "v_med3_i32", []>;
1601 //def V_MED3_U32 : VOP3_MED3 <0x00000159, "v_med3_u32", []>;
1602 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "v_sad_u8", []>;
1603 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "v_sad_hi_u8", []>;
1604 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "v_sad_u16", []>;
1605 defm V_SAD_U32 : VOP3Inst <vop3<0x15d>, "v_sad_u32",
1606   VOP_I32_I32_I32_I32
1607 >;
1608 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "v_cvt_pk_u8_f32", []>;
1609 defm V_DIV_FIXUP_F32 : VOP3Inst <
1610   vop3<0x15f>, "v_div_fixup_f32", VOP_F32_F32_F32_F32, AMDGPUdiv_fixup
1611 >;
1612 defm V_DIV_FIXUP_F64 : VOP3Inst <
1613   vop3<0x160>, "v_div_fixup_f64", VOP_F64_F64_F64_F64, AMDGPUdiv_fixup
1614 >;
1615
1616 defm V_LSHL_B64 : VOP3Inst <vop3<0x161>, "v_lshl_b64",
1617   VOP_I64_I64_I32, shl
1618 >;
1619 defm V_LSHR_B64 : VOP3Inst <vop3<0x162>, "v_lshr_b64",
1620   VOP_I64_I64_I32, srl
1621 >;
1622 defm V_ASHR_I64 : VOP3Inst <vop3<0x163>, "v_ashr_i64",
1623   VOP_I64_I64_I32, sra
1624 >;
1625
1626 let isCommutable = 1 in {
1627
1628 defm V_ADD_F64 : VOP3Inst <vop3<0x164>, "v_add_f64",
1629   VOP_F64_F64_F64, fadd
1630 >;
1631 defm V_MUL_F64 : VOP3Inst <vop3<0x165>, "v_mul_f64",
1632   VOP_F64_F64_F64, fmul
1633 >;
1634
1635 defm V_MIN_F64 : VOP3Inst <vop3<0x166>, "v_min_f64",
1636   VOP_F64_F64_F64, fminnum
1637 >;
1638 defm V_MAX_F64 : VOP3Inst <vop3<0x167>, "v_max_f64",
1639   VOP_F64_F64_F64, fmaxnum
1640 >;
1641
1642 } // isCommutable = 1
1643
1644 defm V_LDEXP_F64 : VOP3Inst <vop3<0x168>, "v_ldexp_f64",
1645   VOP_F64_F64_I32, AMDGPUldexp
1646 >;
1647
1648 let isCommutable = 1 in {
1649
1650 defm V_MUL_LO_U32 : VOP3Inst <vop3<0x169>, "v_mul_lo_u32",
1651   VOP_I32_I32_I32
1652 >;
1653 defm V_MUL_HI_U32 : VOP3Inst <vop3<0x16a>, "v_mul_hi_u32",
1654   VOP_I32_I32_I32
1655 >;
1656 defm V_MUL_LO_I32 : VOP3Inst <vop3<0x16b>, "v_mul_lo_i32",
1657   VOP_I32_I32_I32
1658 >;
1659 defm V_MUL_HI_I32 : VOP3Inst <vop3<0x16c>, "v_mul_hi_i32",
1660   VOP_I32_I32_I32
1661 >;
1662
1663 } // isCommutable = 1
1664
1665 defm V_DIV_SCALE_F32 : VOP3b_32 <vop3<0x16d>, "v_div_scale_f32", []>;
1666
1667 // Double precision division pre-scale.
1668 defm V_DIV_SCALE_F64 : VOP3b_64 <vop3<0x16e>, "v_div_scale_f64", []>;
1669
1670 let isCommutable = 1 in {
1671 defm V_DIV_FMAS_F32 : VOP3Inst <vop3<0x16f>, "v_div_fmas_f32",
1672   VOP_F32_F32_F32_F32, AMDGPUdiv_fmas
1673 >;
1674 defm V_DIV_FMAS_F64 : VOP3Inst <vop3<0x170>, "v_div_fmas_f64",
1675   VOP_F64_F64_F64_F64, AMDGPUdiv_fmas
1676 >;
1677 } // End isCommutable = 1
1678
1679 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "v_msad_u8", []>;
1680 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "v_qsad_u8", []>;
1681 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "v_mqsad_u8", []>;
1682
1683 defm V_TRIG_PREOP_F64 : VOP3Inst <
1684   vop3<0x174>, "v_trig_preop_f64", VOP_F64_F64_I32, AMDGPUtrig_preop
1685 >;
1686
1687 //===----------------------------------------------------------------------===//
1688 // Pseudo Instructions
1689 //===----------------------------------------------------------------------===//
1690
1691 let isCodeGenOnly = 1, isPseudo = 1 in {
1692
1693 def V_MOV_I1 : InstSI <
1694   (outs VReg_1:$dst),
1695   (ins i1imm:$src),
1696   "", [(set i1:$dst, (imm:$src))]
1697 >;
1698
1699 def V_AND_I1 : InstSI <
1700    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1701    [(set i1:$dst, (and i1:$src0, i1:$src1))]
1702 >;
1703
1704 def V_OR_I1 : InstSI <
1705    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1706    [(set i1:$dst, (or i1:$src0, i1:$src1))]
1707 >;
1708
1709 def V_XOR_I1 : InstSI <
1710   (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1711   [(set i1:$dst, (xor i1:$src0, i1:$src1))]
1712 >;
1713
1714 let hasSideEffects = 1 in {
1715 def SGPR_USE : InstSI <(outs),(ins), "", []>;
1716 }
1717
1718 // SI pseudo instructions. These are used by the CFG structurizer pass
1719 // and should be lowered to ISA instructions prior to codegen.
1720
1721 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1722     Uses = [EXEC], Defs = [EXEC] in {
1723
1724 let isBranch = 1, isTerminator = 1 in {
1725
1726 def SI_IF: InstSI <
1727   (outs SReg_64:$dst),
1728   (ins SReg_64:$vcc, brtarget:$target),
1729   "",
1730   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1731 >;
1732
1733 def SI_ELSE : InstSI <
1734   (outs SReg_64:$dst),
1735   (ins SReg_64:$src, brtarget:$target),
1736   "",
1737   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]
1738 > {
1739   let Constraints = "$src = $dst";
1740 }
1741
1742 def SI_LOOP : InstSI <
1743   (outs),
1744   (ins SReg_64:$saved, brtarget:$target),
1745   "si_loop $saved, $target",
1746   [(int_SI_loop i64:$saved, bb:$target)]
1747 >;
1748
1749 } // end isBranch = 1, isTerminator = 1
1750
1751 def SI_BREAK : InstSI <
1752   (outs SReg_64:$dst),
1753   (ins SReg_64:$src),
1754   "si_else $dst, $src",
1755   [(set i64:$dst, (int_SI_break i64:$src))]
1756 >;
1757
1758 def SI_IF_BREAK : InstSI <
1759   (outs SReg_64:$dst),
1760   (ins SReg_64:$vcc, SReg_64:$src),
1761   "si_if_break $dst, $vcc, $src",
1762   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1763 >;
1764
1765 def SI_ELSE_BREAK : InstSI <
1766   (outs SReg_64:$dst),
1767   (ins SReg_64:$src0, SReg_64:$src1),
1768   "si_else_break $dst, $src0, $src1",
1769   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1770 >;
1771
1772 def SI_END_CF : InstSI <
1773   (outs),
1774   (ins SReg_64:$saved),
1775   "si_end_cf $saved",
1776   [(int_SI_end_cf i64:$saved)]
1777 >;
1778
1779 def SI_KILL : InstSI <
1780   (outs),
1781   (ins VSrc_32:$src),
1782   "si_kill $src",
1783   [(int_AMDGPU_kill f32:$src)]
1784 >;
1785
1786 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1787   // Uses = [EXEC], Defs = [EXEC]
1788
1789 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1790
1791 //defm SI_ : RegisterLoadStore <VReg_32, FRAMEri, ADDRIndirect>;
1792
1793 let UseNamedOperandTable = 1 in {
1794
1795 def SI_RegisterLoad : InstSI <
1796   (outs VReg_32:$dst, SReg_64:$temp),
1797   (ins FRAMEri32:$addr, i32imm:$chan),
1798   "", []
1799 > {
1800   let isRegisterLoad = 1;
1801   let mayLoad = 1;
1802 }
1803
1804 class SIRegStore<dag outs> : InstSI <
1805   outs,
1806   (ins VReg_32:$val, FRAMEri32:$addr, i32imm:$chan),
1807   "", []
1808 > {
1809   let isRegisterStore = 1;
1810   let mayStore = 1;
1811 }
1812
1813 let usesCustomInserter = 1 in {
1814 def SI_RegisterStorePseudo : SIRegStore<(outs)>;
1815 } // End usesCustomInserter = 1
1816 def SI_RegisterStore : SIRegStore<(outs SReg_64:$temp)>;
1817
1818
1819 } // End UseNamedOperandTable = 1
1820
1821 def SI_INDIRECT_SRC : InstSI <
1822   (outs VReg_32:$dst, SReg_64:$temp),
1823   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1824   "si_indirect_src $dst, $temp, $src, $idx, $off",
1825   []
1826 >;
1827
1828 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1829   (outs rc:$dst, SReg_64:$temp),
1830   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1831   "si_indirect_dst $dst, $temp, $src, $idx, $off, $val",
1832   []
1833 > {
1834   let Constraints = "$src = $dst";
1835 }
1836
1837 def SI_INDIRECT_DST_V1 : SI_INDIRECT_DST<VReg_32>;
1838 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1839 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1840 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1841 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1842
1843 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1844
1845 let usesCustomInserter = 1 in {
1846
1847 def V_SUB_F64 : InstSI <
1848   (outs VReg_64:$dst),
1849   (ins VReg_64:$src0, VReg_64:$src1),
1850   "v_sub_f64 $dst, $src0, $src1",
1851   [(set f64:$dst, (fsub f64:$src0, f64:$src1))]
1852 >;
1853
1854 } // end usesCustomInserter
1855
1856 multiclass SI_SPILL_SGPR <RegisterClass sgpr_class> {
1857
1858   def _SAVE : InstSI <
1859     (outs),
1860     (ins sgpr_class:$src, i32imm:$frame_idx),
1861     "", []
1862   >;
1863
1864   def _RESTORE : InstSI <
1865     (outs sgpr_class:$dst),
1866     (ins i32imm:$frame_idx),
1867     "", []
1868   >;
1869
1870 }
1871
1872 defm SI_SPILL_S32  : SI_SPILL_SGPR <SReg_32>;
1873 defm SI_SPILL_S64  : SI_SPILL_SGPR <SReg_64>;
1874 defm SI_SPILL_S128 : SI_SPILL_SGPR <SReg_128>;
1875 defm SI_SPILL_S256 : SI_SPILL_SGPR <SReg_256>;
1876 defm SI_SPILL_S512 : SI_SPILL_SGPR <SReg_512>;
1877
1878 multiclass SI_SPILL_VGPR <RegisterClass vgpr_class> {
1879   def _SAVE : InstSI <
1880     (outs),
1881     (ins vgpr_class:$src, i32imm:$frame_idx),
1882     "", []
1883   >;
1884
1885   def _RESTORE : InstSI <
1886     (outs vgpr_class:$dst),
1887     (ins i32imm:$frame_idx),
1888     "", []
1889   >;
1890 }
1891
1892 defm SI_SPILL_V32  : SI_SPILL_VGPR <VReg_32>;
1893 defm SI_SPILL_V64  : SI_SPILL_VGPR <VReg_64>;
1894 defm SI_SPILL_V96  : SI_SPILL_VGPR <VReg_96>;
1895 defm SI_SPILL_V128 : SI_SPILL_VGPR <VReg_128>;
1896 defm SI_SPILL_V256 : SI_SPILL_VGPR <VReg_256>;
1897 defm SI_SPILL_V512 : SI_SPILL_VGPR <VReg_512>;
1898
1899 let Defs = [SCC] in {
1900
1901 def SI_CONSTDATA_PTR : InstSI <
1902   (outs SReg_64:$dst),
1903   (ins),
1904   "", [(set SReg_64:$dst, (i64 SIconstdata_ptr))]
1905 >;
1906
1907 } // End Defs = [SCC]
1908
1909 } // end IsCodeGenOnly, isPseudo
1910
1911 } // end SubtargetPredicate = SI
1912
1913 let Predicates = [isSI] in {
1914
1915 def : Pat<
1916   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1917   (V_CNDMASK_B32_e64 $src2, $src1,
1918                      (V_CMP_GT_F32_e64 SRCMODS.NONE, 0, SRCMODS.NONE, $src0,
1919                                        DSTCLAMP.NONE, DSTOMOD.NONE))
1920 >;
1921
1922 def : Pat <
1923   (int_AMDGPU_kilp),
1924   (SI_KILL 0xbf800000)
1925 >;
1926
1927 /* int_SI_vs_load_input */
1928 def : Pat<
1929   (SIload_input v4i32:$tlst, imm:$attr_offset, i32:$buf_idx_vgpr),
1930   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset, 0, 0, 0, 0)
1931 >;
1932
1933 /* int_SI_export */
1934 def : Pat <
1935   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1936                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1937   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1938        $src0, $src1, $src2, $src3)
1939 >;
1940
1941 //===----------------------------------------------------------------------===//
1942 // SMRD Patterns
1943 //===----------------------------------------------------------------------===//
1944
1945 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1946
1947   // 1. Offset as 8bit DWORD immediate
1948   def : Pat <
1949     (constant_load (add i64:$sbase, (i64 IMM8bitDWORD:$offset))),
1950     (vt (Instr_IMM $sbase, (as_dword_i32imm $offset)))
1951   >;
1952
1953   // 2. Offset loaded in an 32bit SGPR
1954   def : Pat <
1955     (constant_load (add i64:$sbase, (i64 IMM32bit:$offset))),
1956     (vt (Instr_SGPR $sbase, (S_MOV_B32 (i32 (as_i32imm $offset)))))
1957   >;
1958
1959   // 3. No offset at all
1960   def : Pat <
1961     (constant_load i64:$sbase),
1962     (vt (Instr_IMM $sbase, 0))
1963   >;
1964 }
1965
1966 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1967 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1968 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
1969 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v4i32>;
1970 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1971 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v8i32>;
1972 defm : SMRD_Pattern <S_LOAD_DWORDX16_IMM, S_LOAD_DWORDX16_SGPR, v16i32>;
1973
1974 // 1. Offset as 8bit DWORD immediate
1975 def : Pat <
1976   (SIload_constant v4i32:$sbase, IMM8bitDWORD:$offset),
1977   (S_BUFFER_LOAD_DWORD_IMM $sbase, (as_dword_i32imm $offset))
1978 >;
1979
1980 // 2. Offset loaded in an 32bit SGPR
1981 def : Pat <
1982   (SIload_constant v4i32:$sbase, imm:$offset),
1983   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1984 >;
1985
1986 } // Predicates = [isSI] in {
1987
1988 //===----------------------------------------------------------------------===//
1989 // SOP1 Patterns
1990 //===----------------------------------------------------------------------===//
1991
1992 def : Pat <
1993   (i64 (ctpop i64:$src)),
1994     (i64 (REG_SEQUENCE SReg_64,
1995      (S_BCNT1_I32_B64 $src), sub0,
1996      (S_MOV_B32 0), sub1))
1997 >;
1998
1999 //===----------------------------------------------------------------------===//
2000 // SOP2 Patterns
2001 //===----------------------------------------------------------------------===//
2002
2003 // V_ADD_I32_e32/S_ADD_U32 produces carry in VCC/SCC. For the vector
2004 // case, the sgpr-copies pass will fix this to use the vector version.
2005 def : Pat <
2006   (i32 (addc i32:$src0, i32:$src1)),
2007   (S_ADD_U32 $src0, $src1)
2008 >;
2009
2010 let  Predicates = [isSI] in {
2011
2012 //===----------------------------------------------------------------------===//
2013 // SOPP Patterns
2014 //===----------------------------------------------------------------------===//
2015
2016 def : Pat <
2017   (int_AMDGPU_barrier_global),
2018   (S_BARRIER)
2019 >;
2020
2021 //===----------------------------------------------------------------------===//
2022 // VOP1 Patterns
2023 //===----------------------------------------------------------------------===//
2024
2025 let Predicates = [UnsafeFPMath] in {
2026 def : RcpPat<V_RCP_F64_e32, f64>;
2027 defm : RsqPat<V_RSQ_F64_e32, f64>;
2028 defm : RsqPat<V_RSQ_F32_e32, f32>;
2029 }
2030
2031 //===----------------------------------------------------------------------===//
2032 // VOP2 Patterns
2033 //===----------------------------------------------------------------------===//
2034
2035 def : Pat <
2036   (i32 (add (i32 (ctpop i32:$popcnt)), i32:$val)),
2037   (V_BCNT_U32_B32_e64 $popcnt, $val)
2038 >;
2039
2040 /********** ======================= **********/
2041 /********** Image sampling patterns **********/
2042 /********** ======================= **********/
2043
2044 // Image + sampler
2045 class SampleRawPattern<SDPatternOperator name, MIMG opcode, ValueType vt> : Pat <
2046   (name vt:$addr, v8i32:$rsrc, v4i32:$sampler, i32:$dmask, i32:$unorm,
2047         i32:$r128, i32:$da, i32:$glc, i32:$slc, i32:$tfe, i32:$lwe),
2048   (opcode (as_i32imm $dmask), (as_i1imm $unorm), (as_i1imm $glc), (as_i1imm $da),
2049           (as_i1imm $r128), (as_i1imm $tfe), (as_i1imm $lwe), (as_i1imm $slc),
2050           $addr, $rsrc, $sampler)
2051 >;
2052
2053 multiclass SampleRawPatterns<SDPatternOperator name, string opcode> {
2054   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V1), i32>;
2055   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V2), v2i32>;
2056   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V4), v4i32>;
2057   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V8), v8i32>;
2058   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V16), v16i32>;
2059 }
2060
2061 // Image only
2062 class ImagePattern<SDPatternOperator name, MIMG opcode, ValueType vt> : Pat <
2063   (name vt:$addr, v8i32:$rsrc, i32:$dmask, i32:$unorm,
2064         i32:$r128, i32:$da, i32:$glc, i32:$slc, i32:$tfe, i32:$lwe),
2065   (opcode (as_i32imm $dmask), (as_i1imm $unorm), (as_i1imm $glc), (as_i1imm $da),
2066           (as_i1imm $r128), (as_i1imm $tfe), (as_i1imm $lwe), (as_i1imm $slc),
2067           $addr, $rsrc)
2068 >;
2069
2070 multiclass ImagePatterns<SDPatternOperator name, string opcode> {
2071   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V1), i32>;
2072   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V2), v2i32>;
2073   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V4), v4i32>;
2074 }
2075
2076 // Basic sample
2077 defm : SampleRawPatterns<int_SI_image_sample,           "IMAGE_SAMPLE">;
2078 defm : SampleRawPatterns<int_SI_image_sample_cl,        "IMAGE_SAMPLE_CL">;
2079 defm : SampleRawPatterns<int_SI_image_sample_d,         "IMAGE_SAMPLE_D">;
2080 defm : SampleRawPatterns<int_SI_image_sample_d_cl,      "IMAGE_SAMPLE_D_CL">;
2081 defm : SampleRawPatterns<int_SI_image_sample_l,         "IMAGE_SAMPLE_L">;
2082 defm : SampleRawPatterns<int_SI_image_sample_b,         "IMAGE_SAMPLE_B">;
2083 defm : SampleRawPatterns<int_SI_image_sample_b_cl,      "IMAGE_SAMPLE_B_CL">;
2084 defm : SampleRawPatterns<int_SI_image_sample_lz,        "IMAGE_SAMPLE_LZ">;
2085 defm : SampleRawPatterns<int_SI_image_sample_cd,        "IMAGE_SAMPLE_CD">;
2086 defm : SampleRawPatterns<int_SI_image_sample_cd_cl,     "IMAGE_SAMPLE_CD_CL">;
2087
2088 // Sample with comparison
2089 defm : SampleRawPatterns<int_SI_image_sample_c,         "IMAGE_SAMPLE_C">;
2090 defm : SampleRawPatterns<int_SI_image_sample_c_cl,      "IMAGE_SAMPLE_C_CL">;
2091 defm : SampleRawPatterns<int_SI_image_sample_c_d,       "IMAGE_SAMPLE_C_D">;
2092 defm : SampleRawPatterns<int_SI_image_sample_c_d_cl,    "IMAGE_SAMPLE_C_D_CL">;
2093 defm : SampleRawPatterns<int_SI_image_sample_c_l,       "IMAGE_SAMPLE_C_L">;
2094 defm : SampleRawPatterns<int_SI_image_sample_c_b,       "IMAGE_SAMPLE_C_B">;
2095 defm : SampleRawPatterns<int_SI_image_sample_c_b_cl,    "IMAGE_SAMPLE_C_B_CL">;
2096 defm : SampleRawPatterns<int_SI_image_sample_c_lz,      "IMAGE_SAMPLE_C_LZ">;
2097 defm : SampleRawPatterns<int_SI_image_sample_c_cd,      "IMAGE_SAMPLE_C_CD">;
2098 defm : SampleRawPatterns<int_SI_image_sample_c_cd_cl,   "IMAGE_SAMPLE_C_CD_CL">;
2099
2100 // Sample with offsets
2101 defm : SampleRawPatterns<int_SI_image_sample_o,         "IMAGE_SAMPLE_O">;
2102 defm : SampleRawPatterns<int_SI_image_sample_cl_o,      "IMAGE_SAMPLE_CL_O">;
2103 defm : SampleRawPatterns<int_SI_image_sample_d_o,       "IMAGE_SAMPLE_D_O">;
2104 defm : SampleRawPatterns<int_SI_image_sample_d_cl_o,    "IMAGE_SAMPLE_D_CL_O">;
2105 defm : SampleRawPatterns<int_SI_image_sample_l_o,       "IMAGE_SAMPLE_L_O">;
2106 defm : SampleRawPatterns<int_SI_image_sample_b_o,       "IMAGE_SAMPLE_B_O">;
2107 defm : SampleRawPatterns<int_SI_image_sample_b_cl_o,    "IMAGE_SAMPLE_B_CL_O">;
2108 defm : SampleRawPatterns<int_SI_image_sample_lz_o,      "IMAGE_SAMPLE_LZ_O">;
2109 defm : SampleRawPatterns<int_SI_image_sample_cd_o,      "IMAGE_SAMPLE_CD_O">;
2110 defm : SampleRawPatterns<int_SI_image_sample_cd_cl_o,   "IMAGE_SAMPLE_CD_CL_O">;
2111
2112 // Sample with comparison and offsets
2113 defm : SampleRawPatterns<int_SI_image_sample_c_o,       "IMAGE_SAMPLE_C_O">;
2114 defm : SampleRawPatterns<int_SI_image_sample_c_cl_o,    "IMAGE_SAMPLE_C_CL_O">;
2115 defm : SampleRawPatterns<int_SI_image_sample_c_d_o,     "IMAGE_SAMPLE_C_D_O">;
2116 defm : SampleRawPatterns<int_SI_image_sample_c_d_cl_o,  "IMAGE_SAMPLE_C_D_CL_O">;
2117 defm : SampleRawPatterns<int_SI_image_sample_c_l_o,     "IMAGE_SAMPLE_C_L_O">;
2118 defm : SampleRawPatterns<int_SI_image_sample_c_b_o,     "IMAGE_SAMPLE_C_B_O">;
2119 defm : SampleRawPatterns<int_SI_image_sample_c_b_cl_o,  "IMAGE_SAMPLE_C_B_CL_O">;
2120 defm : SampleRawPatterns<int_SI_image_sample_c_lz_o,    "IMAGE_SAMPLE_C_LZ_O">;
2121 defm : SampleRawPatterns<int_SI_image_sample_c_cd_o,    "IMAGE_SAMPLE_C_CD_O">;
2122 defm : SampleRawPatterns<int_SI_image_sample_c_cd_cl_o, "IMAGE_SAMPLE_C_CD_CL_O">;
2123
2124 // Gather opcodes
2125 // Only the variants which make sense are defined.
2126 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V2,        v2i32>;
2127 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V4,        v4i32>;
2128 def : SampleRawPattern<int_SI_gather4_cl,        IMAGE_GATHER4_CL_V4_V4,     v4i32>;
2129 def : SampleRawPattern<int_SI_gather4_l,         IMAGE_GATHER4_L_V4_V4,      v4i32>;
2130 def : SampleRawPattern<int_SI_gather4_b,         IMAGE_GATHER4_B_V4_V4,      v4i32>;
2131 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V4,   v4i32>;
2132 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V8,   v8i32>;
2133 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V2,     v2i32>;
2134 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V4,     v4i32>;
2135
2136 def : SampleRawPattern<int_SI_gather4_c,         IMAGE_GATHER4_C_V4_V4,      v4i32>;
2137 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V4,   v4i32>;
2138 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V8,   v8i32>;
2139 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V4,    v4i32>;
2140 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V8,    v8i32>;
2141 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V4,    v4i32>;
2142 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V8,    v8i32>;
2143 def : SampleRawPattern<int_SI_gather4_c_b_cl,    IMAGE_GATHER4_C_B_CL_V4_V8, v8i32>;
2144 def : SampleRawPattern<int_SI_gather4_c_lz,      IMAGE_GATHER4_C_LZ_V4_V4,   v4i32>;
2145
2146 def : SampleRawPattern<int_SI_gather4_o,         IMAGE_GATHER4_O_V4_V4,      v4i32>;
2147 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V4,   v4i32>;
2148 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V8,   v8i32>;
2149 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V4,    v4i32>;
2150 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V8,    v8i32>;
2151 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V4,    v4i32>;
2152 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V8,    v8i32>;
2153 def : SampleRawPattern<int_SI_gather4_b_cl_o,    IMAGE_GATHER4_B_CL_O_V4_V8, v8i32>;
2154 def : SampleRawPattern<int_SI_gather4_lz_o,      IMAGE_GATHER4_LZ_O_V4_V4,   v4i32>;
2155
2156 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V4,    v4i32>;
2157 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V8,    v8i32>;
2158 def : SampleRawPattern<int_SI_gather4_c_cl_o,    IMAGE_GATHER4_C_CL_O_V4_V8, v8i32>;
2159 def : SampleRawPattern<int_SI_gather4_c_l_o,     IMAGE_GATHER4_C_L_O_V4_V8,  v8i32>;
2160 def : SampleRawPattern<int_SI_gather4_c_b_o,     IMAGE_GATHER4_C_B_O_V4_V8,  v8i32>;
2161 def : SampleRawPattern<int_SI_gather4_c_b_cl_o,  IMAGE_GATHER4_C_B_CL_O_V4_V8, v8i32>;
2162 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V4, v4i32>;
2163 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V8, v8i32>;
2164
2165 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V1, i32>;
2166 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V2, v2i32>;
2167 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V4, v4i32>;
2168
2169 def : ImagePattern<int_SI_getresinfo, IMAGE_GET_RESINFO_V4_V1, i32>;
2170 defm : ImagePatterns<int_SI_image_load, "IMAGE_LOAD">;
2171 defm : ImagePatterns<int_SI_image_load_mip, "IMAGE_LOAD_MIP">;
2172
2173 /* SIsample for simple 1D texture lookup */
2174 def : Pat <
2175   (SIsample i32:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
2176   (IMAGE_SAMPLE_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2177 >;
2178
2179 class SamplePattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2180     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
2181     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2182 >;
2183
2184 class SampleRectPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2185     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_RECT),
2186     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2187 >;
2188
2189 class SampleArrayPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2190     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_ARRAY),
2191     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2192 >;
2193
2194 class SampleShadowPattern<SDNode name, MIMG opcode,
2195                           ValueType vt> : Pat <
2196     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW),
2197     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2198 >;
2199
2200 class SampleShadowArrayPattern<SDNode name, MIMG opcode,
2201                                ValueType vt> : Pat <
2202     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW_ARRAY),
2203     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2204 >;
2205
2206 /* SIsample* for texture lookups consuming more address parameters */
2207 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
2208                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
2209 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
2210   def : SamplePattern <SIsample, sample, addr_type>;
2211   def : SampleRectPattern <SIsample, sample, addr_type>;
2212   def : SampleArrayPattern <SIsample, sample, addr_type>;
2213   def : SampleShadowPattern <SIsample, sample_c, addr_type>;
2214   def : SampleShadowArrayPattern <SIsample, sample_c, addr_type>;
2215
2216   def : SamplePattern <SIsamplel, sample_l, addr_type>;
2217   def : SampleArrayPattern <SIsamplel, sample_l, addr_type>;
2218   def : SampleShadowPattern <SIsamplel, sample_c_l, addr_type>;
2219   def : SampleShadowArrayPattern <SIsamplel, sample_c_l, addr_type>;
2220
2221   def : SamplePattern <SIsampleb, sample_b, addr_type>;
2222   def : SampleArrayPattern <SIsampleb, sample_b, addr_type>;
2223   def : SampleShadowPattern <SIsampleb, sample_c_b, addr_type>;
2224   def : SampleShadowArrayPattern <SIsampleb, sample_c_b, addr_type>;
2225
2226   def : SamplePattern <SIsampled, sample_d, addr_type>;
2227   def : SampleArrayPattern <SIsampled, sample_d, addr_type>;
2228   def : SampleShadowPattern <SIsampled, sample_c_d, addr_type>;
2229   def : SampleShadowArrayPattern <SIsampled, sample_c_d, addr_type>;
2230 }
2231
2232 defm : SamplePatterns<IMAGE_SAMPLE_V4_V2, IMAGE_SAMPLE_C_V4_V2,
2233                       IMAGE_SAMPLE_L_V4_V2, IMAGE_SAMPLE_C_L_V4_V2,
2234                       IMAGE_SAMPLE_B_V4_V2, IMAGE_SAMPLE_C_B_V4_V2,
2235                       IMAGE_SAMPLE_D_V4_V2, IMAGE_SAMPLE_C_D_V4_V2,
2236                       v2i32>;
2237 defm : SamplePatterns<IMAGE_SAMPLE_V4_V4, IMAGE_SAMPLE_C_V4_V4,
2238                       IMAGE_SAMPLE_L_V4_V4, IMAGE_SAMPLE_C_L_V4_V4,
2239                       IMAGE_SAMPLE_B_V4_V4, IMAGE_SAMPLE_C_B_V4_V4,
2240                       IMAGE_SAMPLE_D_V4_V4, IMAGE_SAMPLE_C_D_V4_V4,
2241                       v4i32>;
2242 defm : SamplePatterns<IMAGE_SAMPLE_V4_V8, IMAGE_SAMPLE_C_V4_V8,
2243                       IMAGE_SAMPLE_L_V4_V8, IMAGE_SAMPLE_C_L_V4_V8,
2244                       IMAGE_SAMPLE_B_V4_V8, IMAGE_SAMPLE_C_B_V4_V8,
2245                       IMAGE_SAMPLE_D_V4_V8, IMAGE_SAMPLE_C_D_V4_V8,
2246                       v8i32>;
2247 defm : SamplePatterns<IMAGE_SAMPLE_V4_V16, IMAGE_SAMPLE_C_V4_V16,
2248                       IMAGE_SAMPLE_L_V4_V16, IMAGE_SAMPLE_C_L_V4_V16,
2249                       IMAGE_SAMPLE_B_V4_V16, IMAGE_SAMPLE_C_B_V4_V16,
2250                       IMAGE_SAMPLE_D_V4_V16, IMAGE_SAMPLE_C_D_V4_V16,
2251                       v16i32>;
2252
2253 /* int_SI_imageload for texture fetches consuming varying address parameters */
2254 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2255     (name addr_type:$addr, v32i8:$rsrc, imm),
2256     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
2257 >;
2258
2259 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2260     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
2261     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
2262 >;
2263
2264 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2265     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
2266     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
2267 >;
2268
2269 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2270     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
2271     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
2272 >;
2273
2274 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
2275   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
2276   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
2277 }
2278
2279 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
2280   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
2281   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
2282 }
2283
2284 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V2, v2i32>;
2285 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V4, v4i32>;
2286
2287 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V2, v2i32>;
2288 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V4, v4i32>;
2289
2290 /* Image resource information */
2291 def : Pat <
2292   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
2293   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2294 >;
2295
2296 def : Pat <
2297   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
2298   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2299 >;
2300
2301 def : Pat <
2302   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
2303   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2304 >;
2305
2306 /********** ============================================ **********/
2307 /********** Extraction, Insertion, Building and Casting  **********/
2308 /********** ============================================ **********/
2309
2310 foreach Index = 0-2 in {
2311   def Extract_Element_v2i32_#Index : Extract_Element <
2312     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2313   >;
2314   def Insert_Element_v2i32_#Index : Insert_Element <
2315     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2316   >;
2317
2318   def Extract_Element_v2f32_#Index : Extract_Element <
2319     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2320   >;
2321   def Insert_Element_v2f32_#Index : Insert_Element <
2322     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2323   >;
2324 }
2325
2326 foreach Index = 0-3 in {
2327   def Extract_Element_v4i32_#Index : Extract_Element <
2328     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2329   >;
2330   def Insert_Element_v4i32_#Index : Insert_Element <
2331     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2332   >;
2333
2334   def Extract_Element_v4f32_#Index : Extract_Element <
2335     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2336   >;
2337   def Insert_Element_v4f32_#Index : Insert_Element <
2338     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2339   >;
2340 }
2341
2342 foreach Index = 0-7 in {
2343   def Extract_Element_v8i32_#Index : Extract_Element <
2344     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2345   >;
2346   def Insert_Element_v8i32_#Index : Insert_Element <
2347     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2348   >;
2349
2350   def Extract_Element_v8f32_#Index : Extract_Element <
2351     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2352   >;
2353   def Insert_Element_v8f32_#Index : Insert_Element <
2354     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2355   >;
2356 }
2357
2358 foreach Index = 0-15 in {
2359   def Extract_Element_v16i32_#Index : Extract_Element <
2360     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2361   >;
2362   def Insert_Element_v16i32_#Index : Insert_Element <
2363     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2364   >;
2365
2366   def Extract_Element_v16f32_#Index : Extract_Element <
2367     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2368   >;
2369   def Insert_Element_v16f32_#Index : Insert_Element <
2370     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2371   >;
2372 }
2373
2374 def : BitConvert <i32, f32, SReg_32>;
2375 def : BitConvert <i32, f32, VReg_32>;
2376
2377 def : BitConvert <f32, i32, SReg_32>;
2378 def : BitConvert <f32, i32, VReg_32>;
2379
2380 def : BitConvert <i64, f64, VReg_64>;
2381
2382 def : BitConvert <f64, i64, VReg_64>;
2383
2384 def : BitConvert <v2f32, v2i32, VReg_64>;
2385 def : BitConvert <v2i32, v2f32, VReg_64>;
2386 def : BitConvert <v2i32, i64, VReg_64>;
2387 def : BitConvert <i64, v2i32, VReg_64>;
2388 def : BitConvert <v2f32, i64, VReg_64>;
2389 def : BitConvert <i64, v2f32, VReg_64>;
2390 def : BitConvert <v2i32, f64, VReg_64>;
2391 def : BitConvert <f64, v2i32, VReg_64>;
2392 def : BitConvert <v4f32, v4i32, VReg_128>;
2393 def : BitConvert <v4i32, v4f32, VReg_128>;
2394
2395 def : BitConvert <v8f32, v8i32, SReg_256>;
2396 def : BitConvert <v8i32, v8f32, SReg_256>;
2397 def : BitConvert <v8i32, v32i8, SReg_256>;
2398 def : BitConvert <v32i8, v8i32, SReg_256>;
2399 def : BitConvert <v8i32, v32i8, VReg_256>;
2400 def : BitConvert <v8i32, v8f32, VReg_256>;
2401 def : BitConvert <v8f32, v8i32, VReg_256>;
2402 def : BitConvert <v32i8, v8i32, VReg_256>;
2403
2404 def : BitConvert <v16i32, v16f32, VReg_512>;
2405 def : BitConvert <v16f32, v16i32, VReg_512>;
2406
2407 /********** =================== **********/
2408 /********** Src & Dst modifiers **********/
2409 /********** =================== **********/
2410
2411 def : Pat <
2412   (AMDGPUclamp (VOP3Mods0Clamp f32:$src0, i32:$src0_modifiers, i32:$omod),
2413                (f32 FP_ZERO), (f32 FP_ONE)),
2414   (V_ADD_F32_e64 $src0_modifiers, $src0, 0, 0, 1, $omod)
2415 >;
2416
2417 /********** ================================ **********/
2418 /********** Floating point absolute/negative **********/
2419 /********** ================================ **********/
2420
2421 // Prevent expanding both fneg and fabs.
2422
2423 // FIXME: Should use S_OR_B32
2424 def : Pat <
2425   (fneg (fabs f32:$src)),
2426   (V_OR_B32_e32 $src, (V_MOV_B32_e32 0x80000000)) /* Set sign bit */
2427 >;
2428
2429 // FIXME: Should use S_OR_B32
2430 def : Pat <
2431   (fneg (fabs f64:$src)),
2432   (REG_SEQUENCE VReg_64,
2433     (i32 (EXTRACT_SUBREG f64:$src, sub0)),
2434     sub0,
2435     (V_OR_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2436                   (V_MOV_B32_e32 0x80000000)), // Set sign bit.
2437     sub1)
2438 >;
2439
2440 def : Pat <
2441   (fabs f32:$src),
2442   (V_AND_B32_e32 $src, (V_MOV_B32_e32 0x7fffffff))
2443 >;
2444
2445 def : Pat <
2446   (fneg f32:$src),
2447   (V_XOR_B32_e32 $src, (V_MOV_B32_e32 0x80000000))
2448 >;
2449
2450 def : Pat <
2451   (fabs f64:$src),
2452   (REG_SEQUENCE VReg_64,
2453     (i32 (EXTRACT_SUBREG f64:$src, sub0)),
2454     sub0,
2455     (V_AND_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2456                    (V_MOV_B32_e32 0x7fffffff)), // Set sign bit.
2457      sub1)
2458 >;
2459
2460 def : Pat <
2461   (fneg f64:$src),
2462   (REG_SEQUENCE VReg_64,
2463     (i32 (EXTRACT_SUBREG f64:$src, sub0)),
2464     sub0,
2465     (V_XOR_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2466                    (V_MOV_B32_e32 0x80000000)),
2467     sub1)
2468 >;
2469
2470 /********** ================== **********/
2471 /********** Immediate Patterns **********/
2472 /********** ================== **********/
2473
2474 def : Pat <
2475   (SGPRImm<(i32 imm)>:$imm),
2476   (S_MOV_B32 imm:$imm)
2477 >;
2478
2479 def : Pat <
2480   (SGPRImm<(f32 fpimm)>:$imm),
2481   (S_MOV_B32 fpimm:$imm)
2482 >;
2483
2484 def : Pat <
2485   (i32 imm:$imm),
2486   (V_MOV_B32_e32 imm:$imm)
2487 >;
2488
2489 def : Pat <
2490   (f32 fpimm:$imm),
2491   (V_MOV_B32_e32 fpimm:$imm)
2492 >;
2493
2494 def : Pat <
2495   (i64 InlineImm<i64>:$imm),
2496   (S_MOV_B64 InlineImm<i64>:$imm)
2497 >;
2498
2499 /********** ===================== **********/
2500 /********** Interpolation Paterns **********/
2501 /********** ===================== **********/
2502
2503 // The value of $params is constant through out the entire kernel.
2504 // We need to use S_MOV_B32 $params, because CSE ignores copies, so
2505 // without it we end up with a lot of redundant moves.
2506
2507 def : Pat <
2508   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
2509   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, (S_MOV_B32 $params))
2510 >;
2511
2512 def : Pat <
2513   (int_SI_fs_interp imm:$attr_chan, imm:$attr, i32:$params, v2i32:$ij),
2514   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
2515                                     imm:$attr_chan, imm:$attr, (S_MOV_B32 $params)),
2516                    (EXTRACT_SUBREG $ij, sub1),
2517                    imm:$attr_chan, imm:$attr, (S_MOV_B32 $params))
2518 >;
2519
2520 /********** ================== **********/
2521 /********** Intrinsic Patterns **********/
2522 /********** ================== **********/
2523
2524 /* llvm.AMDGPU.pow */
2525 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
2526
2527 def : Pat <
2528   (int_AMDGPU_div f32:$src0, f32:$src1),
2529   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
2530 >;
2531
2532 def : Pat<
2533   (fdiv f64:$src0, f64:$src1),
2534   (V_MUL_F64 0 /* src0_modifiers */, $src0,
2535              0 /* src1_modifiers */, (V_RCP_F64_e32 $src1),
2536              0 /* clamp */, 0 /* omod */)
2537 >;
2538
2539 def : Pat <
2540   (int_AMDGPU_cube v4f32:$src),
2541   (REG_SEQUENCE VReg_128,
2542     (V_CUBETC_F32 0 /* src0_modifiers */, (EXTRACT_SUBREG $src, sub0),
2543                   0 /* src1_modifiers */, (EXTRACT_SUBREG $src, sub1),
2544                   0 /* src2_modifiers */, (EXTRACT_SUBREG $src, sub2),
2545                   0 /* clamp */, 0 /* omod */), sub0,
2546     (V_CUBESC_F32 0 /* src0_modifiers */, (EXTRACT_SUBREG $src, sub0),
2547                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2548                   0 /* src2_modifiers */,(EXTRACT_SUBREG $src, sub2),
2549                   0 /* clamp */, 0 /* omod */), sub1,
2550     (V_CUBEMA_F32 0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub0),
2551                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2552                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub2),
2553                   0 /* clamp */, 0 /* omod */), sub2,
2554     (V_CUBEID_F32 0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub0),
2555                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2556                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub2),
2557                   0 /* clamp */, 0 /* omod */), sub3)
2558 >;
2559
2560 def : Pat <
2561   (i32 (sext i1:$src0)),
2562   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
2563 >;
2564
2565 class Ext32Pat <SDNode ext> : Pat <
2566   (i32 (ext i1:$src0)),
2567   (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src0)
2568 >;
2569
2570 def : Ext32Pat <zext>;
2571 def : Ext32Pat <anyext>;
2572
2573 // Offset in an 32Bit VGPR
2574 def : Pat <
2575   (SIload_constant v4i32:$sbase, i32:$voff),
2576   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff, 0, 0, 0, 0, 0)
2577 >;
2578
2579 // The multiplication scales from [0,1] to the unsigned integer range
2580 def : Pat <
2581   (AMDGPUurecip i32:$src0),
2582   (V_CVT_U32_F32_e32
2583     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
2584                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
2585 >;
2586
2587 def : Pat <
2588   (int_SI_tid),
2589   (V_MBCNT_HI_U32_B32_e32 0xffffffff,
2590                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0))
2591 >;
2592
2593 //===----------------------------------------------------------------------===//
2594 // VOP3 Patterns
2595 //===----------------------------------------------------------------------===//
2596
2597 def : IMad24Pat<V_MAD_I32_I24>;
2598 def : UMad24Pat<V_MAD_U32_U24>;
2599
2600 def : Pat <
2601   (mulhu i32:$src0, i32:$src1),
2602   (V_MUL_HI_U32 $src0, $src1)
2603 >;
2604
2605 def : Pat <
2606   (mulhs i32:$src0, i32:$src1),
2607   (V_MUL_HI_I32 $src0, $src1)
2608 >;
2609
2610 def : Vop3ModPat<V_MAD_F32, VOP_F32_F32_F32_F32, AMDGPUmad>;
2611
2612
2613 defm : BFIPatterns <V_BFI_B32, S_MOV_B32, SReg_64>;
2614 def : ROTRPattern <V_ALIGNBIT_B32>;
2615
2616 /********** ======================= **********/
2617 /**********   Load/Store Patterns   **********/
2618 /********** ======================= **********/
2619
2620 class DSReadPat <DS inst, ValueType vt, PatFrag frag> : Pat <
2621   (vt (frag (DS1Addr1Offset i32:$ptr, i32:$offset))),
2622   (inst (i1 0), $ptr, (as_i16imm $offset), (S_MOV_B32 -1))
2623 >;
2624
2625 def : DSReadPat <DS_READ_I8,  i32, sextloadi8_local>;
2626 def : DSReadPat <DS_READ_U8,  i32, az_extloadi8_local>;
2627 def : DSReadPat <DS_READ_I16, i32, sextloadi16_local>;
2628 def : DSReadPat <DS_READ_U16, i32, az_extloadi16_local>;
2629 def : DSReadPat <DS_READ_B32, i32, local_load>;
2630
2631 let AddedComplexity = 100 in {
2632
2633 def : DSReadPat <DS_READ_B64, v2i32, local_load_aligned8bytes>;
2634
2635 } // End AddedComplexity = 100
2636
2637 def : Pat <
2638   (v2i32 (local_load (DS64Bit4ByteAligned i32:$ptr, i8:$offset0,
2639                                                     i8:$offset1))),
2640   (DS_READ2_B32 (i1 0), $ptr, $offset0, $offset1, (S_MOV_B32 -1))
2641 >;
2642
2643 class DSWritePat <DS inst, ValueType vt, PatFrag frag> : Pat <
2644   (frag vt:$value, (DS1Addr1Offset i32:$ptr, i32:$offset)),
2645   (inst (i1 0), $ptr, $value, (as_i16imm $offset), (S_MOV_B32 -1))
2646 >;
2647
2648 def : DSWritePat <DS_WRITE_B8, i32, truncstorei8_local>;
2649 def : DSWritePat <DS_WRITE_B16, i32, truncstorei16_local>;
2650 def : DSWritePat <DS_WRITE_B32, i32, local_store>;
2651
2652 let AddedComplexity = 100 in {
2653
2654 def : DSWritePat <DS_WRITE_B64, v2i32, local_store_aligned8bytes>;
2655 } // End AddedComplexity = 100
2656
2657 def : Pat <
2658   (local_store v2i32:$value, (DS64Bit4ByteAligned i32:$ptr, i8:$offset0,
2659                                                             i8:$offset1)),
2660   (DS_WRITE2_B32 (i1 0), $ptr, (EXTRACT_SUBREG $value, sub0),
2661                         (EXTRACT_SUBREG $value, sub1), $offset0, $offset1,
2662                         (S_MOV_B32 -1))
2663 >;
2664
2665 class DSAtomicRetPat<DS inst, ValueType vt, PatFrag frag> : Pat <
2666   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), vt:$value),
2667   (inst (i1 0), $ptr, $value, (as_i16imm $offset), (S_MOV_B32 -1))
2668 >;
2669
2670 // Special case of DSAtomicRetPat for add / sub 1 -> inc / dec
2671 //
2672 // We need to use something for the data0, so we set a register to
2673 // -1. For the non-rtn variants, the manual says it does
2674 // DS[A] = (DS[A] >= D0) ? 0 : DS[A] + 1, and setting D0 to uint_max
2675 // will always do the increment so I'm assuming it's the same.
2676 //
2677 // We also load this -1 with s_mov_b32 / s_mov_b64 even though this
2678 // needs to be a VGPR. The SGPR copy pass will fix this, and it's
2679 // easier since there is no v_mov_b64.
2680 class DSAtomicIncRetPat<DS inst, ValueType vt,
2681                         Instruction LoadImm, PatFrag frag> : Pat <
2682   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), (vt 1)),
2683   (inst (i1 0), $ptr, (LoadImm (vt -1)), (as_i16imm $offset), (S_MOV_B32 -1))
2684 >;
2685
2686
2687 class DSAtomicCmpXChg <DS inst, ValueType vt, PatFrag frag> : Pat <
2688   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), vt:$cmp, vt:$swap),
2689   (inst (i1 0), $ptr, $cmp, $swap, (as_i16imm $offset), (S_MOV_B32 -1))
2690 >;
2691
2692
2693 // 32-bit atomics.
2694 def : DSAtomicIncRetPat<DS_INC_RTN_U32, i32,
2695                         S_MOV_B32, atomic_load_add_local>;
2696 def : DSAtomicIncRetPat<DS_DEC_RTN_U32, i32,
2697                         S_MOV_B32, atomic_load_sub_local>;
2698
2699 def : DSAtomicRetPat<DS_WRXCHG_RTN_B32, i32, atomic_swap_local>;
2700 def : DSAtomicRetPat<DS_ADD_RTN_U32, i32, atomic_load_add_local>;
2701 def : DSAtomicRetPat<DS_SUB_RTN_U32, i32, atomic_load_sub_local>;
2702 def : DSAtomicRetPat<DS_AND_RTN_B32, i32, atomic_load_and_local>;
2703 def : DSAtomicRetPat<DS_OR_RTN_B32, i32, atomic_load_or_local>;
2704 def : DSAtomicRetPat<DS_XOR_RTN_B32, i32, atomic_load_xor_local>;
2705 def : DSAtomicRetPat<DS_MIN_RTN_I32, i32, atomic_load_min_local>;
2706 def : DSAtomicRetPat<DS_MAX_RTN_I32, i32, atomic_load_max_local>;
2707 def : DSAtomicRetPat<DS_MIN_RTN_U32, i32, atomic_load_umin_local>;
2708 def : DSAtomicRetPat<DS_MAX_RTN_U32, i32, atomic_load_umax_local>;
2709
2710 def : DSAtomicCmpXChg<DS_CMPST_RTN_B32, i32, atomic_cmp_swap_32_local>;
2711
2712 // 64-bit atomics.
2713 def : DSAtomicIncRetPat<DS_INC_RTN_U64, i64,
2714                         S_MOV_B64, atomic_load_add_local>;
2715 def : DSAtomicIncRetPat<DS_DEC_RTN_U64, i64,
2716                         S_MOV_B64, atomic_load_sub_local>;
2717
2718 def : DSAtomicRetPat<DS_WRXCHG_RTN_B64, i64, atomic_swap_local>;
2719 def : DSAtomicRetPat<DS_ADD_RTN_U64, i64, atomic_load_add_local>;
2720 def : DSAtomicRetPat<DS_SUB_RTN_U64, i64, atomic_load_sub_local>;
2721 def : DSAtomicRetPat<DS_AND_RTN_B64, i64, atomic_load_and_local>;
2722 def : DSAtomicRetPat<DS_OR_RTN_B64, i64, atomic_load_or_local>;
2723 def : DSAtomicRetPat<DS_XOR_RTN_B64, i64, atomic_load_xor_local>;
2724 def : DSAtomicRetPat<DS_MIN_RTN_I64, i64, atomic_load_min_local>;
2725 def : DSAtomicRetPat<DS_MAX_RTN_I64, i64, atomic_load_max_local>;
2726 def : DSAtomicRetPat<DS_MIN_RTN_U64, i64, atomic_load_umin_local>;
2727 def : DSAtomicRetPat<DS_MAX_RTN_U64, i64, atomic_load_umax_local>;
2728
2729 def : DSAtomicCmpXChg<DS_CMPST_RTN_B64, i64, atomic_cmp_swap_64_local>;
2730
2731
2732 //===----------------------------------------------------------------------===//
2733 // MUBUF Patterns
2734 //===----------------------------------------------------------------------===//
2735
2736 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
2737                               PatFrag constant_ld> {
2738   def : Pat <
2739      (vt (constant_ld (MUBUFAddr64 v4i32:$srsrc, i64:$vaddr, i16:$offset))),
2740      (Instr_ADDR64 $srsrc, $vaddr, $offset)
2741   >;
2742 }
2743
2744 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32, sextloadi8_constant>;
2745 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32, az_extloadi8_constant>;
2746 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32, sextloadi16_constant>;
2747 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32, az_extloadi16_constant>;
2748 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32, constant_load>;
2749 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32, constant_load>;
2750 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32, constant_load>;
2751
2752 class MUBUFScratchLoadPat <MUBUF Instr, ValueType vt, PatFrag ld> : Pat <
2753   (vt (ld (MUBUFScratch v4i32:$srsrc, i32:$vaddr,
2754                         i32:$soffset, u16imm:$offset))),
2755   (Instr $srsrc, $vaddr, $soffset, $offset, 0, 0, 0)
2756 >;
2757
2758 def : MUBUFScratchLoadPat <BUFFER_LOAD_SBYTE_OFFEN, i32, sextloadi8_private>;
2759 def : MUBUFScratchLoadPat <BUFFER_LOAD_UBYTE_OFFEN, i32, extloadi8_private>;
2760 def : MUBUFScratchLoadPat <BUFFER_LOAD_SSHORT_OFFEN, i32, sextloadi16_private>;
2761 def : MUBUFScratchLoadPat <BUFFER_LOAD_USHORT_OFFEN, i32, extloadi16_private>;
2762 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORD_OFFEN, i32, load_private>;
2763 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORDX2_OFFEN, v2i32, load_private>;
2764 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORDX4_OFFEN, v4i32, load_private>;
2765
2766 // BUFFER_LOAD_DWORD*, addr64=0
2767 multiclass MUBUF_Load_Dword <ValueType vt, MUBUF offset, MUBUF offen, MUBUF idxen,
2768                              MUBUF bothen> {
2769
2770   def : Pat <
2771     (vt (int_SI_buffer_load_dword v4i32:$rsrc, (i32 imm), i32:$soffset,
2772                                   imm:$offset, 0, 0, imm:$glc, imm:$slc,
2773                                   imm:$tfe)),
2774     (offset $rsrc, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2775             (as_i1imm $slc), (as_i1imm $tfe))
2776   >;
2777
2778   def : Pat <
2779     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2780                                   imm:$offset, 1, 0, imm:$glc, imm:$slc,
2781                                   imm:$tfe)),
2782     (offen $rsrc, $vaddr, $soffset, (as_i16imm $offset), (as_i1imm $glc), (as_i1imm $slc),
2783            (as_i1imm $tfe))
2784   >;
2785
2786   def : Pat <
2787     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2788                                   imm:$offset, 0, 1, imm:$glc, imm:$slc,
2789                                   imm:$tfe)),
2790     (idxen $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2791            (as_i1imm $slc), (as_i1imm $tfe))
2792   >;
2793
2794   def : Pat <
2795     (vt (int_SI_buffer_load_dword v4i32:$rsrc, v2i32:$vaddr, i32:$soffset,
2796                                   imm, 1, 1, imm:$glc, imm:$slc,
2797                                   imm:$tfe)),
2798     (bothen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2799             (as_i1imm $tfe))
2800   >;
2801 }
2802
2803 defm : MUBUF_Load_Dword <i32, BUFFER_LOAD_DWORD_OFFSET, BUFFER_LOAD_DWORD_OFFEN,
2804                          BUFFER_LOAD_DWORD_IDXEN, BUFFER_LOAD_DWORD_BOTHEN>;
2805 defm : MUBUF_Load_Dword <v2i32, BUFFER_LOAD_DWORDX2_OFFSET, BUFFER_LOAD_DWORDX2_OFFEN,
2806                          BUFFER_LOAD_DWORDX2_IDXEN, BUFFER_LOAD_DWORDX2_BOTHEN>;
2807 defm : MUBUF_Load_Dword <v4i32, BUFFER_LOAD_DWORDX4_OFFSET, BUFFER_LOAD_DWORDX4_OFFEN,
2808                          BUFFER_LOAD_DWORDX4_IDXEN, BUFFER_LOAD_DWORDX4_BOTHEN>;
2809
2810 class MUBUFScratchStorePat <MUBUF Instr, ValueType vt, PatFrag st> : Pat <
2811   (st vt:$value, (MUBUFScratch v4i32:$srsrc, i32:$vaddr, i32:$soffset,
2812                                u16imm:$offset)),
2813   (Instr $value, $srsrc, $vaddr, $soffset, $offset, 0, 0, 0)
2814 >;
2815
2816 def : MUBUFScratchStorePat <BUFFER_STORE_BYTE_OFFEN, i32, truncstorei8_private>;
2817 def : MUBUFScratchStorePat <BUFFER_STORE_SHORT_OFFEN, i32, truncstorei16_private>;
2818 def : MUBUFScratchStorePat <BUFFER_STORE_DWORD_OFFEN, i32, store_private>;
2819 def : MUBUFScratchStorePat <BUFFER_STORE_DWORDX2_OFFEN, v2i32, store_private>;
2820 def : MUBUFScratchStorePat <BUFFER_STORE_DWORDX4_OFFEN, v4i32, store_private>;
2821
2822 /*
2823 class MUBUFStore_Pattern <MUBUF Instr, ValueType vt, PatFrag st> : Pat <
2824   (st vt:$value, (MUBUFScratch v4i32:$srsrc, i64:$vaddr, u16imm:$offset)),
2825   (Instr $value, $srsrc, $vaddr, $offset)
2826 >;
2827
2828 def : MUBUFStore_Pattern <BUFFER_STORE_BYTE_ADDR64, i32, truncstorei8_private>;
2829 def : MUBUFStore_Pattern <BUFFER_STORE_SHORT_ADDR64, i32, truncstorei16_private>;
2830 def : MUBUFStore_Pattern <BUFFER_STORE_DWORD_ADDR64, i32, store_private>;
2831 def : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2_ADDR64, v2i32, store_private>;
2832 def : MUBUFStore_Pattern <BUFFER_STORE_DWORDX4_ADDR64, v4i32, store_private>;
2833
2834 */
2835
2836 //===----------------------------------------------------------------------===//
2837 // MTBUF Patterns
2838 //===----------------------------------------------------------------------===//
2839
2840 // TBUFFER_STORE_FORMAT_*, addr64=0
2841 class MTBUF_StoreResource <ValueType vt, int num_channels, MTBUF opcode> : Pat<
2842   (SItbuffer_store v4i32:$rsrc, vt:$vdata, num_channels, i32:$vaddr,
2843                    i32:$soffset, imm:$inst_offset, imm:$dfmt,
2844                    imm:$nfmt, imm:$offen, imm:$idxen,
2845                    imm:$glc, imm:$slc, imm:$tfe),
2846   (opcode
2847     $vdata, (as_i16imm $inst_offset), (as_i1imm $offen), (as_i1imm $idxen),
2848     (as_i1imm $glc), 0, (as_i8imm $dfmt), (as_i8imm $nfmt), $vaddr, $rsrc,
2849     (as_i1imm $slc), (as_i1imm $tfe), $soffset)
2850 >;
2851
2852 def : MTBUF_StoreResource <i32, 1, TBUFFER_STORE_FORMAT_X>;
2853 def : MTBUF_StoreResource <v2i32, 2, TBUFFER_STORE_FORMAT_XY>;
2854 def : MTBUF_StoreResource <v4i32, 3, TBUFFER_STORE_FORMAT_XYZ>;
2855 def : MTBUF_StoreResource <v4i32, 4, TBUFFER_STORE_FORMAT_XYZW>;
2856
2857 let SubtargetPredicate = isCI in {
2858
2859 // Sea island new arithmetic instructinos
2860 defm V_TRUNC_F64 : VOP1Inst <vop1<0x17>, "v_trunc_f64",
2861   VOP_F64_F64, ftrunc
2862 >;
2863 defm V_CEIL_F64 : VOP1Inst <vop1<0x18>, "v_ceil_f64",
2864   VOP_F64_F64, fceil
2865 >;
2866 defm V_FLOOR_F64 : VOP1Inst <vop1<0x1A>, "v_floor_f64",
2867   VOP_F64_F64, ffloor
2868 >;
2869 defm V_RNDNE_F64 : VOP1Inst <vop1<0x19>, "v_rndne_f64",
2870   VOP_F64_F64, frint
2871 >;
2872
2873 defm V_QSAD_PK_U16_U8 : VOP3Inst <vop3<0x173>, "v_qsad_pk_u16_u8",
2874   VOP_I32_I32_I32
2875 >;
2876 defm V_MQSAD_U16_U8 : VOP3Inst <vop3<0x172>, "v_mqsad_u16_u8",
2877   VOP_I32_I32_I32
2878 >;
2879 defm V_MQSAD_U32_U8 : VOP3Inst <vop3<0x175>, "v_mqsad_u32_u8",
2880   VOP_I32_I32_I32
2881 >;
2882
2883 let isCommutable = 1 in {
2884 defm V_MAD_U64_U32 : VOP3Inst <vop3<0x176>, "v_mad_u64_u32",
2885   VOP_I64_I32_I32_I64
2886 >;
2887
2888 // XXX - Does this set VCC?
2889 defm V_MAD_I64_I32 : VOP3Inst <vop3<0x177>, "v_mad_i64_i32",
2890   VOP_I64_I32_I32_I64
2891 >;
2892 } // End isCommutable = 1
2893
2894 // Remaining instructions:
2895 // FLAT_*
2896 // S_CBRANCH_CDBGUSER
2897 // S_CBRANCH_CDBGSYS
2898 // S_CBRANCH_CDBGSYS_OR_USER
2899 // S_CBRANCH_CDBGSYS_AND_USER
2900 // S_DCACHE_INV_VOL
2901 // V_EXP_LEGACY_F32
2902 // V_LOG_LEGACY_F32
2903 // DS_NOP
2904 // DS_GWS_SEMA_RELEASE_ALL
2905 // DS_WRAP_RTN_B32
2906 // DS_CNDXCHG32_RTN_B64
2907 // DS_WRITE_B96
2908 // DS_WRITE_B128
2909 // DS_CONDXCHG32_RTN_B128
2910 // DS_READ_B96
2911 // DS_READ_B128
2912 // BUFFER_LOAD_DWORDX3
2913 // BUFFER_STORE_DWORDX3
2914
2915 } // End iSCI
2916
2917 //===----------------------------------------------------------------------===//
2918 // Flat Patterns
2919 //===----------------------------------------------------------------------===//
2920
2921 class FLATLoad_Pattern <FLAT Instr_ADDR64, ValueType vt,
2922                              PatFrag flat_ld> :
2923   Pat <(vt (flat_ld i64:$ptr)),
2924        (Instr_ADDR64 $ptr)
2925 >;
2926
2927 def : FLATLoad_Pattern <FLAT_LOAD_SBYTE, i32, sextloadi8_flat>;
2928 def : FLATLoad_Pattern <FLAT_LOAD_UBYTE, i32, az_extloadi8_flat>;
2929 def : FLATLoad_Pattern <FLAT_LOAD_SSHORT, i32, sextloadi16_flat>;
2930 def : FLATLoad_Pattern <FLAT_LOAD_USHORT, i32, az_extloadi16_flat>;
2931 def : FLATLoad_Pattern <FLAT_LOAD_DWORD, i32, flat_load>;
2932 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, i64, flat_load>;
2933 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, i64, az_extloadi32_flat>;
2934 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, v2i32, flat_load>;
2935 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX4, v4i32, flat_load>;
2936
2937 class FLATStore_Pattern <FLAT Instr, ValueType vt, PatFrag st> :
2938   Pat <(st vt:$value, i64:$ptr),
2939         (Instr $value, $ptr)
2940   >;
2941
2942 def : FLATStore_Pattern <FLAT_STORE_BYTE, i32, truncstorei8_flat>;
2943 def : FLATStore_Pattern <FLAT_STORE_SHORT, i32, truncstorei16_flat>;
2944 def : FLATStore_Pattern <FLAT_STORE_DWORD, i32, flat_store>;
2945 def : FLATStore_Pattern <FLAT_STORE_DWORDX2, i64, flat_store>;
2946 def : FLATStore_Pattern <FLAT_STORE_DWORDX2, v2i32, flat_store>;
2947 def : FLATStore_Pattern <FLAT_STORE_DWORDX4, v4i32, flat_store>;
2948
2949 /********** ====================== **********/
2950 /**********   Indirect adressing   **********/
2951 /********** ====================== **********/
2952
2953 multiclass SI_INDIRECT_Pattern <ValueType vt, ValueType eltvt, SI_INDIRECT_DST IndDst> {
2954
2955   // 1. Extract with offset
2956   def : Pat<
2957     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
2958     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
2959   >;
2960
2961   // 2. Extract without offset
2962   def : Pat<
2963     (vector_extract vt:$vec, i32:$idx),
2964     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
2965   >;
2966
2967   // 3. Insert with offset
2968   def : Pat<
2969     (vector_insert vt:$vec, eltvt:$val, (add i32:$idx, imm:$off)),
2970     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
2971   >;
2972
2973   // 4. Insert without offset
2974   def : Pat<
2975     (vector_insert vt:$vec, eltvt:$val, i32:$idx),
2976     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
2977   >;
2978 }
2979
2980 defm : SI_INDIRECT_Pattern <v2f32, f32, SI_INDIRECT_DST_V2>;
2981 defm : SI_INDIRECT_Pattern <v4f32, f32, SI_INDIRECT_DST_V4>;
2982 defm : SI_INDIRECT_Pattern <v8f32, f32, SI_INDIRECT_DST_V8>;
2983 defm : SI_INDIRECT_Pattern <v16f32, f32, SI_INDIRECT_DST_V16>;
2984
2985 defm : SI_INDIRECT_Pattern <v2i32, i32, SI_INDIRECT_DST_V2>;
2986 defm : SI_INDIRECT_Pattern <v4i32, i32, SI_INDIRECT_DST_V4>;
2987 defm : SI_INDIRECT_Pattern <v8i32, i32, SI_INDIRECT_DST_V8>;
2988 defm : SI_INDIRECT_Pattern <v16i32, i32, SI_INDIRECT_DST_V16>;
2989
2990 //===----------------------------------------------------------------------===//
2991 // Conversion Patterns
2992 //===----------------------------------------------------------------------===//
2993
2994 def : Pat<(i32 (sext_inreg i32:$src, i1)),
2995   (S_BFE_I32 i32:$src, 65536)>; // 0 | 1 << 16
2996
2997 // Handle sext_inreg in i64
2998 def : Pat <
2999   (i64 (sext_inreg i64:$src, i1)),
3000   (S_BFE_I64 i64:$src, 0x10000) // 0 | 1 << 16
3001 >;
3002
3003 def : Pat <
3004   (i64 (sext_inreg i64:$src, i8)),
3005   (S_BFE_I64 i64:$src, 0x80000) // 0 | 8 << 16
3006 >;
3007
3008 def : Pat <
3009   (i64 (sext_inreg i64:$src, i16)),
3010   (S_BFE_I64 i64:$src, 0x100000) // 0 | 16 << 16
3011 >;
3012
3013 def : Pat <
3014   (i64 (sext_inreg i64:$src, i32)),
3015   (S_BFE_I64 i64:$src, 0x200000) // 0 | 32 << 16
3016 >;
3017
3018 class ZExt_i64_i32_Pat <SDNode ext> : Pat <
3019   (i64 (ext i32:$src)),
3020   (REG_SEQUENCE SReg_64, $src, sub0, (S_MOV_B32 0), sub1)
3021 >;
3022
3023 class ZExt_i64_i1_Pat <SDNode ext> : Pat <
3024   (i64 (ext i1:$src)),
3025     (REG_SEQUENCE VReg_64,
3026       (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src), sub0,
3027       (S_MOV_B32 0), sub1)
3028 >;
3029
3030
3031 def : ZExt_i64_i32_Pat<zext>;
3032 def : ZExt_i64_i32_Pat<anyext>;
3033 def : ZExt_i64_i1_Pat<zext>;
3034 def : ZExt_i64_i1_Pat<anyext>;
3035
3036 def : Pat <
3037   (i64 (sext i32:$src)),
3038     (REG_SEQUENCE SReg_64, $src, sub0,
3039     (S_ASHR_I32 $src, 31), sub1)
3040 >;
3041
3042 def : Pat <
3043   (i64 (sext i1:$src)),
3044   (REG_SEQUENCE VReg_64,
3045     (V_CNDMASK_B32_e64 0, -1, $src), sub0,
3046     (V_CNDMASK_B32_e64 0, -1, $src), sub1)
3047 >;
3048
3049 def : Pat <
3050   (f32 (sint_to_fp i1:$src)),
3051   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_NEG_ONE, $src)
3052 >;
3053
3054 def : Pat <
3055   (f32 (uint_to_fp i1:$src)),
3056   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_ONE, $src)
3057 >;
3058
3059 def : Pat <
3060   (f64 (sint_to_fp i1:$src)),
3061     (V_CVT_F64_I32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src))
3062 >;
3063
3064 def : Pat <
3065   (f64 (uint_to_fp i1:$src)),
3066   (V_CVT_F64_U32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src))
3067 >;
3068
3069 //===----------------------------------------------------------------------===//
3070 // Miscellaneous Patterns
3071 //===----------------------------------------------------------------------===//
3072
3073 def : Pat <
3074   (i32 (trunc i64:$a)),
3075   (EXTRACT_SUBREG $a, sub0)
3076 >;
3077
3078 def : Pat <
3079   (i1 (trunc i32:$a)),
3080   (V_CMP_EQ_I32_e64 (V_AND_B32_e64 (i32 1), $a), 1)
3081 >;
3082
3083 def : Pat <
3084   (i32 (bswap i32:$a)),
3085   (V_BFI_B32 (S_MOV_B32 0x00ff00ff),
3086              (V_ALIGNBIT_B32 $a, $a, 24),
3087              (V_ALIGNBIT_B32 $a, $a, 8))
3088 >;
3089
3090 //============================================================================//
3091 // Miscellaneous Optimization Patterns
3092 //============================================================================//
3093
3094 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e64>;
3095
3096 } // End isSI predicate