34d3a66adce4e717804707c01c0b21035adff87f
[oota-llvm.git] / lib / Target / NVPTX / NVPTXFrameLowering.cpp
1 //=======- NVPTXFrameLowering.cpp - NVPTX Frame Information ---*- C++ -*-=====//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the NVPTX implementation of TargetFrameLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "NVPTXFrameLowering.h"
15 #include "NVPTX.h"
16 #include "NVPTXRegisterInfo.h"
17 #include "NVPTXSubtarget.h"
18 #include "NVPTXTargetMachine.h"
19 #include "llvm/ADT/BitVector.h"
20 #include "llvm/CodeGen/MachineFrameInfo.h"
21 #include "llvm/CodeGen/MachineFunction.h"
22 #include "llvm/CodeGen/MachineInstrBuilder.h"
23 #include "llvm/CodeGen/MachineRegisterInfo.h"
24 #include "llvm/MC/MachineLocation.h"
25 #include "llvm/Target/TargetInstrInfo.h"
26
27 using namespace llvm;
28
29 NVPTXFrameLowering::NVPTXFrameLowering()
30     : TargetFrameLowering(TargetFrameLowering::StackGrowsUp, 8, 0) {}
31
32 bool NVPTXFrameLowering::hasFP(const MachineFunction &MF) const { return true; }
33
34 void NVPTXFrameLowering::emitPrologue(MachineFunction &MF) const {
35   if (MF.getFrameInfo()->hasStackObjects()) {
36     MachineBasicBlock &MBB = MF.front();
37     // Insert "mov.u32 %SP, %Depot"
38     MachineBasicBlock::iterator MBBI = MBB.begin();
39     // This instruction really occurs before first instruction
40     // in the BB, so giving it no debug location.
41     DebugLoc dl = DebugLoc();
42
43     MachineRegisterInfo &MRI = MF.getRegInfo();
44
45     // mov %SPL, %depot;
46     // cvta.local %SP, %SPL;
47     if (static_cast<const NVPTXTargetMachine &>(MF.getTarget()).is64Bit()) {
48       unsigned LocalReg = MRI.createVirtualRegister(&NVPTX::Int64RegsRegClass);
49       MachineInstr *MI =
50           BuildMI(MBB, MBBI, dl, MF.getSubtarget().getInstrInfo()->get(
51                                      NVPTX::cvta_local_yes_64),
52                   NVPTX::VRFrame).addReg(LocalReg);
53       BuildMI(MBB, MI, dl,
54               MF.getSubtarget().getInstrInfo()->get(NVPTX::MOV_DEPOT_ADDR_64),
55               LocalReg).addImm(MF.getFunctionNumber());
56     } else {
57       unsigned LocalReg = MRI.createVirtualRegister(&NVPTX::Int32RegsRegClass);
58       MachineInstr *MI =
59           BuildMI(MBB, MBBI, dl,
60                   MF.getSubtarget().getInstrInfo()->get(NVPTX::cvta_local_yes),
61                   NVPTX::VRFrame).addReg(LocalReg);
62       BuildMI(MBB, MI, dl,
63               MF.getSubtarget().getInstrInfo()->get(NVPTX::MOV_DEPOT_ADDR),
64               LocalReg).addImm(MF.getFunctionNumber());
65     }
66   }
67 }
68
69 void NVPTXFrameLowering::emitEpilogue(MachineFunction &MF,
70                                       MachineBasicBlock &MBB) const {}
71
72 // This function eliminates ADJCALLSTACKDOWN,
73 // ADJCALLSTACKUP pseudo instructions
74 void NVPTXFrameLowering::eliminateCallFramePseudoInstr(
75     MachineFunction &MF, MachineBasicBlock &MBB,
76     MachineBasicBlock::iterator I) const {
77   // Simply discard ADJCALLSTACKDOWN,
78   // ADJCALLSTACKUP instructions.
79   MBB.erase(I);
80 }