Fixed issue with microMIPS JAL instruction.
[oota-llvm.git] / lib / Target / Mips / MipsISelLowering.h
1 //===-- MipsISelLowering.h - Mips DAG Lowering Interface --------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that Mips uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef MipsISELLOWERING_H
16 #define MipsISELLOWERING_H
17
18 #include "MCTargetDesc/MipsBaseInfo.h"
19 #include "Mips.h"
20 #include "MipsSubtarget.h"
21 #include "llvm/CodeGen/CallingConvLower.h"
22 #include "llvm/CodeGen/SelectionDAG.h"
23 #include "llvm/IR/Function.h"
24 #include "llvm/Target/TargetLowering.h"
25 #include <deque>
26 #include <string>
27
28 namespace llvm {
29   namespace MipsISD {
30     enum NodeType {
31       // Start the numbering from where ISD NodeType finishes.
32       FIRST_NUMBER = ISD::BUILTIN_OP_END,
33
34       // Jump and link (call)
35       JmpLink,
36
37       // Tail call
38       TailCall,
39
40       // Get the Higher 16 bits from a 32-bit immediate
41       // No relation with Mips Hi register
42       Hi,
43
44       // Get the Lower 16 bits from a 32-bit immediate
45       // No relation with Mips Lo register
46       Lo,
47
48       // Handle gp_rel (small data/bss sections) relocation.
49       GPRel,
50
51       // Thread Pointer
52       ThreadPointer,
53
54       // Floating Point Branch Conditional
55       FPBrcond,
56
57       // Floating Point Compare
58       FPCmp,
59
60       // Floating Point Conditional Moves
61       CMovFP_T,
62       CMovFP_F,
63
64       // FP-to-int truncation node.
65       TruncIntFP,
66
67       // Return
68       Ret,
69
70       EH_RETURN,
71
72       // Node used to extract integer from accumulator.
73       MFHI,
74       MFLO,
75
76       // Node used to insert integers to accumulator.
77       MTLOHI,
78
79       // Mult nodes.
80       Mult,
81       Multu,
82
83       // MAdd/Sub nodes
84       MAdd,
85       MAddu,
86       MSub,
87       MSubu,
88
89       // DivRem(u)
90       DivRem,
91       DivRemU,
92       DivRem16,
93       DivRemU16,
94
95       BuildPairF64,
96       ExtractElementF64,
97
98       Wrapper,
99
100       DynAlloc,
101
102       Sync,
103
104       Ext,
105       Ins,
106
107       // EXTR.W instrinsic nodes.
108       EXTP,
109       EXTPDP,
110       EXTR_S_H,
111       EXTR_W,
112       EXTR_R_W,
113       EXTR_RS_W,
114       SHILO,
115       MTHLIP,
116
117       // DPA.W intrinsic nodes.
118       MULSAQ_S_W_PH,
119       MAQ_S_W_PHL,
120       MAQ_S_W_PHR,
121       MAQ_SA_W_PHL,
122       MAQ_SA_W_PHR,
123       DPAU_H_QBL,
124       DPAU_H_QBR,
125       DPSU_H_QBL,
126       DPSU_H_QBR,
127       DPAQ_S_W_PH,
128       DPSQ_S_W_PH,
129       DPAQ_SA_L_W,
130       DPSQ_SA_L_W,
131       DPA_W_PH,
132       DPS_W_PH,
133       DPAQX_S_W_PH,
134       DPAQX_SA_W_PH,
135       DPAX_W_PH,
136       DPSX_W_PH,
137       DPSQX_S_W_PH,
138       DPSQX_SA_W_PH,
139       MULSA_W_PH,
140
141       MULT,
142       MULTU,
143       MADD_DSP,
144       MADDU_DSP,
145       MSUB_DSP,
146       MSUBU_DSP,
147
148       // DSP shift nodes.
149       SHLL_DSP,
150       SHRA_DSP,
151       SHRL_DSP,
152
153       // DSP setcc and select_cc nodes.
154       SETCC_DSP,
155       SELECT_CC_DSP,
156
157       // Vector comparisons.
158       // These take a vector and return a boolean.
159       VALL_ZERO,
160       VANY_ZERO,
161       VALL_NONZERO,
162       VANY_NONZERO,
163
164       // These take a vector and return a vector bitmask.
165       VCEQ,
166       VCLE_S,
167       VCLE_U,
168       VCLT_S,
169       VCLT_U,
170
171       // Element-wise vector max/min.
172       VSMAX,
173       VSMIN,
174       VUMAX,
175       VUMIN,
176
177       // Vector Shuffle with mask as an operand
178       VSHF,  // Generic shuffle
179       SHF,   // 4-element set shuffle.
180       ILVEV, // Interleave even elements
181       ILVOD, // Interleave odd elements
182       ILVL,  // Interleave left elements
183       ILVR,  // Interleave right elements
184       PCKEV, // Pack even elements
185       PCKOD, // Pack odd elements
186
187       // Combined (XOR (OR $a, $b), -1)
188       VNOR,
189
190       // Extended vector element extraction
191       VEXTRACT_SEXT_ELT,
192       VEXTRACT_ZEXT_ELT,
193
194       // Load/Store Left/Right nodes.
195       LWL = ISD::FIRST_TARGET_MEMORY_OPCODE,
196       LWR,
197       SWL,
198       SWR,
199       LDL,
200       LDR,
201       SDL,
202       SDR
203     };
204   }
205
206   //===--------------------------------------------------------------------===//
207   // TargetLowering Implementation
208   //===--------------------------------------------------------------------===//
209   class MipsFunctionInfo;
210
211   class MipsTargetLowering : public TargetLowering  {
212     bool isMicroMips;
213   public:
214     explicit MipsTargetLowering(MipsTargetMachine &TM);
215
216     static const MipsTargetLowering *create(MipsTargetMachine &TM);
217
218     virtual MVT getScalarShiftAmountTy(EVT LHSTy) const { return MVT::i32; }
219
220     virtual void LowerOperationWrapper(SDNode *N,
221                                        SmallVectorImpl<SDValue> &Results,
222                                        SelectionDAG &DAG) const;
223
224     /// LowerOperation - Provide custom lowering hooks for some operations.
225     virtual SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const;
226
227     /// ReplaceNodeResults - Replace the results of node with an illegal result
228     /// type with new values built out of custom code.
229     ///
230     virtual void ReplaceNodeResults(SDNode *N, SmallVectorImpl<SDValue>&Results,
231                                     SelectionDAG &DAG) const;
232
233     /// getTargetNodeName - This method returns the name of a target specific
234     //  DAG node.
235     virtual const char *getTargetNodeName(unsigned Opcode) const;
236
237     /// getSetCCResultType - get the ISD::SETCC result ValueType
238     EVT getSetCCResultType(LLVMContext &Context, EVT VT) const;
239
240     virtual SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const;
241
242     virtual MachineBasicBlock *
243     EmitInstrWithCustomInserter(MachineInstr *MI, MachineBasicBlock *MBB) const;
244
245     struct LTStr {
246       bool operator()(const char *S1, const char *S2) const {
247         return strcmp(S1, S2) < 0;
248       }
249     };
250
251   protected:
252     SDValue getGlobalReg(SelectionDAG &DAG, EVT Ty) const;
253
254     // This method creates the following nodes, which are necessary for
255     // computing a local symbol's address:
256     //
257     // (add (load (wrapper $gp, %got(sym)), %lo(sym))
258     template <class NodeTy>
259     SDValue getAddrLocal(NodeTy *N, EVT Ty, SelectionDAG &DAG,
260                          bool IsN32OrN64) const {
261       SDLoc DL(N);
262       unsigned GOTFlag = IsN32OrN64 ? MipsII::MO_GOT_PAGE : MipsII::MO_GOT;
263       SDValue GOT = DAG.getNode(MipsISD::Wrapper, DL, Ty, getGlobalReg(DAG, Ty),
264                                 getTargetNode(N, Ty, DAG, GOTFlag));
265       SDValue Load = DAG.getLoad(Ty, DL, DAG.getEntryNode(), GOT,
266                                  MachinePointerInfo::getGOT(), false, false,
267                                  false, 0);
268       unsigned LoFlag = IsN32OrN64 ? MipsII::MO_GOT_OFST : MipsII::MO_ABS_LO;
269       SDValue Lo = DAG.getNode(MipsISD::Lo, DL, Ty,
270                                getTargetNode(N, Ty, DAG, LoFlag));
271       return DAG.getNode(ISD::ADD, DL, Ty, Load, Lo);
272     }
273
274     // This method creates the following nodes, which are necessary for
275     // computing a global symbol's address:
276     //
277     // (load (wrapper $gp, %got(sym)))
278     template<class NodeTy>
279     SDValue getAddrGlobal(NodeTy *N, EVT Ty, SelectionDAG &DAG,
280                           unsigned Flag, SDValue Chain,
281                           const MachinePointerInfo &PtrInfo) const {
282       SDLoc DL(N);
283       SDValue Tgt = DAG.getNode(MipsISD::Wrapper, DL, Ty, getGlobalReg(DAG, Ty),
284                                 getTargetNode(N, Ty, DAG, Flag));
285       return DAG.getLoad(Ty, DL, Chain, Tgt, PtrInfo, false, false, false, 0);
286     }
287
288     // This method creates the following nodes, which are necessary for
289     // computing a global symbol's address in large-GOT mode:
290     //
291     // (load (wrapper (add %hi(sym), $gp), %lo(sym)))
292     template<class NodeTy>
293     SDValue getAddrGlobalLargeGOT(NodeTy *N, EVT Ty, SelectionDAG &DAG,
294                                   unsigned HiFlag, unsigned LoFlag,
295                                   SDValue Chain,
296                                   const MachinePointerInfo &PtrInfo) const {
297       SDLoc DL(N);
298       SDValue Hi = DAG.getNode(MipsISD::Hi, DL, Ty,
299                                getTargetNode(N, Ty, DAG, HiFlag));
300       Hi = DAG.getNode(ISD::ADD, DL, Ty, Hi, getGlobalReg(DAG, Ty));
301       SDValue Wrapper = DAG.getNode(MipsISD::Wrapper, DL, Ty, Hi,
302                                     getTargetNode(N, Ty, DAG, LoFlag));
303       return DAG.getLoad(Ty, DL, Chain, Wrapper, PtrInfo, false, false, false,
304                          0);
305     }
306
307     // This method creates the following nodes, which are necessary for
308     // computing a symbol's address in non-PIC mode:
309     //
310     // (add %hi(sym), %lo(sym))
311     template<class NodeTy>
312     SDValue getAddrNonPIC(NodeTy *N, EVT Ty, SelectionDAG &DAG) const {
313       SDLoc DL(N);
314       SDValue Hi = getTargetNode(N, Ty, DAG, MipsII::MO_ABS_HI);
315       SDValue Lo = getTargetNode(N, Ty, DAG, MipsII::MO_ABS_LO);
316       return DAG.getNode(ISD::ADD, DL, Ty,
317                          DAG.getNode(MipsISD::Hi, DL, Ty, Hi),
318                          DAG.getNode(MipsISD::Lo, DL, Ty, Lo));
319     }
320
321     /// This function fills Ops, which is the list of operands that will later
322     /// be used when a function call node is created. It also generates
323     /// copyToReg nodes to set up argument registers.
324     virtual void
325     getOpndList(SmallVectorImpl<SDValue> &Ops,
326                 std::deque< std::pair<unsigned, SDValue> > &RegsToPass,
327                 bool IsPICCall, bool GlobalOrExternal, bool InternalLinkage,
328                 CallLoweringInfo &CLI, SDValue Callee, SDValue Chain) const;
329
330     /// ByValArgInfo - Byval argument information.
331     struct ByValArgInfo {
332       unsigned FirstIdx; // Index of the first register used.
333       unsigned NumRegs;  // Number of registers used for this argument.
334       unsigned Address;  // Offset of the stack area used to pass this argument.
335
336       ByValArgInfo() : FirstIdx(0), NumRegs(0), Address(0) {}
337     };
338
339     /// MipsCC - This class provides methods used to analyze formal and call
340     /// arguments and inquire about calling convention information.
341     class MipsCC {
342     public:
343       enum SpecialCallingConvType {
344         Mips16RetHelperConv, NoSpecialCallingConv
345       };
346
347       MipsCC(CallingConv::ID CallConv, bool IsO32, bool IsFP64, CCState &Info,
348              SpecialCallingConvType SpecialCallingConv = NoSpecialCallingConv);
349
350
351       void analyzeCallOperands(const SmallVectorImpl<ISD::OutputArg> &Outs,
352                                bool IsVarArg, bool IsSoftFloat,
353                                const SDNode *CallNode,
354                                std::vector<ArgListEntry> &FuncArgs);
355       void analyzeFormalArguments(const SmallVectorImpl<ISD::InputArg> &Ins,
356                                   bool IsSoftFloat,
357                                   Function::const_arg_iterator FuncArg);
358
359       void analyzeCallResult(const SmallVectorImpl<ISD::InputArg> &Ins,
360                              bool IsSoftFloat, const SDNode *CallNode,
361                              const Type *RetTy) const;
362
363       void analyzeReturn(const SmallVectorImpl<ISD::OutputArg> &Outs,
364                          bool IsSoftFloat, const Type *RetTy) const;
365
366       const CCState &getCCInfo() const { return CCInfo; }
367
368       /// hasByValArg - Returns true if function has byval arguments.
369       bool hasByValArg() const { return !ByValArgs.empty(); }
370
371       /// regSize - Size (in number of bits) of integer registers.
372       unsigned regSize() const { return IsO32 ? 4 : 8; }
373
374       /// numIntArgRegs - Number of integer registers available for calls.
375       unsigned numIntArgRegs() const;
376
377       /// reservedArgArea - The size of the area the caller reserves for
378       /// register arguments. This is 16-byte if ABI is O32.
379       unsigned reservedArgArea() const;
380
381       /// Return pointer to array of integer argument registers.
382       const uint16_t *intArgRegs() const;
383
384       typedef SmallVectorImpl<ByValArgInfo>::const_iterator byval_iterator;
385       byval_iterator byval_begin() const { return ByValArgs.begin(); }
386       byval_iterator byval_end() const { return ByValArgs.end(); }
387
388     private:
389       void handleByValArg(unsigned ValNo, MVT ValVT, MVT LocVT,
390                           CCValAssign::LocInfo LocInfo,
391                           ISD::ArgFlagsTy ArgFlags);
392
393       /// useRegsForByval - Returns true if the calling convention allows the
394       /// use of registers to pass byval arguments.
395       bool useRegsForByval() const { return CallConv != CallingConv::Fast; }
396
397       /// Return the function that analyzes fixed argument list functions.
398       llvm::CCAssignFn *fixedArgFn() const;
399
400       /// Return the function that analyzes variable argument list functions.
401       llvm::CCAssignFn *varArgFn() const;
402
403       const uint16_t *shadowRegs() const;
404
405       void allocateRegs(ByValArgInfo &ByVal, unsigned ByValSize,
406                         unsigned Align);
407
408       /// Return the type of the register which is used to pass an argument or
409       /// return a value. This function returns f64 if the argument is an i64
410       /// value which has been generated as a result of softening an f128 value.
411       /// Otherwise, it just returns VT.
412       MVT getRegVT(MVT VT, const Type *OrigTy, const SDNode *CallNode,
413                    bool IsSoftFloat) const;
414
415       template<typename Ty>
416       void analyzeReturn(const SmallVectorImpl<Ty> &RetVals, bool IsSoftFloat,
417                          const SDNode *CallNode, const Type *RetTy) const;
418
419       CCState &CCInfo;
420       CallingConv::ID CallConv;
421       bool IsO32, IsFP64;
422       SpecialCallingConvType SpecialCallingConv;
423       SmallVector<ByValArgInfo, 2> ByValArgs;
424     };
425   protected:
426     SDValue lowerLOAD(SDValue Op, SelectionDAG &DAG) const;
427     SDValue lowerSTORE(SDValue Op, SelectionDAG &DAG) const;
428
429     // Subtarget Info
430     const MipsSubtarget *Subtarget;
431
432     bool hasMips64() const { return Subtarget->hasMips64(); }
433     bool isGP64bit() const { return Subtarget->isGP64bit(); }
434     bool isO32() const { return Subtarget->isABI_O32(); }
435     bool isN32() const { return Subtarget->isABI_N32(); }
436     bool isN64() const { return Subtarget->isABI_N64(); }
437
438   private:
439     // Create a TargetGlobalAddress node.
440     SDValue getTargetNode(GlobalAddressSDNode *N, EVT Ty, SelectionDAG &DAG,
441                           unsigned Flag) const;
442
443     // Create a TargetExternalSymbol node.
444     SDValue getTargetNode(ExternalSymbolSDNode *N, EVT Ty, SelectionDAG &DAG,
445                           unsigned Flag) const;
446
447     // Create a TargetBlockAddress node.
448     SDValue getTargetNode(BlockAddressSDNode *N, EVT Ty, SelectionDAG &DAG,
449                           unsigned Flag) const;
450
451     // Create a TargetJumpTable node.
452     SDValue getTargetNode(JumpTableSDNode *N, EVT Ty, SelectionDAG &DAG,
453                           unsigned Flag) const;
454
455     // Create a TargetConstantPool node.
456     SDValue getTargetNode(ConstantPoolSDNode *N, EVT Ty, SelectionDAG &DAG,
457                           unsigned Flag) const;
458
459     MipsCC::SpecialCallingConvType getSpecialCallingConv(SDValue Callee) const;
460     // Lower Operand helpers
461     SDValue LowerCallResult(SDValue Chain, SDValue InFlag,
462                             CallingConv::ID CallConv, bool isVarArg,
463                             const SmallVectorImpl<ISD::InputArg> &Ins,
464                             SDLoc dl, SelectionDAG &DAG,
465                             SmallVectorImpl<SDValue> &InVals,
466                             const SDNode *CallNode, const Type *RetTy) const;
467
468     // Lower Operand specifics
469     SDValue lowerBR_JT(SDValue Op, SelectionDAG &DAG) const;
470     SDValue lowerBRCOND(SDValue Op, SelectionDAG &DAG) const;
471     SDValue lowerConstantPool(SDValue Op, SelectionDAG &DAG) const;
472     SDValue lowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const;
473     SDValue lowerBlockAddress(SDValue Op, SelectionDAG &DAG) const;
474     SDValue lowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const;
475     SDValue lowerJumpTable(SDValue Op, SelectionDAG &DAG) const;
476     SDValue lowerSELECT(SDValue Op, SelectionDAG &DAG) const;
477     SDValue lowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const;
478     SDValue lowerSETCC(SDValue Op, SelectionDAG &DAG) const;
479     SDValue lowerVASTART(SDValue Op, SelectionDAG &DAG) const;
480     SDValue lowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const;
481     SDValue lowerFABS(SDValue Op, SelectionDAG &DAG) const;
482     SDValue lowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const;
483     SDValue lowerRETURNADDR(SDValue Op, SelectionDAG &DAG) const;
484     SDValue lowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const;
485     SDValue lowerATOMIC_FENCE(SDValue Op, SelectionDAG& DAG) const;
486     SDValue lowerShiftLeftParts(SDValue Op, SelectionDAG& DAG) const;
487     SDValue lowerShiftRightParts(SDValue Op, SelectionDAG& DAG,
488                                  bool IsSRA) const;
489     SDValue lowerADD(SDValue Op, SelectionDAG &DAG) const;
490     SDValue lowerFP_TO_SINT(SDValue Op, SelectionDAG &DAG) const;
491
492     /// isEligibleForTailCallOptimization - Check whether the call is eligible
493     /// for tail call optimization.
494     virtual bool
495     isEligibleForTailCallOptimization(const MipsCC &MipsCCInfo,
496                                       unsigned NextStackOffset,
497                                       const MipsFunctionInfo& FI) const = 0;
498
499     /// copyByValArg - Copy argument registers which were used to pass a byval
500     /// argument to the stack. Create a stack frame object for the byval
501     /// argument.
502     void copyByValRegs(SDValue Chain, SDLoc DL,
503                        std::vector<SDValue> &OutChains, SelectionDAG &DAG,
504                        const ISD::ArgFlagsTy &Flags,
505                        SmallVectorImpl<SDValue> &InVals,
506                        const Argument *FuncArg,
507                        const MipsCC &CC, const ByValArgInfo &ByVal) const;
508
509     /// passByValArg - Pass a byval argument in registers or on stack.
510     void passByValArg(SDValue Chain, SDLoc DL,
511                       std::deque< std::pair<unsigned, SDValue> > &RegsToPass,
512                       SmallVectorImpl<SDValue> &MemOpChains, SDValue StackPtr,
513                       MachineFrameInfo *MFI, SelectionDAG &DAG, SDValue Arg,
514                       const MipsCC &CC, const ByValArgInfo &ByVal,
515                       const ISD::ArgFlagsTy &Flags, bool isLittle) const;
516
517     /// writeVarArgRegs - Write variable function arguments passed in registers
518     /// to the stack. Also create a stack frame object for the first variable
519     /// argument.
520     void writeVarArgRegs(std::vector<SDValue> &OutChains, const MipsCC &CC,
521                          SDValue Chain, SDLoc DL, SelectionDAG &DAG) const;
522
523     virtual SDValue
524       LowerFormalArguments(SDValue Chain,
525                            CallingConv::ID CallConv, bool isVarArg,
526                            const SmallVectorImpl<ISD::InputArg> &Ins,
527                            SDLoc dl, SelectionDAG &DAG,
528                            SmallVectorImpl<SDValue> &InVals) const;
529
530     SDValue passArgOnStack(SDValue StackPtr, unsigned Offset, SDValue Chain,
531                            SDValue Arg, SDLoc DL, bool IsTailCall,
532                            SelectionDAG &DAG) const;
533
534     virtual SDValue
535       LowerCall(TargetLowering::CallLoweringInfo &CLI,
536                 SmallVectorImpl<SDValue> &InVals) const;
537
538     virtual bool
539       CanLowerReturn(CallingConv::ID CallConv, MachineFunction &MF,
540                      bool isVarArg,
541                      const SmallVectorImpl<ISD::OutputArg> &Outs,
542                      LLVMContext &Context) const;
543
544     virtual SDValue
545       LowerReturn(SDValue Chain,
546                   CallingConv::ID CallConv, bool isVarArg,
547                   const SmallVectorImpl<ISD::OutputArg> &Outs,
548                   const SmallVectorImpl<SDValue> &OutVals,
549                   SDLoc dl, SelectionDAG &DAG) const;
550
551     // Inline asm support
552     ConstraintType getConstraintType(const std::string &Constraint) const;
553
554     /// Examine constraint string and operand type and determine a weight value.
555     /// The operand object must already have been set up with the operand type.
556     ConstraintWeight getSingleConstraintMatchWeight(
557       AsmOperandInfo &info, const char *constraint) const;
558
559     /// This function parses registers that appear in inline-asm constraints.
560     /// It returns pair (0, 0) on failure.
561     std::pair<unsigned, const TargetRegisterClass *>
562     parseRegForInlineAsmConstraint(const StringRef &C, MVT VT) const;
563
564     std::pair<unsigned, const TargetRegisterClass*>
565               getRegForInlineAsmConstraint(const std::string &Constraint,
566                                            MVT VT) const;
567
568     /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
569     /// vector.  If it is invalid, don't add anything to Ops. If hasMemory is
570     /// true it means one of the asm constraint of the inline asm instruction
571     /// being processed is 'm'.
572     virtual void LowerAsmOperandForConstraint(SDValue Op,
573                                               std::string &Constraint,
574                                               std::vector<SDValue> &Ops,
575                                               SelectionDAG &DAG) const;
576
577     virtual bool isLegalAddressingMode(const AddrMode &AM, Type *Ty) const;
578
579     virtual bool isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const;
580
581     virtual EVT getOptimalMemOpType(uint64_t Size, unsigned DstAlign,
582                                     unsigned SrcAlign,
583                                     bool IsMemset, bool ZeroMemset,
584                                     bool MemcpyStrSrc,
585                                     MachineFunction &MF) const;
586
587     /// isFPImmLegal - Returns true if the target can instruction select the
588     /// specified FP immediate natively. If false, the legalizer will
589     /// materialize the FP immediate as a load from a constant pool.
590     virtual bool isFPImmLegal(const APFloat &Imm, EVT VT) const;
591
592     virtual unsigned getJumpTableEncoding() const;
593
594     MachineBasicBlock *emitAtomicBinary(MachineInstr *MI, MachineBasicBlock *BB,
595                     unsigned Size, unsigned BinOpcode, bool Nand = false) const;
596     MachineBasicBlock *emitAtomicBinaryPartword(MachineInstr *MI,
597                     MachineBasicBlock *BB, unsigned Size, unsigned BinOpcode,
598                     bool Nand = false) const;
599     MachineBasicBlock *emitAtomicCmpSwap(MachineInstr *MI,
600                                   MachineBasicBlock *BB, unsigned Size) const;
601     MachineBasicBlock *emitAtomicCmpSwapPartword(MachineInstr *MI,
602                                   MachineBasicBlock *BB, unsigned Size) const;
603   };
604
605   /// Create MipsTargetLowering objects.
606   const MipsTargetLowering *createMips16TargetLowering(MipsTargetMachine &TM);
607   const MipsTargetLowering *createMipsSETargetLowering(MipsTargetMachine &TM);
608 }
609
610 #endif // MipsISELLOWERING_H