e6d296734614af90ef0b44c7ffc551260308aea9
[oota-llvm.git] / lib / Target / Mips / MCTargetDesc / MipsTargetStreamer.cpp
1 //===-- MipsTargetStreamer.cpp - Mips Target Streamer Methods -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file provides Mips specific target streamer methods.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "InstPrinter/MipsInstPrinter.h"
15 #include "MipsELFStreamer.h"
16 #include "MipsMCTargetDesc.h"
17 #include "MipsTargetObjectFile.h"
18 #include "MipsTargetStreamer.h"
19 #include "llvm/MC/MCContext.h"
20 #include "llvm/MC/MCELF.h"
21 #include "llvm/MC/MCSectionELF.h"
22 #include "llvm/MC/MCSubtargetInfo.h"
23 #include "llvm/MC/MCSymbol.h"
24 #include "llvm/Support/CommandLine.h"
25 #include "llvm/Support/ELF.h"
26 #include "llvm/Support/ErrorHandling.h"
27 #include "llvm/Support/FormattedStream.h"
28
29 using namespace llvm;
30
31 MipsTargetStreamer::MipsTargetStreamer(MCStreamer &S)
32     : MCTargetStreamer(S), ModuleDirectiveAllowed(true) {
33   GPRInfoSet = FPRInfoSet = FrameInfoSet = false;
34 }
35 void MipsTargetStreamer::emitDirectiveSetMicroMips() {}
36 void MipsTargetStreamer::emitDirectiveSetNoMicroMips() {}
37 void MipsTargetStreamer::emitDirectiveSetMips16() {}
38 void MipsTargetStreamer::emitDirectiveSetNoMips16() { forbidModuleDirective(); }
39 void MipsTargetStreamer::emitDirectiveSetReorder() { forbidModuleDirective(); }
40 void MipsTargetStreamer::emitDirectiveSetNoReorder() {}
41 void MipsTargetStreamer::emitDirectiveSetMacro() { forbidModuleDirective(); }
42 void MipsTargetStreamer::emitDirectiveSetNoMacro() { forbidModuleDirective(); }
43 void MipsTargetStreamer::emitDirectiveSetMsa() { forbidModuleDirective(); }
44 void MipsTargetStreamer::emitDirectiveSetNoMsa() { forbidModuleDirective(); }
45 void MipsTargetStreamer::emitDirectiveSetAt() { forbidModuleDirective(); }
46 void MipsTargetStreamer::emitDirectiveSetAtWithArg(unsigned RegNo) {
47   forbidModuleDirective();
48 }
49 void MipsTargetStreamer::emitDirectiveSetNoAt() { forbidModuleDirective(); }
50 void MipsTargetStreamer::emitDirectiveEnd(StringRef Name) {}
51 void MipsTargetStreamer::emitDirectiveEnt(const MCSymbol &Symbol) {}
52 void MipsTargetStreamer::emitDirectiveAbiCalls() {}
53 void MipsTargetStreamer::emitDirectiveNaN2008() {}
54 void MipsTargetStreamer::emitDirectiveNaNLegacy() {}
55 void MipsTargetStreamer::emitDirectiveOptionPic0() {}
56 void MipsTargetStreamer::emitDirectiveOptionPic2() {}
57 void MipsTargetStreamer::emitFrame(unsigned StackReg, unsigned StackSize,
58                                    unsigned ReturnReg) {}
59 void MipsTargetStreamer::emitMask(unsigned CPUBitmask, int CPUTopSavedRegOff) {}
60 void MipsTargetStreamer::emitFMask(unsigned FPUBitmask, int FPUTopSavedRegOff) {
61 }
62 void MipsTargetStreamer::emitDirectiveSetArch(StringRef Arch) {
63   forbidModuleDirective();
64 }
65 void MipsTargetStreamer::emitDirectiveSetMips0() { forbidModuleDirective(); }
66 void MipsTargetStreamer::emitDirectiveSetMips1() { forbidModuleDirective(); }
67 void MipsTargetStreamer::emitDirectiveSetMips2() { forbidModuleDirective(); }
68 void MipsTargetStreamer::emitDirectiveSetMips3() { forbidModuleDirective(); }
69 void MipsTargetStreamer::emitDirectiveSetMips4() { forbidModuleDirective(); }
70 void MipsTargetStreamer::emitDirectiveSetMips5() { forbidModuleDirective(); }
71 void MipsTargetStreamer::emitDirectiveSetMips32() { forbidModuleDirective(); }
72 void MipsTargetStreamer::emitDirectiveSetMips32R2() { forbidModuleDirective(); }
73 void MipsTargetStreamer::emitDirectiveSetMips32R3() { forbidModuleDirective(); }
74 void MipsTargetStreamer::emitDirectiveSetMips32R5() { forbidModuleDirective(); }
75 void MipsTargetStreamer::emitDirectiveSetMips32R6() { forbidModuleDirective(); }
76 void MipsTargetStreamer::emitDirectiveSetMips64() { forbidModuleDirective(); }
77 void MipsTargetStreamer::emitDirectiveSetMips64R2() { forbidModuleDirective(); }
78 void MipsTargetStreamer::emitDirectiveSetMips64R3() { forbidModuleDirective(); }
79 void MipsTargetStreamer::emitDirectiveSetMips64R5() { forbidModuleDirective(); }
80 void MipsTargetStreamer::emitDirectiveSetMips64R6() { forbidModuleDirective(); }
81 void MipsTargetStreamer::emitDirectiveSetPop() { forbidModuleDirective(); }
82 void MipsTargetStreamer::emitDirectiveSetPush() { forbidModuleDirective(); }
83 void MipsTargetStreamer::emitDirectiveSetDsp() { forbidModuleDirective(); }
84 void MipsTargetStreamer::emitDirectiveSetNoDsp() { forbidModuleDirective(); }
85 void MipsTargetStreamer::emitDirectiveCpLoad(unsigned RegNo) {}
86 void MipsTargetStreamer::emitDirectiveCpsetup(unsigned RegNo, int RegOrOffset,
87                                               const MCSymbol &Sym, bool IsReg) {
88 }
89 void MipsTargetStreamer::emitDirectiveModuleOddSPReg(bool Enabled,
90                                                      bool IsO32ABI) {
91   if (!Enabled && !IsO32ABI)
92     report_fatal_error("+nooddspreg is only valid for O32");
93 }
94 void MipsTargetStreamer::emitDirectiveSetFp(
95     MipsABIFlagsSection::FpABIKind Value) {
96   forbidModuleDirective();
97 }
98
99 MipsTargetAsmStreamer::MipsTargetAsmStreamer(MCStreamer &S,
100                                              formatted_raw_ostream &OS)
101     : MipsTargetStreamer(S), OS(OS) {}
102
103 void MipsTargetAsmStreamer::emitDirectiveSetMicroMips() {
104   OS << "\t.set\tmicromips\n";
105   forbidModuleDirective();
106 }
107
108 void MipsTargetAsmStreamer::emitDirectiveSetNoMicroMips() {
109   OS << "\t.set\tnomicromips\n";
110   forbidModuleDirective();
111 }
112
113 void MipsTargetAsmStreamer::emitDirectiveSetMips16() {
114   OS << "\t.set\tmips16\n";
115   forbidModuleDirective();
116 }
117
118 void MipsTargetAsmStreamer::emitDirectiveSetNoMips16() {
119   OS << "\t.set\tnomips16\n";
120   MipsTargetStreamer::emitDirectiveSetNoMips16();
121 }
122
123 void MipsTargetAsmStreamer::emitDirectiveSetReorder() {
124   OS << "\t.set\treorder\n";
125   MipsTargetStreamer::emitDirectiveSetReorder();
126 }
127
128 void MipsTargetAsmStreamer::emitDirectiveSetNoReorder() {
129   OS << "\t.set\tnoreorder\n";
130   forbidModuleDirective();
131 }
132
133 void MipsTargetAsmStreamer::emitDirectiveSetMacro() {
134   OS << "\t.set\tmacro\n";
135   MipsTargetStreamer::emitDirectiveSetMacro();
136 }
137
138 void MipsTargetAsmStreamer::emitDirectiveSetNoMacro() {
139   OS << "\t.set\tnomacro\n";
140   MipsTargetStreamer::emitDirectiveSetNoMacro();
141 }
142
143 void MipsTargetAsmStreamer::emitDirectiveSetMsa() {
144   OS << "\t.set\tmsa\n";
145   MipsTargetStreamer::emitDirectiveSetMsa();
146 }
147
148 void MipsTargetAsmStreamer::emitDirectiveSetNoMsa() {
149   OS << "\t.set\tnomsa\n";
150   MipsTargetStreamer::emitDirectiveSetNoMsa();
151 }
152
153 void MipsTargetAsmStreamer::emitDirectiveSetAt() {
154   OS << "\t.set\tat\n";
155   MipsTargetStreamer::emitDirectiveSetAt();
156 }
157
158 void MipsTargetAsmStreamer::emitDirectiveSetAtWithArg(unsigned RegNo) {
159   OS << "\t.set\tat=$" << Twine(RegNo) << "\n";
160   MipsTargetStreamer::emitDirectiveSetAtWithArg(RegNo);
161 }
162
163 void MipsTargetAsmStreamer::emitDirectiveSetNoAt() {
164   OS << "\t.set\tnoat\n";
165   MipsTargetStreamer::emitDirectiveSetNoAt();
166 }
167
168 void MipsTargetAsmStreamer::emitDirectiveEnd(StringRef Name) {
169   OS << "\t.end\t" << Name << '\n';
170 }
171
172 void MipsTargetAsmStreamer::emitDirectiveEnt(const MCSymbol &Symbol) {
173   OS << "\t.ent\t" << Symbol.getName() << '\n';
174 }
175
176 void MipsTargetAsmStreamer::emitDirectiveAbiCalls() { OS << "\t.abicalls\n"; }
177
178 void MipsTargetAsmStreamer::emitDirectiveNaN2008() { OS << "\t.nan\t2008\n"; }
179
180 void MipsTargetAsmStreamer::emitDirectiveNaNLegacy() {
181   OS << "\t.nan\tlegacy\n";
182 }
183
184 void MipsTargetAsmStreamer::emitDirectiveOptionPic0() {
185   OS << "\t.option\tpic0\n";
186 }
187
188 void MipsTargetAsmStreamer::emitDirectiveOptionPic2() {
189   OS << "\t.option\tpic2\n";
190 }
191
192 void MipsTargetAsmStreamer::emitFrame(unsigned StackReg, unsigned StackSize,
193                                       unsigned ReturnReg) {
194   OS << "\t.frame\t$"
195      << StringRef(MipsInstPrinter::getRegisterName(StackReg)).lower() << ","
196      << StackSize << ",$"
197      << StringRef(MipsInstPrinter::getRegisterName(ReturnReg)).lower() << '\n';
198 }
199
200 void MipsTargetAsmStreamer::emitDirectiveSetArch(StringRef Arch) {
201   OS << "\t.set arch=" << Arch << "\n";
202   MipsTargetStreamer::emitDirectiveSetArch(Arch);
203 }
204
205 void MipsTargetAsmStreamer::emitDirectiveSetMips0() {
206   OS << "\t.set\tmips0\n";
207   MipsTargetStreamer::emitDirectiveSetMips0();
208 }
209
210 void MipsTargetAsmStreamer::emitDirectiveSetMips1() {
211   OS << "\t.set\tmips1\n";
212   MipsTargetStreamer::emitDirectiveSetMips1();
213 }
214
215 void MipsTargetAsmStreamer::emitDirectiveSetMips2() {
216   OS << "\t.set\tmips2\n";
217   MipsTargetStreamer::emitDirectiveSetMips2();
218 }
219
220 void MipsTargetAsmStreamer::emitDirectiveSetMips3() {
221   OS << "\t.set\tmips3\n";
222   MipsTargetStreamer::emitDirectiveSetMips3();
223 }
224
225 void MipsTargetAsmStreamer::emitDirectiveSetMips4() {
226   OS << "\t.set\tmips4\n";
227   MipsTargetStreamer::emitDirectiveSetMips4();
228 }
229
230 void MipsTargetAsmStreamer::emitDirectiveSetMips5() {
231   OS << "\t.set\tmips5\n";
232   MipsTargetStreamer::emitDirectiveSetMips5();
233 }
234
235 void MipsTargetAsmStreamer::emitDirectiveSetMips32() {
236   OS << "\t.set\tmips32\n";
237   MipsTargetStreamer::emitDirectiveSetMips32();
238 }
239
240 void MipsTargetAsmStreamer::emitDirectiveSetMips32R2() {
241   OS << "\t.set\tmips32r2\n";
242   MipsTargetStreamer::emitDirectiveSetMips32R2();
243 }
244
245 void MipsTargetAsmStreamer::emitDirectiveSetMips32R3() {
246   OS << "\t.set\tmips32r3\n";
247   MipsTargetStreamer::emitDirectiveSetMips32R3();
248 }
249
250 void MipsTargetAsmStreamer::emitDirectiveSetMips32R5() {
251   OS << "\t.set\tmips32r5\n";
252   MipsTargetStreamer::emitDirectiveSetMips32R5();
253 }
254
255 void MipsTargetAsmStreamer::emitDirectiveSetMips32R6() {
256   OS << "\t.set\tmips32r6\n";
257   MipsTargetStreamer::emitDirectiveSetMips32R6();
258 }
259
260 void MipsTargetAsmStreamer::emitDirectiveSetMips64() {
261   OS << "\t.set\tmips64\n";
262   MipsTargetStreamer::emitDirectiveSetMips64();
263 }
264
265 void MipsTargetAsmStreamer::emitDirectiveSetMips64R2() {
266   OS << "\t.set\tmips64r2\n";
267   MipsTargetStreamer::emitDirectiveSetMips64R2();
268 }
269
270 void MipsTargetAsmStreamer::emitDirectiveSetMips64R3() {
271   OS << "\t.set\tmips64r3\n";
272   MipsTargetStreamer::emitDirectiveSetMips64R3();
273 }
274
275 void MipsTargetAsmStreamer::emitDirectiveSetMips64R5() {
276   OS << "\t.set\tmips64r5\n";
277   MipsTargetStreamer::emitDirectiveSetMips64R5();
278 }
279
280 void MipsTargetAsmStreamer::emitDirectiveSetMips64R6() {
281   OS << "\t.set\tmips64r6\n";
282   MipsTargetStreamer::emitDirectiveSetMips64R6();
283 }
284
285 void MipsTargetAsmStreamer::emitDirectiveSetDsp() {
286   OS << "\t.set\tdsp\n";
287   MipsTargetStreamer::emitDirectiveSetDsp();
288 }
289
290 void MipsTargetAsmStreamer::emitDirectiveSetNoDsp() {
291   OS << "\t.set\tnodsp\n";
292   MipsTargetStreamer::emitDirectiveSetNoDsp();
293 }
294
295 void MipsTargetAsmStreamer::emitDirectiveSetPop() {
296   OS << "\t.set\tpop\n";
297   MipsTargetStreamer::emitDirectiveSetPop();
298 }
299
300 void MipsTargetAsmStreamer::emitDirectiveSetPush() {
301  OS << "\t.set\tpush\n";
302  MipsTargetStreamer::emitDirectiveSetPush();
303 }
304
305 // Print a 32 bit hex number with all numbers.
306 static void printHex32(unsigned Value, raw_ostream &OS) {
307   OS << "0x";
308   for (int i = 7; i >= 0; i--)
309     OS.write_hex((Value & (0xF << (i * 4))) >> (i * 4));
310 }
311
312 void MipsTargetAsmStreamer::emitMask(unsigned CPUBitmask,
313                                      int CPUTopSavedRegOff) {
314   OS << "\t.mask \t";
315   printHex32(CPUBitmask, OS);
316   OS << ',' << CPUTopSavedRegOff << '\n';
317 }
318
319 void MipsTargetAsmStreamer::emitFMask(unsigned FPUBitmask,
320                                       int FPUTopSavedRegOff) {
321   OS << "\t.fmask\t";
322   printHex32(FPUBitmask, OS);
323   OS << "," << FPUTopSavedRegOff << '\n';
324 }
325
326 void MipsTargetAsmStreamer::emitDirectiveCpLoad(unsigned RegNo) {
327   OS << "\t.cpload\t$"
328      << StringRef(MipsInstPrinter::getRegisterName(RegNo)).lower() << "\n";
329   forbidModuleDirective();
330 }
331
332 void MipsTargetAsmStreamer::emitDirectiveCpsetup(unsigned RegNo,
333                                                  int RegOrOffset,
334                                                  const MCSymbol &Sym,
335                                                  bool IsReg) {
336   OS << "\t.cpsetup\t$"
337      << StringRef(MipsInstPrinter::getRegisterName(RegNo)).lower() << ", ";
338
339   if (IsReg)
340     OS << "$"
341        << StringRef(MipsInstPrinter::getRegisterName(RegOrOffset)).lower();
342   else
343     OS << RegOrOffset;
344
345   OS << ", ";
346
347   OS << Sym.getName() << "\n";
348   forbidModuleDirective();
349 }
350
351 void MipsTargetAsmStreamer::emitDirectiveModuleFP(
352     MipsABIFlagsSection::FpABIKind Value, bool Is32BitABI) {
353   MipsTargetStreamer::emitDirectiveModuleFP(Value, Is32BitABI);
354
355   StringRef ModuleValue;
356   OS << "\t.module\tfp=";
357   OS << ABIFlagsSection.getFpABIString(Value) << "\n";
358 }
359
360 void MipsTargetAsmStreamer::emitDirectiveSetFp(
361     MipsABIFlagsSection::FpABIKind Value) {
362   MipsTargetStreamer::emitDirectiveSetFp(Value);
363
364   StringRef ModuleValue;
365   OS << "\t.set\tfp=";
366   OS << ABIFlagsSection.getFpABIString(Value) << "\n";
367 }
368
369 void MipsTargetAsmStreamer::emitDirectiveModuleOddSPReg(bool Enabled,
370                                                         bool IsO32ABI) {
371   MipsTargetStreamer::emitDirectiveModuleOddSPReg(Enabled, IsO32ABI);
372
373   OS << "\t.module\t" << (Enabled ? "" : "no") << "oddspreg\n";
374 }
375
376 // This part is for ELF object output.
377 MipsTargetELFStreamer::MipsTargetELFStreamer(MCStreamer &S,
378                                              const MCSubtargetInfo &STI)
379     : MipsTargetStreamer(S), MicroMipsEnabled(false), STI(STI) {
380   MCAssembler &MCA = getStreamer().getAssembler();
381   Pic = (MCA.getContext().getObjectFileInfo()->getRelocM() == Reloc::PIC_)
382             ? true
383             : false;
384
385   uint64_t Features = STI.getFeatureBits();
386
387   // Set the header flags that we can in the constructor.
388   // FIXME: This is a fairly terrible hack. We set the rest
389   // of these in the destructor. The problem here is two-fold:
390   //
391   // a: Some of the eflags can be set/reset by directives.
392   // b: There aren't any usage paths that initialize the ABI
393   //    pointer until after we initialize either an assembler
394   //    or the target machine.
395   // We can fix this by making the target streamer construct
396   // the ABI, but this is fraught with wide ranging dependency
397   // issues as well.
398   unsigned EFlags = MCA.getELFHeaderEFlags();
399
400   // Architecture
401   if (Features & Mips::FeatureMips64r6)
402     EFlags |= ELF::EF_MIPS_ARCH_64R6;
403   else if (Features & Mips::FeatureMips64r2 ||
404            Features & Mips::FeatureMips64r3 ||
405            Features & Mips::FeatureMips64r5)
406     EFlags |= ELF::EF_MIPS_ARCH_64R2;
407   else if (Features & Mips::FeatureMips64)
408     EFlags |= ELF::EF_MIPS_ARCH_64;
409   else if (Features & Mips::FeatureMips5)
410     EFlags |= ELF::EF_MIPS_ARCH_5;
411   else if (Features & Mips::FeatureMips4)
412     EFlags |= ELF::EF_MIPS_ARCH_4;
413   else if (Features & Mips::FeatureMips3)
414     EFlags |= ELF::EF_MIPS_ARCH_3;
415   else if (Features & Mips::FeatureMips32r6)
416     EFlags |= ELF::EF_MIPS_ARCH_32R6;
417   else if (Features & Mips::FeatureMips32r2 ||
418            Features & Mips::FeatureMips32r3 ||
419            Features & Mips::FeatureMips32r5)
420     EFlags |= ELF::EF_MIPS_ARCH_32R2;
421   else if (Features & Mips::FeatureMips32)
422     EFlags |= ELF::EF_MIPS_ARCH_32;
423   else if (Features & Mips::FeatureMips2)
424     EFlags |= ELF::EF_MIPS_ARCH_2;
425   else
426     EFlags |= ELF::EF_MIPS_ARCH_1;
427
428   // Other options.
429   if (Features & Mips::FeatureNaN2008)
430     EFlags |= ELF::EF_MIPS_NAN2008;
431
432   // -mabicalls and -mplt are not implemented but we should act as if they were
433   // given.
434   EFlags |= ELF::EF_MIPS_CPIC;
435
436   MCA.setELFHeaderEFlags(EFlags);
437 }
438
439 void MipsTargetELFStreamer::emitLabel(MCSymbol *Symbol) {
440   if (!isMicroMipsEnabled())
441     return;
442   MCSymbolData &Data = getStreamer().getOrCreateSymbolData(Symbol);
443   uint8_t Type = MCELF::GetType(Data);
444   if (Type != ELF::STT_FUNC)
445     return;
446
447   // The "other" values are stored in the last 6 bits of the second byte
448   // The traditional defines for STO values assume the full byte and thus
449   // the shift to pack it.
450   MCELF::setOther(Data, ELF::STO_MIPS_MICROMIPS >> 2);
451 }
452
453 void MipsTargetELFStreamer::finish() {
454   MCAssembler &MCA = getStreamer().getAssembler();
455   const MCObjectFileInfo &OFI = *MCA.getContext().getObjectFileInfo();
456
457   // .bss, .text and .data are always at least 16-byte aligned.
458   MCSectionData &TextSectionData =
459       MCA.getOrCreateSectionData(*OFI.getTextSection());
460   MCSectionData &DataSectionData =
461       MCA.getOrCreateSectionData(*OFI.getDataSection());
462   MCSectionData &BSSSectionData =
463       MCA.getOrCreateSectionData(*OFI.getBSSSection());
464
465   TextSectionData.setAlignment(std::max(16u, TextSectionData.getAlignment()));
466   DataSectionData.setAlignment(std::max(16u, DataSectionData.getAlignment()));
467   BSSSectionData.setAlignment(std::max(16u, BSSSectionData.getAlignment()));
468
469   uint64_t Features = STI.getFeatureBits();
470
471   // Update e_header flags. See the FIXME and comment above in
472   // the constructor for a full rundown on this.
473   unsigned EFlags = MCA.getELFHeaderEFlags();
474
475   // ABI
476   // N64 does not require any ABI bits.
477   if (getABI().IsO32())
478     EFlags |= ELF::EF_MIPS_ABI_O32;
479   else if (getABI().IsN32())
480     EFlags |= ELF::EF_MIPS_ABI2;
481
482   if (Features & Mips::FeatureGP64Bit) {
483     if (getABI().IsO32())
484       EFlags |= ELF::EF_MIPS_32BITMODE; /* Compatibility Mode */
485   } else if (Features & Mips::FeatureMips64r2 || Features & Mips::FeatureMips64)
486     EFlags |= ELF::EF_MIPS_32BITMODE;
487
488   // If we've set the cpic eflag and we're n64, go ahead and set the pic
489   // one as well.
490   if (EFlags & ELF::EF_MIPS_CPIC && getABI().IsN64())
491     EFlags |= ELF::EF_MIPS_PIC;
492
493   MCA.setELFHeaderEFlags(EFlags);
494
495   // Emit all the option records.
496   // At the moment we are only emitting .Mips.options (ODK_REGINFO) and
497   // .reginfo.
498   MipsELFStreamer &MEF = static_cast<MipsELFStreamer &>(Streamer);
499   MEF.EmitMipsOptionRecords();
500
501   emitMipsAbiFlags();
502 }
503
504 void MipsTargetELFStreamer::emitAssignment(MCSymbol *Symbol,
505                                            const MCExpr *Value) {
506   // If on rhs is micromips symbol then mark Symbol as microMips.
507   if (Value->getKind() != MCExpr::SymbolRef)
508     return;
509   const MCSymbol &RhsSym =
510       static_cast<const MCSymbolRefExpr *>(Value)->getSymbol();
511   MCSymbolData &Data = getStreamer().getOrCreateSymbolData(&RhsSym);
512   uint8_t Type = MCELF::GetType(Data);
513   if ((Type != ELF::STT_FUNC) ||
514       !(MCELF::getOther(Data) & (ELF::STO_MIPS_MICROMIPS >> 2)))
515     return;
516
517   MCSymbolData &SymbolData = getStreamer().getOrCreateSymbolData(Symbol);
518   // The "other" values are stored in the last 6 bits of the second byte.
519   // The traditional defines for STO values assume the full byte and thus
520   // the shift to pack it.
521   MCELF::setOther(SymbolData, ELF::STO_MIPS_MICROMIPS >> 2);
522 }
523
524 MCELFStreamer &MipsTargetELFStreamer::getStreamer() {
525   return static_cast<MCELFStreamer &>(Streamer);
526 }
527
528 void MipsTargetELFStreamer::emitDirectiveSetMicroMips() {
529   MicroMipsEnabled = true;
530
531   MCAssembler &MCA = getStreamer().getAssembler();
532   unsigned Flags = MCA.getELFHeaderEFlags();
533   Flags |= ELF::EF_MIPS_MICROMIPS;
534   MCA.setELFHeaderEFlags(Flags);
535   forbidModuleDirective();
536 }
537
538 void MipsTargetELFStreamer::emitDirectiveSetNoMicroMips() {
539   MicroMipsEnabled = false;
540   forbidModuleDirective();
541 }
542
543 void MipsTargetELFStreamer::emitDirectiveSetMips16() {
544   MCAssembler &MCA = getStreamer().getAssembler();
545   unsigned Flags = MCA.getELFHeaderEFlags();
546   Flags |= ELF::EF_MIPS_ARCH_ASE_M16;
547   MCA.setELFHeaderEFlags(Flags);
548   forbidModuleDirective();
549 }
550
551 void MipsTargetELFStreamer::emitDirectiveSetNoReorder() {
552   MCAssembler &MCA = getStreamer().getAssembler();
553   unsigned Flags = MCA.getELFHeaderEFlags();
554   Flags |= ELF::EF_MIPS_NOREORDER;
555   MCA.setELFHeaderEFlags(Flags);
556   forbidModuleDirective();
557 }
558
559 void MipsTargetELFStreamer::emitDirectiveEnd(StringRef Name) {
560   MCAssembler &MCA = getStreamer().getAssembler();
561   MCContext &Context = MCA.getContext();
562   MCStreamer &OS = getStreamer();
563
564   const MCSectionELF *Sec = Context.getELFSection(
565       ".pdr", ELF::SHT_PROGBITS, ELF::SHF_ALLOC | ELF::SHT_REL);
566
567   const MCSymbolRefExpr *ExprRef =
568       MCSymbolRefExpr::Create(Name, MCSymbolRefExpr::VK_None, Context);
569
570   MCSectionData &SecData = MCA.getOrCreateSectionData(*Sec);
571   SecData.setAlignment(4);
572
573   OS.PushSection();
574
575   OS.SwitchSection(Sec);
576
577   OS.EmitValueImpl(ExprRef, 4);
578
579   OS.EmitIntValue(GPRInfoSet ? GPRBitMask : 0, 4); // reg_mask
580   OS.EmitIntValue(GPRInfoSet ? GPROffset : 0, 4);  // reg_offset
581
582   OS.EmitIntValue(FPRInfoSet ? FPRBitMask : 0, 4); // fpreg_mask
583   OS.EmitIntValue(FPRInfoSet ? FPROffset : 0, 4);  // fpreg_offset
584
585   OS.EmitIntValue(FrameInfoSet ? FrameOffset : 0, 4); // frame_offset
586   OS.EmitIntValue(FrameInfoSet ? FrameReg : 0, 4);    // frame_reg
587   OS.EmitIntValue(FrameInfoSet ? ReturnReg : 0, 4);   // return_reg
588
589   // The .end directive marks the end of a procedure. Invalidate
590   // the information gathered up until this point.
591   GPRInfoSet = FPRInfoSet = FrameInfoSet = false;
592
593   OS.PopSection();
594 }
595
596 void MipsTargetELFStreamer::emitDirectiveEnt(const MCSymbol &Symbol) {
597   GPRInfoSet = FPRInfoSet = FrameInfoSet = false;
598 }
599
600 void MipsTargetELFStreamer::emitDirectiveAbiCalls() {
601   MCAssembler &MCA = getStreamer().getAssembler();
602   unsigned Flags = MCA.getELFHeaderEFlags();
603   Flags |= ELF::EF_MIPS_CPIC | ELF::EF_MIPS_PIC;
604   MCA.setELFHeaderEFlags(Flags);
605 }
606
607 void MipsTargetELFStreamer::emitDirectiveNaN2008() {
608   MCAssembler &MCA = getStreamer().getAssembler();
609   unsigned Flags = MCA.getELFHeaderEFlags();
610   Flags |= ELF::EF_MIPS_NAN2008;
611   MCA.setELFHeaderEFlags(Flags);
612 }
613
614 void MipsTargetELFStreamer::emitDirectiveNaNLegacy() {
615   MCAssembler &MCA = getStreamer().getAssembler();
616   unsigned Flags = MCA.getELFHeaderEFlags();
617   Flags &= ~ELF::EF_MIPS_NAN2008;
618   MCA.setELFHeaderEFlags(Flags);
619 }
620
621 void MipsTargetELFStreamer::emitDirectiveOptionPic0() {
622   MCAssembler &MCA = getStreamer().getAssembler();
623   unsigned Flags = MCA.getELFHeaderEFlags();
624   // This option overrides other PIC options like -KPIC.
625   Pic = false;
626   Flags &= ~ELF::EF_MIPS_PIC;
627   MCA.setELFHeaderEFlags(Flags);
628 }
629
630 void MipsTargetELFStreamer::emitDirectiveOptionPic2() {
631   MCAssembler &MCA = getStreamer().getAssembler();
632   unsigned Flags = MCA.getELFHeaderEFlags();
633   Pic = true;
634   // NOTE: We are following the GAS behaviour here which means the directive
635   // 'pic2' also sets the CPIC bit in the ELF header. This is different from
636   // what is stated in the SYSV ABI which consider the bits EF_MIPS_PIC and
637   // EF_MIPS_CPIC to be mutually exclusive.
638   Flags |= ELF::EF_MIPS_PIC | ELF::EF_MIPS_CPIC;
639   MCA.setELFHeaderEFlags(Flags);
640 }
641
642 void MipsTargetELFStreamer::emitFrame(unsigned StackReg, unsigned StackSize,
643                                       unsigned ReturnReg_) {
644   MCContext &Context = getStreamer().getAssembler().getContext();
645   const MCRegisterInfo *RegInfo = Context.getRegisterInfo();
646
647   FrameInfoSet = true;
648   FrameReg = RegInfo->getEncodingValue(StackReg);
649   FrameOffset = StackSize;
650   ReturnReg = RegInfo->getEncodingValue(ReturnReg_);
651 }
652
653 void MipsTargetELFStreamer::emitMask(unsigned CPUBitmask,
654                                      int CPUTopSavedRegOff) {
655   GPRInfoSet = true;
656   GPRBitMask = CPUBitmask;
657   GPROffset = CPUTopSavedRegOff;
658 }
659
660 void MipsTargetELFStreamer::emitFMask(unsigned FPUBitmask,
661                                       int FPUTopSavedRegOff) {
662   FPRInfoSet = true;
663   FPRBitMask = FPUBitmask;
664   FPROffset = FPUTopSavedRegOff;
665 }
666
667 void MipsTargetELFStreamer::emitDirectiveCpLoad(unsigned RegNo) {
668   // .cpload $reg
669   // This directive expands to:
670   // lui   $gp, %hi(_gp_disp)
671   // addui $gp, $gp, %lo(_gp_disp)
672   // addu  $gp, $gp, $reg
673   // when support for position independent code is enabled.
674   if (!Pic || (getABI().IsN32() || getABI().IsN64()))
675     return;
676
677   // There's a GNU extension controlled by -mno-shared that allows
678   // locally-binding symbols to be accessed using absolute addresses.
679   // This is currently not supported. When supported -mno-shared makes
680   // .cpload expand to:
681   //   lui     $gp, %hi(__gnu_local_gp)
682   //   addiu   $gp, $gp, %lo(__gnu_local_gp)
683
684   StringRef SymName("_gp_disp");
685   MCAssembler &MCA = getStreamer().getAssembler();
686   MCSymbol *GP_Disp = MCA.getContext().GetOrCreateSymbol(SymName);
687   MCA.getOrCreateSymbolData(*GP_Disp);
688
689   MCInst TmpInst;
690   TmpInst.setOpcode(Mips::LUi);
691   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
692   const MCSymbolRefExpr *HiSym = MCSymbolRefExpr::Create(
693       "_gp_disp", MCSymbolRefExpr::VK_Mips_ABS_HI, MCA.getContext());
694   TmpInst.addOperand(MCOperand::CreateExpr(HiSym));
695   getStreamer().EmitInstruction(TmpInst, STI);
696
697   TmpInst.clear();
698
699   TmpInst.setOpcode(Mips::ADDiu);
700   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
701   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
702   const MCSymbolRefExpr *LoSym = MCSymbolRefExpr::Create(
703       "_gp_disp", MCSymbolRefExpr::VK_Mips_ABS_LO, MCA.getContext());
704   TmpInst.addOperand(MCOperand::CreateExpr(LoSym));
705   getStreamer().EmitInstruction(TmpInst, STI);
706
707   TmpInst.clear();
708
709   TmpInst.setOpcode(Mips::ADDu);
710   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
711   TmpInst.addOperand(MCOperand::CreateReg(Mips::GP));
712   TmpInst.addOperand(MCOperand::CreateReg(RegNo));
713   getStreamer().EmitInstruction(TmpInst, STI);
714
715   forbidModuleDirective();
716 }
717
718 void MipsTargetELFStreamer::emitDirectiveCpsetup(unsigned RegNo,
719                                                  int RegOrOffset,
720                                                  const MCSymbol &Sym,
721                                                  bool IsReg) {
722   // Only N32 and N64 emit anything for .cpsetup iff PIC is set.
723   if (!Pic || !(getABI().IsN32() || getABI().IsN64()))
724     return;
725
726   MCAssembler &MCA = getStreamer().getAssembler();
727   MCInst Inst;
728
729   // Either store the old $gp in a register or on the stack
730   if (IsReg) {
731     // move $save, $gpreg
732     Inst.setOpcode(Mips::DADDu);
733     Inst.addOperand(MCOperand::CreateReg(RegOrOffset));
734     Inst.addOperand(MCOperand::CreateReg(Mips::GP));
735     Inst.addOperand(MCOperand::CreateReg(Mips::ZERO));
736   } else {
737     // sd $gpreg, offset($sp)
738     Inst.setOpcode(Mips::SD);
739     Inst.addOperand(MCOperand::CreateReg(Mips::GP));
740     Inst.addOperand(MCOperand::CreateReg(Mips::SP));
741     Inst.addOperand(MCOperand::CreateImm(RegOrOffset));
742   }
743   getStreamer().EmitInstruction(Inst, STI);
744   Inst.clear();
745
746   const MCSymbolRefExpr *HiExpr = MCSymbolRefExpr::Create(
747       &Sym, MCSymbolRefExpr::VK_Mips_GPOFF_HI, MCA.getContext());
748   const MCSymbolRefExpr *LoExpr = MCSymbolRefExpr::Create(
749       &Sym, MCSymbolRefExpr::VK_Mips_GPOFF_LO, MCA.getContext());
750
751   // lui $gp, %hi(%neg(%gp_rel(funcSym)))
752   Inst.setOpcode(Mips::LUi);
753   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
754   Inst.addOperand(MCOperand::CreateExpr(HiExpr));
755   getStreamer().EmitInstruction(Inst, STI);
756   Inst.clear();
757
758   // addiu  $gp, $gp, %lo(%neg(%gp_rel(funcSym)))
759   Inst.setOpcode(Mips::ADDiu);
760   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
761   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
762   Inst.addOperand(MCOperand::CreateExpr(LoExpr));
763   getStreamer().EmitInstruction(Inst, STI);
764   Inst.clear();
765
766   // daddu  $gp, $gp, $funcreg
767   Inst.setOpcode(Mips::DADDu);
768   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
769   Inst.addOperand(MCOperand::CreateReg(Mips::GP));
770   Inst.addOperand(MCOperand::CreateReg(RegNo));
771   getStreamer().EmitInstruction(Inst, STI);
772
773   forbidModuleDirective();
774 }
775
776 void MipsTargetELFStreamer::emitMipsAbiFlags() {
777   MCAssembler &MCA = getStreamer().getAssembler();
778   MCContext &Context = MCA.getContext();
779   MCStreamer &OS = getStreamer();
780   const MCSectionELF *Sec = Context.getELFSection(
781       ".MIPS.abiflags", ELF::SHT_MIPS_ABIFLAGS, ELF::SHF_ALLOC, 24, "");
782   MCSectionData &ABIShndxSD = MCA.getOrCreateSectionData(*Sec);
783   ABIShndxSD.setAlignment(8);
784   OS.SwitchSection(Sec);
785
786   OS << ABIFlagsSection;
787 }
788
789 void MipsTargetELFStreamer::emitDirectiveModuleOddSPReg(bool Enabled,
790                                                         bool IsO32ABI) {
791   MipsTargetStreamer::emitDirectiveModuleOddSPReg(Enabled, IsO32ABI);
792
793   ABIFlagsSection.OddSPReg = Enabled;
794 }