Legalize vector truncates by parts rather than just splitting.
[oota-llvm.git] / lib / Target / ARM / ARMTargetTransformInfo.cpp
1 //===-- ARMTargetTransformInfo.cpp - ARM specific TTI pass ----------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 /// \file
10 /// This file implements a TargetTransformInfo analysis pass specific to the
11 /// ARM target machine. It uses the target's detailed information to provide
12 /// more precise answers to certain TTI queries, while letting the target
13 /// independent and default TTI implementations handle the rest.
14 ///
15 //===----------------------------------------------------------------------===//
16
17 #define DEBUG_TYPE "armtti"
18 #include "ARM.h"
19 #include "ARMTargetMachine.h"
20 #include "llvm/Analysis/TargetTransformInfo.h"
21 #include "llvm/Support/Debug.h"
22 #include "llvm/Target/TargetLowering.h"
23 #include "llvm/Target/CostTable.h"
24 using namespace llvm;
25
26 // Declare the pass initialization routine locally as target-specific passes
27 // don't havve a target-wide initialization entry point, and so we rely on the
28 // pass constructor initialization.
29 namespace llvm {
30 void initializeARMTTIPass(PassRegistry &);
31 }
32
33 namespace {
34
35 class ARMTTI : public ImmutablePass, public TargetTransformInfo {
36   const ARMBaseTargetMachine *TM;
37   const ARMSubtarget *ST;
38   const ARMTargetLowering *TLI;
39
40   /// Estimate the overhead of scalarizing an instruction. Insert and Extract
41   /// are set if the result needs to be inserted and/or extracted from vectors.
42   unsigned getScalarizationOverhead(Type *Ty, bool Insert, bool Extract) const;
43
44 public:
45   ARMTTI() : ImmutablePass(ID), TM(0), ST(0), TLI(0) {
46     llvm_unreachable("This pass cannot be directly constructed");
47   }
48
49   ARMTTI(const ARMBaseTargetMachine *TM)
50       : ImmutablePass(ID), TM(TM), ST(TM->getSubtargetImpl()),
51         TLI(TM->getTargetLowering()) {
52     initializeARMTTIPass(*PassRegistry::getPassRegistry());
53   }
54
55   virtual void initializePass() {
56     pushTTIStack(this);
57   }
58
59   virtual void finalizePass() {
60     popTTIStack();
61   }
62
63   virtual void getAnalysisUsage(AnalysisUsage &AU) const {
64     TargetTransformInfo::getAnalysisUsage(AU);
65   }
66
67   /// Pass identification.
68   static char ID;
69
70   /// Provide necessary pointer adjustments for the two base classes.
71   virtual void *getAdjustedAnalysisPointer(const void *ID) {
72     if (ID == &TargetTransformInfo::ID)
73       return (TargetTransformInfo*)this;
74     return this;
75   }
76
77   /// \name Scalar TTI Implementations
78   /// @{
79
80   virtual unsigned getIntImmCost(const APInt &Imm, Type *Ty) const;
81
82   /// @}
83
84
85   /// \name Vector TTI Implementations
86   /// @{
87
88   unsigned getNumberOfRegisters(bool Vector) const {
89     if (Vector) {
90       if (ST->hasNEON())
91         return 16;
92       return 0;
93     }
94
95     if (ST->isThumb1Only())
96       return 8;
97     return 16;
98   }
99
100   unsigned getRegisterBitWidth(bool Vector) const {
101     if (Vector) {
102       if (ST->hasNEON())
103         return 128;
104       return 0;
105     }
106
107     return 32;
108   }
109
110   unsigned getMaximumUnrollFactor() const {
111     // These are out of order CPUs:
112     if (ST->isCortexA15() || ST->isSwift())
113       return 2;
114     return 1;
115   }
116
117   unsigned getShuffleCost(ShuffleKind Kind, Type *Tp,
118                           int Index, Type *SubTp) const;
119
120   unsigned getCastInstrCost(unsigned Opcode, Type *Dst,
121                                       Type *Src) const;
122
123   unsigned getCmpSelInstrCost(unsigned Opcode, Type *ValTy, Type *CondTy) const;
124
125   unsigned getVectorInstrCost(unsigned Opcode, Type *Val, unsigned Index) const;
126
127   unsigned getAddressComputationCost(Type *Val) const;
128   /// @}
129 };
130
131 } // end anonymous namespace
132
133 INITIALIZE_AG_PASS(ARMTTI, TargetTransformInfo, "armtti",
134                    "ARM Target Transform Info", true, true, false)
135 char ARMTTI::ID = 0;
136
137 ImmutablePass *
138 llvm::createARMTargetTransformInfoPass(const ARMBaseTargetMachine *TM) {
139   return new ARMTTI(TM);
140 }
141
142
143 unsigned ARMTTI::getIntImmCost(const APInt &Imm, Type *Ty) const {
144   assert(Ty->isIntegerTy());
145
146   unsigned Bits = Ty->getPrimitiveSizeInBits();
147   if (Bits == 0 || Bits > 32)
148     return 4;
149
150   int32_t SImmVal = Imm.getSExtValue();
151   uint32_t ZImmVal = Imm.getZExtValue();
152   if (!ST->isThumb()) {
153     if ((SImmVal >= 0 && SImmVal < 65536) ||
154         (ARM_AM::getSOImmVal(ZImmVal) != -1) ||
155         (ARM_AM::getSOImmVal(~ZImmVal) != -1))
156       return 1;
157     return ST->hasV6T2Ops() ? 2 : 3;
158   } else if (ST->isThumb2()) {
159     if ((SImmVal >= 0 && SImmVal < 65536) ||
160         (ARM_AM::getT2SOImmVal(ZImmVal) != -1) ||
161         (ARM_AM::getT2SOImmVal(~ZImmVal) != -1))
162       return 1;
163     return ST->hasV6T2Ops() ? 2 : 3;
164   } else /*Thumb1*/ {
165     if (SImmVal >= 0 && SImmVal < 256)
166       return 1;
167     if ((~ZImmVal < 256) || ARM_AM::isThumbImmShiftedVal(ZImmVal))
168       return 2;
169     // Load from constantpool.
170     return 3;
171   }
172   return 2;
173 }
174
175 unsigned ARMTTI::getCastInstrCost(unsigned Opcode, Type *Dst,
176                                     Type *Src) const {
177   int ISD = TLI->InstructionOpcodeToISD(Opcode);
178   assert(ISD && "Invalid opcode");
179
180   // Single to/from double precision conversions.
181   static const CostTblEntry<MVT> NEONFltDblTbl[] = {
182     // Vector fptrunc/fpext conversions.
183     { ISD::FP_ROUND,   MVT::v2f64, 2 },
184     { ISD::FP_EXTEND,  MVT::v2f32, 2 },
185     { ISD::FP_EXTEND,  MVT::v4f32, 4 }
186   };
187
188   if (Src->isVectorTy() && ST->hasNEON() && (ISD == ISD::FP_ROUND ||
189                                           ISD == ISD::FP_EXTEND)) {
190     std::pair<unsigned, MVT> LT = TLI->getTypeLegalizationCost(Src);
191     int Idx = CostTableLookup<MVT>(NEONFltDblTbl, array_lengthof(NEONFltDblTbl),
192                                 ISD, LT.second);
193     if (Idx != -1)
194       return LT.first * NEONFltDblTbl[Idx].Cost;
195   }
196
197   EVT SrcTy = TLI->getValueType(Src);
198   EVT DstTy = TLI->getValueType(Dst);
199
200   if (!SrcTy.isSimple() || !DstTy.isSimple())
201     return TargetTransformInfo::getCastInstrCost(Opcode, Dst, Src);
202
203   // Some arithmetic, load and store operations have specific instructions
204   // to cast up/down their types automatically at no extra cost.
205   // TODO: Get these tables to know at least what the related operations are.
206   static const TypeConversionCostTblEntry<MVT> NEONVectorConversionTbl[] = {
207     { ISD::SIGN_EXTEND, MVT::v4i32, MVT::v4i16, 0 },
208     { ISD::ZERO_EXTEND, MVT::v4i32, MVT::v4i16, 0 },
209     { ISD::SIGN_EXTEND, MVT::v2i64, MVT::v2i32, 1 },
210     { ISD::ZERO_EXTEND, MVT::v2i64, MVT::v2i32, 1 },
211     { ISD::TRUNCATE,    MVT::v4i32, MVT::v4i64, 0 },
212     { ISD::TRUNCATE,    MVT::v4i16, MVT::v4i32, 1 },
213
214     // The number of vmovl instructions for the extension.
215     { ISD::SIGN_EXTEND, MVT::v4i64, MVT::v4i16, 3 },
216     { ISD::ZERO_EXTEND, MVT::v4i64, MVT::v4i16, 3 },
217     { ISD::SIGN_EXTEND, MVT::v8i32, MVT::v8i8, 3 },
218     { ISD::ZERO_EXTEND, MVT::v8i32, MVT::v8i8, 3 },
219     { ISD::SIGN_EXTEND, MVT::v8i64, MVT::v8i8, 7 },
220     { ISD::ZERO_EXTEND, MVT::v8i64, MVT::v8i8, 7 },
221     { ISD::SIGN_EXTEND, MVT::v8i64, MVT::v8i16, 6 },
222     { ISD::ZERO_EXTEND, MVT::v8i64, MVT::v8i16, 6 },
223     { ISD::SIGN_EXTEND, MVT::v16i32, MVT::v16i8, 6 },
224     { ISD::ZERO_EXTEND, MVT::v16i32, MVT::v16i8, 6 },
225
226     // Operations that we legalize using splitting.
227     { ISD::TRUNCATE,    MVT::v16i8, MVT::v16i32, 6 },
228     { ISD::TRUNCATE,    MVT::v8i8, MVT::v8i32, 3 },
229
230     // Vector float <-> i32 conversions.
231     { ISD::SINT_TO_FP,  MVT::v4f32, MVT::v4i32, 1 },
232     { ISD::UINT_TO_FP,  MVT::v4f32, MVT::v4i32, 1 },
233
234     { ISD::SINT_TO_FP,  MVT::v2f32, MVT::v2i8, 3 },
235     { ISD::UINT_TO_FP,  MVT::v2f32, MVT::v2i8, 3 },
236     { ISD::SINT_TO_FP,  MVT::v2f32, MVT::v2i16, 2 },
237     { ISD::UINT_TO_FP,  MVT::v2f32, MVT::v2i16, 2 },
238     { ISD::SINT_TO_FP,  MVT::v2f32, MVT::v2i32, 1 },
239     { ISD::UINT_TO_FP,  MVT::v2f32, MVT::v2i32, 1 },
240     { ISD::SINT_TO_FP,  MVT::v4f32, MVT::v4i1, 3 },
241     { ISD::UINT_TO_FP,  MVT::v4f32, MVT::v4i1, 3 },
242     { ISD::SINT_TO_FP,  MVT::v4f32, MVT::v4i8, 3 },
243     { ISD::UINT_TO_FP,  MVT::v4f32, MVT::v4i8, 3 },
244     { ISD::SINT_TO_FP,  MVT::v4f32, MVT::v4i16, 2 },
245     { ISD::UINT_TO_FP,  MVT::v4f32, MVT::v4i16, 2 },
246     { ISD::SINT_TO_FP,  MVT::v8f32, MVT::v8i16, 4 },
247     { ISD::UINT_TO_FP,  MVT::v8f32, MVT::v8i16, 4 },
248     { ISD::SINT_TO_FP,  MVT::v8f32, MVT::v8i32, 2 },
249     { ISD::UINT_TO_FP,  MVT::v8f32, MVT::v8i32, 2 },
250     { ISD::SINT_TO_FP,  MVT::v16f32, MVT::v16i16, 8 },
251     { ISD::UINT_TO_FP,  MVT::v16f32, MVT::v16i16, 8 },
252     { ISD::SINT_TO_FP,  MVT::v16f32, MVT::v16i32, 4 },
253     { ISD::UINT_TO_FP,  MVT::v16f32, MVT::v16i32, 4 },
254
255     { ISD::FP_TO_SINT,  MVT::v4i32, MVT::v4f32, 1 },
256     { ISD::FP_TO_UINT,  MVT::v4i32, MVT::v4f32, 1 },
257     { ISD::FP_TO_SINT,  MVT::v4i8, MVT::v4f32, 3 },
258     { ISD::FP_TO_UINT,  MVT::v4i8, MVT::v4f32, 3 },
259     { ISD::FP_TO_SINT,  MVT::v4i16, MVT::v4f32, 2 },
260     { ISD::FP_TO_UINT,  MVT::v4i16, MVT::v4f32, 2 },
261
262     // Vector double <-> i32 conversions.
263     { ISD::SINT_TO_FP,  MVT::v2f64, MVT::v2i32, 2 },
264     { ISD::UINT_TO_FP,  MVT::v2f64, MVT::v2i32, 2 },
265
266     { ISD::SINT_TO_FP,  MVT::v2f64, MVT::v2i8, 4 },
267     { ISD::UINT_TO_FP,  MVT::v2f64, MVT::v2i8, 4 },
268     { ISD::SINT_TO_FP,  MVT::v2f64, MVT::v2i16, 3 },
269     { ISD::UINT_TO_FP,  MVT::v2f64, MVT::v2i16, 3 },
270     { ISD::SINT_TO_FP,  MVT::v2f64, MVT::v2i32, 2 },
271     { ISD::UINT_TO_FP,  MVT::v2f64, MVT::v2i32, 2 },
272
273     { ISD::FP_TO_SINT,  MVT::v2i32, MVT::v2f64, 2 },
274     { ISD::FP_TO_UINT,  MVT::v2i32, MVT::v2f64, 2 },
275     { ISD::FP_TO_SINT,  MVT::v8i16, MVT::v8f32, 4 },
276     { ISD::FP_TO_UINT,  MVT::v8i16, MVT::v8f32, 4 },
277     { ISD::FP_TO_SINT,  MVT::v16i16, MVT::v16f32, 8 },
278     { ISD::FP_TO_UINT,  MVT::v16i16, MVT::v16f32, 8 }
279   };
280
281   if (SrcTy.isVector() && ST->hasNEON()) {
282     int Idx = ConvertCostTableLookup<MVT>(NEONVectorConversionTbl,
283                                 array_lengthof(NEONVectorConversionTbl),
284                                 ISD, DstTy.getSimpleVT(), SrcTy.getSimpleVT());
285     if (Idx != -1)
286       return NEONVectorConversionTbl[Idx].Cost;
287   }
288
289   // Scalar float to integer conversions.
290   static const TypeConversionCostTblEntry<MVT> NEONFloatConversionTbl[] = {
291     { ISD::FP_TO_SINT,  MVT::i1, MVT::f32, 2 },
292     { ISD::FP_TO_UINT,  MVT::i1, MVT::f32, 2 },
293     { ISD::FP_TO_SINT,  MVT::i1, MVT::f64, 2 },
294     { ISD::FP_TO_UINT,  MVT::i1, MVT::f64, 2 },
295     { ISD::FP_TO_SINT,  MVT::i8, MVT::f32, 2 },
296     { ISD::FP_TO_UINT,  MVT::i8, MVT::f32, 2 },
297     { ISD::FP_TO_SINT,  MVT::i8, MVT::f64, 2 },
298     { ISD::FP_TO_UINT,  MVT::i8, MVT::f64, 2 },
299     { ISD::FP_TO_SINT,  MVT::i16, MVT::f32, 2 },
300     { ISD::FP_TO_UINT,  MVT::i16, MVT::f32, 2 },
301     { ISD::FP_TO_SINT,  MVT::i16, MVT::f64, 2 },
302     { ISD::FP_TO_UINT,  MVT::i16, MVT::f64, 2 },
303     { ISD::FP_TO_SINT,  MVT::i32, MVT::f32, 2 },
304     { ISD::FP_TO_UINT,  MVT::i32, MVT::f32, 2 },
305     { ISD::FP_TO_SINT,  MVT::i32, MVT::f64, 2 },
306     { ISD::FP_TO_UINT,  MVT::i32, MVT::f64, 2 },
307     { ISD::FP_TO_SINT,  MVT::i64, MVT::f32, 10 },
308     { ISD::FP_TO_UINT,  MVT::i64, MVT::f32, 10 },
309     { ISD::FP_TO_SINT,  MVT::i64, MVT::f64, 10 },
310     { ISD::FP_TO_UINT,  MVT::i64, MVT::f64, 10 }
311   };
312   if (SrcTy.isFloatingPoint() && ST->hasNEON()) {
313     int Idx = ConvertCostTableLookup<MVT>(NEONFloatConversionTbl,
314                                         array_lengthof(NEONFloatConversionTbl),
315                                         ISD, DstTy.getSimpleVT(),
316                                         SrcTy.getSimpleVT());
317     if (Idx != -1)
318         return NEONFloatConversionTbl[Idx].Cost;
319   }
320
321   // Scalar integer to float conversions.
322   static const TypeConversionCostTblEntry<MVT> NEONIntegerConversionTbl[] = {
323     { ISD::SINT_TO_FP,  MVT::f32, MVT::i1, 2 },
324     { ISD::UINT_TO_FP,  MVT::f32, MVT::i1, 2 },
325     { ISD::SINT_TO_FP,  MVT::f64, MVT::i1, 2 },
326     { ISD::UINT_TO_FP,  MVT::f64, MVT::i1, 2 },
327     { ISD::SINT_TO_FP,  MVT::f32, MVT::i8, 2 },
328     { ISD::UINT_TO_FP,  MVT::f32, MVT::i8, 2 },
329     { ISD::SINT_TO_FP,  MVT::f64, MVT::i8, 2 },
330     { ISD::UINT_TO_FP,  MVT::f64, MVT::i8, 2 },
331     { ISD::SINT_TO_FP,  MVT::f32, MVT::i16, 2 },
332     { ISD::UINT_TO_FP,  MVT::f32, MVT::i16, 2 },
333     { ISD::SINT_TO_FP,  MVT::f64, MVT::i16, 2 },
334     { ISD::UINT_TO_FP,  MVT::f64, MVT::i16, 2 },
335     { ISD::SINT_TO_FP,  MVT::f32, MVT::i32, 2 },
336     { ISD::UINT_TO_FP,  MVT::f32, MVT::i32, 2 },
337     { ISD::SINT_TO_FP,  MVT::f64, MVT::i32, 2 },
338     { ISD::UINT_TO_FP,  MVT::f64, MVT::i32, 2 },
339     { ISD::SINT_TO_FP,  MVT::f32, MVT::i64, 10 },
340     { ISD::UINT_TO_FP,  MVT::f32, MVT::i64, 10 },
341     { ISD::SINT_TO_FP,  MVT::f64, MVT::i64, 10 },
342     { ISD::UINT_TO_FP,  MVT::f64, MVT::i64, 10 }
343   };
344
345   if (SrcTy.isInteger() && ST->hasNEON()) {
346     int Idx = ConvertCostTableLookup<MVT>(NEONIntegerConversionTbl,
347                                        array_lengthof(NEONIntegerConversionTbl),
348                                        ISD, DstTy.getSimpleVT(),
349                                        SrcTy.getSimpleVT());
350     if (Idx != -1)
351       return NEONIntegerConversionTbl[Idx].Cost;
352   }
353
354   // Scalar integer conversion costs.
355   static const TypeConversionCostTblEntry<MVT> ARMIntegerConversionTbl[] = {
356     // i16 -> i64 requires two dependent operations.
357     { ISD::SIGN_EXTEND, MVT::i64, MVT::i16, 2 },
358
359     // Truncates on i64 are assumed to be free.
360     { ISD::TRUNCATE,    MVT::i32, MVT::i64, 0 },
361     { ISD::TRUNCATE,    MVT::i16, MVT::i64, 0 },
362     { ISD::TRUNCATE,    MVT::i8,  MVT::i64, 0 },
363     { ISD::TRUNCATE,    MVT::i1,  MVT::i64, 0 }
364   };
365
366   if (SrcTy.isInteger()) {
367     int Idx =
368       ConvertCostTableLookup<MVT>(ARMIntegerConversionTbl,
369                                   array_lengthof(ARMIntegerConversionTbl),
370                                   ISD, DstTy.getSimpleVT(),
371                                   SrcTy.getSimpleVT());
372     if (Idx != -1)
373       return ARMIntegerConversionTbl[Idx].Cost;
374   }
375
376   return TargetTransformInfo::getCastInstrCost(Opcode, Dst, Src);
377 }
378
379 unsigned ARMTTI::getVectorInstrCost(unsigned Opcode, Type *ValTy,
380                                     unsigned Index) const {
381   // Penalize inserting into an D-subregister. We end up with a three times
382   // lower estimated throughput on swift.
383   if (ST->isSwift() &&
384       Opcode == Instruction::InsertElement &&
385       ValTy->isVectorTy() &&
386       ValTy->getScalarSizeInBits() <= 32)
387     return 3;
388
389   return TargetTransformInfo::getVectorInstrCost(Opcode, ValTy, Index);
390 }
391
392 unsigned ARMTTI::getCmpSelInstrCost(unsigned Opcode, Type *ValTy,
393                                     Type *CondTy) const {
394
395   int ISD = TLI->InstructionOpcodeToISD(Opcode);
396   // On NEON a a vector select gets lowered to vbsl.
397   if (ST->hasNEON() && ValTy->isVectorTy() && ISD == ISD::SELECT) {
398     // Lowering of some vector selects is currently far from perfect.
399     static const TypeConversionCostTblEntry<MVT> NEONVectorSelectTbl[] = {
400       { ISD::SELECT, MVT::v16i1, MVT::v16i16, 2*16 + 1 + 3*1 + 4*1 },
401       { ISD::SELECT, MVT::v8i1, MVT::v8i32, 4*8 + 1*3 + 1*4 + 1*2 },
402       { ISD::SELECT, MVT::v16i1, MVT::v16i32, 4*16 + 1*6 + 1*8 + 1*4 },
403       { ISD::SELECT, MVT::v4i1, MVT::v4i64, 4*4 + 1*2 + 1 },
404       { ISD::SELECT, MVT::v8i1, MVT::v8i64, 50 },
405       { ISD::SELECT, MVT::v16i1, MVT::v16i64, 100 }
406     };
407
408     EVT SelCondTy = TLI->getValueType(CondTy);
409     EVT SelValTy = TLI->getValueType(ValTy);
410     int Idx = ConvertCostTableLookup<MVT>(NEONVectorSelectTbl,
411                                           array_lengthof(NEONVectorSelectTbl),
412                                           ISD, SelCondTy.getSimpleVT(),
413                                           SelValTy.getSimpleVT());
414     if (Idx != -1)
415       return NEONVectorSelectTbl[Idx].Cost;
416
417     std::pair<unsigned, MVT> LT = TLI->getTypeLegalizationCost(ValTy);
418     return LT.first;
419   }
420
421   return TargetTransformInfo::getCmpSelInstrCost(Opcode, ValTy, CondTy);
422 }
423
424 unsigned ARMTTI::getAddressComputationCost(Type *Ty) const {
425   // In many cases the address computation is not merged into the instruction
426   // addressing mode.
427   return 1;
428 }
429
430 unsigned ARMTTI::getShuffleCost(ShuffleKind Kind, Type *Tp, int Index,
431                                 Type *SubTp) const {
432   // We only handle costs of reverse shuffles for now.
433   if (Kind != SK_Reverse)
434     return TargetTransformInfo::getShuffleCost(Kind, Tp, Index, SubTp);
435
436   static const CostTblEntry<MVT> NEONShuffleTbl[] = {
437     // Reverse shuffle cost one instruction if we are shuffling within a double
438     // word (vrev) or two if we shuffle a quad word (vrev, vext).
439     { ISD::VECTOR_SHUFFLE, MVT::v2i32, 1 },
440     { ISD::VECTOR_SHUFFLE, MVT::v2f32, 1 },
441     { ISD::VECTOR_SHUFFLE, MVT::v2i64, 1 },
442     { ISD::VECTOR_SHUFFLE, MVT::v2f64, 1 },
443
444     { ISD::VECTOR_SHUFFLE, MVT::v4i32, 2 },
445     { ISD::VECTOR_SHUFFLE, MVT::v4f32, 2 },
446     { ISD::VECTOR_SHUFFLE, MVT::v8i16, 2 },
447     { ISD::VECTOR_SHUFFLE, MVT::v16i8, 2 }
448   };
449
450   std::pair<unsigned, MVT> LT = TLI->getTypeLegalizationCost(Tp);
451
452   int Idx = CostTableLookup<MVT>(NEONShuffleTbl, array_lengthof(NEONShuffleTbl),
453                                  ISD::VECTOR_SHUFFLE, LT.second);
454   if (Idx == -1)
455     return TargetTransformInfo::getShuffleCost(Kind, Tp, Index, SubTp);
456
457   return LT.first * NEONShuffleTbl[Idx].Cost;
458 }