33026f5a380c6ea8c63a33c697b0dacd1610e971
[oota-llvm.git] / lib / Target / AMDGPU / AMDGPU.h
1 //===-- AMDGPU.h - MachineFunction passes hw codegen --------------*- C++ -*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 /// \file
9 //===----------------------------------------------------------------------===//
10
11 #ifndef LLVM_LIB_TARGET_R600_AMDGPU_H
12 #define LLVM_LIB_TARGET_R600_AMDGPU_H
13
14 #include "llvm/Support/TargetRegistry.h"
15 #include "llvm/Target/TargetMachine.h"
16
17 namespace llvm {
18
19 class AMDGPUInstrPrinter;
20 class AMDGPUSubtarget;
21 class AMDGPUTargetMachine;
22 class FunctionPass;
23 class MCAsmInfo;
24 class raw_ostream;
25 class Target;
26 class TargetMachine;
27
28 // R600 Passes
29 FunctionPass *createR600VectorRegMerger(TargetMachine &tm);
30 FunctionPass *createR600TextureIntrinsicsReplacer();
31 FunctionPass *createR600ExpandSpecialInstrsPass(TargetMachine &tm);
32 FunctionPass *createR600EmitClauseMarkers();
33 FunctionPass *createR600ClauseMergePass(TargetMachine &tm);
34 FunctionPass *createR600Packetizer(TargetMachine &tm);
35 FunctionPass *createR600ControlFlowFinalizer(TargetMachine &tm);
36 FunctionPass *createAMDGPUCFGStructurizerPass();
37
38 // SI Passes
39 FunctionPass *createSITypeRewriter();
40 FunctionPass *createSIAnnotateControlFlowPass();
41 FunctionPass *createSIFoldOperandsPass();
42 FunctionPass *createSILowerI1CopiesPass();
43 FunctionPass *createSIShrinkInstructionsPass();
44 FunctionPass *createSILoadStoreOptimizerPass(TargetMachine &tm);
45 FunctionPass *createSILowerControlFlowPass(TargetMachine &tm);
46 FunctionPass *createSIFixControlFlowLiveIntervalsPass();
47 FunctionPass *createSIFixSGPRCopiesPass(TargetMachine &tm);
48 FunctionPass *createSIFixSGPRLiveRangesPass();
49 FunctionPass *createSICodeEmitterPass(formatted_raw_ostream &OS);
50 FunctionPass *createSIInsertWaits(TargetMachine &tm);
51 FunctionPass *createSIPrepareScratchRegs();
52
53 void initializeSIFoldOperandsPass(PassRegistry &);
54 extern char &SIFoldOperandsID;
55
56 void initializeSILowerI1CopiesPass(PassRegistry &);
57 extern char &SILowerI1CopiesID;
58
59 void initializeSILoadStoreOptimizerPass(PassRegistry &);
60 extern char &SILoadStoreOptimizerID;
61
62 // Passes common to R600 and SI
63 FunctionPass *createAMDGPUPromoteAlloca(const AMDGPUSubtarget &ST);
64 Pass *createAMDGPUStructurizeCFGPass();
65 FunctionPass *createAMDGPUISelDag(TargetMachine &tm);
66 ModulePass *createAMDGPUAlwaysInlinePass();
67 ModulePass *createAMDGPUOpenCLImageTypeLoweringPass();
68
69 void initializeSIFixControlFlowLiveIntervalsPass(PassRegistry&);
70 extern char &SIFixControlFlowLiveIntervalsID;
71
72 void initializeSIFixSGPRLiveRangesPass(PassRegistry&);
73 extern char &SIFixSGPRLiveRangesID;
74
75
76 extern Target TheAMDGPUTarget;
77 extern Target TheGCNTarget;
78
79 namespace AMDGPU {
80 enum TargetIndex {
81   TI_CONSTDATA_START,
82   TI_SCRATCH_RSRC_DWORD0,
83   TI_SCRATCH_RSRC_DWORD1,
84   TI_SCRATCH_RSRC_DWORD2,
85   TI_SCRATCH_RSRC_DWORD3
86 };
87 }
88
89 #define END_OF_TEXT_LABEL_NAME "EndOfTextLabel"
90
91 } // End namespace llvm
92
93 namespace ShaderType {
94   enum Type {
95     PIXEL = 0,
96     VERTEX = 1,
97     GEOMETRY = 2,
98     COMPUTE = 3
99   };
100 }
101
102 /// OpenCL uses address spaces to differentiate between
103 /// various memory regions on the hardware. On the CPU
104 /// all of the address spaces point to the same memory,
105 /// however on the GPU, each address space points to
106 /// a separate piece of memory that is unique from other
107 /// memory locations.
108 namespace AMDGPUAS {
109 enum AddressSpaces : unsigned {
110   PRIVATE_ADDRESS  = 0, ///< Address space for private memory.
111   GLOBAL_ADDRESS   = 1, ///< Address space for global memory (RAT0, VTX0).
112   CONSTANT_ADDRESS = 2, ///< Address space for constant memory
113   LOCAL_ADDRESS    = 3, ///< Address space for local memory.
114   FLAT_ADDRESS     = 4, ///< Address space for flat memory.
115   REGION_ADDRESS   = 5, ///< Address space for region memory.
116   PARAM_D_ADDRESS  = 6, ///< Address space for direct addressible parameter memory (CONST0)
117   PARAM_I_ADDRESS  = 7, ///< Address space for indirect addressible parameter memory (VTX1)
118
119   // Do not re-order the CONSTANT_BUFFER_* enums.  Several places depend on this
120   // order to be able to dynamically index a constant buffer, for example:
121   //
122   // ConstantBufferAS = CONSTANT_BUFFER_0 + CBIdx
123
124   CONSTANT_BUFFER_0 = 8,
125   CONSTANT_BUFFER_1 = 9,
126   CONSTANT_BUFFER_2 = 10,
127   CONSTANT_BUFFER_3 = 11,
128   CONSTANT_BUFFER_4 = 12,
129   CONSTANT_BUFFER_5 = 13,
130   CONSTANT_BUFFER_6 = 14,
131   CONSTANT_BUFFER_7 = 15,
132   CONSTANT_BUFFER_8 = 16,
133   CONSTANT_BUFFER_9 = 17,
134   CONSTANT_BUFFER_10 = 18,
135   CONSTANT_BUFFER_11 = 19,
136   CONSTANT_BUFFER_12 = 20,
137   CONSTANT_BUFFER_13 = 21,
138   CONSTANT_BUFFER_14 = 22,
139   CONSTANT_BUFFER_15 = 23,
140   ADDRESS_NONE = 24, ///< Address space for unknown memory.
141   LAST_ADDRESS = ADDRESS_NONE,
142
143   // Some places use this if the address space can't be determined.
144   UNKNOWN_ADDRESS_SPACE = ~0u
145 };
146
147 } // namespace AMDGPUAS
148
149 #endif