[AArch64] Enabled AA support for Cortex-A53.
[oota-llvm.git] / lib / Target / AArch64 / AArch64Subtarget.h
1 //===--- AArch64Subtarget.h - Define Subtarget for the AArch64 -*- C++ -*--===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the AArch64 specific subclass of TargetSubtarget.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_LIB_TARGET_AARCH64_AARCH64SUBTARGET_H
15 #define LLVM_LIB_TARGET_AARCH64_AARCH64SUBTARGET_H
16
17 #include "AArch64FrameLowering.h"
18 #include "AArch64ISelLowering.h"
19 #include "AArch64InstrInfo.h"
20 #include "AArch64RegisterInfo.h"
21 #include "AArch64SelectionDAGInfo.h"
22 #include "llvm/IR/DataLayout.h"
23 #include "llvm/Target/TargetSubtargetInfo.h"
24 #include <string>
25
26 #define GET_SUBTARGETINFO_HEADER
27 #include "AArch64GenSubtargetInfo.inc"
28
29 namespace llvm {
30 class GlobalValue;
31 class StringRef;
32
33 class AArch64Subtarget : public AArch64GenSubtargetInfo {
34 protected:
35   enum ARMProcFamilyEnum {Others, CortexA53, CortexA57, Cyclone};
36
37   /// ARMProcFamily - ARM processor family: Cortex-A53, Cortex-A57, and others.
38   ARMProcFamilyEnum ARMProcFamily;
39
40   bool HasFPARMv8;
41   bool HasNEON;
42   bool HasCrypto;
43   bool HasCRC;
44
45   // HasZeroCycleRegMove - Has zero-cycle register mov instructions.
46   bool HasZeroCycleRegMove;
47
48   // HasZeroCycleZeroing - Has zero-cycle zeroing instructions.
49   bool HasZeroCycleZeroing;
50
51   /// CPUString - String name of used CPU.
52   std::string CPUString;
53
54   /// TargetTriple - What processor and OS we're targeting.
55   Triple TargetTriple;
56
57   const DataLayout DL;
58   AArch64FrameLowering FrameLowering;
59   AArch64InstrInfo InstrInfo;
60   AArch64SelectionDAGInfo TSInfo;
61   AArch64TargetLowering TLInfo;
62 private:
63   /// initializeSubtargetDependencies - Initializes using CPUString and the
64   /// passed in feature string so that we can use initializer lists for
65   /// subtarget initialization.
66   AArch64Subtarget &initializeSubtargetDependencies(StringRef FS);
67
68 public:
69   /// This constructor initializes the data members to match that
70   /// of the specified triple.
71   AArch64Subtarget(const std::string &TT, const std::string &CPU,
72                    const std::string &FS, TargetMachine &TM, bool LittleEndian);
73
74   const AArch64SelectionDAGInfo *getSelectionDAGInfo() const override {
75     return &TSInfo;
76   }
77   const AArch64FrameLowering *getFrameLowering() const override {
78     return &FrameLowering;
79   }
80   const AArch64TargetLowering *getTargetLowering() const override {
81     return &TLInfo;
82   }
83   const AArch64InstrInfo *getInstrInfo() const override { return &InstrInfo; }
84   const DataLayout *getDataLayout() const override { return &DL; }
85   const AArch64RegisterInfo *getRegisterInfo() const override {
86     return &getInstrInfo()->getRegisterInfo();
87   }
88   bool enableMachineScheduler() const override { return true; }
89
90   bool hasZeroCycleRegMove() const { return HasZeroCycleRegMove; }
91
92   bool hasZeroCycleZeroing() const { return HasZeroCycleZeroing; }
93
94   bool hasFPARMv8() const { return HasFPARMv8; }
95   bool hasNEON() const { return HasNEON; }
96   bool hasCrypto() const { return HasCrypto; }
97   bool hasCRC() const { return HasCRC; }
98
99   bool isLittleEndian() const { return DL.isLittleEndian(); }
100
101   bool isTargetDarwin() const { return TargetTriple.isOSDarwin(); }
102   bool isTargetIOS() const { return TargetTriple.isiOS(); }
103   bool isTargetLinux() const { return TargetTriple.isOSLinux(); }
104   bool isTargetWindows() const { return TargetTriple.isOSWindows(); }
105
106   bool isTargetCOFF() const { return TargetTriple.isOSBinFormatCOFF(); }
107   bool isTargetELF() const { return TargetTriple.isOSBinFormatELF(); }
108   bool isTargetMachO() const { return TargetTriple.isOSBinFormatMachO(); }
109
110   bool isCyclone() const { return CPUString == "cyclone"; }
111   bool isCortexA57() const { return CPUString == "cortex-a57"; }
112   bool isCortexA53() const { return CPUString == "cortex-a53"; }
113
114   bool useAA() const override { return isCortexA53(); }
115
116   /// getMaxInlineSizeThreshold - Returns the maximum memset / memcpy size
117   /// that still makes it profitable to inline the call.
118   unsigned getMaxInlineSizeThreshold() const { return 64; }
119
120   /// ParseSubtargetFeatures - Parses features string setting specified
121   /// subtarget options.  Definition of function is auto generated by tblgen.
122   void ParseSubtargetFeatures(StringRef CPU, StringRef FS);
123
124   /// ClassifyGlobalReference - Find the target operand flags that describe
125   /// how a global value should be referenced for the current subtarget.
126   unsigned char ClassifyGlobalReference(const GlobalValue *GV,
127                                         const TargetMachine &TM) const;
128
129   /// This function returns the name of a function which has an interface
130   /// like the non-standard bzero function, if such a function exists on
131   /// the current subtarget and it is considered prefereable over
132   /// memset with zero passed as the second argument. Otherwise it
133   /// returns null.
134   const char *getBZeroEntry() const;
135
136   void overrideSchedPolicy(MachineSchedPolicy &Policy, MachineInstr *begin,
137                            MachineInstr *end,
138                            unsigned NumRegionInstrs) const override;
139
140   bool enableEarlyIfConversion() const override;
141 };
142 } // End llvm namespace
143
144 #endif