efab048e00a846977126ed4b8585f9cef42087ff
[oota-llvm.git] / lib / Target / AArch64 / AArch64FastISel.cpp
1 //===-- AArch6464FastISel.cpp - AArch64 FastISel implementation -----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the AArch64-specific support for the FastISel class. Some
11 // of the target-specific code is generated by tablegen in the file
12 // AArch64GenFastISel.inc, which is #included here.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #include "AArch64.h"
17 #include "AArch64CallingConvention.h"
18 #include "AArch64Subtarget.h"
19 #include "AArch64TargetMachine.h"
20 #include "MCTargetDesc/AArch64AddressingModes.h"
21 #include "llvm/Analysis/BranchProbabilityInfo.h"
22 #include "llvm/CodeGen/CallingConvLower.h"
23 #include "llvm/CodeGen/FastISel.h"
24 #include "llvm/CodeGen/FunctionLoweringInfo.h"
25 #include "llvm/CodeGen/MachineConstantPool.h"
26 #include "llvm/CodeGen/MachineFrameInfo.h"
27 #include "llvm/CodeGen/MachineInstrBuilder.h"
28 #include "llvm/CodeGen/MachineRegisterInfo.h"
29 #include "llvm/IR/CallingConv.h"
30 #include "llvm/IR/DataLayout.h"
31 #include "llvm/IR/DerivedTypes.h"
32 #include "llvm/IR/Function.h"
33 #include "llvm/IR/GetElementPtrTypeIterator.h"
34 #include "llvm/IR/GlobalAlias.h"
35 #include "llvm/IR/GlobalVariable.h"
36 #include "llvm/IR/Instructions.h"
37 #include "llvm/IR/IntrinsicInst.h"
38 #include "llvm/IR/Operator.h"
39 #include "llvm/MC/MCSymbol.h"
40 #include "llvm/Support/CommandLine.h"
41 using namespace llvm;
42
43 namespace {
44
45 class AArch64FastISel final : public FastISel {
46   class Address {
47   public:
48     typedef enum {
49       RegBase,
50       FrameIndexBase
51     } BaseKind;
52
53   private:
54     BaseKind Kind;
55     AArch64_AM::ShiftExtendType ExtType;
56     union {
57       unsigned Reg;
58       int FI;
59     } Base;
60     unsigned OffsetReg;
61     unsigned Shift;
62     int64_t Offset;
63     const GlobalValue *GV;
64
65   public:
66     Address() : Kind(RegBase), ExtType(AArch64_AM::InvalidShiftExtend),
67       OffsetReg(0), Shift(0), Offset(0), GV(nullptr) { Base.Reg = 0; }
68     void setKind(BaseKind K) { Kind = K; }
69     BaseKind getKind() const { return Kind; }
70     void setExtendType(AArch64_AM::ShiftExtendType E) { ExtType = E; }
71     AArch64_AM::ShiftExtendType getExtendType() const { return ExtType; }
72     bool isRegBase() const { return Kind == RegBase; }
73     bool isFIBase() const { return Kind == FrameIndexBase; }
74     void setReg(unsigned Reg) {
75       assert(isRegBase() && "Invalid base register access!");
76       Base.Reg = Reg;
77     }
78     unsigned getReg() const {
79       assert(isRegBase() && "Invalid base register access!");
80       return Base.Reg;
81     }
82     void setOffsetReg(unsigned Reg) {
83       OffsetReg = Reg;
84     }
85     unsigned getOffsetReg() const {
86       return OffsetReg;
87     }
88     void setFI(unsigned FI) {
89       assert(isFIBase() && "Invalid base frame index  access!");
90       Base.FI = FI;
91     }
92     unsigned getFI() const {
93       assert(isFIBase() && "Invalid base frame index access!");
94       return Base.FI;
95     }
96     void setOffset(int64_t O) { Offset = O; }
97     int64_t getOffset() { return Offset; }
98     void setShift(unsigned S) { Shift = S; }
99     unsigned getShift() { return Shift; }
100
101     void setGlobalValue(const GlobalValue *G) { GV = G; }
102     const GlobalValue *getGlobalValue() { return GV; }
103   };
104
105   /// Subtarget - Keep a pointer to the AArch64Subtarget around so that we can
106   /// make the right decision when generating code for different targets.
107   const AArch64Subtarget *Subtarget;
108   LLVMContext *Context;
109
110   bool fastLowerArguments() override;
111   bool fastLowerCall(CallLoweringInfo &CLI) override;
112   bool fastLowerIntrinsicCall(const IntrinsicInst *II) override;
113
114 private:
115   // Selection routines.
116   bool selectAddSub(const Instruction *I);
117   bool selectLogicalOp(const Instruction *I);
118   bool selectLoad(const Instruction *I);
119   bool selectStore(const Instruction *I);
120   bool selectBranch(const Instruction *I);
121   bool selectIndirectBr(const Instruction *I);
122   bool selectCmp(const Instruction *I);
123   bool selectSelect(const Instruction *I);
124   bool selectFPExt(const Instruction *I);
125   bool selectFPTrunc(const Instruction *I);
126   bool selectFPToInt(const Instruction *I, bool Signed);
127   bool selectIntToFP(const Instruction *I, bool Signed);
128   bool selectRem(const Instruction *I, unsigned ISDOpcode);
129   bool selectRet(const Instruction *I);
130   bool selectTrunc(const Instruction *I);
131   bool selectIntExt(const Instruction *I);
132   bool selectMul(const Instruction *I);
133   bool selectShift(const Instruction *I);
134   bool selectBitCast(const Instruction *I);
135   bool selectFRem(const Instruction *I);
136   bool selectSDiv(const Instruction *I);
137   bool selectGetElementPtr(const Instruction *I);
138
139   // Utility helper routines.
140   bool isTypeLegal(Type *Ty, MVT &VT);
141   bool isTypeSupported(Type *Ty, MVT &VT, bool IsVectorAllowed = false);
142   bool isValueAvailable(const Value *V) const;
143   bool computeAddress(const Value *Obj, Address &Addr, Type *Ty = nullptr);
144   bool computeCallAddress(const Value *V, Address &Addr);
145   bool simplifyAddress(Address &Addr, MVT VT);
146   void addLoadStoreOperands(Address &Addr, const MachineInstrBuilder &MIB,
147                             unsigned Flags, unsigned ScaleFactor,
148                             MachineMemOperand *MMO);
149   bool isMemCpySmall(uint64_t Len, unsigned Alignment);
150   bool tryEmitSmallMemCpy(Address Dest, Address Src, uint64_t Len,
151                           unsigned Alignment);
152   bool foldXALUIntrinsic(AArch64CC::CondCode &CC, const Instruction *I,
153                          const Value *Cond);
154   bool optimizeIntExtLoad(const Instruction *I, MVT RetVT, MVT SrcVT);
155   bool optimizeSelect(const SelectInst *SI);
156   std::pair<unsigned, bool> getRegForGEPIndex(const Value *Idx);
157
158   // Emit helper routines.
159   unsigned emitAddSub(bool UseAdd, MVT RetVT, const Value *LHS,
160                       const Value *RHS, bool SetFlags = false,
161                       bool WantResult = true,  bool IsZExt = false);
162   unsigned emitAddSub_rr(bool UseAdd, MVT RetVT, unsigned LHSReg,
163                          bool LHSIsKill, unsigned RHSReg, bool RHSIsKill,
164                          bool SetFlags = false, bool WantResult = true);
165   unsigned emitAddSub_ri(bool UseAdd, MVT RetVT, unsigned LHSReg,
166                          bool LHSIsKill, uint64_t Imm, bool SetFlags = false,
167                          bool WantResult = true);
168   unsigned emitAddSub_rs(bool UseAdd, MVT RetVT, unsigned LHSReg,
169                          bool LHSIsKill, unsigned RHSReg, bool RHSIsKill,
170                          AArch64_AM::ShiftExtendType ShiftType,
171                          uint64_t ShiftImm, bool SetFlags = false,
172                          bool WantResult = true);
173   unsigned emitAddSub_rx(bool UseAdd, MVT RetVT, unsigned LHSReg,
174                          bool LHSIsKill, unsigned RHSReg, bool RHSIsKill,
175                           AArch64_AM::ShiftExtendType ExtType,
176                           uint64_t ShiftImm, bool SetFlags = false,
177                          bool WantResult = true);
178
179   // Emit functions.
180   bool emitCompareAndBranch(const BranchInst *BI);
181   bool emitCmp(const Value *LHS, const Value *RHS, bool IsZExt);
182   bool emitICmp(MVT RetVT, const Value *LHS, const Value *RHS, bool IsZExt);
183   bool emitICmp_ri(MVT RetVT, unsigned LHSReg, bool LHSIsKill, uint64_t Imm);
184   bool emitFCmp(MVT RetVT, const Value *LHS, const Value *RHS);
185   unsigned emitLoad(MVT VT, MVT ResultVT, Address Addr, bool WantZExt = true,
186                     MachineMemOperand *MMO = nullptr);
187   bool emitStore(MVT VT, unsigned SrcReg, Address Addr,
188                  MachineMemOperand *MMO = nullptr);
189   unsigned emitIntExt(MVT SrcVT, unsigned SrcReg, MVT DestVT, bool isZExt);
190   unsigned emiti1Ext(unsigned SrcReg, MVT DestVT, bool isZExt);
191   unsigned emitAdd(MVT RetVT, const Value *LHS, const Value *RHS,
192                    bool SetFlags = false, bool WantResult = true,
193                    bool IsZExt = false);
194   unsigned emitAdd_ri_(MVT VT, unsigned Op0, bool Op0IsKill, int64_t Imm);
195   unsigned emitSub(MVT RetVT, const Value *LHS, const Value *RHS,
196                    bool SetFlags = false, bool WantResult = true,
197                    bool IsZExt = false);
198   unsigned emitSubs_rr(MVT RetVT, unsigned LHSReg, bool LHSIsKill,
199                        unsigned RHSReg, bool RHSIsKill, bool WantResult = true);
200   unsigned emitSubs_rs(MVT RetVT, unsigned LHSReg, bool LHSIsKill,
201                        unsigned RHSReg, bool RHSIsKill,
202                        AArch64_AM::ShiftExtendType ShiftType, uint64_t ShiftImm,
203                        bool WantResult = true);
204   unsigned emitLogicalOp(unsigned ISDOpc, MVT RetVT, const Value *LHS,
205                          const Value *RHS);
206   unsigned emitLogicalOp_ri(unsigned ISDOpc, MVT RetVT, unsigned LHSReg,
207                             bool LHSIsKill, uint64_t Imm);
208   unsigned emitLogicalOp_rs(unsigned ISDOpc, MVT RetVT, unsigned LHSReg,
209                             bool LHSIsKill, unsigned RHSReg, bool RHSIsKill,
210                             uint64_t ShiftImm);
211   unsigned emitAnd_ri(MVT RetVT, unsigned LHSReg, bool LHSIsKill, uint64_t Imm);
212   unsigned emitMul_rr(MVT RetVT, unsigned Op0, bool Op0IsKill,
213                       unsigned Op1, bool Op1IsKill);
214   unsigned emitSMULL_rr(MVT RetVT, unsigned Op0, bool Op0IsKill,
215                         unsigned Op1, bool Op1IsKill);
216   unsigned emitUMULL_rr(MVT RetVT, unsigned Op0, bool Op0IsKill,
217                         unsigned Op1, bool Op1IsKill);
218   unsigned emitLSL_rr(MVT RetVT, unsigned Op0Reg, bool Op0IsKill,
219                       unsigned Op1Reg, bool Op1IsKill);
220   unsigned emitLSL_ri(MVT RetVT, MVT SrcVT, unsigned Op0Reg, bool Op0IsKill,
221                       uint64_t Imm, bool IsZExt = true);
222   unsigned emitLSR_rr(MVT RetVT, unsigned Op0Reg, bool Op0IsKill,
223                       unsigned Op1Reg, bool Op1IsKill);
224   unsigned emitLSR_ri(MVT RetVT, MVT SrcVT, unsigned Op0Reg, bool Op0IsKill,
225                       uint64_t Imm, bool IsZExt = true);
226   unsigned emitASR_rr(MVT RetVT, unsigned Op0Reg, bool Op0IsKill,
227                       unsigned Op1Reg, bool Op1IsKill);
228   unsigned emitASR_ri(MVT RetVT, MVT SrcVT, unsigned Op0Reg, bool Op0IsKill,
229                       uint64_t Imm, bool IsZExt = false);
230
231   unsigned materializeInt(const ConstantInt *CI, MVT VT);
232   unsigned materializeFP(const ConstantFP *CFP, MVT VT);
233   unsigned materializeGV(const GlobalValue *GV);
234
235   // Call handling routines.
236 private:
237   CCAssignFn *CCAssignFnForCall(CallingConv::ID CC) const;
238   bool processCallArgs(CallLoweringInfo &CLI, SmallVectorImpl<MVT> &ArgVTs,
239                        unsigned &NumBytes);
240   bool finishCall(CallLoweringInfo &CLI, MVT RetVT, unsigned NumBytes);
241
242 public:
243   // Backend specific FastISel code.
244   unsigned fastMaterializeAlloca(const AllocaInst *AI) override;
245   unsigned fastMaterializeConstant(const Constant *C) override;
246   unsigned fastMaterializeFloatZero(const ConstantFP* CF) override;
247
248   explicit AArch64FastISel(FunctionLoweringInfo &FuncInfo,
249                            const TargetLibraryInfo *LibInfo)
250       : FastISel(FuncInfo, LibInfo, /*SkipTargetIndependentISel=*/true) {
251     Subtarget =
252         &static_cast<const AArch64Subtarget &>(FuncInfo.MF->getSubtarget());
253     Context = &FuncInfo.Fn->getContext();
254   }
255
256   bool fastSelectInstruction(const Instruction *I) override;
257
258 #include "AArch64GenFastISel.inc"
259 };
260
261 } // end anonymous namespace
262
263 #include "AArch64GenCallingConv.inc"
264
265 /// \brief Check if the sign-/zero-extend will be a noop.
266 static bool isIntExtFree(const Instruction *I) {
267   assert((isa<ZExtInst>(I) || isa<SExtInst>(I)) &&
268          "Unexpected integer extend instruction.");
269   assert(!I->getType()->isVectorTy() && I->getType()->isIntegerTy() &&
270          "Unexpected value type.");
271   bool IsZExt = isa<ZExtInst>(I);
272
273   if (const auto *LI = dyn_cast<LoadInst>(I->getOperand(0)))
274     if (LI->hasOneUse())
275       return true;
276
277   if (const auto *Arg = dyn_cast<Argument>(I->getOperand(0)))
278     if ((IsZExt && Arg->hasZExtAttr()) || (!IsZExt && Arg->hasSExtAttr()))
279       return true;
280
281   return false;
282 }
283
284 /// \brief Determine the implicit scale factor that is applied by a memory
285 /// operation for a given value type.
286 static unsigned getImplicitScaleFactor(MVT VT) {
287   switch (VT.SimpleTy) {
288   default:
289     return 0;    // invalid
290   case MVT::i1:  // fall-through
291   case MVT::i8:
292     return 1;
293   case MVT::i16:
294     return 2;
295   case MVT::i32: // fall-through
296   case MVT::f32:
297     return 4;
298   case MVT::i64: // fall-through
299   case MVT::f64:
300     return 8;
301   }
302 }
303
304 CCAssignFn *AArch64FastISel::CCAssignFnForCall(CallingConv::ID CC) const {
305   if (CC == CallingConv::WebKit_JS)
306     return CC_AArch64_WebKit_JS;
307   if (CC == CallingConv::GHC)
308     return CC_AArch64_GHC;
309   return Subtarget->isTargetDarwin() ? CC_AArch64_DarwinPCS : CC_AArch64_AAPCS;
310 }
311
312 unsigned AArch64FastISel::fastMaterializeAlloca(const AllocaInst *AI) {
313   assert(TLI.getValueType(DL, AI->getType(), true) == MVT::i64 &&
314          "Alloca should always return a pointer.");
315
316   // Don't handle dynamic allocas.
317   if (!FuncInfo.StaticAllocaMap.count(AI))
318     return 0;
319
320   DenseMap<const AllocaInst *, int>::iterator SI =
321       FuncInfo.StaticAllocaMap.find(AI);
322
323   if (SI != FuncInfo.StaticAllocaMap.end()) {
324     unsigned ResultReg = createResultReg(&AArch64::GPR64spRegClass);
325     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::ADDXri),
326             ResultReg)
327         .addFrameIndex(SI->second)
328         .addImm(0)
329         .addImm(0);
330     return ResultReg;
331   }
332
333   return 0;
334 }
335
336 unsigned AArch64FastISel::materializeInt(const ConstantInt *CI, MVT VT) {
337   if (VT > MVT::i64)
338     return 0;
339
340   if (!CI->isZero())
341     return fastEmit_i(VT, VT, ISD::Constant, CI->getZExtValue());
342
343   // Create a copy from the zero register to materialize a "0" value.
344   const TargetRegisterClass *RC = (VT == MVT::i64) ? &AArch64::GPR64RegClass
345                                                    : &AArch64::GPR32RegClass;
346   unsigned ZeroReg = (VT == MVT::i64) ? AArch64::XZR : AArch64::WZR;
347   unsigned ResultReg = createResultReg(RC);
348   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(TargetOpcode::COPY),
349           ResultReg).addReg(ZeroReg, getKillRegState(true));
350   return ResultReg;
351 }
352
353 unsigned AArch64FastISel::materializeFP(const ConstantFP *CFP, MVT VT) {
354   // Positive zero (+0.0) has to be materialized with a fmov from the zero
355   // register, because the immediate version of fmov cannot encode zero.
356   if (CFP->isNullValue())
357     return fastMaterializeFloatZero(CFP);
358
359   if (VT != MVT::f32 && VT != MVT::f64)
360     return 0;
361
362   const APFloat Val = CFP->getValueAPF();
363   bool Is64Bit = (VT == MVT::f64);
364   // This checks to see if we can use FMOV instructions to materialize
365   // a constant, otherwise we have to materialize via the constant pool.
366   if (TLI.isFPImmLegal(Val, VT)) {
367     int Imm =
368         Is64Bit ? AArch64_AM::getFP64Imm(Val) : AArch64_AM::getFP32Imm(Val);
369     assert((Imm != -1) && "Cannot encode floating-point constant.");
370     unsigned Opc = Is64Bit ? AArch64::FMOVDi : AArch64::FMOVSi;
371     return fastEmitInst_i(Opc, TLI.getRegClassFor(VT), Imm);
372   }
373
374   // For the MachO large code model materialize the FP constant in code.
375   if (Subtarget->isTargetMachO() && TM.getCodeModel() == CodeModel::Large) {
376     unsigned Opc1 = Is64Bit ? AArch64::MOVi64imm : AArch64::MOVi32imm;
377     const TargetRegisterClass *RC = Is64Bit ?
378         &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
379
380     unsigned TmpReg = createResultReg(RC);
381     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(Opc1), TmpReg)
382         .addImm(CFP->getValueAPF().bitcastToAPInt().getZExtValue());
383
384     unsigned ResultReg = createResultReg(TLI.getRegClassFor(VT));
385     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
386             TII.get(TargetOpcode::COPY), ResultReg)
387         .addReg(TmpReg, getKillRegState(true));
388
389     return ResultReg;
390   }
391
392   // Materialize via constant pool.  MachineConstantPool wants an explicit
393   // alignment.
394   unsigned Align = DL.getPrefTypeAlignment(CFP->getType());
395   if (Align == 0)
396     Align = DL.getTypeAllocSize(CFP->getType());
397
398   unsigned CPI = MCP.getConstantPoolIndex(cast<Constant>(CFP), Align);
399   unsigned ADRPReg = createResultReg(&AArch64::GPR64commonRegClass);
400   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::ADRP),
401           ADRPReg).addConstantPoolIndex(CPI, 0, AArch64II::MO_PAGE);
402
403   unsigned Opc = Is64Bit ? AArch64::LDRDui : AArch64::LDRSui;
404   unsigned ResultReg = createResultReg(TLI.getRegClassFor(VT));
405   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(Opc), ResultReg)
406       .addReg(ADRPReg)
407       .addConstantPoolIndex(CPI, 0, AArch64II::MO_PAGEOFF | AArch64II::MO_NC);
408   return ResultReg;
409 }
410
411 unsigned AArch64FastISel::materializeGV(const GlobalValue *GV) {
412   // We can't handle thread-local variables quickly yet.
413   if (GV->isThreadLocal())
414     return 0;
415
416   // MachO still uses GOT for large code-model accesses, but ELF requires
417   // movz/movk sequences, which FastISel doesn't handle yet.
418   if (TM.getCodeModel() != CodeModel::Small && !Subtarget->isTargetMachO())
419     return 0;
420
421   unsigned char OpFlags = Subtarget->ClassifyGlobalReference(GV, TM);
422
423   EVT DestEVT = TLI.getValueType(DL, GV->getType(), true);
424   if (!DestEVT.isSimple())
425     return 0;
426
427   unsigned ADRPReg = createResultReg(&AArch64::GPR64commonRegClass);
428   unsigned ResultReg;
429
430   if (OpFlags & AArch64II::MO_GOT) {
431     // ADRP + LDRX
432     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::ADRP),
433             ADRPReg)
434       .addGlobalAddress(GV, 0, AArch64II::MO_GOT | AArch64II::MO_PAGE);
435
436     ResultReg = createResultReg(&AArch64::GPR64RegClass);
437     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::LDRXui),
438             ResultReg)
439       .addReg(ADRPReg)
440       .addGlobalAddress(GV, 0, AArch64II::MO_GOT | AArch64II::MO_PAGEOFF |
441                         AArch64II::MO_NC);
442   } else if (OpFlags & AArch64II::MO_CONSTPOOL) {
443     // We can't handle addresses loaded from a constant pool quickly yet.
444     return 0;
445   } else {
446     // ADRP + ADDX
447     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::ADRP),
448             ADRPReg)
449       .addGlobalAddress(GV, 0, AArch64II::MO_PAGE);
450
451     ResultReg = createResultReg(&AArch64::GPR64spRegClass);
452     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::ADDXri),
453             ResultReg)
454       .addReg(ADRPReg)
455       .addGlobalAddress(GV, 0, AArch64II::MO_PAGEOFF | AArch64II::MO_NC)
456       .addImm(0);
457   }
458   return ResultReg;
459 }
460
461 unsigned AArch64FastISel::fastMaterializeConstant(const Constant *C) {
462   EVT CEVT = TLI.getValueType(DL, C->getType(), true);
463
464   // Only handle simple types.
465   if (!CEVT.isSimple())
466     return 0;
467   MVT VT = CEVT.getSimpleVT();
468
469   if (const auto *CI = dyn_cast<ConstantInt>(C))
470     return materializeInt(CI, VT);
471   else if (const ConstantFP *CFP = dyn_cast<ConstantFP>(C))
472     return materializeFP(CFP, VT);
473   else if (const GlobalValue *GV = dyn_cast<GlobalValue>(C))
474     return materializeGV(GV);
475
476   return 0;
477 }
478
479 unsigned AArch64FastISel::fastMaterializeFloatZero(const ConstantFP* CFP) {
480   assert(CFP->isNullValue() &&
481          "Floating-point constant is not a positive zero.");
482   MVT VT;
483   if (!isTypeLegal(CFP->getType(), VT))
484     return 0;
485
486   if (VT != MVT::f32 && VT != MVT::f64)
487     return 0;
488
489   bool Is64Bit = (VT == MVT::f64);
490   unsigned ZReg = Is64Bit ? AArch64::XZR : AArch64::WZR;
491   unsigned Opc = Is64Bit ? AArch64::FMOVXDr : AArch64::FMOVWSr;
492   return fastEmitInst_r(Opc, TLI.getRegClassFor(VT), ZReg, /*IsKill=*/true);
493 }
494
495 /// \brief Check if the multiply is by a power-of-2 constant.
496 static bool isMulPowOf2(const Value *I) {
497   if (const auto *MI = dyn_cast<MulOperator>(I)) {
498     if (const auto *C = dyn_cast<ConstantInt>(MI->getOperand(0)))
499       if (C->getValue().isPowerOf2())
500         return true;
501     if (const auto *C = dyn_cast<ConstantInt>(MI->getOperand(1)))
502       if (C->getValue().isPowerOf2())
503         return true;
504   }
505   return false;
506 }
507
508 // Computes the address to get to an object.
509 bool AArch64FastISel::computeAddress(const Value *Obj, Address &Addr, Type *Ty)
510 {
511   const User *U = nullptr;
512   unsigned Opcode = Instruction::UserOp1;
513   if (const Instruction *I = dyn_cast<Instruction>(Obj)) {
514     // Don't walk into other basic blocks unless the object is an alloca from
515     // another block, otherwise it may not have a virtual register assigned.
516     if (FuncInfo.StaticAllocaMap.count(static_cast<const AllocaInst *>(Obj)) ||
517         FuncInfo.MBBMap[I->getParent()] == FuncInfo.MBB) {
518       Opcode = I->getOpcode();
519       U = I;
520     }
521   } else if (const ConstantExpr *C = dyn_cast<ConstantExpr>(Obj)) {
522     Opcode = C->getOpcode();
523     U = C;
524   }
525
526   if (auto *Ty = dyn_cast<PointerType>(Obj->getType()))
527     if (Ty->getAddressSpace() > 255)
528       // Fast instruction selection doesn't support the special
529       // address spaces.
530       return false;
531
532   switch (Opcode) {
533   default:
534     break;
535   case Instruction::BitCast: {
536     // Look through bitcasts.
537     return computeAddress(U->getOperand(0), Addr, Ty);
538   }
539   case Instruction::IntToPtr: {
540     // Look past no-op inttoptrs.
541     if (TLI.getValueType(DL, U->getOperand(0)->getType()) ==
542         TLI.getPointerTy(DL))
543       return computeAddress(U->getOperand(0), Addr, Ty);
544     break;
545   }
546   case Instruction::PtrToInt: {
547     // Look past no-op ptrtoints.
548     if (TLI.getValueType(DL, U->getType()) == TLI.getPointerTy(DL))
549       return computeAddress(U->getOperand(0), Addr, Ty);
550     break;
551   }
552   case Instruction::GetElementPtr: {
553     Address SavedAddr = Addr;
554     uint64_t TmpOffset = Addr.getOffset();
555
556     // Iterate through the GEP folding the constants into offsets where
557     // we can.
558     gep_type_iterator GTI = gep_type_begin(U);
559     for (User::const_op_iterator i = U->op_begin() + 1, e = U->op_end(); i != e;
560          ++i, ++GTI) {
561       const Value *Op = *i;
562       if (StructType *STy = dyn_cast<StructType>(*GTI)) {
563         const StructLayout *SL = DL.getStructLayout(STy);
564         unsigned Idx = cast<ConstantInt>(Op)->getZExtValue();
565         TmpOffset += SL->getElementOffset(Idx);
566       } else {
567         uint64_t S = DL.getTypeAllocSize(GTI.getIndexedType());
568         for (;;) {
569           if (const ConstantInt *CI = dyn_cast<ConstantInt>(Op)) {
570             // Constant-offset addressing.
571             TmpOffset += CI->getSExtValue() * S;
572             break;
573           }
574           if (canFoldAddIntoGEP(U, Op)) {
575             // A compatible add with a constant operand. Fold the constant.
576             ConstantInt *CI =
577                 cast<ConstantInt>(cast<AddOperator>(Op)->getOperand(1));
578             TmpOffset += CI->getSExtValue() * S;
579             // Iterate on the other operand.
580             Op = cast<AddOperator>(Op)->getOperand(0);
581             continue;
582           }
583           // Unsupported
584           goto unsupported_gep;
585         }
586       }
587     }
588
589     // Try to grab the base operand now.
590     Addr.setOffset(TmpOffset);
591     if (computeAddress(U->getOperand(0), Addr, Ty))
592       return true;
593
594     // We failed, restore everything and try the other options.
595     Addr = SavedAddr;
596
597   unsupported_gep:
598     break;
599   }
600   case Instruction::Alloca: {
601     const AllocaInst *AI = cast<AllocaInst>(Obj);
602     DenseMap<const AllocaInst *, int>::iterator SI =
603         FuncInfo.StaticAllocaMap.find(AI);
604     if (SI != FuncInfo.StaticAllocaMap.end()) {
605       Addr.setKind(Address::FrameIndexBase);
606       Addr.setFI(SI->second);
607       return true;
608     }
609     break;
610   }
611   case Instruction::Add: {
612     // Adds of constants are common and easy enough.
613     const Value *LHS = U->getOperand(0);
614     const Value *RHS = U->getOperand(1);
615
616     if (isa<ConstantInt>(LHS))
617       std::swap(LHS, RHS);
618
619     if (const ConstantInt *CI = dyn_cast<ConstantInt>(RHS)) {
620       Addr.setOffset(Addr.getOffset() + CI->getSExtValue());
621       return computeAddress(LHS, Addr, Ty);
622     }
623
624     Address Backup = Addr;
625     if (computeAddress(LHS, Addr, Ty) && computeAddress(RHS, Addr, Ty))
626       return true;
627     Addr = Backup;
628
629     break;
630   }
631   case Instruction::Sub: {
632     // Subs of constants are common and easy enough.
633     const Value *LHS = U->getOperand(0);
634     const Value *RHS = U->getOperand(1);
635
636     if (const ConstantInt *CI = dyn_cast<ConstantInt>(RHS)) {
637       Addr.setOffset(Addr.getOffset() - CI->getSExtValue());
638       return computeAddress(LHS, Addr, Ty);
639     }
640     break;
641   }
642   case Instruction::Shl: {
643     if (Addr.getOffsetReg())
644       break;
645
646     const auto *CI = dyn_cast<ConstantInt>(U->getOperand(1));
647     if (!CI)
648       break;
649
650     unsigned Val = CI->getZExtValue();
651     if (Val < 1 || Val > 3)
652       break;
653
654     uint64_t NumBytes = 0;
655     if (Ty && Ty->isSized()) {
656       uint64_t NumBits = DL.getTypeSizeInBits(Ty);
657       NumBytes = NumBits / 8;
658       if (!isPowerOf2_64(NumBits))
659         NumBytes = 0;
660     }
661
662     if (NumBytes != (1ULL << Val))
663       break;
664
665     Addr.setShift(Val);
666     Addr.setExtendType(AArch64_AM::LSL);
667
668     const Value *Src = U->getOperand(0);
669     if (const auto *I = dyn_cast<Instruction>(Src)) {
670       if (FuncInfo.MBBMap[I->getParent()] == FuncInfo.MBB) {
671         // Fold the zext or sext when it won't become a noop.
672         if (const auto *ZE = dyn_cast<ZExtInst>(I)) {
673           if (!isIntExtFree(ZE) &&
674               ZE->getOperand(0)->getType()->isIntegerTy(32)) {
675             Addr.setExtendType(AArch64_AM::UXTW);
676             Src = ZE->getOperand(0);
677           }
678         } else if (const auto *SE = dyn_cast<SExtInst>(I)) {
679           if (!isIntExtFree(SE) &&
680               SE->getOperand(0)->getType()->isIntegerTy(32)) {
681             Addr.setExtendType(AArch64_AM::SXTW);
682             Src = SE->getOperand(0);
683           }
684         }
685       }
686     }
687
688     if (const auto *AI = dyn_cast<BinaryOperator>(Src))
689       if (AI->getOpcode() == Instruction::And) {
690         const Value *LHS = AI->getOperand(0);
691         const Value *RHS = AI->getOperand(1);
692
693         if (const auto *C = dyn_cast<ConstantInt>(LHS))
694           if (C->getValue() == 0xffffffff)
695             std::swap(LHS, RHS);
696
697         if (const auto *C = dyn_cast<ConstantInt>(RHS))
698           if (C->getValue() == 0xffffffff) {
699             Addr.setExtendType(AArch64_AM::UXTW);
700             unsigned Reg = getRegForValue(LHS);
701             if (!Reg)
702               return false;
703             bool RegIsKill = hasTrivialKill(LHS);
704             Reg = fastEmitInst_extractsubreg(MVT::i32, Reg, RegIsKill,
705                                              AArch64::sub_32);
706             Addr.setOffsetReg(Reg);
707             return true;
708           }
709       }
710
711     unsigned Reg = getRegForValue(Src);
712     if (!Reg)
713       return false;
714     Addr.setOffsetReg(Reg);
715     return true;
716   }
717   case Instruction::Mul: {
718     if (Addr.getOffsetReg())
719       break;
720
721     if (!isMulPowOf2(U))
722       break;
723
724     const Value *LHS = U->getOperand(0);
725     const Value *RHS = U->getOperand(1);
726
727     // Canonicalize power-of-2 value to the RHS.
728     if (const auto *C = dyn_cast<ConstantInt>(LHS))
729       if (C->getValue().isPowerOf2())
730         std::swap(LHS, RHS);
731
732     assert(isa<ConstantInt>(RHS) && "Expected an ConstantInt.");
733     const auto *C = cast<ConstantInt>(RHS);
734     unsigned Val = C->getValue().logBase2();
735     if (Val < 1 || Val > 3)
736       break;
737
738     uint64_t NumBytes = 0;
739     if (Ty && Ty->isSized()) {
740       uint64_t NumBits = DL.getTypeSizeInBits(Ty);
741       NumBytes = NumBits / 8;
742       if (!isPowerOf2_64(NumBits))
743         NumBytes = 0;
744     }
745
746     if (NumBytes != (1ULL << Val))
747       break;
748
749     Addr.setShift(Val);
750     Addr.setExtendType(AArch64_AM::LSL);
751
752     const Value *Src = LHS;
753     if (const auto *I = dyn_cast<Instruction>(Src)) {
754       if (FuncInfo.MBBMap[I->getParent()] == FuncInfo.MBB) {
755         // Fold the zext or sext when it won't become a noop.
756         if (const auto *ZE = dyn_cast<ZExtInst>(I)) {
757           if (!isIntExtFree(ZE) &&
758               ZE->getOperand(0)->getType()->isIntegerTy(32)) {
759             Addr.setExtendType(AArch64_AM::UXTW);
760             Src = ZE->getOperand(0);
761           }
762         } else if (const auto *SE = dyn_cast<SExtInst>(I)) {
763           if (!isIntExtFree(SE) &&
764               SE->getOperand(0)->getType()->isIntegerTy(32)) {
765             Addr.setExtendType(AArch64_AM::SXTW);
766             Src = SE->getOperand(0);
767           }
768         }
769       }
770     }
771
772     unsigned Reg = getRegForValue(Src);
773     if (!Reg)
774       return false;
775     Addr.setOffsetReg(Reg);
776     return true;
777   }
778   case Instruction::And: {
779     if (Addr.getOffsetReg())
780       break;
781
782     if (!Ty || DL.getTypeSizeInBits(Ty) != 8)
783       break;
784
785     const Value *LHS = U->getOperand(0);
786     const Value *RHS = U->getOperand(1);
787
788     if (const auto *C = dyn_cast<ConstantInt>(LHS))
789       if (C->getValue() == 0xffffffff)
790         std::swap(LHS, RHS);
791
792     if (const auto *C = dyn_cast<ConstantInt>(RHS))
793       if (C->getValue() == 0xffffffff) {
794         Addr.setShift(0);
795         Addr.setExtendType(AArch64_AM::LSL);
796         Addr.setExtendType(AArch64_AM::UXTW);
797
798         unsigned Reg = getRegForValue(LHS);
799         if (!Reg)
800           return false;
801         bool RegIsKill = hasTrivialKill(LHS);
802         Reg = fastEmitInst_extractsubreg(MVT::i32, Reg, RegIsKill,
803                                          AArch64::sub_32);
804         Addr.setOffsetReg(Reg);
805         return true;
806       }
807     break;
808   }
809   case Instruction::SExt:
810   case Instruction::ZExt: {
811     if (!Addr.getReg() || Addr.getOffsetReg())
812       break;
813
814     const Value *Src = nullptr;
815     // Fold the zext or sext when it won't become a noop.
816     if (const auto *ZE = dyn_cast<ZExtInst>(U)) {
817       if (!isIntExtFree(ZE) && ZE->getOperand(0)->getType()->isIntegerTy(32)) {
818         Addr.setExtendType(AArch64_AM::UXTW);
819         Src = ZE->getOperand(0);
820       }
821     } else if (const auto *SE = dyn_cast<SExtInst>(U)) {
822       if (!isIntExtFree(SE) && SE->getOperand(0)->getType()->isIntegerTy(32)) {
823         Addr.setExtendType(AArch64_AM::SXTW);
824         Src = SE->getOperand(0);
825       }
826     }
827
828     if (!Src)
829       break;
830
831     Addr.setShift(0);
832     unsigned Reg = getRegForValue(Src);
833     if (!Reg)
834       return false;
835     Addr.setOffsetReg(Reg);
836     return true;
837   }
838   } // end switch
839
840   if (Addr.isRegBase() && !Addr.getReg()) {
841     unsigned Reg = getRegForValue(Obj);
842     if (!Reg)
843       return false;
844     Addr.setReg(Reg);
845     return true;
846   }
847
848   if (!Addr.getOffsetReg()) {
849     unsigned Reg = getRegForValue(Obj);
850     if (!Reg)
851       return false;
852     Addr.setOffsetReg(Reg);
853     return true;
854   }
855
856   return false;
857 }
858
859 bool AArch64FastISel::computeCallAddress(const Value *V, Address &Addr) {
860   const User *U = nullptr;
861   unsigned Opcode = Instruction::UserOp1;
862   bool InMBB = true;
863
864   if (const auto *I = dyn_cast<Instruction>(V)) {
865     Opcode = I->getOpcode();
866     U = I;
867     InMBB = I->getParent() == FuncInfo.MBB->getBasicBlock();
868   } else if (const auto *C = dyn_cast<ConstantExpr>(V)) {
869     Opcode = C->getOpcode();
870     U = C;
871   }
872
873   switch (Opcode) {
874   default: break;
875   case Instruction::BitCast:
876     // Look past bitcasts if its operand is in the same BB.
877     if (InMBB)
878       return computeCallAddress(U->getOperand(0), Addr);
879     break;
880   case Instruction::IntToPtr:
881     // Look past no-op inttoptrs if its operand is in the same BB.
882     if (InMBB &&
883         TLI.getValueType(DL, U->getOperand(0)->getType()) ==
884             TLI.getPointerTy(DL))
885       return computeCallAddress(U->getOperand(0), Addr);
886     break;
887   case Instruction::PtrToInt:
888     // Look past no-op ptrtoints if its operand is in the same BB.
889     if (InMBB && TLI.getValueType(DL, U->getType()) == TLI.getPointerTy(DL))
890       return computeCallAddress(U->getOperand(0), Addr);
891     break;
892   }
893
894   if (const GlobalValue *GV = dyn_cast<GlobalValue>(V)) {
895     Addr.setGlobalValue(GV);
896     return true;
897   }
898
899   // If all else fails, try to materialize the value in a register.
900   if (!Addr.getGlobalValue()) {
901     Addr.setReg(getRegForValue(V));
902     return Addr.getReg() != 0;
903   }
904
905   return false;
906 }
907
908
909 bool AArch64FastISel::isTypeLegal(Type *Ty, MVT &VT) {
910   EVT evt = TLI.getValueType(DL, Ty, true);
911
912   // Only handle simple types.
913   if (evt == MVT::Other || !evt.isSimple())
914     return false;
915   VT = evt.getSimpleVT();
916
917   // This is a legal type, but it's not something we handle in fast-isel.
918   if (VT == MVT::f128)
919     return false;
920
921   // Handle all other legal types, i.e. a register that will directly hold this
922   // value.
923   return TLI.isTypeLegal(VT);
924 }
925
926 /// \brief Determine if the value type is supported by FastISel.
927 ///
928 /// FastISel for AArch64 can handle more value types than are legal. This adds
929 /// simple value type such as i1, i8, and i16.
930 bool AArch64FastISel::isTypeSupported(Type *Ty, MVT &VT, bool IsVectorAllowed) {
931   if (Ty->isVectorTy() && !IsVectorAllowed)
932     return false;
933
934   if (isTypeLegal(Ty, VT))
935     return true;
936
937   // If this is a type than can be sign or zero-extended to a basic operation
938   // go ahead and accept it now.
939   if (VT == MVT::i1 || VT == MVT::i8 || VT == MVT::i16)
940     return true;
941
942   return false;
943 }
944
945 bool AArch64FastISel::isValueAvailable(const Value *V) const {
946   if (!isa<Instruction>(V))
947     return true;
948
949   const auto *I = cast<Instruction>(V);
950   if (FuncInfo.MBBMap[I->getParent()] == FuncInfo.MBB)
951     return true;
952
953   return false;
954 }
955
956 bool AArch64FastISel::simplifyAddress(Address &Addr, MVT VT) {
957   unsigned ScaleFactor = getImplicitScaleFactor(VT);
958   if (!ScaleFactor)
959     return false;
960
961   bool ImmediateOffsetNeedsLowering = false;
962   bool RegisterOffsetNeedsLowering = false;
963   int64_t Offset = Addr.getOffset();
964   if (((Offset < 0) || (Offset & (ScaleFactor - 1))) && !isInt<9>(Offset))
965     ImmediateOffsetNeedsLowering = true;
966   else if (Offset > 0 && !(Offset & (ScaleFactor - 1)) &&
967            !isUInt<12>(Offset / ScaleFactor))
968     ImmediateOffsetNeedsLowering = true;
969
970   // Cannot encode an offset register and an immediate offset in the same
971   // instruction. Fold the immediate offset into the load/store instruction and
972   // emit an additional add to take care of the offset register.
973   if (!ImmediateOffsetNeedsLowering && Addr.getOffset() && Addr.getOffsetReg())
974     RegisterOffsetNeedsLowering = true;
975
976   // Cannot encode zero register as base.
977   if (Addr.isRegBase() && Addr.getOffsetReg() && !Addr.getReg())
978     RegisterOffsetNeedsLowering = true;
979
980   // If this is a stack pointer and the offset needs to be simplified then put
981   // the alloca address into a register, set the base type back to register and
982   // continue. This should almost never happen.
983   if ((ImmediateOffsetNeedsLowering || Addr.getOffsetReg()) && Addr.isFIBase())
984   {
985     unsigned ResultReg = createResultReg(&AArch64::GPR64spRegClass);
986     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::ADDXri),
987             ResultReg)
988       .addFrameIndex(Addr.getFI())
989       .addImm(0)
990       .addImm(0);
991     Addr.setKind(Address::RegBase);
992     Addr.setReg(ResultReg);
993   }
994
995   if (RegisterOffsetNeedsLowering) {
996     unsigned ResultReg = 0;
997     if (Addr.getReg()) {
998       if (Addr.getExtendType() == AArch64_AM::SXTW ||
999           Addr.getExtendType() == AArch64_AM::UXTW   )
1000         ResultReg = emitAddSub_rx(/*UseAdd=*/true, MVT::i64, Addr.getReg(),
1001                                   /*TODO:IsKill=*/false, Addr.getOffsetReg(),
1002                                   /*TODO:IsKill=*/false, Addr.getExtendType(),
1003                                   Addr.getShift());
1004       else
1005         ResultReg = emitAddSub_rs(/*UseAdd=*/true, MVT::i64, Addr.getReg(),
1006                                   /*TODO:IsKill=*/false, Addr.getOffsetReg(),
1007                                   /*TODO:IsKill=*/false, AArch64_AM::LSL,
1008                                   Addr.getShift());
1009     } else {
1010       if (Addr.getExtendType() == AArch64_AM::UXTW)
1011         ResultReg = emitLSL_ri(MVT::i64, MVT::i32, Addr.getOffsetReg(),
1012                                /*Op0IsKill=*/false, Addr.getShift(),
1013                                /*IsZExt=*/true);
1014       else if (Addr.getExtendType() == AArch64_AM::SXTW)
1015         ResultReg = emitLSL_ri(MVT::i64, MVT::i32, Addr.getOffsetReg(),
1016                                /*Op0IsKill=*/false, Addr.getShift(),
1017                                /*IsZExt=*/false);
1018       else
1019         ResultReg = emitLSL_ri(MVT::i64, MVT::i64, Addr.getOffsetReg(),
1020                                /*Op0IsKill=*/false, Addr.getShift());
1021     }
1022     if (!ResultReg)
1023       return false;
1024
1025     Addr.setReg(ResultReg);
1026     Addr.setOffsetReg(0);
1027     Addr.setShift(0);
1028     Addr.setExtendType(AArch64_AM::InvalidShiftExtend);
1029   }
1030
1031   // Since the offset is too large for the load/store instruction get the
1032   // reg+offset into a register.
1033   if (ImmediateOffsetNeedsLowering) {
1034     unsigned ResultReg;
1035     if (Addr.getReg())
1036       // Try to fold the immediate into the add instruction.
1037       ResultReg = emitAdd_ri_(MVT::i64, Addr.getReg(), /*IsKill=*/false, Offset);
1038     else
1039       ResultReg = fastEmit_i(MVT::i64, MVT::i64, ISD::Constant, Offset);
1040
1041     if (!ResultReg)
1042       return false;
1043     Addr.setReg(ResultReg);
1044     Addr.setOffset(0);
1045   }
1046   return true;
1047 }
1048
1049 void AArch64FastISel::addLoadStoreOperands(Address &Addr,
1050                                            const MachineInstrBuilder &MIB,
1051                                            unsigned Flags,
1052                                            unsigned ScaleFactor,
1053                                            MachineMemOperand *MMO) {
1054   int64_t Offset = Addr.getOffset() / ScaleFactor;
1055   // Frame base works a bit differently. Handle it separately.
1056   if (Addr.isFIBase()) {
1057     int FI = Addr.getFI();
1058     // FIXME: We shouldn't be using getObjectSize/getObjectAlignment.  The size
1059     // and alignment should be based on the VT.
1060     MMO = FuncInfo.MF->getMachineMemOperand(
1061         MachinePointerInfo::getFixedStack(*FuncInfo.MF, FI, Offset), Flags,
1062         MFI.getObjectSize(FI), MFI.getObjectAlignment(FI));
1063     // Now add the rest of the operands.
1064     MIB.addFrameIndex(FI).addImm(Offset);
1065   } else {
1066     assert(Addr.isRegBase() && "Unexpected address kind.");
1067     const MCInstrDesc &II = MIB->getDesc();
1068     unsigned Idx = (Flags & MachineMemOperand::MOStore) ? 1 : 0;
1069     Addr.setReg(
1070       constrainOperandRegClass(II, Addr.getReg(), II.getNumDefs()+Idx));
1071     Addr.setOffsetReg(
1072       constrainOperandRegClass(II, Addr.getOffsetReg(), II.getNumDefs()+Idx+1));
1073     if (Addr.getOffsetReg()) {
1074       assert(Addr.getOffset() == 0 && "Unexpected offset");
1075       bool IsSigned = Addr.getExtendType() == AArch64_AM::SXTW ||
1076                       Addr.getExtendType() == AArch64_AM::SXTX;
1077       MIB.addReg(Addr.getReg());
1078       MIB.addReg(Addr.getOffsetReg());
1079       MIB.addImm(IsSigned);
1080       MIB.addImm(Addr.getShift() != 0);
1081     } else
1082       MIB.addReg(Addr.getReg()).addImm(Offset);
1083   }
1084
1085   if (MMO)
1086     MIB.addMemOperand(MMO);
1087 }
1088
1089 unsigned AArch64FastISel::emitAddSub(bool UseAdd, MVT RetVT, const Value *LHS,
1090                                      const Value *RHS, bool SetFlags,
1091                                      bool WantResult,  bool IsZExt) {
1092   AArch64_AM::ShiftExtendType ExtendType = AArch64_AM::InvalidShiftExtend;
1093   bool NeedExtend = false;
1094   switch (RetVT.SimpleTy) {
1095   default:
1096     return 0;
1097   case MVT::i1:
1098     NeedExtend = true;
1099     break;
1100   case MVT::i8:
1101     NeedExtend = true;
1102     ExtendType = IsZExt ? AArch64_AM::UXTB : AArch64_AM::SXTB;
1103     break;
1104   case MVT::i16:
1105     NeedExtend = true;
1106     ExtendType = IsZExt ? AArch64_AM::UXTH : AArch64_AM::SXTH;
1107     break;
1108   case MVT::i32:  // fall-through
1109   case MVT::i64:
1110     break;
1111   }
1112   MVT SrcVT = RetVT;
1113   RetVT.SimpleTy = std::max(RetVT.SimpleTy, MVT::i32);
1114
1115   // Canonicalize immediates to the RHS first.
1116   if (UseAdd && isa<Constant>(LHS) && !isa<Constant>(RHS))
1117     std::swap(LHS, RHS);
1118
1119   // Canonicalize mul by power of 2 to the RHS.
1120   if (UseAdd && LHS->hasOneUse() && isValueAvailable(LHS))
1121     if (isMulPowOf2(LHS))
1122       std::swap(LHS, RHS);
1123
1124   // Canonicalize shift immediate to the RHS.
1125   if (UseAdd && LHS->hasOneUse() && isValueAvailable(LHS))
1126     if (const auto *SI = dyn_cast<BinaryOperator>(LHS))
1127       if (isa<ConstantInt>(SI->getOperand(1)))
1128         if (SI->getOpcode() == Instruction::Shl  ||
1129             SI->getOpcode() == Instruction::LShr ||
1130             SI->getOpcode() == Instruction::AShr   )
1131           std::swap(LHS, RHS);
1132
1133   unsigned LHSReg = getRegForValue(LHS);
1134   if (!LHSReg)
1135     return 0;
1136   bool LHSIsKill = hasTrivialKill(LHS);
1137
1138   if (NeedExtend)
1139     LHSReg = emitIntExt(SrcVT, LHSReg, RetVT, IsZExt);
1140
1141   unsigned ResultReg = 0;
1142   if (const auto *C = dyn_cast<ConstantInt>(RHS)) {
1143     uint64_t Imm = IsZExt ? C->getZExtValue() : C->getSExtValue();
1144     if (C->isNegative())
1145       ResultReg = emitAddSub_ri(!UseAdd, RetVT, LHSReg, LHSIsKill, -Imm,
1146                                 SetFlags, WantResult);
1147     else
1148       ResultReg = emitAddSub_ri(UseAdd, RetVT, LHSReg, LHSIsKill, Imm, SetFlags,
1149                                 WantResult);
1150   } else if (const auto *C = dyn_cast<Constant>(RHS))
1151     if (C->isNullValue())
1152       ResultReg = emitAddSub_ri(UseAdd, RetVT, LHSReg, LHSIsKill, 0, SetFlags,
1153                                 WantResult);
1154
1155   if (ResultReg)
1156     return ResultReg;
1157
1158   // Only extend the RHS within the instruction if there is a valid extend type.
1159   if (ExtendType != AArch64_AM::InvalidShiftExtend && RHS->hasOneUse() &&
1160       isValueAvailable(RHS)) {
1161     if (const auto *SI = dyn_cast<BinaryOperator>(RHS))
1162       if (const auto *C = dyn_cast<ConstantInt>(SI->getOperand(1)))
1163         if ((SI->getOpcode() == Instruction::Shl) && (C->getZExtValue() < 4)) {
1164           unsigned RHSReg = getRegForValue(SI->getOperand(0));
1165           if (!RHSReg)
1166             return 0;
1167           bool RHSIsKill = hasTrivialKill(SI->getOperand(0));
1168           return emitAddSub_rx(UseAdd, RetVT, LHSReg, LHSIsKill, RHSReg,
1169                                RHSIsKill, ExtendType, C->getZExtValue(),
1170                                SetFlags, WantResult);
1171         }
1172     unsigned RHSReg = getRegForValue(RHS);
1173     if (!RHSReg)
1174       return 0;
1175     bool RHSIsKill = hasTrivialKill(RHS);
1176     return emitAddSub_rx(UseAdd, RetVT, LHSReg, LHSIsKill, RHSReg, RHSIsKill,
1177                          ExtendType, 0, SetFlags, WantResult);
1178   }
1179
1180   // Check if the mul can be folded into the instruction.
1181   if (RHS->hasOneUse() && isValueAvailable(RHS)) {
1182     if (isMulPowOf2(RHS)) {
1183       const Value *MulLHS = cast<MulOperator>(RHS)->getOperand(0);
1184       const Value *MulRHS = cast<MulOperator>(RHS)->getOperand(1);
1185
1186       if (const auto *C = dyn_cast<ConstantInt>(MulLHS))
1187         if (C->getValue().isPowerOf2())
1188           std::swap(MulLHS, MulRHS);
1189
1190       assert(isa<ConstantInt>(MulRHS) && "Expected a ConstantInt.");
1191       uint64_t ShiftVal = cast<ConstantInt>(MulRHS)->getValue().logBase2();
1192       unsigned RHSReg = getRegForValue(MulLHS);
1193       if (!RHSReg)
1194         return 0;
1195       bool RHSIsKill = hasTrivialKill(MulLHS);
1196       ResultReg = emitAddSub_rs(UseAdd, RetVT, LHSReg, LHSIsKill, RHSReg,
1197                                 RHSIsKill, AArch64_AM::LSL, ShiftVal, SetFlags,
1198                                 WantResult);
1199       if (ResultReg)
1200         return ResultReg;
1201     }
1202   }
1203
1204   // Check if the shift can be folded into the instruction.
1205   if (RHS->hasOneUse() && isValueAvailable(RHS)) {
1206     if (const auto *SI = dyn_cast<BinaryOperator>(RHS)) {
1207       if (const auto *C = dyn_cast<ConstantInt>(SI->getOperand(1))) {
1208         AArch64_AM::ShiftExtendType ShiftType = AArch64_AM::InvalidShiftExtend;
1209         switch (SI->getOpcode()) {
1210         default: break;
1211         case Instruction::Shl:  ShiftType = AArch64_AM::LSL; break;
1212         case Instruction::LShr: ShiftType = AArch64_AM::LSR; break;
1213         case Instruction::AShr: ShiftType = AArch64_AM::ASR; break;
1214         }
1215         uint64_t ShiftVal = C->getZExtValue();
1216         if (ShiftType != AArch64_AM::InvalidShiftExtend) {
1217           unsigned RHSReg = getRegForValue(SI->getOperand(0));
1218           if (!RHSReg)
1219             return 0;
1220           bool RHSIsKill = hasTrivialKill(SI->getOperand(0));
1221           ResultReg = emitAddSub_rs(UseAdd, RetVT, LHSReg, LHSIsKill, RHSReg,
1222                                     RHSIsKill, ShiftType, ShiftVal, SetFlags,
1223                                     WantResult);
1224           if (ResultReg)
1225             return ResultReg;
1226         }
1227       }
1228     }
1229   }
1230
1231   unsigned RHSReg = getRegForValue(RHS);
1232   if (!RHSReg)
1233     return 0;
1234   bool RHSIsKill = hasTrivialKill(RHS);
1235
1236   if (NeedExtend)
1237     RHSReg = emitIntExt(SrcVT, RHSReg, RetVT, IsZExt);
1238
1239   return emitAddSub_rr(UseAdd, RetVT, LHSReg, LHSIsKill, RHSReg, RHSIsKill,
1240                        SetFlags, WantResult);
1241 }
1242
1243 unsigned AArch64FastISel::emitAddSub_rr(bool UseAdd, MVT RetVT, unsigned LHSReg,
1244                                         bool LHSIsKill, unsigned RHSReg,
1245                                         bool RHSIsKill, bool SetFlags,
1246                                         bool WantResult) {
1247   assert(LHSReg && RHSReg && "Invalid register number.");
1248
1249   if (RetVT != MVT::i32 && RetVT != MVT::i64)
1250     return 0;
1251
1252   static const unsigned OpcTable[2][2][2] = {
1253     { { AArch64::SUBWrr,  AArch64::SUBXrr  },
1254       { AArch64::ADDWrr,  AArch64::ADDXrr  }  },
1255     { { AArch64::SUBSWrr, AArch64::SUBSXrr },
1256       { AArch64::ADDSWrr, AArch64::ADDSXrr }  }
1257   };
1258   bool Is64Bit = RetVT == MVT::i64;
1259   unsigned Opc = OpcTable[SetFlags][UseAdd][Is64Bit];
1260   const TargetRegisterClass *RC =
1261       Is64Bit ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
1262   unsigned ResultReg;
1263   if (WantResult)
1264     ResultReg = createResultReg(RC);
1265   else
1266     ResultReg = Is64Bit ? AArch64::XZR : AArch64::WZR;
1267
1268   const MCInstrDesc &II = TII.get(Opc);
1269   LHSReg = constrainOperandRegClass(II, LHSReg, II.getNumDefs());
1270   RHSReg = constrainOperandRegClass(II, RHSReg, II.getNumDefs() + 1);
1271   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1272       .addReg(LHSReg, getKillRegState(LHSIsKill))
1273       .addReg(RHSReg, getKillRegState(RHSIsKill));
1274   return ResultReg;
1275 }
1276
1277 unsigned AArch64FastISel::emitAddSub_ri(bool UseAdd, MVT RetVT, unsigned LHSReg,
1278                                         bool LHSIsKill, uint64_t Imm,
1279                                         bool SetFlags, bool WantResult) {
1280   assert(LHSReg && "Invalid register number.");
1281
1282   if (RetVT != MVT::i32 && RetVT != MVT::i64)
1283     return 0;
1284
1285   unsigned ShiftImm;
1286   if (isUInt<12>(Imm))
1287     ShiftImm = 0;
1288   else if ((Imm & 0xfff000) == Imm) {
1289     ShiftImm = 12;
1290     Imm >>= 12;
1291   } else
1292     return 0;
1293
1294   static const unsigned OpcTable[2][2][2] = {
1295     { { AArch64::SUBWri,  AArch64::SUBXri  },
1296       { AArch64::ADDWri,  AArch64::ADDXri  }  },
1297     { { AArch64::SUBSWri, AArch64::SUBSXri },
1298       { AArch64::ADDSWri, AArch64::ADDSXri }  }
1299   };
1300   bool Is64Bit = RetVT == MVT::i64;
1301   unsigned Opc = OpcTable[SetFlags][UseAdd][Is64Bit];
1302   const TargetRegisterClass *RC;
1303   if (SetFlags)
1304     RC = Is64Bit ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
1305   else
1306     RC = Is64Bit ? &AArch64::GPR64spRegClass : &AArch64::GPR32spRegClass;
1307   unsigned ResultReg;
1308   if (WantResult)
1309     ResultReg = createResultReg(RC);
1310   else
1311     ResultReg = Is64Bit ? AArch64::XZR : AArch64::WZR;
1312
1313   const MCInstrDesc &II = TII.get(Opc);
1314   LHSReg = constrainOperandRegClass(II, LHSReg, II.getNumDefs());
1315   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1316       .addReg(LHSReg, getKillRegState(LHSIsKill))
1317       .addImm(Imm)
1318       .addImm(getShifterImm(AArch64_AM::LSL, ShiftImm));
1319   return ResultReg;
1320 }
1321
1322 unsigned AArch64FastISel::emitAddSub_rs(bool UseAdd, MVT RetVT, unsigned LHSReg,
1323                                         bool LHSIsKill, unsigned RHSReg,
1324                                         bool RHSIsKill,
1325                                         AArch64_AM::ShiftExtendType ShiftType,
1326                                         uint64_t ShiftImm, bool SetFlags,
1327                                         bool WantResult) {
1328   assert(LHSReg && RHSReg && "Invalid register number.");
1329
1330   if (RetVT != MVT::i32 && RetVT != MVT::i64)
1331     return 0;
1332
1333   // Don't deal with undefined shifts.
1334   if (ShiftImm >= RetVT.getSizeInBits())
1335     return 0;
1336
1337   static const unsigned OpcTable[2][2][2] = {
1338     { { AArch64::SUBWrs,  AArch64::SUBXrs  },
1339       { AArch64::ADDWrs,  AArch64::ADDXrs  }  },
1340     { { AArch64::SUBSWrs, AArch64::SUBSXrs },
1341       { AArch64::ADDSWrs, AArch64::ADDSXrs }  }
1342   };
1343   bool Is64Bit = RetVT == MVT::i64;
1344   unsigned Opc = OpcTable[SetFlags][UseAdd][Is64Bit];
1345   const TargetRegisterClass *RC =
1346       Is64Bit ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
1347   unsigned ResultReg;
1348   if (WantResult)
1349     ResultReg = createResultReg(RC);
1350   else
1351     ResultReg = Is64Bit ? AArch64::XZR : AArch64::WZR;
1352
1353   const MCInstrDesc &II = TII.get(Opc);
1354   LHSReg = constrainOperandRegClass(II, LHSReg, II.getNumDefs());
1355   RHSReg = constrainOperandRegClass(II, RHSReg, II.getNumDefs() + 1);
1356   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1357       .addReg(LHSReg, getKillRegState(LHSIsKill))
1358       .addReg(RHSReg, getKillRegState(RHSIsKill))
1359       .addImm(getShifterImm(ShiftType, ShiftImm));
1360   return ResultReg;
1361 }
1362
1363 unsigned AArch64FastISel::emitAddSub_rx(bool UseAdd, MVT RetVT, unsigned LHSReg,
1364                                         bool LHSIsKill, unsigned RHSReg,
1365                                         bool RHSIsKill,
1366                                         AArch64_AM::ShiftExtendType ExtType,
1367                                         uint64_t ShiftImm, bool SetFlags,
1368                                         bool WantResult) {
1369   assert(LHSReg && RHSReg && "Invalid register number.");
1370
1371   if (RetVT != MVT::i32 && RetVT != MVT::i64)
1372     return 0;
1373
1374   if (ShiftImm >= 4)
1375     return 0;
1376
1377   static const unsigned OpcTable[2][2][2] = {
1378     { { AArch64::SUBWrx,  AArch64::SUBXrx  },
1379       { AArch64::ADDWrx,  AArch64::ADDXrx  }  },
1380     { { AArch64::SUBSWrx, AArch64::SUBSXrx },
1381       { AArch64::ADDSWrx, AArch64::ADDSXrx }  }
1382   };
1383   bool Is64Bit = RetVT == MVT::i64;
1384   unsigned Opc = OpcTable[SetFlags][UseAdd][Is64Bit];
1385   const TargetRegisterClass *RC = nullptr;
1386   if (SetFlags)
1387     RC = Is64Bit ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
1388   else
1389     RC = Is64Bit ? &AArch64::GPR64spRegClass : &AArch64::GPR32spRegClass;
1390   unsigned ResultReg;
1391   if (WantResult)
1392     ResultReg = createResultReg(RC);
1393   else
1394     ResultReg = Is64Bit ? AArch64::XZR : AArch64::WZR;
1395
1396   const MCInstrDesc &II = TII.get(Opc);
1397   LHSReg = constrainOperandRegClass(II, LHSReg, II.getNumDefs());
1398   RHSReg = constrainOperandRegClass(II, RHSReg, II.getNumDefs() + 1);
1399   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II, ResultReg)
1400       .addReg(LHSReg, getKillRegState(LHSIsKill))
1401       .addReg(RHSReg, getKillRegState(RHSIsKill))
1402       .addImm(getArithExtendImm(ExtType, ShiftImm));
1403   return ResultReg;
1404 }
1405
1406 bool AArch64FastISel::emitCmp(const Value *LHS, const Value *RHS, bool IsZExt) {
1407   Type *Ty = LHS->getType();
1408   EVT EVT = TLI.getValueType(DL, Ty, true);
1409   if (!EVT.isSimple())
1410     return false;
1411   MVT VT = EVT.getSimpleVT();
1412
1413   switch (VT.SimpleTy) {
1414   default:
1415     return false;
1416   case MVT::i1:
1417   case MVT::i8:
1418   case MVT::i16:
1419   case MVT::i32:
1420   case MVT::i64:
1421     return emitICmp(VT, LHS, RHS, IsZExt);
1422   case MVT::f32:
1423   case MVT::f64:
1424     return emitFCmp(VT, LHS, RHS);
1425   }
1426 }
1427
1428 bool AArch64FastISel::emitICmp(MVT RetVT, const Value *LHS, const Value *RHS,
1429                                bool IsZExt) {
1430   return emitSub(RetVT, LHS, RHS, /*SetFlags=*/true, /*WantResult=*/false,
1431                  IsZExt) != 0;
1432 }
1433
1434 bool AArch64FastISel::emitICmp_ri(MVT RetVT, unsigned LHSReg, bool LHSIsKill,
1435                                   uint64_t Imm) {
1436   return emitAddSub_ri(/*UseAdd=*/false, RetVT, LHSReg, LHSIsKill, Imm,
1437                        /*SetFlags=*/true, /*WantResult=*/false) != 0;
1438 }
1439
1440 bool AArch64FastISel::emitFCmp(MVT RetVT, const Value *LHS, const Value *RHS) {
1441   if (RetVT != MVT::f32 && RetVT != MVT::f64)
1442     return false;
1443
1444   // Check to see if the 2nd operand is a constant that we can encode directly
1445   // in the compare.
1446   bool UseImm = false;
1447   if (const auto *CFP = dyn_cast<ConstantFP>(RHS))
1448     if (CFP->isZero() && !CFP->isNegative())
1449       UseImm = true;
1450
1451   unsigned LHSReg = getRegForValue(LHS);
1452   if (!LHSReg)
1453     return false;
1454   bool LHSIsKill = hasTrivialKill(LHS);
1455
1456   if (UseImm) {
1457     unsigned Opc = (RetVT == MVT::f64) ? AArch64::FCMPDri : AArch64::FCMPSri;
1458     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(Opc))
1459         .addReg(LHSReg, getKillRegState(LHSIsKill));
1460     return true;
1461   }
1462
1463   unsigned RHSReg = getRegForValue(RHS);
1464   if (!RHSReg)
1465     return false;
1466   bool RHSIsKill = hasTrivialKill(RHS);
1467
1468   unsigned Opc = (RetVT == MVT::f64) ? AArch64::FCMPDrr : AArch64::FCMPSrr;
1469   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(Opc))
1470       .addReg(LHSReg, getKillRegState(LHSIsKill))
1471       .addReg(RHSReg, getKillRegState(RHSIsKill));
1472   return true;
1473 }
1474
1475 unsigned AArch64FastISel::emitAdd(MVT RetVT, const Value *LHS, const Value *RHS,
1476                                   bool SetFlags, bool WantResult, bool IsZExt) {
1477   return emitAddSub(/*UseAdd=*/true, RetVT, LHS, RHS, SetFlags, WantResult,
1478                     IsZExt);
1479 }
1480
1481 /// \brief This method is a wrapper to simplify add emission.
1482 ///
1483 /// First try to emit an add with an immediate operand using emitAddSub_ri. If
1484 /// that fails, then try to materialize the immediate into a register and use
1485 /// emitAddSub_rr instead.
1486 unsigned AArch64FastISel::emitAdd_ri_(MVT VT, unsigned Op0, bool Op0IsKill,
1487                                       int64_t Imm) {
1488   unsigned ResultReg;
1489   if (Imm < 0)
1490     ResultReg = emitAddSub_ri(false, VT, Op0, Op0IsKill, -Imm);
1491   else
1492     ResultReg = emitAddSub_ri(true, VT, Op0, Op0IsKill, Imm);
1493
1494   if (ResultReg)
1495     return ResultReg;
1496
1497   unsigned CReg = fastEmit_i(VT, VT, ISD::Constant, Imm);
1498   if (!CReg)
1499     return 0;
1500
1501   ResultReg = emitAddSub_rr(true, VT, Op0, Op0IsKill, CReg, true);
1502   return ResultReg;
1503 }
1504
1505 unsigned AArch64FastISel::emitSub(MVT RetVT, const Value *LHS, const Value *RHS,
1506                                   bool SetFlags, bool WantResult, bool IsZExt) {
1507   return emitAddSub(/*UseAdd=*/false, RetVT, LHS, RHS, SetFlags, WantResult,
1508                     IsZExt);
1509 }
1510
1511 unsigned AArch64FastISel::emitSubs_rr(MVT RetVT, unsigned LHSReg,
1512                                       bool LHSIsKill, unsigned RHSReg,
1513                                       bool RHSIsKill, bool WantResult) {
1514   return emitAddSub_rr(/*UseAdd=*/false, RetVT, LHSReg, LHSIsKill, RHSReg,
1515                        RHSIsKill, /*SetFlags=*/true, WantResult);
1516 }
1517
1518 unsigned AArch64FastISel::emitSubs_rs(MVT RetVT, unsigned LHSReg,
1519                                       bool LHSIsKill, unsigned RHSReg,
1520                                       bool RHSIsKill,
1521                                       AArch64_AM::ShiftExtendType ShiftType,
1522                                       uint64_t ShiftImm, bool WantResult) {
1523   return emitAddSub_rs(/*UseAdd=*/false, RetVT, LHSReg, LHSIsKill, RHSReg,
1524                        RHSIsKill, ShiftType, ShiftImm, /*SetFlags=*/true,
1525                        WantResult);
1526 }
1527
1528 unsigned AArch64FastISel::emitLogicalOp(unsigned ISDOpc, MVT RetVT,
1529                                         const Value *LHS, const Value *RHS) {
1530   // Canonicalize immediates to the RHS first.
1531   if (isa<ConstantInt>(LHS) && !isa<ConstantInt>(RHS))
1532     std::swap(LHS, RHS);
1533
1534   // Canonicalize mul by power-of-2 to the RHS.
1535   if (LHS->hasOneUse() && isValueAvailable(LHS))
1536     if (isMulPowOf2(LHS))
1537       std::swap(LHS, RHS);
1538
1539   // Canonicalize shift immediate to the RHS.
1540   if (LHS->hasOneUse() && isValueAvailable(LHS))
1541     if (const auto *SI = dyn_cast<ShlOperator>(LHS))
1542       if (isa<ConstantInt>(SI->getOperand(1)))
1543         std::swap(LHS, RHS);
1544
1545   unsigned LHSReg = getRegForValue(LHS);
1546   if (!LHSReg)
1547     return 0;
1548   bool LHSIsKill = hasTrivialKill(LHS);
1549
1550   unsigned ResultReg = 0;
1551   if (const auto *C = dyn_cast<ConstantInt>(RHS)) {
1552     uint64_t Imm = C->getZExtValue();
1553     ResultReg = emitLogicalOp_ri(ISDOpc, RetVT, LHSReg, LHSIsKill, Imm);
1554   }
1555   if (ResultReg)
1556     return ResultReg;
1557
1558   // Check if the mul can be folded into the instruction.
1559   if (RHS->hasOneUse() && isValueAvailable(RHS)) {
1560     if (isMulPowOf2(RHS)) {
1561       const Value *MulLHS = cast<MulOperator>(RHS)->getOperand(0);
1562       const Value *MulRHS = cast<MulOperator>(RHS)->getOperand(1);
1563
1564       if (const auto *C = dyn_cast<ConstantInt>(MulLHS))
1565         if (C->getValue().isPowerOf2())
1566           std::swap(MulLHS, MulRHS);
1567
1568       assert(isa<ConstantInt>(MulRHS) && "Expected a ConstantInt.");
1569       uint64_t ShiftVal = cast<ConstantInt>(MulRHS)->getValue().logBase2();
1570
1571       unsigned RHSReg = getRegForValue(MulLHS);
1572       if (!RHSReg)
1573         return 0;
1574       bool RHSIsKill = hasTrivialKill(MulLHS);
1575       ResultReg = emitLogicalOp_rs(ISDOpc, RetVT, LHSReg, LHSIsKill, RHSReg,
1576                                    RHSIsKill, ShiftVal);
1577       if (ResultReg)
1578         return ResultReg;
1579     }
1580   }
1581
1582   // Check if the shift can be folded into the instruction.
1583   if (RHS->hasOneUse() && isValueAvailable(RHS)) {
1584     if (const auto *SI = dyn_cast<ShlOperator>(RHS))
1585       if (const auto *C = dyn_cast<ConstantInt>(SI->getOperand(1))) {
1586         uint64_t ShiftVal = C->getZExtValue();
1587         unsigned RHSReg = getRegForValue(SI->getOperand(0));
1588         if (!RHSReg)
1589           return 0;
1590         bool RHSIsKill = hasTrivialKill(SI->getOperand(0));
1591         ResultReg = emitLogicalOp_rs(ISDOpc, RetVT, LHSReg, LHSIsKill, RHSReg,
1592                                      RHSIsKill, ShiftVal);
1593         if (ResultReg)
1594           return ResultReg;
1595       }
1596   }
1597
1598   unsigned RHSReg = getRegForValue(RHS);
1599   if (!RHSReg)
1600     return 0;
1601   bool RHSIsKill = hasTrivialKill(RHS);
1602
1603   MVT VT = std::max(MVT::i32, RetVT.SimpleTy);
1604   ResultReg = fastEmit_rr(VT, VT, ISDOpc, LHSReg, LHSIsKill, RHSReg, RHSIsKill);
1605   if (RetVT >= MVT::i8 && RetVT <= MVT::i16) {
1606     uint64_t Mask = (RetVT == MVT::i8) ? 0xff : 0xffff;
1607     ResultReg = emitAnd_ri(MVT::i32, ResultReg, /*IsKill=*/true, Mask);
1608   }
1609   return ResultReg;
1610 }
1611
1612 unsigned AArch64FastISel::emitLogicalOp_ri(unsigned ISDOpc, MVT RetVT,
1613                                            unsigned LHSReg, bool LHSIsKill,
1614                                            uint64_t Imm) {
1615   assert((ISD::AND + 1 == ISD::OR) && (ISD::AND + 2 == ISD::XOR) &&
1616          "ISD nodes are not consecutive!");
1617   static const unsigned OpcTable[3][2] = {
1618     { AArch64::ANDWri, AArch64::ANDXri },
1619     { AArch64::ORRWri, AArch64::ORRXri },
1620     { AArch64::EORWri, AArch64::EORXri }
1621   };
1622   const TargetRegisterClass *RC;
1623   unsigned Opc;
1624   unsigned RegSize;
1625   switch (RetVT.SimpleTy) {
1626   default:
1627     return 0;
1628   case MVT::i1:
1629   case MVT::i8:
1630   case MVT::i16:
1631   case MVT::i32: {
1632     unsigned Idx = ISDOpc - ISD::AND;
1633     Opc = OpcTable[Idx][0];
1634     RC = &AArch64::GPR32spRegClass;
1635     RegSize = 32;
1636     break;
1637   }
1638   case MVT::i64:
1639     Opc = OpcTable[ISDOpc - ISD::AND][1];
1640     RC = &AArch64::GPR64spRegClass;
1641     RegSize = 64;
1642     break;
1643   }
1644
1645   if (!AArch64_AM::isLogicalImmediate(Imm, RegSize))
1646     return 0;
1647
1648   unsigned ResultReg =
1649       fastEmitInst_ri(Opc, RC, LHSReg, LHSIsKill,
1650                       AArch64_AM::encodeLogicalImmediate(Imm, RegSize));
1651   if (RetVT >= MVT::i8 && RetVT <= MVT::i16 && ISDOpc != ISD::AND) {
1652     uint64_t Mask = (RetVT == MVT::i8) ? 0xff : 0xffff;
1653     ResultReg = emitAnd_ri(MVT::i32, ResultReg, /*IsKill=*/true, Mask);
1654   }
1655   return ResultReg;
1656 }
1657
1658 unsigned AArch64FastISel::emitLogicalOp_rs(unsigned ISDOpc, MVT RetVT,
1659                                            unsigned LHSReg, bool LHSIsKill,
1660                                            unsigned RHSReg, bool RHSIsKill,
1661                                            uint64_t ShiftImm) {
1662   assert((ISD::AND + 1 == ISD::OR) && (ISD::AND + 2 == ISD::XOR) &&
1663          "ISD nodes are not consecutive!");
1664   static const unsigned OpcTable[3][2] = {
1665     { AArch64::ANDWrs, AArch64::ANDXrs },
1666     { AArch64::ORRWrs, AArch64::ORRXrs },
1667     { AArch64::EORWrs, AArch64::EORXrs }
1668   };
1669
1670   // Don't deal with undefined shifts.
1671   if (ShiftImm >= RetVT.getSizeInBits())
1672     return 0;
1673
1674   const TargetRegisterClass *RC;
1675   unsigned Opc;
1676   switch (RetVT.SimpleTy) {
1677   default:
1678     return 0;
1679   case MVT::i1:
1680   case MVT::i8:
1681   case MVT::i16:
1682   case MVT::i32:
1683     Opc = OpcTable[ISDOpc - ISD::AND][0];
1684     RC = &AArch64::GPR32RegClass;
1685     break;
1686   case MVT::i64:
1687     Opc = OpcTable[ISDOpc - ISD::AND][1];
1688     RC = &AArch64::GPR64RegClass;
1689     break;
1690   }
1691   unsigned ResultReg =
1692       fastEmitInst_rri(Opc, RC, LHSReg, LHSIsKill, RHSReg, RHSIsKill,
1693                        AArch64_AM::getShifterImm(AArch64_AM::LSL, ShiftImm));
1694   if (RetVT >= MVT::i8 && RetVT <= MVT::i16) {
1695     uint64_t Mask = (RetVT == MVT::i8) ? 0xff : 0xffff;
1696     ResultReg = emitAnd_ri(MVT::i32, ResultReg, /*IsKill=*/true, Mask);
1697   }
1698   return ResultReg;
1699 }
1700
1701 unsigned AArch64FastISel::emitAnd_ri(MVT RetVT, unsigned LHSReg, bool LHSIsKill,
1702                                      uint64_t Imm) {
1703   return emitLogicalOp_ri(ISD::AND, RetVT, LHSReg, LHSIsKill, Imm);
1704 }
1705
1706 unsigned AArch64FastISel::emitLoad(MVT VT, MVT RetVT, Address Addr,
1707                                    bool WantZExt, MachineMemOperand *MMO) {
1708   if (!TLI.allowsMisalignedMemoryAccesses(VT))
1709     return 0;
1710
1711   // Simplify this down to something we can handle.
1712   if (!simplifyAddress(Addr, VT))
1713     return 0;
1714
1715   unsigned ScaleFactor = getImplicitScaleFactor(VT);
1716   if (!ScaleFactor)
1717     llvm_unreachable("Unexpected value type.");
1718
1719   // Negative offsets require unscaled, 9-bit, signed immediate offsets.
1720   // Otherwise, we try using scaled, 12-bit, unsigned immediate offsets.
1721   bool UseScaled = true;
1722   if ((Addr.getOffset() < 0) || (Addr.getOffset() & (ScaleFactor - 1))) {
1723     UseScaled = false;
1724     ScaleFactor = 1;
1725   }
1726
1727   static const unsigned GPOpcTable[2][8][4] = {
1728     // Sign-extend.
1729     { { AArch64::LDURSBWi,  AArch64::LDURSHWi,  AArch64::LDURWi,
1730         AArch64::LDURXi  },
1731       { AArch64::LDURSBXi,  AArch64::LDURSHXi,  AArch64::LDURSWi,
1732         AArch64::LDURXi  },
1733       { AArch64::LDRSBWui,  AArch64::LDRSHWui,  AArch64::LDRWui,
1734         AArch64::LDRXui  },
1735       { AArch64::LDRSBXui,  AArch64::LDRSHXui,  AArch64::LDRSWui,
1736         AArch64::LDRXui  },
1737       { AArch64::LDRSBWroX, AArch64::LDRSHWroX, AArch64::LDRWroX,
1738         AArch64::LDRXroX },
1739       { AArch64::LDRSBXroX, AArch64::LDRSHXroX, AArch64::LDRSWroX,
1740         AArch64::LDRXroX },
1741       { AArch64::LDRSBWroW, AArch64::LDRSHWroW, AArch64::LDRWroW,
1742         AArch64::LDRXroW },
1743       { AArch64::LDRSBXroW, AArch64::LDRSHXroW, AArch64::LDRSWroW,
1744         AArch64::LDRXroW }
1745     },
1746     // Zero-extend.
1747     { { AArch64::LDURBBi,   AArch64::LDURHHi,   AArch64::LDURWi,
1748         AArch64::LDURXi  },
1749       { AArch64::LDURBBi,   AArch64::LDURHHi,   AArch64::LDURWi,
1750         AArch64::LDURXi  },
1751       { AArch64::LDRBBui,   AArch64::LDRHHui,   AArch64::LDRWui,
1752         AArch64::LDRXui  },
1753       { AArch64::LDRBBui,   AArch64::LDRHHui,   AArch64::LDRWui,
1754         AArch64::LDRXui  },
1755       { AArch64::LDRBBroX,  AArch64::LDRHHroX,  AArch64::LDRWroX,
1756         AArch64::LDRXroX },
1757       { AArch64::LDRBBroX,  AArch64::LDRHHroX,  AArch64::LDRWroX,
1758         AArch64::LDRXroX },
1759       { AArch64::LDRBBroW,  AArch64::LDRHHroW,  AArch64::LDRWroW,
1760         AArch64::LDRXroW },
1761       { AArch64::LDRBBroW,  AArch64::LDRHHroW,  AArch64::LDRWroW,
1762         AArch64::LDRXroW }
1763     }
1764   };
1765
1766   static const unsigned FPOpcTable[4][2] = {
1767     { AArch64::LDURSi,  AArch64::LDURDi  },
1768     { AArch64::LDRSui,  AArch64::LDRDui  },
1769     { AArch64::LDRSroX, AArch64::LDRDroX },
1770     { AArch64::LDRSroW, AArch64::LDRDroW }
1771   };
1772
1773   unsigned Opc;
1774   const TargetRegisterClass *RC;
1775   bool UseRegOffset = Addr.isRegBase() && !Addr.getOffset() && Addr.getReg() &&
1776                       Addr.getOffsetReg();
1777   unsigned Idx = UseRegOffset ? 2 : UseScaled ? 1 : 0;
1778   if (Addr.getExtendType() == AArch64_AM::UXTW ||
1779       Addr.getExtendType() == AArch64_AM::SXTW)
1780     Idx++;
1781
1782   bool IsRet64Bit = RetVT == MVT::i64;
1783   switch (VT.SimpleTy) {
1784   default:
1785     llvm_unreachable("Unexpected value type.");
1786   case MVT::i1: // Intentional fall-through.
1787   case MVT::i8:
1788     Opc = GPOpcTable[WantZExt][2 * Idx + IsRet64Bit][0];
1789     RC = (IsRet64Bit && !WantZExt) ?
1790              &AArch64::GPR64RegClass: &AArch64::GPR32RegClass;
1791     break;
1792   case MVT::i16:
1793     Opc = GPOpcTable[WantZExt][2 * Idx + IsRet64Bit][1];
1794     RC = (IsRet64Bit && !WantZExt) ?
1795              &AArch64::GPR64RegClass: &AArch64::GPR32RegClass;
1796     break;
1797   case MVT::i32:
1798     Opc = GPOpcTable[WantZExt][2 * Idx + IsRet64Bit][2];
1799     RC = (IsRet64Bit && !WantZExt) ?
1800              &AArch64::GPR64RegClass: &AArch64::GPR32RegClass;
1801     break;
1802   case MVT::i64:
1803     Opc = GPOpcTable[WantZExt][2 * Idx + IsRet64Bit][3];
1804     RC = &AArch64::GPR64RegClass;
1805     break;
1806   case MVT::f32:
1807     Opc = FPOpcTable[Idx][0];
1808     RC = &AArch64::FPR32RegClass;
1809     break;
1810   case MVT::f64:
1811     Opc = FPOpcTable[Idx][1];
1812     RC = &AArch64::FPR64RegClass;
1813     break;
1814   }
1815
1816   // Create the base instruction, then add the operands.
1817   unsigned ResultReg = createResultReg(RC);
1818   MachineInstrBuilder MIB = BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1819                                     TII.get(Opc), ResultReg);
1820   addLoadStoreOperands(Addr, MIB, MachineMemOperand::MOLoad, ScaleFactor, MMO);
1821
1822   // Loading an i1 requires special handling.
1823   if (VT == MVT::i1) {
1824     unsigned ANDReg = emitAnd_ri(MVT::i32, ResultReg, /*IsKill=*/true, 1);
1825     assert(ANDReg && "Unexpected AND instruction emission failure.");
1826     ResultReg = ANDReg;
1827   }
1828
1829   // For zero-extending loads to 64bit we emit a 32bit load and then convert
1830   // the 32bit reg to a 64bit reg.
1831   if (WantZExt && RetVT == MVT::i64 && VT <= MVT::i32) {
1832     unsigned Reg64 = createResultReg(&AArch64::GPR64RegClass);
1833     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
1834             TII.get(AArch64::SUBREG_TO_REG), Reg64)
1835         .addImm(0)
1836         .addReg(ResultReg, getKillRegState(true))
1837         .addImm(AArch64::sub_32);
1838     ResultReg = Reg64;
1839   }
1840   return ResultReg;
1841 }
1842
1843 bool AArch64FastISel::selectAddSub(const Instruction *I) {
1844   MVT VT;
1845   if (!isTypeSupported(I->getType(), VT, /*IsVectorAllowed=*/true))
1846     return false;
1847
1848   if (VT.isVector())
1849     return selectOperator(I, I->getOpcode());
1850
1851   unsigned ResultReg;
1852   switch (I->getOpcode()) {
1853   default:
1854     llvm_unreachable("Unexpected instruction.");
1855   case Instruction::Add:
1856     ResultReg = emitAdd(VT, I->getOperand(0), I->getOperand(1));
1857     break;
1858   case Instruction::Sub:
1859     ResultReg = emitSub(VT, I->getOperand(0), I->getOperand(1));
1860     break;
1861   }
1862   if (!ResultReg)
1863     return false;
1864
1865   updateValueMap(I, ResultReg);
1866   return true;
1867 }
1868
1869 bool AArch64FastISel::selectLogicalOp(const Instruction *I) {
1870   MVT VT;
1871   if (!isTypeSupported(I->getType(), VT, /*IsVectorAllowed=*/true))
1872     return false;
1873
1874   if (VT.isVector())
1875     return selectOperator(I, I->getOpcode());
1876
1877   unsigned ResultReg;
1878   switch (I->getOpcode()) {
1879   default:
1880     llvm_unreachable("Unexpected instruction.");
1881   case Instruction::And:
1882     ResultReg = emitLogicalOp(ISD::AND, VT, I->getOperand(0), I->getOperand(1));
1883     break;
1884   case Instruction::Or:
1885     ResultReg = emitLogicalOp(ISD::OR, VT, I->getOperand(0), I->getOperand(1));
1886     break;
1887   case Instruction::Xor:
1888     ResultReg = emitLogicalOp(ISD::XOR, VT, I->getOperand(0), I->getOperand(1));
1889     break;
1890   }
1891   if (!ResultReg)
1892     return false;
1893
1894   updateValueMap(I, ResultReg);
1895   return true;
1896 }
1897
1898 bool AArch64FastISel::selectLoad(const Instruction *I) {
1899   MVT VT;
1900   // Verify we have a legal type before going any further.  Currently, we handle
1901   // simple types that will directly fit in a register (i32/f32/i64/f64) or
1902   // those that can be sign or zero-extended to a basic operation (i1/i8/i16).
1903   if (!isTypeSupported(I->getType(), VT, /*IsVectorAllowed=*/true) ||
1904       cast<LoadInst>(I)->isAtomic())
1905     return false;
1906
1907   // See if we can handle this address.
1908   Address Addr;
1909   if (!computeAddress(I->getOperand(0), Addr, I->getType()))
1910     return false;
1911
1912   // Fold the following sign-/zero-extend into the load instruction.
1913   bool WantZExt = true;
1914   MVT RetVT = VT;
1915   const Value *IntExtVal = nullptr;
1916   if (I->hasOneUse()) {
1917     if (const auto *ZE = dyn_cast<ZExtInst>(I->use_begin()->getUser())) {
1918       if (isTypeSupported(ZE->getType(), RetVT))
1919         IntExtVal = ZE;
1920       else
1921         RetVT = VT;
1922     } else if (const auto *SE = dyn_cast<SExtInst>(I->use_begin()->getUser())) {
1923       if (isTypeSupported(SE->getType(), RetVT))
1924         IntExtVal = SE;
1925       else
1926         RetVT = VT;
1927       WantZExt = false;
1928     }
1929   }
1930
1931   unsigned ResultReg =
1932       emitLoad(VT, RetVT, Addr, WantZExt, createMachineMemOperandFor(I));
1933   if (!ResultReg)
1934     return false;
1935
1936   // There are a few different cases we have to handle, because the load or the
1937   // sign-/zero-extend might not be selected by FastISel if we fall-back to
1938   // SelectionDAG. There is also an ordering issue when both instructions are in
1939   // different basic blocks.
1940   // 1.) The load instruction is selected by FastISel, but the integer extend
1941   //     not. This usually happens when the integer extend is in a different
1942   //     basic block and SelectionDAG took over for that basic block.
1943   // 2.) The load instruction is selected before the integer extend. This only
1944   //     happens when the integer extend is in a different basic block.
1945   // 3.) The load instruction is selected by SelectionDAG and the integer extend
1946   //     by FastISel. This happens if there are instructions between the load
1947   //     and the integer extend that couldn't be selected by FastISel.
1948   if (IntExtVal) {
1949     // The integer extend hasn't been emitted yet. FastISel or SelectionDAG
1950     // could select it. Emit a copy to subreg if necessary. FastISel will remove
1951     // it when it selects the integer extend.
1952     unsigned Reg = lookUpRegForValue(IntExtVal);
1953     auto *MI = MRI.getUniqueVRegDef(Reg);
1954     if (!MI) {
1955       if (RetVT == MVT::i64 && VT <= MVT::i32) {
1956         if (WantZExt) {
1957           // Delete the last emitted instruction from emitLoad (SUBREG_TO_REG).
1958           std::prev(FuncInfo.InsertPt)->eraseFromParent();
1959           ResultReg = std::prev(FuncInfo.InsertPt)->getOperand(0).getReg();
1960         } else
1961           ResultReg = fastEmitInst_extractsubreg(MVT::i32, ResultReg,
1962                                                  /*IsKill=*/true,
1963                                                  AArch64::sub_32);
1964       }
1965       updateValueMap(I, ResultReg);
1966       return true;
1967     }
1968
1969     // The integer extend has already been emitted - delete all the instructions
1970     // that have been emitted by the integer extend lowering code and use the
1971     // result from the load instruction directly.
1972     while (MI) {
1973       Reg = 0;
1974       for (auto &Opnd : MI->uses()) {
1975         if (Opnd.isReg()) {
1976           Reg = Opnd.getReg();
1977           break;
1978         }
1979       }
1980       MI->eraseFromParent();
1981       MI = nullptr;
1982       if (Reg)
1983         MI = MRI.getUniqueVRegDef(Reg);
1984     }
1985     updateValueMap(IntExtVal, ResultReg);
1986     return true;
1987   }
1988
1989   updateValueMap(I, ResultReg);
1990   return true;
1991 }
1992
1993 bool AArch64FastISel::emitStore(MVT VT, unsigned SrcReg, Address Addr,
1994                                 MachineMemOperand *MMO) {
1995   if (!TLI.allowsMisalignedMemoryAccesses(VT))
1996     return false;
1997
1998   // Simplify this down to something we can handle.
1999   if (!simplifyAddress(Addr, VT))
2000     return false;
2001
2002   unsigned ScaleFactor = getImplicitScaleFactor(VT);
2003   if (!ScaleFactor)
2004     llvm_unreachable("Unexpected value type.");
2005
2006   // Negative offsets require unscaled, 9-bit, signed immediate offsets.
2007   // Otherwise, we try using scaled, 12-bit, unsigned immediate offsets.
2008   bool UseScaled = true;
2009   if ((Addr.getOffset() < 0) || (Addr.getOffset() & (ScaleFactor - 1))) {
2010     UseScaled = false;
2011     ScaleFactor = 1;
2012   }
2013
2014   static const unsigned OpcTable[4][6] = {
2015     { AArch64::STURBBi,  AArch64::STURHHi,  AArch64::STURWi,  AArch64::STURXi,
2016       AArch64::STURSi,   AArch64::STURDi },
2017     { AArch64::STRBBui,  AArch64::STRHHui,  AArch64::STRWui,  AArch64::STRXui,
2018       AArch64::STRSui,   AArch64::STRDui },
2019     { AArch64::STRBBroX, AArch64::STRHHroX, AArch64::STRWroX, AArch64::STRXroX,
2020       AArch64::STRSroX,  AArch64::STRDroX },
2021     { AArch64::STRBBroW, AArch64::STRHHroW, AArch64::STRWroW, AArch64::STRXroW,
2022       AArch64::STRSroW,  AArch64::STRDroW }
2023   };
2024
2025   unsigned Opc;
2026   bool VTIsi1 = false;
2027   bool UseRegOffset = Addr.isRegBase() && !Addr.getOffset() && Addr.getReg() &&
2028                       Addr.getOffsetReg();
2029   unsigned Idx = UseRegOffset ? 2 : UseScaled ? 1 : 0;
2030   if (Addr.getExtendType() == AArch64_AM::UXTW ||
2031       Addr.getExtendType() == AArch64_AM::SXTW)
2032     Idx++;
2033
2034   switch (VT.SimpleTy) {
2035   default: llvm_unreachable("Unexpected value type.");
2036   case MVT::i1:  VTIsi1 = true;
2037   case MVT::i8:  Opc = OpcTable[Idx][0]; break;
2038   case MVT::i16: Opc = OpcTable[Idx][1]; break;
2039   case MVT::i32: Opc = OpcTable[Idx][2]; break;
2040   case MVT::i64: Opc = OpcTable[Idx][3]; break;
2041   case MVT::f32: Opc = OpcTable[Idx][4]; break;
2042   case MVT::f64: Opc = OpcTable[Idx][5]; break;
2043   }
2044
2045   // Storing an i1 requires special handling.
2046   if (VTIsi1 && SrcReg != AArch64::WZR) {
2047     unsigned ANDReg = emitAnd_ri(MVT::i32, SrcReg, /*TODO:IsKill=*/false, 1);
2048     assert(ANDReg && "Unexpected AND instruction emission failure.");
2049     SrcReg = ANDReg;
2050   }
2051   // Create the base instruction, then add the operands.
2052   const MCInstrDesc &II = TII.get(Opc);
2053   SrcReg = constrainOperandRegClass(II, SrcReg, II.getNumDefs());
2054   MachineInstrBuilder MIB =
2055       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II).addReg(SrcReg);
2056   addLoadStoreOperands(Addr, MIB, MachineMemOperand::MOStore, ScaleFactor, MMO);
2057
2058   return true;
2059 }
2060
2061 bool AArch64FastISel::selectStore(const Instruction *I) {
2062   MVT VT;
2063   const Value *Op0 = I->getOperand(0);
2064   // Verify we have a legal type before going any further.  Currently, we handle
2065   // simple types that will directly fit in a register (i32/f32/i64/f64) or
2066   // those that can be sign or zero-extended to a basic operation (i1/i8/i16).
2067   if (!isTypeSupported(Op0->getType(), VT, /*IsVectorAllowed=*/true) ||
2068       cast<StoreInst>(I)->isAtomic())
2069     return false;
2070
2071   // Get the value to be stored into a register. Use the zero register directly
2072   // when possible to avoid an unnecessary copy and a wasted register.
2073   unsigned SrcReg = 0;
2074   if (const auto *CI = dyn_cast<ConstantInt>(Op0)) {
2075     if (CI->isZero())
2076       SrcReg = (VT == MVT::i64) ? AArch64::XZR : AArch64::WZR;
2077   } else if (const auto *CF = dyn_cast<ConstantFP>(Op0)) {
2078     if (CF->isZero() && !CF->isNegative()) {
2079       VT = MVT::getIntegerVT(VT.getSizeInBits());
2080       SrcReg = (VT == MVT::i64) ? AArch64::XZR : AArch64::WZR;
2081     }
2082   }
2083
2084   if (!SrcReg)
2085     SrcReg = getRegForValue(Op0);
2086
2087   if (!SrcReg)
2088     return false;
2089
2090   // See if we can handle this address.
2091   Address Addr;
2092   if (!computeAddress(I->getOperand(1), Addr, I->getOperand(0)->getType()))
2093     return false;
2094
2095   if (!emitStore(VT, SrcReg, Addr, createMachineMemOperandFor(I)))
2096     return false;
2097   return true;
2098 }
2099
2100 static AArch64CC::CondCode getCompareCC(CmpInst::Predicate Pred) {
2101   switch (Pred) {
2102   case CmpInst::FCMP_ONE:
2103   case CmpInst::FCMP_UEQ:
2104   default:
2105     // AL is our "false" for now. The other two need more compares.
2106     return AArch64CC::AL;
2107   case CmpInst::ICMP_EQ:
2108   case CmpInst::FCMP_OEQ:
2109     return AArch64CC::EQ;
2110   case CmpInst::ICMP_SGT:
2111   case CmpInst::FCMP_OGT:
2112     return AArch64CC::GT;
2113   case CmpInst::ICMP_SGE:
2114   case CmpInst::FCMP_OGE:
2115     return AArch64CC::GE;
2116   case CmpInst::ICMP_UGT:
2117   case CmpInst::FCMP_UGT:
2118     return AArch64CC::HI;
2119   case CmpInst::FCMP_OLT:
2120     return AArch64CC::MI;
2121   case CmpInst::ICMP_ULE:
2122   case CmpInst::FCMP_OLE:
2123     return AArch64CC::LS;
2124   case CmpInst::FCMP_ORD:
2125     return AArch64CC::VC;
2126   case CmpInst::FCMP_UNO:
2127     return AArch64CC::VS;
2128   case CmpInst::FCMP_UGE:
2129     return AArch64CC::PL;
2130   case CmpInst::ICMP_SLT:
2131   case CmpInst::FCMP_ULT:
2132     return AArch64CC::LT;
2133   case CmpInst::ICMP_SLE:
2134   case CmpInst::FCMP_ULE:
2135     return AArch64CC::LE;
2136   case CmpInst::FCMP_UNE:
2137   case CmpInst::ICMP_NE:
2138     return AArch64CC::NE;
2139   case CmpInst::ICMP_UGE:
2140     return AArch64CC::HS;
2141   case CmpInst::ICMP_ULT:
2142     return AArch64CC::LO;
2143   }
2144 }
2145
2146 /// \brief Try to emit a combined compare-and-branch instruction.
2147 bool AArch64FastISel::emitCompareAndBranch(const BranchInst *BI) {
2148   assert(isa<CmpInst>(BI->getCondition()) && "Expected cmp instruction");
2149   const CmpInst *CI = cast<CmpInst>(BI->getCondition());
2150   CmpInst::Predicate Predicate = optimizeCmpPredicate(CI);
2151
2152   const Value *LHS = CI->getOperand(0);
2153   const Value *RHS = CI->getOperand(1);
2154
2155   MVT VT;
2156   if (!isTypeSupported(LHS->getType(), VT))
2157     return false;
2158
2159   unsigned BW = VT.getSizeInBits();
2160   if (BW > 64)
2161     return false;
2162
2163   MachineBasicBlock *TBB = FuncInfo.MBBMap[BI->getSuccessor(0)];
2164   MachineBasicBlock *FBB = FuncInfo.MBBMap[BI->getSuccessor(1)];
2165
2166   // Try to take advantage of fallthrough opportunities.
2167   if (FuncInfo.MBB->isLayoutSuccessor(TBB)) {
2168     std::swap(TBB, FBB);
2169     Predicate = CmpInst::getInversePredicate(Predicate);
2170   }
2171
2172   int TestBit = -1;
2173   bool IsCmpNE;
2174   switch (Predicate) {
2175   default:
2176     return false;
2177   case CmpInst::ICMP_EQ:
2178   case CmpInst::ICMP_NE:
2179     if (isa<Constant>(LHS) && cast<Constant>(LHS)->isNullValue())
2180       std::swap(LHS, RHS);
2181
2182     if (!isa<Constant>(RHS) || !cast<Constant>(RHS)->isNullValue())
2183       return false;
2184
2185     if (const auto *AI = dyn_cast<BinaryOperator>(LHS))
2186       if (AI->getOpcode() == Instruction::And && isValueAvailable(AI)) {
2187         const Value *AndLHS = AI->getOperand(0);
2188         const Value *AndRHS = AI->getOperand(1);
2189
2190         if (const auto *C = dyn_cast<ConstantInt>(AndLHS))
2191           if (C->getValue().isPowerOf2())
2192             std::swap(AndLHS, AndRHS);
2193
2194         if (const auto *C = dyn_cast<ConstantInt>(AndRHS))
2195           if (C->getValue().isPowerOf2()) {
2196             TestBit = C->getValue().logBase2();
2197             LHS = AndLHS;
2198           }
2199       }
2200
2201     if (VT == MVT::i1)
2202       TestBit = 0;
2203
2204     IsCmpNE = Predicate == CmpInst::ICMP_NE;
2205     break;
2206   case CmpInst::ICMP_SLT:
2207   case CmpInst::ICMP_SGE:
2208     if (!isa<Constant>(RHS) || !cast<Constant>(RHS)->isNullValue())
2209       return false;
2210
2211     TestBit = BW - 1;
2212     IsCmpNE = Predicate == CmpInst::ICMP_SLT;
2213     break;
2214   case CmpInst::ICMP_SGT:
2215   case CmpInst::ICMP_SLE:
2216     if (!isa<ConstantInt>(RHS))
2217       return false;
2218
2219     if (cast<ConstantInt>(RHS)->getValue() != APInt(BW, -1, true))
2220       return false;
2221
2222     TestBit = BW - 1;
2223     IsCmpNE = Predicate == CmpInst::ICMP_SLE;
2224     break;
2225   } // end switch
2226
2227   static const unsigned OpcTable[2][2][2] = {
2228     { {AArch64::CBZW,  AArch64::CBZX },
2229       {AArch64::CBNZW, AArch64::CBNZX} },
2230     { {AArch64::TBZW,  AArch64::TBZX },
2231       {AArch64::TBNZW, AArch64::TBNZX} }
2232   };
2233
2234   bool IsBitTest = TestBit != -1;
2235   bool Is64Bit = BW == 64;
2236   if (TestBit < 32 && TestBit >= 0)
2237     Is64Bit = false;
2238
2239   unsigned Opc = OpcTable[IsBitTest][IsCmpNE][Is64Bit];
2240   const MCInstrDesc &II = TII.get(Opc);
2241
2242   unsigned SrcReg = getRegForValue(LHS);
2243   if (!SrcReg)
2244     return false;
2245   bool SrcIsKill = hasTrivialKill(LHS);
2246
2247   if (BW == 64 && !Is64Bit)
2248     SrcReg = fastEmitInst_extractsubreg(MVT::i32, SrcReg, SrcIsKill,
2249                                         AArch64::sub_32);
2250
2251   if ((BW < 32) && !IsBitTest)
2252     SrcReg = emitIntExt(VT, SrcReg, MVT::i32, /*IsZExt=*/true);
2253
2254   // Emit the combined compare and branch instruction.
2255   SrcReg = constrainOperandRegClass(II, SrcReg,  II.getNumDefs());
2256   MachineInstrBuilder MIB =
2257       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(Opc))
2258           .addReg(SrcReg, getKillRegState(SrcIsKill));
2259   if (IsBitTest)
2260     MIB.addImm(TestBit);
2261   MIB.addMBB(TBB);
2262
2263   finishCondBranch(BI->getParent(), TBB, FBB);
2264   return true;
2265 }
2266
2267 bool AArch64FastISel::selectBranch(const Instruction *I) {
2268   const BranchInst *BI = cast<BranchInst>(I);
2269   if (BI->isUnconditional()) {
2270     MachineBasicBlock *MSucc = FuncInfo.MBBMap[BI->getSuccessor(0)];
2271     fastEmitBranch(MSucc, BI->getDebugLoc());
2272     return true;
2273   }
2274
2275   MachineBasicBlock *TBB = FuncInfo.MBBMap[BI->getSuccessor(0)];
2276   MachineBasicBlock *FBB = FuncInfo.MBBMap[BI->getSuccessor(1)];
2277
2278   AArch64CC::CondCode CC = AArch64CC::NE;
2279   if (const CmpInst *CI = dyn_cast<CmpInst>(BI->getCondition())) {
2280     if (CI->hasOneUse() && isValueAvailable(CI)) {
2281       // Try to optimize or fold the cmp.
2282       CmpInst::Predicate Predicate = optimizeCmpPredicate(CI);
2283       switch (Predicate) {
2284       default:
2285         break;
2286       case CmpInst::FCMP_FALSE:
2287         fastEmitBranch(FBB, DbgLoc);
2288         return true;
2289       case CmpInst::FCMP_TRUE:
2290         fastEmitBranch(TBB, DbgLoc);
2291         return true;
2292       }
2293
2294       // Try to emit a combined compare-and-branch first.
2295       if (emitCompareAndBranch(BI))
2296         return true;
2297
2298       // Try to take advantage of fallthrough opportunities.
2299       if (FuncInfo.MBB->isLayoutSuccessor(TBB)) {
2300         std::swap(TBB, FBB);
2301         Predicate = CmpInst::getInversePredicate(Predicate);
2302       }
2303
2304       // Emit the cmp.
2305       if (!emitCmp(CI->getOperand(0), CI->getOperand(1), CI->isUnsigned()))
2306         return false;
2307
2308       // FCMP_UEQ and FCMP_ONE cannot be checked with a single branch
2309       // instruction.
2310       CC = getCompareCC(Predicate);
2311       AArch64CC::CondCode ExtraCC = AArch64CC::AL;
2312       switch (Predicate) {
2313       default:
2314         break;
2315       case CmpInst::FCMP_UEQ:
2316         ExtraCC = AArch64CC::EQ;
2317         CC = AArch64CC::VS;
2318         break;
2319       case CmpInst::FCMP_ONE:
2320         ExtraCC = AArch64CC::MI;
2321         CC = AArch64CC::GT;
2322         break;
2323       }
2324       assert((CC != AArch64CC::AL) && "Unexpected condition code.");
2325
2326       // Emit the extra branch for FCMP_UEQ and FCMP_ONE.
2327       if (ExtraCC != AArch64CC::AL) {
2328         BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::Bcc))
2329             .addImm(ExtraCC)
2330             .addMBB(TBB);
2331       }
2332
2333       // Emit the branch.
2334       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::Bcc))
2335           .addImm(CC)
2336           .addMBB(TBB);
2337
2338       finishCondBranch(BI->getParent(), TBB, FBB);
2339       return true;
2340     }
2341   } else if (TruncInst *TI = dyn_cast<TruncInst>(BI->getCondition())) {
2342     MVT SrcVT;
2343     if (TI->hasOneUse() && isValueAvailable(TI) &&
2344         isTypeSupported(TI->getOperand(0)->getType(), SrcVT)) {
2345       unsigned CondReg = getRegForValue(TI->getOperand(0));
2346       if (!CondReg)
2347         return false;
2348       bool CondIsKill = hasTrivialKill(TI->getOperand(0));
2349
2350       // Issue an extract_subreg to get the lower 32-bits.
2351       if (SrcVT == MVT::i64) {
2352         CondReg = fastEmitInst_extractsubreg(MVT::i32, CondReg, CondIsKill,
2353                                              AArch64::sub_32);
2354         CondIsKill = true;
2355       }
2356
2357       unsigned ANDReg = emitAnd_ri(MVT::i32, CondReg, CondIsKill, 1);
2358       assert(ANDReg && "Unexpected AND instruction emission failure.");
2359       emitICmp_ri(MVT::i32, ANDReg, /*IsKill=*/true, 0);
2360
2361       if (FuncInfo.MBB->isLayoutSuccessor(TBB)) {
2362         std::swap(TBB, FBB);
2363         CC = AArch64CC::EQ;
2364       }
2365       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::Bcc))
2366           .addImm(CC)
2367           .addMBB(TBB);
2368
2369       finishCondBranch(BI->getParent(), TBB, FBB);
2370       return true;
2371     }
2372   } else if (const auto *CI = dyn_cast<ConstantInt>(BI->getCondition())) {
2373     uint64_t Imm = CI->getZExtValue();
2374     MachineBasicBlock *Target = (Imm == 0) ? FBB : TBB;
2375     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::B))
2376         .addMBB(Target);
2377
2378     // Obtain the branch weight and add the target to the successor list.
2379     if (FuncInfo.BPI) {
2380       uint32_t BranchWeight =
2381           FuncInfo.BPI->getEdgeWeight(BI->getParent(), Target->getBasicBlock());
2382       FuncInfo.MBB->addSuccessor(Target, BranchWeight);
2383     } else
2384       FuncInfo.MBB->addSuccessorWithoutWeight(Target);
2385     return true;
2386   } else if (foldXALUIntrinsic(CC, I, BI->getCondition())) {
2387     // Fake request the condition, otherwise the intrinsic might be completely
2388     // optimized away.
2389     unsigned CondReg = getRegForValue(BI->getCondition());
2390     if (!CondReg)
2391       return false;
2392
2393     // Emit the branch.
2394     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::Bcc))
2395       .addImm(CC)
2396       .addMBB(TBB);
2397
2398     finishCondBranch(BI->getParent(), TBB, FBB);
2399     return true;
2400   }
2401
2402   unsigned CondReg = getRegForValue(BI->getCondition());
2403   if (CondReg == 0)
2404     return false;
2405   bool CondRegIsKill = hasTrivialKill(BI->getCondition());
2406
2407   // We've been divorced from our compare!  Our block was split, and
2408   // now our compare lives in a predecessor block.  We musn't
2409   // re-compare here, as the children of the compare aren't guaranteed
2410   // live across the block boundary (we *could* check for this).
2411   // Regardless, the compare has been done in the predecessor block,
2412   // and it left a value for us in a virtual register.  Ergo, we test
2413   // the one-bit value left in the virtual register.
2414   //
2415   // FIXME: Optimize this with TBZW/TBZNW.
2416   unsigned ANDReg = emitAnd_ri(MVT::i32, CondReg, CondRegIsKill, 1);
2417   assert(ANDReg && "Unexpected AND instruction emission failure.");
2418   emitICmp_ri(MVT::i32, ANDReg, /*IsKill=*/true, 0);
2419
2420   if (FuncInfo.MBB->isLayoutSuccessor(TBB)) {
2421     std::swap(TBB, FBB);
2422     CC = AArch64CC::EQ;
2423   }
2424
2425   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::Bcc))
2426       .addImm(CC)
2427       .addMBB(TBB);
2428
2429   finishCondBranch(BI->getParent(), TBB, FBB);
2430   return true;
2431 }
2432
2433 bool AArch64FastISel::selectIndirectBr(const Instruction *I) {
2434   const IndirectBrInst *BI = cast<IndirectBrInst>(I);
2435   unsigned AddrReg = getRegForValue(BI->getOperand(0));
2436   if (AddrReg == 0)
2437     return false;
2438
2439   // Emit the indirect branch.
2440   const MCInstrDesc &II = TII.get(AArch64::BR);
2441   AddrReg = constrainOperandRegClass(II, AddrReg,  II.getNumDefs());
2442   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II).addReg(AddrReg);
2443
2444   // Make sure the CFG is up-to-date.
2445   for (auto *Succ : BI->successors())
2446     FuncInfo.MBB->addSuccessor(FuncInfo.MBBMap[Succ]);
2447
2448   return true;
2449 }
2450
2451 bool AArch64FastISel::selectCmp(const Instruction *I) {
2452   const CmpInst *CI = cast<CmpInst>(I);
2453
2454   // Vectors of i1 are weird: bail out.
2455   if (CI->getType()->isVectorTy())
2456     return false;
2457
2458   // Try to optimize or fold the cmp.
2459   CmpInst::Predicate Predicate = optimizeCmpPredicate(CI);
2460   unsigned ResultReg = 0;
2461   switch (Predicate) {
2462   default:
2463     break;
2464   case CmpInst::FCMP_FALSE:
2465     ResultReg = createResultReg(&AArch64::GPR32RegClass);
2466     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
2467             TII.get(TargetOpcode::COPY), ResultReg)
2468         .addReg(AArch64::WZR, getKillRegState(true));
2469     break;
2470   case CmpInst::FCMP_TRUE:
2471     ResultReg = fastEmit_i(MVT::i32, MVT::i32, ISD::Constant, 1);
2472     break;
2473   }
2474
2475   if (ResultReg) {
2476     updateValueMap(I, ResultReg);
2477     return true;
2478   }
2479
2480   // Emit the cmp.
2481   if (!emitCmp(CI->getOperand(0), CI->getOperand(1), CI->isUnsigned()))
2482     return false;
2483
2484   ResultReg = createResultReg(&AArch64::GPR32RegClass);
2485
2486   // FCMP_UEQ and FCMP_ONE cannot be checked with a single instruction. These
2487   // condition codes are inverted, because they are used by CSINC.
2488   static unsigned CondCodeTable[2][2] = {
2489     { AArch64CC::NE, AArch64CC::VC },
2490     { AArch64CC::PL, AArch64CC::LE }
2491   };
2492   unsigned *CondCodes = nullptr;
2493   switch (Predicate) {
2494   default:
2495     break;
2496   case CmpInst::FCMP_UEQ:
2497     CondCodes = &CondCodeTable[0][0];
2498     break;
2499   case CmpInst::FCMP_ONE:
2500     CondCodes = &CondCodeTable[1][0];
2501     break;
2502   }
2503
2504   if (CondCodes) {
2505     unsigned TmpReg1 = createResultReg(&AArch64::GPR32RegClass);
2506     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::CSINCWr),
2507             TmpReg1)
2508         .addReg(AArch64::WZR, getKillRegState(true))
2509         .addReg(AArch64::WZR, getKillRegState(true))
2510         .addImm(CondCodes[0]);
2511     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::CSINCWr),
2512             ResultReg)
2513         .addReg(TmpReg1, getKillRegState(true))
2514         .addReg(AArch64::WZR, getKillRegState(true))
2515         .addImm(CondCodes[1]);
2516
2517     updateValueMap(I, ResultReg);
2518     return true;
2519   }
2520
2521   // Now set a register based on the comparison.
2522   AArch64CC::CondCode CC = getCompareCC(Predicate);
2523   assert((CC != AArch64CC::AL) && "Unexpected condition code.");
2524   AArch64CC::CondCode invertedCC = getInvertedCondCode(CC);
2525   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::CSINCWr),
2526           ResultReg)
2527       .addReg(AArch64::WZR, getKillRegState(true))
2528       .addReg(AArch64::WZR, getKillRegState(true))
2529       .addImm(invertedCC);
2530
2531   updateValueMap(I, ResultReg);
2532   return true;
2533 }
2534
2535 /// \brief Optimize selects of i1 if one of the operands has a 'true' or 'false'
2536 /// value.
2537 bool AArch64FastISel::optimizeSelect(const SelectInst *SI) {
2538   if (!SI->getType()->isIntegerTy(1))
2539     return false;
2540
2541   const Value *Src1Val, *Src2Val;
2542   unsigned Opc = 0;
2543   bool NeedExtraOp = false;
2544   if (auto *CI = dyn_cast<ConstantInt>(SI->getTrueValue())) {
2545     if (CI->isOne()) {
2546       Src1Val = SI->getCondition();
2547       Src2Val = SI->getFalseValue();
2548       Opc = AArch64::ORRWrr;
2549     } else {
2550       assert(CI->isZero());
2551       Src1Val = SI->getFalseValue();
2552       Src2Val = SI->getCondition();
2553       Opc = AArch64::BICWrr;
2554     }
2555   } else if (auto *CI = dyn_cast<ConstantInt>(SI->getFalseValue())) {
2556     if (CI->isOne()) {
2557       Src1Val = SI->getCondition();
2558       Src2Val = SI->getTrueValue();
2559       Opc = AArch64::ORRWrr;
2560       NeedExtraOp = true;
2561     } else {
2562       assert(CI->isZero());
2563       Src1Val = SI->getCondition();
2564       Src2Val = SI->getTrueValue();
2565       Opc = AArch64::ANDWrr;
2566     }
2567   }
2568
2569   if (!Opc)
2570     return false;
2571
2572   unsigned Src1Reg = getRegForValue(Src1Val);
2573   if (!Src1Reg)
2574     return false;
2575   bool Src1IsKill = hasTrivialKill(Src1Val);
2576
2577   unsigned Src2Reg = getRegForValue(Src2Val);
2578   if (!Src2Reg)
2579     return false;
2580   bool Src2IsKill = hasTrivialKill(Src2Val);
2581
2582   if (NeedExtraOp) {
2583     Src1Reg = emitLogicalOp_ri(ISD::XOR, MVT::i32, Src1Reg, Src1IsKill, 1);
2584     Src1IsKill = true;
2585   }
2586   unsigned ResultReg = fastEmitInst_rr(Opc, &AArch64::GPR32RegClass, Src1Reg,
2587                                        Src1IsKill, Src2Reg, Src2IsKill);
2588   updateValueMap(SI, ResultReg);
2589   return true;
2590 }
2591
2592 bool AArch64FastISel::selectSelect(const Instruction *I) {
2593   assert(isa<SelectInst>(I) && "Expected a select instruction.");
2594   MVT VT;
2595   if (!isTypeSupported(I->getType(), VT))
2596     return false;
2597
2598   unsigned Opc;
2599   const TargetRegisterClass *RC;
2600   switch (VT.SimpleTy) {
2601   default:
2602     return false;
2603   case MVT::i1:
2604   case MVT::i8:
2605   case MVT::i16:
2606   case MVT::i32:
2607     Opc = AArch64::CSELWr;
2608     RC = &AArch64::GPR32RegClass;
2609     break;
2610   case MVT::i64:
2611     Opc = AArch64::CSELXr;
2612     RC = &AArch64::GPR64RegClass;
2613     break;
2614   case MVT::f32:
2615     Opc = AArch64::FCSELSrrr;
2616     RC = &AArch64::FPR32RegClass;
2617     break;
2618   case MVT::f64:
2619     Opc = AArch64::FCSELDrrr;
2620     RC = &AArch64::FPR64RegClass;
2621     break;
2622   }
2623
2624   const SelectInst *SI = cast<SelectInst>(I);
2625   const Value *Cond = SI->getCondition();
2626   AArch64CC::CondCode CC = AArch64CC::NE;
2627   AArch64CC::CondCode ExtraCC = AArch64CC::AL;
2628
2629   if (optimizeSelect(SI))
2630     return true;
2631
2632   // Try to pickup the flags, so we don't have to emit another compare.
2633   if (foldXALUIntrinsic(CC, I, Cond)) {
2634     // Fake request the condition to force emission of the XALU intrinsic.
2635     unsigned CondReg = getRegForValue(Cond);
2636     if (!CondReg)
2637       return false;
2638   } else if (isa<CmpInst>(Cond) && cast<CmpInst>(Cond)->hasOneUse() &&
2639              isValueAvailable(Cond)) {
2640     const auto *Cmp = cast<CmpInst>(Cond);
2641     // Try to optimize or fold the cmp.
2642     CmpInst::Predicate Predicate = optimizeCmpPredicate(Cmp);
2643     const Value *FoldSelect = nullptr;
2644     switch (Predicate) {
2645     default:
2646       break;
2647     case CmpInst::FCMP_FALSE:
2648       FoldSelect = SI->getFalseValue();
2649       break;
2650     case CmpInst::FCMP_TRUE:
2651       FoldSelect = SI->getTrueValue();
2652       break;
2653     }
2654
2655     if (FoldSelect) {
2656       unsigned SrcReg = getRegForValue(FoldSelect);
2657       if (!SrcReg)
2658         return false;
2659       unsigned UseReg = lookUpRegForValue(SI);
2660       if (UseReg)
2661         MRI.clearKillFlags(UseReg);
2662
2663       updateValueMap(I, SrcReg);
2664       return true;
2665     }
2666
2667     // Emit the cmp.
2668     if (!emitCmp(Cmp->getOperand(0), Cmp->getOperand(1), Cmp->isUnsigned()))
2669       return false;
2670
2671     // FCMP_UEQ and FCMP_ONE cannot be checked with a single select instruction.
2672     CC = getCompareCC(Predicate);
2673     switch (Predicate) {
2674     default:
2675       break;
2676     case CmpInst::FCMP_UEQ:
2677       ExtraCC = AArch64CC::EQ;
2678       CC = AArch64CC::VS;
2679       break;
2680     case CmpInst::FCMP_ONE:
2681       ExtraCC = AArch64CC::MI;
2682       CC = AArch64CC::GT;
2683       break;
2684     }
2685     assert((CC != AArch64CC::AL) && "Unexpected condition code.");
2686   } else {
2687     unsigned CondReg = getRegForValue(Cond);
2688     if (!CondReg)
2689       return false;
2690     bool CondIsKill = hasTrivialKill(Cond);
2691
2692     const MCInstrDesc &II = TII.get(AArch64::ANDSWri);
2693     CondReg = constrainOperandRegClass(II, CondReg, 1);
2694
2695     // Emit a TST instruction (ANDS wzr, reg, #imm).
2696     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II,
2697             AArch64::WZR)
2698         .addReg(CondReg, getKillRegState(CondIsKill))
2699         .addImm(AArch64_AM::encodeLogicalImmediate(1, 32));
2700   }
2701
2702   unsigned Src1Reg = getRegForValue(SI->getTrueValue());
2703   bool Src1IsKill = hasTrivialKill(SI->getTrueValue());
2704
2705   unsigned Src2Reg = getRegForValue(SI->getFalseValue());
2706   bool Src2IsKill = hasTrivialKill(SI->getFalseValue());
2707
2708   if (!Src1Reg || !Src2Reg)
2709     return false;
2710
2711   if (ExtraCC != AArch64CC::AL) {
2712     Src2Reg = fastEmitInst_rri(Opc, RC, Src1Reg, Src1IsKill, Src2Reg,
2713                                Src2IsKill, ExtraCC);
2714     Src2IsKill = true;
2715   }
2716   unsigned ResultReg = fastEmitInst_rri(Opc, RC, Src1Reg, Src1IsKill, Src2Reg,
2717                                         Src2IsKill, CC);
2718   updateValueMap(I, ResultReg);
2719   return true;
2720 }
2721
2722 bool AArch64FastISel::selectFPExt(const Instruction *I) {
2723   Value *V = I->getOperand(0);
2724   if (!I->getType()->isDoubleTy() || !V->getType()->isFloatTy())
2725     return false;
2726
2727   unsigned Op = getRegForValue(V);
2728   if (Op == 0)
2729     return false;
2730
2731   unsigned ResultReg = createResultReg(&AArch64::FPR64RegClass);
2732   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::FCVTDSr),
2733           ResultReg).addReg(Op);
2734   updateValueMap(I, ResultReg);
2735   return true;
2736 }
2737
2738 bool AArch64FastISel::selectFPTrunc(const Instruction *I) {
2739   Value *V = I->getOperand(0);
2740   if (!I->getType()->isFloatTy() || !V->getType()->isDoubleTy())
2741     return false;
2742
2743   unsigned Op = getRegForValue(V);
2744   if (Op == 0)
2745     return false;
2746
2747   unsigned ResultReg = createResultReg(&AArch64::FPR32RegClass);
2748   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::FCVTSDr),
2749           ResultReg).addReg(Op);
2750   updateValueMap(I, ResultReg);
2751   return true;
2752 }
2753
2754 // FPToUI and FPToSI
2755 bool AArch64FastISel::selectFPToInt(const Instruction *I, bool Signed) {
2756   MVT DestVT;
2757   if (!isTypeLegal(I->getType(), DestVT) || DestVT.isVector())
2758     return false;
2759
2760   unsigned SrcReg = getRegForValue(I->getOperand(0));
2761   if (SrcReg == 0)
2762     return false;
2763
2764   EVT SrcVT = TLI.getValueType(DL, I->getOperand(0)->getType(), true);
2765   if (SrcVT == MVT::f128)
2766     return false;
2767
2768   unsigned Opc;
2769   if (SrcVT == MVT::f64) {
2770     if (Signed)
2771       Opc = (DestVT == MVT::i32) ? AArch64::FCVTZSUWDr : AArch64::FCVTZSUXDr;
2772     else
2773       Opc = (DestVT == MVT::i32) ? AArch64::FCVTZUUWDr : AArch64::FCVTZUUXDr;
2774   } else {
2775     if (Signed)
2776       Opc = (DestVT == MVT::i32) ? AArch64::FCVTZSUWSr : AArch64::FCVTZSUXSr;
2777     else
2778       Opc = (DestVT == MVT::i32) ? AArch64::FCVTZUUWSr : AArch64::FCVTZUUXSr;
2779   }
2780   unsigned ResultReg = createResultReg(
2781       DestVT == MVT::i32 ? &AArch64::GPR32RegClass : &AArch64::GPR64RegClass);
2782   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(Opc), ResultReg)
2783       .addReg(SrcReg);
2784   updateValueMap(I, ResultReg);
2785   return true;
2786 }
2787
2788 bool AArch64FastISel::selectIntToFP(const Instruction *I, bool Signed) {
2789   MVT DestVT;
2790   if (!isTypeLegal(I->getType(), DestVT) || DestVT.isVector())
2791     return false;
2792   assert ((DestVT == MVT::f32 || DestVT == MVT::f64) &&
2793           "Unexpected value type.");
2794
2795   unsigned SrcReg = getRegForValue(I->getOperand(0));
2796   if (!SrcReg)
2797     return false;
2798   bool SrcIsKill = hasTrivialKill(I->getOperand(0));
2799
2800   EVT SrcVT = TLI.getValueType(DL, I->getOperand(0)->getType(), true);
2801
2802   // Handle sign-extension.
2803   if (SrcVT == MVT::i16 || SrcVT == MVT::i8 || SrcVT == MVT::i1) {
2804     SrcReg =
2805         emitIntExt(SrcVT.getSimpleVT(), SrcReg, MVT::i32, /*isZExt*/ !Signed);
2806     if (!SrcReg)
2807       return false;
2808     SrcIsKill = true;
2809   }
2810
2811   unsigned Opc;
2812   if (SrcVT == MVT::i64) {
2813     if (Signed)
2814       Opc = (DestVT == MVT::f32) ? AArch64::SCVTFUXSri : AArch64::SCVTFUXDri;
2815     else
2816       Opc = (DestVT == MVT::f32) ? AArch64::UCVTFUXSri : AArch64::UCVTFUXDri;
2817   } else {
2818     if (Signed)
2819       Opc = (DestVT == MVT::f32) ? AArch64::SCVTFUWSri : AArch64::SCVTFUWDri;
2820     else
2821       Opc = (DestVT == MVT::f32) ? AArch64::UCVTFUWSri : AArch64::UCVTFUWDri;
2822   }
2823
2824   unsigned ResultReg = fastEmitInst_r(Opc, TLI.getRegClassFor(DestVT), SrcReg,
2825                                       SrcIsKill);
2826   updateValueMap(I, ResultReg);
2827   return true;
2828 }
2829
2830 bool AArch64FastISel::fastLowerArguments() {
2831   if (!FuncInfo.CanLowerReturn)
2832     return false;
2833
2834   const Function *F = FuncInfo.Fn;
2835   if (F->isVarArg())
2836     return false;
2837
2838   CallingConv::ID CC = F->getCallingConv();
2839   if (CC != CallingConv::C)
2840     return false;
2841
2842   // Only handle simple cases of up to 8 GPR and FPR each.
2843   unsigned GPRCnt = 0;
2844   unsigned FPRCnt = 0;
2845   unsigned Idx = 0;
2846   for (auto const &Arg : F->args()) {
2847     // The first argument is at index 1.
2848     ++Idx;
2849     if (F->getAttributes().hasAttribute(Idx, Attribute::ByVal) ||
2850         F->getAttributes().hasAttribute(Idx, Attribute::InReg) ||
2851         F->getAttributes().hasAttribute(Idx, Attribute::StructRet) ||
2852         F->getAttributes().hasAttribute(Idx, Attribute::Nest))
2853       return false;
2854
2855     Type *ArgTy = Arg.getType();
2856     if (ArgTy->isStructTy() || ArgTy->isArrayTy())
2857       return false;
2858
2859     EVT ArgVT = TLI.getValueType(DL, ArgTy);
2860     if (!ArgVT.isSimple())
2861       return false;
2862
2863     MVT VT = ArgVT.getSimpleVT().SimpleTy;
2864     if (VT.isFloatingPoint() && !Subtarget->hasFPARMv8())
2865       return false;
2866
2867     if (VT.isVector() &&
2868         (!Subtarget->hasNEON() || !Subtarget->isLittleEndian()))
2869       return false;
2870
2871     if (VT >= MVT::i1 && VT <= MVT::i64)
2872       ++GPRCnt;
2873     else if ((VT >= MVT::f16 && VT <= MVT::f64) || VT.is64BitVector() ||
2874              VT.is128BitVector())
2875       ++FPRCnt;
2876     else
2877       return false;
2878
2879     if (GPRCnt > 8 || FPRCnt > 8)
2880       return false;
2881   }
2882
2883   static const MCPhysReg Registers[6][8] = {
2884     { AArch64::W0, AArch64::W1, AArch64::W2, AArch64::W3, AArch64::W4,
2885       AArch64::W5, AArch64::W6, AArch64::W7 },
2886     { AArch64::X0, AArch64::X1, AArch64::X2, AArch64::X3, AArch64::X4,
2887       AArch64::X5, AArch64::X6, AArch64::X7 },
2888     { AArch64::H0, AArch64::H1, AArch64::H2, AArch64::H3, AArch64::H4,
2889       AArch64::H5, AArch64::H6, AArch64::H7 },
2890     { AArch64::S0, AArch64::S1, AArch64::S2, AArch64::S3, AArch64::S4,
2891       AArch64::S5, AArch64::S6, AArch64::S7 },
2892     { AArch64::D0, AArch64::D1, AArch64::D2, AArch64::D3, AArch64::D4,
2893       AArch64::D5, AArch64::D6, AArch64::D7 },
2894     { AArch64::Q0, AArch64::Q1, AArch64::Q2, AArch64::Q3, AArch64::Q4,
2895       AArch64::Q5, AArch64::Q6, AArch64::Q7 }
2896   };
2897
2898   unsigned GPRIdx = 0;
2899   unsigned FPRIdx = 0;
2900   for (auto const &Arg : F->args()) {
2901     MVT VT = TLI.getSimpleValueType(DL, Arg.getType());
2902     unsigned SrcReg;
2903     const TargetRegisterClass *RC;
2904     if (VT >= MVT::i1 && VT <= MVT::i32) {
2905       SrcReg = Registers[0][GPRIdx++];
2906       RC = &AArch64::GPR32RegClass;
2907       VT = MVT::i32;
2908     } else if (VT == MVT::i64) {
2909       SrcReg = Registers[1][GPRIdx++];
2910       RC = &AArch64::GPR64RegClass;
2911     } else if (VT == MVT::f16) {
2912       SrcReg = Registers[2][FPRIdx++];
2913       RC = &AArch64::FPR16RegClass;
2914     } else if (VT ==  MVT::f32) {
2915       SrcReg = Registers[3][FPRIdx++];
2916       RC = &AArch64::FPR32RegClass;
2917     } else if ((VT == MVT::f64) || VT.is64BitVector()) {
2918       SrcReg = Registers[4][FPRIdx++];
2919       RC = &AArch64::FPR64RegClass;
2920     } else if (VT.is128BitVector()) {
2921       SrcReg = Registers[5][FPRIdx++];
2922       RC = &AArch64::FPR128RegClass;
2923     } else
2924       llvm_unreachable("Unexpected value type.");
2925
2926     unsigned DstReg = FuncInfo.MF->addLiveIn(SrcReg, RC);
2927     // FIXME: Unfortunately it's necessary to emit a copy from the livein copy.
2928     // Without this, EmitLiveInCopies may eliminate the livein if its only
2929     // use is a bitcast (which isn't turned into an instruction).
2930     unsigned ResultReg = createResultReg(RC);
2931     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
2932             TII.get(TargetOpcode::COPY), ResultReg)
2933         .addReg(DstReg, getKillRegState(true));
2934     updateValueMap(&Arg, ResultReg);
2935   }
2936   return true;
2937 }
2938
2939 bool AArch64FastISel::processCallArgs(CallLoweringInfo &CLI,
2940                                       SmallVectorImpl<MVT> &OutVTs,
2941                                       unsigned &NumBytes) {
2942   CallingConv::ID CC = CLI.CallConv;
2943   SmallVector<CCValAssign, 16> ArgLocs;
2944   CCState CCInfo(CC, false, *FuncInfo.MF, ArgLocs, *Context);
2945   CCInfo.AnalyzeCallOperands(OutVTs, CLI.OutFlags, CCAssignFnForCall(CC));
2946
2947   // Get a count of how many bytes are to be pushed on the stack.
2948   NumBytes = CCInfo.getNextStackOffset();
2949
2950   // Issue CALLSEQ_START
2951   unsigned AdjStackDown = TII.getCallFrameSetupOpcode();
2952   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AdjStackDown))
2953     .addImm(NumBytes);
2954
2955   // Process the args.
2956   for (CCValAssign &VA : ArgLocs) {
2957     const Value *ArgVal = CLI.OutVals[VA.getValNo()];
2958     MVT ArgVT = OutVTs[VA.getValNo()];
2959
2960     unsigned ArgReg = getRegForValue(ArgVal);
2961     if (!ArgReg)
2962       return false;
2963
2964     // Handle arg promotion: SExt, ZExt, AExt.
2965     switch (VA.getLocInfo()) {
2966     case CCValAssign::Full:
2967       break;
2968     case CCValAssign::SExt: {
2969       MVT DestVT = VA.getLocVT();
2970       MVT SrcVT = ArgVT;
2971       ArgReg = emitIntExt(SrcVT, ArgReg, DestVT, /*isZExt=*/false);
2972       if (!ArgReg)
2973         return false;
2974       break;
2975     }
2976     case CCValAssign::AExt:
2977     // Intentional fall-through.
2978     case CCValAssign::ZExt: {
2979       MVT DestVT = VA.getLocVT();
2980       MVT SrcVT = ArgVT;
2981       ArgReg = emitIntExt(SrcVT, ArgReg, DestVT, /*isZExt=*/true);
2982       if (!ArgReg)
2983         return false;
2984       break;
2985     }
2986     default:
2987       llvm_unreachable("Unknown arg promotion!");
2988     }
2989
2990     // Now copy/store arg to correct locations.
2991     if (VA.isRegLoc() && !VA.needsCustom()) {
2992       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
2993               TII.get(TargetOpcode::COPY), VA.getLocReg()).addReg(ArgReg);
2994       CLI.OutRegs.push_back(VA.getLocReg());
2995     } else if (VA.needsCustom()) {
2996       // FIXME: Handle custom args.
2997       return false;
2998     } else {
2999       assert(VA.isMemLoc() && "Assuming store on stack.");
3000
3001       // Don't emit stores for undef values.
3002       if (isa<UndefValue>(ArgVal))
3003         continue;
3004
3005       // Need to store on the stack.
3006       unsigned ArgSize = (ArgVT.getSizeInBits() + 7) / 8;
3007
3008       unsigned BEAlign = 0;
3009       if (ArgSize < 8 && !Subtarget->isLittleEndian())
3010         BEAlign = 8 - ArgSize;
3011
3012       Address Addr;
3013       Addr.setKind(Address::RegBase);
3014       Addr.setReg(AArch64::SP);
3015       Addr.setOffset(VA.getLocMemOffset() + BEAlign);
3016
3017       unsigned Alignment = DL.getABITypeAlignment(ArgVal->getType());
3018       MachineMemOperand *MMO = FuncInfo.MF->getMachineMemOperand(
3019           MachinePointerInfo::getStack(*FuncInfo.MF, Addr.getOffset()),
3020           MachineMemOperand::MOStore, ArgVT.getStoreSize(), Alignment);
3021
3022       if (!emitStore(ArgVT, ArgReg, Addr, MMO))
3023         return false;
3024     }
3025   }
3026   return true;
3027 }
3028
3029 bool AArch64FastISel::finishCall(CallLoweringInfo &CLI, MVT RetVT,
3030                                  unsigned NumBytes) {
3031   CallingConv::ID CC = CLI.CallConv;
3032
3033   // Issue CALLSEQ_END
3034   unsigned AdjStackUp = TII.getCallFrameDestroyOpcode();
3035   BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AdjStackUp))
3036     .addImm(NumBytes).addImm(0);
3037
3038   // Now the return value.
3039   if (RetVT != MVT::isVoid) {
3040     SmallVector<CCValAssign, 16> RVLocs;
3041     CCState CCInfo(CC, false, *FuncInfo.MF, RVLocs, *Context);
3042     CCInfo.AnalyzeCallResult(RetVT, CCAssignFnForCall(CC));
3043
3044     // Only handle a single return value.
3045     if (RVLocs.size() != 1)
3046       return false;
3047
3048     // Copy all of the result registers out of their specified physreg.
3049     MVT CopyVT = RVLocs[0].getValVT();
3050
3051     // TODO: Handle big-endian results
3052     if (CopyVT.isVector() && !Subtarget->isLittleEndian())
3053       return false;
3054
3055     unsigned ResultReg = createResultReg(TLI.getRegClassFor(CopyVT));
3056     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
3057             TII.get(TargetOpcode::COPY), ResultReg)
3058         .addReg(RVLocs[0].getLocReg());
3059     CLI.InRegs.push_back(RVLocs[0].getLocReg());
3060
3061     CLI.ResultReg = ResultReg;
3062     CLI.NumResultRegs = 1;
3063   }
3064
3065   return true;
3066 }
3067
3068 bool AArch64FastISel::fastLowerCall(CallLoweringInfo &CLI) {
3069   CallingConv::ID CC  = CLI.CallConv;
3070   bool IsTailCall     = CLI.IsTailCall;
3071   bool IsVarArg       = CLI.IsVarArg;
3072   const Value *Callee = CLI.Callee;
3073   MCSymbol *Symbol = CLI.Symbol;
3074
3075   if (!Callee && !Symbol)
3076     return false;
3077
3078   // Allow SelectionDAG isel to handle tail calls.
3079   if (IsTailCall)
3080     return false;
3081
3082   CodeModel::Model CM = TM.getCodeModel();
3083   // Only support the small and large code model.
3084   if (CM != CodeModel::Small && CM != CodeModel::Large)
3085     return false;
3086
3087   // FIXME: Add large code model support for ELF.
3088   if (CM == CodeModel::Large && !Subtarget->isTargetMachO())
3089     return false;
3090
3091   // Let SDISel handle vararg functions.
3092   if (IsVarArg)
3093     return false;
3094
3095   // FIXME: Only handle *simple* calls for now.
3096   MVT RetVT;
3097   if (CLI.RetTy->isVoidTy())
3098     RetVT = MVT::isVoid;
3099   else if (!isTypeLegal(CLI.RetTy, RetVT))
3100     return false;
3101
3102   for (auto Flag : CLI.OutFlags)
3103     if (Flag.isInReg() || Flag.isSRet() || Flag.isNest() || Flag.isByVal())
3104       return false;
3105
3106   // Set up the argument vectors.
3107   SmallVector<MVT, 16> OutVTs;
3108   OutVTs.reserve(CLI.OutVals.size());
3109
3110   for (auto *Val : CLI.OutVals) {
3111     MVT VT;
3112     if (!isTypeLegal(Val->getType(), VT) &&
3113         !(VT == MVT::i1 || VT == MVT::i8 || VT == MVT::i16))
3114       return false;
3115
3116     // We don't handle vector parameters yet.
3117     if (VT.isVector() || VT.getSizeInBits() > 64)
3118       return false;
3119
3120     OutVTs.push_back(VT);
3121   }
3122
3123   Address Addr;
3124   if (Callee && !computeCallAddress(Callee, Addr))
3125     return false;
3126
3127   // Handle the arguments now that we've gotten them.
3128   unsigned NumBytes;
3129   if (!processCallArgs(CLI, OutVTs, NumBytes))
3130     return false;
3131
3132   // Issue the call.
3133   MachineInstrBuilder MIB;
3134   if (CM == CodeModel::Small) {
3135     const MCInstrDesc &II = TII.get(Addr.getReg() ? AArch64::BLR : AArch64::BL);
3136     MIB = BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II);
3137     if (Symbol)
3138       MIB.addSym(Symbol, 0);
3139     else if (Addr.getGlobalValue())
3140       MIB.addGlobalAddress(Addr.getGlobalValue(), 0, 0);
3141     else if (Addr.getReg()) {
3142       unsigned Reg = constrainOperandRegClass(II, Addr.getReg(), 0);
3143       MIB.addReg(Reg);
3144     } else
3145       return false;
3146   } else {
3147     unsigned CallReg = 0;
3148     if (Symbol) {
3149       unsigned ADRPReg = createResultReg(&AArch64::GPR64commonRegClass);
3150       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::ADRP),
3151               ADRPReg)
3152           .addSym(Symbol, AArch64II::MO_GOT | AArch64II::MO_PAGE);
3153
3154       CallReg = createResultReg(&AArch64::GPR64RegClass);
3155       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
3156               TII.get(AArch64::LDRXui), CallReg)
3157           .addReg(ADRPReg)
3158           .addSym(Symbol,
3159                   AArch64II::MO_GOT | AArch64II::MO_PAGEOFF | AArch64II::MO_NC);
3160     } else if (Addr.getGlobalValue())
3161       CallReg = materializeGV(Addr.getGlobalValue());
3162     else if (Addr.getReg())
3163       CallReg = Addr.getReg();
3164
3165     if (!CallReg)
3166       return false;
3167
3168     const MCInstrDesc &II = TII.get(AArch64::BLR);
3169     CallReg = constrainOperandRegClass(II, CallReg, 0);
3170     MIB = BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, II).addReg(CallReg);
3171   }
3172
3173   // Add implicit physical register uses to the call.
3174   for (auto Reg : CLI.OutRegs)
3175     MIB.addReg(Reg, RegState::Implicit);
3176
3177   // Add a register mask with the call-preserved registers.
3178   // Proper defs for return values will be added by setPhysRegsDeadExcept().
3179   MIB.addRegMask(TRI.getCallPreservedMask(*FuncInfo.MF, CC));
3180
3181   CLI.Call = MIB;
3182
3183   // Finish off the call including any return values.
3184   return finishCall(CLI, RetVT, NumBytes);
3185 }
3186
3187 bool AArch64FastISel::isMemCpySmall(uint64_t Len, unsigned Alignment) {
3188   if (Alignment)
3189     return Len / Alignment <= 4;
3190   else
3191     return Len < 32;
3192 }
3193
3194 bool AArch64FastISel::tryEmitSmallMemCpy(Address Dest, Address Src,
3195                                          uint64_t Len, unsigned Alignment) {
3196   // Make sure we don't bloat code by inlining very large memcpy's.
3197   if (!isMemCpySmall(Len, Alignment))
3198     return false;
3199
3200   int64_t UnscaledOffset = 0;
3201   Address OrigDest = Dest;
3202   Address OrigSrc = Src;
3203
3204   while (Len) {
3205     MVT VT;
3206     if (!Alignment || Alignment >= 8) {
3207       if (Len >= 8)
3208         VT = MVT::i64;
3209       else if (Len >= 4)
3210         VT = MVT::i32;
3211       else if (Len >= 2)
3212         VT = MVT::i16;
3213       else {
3214         VT = MVT::i8;
3215       }
3216     } else {
3217       // Bound based on alignment.
3218       if (Len >= 4 && Alignment == 4)
3219         VT = MVT::i32;
3220       else if (Len >= 2 && Alignment == 2)
3221         VT = MVT::i16;
3222       else {
3223         VT = MVT::i8;
3224       }
3225     }
3226
3227     unsigned ResultReg = emitLoad(VT, VT, Src);
3228     if (!ResultReg)
3229       return false;
3230
3231     if (!emitStore(VT, ResultReg, Dest))
3232       return false;
3233
3234     int64_t Size = VT.getSizeInBits() / 8;
3235     Len -= Size;
3236     UnscaledOffset += Size;
3237
3238     // We need to recompute the unscaled offset for each iteration.
3239     Dest.setOffset(OrigDest.getOffset() + UnscaledOffset);
3240     Src.setOffset(OrigSrc.getOffset() + UnscaledOffset);
3241   }
3242
3243   return true;
3244 }
3245
3246 /// \brief Check if it is possible to fold the condition from the XALU intrinsic
3247 /// into the user. The condition code will only be updated on success.
3248 bool AArch64FastISel::foldXALUIntrinsic(AArch64CC::CondCode &CC,
3249                                         const Instruction *I,
3250                                         const Value *Cond) {
3251   if (!isa<ExtractValueInst>(Cond))
3252     return false;
3253
3254   const auto *EV = cast<ExtractValueInst>(Cond);
3255   if (!isa<IntrinsicInst>(EV->getAggregateOperand()))
3256     return false;
3257
3258   const auto *II = cast<IntrinsicInst>(EV->getAggregateOperand());
3259   MVT RetVT;
3260   const Function *Callee = II->getCalledFunction();
3261   Type *RetTy =
3262   cast<StructType>(Callee->getReturnType())->getTypeAtIndex(0U);
3263   if (!isTypeLegal(RetTy, RetVT))
3264     return false;
3265
3266   if (RetVT != MVT::i32 && RetVT != MVT::i64)
3267     return false;
3268
3269   const Value *LHS = II->getArgOperand(0);
3270   const Value *RHS = II->getArgOperand(1);
3271
3272   // Canonicalize immediate to the RHS.
3273   if (isa<ConstantInt>(LHS) && !isa<ConstantInt>(RHS) &&
3274       isCommutativeIntrinsic(II))
3275     std::swap(LHS, RHS);
3276
3277   // Simplify multiplies.
3278   Intrinsic::ID IID = II->getIntrinsicID();
3279   switch (IID) {
3280   default:
3281     break;
3282   case Intrinsic::smul_with_overflow:
3283     if (const auto *C = dyn_cast<ConstantInt>(RHS))
3284       if (C->getValue() == 2)
3285         IID = Intrinsic::sadd_with_overflow;
3286     break;
3287   case Intrinsic::umul_with_overflow:
3288     if (const auto *C = dyn_cast<ConstantInt>(RHS))
3289       if (C->getValue() == 2)
3290         IID = Intrinsic::uadd_with_overflow;
3291     break;
3292   }
3293
3294   AArch64CC::CondCode TmpCC;
3295   switch (IID) {
3296   default:
3297     return false;
3298   case Intrinsic::sadd_with_overflow:
3299   case Intrinsic::ssub_with_overflow:
3300     TmpCC = AArch64CC::VS;
3301     break;
3302   case Intrinsic::uadd_with_overflow:
3303     TmpCC = AArch64CC::HS;
3304     break;
3305   case Intrinsic::usub_with_overflow:
3306     TmpCC = AArch64CC::LO;
3307     break;
3308   case Intrinsic::smul_with_overflow:
3309   case Intrinsic::umul_with_overflow:
3310     TmpCC = AArch64CC::NE;
3311     break;
3312   }
3313
3314   // Check if both instructions are in the same basic block.
3315   if (!isValueAvailable(II))
3316     return false;
3317
3318   // Make sure nothing is in the way
3319   BasicBlock::const_iterator Start(I);
3320   BasicBlock::const_iterator End(II);
3321   for (auto Itr = std::prev(Start); Itr != End; --Itr) {
3322     // We only expect extractvalue instructions between the intrinsic and the
3323     // instruction to be selected.
3324     if (!isa<ExtractValueInst>(Itr))
3325       return false;
3326
3327     // Check that the extractvalue operand comes from the intrinsic.
3328     const auto *EVI = cast<ExtractValueInst>(Itr);
3329     if (EVI->getAggregateOperand() != II)
3330       return false;
3331   }
3332
3333   CC = TmpCC;
3334   return true;
3335 }
3336
3337 bool AArch64FastISel::fastLowerIntrinsicCall(const IntrinsicInst *II) {
3338   // FIXME: Handle more intrinsics.
3339   switch (II->getIntrinsicID()) {
3340   default: return false;
3341   case Intrinsic::frameaddress: {
3342     MachineFrameInfo *MFI = FuncInfo.MF->getFrameInfo();
3343     MFI->setFrameAddressIsTaken(true);
3344
3345     const AArch64RegisterInfo *RegInfo =
3346         static_cast<const AArch64RegisterInfo *>(Subtarget->getRegisterInfo());
3347     unsigned FramePtr = RegInfo->getFrameRegister(*(FuncInfo.MF));
3348     unsigned SrcReg = MRI.createVirtualRegister(&AArch64::GPR64RegClass);
3349     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
3350             TII.get(TargetOpcode::COPY), SrcReg).addReg(FramePtr);
3351     // Recursively load frame address
3352     // ldr x0, [fp]
3353     // ldr x0, [x0]
3354     // ldr x0, [x0]
3355     // ...
3356     unsigned DestReg;
3357     unsigned Depth = cast<ConstantInt>(II->getOperand(0))->getZExtValue();
3358     while (Depth--) {
3359       DestReg = fastEmitInst_ri(AArch64::LDRXui, &AArch64::GPR64RegClass,
3360                                 SrcReg, /*IsKill=*/true, 0);
3361       assert(DestReg && "Unexpected LDR instruction emission failure.");
3362       SrcReg = DestReg;
3363     }
3364
3365     updateValueMap(II, SrcReg);
3366     return true;
3367   }
3368   case Intrinsic::memcpy:
3369   case Intrinsic::memmove: {
3370     const auto *MTI = cast<MemTransferInst>(II);
3371     // Don't handle volatile.
3372     if (MTI->isVolatile())
3373       return false;
3374
3375     // Disable inlining for memmove before calls to ComputeAddress.  Otherwise,
3376     // we would emit dead code because we don't currently handle memmoves.
3377     bool IsMemCpy = (II->getIntrinsicID() == Intrinsic::memcpy);
3378     if (isa<ConstantInt>(MTI->getLength()) && IsMemCpy) {
3379       // Small memcpy's are common enough that we want to do them without a call
3380       // if possible.
3381       uint64_t Len = cast<ConstantInt>(MTI->getLength())->getZExtValue();
3382       unsigned Alignment = std::min(MTI->getDestAlignment(),
3383                                     MTI->getSrcAlignment());
3384       if (isMemCpySmall(Len, Alignment)) {
3385         Address Dest, Src;
3386         if (!computeAddress(MTI->getRawDest(), Dest) ||
3387             !computeAddress(MTI->getRawSource(), Src))
3388           return false;
3389         if (tryEmitSmallMemCpy(Dest, Src, Len, Alignment))
3390           return true;
3391       }
3392     }
3393
3394     if (!MTI->getLength()->getType()->isIntegerTy(64))
3395       return false;
3396
3397     if (MTI->getSourceAddressSpace() > 255 || MTI->getDestAddressSpace() > 255)
3398       // Fast instruction selection doesn't support the special
3399       // address spaces.
3400       return false;
3401
3402     const char *IntrMemName = isa<MemCpyInst>(II) ? "memcpy" : "memmove";
3403     return lowerCallTo(II, IntrMemName, II->getNumArgOperands() - 1);
3404   }
3405   case Intrinsic::memset: {
3406     const MemSetInst *MSI = cast<MemSetInst>(II);
3407     // Don't handle volatile.
3408     if (MSI->isVolatile())
3409       return false;
3410
3411     if (!MSI->getLength()->getType()->isIntegerTy(64))
3412       return false;
3413
3414     if (MSI->getDestAddressSpace() > 255)
3415       // Fast instruction selection doesn't support the special
3416       // address spaces.
3417       return false;
3418
3419     return lowerCallTo(II, "memset", II->getNumArgOperands() - 1);
3420   }
3421   case Intrinsic::sin:
3422   case Intrinsic::cos:
3423   case Intrinsic::pow: {
3424     MVT RetVT;
3425     if (!isTypeLegal(II->getType(), RetVT))
3426       return false;
3427
3428     if (RetVT != MVT::f32 && RetVT != MVT::f64)
3429       return false;
3430
3431     static const RTLIB::Libcall LibCallTable[3][2] = {
3432       { RTLIB::SIN_F32, RTLIB::SIN_F64 },
3433       { RTLIB::COS_F32, RTLIB::COS_F64 },
3434       { RTLIB::POW_F32, RTLIB::POW_F64 }
3435     };
3436     RTLIB::Libcall LC;
3437     bool Is64Bit = RetVT == MVT::f64;
3438     switch (II->getIntrinsicID()) {
3439     default:
3440       llvm_unreachable("Unexpected intrinsic.");
3441     case Intrinsic::sin:
3442       LC = LibCallTable[0][Is64Bit];
3443       break;
3444     case Intrinsic::cos:
3445       LC = LibCallTable[1][Is64Bit];
3446       break;
3447     case Intrinsic::pow:
3448       LC = LibCallTable[2][Is64Bit];
3449       break;
3450     }
3451
3452     ArgListTy Args;
3453     Args.reserve(II->getNumArgOperands());
3454
3455     // Populate the argument list.
3456     for (auto &Arg : II->arg_operands()) {
3457       ArgListEntry Entry;
3458       Entry.Val = Arg;
3459       Entry.Ty = Arg->getType();
3460       Args.push_back(Entry);
3461     }
3462
3463     CallLoweringInfo CLI;
3464     MCContext &Ctx = MF->getContext();
3465     CLI.setCallee(DL, Ctx, TLI.getLibcallCallingConv(LC), II->getType(),
3466                   TLI.getLibcallName(LC), std::move(Args));
3467     if (!lowerCallTo(CLI))
3468       return false;
3469     updateValueMap(II, CLI.ResultReg);
3470     return true;
3471   }
3472   case Intrinsic::fabs: {
3473     MVT VT;
3474     if (!isTypeLegal(II->getType(), VT))
3475       return false;
3476
3477     unsigned Opc;
3478     switch (VT.SimpleTy) {
3479     default:
3480       return false;
3481     case MVT::f32:
3482       Opc = AArch64::FABSSr;
3483       break;
3484     case MVT::f64:
3485       Opc = AArch64::FABSDr;
3486       break;
3487     }
3488     unsigned SrcReg = getRegForValue(II->getOperand(0));
3489     if (!SrcReg)
3490       return false;
3491     bool SrcRegIsKill = hasTrivialKill(II->getOperand(0));
3492     unsigned ResultReg = createResultReg(TLI.getRegClassFor(VT));
3493     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(Opc), ResultReg)
3494       .addReg(SrcReg, getKillRegState(SrcRegIsKill));
3495     updateValueMap(II, ResultReg);
3496     return true;
3497   }
3498   case Intrinsic::trap: {
3499     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc, TII.get(AArch64::BRK))
3500         .addImm(1);
3501     return true;
3502   }
3503   case Intrinsic::sqrt: {
3504     Type *RetTy = II->getCalledFunction()->getReturnType();
3505
3506     MVT VT;
3507     if (!isTypeLegal(RetTy, VT))
3508       return false;
3509
3510     unsigned Op0Reg = getRegForValue(II->getOperand(0));
3511     if (!Op0Reg)
3512       return false;
3513     bool Op0IsKill = hasTrivialKill(II->getOperand(0));
3514
3515     unsigned ResultReg = fastEmit_r(VT, VT, ISD::FSQRT, Op0Reg, Op0IsKill);
3516     if (!ResultReg)
3517       return false;
3518
3519     updateValueMap(II, ResultReg);
3520     return true;
3521   }
3522   case Intrinsic::sadd_with_overflow:
3523   case Intrinsic::uadd_with_overflow:
3524   case Intrinsic::ssub_with_overflow:
3525   case Intrinsic::usub_with_overflow:
3526   case Intrinsic::smul_with_overflow:
3527   case Intrinsic::umul_with_overflow: {
3528     // This implements the basic lowering of the xalu with overflow intrinsics.
3529     const Function *Callee = II->getCalledFunction();
3530     auto *Ty = cast<StructType>(Callee->getReturnType());
3531     Type *RetTy = Ty->getTypeAtIndex(0U);
3532
3533     MVT VT;
3534     if (!isTypeLegal(RetTy, VT))
3535       return false;
3536
3537     if (VT != MVT::i32 && VT != MVT::i64)
3538       return false;
3539
3540     const Value *LHS = II->getArgOperand(0);
3541     const Value *RHS = II->getArgOperand(1);
3542     // Canonicalize immediate to the RHS.
3543     if (isa<ConstantInt>(LHS) && !isa<ConstantInt>(RHS) &&
3544         isCommutativeIntrinsic(II))
3545       std::swap(LHS, RHS);
3546
3547     // Simplify multiplies.
3548     Intrinsic::ID IID = II->getIntrinsicID();
3549     switch (IID) {
3550     default:
3551       break;
3552     case Intrinsic::smul_with_overflow:
3553       if (const auto *C = dyn_cast<ConstantInt>(RHS))
3554         if (C->getValue() == 2) {
3555           IID = Intrinsic::sadd_with_overflow;
3556           RHS = LHS;
3557         }
3558       break;
3559     case Intrinsic::umul_with_overflow:
3560       if (const auto *C = dyn_cast<ConstantInt>(RHS))
3561         if (C->getValue() == 2) {
3562           IID = Intrinsic::uadd_with_overflow;
3563           RHS = LHS;
3564         }
3565       break;
3566     }
3567
3568     unsigned ResultReg1 = 0, ResultReg2 = 0, MulReg = 0;
3569     AArch64CC::CondCode CC = AArch64CC::Invalid;
3570     switch (IID) {
3571     default: llvm_unreachable("Unexpected intrinsic!");
3572     case Intrinsic::sadd_with_overflow:
3573       ResultReg1 = emitAdd(VT, LHS, RHS, /*SetFlags=*/true);
3574       CC = AArch64CC::VS;
3575       break;
3576     case Intrinsic::uadd_with_overflow:
3577       ResultReg1 = emitAdd(VT, LHS, RHS, /*SetFlags=*/true);
3578       CC = AArch64CC::HS;
3579       break;
3580     case Intrinsic::ssub_with_overflow:
3581       ResultReg1 = emitSub(VT, LHS, RHS, /*SetFlags=*/true);
3582       CC = AArch64CC::VS;
3583       break;
3584     case Intrinsic::usub_with_overflow:
3585       ResultReg1 = emitSub(VT, LHS, RHS, /*SetFlags=*/true);
3586       CC = AArch64CC::LO;
3587       break;
3588     case Intrinsic::smul_with_overflow: {
3589       CC = AArch64CC::NE;
3590       unsigned LHSReg = getRegForValue(LHS);
3591       if (!LHSReg)
3592         return false;
3593       bool LHSIsKill = hasTrivialKill(LHS);
3594
3595       unsigned RHSReg = getRegForValue(RHS);
3596       if (!RHSReg)
3597         return false;
3598       bool RHSIsKill = hasTrivialKill(RHS);
3599
3600       if (VT == MVT::i32) {
3601         MulReg = emitSMULL_rr(MVT::i64, LHSReg, LHSIsKill, RHSReg, RHSIsKill);
3602         unsigned ShiftReg = emitLSR_ri(MVT::i64, MVT::i64, MulReg,
3603                                        /*IsKill=*/false, 32);
3604         MulReg = fastEmitInst_extractsubreg(VT, MulReg, /*IsKill=*/true,
3605                                             AArch64::sub_32);
3606         ShiftReg = fastEmitInst_extractsubreg(VT, ShiftReg, /*IsKill=*/true,
3607                                               AArch64::sub_32);
3608         emitSubs_rs(VT, ShiftReg, /*IsKill=*/true, MulReg, /*IsKill=*/false,
3609                     AArch64_AM::ASR, 31, /*WantResult=*/false);
3610       } else {
3611         assert(VT == MVT::i64 && "Unexpected value type.");
3612         // LHSReg and RHSReg cannot be killed by this Mul, since they are
3613         // reused in the next instruction.
3614         MulReg = emitMul_rr(VT, LHSReg, /*IsKill=*/false, RHSReg,
3615                             /*IsKill=*/false);
3616         unsigned SMULHReg = fastEmit_rr(VT, VT, ISD::MULHS, LHSReg, LHSIsKill,
3617                                         RHSReg, RHSIsKill);
3618         emitSubs_rs(VT, SMULHReg, /*IsKill=*/true, MulReg, /*IsKill=*/false,
3619                     AArch64_AM::ASR, 63, /*WantResult=*/false);
3620       }
3621       break;
3622     }
3623     case Intrinsic::umul_with_overflow: {
3624       CC = AArch64CC::NE;
3625       unsigned LHSReg = getRegForValue(LHS);
3626       if (!LHSReg)
3627         return false;
3628       bool LHSIsKill = hasTrivialKill(LHS);
3629
3630       unsigned RHSReg = getRegForValue(RHS);
3631       if (!RHSReg)
3632         return false;
3633       bool RHSIsKill = hasTrivialKill(RHS);
3634
3635       if (VT == MVT::i32) {
3636         MulReg = emitUMULL_rr(MVT::i64, LHSReg, LHSIsKill, RHSReg, RHSIsKill);
3637         emitSubs_rs(MVT::i64, AArch64::XZR, /*IsKill=*/true, MulReg,
3638                     /*IsKill=*/false, AArch64_AM::LSR, 32,
3639                     /*WantResult=*/false);
3640         MulReg = fastEmitInst_extractsubreg(VT, MulReg, /*IsKill=*/true,
3641                                             AArch64::sub_32);
3642       } else {
3643         assert(VT == MVT::i64 && "Unexpected value type.");
3644         // LHSReg and RHSReg cannot be killed by this Mul, since they are
3645         // reused in the next instruction.
3646         MulReg = emitMul_rr(VT, LHSReg, /*IsKill=*/false, RHSReg,
3647                             /*IsKill=*/false);
3648         unsigned UMULHReg = fastEmit_rr(VT, VT, ISD::MULHU, LHSReg, LHSIsKill,
3649                                         RHSReg, RHSIsKill);
3650         emitSubs_rr(VT, AArch64::XZR, /*IsKill=*/true, UMULHReg,
3651                     /*IsKill=*/false, /*WantResult=*/false);
3652       }
3653       break;
3654     }
3655     }
3656
3657     if (MulReg) {
3658       ResultReg1 = createResultReg(TLI.getRegClassFor(VT));
3659       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
3660               TII.get(TargetOpcode::COPY), ResultReg1).addReg(MulReg);
3661     }
3662
3663     ResultReg2 = fastEmitInst_rri(AArch64::CSINCWr, &AArch64::GPR32RegClass,
3664                                   AArch64::WZR, /*IsKill=*/true, AArch64::WZR,
3665                                   /*IsKill=*/true, getInvertedCondCode(CC));
3666     (void)ResultReg2;
3667     assert((ResultReg1 + 1) == ResultReg2 &&
3668            "Nonconsecutive result registers.");
3669     updateValueMap(II, ResultReg1, 2);
3670     return true;
3671   }
3672   }
3673   return false;
3674 }
3675
3676 bool AArch64FastISel::selectRet(const Instruction *I) {
3677   const ReturnInst *Ret = cast<ReturnInst>(I);
3678   const Function &F = *I->getParent()->getParent();
3679
3680   if (!FuncInfo.CanLowerReturn)
3681     return false;
3682
3683   if (F.isVarArg())
3684     return false;
3685
3686   // Build a list of return value registers.
3687   SmallVector<unsigned, 4> RetRegs;
3688
3689   if (Ret->getNumOperands() > 0) {
3690     CallingConv::ID CC = F.getCallingConv();
3691     SmallVector<ISD::OutputArg, 4> Outs;
3692     GetReturnInfo(F.getReturnType(), F.getAttributes(), Outs, TLI, DL);
3693
3694     // Analyze operands of the call, assigning locations to each operand.
3695     SmallVector<CCValAssign, 16> ValLocs;
3696     CCState CCInfo(CC, F.isVarArg(), *FuncInfo.MF, ValLocs, I->getContext());
3697     CCAssignFn *RetCC = CC == CallingConv::WebKit_JS ? RetCC_AArch64_WebKit_JS
3698                                                      : RetCC_AArch64_AAPCS;
3699     CCInfo.AnalyzeReturn(Outs, RetCC);
3700
3701     // Only handle a single return value for now.
3702     if (ValLocs.size() != 1)
3703       return false;
3704
3705     CCValAssign &VA = ValLocs[0];
3706     const Value *RV = Ret->getOperand(0);
3707
3708     // Don't bother handling odd stuff for now.
3709     if ((VA.getLocInfo() != CCValAssign::Full) &&
3710         (VA.getLocInfo() != CCValAssign::BCvt))
3711       return false;
3712
3713     // Only handle register returns for now.
3714     if (!VA.isRegLoc())
3715       return false;
3716
3717     unsigned Reg = getRegForValue(RV);
3718     if (Reg == 0)
3719       return false;
3720
3721     unsigned SrcReg = Reg + VA.getValNo();
3722     unsigned DestReg = VA.getLocReg();
3723     // Avoid a cross-class copy. This is very unlikely.
3724     if (!MRI.getRegClass(SrcReg)->contains(DestReg))
3725       return false;
3726
3727     EVT RVEVT = TLI.getValueType(DL, RV->getType());
3728     if (!RVEVT.isSimple())
3729       return false;
3730
3731     // Vectors (of > 1 lane) in big endian need tricky handling.
3732     if (RVEVT.isVector() && RVEVT.getVectorNumElements() > 1 &&
3733         !Subtarget->isLittleEndian())
3734       return false;
3735
3736     MVT RVVT = RVEVT.getSimpleVT();
3737     if (RVVT == MVT::f128)
3738       return false;
3739
3740     MVT DestVT = VA.getValVT();
3741     // Special handling for extended integers.
3742     if (RVVT != DestVT) {
3743       if (RVVT != MVT::i1 && RVVT != MVT::i8 && RVVT != MVT::i16)
3744         return false;
3745
3746       if (!Outs[0].Flags.isZExt() && !Outs[0].Flags.isSExt())
3747         return false;
3748
3749       bool IsZExt = Outs[0].Flags.isZExt();
3750       SrcReg = emitIntExt(RVVT, SrcReg, DestVT, IsZExt);
3751       if (SrcReg == 0)
3752         return false;
3753     }
3754
3755     // Make the copy.
3756     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
3757             TII.get(TargetOpcode::COPY), DestReg).addReg(SrcReg);
3758
3759     // Add register to return instruction.
3760     RetRegs.push_back(VA.getLocReg());
3761   }
3762
3763   MachineInstrBuilder MIB = BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
3764                                     TII.get(AArch64::RET_ReallyLR));
3765   for (unsigned RetReg : RetRegs)
3766     MIB.addReg(RetReg, RegState::Implicit);
3767   return true;
3768 }
3769
3770 bool AArch64FastISel::selectTrunc(const Instruction *I) {
3771   Type *DestTy = I->getType();
3772   Value *Op = I->getOperand(0);
3773   Type *SrcTy = Op->getType();
3774
3775   EVT SrcEVT = TLI.getValueType(DL, SrcTy, true);
3776   EVT DestEVT = TLI.getValueType(DL, DestTy, true);
3777   if (!SrcEVT.isSimple())
3778     return false;
3779   if (!DestEVT.isSimple())
3780     return false;
3781
3782   MVT SrcVT = SrcEVT.getSimpleVT();
3783   MVT DestVT = DestEVT.getSimpleVT();
3784
3785   if (SrcVT != MVT::i64 && SrcVT != MVT::i32 && SrcVT != MVT::i16 &&
3786       SrcVT != MVT::i8)
3787     return false;
3788   if (DestVT != MVT::i32 && DestVT != MVT::i16 && DestVT != MVT::i8 &&
3789       DestVT != MVT::i1)
3790     return false;
3791
3792   unsigned SrcReg = getRegForValue(Op);
3793   if (!SrcReg)
3794     return false;
3795   bool SrcIsKill = hasTrivialKill(Op);
3796
3797   // If we're truncating from i64 to a smaller non-legal type then generate an
3798   // AND. Otherwise, we know the high bits are undefined and a truncate only
3799   // generate a COPY. We cannot mark the source register also as result
3800   // register, because this can incorrectly transfer the kill flag onto the
3801   // source register.
3802   unsigned ResultReg;
3803   if (SrcVT == MVT::i64) {
3804     uint64_t Mask = 0;
3805     switch (DestVT.SimpleTy) {
3806     default:
3807       // Trunc i64 to i32 is handled by the target-independent fast-isel.
3808       return false;
3809     case MVT::i1:
3810       Mask = 0x1;
3811       break;
3812     case MVT::i8:
3813       Mask = 0xff;
3814       break;
3815     case MVT::i16:
3816       Mask = 0xffff;
3817       break;
3818     }
3819     // Issue an extract_subreg to get the lower 32-bits.
3820     unsigned Reg32 = fastEmitInst_extractsubreg(MVT::i32, SrcReg, SrcIsKill,
3821                                                 AArch64::sub_32);
3822     // Create the AND instruction which performs the actual truncation.
3823     ResultReg = emitAnd_ri(MVT::i32, Reg32, /*IsKill=*/true, Mask);
3824     assert(ResultReg && "Unexpected AND instruction emission failure.");
3825   } else {
3826     ResultReg = createResultReg(&AArch64::GPR32RegClass);
3827     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
3828             TII.get(TargetOpcode::COPY), ResultReg)
3829         .addReg(SrcReg, getKillRegState(SrcIsKill));
3830   }
3831
3832   updateValueMap(I, ResultReg);
3833   return true;
3834 }
3835
3836 unsigned AArch64FastISel::emiti1Ext(unsigned SrcReg, MVT DestVT, bool IsZExt) {
3837   assert((DestVT == MVT::i8 || DestVT == MVT::i16 || DestVT == MVT::i32 ||
3838           DestVT == MVT::i64) &&
3839          "Unexpected value type.");
3840   // Handle i8 and i16 as i32.
3841   if (DestVT == MVT::i8 || DestVT == MVT::i16)
3842     DestVT = MVT::i32;
3843
3844   if (IsZExt) {
3845     unsigned ResultReg = emitAnd_ri(MVT::i32, SrcReg, /*TODO:IsKill=*/false, 1);
3846     assert(ResultReg && "Unexpected AND instruction emission failure.");
3847     if (DestVT == MVT::i64) {
3848       // We're ZExt i1 to i64.  The ANDWri Wd, Ws, #1 implicitly clears the
3849       // upper 32 bits.  Emit a SUBREG_TO_REG to extend from Wd to Xd.
3850       unsigned Reg64 = MRI.createVirtualRegister(&AArch64::GPR64RegClass);
3851       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
3852               TII.get(AArch64::SUBREG_TO_REG), Reg64)
3853           .addImm(0)
3854           .addReg(ResultReg)
3855           .addImm(AArch64::sub_32);
3856       ResultReg = Reg64;
3857     }
3858     return ResultReg;
3859   } else {
3860     if (DestVT == MVT::i64) {
3861       // FIXME: We're SExt i1 to i64.
3862       return 0;
3863     }
3864     return fastEmitInst_rii(AArch64::SBFMWri, &AArch64::GPR32RegClass, SrcReg,
3865                             /*TODO:IsKill=*/false, 0, 0);
3866   }
3867 }
3868
3869 unsigned AArch64FastISel::emitMul_rr(MVT RetVT, unsigned Op0, bool Op0IsKill,
3870                                       unsigned Op1, bool Op1IsKill) {
3871   unsigned Opc, ZReg;
3872   switch (RetVT.SimpleTy) {
3873   default: return 0;
3874   case MVT::i8:
3875   case MVT::i16:
3876   case MVT::i32:
3877     RetVT = MVT::i32;
3878     Opc = AArch64::MADDWrrr; ZReg = AArch64::WZR; break;
3879   case MVT::i64:
3880     Opc = AArch64::MADDXrrr; ZReg = AArch64::XZR; break;
3881   }
3882
3883   const TargetRegisterClass *RC =
3884       (RetVT == MVT::i64) ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
3885   return fastEmitInst_rrr(Opc, RC, Op0, Op0IsKill, Op1, Op1IsKill,
3886                           /*IsKill=*/ZReg, true);
3887 }
3888
3889 unsigned AArch64FastISel::emitSMULL_rr(MVT RetVT, unsigned Op0, bool Op0IsKill,
3890                                         unsigned Op1, bool Op1IsKill) {
3891   if (RetVT != MVT::i64)
3892     return 0;
3893
3894   return fastEmitInst_rrr(AArch64::SMADDLrrr, &AArch64::GPR64RegClass,
3895                           Op0, Op0IsKill, Op1, Op1IsKill,
3896                           AArch64::XZR, /*IsKill=*/true);
3897 }
3898
3899 unsigned AArch64FastISel::emitUMULL_rr(MVT RetVT, unsigned Op0, bool Op0IsKill,
3900                                         unsigned Op1, bool Op1IsKill) {
3901   if (RetVT != MVT::i64)
3902     return 0;
3903
3904   return fastEmitInst_rrr(AArch64::UMADDLrrr, &AArch64::GPR64RegClass,
3905                           Op0, Op0IsKill, Op1, Op1IsKill,
3906                           AArch64::XZR, /*IsKill=*/true);
3907 }
3908
3909 unsigned AArch64FastISel::emitLSL_rr(MVT RetVT, unsigned Op0Reg, bool Op0IsKill,
3910                                      unsigned Op1Reg, bool Op1IsKill) {
3911   unsigned Opc = 0;
3912   bool NeedTrunc = false;
3913   uint64_t Mask = 0;
3914   switch (RetVT.SimpleTy) {
3915   default: return 0;
3916   case MVT::i8:  Opc = AArch64::LSLVWr; NeedTrunc = true; Mask = 0xff;   break;
3917   case MVT::i16: Opc = AArch64::LSLVWr; NeedTrunc = true; Mask = 0xffff; break;
3918   case MVT::i32: Opc = AArch64::LSLVWr;                                  break;
3919   case MVT::i64: Opc = AArch64::LSLVXr;                                  break;
3920   }
3921
3922   const TargetRegisterClass *RC =
3923       (RetVT == MVT::i64) ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
3924   if (NeedTrunc) {
3925     Op1Reg = emitAnd_ri(MVT::i32, Op1Reg, Op1IsKill, Mask);
3926     Op1IsKill = true;
3927   }
3928   unsigned ResultReg = fastEmitInst_rr(Opc, RC, Op0Reg, Op0IsKill, Op1Reg,
3929                                        Op1IsKill);
3930   if (NeedTrunc)
3931     ResultReg = emitAnd_ri(MVT::i32, ResultReg, /*IsKill=*/true, Mask);
3932   return ResultReg;
3933 }
3934
3935 unsigned AArch64FastISel::emitLSL_ri(MVT RetVT, MVT SrcVT, unsigned Op0,
3936                                      bool Op0IsKill, uint64_t Shift,
3937                                      bool IsZExt) {
3938   assert(RetVT.SimpleTy >= SrcVT.SimpleTy &&
3939          "Unexpected source/return type pair.");
3940   assert((SrcVT == MVT::i1 || SrcVT == MVT::i8 || SrcVT == MVT::i16 ||
3941           SrcVT == MVT::i32 || SrcVT == MVT::i64) &&
3942          "Unexpected source value type.");
3943   assert((RetVT == MVT::i8 || RetVT == MVT::i16 || RetVT == MVT::i32 ||
3944           RetVT == MVT::i64) && "Unexpected return value type.");
3945
3946   bool Is64Bit = (RetVT == MVT::i64);
3947   unsigned RegSize = Is64Bit ? 64 : 32;
3948   unsigned DstBits = RetVT.getSizeInBits();
3949   unsigned SrcBits = SrcVT.getSizeInBits();
3950   const TargetRegisterClass *RC =
3951       Is64Bit ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
3952
3953   // Just emit a copy for "zero" shifts.
3954   if (Shift == 0) {
3955     if (RetVT == SrcVT) {
3956       unsigned ResultReg = createResultReg(RC);
3957       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
3958               TII.get(TargetOpcode::COPY), ResultReg)
3959           .addReg(Op0, getKillRegState(Op0IsKill));
3960       return ResultReg;
3961     } else
3962       return emitIntExt(SrcVT, Op0, RetVT, IsZExt);
3963   }
3964
3965   // Don't deal with undefined shifts.
3966   if (Shift >= DstBits)
3967     return 0;
3968
3969   // For immediate shifts we can fold the zero-/sign-extension into the shift.
3970   // {S|U}BFM Wd, Wn, #r, #s
3971   // Wd<32+s-r,32-r> = Wn<s:0> when r > s
3972
3973   // %1 = {s|z}ext i8 {0b1010_1010|0b0101_0101} to i16
3974   // %2 = shl i16 %1, 4
3975   // Wd<32+7-28,32-28> = Wn<7:0> <- clamp s to 7
3976   // 0b1111_1111_1111_1111__1111_1010_1010_0000 sext
3977   // 0b0000_0000_0000_0000__0000_0101_0101_0000 sext | zext
3978   // 0b0000_0000_0000_0000__0000_1010_1010_0000 zext
3979
3980   // %1 = {s|z}ext i8 {0b1010_1010|0b0101_0101} to i16
3981   // %2 = shl i16 %1, 8
3982   // Wd<32+7-24,32-24> = Wn<7:0>
3983   // 0b1111_1111_1111_1111__1010_1010_0000_0000 sext
3984   // 0b0000_0000_0000_0000__0101_0101_0000_0000 sext | zext
3985   // 0b0000_0000_0000_0000__1010_1010_0000_0000 zext
3986
3987   // %1 = {s|z}ext i8 {0b1010_1010|0b0101_0101} to i16
3988   // %2 = shl i16 %1, 12
3989   // Wd<32+3-20,32-20> = Wn<3:0>
3990   // 0b1111_1111_1111_1111__1010_0000_0000_0000 sext
3991   // 0b0000_0000_0000_0000__0101_0000_0000_0000 sext | zext
3992   // 0b0000_0000_0000_0000__1010_0000_0000_0000 zext
3993
3994   unsigned ImmR = RegSize - Shift;
3995   // Limit the width to the length of the source type.
3996   unsigned ImmS = std::min<unsigned>(SrcBits - 1, DstBits - 1 - Shift);
3997   static const unsigned OpcTable[2][2] = {
3998     {AArch64::SBFMWri, AArch64::SBFMXri},
3999     {AArch64::UBFMWri, AArch64::UBFMXri}
4000   };
4001   unsigned Opc = OpcTable[IsZExt][Is64Bit];
4002   if (SrcVT.SimpleTy <= MVT::i32 && RetVT == MVT::i64) {
4003     unsigned TmpReg = MRI.createVirtualRegister(RC);
4004     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
4005             TII.get(AArch64::SUBREG_TO_REG), TmpReg)
4006         .addImm(0)
4007         .addReg(Op0, getKillRegState(Op0IsKill))
4008         .addImm(AArch64::sub_32);
4009     Op0 = TmpReg;
4010     Op0IsKill = true;
4011   }
4012   return fastEmitInst_rii(Opc, RC, Op0, Op0IsKill, ImmR, ImmS);
4013 }
4014
4015 unsigned AArch64FastISel::emitLSR_rr(MVT RetVT, unsigned Op0Reg, bool Op0IsKill,
4016                                      unsigned Op1Reg, bool Op1IsKill) {
4017   unsigned Opc = 0;
4018   bool NeedTrunc = false;
4019   uint64_t Mask = 0;
4020   switch (RetVT.SimpleTy) {
4021   default: return 0;
4022   case MVT::i8:  Opc = AArch64::LSRVWr; NeedTrunc = true; Mask = 0xff;   break;
4023   case MVT::i16: Opc = AArch64::LSRVWr; NeedTrunc = true; Mask = 0xffff; break;
4024   case MVT::i32: Opc = AArch64::LSRVWr; break;
4025   case MVT::i64: Opc = AArch64::LSRVXr; break;
4026   }
4027
4028   const TargetRegisterClass *RC =
4029       (RetVT == MVT::i64) ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
4030   if (NeedTrunc) {
4031     Op0Reg = emitAnd_ri(MVT::i32, Op0Reg, Op0IsKill, Mask);
4032     Op1Reg = emitAnd_ri(MVT::i32, Op1Reg, Op1IsKill, Mask);
4033     Op0IsKill = Op1IsKill = true;
4034   }
4035   unsigned ResultReg = fastEmitInst_rr(Opc, RC, Op0Reg, Op0IsKill, Op1Reg,
4036                                        Op1IsKill);
4037   if (NeedTrunc)
4038     ResultReg = emitAnd_ri(MVT::i32, ResultReg, /*IsKill=*/true, Mask);
4039   return ResultReg;
4040 }
4041
4042 unsigned AArch64FastISel::emitLSR_ri(MVT RetVT, MVT SrcVT, unsigned Op0,
4043                                      bool Op0IsKill, uint64_t Shift,
4044                                      bool IsZExt) {
4045   assert(RetVT.SimpleTy >= SrcVT.SimpleTy &&
4046          "Unexpected source/return type pair.");
4047   assert((SrcVT == MVT::i1 || SrcVT == MVT::i8 || SrcVT == MVT::i16 ||
4048           SrcVT == MVT::i32 || SrcVT == MVT::i64) &&
4049          "Unexpected source value type.");
4050   assert((RetVT == MVT::i8 || RetVT == MVT::i16 || RetVT == MVT::i32 ||
4051           RetVT == MVT::i64) && "Unexpected return value type.");
4052
4053   bool Is64Bit = (RetVT == MVT::i64);
4054   unsigned RegSize = Is64Bit ? 64 : 32;
4055   unsigned DstBits = RetVT.getSizeInBits();
4056   unsigned SrcBits = SrcVT.getSizeInBits();
4057   const TargetRegisterClass *RC =
4058       Is64Bit ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
4059
4060   // Just emit a copy for "zero" shifts.
4061   if (Shift == 0) {
4062     if (RetVT == SrcVT) {
4063       unsigned ResultReg = createResultReg(RC);
4064       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
4065               TII.get(TargetOpcode::COPY), ResultReg)
4066       .addReg(Op0, getKillRegState(Op0IsKill));
4067       return ResultReg;
4068     } else
4069       return emitIntExt(SrcVT, Op0, RetVT, IsZExt);
4070   }
4071
4072   // Don't deal with undefined shifts.
4073   if (Shift >= DstBits)
4074     return 0;
4075
4076   // For immediate shifts we can fold the zero-/sign-extension into the shift.
4077   // {S|U}BFM Wd, Wn, #r, #s
4078   // Wd<s-r:0> = Wn<s:r> when r <= s
4079
4080   // %1 = {s|z}ext i8 {0b1010_1010|0b0101_0101} to i16
4081   // %2 = lshr i16 %1, 4
4082   // Wd<7-4:0> = Wn<7:4>
4083   // 0b0000_0000_0000_0000__0000_1111_1111_1010 sext
4084   // 0b0000_0000_0000_0000__0000_0000_0000_0101 sext | zext
4085   // 0b0000_0000_0000_0000__0000_0000_0000_1010 zext
4086
4087   // %1 = {s|z}ext i8 {0b1010_1010|0b0101_0101} to i16
4088   // %2 = lshr i16 %1, 8
4089   // Wd<7-7,0> = Wn<7:7>
4090   // 0b0000_0000_0000_0000__0000_0000_1111_1111 sext
4091   // 0b0000_0000_0000_0000__0000_0000_0000_0000 sext
4092   // 0b0000_0000_0000_0000__0000_0000_0000_0000 zext
4093
4094   // %1 = {s|z}ext i8 {0b1010_1010|0b0101_0101} to i16
4095   // %2 = lshr i16 %1, 12
4096   // Wd<7-7,0> = Wn<7:7> <- clamp r to 7
4097   // 0b0000_0000_0000_0000__0000_0000_0000_1111 sext
4098   // 0b0000_0000_0000_0000__0000_0000_0000_0000 sext
4099   // 0b0000_0000_0000_0000__0000_0000_0000_0000 zext
4100
4101   if (Shift >= SrcBits && IsZExt)
4102     return materializeInt(ConstantInt::get(*Context, APInt(RegSize, 0)), RetVT);
4103
4104   // It is not possible to fold a sign-extend into the LShr instruction. In this
4105   // case emit a sign-extend.
4106   if (!IsZExt) {
4107     Op0 = emitIntExt(SrcVT, Op0, RetVT, IsZExt);
4108     if (!Op0)
4109       return 0;
4110     Op0IsKill = true;
4111     SrcVT = RetVT;
4112     SrcBits = SrcVT.getSizeInBits();
4113     IsZExt = true;
4114   }
4115
4116   unsigned ImmR = std::min<unsigned>(SrcBits - 1, Shift);
4117   unsigned ImmS = SrcBits - 1;
4118   static const unsigned OpcTable[2][2] = {
4119     {AArch64::SBFMWri, AArch64::SBFMXri},
4120     {AArch64::UBFMWri, AArch64::UBFMXri}
4121   };
4122   unsigned Opc = OpcTable[IsZExt][Is64Bit];
4123   if (SrcVT.SimpleTy <= MVT::i32 && RetVT == MVT::i64) {
4124     unsigned TmpReg = MRI.createVirtualRegister(RC);
4125     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
4126             TII.get(AArch64::SUBREG_TO_REG), TmpReg)
4127         .addImm(0)
4128         .addReg(Op0, getKillRegState(Op0IsKill))
4129         .addImm(AArch64::sub_32);
4130     Op0 = TmpReg;
4131     Op0IsKill = true;
4132   }
4133   return fastEmitInst_rii(Opc, RC, Op0, Op0IsKill, ImmR, ImmS);
4134 }
4135
4136 unsigned AArch64FastISel::emitASR_rr(MVT RetVT, unsigned Op0Reg, bool Op0IsKill,
4137                                      unsigned Op1Reg, bool Op1IsKill) {
4138   unsigned Opc = 0;
4139   bool NeedTrunc = false;
4140   uint64_t Mask = 0;
4141   switch (RetVT.SimpleTy) {
4142   default: return 0;
4143   case MVT::i8:  Opc = AArch64::ASRVWr; NeedTrunc = true; Mask = 0xff;   break;
4144   case MVT::i16: Opc = AArch64::ASRVWr; NeedTrunc = true; Mask = 0xffff; break;
4145   case MVT::i32: Opc = AArch64::ASRVWr;                                  break;
4146   case MVT::i64: Opc = AArch64::ASRVXr;                                  break;
4147   }
4148
4149   const TargetRegisterClass *RC =
4150       (RetVT == MVT::i64) ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
4151   if (NeedTrunc) {
4152     Op0Reg = emitIntExt(RetVT, Op0Reg, MVT::i32, /*IsZExt=*/false);
4153     Op1Reg = emitAnd_ri(MVT::i32, Op1Reg, Op1IsKill, Mask);
4154     Op0IsKill = Op1IsKill = true;
4155   }
4156   unsigned ResultReg = fastEmitInst_rr(Opc, RC, Op0Reg, Op0IsKill, Op1Reg,
4157                                        Op1IsKill);
4158   if (NeedTrunc)
4159     ResultReg = emitAnd_ri(MVT::i32, ResultReg, /*IsKill=*/true, Mask);
4160   return ResultReg;
4161 }
4162
4163 unsigned AArch64FastISel::emitASR_ri(MVT RetVT, MVT SrcVT, unsigned Op0,
4164                                      bool Op0IsKill, uint64_t Shift,
4165                                      bool IsZExt) {
4166   assert(RetVT.SimpleTy >= SrcVT.SimpleTy &&
4167          "Unexpected source/return type pair.");
4168   assert((SrcVT == MVT::i1 || SrcVT == MVT::i8 || SrcVT == MVT::i16 ||
4169           SrcVT == MVT::i32 || SrcVT == MVT::i64) &&
4170          "Unexpected source value type.");
4171   assert((RetVT == MVT::i8 || RetVT == MVT::i16 || RetVT == MVT::i32 ||
4172           RetVT == MVT::i64) && "Unexpected return value type.");
4173
4174   bool Is64Bit = (RetVT == MVT::i64);
4175   unsigned RegSize = Is64Bit ? 64 : 32;
4176   unsigned DstBits = RetVT.getSizeInBits();
4177   unsigned SrcBits = SrcVT.getSizeInBits();
4178   const TargetRegisterClass *RC =
4179       Is64Bit ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
4180
4181   // Just emit a copy for "zero" shifts.
4182   if (Shift == 0) {
4183     if (RetVT == SrcVT) {
4184       unsigned ResultReg = createResultReg(RC);
4185       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
4186               TII.get(TargetOpcode::COPY), ResultReg)
4187       .addReg(Op0, getKillRegState(Op0IsKill));
4188       return ResultReg;
4189     } else
4190       return emitIntExt(SrcVT, Op0, RetVT, IsZExt);
4191   }
4192
4193   // Don't deal with undefined shifts.
4194   if (Shift >= DstBits)
4195     return 0;
4196
4197   // For immediate shifts we can fold the zero-/sign-extension into the shift.
4198   // {S|U}BFM Wd, Wn, #r, #s
4199   // Wd<s-r:0> = Wn<s:r> when r <= s
4200
4201   // %1 = {s|z}ext i8 {0b1010_1010|0b0101_0101} to i16
4202   // %2 = ashr i16 %1, 4
4203   // Wd<7-4:0> = Wn<7:4>
4204   // 0b1111_1111_1111_1111__1111_1111_1111_1010 sext
4205   // 0b0000_0000_0000_0000__0000_0000_0000_0101 sext | zext
4206   // 0b0000_0000_0000_0000__0000_0000_0000_1010 zext
4207
4208   // %1 = {s|z}ext i8 {0b1010_1010|0b0101_0101} to i16
4209   // %2 = ashr i16 %1, 8
4210   // Wd<7-7,0> = Wn<7:7>
4211   // 0b1111_1111_1111_1111__1111_1111_1111_1111 sext
4212   // 0b0000_0000_0000_0000__0000_0000_0000_0000 sext
4213   // 0b0000_0000_0000_0000__0000_0000_0000_0000 zext
4214
4215   // %1 = {s|z}ext i8 {0b1010_1010|0b0101_0101} to i16
4216   // %2 = ashr i16 %1, 12
4217   // Wd<7-7,0> = Wn<7:7> <- clamp r to 7
4218   // 0b1111_1111_1111_1111__1111_1111_1111_1111 sext
4219   // 0b0000_0000_0000_0000__0000_0000_0000_0000 sext
4220   // 0b0000_0000_0000_0000__0000_0000_0000_0000 zext
4221
4222   if (Shift >= SrcBits && IsZExt)
4223     return materializeInt(ConstantInt::get(*Context, APInt(RegSize, 0)), RetVT);
4224
4225   unsigned ImmR = std::min<unsigned>(SrcBits - 1, Shift);
4226   unsigned ImmS = SrcBits - 1;
4227   static const unsigned OpcTable[2][2] = {
4228     {AArch64::SBFMWri, AArch64::SBFMXri},
4229     {AArch64::UBFMWri, AArch64::UBFMXri}
4230   };
4231   unsigned Opc = OpcTable[IsZExt][Is64Bit];
4232   if (SrcVT.SimpleTy <= MVT::i32 && RetVT == MVT::i64) {
4233     unsigned TmpReg = MRI.createVirtualRegister(RC);
4234     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
4235             TII.get(AArch64::SUBREG_TO_REG), TmpReg)
4236         .addImm(0)
4237         .addReg(Op0, getKillRegState(Op0IsKill))
4238         .addImm(AArch64::sub_32);
4239     Op0 = TmpReg;
4240     Op0IsKill = true;
4241   }
4242   return fastEmitInst_rii(Opc, RC, Op0, Op0IsKill, ImmR, ImmS);
4243 }
4244
4245 unsigned AArch64FastISel::emitIntExt(MVT SrcVT, unsigned SrcReg, MVT DestVT,
4246                                      bool IsZExt) {
4247   assert(DestVT != MVT::i1 && "ZeroExt/SignExt an i1?");
4248
4249   // FastISel does not have plumbing to deal with extensions where the SrcVT or
4250   // DestVT are odd things, so test to make sure that they are both types we can
4251   // handle (i1/i8/i16/i32 for SrcVT and i8/i16/i32/i64 for DestVT), otherwise
4252   // bail out to SelectionDAG.
4253   if (((DestVT != MVT::i8) && (DestVT != MVT::i16) &&
4254        (DestVT != MVT::i32) && (DestVT != MVT::i64)) ||
4255       ((SrcVT !=  MVT::i1) && (SrcVT !=  MVT::i8) &&
4256        (SrcVT !=  MVT::i16) && (SrcVT !=  MVT::i32)))
4257     return 0;
4258
4259   unsigned Opc;
4260   unsigned Imm = 0;
4261
4262   switch (SrcVT.SimpleTy) {
4263   default:
4264     return 0;
4265   case MVT::i1:
4266     return emiti1Ext(SrcReg, DestVT, IsZExt);
4267   case MVT::i8:
4268     if (DestVT == MVT::i64)
4269       Opc = IsZExt ? AArch64::UBFMXri : AArch64::SBFMXri;
4270     else
4271       Opc = IsZExt ? AArch64::UBFMWri : AArch64::SBFMWri;
4272     Imm = 7;
4273     break;
4274   case MVT::i16:
4275     if (DestVT == MVT::i64)
4276       Opc = IsZExt ? AArch64::UBFMXri : AArch64::SBFMXri;
4277     else
4278       Opc = IsZExt ? AArch64::UBFMWri : AArch64::SBFMWri;
4279     Imm = 15;
4280     break;
4281   case MVT::i32:
4282     assert(DestVT == MVT::i64 && "IntExt i32 to i32?!?");
4283     Opc = IsZExt ? AArch64::UBFMXri : AArch64::SBFMXri;
4284     Imm = 31;
4285     break;
4286   }
4287
4288   // Handle i8 and i16 as i32.
4289   if (DestVT == MVT::i8 || DestVT == MVT::i16)
4290     DestVT = MVT::i32;
4291   else if (DestVT == MVT::i64) {
4292     unsigned Src64 = MRI.createVirtualRegister(&AArch64::GPR64RegClass);
4293     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
4294             TII.get(AArch64::SUBREG_TO_REG), Src64)
4295         .addImm(0)
4296         .addReg(SrcReg)
4297         .addImm(AArch64::sub_32);
4298     SrcReg = Src64;
4299   }
4300
4301   const TargetRegisterClass *RC =
4302       (DestVT == MVT::i64) ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
4303   return fastEmitInst_rii(Opc, RC, SrcReg, /*TODO:IsKill=*/false, 0, Imm);
4304 }
4305
4306 static bool isZExtLoad(const MachineInstr *LI) {
4307   switch (LI->getOpcode()) {
4308   default:
4309     return false;
4310   case AArch64::LDURBBi:
4311   case AArch64::LDURHHi:
4312   case AArch64::LDURWi:
4313   case AArch64::LDRBBui:
4314   case AArch64::LDRHHui:
4315   case AArch64::LDRWui:
4316   case AArch64::LDRBBroX:
4317   case AArch64::LDRHHroX:
4318   case AArch64::LDRWroX:
4319   case AArch64::LDRBBroW:
4320   case AArch64::LDRHHroW:
4321   case AArch64::LDRWroW:
4322     return true;
4323   }
4324 }
4325
4326 static bool isSExtLoad(const MachineInstr *LI) {
4327   switch (LI->getOpcode()) {
4328   default:
4329     return false;
4330   case AArch64::LDURSBWi:
4331   case AArch64::LDURSHWi:
4332   case AArch64::LDURSBXi:
4333   case AArch64::LDURSHXi:
4334   case AArch64::LDURSWi:
4335   case AArch64::LDRSBWui:
4336   case AArch64::LDRSHWui:
4337   case AArch64::LDRSBXui:
4338   case AArch64::LDRSHXui:
4339   case AArch64::LDRSWui:
4340   case AArch64::LDRSBWroX:
4341   case AArch64::LDRSHWroX:
4342   case AArch64::LDRSBXroX:
4343   case AArch64::LDRSHXroX:
4344   case AArch64::LDRSWroX:
4345   case AArch64::LDRSBWroW:
4346   case AArch64::LDRSHWroW:
4347   case AArch64::LDRSBXroW:
4348   case AArch64::LDRSHXroW:
4349   case AArch64::LDRSWroW:
4350     return true;
4351   }
4352 }
4353
4354 bool AArch64FastISel::optimizeIntExtLoad(const Instruction *I, MVT RetVT,
4355                                          MVT SrcVT) {
4356   const auto *LI = dyn_cast<LoadInst>(I->getOperand(0));
4357   if (!LI || !LI->hasOneUse())
4358     return false;
4359
4360   // Check if the load instruction has already been selected.
4361   unsigned Reg = lookUpRegForValue(LI);
4362   if (!Reg)
4363     return false;
4364
4365   MachineInstr *MI = MRI.getUniqueVRegDef(Reg);
4366   if (!MI)
4367     return false;
4368
4369   // Check if the correct load instruction has been emitted - SelectionDAG might
4370   // have emitted a zero-extending load, but we need a sign-extending load.
4371   bool IsZExt = isa<ZExtInst>(I);
4372   const auto *LoadMI = MI;
4373   if (LoadMI->getOpcode() == TargetOpcode::COPY &&
4374       LoadMI->getOperand(1).getSubReg() == AArch64::sub_32) {
4375     unsigned LoadReg = MI->getOperand(1).getReg();
4376     LoadMI = MRI.getUniqueVRegDef(LoadReg);
4377     assert(LoadMI && "Expected valid instruction");
4378   }
4379   if (!(IsZExt && isZExtLoad(LoadMI)) && !(!IsZExt && isSExtLoad(LoadMI)))
4380     return false;
4381
4382   // Nothing to be done.
4383   if (RetVT != MVT::i64 || SrcVT > MVT::i32) {
4384     updateValueMap(I, Reg);
4385     return true;
4386   }
4387
4388   if (IsZExt) {
4389     unsigned Reg64 = createResultReg(&AArch64::GPR64RegClass);
4390     BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
4391             TII.get(AArch64::SUBREG_TO_REG), Reg64)
4392         .addImm(0)
4393         .addReg(Reg, getKillRegState(true))
4394         .addImm(AArch64::sub_32);
4395     Reg = Reg64;
4396   } else {
4397     assert((MI->getOpcode() == TargetOpcode::COPY &&
4398             MI->getOperand(1).getSubReg() == AArch64::sub_32) &&
4399            "Expected copy instruction");
4400     Reg = MI->getOperand(1).getReg();
4401     MI->eraseFromParent();
4402   }
4403   updateValueMap(I, Reg);
4404   return true;
4405 }
4406
4407 bool AArch64FastISel::selectIntExt(const Instruction *I) {
4408   assert((isa<ZExtInst>(I) || isa<SExtInst>(I)) &&
4409          "Unexpected integer extend instruction.");
4410   MVT RetVT;
4411   MVT SrcVT;
4412   if (!isTypeSupported(I->getType(), RetVT))
4413     return false;
4414
4415   if (!isTypeSupported(I->getOperand(0)->getType(), SrcVT))
4416     return false;
4417
4418   // Try to optimize already sign-/zero-extended values from load instructions.
4419   if (optimizeIntExtLoad(I, RetVT, SrcVT))
4420     return true;
4421
4422   unsigned SrcReg = getRegForValue(I->getOperand(0));
4423   if (!SrcReg)
4424     return false;
4425   bool SrcIsKill = hasTrivialKill(I->getOperand(0));
4426
4427   // Try to optimize already sign-/zero-extended values from function arguments.
4428   bool IsZExt = isa<ZExtInst>(I);
4429   if (const auto *Arg = dyn_cast<Argument>(I->getOperand(0))) {
4430     if ((IsZExt && Arg->hasZExtAttr()) || (!IsZExt && Arg->hasSExtAttr())) {
4431       if (RetVT == MVT::i64 && SrcVT != MVT::i64) {
4432         unsigned ResultReg = createResultReg(&AArch64::GPR64RegClass);
4433         BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, DbgLoc,
4434                 TII.get(AArch64::SUBREG_TO_REG), ResultReg)
4435             .addImm(0)
4436             .addReg(SrcReg, getKillRegState(SrcIsKill))
4437             .addImm(AArch64::sub_32);
4438         SrcReg = ResultReg;
4439       }
4440       // Conservatively clear all kill flags from all uses, because we are
4441       // replacing a sign-/zero-extend instruction at IR level with a nop at MI
4442       // level. The result of the instruction at IR level might have been
4443       // trivially dead, which is now not longer true.
4444       unsigned UseReg = lookUpRegForValue(I);
4445       if (UseReg)
4446         MRI.clearKillFlags(UseReg);
4447
4448       updateValueMap(I, SrcReg);
4449       return true;
4450     }
4451   }
4452
4453   unsigned ResultReg = emitIntExt(SrcVT, SrcReg, RetVT, IsZExt);
4454   if (!ResultReg)
4455     return false;
4456
4457   updateValueMap(I, ResultReg);
4458   return true;
4459 }
4460
4461 bool AArch64FastISel::selectRem(const Instruction *I, unsigned ISDOpcode) {
4462   EVT DestEVT = TLI.getValueType(DL, I->getType(), true);
4463   if (!DestEVT.isSimple())
4464     return false;
4465
4466   MVT DestVT = DestEVT.getSimpleVT();
4467   if (DestVT != MVT::i64 && DestVT != MVT::i32)
4468     return false;
4469
4470   unsigned DivOpc;
4471   bool Is64bit = (DestVT == MVT::i64);
4472   switch (ISDOpcode) {
4473   default:
4474     return false;
4475   case ISD::SREM:
4476     DivOpc = Is64bit ? AArch64::SDIVXr : AArch64::SDIVWr;
4477     break;
4478   case ISD::UREM:
4479     DivOpc = Is64bit ? AArch64::UDIVXr : AArch64::UDIVWr;
4480     break;
4481   }
4482   unsigned MSubOpc = Is64bit ? AArch64::MSUBXrrr : AArch64::MSUBWrrr;
4483   unsigned Src0Reg = getRegForValue(I->getOperand(0));
4484   if (!Src0Reg)
4485     return false;
4486   bool Src0IsKill = hasTrivialKill(I->getOperand(0));
4487
4488   unsigned Src1Reg = getRegForValue(I->getOperand(1));
4489   if (!Src1Reg)
4490     return false;
4491   bool Src1IsKill = hasTrivialKill(I->getOperand(1));
4492
4493   const TargetRegisterClass *RC =
4494       (DestVT == MVT::i64) ? &AArch64::GPR64RegClass : &AArch64::GPR32RegClass;
4495   unsigned QuotReg = fastEmitInst_rr(DivOpc, RC, Src0Reg, /*IsKill=*/false,
4496                                      Src1Reg, /*IsKill=*/false);
4497   assert(QuotReg && "Unexpected DIV instruction emission failure.");
4498   // The remainder is computed as numerator - (quotient * denominator) using the
4499   // MSUB instruction.
4500   unsigned ResultReg = fastEmitInst_rrr(MSubOpc, RC, QuotReg, /*IsKill=*/true,
4501                                         Src1Reg, Src1IsKill, Src0Reg,
4502                                         Src0IsKill);
4503   updateValueMap(I, ResultReg);
4504   return true;
4505 }
4506
4507 bool AArch64FastISel::selectMul(const Instruction *I) {
4508   MVT VT;
4509   if (!isTypeSupported(I->getType(), VT, /*IsVectorAllowed=*/true))
4510     return false;
4511
4512   if (VT.isVector())
4513     return selectBinaryOp(I, ISD::MUL);
4514
4515   const Value *Src0 = I->getOperand(0);
4516   const Value *Src1 = I->getOperand(1);
4517   if (const auto *C = dyn_cast<ConstantInt>(Src0))
4518     if (C->getValue().isPowerOf2())
4519       std::swap(Src0, Src1);
4520
4521   // Try to simplify to a shift instruction.
4522   if (const auto *C = dyn_cast<ConstantInt>(Src1))
4523     if (C->getValue().isPowerOf2()) {
4524       uint64_t ShiftVal = C->getValue().logBase2();
4525       MVT SrcVT = VT;
4526       bool IsZExt = true;
4527       if (const auto *ZExt = dyn_cast<ZExtInst>(Src0)) {
4528         if (!isIntExtFree(ZExt)) {
4529           MVT VT;
4530           if (isValueAvailable(ZExt) && isTypeSupported(ZExt->getSrcTy(), VT)) {
4531             SrcVT = VT;
4532             IsZExt = true;
4533             Src0 = ZExt->getOperand(0);
4534           }
4535         }
4536       } else if (const auto *SExt = dyn_cast<SExtInst>(Src0)) {
4537         if (!isIntExtFree(SExt)) {
4538           MVT VT;
4539           if (isValueAvailable(SExt) && isTypeSupported(SExt->getSrcTy(), VT)) {
4540             SrcVT = VT;
4541             IsZExt = false;
4542             Src0 = SExt->getOperand(0);
4543           }
4544         }
4545       }
4546
4547       unsigned Src0Reg = getRegForValue(Src0);
4548       if (!Src0Reg)
4549         return false;
4550       bool Src0IsKill = hasTrivialKill(Src0);
4551
4552       unsigned ResultReg =
4553           emitLSL_ri(VT, SrcVT, Src0Reg, Src0IsKill, ShiftVal, IsZExt);
4554
4555       if (ResultReg) {
4556         updateValueMap(I, ResultReg);
4557         return true;
4558       }
4559     }
4560
4561   unsigned Src0Reg = getRegForValue(I->getOperand(0));
4562   if (!Src0Reg)
4563     return false;
4564   bool Src0IsKill = hasTrivialKill(I->getOperand(0));
4565
4566   unsigned Src1Reg = getRegForValue(I->getOperand(1));
4567   if (!Src1Reg)
4568     return false;
4569   bool Src1IsKill = hasTrivialKill(I->getOperand(1));
4570
4571   unsigned ResultReg = emitMul_rr(VT, Src0Reg, Src0IsKill, Src1Reg, Src1IsKill);
4572
4573   if (!ResultReg)
4574     return false;
4575
4576   updateValueMap(I, ResultReg);
4577   return true;
4578 }
4579
4580 bool AArch64FastISel::selectShift(const Instruction *I) {
4581   MVT RetVT;
4582   if (!isTypeSupported(I->getType(), RetVT, /*IsVectorAllowed=*/true))
4583     return false;
4584
4585   if (RetVT.isVector())
4586     return selectOperator(I, I->getOpcode());
4587
4588   if (const auto *C = dyn_cast<ConstantInt>(I->getOperand(1))) {
4589     unsigned ResultReg = 0;
4590     uint64_t ShiftVal = C->getZExtValue();
4591     MVT SrcVT = RetVT;
4592     bool IsZExt = I->getOpcode() != Instruction::AShr;
4593     const Value *Op0 = I->getOperand(0);
4594     if (const auto *ZExt = dyn_cast<ZExtInst>(Op0)) {
4595       if (!isIntExtFree(ZExt)) {
4596         MVT TmpVT;
4597         if (isValueAvailable(ZExt) && isTypeSupported(ZExt->getSrcTy(), TmpVT)) {
4598           SrcVT = TmpVT;
4599           IsZExt = true;
4600           Op0 = ZExt->getOperand(0);
4601         }
4602       }
4603     } else if (const auto *SExt = dyn_cast<SExtInst>(Op0)) {
4604       if (!isIntExtFree(SExt)) {
4605         MVT TmpVT;
4606         if (isValueAvailable(SExt) && isTypeSupported(SExt->getSrcTy(), TmpVT)) {
4607           SrcVT = TmpVT;
4608           IsZExt = false;
4609           Op0 = SExt->getOperand(0);
4610         }
4611       }
4612     }
4613
4614     unsigned Op0Reg = getRegForValue(Op0);
4615     if (!Op0Reg)
4616       return false;
4617     bool Op0IsKill = hasTrivialKill(Op0);
4618
4619     switch (I->getOpcode()) {
4620     default: llvm_unreachable("Unexpected instruction.");
4621     case Instruction::Shl:
4622       ResultReg = emitLSL_ri(RetVT, SrcVT, Op0Reg, Op0IsKill, ShiftVal, IsZExt);
4623       break;
4624     case Instruction::AShr:
4625       ResultReg = emitASR_ri(RetVT, SrcVT, Op0Reg, Op0IsKill, ShiftVal, IsZExt);
4626       break;
4627     case Instruction::LShr:
4628       ResultReg = emitLSR_ri(RetVT, SrcVT, Op0Reg, Op0IsKill, ShiftVal, IsZExt);
4629       break;
4630     }
4631     if (!ResultReg)
4632       return false;
4633
4634     updateValueMap(I, ResultReg);
4635     return true;
4636   }
4637
4638   unsigned Op0Reg = getRegForValue(I->getOperand(0));
4639   if (!Op0Reg)
4640     return false;
4641   bool Op0IsKill = hasTrivialKill(I->getOperand(0));
4642
4643   unsigned Op1Reg = getRegForValue(I->getOperand(1));
4644   if (!Op1Reg)
4645     return false;
4646   bool Op1IsKill = hasTrivialKill(I->getOperand(1));
4647
4648   unsigned ResultReg = 0;
4649   switch (I->getOpcode()) {
4650   default: llvm_unreachable("Unexpected instruction.");
4651   case Instruction::Shl:
4652     ResultReg = emitLSL_rr(RetVT, Op0Reg, Op0IsKill, Op1Reg, Op1IsKill);
4653     break;
4654   case Instruction::AShr:
4655     ResultReg = emitASR_rr(RetVT, Op0Reg, Op0IsKill, Op1Reg, Op1IsKill);
4656     break;
4657   case Instruction::LShr:
4658     ResultReg = emitLSR_rr(RetVT, Op0Reg, Op0IsKill, Op1Reg, Op1IsKill);
4659     break;
4660   }
4661
4662   if (!ResultReg)
4663     return false;
4664
4665   updateValueMap(I, ResultReg);
4666   return true;
4667 }
4668
4669 bool AArch64FastISel::selectBitCast(const Instruction *I) {
4670   MVT RetVT, SrcVT;
4671
4672   if (!isTypeLegal(I->getOperand(0)->getType(), SrcVT))
4673     return false;
4674   if (!isTypeLegal(I->getType(), RetVT))
4675     return false;
4676
4677   unsigned Opc;
4678   if (RetVT == MVT::f32 && SrcVT == MVT::i32)
4679     Opc = AArch64::FMOVWSr;
4680   else if (RetVT == MVT::f64 && SrcVT == MVT::i64)
4681     Opc = AArch64::FMOVXDr;
4682   else if (RetVT == MVT::i32 && SrcVT == MVT::f32)
4683     Opc = AArch64::FMOVSWr;
4684   else if (RetVT == MVT::i64 && SrcVT == MVT::f64)
4685     Opc = AArch64::FMOVDXr;
4686   else
4687     return false;
4688
4689   const TargetRegisterClass *RC = nullptr;
4690   switch (RetVT.SimpleTy) {
4691   default: llvm_unreachable("Unexpected value type.");
4692   case MVT::i32: RC = &AArch64::GPR32RegClass; break;
4693   case MVT::i64: RC = &AArch64::GPR64RegClass; break;
4694   case MVT::f32: RC = &AArch64::FPR32RegClass; break;
4695   case MVT::f64: RC = &AArch64::FPR64RegClass; break;
4696   }
4697   unsigned Op0Reg = getRegForValue(I->getOperand(0));
4698   if (!Op0Reg)
4699     return false;
4700   bool Op0IsKill = hasTrivialKill(I->getOperand(0));
4701   unsigned ResultReg = fastEmitInst_r(Opc, RC, Op0Reg, Op0IsKill);
4702
4703   if (!ResultReg)
4704     return false;
4705
4706   updateValueMap(I, ResultReg);
4707   return true;
4708 }
4709
4710 bool AArch64FastISel::selectFRem(const Instruction *I) {
4711   MVT RetVT;
4712   if (!isTypeLegal(I->getType(), RetVT))
4713     return false;
4714
4715   RTLIB::Libcall LC;
4716   switch (RetVT.SimpleTy) {
4717   default:
4718     return false;
4719   case MVT::f32:
4720     LC = RTLIB::REM_F32;
4721     break;
4722   case MVT::f64:
4723     LC = RTLIB::REM_F64;
4724     break;
4725   }
4726
4727   ArgListTy Args;
4728   Args.reserve(I->getNumOperands());
4729
4730   // Populate the argument list.
4731   for (auto &Arg : I->operands()) {
4732     ArgListEntry Entry;
4733     Entry.Val = Arg;
4734     Entry.Ty = Arg->getType();
4735     Args.push_back(Entry);
4736   }
4737
4738   CallLoweringInfo CLI;
4739   MCContext &Ctx = MF->getContext();
4740   CLI.setCallee(DL, Ctx, TLI.getLibcallCallingConv(LC), I->getType(),
4741                 TLI.getLibcallName(LC), std::move(Args));
4742   if (!lowerCallTo(CLI))
4743     return false;
4744   updateValueMap(I, CLI.ResultReg);
4745   return true;
4746 }
4747
4748 bool AArch64FastISel::selectSDiv(const Instruction *I) {
4749   MVT VT;
4750   if (!isTypeLegal(I->getType(), VT))
4751     return false;
4752
4753   if (!isa<ConstantInt>(I->getOperand(1)))
4754     return selectBinaryOp(I, ISD::SDIV);
4755
4756   const APInt &C = cast<ConstantInt>(I->getOperand(1))->getValue();
4757   if ((VT != MVT::i32 && VT != MVT::i64) || !C ||
4758       !(C.isPowerOf2() || (-C).isPowerOf2()))
4759     return selectBinaryOp(I, ISD::SDIV);
4760
4761   unsigned Lg2 = C.countTrailingZeros();
4762   unsigned Src0Reg = getRegForValue(I->getOperand(0));
4763   if (!Src0Reg)
4764     return false;
4765   bool Src0IsKill = hasTrivialKill(I->getOperand(0));
4766
4767   if (cast<BinaryOperator>(I)->isExact()) {
4768     unsigned ResultReg = emitASR_ri(VT, VT, Src0Reg, Src0IsKill, Lg2);
4769     if (!ResultReg)
4770       return false;
4771     updateValueMap(I, ResultReg);
4772     return true;
4773   }
4774
4775   int64_t Pow2MinusOne = (1ULL << Lg2) - 1;
4776   unsigned AddReg = emitAdd_ri_(VT, Src0Reg, /*IsKill=*/false, Pow2MinusOne);
4777   if (!AddReg)
4778     return false;
4779
4780   // (Src0 < 0) ? Pow2 - 1 : 0;
4781   if (!emitICmp_ri(VT, Src0Reg, /*IsKill=*/false, 0))
4782     return false;
4783
4784   unsigned SelectOpc;
4785   const TargetRegisterClass *RC;
4786   if (VT == MVT::i64) {
4787     SelectOpc = AArch64::CSELXr;
4788     RC = &AArch64::GPR64RegClass;
4789   } else {
4790     SelectOpc = AArch64::CSELWr;
4791     RC = &AArch64::GPR32RegClass;
4792   }
4793   unsigned SelectReg =
4794       fastEmitInst_rri(SelectOpc, RC, AddReg, /*IsKill=*/true, Src0Reg,
4795                        Src0IsKill, AArch64CC::LT);
4796   if (!SelectReg)
4797     return false;
4798
4799   // Divide by Pow2 --> ashr. If we're dividing by a negative value we must also
4800   // negate the result.
4801   unsigned ZeroReg = (VT == MVT::i64) ? AArch64::XZR : AArch64::WZR;
4802   unsigned ResultReg;
4803   if (C.isNegative())
4804     ResultReg = emitAddSub_rs(/*UseAdd=*/false, VT, ZeroReg, /*IsKill=*/true,
4805                               SelectReg, /*IsKill=*/true, AArch64_AM::ASR, Lg2);
4806   else
4807     ResultReg = emitASR_ri(VT, VT, SelectReg, /*IsKill=*/true, Lg2);
4808
4809   if (!ResultReg)
4810     return false;
4811
4812   updateValueMap(I, ResultReg);
4813   return true;
4814 }
4815
4816 /// This is mostly a copy of the existing FastISel getRegForGEPIndex code. We
4817 /// have to duplicate it for AArch64, because otherwise we would fail during the
4818 /// sign-extend emission.
4819 std::pair<unsigned, bool> AArch64FastISel::getRegForGEPIndex(const Value *Idx) {
4820   unsigned IdxN = getRegForValue(Idx);
4821   if (IdxN == 0)
4822     // Unhandled operand. Halt "fast" selection and bail.
4823     return std::pair<unsigned, bool>(0, false);
4824
4825   bool IdxNIsKill = hasTrivialKill(Idx);
4826
4827   // If the index is smaller or larger than intptr_t, truncate or extend it.
4828   MVT PtrVT = TLI.getPointerTy(DL);
4829   EVT IdxVT = EVT::getEVT(Idx->getType(), /*HandleUnknown=*/false);
4830   if (IdxVT.bitsLT(PtrVT)) {
4831     IdxN = emitIntExt(IdxVT.getSimpleVT(), IdxN, PtrVT, /*IsZExt=*/false);
4832     IdxNIsKill = true;
4833   } else if (IdxVT.bitsGT(PtrVT))
4834     llvm_unreachable("AArch64 FastISel doesn't support types larger than i64");
4835   return std::pair<unsigned, bool>(IdxN, IdxNIsKill);
4836 }
4837
4838 /// This is mostly a copy of the existing FastISel GEP code, but we have to
4839 /// duplicate it for AArch64, because otherwise we would bail out even for
4840 /// simple cases. This is because the standard fastEmit functions don't cover
4841 /// MUL at all and ADD is lowered very inefficientily.
4842 bool AArch64FastISel::selectGetElementPtr(const Instruction *I) {
4843   unsigned N = getRegForValue(I->getOperand(0));
4844   if (!N)
4845     return false;
4846   bool NIsKill = hasTrivialKill(I->getOperand(0));
4847
4848   // Keep a running tab of the total offset to coalesce multiple N = N + Offset
4849   // into a single N = N + TotalOffset.
4850   uint64_t TotalOffs = 0;
4851   Type *Ty = I->getOperand(0)->getType();
4852   MVT VT = TLI.getPointerTy(DL);
4853   for (auto OI = std::next(I->op_begin()), E = I->op_end(); OI != E; ++OI) {
4854     const Value *Idx = *OI;
4855     if (auto *StTy = dyn_cast<StructType>(Ty)) {
4856       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
4857       // N = N + Offset
4858       if (Field)
4859         TotalOffs += DL.getStructLayout(StTy)->getElementOffset(Field);
4860       Ty = StTy->getElementType(Field);
4861     } else {
4862       Ty = cast<SequentialType>(Ty)->getElementType();
4863       // If this is a constant subscript, handle it quickly.
4864       if (const auto *CI = dyn_cast<ConstantInt>(Idx)) {
4865         if (CI->isZero())
4866           continue;
4867         // N = N + Offset
4868         TotalOffs +=
4869             DL.getTypeAllocSize(Ty) * cast<ConstantInt>(CI)->getSExtValue();
4870         continue;
4871       }
4872       if (TotalOffs) {
4873         N = emitAdd_ri_(VT, N, NIsKill, TotalOffs);
4874         if (!N)
4875           return false;
4876         NIsKill = true;
4877         TotalOffs = 0;
4878       }
4879
4880       // N = N + Idx * ElementSize;
4881       uint64_t ElementSize = DL.getTypeAllocSize(Ty);
4882       std::pair<unsigned, bool> Pair = getRegForGEPIndex(Idx);
4883       unsigned IdxN = Pair.first;
4884       bool IdxNIsKill = Pair.second;
4885       if (!IdxN)
4886         return false;
4887
4888       if (ElementSize != 1) {
4889         unsigned C = fastEmit_i(VT, VT, ISD::Constant, ElementSize);
4890         if (!C)
4891           return false;
4892         IdxN = emitMul_rr(VT, IdxN, IdxNIsKill, C, true);
4893         if (!IdxN)
4894           return false;
4895         IdxNIsKill = true;
4896       }
4897       N = fastEmit_rr(VT, VT, ISD::ADD, N, NIsKill, IdxN, IdxNIsKill);
4898       if (!N)
4899         return false;
4900     }
4901   }
4902   if (TotalOffs) {
4903     N = emitAdd_ri_(VT, N, NIsKill, TotalOffs);
4904     if (!N)
4905       return false;
4906   }
4907   updateValueMap(I, N);
4908   return true;
4909 }
4910
4911 bool AArch64FastISel::fastSelectInstruction(const Instruction *I) {
4912   switch (I->getOpcode()) {
4913   default:
4914     break;
4915   case Instruction::Add:
4916   case Instruction::Sub:
4917     return selectAddSub(I);
4918   case Instruction::Mul:
4919     return selectMul(I);
4920   case Instruction::SDiv:
4921     return selectSDiv(I);
4922   case Instruction::SRem:
4923     if (!selectBinaryOp(I, ISD::SREM))
4924       return selectRem(I, ISD::SREM);
4925     return true;
4926   case Instruction::URem:
4927     if (!selectBinaryOp(I, ISD::UREM))
4928       return selectRem(I, ISD::UREM);
4929     return true;
4930   case Instruction::Shl:
4931   case Instruction::LShr:
4932   case Instruction::AShr:
4933     return selectShift(I);
4934   case Instruction::And:
4935   case Instruction::Or:
4936   case Instruction::Xor:
4937     return selectLogicalOp(I);
4938   case Instruction::Br:
4939     return selectBranch(I);
4940   case Instruction::IndirectBr:
4941     return selectIndirectBr(I);
4942   case Instruction::BitCast:
4943     if (!FastISel::selectBitCast(I))
4944       return selectBitCast(I);
4945     return true;
4946   case Instruction::FPToSI:
4947     if (!selectCast(I, ISD::FP_TO_SINT))
4948       return selectFPToInt(I, /*Signed=*/true);
4949     return true;
4950   case Instruction::FPToUI:
4951     return selectFPToInt(I, /*Signed=*/false);
4952   case Instruction::ZExt:
4953   case Instruction::SExt:
4954     return selectIntExt(I);
4955   case Instruction::Trunc:
4956     if (!selectCast(I, ISD::TRUNCATE))
4957       return selectTrunc(I);
4958     return true;
4959   case Instruction::FPExt:
4960     return selectFPExt(I);
4961   case Instruction::FPTrunc:
4962     return selectFPTrunc(I);
4963   case Instruction::SIToFP:
4964     if (!selectCast(I, ISD::SINT_TO_FP))
4965       return selectIntToFP(I, /*Signed=*/true);
4966     return true;
4967   case Instruction::UIToFP:
4968     return selectIntToFP(I, /*Signed=*/false);
4969   case Instruction::Load:
4970     return selectLoad(I);
4971   case Instruction::Store:
4972     return selectStore(I);
4973   case Instruction::FCmp:
4974   case Instruction::ICmp:
4975     return selectCmp(I);
4976   case Instruction::Select:
4977     return selectSelect(I);
4978   case Instruction::Ret:
4979     return selectRet(I);
4980   case Instruction::FRem:
4981     return selectFRem(I);
4982   case Instruction::GetElementPtr:
4983     return selectGetElementPtr(I);
4984   }
4985
4986   // fall-back to target-independent instruction selection.
4987   return selectOperator(I, I->getOpcode());
4988   // Silence warnings.
4989   (void)&CC_AArch64_DarwinPCS_VarArg;
4990 }
4991
4992 namespace llvm {
4993 llvm::FastISel *AArch64::createFastISel(FunctionLoweringInfo &FuncInfo,
4994                                         const TargetLibraryInfo *LibInfo) {
4995   return new AArch64FastISel(FuncInfo, LibInfo);
4996 }
4997 }