[WinEH] Avoid creating MBBs for LLVM BBs that cannot contain code
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/GCStrategy.h"
15 #include "ScheduleDAGSDNodes.h"
16 #include "SelectionDAGBuilder.h"
17 #include "llvm/ADT/PostOrderIterator.h"
18 #include "llvm/ADT/Statistic.h"
19 #include "llvm/Analysis/AliasAnalysis.h"
20 #include "llvm/Analysis/BranchProbabilityInfo.h"
21 #include "llvm/Analysis/CFG.h"
22 #include "llvm/Analysis/LibCallSemantics.h"
23 #include "llvm/Analysis/TargetLibraryInfo.h"
24 #include "llvm/CodeGen/Analysis.h"
25 #include "llvm/CodeGen/FastISel.h"
26 #include "llvm/CodeGen/FunctionLoweringInfo.h"
27 #include "llvm/CodeGen/GCMetadata.h"
28 #include "llvm/CodeGen/MachineFrameInfo.h"
29 #include "llvm/CodeGen/MachineFunction.h"
30 #include "llvm/CodeGen/MachineInstrBuilder.h"
31 #include "llvm/CodeGen/MachineModuleInfo.h"
32 #include "llvm/CodeGen/MachineRegisterInfo.h"
33 #include "llvm/CodeGen/ScheduleHazardRecognizer.h"
34 #include "llvm/CodeGen/SchedulerRegistry.h"
35 #include "llvm/CodeGen/SelectionDAG.h"
36 #include "llvm/CodeGen/SelectionDAGISel.h"
37 #include "llvm/CodeGen/WinEHFuncInfo.h"
38 #include "llvm/IR/Constants.h"
39 #include "llvm/IR/DebugInfo.h"
40 #include "llvm/IR/Function.h"
41 #include "llvm/IR/InlineAsm.h"
42 #include "llvm/IR/Instructions.h"
43 #include "llvm/IR/IntrinsicInst.h"
44 #include "llvm/IR/Intrinsics.h"
45 #include "llvm/IR/LLVMContext.h"
46 #include "llvm/IR/Module.h"
47 #include "llvm/MC/MCAsmInfo.h"
48 #include "llvm/Support/Compiler.h"
49 #include "llvm/Support/Debug.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/Timer.h"
52 #include "llvm/Support/raw_ostream.h"
53 #include "llvm/Target/TargetInstrInfo.h"
54 #include "llvm/Target/TargetIntrinsicInfo.h"
55 #include "llvm/Target/TargetLowering.h"
56 #include "llvm/Target/TargetMachine.h"
57 #include "llvm/Target/TargetOptions.h"
58 #include "llvm/Target/TargetRegisterInfo.h"
59 #include "llvm/Target/TargetSubtargetInfo.h"
60 #include "llvm/Transforms/Utils/BasicBlockUtils.h"
61 #include <algorithm>
62 using namespace llvm;
63
64 #define DEBUG_TYPE "isel"
65
66 STATISTIC(NumFastIselFailures, "Number of instructions fast isel failed on");
67 STATISTIC(NumFastIselSuccess, "Number of instructions fast isel selected");
68 STATISTIC(NumFastIselBlocks, "Number of blocks selected entirely by fast isel");
69 STATISTIC(NumDAGBlocks, "Number of blocks selected using DAG");
70 STATISTIC(NumDAGIselRetries,"Number of times dag isel has to try another path");
71 STATISTIC(NumEntryBlocks, "Number of entry blocks encountered");
72 STATISTIC(NumFastIselFailLowerArguments,
73           "Number of entry blocks where fast isel failed to lower arguments");
74
75 #ifndef NDEBUG
76 static cl::opt<bool>
77 EnableFastISelVerbose2("fast-isel-verbose2", cl::Hidden,
78           cl::desc("Enable extra verbose messages in the \"fast\" "
79                    "instruction selector"));
80
81   // Terminators
82 STATISTIC(NumFastIselFailRet,"Fast isel fails on Ret");
83 STATISTIC(NumFastIselFailBr,"Fast isel fails on Br");
84 STATISTIC(NumFastIselFailSwitch,"Fast isel fails on Switch");
85 STATISTIC(NumFastIselFailIndirectBr,"Fast isel fails on IndirectBr");
86 STATISTIC(NumFastIselFailInvoke,"Fast isel fails on Invoke");
87 STATISTIC(NumFastIselFailResume,"Fast isel fails on Resume");
88 STATISTIC(NumFastIselFailUnreachable,"Fast isel fails on Unreachable");
89
90   // Standard binary operators...
91 STATISTIC(NumFastIselFailAdd,"Fast isel fails on Add");
92 STATISTIC(NumFastIselFailFAdd,"Fast isel fails on FAdd");
93 STATISTIC(NumFastIselFailSub,"Fast isel fails on Sub");
94 STATISTIC(NumFastIselFailFSub,"Fast isel fails on FSub");
95 STATISTIC(NumFastIselFailMul,"Fast isel fails on Mul");
96 STATISTIC(NumFastIselFailFMul,"Fast isel fails on FMul");
97 STATISTIC(NumFastIselFailUDiv,"Fast isel fails on UDiv");
98 STATISTIC(NumFastIselFailSDiv,"Fast isel fails on SDiv");
99 STATISTIC(NumFastIselFailFDiv,"Fast isel fails on FDiv");
100 STATISTIC(NumFastIselFailURem,"Fast isel fails on URem");
101 STATISTIC(NumFastIselFailSRem,"Fast isel fails on SRem");
102 STATISTIC(NumFastIselFailFRem,"Fast isel fails on FRem");
103
104   // Logical operators...
105 STATISTIC(NumFastIselFailAnd,"Fast isel fails on And");
106 STATISTIC(NumFastIselFailOr,"Fast isel fails on Or");
107 STATISTIC(NumFastIselFailXor,"Fast isel fails on Xor");
108
109   // Memory instructions...
110 STATISTIC(NumFastIselFailAlloca,"Fast isel fails on Alloca");
111 STATISTIC(NumFastIselFailLoad,"Fast isel fails on Load");
112 STATISTIC(NumFastIselFailStore,"Fast isel fails on Store");
113 STATISTIC(NumFastIselFailAtomicCmpXchg,"Fast isel fails on AtomicCmpXchg");
114 STATISTIC(NumFastIselFailAtomicRMW,"Fast isel fails on AtomicRWM");
115 STATISTIC(NumFastIselFailFence,"Fast isel fails on Frence");
116 STATISTIC(NumFastIselFailGetElementPtr,"Fast isel fails on GetElementPtr");
117
118   // Convert instructions...
119 STATISTIC(NumFastIselFailTrunc,"Fast isel fails on Trunc");
120 STATISTIC(NumFastIselFailZExt,"Fast isel fails on ZExt");
121 STATISTIC(NumFastIselFailSExt,"Fast isel fails on SExt");
122 STATISTIC(NumFastIselFailFPTrunc,"Fast isel fails on FPTrunc");
123 STATISTIC(NumFastIselFailFPExt,"Fast isel fails on FPExt");
124 STATISTIC(NumFastIselFailFPToUI,"Fast isel fails on FPToUI");
125 STATISTIC(NumFastIselFailFPToSI,"Fast isel fails on FPToSI");
126 STATISTIC(NumFastIselFailUIToFP,"Fast isel fails on UIToFP");
127 STATISTIC(NumFastIselFailSIToFP,"Fast isel fails on SIToFP");
128 STATISTIC(NumFastIselFailIntToPtr,"Fast isel fails on IntToPtr");
129 STATISTIC(NumFastIselFailPtrToInt,"Fast isel fails on PtrToInt");
130 STATISTIC(NumFastIselFailBitCast,"Fast isel fails on BitCast");
131
132   // Other instructions...
133 STATISTIC(NumFastIselFailICmp,"Fast isel fails on ICmp");
134 STATISTIC(NumFastIselFailFCmp,"Fast isel fails on FCmp");
135 STATISTIC(NumFastIselFailPHI,"Fast isel fails on PHI");
136 STATISTIC(NumFastIselFailSelect,"Fast isel fails on Select");
137 STATISTIC(NumFastIselFailCall,"Fast isel fails on Call");
138 STATISTIC(NumFastIselFailShl,"Fast isel fails on Shl");
139 STATISTIC(NumFastIselFailLShr,"Fast isel fails on LShr");
140 STATISTIC(NumFastIselFailAShr,"Fast isel fails on AShr");
141 STATISTIC(NumFastIselFailVAArg,"Fast isel fails on VAArg");
142 STATISTIC(NumFastIselFailExtractElement,"Fast isel fails on ExtractElement");
143 STATISTIC(NumFastIselFailInsertElement,"Fast isel fails on InsertElement");
144 STATISTIC(NumFastIselFailShuffleVector,"Fast isel fails on ShuffleVector");
145 STATISTIC(NumFastIselFailExtractValue,"Fast isel fails on ExtractValue");
146 STATISTIC(NumFastIselFailInsertValue,"Fast isel fails on InsertValue");
147 STATISTIC(NumFastIselFailLandingPad,"Fast isel fails on LandingPad");
148
149 // Intrinsic instructions...
150 STATISTIC(NumFastIselFailIntrinsicCall, "Fast isel fails on Intrinsic call");
151 STATISTIC(NumFastIselFailSAddWithOverflow,
152           "Fast isel fails on sadd.with.overflow");
153 STATISTIC(NumFastIselFailUAddWithOverflow,
154           "Fast isel fails on uadd.with.overflow");
155 STATISTIC(NumFastIselFailSSubWithOverflow,
156           "Fast isel fails on ssub.with.overflow");
157 STATISTIC(NumFastIselFailUSubWithOverflow,
158           "Fast isel fails on usub.with.overflow");
159 STATISTIC(NumFastIselFailSMulWithOverflow,
160           "Fast isel fails on smul.with.overflow");
161 STATISTIC(NumFastIselFailUMulWithOverflow,
162           "Fast isel fails on umul.with.overflow");
163 STATISTIC(NumFastIselFailFrameaddress, "Fast isel fails on Frameaddress");
164 STATISTIC(NumFastIselFailSqrt, "Fast isel fails on sqrt call");
165 STATISTIC(NumFastIselFailStackMap, "Fast isel fails on StackMap call");
166 STATISTIC(NumFastIselFailPatchPoint, "Fast isel fails on PatchPoint call");
167 #endif
168
169 static cl::opt<bool>
170 EnableFastISelVerbose("fast-isel-verbose", cl::Hidden,
171           cl::desc("Enable verbose messages in the \"fast\" "
172                    "instruction selector"));
173 static cl::opt<int> EnableFastISelAbort(
174     "fast-isel-abort", cl::Hidden,
175     cl::desc("Enable abort calls when \"fast\" instruction selection "
176              "fails to lower an instruction: 0 disable the abort, 1 will "
177              "abort but for args, calls and terminators, 2 will also "
178              "abort for argument lowering, and 3 will never fallback "
179              "to SelectionDAG."));
180
181 static cl::opt<bool>
182 UseMBPI("use-mbpi",
183         cl::desc("use Machine Branch Probability Info"),
184         cl::init(true), cl::Hidden);
185
186 #ifndef NDEBUG
187 static cl::opt<std::string>
188 FilterDAGBasicBlockName("filter-view-dags", cl::Hidden,
189                         cl::desc("Only display the basic block whose name "
190                                  "matches this for all view-*-dags options"));
191 static cl::opt<bool>
192 ViewDAGCombine1("view-dag-combine1-dags", cl::Hidden,
193           cl::desc("Pop up a window to show dags before the first "
194                    "dag combine pass"));
195 static cl::opt<bool>
196 ViewLegalizeTypesDAGs("view-legalize-types-dags", cl::Hidden,
197           cl::desc("Pop up a window to show dags before legalize types"));
198 static cl::opt<bool>
199 ViewLegalizeDAGs("view-legalize-dags", cl::Hidden,
200           cl::desc("Pop up a window to show dags before legalize"));
201 static cl::opt<bool>
202 ViewDAGCombine2("view-dag-combine2-dags", cl::Hidden,
203           cl::desc("Pop up a window to show dags before the second "
204                    "dag combine pass"));
205 static cl::opt<bool>
206 ViewDAGCombineLT("view-dag-combine-lt-dags", cl::Hidden,
207           cl::desc("Pop up a window to show dags before the post legalize types"
208                    " dag combine pass"));
209 static cl::opt<bool>
210 ViewISelDAGs("view-isel-dags", cl::Hidden,
211           cl::desc("Pop up a window to show isel dags as they are selected"));
212 static cl::opt<bool>
213 ViewSchedDAGs("view-sched-dags", cl::Hidden,
214           cl::desc("Pop up a window to show sched dags as they are processed"));
215 static cl::opt<bool>
216 ViewSUnitDAGs("view-sunit-dags", cl::Hidden,
217       cl::desc("Pop up a window to show SUnit dags after they are processed"));
218 #else
219 static const bool ViewDAGCombine1 = false,
220                   ViewLegalizeTypesDAGs = false, ViewLegalizeDAGs = false,
221                   ViewDAGCombine2 = false,
222                   ViewDAGCombineLT = false,
223                   ViewISelDAGs = false, ViewSchedDAGs = false,
224                   ViewSUnitDAGs = false;
225 #endif
226
227 //===---------------------------------------------------------------------===//
228 ///
229 /// RegisterScheduler class - Track the registration of instruction schedulers.
230 ///
231 //===---------------------------------------------------------------------===//
232 MachinePassRegistry RegisterScheduler::Registry;
233
234 //===---------------------------------------------------------------------===//
235 ///
236 /// ISHeuristic command line option for instruction schedulers.
237 ///
238 //===---------------------------------------------------------------------===//
239 static cl::opt<RegisterScheduler::FunctionPassCtor, false,
240                RegisterPassParser<RegisterScheduler> >
241 ISHeuristic("pre-RA-sched",
242             cl::init(&createDefaultScheduler), cl::Hidden,
243             cl::desc("Instruction schedulers available (before register"
244                      " allocation):"));
245
246 static RegisterScheduler
247 defaultListDAGScheduler("default", "Best scheduler for the target",
248                         createDefaultScheduler);
249
250 namespace llvm {
251   //===--------------------------------------------------------------------===//
252   /// \brief This class is used by SelectionDAGISel to temporarily override
253   /// the optimization level on a per-function basis.
254   class OptLevelChanger {
255     SelectionDAGISel &IS;
256     CodeGenOpt::Level SavedOptLevel;
257     bool SavedFastISel;
258
259   public:
260     OptLevelChanger(SelectionDAGISel &ISel,
261                     CodeGenOpt::Level NewOptLevel) : IS(ISel) {
262       SavedOptLevel = IS.OptLevel;
263       if (NewOptLevel == SavedOptLevel)
264         return;
265       IS.OptLevel = NewOptLevel;
266       IS.TM.setOptLevel(NewOptLevel);
267       SavedFastISel = IS.TM.Options.EnableFastISel;
268       if (NewOptLevel == CodeGenOpt::None)
269         IS.TM.setFastISel(true);
270       DEBUG(dbgs() << "\nChanging optimization level for Function "
271             << IS.MF->getFunction()->getName() << "\n");
272       DEBUG(dbgs() << "\tBefore: -O" << SavedOptLevel
273             << " ; After: -O" << NewOptLevel << "\n");
274     }
275
276     ~OptLevelChanger() {
277       if (IS.OptLevel == SavedOptLevel)
278         return;
279       DEBUG(dbgs() << "\nRestoring optimization level for Function "
280             << IS.MF->getFunction()->getName() << "\n");
281       DEBUG(dbgs() << "\tBefore: -O" << IS.OptLevel
282             << " ; After: -O" << SavedOptLevel << "\n");
283       IS.OptLevel = SavedOptLevel;
284       IS.TM.setOptLevel(SavedOptLevel);
285       IS.TM.setFastISel(SavedFastISel);
286     }
287   };
288
289   //===--------------------------------------------------------------------===//
290   /// createDefaultScheduler - This creates an instruction scheduler appropriate
291   /// for the target.
292   ScheduleDAGSDNodes* createDefaultScheduler(SelectionDAGISel *IS,
293                                              CodeGenOpt::Level OptLevel) {
294     const TargetLowering *TLI = IS->TLI;
295     const TargetSubtargetInfo &ST = IS->MF->getSubtarget();
296
297     // Try first to see if the Target has its own way of selecting a scheduler
298     if (auto *SchedulerCtor = ST.getDAGScheduler(OptLevel)) {
299       return SchedulerCtor(IS, OptLevel);
300     }
301
302     if (OptLevel == CodeGenOpt::None ||
303         (ST.enableMachineScheduler() && ST.enableMachineSchedDefaultSched()) ||
304         TLI->getSchedulingPreference() == Sched::Source)
305       return createSourceListDAGScheduler(IS, OptLevel);
306     if (TLI->getSchedulingPreference() == Sched::RegPressure)
307       return createBURRListDAGScheduler(IS, OptLevel);
308     if (TLI->getSchedulingPreference() == Sched::Hybrid)
309       return createHybridListDAGScheduler(IS, OptLevel);
310     if (TLI->getSchedulingPreference() == Sched::VLIW)
311       return createVLIWDAGScheduler(IS, OptLevel);
312     assert(TLI->getSchedulingPreference() == Sched::ILP &&
313            "Unknown sched type!");
314     return createILPListDAGScheduler(IS, OptLevel);
315   }
316 }
317
318 // EmitInstrWithCustomInserter - This method should be implemented by targets
319 // that mark instructions with the 'usesCustomInserter' flag.  These
320 // instructions are special in various ways, which require special support to
321 // insert.  The specified MachineInstr is created but not inserted into any
322 // basic blocks, and this method is called to expand it into a sequence of
323 // instructions, potentially also creating new basic blocks and control flow.
324 // When new basic blocks are inserted and the edges from MBB to its successors
325 // are modified, the method should insert pairs of <OldSucc, NewSucc> into the
326 // DenseMap.
327 MachineBasicBlock *
328 TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
329                                             MachineBasicBlock *MBB) const {
330 #ifndef NDEBUG
331   dbgs() << "If a target marks an instruction with "
332           "'usesCustomInserter', it must implement "
333           "TargetLowering::EmitInstrWithCustomInserter!";
334 #endif
335   llvm_unreachable(nullptr);
336 }
337
338 void TargetLowering::AdjustInstrPostInstrSelection(MachineInstr *MI,
339                                                    SDNode *Node) const {
340   assert(!MI->hasPostISelHook() &&
341          "If a target marks an instruction with 'hasPostISelHook', "
342          "it must implement TargetLowering::AdjustInstrPostInstrSelection!");
343 }
344
345 //===----------------------------------------------------------------------===//
346 // SelectionDAGISel code
347 //===----------------------------------------------------------------------===//
348
349 SelectionDAGISel::SelectionDAGISel(TargetMachine &tm,
350                                    CodeGenOpt::Level OL) :
351   MachineFunctionPass(ID), TM(tm),
352   FuncInfo(new FunctionLoweringInfo()),
353   CurDAG(new SelectionDAG(tm, OL)),
354   SDB(new SelectionDAGBuilder(*CurDAG, *FuncInfo, OL)),
355   GFI(),
356   OptLevel(OL),
357   DAGSize(0) {
358     initializeGCModuleInfoPass(*PassRegistry::getPassRegistry());
359     initializeAliasAnalysisAnalysisGroup(*PassRegistry::getPassRegistry());
360     initializeBranchProbabilityInfoWrapperPassPass(
361         *PassRegistry::getPassRegistry());
362     initializeTargetLibraryInfoWrapperPassPass(
363         *PassRegistry::getPassRegistry());
364   }
365
366 SelectionDAGISel::~SelectionDAGISel() {
367   delete SDB;
368   delete CurDAG;
369   delete FuncInfo;
370 }
371
372 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
373   AU.addRequired<AliasAnalysis>();
374   AU.addPreserved<AliasAnalysis>();
375   AU.addRequired<GCModuleInfo>();
376   AU.addPreserved<GCModuleInfo>();
377   AU.addRequired<TargetLibraryInfoWrapperPass>();
378   if (UseMBPI && OptLevel != CodeGenOpt::None)
379     AU.addRequired<BranchProbabilityInfoWrapperPass>();
380   MachineFunctionPass::getAnalysisUsage(AU);
381 }
382
383 /// SplitCriticalSideEffectEdges - Look for critical edges with a PHI value that
384 /// may trap on it.  In this case we have to split the edge so that the path
385 /// through the predecessor block that doesn't go to the phi block doesn't
386 /// execute the possibly trapping instruction.
387 ///
388 /// This is required for correctness, so it must be done at -O0.
389 ///
390 static void SplitCriticalSideEffectEdges(Function &Fn) {
391   // Loop for blocks with phi nodes.
392   for (Function::iterator BB = Fn.begin(), E = Fn.end(); BB != E; ++BB) {
393     PHINode *PN = dyn_cast<PHINode>(BB->begin());
394     if (!PN) continue;
395
396   ReprocessBlock:
397     // For each block with a PHI node, check to see if any of the input values
398     // are potentially trapping constant expressions.  Constant expressions are
399     // the only potentially trapping value that can occur as the argument to a
400     // PHI.
401     for (BasicBlock::iterator I = BB->begin(); (PN = dyn_cast<PHINode>(I)); ++I)
402       for (unsigned i = 0, e = PN->getNumIncomingValues(); i != e; ++i) {
403         ConstantExpr *CE = dyn_cast<ConstantExpr>(PN->getIncomingValue(i));
404         if (!CE || !CE->canTrap()) continue;
405
406         // The only case we have to worry about is when the edge is critical.
407         // Since this block has a PHI Node, we assume it has multiple input
408         // edges: check to see if the pred has multiple successors.
409         BasicBlock *Pred = PN->getIncomingBlock(i);
410         if (Pred->getTerminator()->getNumSuccessors() == 1)
411           continue;
412
413         // Okay, we have to split this edge.
414         SplitCriticalEdge(
415             Pred->getTerminator(), GetSuccessorNumber(Pred, BB),
416             CriticalEdgeSplittingOptions().setMergeIdenticalEdges());
417         goto ReprocessBlock;
418       }
419   }
420 }
421
422 bool SelectionDAGISel::runOnMachineFunction(MachineFunction &mf) {
423   // Do some sanity-checking on the command-line options.
424   assert((!EnableFastISelVerbose || TM.Options.EnableFastISel) &&
425          "-fast-isel-verbose requires -fast-isel");
426   assert((!EnableFastISelAbort || TM.Options.EnableFastISel) &&
427          "-fast-isel-abort > 0 requires -fast-isel");
428
429   const Function &Fn = *mf.getFunction();
430   MF = &mf;
431
432   // Reset the target options before resetting the optimization
433   // level below.
434   // FIXME: This is a horrible hack and should be processed via
435   // codegen looking at the optimization level explicitly when
436   // it wants to look at it.
437   TM.resetTargetOptions(Fn);
438   // Reset OptLevel to None for optnone functions.
439   CodeGenOpt::Level NewOptLevel = OptLevel;
440   if (Fn.hasFnAttribute(Attribute::OptimizeNone))
441     NewOptLevel = CodeGenOpt::None;
442   OptLevelChanger OLC(*this, NewOptLevel);
443
444   TII = MF->getSubtarget().getInstrInfo();
445   TLI = MF->getSubtarget().getTargetLowering();
446   RegInfo = &MF->getRegInfo();
447   AA = &getAnalysis<AliasAnalysis>();
448   LibInfo = &getAnalysis<TargetLibraryInfoWrapperPass>().getTLI();
449   GFI = Fn.hasGC() ? &getAnalysis<GCModuleInfo>().getFunctionInfo(Fn) : nullptr;
450
451   DEBUG(dbgs() << "\n\n\n=== " << Fn.getName() << "\n");
452
453   SplitCriticalSideEffectEdges(const_cast<Function &>(Fn));
454
455   CurDAG->init(*MF);
456   FuncInfo->set(Fn, *MF, CurDAG);
457
458   if (UseMBPI && OptLevel != CodeGenOpt::None)
459     FuncInfo->BPI = &getAnalysis<BranchProbabilityInfoWrapperPass>().getBPI();
460   else
461     FuncInfo->BPI = nullptr;
462
463   SDB->init(GFI, *AA, LibInfo);
464
465   MF->setHasInlineAsm(false);
466
467   SelectAllBasicBlocks(Fn);
468
469   // If the first basic block in the function has live ins that need to be
470   // copied into vregs, emit the copies into the top of the block before
471   // emitting the code for the block.
472   MachineBasicBlock *EntryMBB = MF->begin();
473   const TargetRegisterInfo &TRI = *MF->getSubtarget().getRegisterInfo();
474   RegInfo->EmitLiveInCopies(EntryMBB, TRI, *TII);
475
476   DenseMap<unsigned, unsigned> LiveInMap;
477   if (!FuncInfo->ArgDbgValues.empty())
478     for (MachineRegisterInfo::livein_iterator LI = RegInfo->livein_begin(),
479            E = RegInfo->livein_end(); LI != E; ++LI)
480       if (LI->second)
481         LiveInMap.insert(std::make_pair(LI->first, LI->second));
482
483   // Insert DBG_VALUE instructions for function arguments to the entry block.
484   for (unsigned i = 0, e = FuncInfo->ArgDbgValues.size(); i != e; ++i) {
485     MachineInstr *MI = FuncInfo->ArgDbgValues[e-i-1];
486     bool hasFI = MI->getOperand(0).isFI();
487     unsigned Reg =
488         hasFI ? TRI.getFrameRegister(*MF) : MI->getOperand(0).getReg();
489     if (TargetRegisterInfo::isPhysicalRegister(Reg))
490       EntryMBB->insert(EntryMBB->begin(), MI);
491     else {
492       MachineInstr *Def = RegInfo->getVRegDef(Reg);
493       if (Def) {
494         MachineBasicBlock::iterator InsertPos = Def;
495         // FIXME: VR def may not be in entry block.
496         Def->getParent()->insert(std::next(InsertPos), MI);
497       } else
498         DEBUG(dbgs() << "Dropping debug info for dead vreg"
499               << TargetRegisterInfo::virtReg2Index(Reg) << "\n");
500     }
501
502     // If Reg is live-in then update debug info to track its copy in a vreg.
503     DenseMap<unsigned, unsigned>::iterator LDI = LiveInMap.find(Reg);
504     if (LDI != LiveInMap.end()) {
505       assert(!hasFI && "There's no handling of frame pointer updating here yet "
506                        "- add if needed");
507       MachineInstr *Def = RegInfo->getVRegDef(LDI->second);
508       MachineBasicBlock::iterator InsertPos = Def;
509       const MDNode *Variable = MI->getDebugVariable();
510       const MDNode *Expr = MI->getDebugExpression();
511       DebugLoc DL = MI->getDebugLoc();
512       bool IsIndirect = MI->isIndirectDebugValue();
513       unsigned Offset = IsIndirect ? MI->getOperand(1).getImm() : 0;
514       assert(cast<DILocalVariable>(Variable)->isValidLocationForIntrinsic(DL) &&
515              "Expected inlined-at fields to agree");
516       // Def is never a terminator here, so it is ok to increment InsertPos.
517       BuildMI(*EntryMBB, ++InsertPos, DL, TII->get(TargetOpcode::DBG_VALUE),
518               IsIndirect, LDI->second, Offset, Variable, Expr);
519
520       // If this vreg is directly copied into an exported register then
521       // that COPY instructions also need DBG_VALUE, if it is the only
522       // user of LDI->second.
523       MachineInstr *CopyUseMI = nullptr;
524       for (MachineRegisterInfo::use_instr_iterator
525            UI = RegInfo->use_instr_begin(LDI->second),
526            E = RegInfo->use_instr_end(); UI != E; ) {
527         MachineInstr *UseMI = &*(UI++);
528         if (UseMI->isDebugValue()) continue;
529         if (UseMI->isCopy() && !CopyUseMI && UseMI->getParent() == EntryMBB) {
530           CopyUseMI = UseMI; continue;
531         }
532         // Otherwise this is another use or second copy use.
533         CopyUseMI = nullptr; break;
534       }
535       if (CopyUseMI) {
536         // Use MI's debug location, which describes where Variable was
537         // declared, rather than whatever is attached to CopyUseMI.
538         MachineInstr *NewMI =
539             BuildMI(*MF, DL, TII->get(TargetOpcode::DBG_VALUE), IsIndirect,
540                     CopyUseMI->getOperand(0).getReg(), Offset, Variable, Expr);
541         MachineBasicBlock::iterator Pos = CopyUseMI;
542         EntryMBB->insertAfter(Pos, NewMI);
543       }
544     }
545   }
546
547   // Determine if there are any calls in this machine function.
548   MachineFrameInfo *MFI = MF->getFrameInfo();
549   for (const auto &MBB : *MF) {
550     if (MFI->hasCalls() && MF->hasInlineAsm())
551       break;
552
553     for (const auto &MI : MBB) {
554       const MCInstrDesc &MCID = TII->get(MI.getOpcode());
555       if ((MCID.isCall() && !MCID.isReturn()) ||
556           MI.isStackAligningInlineAsm()) {
557         MFI->setHasCalls(true);
558       }
559       if (MI.isInlineAsm()) {
560         MF->setHasInlineAsm(true);
561       }
562     }
563   }
564
565   // Determine if there is a call to setjmp in the machine function.
566   MF->setExposesReturnsTwice(Fn.callsFunctionThatReturnsTwice());
567
568   // Replace forward-declared registers with the registers containing
569   // the desired value.
570   MachineRegisterInfo &MRI = MF->getRegInfo();
571   for (DenseMap<unsigned, unsigned>::iterator
572        I = FuncInfo->RegFixups.begin(), E = FuncInfo->RegFixups.end();
573        I != E; ++I) {
574     unsigned From = I->first;
575     unsigned To = I->second;
576     // If To is also scheduled to be replaced, find what its ultimate
577     // replacement is.
578     for (;;) {
579       DenseMap<unsigned, unsigned>::iterator J = FuncInfo->RegFixups.find(To);
580       if (J == E) break;
581       To = J->second;
582     }
583     // Make sure the new register has a sufficiently constrained register class.
584     if (TargetRegisterInfo::isVirtualRegister(From) &&
585         TargetRegisterInfo::isVirtualRegister(To))
586       MRI.constrainRegClass(To, MRI.getRegClass(From));
587     // Replace it.
588
589
590     // Replacing one register with another won't touch the kill flags.
591     // We need to conservatively clear the kill flags as a kill on the old
592     // register might dominate existing uses of the new register.
593     if (!MRI.use_empty(To))
594       MRI.clearKillFlags(From);
595     MRI.replaceRegWith(From, To);
596   }
597
598   // Freeze the set of reserved registers now that MachineFrameInfo has been
599   // set up. All the information required by getReservedRegs() should be
600   // available now.
601   MRI.freezeReservedRegs(*MF);
602
603   // Release function-specific state. SDB and CurDAG are already cleared
604   // at this point.
605   FuncInfo->clear();
606
607   DEBUG(dbgs() << "*** MachineFunction at end of ISel ***\n");
608   DEBUG(MF->print(dbgs()));
609
610   return true;
611 }
612
613 void SelectionDAGISel::SelectBasicBlock(BasicBlock::const_iterator Begin,
614                                         BasicBlock::const_iterator End,
615                                         bool &HadTailCall) {
616   // Lower the instructions. If a call is emitted as a tail call, cease emitting
617   // nodes for this block.
618   for (BasicBlock::const_iterator I = Begin; I != End && !SDB->HasTailCall; ++I)
619     SDB->visit(*I);
620
621   // Make sure the root of the DAG is up-to-date.
622   CurDAG->setRoot(SDB->getControlRoot());
623   HadTailCall = SDB->HasTailCall;
624   SDB->clear();
625
626   // Final step, emit the lowered DAG as machine code.
627   CodeGenAndEmitDAG();
628 }
629
630 void SelectionDAGISel::ComputeLiveOutVRegInfo() {
631   SmallPtrSet<SDNode*, 128> VisitedNodes;
632   SmallVector<SDNode*, 128> Worklist;
633
634   Worklist.push_back(CurDAG->getRoot().getNode());
635
636   APInt KnownZero;
637   APInt KnownOne;
638
639   do {
640     SDNode *N = Worklist.pop_back_val();
641
642     // If we've already seen this node, ignore it.
643     if (!VisitedNodes.insert(N).second)
644       continue;
645
646     // Otherwise, add all chain operands to the worklist.
647     for (const SDValue &Op : N->op_values())
648       if (Op.getValueType() == MVT::Other)
649         Worklist.push_back(Op.getNode());
650
651     // If this is a CopyToReg with a vreg dest, process it.
652     if (N->getOpcode() != ISD::CopyToReg)
653       continue;
654
655     unsigned DestReg = cast<RegisterSDNode>(N->getOperand(1))->getReg();
656     if (!TargetRegisterInfo::isVirtualRegister(DestReg))
657       continue;
658
659     // Ignore non-scalar or non-integer values.
660     SDValue Src = N->getOperand(2);
661     EVT SrcVT = Src.getValueType();
662     if (!SrcVT.isInteger() || SrcVT.isVector())
663       continue;
664
665     unsigned NumSignBits = CurDAG->ComputeNumSignBits(Src);
666     CurDAG->computeKnownBits(Src, KnownZero, KnownOne);
667     FuncInfo->AddLiveOutRegInfo(DestReg, NumSignBits, KnownZero, KnownOne);
668   } while (!Worklist.empty());
669 }
670
671 void SelectionDAGISel::CodeGenAndEmitDAG() {
672   std::string GroupName;
673   if (TimePassesIsEnabled)
674     GroupName = "Instruction Selection and Scheduling";
675   std::string BlockName;
676   int BlockNumber = -1;
677   (void)BlockNumber;
678   bool MatchFilterBB = false; (void)MatchFilterBB;
679 #ifndef NDEBUG
680   MatchFilterBB = (FilterDAGBasicBlockName.empty() ||
681                    FilterDAGBasicBlockName ==
682                        FuncInfo->MBB->getBasicBlock()->getName().str());
683 #endif
684 #ifdef NDEBUG
685   if (ViewDAGCombine1 || ViewLegalizeTypesDAGs || ViewLegalizeDAGs ||
686       ViewDAGCombine2 || ViewDAGCombineLT || ViewISelDAGs || ViewSchedDAGs ||
687       ViewSUnitDAGs)
688 #endif
689   {
690     BlockNumber = FuncInfo->MBB->getNumber();
691     BlockName =
692         (MF->getName() + ":" + FuncInfo->MBB->getBasicBlock()->getName()).str();
693   }
694   DEBUG(dbgs() << "Initial selection DAG: BB#" << BlockNumber
695         << " '" << BlockName << "'\n"; CurDAG->dump());
696
697   if (ViewDAGCombine1 && MatchFilterBB)
698     CurDAG->viewGraph("dag-combine1 input for " + BlockName);
699
700   // Run the DAG combiner in pre-legalize mode.
701   {
702     NamedRegionTimer T("DAG Combining 1", GroupName, TimePassesIsEnabled);
703     CurDAG->Combine(BeforeLegalizeTypes, *AA, OptLevel);
704   }
705
706   DEBUG(dbgs() << "Optimized lowered selection DAG: BB#" << BlockNumber
707         << " '" << BlockName << "'\n"; CurDAG->dump());
708
709   // Second step, hack on the DAG until it only uses operations and types that
710   // the target supports.
711   if (ViewLegalizeTypesDAGs && MatchFilterBB)
712     CurDAG->viewGraph("legalize-types input for " + BlockName);
713
714   bool Changed;
715   {
716     NamedRegionTimer T("Type Legalization", GroupName, TimePassesIsEnabled);
717     Changed = CurDAG->LegalizeTypes();
718   }
719
720   DEBUG(dbgs() << "Type-legalized selection DAG: BB#" << BlockNumber
721         << " '" << BlockName << "'\n"; CurDAG->dump());
722
723   CurDAG->NewNodesMustHaveLegalTypes = true;
724
725   if (Changed) {
726     if (ViewDAGCombineLT && MatchFilterBB)
727       CurDAG->viewGraph("dag-combine-lt input for " + BlockName);
728
729     // Run the DAG combiner in post-type-legalize mode.
730     {
731       NamedRegionTimer T("DAG Combining after legalize types", GroupName,
732                          TimePassesIsEnabled);
733       CurDAG->Combine(AfterLegalizeTypes, *AA, OptLevel);
734     }
735
736     DEBUG(dbgs() << "Optimized type-legalized selection DAG: BB#" << BlockNumber
737           << " '" << BlockName << "'\n"; CurDAG->dump());
738
739   }
740
741   {
742     NamedRegionTimer T("Vector Legalization", GroupName, TimePassesIsEnabled);
743     Changed = CurDAG->LegalizeVectors();
744   }
745
746   if (Changed) {
747     {
748       NamedRegionTimer T("Type Legalization 2", GroupName, TimePassesIsEnabled);
749       CurDAG->LegalizeTypes();
750     }
751
752     if (ViewDAGCombineLT && MatchFilterBB)
753       CurDAG->viewGraph("dag-combine-lv input for " + BlockName);
754
755     // Run the DAG combiner in post-type-legalize mode.
756     {
757       NamedRegionTimer T("DAG Combining after legalize vectors", GroupName,
758                          TimePassesIsEnabled);
759       CurDAG->Combine(AfterLegalizeVectorOps, *AA, OptLevel);
760     }
761
762     DEBUG(dbgs() << "Optimized vector-legalized selection DAG: BB#"
763           << BlockNumber << " '" << BlockName << "'\n"; CurDAG->dump());
764   }
765
766   if (ViewLegalizeDAGs && MatchFilterBB)
767     CurDAG->viewGraph("legalize input for " + BlockName);
768
769   {
770     NamedRegionTimer T("DAG Legalization", GroupName, TimePassesIsEnabled);
771     CurDAG->Legalize();
772   }
773
774   DEBUG(dbgs() << "Legalized selection DAG: BB#" << BlockNumber
775         << " '" << BlockName << "'\n"; CurDAG->dump());
776
777   if (ViewDAGCombine2 && MatchFilterBB)
778     CurDAG->viewGraph("dag-combine2 input for " + BlockName);
779
780   // Run the DAG combiner in post-legalize mode.
781   {
782     NamedRegionTimer T("DAG Combining 2", GroupName, TimePassesIsEnabled);
783     CurDAG->Combine(AfterLegalizeDAG, *AA, OptLevel);
784   }
785
786   DEBUG(dbgs() << "Optimized legalized selection DAG: BB#" << BlockNumber
787         << " '" << BlockName << "'\n"; CurDAG->dump());
788
789   if (OptLevel != CodeGenOpt::None)
790     ComputeLiveOutVRegInfo();
791
792   if (ViewISelDAGs && MatchFilterBB)
793     CurDAG->viewGraph("isel input for " + BlockName);
794
795   // Third, instruction select all of the operations to machine code, adding the
796   // code to the MachineBasicBlock.
797   {
798     NamedRegionTimer T("Instruction Selection", GroupName, TimePassesIsEnabled);
799     DoInstructionSelection();
800   }
801
802   DEBUG(dbgs() << "Selected selection DAG: BB#" << BlockNumber
803         << " '" << BlockName << "'\n"; CurDAG->dump());
804
805   if (ViewSchedDAGs && MatchFilterBB)
806     CurDAG->viewGraph("scheduler input for " + BlockName);
807
808   // Schedule machine code.
809   ScheduleDAGSDNodes *Scheduler = CreateScheduler();
810   {
811     NamedRegionTimer T("Instruction Scheduling", GroupName,
812                        TimePassesIsEnabled);
813     Scheduler->Run(CurDAG, FuncInfo->MBB);
814   }
815
816   if (ViewSUnitDAGs && MatchFilterBB) Scheduler->viewGraph();
817
818   // Emit machine code to BB.  This can change 'BB' to the last block being
819   // inserted into.
820   MachineBasicBlock *FirstMBB = FuncInfo->MBB, *LastMBB;
821   {
822     NamedRegionTimer T("Instruction Creation", GroupName, TimePassesIsEnabled);
823
824     // FuncInfo->InsertPt is passed by reference and set to the end of the
825     // scheduled instructions.
826     LastMBB = FuncInfo->MBB = Scheduler->EmitSchedule(FuncInfo->InsertPt);
827   }
828
829   // If the block was split, make sure we update any references that are used to
830   // update PHI nodes later on.
831   if (FirstMBB != LastMBB)
832     SDB->UpdateSplitBlock(FirstMBB, LastMBB);
833
834   // Free the scheduler state.
835   {
836     NamedRegionTimer T("Instruction Scheduling Cleanup", GroupName,
837                        TimePassesIsEnabled);
838     delete Scheduler;
839   }
840
841   // Free the SelectionDAG state, now that we're finished with it.
842   CurDAG->clear();
843 }
844
845 namespace {
846 /// ISelUpdater - helper class to handle updates of the instruction selection
847 /// graph.
848 class ISelUpdater : public SelectionDAG::DAGUpdateListener {
849   SelectionDAG::allnodes_iterator &ISelPosition;
850 public:
851   ISelUpdater(SelectionDAG &DAG, SelectionDAG::allnodes_iterator &isp)
852     : SelectionDAG::DAGUpdateListener(DAG), ISelPosition(isp) {}
853
854   /// NodeDeleted - Handle nodes deleted from the graph. If the node being
855   /// deleted is the current ISelPosition node, update ISelPosition.
856   ///
857   void NodeDeleted(SDNode *N, SDNode *E) override {
858     if (ISelPosition == SelectionDAG::allnodes_iterator(N))
859       ++ISelPosition;
860   }
861 };
862 } // end anonymous namespace
863
864 void SelectionDAGISel::DoInstructionSelection() {
865   DEBUG(dbgs() << "===== Instruction selection begins: BB#"
866         << FuncInfo->MBB->getNumber()
867         << " '" << FuncInfo->MBB->getName() << "'\n");
868
869   PreprocessISelDAG();
870
871   // Select target instructions for the DAG.
872   {
873     // Number all nodes with a topological order and set DAGSize.
874     DAGSize = CurDAG->AssignTopologicalOrder();
875
876     // Create a dummy node (which is not added to allnodes), that adds
877     // a reference to the root node, preventing it from being deleted,
878     // and tracking any changes of the root.
879     HandleSDNode Dummy(CurDAG->getRoot());
880     SelectionDAG::allnodes_iterator ISelPosition (CurDAG->getRoot().getNode());
881     ++ISelPosition;
882
883     // Make sure that ISelPosition gets properly updated when nodes are deleted
884     // in calls made from this function.
885     ISelUpdater ISU(*CurDAG, ISelPosition);
886
887     // The AllNodes list is now topological-sorted. Visit the
888     // nodes by starting at the end of the list (the root of the
889     // graph) and preceding back toward the beginning (the entry
890     // node).
891     while (ISelPosition != CurDAG->allnodes_begin()) {
892       SDNode *Node = --ISelPosition;
893       // Skip dead nodes. DAGCombiner is expected to eliminate all dead nodes,
894       // but there are currently some corner cases that it misses. Also, this
895       // makes it theoretically possible to disable the DAGCombiner.
896       if (Node->use_empty())
897         continue;
898
899       SDNode *ResNode = Select(Node);
900
901       // FIXME: This is pretty gross.  'Select' should be changed to not return
902       // anything at all and this code should be nuked with a tactical strike.
903
904       // If node should not be replaced, continue with the next one.
905       if (ResNode == Node || Node->getOpcode() == ISD::DELETED_NODE)
906         continue;
907       // Replace node.
908       if (ResNode) {
909         ReplaceUses(Node, ResNode);
910       }
911
912       // If after the replacement this node is not used any more,
913       // remove this dead node.
914       if (Node->use_empty()) // Don't delete EntryToken, etc.
915         CurDAG->RemoveDeadNode(Node);
916     }
917
918     CurDAG->setRoot(Dummy.getValue());
919   }
920
921   DEBUG(dbgs() << "===== Instruction selection ends:\n");
922
923   PostprocessISelDAG();
924 }
925
926 /// PrepareEHLandingPad - Emit an EH_LABEL, set up live-in registers, and
927 /// do other setup for EH landing-pad blocks.
928 bool SelectionDAGISel::PrepareEHLandingPad() {
929   MachineBasicBlock *MBB = FuncInfo->MBB;
930
931   const TargetRegisterClass *PtrRC =
932       TLI->getRegClassFor(TLI->getPointerTy(CurDAG->getDataLayout()));
933
934   // Add a label to mark the beginning of the landing pad.  Deletion of the
935   // landing pad can thus be detected via the MachineModuleInfo.
936   MCSymbol *Label = MF->getMMI().addLandingPad(MBB);
937
938   // Assign the call site to the landing pad's begin label.
939   MF->getMMI().setCallSiteLandingPad(Label, SDB->LPadToCallSiteMap[MBB]);
940
941   const MCInstrDesc &II = TII->get(TargetOpcode::EH_LABEL);
942   BuildMI(*MBB, FuncInfo->InsertPt, SDB->getCurDebugLoc(), II)
943     .addSym(Label);
944
945   // If this is an MSVC-style personality function, we need to split the landing
946   // pad into several BBs.
947   const BasicBlock *LLVMBB = MBB->getBasicBlock();
948   const Constant *Personality = MF->getFunction()->getPersonalityFn();
949   if (const auto *PF = dyn_cast<Function>(Personality->stripPointerCasts()))
950     MF->getMMI().addPersonality(PF);
951   EHPersonality PersonalityType = classifyEHPersonality(Personality);
952
953   if (isMSVCEHPersonality(PersonalityType)) {
954     SmallVector<MachineBasicBlock *, 4> ClauseBBs;
955     const IntrinsicInst *ActionsCall =
956         dyn_cast<IntrinsicInst>(LLVMBB->getFirstInsertionPt());
957     // Get all invoke BBs that unwind to this landingpad.
958     SmallVector<MachineBasicBlock *, 4> InvokeBBs(MBB->pred_begin(),
959                                                   MBB->pred_end());
960     if (ActionsCall && ActionsCall->getIntrinsicID() == Intrinsic::eh_actions) {
961       // If this is a call to llvm.eh.actions followed by indirectbr, then we've
962       // run WinEHPrepare, and we should remove this block from the machine CFG.
963       // Mark the targets of the indirectbr as landingpads instead.
964       for (const BasicBlock *LLVMSucc : successors(LLVMBB)) {
965         MachineBasicBlock *ClauseBB = FuncInfo->MBBMap[LLVMSucc];
966         // Add the edge from the invoke to the clause.
967         for (MachineBasicBlock *InvokeBB : InvokeBBs)
968           InvokeBB->addSuccessor(ClauseBB);
969
970         // Mark the clause as a landing pad or MI passes will delete it.
971         ClauseBB->setIsEHPad();
972       }
973     }
974
975     // Remove the edge from the invoke to the lpad.
976     for (MachineBasicBlock *InvokeBB : InvokeBBs)
977       InvokeBB->removeSuccessor(MBB);
978
979     // Don't select instructions for the landingpad.
980     return false;
981   }
982
983   // Mark exception register as live in.
984   if (unsigned Reg = TLI->getExceptionPointerRegister())
985     FuncInfo->ExceptionPointerVirtReg = MBB->addLiveIn(Reg, PtrRC);
986
987   // Mark exception selector register as live in.
988   if (unsigned Reg = TLI->getExceptionSelectorRegister())
989     FuncInfo->ExceptionSelectorVirtReg = MBB->addLiveIn(Reg, PtrRC);
990
991   return true;
992 }
993
994 /// isFoldedOrDeadInstruction - Return true if the specified instruction is
995 /// side-effect free and is either dead or folded into a generated instruction.
996 /// Return false if it needs to be emitted.
997 static bool isFoldedOrDeadInstruction(const Instruction *I,
998                                       FunctionLoweringInfo *FuncInfo) {
999   return !I->mayWriteToMemory() && // Side-effecting instructions aren't folded.
1000          !isa<TerminatorInst>(I) &&    // Terminators aren't folded.
1001          !isa<DbgInfoIntrinsic>(I) &&  // Debug instructions aren't folded.
1002          !I->isEHPad() &&              // EH pad instructions aren't folded.
1003          !FuncInfo->isExportedInst(I); // Exported instrs must be computed.
1004 }
1005
1006 #ifndef NDEBUG
1007 // Collect per Instruction statistics for fast-isel misses.  Only those
1008 // instructions that cause the bail are accounted for.  It does not account for
1009 // instructions higher in the block.  Thus, summing the per instructions stats
1010 // will not add up to what is reported by NumFastIselFailures.
1011 static void collectFailStats(const Instruction *I) {
1012   switch (I->getOpcode()) {
1013   default: assert (0 && "<Invalid operator> ");
1014
1015   // Terminators
1016   case Instruction::Ret:         NumFastIselFailRet++; return;
1017   case Instruction::Br:          NumFastIselFailBr++; return;
1018   case Instruction::Switch:      NumFastIselFailSwitch++; return;
1019   case Instruction::IndirectBr:  NumFastIselFailIndirectBr++; return;
1020   case Instruction::Invoke:      NumFastIselFailInvoke++; return;
1021   case Instruction::Resume:      NumFastIselFailResume++; return;
1022   case Instruction::Unreachable: NumFastIselFailUnreachable++; return;
1023
1024   // Standard binary operators...
1025   case Instruction::Add:  NumFastIselFailAdd++; return;
1026   case Instruction::FAdd: NumFastIselFailFAdd++; return;
1027   case Instruction::Sub:  NumFastIselFailSub++; return;
1028   case Instruction::FSub: NumFastIselFailFSub++; return;
1029   case Instruction::Mul:  NumFastIselFailMul++; return;
1030   case Instruction::FMul: NumFastIselFailFMul++; return;
1031   case Instruction::UDiv: NumFastIselFailUDiv++; return;
1032   case Instruction::SDiv: NumFastIselFailSDiv++; return;
1033   case Instruction::FDiv: NumFastIselFailFDiv++; return;
1034   case Instruction::URem: NumFastIselFailURem++; return;
1035   case Instruction::SRem: NumFastIselFailSRem++; return;
1036   case Instruction::FRem: NumFastIselFailFRem++; return;
1037
1038   // Logical operators...
1039   case Instruction::And: NumFastIselFailAnd++; return;
1040   case Instruction::Or:  NumFastIselFailOr++; return;
1041   case Instruction::Xor: NumFastIselFailXor++; return;
1042
1043   // Memory instructions...
1044   case Instruction::Alloca:        NumFastIselFailAlloca++; return;
1045   case Instruction::Load:          NumFastIselFailLoad++; return;
1046   case Instruction::Store:         NumFastIselFailStore++; return;
1047   case Instruction::AtomicCmpXchg: NumFastIselFailAtomicCmpXchg++; return;
1048   case Instruction::AtomicRMW:     NumFastIselFailAtomicRMW++; return;
1049   case Instruction::Fence:         NumFastIselFailFence++; return;
1050   case Instruction::GetElementPtr: NumFastIselFailGetElementPtr++; return;
1051
1052   // Convert instructions...
1053   case Instruction::Trunc:    NumFastIselFailTrunc++; return;
1054   case Instruction::ZExt:     NumFastIselFailZExt++; return;
1055   case Instruction::SExt:     NumFastIselFailSExt++; return;
1056   case Instruction::FPTrunc:  NumFastIselFailFPTrunc++; return;
1057   case Instruction::FPExt:    NumFastIselFailFPExt++; return;
1058   case Instruction::FPToUI:   NumFastIselFailFPToUI++; return;
1059   case Instruction::FPToSI:   NumFastIselFailFPToSI++; return;
1060   case Instruction::UIToFP:   NumFastIselFailUIToFP++; return;
1061   case Instruction::SIToFP:   NumFastIselFailSIToFP++; return;
1062   case Instruction::IntToPtr: NumFastIselFailIntToPtr++; return;
1063   case Instruction::PtrToInt: NumFastIselFailPtrToInt++; return;
1064   case Instruction::BitCast:  NumFastIselFailBitCast++; return;
1065
1066   // Other instructions...
1067   case Instruction::ICmp:           NumFastIselFailICmp++; return;
1068   case Instruction::FCmp:           NumFastIselFailFCmp++; return;
1069   case Instruction::PHI:            NumFastIselFailPHI++; return;
1070   case Instruction::Select:         NumFastIselFailSelect++; return;
1071   case Instruction::Call: {
1072     if (auto const *Intrinsic = dyn_cast<IntrinsicInst>(I)) {
1073       switch (Intrinsic->getIntrinsicID()) {
1074       default:
1075         NumFastIselFailIntrinsicCall++; return;
1076       case Intrinsic::sadd_with_overflow:
1077         NumFastIselFailSAddWithOverflow++; return;
1078       case Intrinsic::uadd_with_overflow:
1079         NumFastIselFailUAddWithOverflow++; return;
1080       case Intrinsic::ssub_with_overflow:
1081         NumFastIselFailSSubWithOverflow++; return;
1082       case Intrinsic::usub_with_overflow:
1083         NumFastIselFailUSubWithOverflow++; return;
1084       case Intrinsic::smul_with_overflow:
1085         NumFastIselFailSMulWithOverflow++; return;
1086       case Intrinsic::umul_with_overflow:
1087         NumFastIselFailUMulWithOverflow++; return;
1088       case Intrinsic::frameaddress:
1089         NumFastIselFailFrameaddress++; return;
1090       case Intrinsic::sqrt:
1091           NumFastIselFailSqrt++; return;
1092       case Intrinsic::experimental_stackmap:
1093         NumFastIselFailStackMap++; return;
1094       case Intrinsic::experimental_patchpoint_void: // fall-through
1095       case Intrinsic::experimental_patchpoint_i64:
1096         NumFastIselFailPatchPoint++; return;
1097       }
1098     }
1099     NumFastIselFailCall++;
1100     return;
1101   }
1102   case Instruction::Shl:            NumFastIselFailShl++; return;
1103   case Instruction::LShr:           NumFastIselFailLShr++; return;
1104   case Instruction::AShr:           NumFastIselFailAShr++; return;
1105   case Instruction::VAArg:          NumFastIselFailVAArg++; return;
1106   case Instruction::ExtractElement: NumFastIselFailExtractElement++; return;
1107   case Instruction::InsertElement:  NumFastIselFailInsertElement++; return;
1108   case Instruction::ShuffleVector:  NumFastIselFailShuffleVector++; return;
1109   case Instruction::ExtractValue:   NumFastIselFailExtractValue++; return;
1110   case Instruction::InsertValue:    NumFastIselFailInsertValue++; return;
1111   case Instruction::LandingPad:     NumFastIselFailLandingPad++; return;
1112   }
1113 }
1114 #endif
1115
1116 void SelectionDAGISel::SelectAllBasicBlocks(const Function &Fn) {
1117   // Initialize the Fast-ISel state, if needed.
1118   FastISel *FastIS = nullptr;
1119   if (TM.Options.EnableFastISel)
1120     FastIS = TLI->createFastISel(*FuncInfo, LibInfo);
1121
1122   // Iterate over all basic blocks in the function.
1123   ReversePostOrderTraversal<const Function*> RPOT(&Fn);
1124   for (ReversePostOrderTraversal<const Function*>::rpo_iterator
1125        I = RPOT.begin(), E = RPOT.end(); I != E; ++I) {
1126     const BasicBlock *LLVMBB = *I;
1127
1128     if (OptLevel != CodeGenOpt::None) {
1129       bool AllPredsVisited = true;
1130       for (const_pred_iterator PI = pred_begin(LLVMBB), PE = pred_end(LLVMBB);
1131            PI != PE; ++PI) {
1132         if (!FuncInfo->VisitedBBs.count(*PI)) {
1133           AllPredsVisited = false;
1134           break;
1135         }
1136       }
1137
1138       if (AllPredsVisited) {
1139         for (BasicBlock::const_iterator I = LLVMBB->begin();
1140              const PHINode *PN = dyn_cast<PHINode>(I); ++I)
1141           FuncInfo->ComputePHILiveOutRegInfo(PN);
1142       } else {
1143         for (BasicBlock::const_iterator I = LLVMBB->begin();
1144              const PHINode *PN = dyn_cast<PHINode>(I); ++I)
1145           FuncInfo->InvalidatePHILiveOutRegInfo(PN);
1146       }
1147
1148       FuncInfo->VisitedBBs.insert(LLVMBB);
1149     }
1150
1151     BasicBlock::const_iterator const Begin = LLVMBB->getFirstNonPHI();
1152     BasicBlock::const_iterator const End = LLVMBB->end();
1153     BasicBlock::const_iterator BI = End;
1154
1155     FuncInfo->MBB = FuncInfo->MBBMap[LLVMBB];
1156     if (!FuncInfo->MBB)
1157       continue; // Some blocks like catchpads have no code or MBB.
1158     FuncInfo->InsertPt = FuncInfo->MBB->getFirstNonPHI();
1159
1160     // Setup an EH landing-pad block.
1161     FuncInfo->ExceptionPointerVirtReg = 0;
1162     FuncInfo->ExceptionSelectorVirtReg = 0;
1163     if (LLVMBB->isLandingPad())
1164       if (!PrepareEHLandingPad())
1165         continue;
1166
1167
1168     // Before doing SelectionDAG ISel, see if FastISel has been requested.
1169     if (FastIS) {
1170       FastIS->startNewBlock();
1171
1172       // Emit code for any incoming arguments. This must happen before
1173       // beginning FastISel on the entry block.
1174       if (LLVMBB == &Fn.getEntryBlock()) {
1175         ++NumEntryBlocks;
1176
1177         // Lower any arguments needed in this block if this is the entry block.
1178         if (!FastIS->lowerArguments()) {
1179           // Fast isel failed to lower these arguments
1180           ++NumFastIselFailLowerArguments;
1181           if (EnableFastISelAbort > 1)
1182             report_fatal_error("FastISel didn't lower all arguments");
1183
1184           // Use SelectionDAG argument lowering
1185           LowerArguments(Fn);
1186           CurDAG->setRoot(SDB->getControlRoot());
1187           SDB->clear();
1188           CodeGenAndEmitDAG();
1189         }
1190
1191         // If we inserted any instructions at the beginning, make a note of
1192         // where they are, so we can be sure to emit subsequent instructions
1193         // after them.
1194         if (FuncInfo->InsertPt != FuncInfo->MBB->begin())
1195           FastIS->setLastLocalValue(std::prev(FuncInfo->InsertPt));
1196         else
1197           FastIS->setLastLocalValue(nullptr);
1198       }
1199
1200       unsigned NumFastIselRemaining = std::distance(Begin, End);
1201       // Do FastISel on as many instructions as possible.
1202       for (; BI != Begin; --BI) {
1203         const Instruction *Inst = std::prev(BI);
1204
1205         // If we no longer require this instruction, skip it.
1206         if (isFoldedOrDeadInstruction(Inst, FuncInfo)) {
1207           --NumFastIselRemaining;
1208           continue;
1209         }
1210
1211         // Bottom-up: reset the insert pos at the top, after any local-value
1212         // instructions.
1213         FastIS->recomputeInsertPt();
1214
1215         // Try to select the instruction with FastISel.
1216         if (FastIS->selectInstruction(Inst)) {
1217           --NumFastIselRemaining;
1218           ++NumFastIselSuccess;
1219           // If fast isel succeeded, skip over all the folded instructions, and
1220           // then see if there is a load right before the selected instructions.
1221           // Try to fold the load if so.
1222           const Instruction *BeforeInst = Inst;
1223           while (BeforeInst != Begin) {
1224             BeforeInst = std::prev(BasicBlock::const_iterator(BeforeInst));
1225             if (!isFoldedOrDeadInstruction(BeforeInst, FuncInfo))
1226               break;
1227           }
1228           if (BeforeInst != Inst && isa<LoadInst>(BeforeInst) &&
1229               BeforeInst->hasOneUse() &&
1230               FastIS->tryToFoldLoad(cast<LoadInst>(BeforeInst), Inst)) {
1231             // If we succeeded, don't re-select the load.
1232             BI = std::next(BasicBlock::const_iterator(BeforeInst));
1233             --NumFastIselRemaining;
1234             ++NumFastIselSuccess;
1235           }
1236           continue;
1237         }
1238
1239 #ifndef NDEBUG
1240         if (EnableFastISelVerbose2)
1241           collectFailStats(Inst);
1242 #endif
1243
1244         // Then handle certain instructions as single-LLVM-Instruction blocks.
1245         if (isa<CallInst>(Inst)) {
1246
1247           if (EnableFastISelVerbose || EnableFastISelAbort) {
1248             dbgs() << "FastISel missed call: ";
1249             Inst->dump();
1250           }
1251           if (EnableFastISelAbort > 2)
1252             // FastISel selector couldn't handle something and bailed.
1253             // For the purpose of debugging, just abort.
1254             report_fatal_error("FastISel didn't select the entire block");
1255
1256           if (!Inst->getType()->isVoidTy() && !Inst->getType()->isTokenTy() &&
1257               !Inst->use_empty()) {
1258             unsigned &R = FuncInfo->ValueMap[Inst];
1259             if (!R)
1260               R = FuncInfo->CreateRegs(Inst->getType());
1261           }
1262
1263           bool HadTailCall = false;
1264           MachineBasicBlock::iterator SavedInsertPt = FuncInfo->InsertPt;
1265           SelectBasicBlock(Inst, BI, HadTailCall);
1266
1267           // If the call was emitted as a tail call, we're done with the block.
1268           // We also need to delete any previously emitted instructions.
1269           if (HadTailCall) {
1270             FastIS->removeDeadCode(SavedInsertPt, FuncInfo->MBB->end());
1271             --BI;
1272             break;
1273           }
1274
1275           // Recompute NumFastIselRemaining as Selection DAG instruction
1276           // selection may have handled the call, input args, etc.
1277           unsigned RemainingNow = std::distance(Begin, BI);
1278           NumFastIselFailures += NumFastIselRemaining - RemainingNow;
1279           NumFastIselRemaining = RemainingNow;
1280           continue;
1281         }
1282
1283         bool ShouldAbort = EnableFastISelAbort;
1284         if (EnableFastISelVerbose || EnableFastISelAbort) {
1285           if (isa<TerminatorInst>(Inst)) {
1286             // Use a different message for terminator misses.
1287             dbgs() << "FastISel missed terminator: ";
1288             // Don't abort unless for terminator unless the level is really high
1289             ShouldAbort = (EnableFastISelAbort > 2);
1290           } else {
1291             dbgs() << "FastISel miss: ";
1292           }
1293           Inst->dump();
1294         }
1295         if (ShouldAbort)
1296           // FastISel selector couldn't handle something and bailed.
1297           // For the purpose of debugging, just abort.
1298           report_fatal_error("FastISel didn't select the entire block");
1299
1300         NumFastIselFailures += NumFastIselRemaining;
1301         break;
1302       }
1303
1304       FastIS->recomputeInsertPt();
1305     } else {
1306       // Lower any arguments needed in this block if this is the entry block.
1307       if (LLVMBB == &Fn.getEntryBlock()) {
1308         ++NumEntryBlocks;
1309         LowerArguments(Fn);
1310       }
1311     }
1312
1313     if (Begin != BI)
1314       ++NumDAGBlocks;
1315     else
1316       ++NumFastIselBlocks;
1317
1318     if (Begin != BI) {
1319       // Run SelectionDAG instruction selection on the remainder of the block
1320       // not handled by FastISel. If FastISel is not run, this is the entire
1321       // block.
1322       bool HadTailCall;
1323       SelectBasicBlock(Begin, BI, HadTailCall);
1324     }
1325
1326     FinishBasicBlock();
1327     FuncInfo->PHINodesToUpdate.clear();
1328   }
1329
1330   delete FastIS;
1331   SDB->clearDanglingDebugInfo();
1332   SDB->SPDescriptor.resetPerFunctionState();
1333 }
1334
1335 /// Given that the input MI is before a partial terminator sequence TSeq, return
1336 /// true if M + TSeq also a partial terminator sequence.
1337 ///
1338 /// A Terminator sequence is a sequence of MachineInstrs which at this point in
1339 /// lowering copy vregs into physical registers, which are then passed into
1340 /// terminator instructors so we can satisfy ABI constraints. A partial
1341 /// terminator sequence is an improper subset of a terminator sequence (i.e. it
1342 /// may be the whole terminator sequence).
1343 static bool MIIsInTerminatorSequence(const MachineInstr *MI) {
1344   // If we do not have a copy or an implicit def, we return true if and only if
1345   // MI is a debug value.
1346   if (!MI->isCopy() && !MI->isImplicitDef())
1347     // Sometimes DBG_VALUE MI sneak in between the copies from the vregs to the
1348     // physical registers if there is debug info associated with the terminator
1349     // of our mbb. We want to include said debug info in our terminator
1350     // sequence, so we return true in that case.
1351     return MI->isDebugValue();
1352
1353   // We have left the terminator sequence if we are not doing one of the
1354   // following:
1355   //
1356   // 1. Copying a vreg into a physical register.
1357   // 2. Copying a vreg into a vreg.
1358   // 3. Defining a register via an implicit def.
1359
1360   // OPI should always be a register definition...
1361   MachineInstr::const_mop_iterator OPI = MI->operands_begin();
1362   if (!OPI->isReg() || !OPI->isDef())
1363     return false;
1364
1365   // Defining any register via an implicit def is always ok.
1366   if (MI->isImplicitDef())
1367     return true;
1368
1369   // Grab the copy source...
1370   MachineInstr::const_mop_iterator OPI2 = OPI;
1371   ++OPI2;
1372   assert(OPI2 != MI->operands_end()
1373          && "Should have a copy implying we should have 2 arguments.");
1374
1375   // Make sure that the copy dest is not a vreg when the copy source is a
1376   // physical register.
1377   if (!OPI2->isReg() ||
1378       (!TargetRegisterInfo::isPhysicalRegister(OPI->getReg()) &&
1379        TargetRegisterInfo::isPhysicalRegister(OPI2->getReg())))
1380     return false;
1381
1382   return true;
1383 }
1384
1385 /// Find the split point at which to splice the end of BB into its success stack
1386 /// protector check machine basic block.
1387 ///
1388 /// On many platforms, due to ABI constraints, terminators, even before register
1389 /// allocation, use physical registers. This creates an issue for us since
1390 /// physical registers at this point can not travel across basic
1391 /// blocks. Luckily, selectiondag always moves physical registers into vregs
1392 /// when they enter functions and moves them through a sequence of copies back
1393 /// into the physical registers right before the terminator creating a
1394 /// ``Terminator Sequence''. This function is searching for the beginning of the
1395 /// terminator sequence so that we can ensure that we splice off not just the
1396 /// terminator, but additionally the copies that move the vregs into the
1397 /// physical registers.
1398 static MachineBasicBlock::iterator
1399 FindSplitPointForStackProtector(MachineBasicBlock *BB, DebugLoc DL) {
1400   MachineBasicBlock::iterator SplitPoint = BB->getFirstTerminator();
1401   //
1402   if (SplitPoint == BB->begin())
1403     return SplitPoint;
1404
1405   MachineBasicBlock::iterator Start = BB->begin();
1406   MachineBasicBlock::iterator Previous = SplitPoint;
1407   --Previous;
1408
1409   while (MIIsInTerminatorSequence(Previous)) {
1410     SplitPoint = Previous;
1411     if (Previous == Start)
1412       break;
1413     --Previous;
1414   }
1415
1416   return SplitPoint;
1417 }
1418
1419 void
1420 SelectionDAGISel::FinishBasicBlock() {
1421
1422   DEBUG(dbgs() << "Total amount of phi nodes to update: "
1423                << FuncInfo->PHINodesToUpdate.size() << "\n";
1424         for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i)
1425           dbgs() << "Node " << i << " : ("
1426                  << FuncInfo->PHINodesToUpdate[i].first
1427                  << ", " << FuncInfo->PHINodesToUpdate[i].second << ")\n");
1428
1429   // Next, now that we know what the last MBB the LLVM BB expanded is, update
1430   // PHI nodes in successors.
1431   for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i) {
1432     MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[i].first);
1433     assert(PHI->isPHI() &&
1434            "This is not a machine PHI node that we are updating!");
1435     if (!FuncInfo->MBB->isSuccessor(PHI->getParent()))
1436       continue;
1437     PHI.addReg(FuncInfo->PHINodesToUpdate[i].second).addMBB(FuncInfo->MBB);
1438   }
1439
1440   // Handle stack protector.
1441   if (SDB->SPDescriptor.shouldEmitStackProtector()) {
1442     MachineBasicBlock *ParentMBB = SDB->SPDescriptor.getParentMBB();
1443     MachineBasicBlock *SuccessMBB = SDB->SPDescriptor.getSuccessMBB();
1444
1445     // Find the split point to split the parent mbb. At the same time copy all
1446     // physical registers used in the tail of parent mbb into virtual registers
1447     // before the split point and back into physical registers after the split
1448     // point. This prevents us needing to deal with Live-ins and many other
1449     // register allocation issues caused by us splitting the parent mbb. The
1450     // register allocator will clean up said virtual copies later on.
1451     MachineBasicBlock::iterator SplitPoint =
1452       FindSplitPointForStackProtector(ParentMBB, SDB->getCurDebugLoc());
1453
1454     // Splice the terminator of ParentMBB into SuccessMBB.
1455     SuccessMBB->splice(SuccessMBB->end(), ParentMBB,
1456                        SplitPoint,
1457                        ParentMBB->end());
1458
1459     // Add compare/jump on neq/jump to the parent BB.
1460     FuncInfo->MBB = ParentMBB;
1461     FuncInfo->InsertPt = ParentMBB->end();
1462     SDB->visitSPDescriptorParent(SDB->SPDescriptor, ParentMBB);
1463     CurDAG->setRoot(SDB->getRoot());
1464     SDB->clear();
1465     CodeGenAndEmitDAG();
1466
1467     // CodeGen Failure MBB if we have not codegened it yet.
1468     MachineBasicBlock *FailureMBB = SDB->SPDescriptor.getFailureMBB();
1469     if (!FailureMBB->size()) {
1470       FuncInfo->MBB = FailureMBB;
1471       FuncInfo->InsertPt = FailureMBB->end();
1472       SDB->visitSPDescriptorFailure(SDB->SPDescriptor);
1473       CurDAG->setRoot(SDB->getRoot());
1474       SDB->clear();
1475       CodeGenAndEmitDAG();
1476     }
1477
1478     // Clear the Per-BB State.
1479     SDB->SPDescriptor.resetPerBBState();
1480   }
1481
1482   for (unsigned i = 0, e = SDB->BitTestCases.size(); i != e; ++i) {
1483     // Lower header first, if it wasn't already lowered
1484     if (!SDB->BitTestCases[i].Emitted) {
1485       // Set the current basic block to the mbb we wish to insert the code into
1486       FuncInfo->MBB = SDB->BitTestCases[i].Parent;
1487       FuncInfo->InsertPt = FuncInfo->MBB->end();
1488       // Emit the code
1489       SDB->visitBitTestHeader(SDB->BitTestCases[i], FuncInfo->MBB);
1490       CurDAG->setRoot(SDB->getRoot());
1491       SDB->clear();
1492       CodeGenAndEmitDAG();
1493     }
1494
1495     uint32_t UnhandledWeight = SDB->BitTestCases[i].Weight;
1496
1497     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j) {
1498       UnhandledWeight -= SDB->BitTestCases[i].Cases[j].ExtraWeight;
1499       // Set the current basic block to the mbb we wish to insert the code into
1500       FuncInfo->MBB = SDB->BitTestCases[i].Cases[j].ThisBB;
1501       FuncInfo->InsertPt = FuncInfo->MBB->end();
1502       // Emit the code
1503
1504       // If all cases cover a contiguous range, it is not necessary to jump to
1505       // the default block after the last bit test fails. This is because the
1506       // range check during bit test header creation has guaranteed that every
1507       // case here doesn't go outside the range.
1508       MachineBasicBlock *NextMBB;
1509       if (SDB->BitTestCases[i].ContiguousRange && j + 2 == ej)
1510         NextMBB = SDB->BitTestCases[i].Cases[j + 1].TargetBB;
1511       else if (j + 1 != ej)
1512         NextMBB = SDB->BitTestCases[i].Cases[j + 1].ThisBB;
1513       else
1514         NextMBB = SDB->BitTestCases[i].Default;
1515
1516       SDB->visitBitTestCase(SDB->BitTestCases[i],
1517                             NextMBB,
1518                             UnhandledWeight,
1519                             SDB->BitTestCases[i].Reg,
1520                             SDB->BitTestCases[i].Cases[j],
1521                             FuncInfo->MBB);
1522
1523       CurDAG->setRoot(SDB->getRoot());
1524       SDB->clear();
1525       CodeGenAndEmitDAG();
1526
1527       if (SDB->BitTestCases[i].ContiguousRange && j + 2 == ej)
1528         break;
1529     }
1530
1531     // Update PHI Nodes
1532     for (unsigned pi = 0, pe = FuncInfo->PHINodesToUpdate.size();
1533          pi != pe; ++pi) {
1534       MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[pi].first);
1535       MachineBasicBlock *PHIBB = PHI->getParent();
1536       assert(PHI->isPHI() &&
1537              "This is not a machine PHI node that we are updating!");
1538       // This is "default" BB. We have two jumps to it. From "header" BB and
1539       // from last "case" BB.
1540       if (PHIBB == SDB->BitTestCases[i].Default)
1541         PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second)
1542            .addMBB(SDB->BitTestCases[i].Parent)
1543            .addReg(FuncInfo->PHINodesToUpdate[pi].second)
1544            .addMBB(SDB->BitTestCases[i].Cases.back().ThisBB);
1545       // One of "cases" BB.
1546       for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size();
1547            j != ej; ++j) {
1548         MachineBasicBlock* cBB = SDB->BitTestCases[i].Cases[j].ThisBB;
1549         if (cBB->isSuccessor(PHIBB))
1550           PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second).addMBB(cBB);
1551       }
1552     }
1553   }
1554   SDB->BitTestCases.clear();
1555
1556   // If the JumpTable record is filled in, then we need to emit a jump table.
1557   // Updating the PHI nodes is tricky in this case, since we need to determine
1558   // whether the PHI is a successor of the range check MBB or the jump table MBB
1559   for (unsigned i = 0, e = SDB->JTCases.size(); i != e; ++i) {
1560     // Lower header first, if it wasn't already lowered
1561     if (!SDB->JTCases[i].first.Emitted) {
1562       // Set the current basic block to the mbb we wish to insert the code into
1563       FuncInfo->MBB = SDB->JTCases[i].first.HeaderBB;
1564       FuncInfo->InsertPt = FuncInfo->MBB->end();
1565       // Emit the code
1566       SDB->visitJumpTableHeader(SDB->JTCases[i].second, SDB->JTCases[i].first,
1567                                 FuncInfo->MBB);
1568       CurDAG->setRoot(SDB->getRoot());
1569       SDB->clear();
1570       CodeGenAndEmitDAG();
1571     }
1572
1573     // Set the current basic block to the mbb we wish to insert the code into
1574     FuncInfo->MBB = SDB->JTCases[i].second.MBB;
1575     FuncInfo->InsertPt = FuncInfo->MBB->end();
1576     // Emit the code
1577     SDB->visitJumpTable(SDB->JTCases[i].second);
1578     CurDAG->setRoot(SDB->getRoot());
1579     SDB->clear();
1580     CodeGenAndEmitDAG();
1581
1582     // Update PHI Nodes
1583     for (unsigned pi = 0, pe = FuncInfo->PHINodesToUpdate.size();
1584          pi != pe; ++pi) {
1585       MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[pi].first);
1586       MachineBasicBlock *PHIBB = PHI->getParent();
1587       assert(PHI->isPHI() &&
1588              "This is not a machine PHI node that we are updating!");
1589       // "default" BB. We can go there only from header BB.
1590       if (PHIBB == SDB->JTCases[i].second.Default)
1591         PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second)
1592            .addMBB(SDB->JTCases[i].first.HeaderBB);
1593       // JT BB. Just iterate over successors here
1594       if (FuncInfo->MBB->isSuccessor(PHIBB))
1595         PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second).addMBB(FuncInfo->MBB);
1596     }
1597   }
1598   SDB->JTCases.clear();
1599
1600   // If we generated any switch lowering information, build and codegen any
1601   // additional DAGs necessary.
1602   for (unsigned i = 0, e = SDB->SwitchCases.size(); i != e; ++i) {
1603     // Set the current basic block to the mbb we wish to insert the code into
1604     FuncInfo->MBB = SDB->SwitchCases[i].ThisBB;
1605     FuncInfo->InsertPt = FuncInfo->MBB->end();
1606
1607     // Determine the unique successors.
1608     SmallVector<MachineBasicBlock *, 2> Succs;
1609     Succs.push_back(SDB->SwitchCases[i].TrueBB);
1610     if (SDB->SwitchCases[i].TrueBB != SDB->SwitchCases[i].FalseBB)
1611       Succs.push_back(SDB->SwitchCases[i].FalseBB);
1612
1613     // Emit the code. Note that this could result in FuncInfo->MBB being split.
1614     SDB->visitSwitchCase(SDB->SwitchCases[i], FuncInfo->MBB);
1615     CurDAG->setRoot(SDB->getRoot());
1616     SDB->clear();
1617     CodeGenAndEmitDAG();
1618
1619     // Remember the last block, now that any splitting is done, for use in
1620     // populating PHI nodes in successors.
1621     MachineBasicBlock *ThisBB = FuncInfo->MBB;
1622
1623     // Handle any PHI nodes in successors of this chunk, as if we were coming
1624     // from the original BB before switch expansion.  Note that PHI nodes can
1625     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
1626     // handle them the right number of times.
1627     for (unsigned i = 0, e = Succs.size(); i != e; ++i) {
1628       FuncInfo->MBB = Succs[i];
1629       FuncInfo->InsertPt = FuncInfo->MBB->end();
1630       // FuncInfo->MBB may have been removed from the CFG if a branch was
1631       // constant folded.
1632       if (ThisBB->isSuccessor(FuncInfo->MBB)) {
1633         for (MachineBasicBlock::iterator
1634              MBBI = FuncInfo->MBB->begin(), MBBE = FuncInfo->MBB->end();
1635              MBBI != MBBE && MBBI->isPHI(); ++MBBI) {
1636           MachineInstrBuilder PHI(*MF, MBBI);
1637           // This value for this PHI node is recorded in PHINodesToUpdate.
1638           for (unsigned pn = 0; ; ++pn) {
1639             assert(pn != FuncInfo->PHINodesToUpdate.size() &&
1640                    "Didn't find PHI entry!");
1641             if (FuncInfo->PHINodesToUpdate[pn].first == PHI) {
1642               PHI.addReg(FuncInfo->PHINodesToUpdate[pn].second).addMBB(ThisBB);
1643               break;
1644             }
1645           }
1646         }
1647       }
1648     }
1649   }
1650   SDB->SwitchCases.clear();
1651 }
1652
1653
1654 /// Create the scheduler. If a specific scheduler was specified
1655 /// via the SchedulerRegistry, use it, otherwise select the
1656 /// one preferred by the target.
1657 ///
1658 ScheduleDAGSDNodes *SelectionDAGISel::CreateScheduler() {
1659   return ISHeuristic(this, OptLevel);
1660 }
1661
1662 //===----------------------------------------------------------------------===//
1663 // Helper functions used by the generated instruction selector.
1664 //===----------------------------------------------------------------------===//
1665 // Calls to these methods are generated by tblgen.
1666
1667 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
1668 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1669 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
1670 /// specified in the .td file (e.g. 255).
1671 bool SelectionDAGISel::CheckAndMask(SDValue LHS, ConstantSDNode *RHS,
1672                                     int64_t DesiredMaskS) const {
1673   const APInt &ActualMask = RHS->getAPIntValue();
1674   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1675
1676   // If the actual mask exactly matches, success!
1677   if (ActualMask == DesiredMask)
1678     return true;
1679
1680   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1681   if (ActualMask.intersects(~DesiredMask))
1682     return false;
1683
1684   // Otherwise, the DAG Combiner may have proven that the value coming in is
1685   // either already zero or is not demanded.  Check for known zero input bits.
1686   APInt NeededMask = DesiredMask & ~ActualMask;
1687   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
1688     return true;
1689
1690   // TODO: check to see if missing bits are just not demanded.
1691
1692   // Otherwise, this pattern doesn't match.
1693   return false;
1694 }
1695
1696 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
1697 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1698 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
1699 /// specified in the .td file (e.g. 255).
1700 bool SelectionDAGISel::CheckOrMask(SDValue LHS, ConstantSDNode *RHS,
1701                                    int64_t DesiredMaskS) const {
1702   const APInt &ActualMask = RHS->getAPIntValue();
1703   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1704
1705   // If the actual mask exactly matches, success!
1706   if (ActualMask == DesiredMask)
1707     return true;
1708
1709   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1710   if (ActualMask.intersects(~DesiredMask))
1711     return false;
1712
1713   // Otherwise, the DAG Combiner may have proven that the value coming in is
1714   // either already zero or is not demanded.  Check for known zero input bits.
1715   APInt NeededMask = DesiredMask & ~ActualMask;
1716
1717   APInt KnownZero, KnownOne;
1718   CurDAG->computeKnownBits(LHS, KnownZero, KnownOne);
1719
1720   // If all the missing bits in the or are already known to be set, match!
1721   if ((NeededMask & KnownOne) == NeededMask)
1722     return true;
1723
1724   // TODO: check to see if missing bits are just not demanded.
1725
1726   // Otherwise, this pattern doesn't match.
1727   return false;
1728 }
1729
1730 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
1731 /// by tblgen.  Others should not call it.
1732 void SelectionDAGISel::
1733 SelectInlineAsmMemoryOperands(std::vector<SDValue> &Ops, SDLoc DL) {
1734   std::vector<SDValue> InOps;
1735   std::swap(InOps, Ops);
1736
1737   Ops.push_back(InOps[InlineAsm::Op_InputChain]); // 0
1738   Ops.push_back(InOps[InlineAsm::Op_AsmString]);  // 1
1739   Ops.push_back(InOps[InlineAsm::Op_MDNode]);     // 2, !srcloc
1740   Ops.push_back(InOps[InlineAsm::Op_ExtraInfo]);  // 3 (SideEffect, AlignStack)
1741
1742   unsigned i = InlineAsm::Op_FirstOperand, e = InOps.size();
1743   if (InOps[e-1].getValueType() == MVT::Glue)
1744     --e;  // Don't process a glue operand if it is here.
1745
1746   while (i != e) {
1747     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getZExtValue();
1748     if (!InlineAsm::isMemKind(Flags)) {
1749       // Just skip over this operand, copying the operands verbatim.
1750       Ops.insert(Ops.end(), InOps.begin()+i,
1751                  InOps.begin()+i+InlineAsm::getNumOperandRegisters(Flags) + 1);
1752       i += InlineAsm::getNumOperandRegisters(Flags) + 1;
1753     } else {
1754       assert(InlineAsm::getNumOperandRegisters(Flags) == 1 &&
1755              "Memory operand with multiple values?");
1756
1757       unsigned TiedToOperand;
1758       if (InlineAsm::isUseOperandTiedToDef(Flags, TiedToOperand)) {
1759         // We need the constraint ID from the operand this is tied to.
1760         unsigned CurOp = InlineAsm::Op_FirstOperand;
1761         Flags = cast<ConstantSDNode>(InOps[CurOp])->getZExtValue();
1762         for (; TiedToOperand; --TiedToOperand) {
1763           CurOp += InlineAsm::getNumOperandRegisters(Flags)+1;
1764           Flags = cast<ConstantSDNode>(InOps[CurOp])->getZExtValue();
1765         }
1766       }
1767
1768       // Otherwise, this is a memory operand.  Ask the target to select it.
1769       std::vector<SDValue> SelOps;
1770       if (SelectInlineAsmMemoryOperand(InOps[i+1],
1771                                        InlineAsm::getMemoryConstraintID(Flags),
1772                                        SelOps))
1773         report_fatal_error("Could not match memory address.  Inline asm"
1774                            " failure!");
1775
1776       // Add this to the output node.
1777       unsigned NewFlags =
1778         InlineAsm::getFlagWord(InlineAsm::Kind_Mem, SelOps.size());
1779       Ops.push_back(CurDAG->getTargetConstant(NewFlags, DL, MVT::i32));
1780       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
1781       i += 2;
1782     }
1783   }
1784
1785   // Add the glue input back if present.
1786   if (e != InOps.size())
1787     Ops.push_back(InOps.back());
1788 }
1789
1790 /// findGlueUse - Return use of MVT::Glue value produced by the specified
1791 /// SDNode.
1792 ///
1793 static SDNode *findGlueUse(SDNode *N) {
1794   unsigned FlagResNo = N->getNumValues()-1;
1795   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
1796     SDUse &Use = I.getUse();
1797     if (Use.getResNo() == FlagResNo)
1798       return Use.getUser();
1799   }
1800   return nullptr;
1801 }
1802
1803 /// findNonImmUse - Return true if "Use" is a non-immediate use of "Def".
1804 /// This function recursively traverses up the operand chain, ignoring
1805 /// certain nodes.
1806 static bool findNonImmUse(SDNode *Use, SDNode* Def, SDNode *ImmedUse,
1807                           SDNode *Root, SmallPtrSetImpl<SDNode*> &Visited,
1808                           bool IgnoreChains) {
1809   // The NodeID's are given uniques ID's where a node ID is guaranteed to be
1810   // greater than all of its (recursive) operands.  If we scan to a point where
1811   // 'use' is smaller than the node we're scanning for, then we know we will
1812   // never find it.
1813   //
1814   // The Use may be -1 (unassigned) if it is a newly allocated node.  This can
1815   // happen because we scan down to newly selected nodes in the case of glue
1816   // uses.
1817   if ((Use->getNodeId() < Def->getNodeId() && Use->getNodeId() != -1))
1818     return false;
1819
1820   // Don't revisit nodes if we already scanned it and didn't fail, we know we
1821   // won't fail if we scan it again.
1822   if (!Visited.insert(Use).second)
1823     return false;
1824
1825   for (const SDValue &Op : Use->op_values()) {
1826     // Ignore chain uses, they are validated by HandleMergeInputChains.
1827     if (Op.getValueType() == MVT::Other && IgnoreChains)
1828       continue;
1829
1830     SDNode *N = Op.getNode();
1831     if (N == Def) {
1832       if (Use == ImmedUse || Use == Root)
1833         continue;  // We are not looking for immediate use.
1834       assert(N != Root);
1835       return true;
1836     }
1837
1838     // Traverse up the operand chain.
1839     if (findNonImmUse(N, Def, ImmedUse, Root, Visited, IgnoreChains))
1840       return true;
1841   }
1842   return false;
1843 }
1844
1845 /// IsProfitableToFold - Returns true if it's profitable to fold the specific
1846 /// operand node N of U during instruction selection that starts at Root.
1847 bool SelectionDAGISel::IsProfitableToFold(SDValue N, SDNode *U,
1848                                           SDNode *Root) const {
1849   if (OptLevel == CodeGenOpt::None) return false;
1850   return N.hasOneUse();
1851 }
1852
1853 /// IsLegalToFold - Returns true if the specific operand node N of
1854 /// U can be folded during instruction selection that starts at Root.
1855 bool SelectionDAGISel::IsLegalToFold(SDValue N, SDNode *U, SDNode *Root,
1856                                      CodeGenOpt::Level OptLevel,
1857                                      bool IgnoreChains) {
1858   if (OptLevel == CodeGenOpt::None) return false;
1859
1860   // If Root use can somehow reach N through a path that that doesn't contain
1861   // U then folding N would create a cycle. e.g. In the following
1862   // diagram, Root can reach N through X. If N is folded into into Root, then
1863   // X is both a predecessor and a successor of U.
1864   //
1865   //          [N*]           //
1866   //         ^   ^           //
1867   //        /     \          //
1868   //      [U*]    [X]?       //
1869   //        ^     ^          //
1870   //         \   /           //
1871   //          \ /            //
1872   //         [Root*]         //
1873   //
1874   // * indicates nodes to be folded together.
1875   //
1876   // If Root produces glue, then it gets (even more) interesting. Since it
1877   // will be "glued" together with its glue use in the scheduler, we need to
1878   // check if it might reach N.
1879   //
1880   //          [N*]           //
1881   //         ^   ^           //
1882   //        /     \          //
1883   //      [U*]    [X]?       //
1884   //        ^       ^        //
1885   //         \       \       //
1886   //          \      |       //
1887   //         [Root*] |       //
1888   //          ^      |       //
1889   //          f      |       //
1890   //          |      /       //
1891   //         [Y]    /        //
1892   //           ^   /         //
1893   //           f  /          //
1894   //           | /           //
1895   //          [GU]           //
1896   //
1897   // If GU (glue use) indirectly reaches N (the load), and Root folds N
1898   // (call it Fold), then X is a predecessor of GU and a successor of
1899   // Fold. But since Fold and GU are glued together, this will create
1900   // a cycle in the scheduling graph.
1901
1902   // If the node has glue, walk down the graph to the "lowest" node in the
1903   // glueged set.
1904   EVT VT = Root->getValueType(Root->getNumValues()-1);
1905   while (VT == MVT::Glue) {
1906     SDNode *GU = findGlueUse(Root);
1907     if (!GU)
1908       break;
1909     Root = GU;
1910     VT = Root->getValueType(Root->getNumValues()-1);
1911
1912     // If our query node has a glue result with a use, we've walked up it.  If
1913     // the user (which has already been selected) has a chain or indirectly uses
1914     // the chain, our WalkChainUsers predicate will not consider it.  Because of
1915     // this, we cannot ignore chains in this predicate.
1916     IgnoreChains = false;
1917   }
1918
1919
1920   SmallPtrSet<SDNode*, 16> Visited;
1921   return !findNonImmUse(Root, N.getNode(), U, Root, Visited, IgnoreChains);
1922 }
1923
1924 SDNode *SelectionDAGISel::Select_INLINEASM(SDNode *N) {
1925   SDLoc DL(N);
1926
1927   std::vector<SDValue> Ops(N->op_begin(), N->op_end());
1928   SelectInlineAsmMemoryOperands(Ops, DL);
1929
1930   const EVT VTs[] = {MVT::Other, MVT::Glue};
1931   SDValue New = CurDAG->getNode(ISD::INLINEASM, DL, VTs, Ops);
1932   New->setNodeId(-1);
1933   return New.getNode();
1934 }
1935
1936 SDNode
1937 *SelectionDAGISel::Select_READ_REGISTER(SDNode *Op) {
1938   SDLoc dl(Op);
1939   MDNodeSDNode *MD = dyn_cast<MDNodeSDNode>(Op->getOperand(1));
1940   const MDString *RegStr = dyn_cast<MDString>(MD->getMD()->getOperand(0));
1941   unsigned Reg =
1942       TLI->getRegisterByName(RegStr->getString().data(), Op->getValueType(0),
1943                              *CurDAG);
1944   SDValue New = CurDAG->getCopyFromReg(
1945                         Op->getOperand(0), dl, Reg, Op->getValueType(0));
1946   New->setNodeId(-1);
1947   return New.getNode();
1948 }
1949
1950 SDNode
1951 *SelectionDAGISel::Select_WRITE_REGISTER(SDNode *Op) {
1952   SDLoc dl(Op);
1953   MDNodeSDNode *MD = dyn_cast<MDNodeSDNode>(Op->getOperand(1));
1954   const MDString *RegStr = dyn_cast<MDString>(MD->getMD()->getOperand(0));
1955   unsigned Reg = TLI->getRegisterByName(RegStr->getString().data(),
1956                                         Op->getOperand(2).getValueType(),
1957                                         *CurDAG);
1958   SDValue New = CurDAG->getCopyToReg(
1959                         Op->getOperand(0), dl, Reg, Op->getOperand(2));
1960   New->setNodeId(-1);
1961   return New.getNode();
1962 }
1963
1964
1965
1966 SDNode *SelectionDAGISel::Select_UNDEF(SDNode *N) {
1967   return CurDAG->SelectNodeTo(N, TargetOpcode::IMPLICIT_DEF,N->getValueType(0));
1968 }
1969
1970 /// GetVBR - decode a vbr encoding whose top bit is set.
1971 LLVM_ATTRIBUTE_ALWAYS_INLINE static uint64_t
1972 GetVBR(uint64_t Val, const unsigned char *MatcherTable, unsigned &Idx) {
1973   assert(Val >= 128 && "Not a VBR");
1974   Val &= 127;  // Remove first vbr bit.
1975
1976   unsigned Shift = 7;
1977   uint64_t NextBits;
1978   do {
1979     NextBits = MatcherTable[Idx++];
1980     Val |= (NextBits&127) << Shift;
1981     Shift += 7;
1982   } while (NextBits & 128);
1983
1984   return Val;
1985 }
1986
1987
1988 /// UpdateChainsAndGlue - When a match is complete, this method updates uses of
1989 /// interior glue and chain results to use the new glue and chain results.
1990 void SelectionDAGISel::
1991 UpdateChainsAndGlue(SDNode *NodeToMatch, SDValue InputChain,
1992                     const SmallVectorImpl<SDNode*> &ChainNodesMatched,
1993                     SDValue InputGlue,
1994                     const SmallVectorImpl<SDNode*> &GlueResultNodesMatched,
1995                     bool isMorphNodeTo) {
1996   SmallVector<SDNode*, 4> NowDeadNodes;
1997
1998   // Now that all the normal results are replaced, we replace the chain and
1999   // glue results if present.
2000   if (!ChainNodesMatched.empty()) {
2001     assert(InputChain.getNode() &&
2002            "Matched input chains but didn't produce a chain");
2003     // Loop over all of the nodes we matched that produced a chain result.
2004     // Replace all the chain results with the final chain we ended up with.
2005     for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
2006       SDNode *ChainNode = ChainNodesMatched[i];
2007
2008       // If this node was already deleted, don't look at it.
2009       if (ChainNode->getOpcode() == ISD::DELETED_NODE)
2010         continue;
2011
2012       // Don't replace the results of the root node if we're doing a
2013       // MorphNodeTo.
2014       if (ChainNode == NodeToMatch && isMorphNodeTo)
2015         continue;
2016
2017       SDValue ChainVal = SDValue(ChainNode, ChainNode->getNumValues()-1);
2018       if (ChainVal.getValueType() == MVT::Glue)
2019         ChainVal = ChainVal.getValue(ChainVal->getNumValues()-2);
2020       assert(ChainVal.getValueType() == MVT::Other && "Not a chain?");
2021       CurDAG->ReplaceAllUsesOfValueWith(ChainVal, InputChain);
2022
2023       // If the node became dead and we haven't already seen it, delete it.
2024       if (ChainNode->use_empty() &&
2025           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), ChainNode))
2026         NowDeadNodes.push_back(ChainNode);
2027     }
2028   }
2029
2030   // If the result produces glue, update any glue results in the matched
2031   // pattern with the glue result.
2032   if (InputGlue.getNode()) {
2033     // Handle any interior nodes explicitly marked.
2034     for (unsigned i = 0, e = GlueResultNodesMatched.size(); i != e; ++i) {
2035       SDNode *FRN = GlueResultNodesMatched[i];
2036
2037       // If this node was already deleted, don't look at it.
2038       if (FRN->getOpcode() == ISD::DELETED_NODE)
2039         continue;
2040
2041       assert(FRN->getValueType(FRN->getNumValues()-1) == MVT::Glue &&
2042              "Doesn't have a glue result");
2043       CurDAG->ReplaceAllUsesOfValueWith(SDValue(FRN, FRN->getNumValues()-1),
2044                                         InputGlue);
2045
2046       // If the node became dead and we haven't already seen it, delete it.
2047       if (FRN->use_empty() &&
2048           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), FRN))
2049         NowDeadNodes.push_back(FRN);
2050     }
2051   }
2052
2053   if (!NowDeadNodes.empty())
2054     CurDAG->RemoveDeadNodes(NowDeadNodes);
2055
2056   DEBUG(dbgs() << "ISEL: Match complete!\n");
2057 }
2058
2059 enum ChainResult {
2060   CR_Simple,
2061   CR_InducesCycle,
2062   CR_LeadsToInteriorNode
2063 };
2064
2065 /// WalkChainUsers - Walk down the users of the specified chained node that is
2066 /// part of the pattern we're matching, looking at all of the users we find.
2067 /// This determines whether something is an interior node, whether we have a
2068 /// non-pattern node in between two pattern nodes (which prevent folding because
2069 /// it would induce a cycle) and whether we have a TokenFactor node sandwiched
2070 /// between pattern nodes (in which case the TF becomes part of the pattern).
2071 ///
2072 /// The walk we do here is guaranteed to be small because we quickly get down to
2073 /// already selected nodes "below" us.
2074 static ChainResult
2075 WalkChainUsers(const SDNode *ChainedNode,
2076                SmallVectorImpl<SDNode*> &ChainedNodesInPattern,
2077                SmallVectorImpl<SDNode*> &InteriorChainedNodes) {
2078   ChainResult Result = CR_Simple;
2079
2080   for (SDNode::use_iterator UI = ChainedNode->use_begin(),
2081          E = ChainedNode->use_end(); UI != E; ++UI) {
2082     // Make sure the use is of the chain, not some other value we produce.
2083     if (UI.getUse().getValueType() != MVT::Other) continue;
2084
2085     SDNode *User = *UI;
2086
2087     if (User->getOpcode() == ISD::HANDLENODE)  // Root of the graph.
2088       continue;
2089
2090     // If we see an already-selected machine node, then we've gone beyond the
2091     // pattern that we're selecting down into the already selected chunk of the
2092     // DAG.
2093     unsigned UserOpcode = User->getOpcode();
2094     if (User->isMachineOpcode() ||
2095         UserOpcode == ISD::CopyToReg ||
2096         UserOpcode == ISD::CopyFromReg ||
2097         UserOpcode == ISD::INLINEASM ||
2098         UserOpcode == ISD::EH_LABEL ||
2099         UserOpcode == ISD::LIFETIME_START ||
2100         UserOpcode == ISD::LIFETIME_END) {
2101       // If their node ID got reset to -1 then they've already been selected.
2102       // Treat them like a MachineOpcode.
2103       if (User->getNodeId() == -1)
2104         continue;
2105     }
2106
2107     // If we have a TokenFactor, we handle it specially.
2108     if (User->getOpcode() != ISD::TokenFactor) {
2109       // If the node isn't a token factor and isn't part of our pattern, then it
2110       // must be a random chained node in between two nodes we're selecting.
2111       // This happens when we have something like:
2112       //   x = load ptr
2113       //   call
2114       //   y = x+4
2115       //   store y -> ptr
2116       // Because we structurally match the load/store as a read/modify/write,
2117       // but the call is chained between them.  We cannot fold in this case
2118       // because it would induce a cycle in the graph.
2119       if (!std::count(ChainedNodesInPattern.begin(),
2120                       ChainedNodesInPattern.end(), User))
2121         return CR_InducesCycle;
2122
2123       // Otherwise we found a node that is part of our pattern.  For example in:
2124       //   x = load ptr
2125       //   y = x+4
2126       //   store y -> ptr
2127       // This would happen when we're scanning down from the load and see the
2128       // store as a user.  Record that there is a use of ChainedNode that is
2129       // part of the pattern and keep scanning uses.
2130       Result = CR_LeadsToInteriorNode;
2131       InteriorChainedNodes.push_back(User);
2132       continue;
2133     }
2134
2135     // If we found a TokenFactor, there are two cases to consider: first if the
2136     // TokenFactor is just hanging "below" the pattern we're matching (i.e. no
2137     // uses of the TF are in our pattern) we just want to ignore it.  Second,
2138     // the TokenFactor can be sandwiched in between two chained nodes, like so:
2139     //     [Load chain]
2140     //         ^
2141     //         |
2142     //       [Load]
2143     //       ^    ^
2144     //       |    \                    DAG's like cheese
2145     //      /       \                       do you?
2146     //     /         |
2147     // [TokenFactor] [Op]
2148     //     ^          ^
2149     //     |          |
2150     //      \        /
2151     //       \      /
2152     //       [Store]
2153     //
2154     // In this case, the TokenFactor becomes part of our match and we rewrite it
2155     // as a new TokenFactor.
2156     //
2157     // To distinguish these two cases, do a recursive walk down the uses.
2158     switch (WalkChainUsers(User, ChainedNodesInPattern, InteriorChainedNodes)) {
2159     case CR_Simple:
2160       // If the uses of the TokenFactor are just already-selected nodes, ignore
2161       // it, it is "below" our pattern.
2162       continue;
2163     case CR_InducesCycle:
2164       // If the uses of the TokenFactor lead to nodes that are not part of our
2165       // pattern that are not selected, folding would turn this into a cycle,
2166       // bail out now.
2167       return CR_InducesCycle;
2168     case CR_LeadsToInteriorNode:
2169       break;  // Otherwise, keep processing.
2170     }
2171
2172     // Okay, we know we're in the interesting interior case.  The TokenFactor
2173     // is now going to be considered part of the pattern so that we rewrite its
2174     // uses (it may have uses that are not part of the pattern) with the
2175     // ultimate chain result of the generated code.  We will also add its chain
2176     // inputs as inputs to the ultimate TokenFactor we create.
2177     Result = CR_LeadsToInteriorNode;
2178     ChainedNodesInPattern.push_back(User);
2179     InteriorChainedNodes.push_back(User);
2180     continue;
2181   }
2182
2183   return Result;
2184 }
2185
2186 /// HandleMergeInputChains - This implements the OPC_EmitMergeInputChains
2187 /// operation for when the pattern matched at least one node with a chains.  The
2188 /// input vector contains a list of all of the chained nodes that we match.  We
2189 /// must determine if this is a valid thing to cover (i.e. matching it won't
2190 /// induce cycles in the DAG) and if so, creating a TokenFactor node. that will
2191 /// be used as the input node chain for the generated nodes.
2192 static SDValue
2193 HandleMergeInputChains(SmallVectorImpl<SDNode*> &ChainNodesMatched,
2194                        SelectionDAG *CurDAG) {
2195   // Walk all of the chained nodes we've matched, recursively scanning down the
2196   // users of the chain result. This adds any TokenFactor nodes that are caught
2197   // in between chained nodes to the chained and interior nodes list.
2198   SmallVector<SDNode*, 3> InteriorChainedNodes;
2199   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
2200     if (WalkChainUsers(ChainNodesMatched[i], ChainNodesMatched,
2201                        InteriorChainedNodes) == CR_InducesCycle)
2202       return SDValue(); // Would induce a cycle.
2203   }
2204
2205   // Okay, we have walked all the matched nodes and collected TokenFactor nodes
2206   // that we are interested in.  Form our input TokenFactor node.
2207   SmallVector<SDValue, 3> InputChains;
2208   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
2209     // Add the input chain of this node to the InputChains list (which will be
2210     // the operands of the generated TokenFactor) if it's not an interior node.
2211     SDNode *N = ChainNodesMatched[i];
2212     if (N->getOpcode() != ISD::TokenFactor) {
2213       if (std::count(InteriorChainedNodes.begin(),InteriorChainedNodes.end(),N))
2214         continue;
2215
2216       // Otherwise, add the input chain.
2217       SDValue InChain = ChainNodesMatched[i]->getOperand(0);
2218       assert(InChain.getValueType() == MVT::Other && "Not a chain");
2219       InputChains.push_back(InChain);
2220       continue;
2221     }
2222
2223     // If we have a token factor, we want to add all inputs of the token factor
2224     // that are not part of the pattern we're matching.
2225     for (const SDValue &Op : N->op_values()) {
2226       if (!std::count(ChainNodesMatched.begin(), ChainNodesMatched.end(),
2227                       Op.getNode()))
2228         InputChains.push_back(Op);
2229     }
2230   }
2231
2232   if (InputChains.size() == 1)
2233     return InputChains[0];
2234   return CurDAG->getNode(ISD::TokenFactor, SDLoc(ChainNodesMatched[0]),
2235                          MVT::Other, InputChains);
2236 }
2237
2238 /// MorphNode - Handle morphing a node in place for the selector.
2239 SDNode *SelectionDAGISel::
2240 MorphNode(SDNode *Node, unsigned TargetOpc, SDVTList VTList,
2241           ArrayRef<SDValue> Ops, unsigned EmitNodeInfo) {
2242   // It is possible we're using MorphNodeTo to replace a node with no
2243   // normal results with one that has a normal result (or we could be
2244   // adding a chain) and the input could have glue and chains as well.
2245   // In this case we need to shift the operands down.
2246   // FIXME: This is a horrible hack and broken in obscure cases, no worse
2247   // than the old isel though.
2248   int OldGlueResultNo = -1, OldChainResultNo = -1;
2249
2250   unsigned NTMNumResults = Node->getNumValues();
2251   if (Node->getValueType(NTMNumResults-1) == MVT::Glue) {
2252     OldGlueResultNo = NTMNumResults-1;
2253     if (NTMNumResults != 1 &&
2254         Node->getValueType(NTMNumResults-2) == MVT::Other)
2255       OldChainResultNo = NTMNumResults-2;
2256   } else if (Node->getValueType(NTMNumResults-1) == MVT::Other)
2257     OldChainResultNo = NTMNumResults-1;
2258
2259   // Call the underlying SelectionDAG routine to do the transmogrification. Note
2260   // that this deletes operands of the old node that become dead.
2261   SDNode *Res = CurDAG->MorphNodeTo(Node, ~TargetOpc, VTList, Ops);
2262
2263   // MorphNodeTo can operate in two ways: if an existing node with the
2264   // specified operands exists, it can just return it.  Otherwise, it
2265   // updates the node in place to have the requested operands.
2266   if (Res == Node) {
2267     // If we updated the node in place, reset the node ID.  To the isel,
2268     // this should be just like a newly allocated machine node.
2269     Res->setNodeId(-1);
2270   }
2271
2272   unsigned ResNumResults = Res->getNumValues();
2273   // Move the glue if needed.
2274   if ((EmitNodeInfo & OPFL_GlueOutput) && OldGlueResultNo != -1 &&
2275       (unsigned)OldGlueResultNo != ResNumResults-1)
2276     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldGlueResultNo),
2277                                       SDValue(Res, ResNumResults-1));
2278
2279   if ((EmitNodeInfo & OPFL_GlueOutput) != 0)
2280     --ResNumResults;
2281
2282   // Move the chain reference if needed.
2283   if ((EmitNodeInfo & OPFL_Chain) && OldChainResultNo != -1 &&
2284       (unsigned)OldChainResultNo != ResNumResults-1)
2285     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldChainResultNo),
2286                                       SDValue(Res, ResNumResults-1));
2287
2288   // Otherwise, no replacement happened because the node already exists. Replace
2289   // Uses of the old node with the new one.
2290   if (Res != Node)
2291     CurDAG->ReplaceAllUsesWith(Node, Res);
2292
2293   return Res;
2294 }
2295
2296 /// CheckSame - Implements OP_CheckSame.
2297 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2298 CheckSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2299           SDValue N,
2300           const SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes) {
2301   // Accept if it is exactly the same as a previously recorded node.
2302   unsigned RecNo = MatcherTable[MatcherIndex++];
2303   assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2304   return N == RecordedNodes[RecNo].first;
2305 }
2306
2307 /// CheckChildSame - Implements OP_CheckChildXSame.
2308 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2309 CheckChildSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2310              SDValue N,
2311              const SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes,
2312              unsigned ChildNo) {
2313   if (ChildNo >= N.getNumOperands())
2314     return false;  // Match fails if out of range child #.
2315   return ::CheckSame(MatcherTable, MatcherIndex, N.getOperand(ChildNo),
2316                      RecordedNodes);
2317 }
2318
2319 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
2320 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2321 CheckPatternPredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2322                       const SelectionDAGISel &SDISel) {
2323   return SDISel.CheckPatternPredicate(MatcherTable[MatcherIndex++]);
2324 }
2325
2326 /// CheckNodePredicate - Implements OP_CheckNodePredicate.
2327 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2328 CheckNodePredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2329                    const SelectionDAGISel &SDISel, SDNode *N) {
2330   return SDISel.CheckNodePredicate(N, MatcherTable[MatcherIndex++]);
2331 }
2332
2333 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2334 CheckOpcode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2335             SDNode *N) {
2336   uint16_t Opc = MatcherTable[MatcherIndex++];
2337   Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2338   return N->getOpcode() == Opc;
2339 }
2340
2341 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2342 CheckType(const unsigned char *MatcherTable, unsigned &MatcherIndex, SDValue N,
2343           const TargetLowering *TLI, const DataLayout &DL) {
2344   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2345   if (N.getValueType() == VT) return true;
2346
2347   // Handle the case when VT is iPTR.
2348   return VT == MVT::iPTR && N.getValueType() == TLI->getPointerTy(DL);
2349 }
2350
2351 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2352 CheckChildType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2353                SDValue N, const TargetLowering *TLI, const DataLayout &DL,
2354                unsigned ChildNo) {
2355   if (ChildNo >= N.getNumOperands())
2356     return false;  // Match fails if out of range child #.
2357   return ::CheckType(MatcherTable, MatcherIndex, N.getOperand(ChildNo), TLI,
2358                      DL);
2359 }
2360
2361 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2362 CheckCondCode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2363               SDValue N) {
2364   return cast<CondCodeSDNode>(N)->get() ==
2365       (ISD::CondCode)MatcherTable[MatcherIndex++];
2366 }
2367
2368 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2369 CheckValueType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2370                SDValue N, const TargetLowering *TLI, const DataLayout &DL) {
2371   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2372   if (cast<VTSDNode>(N)->getVT() == VT)
2373     return true;
2374
2375   // Handle the case when VT is iPTR.
2376   return VT == MVT::iPTR && cast<VTSDNode>(N)->getVT() == TLI->getPointerTy(DL);
2377 }
2378
2379 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2380 CheckInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2381              SDValue N) {
2382   int64_t Val = MatcherTable[MatcherIndex++];
2383   if (Val & 128)
2384     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2385
2386   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N);
2387   return C && C->getSExtValue() == Val;
2388 }
2389
2390 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2391 CheckChildInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2392                   SDValue N, unsigned ChildNo) {
2393   if (ChildNo >= N.getNumOperands())
2394     return false;  // Match fails if out of range child #.
2395   return ::CheckInteger(MatcherTable, MatcherIndex, N.getOperand(ChildNo));
2396 }
2397
2398 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2399 CheckAndImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2400             SDValue N, const SelectionDAGISel &SDISel) {
2401   int64_t Val = MatcherTable[MatcherIndex++];
2402   if (Val & 128)
2403     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2404
2405   if (N->getOpcode() != ISD::AND) return false;
2406
2407   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
2408   return C && SDISel.CheckAndMask(N.getOperand(0), C, Val);
2409 }
2410
2411 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2412 CheckOrImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2413            SDValue N, const SelectionDAGISel &SDISel) {
2414   int64_t Val = MatcherTable[MatcherIndex++];
2415   if (Val & 128)
2416     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2417
2418   if (N->getOpcode() != ISD::OR) return false;
2419
2420   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
2421   return C && SDISel.CheckOrMask(N.getOperand(0), C, Val);
2422 }
2423
2424 /// IsPredicateKnownToFail - If we know how and can do so without pushing a
2425 /// scope, evaluate the current node.  If the current predicate is known to
2426 /// fail, set Result=true and return anything.  If the current predicate is
2427 /// known to pass, set Result=false and return the MatcherIndex to continue
2428 /// with.  If the current predicate is unknown, set Result=false and return the
2429 /// MatcherIndex to continue with.
2430 static unsigned IsPredicateKnownToFail(const unsigned char *Table,
2431                                        unsigned Index, SDValue N,
2432                                        bool &Result,
2433                                        const SelectionDAGISel &SDISel,
2434                  SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes) {
2435   switch (Table[Index++]) {
2436   default:
2437     Result = false;
2438     return Index-1;  // Could not evaluate this predicate.
2439   case SelectionDAGISel::OPC_CheckSame:
2440     Result = !::CheckSame(Table, Index, N, RecordedNodes);
2441     return Index;
2442   case SelectionDAGISel::OPC_CheckChild0Same:
2443   case SelectionDAGISel::OPC_CheckChild1Same:
2444   case SelectionDAGISel::OPC_CheckChild2Same:
2445   case SelectionDAGISel::OPC_CheckChild3Same:
2446     Result = !::CheckChildSame(Table, Index, N, RecordedNodes,
2447                         Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Same);
2448     return Index;
2449   case SelectionDAGISel::OPC_CheckPatternPredicate:
2450     Result = !::CheckPatternPredicate(Table, Index, SDISel);
2451     return Index;
2452   case SelectionDAGISel::OPC_CheckPredicate:
2453     Result = !::CheckNodePredicate(Table, Index, SDISel, N.getNode());
2454     return Index;
2455   case SelectionDAGISel::OPC_CheckOpcode:
2456     Result = !::CheckOpcode(Table, Index, N.getNode());
2457     return Index;
2458   case SelectionDAGISel::OPC_CheckType:
2459     Result = !::CheckType(Table, Index, N, SDISel.TLI,
2460                           SDISel.CurDAG->getDataLayout());
2461     return Index;
2462   case SelectionDAGISel::OPC_CheckChild0Type:
2463   case SelectionDAGISel::OPC_CheckChild1Type:
2464   case SelectionDAGISel::OPC_CheckChild2Type:
2465   case SelectionDAGISel::OPC_CheckChild3Type:
2466   case SelectionDAGISel::OPC_CheckChild4Type:
2467   case SelectionDAGISel::OPC_CheckChild5Type:
2468   case SelectionDAGISel::OPC_CheckChild6Type:
2469   case SelectionDAGISel::OPC_CheckChild7Type:
2470     Result = !::CheckChildType(
2471                  Table, Index, N, SDISel.TLI, SDISel.CurDAG->getDataLayout(),
2472                  Table[Index - 1] - SelectionDAGISel::OPC_CheckChild0Type);
2473     return Index;
2474   case SelectionDAGISel::OPC_CheckCondCode:
2475     Result = !::CheckCondCode(Table, Index, N);
2476     return Index;
2477   case SelectionDAGISel::OPC_CheckValueType:
2478     Result = !::CheckValueType(Table, Index, N, SDISel.TLI,
2479                                SDISel.CurDAG->getDataLayout());
2480     return Index;
2481   case SelectionDAGISel::OPC_CheckInteger:
2482     Result = !::CheckInteger(Table, Index, N);
2483     return Index;
2484   case SelectionDAGISel::OPC_CheckChild0Integer:
2485   case SelectionDAGISel::OPC_CheckChild1Integer:
2486   case SelectionDAGISel::OPC_CheckChild2Integer:
2487   case SelectionDAGISel::OPC_CheckChild3Integer:
2488   case SelectionDAGISel::OPC_CheckChild4Integer:
2489     Result = !::CheckChildInteger(Table, Index, N,
2490                      Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Integer);
2491     return Index;
2492   case SelectionDAGISel::OPC_CheckAndImm:
2493     Result = !::CheckAndImm(Table, Index, N, SDISel);
2494     return Index;
2495   case SelectionDAGISel::OPC_CheckOrImm:
2496     Result = !::CheckOrImm(Table, Index, N, SDISel);
2497     return Index;
2498   }
2499 }
2500
2501 namespace {
2502
2503 struct MatchScope {
2504   /// FailIndex - If this match fails, this is the index to continue with.
2505   unsigned FailIndex;
2506
2507   /// NodeStack - The node stack when the scope was formed.
2508   SmallVector<SDValue, 4> NodeStack;
2509
2510   /// NumRecordedNodes - The number of recorded nodes when the scope was formed.
2511   unsigned NumRecordedNodes;
2512
2513   /// NumMatchedMemRefs - The number of matched memref entries.
2514   unsigned NumMatchedMemRefs;
2515
2516   /// InputChain/InputGlue - The current chain/glue
2517   SDValue InputChain, InputGlue;
2518
2519   /// HasChainNodesMatched - True if the ChainNodesMatched list is non-empty.
2520   bool HasChainNodesMatched, HasGlueResultNodesMatched;
2521 };
2522
2523 /// \\brief A DAG update listener to keep the matching state
2524 /// (i.e. RecordedNodes and MatchScope) uptodate if the target is allowed to
2525 /// change the DAG while matching.  X86 addressing mode matcher is an example
2526 /// for this.
2527 class MatchStateUpdater : public SelectionDAG::DAGUpdateListener
2528 {
2529       SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes;
2530       SmallVectorImpl<MatchScope> &MatchScopes;
2531 public:
2532   MatchStateUpdater(SelectionDAG &DAG,
2533                     SmallVectorImpl<std::pair<SDValue, SDNode*> > &RN,
2534                     SmallVectorImpl<MatchScope> &MS) :
2535     SelectionDAG::DAGUpdateListener(DAG),
2536     RecordedNodes(RN), MatchScopes(MS) { }
2537
2538   void NodeDeleted(SDNode *N, SDNode *E) override {
2539     // Some early-returns here to avoid the search if we deleted the node or
2540     // if the update comes from MorphNodeTo (MorphNodeTo is the last thing we
2541     // do, so it's unnecessary to update matching state at that point).
2542     // Neither of these can occur currently because we only install this
2543     // update listener during matching a complex patterns.
2544     if (!E || E->isMachineOpcode())
2545       return;
2546     // Performing linear search here does not matter because we almost never
2547     // run this code.  You'd have to have a CSE during complex pattern
2548     // matching.
2549     for (auto &I : RecordedNodes)
2550       if (I.first.getNode() == N)
2551         I.first.setNode(E);
2552
2553     for (auto &I : MatchScopes)
2554       for (auto &J : I.NodeStack)
2555         if (J.getNode() == N)
2556           J.setNode(E);
2557   }
2558 };
2559 }
2560
2561 SDNode *SelectionDAGISel::
2562 SelectCodeCommon(SDNode *NodeToMatch, const unsigned char *MatcherTable,
2563                  unsigned TableSize) {
2564   // FIXME: Should these even be selected?  Handle these cases in the caller?
2565   switch (NodeToMatch->getOpcode()) {
2566   default:
2567     break;
2568   case ISD::EntryToken:       // These nodes remain the same.
2569   case ISD::BasicBlock:
2570   case ISD::Register:
2571   case ISD::RegisterMask:
2572   case ISD::HANDLENODE:
2573   case ISD::MDNODE_SDNODE:
2574   case ISD::TargetConstant:
2575   case ISD::TargetConstantFP:
2576   case ISD::TargetConstantPool:
2577   case ISD::TargetFrameIndex:
2578   case ISD::TargetExternalSymbol:
2579   case ISD::MCSymbol:
2580   case ISD::TargetBlockAddress:
2581   case ISD::TargetJumpTable:
2582   case ISD::TargetGlobalTLSAddress:
2583   case ISD::TargetGlobalAddress:
2584   case ISD::TokenFactor:
2585   case ISD::CopyFromReg:
2586   case ISD::CopyToReg:
2587   case ISD::EH_LABEL:
2588   case ISD::LIFETIME_START:
2589   case ISD::LIFETIME_END:
2590     NodeToMatch->setNodeId(-1); // Mark selected.
2591     return nullptr;
2592   case ISD::AssertSext:
2593   case ISD::AssertZext:
2594     CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, 0),
2595                                       NodeToMatch->getOperand(0));
2596     return nullptr;
2597   case ISD::INLINEASM: return Select_INLINEASM(NodeToMatch);
2598   case ISD::READ_REGISTER: return Select_READ_REGISTER(NodeToMatch);
2599   case ISD::WRITE_REGISTER: return Select_WRITE_REGISTER(NodeToMatch);
2600   case ISD::UNDEF:     return Select_UNDEF(NodeToMatch);
2601   }
2602
2603   assert(!NodeToMatch->isMachineOpcode() && "Node already selected!");
2604
2605   // Set up the node stack with NodeToMatch as the only node on the stack.
2606   SmallVector<SDValue, 8> NodeStack;
2607   SDValue N = SDValue(NodeToMatch, 0);
2608   NodeStack.push_back(N);
2609
2610   // MatchScopes - Scopes used when matching, if a match failure happens, this
2611   // indicates where to continue checking.
2612   SmallVector<MatchScope, 8> MatchScopes;
2613
2614   // RecordedNodes - This is the set of nodes that have been recorded by the
2615   // state machine.  The second value is the parent of the node, or null if the
2616   // root is recorded.
2617   SmallVector<std::pair<SDValue, SDNode*>, 8> RecordedNodes;
2618
2619   // MatchedMemRefs - This is the set of MemRef's we've seen in the input
2620   // pattern.
2621   SmallVector<MachineMemOperand*, 2> MatchedMemRefs;
2622
2623   // These are the current input chain and glue for use when generating nodes.
2624   // Various Emit operations change these.  For example, emitting a copytoreg
2625   // uses and updates these.
2626   SDValue InputChain, InputGlue;
2627
2628   // ChainNodesMatched - If a pattern matches nodes that have input/output
2629   // chains, the OPC_EmitMergeInputChains operation is emitted which indicates
2630   // which ones they are.  The result is captured into this list so that we can
2631   // update the chain results when the pattern is complete.
2632   SmallVector<SDNode*, 3> ChainNodesMatched;
2633   SmallVector<SDNode*, 3> GlueResultNodesMatched;
2634
2635   DEBUG(dbgs() << "ISEL: Starting pattern match on root node: ";
2636         NodeToMatch->dump(CurDAG);
2637         dbgs() << '\n');
2638
2639   // Determine where to start the interpreter.  Normally we start at opcode #0,
2640   // but if the state machine starts with an OPC_SwitchOpcode, then we
2641   // accelerate the first lookup (which is guaranteed to be hot) with the
2642   // OpcodeOffset table.
2643   unsigned MatcherIndex = 0;
2644
2645   if (!OpcodeOffset.empty()) {
2646     // Already computed the OpcodeOffset table, just index into it.
2647     if (N.getOpcode() < OpcodeOffset.size())
2648       MatcherIndex = OpcodeOffset[N.getOpcode()];
2649     DEBUG(dbgs() << "  Initial Opcode index to " << MatcherIndex << "\n");
2650
2651   } else if (MatcherTable[0] == OPC_SwitchOpcode) {
2652     // Otherwise, the table isn't computed, but the state machine does start
2653     // with an OPC_SwitchOpcode instruction.  Populate the table now, since this
2654     // is the first time we're selecting an instruction.
2655     unsigned Idx = 1;
2656     while (1) {
2657       // Get the size of this case.
2658       unsigned CaseSize = MatcherTable[Idx++];
2659       if (CaseSize & 128)
2660         CaseSize = GetVBR(CaseSize, MatcherTable, Idx);
2661       if (CaseSize == 0) break;
2662
2663       // Get the opcode, add the index to the table.
2664       uint16_t Opc = MatcherTable[Idx++];
2665       Opc |= (unsigned short)MatcherTable[Idx++] << 8;
2666       if (Opc >= OpcodeOffset.size())
2667         OpcodeOffset.resize((Opc+1)*2);
2668       OpcodeOffset[Opc] = Idx;
2669       Idx += CaseSize;
2670     }
2671
2672     // Okay, do the lookup for the first opcode.
2673     if (N.getOpcode() < OpcodeOffset.size())
2674       MatcherIndex = OpcodeOffset[N.getOpcode()];
2675   }
2676
2677   while (1) {
2678     assert(MatcherIndex < TableSize && "Invalid index");
2679 #ifndef NDEBUG
2680     unsigned CurrentOpcodeIndex = MatcherIndex;
2681 #endif
2682     BuiltinOpcodes Opcode = (BuiltinOpcodes)MatcherTable[MatcherIndex++];
2683     switch (Opcode) {
2684     case OPC_Scope: {
2685       // Okay, the semantics of this operation are that we should push a scope
2686       // then evaluate the first child.  However, pushing a scope only to have
2687       // the first check fail (which then pops it) is inefficient.  If we can
2688       // determine immediately that the first check (or first several) will
2689       // immediately fail, don't even bother pushing a scope for them.
2690       unsigned FailIndex;
2691
2692       while (1) {
2693         unsigned NumToSkip = MatcherTable[MatcherIndex++];
2694         if (NumToSkip & 128)
2695           NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2696         // Found the end of the scope with no match.
2697         if (NumToSkip == 0) {
2698           FailIndex = 0;
2699           break;
2700         }
2701
2702         FailIndex = MatcherIndex+NumToSkip;
2703
2704         unsigned MatcherIndexOfPredicate = MatcherIndex;
2705         (void)MatcherIndexOfPredicate; // silence warning.
2706
2707         // If we can't evaluate this predicate without pushing a scope (e.g. if
2708         // it is a 'MoveParent') or if the predicate succeeds on this node, we
2709         // push the scope and evaluate the full predicate chain.
2710         bool Result;
2711         MatcherIndex = IsPredicateKnownToFail(MatcherTable, MatcherIndex, N,
2712                                               Result, *this, RecordedNodes);
2713         if (!Result)
2714           break;
2715
2716         DEBUG(dbgs() << "  Skipped scope entry (due to false predicate) at "
2717                      << "index " << MatcherIndexOfPredicate
2718                      << ", continuing at " << FailIndex << "\n");
2719         ++NumDAGIselRetries;
2720
2721         // Otherwise, we know that this case of the Scope is guaranteed to fail,
2722         // move to the next case.
2723         MatcherIndex = FailIndex;
2724       }
2725
2726       // If the whole scope failed to match, bail.
2727       if (FailIndex == 0) break;
2728
2729       // Push a MatchScope which indicates where to go if the first child fails
2730       // to match.
2731       MatchScope NewEntry;
2732       NewEntry.FailIndex = FailIndex;
2733       NewEntry.NodeStack.append(NodeStack.begin(), NodeStack.end());
2734       NewEntry.NumRecordedNodes = RecordedNodes.size();
2735       NewEntry.NumMatchedMemRefs = MatchedMemRefs.size();
2736       NewEntry.InputChain = InputChain;
2737       NewEntry.InputGlue = InputGlue;
2738       NewEntry.HasChainNodesMatched = !ChainNodesMatched.empty();
2739       NewEntry.HasGlueResultNodesMatched = !GlueResultNodesMatched.empty();
2740       MatchScopes.push_back(NewEntry);
2741       continue;
2742     }
2743     case OPC_RecordNode: {
2744       // Remember this node, it may end up being an operand in the pattern.
2745       SDNode *Parent = nullptr;
2746       if (NodeStack.size() > 1)
2747         Parent = NodeStack[NodeStack.size()-2].getNode();
2748       RecordedNodes.push_back(std::make_pair(N, Parent));
2749       continue;
2750     }
2751
2752     case OPC_RecordChild0: case OPC_RecordChild1:
2753     case OPC_RecordChild2: case OPC_RecordChild3:
2754     case OPC_RecordChild4: case OPC_RecordChild5:
2755     case OPC_RecordChild6: case OPC_RecordChild7: {
2756       unsigned ChildNo = Opcode-OPC_RecordChild0;
2757       if (ChildNo >= N.getNumOperands())
2758         break;  // Match fails if out of range child #.
2759
2760       RecordedNodes.push_back(std::make_pair(N->getOperand(ChildNo),
2761                                              N.getNode()));
2762       continue;
2763     }
2764     case OPC_RecordMemRef:
2765       MatchedMemRefs.push_back(cast<MemSDNode>(N)->getMemOperand());
2766       continue;
2767
2768     case OPC_CaptureGlueInput:
2769       // If the current node has an input glue, capture it in InputGlue.
2770       if (N->getNumOperands() != 0 &&
2771           N->getOperand(N->getNumOperands()-1).getValueType() == MVT::Glue)
2772         InputGlue = N->getOperand(N->getNumOperands()-1);
2773       continue;
2774
2775     case OPC_MoveChild: {
2776       unsigned ChildNo = MatcherTable[MatcherIndex++];
2777       if (ChildNo >= N.getNumOperands())
2778         break;  // Match fails if out of range child #.
2779       N = N.getOperand(ChildNo);
2780       NodeStack.push_back(N);
2781       continue;
2782     }
2783
2784     case OPC_MoveParent:
2785       // Pop the current node off the NodeStack.
2786       NodeStack.pop_back();
2787       assert(!NodeStack.empty() && "Node stack imbalance!");
2788       N = NodeStack.back();
2789       continue;
2790
2791     case OPC_CheckSame:
2792       if (!::CheckSame(MatcherTable, MatcherIndex, N, RecordedNodes)) break;
2793       continue;
2794
2795     case OPC_CheckChild0Same: case OPC_CheckChild1Same:
2796     case OPC_CheckChild2Same: case OPC_CheckChild3Same:
2797       if (!::CheckChildSame(MatcherTable, MatcherIndex, N, RecordedNodes,
2798                             Opcode-OPC_CheckChild0Same))
2799         break;
2800       continue;
2801
2802     case OPC_CheckPatternPredicate:
2803       if (!::CheckPatternPredicate(MatcherTable, MatcherIndex, *this)) break;
2804       continue;
2805     case OPC_CheckPredicate:
2806       if (!::CheckNodePredicate(MatcherTable, MatcherIndex, *this,
2807                                 N.getNode()))
2808         break;
2809       continue;
2810     case OPC_CheckComplexPat: {
2811       unsigned CPNum = MatcherTable[MatcherIndex++];
2812       unsigned RecNo = MatcherTable[MatcherIndex++];
2813       assert(RecNo < RecordedNodes.size() && "Invalid CheckComplexPat");
2814
2815       // If target can modify DAG during matching, keep the matching state
2816       // consistent.
2817       std::unique_ptr<MatchStateUpdater> MSU;
2818       if (ComplexPatternFuncMutatesDAG())
2819         MSU.reset(new MatchStateUpdater(*CurDAG, RecordedNodes,
2820                                         MatchScopes));
2821
2822       if (!CheckComplexPattern(NodeToMatch, RecordedNodes[RecNo].second,
2823                                RecordedNodes[RecNo].first, CPNum,
2824                                RecordedNodes))
2825         break;
2826       continue;
2827     }
2828     case OPC_CheckOpcode:
2829       if (!::CheckOpcode(MatcherTable, MatcherIndex, N.getNode())) break;
2830       continue;
2831
2832     case OPC_CheckType:
2833       if (!::CheckType(MatcherTable, MatcherIndex, N, TLI,
2834                        CurDAG->getDataLayout()))
2835         break;
2836       continue;
2837
2838     case OPC_SwitchOpcode: {
2839       unsigned CurNodeOpcode = N.getOpcode();
2840       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2841       unsigned CaseSize;
2842       while (1) {
2843         // Get the size of this case.
2844         CaseSize = MatcherTable[MatcherIndex++];
2845         if (CaseSize & 128)
2846           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2847         if (CaseSize == 0) break;
2848
2849         uint16_t Opc = MatcherTable[MatcherIndex++];
2850         Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2851
2852         // If the opcode matches, then we will execute this case.
2853         if (CurNodeOpcode == Opc)
2854           break;
2855
2856         // Otherwise, skip over this case.
2857         MatcherIndex += CaseSize;
2858       }
2859
2860       // If no cases matched, bail out.
2861       if (CaseSize == 0) break;
2862
2863       // Otherwise, execute the case we found.
2864       DEBUG(dbgs() << "  OpcodeSwitch from " << SwitchStart
2865                    << " to " << MatcherIndex << "\n");
2866       continue;
2867     }
2868
2869     case OPC_SwitchType: {
2870       MVT CurNodeVT = N.getSimpleValueType();
2871       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2872       unsigned CaseSize;
2873       while (1) {
2874         // Get the size of this case.
2875         CaseSize = MatcherTable[MatcherIndex++];
2876         if (CaseSize & 128)
2877           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2878         if (CaseSize == 0) break;
2879
2880         MVT CaseVT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2881         if (CaseVT == MVT::iPTR)
2882           CaseVT = TLI->getPointerTy(CurDAG->getDataLayout());
2883
2884         // If the VT matches, then we will execute this case.
2885         if (CurNodeVT == CaseVT)
2886           break;
2887
2888         // Otherwise, skip over this case.
2889         MatcherIndex += CaseSize;
2890       }
2891
2892       // If no cases matched, bail out.
2893       if (CaseSize == 0) break;
2894
2895       // Otherwise, execute the case we found.
2896       DEBUG(dbgs() << "  TypeSwitch[" << EVT(CurNodeVT).getEVTString()
2897                    << "] from " << SwitchStart << " to " << MatcherIndex<<'\n');
2898       continue;
2899     }
2900     case OPC_CheckChild0Type: case OPC_CheckChild1Type:
2901     case OPC_CheckChild2Type: case OPC_CheckChild3Type:
2902     case OPC_CheckChild4Type: case OPC_CheckChild5Type:
2903     case OPC_CheckChild6Type: case OPC_CheckChild7Type:
2904       if (!::CheckChildType(MatcherTable, MatcherIndex, N, TLI,
2905                             CurDAG->getDataLayout(),
2906                             Opcode - OPC_CheckChild0Type))
2907         break;
2908       continue;
2909     case OPC_CheckCondCode:
2910       if (!::CheckCondCode(MatcherTable, MatcherIndex, N)) break;
2911       continue;
2912     case OPC_CheckValueType:
2913       if (!::CheckValueType(MatcherTable, MatcherIndex, N, TLI,
2914                             CurDAG->getDataLayout()))
2915         break;
2916       continue;
2917     case OPC_CheckInteger:
2918       if (!::CheckInteger(MatcherTable, MatcherIndex, N)) break;
2919       continue;
2920     case OPC_CheckChild0Integer: case OPC_CheckChild1Integer:
2921     case OPC_CheckChild2Integer: case OPC_CheckChild3Integer:
2922     case OPC_CheckChild4Integer:
2923       if (!::CheckChildInteger(MatcherTable, MatcherIndex, N,
2924                                Opcode-OPC_CheckChild0Integer)) break;
2925       continue;
2926     case OPC_CheckAndImm:
2927       if (!::CheckAndImm(MatcherTable, MatcherIndex, N, *this)) break;
2928       continue;
2929     case OPC_CheckOrImm:
2930       if (!::CheckOrImm(MatcherTable, MatcherIndex, N, *this)) break;
2931       continue;
2932
2933     case OPC_CheckFoldableChainNode: {
2934       assert(NodeStack.size() != 1 && "No parent node");
2935       // Verify that all intermediate nodes between the root and this one have
2936       // a single use.
2937       bool HasMultipleUses = false;
2938       for (unsigned i = 1, e = NodeStack.size()-1; i != e; ++i)
2939         if (!NodeStack[i].hasOneUse()) {
2940           HasMultipleUses = true;
2941           break;
2942         }
2943       if (HasMultipleUses) break;
2944
2945       // Check to see that the target thinks this is profitable to fold and that
2946       // we can fold it without inducing cycles in the graph.
2947       if (!IsProfitableToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2948                               NodeToMatch) ||
2949           !IsLegalToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2950                          NodeToMatch, OptLevel,
2951                          true/*We validate our own chains*/))
2952         break;
2953
2954       continue;
2955     }
2956     case OPC_EmitInteger: {
2957       MVT::SimpleValueType VT =
2958         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2959       int64_t Val = MatcherTable[MatcherIndex++];
2960       if (Val & 128)
2961         Val = GetVBR(Val, MatcherTable, MatcherIndex);
2962       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2963                               CurDAG->getTargetConstant(Val, SDLoc(NodeToMatch),
2964                                                         VT), nullptr));
2965       continue;
2966     }
2967     case OPC_EmitRegister: {
2968       MVT::SimpleValueType VT =
2969         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2970       unsigned RegNo = MatcherTable[MatcherIndex++];
2971       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2972                               CurDAG->getRegister(RegNo, VT), nullptr));
2973       continue;
2974     }
2975     case OPC_EmitRegister2: {
2976       // For targets w/ more than 256 register names, the register enum
2977       // values are stored in two bytes in the matcher table (just like
2978       // opcodes).
2979       MVT::SimpleValueType VT =
2980         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2981       unsigned RegNo = MatcherTable[MatcherIndex++];
2982       RegNo |= MatcherTable[MatcherIndex++] << 8;
2983       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2984                               CurDAG->getRegister(RegNo, VT), nullptr));
2985       continue;
2986     }
2987
2988     case OPC_EmitConvertToTarget:  {
2989       // Convert from IMM/FPIMM to target version.
2990       unsigned RecNo = MatcherTable[MatcherIndex++];
2991       assert(RecNo < RecordedNodes.size() && "Invalid EmitConvertToTarget");
2992       SDValue Imm = RecordedNodes[RecNo].first;
2993
2994       if (Imm->getOpcode() == ISD::Constant) {
2995         const ConstantInt *Val=cast<ConstantSDNode>(Imm)->getConstantIntValue();
2996         Imm = CurDAG->getConstant(*Val, SDLoc(NodeToMatch), Imm.getValueType(),
2997                                   true);
2998       } else if (Imm->getOpcode() == ISD::ConstantFP) {
2999         const ConstantFP *Val=cast<ConstantFPSDNode>(Imm)->getConstantFPValue();
3000         Imm = CurDAG->getConstantFP(*Val, SDLoc(NodeToMatch),
3001                                     Imm.getValueType(), true);
3002       }
3003
3004       RecordedNodes.push_back(std::make_pair(Imm, RecordedNodes[RecNo].second));
3005       continue;
3006     }
3007
3008     case OPC_EmitMergeInputChains1_0:    // OPC_EmitMergeInputChains, 1, 0
3009     case OPC_EmitMergeInputChains1_1: {  // OPC_EmitMergeInputChains, 1, 1
3010       // These are space-optimized forms of OPC_EmitMergeInputChains.
3011       assert(!InputChain.getNode() &&
3012              "EmitMergeInputChains should be the first chain producing node");
3013       assert(ChainNodesMatched.empty() &&
3014              "Should only have one EmitMergeInputChains per match");
3015
3016       // Read all of the chained nodes.
3017       unsigned RecNo = Opcode == OPC_EmitMergeInputChains1_1;
3018       assert(RecNo < RecordedNodes.size() && "Invalid EmitMergeInputChains");
3019       ChainNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
3020
3021       // FIXME: What if other value results of the node have uses not matched
3022       // by this pattern?
3023       if (ChainNodesMatched.back() != NodeToMatch &&
3024           !RecordedNodes[RecNo].first.hasOneUse()) {
3025         ChainNodesMatched.clear();
3026         break;
3027       }
3028
3029       // Merge the input chains if they are not intra-pattern references.
3030       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
3031
3032       if (!InputChain.getNode())
3033         break;  // Failed to merge.
3034       continue;
3035     }
3036
3037     case OPC_EmitMergeInputChains: {
3038       assert(!InputChain.getNode() &&
3039              "EmitMergeInputChains should be the first chain producing node");
3040       // This node gets a list of nodes we matched in the input that have
3041       // chains.  We want to token factor all of the input chains to these nodes
3042       // together.  However, if any of the input chains is actually one of the
3043       // nodes matched in this pattern, then we have an intra-match reference.
3044       // Ignore these because the newly token factored chain should not refer to
3045       // the old nodes.
3046       unsigned NumChains = MatcherTable[MatcherIndex++];
3047       assert(NumChains != 0 && "Can't TF zero chains");
3048
3049       assert(ChainNodesMatched.empty() &&
3050              "Should only have one EmitMergeInputChains per match");
3051
3052       // Read all of the chained nodes.
3053       for (unsigned i = 0; i != NumChains; ++i) {
3054         unsigned RecNo = MatcherTable[MatcherIndex++];
3055         assert(RecNo < RecordedNodes.size() && "Invalid EmitMergeInputChains");
3056         ChainNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
3057
3058         // FIXME: What if other value results of the node have uses not matched
3059         // by this pattern?
3060         if (ChainNodesMatched.back() != NodeToMatch &&
3061             !RecordedNodes[RecNo].first.hasOneUse()) {
3062           ChainNodesMatched.clear();
3063           break;
3064         }
3065       }
3066
3067       // If the inner loop broke out, the match fails.
3068       if (ChainNodesMatched.empty())
3069         break;
3070
3071       // Merge the input chains if they are not intra-pattern references.
3072       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
3073
3074       if (!InputChain.getNode())
3075         break;  // Failed to merge.
3076
3077       continue;
3078     }
3079
3080     case OPC_EmitCopyToReg: {
3081       unsigned RecNo = MatcherTable[MatcherIndex++];
3082       assert(RecNo < RecordedNodes.size() && "Invalid EmitCopyToReg");
3083       unsigned DestPhysReg = MatcherTable[MatcherIndex++];
3084
3085       if (!InputChain.getNode())
3086         InputChain = CurDAG->getEntryNode();
3087
3088       InputChain = CurDAG->getCopyToReg(InputChain, SDLoc(NodeToMatch),
3089                                         DestPhysReg, RecordedNodes[RecNo].first,
3090                                         InputGlue);
3091
3092       InputGlue = InputChain.getValue(1);
3093       continue;
3094     }
3095
3096     case OPC_EmitNodeXForm: {
3097       unsigned XFormNo = MatcherTable[MatcherIndex++];
3098       unsigned RecNo = MatcherTable[MatcherIndex++];
3099       assert(RecNo < RecordedNodes.size() && "Invalid EmitNodeXForm");
3100       SDValue Res = RunSDNodeXForm(RecordedNodes[RecNo].first, XFormNo);
3101       RecordedNodes.push_back(std::pair<SDValue,SDNode*>(Res, nullptr));
3102       continue;
3103     }
3104
3105     case OPC_EmitNode:
3106     case OPC_MorphNodeTo: {
3107       uint16_t TargetOpc = MatcherTable[MatcherIndex++];
3108       TargetOpc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
3109       unsigned EmitNodeInfo = MatcherTable[MatcherIndex++];
3110       // Get the result VT list.
3111       unsigned NumVTs = MatcherTable[MatcherIndex++];
3112       SmallVector<EVT, 4> VTs;
3113       for (unsigned i = 0; i != NumVTs; ++i) {
3114         MVT::SimpleValueType VT =
3115           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
3116         if (VT == MVT::iPTR)
3117           VT = TLI->getPointerTy(CurDAG->getDataLayout()).SimpleTy;
3118         VTs.push_back(VT);
3119       }
3120
3121       if (EmitNodeInfo & OPFL_Chain)
3122         VTs.push_back(MVT::Other);
3123       if (EmitNodeInfo & OPFL_GlueOutput)
3124         VTs.push_back(MVT::Glue);
3125
3126       // This is hot code, so optimize the two most common cases of 1 and 2
3127       // results.
3128       SDVTList VTList;
3129       if (VTs.size() == 1)
3130         VTList = CurDAG->getVTList(VTs[0]);
3131       else if (VTs.size() == 2)
3132         VTList = CurDAG->getVTList(VTs[0], VTs[1]);
3133       else
3134         VTList = CurDAG->getVTList(VTs);
3135
3136       // Get the operand list.
3137       unsigned NumOps = MatcherTable[MatcherIndex++];
3138       SmallVector<SDValue, 8> Ops;
3139       for (unsigned i = 0; i != NumOps; ++i) {
3140         unsigned RecNo = MatcherTable[MatcherIndex++];
3141         if (RecNo & 128)
3142           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
3143
3144         assert(RecNo < RecordedNodes.size() && "Invalid EmitNode");
3145         Ops.push_back(RecordedNodes[RecNo].first);
3146       }
3147
3148       // If there are variadic operands to add, handle them now.
3149       if (EmitNodeInfo & OPFL_VariadicInfo) {
3150         // Determine the start index to copy from.
3151         unsigned FirstOpToCopy = getNumFixedFromVariadicInfo(EmitNodeInfo);
3152         FirstOpToCopy += (EmitNodeInfo & OPFL_Chain) ? 1 : 0;
3153         assert(NodeToMatch->getNumOperands() >= FirstOpToCopy &&
3154                "Invalid variadic node");
3155         // Copy all of the variadic operands, not including a potential glue
3156         // input.
3157         for (unsigned i = FirstOpToCopy, e = NodeToMatch->getNumOperands();
3158              i != e; ++i) {
3159           SDValue V = NodeToMatch->getOperand(i);
3160           if (V.getValueType() == MVT::Glue) break;
3161           Ops.push_back(V);
3162         }
3163       }
3164
3165       // If this has chain/glue inputs, add them.
3166       if (EmitNodeInfo & OPFL_Chain)
3167         Ops.push_back(InputChain);
3168       if ((EmitNodeInfo & OPFL_GlueInput) && InputGlue.getNode() != nullptr)
3169         Ops.push_back(InputGlue);
3170
3171       // Create the node.
3172       SDNode *Res = nullptr;
3173       if (Opcode != OPC_MorphNodeTo) {
3174         // If this is a normal EmitNode command, just create the new node and
3175         // add the results to the RecordedNodes list.
3176         Res = CurDAG->getMachineNode(TargetOpc, SDLoc(NodeToMatch),
3177                                      VTList, Ops);
3178
3179         // Add all the non-glue/non-chain results to the RecordedNodes list.
3180         for (unsigned i = 0, e = VTs.size(); i != e; ++i) {
3181           if (VTs[i] == MVT::Other || VTs[i] == MVT::Glue) break;
3182           RecordedNodes.push_back(std::pair<SDValue,SDNode*>(SDValue(Res, i),
3183                                                              nullptr));
3184         }
3185
3186       } else if (NodeToMatch->getOpcode() != ISD::DELETED_NODE) {
3187         Res = MorphNode(NodeToMatch, TargetOpc, VTList, Ops, EmitNodeInfo);
3188       } else {
3189         // NodeToMatch was eliminated by CSE when the target changed the DAG.
3190         // We will visit the equivalent node later.
3191         DEBUG(dbgs() << "Node was eliminated by CSE\n");
3192         return nullptr;
3193       }
3194
3195       // If the node had chain/glue results, update our notion of the current
3196       // chain and glue.
3197       if (EmitNodeInfo & OPFL_GlueOutput) {
3198         InputGlue = SDValue(Res, VTs.size()-1);
3199         if (EmitNodeInfo & OPFL_Chain)
3200           InputChain = SDValue(Res, VTs.size()-2);
3201       } else if (EmitNodeInfo & OPFL_Chain)
3202         InputChain = SDValue(Res, VTs.size()-1);
3203
3204       // If the OPFL_MemRefs glue is set on this node, slap all of the
3205       // accumulated memrefs onto it.
3206       //
3207       // FIXME: This is vastly incorrect for patterns with multiple outputs
3208       // instructions that access memory and for ComplexPatterns that match
3209       // loads.
3210       if (EmitNodeInfo & OPFL_MemRefs) {
3211         // Only attach load or store memory operands if the generated
3212         // instruction may load or store.
3213         const MCInstrDesc &MCID = TII->get(TargetOpc);
3214         bool mayLoad = MCID.mayLoad();
3215         bool mayStore = MCID.mayStore();
3216
3217         unsigned NumMemRefs = 0;
3218         for (SmallVectorImpl<MachineMemOperand *>::const_iterator I =
3219                MatchedMemRefs.begin(), E = MatchedMemRefs.end(); I != E; ++I) {
3220           if ((*I)->isLoad()) {
3221             if (mayLoad)
3222               ++NumMemRefs;
3223           } else if ((*I)->isStore()) {
3224             if (mayStore)
3225               ++NumMemRefs;
3226           } else {
3227             ++NumMemRefs;
3228           }
3229         }
3230
3231         MachineSDNode::mmo_iterator MemRefs =
3232           MF->allocateMemRefsArray(NumMemRefs);
3233
3234         MachineSDNode::mmo_iterator MemRefsPos = MemRefs;
3235         for (SmallVectorImpl<MachineMemOperand *>::const_iterator I =
3236                MatchedMemRefs.begin(), E = MatchedMemRefs.end(); I != E; ++I) {
3237           if ((*I)->isLoad()) {
3238             if (mayLoad)
3239               *MemRefsPos++ = *I;
3240           } else if ((*I)->isStore()) {
3241             if (mayStore)
3242               *MemRefsPos++ = *I;
3243           } else {
3244             *MemRefsPos++ = *I;
3245           }
3246         }
3247
3248         cast<MachineSDNode>(Res)
3249           ->setMemRefs(MemRefs, MemRefs + NumMemRefs);
3250       }
3251
3252       DEBUG(dbgs() << "  "
3253                    << (Opcode == OPC_MorphNodeTo ? "Morphed" : "Created")
3254                    << " node: "; Res->dump(CurDAG); dbgs() << "\n");
3255
3256       // If this was a MorphNodeTo then we're completely done!
3257       if (Opcode == OPC_MorphNodeTo) {
3258         // Update chain and glue uses.
3259         UpdateChainsAndGlue(NodeToMatch, InputChain, ChainNodesMatched,
3260                             InputGlue, GlueResultNodesMatched, true);
3261         return Res;
3262       }
3263
3264       continue;
3265     }
3266
3267     case OPC_MarkGlueResults: {
3268       unsigned NumNodes = MatcherTable[MatcherIndex++];
3269
3270       // Read and remember all the glue-result nodes.
3271       for (unsigned i = 0; i != NumNodes; ++i) {
3272         unsigned RecNo = MatcherTable[MatcherIndex++];
3273         if (RecNo & 128)
3274           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
3275
3276         assert(RecNo < RecordedNodes.size() && "Invalid MarkGlueResults");
3277         GlueResultNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
3278       }
3279       continue;
3280     }
3281
3282     case OPC_CompleteMatch: {
3283       // The match has been completed, and any new nodes (if any) have been
3284       // created.  Patch up references to the matched dag to use the newly
3285       // created nodes.
3286       unsigned NumResults = MatcherTable[MatcherIndex++];
3287
3288       for (unsigned i = 0; i != NumResults; ++i) {
3289         unsigned ResSlot = MatcherTable[MatcherIndex++];
3290         if (ResSlot & 128)
3291           ResSlot = GetVBR(ResSlot, MatcherTable, MatcherIndex);
3292
3293         assert(ResSlot < RecordedNodes.size() && "Invalid CompleteMatch");
3294         SDValue Res = RecordedNodes[ResSlot].first;
3295
3296         assert(i < NodeToMatch->getNumValues() &&
3297                NodeToMatch->getValueType(i) != MVT::Other &&
3298                NodeToMatch->getValueType(i) != MVT::Glue &&
3299                "Invalid number of results to complete!");
3300         assert((NodeToMatch->getValueType(i) == Res.getValueType() ||
3301                 NodeToMatch->getValueType(i) == MVT::iPTR ||
3302                 Res.getValueType() == MVT::iPTR ||
3303                 NodeToMatch->getValueType(i).getSizeInBits() ==
3304                     Res.getValueType().getSizeInBits()) &&
3305                "invalid replacement");
3306         CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, i), Res);
3307       }
3308
3309       // If the root node defines glue, add it to the glue nodes to update list.
3310       if (NodeToMatch->getValueType(NodeToMatch->getNumValues()-1) == MVT::Glue)
3311         GlueResultNodesMatched.push_back(NodeToMatch);
3312
3313       // Update chain and glue uses.
3314       UpdateChainsAndGlue(NodeToMatch, InputChain, ChainNodesMatched,
3315                           InputGlue, GlueResultNodesMatched, false);
3316
3317       assert(NodeToMatch->use_empty() &&
3318              "Didn't replace all uses of the node?");
3319
3320       // FIXME: We just return here, which interacts correctly with SelectRoot
3321       // above.  We should fix this to not return an SDNode* anymore.
3322       return nullptr;
3323     }
3324     }
3325
3326     // If the code reached this point, then the match failed.  See if there is
3327     // another child to try in the current 'Scope', otherwise pop it until we
3328     // find a case to check.
3329     DEBUG(dbgs() << "  Match failed at index " << CurrentOpcodeIndex << "\n");
3330     ++NumDAGIselRetries;
3331     while (1) {
3332       if (MatchScopes.empty()) {
3333         CannotYetSelect(NodeToMatch);
3334         return nullptr;
3335       }
3336
3337       // Restore the interpreter state back to the point where the scope was
3338       // formed.
3339       MatchScope &LastScope = MatchScopes.back();
3340       RecordedNodes.resize(LastScope.NumRecordedNodes);
3341       NodeStack.clear();
3342       NodeStack.append(LastScope.NodeStack.begin(), LastScope.NodeStack.end());
3343       N = NodeStack.back();
3344
3345       if (LastScope.NumMatchedMemRefs != MatchedMemRefs.size())
3346         MatchedMemRefs.resize(LastScope.NumMatchedMemRefs);
3347       MatcherIndex = LastScope.FailIndex;
3348
3349       DEBUG(dbgs() << "  Continuing at " << MatcherIndex << "\n");
3350
3351       InputChain = LastScope.InputChain;
3352       InputGlue = LastScope.InputGlue;
3353       if (!LastScope.HasChainNodesMatched)
3354         ChainNodesMatched.clear();
3355       if (!LastScope.HasGlueResultNodesMatched)
3356         GlueResultNodesMatched.clear();
3357
3358       // Check to see what the offset is at the new MatcherIndex.  If it is zero
3359       // we have reached the end of this scope, otherwise we have another child
3360       // in the current scope to try.
3361       unsigned NumToSkip = MatcherTable[MatcherIndex++];
3362       if (NumToSkip & 128)
3363         NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
3364
3365       // If we have another child in this scope to match, update FailIndex and
3366       // try it.
3367       if (NumToSkip != 0) {
3368         LastScope.FailIndex = MatcherIndex+NumToSkip;
3369         break;
3370       }
3371
3372       // End of this scope, pop it and try the next child in the containing
3373       // scope.
3374       MatchScopes.pop_back();
3375     }
3376   }
3377 }
3378
3379
3380
3381 void SelectionDAGISel::CannotYetSelect(SDNode *N) {
3382   std::string msg;
3383   raw_string_ostream Msg(msg);
3384   Msg << "Cannot select: ";
3385
3386   if (N->getOpcode() != ISD::INTRINSIC_W_CHAIN &&
3387       N->getOpcode() != ISD::INTRINSIC_WO_CHAIN &&
3388       N->getOpcode() != ISD::INTRINSIC_VOID) {
3389     N->printrFull(Msg, CurDAG);
3390     Msg << "\nIn function: " << MF->getName();
3391   } else {
3392     bool HasInputChain = N->getOperand(0).getValueType() == MVT::Other;
3393     unsigned iid =
3394       cast<ConstantSDNode>(N->getOperand(HasInputChain))->getZExtValue();
3395     if (iid < Intrinsic::num_intrinsics)
3396       Msg << "intrinsic %" << Intrinsic::getName((Intrinsic::ID)iid);
3397     else if (const TargetIntrinsicInfo *TII = TM.getIntrinsicInfo())
3398       Msg << "target intrinsic %" << TII->getName(iid);
3399     else
3400       Msg << "unknown intrinsic #" << iid;
3401   }
3402   report_fatal_error(Msg.str());
3403 }
3404
3405 char SelectionDAGISel::ID = 0;