[WinEH] Run cleanup handlers when an exception is thrown
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGBuilder.cpp
1 //===-- SelectionDAGBuilder.cpp - Selection-DAG building ------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements routines for translating from LLVM IR into SelectionDAG IR.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "SelectionDAGBuilder.h"
15 #include "SDNodeDbgValue.h"
16 #include "llvm/ADT/BitVector.h"
17 #include "llvm/ADT/Optional.h"
18 #include "llvm/ADT/SmallSet.h"
19 #include "llvm/ADT/Statistic.h"
20 #include "llvm/Analysis/AliasAnalysis.h"
21 #include "llvm/Analysis/BranchProbabilityInfo.h"
22 #include "llvm/Analysis/ConstantFolding.h"
23 #include "llvm/Analysis/TargetLibraryInfo.h"
24 #include "llvm/Analysis/ValueTracking.h"
25 #include "llvm/CodeGen/Analysis.h"
26 #include "llvm/CodeGen/FastISel.h"
27 #include "llvm/CodeGen/FunctionLoweringInfo.h"
28 #include "llvm/CodeGen/GCMetadata.h"
29 #include "llvm/CodeGen/GCStrategy.h"
30 #include "llvm/CodeGen/MachineFrameInfo.h"
31 #include "llvm/CodeGen/MachineFunction.h"
32 #include "llvm/CodeGen/MachineInstrBuilder.h"
33 #include "llvm/CodeGen/MachineJumpTableInfo.h"
34 #include "llvm/CodeGen/MachineModuleInfo.h"
35 #include "llvm/CodeGen/MachineRegisterInfo.h"
36 #include "llvm/CodeGen/SelectionDAG.h"
37 #include "llvm/CodeGen/StackMaps.h"
38 #include "llvm/CodeGen/WinEHFuncInfo.h"
39 #include "llvm/IR/CallingConv.h"
40 #include "llvm/IR/Constants.h"
41 #include "llvm/IR/DataLayout.h"
42 #include "llvm/IR/DebugInfo.h"
43 #include "llvm/IR/DerivedTypes.h"
44 #include "llvm/IR/Function.h"
45 #include "llvm/IR/GlobalVariable.h"
46 #include "llvm/IR/InlineAsm.h"
47 #include "llvm/IR/Instructions.h"
48 #include "llvm/IR/IntrinsicInst.h"
49 #include "llvm/IR/Intrinsics.h"
50 #include "llvm/IR/LLVMContext.h"
51 #include "llvm/IR/Module.h"
52 #include "llvm/IR/Statepoint.h"
53 #include "llvm/MC/MCSymbol.h"
54 #include "llvm/Support/CommandLine.h"
55 #include "llvm/Support/Debug.h"
56 #include "llvm/Support/ErrorHandling.h"
57 #include "llvm/Support/MathExtras.h"
58 #include "llvm/Support/raw_ostream.h"
59 #include "llvm/Target/TargetFrameLowering.h"
60 #include "llvm/Target/TargetInstrInfo.h"
61 #include "llvm/Target/TargetIntrinsicInfo.h"
62 #include "llvm/Target/TargetLowering.h"
63 #include "llvm/Target/TargetOptions.h"
64 #include "llvm/Target/TargetSelectionDAGInfo.h"
65 #include "llvm/Target/TargetSubtargetInfo.h"
66 #include <algorithm>
67 using namespace llvm;
68
69 #define DEBUG_TYPE "isel"
70
71 /// LimitFloatPrecision - Generate low-precision inline sequences for
72 /// some float libcalls (6, 8 or 12 bits).
73 static unsigned LimitFloatPrecision;
74
75 static cl::opt<unsigned, true>
76 LimitFPPrecision("limit-float-precision",
77                  cl::desc("Generate low-precision inline sequences "
78                           "for some float libcalls"),
79                  cl::location(LimitFloatPrecision),
80                  cl::init(0));
81
82 // Limit the width of DAG chains. This is important in general to prevent
83 // prevent DAG-based analysis from blowing up. For example, alias analysis and
84 // load clustering may not complete in reasonable time. It is difficult to
85 // recognize and avoid this situation within each individual analysis, and
86 // future analyses are likely to have the same behavior. Limiting DAG width is
87 // the safe approach, and will be especially important with global DAGs.
88 //
89 // MaxParallelChains default is arbitrarily high to avoid affecting
90 // optimization, but could be lowered to improve compile time. Any ld-ld-st-st
91 // sequence over this should have been converted to llvm.memcpy by the
92 // frontend. It easy to induce this behavior with .ll code such as:
93 // %buffer = alloca [4096 x i8]
94 // %data = load [4096 x i8]* %argPtr
95 // store [4096 x i8] %data, [4096 x i8]* %buffer
96 static const unsigned MaxParallelChains = 64;
97
98 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, SDLoc DL,
99                                       const SDValue *Parts, unsigned NumParts,
100                                       MVT PartVT, EVT ValueVT, const Value *V);
101
102 /// getCopyFromParts - Create a value that contains the specified legal parts
103 /// combined into the value they represent.  If the parts combine to a type
104 /// larger then ValueVT then AssertOp can be used to specify whether the extra
105 /// bits are known to be zero (ISD::AssertZext) or sign extended from ValueVT
106 /// (ISD::AssertSext).
107 static SDValue getCopyFromParts(SelectionDAG &DAG, SDLoc DL,
108                                 const SDValue *Parts,
109                                 unsigned NumParts, MVT PartVT, EVT ValueVT,
110                                 const Value *V,
111                                 ISD::NodeType AssertOp = ISD::DELETED_NODE) {
112   if (ValueVT.isVector())
113     return getCopyFromPartsVector(DAG, DL, Parts, NumParts,
114                                   PartVT, ValueVT, V);
115
116   assert(NumParts > 0 && "No parts to assemble!");
117   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
118   SDValue Val = Parts[0];
119
120   if (NumParts > 1) {
121     // Assemble the value from multiple parts.
122     if (ValueVT.isInteger()) {
123       unsigned PartBits = PartVT.getSizeInBits();
124       unsigned ValueBits = ValueVT.getSizeInBits();
125
126       // Assemble the power of 2 part.
127       unsigned RoundParts = NumParts & (NumParts - 1) ?
128         1 << Log2_32(NumParts) : NumParts;
129       unsigned RoundBits = PartBits * RoundParts;
130       EVT RoundVT = RoundBits == ValueBits ?
131         ValueVT : EVT::getIntegerVT(*DAG.getContext(), RoundBits);
132       SDValue Lo, Hi;
133
134       EVT HalfVT = EVT::getIntegerVT(*DAG.getContext(), RoundBits/2);
135
136       if (RoundParts > 2) {
137         Lo = getCopyFromParts(DAG, DL, Parts, RoundParts / 2,
138                               PartVT, HalfVT, V);
139         Hi = getCopyFromParts(DAG, DL, Parts + RoundParts / 2,
140                               RoundParts / 2, PartVT, HalfVT, V);
141       } else {
142         Lo = DAG.getNode(ISD::BITCAST, DL, HalfVT, Parts[0]);
143         Hi = DAG.getNode(ISD::BITCAST, DL, HalfVT, Parts[1]);
144       }
145
146       if (TLI.isBigEndian())
147         std::swap(Lo, Hi);
148
149       Val = DAG.getNode(ISD::BUILD_PAIR, DL, RoundVT, Lo, Hi);
150
151       if (RoundParts < NumParts) {
152         // Assemble the trailing non-power-of-2 part.
153         unsigned OddParts = NumParts - RoundParts;
154         EVT OddVT = EVT::getIntegerVT(*DAG.getContext(), OddParts * PartBits);
155         Hi = getCopyFromParts(DAG, DL,
156                               Parts + RoundParts, OddParts, PartVT, OddVT, V);
157
158         // Combine the round and odd parts.
159         Lo = Val;
160         if (TLI.isBigEndian())
161           std::swap(Lo, Hi);
162         EVT TotalVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
163         Hi = DAG.getNode(ISD::ANY_EXTEND, DL, TotalVT, Hi);
164         Hi = DAG.getNode(ISD::SHL, DL, TotalVT, Hi,
165                          DAG.getConstant(Lo.getValueType().getSizeInBits(),
166                                          TLI.getPointerTy()));
167         Lo = DAG.getNode(ISD::ZERO_EXTEND, DL, TotalVT, Lo);
168         Val = DAG.getNode(ISD::OR, DL, TotalVT, Lo, Hi);
169       }
170     } else if (PartVT.isFloatingPoint()) {
171       // FP split into multiple FP parts (for ppcf128)
172       assert(ValueVT == EVT(MVT::ppcf128) && PartVT == MVT::f64 &&
173              "Unexpected split");
174       SDValue Lo, Hi;
175       Lo = DAG.getNode(ISD::BITCAST, DL, EVT(MVT::f64), Parts[0]);
176       Hi = DAG.getNode(ISD::BITCAST, DL, EVT(MVT::f64), Parts[1]);
177       if (TLI.hasBigEndianPartOrdering(ValueVT))
178         std::swap(Lo, Hi);
179       Val = DAG.getNode(ISD::BUILD_PAIR, DL, ValueVT, Lo, Hi);
180     } else {
181       // FP split into integer parts (soft fp)
182       assert(ValueVT.isFloatingPoint() && PartVT.isInteger() &&
183              !PartVT.isVector() && "Unexpected split");
184       EVT IntVT = EVT::getIntegerVT(*DAG.getContext(), ValueVT.getSizeInBits());
185       Val = getCopyFromParts(DAG, DL, Parts, NumParts, PartVT, IntVT, V);
186     }
187   }
188
189   // There is now one part, held in Val.  Correct it to match ValueVT.
190   EVT PartEVT = Val.getValueType();
191
192   if (PartEVT == ValueVT)
193     return Val;
194
195   if (PartEVT.isInteger() && ValueVT.isInteger()) {
196     if (ValueVT.bitsLT(PartEVT)) {
197       // For a truncate, see if we have any information to
198       // indicate whether the truncated bits will always be
199       // zero or sign-extension.
200       if (AssertOp != ISD::DELETED_NODE)
201         Val = DAG.getNode(AssertOp, DL, PartEVT, Val,
202                           DAG.getValueType(ValueVT));
203       return DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
204     }
205     return DAG.getNode(ISD::ANY_EXTEND, DL, ValueVT, Val);
206   }
207
208   if (PartEVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
209     // FP_ROUND's are always exact here.
210     if (ValueVT.bitsLT(Val.getValueType()))
211       return DAG.getNode(ISD::FP_ROUND, DL, ValueVT, Val,
212                          DAG.getTargetConstant(1, TLI.getPointerTy()));
213
214     return DAG.getNode(ISD::FP_EXTEND, DL, ValueVT, Val);
215   }
216
217   if (PartEVT.getSizeInBits() == ValueVT.getSizeInBits())
218     return DAG.getNode(ISD::BITCAST, DL, ValueVT, Val);
219
220   llvm_unreachable("Unknown mismatch!");
221 }
222
223 static void diagnosePossiblyInvalidConstraint(LLVMContext &Ctx, const Value *V,
224                                               const Twine &ErrMsg) {
225   const Instruction *I = dyn_cast_or_null<Instruction>(V);
226   if (!V)
227     return Ctx.emitError(ErrMsg);
228
229   const char *AsmError = ", possible invalid constraint for vector type";
230   if (const CallInst *CI = dyn_cast<CallInst>(I))
231     if (isa<InlineAsm>(CI->getCalledValue()))
232       return Ctx.emitError(I, ErrMsg + AsmError);
233
234   return Ctx.emitError(I, ErrMsg);
235 }
236
237 /// getCopyFromPartsVector - Create a value that contains the specified legal
238 /// parts combined into the value they represent.  If the parts combine to a
239 /// type larger then ValueVT then AssertOp can be used to specify whether the
240 /// extra bits are known to be zero (ISD::AssertZext) or sign extended from
241 /// ValueVT (ISD::AssertSext).
242 static SDValue getCopyFromPartsVector(SelectionDAG &DAG, SDLoc DL,
243                                       const SDValue *Parts, unsigned NumParts,
244                                       MVT PartVT, EVT ValueVT, const Value *V) {
245   assert(ValueVT.isVector() && "Not a vector value");
246   assert(NumParts > 0 && "No parts to assemble!");
247   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
248   SDValue Val = Parts[0];
249
250   // Handle a multi-element vector.
251   if (NumParts > 1) {
252     EVT IntermediateVT;
253     MVT RegisterVT;
254     unsigned NumIntermediates;
255     unsigned NumRegs =
256     TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT, IntermediateVT,
257                                NumIntermediates, RegisterVT);
258     assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
259     NumParts = NumRegs; // Silence a compiler warning.
260     assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
261     assert(RegisterVT == Parts[0].getSimpleValueType() &&
262            "Part type doesn't match part!");
263
264     // Assemble the parts into intermediate operands.
265     SmallVector<SDValue, 8> Ops(NumIntermediates);
266     if (NumIntermediates == NumParts) {
267       // If the register was not expanded, truncate or copy the value,
268       // as appropriate.
269       for (unsigned i = 0; i != NumParts; ++i)
270         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i], 1,
271                                   PartVT, IntermediateVT, V);
272     } else if (NumParts > 0) {
273       // If the intermediate type was expanded, build the intermediate
274       // operands from the parts.
275       assert(NumParts % NumIntermediates == 0 &&
276              "Must expand into a divisible number of parts!");
277       unsigned Factor = NumParts / NumIntermediates;
278       for (unsigned i = 0; i != NumIntermediates; ++i)
279         Ops[i] = getCopyFromParts(DAG, DL, &Parts[i * Factor], Factor,
280                                   PartVT, IntermediateVT, V);
281     }
282
283     // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the
284     // intermediate operands.
285     Val = DAG.getNode(IntermediateVT.isVector() ? ISD::CONCAT_VECTORS
286                                                 : ISD::BUILD_VECTOR,
287                       DL, ValueVT, Ops);
288   }
289
290   // There is now one part, held in Val.  Correct it to match ValueVT.
291   EVT PartEVT = Val.getValueType();
292
293   if (PartEVT == ValueVT)
294     return Val;
295
296   if (PartEVT.isVector()) {
297     // If the element type of the source/dest vectors are the same, but the
298     // parts vector has more elements than the value vector, then we have a
299     // vector widening case (e.g. <2 x float> -> <4 x float>).  Extract the
300     // elements we want.
301     if (PartEVT.getVectorElementType() == ValueVT.getVectorElementType()) {
302       assert(PartEVT.getVectorNumElements() > ValueVT.getVectorNumElements() &&
303              "Cannot narrow, it would be a lossy transformation");
304       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, ValueVT, Val,
305                          DAG.getConstant(0, TLI.getVectorIdxTy()));
306     }
307
308     // Vector/Vector bitcast.
309     if (ValueVT.getSizeInBits() == PartEVT.getSizeInBits())
310       return DAG.getNode(ISD::BITCAST, DL, ValueVT, Val);
311
312     assert(PartEVT.getVectorNumElements() == ValueVT.getVectorNumElements() &&
313       "Cannot handle this kind of promotion");
314     // Promoted vector extract
315     bool Smaller = ValueVT.bitsLE(PartEVT);
316     return DAG.getNode((Smaller ? ISD::TRUNCATE : ISD::ANY_EXTEND),
317                        DL, ValueVT, Val);
318
319   }
320
321   // Trivial bitcast if the types are the same size and the destination
322   // vector type is legal.
323   if (PartEVT.getSizeInBits() == ValueVT.getSizeInBits() &&
324       TLI.isTypeLegal(ValueVT))
325     return DAG.getNode(ISD::BITCAST, DL, ValueVT, Val);
326
327   // Handle cases such as i8 -> <1 x i1>
328   if (ValueVT.getVectorNumElements() != 1) {
329     diagnosePossiblyInvalidConstraint(*DAG.getContext(), V,
330                                       "non-trivial scalar-to-vector conversion");
331     return DAG.getUNDEF(ValueVT);
332   }
333
334   if (ValueVT.getVectorNumElements() == 1 &&
335       ValueVT.getVectorElementType() != PartEVT) {
336     bool Smaller = ValueVT.bitsLE(PartEVT);
337     Val = DAG.getNode((Smaller ? ISD::TRUNCATE : ISD::ANY_EXTEND),
338                        DL, ValueVT.getScalarType(), Val);
339   }
340
341   return DAG.getNode(ISD::BUILD_VECTOR, DL, ValueVT, Val);
342 }
343
344 static void getCopyToPartsVector(SelectionDAG &DAG, SDLoc dl,
345                                  SDValue Val, SDValue *Parts, unsigned NumParts,
346                                  MVT PartVT, const Value *V);
347
348 /// getCopyToParts - Create a series of nodes that contain the specified value
349 /// split into legal parts.  If the parts contain more bits than Val, then, for
350 /// integers, ExtendKind can be used to specify how to generate the extra bits.
351 static void getCopyToParts(SelectionDAG &DAG, SDLoc DL,
352                            SDValue Val, SDValue *Parts, unsigned NumParts,
353                            MVT PartVT, const Value *V,
354                            ISD::NodeType ExtendKind = ISD::ANY_EXTEND) {
355   EVT ValueVT = Val.getValueType();
356
357   // Handle the vector case separately.
358   if (ValueVT.isVector())
359     return getCopyToPartsVector(DAG, DL, Val, Parts, NumParts, PartVT, V);
360
361   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
362   unsigned PartBits = PartVT.getSizeInBits();
363   unsigned OrigNumParts = NumParts;
364   assert(TLI.isTypeLegal(PartVT) && "Copying to an illegal type!");
365
366   if (NumParts == 0)
367     return;
368
369   assert(!ValueVT.isVector() && "Vector case handled elsewhere");
370   EVT PartEVT = PartVT;
371   if (PartEVT == ValueVT) {
372     assert(NumParts == 1 && "No-op copy with multiple parts!");
373     Parts[0] = Val;
374     return;
375   }
376
377   if (NumParts * PartBits > ValueVT.getSizeInBits()) {
378     // If the parts cover more bits than the value has, promote the value.
379     if (PartVT.isFloatingPoint() && ValueVT.isFloatingPoint()) {
380       assert(NumParts == 1 && "Do not know what to promote to!");
381       Val = DAG.getNode(ISD::FP_EXTEND, DL, PartVT, Val);
382     } else {
383       assert((PartVT.isInteger() || PartVT == MVT::x86mmx) &&
384              ValueVT.isInteger() &&
385              "Unknown mismatch!");
386       ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
387       Val = DAG.getNode(ExtendKind, DL, ValueVT, Val);
388       if (PartVT == MVT::x86mmx)
389         Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
390     }
391   } else if (PartBits == ValueVT.getSizeInBits()) {
392     // Different types of the same size.
393     assert(NumParts == 1 && PartEVT != ValueVT);
394     Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
395   } else if (NumParts * PartBits < ValueVT.getSizeInBits()) {
396     // If the parts cover less bits than value has, truncate the value.
397     assert((PartVT.isInteger() || PartVT == MVT::x86mmx) &&
398            ValueVT.isInteger() &&
399            "Unknown mismatch!");
400     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
401     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
402     if (PartVT == MVT::x86mmx)
403       Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
404   }
405
406   // The value may have changed - recompute ValueVT.
407   ValueVT = Val.getValueType();
408   assert(NumParts * PartBits == ValueVT.getSizeInBits() &&
409          "Failed to tile the value with PartVT!");
410
411   if (NumParts == 1) {
412     if (PartEVT != ValueVT)
413       diagnosePossiblyInvalidConstraint(*DAG.getContext(), V,
414                                         "scalar-to-vector conversion failed");
415
416     Parts[0] = Val;
417     return;
418   }
419
420   // Expand the value into multiple parts.
421   if (NumParts & (NumParts - 1)) {
422     // The number of parts is not a power of 2.  Split off and copy the tail.
423     assert(PartVT.isInteger() && ValueVT.isInteger() &&
424            "Do not know what to expand to!");
425     unsigned RoundParts = 1 << Log2_32(NumParts);
426     unsigned RoundBits = RoundParts * PartBits;
427     unsigned OddParts = NumParts - RoundParts;
428     SDValue OddVal = DAG.getNode(ISD::SRL, DL, ValueVT, Val,
429                                  DAG.getIntPtrConstant(RoundBits));
430     getCopyToParts(DAG, DL, OddVal, Parts + RoundParts, OddParts, PartVT, V);
431
432     if (TLI.isBigEndian())
433       // The odd parts were reversed by getCopyToParts - unreverse them.
434       std::reverse(Parts + RoundParts, Parts + NumParts);
435
436     NumParts = RoundParts;
437     ValueVT = EVT::getIntegerVT(*DAG.getContext(), NumParts * PartBits);
438     Val = DAG.getNode(ISD::TRUNCATE, DL, ValueVT, Val);
439   }
440
441   // The number of parts is a power of 2.  Repeatedly bisect the value using
442   // EXTRACT_ELEMENT.
443   Parts[0] = DAG.getNode(ISD::BITCAST, DL,
444                          EVT::getIntegerVT(*DAG.getContext(),
445                                            ValueVT.getSizeInBits()),
446                          Val);
447
448   for (unsigned StepSize = NumParts; StepSize > 1; StepSize /= 2) {
449     for (unsigned i = 0; i < NumParts; i += StepSize) {
450       unsigned ThisBits = StepSize * PartBits / 2;
451       EVT ThisVT = EVT::getIntegerVT(*DAG.getContext(), ThisBits);
452       SDValue &Part0 = Parts[i];
453       SDValue &Part1 = Parts[i+StepSize/2];
454
455       Part1 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
456                           ThisVT, Part0, DAG.getIntPtrConstant(1));
457       Part0 = DAG.getNode(ISD::EXTRACT_ELEMENT, DL,
458                           ThisVT, Part0, DAG.getIntPtrConstant(0));
459
460       if (ThisBits == PartBits && ThisVT != PartVT) {
461         Part0 = DAG.getNode(ISD::BITCAST, DL, PartVT, Part0);
462         Part1 = DAG.getNode(ISD::BITCAST, DL, PartVT, Part1);
463       }
464     }
465   }
466
467   if (TLI.isBigEndian())
468     std::reverse(Parts, Parts + OrigNumParts);
469 }
470
471
472 /// getCopyToPartsVector - Create a series of nodes that contain the specified
473 /// value split into legal parts.
474 static void getCopyToPartsVector(SelectionDAG &DAG, SDLoc DL,
475                                  SDValue Val, SDValue *Parts, unsigned NumParts,
476                                  MVT PartVT, const Value *V) {
477   EVT ValueVT = Val.getValueType();
478   assert(ValueVT.isVector() && "Not a vector");
479   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
480
481   if (NumParts == 1) {
482     EVT PartEVT = PartVT;
483     if (PartEVT == ValueVT) {
484       // Nothing to do.
485     } else if (PartVT.getSizeInBits() == ValueVT.getSizeInBits()) {
486       // Bitconvert vector->vector case.
487       Val = DAG.getNode(ISD::BITCAST, DL, PartVT, Val);
488     } else if (PartVT.isVector() &&
489                PartEVT.getVectorElementType() == ValueVT.getVectorElementType() &&
490                PartEVT.getVectorNumElements() > ValueVT.getVectorNumElements()) {
491       EVT ElementVT = PartVT.getVectorElementType();
492       // Vector widening case, e.g. <2 x float> -> <4 x float>.  Shuffle in
493       // undef elements.
494       SmallVector<SDValue, 16> Ops;
495       for (unsigned i = 0, e = ValueVT.getVectorNumElements(); i != e; ++i)
496         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
497                                   ElementVT, Val, DAG.getConstant(i,
498                                                   TLI.getVectorIdxTy())));
499
500       for (unsigned i = ValueVT.getVectorNumElements(),
501            e = PartVT.getVectorNumElements(); i != e; ++i)
502         Ops.push_back(DAG.getUNDEF(ElementVT));
503
504       Val = DAG.getNode(ISD::BUILD_VECTOR, DL, PartVT, Ops);
505
506       // FIXME: Use CONCAT for 2x -> 4x.
507
508       //SDValue UndefElts = DAG.getUNDEF(VectorTy);
509       //Val = DAG.getNode(ISD::CONCAT_VECTORS, DL, PartVT, Val, UndefElts);
510     } else if (PartVT.isVector() &&
511                PartEVT.getVectorElementType().bitsGE(
512                  ValueVT.getVectorElementType()) &&
513                PartEVT.getVectorNumElements() == ValueVT.getVectorNumElements()) {
514
515       // Promoted vector extract
516       bool Smaller = PartEVT.bitsLE(ValueVT);
517       Val = DAG.getNode((Smaller ? ISD::TRUNCATE : ISD::ANY_EXTEND),
518                         DL, PartVT, Val);
519     } else{
520       // Vector -> scalar conversion.
521       assert(ValueVT.getVectorNumElements() == 1 &&
522              "Only trivial vector-to-scalar conversions should get here!");
523       Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
524                         PartVT, Val, DAG.getConstant(0, TLI.getVectorIdxTy()));
525
526       bool Smaller = ValueVT.bitsLE(PartVT);
527       Val = DAG.getNode((Smaller ? ISD::TRUNCATE : ISD::ANY_EXTEND),
528                          DL, PartVT, Val);
529     }
530
531     Parts[0] = Val;
532     return;
533   }
534
535   // Handle a multi-element vector.
536   EVT IntermediateVT;
537   MVT RegisterVT;
538   unsigned NumIntermediates;
539   unsigned NumRegs = TLI.getVectorTypeBreakdown(*DAG.getContext(), ValueVT,
540                                                 IntermediateVT,
541                                                 NumIntermediates, RegisterVT);
542   unsigned NumElements = ValueVT.getVectorNumElements();
543
544   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
545   NumParts = NumRegs; // Silence a compiler warning.
546   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
547
548   // Split the vector into intermediate operands.
549   SmallVector<SDValue, 8> Ops(NumIntermediates);
550   for (unsigned i = 0; i != NumIntermediates; ++i) {
551     if (IntermediateVT.isVector())
552       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL,
553                            IntermediateVT, Val,
554                    DAG.getConstant(i * (NumElements / NumIntermediates),
555                                    TLI.getVectorIdxTy()));
556     else
557       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL,
558                            IntermediateVT, Val,
559                            DAG.getConstant(i, TLI.getVectorIdxTy()));
560   }
561
562   // Split the intermediate operands into legal parts.
563   if (NumParts == NumIntermediates) {
564     // If the register was not expanded, promote or copy the value,
565     // as appropriate.
566     for (unsigned i = 0; i != NumParts; ++i)
567       getCopyToParts(DAG, DL, Ops[i], &Parts[i], 1, PartVT, V);
568   } else if (NumParts > 0) {
569     // If the intermediate type was expanded, split each the value into
570     // legal parts.
571     assert(NumIntermediates != 0 && "division by zero");
572     assert(NumParts % NumIntermediates == 0 &&
573            "Must expand into a divisible number of parts!");
574     unsigned Factor = NumParts / NumIntermediates;
575     for (unsigned i = 0; i != NumIntermediates; ++i)
576       getCopyToParts(DAG, DL, Ops[i], &Parts[i*Factor], Factor, PartVT, V);
577   }
578 }
579
580 namespace {
581   /// RegsForValue - This struct represents the registers (physical or virtual)
582   /// that a particular set of values is assigned, and the type information
583   /// about the value. The most common situation is to represent one value at a
584   /// time, but struct or array values are handled element-wise as multiple
585   /// values.  The splitting of aggregates is performed recursively, so that we
586   /// never have aggregate-typed registers. The values at this point do not
587   /// necessarily have legal types, so each value may require one or more
588   /// registers of some legal type.
589   ///
590   struct RegsForValue {
591     /// ValueVTs - The value types of the values, which may not be legal, and
592     /// may need be promoted or synthesized from one or more registers.
593     ///
594     SmallVector<EVT, 4> ValueVTs;
595
596     /// RegVTs - The value types of the registers. This is the same size as
597     /// ValueVTs and it records, for each value, what the type of the assigned
598     /// register or registers are. (Individual values are never synthesized
599     /// from more than one type of register.)
600     ///
601     /// With virtual registers, the contents of RegVTs is redundant with TLI's
602     /// getRegisterType member function, however when with physical registers
603     /// it is necessary to have a separate record of the types.
604     ///
605     SmallVector<MVT, 4> RegVTs;
606
607     /// Regs - This list holds the registers assigned to the values.
608     /// Each legal or promoted value requires one register, and each
609     /// expanded value requires multiple registers.
610     ///
611     SmallVector<unsigned, 4> Regs;
612
613     RegsForValue() {}
614
615     RegsForValue(const SmallVector<unsigned, 4> &regs,
616                  MVT regvt, EVT valuevt)
617       : ValueVTs(1, valuevt), RegVTs(1, regvt), Regs(regs) {}
618
619     RegsForValue(LLVMContext &Context, const TargetLowering &tli,
620                  unsigned Reg, Type *Ty) {
621       ComputeValueVTs(tli, Ty, ValueVTs);
622
623       for (unsigned Value = 0, e = ValueVTs.size(); Value != e; ++Value) {
624         EVT ValueVT = ValueVTs[Value];
625         unsigned NumRegs = tli.getNumRegisters(Context, ValueVT);
626         MVT RegisterVT = tli.getRegisterType(Context, ValueVT);
627         for (unsigned i = 0; i != NumRegs; ++i)
628           Regs.push_back(Reg + i);
629         RegVTs.push_back(RegisterVT);
630         Reg += NumRegs;
631       }
632     }
633
634     /// append - Add the specified values to this one.
635     void append(const RegsForValue &RHS) {
636       ValueVTs.append(RHS.ValueVTs.begin(), RHS.ValueVTs.end());
637       RegVTs.append(RHS.RegVTs.begin(), RHS.RegVTs.end());
638       Regs.append(RHS.Regs.begin(), RHS.Regs.end());
639     }
640
641     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
642     /// this value and returns the result as a ValueVTs value.  This uses
643     /// Chain/Flag as the input and updates them for the output Chain/Flag.
644     /// If the Flag pointer is NULL, no flag is used.
645     SDValue getCopyFromRegs(SelectionDAG &DAG, FunctionLoweringInfo &FuncInfo,
646                             SDLoc dl,
647                             SDValue &Chain, SDValue *Flag,
648                             const Value *V = nullptr) const;
649
650     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
651     /// specified value into the registers specified by this object.  This uses
652     /// Chain/Flag as the input and updates them for the output Chain/Flag.
653     /// If the Flag pointer is NULL, no flag is used.
654     void
655     getCopyToRegs(SDValue Val, SelectionDAG &DAG, SDLoc dl, SDValue &Chain,
656                   SDValue *Flag, const Value *V,
657                   ISD::NodeType PreferredExtendType = ISD::ANY_EXTEND) const;
658
659     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
660     /// operand list.  This adds the code marker, matching input operand index
661     /// (if applicable), and includes the number of values added into it.
662     void AddInlineAsmOperands(unsigned Kind,
663                               bool HasMatching, unsigned MatchingIdx,
664                               SelectionDAG &DAG,
665                               std::vector<SDValue> &Ops) const;
666   };
667 }
668
669 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
670 /// this value and returns the result as a ValueVT value.  This uses
671 /// Chain/Flag as the input and updates them for the output Chain/Flag.
672 /// If the Flag pointer is NULL, no flag is used.
673 SDValue RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
674                                       FunctionLoweringInfo &FuncInfo,
675                                       SDLoc dl,
676                                       SDValue &Chain, SDValue *Flag,
677                                       const Value *V) const {
678   // A Value with type {} or [0 x %t] needs no registers.
679   if (ValueVTs.empty())
680     return SDValue();
681
682   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
683
684   // Assemble the legal parts into the final values.
685   SmallVector<SDValue, 4> Values(ValueVTs.size());
686   SmallVector<SDValue, 8> Parts;
687   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
688     // Copy the legal parts from the registers.
689     EVT ValueVT = ValueVTs[Value];
690     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
691     MVT RegisterVT = RegVTs[Value];
692
693     Parts.resize(NumRegs);
694     for (unsigned i = 0; i != NumRegs; ++i) {
695       SDValue P;
696       if (!Flag) {
697         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT);
698       } else {
699         P = DAG.getCopyFromReg(Chain, dl, Regs[Part+i], RegisterVT, *Flag);
700         *Flag = P.getValue(2);
701       }
702
703       Chain = P.getValue(1);
704       Parts[i] = P;
705
706       // If the source register was virtual and if we know something about it,
707       // add an assert node.
708       if (!TargetRegisterInfo::isVirtualRegister(Regs[Part+i]) ||
709           !RegisterVT.isInteger() || RegisterVT.isVector())
710         continue;
711
712       const FunctionLoweringInfo::LiveOutInfo *LOI =
713         FuncInfo.GetLiveOutRegInfo(Regs[Part+i]);
714       if (!LOI)
715         continue;
716
717       unsigned RegSize = RegisterVT.getSizeInBits();
718       unsigned NumSignBits = LOI->NumSignBits;
719       unsigned NumZeroBits = LOI->KnownZero.countLeadingOnes();
720
721       if (NumZeroBits == RegSize) {
722         // The current value is a zero.
723         // Explicitly express that as it would be easier for
724         // optimizations to kick in.
725         Parts[i] = DAG.getConstant(0, RegisterVT);
726         continue;
727       }
728
729       // FIXME: We capture more information than the dag can represent.  For
730       // now, just use the tightest assertzext/assertsext possible.
731       bool isSExt = true;
732       EVT FromVT(MVT::Other);
733       if (NumSignBits == RegSize)
734         isSExt = true, FromVT = MVT::i1;   // ASSERT SEXT 1
735       else if (NumZeroBits >= RegSize-1)
736         isSExt = false, FromVT = MVT::i1;  // ASSERT ZEXT 1
737       else if (NumSignBits > RegSize-8)
738         isSExt = true, FromVT = MVT::i8;   // ASSERT SEXT 8
739       else if (NumZeroBits >= RegSize-8)
740         isSExt = false, FromVT = MVT::i8;  // ASSERT ZEXT 8
741       else if (NumSignBits > RegSize-16)
742         isSExt = true, FromVT = MVT::i16;  // ASSERT SEXT 16
743       else if (NumZeroBits >= RegSize-16)
744         isSExt = false, FromVT = MVT::i16; // ASSERT ZEXT 16
745       else if (NumSignBits > RegSize-32)
746         isSExt = true, FromVT = MVT::i32;  // ASSERT SEXT 32
747       else if (NumZeroBits >= RegSize-32)
748         isSExt = false, FromVT = MVT::i32; // ASSERT ZEXT 32
749       else
750         continue;
751
752       // Add an assertion node.
753       assert(FromVT != MVT::Other);
754       Parts[i] = DAG.getNode(isSExt ? ISD::AssertSext : ISD::AssertZext, dl,
755                              RegisterVT, P, DAG.getValueType(FromVT));
756     }
757
758     Values[Value] = getCopyFromParts(DAG, dl, Parts.begin(),
759                                      NumRegs, RegisterVT, ValueVT, V);
760     Part += NumRegs;
761     Parts.clear();
762   }
763
764   return DAG.getNode(ISD::MERGE_VALUES, dl, DAG.getVTList(ValueVTs), Values);
765 }
766
767 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
768 /// specified value into the registers specified by this object.  This uses
769 /// Chain/Flag as the input and updates them for the output Chain/Flag.
770 /// If the Flag pointer is NULL, no flag is used.
771 void RegsForValue::getCopyToRegs(SDValue Val, SelectionDAG &DAG, SDLoc dl,
772                                  SDValue &Chain, SDValue *Flag, const Value *V,
773                                  ISD::NodeType PreferredExtendType) const {
774   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
775   ISD::NodeType ExtendKind = PreferredExtendType;
776
777   // Get the list of the values's legal parts.
778   unsigned NumRegs = Regs.size();
779   SmallVector<SDValue, 8> Parts(NumRegs);
780   for (unsigned Value = 0, Part = 0, e = ValueVTs.size(); Value != e; ++Value) {
781     EVT ValueVT = ValueVTs[Value];
782     unsigned NumParts = TLI.getNumRegisters(*DAG.getContext(), ValueVT);
783     MVT RegisterVT = RegVTs[Value];
784
785     if (ExtendKind == ISD::ANY_EXTEND && TLI.isZExtFree(Val, RegisterVT))
786       ExtendKind = ISD::ZERO_EXTEND;
787
788     getCopyToParts(DAG, dl, Val.getValue(Val.getResNo() + Value),
789                    &Parts[Part], NumParts, RegisterVT, V, ExtendKind);
790     Part += NumParts;
791   }
792
793   // Copy the parts into the registers.
794   SmallVector<SDValue, 8> Chains(NumRegs);
795   for (unsigned i = 0; i != NumRegs; ++i) {
796     SDValue Part;
797     if (!Flag) {
798       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i]);
799     } else {
800       Part = DAG.getCopyToReg(Chain, dl, Regs[i], Parts[i], *Flag);
801       *Flag = Part.getValue(1);
802     }
803
804     Chains[i] = Part.getValue(0);
805   }
806
807   if (NumRegs == 1 || Flag)
808     // If NumRegs > 1 && Flag is used then the use of the last CopyToReg is
809     // flagged to it. That is the CopyToReg nodes and the user are considered
810     // a single scheduling unit. If we create a TokenFactor and return it as
811     // chain, then the TokenFactor is both a predecessor (operand) of the
812     // user as well as a successor (the TF operands are flagged to the user).
813     // c1, f1 = CopyToReg
814     // c2, f2 = CopyToReg
815     // c3     = TokenFactor c1, c2
816     // ...
817     //        = op c3, ..., f2
818     Chain = Chains[NumRegs-1];
819   else
820     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
821 }
822
823 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
824 /// operand list.  This adds the code marker and includes the number of
825 /// values added into it.
826 void RegsForValue::AddInlineAsmOperands(unsigned Code, bool HasMatching,
827                                         unsigned MatchingIdx,
828                                         SelectionDAG &DAG,
829                                         std::vector<SDValue> &Ops) const {
830   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
831
832   unsigned Flag = InlineAsm::getFlagWord(Code, Regs.size());
833   if (HasMatching)
834     Flag = InlineAsm::getFlagWordForMatchingOp(Flag, MatchingIdx);
835   else if (!Regs.empty() &&
836            TargetRegisterInfo::isVirtualRegister(Regs.front())) {
837     // Put the register class of the virtual registers in the flag word.  That
838     // way, later passes can recompute register class constraints for inline
839     // assembly as well as normal instructions.
840     // Don't do this for tied operands that can use the regclass information
841     // from the def.
842     const MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
843     const TargetRegisterClass *RC = MRI.getRegClass(Regs.front());
844     Flag = InlineAsm::getFlagWordForRegClass(Flag, RC->getID());
845   }
846
847   SDValue Res = DAG.getTargetConstant(Flag, MVT::i32);
848   Ops.push_back(Res);
849
850   unsigned SP = TLI.getStackPointerRegisterToSaveRestore();
851   for (unsigned Value = 0, Reg = 0, e = ValueVTs.size(); Value != e; ++Value) {
852     unsigned NumRegs = TLI.getNumRegisters(*DAG.getContext(), ValueVTs[Value]);
853     MVT RegisterVT = RegVTs[Value];
854     for (unsigned i = 0; i != NumRegs; ++i) {
855       assert(Reg < Regs.size() && "Mismatch in # registers expected");
856       unsigned TheReg = Regs[Reg++];
857       Ops.push_back(DAG.getRegister(TheReg, RegisterVT));
858
859       if (TheReg == SP && Code == InlineAsm::Kind_Clobber) {
860         // If we clobbered the stack pointer, MFI should know about it.
861         assert(DAG.getMachineFunction().getFrameInfo()->
862             hasInlineAsmWithSPAdjust());
863       }
864     }
865   }
866 }
867
868 void SelectionDAGBuilder::init(GCFunctionInfo *gfi, AliasAnalysis &aa,
869                                const TargetLibraryInfo *li) {
870   AA = &aa;
871   GFI = gfi;
872   LibInfo = li;
873   DL = DAG.getTarget().getDataLayout();
874   Context = DAG.getContext();
875   LPadToCallSiteMap.clear();
876 }
877
878 /// clear - Clear out the current SelectionDAG and the associated
879 /// state and prepare this SelectionDAGBuilder object to be used
880 /// for a new block. This doesn't clear out information about
881 /// additional blocks that are needed to complete switch lowering
882 /// or PHI node updating; that information is cleared out as it is
883 /// consumed.
884 void SelectionDAGBuilder::clear() {
885   NodeMap.clear();
886   UnusedArgNodeMap.clear();
887   PendingLoads.clear();
888   PendingExports.clear();
889   CurInst = nullptr;
890   HasTailCall = false;
891   SDNodeOrder = LowestSDNodeOrder;
892   StatepointLowering.clear();
893 }
894
895 /// clearDanglingDebugInfo - Clear the dangling debug information
896 /// map. This function is separated from the clear so that debug
897 /// information that is dangling in a basic block can be properly
898 /// resolved in a different basic block. This allows the
899 /// SelectionDAG to resolve dangling debug information attached
900 /// to PHI nodes.
901 void SelectionDAGBuilder::clearDanglingDebugInfo() {
902   DanglingDebugInfoMap.clear();
903 }
904
905 /// getRoot - Return the current virtual root of the Selection DAG,
906 /// flushing any PendingLoad items. This must be done before emitting
907 /// a store or any other node that may need to be ordered after any
908 /// prior load instructions.
909 ///
910 SDValue SelectionDAGBuilder::getRoot() {
911   if (PendingLoads.empty())
912     return DAG.getRoot();
913
914   if (PendingLoads.size() == 1) {
915     SDValue Root = PendingLoads[0];
916     DAG.setRoot(Root);
917     PendingLoads.clear();
918     return Root;
919   }
920
921   // Otherwise, we have to make a token factor node.
922   SDValue Root = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other,
923                              PendingLoads);
924   PendingLoads.clear();
925   DAG.setRoot(Root);
926   return Root;
927 }
928
929 /// getControlRoot - Similar to getRoot, but instead of flushing all the
930 /// PendingLoad items, flush all the PendingExports items. It is necessary
931 /// to do this before emitting a terminator instruction.
932 ///
933 SDValue SelectionDAGBuilder::getControlRoot() {
934   SDValue Root = DAG.getRoot();
935
936   if (PendingExports.empty())
937     return Root;
938
939   // Turn all of the CopyToReg chains into one factored node.
940   if (Root.getOpcode() != ISD::EntryToken) {
941     unsigned i = 0, e = PendingExports.size();
942     for (; i != e; ++i) {
943       assert(PendingExports[i].getNode()->getNumOperands() > 1);
944       if (PendingExports[i].getNode()->getOperand(0) == Root)
945         break;  // Don't add the root if we already indirectly depend on it.
946     }
947
948     if (i == e)
949       PendingExports.push_back(Root);
950   }
951
952   Root = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other,
953                      PendingExports);
954   PendingExports.clear();
955   DAG.setRoot(Root);
956   return Root;
957 }
958
959 void SelectionDAGBuilder::visit(const Instruction &I) {
960   // Set up outgoing PHI node register values before emitting the terminator.
961   if (isa<TerminatorInst>(&I))
962     HandlePHINodesInSuccessorBlocks(I.getParent());
963
964   ++SDNodeOrder;
965
966   CurInst = &I;
967
968   visit(I.getOpcode(), I);
969
970   if (!isa<TerminatorInst>(&I) && !HasTailCall)
971     CopyToExportRegsIfNeeded(&I);
972
973   CurInst = nullptr;
974 }
975
976 void SelectionDAGBuilder::visitPHI(const PHINode &) {
977   llvm_unreachable("SelectionDAGBuilder shouldn't visit PHI nodes!");
978 }
979
980 void SelectionDAGBuilder::visit(unsigned Opcode, const User &I) {
981   // Note: this doesn't use InstVisitor, because it has to work with
982   // ConstantExpr's in addition to instructions.
983   switch (Opcode) {
984   default: llvm_unreachable("Unknown instruction type encountered!");
985     // Build the switch statement using the Instruction.def file.
986 #define HANDLE_INST(NUM, OPCODE, CLASS) \
987     case Instruction::OPCODE: visit##OPCODE((const CLASS&)I); break;
988 #include "llvm/IR/Instruction.def"
989   }
990 }
991
992 // resolveDanglingDebugInfo - if we saw an earlier dbg_value referring to V,
993 // generate the debug data structures now that we've seen its definition.
994 void SelectionDAGBuilder::resolveDanglingDebugInfo(const Value *V,
995                                                    SDValue Val) {
996   DanglingDebugInfo &DDI = DanglingDebugInfoMap[V];
997   if (DDI.getDI()) {
998     const DbgValueInst *DI = DDI.getDI();
999     DebugLoc dl = DDI.getdl();
1000     unsigned DbgSDNodeOrder = DDI.getSDNodeOrder();
1001     MDNode *Variable = DI->getVariable();
1002     MDNode *Expr = DI->getExpression();
1003     uint64_t Offset = DI->getOffset();
1004     // A dbg.value for an alloca is always indirect.
1005     bool IsIndirect = isa<AllocaInst>(V) || Offset != 0;
1006     SDDbgValue *SDV;
1007     if (Val.getNode()) {
1008       if (!EmitFuncArgumentDbgValue(V, Variable, Expr, Offset, IsIndirect,
1009                                     Val)) {
1010         SDV = DAG.getDbgValue(Variable, Expr, Val.getNode(), Val.getResNo(),
1011                               IsIndirect, Offset, dl, DbgSDNodeOrder);
1012         DAG.AddDbgValue(SDV, Val.getNode(), false);
1013       }
1014     } else
1015       DEBUG(dbgs() << "Dropping debug info for " << *DI << "\n");
1016     DanglingDebugInfoMap[V] = DanglingDebugInfo();
1017   }
1018 }
1019
1020 /// getCopyFromRegs - If there was virtual register allocated for the value V
1021 /// emit CopyFromReg of the specified type Ty. Return empty SDValue() otherwise.
1022 SDValue SelectionDAGBuilder::getCopyFromRegs(const Value *V, Type *Ty) {
1023   DenseMap<const Value *, unsigned>::iterator It = FuncInfo.ValueMap.find(V);
1024   SDValue res;
1025
1026   if (It != FuncInfo.ValueMap.end()) {
1027     unsigned InReg = It->second;
1028     RegsForValue RFV(*DAG.getContext(), DAG.getTargetLoweringInfo(), InReg,
1029                      Ty);
1030     SDValue Chain = DAG.getEntryNode();
1031     res = RFV.getCopyFromRegs(DAG, FuncInfo, getCurSDLoc(), Chain, nullptr, V);
1032     resolveDanglingDebugInfo(V, res);
1033   }
1034
1035   return res;
1036 }
1037
1038 /// getValue - Return an SDValue for the given Value.
1039 SDValue SelectionDAGBuilder::getValue(const Value *V) {
1040   // If we already have an SDValue for this value, use it. It's important
1041   // to do this first, so that we don't create a CopyFromReg if we already
1042   // have a regular SDValue.
1043   SDValue &N = NodeMap[V];
1044   if (N.getNode()) return N;
1045
1046   // If there's a virtual register allocated and initialized for this
1047   // value, use it.
1048   SDValue copyFromReg = getCopyFromRegs(V, V->getType());
1049   if (copyFromReg.getNode()) {
1050     return copyFromReg;
1051   }
1052
1053   // Otherwise create a new SDValue and remember it.
1054   SDValue Val = getValueImpl(V);
1055   NodeMap[V] = Val;
1056   resolveDanglingDebugInfo(V, Val);
1057   return Val;
1058 }
1059
1060 /// getNonRegisterValue - Return an SDValue for the given Value, but
1061 /// don't look in FuncInfo.ValueMap for a virtual register.
1062 SDValue SelectionDAGBuilder::getNonRegisterValue(const Value *V) {
1063   // If we already have an SDValue for this value, use it.
1064   SDValue &N = NodeMap[V];
1065   if (N.getNode()) return N;
1066
1067   // Otherwise create a new SDValue and remember it.
1068   SDValue Val = getValueImpl(V);
1069   NodeMap[V] = Val;
1070   resolveDanglingDebugInfo(V, Val);
1071   return Val;
1072 }
1073
1074 /// getValueImpl - Helper function for getValue and getNonRegisterValue.
1075 /// Create an SDValue for the given value.
1076 SDValue SelectionDAGBuilder::getValueImpl(const Value *V) {
1077   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1078
1079   if (const Constant *C = dyn_cast<Constant>(V)) {
1080     EVT VT = TLI.getValueType(V->getType(), true);
1081
1082     if (const ConstantInt *CI = dyn_cast<ConstantInt>(C))
1083       return DAG.getConstant(*CI, VT);
1084
1085     if (const GlobalValue *GV = dyn_cast<GlobalValue>(C))
1086       return DAG.getGlobalAddress(GV, getCurSDLoc(), VT);
1087
1088     if (isa<ConstantPointerNull>(C)) {
1089       unsigned AS = V->getType()->getPointerAddressSpace();
1090       return DAG.getConstant(0, TLI.getPointerTy(AS));
1091     }
1092
1093     if (const ConstantFP *CFP = dyn_cast<ConstantFP>(C))
1094       return DAG.getConstantFP(*CFP, VT);
1095
1096     if (isa<UndefValue>(C) && !V->getType()->isAggregateType())
1097       return DAG.getUNDEF(VT);
1098
1099     if (const ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
1100       visit(CE->getOpcode(), *CE);
1101       SDValue N1 = NodeMap[V];
1102       assert(N1.getNode() && "visit didn't populate the NodeMap!");
1103       return N1;
1104     }
1105
1106     if (isa<ConstantStruct>(C) || isa<ConstantArray>(C)) {
1107       SmallVector<SDValue, 4> Constants;
1108       for (User::const_op_iterator OI = C->op_begin(), OE = C->op_end();
1109            OI != OE; ++OI) {
1110         SDNode *Val = getValue(*OI).getNode();
1111         // If the operand is an empty aggregate, there are no values.
1112         if (!Val) continue;
1113         // Add each leaf value from the operand to the Constants list
1114         // to form a flattened list of all the values.
1115         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
1116           Constants.push_back(SDValue(Val, i));
1117       }
1118
1119       return DAG.getMergeValues(Constants, getCurSDLoc());
1120     }
1121
1122     if (const ConstantDataSequential *CDS =
1123           dyn_cast<ConstantDataSequential>(C)) {
1124       SmallVector<SDValue, 4> Ops;
1125       for (unsigned i = 0, e = CDS->getNumElements(); i != e; ++i) {
1126         SDNode *Val = getValue(CDS->getElementAsConstant(i)).getNode();
1127         // Add each leaf value from the operand to the Constants list
1128         // to form a flattened list of all the values.
1129         for (unsigned i = 0, e = Val->getNumValues(); i != e; ++i)
1130           Ops.push_back(SDValue(Val, i));
1131       }
1132
1133       if (isa<ArrayType>(CDS->getType()))
1134         return DAG.getMergeValues(Ops, getCurSDLoc());
1135       return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, getCurSDLoc(),
1136                                       VT, Ops);
1137     }
1138
1139     if (C->getType()->isStructTy() || C->getType()->isArrayTy()) {
1140       assert((isa<ConstantAggregateZero>(C) || isa<UndefValue>(C)) &&
1141              "Unknown struct or array constant!");
1142
1143       SmallVector<EVT, 4> ValueVTs;
1144       ComputeValueVTs(TLI, C->getType(), ValueVTs);
1145       unsigned NumElts = ValueVTs.size();
1146       if (NumElts == 0)
1147         return SDValue(); // empty struct
1148       SmallVector<SDValue, 4> Constants(NumElts);
1149       for (unsigned i = 0; i != NumElts; ++i) {
1150         EVT EltVT = ValueVTs[i];
1151         if (isa<UndefValue>(C))
1152           Constants[i] = DAG.getUNDEF(EltVT);
1153         else if (EltVT.isFloatingPoint())
1154           Constants[i] = DAG.getConstantFP(0, EltVT);
1155         else
1156           Constants[i] = DAG.getConstant(0, EltVT);
1157       }
1158
1159       return DAG.getMergeValues(Constants, getCurSDLoc());
1160     }
1161
1162     if (const BlockAddress *BA = dyn_cast<BlockAddress>(C))
1163       return DAG.getBlockAddress(BA, VT);
1164
1165     VectorType *VecTy = cast<VectorType>(V->getType());
1166     unsigned NumElements = VecTy->getNumElements();
1167
1168     // Now that we know the number and type of the elements, get that number of
1169     // elements into the Ops array based on what kind of constant it is.
1170     SmallVector<SDValue, 16> Ops;
1171     if (const ConstantVector *CV = dyn_cast<ConstantVector>(C)) {
1172       for (unsigned i = 0; i != NumElements; ++i)
1173         Ops.push_back(getValue(CV->getOperand(i)));
1174     } else {
1175       assert(isa<ConstantAggregateZero>(C) && "Unknown vector constant!");
1176       EVT EltVT = TLI.getValueType(VecTy->getElementType());
1177
1178       SDValue Op;
1179       if (EltVT.isFloatingPoint())
1180         Op = DAG.getConstantFP(0, EltVT);
1181       else
1182         Op = DAG.getConstant(0, EltVT);
1183       Ops.assign(NumElements, Op);
1184     }
1185
1186     // Create a BUILD_VECTOR node.
1187     return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, getCurSDLoc(), VT, Ops);
1188   }
1189
1190   // If this is a static alloca, generate it as the frameindex instead of
1191   // computation.
1192   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
1193     DenseMap<const AllocaInst*, int>::iterator SI =
1194       FuncInfo.StaticAllocaMap.find(AI);
1195     if (SI != FuncInfo.StaticAllocaMap.end())
1196       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
1197   }
1198
1199   // If this is an instruction which fast-isel has deferred, select it now.
1200   if (const Instruction *Inst = dyn_cast<Instruction>(V)) {
1201     unsigned InReg = FuncInfo.InitializeRegForValue(Inst);
1202     RegsForValue RFV(*DAG.getContext(), TLI, InReg, Inst->getType());
1203     SDValue Chain = DAG.getEntryNode();
1204     return RFV.getCopyFromRegs(DAG, FuncInfo, getCurSDLoc(), Chain, nullptr, V);
1205   }
1206
1207   llvm_unreachable("Can't get register for value!");
1208 }
1209
1210 void SelectionDAGBuilder::visitRet(const ReturnInst &I) {
1211   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1212   SDValue Chain = getControlRoot();
1213   SmallVector<ISD::OutputArg, 8> Outs;
1214   SmallVector<SDValue, 8> OutVals;
1215
1216   if (!FuncInfo.CanLowerReturn) {
1217     unsigned DemoteReg = FuncInfo.DemoteRegister;
1218     const Function *F = I.getParent()->getParent();
1219
1220     // Emit a store of the return value through the virtual register.
1221     // Leave Outs empty so that LowerReturn won't try to load return
1222     // registers the usual way.
1223     SmallVector<EVT, 1> PtrValueVTs;
1224     ComputeValueVTs(TLI, PointerType::getUnqual(F->getReturnType()),
1225                     PtrValueVTs);
1226
1227     SDValue RetPtr = DAG.getRegister(DemoteReg, PtrValueVTs[0]);
1228     SDValue RetOp = getValue(I.getOperand(0));
1229
1230     SmallVector<EVT, 4> ValueVTs;
1231     SmallVector<uint64_t, 4> Offsets;
1232     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs, &Offsets);
1233     unsigned NumValues = ValueVTs.size();
1234
1235     SmallVector<SDValue, 4> Chains(NumValues);
1236     for (unsigned i = 0; i != NumValues; ++i) {
1237       SDValue Add = DAG.getNode(ISD::ADD, getCurSDLoc(),
1238                                 RetPtr.getValueType(), RetPtr,
1239                                 DAG.getIntPtrConstant(Offsets[i]));
1240       Chains[i] =
1241         DAG.getStore(Chain, getCurSDLoc(),
1242                      SDValue(RetOp.getNode(), RetOp.getResNo() + i),
1243                      // FIXME: better loc info would be nice.
1244                      Add, MachinePointerInfo(), false, false, 0);
1245     }
1246
1247     Chain = DAG.getNode(ISD::TokenFactor, getCurSDLoc(),
1248                         MVT::Other, Chains);
1249   } else if (I.getNumOperands() != 0) {
1250     SmallVector<EVT, 4> ValueVTs;
1251     ComputeValueVTs(TLI, I.getOperand(0)->getType(), ValueVTs);
1252     unsigned NumValues = ValueVTs.size();
1253     if (NumValues) {
1254       SDValue RetOp = getValue(I.getOperand(0));
1255
1256       const Function *F = I.getParent()->getParent();
1257
1258       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
1259       if (F->getAttributes().hasAttribute(AttributeSet::ReturnIndex,
1260                                           Attribute::SExt))
1261         ExtendKind = ISD::SIGN_EXTEND;
1262       else if (F->getAttributes().hasAttribute(AttributeSet::ReturnIndex,
1263                                                Attribute::ZExt))
1264         ExtendKind = ISD::ZERO_EXTEND;
1265
1266       LLVMContext &Context = F->getContext();
1267       bool RetInReg = F->getAttributes().hasAttribute(AttributeSet::ReturnIndex,
1268                                                       Attribute::InReg);
1269
1270       for (unsigned j = 0; j != NumValues; ++j) {
1271         EVT VT = ValueVTs[j];
1272
1273         if (ExtendKind != ISD::ANY_EXTEND && VT.isInteger())
1274           VT = TLI.getTypeForExtArgOrReturn(Context, VT, ExtendKind);
1275
1276         unsigned NumParts = TLI.getNumRegisters(Context, VT);
1277         MVT PartVT = TLI.getRegisterType(Context, VT);
1278         SmallVector<SDValue, 4> Parts(NumParts);
1279         getCopyToParts(DAG, getCurSDLoc(),
1280                        SDValue(RetOp.getNode(), RetOp.getResNo() + j),
1281                        &Parts[0], NumParts, PartVT, &I, ExtendKind);
1282
1283         // 'inreg' on function refers to return value
1284         ISD::ArgFlagsTy Flags = ISD::ArgFlagsTy();
1285         if (RetInReg)
1286           Flags.setInReg();
1287
1288         // Propagate extension type if any
1289         if (ExtendKind == ISD::SIGN_EXTEND)
1290           Flags.setSExt();
1291         else if (ExtendKind == ISD::ZERO_EXTEND)
1292           Flags.setZExt();
1293
1294         for (unsigned i = 0; i < NumParts; ++i) {
1295           Outs.push_back(ISD::OutputArg(Flags, Parts[i].getValueType(),
1296                                         VT, /*isfixed=*/true, 0, 0));
1297           OutVals.push_back(Parts[i]);
1298         }
1299       }
1300     }
1301   }
1302
1303   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
1304   CallingConv::ID CallConv =
1305     DAG.getMachineFunction().getFunction()->getCallingConv();
1306   Chain = DAG.getTargetLoweringInfo().LowerReturn(
1307       Chain, CallConv, isVarArg, Outs, OutVals, getCurSDLoc(), DAG);
1308
1309   // Verify that the target's LowerReturn behaved as expected.
1310   assert(Chain.getNode() && Chain.getValueType() == MVT::Other &&
1311          "LowerReturn didn't return a valid chain!");
1312
1313   // Update the DAG with the new chain value resulting from return lowering.
1314   DAG.setRoot(Chain);
1315 }
1316
1317 /// CopyToExportRegsIfNeeded - If the given value has virtual registers
1318 /// created for it, emit nodes to copy the value into the virtual
1319 /// registers.
1320 void SelectionDAGBuilder::CopyToExportRegsIfNeeded(const Value *V) {
1321   // Skip empty types
1322   if (V->getType()->isEmptyTy())
1323     return;
1324
1325   DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
1326   if (VMI != FuncInfo.ValueMap.end()) {
1327     assert(!V->use_empty() && "Unused value assigned virtual registers!");
1328     CopyValueToVirtualRegister(V, VMI->second);
1329   }
1330 }
1331
1332 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
1333 /// the current basic block, add it to ValueMap now so that we'll get a
1334 /// CopyTo/FromReg.
1335 void SelectionDAGBuilder::ExportFromCurrentBlock(const Value *V) {
1336   // No need to export constants.
1337   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
1338
1339   // Already exported?
1340   if (FuncInfo.isExportedInst(V)) return;
1341
1342   unsigned Reg = FuncInfo.InitializeRegForValue(V);
1343   CopyValueToVirtualRegister(V, Reg);
1344 }
1345
1346 bool SelectionDAGBuilder::isExportableFromCurrentBlock(const Value *V,
1347                                                      const BasicBlock *FromBB) {
1348   // The operands of the setcc have to be in this block.  We don't know
1349   // how to export them from some other block.
1350   if (const Instruction *VI = dyn_cast<Instruction>(V)) {
1351     // Can export from current BB.
1352     if (VI->getParent() == FromBB)
1353       return true;
1354
1355     // Is already exported, noop.
1356     return FuncInfo.isExportedInst(V);
1357   }
1358
1359   // If this is an argument, we can export it if the BB is the entry block or
1360   // if it is already exported.
1361   if (isa<Argument>(V)) {
1362     if (FromBB == &FromBB->getParent()->getEntryBlock())
1363       return true;
1364
1365     // Otherwise, can only export this if it is already exported.
1366     return FuncInfo.isExportedInst(V);
1367   }
1368
1369   // Otherwise, constants can always be exported.
1370   return true;
1371 }
1372
1373 /// Return branch probability calculated by BranchProbabilityInfo for IR blocks.
1374 uint32_t SelectionDAGBuilder::getEdgeWeight(const MachineBasicBlock *Src,
1375                                             const MachineBasicBlock *Dst) const {
1376   BranchProbabilityInfo *BPI = FuncInfo.BPI;
1377   if (!BPI)
1378     return 0;
1379   const BasicBlock *SrcBB = Src->getBasicBlock();
1380   const BasicBlock *DstBB = Dst->getBasicBlock();
1381   return BPI->getEdgeWeight(SrcBB, DstBB);
1382 }
1383
1384 void SelectionDAGBuilder::
1385 addSuccessorWithWeight(MachineBasicBlock *Src, MachineBasicBlock *Dst,
1386                        uint32_t Weight /* = 0 */) {
1387   if (!Weight)
1388     Weight = getEdgeWeight(Src, Dst);
1389   Src->addSuccessor(Dst, Weight);
1390 }
1391
1392
1393 static bool InBlock(const Value *V, const BasicBlock *BB) {
1394   if (const Instruction *I = dyn_cast<Instruction>(V))
1395     return I->getParent() == BB;
1396   return true;
1397 }
1398
1399 /// EmitBranchForMergedCondition - Helper method for FindMergedConditions.
1400 /// This function emits a branch and is used at the leaves of an OR or an
1401 /// AND operator tree.
1402 ///
1403 void
1404 SelectionDAGBuilder::EmitBranchForMergedCondition(const Value *Cond,
1405                                                   MachineBasicBlock *TBB,
1406                                                   MachineBasicBlock *FBB,
1407                                                   MachineBasicBlock *CurBB,
1408                                                   MachineBasicBlock *SwitchBB,
1409                                                   uint32_t TWeight,
1410                                                   uint32_t FWeight) {
1411   const BasicBlock *BB = CurBB->getBasicBlock();
1412
1413   // If the leaf of the tree is a comparison, merge the condition into
1414   // the caseblock.
1415   if (const CmpInst *BOp = dyn_cast<CmpInst>(Cond)) {
1416     // The operands of the cmp have to be in this block.  We don't know
1417     // how to export them from some other block.  If this is the first block
1418     // of the sequence, no exporting is needed.
1419     if (CurBB == SwitchBB ||
1420         (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1421          isExportableFromCurrentBlock(BOp->getOperand(1), BB))) {
1422       ISD::CondCode Condition;
1423       if (const ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1424         Condition = getICmpCondCode(IC->getPredicate());
1425       } else if (const FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1426         Condition = getFCmpCondCode(FC->getPredicate());
1427         if (TM.Options.NoNaNsFPMath)
1428           Condition = getFCmpCodeWithoutNaN(Condition);
1429       } else {
1430         (void)Condition; // silence warning.
1431         llvm_unreachable("Unknown compare instruction");
1432       }
1433
1434       CaseBlock CB(Condition, BOp->getOperand(0), BOp->getOperand(1), nullptr,
1435                    TBB, FBB, CurBB, TWeight, FWeight);
1436       SwitchCases.push_back(CB);
1437       return;
1438     }
1439   }
1440
1441   // Create a CaseBlock record representing this branch.
1442   CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(*DAG.getContext()),
1443                nullptr, TBB, FBB, CurBB, TWeight, FWeight);
1444   SwitchCases.push_back(CB);
1445 }
1446
1447 /// Scale down both weights to fit into uint32_t.
1448 static void ScaleWeights(uint64_t &NewTrue, uint64_t &NewFalse) {
1449   uint64_t NewMax = (NewTrue > NewFalse) ? NewTrue : NewFalse;
1450   uint32_t Scale = (NewMax / UINT32_MAX) + 1;
1451   NewTrue = NewTrue / Scale;
1452   NewFalse = NewFalse / Scale;
1453 }
1454
1455 /// FindMergedConditions - If Cond is an expression like
1456 void SelectionDAGBuilder::FindMergedConditions(const Value *Cond,
1457                                                MachineBasicBlock *TBB,
1458                                                MachineBasicBlock *FBB,
1459                                                MachineBasicBlock *CurBB,
1460                                                MachineBasicBlock *SwitchBB,
1461                                                unsigned Opc, uint32_t TWeight,
1462                                                uint32_t FWeight) {
1463   // If this node is not part of the or/and tree, emit it as a branch.
1464   const Instruction *BOp = dyn_cast<Instruction>(Cond);
1465   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) ||
1466       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
1467       BOp->getParent() != CurBB->getBasicBlock() ||
1468       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1469       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1470     EmitBranchForMergedCondition(Cond, TBB, FBB, CurBB, SwitchBB,
1471                                  TWeight, FWeight);
1472     return;
1473   }
1474
1475   //  Create TmpBB after CurBB.
1476   MachineFunction::iterator BBI = CurBB;
1477   MachineFunction &MF = DAG.getMachineFunction();
1478   MachineBasicBlock *TmpBB = MF.CreateMachineBasicBlock(CurBB->getBasicBlock());
1479   CurBB->getParent()->insert(++BBI, TmpBB);
1480
1481   if (Opc == Instruction::Or) {
1482     // Codegen X | Y as:
1483     // BB1:
1484     //   jmp_if_X TBB
1485     //   jmp TmpBB
1486     // TmpBB:
1487     //   jmp_if_Y TBB
1488     //   jmp FBB
1489     //
1490
1491     // We have flexibility in setting Prob for BB1 and Prob for TmpBB.
1492     // The requirement is that
1493     //   TrueProb for BB1 + (FalseProb for BB1 * TrueProb for TmpBB)
1494     //     = TrueProb for orignal BB.
1495     // Assuming the orignal weights are A and B, one choice is to set BB1's
1496     // weights to A and A+2B, and set TmpBB's weights to A and 2B. This choice
1497     // assumes that
1498     //   TrueProb for BB1 == FalseProb for BB1 * TrueProb for TmpBB.
1499     // Another choice is to assume TrueProb for BB1 equals to TrueProb for
1500     // TmpBB, but the math is more complicated.
1501
1502     uint64_t NewTrueWeight = TWeight;
1503     uint64_t NewFalseWeight = (uint64_t)TWeight + 2 * (uint64_t)FWeight;
1504     ScaleWeights(NewTrueWeight, NewFalseWeight);
1505     // Emit the LHS condition.
1506     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, SwitchBB, Opc,
1507                          NewTrueWeight, NewFalseWeight);
1508
1509     NewTrueWeight = TWeight;
1510     NewFalseWeight = 2 * (uint64_t)FWeight;
1511     ScaleWeights(NewTrueWeight, NewFalseWeight);
1512     // Emit the RHS condition into TmpBB.
1513     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc,
1514                          NewTrueWeight, NewFalseWeight);
1515   } else {
1516     assert(Opc == Instruction::And && "Unknown merge op!");
1517     // Codegen X & Y as:
1518     // BB1:
1519     //   jmp_if_X TmpBB
1520     //   jmp FBB
1521     // TmpBB:
1522     //   jmp_if_Y TBB
1523     //   jmp FBB
1524     //
1525     //  This requires creation of TmpBB after CurBB.
1526
1527     // We have flexibility in setting Prob for BB1 and Prob for TmpBB.
1528     // The requirement is that
1529     //   FalseProb for BB1 + (TrueProb for BB1 * FalseProb for TmpBB)
1530     //     = FalseProb for orignal BB.
1531     // Assuming the orignal weights are A and B, one choice is to set BB1's
1532     // weights to 2A+B and B, and set TmpBB's weights to 2A and B. This choice
1533     // assumes that
1534     //   FalseProb for BB1 == TrueProb for BB1 * FalseProb for TmpBB.
1535
1536     uint64_t NewTrueWeight = 2 * (uint64_t)TWeight + (uint64_t)FWeight;
1537     uint64_t NewFalseWeight = FWeight;
1538     ScaleWeights(NewTrueWeight, NewFalseWeight);
1539     // Emit the LHS condition.
1540     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, SwitchBB, Opc,
1541                          NewTrueWeight, NewFalseWeight);
1542
1543     NewTrueWeight = 2 * (uint64_t)TWeight;
1544     NewFalseWeight = FWeight;
1545     ScaleWeights(NewTrueWeight, NewFalseWeight);
1546     // Emit the RHS condition into TmpBB.
1547     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, SwitchBB, Opc,
1548                          NewTrueWeight, NewFalseWeight);
1549   }
1550 }
1551
1552 /// If the set of cases should be emitted as a series of branches, return true.
1553 /// If we should emit this as a bunch of and/or'd together conditions, return
1554 /// false.
1555 bool
1556 SelectionDAGBuilder::ShouldEmitAsBranches(const std::vector<CaseBlock> &Cases) {
1557   if (Cases.size() != 2) return true;
1558
1559   // If this is two comparisons of the same values or'd or and'd together, they
1560   // will get folded into a single comparison, so don't emit two blocks.
1561   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1562        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1563       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1564        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1565     return false;
1566   }
1567
1568   // Handle: (X != null) | (Y != null) --> (X|Y) != 0
1569   // Handle: (X == null) & (Y == null) --> (X|Y) == 0
1570   if (Cases[0].CmpRHS == Cases[1].CmpRHS &&
1571       Cases[0].CC == Cases[1].CC &&
1572       isa<Constant>(Cases[0].CmpRHS) &&
1573       cast<Constant>(Cases[0].CmpRHS)->isNullValue()) {
1574     if (Cases[0].CC == ISD::SETEQ && Cases[0].TrueBB == Cases[1].ThisBB)
1575       return false;
1576     if (Cases[0].CC == ISD::SETNE && Cases[0].FalseBB == Cases[1].ThisBB)
1577       return false;
1578   }
1579
1580   return true;
1581 }
1582
1583 void SelectionDAGBuilder::visitBr(const BranchInst &I) {
1584   MachineBasicBlock *BrMBB = FuncInfo.MBB;
1585
1586   // Update machine-CFG edges.
1587   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1588
1589   if (I.isUnconditional()) {
1590     // Update machine-CFG edges.
1591     BrMBB->addSuccessor(Succ0MBB);
1592
1593     // If this is not a fall-through branch or optimizations are switched off,
1594     // emit the branch.
1595     if (Succ0MBB != NextBlock(BrMBB) || TM.getOptLevel() == CodeGenOpt::None)
1596       DAG.setRoot(DAG.getNode(ISD::BR, getCurSDLoc(),
1597                               MVT::Other, getControlRoot(),
1598                               DAG.getBasicBlock(Succ0MBB)));
1599
1600     return;
1601   }
1602
1603   // If this condition is one of the special cases we handle, do special stuff
1604   // now.
1605   const Value *CondVal = I.getCondition();
1606   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1607
1608   // If this is a series of conditions that are or'd or and'd together, emit
1609   // this as a sequence of branches instead of setcc's with and/or operations.
1610   // As long as jumps are not expensive, this should improve performance.
1611   // For example, instead of something like:
1612   //     cmp A, B
1613   //     C = seteq
1614   //     cmp D, E
1615   //     F = setle
1616   //     or C, F
1617   //     jnz foo
1618   // Emit:
1619   //     cmp A, B
1620   //     je foo
1621   //     cmp D, E
1622   //     jle foo
1623   //
1624   if (const BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1625     if (!DAG.getTargetLoweringInfo().isJumpExpensive() &&
1626         BOp->hasOneUse() && (BOp->getOpcode() == Instruction::And ||
1627                              BOp->getOpcode() == Instruction::Or)) {
1628       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, BrMBB, BrMBB,
1629                            BOp->getOpcode(), getEdgeWeight(BrMBB, Succ0MBB),
1630                            getEdgeWeight(BrMBB, Succ1MBB));
1631       // If the compares in later blocks need to use values not currently
1632       // exported from this block, export them now.  This block should always
1633       // be the first entry.
1634       assert(SwitchCases[0].ThisBB == BrMBB && "Unexpected lowering!");
1635
1636       // Allow some cases to be rejected.
1637       if (ShouldEmitAsBranches(SwitchCases)) {
1638         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1639           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1640           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1641         }
1642
1643         // Emit the branch for this block.
1644         visitSwitchCase(SwitchCases[0], BrMBB);
1645         SwitchCases.erase(SwitchCases.begin());
1646         return;
1647       }
1648
1649       // Okay, we decided not to do this, remove any inserted MBB's and clear
1650       // SwitchCases.
1651       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1652         FuncInfo.MF->erase(SwitchCases[i].ThisBB);
1653
1654       SwitchCases.clear();
1655     }
1656   }
1657
1658   // Create a CaseBlock record representing this branch.
1659   CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(*DAG.getContext()),
1660                nullptr, Succ0MBB, Succ1MBB, BrMBB);
1661
1662   // Use visitSwitchCase to actually insert the fast branch sequence for this
1663   // cond branch.
1664   visitSwitchCase(CB, BrMBB);
1665 }
1666
1667 /// visitSwitchCase - Emits the necessary code to represent a single node in
1668 /// the binary search tree resulting from lowering a switch instruction.
1669 void SelectionDAGBuilder::visitSwitchCase(CaseBlock &CB,
1670                                           MachineBasicBlock *SwitchBB) {
1671   SDValue Cond;
1672   SDValue CondLHS = getValue(CB.CmpLHS);
1673   SDLoc dl = getCurSDLoc();
1674
1675   // Build the setcc now.
1676   if (!CB.CmpMHS) {
1677     // Fold "(X == true)" to X and "(X == false)" to !X to
1678     // handle common cases produced by branch lowering.
1679     if (CB.CmpRHS == ConstantInt::getTrue(*DAG.getContext()) &&
1680         CB.CC == ISD::SETEQ)
1681       Cond = CondLHS;
1682     else if (CB.CmpRHS == ConstantInt::getFalse(*DAG.getContext()) &&
1683              CB.CC == ISD::SETEQ) {
1684       SDValue True = DAG.getConstant(1, CondLHS.getValueType());
1685       Cond = DAG.getNode(ISD::XOR, dl, CondLHS.getValueType(), CondLHS, True);
1686     } else
1687       Cond = DAG.getSetCC(dl, MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1688   } else {
1689     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1690
1691     const APInt& Low = cast<ConstantInt>(CB.CmpLHS)->getValue();
1692     const APInt& High = cast<ConstantInt>(CB.CmpRHS)->getValue();
1693
1694     SDValue CmpOp = getValue(CB.CmpMHS);
1695     EVT VT = CmpOp.getValueType();
1696
1697     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1698       Cond = DAG.getSetCC(dl, MVT::i1, CmpOp, DAG.getConstant(High, VT),
1699                           ISD::SETLE);
1700     } else {
1701       SDValue SUB = DAG.getNode(ISD::SUB, dl,
1702                                 VT, CmpOp, DAG.getConstant(Low, VT));
1703       Cond = DAG.getSetCC(dl, MVT::i1, SUB,
1704                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1705     }
1706   }
1707
1708   // Update successor info
1709   addSuccessorWithWeight(SwitchBB, CB.TrueBB, CB.TrueWeight);
1710   // TrueBB and FalseBB are always different unless the incoming IR is
1711   // degenerate. This only happens when running llc on weird IR.
1712   if (CB.TrueBB != CB.FalseBB)
1713     addSuccessorWithWeight(SwitchBB, CB.FalseBB, CB.FalseWeight);
1714
1715   // If the lhs block is the next block, invert the condition so that we can
1716   // fall through to the lhs instead of the rhs block.
1717   if (CB.TrueBB == NextBlock(SwitchBB)) {
1718     std::swap(CB.TrueBB, CB.FalseBB);
1719     SDValue True = DAG.getConstant(1, Cond.getValueType());
1720     Cond = DAG.getNode(ISD::XOR, dl, Cond.getValueType(), Cond, True);
1721   }
1722
1723   SDValue BrCond = DAG.getNode(ISD::BRCOND, dl,
1724                                MVT::Other, getControlRoot(), Cond,
1725                                DAG.getBasicBlock(CB.TrueBB));
1726
1727   // Insert the false branch. Do this even if it's a fall through branch,
1728   // this makes it easier to do DAG optimizations which require inverting
1729   // the branch condition.
1730   BrCond = DAG.getNode(ISD::BR, dl, MVT::Other, BrCond,
1731                        DAG.getBasicBlock(CB.FalseBB));
1732
1733   DAG.setRoot(BrCond);
1734 }
1735
1736 /// visitJumpTable - Emit JumpTable node in the current MBB
1737 void SelectionDAGBuilder::visitJumpTable(JumpTable &JT) {
1738   // Emit the code for the jump table
1739   assert(JT.Reg != -1U && "Should lower JT Header first!");
1740   EVT PTy = DAG.getTargetLoweringInfo().getPointerTy();
1741   SDValue Index = DAG.getCopyFromReg(getControlRoot(), getCurSDLoc(),
1742                                      JT.Reg, PTy);
1743   SDValue Table = DAG.getJumpTable(JT.JTI, PTy);
1744   SDValue BrJumpTable = DAG.getNode(ISD::BR_JT, getCurSDLoc(),
1745                                     MVT::Other, Index.getValue(1),
1746                                     Table, Index);
1747   DAG.setRoot(BrJumpTable);
1748 }
1749
1750 /// visitJumpTableHeader - This function emits necessary code to produce index
1751 /// in the JumpTable from switch case.
1752 void SelectionDAGBuilder::visitJumpTableHeader(JumpTable &JT,
1753                                                JumpTableHeader &JTH,
1754                                                MachineBasicBlock *SwitchBB) {
1755   // Subtract the lowest switch case value from the value being switched on and
1756   // conditional branch to default mbb if the result is greater than the
1757   // difference between smallest and largest cases.
1758   SDValue SwitchOp = getValue(JTH.SValue);
1759   EVT VT = SwitchOp.getValueType();
1760   SDValue Sub = DAG.getNode(ISD::SUB, getCurSDLoc(), VT, SwitchOp,
1761                             DAG.getConstant(JTH.First, VT));
1762
1763   // The SDNode we just created, which holds the value being switched on minus
1764   // the smallest case value, needs to be copied to a virtual register so it
1765   // can be used as an index into the jump table in a subsequent basic block.
1766   // This value may be smaller or larger than the target's pointer type, and
1767   // therefore require extension or truncating.
1768   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1769   SwitchOp = DAG.getZExtOrTrunc(Sub, getCurSDLoc(), TLI.getPointerTy());
1770
1771   unsigned JumpTableReg = FuncInfo.CreateReg(TLI.getPointerTy());
1772   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurSDLoc(),
1773                                     JumpTableReg, SwitchOp);
1774   JT.Reg = JumpTableReg;
1775
1776   // Emit the range check for the jump table, and branch to the default block
1777   // for the switch statement if the value being switched on exceeds the largest
1778   // case in the switch.
1779   SDValue CMP =
1780       DAG.getSetCC(getCurSDLoc(), TLI.getSetCCResultType(*DAG.getContext(),
1781                                                          Sub.getValueType()),
1782                    Sub, DAG.getConstant(JTH.Last - JTH.First, VT), ISD::SETUGT);
1783
1784   SDValue BrCond = DAG.getNode(ISD::BRCOND, getCurSDLoc(),
1785                                MVT::Other, CopyTo, CMP,
1786                                DAG.getBasicBlock(JT.Default));
1787
1788   // Avoid emitting unnecessary branches to the next block.
1789   if (JT.MBB != NextBlock(SwitchBB))
1790     BrCond = DAG.getNode(ISD::BR, getCurSDLoc(), MVT::Other, BrCond,
1791                          DAG.getBasicBlock(JT.MBB));
1792
1793   DAG.setRoot(BrCond);
1794 }
1795
1796 /// Codegen a new tail for a stack protector check ParentMBB which has had its
1797 /// tail spliced into a stack protector check success bb.
1798 ///
1799 /// For a high level explanation of how this fits into the stack protector
1800 /// generation see the comment on the declaration of class
1801 /// StackProtectorDescriptor.
1802 void SelectionDAGBuilder::visitSPDescriptorParent(StackProtectorDescriptor &SPD,
1803                                                   MachineBasicBlock *ParentBB) {
1804
1805   // First create the loads to the guard/stack slot for the comparison.
1806   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1807   EVT PtrTy = TLI.getPointerTy();
1808
1809   MachineFrameInfo *MFI = ParentBB->getParent()->getFrameInfo();
1810   int FI = MFI->getStackProtectorIndex();
1811
1812   const Value *IRGuard = SPD.getGuard();
1813   SDValue GuardPtr = getValue(IRGuard);
1814   SDValue StackSlotPtr = DAG.getFrameIndex(FI, PtrTy);
1815
1816   unsigned Align =
1817     TLI.getDataLayout()->getPrefTypeAlignment(IRGuard->getType());
1818
1819   SDValue Guard;
1820
1821   // If GuardReg is set and useLoadStackGuardNode returns true, retrieve the
1822   // guard value from the virtual register holding the value. Otherwise, emit a
1823   // volatile load to retrieve the stack guard value.
1824   unsigned GuardReg = SPD.getGuardReg();
1825
1826   if (GuardReg && TLI.useLoadStackGuardNode())
1827     Guard = DAG.getCopyFromReg(DAG.getEntryNode(), getCurSDLoc(), GuardReg,
1828                                PtrTy);
1829   else
1830     Guard = DAG.getLoad(PtrTy, getCurSDLoc(), DAG.getEntryNode(),
1831                         GuardPtr, MachinePointerInfo(IRGuard, 0),
1832                         true, false, false, Align);
1833
1834   SDValue StackSlot = DAG.getLoad(PtrTy, getCurSDLoc(), DAG.getEntryNode(),
1835                                   StackSlotPtr,
1836                                   MachinePointerInfo::getFixedStack(FI),
1837                                   true, false, false, Align);
1838
1839   // Perform the comparison via a subtract/getsetcc.
1840   EVT VT = Guard.getValueType();
1841   SDValue Sub = DAG.getNode(ISD::SUB, getCurSDLoc(), VT, Guard, StackSlot);
1842
1843   SDValue Cmp =
1844       DAG.getSetCC(getCurSDLoc(), TLI.getSetCCResultType(*DAG.getContext(),
1845                                                          Sub.getValueType()),
1846                    Sub, DAG.getConstant(0, VT), ISD::SETNE);
1847
1848   // If the sub is not 0, then we know the guard/stackslot do not equal, so
1849   // branch to failure MBB.
1850   SDValue BrCond = DAG.getNode(ISD::BRCOND, getCurSDLoc(),
1851                                MVT::Other, StackSlot.getOperand(0),
1852                                Cmp, DAG.getBasicBlock(SPD.getFailureMBB()));
1853   // Otherwise branch to success MBB.
1854   SDValue Br = DAG.getNode(ISD::BR, getCurSDLoc(),
1855                            MVT::Other, BrCond,
1856                            DAG.getBasicBlock(SPD.getSuccessMBB()));
1857
1858   DAG.setRoot(Br);
1859 }
1860
1861 /// Codegen the failure basic block for a stack protector check.
1862 ///
1863 /// A failure stack protector machine basic block consists simply of a call to
1864 /// __stack_chk_fail().
1865 ///
1866 /// For a high level explanation of how this fits into the stack protector
1867 /// generation see the comment on the declaration of class
1868 /// StackProtectorDescriptor.
1869 void
1870 SelectionDAGBuilder::visitSPDescriptorFailure(StackProtectorDescriptor &SPD) {
1871   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1872   SDValue Chain =
1873       TLI.makeLibCall(DAG, RTLIB::STACKPROTECTOR_CHECK_FAIL, MVT::isVoid,
1874                       nullptr, 0, false, getCurSDLoc(), false, false).second;
1875   DAG.setRoot(Chain);
1876 }
1877
1878 /// visitBitTestHeader - This function emits necessary code to produce value
1879 /// suitable for "bit tests"
1880 void SelectionDAGBuilder::visitBitTestHeader(BitTestBlock &B,
1881                                              MachineBasicBlock *SwitchBB) {
1882   // Subtract the minimum value
1883   SDValue SwitchOp = getValue(B.SValue);
1884   EVT VT = SwitchOp.getValueType();
1885   SDValue Sub = DAG.getNode(ISD::SUB, getCurSDLoc(), VT, SwitchOp,
1886                             DAG.getConstant(B.First, VT));
1887
1888   // Check range
1889   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1890   SDValue RangeCmp =
1891       DAG.getSetCC(getCurSDLoc(), TLI.getSetCCResultType(*DAG.getContext(),
1892                                                          Sub.getValueType()),
1893                    Sub, DAG.getConstant(B.Range, VT), ISD::SETUGT);
1894
1895   // Determine the type of the test operands.
1896   bool UsePtrType = false;
1897   if (!TLI.isTypeLegal(VT))
1898     UsePtrType = true;
1899   else {
1900     for (unsigned i = 0, e = B.Cases.size(); i != e; ++i)
1901       if (!isUIntN(VT.getSizeInBits(), B.Cases[i].Mask)) {
1902         // Switch table case range are encoded into series of masks.
1903         // Just use pointer type, it's guaranteed to fit.
1904         UsePtrType = true;
1905         break;
1906       }
1907   }
1908   if (UsePtrType) {
1909     VT = TLI.getPointerTy();
1910     Sub = DAG.getZExtOrTrunc(Sub, getCurSDLoc(), VT);
1911   }
1912
1913   B.RegVT = VT.getSimpleVT();
1914   B.Reg = FuncInfo.CreateReg(B.RegVT);
1915   SDValue CopyTo = DAG.getCopyToReg(getControlRoot(), getCurSDLoc(),
1916                                     B.Reg, Sub);
1917
1918   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1919
1920   addSuccessorWithWeight(SwitchBB, B.Default);
1921   addSuccessorWithWeight(SwitchBB, MBB);
1922
1923   SDValue BrRange = DAG.getNode(ISD::BRCOND, getCurSDLoc(),
1924                                 MVT::Other, CopyTo, RangeCmp,
1925                                 DAG.getBasicBlock(B.Default));
1926
1927   // Avoid emitting unnecessary branches to the next block.
1928   if (MBB != NextBlock(SwitchBB))
1929     BrRange = DAG.getNode(ISD::BR, getCurSDLoc(), MVT::Other, CopyTo,
1930                           DAG.getBasicBlock(MBB));
1931
1932   DAG.setRoot(BrRange);
1933 }
1934
1935 /// visitBitTestCase - this function produces one "bit test"
1936 void SelectionDAGBuilder::visitBitTestCase(BitTestBlock &BB,
1937                                            MachineBasicBlock* NextMBB,
1938                                            uint32_t BranchWeightToNext,
1939                                            unsigned Reg,
1940                                            BitTestCase &B,
1941                                            MachineBasicBlock *SwitchBB) {
1942   MVT VT = BB.RegVT;
1943   SDValue ShiftOp = DAG.getCopyFromReg(getControlRoot(), getCurSDLoc(),
1944                                        Reg, VT);
1945   SDValue Cmp;
1946   unsigned PopCount = countPopulation(B.Mask);
1947   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
1948   if (PopCount == 1) {
1949     // Testing for a single bit; just compare the shift count with what it
1950     // would need to be to shift a 1 bit in that position.
1951     Cmp = DAG.getSetCC(
1952         getCurSDLoc(), TLI.getSetCCResultType(*DAG.getContext(), VT), ShiftOp,
1953         DAG.getConstant(countTrailingZeros(B.Mask), VT), ISD::SETEQ);
1954   } else if (PopCount == BB.Range) {
1955     // There is only one zero bit in the range, test for it directly.
1956     Cmp = DAG.getSetCC(
1957         getCurSDLoc(), TLI.getSetCCResultType(*DAG.getContext(), VT), ShiftOp,
1958         DAG.getConstant(countTrailingOnes(B.Mask), VT), ISD::SETNE);
1959   } else {
1960     // Make desired shift
1961     SDValue SwitchVal = DAG.getNode(ISD::SHL, getCurSDLoc(), VT,
1962                                     DAG.getConstant(1, VT), ShiftOp);
1963
1964     // Emit bit tests and jumps
1965     SDValue AndOp = DAG.getNode(ISD::AND, getCurSDLoc(),
1966                                 VT, SwitchVal, DAG.getConstant(B.Mask, VT));
1967     Cmp = DAG.getSetCC(getCurSDLoc(),
1968                        TLI.getSetCCResultType(*DAG.getContext(), VT), AndOp,
1969                        DAG.getConstant(0, VT), ISD::SETNE);
1970   }
1971
1972   // The branch weight from SwitchBB to B.TargetBB is B.ExtraWeight.
1973   addSuccessorWithWeight(SwitchBB, B.TargetBB, B.ExtraWeight);
1974   // The branch weight from SwitchBB to NextMBB is BranchWeightToNext.
1975   addSuccessorWithWeight(SwitchBB, NextMBB, BranchWeightToNext);
1976
1977   SDValue BrAnd = DAG.getNode(ISD::BRCOND, getCurSDLoc(),
1978                               MVT::Other, getControlRoot(),
1979                               Cmp, DAG.getBasicBlock(B.TargetBB));
1980
1981   // Avoid emitting unnecessary branches to the next block.
1982   if (NextMBB != NextBlock(SwitchBB))
1983     BrAnd = DAG.getNode(ISD::BR, getCurSDLoc(), MVT::Other, BrAnd,
1984                         DAG.getBasicBlock(NextMBB));
1985
1986   DAG.setRoot(BrAnd);
1987 }
1988
1989 void SelectionDAGBuilder::visitInvoke(const InvokeInst &I) {
1990   MachineBasicBlock *InvokeMBB = FuncInfo.MBB;
1991
1992   // Retrieve successors.
1993   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1994   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1995
1996   const Value *Callee(I.getCalledValue());
1997   const Function *Fn = dyn_cast<Function>(Callee);
1998   if (isa<InlineAsm>(Callee))
1999     visitInlineAsm(&I);
2000   else if (Fn && Fn->isIntrinsic()) {
2001     switch (Fn->getIntrinsicID()) {
2002     default:
2003       llvm_unreachable("Cannot invoke this intrinsic");
2004     case Intrinsic::donothing:
2005       // Ignore invokes to @llvm.donothing: jump directly to the next BB.
2006       break;
2007     case Intrinsic::experimental_patchpoint_void:
2008     case Intrinsic::experimental_patchpoint_i64:
2009       visitPatchpoint(&I, LandingPad);
2010       break;
2011     case Intrinsic::experimental_gc_statepoint:
2012       LowerStatepoint(ImmutableStatepoint(&I), LandingPad);
2013       break;
2014     }
2015   } else
2016     LowerCallTo(&I, getValue(Callee), false, LandingPad);
2017
2018   // If the value of the invoke is used outside of its defining block, make it
2019   // available as a virtual register.
2020   // We already took care of the exported value for the statepoint instruction
2021   // during call to the LowerStatepoint.
2022   if (!isStatepoint(I)) {
2023     CopyToExportRegsIfNeeded(&I);
2024   }
2025
2026   // Update successor info
2027   addSuccessorWithWeight(InvokeMBB, Return);
2028   addSuccessorWithWeight(InvokeMBB, LandingPad);
2029
2030   // Drop into normal successor.
2031   DAG.setRoot(DAG.getNode(ISD::BR, getCurSDLoc(),
2032                           MVT::Other, getControlRoot(),
2033                           DAG.getBasicBlock(Return)));
2034 }
2035
2036 void SelectionDAGBuilder::visitResume(const ResumeInst &RI) {
2037   llvm_unreachable("SelectionDAGBuilder shouldn't visit resume instructions!");
2038 }
2039
2040 void SelectionDAGBuilder::visitLandingPad(const LandingPadInst &LP) {
2041   assert(FuncInfo.MBB->isLandingPad() &&
2042          "Call to landingpad not in landing pad!");
2043
2044   MachineBasicBlock *MBB = FuncInfo.MBB;
2045   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
2046   AddLandingPadInfo(LP, MMI, MBB);
2047
2048   // If there aren't registers to copy the values into (e.g., during SjLj
2049   // exceptions), then don't bother to create these DAG nodes.
2050   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2051   if (TLI.getExceptionPointerRegister() == 0 &&
2052       TLI.getExceptionSelectorRegister() == 0)
2053     return;
2054
2055   SmallVector<EVT, 2> ValueVTs;
2056   ComputeValueVTs(TLI, LP.getType(), ValueVTs);
2057   assert(ValueVTs.size() == 2 && "Only two-valued landingpads are supported");
2058
2059   // Get the two live-in registers as SDValues. The physregs have already been
2060   // copied into virtual registers.
2061   SDValue Ops[2];
2062   if (FuncInfo.ExceptionPointerVirtReg) {
2063     Ops[0] = DAG.getZExtOrTrunc(
2064         DAG.getCopyFromReg(DAG.getEntryNode(), getCurSDLoc(),
2065                            FuncInfo.ExceptionPointerVirtReg, TLI.getPointerTy()),
2066         getCurSDLoc(), ValueVTs[0]);
2067   } else {
2068     Ops[0] = DAG.getConstant(0, TLI.getPointerTy());
2069   }
2070   Ops[1] = DAG.getZExtOrTrunc(
2071       DAG.getCopyFromReg(DAG.getEntryNode(), getCurSDLoc(),
2072                          FuncInfo.ExceptionSelectorVirtReg, TLI.getPointerTy()),
2073       getCurSDLoc(), ValueVTs[1]);
2074
2075   // Merge into one.
2076   SDValue Res = DAG.getNode(ISD::MERGE_VALUES, getCurSDLoc(),
2077                             DAG.getVTList(ValueVTs), Ops);
2078   setValue(&LP, Res);
2079 }
2080
2081 unsigned
2082 SelectionDAGBuilder::visitLandingPadClauseBB(GlobalValue *ClauseGV,
2083                                              MachineBasicBlock *LPadBB) {
2084   SDValue Chain = getControlRoot();
2085
2086   // Get the typeid that we will dispatch on later.
2087   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2088   const TargetRegisterClass *RC = TLI.getRegClassFor(TLI.getPointerTy());
2089   unsigned VReg = FuncInfo.MF->getRegInfo().createVirtualRegister(RC);
2090   unsigned TypeID = DAG.getMachineFunction().getMMI().getTypeIDFor(ClauseGV);
2091   SDValue Sel = DAG.getConstant(TypeID, TLI.getPointerTy());
2092   Chain = DAG.getCopyToReg(Chain, getCurSDLoc(), VReg, Sel);
2093
2094   // Branch to the main landing pad block.
2095   MachineBasicBlock *ClauseMBB = FuncInfo.MBB;
2096   ClauseMBB->addSuccessor(LPadBB);
2097   DAG.setRoot(DAG.getNode(ISD::BR, getCurSDLoc(), MVT::Other, Chain,
2098                           DAG.getBasicBlock(LPadBB)));
2099   return VReg;
2100 }
2101
2102 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
2103 /// small case ranges).
2104 bool SelectionDAGBuilder::handleSmallSwitchRange(CaseRec& CR,
2105                                                  CaseRecVector& WorkList,
2106                                                  const Value* SV,
2107                                                  MachineBasicBlock *Default,
2108                                                  MachineBasicBlock *SwitchBB) {
2109   // Size is the number of Cases represented by this range.
2110   size_t Size = CR.Range.second - CR.Range.first;
2111   if (Size > 3)
2112     return false;
2113
2114   // Get the MachineFunction which holds the current MBB.  This is used when
2115   // inserting any additional MBBs necessary to represent the switch.
2116   MachineFunction *CurMF = FuncInfo.MF;
2117
2118   // Figure out which block is immediately after the current one.
2119   MachineBasicBlock *NextMBB = nullptr;
2120   MachineFunction::iterator BBI = CR.CaseBB;
2121   if (++BBI != FuncInfo.MF->end())
2122     NextMBB = BBI;
2123
2124   BranchProbabilityInfo *BPI = FuncInfo.BPI;
2125   // If any two of the cases has the same destination, and if one value
2126   // is the same as the other, but has one bit unset that the other has set,
2127   // use bit manipulation to do two compares at once.  For example:
2128   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
2129   // TODO: This could be extended to merge any 2 cases in switches with 3 cases.
2130   // TODO: Handle cases where CR.CaseBB != SwitchBB.
2131   if (Size == 2 && CR.CaseBB == SwitchBB) {
2132     Case &Small = *CR.Range.first;
2133     Case &Big = *(CR.Range.second-1);
2134
2135     if (Small.Low == Small.High && Big.Low == Big.High && Small.BB == Big.BB) {
2136       const APInt& SmallValue = Small.Low->getValue();
2137       const APInt& BigValue = Big.Low->getValue();
2138
2139       // Check that there is only one bit different.
2140       if (BigValue.countPopulation() == SmallValue.countPopulation() + 1 &&
2141           (SmallValue | BigValue) == BigValue) {
2142         // Isolate the common bit.
2143         APInt CommonBit = BigValue & ~SmallValue;
2144         assert((SmallValue | CommonBit) == BigValue &&
2145                CommonBit.countPopulation() == 1 && "Not a common bit?");
2146
2147         SDValue CondLHS = getValue(SV);
2148         EVT VT = CondLHS.getValueType();
2149         SDLoc DL = getCurSDLoc();
2150
2151         SDValue Or = DAG.getNode(ISD::OR, DL, VT, CondLHS,
2152                                  DAG.getConstant(CommonBit, VT));
2153         SDValue Cond = DAG.getSetCC(DL, MVT::i1,
2154                                     Or, DAG.getConstant(BigValue, VT),
2155                                     ISD::SETEQ);
2156
2157         // Update successor info.
2158         // Both Small and Big will jump to Small.BB, so we sum up the weights.
2159         addSuccessorWithWeight(SwitchBB, Small.BB,
2160                                Small.ExtraWeight + Big.ExtraWeight);
2161         addSuccessorWithWeight(SwitchBB, Default,
2162           // The default destination is the first successor in IR.
2163           BPI ? BPI->getEdgeWeight(SwitchBB->getBasicBlock(), (unsigned)0) : 0);
2164
2165         // Insert the true branch.
2166         SDValue BrCond = DAG.getNode(ISD::BRCOND, DL, MVT::Other,
2167                                      getControlRoot(), Cond,
2168                                      DAG.getBasicBlock(Small.BB));
2169
2170         // Insert the false branch.
2171         BrCond = DAG.getNode(ISD::BR, DL, MVT::Other, BrCond,
2172                              DAG.getBasicBlock(Default));
2173
2174         DAG.setRoot(BrCond);
2175         return true;
2176       }
2177     }
2178   }
2179
2180   // Order cases by weight so the most likely case will be checked first.
2181   uint32_t UnhandledWeights = 0;
2182   if (BPI) {
2183     for (CaseItr I = CR.Range.first, IE = CR.Range.second; I != IE; ++I) {
2184       uint32_t IWeight = I->ExtraWeight;
2185       UnhandledWeights += IWeight;
2186       for (CaseItr J = CR.Range.first; J < I; ++J) {
2187         uint32_t JWeight = J->ExtraWeight;
2188         if (IWeight > JWeight)
2189           std::swap(*I, *J);
2190       }
2191     }
2192   }
2193   // Rearrange the case blocks so that the last one falls through if possible.
2194   Case &BackCase = *(CR.Range.second-1);
2195   if (Size > 1 && NextMBB && Default != NextMBB && BackCase.BB != NextMBB) {
2196     // The last case block won't fall through into 'NextMBB' if we emit the
2197     // branches in this order.  See if rearranging a case value would help.
2198     // We start at the bottom as it's the case with the least weight.
2199     for (Case *I = &*(CR.Range.second-2), *E = &*CR.Range.first-1; I != E; --I)
2200       if (I->BB == NextMBB) {
2201         std::swap(*I, BackCase);
2202         break;
2203       }
2204   }
2205
2206   // Create a CaseBlock record representing a conditional branch to
2207   // the Case's target mbb if the value being switched on SV is equal
2208   // to C.
2209   MachineBasicBlock *CurBlock = CR.CaseBB;
2210   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
2211     MachineBasicBlock *FallThrough;
2212     if (I != E-1) {
2213       FallThrough = CurMF->CreateMachineBasicBlock(CurBlock->getBasicBlock());
2214       CurMF->insert(BBI, FallThrough);
2215
2216       // Put SV in a virtual register to make it available from the new blocks.
2217       ExportFromCurrentBlock(SV);
2218     } else {
2219       // If the last case doesn't match, go to the default block.
2220       FallThrough = Default;
2221     }
2222
2223     const Value *RHS, *LHS, *MHS;
2224     ISD::CondCode CC;
2225     if (I->High == I->Low) {
2226       // This is just small small case range :) containing exactly 1 case
2227       CC = ISD::SETEQ;
2228       LHS = SV; RHS = I->High; MHS = nullptr;
2229     } else {
2230       CC = ISD::SETLE;
2231       LHS = I->Low; MHS = SV; RHS = I->High;
2232     }
2233
2234     // The false weight should be sum of all un-handled cases.
2235     UnhandledWeights -= I->ExtraWeight;
2236     CaseBlock CB(CC, LHS, RHS, MHS, /* truebb */ I->BB, /* falsebb */ FallThrough,
2237                  /* me */ CurBlock,
2238                  /* trueweight */ I->ExtraWeight,
2239                  /* falseweight */ UnhandledWeights);
2240
2241     // If emitting the first comparison, just call visitSwitchCase to emit the
2242     // code into the current block.  Otherwise, push the CaseBlock onto the
2243     // vector to be later processed by SDISel, and insert the node's MBB
2244     // before the next MBB.
2245     if (CurBlock == SwitchBB)
2246       visitSwitchCase(CB, SwitchBB);
2247     else
2248       SwitchCases.push_back(CB);
2249
2250     CurBlock = FallThrough;
2251   }
2252
2253   return true;
2254 }
2255
2256 static inline bool areJTsAllowed(const TargetLowering &TLI) {
2257   return TLI.isOperationLegalOrCustom(ISD::BR_JT, MVT::Other) ||
2258          TLI.isOperationLegalOrCustom(ISD::BRIND, MVT::Other);
2259 }
2260
2261 static APInt ComputeRange(const APInt &First, const APInt &Last) {
2262   uint32_t BitWidth = std::max(Last.getBitWidth(), First.getBitWidth()) + 1;
2263   APInt LastExt = Last.sext(BitWidth), FirstExt = First.sext(BitWidth);
2264   return (LastExt - FirstExt + 1ULL);
2265 }
2266
2267 /// handleJTSwitchCase - Emit jumptable for current switch case range
2268 bool SelectionDAGBuilder::handleJTSwitchCase(CaseRec &CR,
2269                                              CaseRecVector &WorkList,
2270                                              const Value *SV,
2271                                              MachineBasicBlock *Default,
2272                                              MachineBasicBlock *SwitchBB) {
2273   Case& FrontCase = *CR.Range.first;
2274   Case& BackCase  = *(CR.Range.second-1);
2275
2276   const APInt &First = FrontCase.Low->getValue();
2277   const APInt &Last  = BackCase.High->getValue();
2278
2279   APInt TSize(First.getBitWidth(), 0);
2280   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I)
2281     TSize += I->size();
2282
2283   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2284   if (!areJTsAllowed(TLI) || TSize.ult(TLI.getMinimumJumpTableEntries()))
2285     return false;
2286
2287   APInt Range = ComputeRange(First, Last);
2288   // The density is TSize / Range. Require at least 40%.
2289   // It should not be possible for IntTSize to saturate for sane code, but make
2290   // sure we handle Range saturation correctly.
2291   uint64_t IntRange = Range.getLimitedValue(UINT64_MAX/10);
2292   uint64_t IntTSize = TSize.getLimitedValue(UINT64_MAX/10);
2293   if (IntTSize * 10 < IntRange * 4)
2294     return false;
2295
2296   DEBUG(dbgs() << "Lowering jump table\n"
2297                << "First entry: " << First << ". Last entry: " << Last << '\n'
2298                << "Range: " << Range << ". Size: " << TSize << ".\n\n");
2299
2300   // Get the MachineFunction which holds the current MBB.  This is used when
2301   // inserting any additional MBBs necessary to represent the switch.
2302   MachineFunction *CurMF = FuncInfo.MF;
2303
2304   // Figure out which block is immediately after the current one.
2305   MachineFunction::iterator BBI = CR.CaseBB;
2306   ++BBI;
2307
2308   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
2309
2310   // Create a new basic block to hold the code for loading the address
2311   // of the jump table, and jumping to it.  Update successor information;
2312   // we will either branch to the default case for the switch, or the jump
2313   // table.
2314   MachineBasicBlock *JumpTableBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2315   CurMF->insert(BBI, JumpTableBB);
2316
2317   addSuccessorWithWeight(CR.CaseBB, Default);
2318   addSuccessorWithWeight(CR.CaseBB, JumpTableBB);
2319
2320   // Build a vector of destination BBs, corresponding to each target
2321   // of the jump table. If the value of the jump table slot corresponds to
2322   // a case statement, push the case's BB onto the vector, otherwise, push
2323   // the default BB.
2324   std::vector<MachineBasicBlock*> DestBBs;
2325   APInt TEI = First;
2326   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
2327     const APInt &Low = I->Low->getValue();
2328     const APInt &High = I->High->getValue();
2329
2330     if (Low.sle(TEI) && TEI.sle(High)) {
2331       DestBBs.push_back(I->BB);
2332       if (TEI==High)
2333         ++I;
2334     } else {
2335       DestBBs.push_back(Default);
2336     }
2337   }
2338
2339   // Calculate weight for each unique destination in CR.
2340   DenseMap<MachineBasicBlock*, uint32_t> DestWeights;
2341   if (FuncInfo.BPI) {
2342     for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I)
2343       DestWeights[I->BB] += I->ExtraWeight;
2344   }
2345
2346   // Update successor info. Add one edge to each unique successor.
2347   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());
2348   for (MachineBasicBlock *DestBB : DestBBs) {
2349     if (!SuccsHandled[DestBB->getNumber()]) {
2350       SuccsHandled[DestBB->getNumber()] = true;
2351       auto I = DestWeights.find(DestBB);
2352       addSuccessorWithWeight(JumpTableBB, DestBB,
2353                              I != DestWeights.end() ? I->second : 0);
2354     }
2355   }
2356
2357   // Create a jump table index for this jump table.
2358   unsigned JTEncoding = TLI.getJumpTableEncoding();
2359   unsigned JTI = CurMF->getOrCreateJumpTableInfo(JTEncoding)
2360                        ->createJumpTableIndex(DestBBs);
2361
2362   // Set the jump table information so that we can codegen it as a second
2363   // MachineBasicBlock
2364   JumpTable JT(-1U, JTI, JumpTableBB, Default);
2365   JumpTableHeader JTH(First, Last, SV, CR.CaseBB, (CR.CaseBB == SwitchBB));
2366   if (CR.CaseBB == SwitchBB)
2367     visitJumpTableHeader(JT, JTH, SwitchBB);
2368
2369   JTCases.push_back(JumpTableBlock(JTH, JT));
2370   return true;
2371 }
2372
2373 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
2374 /// 2 subtrees.
2375 bool SelectionDAGBuilder::handleBTSplitSwitchCase(CaseRec& CR,
2376                                                   CaseRecVector& WorkList,
2377                                                   const Value* SV,
2378                                                   MachineBasicBlock* SwitchBB) {
2379   Case& FrontCase = *CR.Range.first;
2380   Case& BackCase  = *(CR.Range.second-1);
2381
2382   // Size is the number of Cases represented by this range.
2383   unsigned Size = CR.Range.second - CR.Range.first;
2384
2385   const APInt &First = FrontCase.Low->getValue();
2386   const APInt &Last  = BackCase.High->getValue();
2387   double FMetric = 0;
2388   CaseItr Pivot = CR.Range.first + Size/2;
2389
2390   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
2391   // (heuristically) allow us to emit JumpTable's later.
2392   APInt TSize(First.getBitWidth(), 0);
2393   for (CaseItr I = CR.Range.first, E = CR.Range.second;
2394        I!=E; ++I)
2395     TSize += I->size();
2396
2397   APInt LSize = FrontCase.size();
2398   APInt RSize = TSize-LSize;
2399   DEBUG(dbgs() << "Selecting best pivot: \n"
2400                << "First: " << First << ", Last: " << Last <<'\n'
2401                << "LSize: " << LSize << ", RSize: " << RSize << '\n');
2402   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2403   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
2404        J!=E; ++I, ++J) {
2405     const APInt &LEnd = I->High->getValue();
2406     const APInt &RBegin = J->Low->getValue();
2407     APInt Range = ComputeRange(LEnd, RBegin);
2408     assert((Range - 2ULL).isNonNegative() &&
2409            "Invalid case distance");
2410     // Use volatile double here to avoid excess precision issues on some hosts,
2411     // e.g. that use 80-bit X87 registers.
2412     // Only consider the density of sub-ranges that actually have sufficient
2413     // entries to be lowered as a jump table.
2414     volatile double LDensity =
2415         LSize.ult(TLI.getMinimumJumpTableEntries())
2416             ? 0.0
2417             : LSize.roundToDouble() / (LEnd - First + 1ULL).roundToDouble();
2418     volatile double RDensity =
2419         RSize.ult(TLI.getMinimumJumpTableEntries())
2420             ? 0.0
2421             : RSize.roundToDouble() / (Last - RBegin + 1ULL).roundToDouble();
2422     volatile double Metric = Range.logBase2() * (LDensity + RDensity);
2423     // Should always split in some non-trivial place
2424     DEBUG(dbgs() <<"=>Step\n"
2425                  << "LEnd: " << LEnd << ", RBegin: " << RBegin << '\n'
2426                  << "LDensity: " << LDensity
2427                  << ", RDensity: " << RDensity << '\n'
2428                  << "Metric: " << Metric << '\n');
2429     if (FMetric < Metric) {
2430       Pivot = J;
2431       FMetric = Metric;
2432       DEBUG(dbgs() << "Current metric set to: " << FMetric << '\n');
2433     }
2434
2435     LSize += J->size();
2436     RSize -= J->size();
2437   }
2438
2439   if (FMetric == 0 || !areJTsAllowed(TLI))
2440     Pivot = CR.Range.first + Size/2;
2441   splitSwitchCase(CR, Pivot, WorkList, SV, SwitchBB);
2442   return true;
2443 }
2444
2445 void SelectionDAGBuilder::splitSwitchCase(CaseRec &CR, CaseItr Pivot,
2446                                           CaseRecVector &WorkList,
2447                                           const Value *SV,
2448                                           MachineBasicBlock *SwitchBB) {
2449   // Get the MachineFunction which holds the current MBB.  This is used when
2450   // inserting any additional MBBs necessary to represent the switch.
2451   MachineFunction *CurMF = FuncInfo.MF;
2452
2453   // Figure out which block is immediately after the current one.
2454   MachineFunction::iterator BBI = CR.CaseBB;
2455   ++BBI;
2456
2457   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
2458
2459   CaseRange LHSR(CR.Range.first, Pivot);
2460   CaseRange RHSR(Pivot, CR.Range.second);
2461   const ConstantInt *C = Pivot->Low;
2462   MachineBasicBlock *FalseBB = nullptr, *TrueBB = nullptr;
2463
2464   // We know that we branch to the LHS if the Value being switched on is
2465   // less than the Pivot value, C.  We use this to optimize our binary
2466   // tree a bit, by recognizing that if SV is greater than or equal to the
2467   // LHS's Case Value, and that Case Value is exactly one less than the
2468   // Pivot's Value, then we can branch directly to the LHS's Target,
2469   // rather than creating a leaf node for it.
2470   if ((LHSR.second - LHSR.first) == 1 && LHSR.first->High == CR.GE &&
2471       C->getValue() == (CR.GE->getValue() + 1LL)) {
2472     TrueBB = LHSR.first->BB;
2473   } else {
2474     TrueBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2475     CurMF->insert(BBI, TrueBB);
2476     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
2477
2478     // Put SV in a virtual register to make it available from the new blocks.
2479     ExportFromCurrentBlock(SV);
2480   }
2481
2482   // Similar to the optimization above, if the Value being switched on is
2483   // known to be less than the Constant CR.LT, and the current Case Value
2484   // is CR.LT - 1, then we can branch directly to the target block for
2485   // the current Case Value, rather than emitting a RHS leaf node for it.
2486   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
2487       RHSR.first->Low->getValue() == (CR.LT->getValue() - 1LL)) {
2488     FalseBB = RHSR.first->BB;
2489   } else {
2490     FalseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2491     CurMF->insert(BBI, FalseBB);
2492     WorkList.push_back(CaseRec(FalseBB, CR.LT, C, RHSR));
2493
2494     // Put SV in a virtual register to make it available from the new blocks.
2495     ExportFromCurrentBlock(SV);
2496   }
2497
2498   // Create a CaseBlock record representing a conditional branch to
2499   // the LHS node if the value being switched on SV is less than C.
2500   // Otherwise, branch to LHS.
2501   CaseBlock CB(ISD::SETLT, SV, C, nullptr, TrueBB, FalseBB, CR.CaseBB);
2502
2503   if (CR.CaseBB == SwitchBB)
2504     visitSwitchCase(CB, SwitchBB);
2505   else
2506     SwitchCases.push_back(CB);
2507 }
2508
2509 /// handleBitTestsSwitchCase - if current case range has few destination and
2510 /// range span less, than machine word bitwidth, encode case range into series
2511 /// of masks and emit bit tests with these masks.
2512 bool SelectionDAGBuilder::handleBitTestsSwitchCase(CaseRec& CR,
2513                                                    CaseRecVector& WorkList,
2514                                                    const Value* SV,
2515                                                    MachineBasicBlock* Default,
2516                                                    MachineBasicBlock* SwitchBB) {
2517   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2518   EVT PTy = TLI.getPointerTy();
2519   unsigned IntPtrBits = PTy.getSizeInBits();
2520
2521   Case& FrontCase = *CR.Range.first;
2522   Case& BackCase  = *(CR.Range.second-1);
2523
2524   // Get the MachineFunction which holds the current MBB.  This is used when
2525   // inserting any additional MBBs necessary to represent the switch.
2526   MachineFunction *CurMF = FuncInfo.MF;
2527
2528   // If target does not have legal shift left, do not emit bit tests at all.
2529   if (!TLI.isOperationLegal(ISD::SHL, PTy))
2530     return false;
2531
2532   size_t numCmps = 0;
2533   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
2534     // Single case counts one, case range - two.
2535     numCmps += (I->Low == I->High ? 1 : 2);
2536   }
2537
2538   // Count unique destinations
2539   SmallSet<MachineBasicBlock*, 4> Dests;
2540   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
2541     Dests.insert(I->BB);
2542     if (Dests.size() > 3)
2543       // Don't bother the code below, if there are too much unique destinations
2544       return false;
2545   }
2546   DEBUG(dbgs() << "Total number of unique destinations: "
2547         << Dests.size() << '\n'
2548         << "Total number of comparisons: " << numCmps << '\n');
2549
2550   // Compute span of values.
2551   const APInt& minValue = FrontCase.Low->getValue();
2552   const APInt& maxValue = BackCase.High->getValue();
2553   APInt cmpRange = maxValue - minValue;
2554
2555   DEBUG(dbgs() << "Compare range: " << cmpRange << '\n'
2556                << "Low bound: " << minValue << '\n'
2557                << "High bound: " << maxValue << '\n');
2558
2559   if (cmpRange.uge(IntPtrBits) ||
2560       (!(Dests.size() == 1 && numCmps >= 3) &&
2561        !(Dests.size() == 2 && numCmps >= 5) &&
2562        !(Dests.size() >= 3 && numCmps >= 6)))
2563     return false;
2564
2565   DEBUG(dbgs() << "Emitting bit tests\n");
2566   APInt lowBound = APInt::getNullValue(cmpRange.getBitWidth());
2567
2568   // Optimize the case where all the case values fit in a
2569   // word without having to subtract minValue. In this case,
2570   // we can optimize away the subtraction.
2571   if (minValue.isNonNegative() && maxValue.slt(IntPtrBits)) {
2572     cmpRange = maxValue;
2573   } else {
2574     lowBound = minValue;
2575   }
2576
2577   CaseBitsVector CasesBits;
2578   unsigned i, count = 0;
2579
2580   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
2581     MachineBasicBlock* Dest = I->BB;
2582     for (i = 0; i < count; ++i)
2583       if (Dest == CasesBits[i].BB)
2584         break;
2585
2586     if (i == count) {
2587       assert((count < 3) && "Too much destinations to test!");
2588       CasesBits.push_back(CaseBits(0, Dest, 0, 0/*Weight*/));
2589       count++;
2590     }
2591
2592     const APInt& lowValue = I->Low->getValue();
2593     const APInt& highValue = I->High->getValue();
2594
2595     uint64_t lo = (lowValue - lowBound).getZExtValue();
2596     uint64_t hi = (highValue - lowBound).getZExtValue();
2597     CasesBits[i].ExtraWeight += I->ExtraWeight;
2598
2599     for (uint64_t j = lo; j <= hi; j++) {
2600       CasesBits[i].Mask |=  1ULL << j;
2601       CasesBits[i].Bits++;
2602     }
2603
2604   }
2605   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
2606
2607   BitTestInfo BTC;
2608
2609   // Figure out which block is immediately after the current one.
2610   MachineFunction::iterator BBI = CR.CaseBB;
2611   ++BBI;
2612
2613   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
2614
2615   DEBUG(dbgs() << "Cases:\n");
2616   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
2617     DEBUG(dbgs() << "Mask: " << CasesBits[i].Mask
2618                  << ", Bits: " << CasesBits[i].Bits
2619                  << ", BB: " << CasesBits[i].BB << '\n');
2620
2621     MachineBasicBlock *CaseBB = CurMF->CreateMachineBasicBlock(LLVMBB);
2622     CurMF->insert(BBI, CaseBB);
2623     BTC.push_back(BitTestCase(CasesBits[i].Mask,
2624                               CaseBB,
2625                               CasesBits[i].BB, CasesBits[i].ExtraWeight));
2626
2627     // Put SV in a virtual register to make it available from the new blocks.
2628     ExportFromCurrentBlock(SV);
2629   }
2630
2631   BitTestBlock BTB(lowBound, cmpRange, SV,
2632                    -1U, MVT::Other, (CR.CaseBB == SwitchBB),
2633                    CR.CaseBB, Default, std::move(BTC));
2634
2635   if (CR.CaseBB == SwitchBB)
2636     visitBitTestHeader(BTB, SwitchBB);
2637
2638   BitTestCases.push_back(std::move(BTB));
2639
2640   return true;
2641 }
2642
2643 void SelectionDAGBuilder::Clusterify(CaseVector &Cases, const SwitchInst *SI) {
2644   BranchProbabilityInfo *BPI = FuncInfo.BPI;
2645
2646   // Extract cases from the switch and sort them.
2647   typedef std::pair<const ConstantInt*, unsigned> CasePair;
2648   std::vector<CasePair> Sorted;
2649   Sorted.reserve(SI->getNumCases());
2650   for (auto I : SI->cases())
2651     Sorted.push_back(std::make_pair(I.getCaseValue(), I.getSuccessorIndex()));
2652   std::sort(Sorted.begin(), Sorted.end(), [](CasePair a, CasePair b) {
2653     return a.first->getValue().slt(b.first->getValue());
2654   });
2655
2656   // Merge adjacent cases with the same destination, build Cases vector.
2657   assert(Cases.empty() && "Cases should be empty before Clusterify;");
2658   Cases.reserve(SI->getNumCases());
2659   MachineBasicBlock *PreviousSucc = nullptr;
2660   for (CasePair &CP : Sorted) {
2661     const ConstantInt *CaseVal = CP.first;
2662     unsigned SuccIndex = CP.second;
2663     MachineBasicBlock *Succ = FuncInfo.MBBMap[SI->getSuccessor(SuccIndex)];
2664     uint32_t Weight = BPI ? BPI->getEdgeWeight(SI->getParent(), SuccIndex) : 0;
2665
2666     if (PreviousSucc == Succ &&
2667         (CaseVal->getValue() - Cases.back().High->getValue()) == 1) {
2668       // If this case has the same successor and is a neighbour, merge it into
2669       // the previous cluster.
2670       Cases.back().High = CaseVal;
2671       Cases.back().ExtraWeight += Weight;
2672     } else {
2673       Cases.push_back(Case(CaseVal, CaseVal, Succ, Weight));
2674     }
2675
2676     PreviousSucc = Succ;
2677   }
2678
2679   DEBUG({
2680       size_t numCmps = 0;
2681       for (auto &I : Cases)
2682         // A range counts double, since it requires two compares.
2683         numCmps += I.Low != I.High ? 2 : 1;
2684
2685       dbgs() << "Clusterify finished. Total clusters: " << Cases.size()
2686              << ". Total compares: " << numCmps << '\n';
2687     });
2688 }
2689
2690 void SelectionDAGBuilder::UpdateSplitBlock(MachineBasicBlock *First,
2691                                            MachineBasicBlock *Last) {
2692   // Update JTCases.
2693   for (unsigned i = 0, e = JTCases.size(); i != e; ++i)
2694     if (JTCases[i].first.HeaderBB == First)
2695       JTCases[i].first.HeaderBB = Last;
2696
2697   // Update BitTestCases.
2698   for (unsigned i = 0, e = BitTestCases.size(); i != e; ++i)
2699     if (BitTestCases[i].Parent == First)
2700       BitTestCases[i].Parent = Last;
2701 }
2702
2703 void SelectionDAGBuilder::visitSwitch(const SwitchInst &SI) {
2704   MachineBasicBlock *SwitchMBB = FuncInfo.MBB;
2705
2706   // Create a vector of Cases, sorted so that we can efficiently create a binary
2707   // search tree from them.
2708   CaseVector Cases;
2709   Clusterify(Cases, &SI);
2710
2711   // Get the default destination MBB.
2712   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
2713
2714   if (isa<UnreachableInst>(SI.getDefaultDest()->getFirstNonPHIOrDbg()) &&
2715       !Cases.empty()) {
2716     // Replace an unreachable default destination with the most popular case
2717     // destination.
2718     DenseMap<const BasicBlock *, unsigned> Popularity;
2719     unsigned MaxPop = 0;
2720     const BasicBlock *MaxBB = nullptr;
2721     for (auto I : SI.cases()) {
2722       const BasicBlock *BB = I.getCaseSuccessor();
2723       if (++Popularity[BB] > MaxPop) {
2724         MaxPop = Popularity[BB];
2725         MaxBB = BB;
2726       }
2727     }
2728
2729     // Set new default.
2730     assert(MaxPop > 0);
2731     assert(MaxBB);
2732     Default = FuncInfo.MBBMap[MaxBB];
2733
2734     // Remove cases that were pointing to the destination that is now the default.
2735     Cases.erase(std::remove_if(Cases.begin(), Cases.end(),
2736                                [&](const Case &C) { return C.BB == Default; }),
2737                 Cases.end());
2738   }
2739
2740   // If there is only the default destination, go there directly.
2741   if (Cases.empty()) {
2742     // Update machine-CFG edges.
2743     SwitchMBB->addSuccessor(Default);
2744
2745     // If this is not a fall-through branch, emit the branch.
2746     if (Default != NextBlock(SwitchMBB)) {
2747       DAG.setRoot(DAG.getNode(ISD::BR, getCurSDLoc(), MVT::Other,
2748                               getControlRoot(), DAG.getBasicBlock(Default)));
2749     }
2750     return;
2751   }
2752
2753   // Get the Value to be switched on.
2754   const Value *SV = SI.getCondition();
2755
2756   // Push the initial CaseRec onto the worklist
2757   CaseRecVector WorkList;
2758   WorkList.push_back(CaseRec(SwitchMBB,nullptr,nullptr,
2759                              CaseRange(Cases.begin(),Cases.end())));
2760
2761   while (!WorkList.empty()) {
2762     // Grab a record representing a case range to process off the worklist
2763     CaseRec CR = WorkList.back();
2764     WorkList.pop_back();
2765
2766     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default, SwitchMBB))
2767       continue;
2768
2769     // If the range has few cases (two or less) emit a series of specific
2770     // tests.
2771     if (handleSmallSwitchRange(CR, WorkList, SV, Default, SwitchMBB))
2772       continue;
2773
2774     // If the switch has more than N blocks, and is at least 40% dense, and the
2775     // target supports indirect branches, then emit a jump table rather than
2776     // lowering the switch to a binary tree of conditional branches.
2777     // N defaults to 4 and is controlled via TLS.getMinimumJumpTableEntries().
2778     if (handleJTSwitchCase(CR, WorkList, SV, Default, SwitchMBB))
2779       continue;
2780
2781     // Emit binary tree. We need to pick a pivot, and push left and right ranges
2782     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
2783     handleBTSplitSwitchCase(CR, WorkList, SV, SwitchMBB);
2784   }
2785 }
2786
2787 void SelectionDAGBuilder::visitIndirectBr(const IndirectBrInst &I) {
2788   MachineBasicBlock *IndirectBrMBB = FuncInfo.MBB;
2789
2790   // Update machine-CFG edges with unique successors.
2791   SmallSet<BasicBlock*, 32> Done;
2792   for (unsigned i = 0, e = I.getNumSuccessors(); i != e; ++i) {
2793     BasicBlock *BB = I.getSuccessor(i);
2794     bool Inserted = Done.insert(BB).second;
2795     if (!Inserted)
2796         continue;
2797
2798     MachineBasicBlock *Succ = FuncInfo.MBBMap[BB];
2799     addSuccessorWithWeight(IndirectBrMBB, Succ);
2800   }
2801
2802   DAG.setRoot(DAG.getNode(ISD::BRIND, getCurSDLoc(),
2803                           MVT::Other, getControlRoot(),
2804                           getValue(I.getAddress())));
2805 }
2806
2807 void SelectionDAGBuilder::visitUnreachable(const UnreachableInst &I) {
2808   if (DAG.getTarget().Options.TrapUnreachable)
2809     DAG.setRoot(DAG.getNode(ISD::TRAP, getCurSDLoc(), MVT::Other, DAG.getRoot()));
2810 }
2811
2812 void SelectionDAGBuilder::visitFSub(const User &I) {
2813   // -0.0 - X --> fneg
2814   Type *Ty = I.getType();
2815   if (isa<Constant>(I.getOperand(0)) &&
2816       I.getOperand(0) == ConstantFP::getZeroValueForNegation(Ty)) {
2817     SDValue Op2 = getValue(I.getOperand(1));
2818     setValue(&I, DAG.getNode(ISD::FNEG, getCurSDLoc(),
2819                              Op2.getValueType(), Op2));
2820     return;
2821   }
2822
2823   visitBinary(I, ISD::FSUB);
2824 }
2825
2826 void SelectionDAGBuilder::visitBinary(const User &I, unsigned OpCode) {
2827   SDValue Op1 = getValue(I.getOperand(0));
2828   SDValue Op2 = getValue(I.getOperand(1));
2829
2830   bool nuw = false;
2831   bool nsw = false;
2832   bool exact = false;
2833   if (const OverflowingBinaryOperator *OFBinOp =
2834           dyn_cast<const OverflowingBinaryOperator>(&I)) {
2835     nuw = OFBinOp->hasNoUnsignedWrap();
2836     nsw = OFBinOp->hasNoSignedWrap();
2837   }
2838   if (const PossiblyExactOperator *ExactOp =
2839           dyn_cast<const PossiblyExactOperator>(&I))
2840     exact = ExactOp->isExact();
2841
2842   SDValue BinNodeValue = DAG.getNode(OpCode, getCurSDLoc(), Op1.getValueType(),
2843                                      Op1, Op2, nuw, nsw, exact);
2844   setValue(&I, BinNodeValue);
2845 }
2846
2847 void SelectionDAGBuilder::visitShift(const User &I, unsigned Opcode) {
2848   SDValue Op1 = getValue(I.getOperand(0));
2849   SDValue Op2 = getValue(I.getOperand(1));
2850
2851   EVT ShiftTy =
2852       DAG.getTargetLoweringInfo().getShiftAmountTy(Op2.getValueType());
2853
2854   // Coerce the shift amount to the right type if we can.
2855   if (!I.getType()->isVectorTy() && Op2.getValueType() != ShiftTy) {
2856     unsigned ShiftSize = ShiftTy.getSizeInBits();
2857     unsigned Op2Size = Op2.getValueType().getSizeInBits();
2858     SDLoc DL = getCurSDLoc();
2859
2860     // If the operand is smaller than the shift count type, promote it.
2861     if (ShiftSize > Op2Size)
2862       Op2 = DAG.getNode(ISD::ZERO_EXTEND, DL, ShiftTy, Op2);
2863
2864     // If the operand is larger than the shift count type but the shift
2865     // count type has enough bits to represent any shift value, truncate
2866     // it now. This is a common case and it exposes the truncate to
2867     // optimization early.
2868     else if (ShiftSize >= Log2_32_Ceil(Op2.getValueType().getSizeInBits()))
2869       Op2 = DAG.getNode(ISD::TRUNCATE, DL, ShiftTy, Op2);
2870     // Otherwise we'll need to temporarily settle for some other convenient
2871     // type.  Type legalization will make adjustments once the shiftee is split.
2872     else
2873       Op2 = DAG.getZExtOrTrunc(Op2, DL, MVT::i32);
2874   }
2875
2876   bool nuw = false;
2877   bool nsw = false;
2878   bool exact = false;
2879
2880   if (Opcode == ISD::SRL || Opcode == ISD::SRA || Opcode == ISD::SHL) {
2881
2882     if (const OverflowingBinaryOperator *OFBinOp =
2883             dyn_cast<const OverflowingBinaryOperator>(&I)) {
2884       nuw = OFBinOp->hasNoUnsignedWrap();
2885       nsw = OFBinOp->hasNoSignedWrap();
2886     }
2887     if (const PossiblyExactOperator *ExactOp =
2888             dyn_cast<const PossiblyExactOperator>(&I))
2889       exact = ExactOp->isExact();
2890   }
2891
2892   SDValue Res = DAG.getNode(Opcode, getCurSDLoc(), Op1.getValueType(), Op1, Op2,
2893                             nuw, nsw, exact);
2894   setValue(&I, Res);
2895 }
2896
2897 void SelectionDAGBuilder::visitSDiv(const User &I) {
2898   SDValue Op1 = getValue(I.getOperand(0));
2899   SDValue Op2 = getValue(I.getOperand(1));
2900
2901   // Turn exact SDivs into multiplications.
2902   // FIXME: This should be in DAGCombiner, but it doesn't have access to the
2903   // exact bit.
2904   if (isa<BinaryOperator>(&I) && cast<BinaryOperator>(&I)->isExact() &&
2905       !isa<ConstantSDNode>(Op1) &&
2906       isa<ConstantSDNode>(Op2) && !cast<ConstantSDNode>(Op2)->isNullValue())
2907     setValue(&I, DAG.getTargetLoweringInfo()
2908                      .BuildExactSDIV(Op1, Op2, getCurSDLoc(), DAG));
2909   else
2910     setValue(&I, DAG.getNode(ISD::SDIV, getCurSDLoc(), Op1.getValueType(),
2911                              Op1, Op2));
2912 }
2913
2914 void SelectionDAGBuilder::visitICmp(const User &I) {
2915   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2916   if (const ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2917     predicate = IC->getPredicate();
2918   else if (const ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2919     predicate = ICmpInst::Predicate(IC->getPredicate());
2920   SDValue Op1 = getValue(I.getOperand(0));
2921   SDValue Op2 = getValue(I.getOperand(1));
2922   ISD::CondCode Opcode = getICmpCondCode(predicate);
2923
2924   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2925   setValue(&I, DAG.getSetCC(getCurSDLoc(), DestVT, Op1, Op2, Opcode));
2926 }
2927
2928 void SelectionDAGBuilder::visitFCmp(const User &I) {
2929   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2930   if (const FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2931     predicate = FC->getPredicate();
2932   else if (const ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2933     predicate = FCmpInst::Predicate(FC->getPredicate());
2934   SDValue Op1 = getValue(I.getOperand(0));
2935   SDValue Op2 = getValue(I.getOperand(1));
2936   ISD::CondCode Condition = getFCmpCondCode(predicate);
2937   if (TM.Options.NoNaNsFPMath)
2938     Condition = getFCmpCodeWithoutNaN(Condition);
2939   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2940   setValue(&I, DAG.getSetCC(getCurSDLoc(), DestVT, Op1, Op2, Condition));
2941 }
2942
2943 void SelectionDAGBuilder::visitSelect(const User &I) {
2944   SmallVector<EVT, 4> ValueVTs;
2945   ComputeValueVTs(DAG.getTargetLoweringInfo(), I.getType(), ValueVTs);
2946   unsigned NumValues = ValueVTs.size();
2947   if (NumValues == 0) return;
2948
2949   SmallVector<SDValue, 4> Values(NumValues);
2950   SDValue Cond     = getValue(I.getOperand(0));
2951   SDValue TrueVal  = getValue(I.getOperand(1));
2952   SDValue FalseVal = getValue(I.getOperand(2));
2953   ISD::NodeType OpCode = Cond.getValueType().isVector() ?
2954     ISD::VSELECT : ISD::SELECT;
2955
2956   for (unsigned i = 0; i != NumValues; ++i)
2957     Values[i] = DAG.getNode(OpCode, getCurSDLoc(),
2958                             TrueVal.getNode()->getValueType(TrueVal.getResNo()+i),
2959                             Cond,
2960                             SDValue(TrueVal.getNode(),
2961                                     TrueVal.getResNo() + i),
2962                             SDValue(FalseVal.getNode(),
2963                                     FalseVal.getResNo() + i));
2964
2965   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurSDLoc(),
2966                            DAG.getVTList(ValueVTs), Values));
2967 }
2968
2969 void SelectionDAGBuilder::visitTrunc(const User &I) {
2970   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2971   SDValue N = getValue(I.getOperand(0));
2972   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2973   setValue(&I, DAG.getNode(ISD::TRUNCATE, getCurSDLoc(), DestVT, N));
2974 }
2975
2976 void SelectionDAGBuilder::visitZExt(const User &I) {
2977   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2978   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2979   SDValue N = getValue(I.getOperand(0));
2980   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2981   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, getCurSDLoc(), DestVT, N));
2982 }
2983
2984 void SelectionDAGBuilder::visitSExt(const User &I) {
2985   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2986   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2987   SDValue N = getValue(I.getOperand(0));
2988   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
2989   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, getCurSDLoc(), DestVT, N));
2990 }
2991
2992 void SelectionDAGBuilder::visitFPTrunc(const User &I) {
2993   // FPTrunc is never a no-op cast, no need to check
2994   SDValue N = getValue(I.getOperand(0));
2995   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2996   EVT DestVT = TLI.getValueType(I.getType());
2997   setValue(&I, DAG.getNode(ISD::FP_ROUND, getCurSDLoc(), DestVT, N,
2998                            DAG.getTargetConstant(0, TLI.getPointerTy())));
2999 }
3000
3001 void SelectionDAGBuilder::visitFPExt(const User &I) {
3002   // FPExt is never a no-op cast, no need to check
3003   SDValue N = getValue(I.getOperand(0));
3004   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
3005   setValue(&I, DAG.getNode(ISD::FP_EXTEND, getCurSDLoc(), DestVT, N));
3006 }
3007
3008 void SelectionDAGBuilder::visitFPToUI(const User &I) {
3009   // FPToUI is never a no-op cast, no need to check
3010   SDValue N = getValue(I.getOperand(0));
3011   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
3012   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, getCurSDLoc(), DestVT, N));
3013 }
3014
3015 void SelectionDAGBuilder::visitFPToSI(const User &I) {
3016   // FPToSI is never a no-op cast, no need to check
3017   SDValue N = getValue(I.getOperand(0));
3018   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
3019   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, getCurSDLoc(), DestVT, N));
3020 }
3021
3022 void SelectionDAGBuilder::visitUIToFP(const User &I) {
3023   // UIToFP is never a no-op cast, no need to check
3024   SDValue N = getValue(I.getOperand(0));
3025   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
3026   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, getCurSDLoc(), DestVT, N));
3027 }
3028
3029 void SelectionDAGBuilder::visitSIToFP(const User &I) {
3030   // SIToFP is never a no-op cast, no need to check
3031   SDValue N = getValue(I.getOperand(0));
3032   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
3033   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, getCurSDLoc(), DestVT, N));
3034 }
3035
3036 void SelectionDAGBuilder::visitPtrToInt(const User &I) {
3037   // What to do depends on the size of the integer and the size of the pointer.
3038   // We can either truncate, zero extend, or no-op, accordingly.
3039   SDValue N = getValue(I.getOperand(0));
3040   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
3041   setValue(&I, DAG.getZExtOrTrunc(N, getCurSDLoc(), DestVT));
3042 }
3043
3044 void SelectionDAGBuilder::visitIntToPtr(const User &I) {
3045   // What to do depends on the size of the integer and the size of the pointer.
3046   // We can either truncate, zero extend, or no-op, accordingly.
3047   SDValue N = getValue(I.getOperand(0));
3048   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
3049   setValue(&I, DAG.getZExtOrTrunc(N, getCurSDLoc(), DestVT));
3050 }
3051
3052 void SelectionDAGBuilder::visitBitCast(const User &I) {
3053   SDValue N = getValue(I.getOperand(0));
3054   EVT DestVT = DAG.getTargetLoweringInfo().getValueType(I.getType());
3055
3056   // BitCast assures us that source and destination are the same size so this is
3057   // either a BITCAST or a no-op.
3058   if (DestVT != N.getValueType())
3059     setValue(&I, DAG.getNode(ISD::BITCAST, getCurSDLoc(),
3060                              DestVT, N)); // convert types.
3061   // Check if the original LLVM IR Operand was a ConstantInt, because getValue()
3062   // might fold any kind of constant expression to an integer constant and that
3063   // is not what we are looking for. Only regcognize a bitcast of a genuine
3064   // constant integer as an opaque constant.
3065   else if(ConstantInt *C = dyn_cast<ConstantInt>(I.getOperand(0)))
3066     setValue(&I, DAG.getConstant(C->getValue(), DestVT, /*isTarget=*/false,
3067                                  /*isOpaque*/true));
3068   else
3069     setValue(&I, N);            // noop cast.
3070 }
3071
3072 void SelectionDAGBuilder::visitAddrSpaceCast(const User &I) {
3073   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3074   const Value *SV = I.getOperand(0);
3075   SDValue N = getValue(SV);
3076   EVT DestVT = TLI.getValueType(I.getType());
3077
3078   unsigned SrcAS = SV->getType()->getPointerAddressSpace();
3079   unsigned DestAS = I.getType()->getPointerAddressSpace();
3080
3081   if (!TLI.isNoopAddrSpaceCast(SrcAS, DestAS))
3082     N = DAG.getAddrSpaceCast(getCurSDLoc(), DestVT, N, SrcAS, DestAS);
3083
3084   setValue(&I, N);
3085 }
3086
3087 void SelectionDAGBuilder::visitInsertElement(const User &I) {
3088   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3089   SDValue InVec = getValue(I.getOperand(0));
3090   SDValue InVal = getValue(I.getOperand(1));
3091   SDValue InIdx = DAG.getSExtOrTrunc(getValue(I.getOperand(2)),
3092                                      getCurSDLoc(), TLI.getVectorIdxTy());
3093   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT, getCurSDLoc(),
3094                            TLI.getValueType(I.getType()), InVec, InVal, InIdx));
3095 }
3096
3097 void SelectionDAGBuilder::visitExtractElement(const User &I) {
3098   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3099   SDValue InVec = getValue(I.getOperand(0));
3100   SDValue InIdx = DAG.getSExtOrTrunc(getValue(I.getOperand(1)),
3101                                      getCurSDLoc(), TLI.getVectorIdxTy());
3102   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurSDLoc(),
3103                            TLI.getValueType(I.getType()), InVec, InIdx));
3104 }
3105
3106 // Utility for visitShuffleVector - Return true if every element in Mask,
3107 // beginning from position Pos and ending in Pos+Size, falls within the
3108 // specified sequential range [L, L+Pos). or is undef.
3109 static bool isSequentialInRange(const SmallVectorImpl<int> &Mask,
3110                                 unsigned Pos, unsigned Size, int Low) {
3111   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3112     if (Mask[i] >= 0 && Mask[i] != Low)
3113       return false;
3114   return true;
3115 }
3116
3117 void SelectionDAGBuilder::visitShuffleVector(const User &I) {
3118   SDValue Src1 = getValue(I.getOperand(0));
3119   SDValue Src2 = getValue(I.getOperand(1));
3120
3121   SmallVector<int, 8> Mask;
3122   ShuffleVectorInst::getShuffleMask(cast<Constant>(I.getOperand(2)), Mask);
3123   unsigned MaskNumElts = Mask.size();
3124
3125   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3126   EVT VT = TLI.getValueType(I.getType());
3127   EVT SrcVT = Src1.getValueType();
3128   unsigned SrcNumElts = SrcVT.getVectorNumElements();
3129
3130   if (SrcNumElts == MaskNumElts) {
3131     setValue(&I, DAG.getVectorShuffle(VT, getCurSDLoc(), Src1, Src2,
3132                                       &Mask[0]));
3133     return;
3134   }
3135
3136   // Normalize the shuffle vector since mask and vector length don't match.
3137   if (SrcNumElts < MaskNumElts && MaskNumElts % SrcNumElts == 0) {
3138     // Mask is longer than the source vectors and is a multiple of the source
3139     // vectors.  We can use concatenate vector to make the mask and vectors
3140     // lengths match.
3141     if (SrcNumElts*2 == MaskNumElts) {
3142       // First check for Src1 in low and Src2 in high
3143       if (isSequentialInRange(Mask, 0, SrcNumElts, 0) &&
3144           isSequentialInRange(Mask, SrcNumElts, SrcNumElts, SrcNumElts)) {
3145         // The shuffle is concatenating two vectors together.
3146         setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurSDLoc(),
3147                                  VT, Src1, Src2));
3148         return;
3149       }
3150       // Then check for Src2 in low and Src1 in high
3151       if (isSequentialInRange(Mask, 0, SrcNumElts, SrcNumElts) &&
3152           isSequentialInRange(Mask, SrcNumElts, SrcNumElts, 0)) {
3153         // The shuffle is concatenating two vectors together.
3154         setValue(&I, DAG.getNode(ISD::CONCAT_VECTORS, getCurSDLoc(),
3155                                  VT, Src2, Src1));
3156         return;
3157       }
3158     }
3159
3160     // Pad both vectors with undefs to make them the same length as the mask.
3161     unsigned NumConcat = MaskNumElts / SrcNumElts;
3162     bool Src1U = Src1.getOpcode() == ISD::UNDEF;
3163     bool Src2U = Src2.getOpcode() == ISD::UNDEF;
3164     SDValue UndefVal = DAG.getUNDEF(SrcVT);
3165
3166     SmallVector<SDValue, 8> MOps1(NumConcat, UndefVal);
3167     SmallVector<SDValue, 8> MOps2(NumConcat, UndefVal);
3168     MOps1[0] = Src1;
3169     MOps2[0] = Src2;
3170
3171     Src1 = Src1U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
3172                                                   getCurSDLoc(), VT, MOps1);
3173     Src2 = Src2U ? DAG.getUNDEF(VT) : DAG.getNode(ISD::CONCAT_VECTORS,
3174                                                   getCurSDLoc(), VT, MOps2);
3175
3176     // Readjust mask for new input vector length.
3177     SmallVector<int, 8> MappedOps;
3178     for (unsigned i = 0; i != MaskNumElts; ++i) {
3179       int Idx = Mask[i];
3180       if (Idx >= (int)SrcNumElts)
3181         Idx -= SrcNumElts - MaskNumElts;
3182       MappedOps.push_back(Idx);
3183     }
3184
3185     setValue(&I, DAG.getVectorShuffle(VT, getCurSDLoc(), Src1, Src2,
3186                                       &MappedOps[0]));
3187     return;
3188   }
3189
3190   if (SrcNumElts > MaskNumElts) {
3191     // Analyze the access pattern of the vector to see if we can extract
3192     // two subvectors and do the shuffle. The analysis is done by calculating
3193     // the range of elements the mask access on both vectors.
3194     int MinRange[2] = { static_cast<int>(SrcNumElts),
3195                         static_cast<int>(SrcNumElts)};
3196     int MaxRange[2] = {-1, -1};
3197
3198     for (unsigned i = 0; i != MaskNumElts; ++i) {
3199       int Idx = Mask[i];
3200       unsigned Input = 0;
3201       if (Idx < 0)
3202         continue;
3203
3204       if (Idx >= (int)SrcNumElts) {
3205         Input = 1;
3206         Idx -= SrcNumElts;
3207       }
3208       if (Idx > MaxRange[Input])
3209         MaxRange[Input] = Idx;
3210       if (Idx < MinRange[Input])
3211         MinRange[Input] = Idx;
3212     }
3213
3214     // Check if the access is smaller than the vector size and can we find
3215     // a reasonable extract index.
3216     int RangeUse[2] = { -1, -1 };  // 0 = Unused, 1 = Extract, -1 = Can not
3217                                    // Extract.
3218     int StartIdx[2];  // StartIdx to extract from
3219     for (unsigned Input = 0; Input < 2; ++Input) {
3220       if (MinRange[Input] >= (int)SrcNumElts && MaxRange[Input] < 0) {
3221         RangeUse[Input] = 0; // Unused
3222         StartIdx[Input] = 0;
3223         continue;
3224       }
3225
3226       // Find a good start index that is a multiple of the mask length. Then
3227       // see if the rest of the elements are in range.
3228       StartIdx[Input] = (MinRange[Input]/MaskNumElts)*MaskNumElts;
3229       if (MaxRange[Input] - StartIdx[Input] < (int)MaskNumElts &&
3230           StartIdx[Input] + MaskNumElts <= SrcNumElts)
3231         RangeUse[Input] = 1; // Extract from a multiple of the mask length.
3232     }
3233
3234     if (RangeUse[0] == 0 && RangeUse[1] == 0) {
3235       setValue(&I, DAG.getUNDEF(VT)); // Vectors are not used.
3236       return;
3237     }
3238     if (RangeUse[0] >= 0 && RangeUse[1] >= 0) {
3239       // Extract appropriate subvector and generate a vector shuffle
3240       for (unsigned Input = 0; Input < 2; ++Input) {
3241         SDValue &Src = Input == 0 ? Src1 : Src2;
3242         if (RangeUse[Input] == 0)
3243           Src = DAG.getUNDEF(VT);
3244         else
3245           Src = DAG.getNode(
3246               ISD::EXTRACT_SUBVECTOR, getCurSDLoc(), VT, Src,
3247               DAG.getConstant(StartIdx[Input], TLI.getVectorIdxTy()));
3248       }
3249
3250       // Calculate new mask.
3251       SmallVector<int, 8> MappedOps;
3252       for (unsigned i = 0; i != MaskNumElts; ++i) {
3253         int Idx = Mask[i];
3254         if (Idx >= 0) {
3255           if (Idx < (int)SrcNumElts)
3256             Idx -= StartIdx[0];
3257           else
3258             Idx -= SrcNumElts + StartIdx[1] - MaskNumElts;
3259         }
3260         MappedOps.push_back(Idx);
3261       }
3262
3263       setValue(&I, DAG.getVectorShuffle(VT, getCurSDLoc(), Src1, Src2,
3264                                         &MappedOps[0]));
3265       return;
3266     }
3267   }
3268
3269   // We can't use either concat vectors or extract subvectors so fall back to
3270   // replacing the shuffle with extract and build vector.
3271   // to insert and build vector.
3272   EVT EltVT = VT.getVectorElementType();
3273   EVT IdxVT = TLI.getVectorIdxTy();
3274   SmallVector<SDValue,8> Ops;
3275   for (unsigned i = 0; i != MaskNumElts; ++i) {
3276     int Idx = Mask[i];
3277     SDValue Res;
3278
3279     if (Idx < 0) {
3280       Res = DAG.getUNDEF(EltVT);
3281     } else {
3282       SDValue &Src = Idx < (int)SrcNumElts ? Src1 : Src2;
3283       if (Idx >= (int)SrcNumElts) Idx -= SrcNumElts;
3284
3285       Res = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, getCurSDLoc(),
3286                         EltVT, Src, DAG.getConstant(Idx, IdxVT));
3287     }
3288
3289     Ops.push_back(Res);
3290   }
3291
3292   setValue(&I, DAG.getNode(ISD::BUILD_VECTOR, getCurSDLoc(), VT, Ops));
3293 }
3294
3295 void SelectionDAGBuilder::visitInsertValue(const InsertValueInst &I) {
3296   const Value *Op0 = I.getOperand(0);
3297   const Value *Op1 = I.getOperand(1);
3298   Type *AggTy = I.getType();
3299   Type *ValTy = Op1->getType();
3300   bool IntoUndef = isa<UndefValue>(Op0);
3301   bool FromUndef = isa<UndefValue>(Op1);
3302
3303   unsigned LinearIndex = ComputeLinearIndex(AggTy, I.getIndices());
3304
3305   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3306   SmallVector<EVT, 4> AggValueVTs;
3307   ComputeValueVTs(TLI, AggTy, AggValueVTs);
3308   SmallVector<EVT, 4> ValValueVTs;
3309   ComputeValueVTs(TLI, ValTy, ValValueVTs);
3310
3311   unsigned NumAggValues = AggValueVTs.size();
3312   unsigned NumValValues = ValValueVTs.size();
3313   SmallVector<SDValue, 4> Values(NumAggValues);
3314
3315   // Ignore an insertvalue that produces an empty object
3316   if (!NumAggValues) {
3317     setValue(&I, DAG.getUNDEF(MVT(MVT::Other)));
3318     return;
3319   }
3320
3321   SDValue Agg = getValue(Op0);
3322   unsigned i = 0;
3323   // Copy the beginning value(s) from the original aggregate.
3324   for (; i != LinearIndex; ++i)
3325     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
3326                 SDValue(Agg.getNode(), Agg.getResNo() + i);
3327   // Copy values from the inserted value(s).
3328   if (NumValValues) {
3329     SDValue Val = getValue(Op1);
3330     for (; i != LinearIndex + NumValValues; ++i)
3331       Values[i] = FromUndef ? DAG.getUNDEF(AggValueVTs[i]) :
3332                   SDValue(Val.getNode(), Val.getResNo() + i - LinearIndex);
3333   }
3334   // Copy remaining value(s) from the original aggregate.
3335   for (; i != NumAggValues; ++i)
3336     Values[i] = IntoUndef ? DAG.getUNDEF(AggValueVTs[i]) :
3337                 SDValue(Agg.getNode(), Agg.getResNo() + i);
3338
3339   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurSDLoc(),
3340                            DAG.getVTList(AggValueVTs), Values));
3341 }
3342
3343 void SelectionDAGBuilder::visitExtractValue(const ExtractValueInst &I) {
3344   const Value *Op0 = I.getOperand(0);
3345   Type *AggTy = Op0->getType();
3346   Type *ValTy = I.getType();
3347   bool OutOfUndef = isa<UndefValue>(Op0);
3348
3349   unsigned LinearIndex = ComputeLinearIndex(AggTy, I.getIndices());
3350
3351   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3352   SmallVector<EVT, 4> ValValueVTs;
3353   ComputeValueVTs(TLI, ValTy, ValValueVTs);
3354
3355   unsigned NumValValues = ValValueVTs.size();
3356
3357   // Ignore a extractvalue that produces an empty object
3358   if (!NumValValues) {
3359     setValue(&I, DAG.getUNDEF(MVT(MVT::Other)));
3360     return;
3361   }
3362
3363   SmallVector<SDValue, 4> Values(NumValValues);
3364
3365   SDValue Agg = getValue(Op0);
3366   // Copy out the selected value(s).
3367   for (unsigned i = LinearIndex; i != LinearIndex + NumValValues; ++i)
3368     Values[i - LinearIndex] =
3369       OutOfUndef ?
3370         DAG.getUNDEF(Agg.getNode()->getValueType(Agg.getResNo() + i)) :
3371         SDValue(Agg.getNode(), Agg.getResNo() + i);
3372
3373   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurSDLoc(),
3374                            DAG.getVTList(ValValueVTs), Values));
3375 }
3376
3377 void SelectionDAGBuilder::visitGetElementPtr(const User &I) {
3378   Value *Op0 = I.getOperand(0);
3379   // Note that the pointer operand may be a vector of pointers. Take the scalar
3380   // element which holds a pointer.
3381   Type *Ty = Op0->getType()->getScalarType();
3382   unsigned AS = Ty->getPointerAddressSpace();
3383   SDValue N = getValue(Op0);
3384
3385   for (GetElementPtrInst::const_op_iterator OI = I.op_begin()+1, E = I.op_end();
3386        OI != E; ++OI) {
3387     const Value *Idx = *OI;
3388     if (StructType *StTy = dyn_cast<StructType>(Ty)) {
3389       unsigned Field = cast<Constant>(Idx)->getUniqueInteger().getZExtValue();
3390       if (Field) {
3391         // N = N + Offset
3392         uint64_t Offset = DL->getStructLayout(StTy)->getElementOffset(Field);
3393         N = DAG.getNode(ISD::ADD, getCurSDLoc(), N.getValueType(), N,
3394                         DAG.getConstant(Offset, N.getValueType()));
3395       }
3396
3397       Ty = StTy->getElementType(Field);
3398     } else {
3399       Ty = cast<SequentialType>(Ty)->getElementType();
3400       MVT PtrTy = DAG.getTargetLoweringInfo().getPointerTy(AS);
3401       unsigned PtrSize = PtrTy.getSizeInBits();
3402       APInt ElementSize(PtrSize, DL->getTypeAllocSize(Ty));
3403
3404       // If this is a constant subscript, handle it quickly.
3405       if (const auto *CI = dyn_cast<ConstantInt>(Idx)) {
3406         if (CI->isZero())
3407           continue;
3408         APInt Offs = ElementSize * CI->getValue().sextOrTrunc(PtrSize);
3409         SDValue OffsVal = DAG.getConstant(Offs, PtrTy);
3410         N = DAG.getNode(ISD::ADD, getCurSDLoc(), N.getValueType(), N, OffsVal);
3411         continue;
3412       }
3413
3414       // N = N + Idx * ElementSize;
3415       SDValue IdxN = getValue(Idx);
3416
3417       // If the index is smaller or larger than intptr_t, truncate or extend
3418       // it.
3419       IdxN = DAG.getSExtOrTrunc(IdxN, getCurSDLoc(), N.getValueType());
3420
3421       // If this is a multiply by a power of two, turn it into a shl
3422       // immediately.  This is a very common case.
3423       if (ElementSize != 1) {
3424         if (ElementSize.isPowerOf2()) {
3425           unsigned Amt = ElementSize.logBase2();
3426           IdxN = DAG.getNode(ISD::SHL, getCurSDLoc(),
3427                              N.getValueType(), IdxN,
3428                              DAG.getConstant(Amt, IdxN.getValueType()));
3429         } else {
3430           SDValue Scale = DAG.getConstant(ElementSize, IdxN.getValueType());
3431           IdxN = DAG.getNode(ISD::MUL, getCurSDLoc(),
3432                              N.getValueType(), IdxN, Scale);
3433         }
3434       }
3435
3436       N = DAG.getNode(ISD::ADD, getCurSDLoc(),
3437                       N.getValueType(), N, IdxN);
3438     }
3439   }
3440
3441   setValue(&I, N);
3442 }
3443
3444 void SelectionDAGBuilder::visitAlloca(const AllocaInst &I) {
3445   // If this is a fixed sized alloca in the entry block of the function,
3446   // allocate it statically on the stack.
3447   if (FuncInfo.StaticAllocaMap.count(&I))
3448     return;   // getValue will auto-populate this.
3449
3450   Type *Ty = I.getAllocatedType();
3451   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3452   uint64_t TySize = TLI.getDataLayout()->getTypeAllocSize(Ty);
3453   unsigned Align =
3454       std::max((unsigned)TLI.getDataLayout()->getPrefTypeAlignment(Ty),
3455                I.getAlignment());
3456
3457   SDValue AllocSize = getValue(I.getArraySize());
3458
3459   EVT IntPtr = TLI.getPointerTy();
3460   if (AllocSize.getValueType() != IntPtr)
3461     AllocSize = DAG.getZExtOrTrunc(AllocSize, getCurSDLoc(), IntPtr);
3462
3463   AllocSize = DAG.getNode(ISD::MUL, getCurSDLoc(), IntPtr,
3464                           AllocSize,
3465                           DAG.getConstant(TySize, IntPtr));
3466
3467   // Handle alignment.  If the requested alignment is less than or equal to
3468   // the stack alignment, ignore it.  If the size is greater than or equal to
3469   // the stack alignment, we note this in the DYNAMIC_STACKALLOC node.
3470   unsigned StackAlign =
3471       DAG.getSubtarget().getFrameLowering()->getStackAlignment();
3472   if (Align <= StackAlign)
3473     Align = 0;
3474
3475   // Round the size of the allocation up to the stack alignment size
3476   // by add SA-1 to the size.
3477   AllocSize = DAG.getNode(ISD::ADD, getCurSDLoc(),
3478                           AllocSize.getValueType(), AllocSize,
3479                           DAG.getIntPtrConstant(StackAlign-1));
3480
3481   // Mask out the low bits for alignment purposes.
3482   AllocSize = DAG.getNode(ISD::AND, getCurSDLoc(),
3483                           AllocSize.getValueType(), AllocSize,
3484                           DAG.getIntPtrConstant(~(uint64_t)(StackAlign-1)));
3485
3486   SDValue Ops[] = { getRoot(), AllocSize, DAG.getIntPtrConstant(Align) };
3487   SDVTList VTs = DAG.getVTList(AllocSize.getValueType(), MVT::Other);
3488   SDValue DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, getCurSDLoc(), VTs, Ops);
3489   setValue(&I, DSA);
3490   DAG.setRoot(DSA.getValue(1));
3491
3492   assert(FuncInfo.MF->getFrameInfo()->hasVarSizedObjects());
3493 }
3494
3495 void SelectionDAGBuilder::visitLoad(const LoadInst &I) {
3496   if (I.isAtomic())
3497     return visitAtomicLoad(I);
3498
3499   const Value *SV = I.getOperand(0);
3500   SDValue Ptr = getValue(SV);
3501
3502   Type *Ty = I.getType();
3503
3504   bool isVolatile = I.isVolatile();
3505   bool isNonTemporal = I.getMetadata(LLVMContext::MD_nontemporal) != nullptr;
3506   bool isInvariant = I.getMetadata(LLVMContext::MD_invariant_load) != nullptr;
3507   unsigned Alignment = I.getAlignment();
3508
3509   AAMDNodes AAInfo;
3510   I.getAAMetadata(AAInfo);
3511   const MDNode *Ranges = I.getMetadata(LLVMContext::MD_range);
3512
3513   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3514   SmallVector<EVT, 4> ValueVTs;
3515   SmallVector<uint64_t, 4> Offsets;
3516   ComputeValueVTs(TLI, Ty, ValueVTs, &Offsets);
3517   unsigned NumValues = ValueVTs.size();
3518   if (NumValues == 0)
3519     return;
3520
3521   SDValue Root;
3522   bool ConstantMemory = false;
3523   if (isVolatile || NumValues > MaxParallelChains)
3524     // Serialize volatile loads with other side effects.
3525     Root = getRoot();
3526   else if (AA->pointsToConstantMemory(
3527              AliasAnalysis::Location(SV, AA->getTypeStoreSize(Ty), AAInfo))) {
3528     // Do not serialize (non-volatile) loads of constant memory with anything.
3529     Root = DAG.getEntryNode();
3530     ConstantMemory = true;
3531   } else {
3532     // Do not serialize non-volatile loads against each other.
3533     Root = DAG.getRoot();
3534   }
3535
3536   if (isVolatile)
3537     Root = TLI.prepareVolatileOrAtomicLoad(Root, getCurSDLoc(), DAG);
3538
3539   SmallVector<SDValue, 4> Values(NumValues);
3540   SmallVector<SDValue, 4> Chains(std::min(unsigned(MaxParallelChains),
3541                                           NumValues));
3542   EVT PtrVT = Ptr.getValueType();
3543   unsigned ChainI = 0;
3544   for (unsigned i = 0; i != NumValues; ++i, ++ChainI) {
3545     // Serializing loads here may result in excessive register pressure, and
3546     // TokenFactor places arbitrary choke points on the scheduler. SD scheduling
3547     // could recover a bit by hoisting nodes upward in the chain by recognizing
3548     // they are side-effect free or do not alias. The optimizer should really
3549     // avoid this case by converting large object/array copies to llvm.memcpy
3550     // (MaxParallelChains should always remain as failsafe).
3551     if (ChainI == MaxParallelChains) {
3552       assert(PendingLoads.empty() && "PendingLoads must be serialized first");
3553       SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other,
3554                                   makeArrayRef(Chains.data(), ChainI));
3555       Root = Chain;
3556       ChainI = 0;
3557     }
3558     SDValue A = DAG.getNode(ISD::ADD, getCurSDLoc(),
3559                             PtrVT, Ptr,
3560                             DAG.getConstant(Offsets[i], PtrVT));
3561     SDValue L = DAG.getLoad(ValueVTs[i], getCurSDLoc(), Root,
3562                             A, MachinePointerInfo(SV, Offsets[i]), isVolatile,
3563                             isNonTemporal, isInvariant, Alignment, AAInfo,
3564                             Ranges);
3565
3566     Values[i] = L;
3567     Chains[ChainI] = L.getValue(1);
3568   }
3569
3570   if (!ConstantMemory) {
3571     SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other,
3572                                 makeArrayRef(Chains.data(), ChainI));
3573     if (isVolatile)
3574       DAG.setRoot(Chain);
3575     else
3576       PendingLoads.push_back(Chain);
3577   }
3578
3579   setValue(&I, DAG.getNode(ISD::MERGE_VALUES, getCurSDLoc(),
3580                            DAG.getVTList(ValueVTs), Values));
3581 }
3582
3583 void SelectionDAGBuilder::visitStore(const StoreInst &I) {
3584   if (I.isAtomic())
3585     return visitAtomicStore(I);
3586
3587   const Value *SrcV = I.getOperand(0);
3588   const Value *PtrV = I.getOperand(1);
3589
3590   SmallVector<EVT, 4> ValueVTs;
3591   SmallVector<uint64_t, 4> Offsets;
3592   ComputeValueVTs(DAG.getTargetLoweringInfo(), SrcV->getType(),
3593                   ValueVTs, &Offsets);
3594   unsigned NumValues = ValueVTs.size();
3595   if (NumValues == 0)
3596     return;
3597
3598   // Get the lowered operands. Note that we do this after
3599   // checking if NumResults is zero, because with zero results
3600   // the operands won't have values in the map.
3601   SDValue Src = getValue(SrcV);
3602   SDValue Ptr = getValue(PtrV);
3603
3604   SDValue Root = getRoot();
3605   SmallVector<SDValue, 4> Chains(std::min(unsigned(MaxParallelChains),
3606                                           NumValues));
3607   EVT PtrVT = Ptr.getValueType();
3608   bool isVolatile = I.isVolatile();
3609   bool isNonTemporal = I.getMetadata(LLVMContext::MD_nontemporal) != nullptr;
3610   unsigned Alignment = I.getAlignment();
3611
3612   AAMDNodes AAInfo;
3613   I.getAAMetadata(AAInfo);
3614
3615   unsigned ChainI = 0;
3616   for (unsigned i = 0; i != NumValues; ++i, ++ChainI) {
3617     // See visitLoad comments.
3618     if (ChainI == MaxParallelChains) {
3619       SDValue Chain = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other,
3620                                   makeArrayRef(Chains.data(), ChainI));
3621       Root = Chain;
3622       ChainI = 0;
3623     }
3624     SDValue Add = DAG.getNode(ISD::ADD, getCurSDLoc(), PtrVT, Ptr,
3625                               DAG.getConstant(Offsets[i], PtrVT));
3626     SDValue St = DAG.getStore(Root, getCurSDLoc(),
3627                               SDValue(Src.getNode(), Src.getResNo() + i),
3628                               Add, MachinePointerInfo(PtrV, Offsets[i]),
3629                               isVolatile, isNonTemporal, Alignment, AAInfo);
3630     Chains[ChainI] = St;
3631   }
3632
3633   SDValue StoreNode = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other,
3634                                   makeArrayRef(Chains.data(), ChainI));
3635   DAG.setRoot(StoreNode);
3636 }
3637
3638 void SelectionDAGBuilder::visitMaskedStore(const CallInst &I) {
3639   SDLoc sdl = getCurSDLoc();
3640
3641   // llvm.masked.store.*(Src0, Ptr, alignemt, Mask)
3642   Value  *PtrOperand = I.getArgOperand(1);
3643   SDValue Ptr = getValue(PtrOperand);
3644   SDValue Src0 = getValue(I.getArgOperand(0));
3645   SDValue Mask = getValue(I.getArgOperand(3));
3646   EVT VT = Src0.getValueType();
3647   unsigned Alignment = (cast<ConstantInt>(I.getArgOperand(2)))->getZExtValue();
3648   if (!Alignment)
3649     Alignment = DAG.getEVTAlignment(VT);
3650
3651   AAMDNodes AAInfo;
3652   I.getAAMetadata(AAInfo);
3653
3654   MachineMemOperand *MMO =
3655     DAG.getMachineFunction().
3656     getMachineMemOperand(MachinePointerInfo(PtrOperand),
3657                           MachineMemOperand::MOStore,  VT.getStoreSize(),
3658                           Alignment, AAInfo);
3659   SDValue StoreNode = DAG.getMaskedStore(getRoot(), sdl, Src0, Ptr, Mask, VT,
3660                                          MMO, false);
3661   DAG.setRoot(StoreNode);
3662   setValue(&I, StoreNode);
3663 }
3664
3665 void SelectionDAGBuilder::visitMaskedLoad(const CallInst &I) {
3666   SDLoc sdl = getCurSDLoc();
3667
3668   // @llvm.masked.load.*(Ptr, alignment, Mask, Src0)
3669   Value  *PtrOperand = I.getArgOperand(0);
3670   SDValue Ptr = getValue(PtrOperand);
3671   SDValue Src0 = getValue(I.getArgOperand(3));
3672   SDValue Mask = getValue(I.getArgOperand(2));
3673
3674   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3675   EVT VT = TLI.getValueType(I.getType());
3676   unsigned Alignment = (cast<ConstantInt>(I.getArgOperand(1)))->getZExtValue();
3677   if (!Alignment)
3678     Alignment = DAG.getEVTAlignment(VT);
3679
3680   AAMDNodes AAInfo;
3681   I.getAAMetadata(AAInfo);
3682   const MDNode *Ranges = I.getMetadata(LLVMContext::MD_range);
3683
3684   SDValue InChain = DAG.getRoot();
3685   if (AA->pointsToConstantMemory(
3686       AliasAnalysis::Location(PtrOperand,
3687                               AA->getTypeStoreSize(I.getType()),
3688                               AAInfo))) {
3689     // Do not serialize (non-volatile) loads of constant memory with anything.
3690     InChain = DAG.getEntryNode();
3691   }
3692
3693   MachineMemOperand *MMO =
3694     DAG.getMachineFunction().
3695     getMachineMemOperand(MachinePointerInfo(PtrOperand),
3696                           MachineMemOperand::MOLoad,  VT.getStoreSize(),
3697                           Alignment, AAInfo, Ranges);
3698
3699   SDValue Load = DAG.getMaskedLoad(VT, sdl, InChain, Ptr, Mask, Src0, VT, MMO,
3700                                    ISD::NON_EXTLOAD);
3701   SDValue OutChain = Load.getValue(1);
3702   DAG.setRoot(OutChain);
3703   setValue(&I, Load);
3704 }
3705
3706 void SelectionDAGBuilder::visitAtomicCmpXchg(const AtomicCmpXchgInst &I) {
3707   SDLoc dl = getCurSDLoc();
3708   AtomicOrdering SuccessOrder = I.getSuccessOrdering();
3709   AtomicOrdering FailureOrder = I.getFailureOrdering();
3710   SynchronizationScope Scope = I.getSynchScope();
3711
3712   SDValue InChain = getRoot();
3713
3714   MVT MemVT = getValue(I.getCompareOperand()).getSimpleValueType();
3715   SDVTList VTs = DAG.getVTList(MemVT, MVT::i1, MVT::Other);
3716   SDValue L = DAG.getAtomicCmpSwap(
3717       ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, dl, MemVT, VTs, InChain,
3718       getValue(I.getPointerOperand()), getValue(I.getCompareOperand()),
3719       getValue(I.getNewValOperand()), MachinePointerInfo(I.getPointerOperand()),
3720       /*Alignment=*/ 0, SuccessOrder, FailureOrder, Scope);
3721
3722   SDValue OutChain = L.getValue(2);
3723
3724   setValue(&I, L);
3725   DAG.setRoot(OutChain);
3726 }
3727
3728 void SelectionDAGBuilder::visitAtomicRMW(const AtomicRMWInst &I) {
3729   SDLoc dl = getCurSDLoc();
3730   ISD::NodeType NT;
3731   switch (I.getOperation()) {
3732   default: llvm_unreachable("Unknown atomicrmw operation");
3733   case AtomicRMWInst::Xchg: NT = ISD::ATOMIC_SWAP; break;
3734   case AtomicRMWInst::Add:  NT = ISD::ATOMIC_LOAD_ADD; break;
3735   case AtomicRMWInst::Sub:  NT = ISD::ATOMIC_LOAD_SUB; break;
3736   case AtomicRMWInst::And:  NT = ISD::ATOMIC_LOAD_AND; break;
3737   case AtomicRMWInst::Nand: NT = ISD::ATOMIC_LOAD_NAND; break;
3738   case AtomicRMWInst::Or:   NT = ISD::ATOMIC_LOAD_OR; break;
3739   case AtomicRMWInst::Xor:  NT = ISD::ATOMIC_LOAD_XOR; break;
3740   case AtomicRMWInst::Max:  NT = ISD::ATOMIC_LOAD_MAX; break;
3741   case AtomicRMWInst::Min:  NT = ISD::ATOMIC_LOAD_MIN; break;
3742   case AtomicRMWInst::UMax: NT = ISD::ATOMIC_LOAD_UMAX; break;
3743   case AtomicRMWInst::UMin: NT = ISD::ATOMIC_LOAD_UMIN; break;
3744   }
3745   AtomicOrdering Order = I.getOrdering();
3746   SynchronizationScope Scope = I.getSynchScope();
3747
3748   SDValue InChain = getRoot();
3749
3750   SDValue L =
3751     DAG.getAtomic(NT, dl,
3752                   getValue(I.getValOperand()).getSimpleValueType(),
3753                   InChain,
3754                   getValue(I.getPointerOperand()),
3755                   getValue(I.getValOperand()),
3756                   I.getPointerOperand(),
3757                   /* Alignment=*/ 0, Order, Scope);
3758
3759   SDValue OutChain = L.getValue(1);
3760
3761   setValue(&I, L);
3762   DAG.setRoot(OutChain);
3763 }
3764
3765 void SelectionDAGBuilder::visitFence(const FenceInst &I) {
3766   SDLoc dl = getCurSDLoc();
3767   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3768   SDValue Ops[3];
3769   Ops[0] = getRoot();
3770   Ops[1] = DAG.getConstant(I.getOrdering(), TLI.getPointerTy());
3771   Ops[2] = DAG.getConstant(I.getSynchScope(), TLI.getPointerTy());
3772   DAG.setRoot(DAG.getNode(ISD::ATOMIC_FENCE, dl, MVT::Other, Ops));
3773 }
3774
3775 void SelectionDAGBuilder::visitAtomicLoad(const LoadInst &I) {
3776   SDLoc dl = getCurSDLoc();
3777   AtomicOrdering Order = I.getOrdering();
3778   SynchronizationScope Scope = I.getSynchScope();
3779
3780   SDValue InChain = getRoot();
3781
3782   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3783   EVT VT = TLI.getValueType(I.getType());
3784
3785   if (I.getAlignment() < VT.getSizeInBits() / 8)
3786     report_fatal_error("Cannot generate unaligned atomic load");
3787
3788   MachineMemOperand *MMO =
3789       DAG.getMachineFunction().
3790       getMachineMemOperand(MachinePointerInfo(I.getPointerOperand()),
3791                            MachineMemOperand::MOVolatile |
3792                            MachineMemOperand::MOLoad,
3793                            VT.getStoreSize(),
3794                            I.getAlignment() ? I.getAlignment() :
3795                                               DAG.getEVTAlignment(VT));
3796
3797   InChain = TLI.prepareVolatileOrAtomicLoad(InChain, dl, DAG);
3798   SDValue L =
3799       DAG.getAtomic(ISD::ATOMIC_LOAD, dl, VT, VT, InChain,
3800                     getValue(I.getPointerOperand()), MMO,
3801                     Order, Scope);
3802
3803   SDValue OutChain = L.getValue(1);
3804
3805   setValue(&I, L);
3806   DAG.setRoot(OutChain);
3807 }
3808
3809 void SelectionDAGBuilder::visitAtomicStore(const StoreInst &I) {
3810   SDLoc dl = getCurSDLoc();
3811
3812   AtomicOrdering Order = I.getOrdering();
3813   SynchronizationScope Scope = I.getSynchScope();
3814
3815   SDValue InChain = getRoot();
3816
3817   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3818   EVT VT = TLI.getValueType(I.getValueOperand()->getType());
3819
3820   if (I.getAlignment() < VT.getSizeInBits() / 8)
3821     report_fatal_error("Cannot generate unaligned atomic store");
3822
3823   SDValue OutChain =
3824     DAG.getAtomic(ISD::ATOMIC_STORE, dl, VT,
3825                   InChain,
3826                   getValue(I.getPointerOperand()),
3827                   getValue(I.getValueOperand()),
3828                   I.getPointerOperand(), I.getAlignment(),
3829                   Order, Scope);
3830
3831   DAG.setRoot(OutChain);
3832 }
3833
3834 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
3835 /// node.
3836 void SelectionDAGBuilder::visitTargetIntrinsic(const CallInst &I,
3837                                                unsigned Intrinsic) {
3838   bool HasChain = !I.doesNotAccessMemory();
3839   bool OnlyLoad = HasChain && I.onlyReadsMemory();
3840
3841   // Build the operand list.
3842   SmallVector<SDValue, 8> Ops;
3843   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
3844     if (OnlyLoad) {
3845       // We don't need to serialize loads against other loads.
3846       Ops.push_back(DAG.getRoot());
3847     } else {
3848       Ops.push_back(getRoot());
3849     }
3850   }
3851
3852   // Info is set by getTgtMemInstrinsic
3853   TargetLowering::IntrinsicInfo Info;
3854   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3855   bool IsTgtIntrinsic = TLI.getTgtMemIntrinsic(Info, I, Intrinsic);
3856
3857   // Add the intrinsic ID as an integer operand if it's not a target intrinsic.
3858   if (!IsTgtIntrinsic || Info.opc == ISD::INTRINSIC_VOID ||
3859       Info.opc == ISD::INTRINSIC_W_CHAIN)
3860     Ops.push_back(DAG.getTargetConstant(Intrinsic, TLI.getPointerTy()));
3861
3862   // Add all operands of the call to the operand list.
3863   for (unsigned i = 0, e = I.getNumArgOperands(); i != e; ++i) {
3864     SDValue Op = getValue(I.getArgOperand(i));
3865     Ops.push_back(Op);
3866   }
3867
3868   SmallVector<EVT, 4> ValueVTs;
3869   ComputeValueVTs(TLI, I.getType(), ValueVTs);
3870
3871   if (HasChain)
3872     ValueVTs.push_back(MVT::Other);
3873
3874   SDVTList VTs = DAG.getVTList(ValueVTs);
3875
3876   // Create the node.
3877   SDValue Result;
3878   if (IsTgtIntrinsic) {
3879     // This is target intrinsic that touches memory
3880     Result = DAG.getMemIntrinsicNode(Info.opc, getCurSDLoc(),
3881                                      VTs, Ops, Info.memVT,
3882                                    MachinePointerInfo(Info.ptrVal, Info.offset),
3883                                      Info.align, Info.vol,
3884                                      Info.readMem, Info.writeMem, Info.size);
3885   } else if (!HasChain) {
3886     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, getCurSDLoc(), VTs, Ops);
3887   } else if (!I.getType()->isVoidTy()) {
3888     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, getCurSDLoc(), VTs, Ops);
3889   } else {
3890     Result = DAG.getNode(ISD::INTRINSIC_VOID, getCurSDLoc(), VTs, Ops);
3891   }
3892
3893   if (HasChain) {
3894     SDValue Chain = Result.getValue(Result.getNode()->getNumValues()-1);
3895     if (OnlyLoad)
3896       PendingLoads.push_back(Chain);
3897     else
3898       DAG.setRoot(Chain);
3899   }
3900
3901   if (!I.getType()->isVoidTy()) {
3902     if (VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
3903       EVT VT = TLI.getValueType(PTy);
3904       Result = DAG.getNode(ISD::BITCAST, getCurSDLoc(), VT, Result);
3905     }
3906
3907     setValue(&I, Result);
3908   }
3909 }
3910
3911 /// GetSignificand - Get the significand and build it into a floating-point
3912 /// number with exponent of 1:
3913 ///
3914 ///   Op = (Op & 0x007fffff) | 0x3f800000;
3915 ///
3916 /// where Op is the hexadecimal representation of floating point value.
3917 static SDValue
3918 GetSignificand(SelectionDAG &DAG, SDValue Op, SDLoc dl) {
3919   SDValue t1 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3920                            DAG.getConstant(0x007fffff, MVT::i32));
3921   SDValue t2 = DAG.getNode(ISD::OR, dl, MVT::i32, t1,
3922                            DAG.getConstant(0x3f800000, MVT::i32));
3923   return DAG.getNode(ISD::BITCAST, dl, MVT::f32, t2);
3924 }
3925
3926 /// GetExponent - Get the exponent:
3927 ///
3928 ///   (float)(int)(((Op & 0x7f800000) >> 23) - 127);
3929 ///
3930 /// where Op is the hexadecimal representation of floating point value.
3931 static SDValue
3932 GetExponent(SelectionDAG &DAG, SDValue Op, const TargetLowering &TLI,
3933             SDLoc dl) {
3934   SDValue t0 = DAG.getNode(ISD::AND, dl, MVT::i32, Op,
3935                            DAG.getConstant(0x7f800000, MVT::i32));
3936   SDValue t1 = DAG.getNode(ISD::SRL, dl, MVT::i32, t0,
3937                            DAG.getConstant(23, TLI.getPointerTy()));
3938   SDValue t2 = DAG.getNode(ISD::SUB, dl, MVT::i32, t1,
3939                            DAG.getConstant(127, MVT::i32));
3940   return DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, t2);
3941 }
3942
3943 /// getF32Constant - Get 32-bit floating point constant.
3944 static SDValue
3945 getF32Constant(SelectionDAG &DAG, unsigned Flt) {
3946   return DAG.getConstantFP(APFloat(APFloat::IEEEsingle, APInt(32, Flt)),
3947                            MVT::f32);
3948 }
3949
3950 static SDValue getLimitedPrecisionExp2(SDValue t0, SDLoc dl,
3951                                        SelectionDAG &DAG) {
3952   //   IntegerPartOfX = ((int32_t)(t0);
3953   SDValue IntegerPartOfX = DAG.getNode(ISD::FP_TO_SINT, dl, MVT::i32, t0);
3954
3955   //   FractionalPartOfX = t0 - (float)IntegerPartOfX;
3956   SDValue t1 = DAG.getNode(ISD::SINT_TO_FP, dl, MVT::f32, IntegerPartOfX);
3957   SDValue X = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0, t1);
3958
3959   //   IntegerPartOfX <<= 23;
3960   IntegerPartOfX = DAG.getNode(
3961       ISD::SHL, dl, MVT::i32, IntegerPartOfX,
3962       DAG.getConstant(23, DAG.getTargetLoweringInfo().getPointerTy()));
3963
3964   SDValue TwoToFractionalPartOfX;
3965   if (LimitFloatPrecision <= 6) {
3966     // For floating-point precision of 6:
3967     //
3968     //   TwoToFractionalPartOfX =
3969     //     0.997535578f +
3970     //       (0.735607626f + 0.252464424f * x) * x;
3971     //
3972     // error 0.0144103317, which is 6 bits
3973     SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3974                              getF32Constant(DAG, 0x3e814304));
3975     SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3976                              getF32Constant(DAG, 0x3f3c50c8));
3977     SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3978     TwoToFractionalPartOfX = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3979                                          getF32Constant(DAG, 0x3f7f5e7e));
3980   } else if (LimitFloatPrecision <= 12) {
3981     // For floating-point precision of 12:
3982     //
3983     //   TwoToFractionalPartOfX =
3984     //     0.999892986f +
3985     //       (0.696457318f +
3986     //         (0.224338339f + 0.792043434e-1f * x) * x) * x;
3987     //
3988     // error 0.000107046256, which is 13 to 14 bits
3989     SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
3990                              getF32Constant(DAG, 0x3da235e3));
3991     SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
3992                              getF32Constant(DAG, 0x3e65b8f3));
3993     SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
3994     SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
3995                              getF32Constant(DAG, 0x3f324b07));
3996     SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
3997     TwoToFractionalPartOfX = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
3998                                          getF32Constant(DAG, 0x3f7ff8fd));
3999   } else { // LimitFloatPrecision <= 18
4000     // For floating-point precision of 18:
4001     //
4002     //   TwoToFractionalPartOfX =
4003     //     0.999999982f +
4004     //       (0.693148872f +
4005     //         (0.240227044f +
4006     //           (0.554906021e-1f +
4007     //             (0.961591928e-2f +
4008     //               (0.136028312e-2f + 0.157059148e-3f *x)*x)*x)*x)*x)*x;
4009     // error 2.47208000*10^(-7), which is better than 18 bits
4010     SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4011                              getF32Constant(DAG, 0x3924b03e));
4012     SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
4013                              getF32Constant(DAG, 0x3ab24b87));
4014     SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
4015     SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
4016                              getF32Constant(DAG, 0x3c1d8c17));
4017     SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
4018     SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
4019                              getF32Constant(DAG, 0x3d634a1d));
4020     SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
4021     SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
4022                              getF32Constant(DAG, 0x3e75fe14));
4023     SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
4024     SDValue t11 = DAG.getNode(ISD::FADD, dl, MVT::f32, t10,
4025                               getF32Constant(DAG, 0x3f317234));
4026     SDValue t12 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t11, X);
4027     TwoToFractionalPartOfX = DAG.getNode(ISD::FADD, dl, MVT::f32, t12,
4028                                          getF32Constant(DAG, 0x3f800000));
4029   }
4030
4031   // Add the exponent into the result in integer domain.
4032   SDValue t13 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, TwoToFractionalPartOfX);
4033   return DAG.getNode(ISD::BITCAST, dl, MVT::f32,
4034                      DAG.getNode(ISD::ADD, dl, MVT::i32, t13, IntegerPartOfX));
4035 }
4036
4037 /// expandExp - Lower an exp intrinsic. Handles the special sequences for
4038 /// limited-precision mode.
4039 static SDValue expandExp(SDLoc dl, SDValue Op, SelectionDAG &DAG,
4040                          const TargetLowering &TLI) {
4041   if (Op.getValueType() == MVT::f32 &&
4042       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
4043
4044     // Put the exponent in the right bit position for later addition to the
4045     // final result:
4046     //
4047     //   #define LOG2OFe 1.4426950f
4048     //   t0 = Op * LOG2OFe
4049     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, Op,
4050                              getF32Constant(DAG, 0x3fb8aa3b));
4051     return getLimitedPrecisionExp2(t0, dl, DAG);
4052   }
4053
4054   // No special expansion.
4055   return DAG.getNode(ISD::FEXP, dl, Op.getValueType(), Op);
4056 }
4057
4058 /// expandLog - Lower a log intrinsic. Handles the special sequences for
4059 /// limited-precision mode.
4060 static SDValue expandLog(SDLoc dl, SDValue Op, SelectionDAG &DAG,
4061                          const TargetLowering &TLI) {
4062   if (Op.getValueType() == MVT::f32 &&
4063       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
4064     SDValue Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Op);
4065
4066     // Scale the exponent by log(2) [0.69314718f].
4067     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
4068     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
4069                                         getF32Constant(DAG, 0x3f317218));
4070
4071     // Get the significand and build it into a floating-point number with
4072     // exponent of 1.
4073     SDValue X = GetSignificand(DAG, Op1, dl);
4074
4075     SDValue LogOfMantissa;
4076     if (LimitFloatPrecision <= 6) {
4077       // For floating-point precision of 6:
4078       //
4079       //   LogofMantissa =
4080       //     -1.1609546f +
4081       //       (1.4034025f - 0.23903021f * x) * x;
4082       //
4083       // error 0.0034276066, which is better than 8 bits
4084       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4085                                getF32Constant(DAG, 0xbe74c456));
4086       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
4087                                getF32Constant(DAG, 0x3fb3a2b1));
4088       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
4089       LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
4090                                   getF32Constant(DAG, 0x3f949a29));
4091     } else if (LimitFloatPrecision <= 12) {
4092       // For floating-point precision of 12:
4093       //
4094       //   LogOfMantissa =
4095       //     -1.7417939f +
4096       //       (2.8212026f +
4097       //         (-1.4699568f +
4098       //           (0.44717955f - 0.56570851e-1f * x) * x) * x) * x;
4099       //
4100       // error 0.000061011436, which is 14 bits
4101       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4102                                getF32Constant(DAG, 0xbd67b6d6));
4103       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
4104                                getF32Constant(DAG, 0x3ee4f4b8));
4105       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
4106       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
4107                                getF32Constant(DAG, 0x3fbc278b));
4108       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
4109       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
4110                                getF32Constant(DAG, 0x40348e95));
4111       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
4112       LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
4113                                   getF32Constant(DAG, 0x3fdef31a));
4114     } else { // LimitFloatPrecision <= 18
4115       // For floating-point precision of 18:
4116       //
4117       //   LogOfMantissa =
4118       //     -2.1072184f +
4119       //       (4.2372794f +
4120       //         (-3.7029485f +
4121       //           (2.2781945f +
4122       //             (-0.87823314f +
4123       //               (0.19073739f - 0.17809712e-1f * x) * x) * x) * x) * x)*x;
4124       //
4125       // error 0.0000023660568, which is better than 18 bits
4126       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4127                                getF32Constant(DAG, 0xbc91e5ac));
4128       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
4129                                getF32Constant(DAG, 0x3e4350aa));
4130       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
4131       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
4132                                getF32Constant(DAG, 0x3f60d3e3));
4133       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
4134       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
4135                                getF32Constant(DAG, 0x4011cdf0));
4136       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
4137       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
4138                                getF32Constant(DAG, 0x406cfd1c));
4139       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
4140       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
4141                                getF32Constant(DAG, 0x408797cb));
4142       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
4143       LogOfMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
4144                                   getF32Constant(DAG, 0x4006dcab));
4145     }
4146
4147     return DAG.getNode(ISD::FADD, dl, MVT::f32, LogOfExponent, LogOfMantissa);
4148   }
4149
4150   // No special expansion.
4151   return DAG.getNode(ISD::FLOG, dl, Op.getValueType(), Op);
4152 }
4153
4154 /// expandLog2 - Lower a log2 intrinsic. Handles the special sequences for
4155 /// limited-precision mode.
4156 static SDValue expandLog2(SDLoc dl, SDValue Op, SelectionDAG &DAG,
4157                           const TargetLowering &TLI) {
4158   if (Op.getValueType() == MVT::f32 &&
4159       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
4160     SDValue Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Op);
4161
4162     // Get the exponent.
4163     SDValue LogOfExponent = GetExponent(DAG, Op1, TLI, dl);
4164
4165     // Get the significand and build it into a floating-point number with
4166     // exponent of 1.
4167     SDValue X = GetSignificand(DAG, Op1, dl);
4168
4169     // Different possible minimax approximations of significand in
4170     // floating-point for various degrees of accuracy over [1,2].
4171     SDValue Log2ofMantissa;
4172     if (LimitFloatPrecision <= 6) {
4173       // For floating-point precision of 6:
4174       //
4175       //   Log2ofMantissa = -1.6749035f + (2.0246817f - .34484768f * x) * x;
4176       //
4177       // error 0.0049451742, which is more than 7 bits
4178       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4179                                getF32Constant(DAG, 0xbeb08fe0));
4180       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
4181                                getF32Constant(DAG, 0x40019463));
4182       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
4183       Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
4184                                    getF32Constant(DAG, 0x3fd6633d));
4185     } else if (LimitFloatPrecision <= 12) {
4186       // For floating-point precision of 12:
4187       //
4188       //   Log2ofMantissa =
4189       //     -2.51285454f +
4190       //       (4.07009056f +
4191       //         (-2.12067489f +
4192       //           (.645142248f - 0.816157886e-1f * x) * x) * x) * x;
4193       //
4194       // error 0.0000876136000, which is better than 13 bits
4195       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4196                                getF32Constant(DAG, 0xbda7262e));
4197       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
4198                                getF32Constant(DAG, 0x3f25280b));
4199       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
4200       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
4201                                getF32Constant(DAG, 0x4007b923));
4202       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
4203       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
4204                                getF32Constant(DAG, 0x40823e2f));
4205       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
4206       Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
4207                                    getF32Constant(DAG, 0x4020d29c));
4208     } else { // LimitFloatPrecision <= 18
4209       // For floating-point precision of 18:
4210       //
4211       //   Log2ofMantissa =
4212       //     -3.0400495f +
4213       //       (6.1129976f +
4214       //         (-5.3420409f +
4215       //           (3.2865683f +
4216       //             (-1.2669343f +
4217       //               (0.27515199f -
4218       //                 0.25691327e-1f * x) * x) * x) * x) * x) * x;
4219       //
4220       // error 0.0000018516, which is better than 18 bits
4221       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4222                                getF32Constant(DAG, 0xbcd2769e));
4223       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
4224                                getF32Constant(DAG, 0x3e8ce0b9));
4225       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
4226       SDValue t3 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
4227                                getF32Constant(DAG, 0x3fa22ae7));
4228       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
4229       SDValue t5 = DAG.getNode(ISD::FADD, dl, MVT::f32, t4,
4230                                getF32Constant(DAG, 0x40525723));
4231       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
4232       SDValue t7 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t6,
4233                                getF32Constant(DAG, 0x40aaf200));
4234       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
4235       SDValue t9 = DAG.getNode(ISD::FADD, dl, MVT::f32, t8,
4236                                getF32Constant(DAG, 0x40c39dad));
4237       SDValue t10 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t9, X);
4238       Log2ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t10,
4239                                    getF32Constant(DAG, 0x4042902c));
4240     }
4241
4242     return DAG.getNode(ISD::FADD, dl, MVT::f32, LogOfExponent, Log2ofMantissa);
4243   }
4244
4245   // No special expansion.
4246   return DAG.getNode(ISD::FLOG2, dl, Op.getValueType(), Op);
4247 }
4248
4249 /// expandLog10 - Lower a log10 intrinsic. Handles the special sequences for
4250 /// limited-precision mode.
4251 static SDValue expandLog10(SDLoc dl, SDValue Op, SelectionDAG &DAG,
4252                            const TargetLowering &TLI) {
4253   if (Op.getValueType() == MVT::f32 &&
4254       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
4255     SDValue Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::i32, Op);
4256
4257     // Scale the exponent by log10(2) [0.30102999f].
4258     SDValue Exp = GetExponent(DAG, Op1, TLI, dl);
4259     SDValue LogOfExponent = DAG.getNode(ISD::FMUL, dl, MVT::f32, Exp,
4260                                         getF32Constant(DAG, 0x3e9a209a));
4261
4262     // Get the significand and build it into a floating-point number with
4263     // exponent of 1.
4264     SDValue X = GetSignificand(DAG, Op1, dl);
4265
4266     SDValue Log10ofMantissa;
4267     if (LimitFloatPrecision <= 6) {
4268       // For floating-point precision of 6:
4269       //
4270       //   Log10ofMantissa =
4271       //     -0.50419619f +
4272       //       (0.60948995f - 0.10380950f * x) * x;
4273       //
4274       // error 0.0014886165, which is 6 bits
4275       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4276                                getF32Constant(DAG, 0xbdd49a13));
4277       SDValue t1 = DAG.getNode(ISD::FADD, dl, MVT::f32, t0,
4278                                getF32Constant(DAG, 0x3f1c0789));
4279       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
4280       Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t2,
4281                                     getF32Constant(DAG, 0x3f011300));
4282     } else if (LimitFloatPrecision <= 12) {
4283       // For floating-point precision of 12:
4284       //
4285       //   Log10ofMantissa =
4286       //     -0.64831180f +
4287       //       (0.91751397f +
4288       //         (-0.31664806f + 0.47637168e-1f * x) * x) * x;
4289       //
4290       // error 0.00019228036, which is better than 12 bits
4291       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4292                                getF32Constant(DAG, 0x3d431f31));
4293       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
4294                                getF32Constant(DAG, 0x3ea21fb2));
4295       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
4296       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
4297                                getF32Constant(DAG, 0x3f6ae232));
4298       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
4299       Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
4300                                     getF32Constant(DAG, 0x3f25f7c3));
4301     } else { // LimitFloatPrecision <= 18
4302       // For floating-point precision of 18:
4303       //
4304       //   Log10ofMantissa =
4305       //     -0.84299375f +
4306       //       (1.5327582f +
4307       //         (-1.0688956f +
4308       //           (0.49102474f +
4309       //             (-0.12539807f + 0.13508273e-1f * x) * x) * x) * x) * x;
4310       //
4311       // error 0.0000037995730, which is better than 18 bits
4312       SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, X,
4313                                getF32Constant(DAG, 0x3c5d51ce));
4314       SDValue t1 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t0,
4315                                getF32Constant(DAG, 0x3e00685a));
4316       SDValue t2 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t1, X);
4317       SDValue t3 = DAG.getNode(ISD::FADD, dl, MVT::f32, t2,
4318                                getF32Constant(DAG, 0x3efb6798));
4319       SDValue t4 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t3, X);
4320       SDValue t5 = DAG.getNode(ISD::FSUB, dl, MVT::f32, t4,
4321                                getF32Constant(DAG, 0x3f88d192));
4322       SDValue t6 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t5, X);
4323       SDValue t7 = DAG.getNode(ISD::FADD, dl, MVT::f32, t6,
4324                                getF32Constant(DAG, 0x3fc4316c));
4325       SDValue t8 = DAG.getNode(ISD::FMUL, dl, MVT::f32, t7, X);
4326       Log10ofMantissa = DAG.getNode(ISD::FSUB, dl, MVT::f32, t8,
4327                                     getF32Constant(DAG, 0x3f57ce70));
4328     }
4329
4330     return DAG.getNode(ISD::FADD, dl, MVT::f32, LogOfExponent, Log10ofMantissa);
4331   }
4332
4333   // No special expansion.
4334   return DAG.getNode(ISD::FLOG10, dl, Op.getValueType(), Op);
4335 }
4336
4337 /// expandExp2 - Lower an exp2 intrinsic. Handles the special sequences for
4338 /// limited-precision mode.
4339 static SDValue expandExp2(SDLoc dl, SDValue Op, SelectionDAG &DAG,
4340                           const TargetLowering &TLI) {
4341   if (Op.getValueType() == MVT::f32 &&
4342       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18)
4343     return getLimitedPrecisionExp2(Op, dl, DAG);
4344
4345   // No special expansion.
4346   return DAG.getNode(ISD::FEXP2, dl, Op.getValueType(), Op);
4347 }
4348
4349 /// visitPow - Lower a pow intrinsic. Handles the special sequences for
4350 /// limited-precision mode with x == 10.0f.
4351 static SDValue expandPow(SDLoc dl, SDValue LHS, SDValue RHS,
4352                          SelectionDAG &DAG, const TargetLowering &TLI) {
4353   bool IsExp10 = false;
4354   if (LHS.getValueType() == MVT::f32 && RHS.getValueType() == MVT::f32 &&
4355       LimitFloatPrecision > 0 && LimitFloatPrecision <= 18) {
4356     if (ConstantFPSDNode *LHSC = dyn_cast<ConstantFPSDNode>(LHS)) {
4357       APFloat Ten(10.0f);
4358       IsExp10 = LHSC->isExactlyValue(Ten);
4359     }
4360   }
4361
4362   if (IsExp10) {
4363     // Put the exponent in the right bit position for later addition to the
4364     // final result:
4365     //
4366     //   #define LOG2OF10 3.3219281f
4367     //   t0 = Op * LOG2OF10;
4368     SDValue t0 = DAG.getNode(ISD::FMUL, dl, MVT::f32, RHS,
4369                              getF32Constant(DAG, 0x40549a78));
4370     return getLimitedPrecisionExp2(t0, dl, DAG);
4371   }
4372
4373   // No special expansion.
4374   return DAG.getNode(ISD::FPOW, dl, LHS.getValueType(), LHS, RHS);
4375 }
4376
4377
4378 /// ExpandPowI - Expand a llvm.powi intrinsic.
4379 static SDValue ExpandPowI(SDLoc DL, SDValue LHS, SDValue RHS,
4380                           SelectionDAG &DAG) {
4381   // If RHS is a constant, we can expand this out to a multiplication tree,
4382   // otherwise we end up lowering to a call to __powidf2 (for example).  When
4383   // optimizing for size, we only want to do this if the expansion would produce
4384   // a small number of multiplies, otherwise we do the full expansion.
4385   if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
4386     // Get the exponent as a positive value.
4387     unsigned Val = RHSC->getSExtValue();
4388     if ((int)Val < 0) Val = -Val;
4389
4390     // powi(x, 0) -> 1.0
4391     if (Val == 0)
4392       return DAG.getConstantFP(1.0, LHS.getValueType());
4393
4394     const Function *F = DAG.getMachineFunction().getFunction();
4395     if (!F->hasFnAttribute(Attribute::OptimizeForSize) ||
4396         // If optimizing for size, don't insert too many multiplies.  This
4397         // inserts up to 5 multiplies.
4398         countPopulation(Val) + Log2_32(Val) < 7) {
4399       // We use the simple binary decomposition method to generate the multiply
4400       // sequence.  There are more optimal ways to do this (for example,
4401       // powi(x,15) generates one more multiply than it should), but this has
4402       // the benefit of being both really simple and much better than a libcall.
4403       SDValue Res;  // Logically starts equal to 1.0
4404       SDValue CurSquare = LHS;
4405       while (Val) {
4406         if (Val & 1) {
4407           if (Res.getNode())
4408             Res = DAG.getNode(ISD::FMUL, DL,Res.getValueType(), Res, CurSquare);
4409           else
4410             Res = CurSquare;  // 1.0*CurSquare.
4411         }
4412
4413         CurSquare = DAG.getNode(ISD::FMUL, DL, CurSquare.getValueType(),
4414                                 CurSquare, CurSquare);
4415         Val >>= 1;
4416       }
4417
4418       // If the original was negative, invert the result, producing 1/(x*x*x).
4419       if (RHSC->getSExtValue() < 0)
4420         Res = DAG.getNode(ISD::FDIV, DL, LHS.getValueType(),
4421                           DAG.getConstantFP(1.0, LHS.getValueType()), Res);
4422       return Res;
4423     }
4424   }
4425
4426   // Otherwise, expand to a libcall.
4427   return DAG.getNode(ISD::FPOWI, DL, LHS.getValueType(), LHS, RHS);
4428 }
4429
4430 // getTruncatedArgReg - Find underlying register used for an truncated
4431 // argument.
4432 static unsigned getTruncatedArgReg(const SDValue &N) {
4433   if (N.getOpcode() != ISD::TRUNCATE)
4434     return 0;
4435
4436   const SDValue &Ext = N.getOperand(0);
4437   if (Ext.getOpcode() == ISD::AssertZext ||
4438       Ext.getOpcode() == ISD::AssertSext) {
4439     const SDValue &CFR = Ext.getOperand(0);
4440     if (CFR.getOpcode() == ISD::CopyFromReg)
4441       return cast<RegisterSDNode>(CFR.getOperand(1))->getReg();
4442     if (CFR.getOpcode() == ISD::TRUNCATE)
4443       return getTruncatedArgReg(CFR);
4444   }
4445   return 0;
4446 }
4447
4448 /// EmitFuncArgumentDbgValue - If the DbgValueInst is a dbg_value of a function
4449 /// argument, create the corresponding DBG_VALUE machine instruction for it now.
4450 /// At the end of instruction selection, they will be inserted to the entry BB.
4451 bool SelectionDAGBuilder::EmitFuncArgumentDbgValue(const Value *V,
4452                                                    MDNode *Variable,
4453                                                    MDNode *Expr, int64_t Offset,
4454                                                    bool IsIndirect,
4455                                                    const SDValue &N) {
4456   const Argument *Arg = dyn_cast<Argument>(V);
4457   if (!Arg)
4458     return false;
4459
4460   MachineFunction &MF = DAG.getMachineFunction();
4461   const TargetInstrInfo *TII = DAG.getSubtarget().getInstrInfo();
4462
4463   // Ignore inlined function arguments here.
4464   DIVariable DV(Variable);
4465   if (DV.isInlinedFnArgument(MF.getFunction()))
4466     return false;
4467
4468   Optional<MachineOperand> Op;
4469   // Some arguments' frame index is recorded during argument lowering.
4470   if (int FI = FuncInfo.getArgumentFrameIndex(Arg))
4471     Op = MachineOperand::CreateFI(FI);
4472
4473   if (!Op && N.getNode()) {
4474     unsigned Reg;
4475     if (N.getOpcode() == ISD::CopyFromReg)
4476       Reg = cast<RegisterSDNode>(N.getOperand(1))->getReg();
4477     else
4478       Reg = getTruncatedArgReg(N);
4479     if (Reg && TargetRegisterInfo::isVirtualRegister(Reg)) {
4480       MachineRegisterInfo &RegInfo = MF.getRegInfo();
4481       unsigned PR = RegInfo.getLiveInPhysReg(Reg);
4482       if (PR)
4483         Reg = PR;
4484     }
4485     if (Reg)
4486       Op = MachineOperand::CreateReg(Reg, false);
4487   }
4488
4489   if (!Op) {
4490     // Check if ValueMap has reg number.
4491     DenseMap<const Value *, unsigned>::iterator VMI = FuncInfo.ValueMap.find(V);
4492     if (VMI != FuncInfo.ValueMap.end())
4493       Op = MachineOperand::CreateReg(VMI->second, false);
4494   }
4495
4496   if (!Op && N.getNode())
4497     // Check if frame index is available.
4498     if (LoadSDNode *LNode = dyn_cast<LoadSDNode>(N.getNode()))
4499       if (FrameIndexSDNode *FINode =
4500           dyn_cast<FrameIndexSDNode>(LNode->getBasePtr().getNode()))
4501         Op = MachineOperand::CreateFI(FINode->getIndex());
4502
4503   if (!Op)
4504     return false;
4505
4506   if (Op->isReg())
4507     FuncInfo.ArgDbgValues.push_back(
4508         BuildMI(MF, getCurDebugLoc(), TII->get(TargetOpcode::DBG_VALUE),
4509                 IsIndirect, Op->getReg(), Offset, Variable, Expr));
4510   else
4511     FuncInfo.ArgDbgValues.push_back(
4512         BuildMI(MF, getCurDebugLoc(), TII->get(TargetOpcode::DBG_VALUE))
4513             .addOperand(*Op)
4514             .addImm(Offset)
4515             .addMetadata(Variable)
4516             .addMetadata(Expr));
4517
4518   return true;
4519 }
4520
4521 // VisualStudio defines setjmp as _setjmp
4522 #if defined(_MSC_VER) && defined(setjmp) && \
4523                          !defined(setjmp_undefined_for_msvc)
4524 #  pragma push_macro("setjmp")
4525 #  undef setjmp
4526 #  define setjmp_undefined_for_msvc
4527 #endif
4528
4529 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
4530 /// we want to emit this as a call to a named external function, return the name
4531 /// otherwise lower it and return null.
4532 const char *
4533 SelectionDAGBuilder::visitIntrinsicCall(const CallInst &I, unsigned Intrinsic) {
4534   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
4535   SDLoc sdl = getCurSDLoc();
4536   DebugLoc dl = getCurDebugLoc();
4537   SDValue Res;
4538
4539   switch (Intrinsic) {
4540   default:
4541     // By default, turn this into a target intrinsic node.
4542     visitTargetIntrinsic(I, Intrinsic);
4543     return nullptr;
4544   case Intrinsic::vastart:  visitVAStart(I); return nullptr;
4545   case Intrinsic::vaend:    visitVAEnd(I); return nullptr;
4546   case Intrinsic::vacopy:   visitVACopy(I); return nullptr;
4547   case Intrinsic::returnaddress:
4548     setValue(&I, DAG.getNode(ISD::RETURNADDR, sdl, TLI.getPointerTy(),
4549                              getValue(I.getArgOperand(0))));
4550     return nullptr;
4551   case Intrinsic::frameaddress:
4552     setValue(&I, DAG.getNode(ISD::FRAMEADDR, sdl, TLI.getPointerTy(),
4553                              getValue(I.getArgOperand(0))));
4554     return nullptr;
4555   case Intrinsic::read_register: {
4556     Value *Reg = I.getArgOperand(0);
4557     SDValue RegName =
4558         DAG.getMDNode(cast<MDNode>(cast<MetadataAsValue>(Reg)->getMetadata()));
4559     EVT VT = TLI.getValueType(I.getType());
4560     setValue(&I, DAG.getNode(ISD::READ_REGISTER, sdl, VT, RegName));
4561     return nullptr;
4562   }
4563   case Intrinsic::write_register: {
4564     Value *Reg = I.getArgOperand(0);
4565     Value *RegValue = I.getArgOperand(1);
4566     SDValue Chain = getValue(RegValue).getOperand(0);
4567     SDValue RegName =
4568         DAG.getMDNode(cast<MDNode>(cast<MetadataAsValue>(Reg)->getMetadata()));
4569     DAG.setRoot(DAG.getNode(ISD::WRITE_REGISTER, sdl, MVT::Other, Chain,
4570                             RegName, getValue(RegValue)));
4571     return nullptr;
4572   }
4573   case Intrinsic::setjmp:
4574     return &"_setjmp"[!TLI.usesUnderscoreSetJmp()];
4575   case Intrinsic::longjmp:
4576     return &"_longjmp"[!TLI.usesUnderscoreLongJmp()];
4577   case Intrinsic::memcpy: {
4578     // FIXME: this definition of "user defined address space" is x86-specific
4579     // Assert for address < 256 since we support only user defined address
4580     // spaces.
4581     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4582            < 256 &&
4583            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4584            < 256 &&
4585            "Unknown address space");
4586     SDValue Op1 = getValue(I.getArgOperand(0));
4587     SDValue Op2 = getValue(I.getArgOperand(1));
4588     SDValue Op3 = getValue(I.getArgOperand(2));
4589     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4590     if (!Align)
4591       Align = 1; // @llvm.memcpy defines 0 and 1 to both mean no alignment.
4592     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4593     DAG.setRoot(DAG.getMemcpy(getRoot(), sdl, Op1, Op2, Op3, Align, isVol, false,
4594                               MachinePointerInfo(I.getArgOperand(0)),
4595                               MachinePointerInfo(I.getArgOperand(1))));
4596     return nullptr;
4597   }
4598   case Intrinsic::memset: {
4599     // FIXME: this definition of "user defined address space" is x86-specific
4600     // Assert for address < 256 since we support only user defined address
4601     // spaces.
4602     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4603            < 256 &&
4604            "Unknown address space");
4605     SDValue Op1 = getValue(I.getArgOperand(0));
4606     SDValue Op2 = getValue(I.getArgOperand(1));
4607     SDValue Op3 = getValue(I.getArgOperand(2));
4608     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4609     if (!Align)
4610       Align = 1; // @llvm.memset defines 0 and 1 to both mean no alignment.
4611     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4612     DAG.setRoot(DAG.getMemset(getRoot(), sdl, Op1, Op2, Op3, Align, isVol,
4613                               MachinePointerInfo(I.getArgOperand(0))));
4614     return nullptr;
4615   }
4616   case Intrinsic::memmove: {
4617     // FIXME: this definition of "user defined address space" is x86-specific
4618     // Assert for address < 256 since we support only user defined address
4619     // spaces.
4620     assert(cast<PointerType>(I.getArgOperand(0)->getType())->getAddressSpace()
4621            < 256 &&
4622            cast<PointerType>(I.getArgOperand(1)->getType())->getAddressSpace()
4623            < 256 &&
4624            "Unknown address space");
4625     SDValue Op1 = getValue(I.getArgOperand(0));
4626     SDValue Op2 = getValue(I.getArgOperand(1));
4627     SDValue Op3 = getValue(I.getArgOperand(2));
4628     unsigned Align = cast<ConstantInt>(I.getArgOperand(3))->getZExtValue();
4629     if (!Align)
4630       Align = 1; // @llvm.memmove defines 0 and 1 to both mean no alignment.
4631     bool isVol = cast<ConstantInt>(I.getArgOperand(4))->getZExtValue();
4632     DAG.setRoot(DAG.getMemmove(getRoot(), sdl, Op1, Op2, Op3, Align, isVol,
4633                                MachinePointerInfo(I.getArgOperand(0)),
4634                                MachinePointerInfo(I.getArgOperand(1))));
4635     return nullptr;
4636   }
4637   case Intrinsic::dbg_declare: {
4638     const DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
4639     MDNode *Variable = DI.getVariable();
4640     MDNode *Expression = DI.getExpression();
4641     const Value *Address = DI.getAddress();
4642     DIVariable DIVar(Variable);
4643     assert((!DIVar || DIVar.isVariable()) &&
4644       "Variable in DbgDeclareInst should be either null or a DIVariable.");
4645     if (!Address || !DIVar) {
4646       DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4647       return nullptr;
4648     }
4649
4650     // Check if address has undef value.
4651     if (isa<UndefValue>(Address) ||
4652         (Address->use_empty() && !isa<Argument>(Address))) {
4653       DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4654       return nullptr;
4655     }
4656
4657     SDValue &N = NodeMap[Address];
4658     if (!N.getNode() && isa<Argument>(Address))
4659       // Check unused arguments map.
4660       N = UnusedArgNodeMap[Address];
4661     SDDbgValue *SDV;
4662     if (N.getNode()) {
4663       if (const BitCastInst *BCI = dyn_cast<BitCastInst>(Address))
4664         Address = BCI->getOperand(0);
4665       // Parameters are handled specially.
4666       bool isParameter =
4667         (DIVariable(Variable).getTag() == dwarf::DW_TAG_arg_variable ||
4668          isa<Argument>(Address));
4669
4670       const AllocaInst *AI = dyn_cast<AllocaInst>(Address);
4671
4672       if (isParameter && !AI) {
4673         FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(N.getNode());
4674         if (FINode)
4675           // Byval parameter.  We have a frame index at this point.
4676           SDV = DAG.getFrameIndexDbgValue(
4677               Variable, Expression, FINode->getIndex(), 0, dl, SDNodeOrder);
4678         else {
4679           // Address is an argument, so try to emit its dbg value using
4680           // virtual register info from the FuncInfo.ValueMap.
4681           EmitFuncArgumentDbgValue(Address, Variable, Expression, 0, false, N);
4682           return nullptr;
4683         }
4684       } else if (AI)
4685         SDV = DAG.getDbgValue(Variable, Expression, N.getNode(), N.getResNo(),
4686                               true, 0, dl, SDNodeOrder);
4687       else {
4688         // Can't do anything with other non-AI cases yet.
4689         DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4690         DEBUG(dbgs() << "non-AllocaInst issue for Address: \n\t");
4691         DEBUG(Address->dump());
4692         return nullptr;
4693       }
4694       DAG.AddDbgValue(SDV, N.getNode(), isParameter);
4695     } else {
4696       // If Address is an argument then try to emit its dbg value using
4697       // virtual register info from the FuncInfo.ValueMap.
4698       if (!EmitFuncArgumentDbgValue(Address, Variable, Expression, 0, false,
4699                                     N)) {
4700         // If variable is pinned by a alloca in dominating bb then
4701         // use StaticAllocaMap.
4702         if (const AllocaInst *AI = dyn_cast<AllocaInst>(Address)) {
4703           if (AI->getParent() != DI.getParent()) {
4704             DenseMap<const AllocaInst*, int>::iterator SI =
4705               FuncInfo.StaticAllocaMap.find(AI);
4706             if (SI != FuncInfo.StaticAllocaMap.end()) {
4707               SDV = DAG.getFrameIndexDbgValue(Variable, Expression, SI->second,
4708                                               0, dl, SDNodeOrder);
4709               DAG.AddDbgValue(SDV, nullptr, false);
4710               return nullptr;
4711             }
4712           }
4713         }
4714         DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4715       }
4716     }
4717     return nullptr;
4718   }
4719   case Intrinsic::dbg_value: {
4720     const DbgValueInst &DI = cast<DbgValueInst>(I);
4721     DIVariable DIVar(DI.getVariable());
4722     assert((!DIVar || DIVar.isVariable()) &&
4723       "Variable in DbgValueInst should be either null or a DIVariable.");
4724     if (!DIVar)
4725       return nullptr;
4726
4727     MDNode *Variable = DI.getVariable();
4728     MDNode *Expression = DI.getExpression();
4729     uint64_t Offset = DI.getOffset();
4730     const Value *V = DI.getValue();
4731     if (!V)
4732       return nullptr;
4733
4734     SDDbgValue *SDV;
4735     if (isa<ConstantInt>(V) || isa<ConstantFP>(V) || isa<UndefValue>(V)) {
4736       SDV = DAG.getConstantDbgValue(Variable, Expression, V, Offset, dl,
4737                                     SDNodeOrder);
4738       DAG.AddDbgValue(SDV, nullptr, false);
4739     } else {
4740       // Do not use getValue() in here; we don't want to generate code at
4741       // this point if it hasn't been done yet.
4742       SDValue N = NodeMap[V];
4743       if (!N.getNode() && isa<Argument>(V))
4744         // Check unused arguments map.
4745         N = UnusedArgNodeMap[V];
4746       if (N.getNode()) {
4747         // A dbg.value for an alloca is always indirect.
4748         bool IsIndirect = isa<AllocaInst>(V) || Offset != 0;
4749         if (!EmitFuncArgumentDbgValue(V, Variable, Expression, Offset,
4750                                       IsIndirect, N)) {
4751           SDV = DAG.getDbgValue(Variable, Expression, N.getNode(), N.getResNo(),
4752                                 IsIndirect, Offset, dl, SDNodeOrder);
4753           DAG.AddDbgValue(SDV, N.getNode(), false);
4754         }
4755       } else if (!V->use_empty() ) {
4756         // Do not call getValue(V) yet, as we don't want to generate code.
4757         // Remember it for later.
4758         DanglingDebugInfo DDI(&DI, dl, SDNodeOrder);
4759         DanglingDebugInfoMap[V] = DDI;
4760       } else {
4761         // We may expand this to cover more cases.  One case where we have no
4762         // data available is an unreferenced parameter.
4763         DEBUG(dbgs() << "Dropping debug info for " << DI << "\n");
4764       }
4765     }
4766
4767     // Build a debug info table entry.
4768     if (const BitCastInst *BCI = dyn_cast<BitCastInst>(V))
4769       V = BCI->getOperand(0);
4770     const AllocaInst *AI = dyn_cast<AllocaInst>(V);
4771     // Don't handle byval struct arguments or VLAs, for example.
4772     if (!AI) {
4773       DEBUG(dbgs() << "Dropping debug location info for:\n  " << DI << "\n");
4774       DEBUG(dbgs() << "  Last seen at:\n    " << *V << "\n");
4775       return nullptr;
4776     }
4777     DenseMap<const AllocaInst*, int>::iterator SI =
4778       FuncInfo.StaticAllocaMap.find(AI);
4779     if (SI == FuncInfo.StaticAllocaMap.end())
4780       return nullptr; // VLAs.
4781     return nullptr;
4782   }
4783
4784   case Intrinsic::eh_typeid_for: {
4785     // Find the type id for the given typeinfo.
4786     GlobalValue *GV = ExtractTypeInfo(I.getArgOperand(0));
4787     unsigned TypeID = DAG.getMachineFunction().getMMI().getTypeIDFor(GV);
4788     Res = DAG.getConstant(TypeID, MVT::i32);
4789     setValue(&I, Res);
4790     return nullptr;
4791   }
4792
4793   case Intrinsic::eh_return_i32:
4794   case Intrinsic::eh_return_i64:
4795     DAG.getMachineFunction().getMMI().setCallsEHReturn(true);
4796     DAG.setRoot(DAG.getNode(ISD::EH_RETURN, sdl,
4797                             MVT::Other,
4798                             getControlRoot(),
4799                             getValue(I.getArgOperand(0)),
4800                             getValue(I.getArgOperand(1))));
4801     return nullptr;
4802   case Intrinsic::eh_unwind_init:
4803     DAG.getMachineFunction().getMMI().setCallsUnwindInit(true);
4804     return nullptr;
4805   case Intrinsic::eh_dwarf_cfa: {
4806     SDValue CfaArg = DAG.getSExtOrTrunc(getValue(I.getArgOperand(0)), sdl,
4807                                         TLI.getPointerTy());
4808     SDValue Offset = DAG.getNode(ISD::ADD, sdl,
4809                                  CfaArg.getValueType(),
4810                                  DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET, sdl,
4811                                              CfaArg.getValueType()),
4812                                  CfaArg);
4813     SDValue FA = DAG.getNode(ISD::FRAMEADDR, sdl, TLI.getPointerTy(),
4814                              DAG.getConstant(0, TLI.getPointerTy()));
4815     setValue(&I, DAG.getNode(ISD::ADD, sdl, FA.getValueType(),
4816                              FA, Offset));
4817     return nullptr;
4818   }
4819   case Intrinsic::eh_sjlj_callsite: {
4820     MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
4821     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(0));
4822     assert(CI && "Non-constant call site value in eh.sjlj.callsite!");
4823     assert(MMI.getCurrentCallSite() == 0 && "Overlapping call sites!");
4824
4825     MMI.setCurrentCallSite(CI->getZExtValue());
4826     return nullptr;
4827   }
4828   case Intrinsic::eh_sjlj_functioncontext: {
4829     // Get and store the index of the function context.
4830     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4831     AllocaInst *FnCtx =
4832       cast<AllocaInst>(I.getArgOperand(0)->stripPointerCasts());
4833     int FI = FuncInfo.StaticAllocaMap[FnCtx];
4834     MFI->setFunctionContextIndex(FI);
4835     return nullptr;
4836   }
4837   case Intrinsic::eh_sjlj_setjmp: {
4838     SDValue Ops[2];
4839     Ops[0] = getRoot();
4840     Ops[1] = getValue(I.getArgOperand(0));
4841     SDValue Op = DAG.getNode(ISD::EH_SJLJ_SETJMP, sdl,
4842                              DAG.getVTList(MVT::i32, MVT::Other), Ops);
4843     setValue(&I, Op.getValue(0));
4844     DAG.setRoot(Op.getValue(1));
4845     return nullptr;
4846   }
4847   case Intrinsic::eh_sjlj_longjmp: {
4848     DAG.setRoot(DAG.getNode(ISD::EH_SJLJ_LONGJMP, sdl, MVT::Other,
4849                             getRoot(), getValue(I.getArgOperand(0))));
4850     return nullptr;
4851   }
4852
4853   case Intrinsic::masked_load:
4854     visitMaskedLoad(I);
4855     return nullptr;
4856   case Intrinsic::masked_store:
4857     visitMaskedStore(I);
4858     return nullptr;
4859   case Intrinsic::x86_mmx_pslli_w:
4860   case Intrinsic::x86_mmx_pslli_d:
4861   case Intrinsic::x86_mmx_pslli_q:
4862   case Intrinsic::x86_mmx_psrli_w:
4863   case Intrinsic::x86_mmx_psrli_d:
4864   case Intrinsic::x86_mmx_psrli_q:
4865   case Intrinsic::x86_mmx_psrai_w:
4866   case Intrinsic::x86_mmx_psrai_d: {
4867     SDValue ShAmt = getValue(I.getArgOperand(1));
4868     if (isa<ConstantSDNode>(ShAmt)) {
4869       visitTargetIntrinsic(I, Intrinsic);
4870       return nullptr;
4871     }
4872     unsigned NewIntrinsic = 0;
4873     EVT ShAmtVT = MVT::v2i32;
4874     switch (Intrinsic) {
4875     case Intrinsic::x86_mmx_pslli_w:
4876       NewIntrinsic = Intrinsic::x86_mmx_psll_w;
4877       break;
4878     case Intrinsic::x86_mmx_pslli_d:
4879       NewIntrinsic = Intrinsic::x86_mmx_psll_d;
4880       break;
4881     case Intrinsic::x86_mmx_pslli_q:
4882       NewIntrinsic = Intrinsic::x86_mmx_psll_q;
4883       break;
4884     case Intrinsic::x86_mmx_psrli_w:
4885       NewIntrinsic = Intrinsic::x86_mmx_psrl_w;
4886       break;
4887     case Intrinsic::x86_mmx_psrli_d:
4888       NewIntrinsic = Intrinsic::x86_mmx_psrl_d;
4889       break;
4890     case Intrinsic::x86_mmx_psrli_q:
4891       NewIntrinsic = Intrinsic::x86_mmx_psrl_q;
4892       break;
4893     case Intrinsic::x86_mmx_psrai_w:
4894       NewIntrinsic = Intrinsic::x86_mmx_psra_w;
4895       break;
4896     case Intrinsic::x86_mmx_psrai_d:
4897       NewIntrinsic = Intrinsic::x86_mmx_psra_d;
4898       break;
4899     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
4900     }
4901
4902     // The vector shift intrinsics with scalars uses 32b shift amounts but
4903     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
4904     // to be zero.
4905     // We must do this early because v2i32 is not a legal type.
4906     SDValue ShOps[2];
4907     ShOps[0] = ShAmt;
4908     ShOps[1] = DAG.getConstant(0, MVT::i32);
4909     ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, sdl, ShAmtVT, ShOps);
4910     EVT DestVT = TLI.getValueType(I.getType());
4911     ShAmt = DAG.getNode(ISD::BITCAST, sdl, DestVT, ShAmt);
4912     Res = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, sdl, DestVT,
4913                        DAG.getConstant(NewIntrinsic, MVT::i32),
4914                        getValue(I.getArgOperand(0)), ShAmt);
4915     setValue(&I, Res);
4916     return nullptr;
4917   }
4918   case Intrinsic::convertff:
4919   case Intrinsic::convertfsi:
4920   case Intrinsic::convertfui:
4921   case Intrinsic::convertsif:
4922   case Intrinsic::convertuif:
4923   case Intrinsic::convertss:
4924   case Intrinsic::convertsu:
4925   case Intrinsic::convertus:
4926   case Intrinsic::convertuu: {
4927     ISD::CvtCode Code = ISD::CVT_INVALID;
4928     switch (Intrinsic) {
4929     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
4930     case Intrinsic::convertff:  Code = ISD::CVT_FF; break;
4931     case Intrinsic::convertfsi: Code = ISD::CVT_FS; break;
4932     case Intrinsic::convertfui: Code = ISD::CVT_FU; break;
4933     case Intrinsic::convertsif: Code = ISD::CVT_SF; break;
4934     case Intrinsic::convertuif: Code = ISD::CVT_UF; break;
4935     case Intrinsic::convertss:  Code = ISD::CVT_SS; break;
4936     case Intrinsic::convertsu:  Code = ISD::CVT_SU; break;
4937     case Intrinsic::convertus:  Code = ISD::CVT_US; break;
4938     case Intrinsic::convertuu:  Code = ISD::CVT_UU; break;
4939     }
4940     EVT DestVT = TLI.getValueType(I.getType());
4941     const Value *Op1 = I.getArgOperand(0);
4942     Res = DAG.getConvertRndSat(DestVT, sdl, getValue(Op1),
4943                                DAG.getValueType(DestVT),
4944                                DAG.getValueType(getValue(Op1).getValueType()),
4945                                getValue(I.getArgOperand(1)),
4946                                getValue(I.getArgOperand(2)),
4947                                Code);
4948     setValue(&I, Res);
4949     return nullptr;
4950   }
4951   case Intrinsic::powi:
4952     setValue(&I, ExpandPowI(sdl, getValue(I.getArgOperand(0)),
4953                             getValue(I.getArgOperand(1)), DAG));
4954     return nullptr;
4955   case Intrinsic::log:
4956     setValue(&I, expandLog(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4957     return nullptr;
4958   case Intrinsic::log2:
4959     setValue(&I, expandLog2(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4960     return nullptr;
4961   case Intrinsic::log10:
4962     setValue(&I, expandLog10(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4963     return nullptr;
4964   case Intrinsic::exp:
4965     setValue(&I, expandExp(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4966     return nullptr;
4967   case Intrinsic::exp2:
4968     setValue(&I, expandExp2(sdl, getValue(I.getArgOperand(0)), DAG, TLI));
4969     return nullptr;
4970   case Intrinsic::pow:
4971     setValue(&I, expandPow(sdl, getValue(I.getArgOperand(0)),
4972                            getValue(I.getArgOperand(1)), DAG, TLI));
4973     return nullptr;
4974   case Intrinsic::sqrt:
4975   case Intrinsic::fabs:
4976   case Intrinsic::sin:
4977   case Intrinsic::cos:
4978   case Intrinsic::floor:
4979   case Intrinsic::ceil:
4980   case Intrinsic::trunc:
4981   case Intrinsic::rint:
4982   case Intrinsic::nearbyint:
4983   case Intrinsic::round: {
4984     unsigned Opcode;
4985     switch (Intrinsic) {
4986     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
4987     case Intrinsic::sqrt:      Opcode = ISD::FSQRT;      break;
4988     case Intrinsic::fabs:      Opcode = ISD::FABS;       break;
4989     case Intrinsic::sin:       Opcode = ISD::FSIN;       break;
4990     case Intrinsic::cos:       Opcode = ISD::FCOS;       break;
4991     case Intrinsic::floor:     Opcode = ISD::FFLOOR;     break;
4992     case Intrinsic::ceil:      Opcode = ISD::FCEIL;      break;
4993     case Intrinsic::trunc:     Opcode = ISD::FTRUNC;     break;
4994     case Intrinsic::rint:      Opcode = ISD::FRINT;      break;
4995     case Intrinsic::nearbyint: Opcode = ISD::FNEARBYINT; break;
4996     case Intrinsic::round:     Opcode = ISD::FROUND;     break;
4997     }
4998
4999     setValue(&I, DAG.getNode(Opcode, sdl,
5000                              getValue(I.getArgOperand(0)).getValueType(),
5001                              getValue(I.getArgOperand(0))));
5002     return nullptr;
5003   }
5004   case Intrinsic::minnum:
5005     setValue(&I, DAG.getNode(ISD::FMINNUM, sdl,
5006                              getValue(I.getArgOperand(0)).getValueType(),
5007                              getValue(I.getArgOperand(0)),
5008                              getValue(I.getArgOperand(1))));
5009     return nullptr;
5010   case Intrinsic::maxnum:
5011     setValue(&I, DAG.getNode(ISD::FMAXNUM, sdl,
5012                              getValue(I.getArgOperand(0)).getValueType(),
5013                              getValue(I.getArgOperand(0)),
5014                              getValue(I.getArgOperand(1))));
5015     return nullptr;
5016   case Intrinsic::copysign:
5017     setValue(&I, DAG.getNode(ISD::FCOPYSIGN, sdl,
5018                              getValue(I.getArgOperand(0)).getValueType(),
5019                              getValue(I.getArgOperand(0)),
5020                              getValue(I.getArgOperand(1))));
5021     return nullptr;
5022   case Intrinsic::fma:
5023     setValue(&I, DAG.getNode(ISD::FMA, sdl,
5024                              getValue(I.getArgOperand(0)).getValueType(),
5025                              getValue(I.getArgOperand(0)),
5026                              getValue(I.getArgOperand(1)),
5027                              getValue(I.getArgOperand(2))));
5028     return nullptr;
5029   case Intrinsic::fmuladd: {
5030     EVT VT = TLI.getValueType(I.getType());
5031     if (TM.Options.AllowFPOpFusion != FPOpFusion::Strict &&
5032         TLI.isFMAFasterThanFMulAndFAdd(VT)) {
5033       setValue(&I, DAG.getNode(ISD::FMA, sdl,
5034                                getValue(I.getArgOperand(0)).getValueType(),
5035                                getValue(I.getArgOperand(0)),
5036                                getValue(I.getArgOperand(1)),
5037                                getValue(I.getArgOperand(2))));
5038     } else {
5039       SDValue Mul = DAG.getNode(ISD::FMUL, sdl,
5040                                 getValue(I.getArgOperand(0)).getValueType(),
5041                                 getValue(I.getArgOperand(0)),
5042                                 getValue(I.getArgOperand(1)));
5043       SDValue Add = DAG.getNode(ISD::FADD, sdl,
5044                                 getValue(I.getArgOperand(0)).getValueType(),
5045                                 Mul,
5046                                 getValue(I.getArgOperand(2)));
5047       setValue(&I, Add);
5048     }
5049     return nullptr;
5050   }
5051   case Intrinsic::convert_to_fp16:
5052     setValue(&I, DAG.getNode(ISD::BITCAST, sdl, MVT::i16,
5053                              DAG.getNode(ISD::FP_ROUND, sdl, MVT::f16,
5054                                          getValue(I.getArgOperand(0)),
5055                                          DAG.getTargetConstant(0, MVT::i32))));
5056     return nullptr;
5057   case Intrinsic::convert_from_fp16:
5058     setValue(&I,
5059              DAG.getNode(ISD::FP_EXTEND, sdl, TLI.getValueType(I.getType()),
5060                          DAG.getNode(ISD::BITCAST, sdl, MVT::f16,
5061                                      getValue(I.getArgOperand(0)))));
5062     return nullptr;
5063   case Intrinsic::pcmarker: {
5064     SDValue Tmp = getValue(I.getArgOperand(0));
5065     DAG.setRoot(DAG.getNode(ISD::PCMARKER, sdl, MVT::Other, getRoot(), Tmp));
5066     return nullptr;
5067   }
5068   case Intrinsic::readcyclecounter: {
5069     SDValue Op = getRoot();
5070     Res = DAG.getNode(ISD::READCYCLECOUNTER, sdl,
5071                       DAG.getVTList(MVT::i64, MVT::Other), Op);
5072     setValue(&I, Res);
5073     DAG.setRoot(Res.getValue(1));
5074     return nullptr;
5075   }
5076   case Intrinsic::bswap:
5077     setValue(&I, DAG.getNode(ISD::BSWAP, sdl,
5078                              getValue(I.getArgOperand(0)).getValueType(),
5079                              getValue(I.getArgOperand(0))));
5080     return nullptr;
5081   case Intrinsic::cttz: {
5082     SDValue Arg = getValue(I.getArgOperand(0));
5083     ConstantInt *CI = cast<ConstantInt>(I.getArgOperand(1));
5084     EVT Ty = Arg.getValueType();
5085     setValue(&I, DAG.getNode(CI->isZero() ? ISD::CTTZ : ISD::CTTZ_ZERO_UNDEF,
5086                              sdl, Ty, Arg));
5087     return nullptr;
5088   }
5089   case Intrinsic::ctlz: {
5090     SDValue Arg = getValue(I.getArgOperand(0));
5091     ConstantInt *CI = cast<ConstantInt>(I.getArgOperand(1));
5092     EVT Ty = Arg.getValueType();
5093     setValue(&I, DAG.getNode(CI->isZero() ? ISD::CTLZ : ISD::CTLZ_ZERO_UNDEF,
5094                              sdl, Ty, Arg));
5095     return nullptr;
5096   }
5097   case Intrinsic::ctpop: {
5098     SDValue Arg = getValue(I.getArgOperand(0));
5099     EVT Ty = Arg.getValueType();
5100     setValue(&I, DAG.getNode(ISD::CTPOP, sdl, Ty, Arg));
5101     return nullptr;
5102   }
5103   case Intrinsic::stacksave: {
5104     SDValue Op = getRoot();
5105     Res = DAG.getNode(ISD::STACKSAVE, sdl,
5106                       DAG.getVTList(TLI.getPointerTy(), MVT::Other), Op);
5107     setValue(&I, Res);
5108     DAG.setRoot(Res.getValue(1));
5109     return nullptr;
5110   }
5111   case Intrinsic::stackrestore: {
5112     Res = getValue(I.getArgOperand(0));
5113     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, sdl, MVT::Other, getRoot(), Res));
5114     return nullptr;
5115   }
5116   case Intrinsic::stackprotector: {
5117     // Emit code into the DAG to store the stack guard onto the stack.
5118     MachineFunction &MF = DAG.getMachineFunction();
5119     MachineFrameInfo *MFI = MF.getFrameInfo();
5120     EVT PtrTy = TLI.getPointerTy();
5121     SDValue Src, Chain = getRoot();
5122     const Value *Ptr = cast<LoadInst>(I.getArgOperand(0))->getPointerOperand();
5123     const GlobalVariable *GV = dyn_cast<GlobalVariable>(Ptr);
5124
5125     // See if Ptr is a bitcast. If it is, look through it and see if we can get
5126     // global variable __stack_chk_guard.
5127     if (!GV)
5128       if (const Operator *BC = dyn_cast<Operator>(Ptr))
5129         if (BC->getOpcode() == Instruction::BitCast)
5130           GV = dyn_cast<GlobalVariable>(BC->getOperand(0));
5131
5132     if (GV && TLI.useLoadStackGuardNode()) {
5133       // Emit a LOAD_STACK_GUARD node.
5134       MachineSDNode *Node = DAG.getMachineNode(TargetOpcode::LOAD_STACK_GUARD,
5135                                                sdl, PtrTy, Chain);
5136       MachinePointerInfo MPInfo(GV);
5137       MachineInstr::mmo_iterator MemRefs = MF.allocateMemRefsArray(1);
5138       unsigned Flags = MachineMemOperand::MOLoad |
5139                        MachineMemOperand::MOInvariant;
5140       *MemRefs = MF.getMachineMemOperand(MPInfo, Flags,
5141                                          PtrTy.getSizeInBits() / 8,
5142                                          DAG.getEVTAlignment(PtrTy));
5143       Node->setMemRefs(MemRefs, MemRefs + 1);
5144
5145       // Copy the guard value to a virtual register so that it can be
5146       // retrieved in the epilogue.
5147       Src = SDValue(Node, 0);
5148       const TargetRegisterClass *RC =
5149           TLI.getRegClassFor(Src.getSimpleValueType());
5150       unsigned Reg = MF.getRegInfo().createVirtualRegister(RC);
5151
5152       SPDescriptor.setGuardReg(Reg);
5153       Chain = DAG.getCopyToReg(Chain, sdl, Reg, Src);
5154     } else {
5155       Src = getValue(I.getArgOperand(0));   // The guard's value.
5156     }
5157
5158     AllocaInst *Slot = cast<AllocaInst>(I.getArgOperand(1));
5159
5160     int FI = FuncInfo.StaticAllocaMap[Slot];
5161     MFI->setStackProtectorIndex(FI);
5162
5163     SDValue FIN = DAG.getFrameIndex(FI, PtrTy);
5164
5165     // Store the stack protector onto the stack.
5166     Res = DAG.getStore(Chain, sdl, Src, FIN,
5167                        MachinePointerInfo::getFixedStack(FI),
5168                        true, false, 0);
5169     setValue(&I, Res);
5170     DAG.setRoot(Res);
5171     return nullptr;
5172   }
5173   case Intrinsic::objectsize: {
5174     // If we don't know by now, we're never going to know.
5175     ConstantInt *CI = dyn_cast<ConstantInt>(I.getArgOperand(1));
5176
5177     assert(CI && "Non-constant type in __builtin_object_size?");
5178
5179     SDValue Arg = getValue(I.getCalledValue());
5180     EVT Ty = Arg.getValueType();
5181
5182     if (CI->isZero())
5183       Res = DAG.getConstant(-1ULL, Ty);
5184     else
5185       Res = DAG.getConstant(0, Ty);
5186
5187     setValue(&I, Res);
5188     return nullptr;
5189   }
5190   case Intrinsic::annotation:
5191   case Intrinsic::ptr_annotation:
5192     // Drop the intrinsic, but forward the value
5193     setValue(&I, getValue(I.getOperand(0)));
5194     return nullptr;
5195   case Intrinsic::assume:
5196   case Intrinsic::var_annotation:
5197     // Discard annotate attributes and assumptions
5198     return nullptr;
5199
5200   case Intrinsic::init_trampoline: {
5201     const Function *F = cast<Function>(I.getArgOperand(1)->stripPointerCasts());
5202
5203     SDValue Ops[6];
5204     Ops[0] = getRoot();
5205     Ops[1] = getValue(I.getArgOperand(0));
5206     Ops[2] = getValue(I.getArgOperand(1));
5207     Ops[3] = getValue(I.getArgOperand(2));
5208     Ops[4] = DAG.getSrcValue(I.getArgOperand(0));
5209     Ops[5] = DAG.getSrcValue(F);
5210
5211     Res = DAG.getNode(ISD::INIT_TRAMPOLINE, sdl, MVT::Other, Ops);
5212
5213     DAG.setRoot(Res);
5214     return nullptr;
5215   }
5216   case Intrinsic::adjust_trampoline: {
5217     setValue(&I, DAG.getNode(ISD::ADJUST_TRAMPOLINE, sdl,
5218                              TLI.getPointerTy(),
5219                              getValue(I.getArgOperand(0))));
5220     return nullptr;
5221   }
5222   case Intrinsic::gcroot:
5223     if (GFI) {
5224       const Value *Alloca = I.getArgOperand(0)->stripPointerCasts();
5225       const Constant *TypeMap = cast<Constant>(I.getArgOperand(1));
5226
5227       FrameIndexSDNode *FI = cast<FrameIndexSDNode>(getValue(Alloca).getNode());
5228       GFI->addStackRoot(FI->getIndex(), TypeMap);
5229     }
5230     return nullptr;
5231   case Intrinsic::gcread:
5232   case Intrinsic::gcwrite:
5233     llvm_unreachable("GC failed to lower gcread/gcwrite intrinsics!");
5234   case Intrinsic::flt_rounds:
5235     setValue(&I, DAG.getNode(ISD::FLT_ROUNDS_, sdl, MVT::i32));
5236     return nullptr;
5237
5238   case Intrinsic::expect: {
5239     // Just replace __builtin_expect(exp, c) with EXP.
5240     setValue(&I, getValue(I.getArgOperand(0)));
5241     return nullptr;
5242   }
5243
5244   case Intrinsic::debugtrap:
5245   case Intrinsic::trap: {
5246     StringRef TrapFuncName = TM.Options.getTrapFunctionName();
5247     if (TrapFuncName.empty()) {
5248       ISD::NodeType Op = (Intrinsic == Intrinsic::trap) ?
5249         ISD::TRAP : ISD::DEBUGTRAP;
5250       DAG.setRoot(DAG.getNode(Op, sdl,MVT::Other, getRoot()));
5251       return nullptr;
5252     }
5253     TargetLowering::ArgListTy Args;
5254
5255     TargetLowering::CallLoweringInfo CLI(DAG);
5256     CLI.setDebugLoc(sdl).setChain(getRoot())
5257       .setCallee(CallingConv::C, I.getType(),
5258                  DAG.getExternalSymbol(TrapFuncName.data(), TLI.getPointerTy()),
5259                  std::move(Args), 0);
5260
5261     std::pair<SDValue, SDValue> Result = TLI.LowerCallTo(CLI);
5262     DAG.setRoot(Result.second);
5263     return nullptr;
5264   }
5265
5266   case Intrinsic::uadd_with_overflow:
5267   case Intrinsic::sadd_with_overflow:
5268   case Intrinsic::usub_with_overflow:
5269   case Intrinsic::ssub_with_overflow:
5270   case Intrinsic::umul_with_overflow:
5271   case Intrinsic::smul_with_overflow: {
5272     ISD::NodeType Op;
5273     switch (Intrinsic) {
5274     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
5275     case Intrinsic::uadd_with_overflow: Op = ISD::UADDO; break;
5276     case Intrinsic::sadd_with_overflow: Op = ISD::SADDO; break;
5277     case Intrinsic::usub_with_overflow: Op = ISD::USUBO; break;
5278     case Intrinsic::ssub_with_overflow: Op = ISD::SSUBO; break;
5279     case Intrinsic::umul_with_overflow: Op = ISD::UMULO; break;
5280     case Intrinsic::smul_with_overflow: Op = ISD::SMULO; break;
5281     }
5282     SDValue Op1 = getValue(I.getArgOperand(0));
5283     SDValue Op2 = getValue(I.getArgOperand(1));
5284
5285     SDVTList VTs = DAG.getVTList(Op1.getValueType(), MVT::i1);
5286     setValue(&I, DAG.getNode(Op, sdl, VTs, Op1, Op2));
5287     return nullptr;
5288   }
5289   case Intrinsic::prefetch: {
5290     SDValue Ops[5];
5291     unsigned rw = cast<ConstantInt>(I.getArgOperand(1))->getZExtValue();
5292     Ops[0] = getRoot();
5293     Ops[1] = getValue(I.getArgOperand(0));
5294     Ops[2] = getValue(I.getArgOperand(1));
5295     Ops[3] = getValue(I.getArgOperand(2));
5296     Ops[4] = getValue(I.getArgOperand(3));
5297     DAG.setRoot(DAG.getMemIntrinsicNode(ISD::PREFETCH, sdl,
5298                                         DAG.getVTList(MVT::Other), Ops,
5299                                         EVT::getIntegerVT(*Context, 8),
5300                                         MachinePointerInfo(I.getArgOperand(0)),
5301                                         0, /* align */
5302                                         false, /* volatile */
5303                                         rw==0, /* read */
5304                                         rw==1)); /* write */
5305     return nullptr;
5306   }
5307   case Intrinsic::lifetime_start:
5308   case Intrinsic::lifetime_end: {
5309     bool IsStart = (Intrinsic == Intrinsic::lifetime_start);
5310     // Stack coloring is not enabled in O0, discard region information.
5311     if (TM.getOptLevel() == CodeGenOpt::None)
5312       return nullptr;
5313
5314     SmallVector<Value *, 4> Allocas;
5315     GetUnderlyingObjects(I.getArgOperand(1), Allocas, *DL);
5316
5317     for (SmallVectorImpl<Value*>::iterator Object = Allocas.begin(),
5318            E = Allocas.end(); Object != E; ++Object) {
5319       AllocaInst *LifetimeObject = dyn_cast_or_null<AllocaInst>(*Object);
5320
5321       // Could not find an Alloca.
5322       if (!LifetimeObject)
5323         continue;
5324
5325       // First check that the Alloca is static, otherwise it won't have a
5326       // valid frame index.
5327       auto SI = FuncInfo.StaticAllocaMap.find(LifetimeObject);
5328       if (SI == FuncInfo.StaticAllocaMap.end())
5329         return nullptr;
5330
5331       int FI = SI->second;
5332
5333       SDValue Ops[2];
5334       Ops[0] = getRoot();
5335       Ops[1] = DAG.getFrameIndex(FI, TLI.getPointerTy(), true);
5336       unsigned Opcode = (IsStart ? ISD::LIFETIME_START : ISD::LIFETIME_END);
5337
5338       Res = DAG.getNode(Opcode, sdl, MVT::Other, Ops);
5339       DAG.setRoot(Res);
5340     }
5341     return nullptr;
5342   }
5343   case Intrinsic::invariant_start:
5344     // Discard region information.
5345     setValue(&I, DAG.getUNDEF(TLI.getPointerTy()));
5346     return nullptr;
5347   case Intrinsic::invariant_end:
5348     // Discard region information.
5349     return nullptr;
5350   case Intrinsic::stackprotectorcheck: {
5351     // Do not actually emit anything for this basic block. Instead we initialize
5352     // the stack protector descriptor and export the guard variable so we can
5353     // access it in FinishBasicBlock.
5354     const BasicBlock *BB = I.getParent();
5355     SPDescriptor.initialize(BB, FuncInfo.MBBMap[BB], I);
5356     ExportFromCurrentBlock(SPDescriptor.getGuard());
5357
5358     // Flush our exports since we are going to process a terminator.
5359     (void)getControlRoot();
5360     return nullptr;
5361   }
5362   case Intrinsic::clear_cache:
5363     return TLI.getClearCacheBuiltinName();
5364   case Intrinsic::eh_actions:
5365     setValue(&I, DAG.getUNDEF(TLI.getPointerTy()));
5366     return nullptr;
5367   case Intrinsic::donothing:
5368     // ignore
5369     return nullptr;
5370   case Intrinsic::experimental_stackmap: {
5371     visitStackmap(I);
5372     return nullptr;
5373   }
5374   case Intrinsic::experimental_patchpoint_void:
5375   case Intrinsic::experimental_patchpoint_i64: {
5376     visitPatchpoint(&I);
5377     return nullptr;
5378   }
5379   case Intrinsic::experimental_gc_statepoint: {
5380     visitStatepoint(I);
5381     return nullptr;
5382   }
5383   case Intrinsic::experimental_gc_result_int:
5384   case Intrinsic::experimental_gc_result_float:
5385   case Intrinsic::experimental_gc_result_ptr:
5386   case Intrinsic::experimental_gc_result: {
5387     visitGCResult(I);
5388     return nullptr;
5389   }
5390   case Intrinsic::experimental_gc_relocate: {
5391     visitGCRelocate(I);
5392     return nullptr;
5393   }
5394   case Intrinsic::instrprof_increment:
5395     llvm_unreachable("instrprof failed to lower an increment");
5396
5397   case Intrinsic::frameescape: {
5398     MachineFunction &MF = DAG.getMachineFunction();
5399     const TargetInstrInfo *TII = DAG.getSubtarget().getInstrInfo();
5400
5401     // Directly emit some FRAME_ALLOC machine instrs. Label assignment emission
5402     // is the same on all targets.
5403     for (unsigned Idx = 0, E = I.getNumArgOperands(); Idx < E; ++Idx) {
5404       AllocaInst *Slot =
5405           cast<AllocaInst>(I.getArgOperand(Idx)->stripPointerCasts());
5406       assert(FuncInfo.StaticAllocaMap.count(Slot) &&
5407              "can only escape static allocas");
5408       int FI = FuncInfo.StaticAllocaMap[Slot];
5409       MCSymbol *FrameAllocSym =
5410           MF.getMMI().getContext().getOrCreateFrameAllocSymbol(MF.getName(),
5411                                                                Idx);
5412       BuildMI(*FuncInfo.MBB, FuncInfo.InsertPt, dl,
5413               TII->get(TargetOpcode::FRAME_ALLOC))
5414           .addSym(FrameAllocSym)
5415           .addFrameIndex(FI);
5416     }
5417
5418     return nullptr;
5419   }
5420
5421   case Intrinsic::framerecover: {
5422     // i8* @llvm.framerecover(i8* %fn, i8* %fp, i32 %idx)
5423     MachineFunction &MF = DAG.getMachineFunction();
5424     MVT PtrVT = TLI.getPointerTy(0);
5425
5426     // Get the symbol that defines the frame offset.
5427     auto *Fn = cast<Function>(I.getArgOperand(0)->stripPointerCasts());
5428     auto *Idx = cast<ConstantInt>(I.getArgOperand(2));
5429     unsigned IdxVal = unsigned(Idx->getLimitedValue(INT_MAX));
5430     MCSymbol *FrameAllocSym =
5431         MF.getMMI().getContext().getOrCreateFrameAllocSymbol(Fn->getName(),
5432                                                              IdxVal);
5433
5434     // Create a TargetExternalSymbol for the label to avoid any target lowering
5435     // that would make this PC relative.
5436     StringRef Name = FrameAllocSym->getName();
5437     assert(Name.data()[Name.size()] == '\0' && "not null terminated");
5438     SDValue OffsetSym = DAG.getTargetExternalSymbol(Name.data(), PtrVT);
5439     SDValue OffsetVal =
5440         DAG.getNode(ISD::FRAME_ALLOC_RECOVER, sdl, PtrVT, OffsetSym);
5441
5442     // Add the offset to the FP.
5443     Value *FP = I.getArgOperand(1);
5444     SDValue FPVal = getValue(FP);
5445     SDValue Add = DAG.getNode(ISD::ADD, sdl, PtrVT, FPVal, OffsetVal);
5446     setValue(&I, Add);
5447
5448     return nullptr;
5449   }
5450   case Intrinsic::eh_begincatch:
5451   case Intrinsic::eh_endcatch:
5452     llvm_unreachable("begin/end catch intrinsics not lowered in codegen");
5453   case Intrinsic::eh_parentframe: {
5454     AllocaInst *Slot =
5455         cast<AllocaInst>(I.getArgOperand(0)->stripPointerCasts());
5456     assert(FuncInfo.StaticAllocaMap.count(Slot) &&
5457            "can only use static allocas with llvm.eh.parentframe");
5458     int FI = FuncInfo.StaticAllocaMap[Slot];
5459     MachineFunction &MF = DAG.getMachineFunction();
5460     const Function *F = MF.getFunction();
5461     MachineModuleInfo &MMI = MF.getMMI();
5462     MMI.getWinEHFuncInfo(F).CatchHandlerParentFrameObjIdx[F] = FI;
5463     return nullptr;
5464   }
5465   case Intrinsic::eh_unwindhelp: {
5466     AllocaInst *Slot =
5467         cast<AllocaInst>(I.getArgOperand(0)->stripPointerCasts());
5468     assert(FuncInfo.StaticAllocaMap.count(Slot) &&
5469            "can only use static allocas with llvm.eh.unwindhelp");
5470     int FI = FuncInfo.StaticAllocaMap[Slot];
5471     MachineFunction &MF = DAG.getMachineFunction();
5472     MachineModuleInfo &MMI = MF.getMMI();
5473     MMI.getWinEHFuncInfo(MF.getFunction()).UnwindHelpFrameIdx = FI;
5474     return nullptr;
5475   }
5476   }
5477 }
5478
5479 std::pair<SDValue, SDValue>
5480 SelectionDAGBuilder::lowerInvokable(TargetLowering::CallLoweringInfo &CLI,
5481                                     MachineBasicBlock *LandingPad) {
5482   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
5483   MCSymbol *BeginLabel = nullptr;
5484
5485   if (LandingPad) {
5486     // Insert a label before the invoke call to mark the try range.  This can be
5487     // used to detect deletion of the invoke via the MachineModuleInfo.
5488     BeginLabel = MMI.getContext().CreateTempSymbol();
5489
5490     // For SjLj, keep track of which landing pads go with which invokes
5491     // so as to maintain the ordering of pads in the LSDA.
5492     unsigned CallSiteIndex = MMI.getCurrentCallSite();
5493     if (CallSiteIndex) {
5494       MMI.setCallSiteBeginLabel(BeginLabel, CallSiteIndex);
5495       LPadToCallSiteMap[LandingPad].push_back(CallSiteIndex);
5496
5497       // Now that the call site is handled, stop tracking it.
5498       MMI.setCurrentCallSite(0);
5499     }
5500
5501     // Both PendingLoads and PendingExports must be flushed here;
5502     // this call might not return.
5503     (void)getRoot();
5504     DAG.setRoot(DAG.getEHLabel(getCurSDLoc(), getControlRoot(), BeginLabel));
5505
5506     CLI.setChain(getRoot());
5507   }
5508   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
5509   std::pair<SDValue, SDValue> Result = TLI.LowerCallTo(CLI);
5510
5511   assert((CLI.IsTailCall || Result.second.getNode()) &&
5512          "Non-null chain expected with non-tail call!");
5513   assert((Result.second.getNode() || !Result.first.getNode()) &&
5514          "Null value expected with tail call!");
5515
5516   if (!Result.second.getNode()) {
5517     // As a special case, a null chain means that a tail call has been emitted
5518     // and the DAG root is already updated.
5519     HasTailCall = true;
5520
5521     // Since there's no actual continuation from this block, nothing can be
5522     // relying on us setting vregs for them.
5523     PendingExports.clear();
5524   } else {
5525     DAG.setRoot(Result.second);
5526   }
5527
5528   if (LandingPad) {
5529     // Insert a label at the end of the invoke call to mark the try range.  This
5530     // can be used to detect deletion of the invoke via the MachineModuleInfo.
5531     MCSymbol *EndLabel = MMI.getContext().CreateTempSymbol();
5532     DAG.setRoot(DAG.getEHLabel(getCurSDLoc(), getRoot(), EndLabel));
5533
5534     // Inform MachineModuleInfo of range.
5535     MMI.addInvoke(LandingPad, BeginLabel, EndLabel);
5536   }
5537
5538   return Result;
5539 }
5540
5541 void SelectionDAGBuilder::LowerCallTo(ImmutableCallSite CS, SDValue Callee,
5542                                       bool isTailCall,
5543                                       MachineBasicBlock *LandingPad) {
5544   PointerType *PT = cast<PointerType>(CS.getCalledValue()->getType());
5545   FunctionType *FTy = cast<FunctionType>(PT->getElementType());
5546   Type *RetTy = FTy->getReturnType();
5547
5548   TargetLowering::ArgListTy Args;
5549   TargetLowering::ArgListEntry Entry;
5550   Args.reserve(CS.arg_size());
5551
5552   for (ImmutableCallSite::arg_iterator i = CS.arg_begin(), e = CS.arg_end();
5553        i != e; ++i) {
5554     const Value *V = *i;
5555
5556     // Skip empty types
5557     if (V->getType()->isEmptyTy())
5558       continue;
5559
5560     SDValue ArgNode = getValue(V);
5561     Entry.Node = ArgNode; Entry.Ty = V->getType();
5562
5563     // Skip the first return-type Attribute to get to params.
5564     Entry.setAttributes(&CS, i - CS.arg_begin() + 1);
5565     Args.push_back(Entry);
5566
5567     // If we have an explicit sret argument that is an Instruction, (i.e., it
5568     // might point to function-local memory), we can't meaningfully tail-call.
5569     if (Entry.isSRet && isa<Instruction>(V))
5570       isTailCall = false;
5571   }
5572
5573   // Check if target-independent constraints permit a tail call here.
5574   // Target-dependent constraints are checked within TLI->LowerCallTo.
5575   if (isTailCall && !isInTailCallPosition(CS, DAG.getTarget()))
5576     isTailCall = false;
5577
5578   TargetLowering::CallLoweringInfo CLI(DAG);
5579   CLI.setDebugLoc(getCurSDLoc()).setChain(getRoot())
5580     .setCallee(RetTy, FTy, Callee, std::move(Args), CS)
5581     .setTailCall(isTailCall);
5582   std::pair<SDValue,SDValue> Result = lowerInvokable(CLI, LandingPad);
5583
5584   if (Result.first.getNode())
5585     setValue(CS.getInstruction(), Result.first);
5586 }
5587
5588 /// IsOnlyUsedInZeroEqualityComparison - Return true if it only matters that the
5589 /// value is equal or not-equal to zero.
5590 static bool IsOnlyUsedInZeroEqualityComparison(const Value *V) {
5591   for (const User *U : V->users()) {
5592     if (const ICmpInst *IC = dyn_cast<ICmpInst>(U))
5593       if (IC->isEquality())
5594         if (const Constant *C = dyn_cast<Constant>(IC->getOperand(1)))
5595           if (C->isNullValue())
5596             continue;
5597     // Unknown instruction.
5598     return false;
5599   }
5600   return true;
5601 }
5602
5603 static SDValue getMemCmpLoad(const Value *PtrVal, MVT LoadVT,
5604                              Type *LoadTy,
5605                              SelectionDAGBuilder &Builder) {
5606
5607   // Check to see if this load can be trivially constant folded, e.g. if the
5608   // input is from a string literal.
5609   if (const Constant *LoadInput = dyn_cast<Constant>(PtrVal)) {
5610     // Cast pointer to the type we really want to load.
5611     LoadInput = ConstantExpr::getBitCast(const_cast<Constant *>(LoadInput),
5612                                          PointerType::getUnqual(LoadTy));
5613
5614     if (const Constant *LoadCst = ConstantFoldLoadFromConstPtr(
5615             const_cast<Constant *>(LoadInput), *Builder.DL))
5616       return Builder.getValue(LoadCst);
5617   }
5618
5619   // Otherwise, we have to emit the load.  If the pointer is to unfoldable but
5620   // still constant memory, the input chain can be the entry node.
5621   SDValue Root;
5622   bool ConstantMemory = false;
5623
5624   // Do not serialize (non-volatile) loads of constant memory with anything.
5625   if (Builder.AA->pointsToConstantMemory(PtrVal)) {
5626     Root = Builder.DAG.getEntryNode();
5627     ConstantMemory = true;
5628   } else {
5629     // Do not serialize non-volatile loads against each other.
5630     Root = Builder.DAG.getRoot();
5631   }
5632
5633   SDValue Ptr = Builder.getValue(PtrVal);
5634   SDValue LoadVal = Builder.DAG.getLoad(LoadVT, Builder.getCurSDLoc(), Root,
5635                                         Ptr, MachinePointerInfo(PtrVal),
5636                                         false /*volatile*/,
5637                                         false /*nontemporal*/,
5638                                         false /*isinvariant*/, 1 /* align=1 */);
5639
5640   if (!ConstantMemory)
5641     Builder.PendingLoads.push_back(LoadVal.getValue(1));
5642   return LoadVal;
5643 }
5644
5645 /// processIntegerCallValue - Record the value for an instruction that
5646 /// produces an integer result, converting the type where necessary.
5647 void SelectionDAGBuilder::processIntegerCallValue(const Instruction &I,
5648                                                   SDValue Value,
5649                                                   bool IsSigned) {
5650   EVT VT = DAG.getTargetLoweringInfo().getValueType(I.getType(), true);
5651   if (IsSigned)
5652     Value = DAG.getSExtOrTrunc(Value, getCurSDLoc(), VT);
5653   else
5654     Value = DAG.getZExtOrTrunc(Value, getCurSDLoc(), VT);
5655   setValue(&I, Value);
5656 }
5657
5658 /// visitMemCmpCall - See if we can lower a call to memcmp in an optimized form.
5659 /// If so, return true and lower it, otherwise return false and it will be
5660 /// lowered like a normal call.
5661 bool SelectionDAGBuilder::visitMemCmpCall(const CallInst &I) {
5662   // Verify that the prototype makes sense.  int memcmp(void*,void*,size_t)
5663   if (I.getNumArgOperands() != 3)
5664     return false;
5665
5666   const Value *LHS = I.getArgOperand(0), *RHS = I.getArgOperand(1);
5667   if (!LHS->getType()->isPointerTy() || !RHS->getType()->isPointerTy() ||
5668       !I.getArgOperand(2)->getType()->isIntegerTy() ||
5669       !I.getType()->isIntegerTy())
5670     return false;
5671
5672   const Value *Size = I.getArgOperand(2);
5673   const ConstantInt *CSize = dyn_cast<ConstantInt>(Size);
5674   if (CSize && CSize->getZExtValue() == 0) {
5675     EVT CallVT = DAG.getTargetLoweringInfo().getValueType(I.getType(), true);
5676     setValue(&I, DAG.getConstant(0, CallVT));
5677     return true;
5678   }
5679
5680   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5681   std::pair<SDValue, SDValue> Res =
5682     TSI.EmitTargetCodeForMemcmp(DAG, getCurSDLoc(), DAG.getRoot(),
5683                                 getValue(LHS), getValue(RHS), getValue(Size),
5684                                 MachinePointerInfo(LHS),
5685                                 MachinePointerInfo(RHS));
5686   if (Res.first.getNode()) {
5687     processIntegerCallValue(I, Res.first, true);
5688     PendingLoads.push_back(Res.second);
5689     return true;
5690   }
5691
5692   // memcmp(S1,S2,2) != 0 -> (*(short*)LHS != *(short*)RHS)  != 0
5693   // memcmp(S1,S2,4) != 0 -> (*(int*)LHS != *(int*)RHS)  != 0
5694   if (CSize && IsOnlyUsedInZeroEqualityComparison(&I)) {
5695     bool ActuallyDoIt = true;
5696     MVT LoadVT;
5697     Type *LoadTy;
5698     switch (CSize->getZExtValue()) {
5699     default:
5700       LoadVT = MVT::Other;
5701       LoadTy = nullptr;
5702       ActuallyDoIt = false;
5703       break;
5704     case 2:
5705       LoadVT = MVT::i16;
5706       LoadTy = Type::getInt16Ty(CSize->getContext());
5707       break;
5708     case 4:
5709       LoadVT = MVT::i32;
5710       LoadTy = Type::getInt32Ty(CSize->getContext());
5711       break;
5712     case 8:
5713       LoadVT = MVT::i64;
5714       LoadTy = Type::getInt64Ty(CSize->getContext());
5715       break;
5716         /*
5717     case 16:
5718       LoadVT = MVT::v4i32;
5719       LoadTy = Type::getInt32Ty(CSize->getContext());
5720       LoadTy = VectorType::get(LoadTy, 4);
5721       break;
5722          */
5723     }
5724
5725     // This turns into unaligned loads.  We only do this if the target natively
5726     // supports the MVT we'll be loading or if it is small enough (<= 4) that
5727     // we'll only produce a small number of byte loads.
5728
5729     // Require that we can find a legal MVT, and only do this if the target
5730     // supports unaligned loads of that type.  Expanding into byte loads would
5731     // bloat the code.
5732     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
5733     if (ActuallyDoIt && CSize->getZExtValue() > 4) {
5734       unsigned DstAS = LHS->getType()->getPointerAddressSpace();
5735       unsigned SrcAS = RHS->getType()->getPointerAddressSpace();
5736       // TODO: Handle 5 byte compare as 4-byte + 1 byte.
5737       // TODO: Handle 8 byte compare on x86-32 as two 32-bit loads.
5738       // TODO: Check alignment of src and dest ptrs.
5739       if (!TLI.isTypeLegal(LoadVT) ||
5740           !TLI.allowsMisalignedMemoryAccesses(LoadVT, SrcAS) ||
5741           !TLI.allowsMisalignedMemoryAccesses(LoadVT, DstAS))
5742         ActuallyDoIt = false;
5743     }
5744
5745     if (ActuallyDoIt) {
5746       SDValue LHSVal = getMemCmpLoad(LHS, LoadVT, LoadTy, *this);
5747       SDValue RHSVal = getMemCmpLoad(RHS, LoadVT, LoadTy, *this);
5748
5749       SDValue Res = DAG.getSetCC(getCurSDLoc(), MVT::i1, LHSVal, RHSVal,
5750                                  ISD::SETNE);
5751       processIntegerCallValue(I, Res, false);
5752       return true;
5753     }
5754   }
5755
5756
5757   return false;
5758 }
5759
5760 /// visitMemChrCall -- See if we can lower a memchr call into an optimized
5761 /// form.  If so, return true and lower it, otherwise return false and it
5762 /// will be lowered like a normal call.
5763 bool SelectionDAGBuilder::visitMemChrCall(const CallInst &I) {
5764   // Verify that the prototype makes sense.  void *memchr(void *, int, size_t)
5765   if (I.getNumArgOperands() != 3)
5766     return false;
5767
5768   const Value *Src = I.getArgOperand(0);
5769   const Value *Char = I.getArgOperand(1);
5770   const Value *Length = I.getArgOperand(2);
5771   if (!Src->getType()->isPointerTy() ||
5772       !Char->getType()->isIntegerTy() ||
5773       !Length->getType()->isIntegerTy() ||
5774       !I.getType()->isPointerTy())
5775     return false;
5776
5777   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5778   std::pair<SDValue, SDValue> Res =
5779     TSI.EmitTargetCodeForMemchr(DAG, getCurSDLoc(), DAG.getRoot(),
5780                                 getValue(Src), getValue(Char), getValue(Length),
5781                                 MachinePointerInfo(Src));
5782   if (Res.first.getNode()) {
5783     setValue(&I, Res.first);
5784     PendingLoads.push_back(Res.second);
5785     return true;
5786   }
5787
5788   return false;
5789 }
5790
5791 /// visitStrCpyCall -- See if we can lower a strcpy or stpcpy call into an
5792 /// optimized form.  If so, return true and lower it, otherwise return false
5793 /// and it will be lowered like a normal call.
5794 bool SelectionDAGBuilder::visitStrCpyCall(const CallInst &I, bool isStpcpy) {
5795   // Verify that the prototype makes sense.  char *strcpy(char *, char *)
5796   if (I.getNumArgOperands() != 2)
5797     return false;
5798
5799   const Value *Arg0 = I.getArgOperand(0), *Arg1 = I.getArgOperand(1);
5800   if (!Arg0->getType()->isPointerTy() ||
5801       !Arg1->getType()->isPointerTy() ||
5802       !I.getType()->isPointerTy())
5803     return false;
5804
5805   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5806   std::pair<SDValue, SDValue> Res =
5807     TSI.EmitTargetCodeForStrcpy(DAG, getCurSDLoc(), getRoot(),
5808                                 getValue(Arg0), getValue(Arg1),
5809                                 MachinePointerInfo(Arg0),
5810                                 MachinePointerInfo(Arg1), isStpcpy);
5811   if (Res.first.getNode()) {
5812     setValue(&I, Res.first);
5813     DAG.setRoot(Res.second);
5814     return true;
5815   }
5816
5817   return false;
5818 }
5819
5820 /// visitStrCmpCall - See if we can lower a call to strcmp in an optimized form.
5821 /// If so, return true and lower it, otherwise return false and it will be
5822 /// lowered like a normal call.
5823 bool SelectionDAGBuilder::visitStrCmpCall(const CallInst &I) {
5824   // Verify that the prototype makes sense.  int strcmp(void*,void*)
5825   if (I.getNumArgOperands() != 2)
5826     return false;
5827
5828   const Value *Arg0 = I.getArgOperand(0), *Arg1 = I.getArgOperand(1);
5829   if (!Arg0->getType()->isPointerTy() ||
5830       !Arg1->getType()->isPointerTy() ||
5831       !I.getType()->isIntegerTy())
5832     return false;
5833
5834   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5835   std::pair<SDValue, SDValue> Res =
5836     TSI.EmitTargetCodeForStrcmp(DAG, getCurSDLoc(), DAG.getRoot(),
5837                                 getValue(Arg0), getValue(Arg1),
5838                                 MachinePointerInfo(Arg0),
5839                                 MachinePointerInfo(Arg1));
5840   if (Res.first.getNode()) {
5841     processIntegerCallValue(I, Res.first, true);
5842     PendingLoads.push_back(Res.second);
5843     return true;
5844   }
5845
5846   return false;
5847 }
5848
5849 /// visitStrLenCall -- See if we can lower a strlen call into an optimized
5850 /// form.  If so, return true and lower it, otherwise return false and it
5851 /// will be lowered like a normal call.
5852 bool SelectionDAGBuilder::visitStrLenCall(const CallInst &I) {
5853   // Verify that the prototype makes sense.  size_t strlen(char *)
5854   if (I.getNumArgOperands() != 1)
5855     return false;
5856
5857   const Value *Arg0 = I.getArgOperand(0);
5858   if (!Arg0->getType()->isPointerTy() || !I.getType()->isIntegerTy())
5859     return false;
5860
5861   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5862   std::pair<SDValue, SDValue> Res =
5863     TSI.EmitTargetCodeForStrlen(DAG, getCurSDLoc(), DAG.getRoot(),
5864                                 getValue(Arg0), MachinePointerInfo(Arg0));
5865   if (Res.first.getNode()) {
5866     processIntegerCallValue(I, Res.first, false);
5867     PendingLoads.push_back(Res.second);
5868     return true;
5869   }
5870
5871   return false;
5872 }
5873
5874 /// visitStrNLenCall -- See if we can lower a strnlen call into an optimized
5875 /// form.  If so, return true and lower it, otherwise return false and it
5876 /// will be lowered like a normal call.
5877 bool SelectionDAGBuilder::visitStrNLenCall(const CallInst &I) {
5878   // Verify that the prototype makes sense.  size_t strnlen(char *, size_t)
5879   if (I.getNumArgOperands() != 2)
5880     return false;
5881
5882   const Value *Arg0 = I.getArgOperand(0), *Arg1 = I.getArgOperand(1);
5883   if (!Arg0->getType()->isPointerTy() ||
5884       !Arg1->getType()->isIntegerTy() ||
5885       !I.getType()->isIntegerTy())
5886     return false;
5887
5888   const TargetSelectionDAGInfo &TSI = DAG.getSelectionDAGInfo();
5889   std::pair<SDValue, SDValue> Res =
5890     TSI.EmitTargetCodeForStrnlen(DAG, getCurSDLoc(), DAG.getRoot(),
5891                                  getValue(Arg0), getValue(Arg1),
5892                                  MachinePointerInfo(Arg0));
5893   if (Res.first.getNode()) {
5894     processIntegerCallValue(I, Res.first, false);
5895     PendingLoads.push_back(Res.second);
5896     return true;
5897   }
5898
5899   return false;
5900 }
5901
5902 /// visitUnaryFloatCall - If a call instruction is a unary floating-point
5903 /// operation (as expected), translate it to an SDNode with the specified opcode
5904 /// and return true.
5905 bool SelectionDAGBuilder::visitUnaryFloatCall(const CallInst &I,
5906                                               unsigned Opcode) {
5907   // Sanity check that it really is a unary floating-point call.
5908   if (I.getNumArgOperands() != 1 ||
5909       !I.getArgOperand(0)->getType()->isFloatingPointTy() ||
5910       I.getType() != I.getArgOperand(0)->getType() ||
5911       !I.onlyReadsMemory())
5912     return false;
5913
5914   SDValue Tmp = getValue(I.getArgOperand(0));
5915   setValue(&I, DAG.getNode(Opcode, getCurSDLoc(), Tmp.getValueType(), Tmp));
5916   return true;
5917 }
5918
5919 /// visitBinaryFloatCall - If a call instruction is a binary floating-point
5920 /// operation (as expected), translate it to an SDNode with the specified opcode
5921 /// and return true.
5922 bool SelectionDAGBuilder::visitBinaryFloatCall(const CallInst &I,
5923                                                unsigned Opcode) {
5924   // Sanity check that it really is a binary floating-point call.
5925   if (I.getNumArgOperands() != 2 ||
5926       !I.getArgOperand(0)->getType()->isFloatingPointTy() ||
5927       I.getType() != I.getArgOperand(0)->getType() ||
5928       I.getType() != I.getArgOperand(1)->getType() ||
5929       !I.onlyReadsMemory())
5930     return false;
5931
5932   SDValue Tmp0 = getValue(I.getArgOperand(0));
5933   SDValue Tmp1 = getValue(I.getArgOperand(1));
5934   EVT VT = Tmp0.getValueType();
5935   setValue(&I, DAG.getNode(Opcode, getCurSDLoc(), VT, Tmp0, Tmp1));
5936   return true;
5937 }
5938
5939 void SelectionDAGBuilder::visitCall(const CallInst &I) {
5940   // Handle inline assembly differently.
5941   if (isa<InlineAsm>(I.getCalledValue())) {
5942     visitInlineAsm(&I);
5943     return;
5944   }
5945
5946   MachineModuleInfo &MMI = DAG.getMachineFunction().getMMI();
5947   ComputeUsesVAFloatArgument(I, &MMI);
5948
5949   const char *RenameFn = nullptr;
5950   if (Function *F = I.getCalledFunction()) {
5951     if (F->isDeclaration()) {
5952       if (const TargetIntrinsicInfo *II = TM.getIntrinsicInfo()) {
5953         if (unsigned IID = II->getIntrinsicID(F)) {
5954           RenameFn = visitIntrinsicCall(I, IID);
5955           if (!RenameFn)
5956             return;
5957         }
5958       }
5959       if (unsigned IID = F->getIntrinsicID()) {
5960         RenameFn = visitIntrinsicCall(I, IID);
5961         if (!RenameFn)
5962           return;
5963       }
5964     }
5965
5966     // Check for well-known libc/libm calls.  If the function is internal, it
5967     // can't be a library call.
5968     LibFunc::Func Func;
5969     if (!F->hasLocalLinkage() && F->hasName() &&
5970         LibInfo->getLibFunc(F->getName(), Func) &&
5971         LibInfo->hasOptimizedCodeGen(Func)) {
5972       switch (Func) {
5973       default: break;
5974       case LibFunc::copysign:
5975       case LibFunc::copysignf:
5976       case LibFunc::copysignl:
5977         if (I.getNumArgOperands() == 2 &&   // Basic sanity checks.
5978             I.getArgOperand(0)->getType()->isFloatingPointTy() &&
5979             I.getType() == I.getArgOperand(0)->getType() &&
5980             I.getType() == I.getArgOperand(1)->getType() &&
5981             I.onlyReadsMemory()) {
5982           SDValue LHS = getValue(I.getArgOperand(0));
5983           SDValue RHS = getValue(I.getArgOperand(1));
5984           setValue(&I, DAG.getNode(ISD::FCOPYSIGN, getCurSDLoc(),
5985                                    LHS.getValueType(), LHS, RHS));
5986           return;
5987         }
5988         break;
5989       case LibFunc::fabs:
5990       case LibFunc::fabsf:
5991       case LibFunc::fabsl:
5992         if (visitUnaryFloatCall(I, ISD::FABS))
5993           return;
5994         break;
5995       case LibFunc::fmin:
5996       case LibFunc::fminf:
5997       case LibFunc::fminl:
5998         if (visitBinaryFloatCall(I, ISD::FMINNUM))
5999           return;
6000         break;
6001       case LibFunc::fmax:
6002       case LibFunc::fmaxf:
6003       case LibFunc::fmaxl:
6004         if (visitBinaryFloatCall(I, ISD::FMAXNUM))
6005           return;
6006         break;
6007       case LibFunc::sin:
6008       case LibFunc::sinf:
6009       case LibFunc::sinl:
6010         if (visitUnaryFloatCall(I, ISD::FSIN))
6011           return;
6012         break;
6013       case LibFunc::cos:
6014       case LibFunc::cosf:
6015       case LibFunc::cosl:
6016         if (visitUnaryFloatCall(I, ISD::FCOS))
6017           return;
6018         break;
6019       case LibFunc::sqrt:
6020       case LibFunc::sqrtf:
6021       case LibFunc::sqrtl:
6022       case LibFunc::sqrt_finite:
6023       case LibFunc::sqrtf_finite:
6024       case LibFunc::sqrtl_finite:
6025         if (visitUnaryFloatCall(I, ISD::FSQRT))
6026           return;
6027         break;
6028       case LibFunc::floor:
6029       case LibFunc::floorf:
6030       case LibFunc::floorl:
6031         if (visitUnaryFloatCall(I, ISD::FFLOOR))
6032           return;
6033         break;
6034       case LibFunc::nearbyint:
6035       case LibFunc::nearbyintf:
6036       case LibFunc::nearbyintl:
6037         if (visitUnaryFloatCall(I, ISD::FNEARBYINT))
6038           return;
6039         break;
6040       case LibFunc::ceil:
6041       case LibFunc::ceilf:
6042       case LibFunc::ceill:
6043         if (visitUnaryFloatCall(I, ISD::FCEIL))
6044           return;
6045         break;
6046       case LibFunc::rint:
6047       case LibFunc::rintf:
6048       case LibFunc::rintl:
6049         if (visitUnaryFloatCall(I, ISD::FRINT))
6050           return;
6051         break;
6052       case LibFunc::round:
6053       case LibFunc::roundf:
6054       case LibFunc::roundl:
6055         if (visitUnaryFloatCall(I, ISD::FROUND))
6056           return;
6057         break;
6058       case LibFunc::trunc:
6059       case LibFunc::truncf:
6060       case LibFunc::truncl:
6061         if (visitUnaryFloatCall(I, ISD::FTRUNC))
6062           return;
6063         break;
6064       case LibFunc::log2:
6065       case LibFunc::log2f:
6066       case LibFunc::log2l:
6067         if (visitUnaryFloatCall(I, ISD::FLOG2))
6068           return;
6069         break;
6070       case LibFunc::exp2:
6071       case LibFunc::exp2f:
6072       case LibFunc::exp2l:
6073         if (visitUnaryFloatCall(I, ISD::FEXP2))
6074           return;
6075         break;
6076       case LibFunc::memcmp:
6077         if (visitMemCmpCall(I))
6078           return;
6079         break;
6080       case LibFunc::memchr:
6081         if (visitMemChrCall(I))
6082           return;
6083         break;
6084       case LibFunc::strcpy:
6085         if (visitStrCpyCall(I, false))
6086           return;
6087         break;
6088       case LibFunc::stpcpy:
6089         if (visitStrCpyCall(I, true))
6090           return;
6091         break;
6092       case LibFunc::strcmp:
6093         if (visitStrCmpCall(I))
6094           return;
6095         break;
6096       case LibFunc::strlen:
6097         if (visitStrLenCall(I))
6098           return;
6099         break;
6100       case LibFunc::strnlen:
6101         if (visitStrNLenCall(I))
6102           return;
6103         break;
6104       }
6105     }
6106   }
6107
6108   SDValue Callee;
6109   if (!RenameFn)
6110     Callee = getValue(I.getCalledValue());
6111   else
6112     Callee = DAG.getExternalSymbol(RenameFn,
6113                                    DAG.getTargetLoweringInfo().getPointerTy());
6114
6115   // Check if we can potentially perform a tail call. More detailed checking is
6116   // be done within LowerCallTo, after more information about the call is known.
6117   LowerCallTo(&I, Callee, I.isTailCall());
6118 }
6119
6120 namespace {
6121
6122 /// AsmOperandInfo - This contains information for each constraint that we are
6123 /// lowering.
6124 class SDISelAsmOperandInfo : public TargetLowering::AsmOperandInfo {
6125 public:
6126   /// CallOperand - If this is the result output operand or a clobber
6127   /// this is null, otherwise it is the incoming operand to the CallInst.
6128   /// This gets modified as the asm is processed.
6129   SDValue CallOperand;
6130
6131   /// AssignedRegs - If this is a register or register class operand, this
6132   /// contains the set of register corresponding to the operand.
6133   RegsForValue AssignedRegs;
6134
6135   explicit SDISelAsmOperandInfo(const TargetLowering::AsmOperandInfo &info)
6136     : TargetLowering::AsmOperandInfo(info), CallOperand(nullptr,0) {
6137   }
6138
6139   /// getCallOperandValEVT - Return the EVT of the Value* that this operand
6140   /// corresponds to.  If there is no Value* for this operand, it returns
6141   /// MVT::Other.
6142   EVT getCallOperandValEVT(LLVMContext &Context,
6143                            const TargetLowering &TLI,
6144                            const DataLayout *DL) const {
6145     if (!CallOperandVal) return MVT::Other;
6146
6147     if (isa<BasicBlock>(CallOperandVal))
6148       return TLI.getPointerTy();
6149
6150     llvm::Type *OpTy = CallOperandVal->getType();
6151
6152     // FIXME: code duplicated from TargetLowering::ParseConstraints().
6153     // If this is an indirect operand, the operand is a pointer to the
6154     // accessed type.
6155     if (isIndirect) {
6156       llvm::PointerType *PtrTy = dyn_cast<PointerType>(OpTy);
6157       if (!PtrTy)
6158         report_fatal_error("Indirect operand for inline asm not a pointer!");
6159       OpTy = PtrTy->getElementType();
6160     }
6161
6162     // Look for vector wrapped in a struct. e.g. { <16 x i8> }.
6163     if (StructType *STy = dyn_cast<StructType>(OpTy))
6164       if (STy->getNumElements() == 1)
6165         OpTy = STy->getElementType(0);
6166
6167     // If OpTy is not a single value, it may be a struct/union that we
6168     // can tile with integers.
6169     if (!OpTy->isSingleValueType() && OpTy->isSized()) {
6170       unsigned BitSize = DL->getTypeSizeInBits(OpTy);
6171       switch (BitSize) {
6172       default: break;
6173       case 1:
6174       case 8:
6175       case 16:
6176       case 32:
6177       case 64:
6178       case 128:
6179         OpTy = IntegerType::get(Context, BitSize);
6180         break;
6181       }
6182     }
6183
6184     return TLI.getValueType(OpTy, true);
6185   }
6186 };
6187
6188 typedef SmallVector<SDISelAsmOperandInfo,16> SDISelAsmOperandInfoVector;
6189
6190 } // end anonymous namespace
6191
6192 /// GetRegistersForValue - Assign registers (virtual or physical) for the
6193 /// specified operand.  We prefer to assign virtual registers, to allow the
6194 /// register allocator to handle the assignment process.  However, if the asm
6195 /// uses features that we can't model on machineinstrs, we have SDISel do the
6196 /// allocation.  This produces generally horrible, but correct, code.
6197 ///
6198 ///   OpInfo describes the operand.
6199 ///
6200 static void GetRegistersForValue(SelectionDAG &DAG,
6201                                  const TargetLowering &TLI,
6202                                  SDLoc DL,
6203                                  SDISelAsmOperandInfo &OpInfo) {
6204   LLVMContext &Context = *DAG.getContext();
6205
6206   MachineFunction &MF = DAG.getMachineFunction();
6207   SmallVector<unsigned, 4> Regs;
6208
6209   // If this is a constraint for a single physreg, or a constraint for a
6210   // register class, find it.
6211   std::pair<unsigned, const TargetRegisterClass *> PhysReg =
6212       TLI.getRegForInlineAsmConstraint(MF.getSubtarget().getRegisterInfo(),
6213                                        OpInfo.ConstraintCode,
6214                                        OpInfo.ConstraintVT);
6215
6216   unsigned NumRegs = 1;
6217   if (OpInfo.ConstraintVT != MVT::Other) {
6218     // If this is a FP input in an integer register (or visa versa) insert a bit
6219     // cast of the input value.  More generally, handle any case where the input
6220     // value disagrees with the register class we plan to stick this in.
6221     if (OpInfo.Type == InlineAsm::isInput &&
6222         PhysReg.second && !PhysReg.second->hasType(OpInfo.ConstraintVT)) {
6223       // Try to convert to the first EVT that the reg class contains.  If the
6224       // types are identical size, use a bitcast to convert (e.g. two differing
6225       // vector types).
6226       MVT RegVT = *PhysReg.second->vt_begin();
6227       if (RegVT.getSizeInBits() == OpInfo.CallOperand.getValueSizeInBits()) {
6228         OpInfo.CallOperand = DAG.getNode(ISD::BITCAST, DL,
6229                                          RegVT, OpInfo.CallOperand);
6230         OpInfo.ConstraintVT = RegVT;
6231       } else if (RegVT.isInteger() && OpInfo.ConstraintVT.isFloatingPoint()) {
6232         // If the input is a FP value and we want it in FP registers, do a
6233         // bitcast to the corresponding integer type.  This turns an f64 value
6234         // into i64, which can be passed with two i32 values on a 32-bit
6235         // machine.
6236         RegVT = MVT::getIntegerVT(OpInfo.ConstraintVT.getSizeInBits());
6237         OpInfo.CallOperand = DAG.getNode(ISD::BITCAST, DL,
6238                                          RegVT, OpInfo.CallOperand);
6239         OpInfo.ConstraintVT = RegVT;
6240       }
6241     }
6242
6243     NumRegs = TLI.getNumRegisters(Context, OpInfo.ConstraintVT);
6244   }
6245
6246   MVT RegVT;
6247   EVT ValueVT = OpInfo.ConstraintVT;
6248
6249   // If this is a constraint for a specific physical register, like {r17},
6250   // assign it now.
6251   if (unsigned AssignedReg = PhysReg.first) {
6252     const TargetRegisterClass *RC = PhysReg.second;
6253     if (OpInfo.ConstraintVT == MVT::Other)
6254       ValueVT = *RC->vt_begin();
6255
6256     // Get the actual register value type.  This is important, because the user
6257     // may have asked for (e.g.) the AX register in i32 type.  We need to
6258     // remember that AX is actually i16 to get the right extension.
6259     RegVT = *RC->vt_begin();
6260
6261     // This is a explicit reference to a physical register.
6262     Regs.push_back(AssignedReg);
6263
6264     // If this is an expanded reference, add the rest of the regs to Regs.
6265     if (NumRegs != 1) {
6266       TargetRegisterClass::iterator I = RC->begin();
6267       for (; *I != AssignedReg; ++I)
6268         assert(I != RC->end() && "Didn't find reg!");
6269
6270       // Already added the first reg.
6271       --NumRegs; ++I;
6272       for (; NumRegs; --NumRegs, ++I) {
6273         assert(I != RC->end() && "Ran out of registers to allocate!");
6274         Regs.push_back(*I);
6275       }
6276     }
6277
6278     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
6279     return;
6280   }
6281
6282   // Otherwise, if this was a reference to an LLVM register class, create vregs
6283   // for this reference.
6284   if (const TargetRegisterClass *RC = PhysReg.second) {
6285     RegVT = *RC->vt_begin();
6286     if (OpInfo.ConstraintVT == MVT::Other)
6287       ValueVT = RegVT;
6288
6289     // Create the appropriate number of virtual registers.
6290     MachineRegisterInfo &RegInfo = MF.getRegInfo();
6291     for (; NumRegs; --NumRegs)
6292       Regs.push_back(RegInfo.createVirtualRegister(RC));
6293
6294     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
6295     return;
6296   }
6297
6298   // Otherwise, we couldn't allocate enough registers for this.
6299 }
6300
6301 /// visitInlineAsm - Handle a call to an InlineAsm object.
6302 ///
6303 void SelectionDAGBuilder::visitInlineAsm(ImmutableCallSite CS) {
6304   const InlineAsm *IA = cast<InlineAsm>(CS.getCalledValue());
6305
6306   /// ConstraintOperands - Information about all of the constraints.
6307   SDISelAsmOperandInfoVector ConstraintOperands;
6308
6309   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6310   TargetLowering::AsmOperandInfoVector TargetConstraints =
6311       TLI.ParseConstraints(DAG.getSubtarget().getRegisterInfo(), CS);
6312
6313   bool hasMemory = false;
6314
6315   unsigned ArgNo = 0;   // ArgNo - The argument of the CallInst.
6316   unsigned ResNo = 0;   // ResNo - The result number of the next output.
6317   for (unsigned i = 0, e = TargetConstraints.size(); i != e; ++i) {
6318     ConstraintOperands.push_back(SDISelAsmOperandInfo(TargetConstraints[i]));
6319     SDISelAsmOperandInfo &OpInfo = ConstraintOperands.back();
6320
6321     MVT OpVT = MVT::Other;
6322
6323     // Compute the value type for each operand.
6324     switch (OpInfo.Type) {
6325     case InlineAsm::isOutput:
6326       // Indirect outputs just consume an argument.
6327       if (OpInfo.isIndirect) {
6328         OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
6329         break;
6330       }
6331
6332       // The return value of the call is this value.  As such, there is no
6333       // corresponding argument.
6334       assert(!CS.getType()->isVoidTy() && "Bad inline asm!");
6335       if (StructType *STy = dyn_cast<StructType>(CS.getType())) {
6336         OpVT = TLI.getSimpleValueType(STy->getElementType(ResNo));
6337       } else {
6338         assert(ResNo == 0 && "Asm only has one result!");
6339         OpVT = TLI.getSimpleValueType(CS.getType());
6340       }
6341       ++ResNo;
6342       break;
6343     case InlineAsm::isInput:
6344       OpInfo.CallOperandVal = const_cast<Value *>(CS.getArgument(ArgNo++));
6345       break;
6346     case InlineAsm::isClobber:
6347       // Nothing to do.
6348       break;
6349     }
6350
6351     // If this is an input or an indirect output, process the call argument.
6352     // BasicBlocks are labels, currently appearing only in asm's.
6353     if (OpInfo.CallOperandVal) {
6354       if (const BasicBlock *BB = dyn_cast<BasicBlock>(OpInfo.CallOperandVal)) {
6355         OpInfo.CallOperand = DAG.getBasicBlock(FuncInfo.MBBMap[BB]);
6356       } else {
6357         OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
6358       }
6359
6360       OpVT =
6361           OpInfo.getCallOperandValEVT(*DAG.getContext(), TLI, DL).getSimpleVT();
6362     }
6363
6364     OpInfo.ConstraintVT = OpVT;
6365
6366     // Indirect operand accesses access memory.
6367     if (OpInfo.isIndirect)
6368       hasMemory = true;
6369     else {
6370       for (unsigned j = 0, ee = OpInfo.Codes.size(); j != ee; ++j) {
6371         TargetLowering::ConstraintType
6372           CType = TLI.getConstraintType(OpInfo.Codes[j]);
6373         if (CType == TargetLowering::C_Memory) {
6374           hasMemory = true;
6375           break;
6376         }
6377       }
6378     }
6379   }
6380
6381   SDValue Chain, Flag;
6382
6383   // We won't need to flush pending loads if this asm doesn't touch
6384   // memory and is nonvolatile.
6385   if (hasMemory || IA->hasSideEffects())
6386     Chain = getRoot();
6387   else
6388     Chain = DAG.getRoot();
6389
6390   // Second pass over the constraints: compute which constraint option to use
6391   // and assign registers to constraints that want a specific physreg.
6392   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
6393     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
6394
6395     // If this is an output operand with a matching input operand, look up the
6396     // matching input. If their types mismatch, e.g. one is an integer, the
6397     // other is floating point, or their sizes are different, flag it as an
6398     // error.
6399     if (OpInfo.hasMatchingInput()) {
6400       SDISelAsmOperandInfo &Input = ConstraintOperands[OpInfo.MatchingInput];
6401
6402       if (OpInfo.ConstraintVT != Input.ConstraintVT) {
6403         const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
6404         std::pair<unsigned, const TargetRegisterClass *> MatchRC =
6405             TLI.getRegForInlineAsmConstraint(TRI, OpInfo.ConstraintCode,
6406                                              OpInfo.ConstraintVT);
6407         std::pair<unsigned, const TargetRegisterClass *> InputRC =
6408             TLI.getRegForInlineAsmConstraint(TRI, Input.ConstraintCode,
6409                                              Input.ConstraintVT);
6410         if ((OpInfo.ConstraintVT.isInteger() !=
6411              Input.ConstraintVT.isInteger()) ||
6412             (MatchRC.second != InputRC.second)) {
6413           report_fatal_error("Unsupported asm: input constraint"
6414                              " with a matching output constraint of"
6415                              " incompatible type!");
6416         }
6417         Input.ConstraintVT = OpInfo.ConstraintVT;
6418       }
6419     }
6420
6421     // Compute the constraint code and ConstraintType to use.
6422     TLI.ComputeConstraintToUse(OpInfo, OpInfo.CallOperand, &DAG);
6423
6424     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
6425         OpInfo.Type == InlineAsm::isClobber)
6426       continue;
6427
6428     // If this is a memory input, and if the operand is not indirect, do what we
6429     // need to to provide an address for the memory input.
6430     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
6431         !OpInfo.isIndirect) {
6432       assert((OpInfo.isMultipleAlternative ||
6433               (OpInfo.Type == InlineAsm::isInput)) &&
6434              "Can only indirectify direct input operands!");
6435
6436       // Memory operands really want the address of the value.  If we don't have
6437       // an indirect input, put it in the constpool if we can, otherwise spill
6438       // it to a stack slot.
6439       // TODO: This isn't quite right. We need to handle these according to
6440       // the addressing mode that the constraint wants. Also, this may take
6441       // an additional register for the computation and we don't want that
6442       // either.
6443
6444       // If the operand is a float, integer, or vector constant, spill to a
6445       // constant pool entry to get its address.
6446       const Value *OpVal = OpInfo.CallOperandVal;
6447       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
6448           isa<ConstantVector>(OpVal) || isa<ConstantDataVector>(OpVal)) {
6449         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
6450                                                  TLI.getPointerTy());
6451       } else {
6452         // Otherwise, create a stack slot and emit a store to it before the
6453         // asm.
6454         Type *Ty = OpVal->getType();
6455         uint64_t TySize = TLI.getDataLayout()->getTypeAllocSize(Ty);
6456         unsigned Align  = TLI.getDataLayout()->getPrefTypeAlignment(Ty);
6457         MachineFunction &MF = DAG.getMachineFunction();
6458         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
6459         SDValue StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
6460         Chain = DAG.getStore(Chain, getCurSDLoc(),
6461                              OpInfo.CallOperand, StackSlot,
6462                              MachinePointerInfo::getFixedStack(SSFI),
6463                              false, false, 0);
6464         OpInfo.CallOperand = StackSlot;
6465       }
6466
6467       // There is no longer a Value* corresponding to this operand.
6468       OpInfo.CallOperandVal = nullptr;
6469
6470       // It is now an indirect operand.
6471       OpInfo.isIndirect = true;
6472     }
6473
6474     // If this constraint is for a specific register, allocate it before
6475     // anything else.
6476     if (OpInfo.ConstraintType == TargetLowering::C_Register)
6477       GetRegistersForValue(DAG, TLI, getCurSDLoc(), OpInfo);
6478   }
6479
6480   // Second pass - Loop over all of the operands, assigning virtual or physregs
6481   // to register class operands.
6482   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
6483     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
6484
6485     // C_Register operands have already been allocated, Other/Memory don't need
6486     // to be.
6487     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
6488       GetRegistersForValue(DAG, TLI, getCurSDLoc(), OpInfo);
6489   }
6490
6491   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
6492   std::vector<SDValue> AsmNodeOperands;
6493   AsmNodeOperands.push_back(SDValue());  // reserve space for input chain
6494   AsmNodeOperands.push_back(
6495           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(),
6496                                       TLI.getPointerTy()));
6497
6498   // If we have a !srcloc metadata node associated with it, we want to attach
6499   // this to the ultimately generated inline asm machineinstr.  To do this, we
6500   // pass in the third operand as this (potentially null) inline asm MDNode.
6501   const MDNode *SrcLoc = CS.getInstruction()->getMetadata("srcloc");
6502   AsmNodeOperands.push_back(DAG.getMDNode(SrcLoc));
6503
6504   // Remember the HasSideEffect, AlignStack, AsmDialect, MayLoad and MayStore
6505   // bits as operand 3.
6506   unsigned ExtraInfo = 0;
6507   if (IA->hasSideEffects())
6508     ExtraInfo |= InlineAsm::Extra_HasSideEffects;
6509   if (IA->isAlignStack())
6510     ExtraInfo |= InlineAsm::Extra_IsAlignStack;
6511   // Set the asm dialect.
6512   ExtraInfo |= IA->getDialect() * InlineAsm::Extra_AsmDialect;
6513
6514   // Determine if this InlineAsm MayLoad or MayStore based on the constraints.
6515   for (unsigned i = 0, e = TargetConstraints.size(); i != e; ++i) {
6516     TargetLowering::AsmOperandInfo &OpInfo = TargetConstraints[i];
6517
6518     // Compute the constraint code and ConstraintType to use.
6519     TLI.ComputeConstraintToUse(OpInfo, SDValue());
6520
6521     // Ideally, we would only check against memory constraints.  However, the
6522     // meaning of an other constraint can be target-specific and we can't easily
6523     // reason about it.  Therefore, be conservative and set MayLoad/MayStore
6524     // for other constriants as well.
6525     if (OpInfo.ConstraintType == TargetLowering::C_Memory ||
6526         OpInfo.ConstraintType == TargetLowering::C_Other) {
6527       if (OpInfo.Type == InlineAsm::isInput)
6528         ExtraInfo |= InlineAsm::Extra_MayLoad;
6529       else if (OpInfo.Type == InlineAsm::isOutput)
6530         ExtraInfo |= InlineAsm::Extra_MayStore;
6531       else if (OpInfo.Type == InlineAsm::isClobber)
6532         ExtraInfo |= (InlineAsm::Extra_MayLoad | InlineAsm::Extra_MayStore);
6533     }
6534   }
6535
6536   AsmNodeOperands.push_back(DAG.getTargetConstant(ExtraInfo,
6537                                                   TLI.getPointerTy()));
6538
6539   // Loop over all of the inputs, copying the operand values into the
6540   // appropriate registers and processing the output regs.
6541   RegsForValue RetValRegs;
6542
6543   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
6544   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
6545
6546   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
6547     SDISelAsmOperandInfo &OpInfo = ConstraintOperands[i];
6548
6549     switch (OpInfo.Type) {
6550     case InlineAsm::isOutput: {
6551       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
6552           OpInfo.ConstraintType != TargetLowering::C_Register) {
6553         // Memory output, or 'other' output (e.g. 'X' constraint).
6554         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
6555
6556         unsigned ConstraintID =
6557             TLI.getInlineAsmMemConstraint(OpInfo.ConstraintCode);
6558         assert(ConstraintID != InlineAsm::Constraint_Unknown &&
6559                "Failed to convert memory constraint code to constraint id.");
6560
6561         // Add information to the INLINEASM node to know about this output.
6562         unsigned OpFlags = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
6563         OpFlags = InlineAsm::getFlagWordForMem(OpFlags, ConstraintID);
6564         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlags, MVT::i32));
6565         AsmNodeOperands.push_back(OpInfo.CallOperand);
6566         break;
6567       }
6568
6569       // Otherwise, this is a register or register class output.
6570
6571       // Copy the output from the appropriate register.  Find a register that
6572       // we can use.
6573       if (OpInfo.AssignedRegs.Regs.empty()) {
6574         LLVMContext &Ctx = *DAG.getContext();
6575         Ctx.emitError(CS.getInstruction(),
6576                       "couldn't allocate output register for constraint '" +
6577                           Twine(OpInfo.ConstraintCode) + "'");
6578         return;
6579       }
6580
6581       // If this is an indirect operand, store through the pointer after the
6582       // asm.
6583       if (OpInfo.isIndirect) {
6584         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
6585                                                       OpInfo.CallOperandVal));
6586       } else {
6587         // This is the result value of the call.
6588         assert(!CS.getType()->isVoidTy() && "Bad inline asm!");
6589         // Concatenate this output onto the outputs list.
6590         RetValRegs.append(OpInfo.AssignedRegs);
6591       }
6592
6593       // Add information to the INLINEASM node to know that this register is
6594       // set.
6595       OpInfo.AssignedRegs
6596           .AddInlineAsmOperands(OpInfo.isEarlyClobber
6597                                     ? InlineAsm::Kind_RegDefEarlyClobber
6598                                     : InlineAsm::Kind_RegDef,
6599                                 false, 0, DAG, AsmNodeOperands);
6600       break;
6601     }
6602     case InlineAsm::isInput: {
6603       SDValue InOperandVal = OpInfo.CallOperand;
6604
6605       if (OpInfo.isMatchingInputConstraint()) {   // Matching constraint?
6606         // If this is required to match an output register we have already set,
6607         // just use its register.
6608         unsigned OperandNo = OpInfo.getMatchedOperand();
6609
6610         // Scan until we find the definition we already emitted of this operand.
6611         // When we find it, create a RegsForValue operand.
6612         unsigned CurOp = InlineAsm::Op_FirstOperand;
6613         for (; OperandNo; --OperandNo) {
6614           // Advance to the next operand.
6615           unsigned OpFlag =
6616             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
6617           assert((InlineAsm::isRegDefKind(OpFlag) ||
6618                   InlineAsm::isRegDefEarlyClobberKind(OpFlag) ||
6619                   InlineAsm::isMemKind(OpFlag)) && "Skipped past definitions?");
6620           CurOp += InlineAsm::getNumOperandRegisters(OpFlag)+1;
6621         }
6622
6623         unsigned OpFlag =
6624           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getZExtValue();
6625         if (InlineAsm::isRegDefKind(OpFlag) ||
6626             InlineAsm::isRegDefEarlyClobberKind(OpFlag)) {
6627           // Add (OpFlag&0xffff)>>3 registers to MatchedRegs.
6628           if (OpInfo.isIndirect) {
6629             // This happens on gcc/testsuite/gcc.dg/pr8788-1.c
6630             LLVMContext &Ctx = *DAG.getContext();
6631             Ctx.emitError(CS.getInstruction(), "inline asm not supported yet:"
6632                                                " don't know how to handle tied "
6633                                                "indirect register inputs");
6634             return;
6635           }
6636
6637           RegsForValue MatchedRegs;
6638           MatchedRegs.ValueVTs.push_back(InOperandVal.getValueType());
6639           MVT RegVT = AsmNodeOperands[CurOp+1].getSimpleValueType();
6640           MatchedRegs.RegVTs.push_back(RegVT);
6641           MachineRegisterInfo &RegInfo = DAG.getMachineFunction().getRegInfo();
6642           for (unsigned i = 0, e = InlineAsm::getNumOperandRegisters(OpFlag);
6643                i != e; ++i) {
6644             if (const TargetRegisterClass *RC = TLI.getRegClassFor(RegVT))
6645               MatchedRegs.Regs.push_back(RegInfo.createVirtualRegister(RC));
6646             else {
6647               LLVMContext &Ctx = *DAG.getContext();
6648               Ctx.emitError(CS.getInstruction(),
6649                             "inline asm error: This value"
6650                             " type register class is not natively supported!");
6651               return;
6652             }
6653           }
6654           // Use the produced MatchedRegs object to
6655           MatchedRegs.getCopyToRegs(InOperandVal, DAG, getCurSDLoc(),
6656                                     Chain, &Flag, CS.getInstruction());
6657           MatchedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse,
6658                                            true, OpInfo.getMatchedOperand(),
6659                                            DAG, AsmNodeOperands);
6660           break;
6661         }
6662
6663         assert(InlineAsm::isMemKind(OpFlag) && "Unknown matching constraint!");
6664         assert(InlineAsm::getNumOperandRegisters(OpFlag) == 1 &&
6665                "Unexpected number of operands");
6666         // Add information to the INLINEASM node to know about this input.
6667         // See InlineAsm.h isUseOperandTiedToDef.
6668         OpFlag = InlineAsm::convertMemFlagWordToMatchingFlagWord(OpFlag);
6669         OpFlag = InlineAsm::getFlagWordForMatchingOp(OpFlag,
6670                                                     OpInfo.getMatchedOperand());
6671         AsmNodeOperands.push_back(DAG.getTargetConstant(OpFlag,
6672                                                         TLI.getPointerTy()));
6673         AsmNodeOperands.push_back(AsmNodeOperands[CurOp+1]);
6674         break;
6675       }
6676
6677       // Treat indirect 'X' constraint as memory.
6678       if (OpInfo.ConstraintType == TargetLowering::C_Other &&
6679           OpInfo.isIndirect)
6680         OpInfo.ConstraintType = TargetLowering::C_Memory;
6681
6682       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
6683         std::vector<SDValue> Ops;
6684         TLI.LowerAsmOperandForConstraint(InOperandVal, OpInfo.ConstraintCode,
6685                                           Ops, DAG);
6686         if (Ops.empty()) {
6687           LLVMContext &Ctx = *DAG.getContext();
6688           Ctx.emitError(CS.getInstruction(),
6689                         "invalid operand for inline asm constraint '" +
6690                             Twine(OpInfo.ConstraintCode) + "'");
6691           return;
6692         }
6693
6694         // Add information to the INLINEASM node to know about this input.
6695         unsigned ResOpType =
6696           InlineAsm::getFlagWord(InlineAsm::Kind_Imm, Ops.size());
6697         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
6698                                                         TLI.getPointerTy()));
6699         AsmNodeOperands.insert(AsmNodeOperands.end(), Ops.begin(), Ops.end());
6700         break;
6701       }
6702
6703       if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
6704         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
6705         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
6706                "Memory operands expect pointer values");
6707
6708         unsigned ConstraintID =
6709             TLI.getInlineAsmMemConstraint(OpInfo.ConstraintCode);
6710         assert(ConstraintID != InlineAsm::Constraint_Unknown &&
6711                "Failed to convert memory constraint code to constraint id.");
6712
6713         // Add information to the INLINEASM node to know about this input.
6714         unsigned ResOpType = InlineAsm::getFlagWord(InlineAsm::Kind_Mem, 1);
6715         ResOpType = InlineAsm::getFlagWordForMem(ResOpType, ConstraintID);
6716         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType, MVT::i32));
6717         AsmNodeOperands.push_back(InOperandVal);
6718         break;
6719       }
6720
6721       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
6722               OpInfo.ConstraintType == TargetLowering::C_Register) &&
6723              "Unknown constraint type!");
6724
6725       // TODO: Support this.
6726       if (OpInfo.isIndirect) {
6727         LLVMContext &Ctx = *DAG.getContext();
6728         Ctx.emitError(CS.getInstruction(),
6729                       "Don't know how to handle indirect register inputs yet "
6730                       "for constraint '" +
6731                           Twine(OpInfo.ConstraintCode) + "'");
6732         return;
6733       }
6734
6735       // Copy the input into the appropriate registers.
6736       if (OpInfo.AssignedRegs.Regs.empty()) {
6737         LLVMContext &Ctx = *DAG.getContext();
6738         Ctx.emitError(CS.getInstruction(),
6739                       "couldn't allocate input reg for constraint '" +
6740                           Twine(OpInfo.ConstraintCode) + "'");
6741         return;
6742       }
6743
6744       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, getCurSDLoc(),
6745                                         Chain, &Flag, CS.getInstruction());
6746
6747       OpInfo.AssignedRegs.AddInlineAsmOperands(InlineAsm::Kind_RegUse, false, 0,
6748                                                DAG, AsmNodeOperands);
6749       break;
6750     }
6751     case InlineAsm::isClobber: {
6752       // Add the clobbered value to the operand list, so that the register
6753       // allocator is aware that the physreg got clobbered.
6754       if (!OpInfo.AssignedRegs.Regs.empty())
6755         OpInfo.AssignedRegs.AddInlineAsmOperands(InlineAsm::Kind_Clobber,
6756                                                  false, 0, DAG,
6757                                                  AsmNodeOperands);
6758       break;
6759     }
6760     }
6761   }
6762
6763   // Finish up input operands.  Set the input chain and add the flag last.
6764   AsmNodeOperands[InlineAsm::Op_InputChain] = Chain;
6765   if (Flag.getNode()) AsmNodeOperands.push_back(Flag);
6766
6767   Chain = DAG.getNode(ISD::INLINEASM, getCurSDLoc(),
6768                       DAG.getVTList(MVT::Other, MVT::Glue), AsmNodeOperands);
6769   Flag = Chain.getValue(1);
6770
6771   // If this asm returns a register value, copy the result from that register
6772   // and set it as the value of the call.
6773   if (!RetValRegs.Regs.empty()) {
6774     SDValue Val = RetValRegs.getCopyFromRegs(DAG, FuncInfo, getCurSDLoc(),
6775                                              Chain, &Flag, CS.getInstruction());
6776
6777     // FIXME: Why don't we do this for inline asms with MRVs?
6778     if (CS.getType()->isSingleValueType() && CS.getType()->isSized()) {
6779       EVT ResultType = TLI.getValueType(CS.getType());
6780
6781       // If any of the results of the inline asm is a vector, it may have the
6782       // wrong width/num elts.  This can happen for register classes that can
6783       // contain multiple different value types.  The preg or vreg allocated may
6784       // not have the same VT as was expected.  Convert it to the right type
6785       // with bit_convert.
6786       if (ResultType != Val.getValueType() && Val.getValueType().isVector()) {
6787         Val = DAG.getNode(ISD::BITCAST, getCurSDLoc(),
6788                           ResultType, Val);
6789
6790       } else if (ResultType != Val.getValueType() &&
6791                  ResultType.isInteger() && Val.getValueType().isInteger()) {
6792         // If a result value was tied to an input value, the computed result may
6793         // have a wider width than the expected result.  Extract the relevant
6794         // portion.
6795         Val = DAG.getNode(ISD::TRUNCATE, getCurSDLoc(), ResultType, Val);
6796       }
6797
6798       assert(ResultType == Val.getValueType() && "Asm result value mismatch!");
6799     }
6800
6801     setValue(CS.getInstruction(), Val);
6802     // Don't need to use this as a chain in this case.
6803     if (!IA->hasSideEffects() && !hasMemory && IndirectStoresToEmit.empty())
6804       return;
6805   }
6806
6807   std::vector<std::pair<SDValue, const Value *> > StoresToEmit;
6808
6809   // Process indirect outputs, first output all of the flagged copies out of
6810   // physregs.
6811   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
6812     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
6813     const Value *Ptr = IndirectStoresToEmit[i].second;
6814     SDValue OutVal = OutRegs.getCopyFromRegs(DAG, FuncInfo, getCurSDLoc(),
6815                                              Chain, &Flag, IA);
6816     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
6817   }
6818
6819   // Emit the non-flagged stores from the physregs.
6820   SmallVector<SDValue, 8> OutChains;
6821   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i) {
6822     SDValue Val = DAG.getStore(Chain, getCurSDLoc(),
6823                                StoresToEmit[i].first,
6824                                getValue(StoresToEmit[i].second),
6825                                MachinePointerInfo(StoresToEmit[i].second),
6826                                false, false, 0);
6827     OutChains.push_back(Val);
6828   }
6829
6830   if (!OutChains.empty())
6831     Chain = DAG.getNode(ISD::TokenFactor, getCurSDLoc(), MVT::Other, OutChains);
6832
6833   DAG.setRoot(Chain);
6834 }
6835
6836 void SelectionDAGBuilder::visitVAStart(const CallInst &I) {
6837   DAG.setRoot(DAG.getNode(ISD::VASTART, getCurSDLoc(),
6838                           MVT::Other, getRoot(),
6839                           getValue(I.getArgOperand(0)),
6840                           DAG.getSrcValue(I.getArgOperand(0))));
6841 }
6842
6843 void SelectionDAGBuilder::visitVAArg(const VAArgInst &I) {
6844   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6845   const DataLayout &DL = *TLI.getDataLayout();
6846   SDValue V = DAG.getVAArg(TLI.getValueType(I.getType()), getCurSDLoc(),
6847                            getRoot(), getValue(I.getOperand(0)),
6848                            DAG.getSrcValue(I.getOperand(0)),
6849                            DL.getABITypeAlignment(I.getType()));
6850   setValue(&I, V);
6851   DAG.setRoot(V.getValue(1));
6852 }
6853
6854 void SelectionDAGBuilder::visitVAEnd(const CallInst &I) {
6855   DAG.setRoot(DAG.getNode(ISD::VAEND, getCurSDLoc(),
6856                           MVT::Other, getRoot(),
6857                           getValue(I.getArgOperand(0)),
6858                           DAG.getSrcValue(I.getArgOperand(0))));
6859 }
6860
6861 void SelectionDAGBuilder::visitVACopy(const CallInst &I) {
6862   DAG.setRoot(DAG.getNode(ISD::VACOPY, getCurSDLoc(),
6863                           MVT::Other, getRoot(),
6864                           getValue(I.getArgOperand(0)),
6865                           getValue(I.getArgOperand(1)),
6866                           DAG.getSrcValue(I.getArgOperand(0)),
6867                           DAG.getSrcValue(I.getArgOperand(1))));
6868 }
6869
6870 /// \brief Lower an argument list according to the target calling convention.
6871 ///
6872 /// \return A tuple of <return-value, token-chain>
6873 ///
6874 /// This is a helper for lowering intrinsics that follow a target calling
6875 /// convention or require stack pointer adjustment. Only a subset of the
6876 /// intrinsic's operands need to participate in the calling convention.
6877 std::pair<SDValue, SDValue>
6878 SelectionDAGBuilder::lowerCallOperands(ImmutableCallSite CS, unsigned ArgIdx,
6879                                        unsigned NumArgs, SDValue Callee,
6880                                        bool UseVoidTy,
6881                                        MachineBasicBlock *LandingPad,
6882                                        bool IsPatchPoint) {
6883   TargetLowering::ArgListTy Args;
6884   Args.reserve(NumArgs);
6885
6886   // Populate the argument list.
6887   // Attributes for args start at offset 1, after the return attribute.
6888   for (unsigned ArgI = ArgIdx, ArgE = ArgIdx + NumArgs, AttrI = ArgIdx + 1;
6889        ArgI != ArgE; ++ArgI) {
6890     const Value *V = CS->getOperand(ArgI);
6891
6892     assert(!V->getType()->isEmptyTy() && "Empty type passed to intrinsic.");
6893
6894     TargetLowering::ArgListEntry Entry;
6895     Entry.Node = getValue(V);
6896     Entry.Ty = V->getType();
6897     Entry.setAttributes(&CS, AttrI);
6898     Args.push_back(Entry);
6899   }
6900
6901   Type *retTy = UseVoidTy ? Type::getVoidTy(*DAG.getContext()) : CS->getType();
6902   TargetLowering::CallLoweringInfo CLI(DAG);
6903   CLI.setDebugLoc(getCurSDLoc()).setChain(getRoot())
6904     .setCallee(CS.getCallingConv(), retTy, Callee, std::move(Args), NumArgs)
6905     .setDiscardResult(CS->use_empty()).setIsPatchPoint(IsPatchPoint);
6906
6907   return lowerInvokable(CLI, LandingPad);
6908 }
6909
6910 /// \brief Add a stack map intrinsic call's live variable operands to a stackmap
6911 /// or patchpoint target node's operand list.
6912 ///
6913 /// Constants are converted to TargetConstants purely as an optimization to
6914 /// avoid constant materialization and register allocation.
6915 ///
6916 /// FrameIndex operands are converted to TargetFrameIndex so that ISEL does not
6917 /// generate addess computation nodes, and so ExpandISelPseudo can convert the
6918 /// TargetFrameIndex into a DirectMemRefOp StackMap location. This avoids
6919 /// address materialization and register allocation, but may also be required
6920 /// for correctness. If a StackMap (or PatchPoint) intrinsic directly uses an
6921 /// alloca in the entry block, then the runtime may assume that the alloca's
6922 /// StackMap location can be read immediately after compilation and that the
6923 /// location is valid at any point during execution (this is similar to the
6924 /// assumption made by the llvm.gcroot intrinsic). If the alloca's location were
6925 /// only available in a register, then the runtime would need to trap when
6926 /// execution reaches the StackMap in order to read the alloca's location.
6927 static void addStackMapLiveVars(ImmutableCallSite CS, unsigned StartIdx,
6928                                 SmallVectorImpl<SDValue> &Ops,
6929                                 SelectionDAGBuilder &Builder) {
6930   for (unsigned i = StartIdx, e = CS.arg_size(); i != e; ++i) {
6931     SDValue OpVal = Builder.getValue(CS.getArgument(i));
6932     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(OpVal)) {
6933       Ops.push_back(
6934         Builder.DAG.getTargetConstant(StackMaps::ConstantOp, MVT::i64));
6935       Ops.push_back(
6936         Builder.DAG.getTargetConstant(C->getSExtValue(), MVT::i64));
6937     } else if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(OpVal)) {
6938       const TargetLowering &TLI = Builder.DAG.getTargetLoweringInfo();
6939       Ops.push_back(
6940         Builder.DAG.getTargetFrameIndex(FI->getIndex(), TLI.getPointerTy()));
6941     } else
6942       Ops.push_back(OpVal);
6943   }
6944 }
6945
6946 /// \brief Lower llvm.experimental.stackmap directly to its target opcode.
6947 void SelectionDAGBuilder::visitStackmap(const CallInst &CI) {
6948   // void @llvm.experimental.stackmap(i32 <id>, i32 <numShadowBytes>,
6949   //                                  [live variables...])
6950
6951   assert(CI.getType()->isVoidTy() && "Stackmap cannot return a value.");
6952
6953   SDValue Chain, InFlag, Callee, NullPtr;
6954   SmallVector<SDValue, 32> Ops;
6955
6956   SDLoc DL = getCurSDLoc();
6957   Callee = getValue(CI.getCalledValue());
6958   NullPtr = DAG.getIntPtrConstant(0, true);
6959
6960   // The stackmap intrinsic only records the live variables (the arguemnts
6961   // passed to it) and emits NOPS (if requested). Unlike the patchpoint
6962   // intrinsic, this won't be lowered to a function call. This means we don't
6963   // have to worry about calling conventions and target specific lowering code.
6964   // Instead we perform the call lowering right here.
6965   //
6966   // chain, flag = CALLSEQ_START(chain, 0)
6967   // chain, flag = STACKMAP(id, nbytes, ..., chain, flag)
6968   // chain, flag = CALLSEQ_END(chain, 0, 0, flag)
6969   //
6970   Chain = DAG.getCALLSEQ_START(getRoot(), NullPtr, DL);
6971   InFlag = Chain.getValue(1);
6972
6973   // Add the <id> and <numBytes> constants.
6974   SDValue IDVal = getValue(CI.getOperand(PatchPointOpers::IDPos));
6975   Ops.push_back(DAG.getTargetConstant(
6976                   cast<ConstantSDNode>(IDVal)->getZExtValue(), MVT::i64));
6977   SDValue NBytesVal = getValue(CI.getOperand(PatchPointOpers::NBytesPos));
6978   Ops.push_back(DAG.getTargetConstant(
6979                   cast<ConstantSDNode>(NBytesVal)->getZExtValue(), MVT::i32));
6980
6981   // Push live variables for the stack map.
6982   addStackMapLiveVars(&CI, 2, Ops, *this);
6983
6984   // We are not pushing any register mask info here on the operands list,
6985   // because the stackmap doesn't clobber anything.
6986
6987   // Push the chain and the glue flag.
6988   Ops.push_back(Chain);
6989   Ops.push_back(InFlag);
6990
6991   // Create the STACKMAP node.
6992   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
6993   SDNode *SM = DAG.getMachineNode(TargetOpcode::STACKMAP, DL, NodeTys, Ops);
6994   Chain = SDValue(SM, 0);
6995   InFlag = Chain.getValue(1);
6996
6997   Chain = DAG.getCALLSEQ_END(Chain, NullPtr, NullPtr, InFlag, DL);
6998
6999   // Stackmaps don't generate values, so nothing goes into the NodeMap.
7000
7001   // Set the root to the target-lowered call chain.
7002   DAG.setRoot(Chain);
7003
7004   // Inform the Frame Information that we have a stackmap in this function.
7005   FuncInfo.MF->getFrameInfo()->setHasStackMap();
7006 }
7007
7008 /// \brief Lower llvm.experimental.patchpoint directly to its target opcode.
7009 void SelectionDAGBuilder::visitPatchpoint(ImmutableCallSite CS,
7010                                           MachineBasicBlock *LandingPad) {
7011   // void|i64 @llvm.experimental.patchpoint.void|i64(i64 <id>,
7012   //                                                 i32 <numBytes>,
7013   //                                                 i8* <target>,
7014   //                                                 i32 <numArgs>,
7015   //                                                 [Args...],
7016   //                                                 [live variables...])
7017
7018   CallingConv::ID CC = CS.getCallingConv();
7019   bool IsAnyRegCC = CC == CallingConv::AnyReg;
7020   bool HasDef = !CS->getType()->isVoidTy();
7021   SDValue Callee = getValue(CS->getOperand(2)); // <target>
7022
7023   // Get the real number of arguments participating in the call <numArgs>
7024   SDValue NArgVal = getValue(CS.getArgument(PatchPointOpers::NArgPos));
7025   unsigned NumArgs = cast<ConstantSDNode>(NArgVal)->getZExtValue();
7026
7027   // Skip the four meta args: <id>, <numNopBytes>, <target>, <numArgs>
7028   // Intrinsics include all meta-operands up to but not including CC.
7029   unsigned NumMetaOpers = PatchPointOpers::CCPos;
7030   assert(CS.arg_size() >= NumMetaOpers + NumArgs &&
7031          "Not enough arguments provided to the patchpoint intrinsic");
7032
7033   // For AnyRegCC the arguments are lowered later on manually.
7034   unsigned NumCallArgs = IsAnyRegCC ? 0 : NumArgs;
7035   std::pair<SDValue, SDValue> Result =
7036     lowerCallOperands(CS, NumMetaOpers, NumCallArgs, Callee, IsAnyRegCC,
7037                       LandingPad, true);
7038
7039   SDNode *CallEnd = Result.second.getNode();
7040   if (HasDef && (CallEnd->getOpcode() == ISD::CopyFromReg))
7041     CallEnd = CallEnd->getOperand(0).getNode();
7042
7043   /// Get a call instruction from the call sequence chain.
7044   /// Tail calls are not allowed.
7045   assert(CallEnd->getOpcode() == ISD::CALLSEQ_END &&
7046          "Expected a callseq node.");
7047   SDNode *Call = CallEnd->getOperand(0).getNode();
7048   bool HasGlue = Call->getGluedNode();
7049
7050   // Replace the target specific call node with the patchable intrinsic.
7051   SmallVector<SDValue, 8> Ops;
7052
7053   // Add the <id> and <numBytes> constants.
7054   SDValue IDVal = getValue(CS->getOperand(PatchPointOpers::IDPos));
7055   Ops.push_back(DAG.getTargetConstant(
7056                   cast<ConstantSDNode>(IDVal)->getZExtValue(), MVT::i64));
7057   SDValue NBytesVal = getValue(CS->getOperand(PatchPointOpers::NBytesPos));
7058   Ops.push_back(DAG.getTargetConstant(
7059                   cast<ConstantSDNode>(NBytesVal)->getZExtValue(), MVT::i32));
7060
7061   // Assume that the Callee is a constant address.
7062   // FIXME: handle function symbols in the future.
7063   Ops.push_back(
7064     DAG.getIntPtrConstant(cast<ConstantSDNode>(Callee)->getZExtValue(),
7065                           /*isTarget=*/true));
7066
7067   // Adjust <numArgs> to account for any arguments that have been passed on the
7068   // stack instead.
7069   // Call Node: Chain, Target, {Args}, RegMask, [Glue]
7070   unsigned NumCallRegArgs = Call->getNumOperands() - (HasGlue ? 4 : 3);
7071   NumCallRegArgs = IsAnyRegCC ? NumArgs : NumCallRegArgs;
7072   Ops.push_back(DAG.getTargetConstant(NumCallRegArgs, MVT::i32));
7073
7074   // Add the calling convention
7075   Ops.push_back(DAG.getTargetConstant((unsigned)CC, MVT::i32));
7076
7077   // Add the arguments we omitted previously. The register allocator should
7078   // place these in any free register.
7079   if (IsAnyRegCC)
7080     for (unsigned i = NumMetaOpers, e = NumMetaOpers + NumArgs; i != e; ++i)
7081       Ops.push_back(getValue(CS.getArgument(i)));
7082
7083   // Push the arguments from the call instruction up to the register mask.
7084   SDNode::op_iterator e = HasGlue ? Call->op_end()-2 : Call->op_end()-1;
7085   Ops.append(Call->op_begin() + 2, e);
7086
7087   // Push live variables for the stack map.
7088   addStackMapLiveVars(CS, NumMetaOpers + NumArgs, Ops, *this);
7089
7090   // Push the register mask info.
7091   if (HasGlue)
7092     Ops.push_back(*(Call->op_end()-2));
7093   else
7094     Ops.push_back(*(Call->op_end()-1));
7095
7096   // Push the chain (this is originally the first operand of the call, but
7097   // becomes now the last or second to last operand).
7098   Ops.push_back(*(Call->op_begin()));
7099
7100   // Push the glue flag (last operand).
7101   if (HasGlue)
7102     Ops.push_back(*(Call->op_end()-1));
7103
7104   SDVTList NodeTys;
7105   if (IsAnyRegCC && HasDef) {
7106     // Create the return types based on the intrinsic definition
7107     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7108     SmallVector<EVT, 3> ValueVTs;
7109     ComputeValueVTs(TLI, CS->getType(), ValueVTs);
7110     assert(ValueVTs.size() == 1 && "Expected only one return value type.");
7111
7112     // There is always a chain and a glue type at the end
7113     ValueVTs.push_back(MVT::Other);
7114     ValueVTs.push_back(MVT::Glue);
7115     NodeTys = DAG.getVTList(ValueVTs);
7116   } else
7117     NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7118
7119   // Replace the target specific call node with a PATCHPOINT node.
7120   MachineSDNode *MN = DAG.getMachineNode(TargetOpcode::PATCHPOINT,
7121                                          getCurSDLoc(), NodeTys, Ops);
7122
7123   // Update the NodeMap.
7124   if (HasDef) {
7125     if (IsAnyRegCC)
7126       setValue(CS.getInstruction(), SDValue(MN, 0));
7127     else
7128       setValue(CS.getInstruction(), Result.first);
7129   }
7130
7131   // Fixup the consumers of the intrinsic. The chain and glue may be used in the
7132   // call sequence. Furthermore the location of the chain and glue can change
7133   // when the AnyReg calling convention is used and the intrinsic returns a
7134   // value.
7135   if (IsAnyRegCC && HasDef) {
7136     SDValue From[] = {SDValue(Call, 0), SDValue(Call, 1)};
7137     SDValue To[] = {SDValue(MN, 1), SDValue(MN, 2)};
7138     DAG.ReplaceAllUsesOfValuesWith(From, To, 2);
7139   } else
7140     DAG.ReplaceAllUsesWith(Call, MN);
7141   DAG.DeleteNode(Call);
7142
7143   // Inform the Frame Information that we have a patchpoint in this function.
7144   FuncInfo.MF->getFrameInfo()->setHasPatchPoint();
7145 }
7146
7147 /// Returns an AttributeSet representing the attributes applied to the return
7148 /// value of the given call.
7149 static AttributeSet getReturnAttrs(TargetLowering::CallLoweringInfo &CLI) {
7150   SmallVector<Attribute::AttrKind, 2> Attrs;
7151   if (CLI.RetSExt)
7152     Attrs.push_back(Attribute::SExt);
7153   if (CLI.RetZExt)
7154     Attrs.push_back(Attribute::ZExt);
7155   if (CLI.IsInReg)
7156     Attrs.push_back(Attribute::InReg);
7157
7158   return AttributeSet::get(CLI.RetTy->getContext(), AttributeSet::ReturnIndex,
7159                            Attrs);
7160 }
7161
7162 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
7163 /// implementation, which just calls LowerCall.
7164 /// FIXME: When all targets are
7165 /// migrated to using LowerCall, this hook should be integrated into SDISel.
7166 std::pair<SDValue, SDValue>
7167 TargetLowering::LowerCallTo(TargetLowering::CallLoweringInfo &CLI) const {
7168   // Handle the incoming return values from the call.
7169   CLI.Ins.clear();
7170   Type *OrigRetTy = CLI.RetTy;
7171   SmallVector<EVT, 4> RetTys;
7172   SmallVector<uint64_t, 4> Offsets;
7173   ComputeValueVTs(*this, CLI.RetTy, RetTys, &Offsets);
7174
7175   SmallVector<ISD::OutputArg, 4> Outs;
7176   GetReturnInfo(CLI.RetTy, getReturnAttrs(CLI), Outs, *this);
7177
7178   bool CanLowerReturn =
7179       this->CanLowerReturn(CLI.CallConv, CLI.DAG.getMachineFunction(),
7180                            CLI.IsVarArg, Outs, CLI.RetTy->getContext());
7181
7182   SDValue DemoteStackSlot;
7183   int DemoteStackIdx = -100;
7184   if (!CanLowerReturn) {
7185     // FIXME: equivalent assert?
7186     // assert(!CS.hasInAllocaArgument() &&
7187     //        "sret demotion is incompatible with inalloca");
7188     uint64_t TySize = getDataLayout()->getTypeAllocSize(CLI.RetTy);
7189     unsigned Align  = getDataLayout()->getPrefTypeAlignment(CLI.RetTy);
7190     MachineFunction &MF = CLI.DAG.getMachineFunction();
7191     DemoteStackIdx = MF.getFrameInfo()->CreateStackObject(TySize, Align, false);
7192     Type *StackSlotPtrType = PointerType::getUnqual(CLI.RetTy);
7193
7194     DemoteStackSlot = CLI.DAG.getFrameIndex(DemoteStackIdx, getPointerTy());
7195     ArgListEntry Entry;
7196     Entry.Node = DemoteStackSlot;
7197     Entry.Ty = StackSlotPtrType;
7198     Entry.isSExt = false;
7199     Entry.isZExt = false;
7200     Entry.isInReg = false;
7201     Entry.isSRet = true;
7202     Entry.isNest = false;
7203     Entry.isByVal = false;
7204     Entry.isReturned = false;
7205     Entry.Alignment = Align;
7206     CLI.getArgs().insert(CLI.getArgs().begin(), Entry);
7207     CLI.RetTy = Type::getVoidTy(CLI.RetTy->getContext());
7208
7209     // sret demotion isn't compatible with tail-calls, since the sret argument
7210     // points into the callers stack frame.
7211     CLI.IsTailCall = false;
7212   } else {
7213     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
7214       EVT VT = RetTys[I];
7215       MVT RegisterVT = getRegisterType(CLI.RetTy->getContext(), VT);
7216       unsigned NumRegs = getNumRegisters(CLI.RetTy->getContext(), VT);
7217       for (unsigned i = 0; i != NumRegs; ++i) {
7218         ISD::InputArg MyFlags;
7219         MyFlags.VT = RegisterVT;
7220         MyFlags.ArgVT = VT;
7221         MyFlags.Used = CLI.IsReturnValueUsed;
7222         if (CLI.RetSExt)
7223           MyFlags.Flags.setSExt();
7224         if (CLI.RetZExt)
7225           MyFlags.Flags.setZExt();
7226         if (CLI.IsInReg)
7227           MyFlags.Flags.setInReg();
7228         CLI.Ins.push_back(MyFlags);
7229       }
7230     }
7231   }
7232
7233   // Handle all of the outgoing arguments.
7234   CLI.Outs.clear();
7235   CLI.OutVals.clear();
7236   ArgListTy &Args = CLI.getArgs();
7237   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
7238     SmallVector<EVT, 4> ValueVTs;
7239     ComputeValueVTs(*this, Args[i].Ty, ValueVTs);
7240     Type *FinalType = Args[i].Ty;
7241     if (Args[i].isByVal)
7242       FinalType = cast<PointerType>(Args[i].Ty)->getElementType();
7243     bool NeedsRegBlock = functionArgumentNeedsConsecutiveRegisters(
7244         FinalType, CLI.CallConv, CLI.IsVarArg);
7245     for (unsigned Value = 0, NumValues = ValueVTs.size(); Value != NumValues;
7246          ++Value) {
7247       EVT VT = ValueVTs[Value];
7248       Type *ArgTy = VT.getTypeForEVT(CLI.RetTy->getContext());
7249       SDValue Op = SDValue(Args[i].Node.getNode(),
7250                            Args[i].Node.getResNo() + Value);
7251       ISD::ArgFlagsTy Flags;
7252       unsigned OriginalAlignment = getDataLayout()->getABITypeAlignment(ArgTy);
7253
7254       if (Args[i].isZExt)
7255         Flags.setZExt();
7256       if (Args[i].isSExt)
7257         Flags.setSExt();
7258       if (Args[i].isInReg)
7259         Flags.setInReg();
7260       if (Args[i].isSRet)
7261         Flags.setSRet();
7262       if (Args[i].isByVal)
7263         Flags.setByVal();
7264       if (Args[i].isInAlloca) {
7265         Flags.setInAlloca();
7266         // Set the byval flag for CCAssignFn callbacks that don't know about
7267         // inalloca.  This way we can know how many bytes we should've allocated
7268         // and how many bytes a callee cleanup function will pop.  If we port
7269         // inalloca to more targets, we'll have to add custom inalloca handling
7270         // in the various CC lowering callbacks.
7271         Flags.setByVal();
7272       }
7273       if (Args[i].isByVal || Args[i].isInAlloca) {
7274         PointerType *Ty = cast<PointerType>(Args[i].Ty);
7275         Type *ElementTy = Ty->getElementType();
7276         Flags.setByValSize(getDataLayout()->getTypeAllocSize(ElementTy));
7277         // For ByVal, alignment should come from FE.  BE will guess if this
7278         // info is not there but there are cases it cannot get right.
7279         unsigned FrameAlign;
7280         if (Args[i].Alignment)
7281           FrameAlign = Args[i].Alignment;
7282         else
7283           FrameAlign = getByValTypeAlignment(ElementTy);
7284         Flags.setByValAlign(FrameAlign);
7285       }
7286       if (Args[i].isNest)
7287         Flags.setNest();
7288       if (NeedsRegBlock)
7289         Flags.setInConsecutiveRegs();
7290       Flags.setOrigAlign(OriginalAlignment);
7291
7292       MVT PartVT = getRegisterType(CLI.RetTy->getContext(), VT);
7293       unsigned NumParts = getNumRegisters(CLI.RetTy->getContext(), VT);
7294       SmallVector<SDValue, 4> Parts(NumParts);
7295       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
7296
7297       if (Args[i].isSExt)
7298         ExtendKind = ISD::SIGN_EXTEND;
7299       else if (Args[i].isZExt)
7300         ExtendKind = ISD::ZERO_EXTEND;
7301
7302       // Conservatively only handle 'returned' on non-vectors for now
7303       if (Args[i].isReturned && !Op.getValueType().isVector()) {
7304         assert(CLI.RetTy == Args[i].Ty && RetTys.size() == NumValues &&
7305                "unexpected use of 'returned'");
7306         // Before passing 'returned' to the target lowering code, ensure that
7307         // either the register MVT and the actual EVT are the same size or that
7308         // the return value and argument are extended in the same way; in these
7309         // cases it's safe to pass the argument register value unchanged as the
7310         // return register value (although it's at the target's option whether
7311         // to do so)
7312         // TODO: allow code generation to take advantage of partially preserved
7313         // registers rather than clobbering the entire register when the
7314         // parameter extension method is not compatible with the return
7315         // extension method
7316         if ((NumParts * PartVT.getSizeInBits() == VT.getSizeInBits()) ||
7317             (ExtendKind != ISD::ANY_EXTEND &&
7318              CLI.RetSExt == Args[i].isSExt && CLI.RetZExt == Args[i].isZExt))
7319         Flags.setReturned();
7320       }
7321
7322       getCopyToParts(CLI.DAG, CLI.DL, Op, &Parts[0], NumParts, PartVT,
7323                      CLI.CS ? CLI.CS->getInstruction() : nullptr, ExtendKind);
7324
7325       for (unsigned j = 0; j != NumParts; ++j) {
7326         // if it isn't first piece, alignment must be 1
7327         ISD::OutputArg MyFlags(Flags, Parts[j].getValueType(), VT,
7328                                i < CLI.NumFixedArgs,
7329                                i, j*Parts[j].getValueType().getStoreSize());
7330         if (NumParts > 1 && j == 0)
7331           MyFlags.Flags.setSplit();
7332         else if (j != 0)
7333           MyFlags.Flags.setOrigAlign(1);
7334
7335         CLI.Outs.push_back(MyFlags);
7336         CLI.OutVals.push_back(Parts[j]);
7337       }
7338
7339       if (NeedsRegBlock && Value == NumValues - 1)
7340         CLI.Outs[CLI.Outs.size() - 1].Flags.setInConsecutiveRegsLast();
7341     }
7342   }
7343
7344   SmallVector<SDValue, 4> InVals;
7345   CLI.Chain = LowerCall(CLI, InVals);
7346
7347   // Verify that the target's LowerCall behaved as expected.
7348   assert(CLI.Chain.getNode() && CLI.Chain.getValueType() == MVT::Other &&
7349          "LowerCall didn't return a valid chain!");
7350   assert((!CLI.IsTailCall || InVals.empty()) &&
7351          "LowerCall emitted a return value for a tail call!");
7352   assert((CLI.IsTailCall || InVals.size() == CLI.Ins.size()) &&
7353          "LowerCall didn't emit the correct number of values!");
7354
7355   // For a tail call, the return value is merely live-out and there aren't
7356   // any nodes in the DAG representing it. Return a special value to
7357   // indicate that a tail call has been emitted and no more Instructions
7358   // should be processed in the current block.
7359   if (CLI.IsTailCall) {
7360     CLI.DAG.setRoot(CLI.Chain);
7361     return std::make_pair(SDValue(), SDValue());
7362   }
7363
7364   DEBUG(for (unsigned i = 0, e = CLI.Ins.size(); i != e; ++i) {
7365           assert(InVals[i].getNode() &&
7366                  "LowerCall emitted a null value!");
7367           assert(EVT(CLI.Ins[i].VT) == InVals[i].getValueType() &&
7368                  "LowerCall emitted a value with the wrong type!");
7369         });
7370
7371   SmallVector<SDValue, 4> ReturnValues;
7372   if (!CanLowerReturn) {
7373     // The instruction result is the result of loading from the
7374     // hidden sret parameter.
7375     SmallVector<EVT, 1> PVTs;
7376     Type *PtrRetTy = PointerType::getUnqual(OrigRetTy);
7377
7378     ComputeValueVTs(*this, PtrRetTy, PVTs);
7379     assert(PVTs.size() == 1 && "Pointers should fit in one register");
7380     EVT PtrVT = PVTs[0];
7381
7382     unsigned NumValues = RetTys.size();
7383     ReturnValues.resize(NumValues);
7384     SmallVector<SDValue, 4> Chains(NumValues);
7385
7386     for (unsigned i = 0; i < NumValues; ++i) {
7387       SDValue Add = CLI.DAG.getNode(ISD::ADD, CLI.DL, PtrVT, DemoteStackSlot,
7388                                     CLI.DAG.getConstant(Offsets[i], PtrVT));
7389       SDValue L = CLI.DAG.getLoad(
7390           RetTys[i], CLI.DL, CLI.Chain, Add,
7391           MachinePointerInfo::getFixedStack(DemoteStackIdx, Offsets[i]), false,
7392           false, false, 1);
7393       ReturnValues[i] = L;
7394       Chains[i] = L.getValue(1);
7395     }
7396
7397     CLI.Chain = CLI.DAG.getNode(ISD::TokenFactor, CLI.DL, MVT::Other, Chains);
7398   } else {
7399     // Collect the legal value parts into potentially illegal values
7400     // that correspond to the original function's return values.
7401     ISD::NodeType AssertOp = ISD::DELETED_NODE;
7402     if (CLI.RetSExt)
7403       AssertOp = ISD::AssertSext;
7404     else if (CLI.RetZExt)
7405       AssertOp = ISD::AssertZext;
7406     unsigned CurReg = 0;
7407     for (unsigned I = 0, E = RetTys.size(); I != E; ++I) {
7408       EVT VT = RetTys[I];
7409       MVT RegisterVT = getRegisterType(CLI.RetTy->getContext(), VT);
7410       unsigned NumRegs = getNumRegisters(CLI.RetTy->getContext(), VT);
7411
7412       ReturnValues.push_back(getCopyFromParts(CLI.DAG, CLI.DL, &InVals[CurReg],
7413                                               NumRegs, RegisterVT, VT, nullptr,
7414                                               AssertOp));
7415       CurReg += NumRegs;
7416     }
7417
7418     // For a function returning void, there is no return value. We can't create
7419     // such a node, so we just return a null return value in that case. In
7420     // that case, nothing will actually look at the value.
7421     if (ReturnValues.empty())
7422       return std::make_pair(SDValue(), CLI.Chain);
7423   }
7424
7425   SDValue Res = CLI.DAG.getNode(ISD::MERGE_VALUES, CLI.DL,
7426                                 CLI.DAG.getVTList(RetTys), ReturnValues);
7427   return std::make_pair(Res, CLI.Chain);
7428 }
7429
7430 void TargetLowering::LowerOperationWrapper(SDNode *N,
7431                                            SmallVectorImpl<SDValue> &Results,
7432                                            SelectionDAG &DAG) const {
7433   SDValue Res = LowerOperation(SDValue(N, 0), DAG);
7434   if (Res.getNode())
7435     Results.push_back(Res);
7436 }
7437
7438 SDValue TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
7439   llvm_unreachable("LowerOperation not implemented for this target!");
7440 }
7441
7442 void
7443 SelectionDAGBuilder::CopyValueToVirtualRegister(const Value *V, unsigned Reg) {
7444   SDValue Op = getNonRegisterValue(V);
7445   assert((Op.getOpcode() != ISD::CopyFromReg ||
7446           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
7447          "Copy from a reg to the same reg!");
7448   assert(!TargetRegisterInfo::isPhysicalRegister(Reg) && "Is a physreg");
7449
7450   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7451   RegsForValue RFV(V->getContext(), TLI, Reg, V->getType());
7452   SDValue Chain = DAG.getEntryNode();
7453
7454   ISD::NodeType ExtendType = (FuncInfo.PreferredExtendType.find(V) ==
7455                               FuncInfo.PreferredExtendType.end())
7456                                  ? ISD::ANY_EXTEND
7457                                  : FuncInfo.PreferredExtendType[V];
7458   RFV.getCopyToRegs(Op, DAG, getCurSDLoc(), Chain, nullptr, V, ExtendType);
7459   PendingExports.push_back(Chain);
7460 }
7461
7462 #include "llvm/CodeGen/SelectionDAGISel.h"
7463
7464 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
7465 /// entry block, return true.  This includes arguments used by switches, since
7466 /// the switch may expand into multiple basic blocks.
7467 static bool isOnlyUsedInEntryBlock(const Argument *A, bool FastISel) {
7468   // With FastISel active, we may be splitting blocks, so force creation
7469   // of virtual registers for all non-dead arguments.
7470   if (FastISel)
7471     return A->use_empty();
7472
7473   const BasicBlock *Entry = A->getParent()->begin();
7474   for (const User *U : A->users())
7475     if (cast<Instruction>(U)->getParent() != Entry || isa<SwitchInst>(U))
7476       return false;  // Use not in entry block.
7477
7478   return true;
7479 }
7480
7481 void SelectionDAGISel::LowerArguments(const Function &F) {
7482   SelectionDAG &DAG = SDB->DAG;
7483   SDLoc dl = SDB->getCurSDLoc();
7484   const DataLayout *DL = TLI->getDataLayout();
7485   SmallVector<ISD::InputArg, 16> Ins;
7486
7487   if (!FuncInfo->CanLowerReturn) {
7488     // Put in an sret pointer parameter before all the other parameters.
7489     SmallVector<EVT, 1> ValueVTs;
7490     ComputeValueVTs(*TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
7491
7492     // NOTE: Assuming that a pointer will never break down to more than one VT
7493     // or one register.
7494     ISD::ArgFlagsTy Flags;
7495     Flags.setSRet();
7496     MVT RegisterVT = TLI->getRegisterType(*DAG.getContext(), ValueVTs[0]);
7497     ISD::InputArg RetArg(Flags, RegisterVT, ValueVTs[0], true,
7498                          ISD::InputArg::NoArgIndex, 0);
7499     Ins.push_back(RetArg);
7500   }
7501
7502   // Set up the incoming argument description vector.
7503   unsigned Idx = 1;
7504   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end();
7505        I != E; ++I, ++Idx) {
7506     SmallVector<EVT, 4> ValueVTs;
7507     ComputeValueVTs(*TLI, I->getType(), ValueVTs);
7508     bool isArgValueUsed = !I->use_empty();
7509     unsigned PartBase = 0;
7510     Type *FinalType = I->getType();
7511     if (F.getAttributes().hasAttribute(Idx, Attribute::ByVal))
7512       FinalType = cast<PointerType>(FinalType)->getElementType();
7513     bool NeedsRegBlock = TLI->functionArgumentNeedsConsecutiveRegisters(
7514         FinalType, F.getCallingConv(), F.isVarArg());
7515     for (unsigned Value = 0, NumValues = ValueVTs.size();
7516          Value != NumValues; ++Value) {
7517       EVT VT = ValueVTs[Value];
7518       Type *ArgTy = VT.getTypeForEVT(*DAG.getContext());
7519       ISD::ArgFlagsTy Flags;
7520       unsigned OriginalAlignment = DL->getABITypeAlignment(ArgTy);
7521
7522       if (F.getAttributes().hasAttribute(Idx, Attribute::ZExt))
7523         Flags.setZExt();
7524       if (F.getAttributes().hasAttribute(Idx, Attribute::SExt))
7525         Flags.setSExt();
7526       if (F.getAttributes().hasAttribute(Idx, Attribute::InReg))
7527         Flags.setInReg();
7528       if (F.getAttributes().hasAttribute(Idx, Attribute::StructRet))
7529         Flags.setSRet();
7530       if (F.getAttributes().hasAttribute(Idx, Attribute::ByVal))
7531         Flags.setByVal();
7532       if (F.getAttributes().hasAttribute(Idx, Attribute::InAlloca)) {
7533         Flags.setInAlloca();
7534         // Set the byval flag for CCAssignFn callbacks that don't know about
7535         // inalloca.  This way we can know how many bytes we should've allocated
7536         // and how many bytes a callee cleanup function will pop.  If we port
7537         // inalloca to more targets, we'll have to add custom inalloca handling
7538         // in the various CC lowering callbacks.
7539         Flags.setByVal();
7540       }
7541       if (Flags.isByVal() || Flags.isInAlloca()) {
7542         PointerType *Ty = cast<PointerType>(I->getType());
7543         Type *ElementTy = Ty->getElementType();
7544         Flags.setByValSize(DL->getTypeAllocSize(ElementTy));
7545         // For ByVal, alignment should be passed from FE.  BE will guess if
7546         // this info is not there but there are cases it cannot get right.
7547         unsigned FrameAlign;
7548         if (F.getParamAlignment(Idx))
7549           FrameAlign = F.getParamAlignment(Idx);
7550         else
7551           FrameAlign = TLI->getByValTypeAlignment(ElementTy);
7552         Flags.setByValAlign(FrameAlign);
7553       }
7554       if (F.getAttributes().hasAttribute(Idx, Attribute::Nest))
7555         Flags.setNest();
7556       if (NeedsRegBlock)
7557         Flags.setInConsecutiveRegs();
7558       Flags.setOrigAlign(OriginalAlignment);
7559
7560       MVT RegisterVT = TLI->getRegisterType(*CurDAG->getContext(), VT);
7561       unsigned NumRegs = TLI->getNumRegisters(*CurDAG->getContext(), VT);
7562       for (unsigned i = 0; i != NumRegs; ++i) {
7563         ISD::InputArg MyFlags(Flags, RegisterVT, VT, isArgValueUsed,
7564                               Idx-1, PartBase+i*RegisterVT.getStoreSize());
7565         if (NumRegs > 1 && i == 0)
7566           MyFlags.Flags.setSplit();
7567         // if it isn't first piece, alignment must be 1
7568         else if (i > 0)
7569           MyFlags.Flags.setOrigAlign(1);
7570         Ins.push_back(MyFlags);
7571       }
7572       if (NeedsRegBlock && Value == NumValues - 1)
7573         Ins[Ins.size() - 1].Flags.setInConsecutiveRegsLast();
7574       PartBase += VT.getStoreSize();
7575     }
7576   }
7577
7578   // Call the target to set up the argument values.
7579   SmallVector<SDValue, 8> InVals;
7580   SDValue NewRoot = TLI->LowerFormalArguments(
7581       DAG.getRoot(), F.getCallingConv(), F.isVarArg(), Ins, dl, DAG, InVals);
7582
7583   // Verify that the target's LowerFormalArguments behaved as expected.
7584   assert(NewRoot.getNode() && NewRoot.getValueType() == MVT::Other &&
7585          "LowerFormalArguments didn't return a valid chain!");
7586   assert(InVals.size() == Ins.size() &&
7587          "LowerFormalArguments didn't emit the correct number of values!");
7588   DEBUG({
7589       for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
7590         assert(InVals[i].getNode() &&
7591                "LowerFormalArguments emitted a null value!");
7592         assert(EVT(Ins[i].VT) == InVals[i].getValueType() &&
7593                "LowerFormalArguments emitted a value with the wrong type!");
7594       }
7595     });
7596
7597   // Update the DAG with the new chain value resulting from argument lowering.
7598   DAG.setRoot(NewRoot);
7599
7600   // Set up the argument values.
7601   unsigned i = 0;
7602   Idx = 1;
7603   if (!FuncInfo->CanLowerReturn) {
7604     // Create a virtual register for the sret pointer, and put in a copy
7605     // from the sret argument into it.
7606     SmallVector<EVT, 1> ValueVTs;
7607     ComputeValueVTs(*TLI, PointerType::getUnqual(F.getReturnType()), ValueVTs);
7608     MVT VT = ValueVTs[0].getSimpleVT();
7609     MVT RegVT = TLI->getRegisterType(*CurDAG->getContext(), VT);
7610     ISD::NodeType AssertOp = ISD::DELETED_NODE;
7611     SDValue ArgValue = getCopyFromParts(DAG, dl, &InVals[0], 1,
7612                                         RegVT, VT, nullptr, AssertOp);
7613
7614     MachineFunction& MF = SDB->DAG.getMachineFunction();
7615     MachineRegisterInfo& RegInfo = MF.getRegInfo();
7616     unsigned SRetReg = RegInfo.createVirtualRegister(TLI->getRegClassFor(RegVT));
7617     FuncInfo->DemoteRegister = SRetReg;
7618     NewRoot =
7619         SDB->DAG.getCopyToReg(NewRoot, SDB->getCurSDLoc(), SRetReg, ArgValue);
7620     DAG.setRoot(NewRoot);
7621
7622     // i indexes lowered arguments.  Bump it past the hidden sret argument.
7623     // Idx indexes LLVM arguments.  Don't touch it.
7624     ++i;
7625   }
7626
7627   for (Function::const_arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E;
7628       ++I, ++Idx) {
7629     SmallVector<SDValue, 4> ArgValues;
7630     SmallVector<EVT, 4> ValueVTs;
7631     ComputeValueVTs(*TLI, I->getType(), ValueVTs);
7632     unsigned NumValues = ValueVTs.size();
7633
7634     // If this argument is unused then remember its value. It is used to generate
7635     // debugging information.
7636     if (I->use_empty() && NumValues) {
7637       SDB->setUnusedArgValue(I, InVals[i]);
7638
7639       // Also remember any frame index for use in FastISel.
7640       if (FrameIndexSDNode *FI =
7641           dyn_cast<FrameIndexSDNode>(InVals[i].getNode()))
7642         FuncInfo->setArgumentFrameIndex(I, FI->getIndex());
7643     }
7644
7645     for (unsigned Val = 0; Val != NumValues; ++Val) {
7646       EVT VT = ValueVTs[Val];
7647       MVT PartVT = TLI->getRegisterType(*CurDAG->getContext(), VT);
7648       unsigned NumParts = TLI->getNumRegisters(*CurDAG->getContext(), VT);
7649
7650       if (!I->use_empty()) {
7651         ISD::NodeType AssertOp = ISD::DELETED_NODE;
7652         if (F.getAttributes().hasAttribute(Idx, Attribute::SExt))
7653           AssertOp = ISD::AssertSext;
7654         else if (F.getAttributes().hasAttribute(Idx, Attribute::ZExt))
7655           AssertOp = ISD::AssertZext;
7656
7657         ArgValues.push_back(getCopyFromParts(DAG, dl, &InVals[i],
7658                                              NumParts, PartVT, VT,
7659                                              nullptr, AssertOp));
7660       }
7661
7662       i += NumParts;
7663     }
7664
7665     // We don't need to do anything else for unused arguments.
7666     if (ArgValues.empty())
7667       continue;
7668
7669     // Note down frame index.
7670     if (FrameIndexSDNode *FI =
7671         dyn_cast<FrameIndexSDNode>(ArgValues[0].getNode()))
7672       FuncInfo->setArgumentFrameIndex(I, FI->getIndex());
7673
7674     SDValue Res = DAG.getMergeValues(makeArrayRef(ArgValues.data(), NumValues),
7675                                      SDB->getCurSDLoc());
7676
7677     SDB->setValue(I, Res);
7678     if (!TM.Options.EnableFastISel && Res.getOpcode() == ISD::BUILD_PAIR) {
7679       if (LoadSDNode *LNode =
7680           dyn_cast<LoadSDNode>(Res.getOperand(0).getNode()))
7681         if (FrameIndexSDNode *FI =
7682             dyn_cast<FrameIndexSDNode>(LNode->getBasePtr().getNode()))
7683         FuncInfo->setArgumentFrameIndex(I, FI->getIndex());
7684     }
7685
7686     // If this argument is live outside of the entry block, insert a copy from
7687     // wherever we got it to the vreg that other BB's will reference it as.
7688     if (!TM.Options.EnableFastISel && Res.getOpcode() == ISD::CopyFromReg) {
7689       // If we can, though, try to skip creating an unnecessary vreg.
7690       // FIXME: This isn't very clean... it would be nice to make this more
7691       // general.  It's also subtly incompatible with the hacks FastISel
7692       // uses with vregs.
7693       unsigned Reg = cast<RegisterSDNode>(Res.getOperand(1))->getReg();
7694       if (TargetRegisterInfo::isVirtualRegister(Reg)) {
7695         FuncInfo->ValueMap[I] = Reg;
7696         continue;
7697       }
7698     }
7699     if (!isOnlyUsedInEntryBlock(I, TM.Options.EnableFastISel)) {
7700       FuncInfo->InitializeRegForValue(I);
7701       SDB->CopyToExportRegsIfNeeded(I);
7702     }
7703   }
7704
7705   assert(i == InVals.size() && "Argument register count mismatch!");
7706
7707   // Finally, if the target has anything special to do, allow it to do so.
7708   EmitFunctionEntryCode();
7709 }
7710
7711 /// Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
7712 /// ensure constants are generated when needed.  Remember the virtual registers
7713 /// that need to be added to the Machine PHI nodes as input.  We cannot just
7714 /// directly add them, because expansion might result in multiple MBB's for one
7715 /// BB.  As such, the start of the BB might correspond to a different MBB than
7716 /// the end.
7717 ///
7718 void
7719 SelectionDAGBuilder::HandlePHINodesInSuccessorBlocks(const BasicBlock *LLVMBB) {
7720   const TerminatorInst *TI = LLVMBB->getTerminator();
7721
7722   SmallPtrSet<MachineBasicBlock *, 4> SuccsHandled;
7723
7724   // Check PHI nodes in successors that expect a value to be available from this
7725   // block.
7726   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
7727     const BasicBlock *SuccBB = TI->getSuccessor(succ);
7728     if (!isa<PHINode>(SuccBB->begin())) continue;
7729     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
7730
7731     // If this terminator has multiple identical successors (common for
7732     // switches), only handle each succ once.
7733     if (!SuccsHandled.insert(SuccMBB).second)
7734       continue;
7735
7736     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
7737
7738     // At this point we know that there is a 1-1 correspondence between LLVM PHI
7739     // nodes and Machine PHI nodes, but the incoming operands have not been
7740     // emitted yet.
7741     for (BasicBlock::const_iterator I = SuccBB->begin();
7742          const PHINode *PN = dyn_cast<PHINode>(I); ++I) {
7743       // Ignore dead phi's.
7744       if (PN->use_empty()) continue;
7745
7746       // Skip empty types
7747       if (PN->getType()->isEmptyTy())
7748         continue;
7749
7750       unsigned Reg;
7751       const Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
7752
7753       if (const Constant *C = dyn_cast<Constant>(PHIOp)) {
7754         unsigned &RegOut = ConstantsOut[C];
7755         if (RegOut == 0) {
7756           RegOut = FuncInfo.CreateRegs(C->getType());
7757           CopyValueToVirtualRegister(C, RegOut);
7758         }
7759         Reg = RegOut;
7760       } else {
7761         DenseMap<const Value *, unsigned>::iterator I =
7762           FuncInfo.ValueMap.find(PHIOp);
7763         if (I != FuncInfo.ValueMap.end())
7764           Reg = I->second;
7765         else {
7766           assert(isa<AllocaInst>(PHIOp) &&
7767                  FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
7768                  "Didn't codegen value into a register!??");
7769           Reg = FuncInfo.CreateRegs(PHIOp->getType());
7770           CopyValueToVirtualRegister(PHIOp, Reg);
7771         }
7772       }
7773
7774       // Remember that this register needs to added to the machine PHI node as
7775       // the input for this MBB.
7776       SmallVector<EVT, 4> ValueVTs;
7777       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
7778       ComputeValueVTs(TLI, PN->getType(), ValueVTs);
7779       for (unsigned vti = 0, vte = ValueVTs.size(); vti != vte; ++vti) {
7780         EVT VT = ValueVTs[vti];
7781         unsigned NumRegisters = TLI.getNumRegisters(*DAG.getContext(), VT);
7782         for (unsigned i = 0, e = NumRegisters; i != e; ++i)
7783           FuncInfo.PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
7784         Reg += NumRegisters;
7785       }
7786     }
7787   }
7788
7789   ConstantsOut.clear();
7790 }
7791
7792 /// Add a successor MBB to ParentMBB< creating a new MachineBB for BB if SuccMBB
7793 /// is 0.
7794 MachineBasicBlock *
7795 SelectionDAGBuilder::StackProtectorDescriptor::
7796 AddSuccessorMBB(const BasicBlock *BB,
7797                 MachineBasicBlock *ParentMBB,
7798                 bool IsLikely,
7799                 MachineBasicBlock *SuccMBB) {
7800   // If SuccBB has not been created yet, create it.
7801   if (!SuccMBB) {
7802     MachineFunction *MF = ParentMBB->getParent();
7803     MachineFunction::iterator BBI = ParentMBB;
7804     SuccMBB = MF->CreateMachineBasicBlock(BB);
7805     MF->insert(++BBI, SuccMBB);
7806   }
7807   // Add it as a successor of ParentMBB.
7808   ParentMBB->addSuccessor(
7809       SuccMBB, BranchProbabilityInfo::getBranchWeightStackProtector(IsLikely));
7810   return SuccMBB;
7811 }
7812
7813 MachineBasicBlock *SelectionDAGBuilder::NextBlock(MachineBasicBlock *MBB) {
7814   MachineFunction::iterator I = MBB;
7815   if (++I == FuncInfo.MF->end())
7816     return nullptr;
7817   return I;
7818 }