[X86] Part 1 to fix x86-64 fp128 calling convention.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / LegalizeTypes.h
1 //===-- LegalizeTypes.h - DAG Type Legalizer class definition ---*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the DAGTypeLegalizer class.  This is a private interface
11 // shared between the code that implements the SelectionDAG::LegalizeTypes
12 // method.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #ifndef LLVM_LIB_CODEGEN_SELECTIONDAG_LEGALIZETYPES_H
17 #define LLVM_LIB_CODEGEN_SELECTIONDAG_LEGALIZETYPES_H
18
19 #include "llvm/ADT/DenseMap.h"
20 #include "llvm/ADT/DenseSet.h"
21 #include "llvm/CodeGen/SelectionDAG.h"
22 #include "llvm/Support/Compiler.h"
23 #include "llvm/Support/Debug.h"
24 #include "llvm/Target/TargetLowering.h"
25
26 namespace llvm {
27
28 //===----------------------------------------------------------------------===//
29 /// DAGTypeLegalizer - This takes an arbitrary SelectionDAG as input and hacks
30 /// on it until only value types the target machine can handle are left.  This
31 /// involves promoting small sizes to large sizes or splitting up large values
32 /// into small values.
33 ///
34 class LLVM_LIBRARY_VISIBILITY DAGTypeLegalizer {
35   const TargetLowering &TLI;
36   SelectionDAG &DAG;
37 public:
38   // NodeIdFlags - This pass uses the NodeId on the SDNodes to hold information
39   // about the state of the node.  The enum has all the values.
40   enum NodeIdFlags {
41     /// ReadyToProcess - All operands have been processed, so this node is ready
42     /// to be handled.
43     ReadyToProcess = 0,
44
45     /// NewNode - This is a new node, not before seen, that was created in the
46     /// process of legalizing some other node.
47     NewNode = -1,
48
49     /// Unanalyzed - This node's ID needs to be set to the number of its
50     /// unprocessed operands.
51     Unanalyzed = -2,
52
53     /// Processed - This is a node that has already been processed.
54     Processed = -3
55
56     // 1+ - This is a node which has this many unprocessed operands.
57   };
58 private:
59
60   /// ValueTypeActions - This is a bitvector that contains two bits for each
61   /// simple value type, where the two bits correspond to the LegalizeAction
62   /// enum from TargetLowering.  This can be queried with "getTypeAction(VT)".
63   TargetLowering::ValueTypeActionImpl ValueTypeActions;
64
65   /// getTypeAction - Return how we should legalize values of this type.
66   TargetLowering::LegalizeTypeAction getTypeAction(EVT VT) const {
67     return TLI.getTypeAction(*DAG.getContext(), VT);
68   }
69
70   /// isTypeLegal - Return true if this type is legal on this target.
71   bool isTypeLegal(EVT VT) const {
72     return TLI.getTypeAction(*DAG.getContext(), VT) == TargetLowering::TypeLegal;
73   }
74
75   /// isSimpleLegalType - Return true if this is a simple legal type.
76   bool isSimpleLegalType(EVT VT) const {
77     return VT.isSimple() && TLI.isTypeLegal(VT);
78   }
79
80   /// isLegalInHWReg - Return true if this type can be passed in registers.
81   /// For example, x86_64's f128, should to be legally in registers
82   /// and only some operations converted to library calls or integer
83   /// bitwise operations.
84   bool isLegalInHWReg(EVT VT) const {
85     EVT NVT = TLI.getTypeToTransformTo(*DAG.getContext(), VT);
86     return VT == NVT && isSimpleLegalType(VT);
87   }
88
89   EVT getSetCCResultType(EVT VT) const {
90     return TLI.getSetCCResultType(DAG.getDataLayout(), *DAG.getContext(), VT);
91   }
92
93   /// IgnoreNodeResults - Pretend all of this node's results are legal.
94   bool IgnoreNodeResults(SDNode *N) const {
95     return N->getOpcode() == ISD::TargetConstant;
96   }
97
98   /// PromotedIntegers - For integer nodes that are below legal width, this map
99   /// indicates what promoted value to use.
100   SmallDenseMap<SDValue, SDValue, 8> PromotedIntegers;
101
102   /// ExpandedIntegers - For integer nodes that need to be expanded this map
103   /// indicates which operands are the expanded version of the input.
104   SmallDenseMap<SDValue, std::pair<SDValue, SDValue>, 8> ExpandedIntegers;
105
106   /// SoftenedFloats - For floating point nodes converted to integers of
107   /// the same size, this map indicates the converted value to use.
108   SmallDenseMap<SDValue, SDValue, 8> SoftenedFloats;
109
110   /// PromotedFloats - For floating point nodes that have a smaller precision
111   /// than the smallest supported precision, this map indicates what promoted
112   /// value to use.
113   SmallDenseMap<SDValue, SDValue, 8> PromotedFloats;
114
115   /// ExpandedFloats - For float nodes that need to be expanded this map
116   /// indicates which operands are the expanded version of the input.
117   SmallDenseMap<SDValue, std::pair<SDValue, SDValue>, 8> ExpandedFloats;
118
119   /// ScalarizedVectors - For nodes that are <1 x ty>, this map indicates the
120   /// scalar value of type 'ty' to use.
121   SmallDenseMap<SDValue, SDValue, 8> ScalarizedVectors;
122
123   /// SplitVectors - For nodes that need to be split this map indicates
124   /// which operands are the expanded version of the input.
125   SmallDenseMap<SDValue, std::pair<SDValue, SDValue>, 8> SplitVectors;
126
127   /// WidenedVectors - For vector nodes that need to be widened, indicates
128   /// the widened value to use.
129   SmallDenseMap<SDValue, SDValue, 8> WidenedVectors;
130
131   /// ReplacedValues - For values that have been replaced with another,
132   /// indicates the replacement value to use.
133   SmallDenseMap<SDValue, SDValue, 8> ReplacedValues;
134
135   /// Worklist - This defines a worklist of nodes to process.  In order to be
136   /// pushed onto this worklist, all operands of a node must have already been
137   /// processed.
138   SmallVector<SDNode*, 128> Worklist;
139
140 public:
141   explicit DAGTypeLegalizer(SelectionDAG &dag)
142     : TLI(dag.getTargetLoweringInfo()), DAG(dag),
143     ValueTypeActions(TLI.getValueTypeActions()) {
144     static_assert(MVT::LAST_VALUETYPE <= MVT::MAX_ALLOWED_VALUETYPE,
145                   "Too many value types for ValueTypeActions to hold!");
146   }
147
148   /// run - This is the main entry point for the type legalizer.  This does a
149   /// top-down traversal of the dag, legalizing types as it goes.  Returns
150   /// "true" if it made any changes.
151   bool run();
152
153   void NoteDeletion(SDNode *Old, SDNode *New) {
154     ExpungeNode(Old);
155     ExpungeNode(New);
156     for (unsigned i = 0, e = Old->getNumValues(); i != e; ++i)
157       ReplacedValues[SDValue(Old, i)] = SDValue(New, i);
158   }
159
160   SelectionDAG &getDAG() const { return DAG; }
161
162 private:
163   SDNode *AnalyzeNewNode(SDNode *N);
164   void AnalyzeNewValue(SDValue &Val);
165   void ExpungeNode(SDNode *N);
166   void PerformExpensiveChecks();
167   void RemapValue(SDValue &N);
168
169   // Common routines.
170   SDValue BitConvertToInteger(SDValue Op);
171   SDValue BitConvertVectorToIntegerVector(SDValue Op);
172   SDValue CreateStackStoreLoad(SDValue Op, EVT DestVT);
173   bool CustomLowerNode(SDNode *N, EVT VT, bool LegalizeResult);
174   bool CustomWidenLowerNode(SDNode *N, EVT VT);
175
176   /// DisintegrateMERGE_VALUES - Replace each result of the given MERGE_VALUES
177   /// node with the corresponding input operand, except for the result 'ResNo',
178   /// for which the corresponding input operand is returned.
179   SDValue DisintegrateMERGE_VALUES(SDNode *N, unsigned ResNo);
180
181   SDValue GetVectorElementPointer(SDValue VecPtr, EVT EltVT, SDValue Index);
182   SDValue JoinIntegers(SDValue Lo, SDValue Hi);
183   SDValue LibCallify(RTLIB::Libcall LC, SDNode *N, bool isSigned);
184
185   std::pair<SDValue, SDValue> ExpandChainLibCall(RTLIB::Libcall LC,
186                                                  SDNode *Node, bool isSigned);
187   std::pair<SDValue, SDValue> ExpandAtomic(SDNode *Node);
188
189   SDValue PromoteTargetBoolean(SDValue Bool, EVT ValVT);
190   void ReplaceValueWith(SDValue From, SDValue To);
191   void SplitInteger(SDValue Op, SDValue &Lo, SDValue &Hi);
192   void SplitInteger(SDValue Op, EVT LoVT, EVT HiVT,
193                     SDValue &Lo, SDValue &Hi);
194
195   //===--------------------------------------------------------------------===//
196   // Integer Promotion Support: LegalizeIntegerTypes.cpp
197   //===--------------------------------------------------------------------===//
198
199   /// GetPromotedInteger - Given a processed operand Op which was promoted to a
200   /// larger integer type, this returns the promoted value.  The low bits of the
201   /// promoted value corresponding to the original type are exactly equal to Op.
202   /// The extra bits contain rubbish, so the promoted value may need to be zero-
203   /// or sign-extended from the original type before it is usable (the helpers
204   /// SExtPromotedInteger and ZExtPromotedInteger can do this for you).
205   /// For example, if Op is an i16 and was promoted to an i32, then this method
206   /// returns an i32, the lower 16 bits of which coincide with Op, and the upper
207   /// 16 bits of which contain rubbish.
208   SDValue GetPromotedInteger(SDValue Op) {
209     SDValue &PromotedOp = PromotedIntegers[Op];
210     RemapValue(PromotedOp);
211     assert(PromotedOp.getNode() && "Operand wasn't promoted?");
212     return PromotedOp;
213   }
214   void SetPromotedInteger(SDValue Op, SDValue Result);
215
216   /// SExtPromotedInteger - Get a promoted operand and sign extend it to the
217   /// final size.
218   SDValue SExtPromotedInteger(SDValue Op) {
219     EVT OldVT = Op.getValueType();
220     SDLoc dl(Op);
221     Op = GetPromotedInteger(Op);
222     return DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, Op.getValueType(), Op,
223                        DAG.getValueType(OldVT));
224   }
225
226   /// ZExtPromotedInteger - Get a promoted operand and zero extend it to the
227   /// final size.
228   SDValue ZExtPromotedInteger(SDValue Op) {
229     EVT OldVT = Op.getValueType();
230     SDLoc dl(Op);
231     Op = GetPromotedInteger(Op);
232     return DAG.getZeroExtendInReg(Op, dl, OldVT.getScalarType());
233   }
234
235   // Integer Result Promotion.
236   void PromoteIntegerResult(SDNode *N, unsigned ResNo);
237   SDValue PromoteIntRes_MERGE_VALUES(SDNode *N, unsigned ResNo);
238   SDValue PromoteIntRes_AssertSext(SDNode *N);
239   SDValue PromoteIntRes_AssertZext(SDNode *N);
240   SDValue PromoteIntRes_Atomic0(AtomicSDNode *N);
241   SDValue PromoteIntRes_Atomic1(AtomicSDNode *N);
242   SDValue PromoteIntRes_AtomicCmpSwap(AtomicSDNode *N, unsigned ResNo);
243   SDValue PromoteIntRes_EXTRACT_SUBVECTOR(SDNode *N);
244   SDValue PromoteIntRes_VECTOR_SHUFFLE(SDNode *N);
245   SDValue PromoteIntRes_BUILD_VECTOR(SDNode *N);
246   SDValue PromoteIntRes_SCALAR_TO_VECTOR(SDNode *N);
247   SDValue PromoteIntRes_INSERT_VECTOR_ELT(SDNode *N);
248   SDValue PromoteIntRes_CONCAT_VECTORS(SDNode *N);
249   SDValue PromoteIntRes_BITCAST(SDNode *N);
250   SDValue PromoteIntRes_BSWAP(SDNode *N);
251   SDValue PromoteIntRes_BITREVERSE(SDNode *N);
252   SDValue PromoteIntRes_BUILD_PAIR(SDNode *N);
253   SDValue PromoteIntRes_Constant(SDNode *N);
254   SDValue PromoteIntRes_CONVERT_RNDSAT(SDNode *N);
255   SDValue PromoteIntRes_CTLZ(SDNode *N);
256   SDValue PromoteIntRes_CTPOP(SDNode *N);
257   SDValue PromoteIntRes_CTTZ(SDNode *N);
258   SDValue PromoteIntRes_EXTRACT_VECTOR_ELT(SDNode *N);
259   SDValue PromoteIntRes_FP_TO_XINT(SDNode *N);
260   SDValue PromoteIntRes_FP_TO_FP16(SDNode *N);
261   SDValue PromoteIntRes_INT_EXTEND(SDNode *N);
262   SDValue PromoteIntRes_LOAD(LoadSDNode *N);
263   SDValue PromoteIntRes_MLOAD(MaskedLoadSDNode *N);
264   SDValue PromoteIntRes_Overflow(SDNode *N);
265   SDValue PromoteIntRes_SADDSUBO(SDNode *N, unsigned ResNo);
266   SDValue PromoteIntRes_SDIV(SDNode *N);
267   SDValue PromoteIntRes_SELECT(SDNode *N);
268   SDValue PromoteIntRes_VSELECT(SDNode *N);
269   SDValue PromoteIntRes_SELECT_CC(SDNode *N);
270   SDValue PromoteIntRes_SETCC(SDNode *N);
271   SDValue PromoteIntRes_SHL(SDNode *N);
272   SDValue PromoteIntRes_SimpleIntBinOp(SDNode *N);
273   SDValue PromoteIntRes_SIGN_EXTEND_INREG(SDNode *N);
274   SDValue PromoteIntRes_SRA(SDNode *N);
275   SDValue PromoteIntRes_SRL(SDNode *N);
276   SDValue PromoteIntRes_TRUNCATE(SDNode *N);
277   SDValue PromoteIntRes_UADDSUBO(SDNode *N, unsigned ResNo);
278   SDValue PromoteIntRes_UDIV(SDNode *N);
279   SDValue PromoteIntRes_UNDEF(SDNode *N);
280   SDValue PromoteIntRes_VAARG(SDNode *N);
281   SDValue PromoteIntRes_XMULO(SDNode *N, unsigned ResNo);
282
283   // Integer Operand Promotion.
284   bool PromoteIntegerOperand(SDNode *N, unsigned OperandNo);
285   SDValue PromoteIntOp_ANY_EXTEND(SDNode *N);
286   SDValue PromoteIntOp_ATOMIC_STORE(AtomicSDNode *N);
287   SDValue PromoteIntOp_BITCAST(SDNode *N);
288   SDValue PromoteIntOp_BUILD_PAIR(SDNode *N);
289   SDValue PromoteIntOp_BR_CC(SDNode *N, unsigned OpNo);
290   SDValue PromoteIntOp_BRCOND(SDNode *N, unsigned OpNo);
291   SDValue PromoteIntOp_BUILD_VECTOR(SDNode *N);
292   SDValue PromoteIntOp_CONVERT_RNDSAT(SDNode *N);
293   SDValue PromoteIntOp_INSERT_VECTOR_ELT(SDNode *N, unsigned OpNo);
294   SDValue PromoteIntOp_EXTRACT_VECTOR_ELT(SDNode *N);
295   SDValue PromoteIntOp_EXTRACT_SUBVECTOR(SDNode *N);
296   SDValue PromoteIntOp_CONCAT_VECTORS(SDNode *N);
297   SDValue PromoteIntOp_SCALAR_TO_VECTOR(SDNode *N);
298   SDValue PromoteIntOp_SELECT(SDNode *N, unsigned OpNo);
299   SDValue PromoteIntOp_SELECT_CC(SDNode *N, unsigned OpNo);
300   SDValue PromoteIntOp_SETCC(SDNode *N, unsigned OpNo);
301   SDValue PromoteIntOp_Shift(SDNode *N);
302   SDValue PromoteIntOp_SIGN_EXTEND(SDNode *N);
303   SDValue PromoteIntOp_SINT_TO_FP(SDNode *N);
304   SDValue PromoteIntOp_STORE(StoreSDNode *N, unsigned OpNo);
305   SDValue PromoteIntOp_TRUNCATE(SDNode *N);
306   SDValue PromoteIntOp_UINT_TO_FP(SDNode *N);
307   SDValue PromoteIntOp_ZERO_EXTEND(SDNode *N);
308   SDValue PromoteIntOp_MSTORE(MaskedStoreSDNode *N, unsigned OpNo);
309   SDValue PromoteIntOp_MLOAD(MaskedLoadSDNode *N, unsigned OpNo);
310
311   void PromoteSetCCOperands(SDValue &LHS,SDValue &RHS, ISD::CondCode Code);
312
313   //===--------------------------------------------------------------------===//
314   // Integer Expansion Support: LegalizeIntegerTypes.cpp
315   //===--------------------------------------------------------------------===//
316
317   /// GetExpandedInteger - Given a processed operand Op which was expanded into
318   /// two integers of half the size, this returns the two halves.  The low bits
319   /// of Op are exactly equal to the bits of Lo; the high bits exactly equal Hi.
320   /// For example, if Op is an i64 which was expanded into two i32's, then this
321   /// method returns the two i32's, with Lo being equal to the lower 32 bits of
322   /// Op, and Hi being equal to the upper 32 bits.
323   void GetExpandedInteger(SDValue Op, SDValue &Lo, SDValue &Hi);
324   void SetExpandedInteger(SDValue Op, SDValue Lo, SDValue Hi);
325
326   // Integer Result Expansion.
327   void ExpandIntegerResult(SDNode *N, unsigned ResNo);
328   void ExpandIntRes_ANY_EXTEND        (SDNode *N, SDValue &Lo, SDValue &Hi);
329   void ExpandIntRes_AssertSext        (SDNode *N, SDValue &Lo, SDValue &Hi);
330   void ExpandIntRes_AssertZext        (SDNode *N, SDValue &Lo, SDValue &Hi);
331   void ExpandIntRes_Constant          (SDNode *N, SDValue &Lo, SDValue &Hi);
332   void ExpandIntRes_CTLZ              (SDNode *N, SDValue &Lo, SDValue &Hi);
333   void ExpandIntRes_CTPOP             (SDNode *N, SDValue &Lo, SDValue &Hi);
334   void ExpandIntRes_CTTZ              (SDNode *N, SDValue &Lo, SDValue &Hi);
335   void ExpandIntRes_LOAD          (LoadSDNode *N, SDValue &Lo, SDValue &Hi);
336   void ExpandIntRes_READCYCLECOUNTER  (SDNode *N, SDValue &Lo, SDValue &Hi);
337   void ExpandIntRes_SIGN_EXTEND       (SDNode *N, SDValue &Lo, SDValue &Hi);
338   void ExpandIntRes_SIGN_EXTEND_INREG (SDNode *N, SDValue &Lo, SDValue &Hi);
339   void ExpandIntRes_TRUNCATE          (SDNode *N, SDValue &Lo, SDValue &Hi);
340   void ExpandIntRes_ZERO_EXTEND       (SDNode *N, SDValue &Lo, SDValue &Hi);
341   void ExpandIntRes_FP_TO_SINT        (SDNode *N, SDValue &Lo, SDValue &Hi);
342   void ExpandIntRes_FP_TO_UINT        (SDNode *N, SDValue &Lo, SDValue &Hi);
343
344   void ExpandIntRes_Logical           (SDNode *N, SDValue &Lo, SDValue &Hi);
345   void ExpandIntRes_ADDSUB            (SDNode *N, SDValue &Lo, SDValue &Hi);
346   void ExpandIntRes_ADDSUBC           (SDNode *N, SDValue &Lo, SDValue &Hi);
347   void ExpandIntRes_ADDSUBE           (SDNode *N, SDValue &Lo, SDValue &Hi);
348   void ExpandIntRes_BITREVERSE        (SDNode *N, SDValue &Lo, SDValue &Hi);
349   void ExpandIntRes_BSWAP             (SDNode *N, SDValue &Lo, SDValue &Hi);
350   void ExpandIntRes_MUL               (SDNode *N, SDValue &Lo, SDValue &Hi);
351   void ExpandIntRes_SDIV              (SDNode *N, SDValue &Lo, SDValue &Hi);
352   void ExpandIntRes_SREM              (SDNode *N, SDValue &Lo, SDValue &Hi);
353   void ExpandIntRes_UDIV              (SDNode *N, SDValue &Lo, SDValue &Hi);
354   void ExpandIntRes_UREM              (SDNode *N, SDValue &Lo, SDValue &Hi);
355   void ExpandIntRes_Shift             (SDNode *N, SDValue &Lo, SDValue &Hi);
356
357   void ExpandIntRes_SADDSUBO          (SDNode *N, SDValue &Lo, SDValue &Hi);
358   void ExpandIntRes_UADDSUBO          (SDNode *N, SDValue &Lo, SDValue &Hi);
359   void ExpandIntRes_XMULO             (SDNode *N, SDValue &Lo, SDValue &Hi);
360
361   void ExpandIntRes_ATOMIC_LOAD       (SDNode *N, SDValue &Lo, SDValue &Hi);
362
363   void ExpandShiftByConstant(SDNode *N, const APInt &Amt,
364                              SDValue &Lo, SDValue &Hi);
365   bool ExpandShiftWithKnownAmountBit(SDNode *N, SDValue &Lo, SDValue &Hi);
366   bool ExpandShiftWithUnknownAmountBit(SDNode *N, SDValue &Lo, SDValue &Hi);
367
368   // Integer Operand Expansion.
369   bool ExpandIntegerOperand(SDNode *N, unsigned OperandNo);
370   SDValue ExpandIntOp_BR_CC(SDNode *N);
371   SDValue ExpandIntOp_SELECT_CC(SDNode *N);
372   SDValue ExpandIntOp_SETCC(SDNode *N);
373   SDValue ExpandIntOp_SETCCE(SDNode *N);
374   SDValue ExpandIntOp_Shift(SDNode *N);
375   SDValue ExpandIntOp_SINT_TO_FP(SDNode *N);
376   SDValue ExpandIntOp_STORE(StoreSDNode *N, unsigned OpNo);
377   SDValue ExpandIntOp_TRUNCATE(SDNode *N);
378   SDValue ExpandIntOp_UINT_TO_FP(SDNode *N);
379   SDValue ExpandIntOp_RETURNADDR(SDNode *N);
380   SDValue ExpandIntOp_ATOMIC_STORE(SDNode *N);
381
382   void IntegerExpandSetCCOperands(SDValue &NewLHS, SDValue &NewRHS,
383                                   ISD::CondCode &CCCode, SDLoc dl);
384
385   //===--------------------------------------------------------------------===//
386   // Float to Integer Conversion Support: LegalizeFloatTypes.cpp
387   //===--------------------------------------------------------------------===//
388
389   /// GetSoftenedFloat - Given an operand Op of Float type, returns the integer
390   /// if the Op is not supported in target HW and converted to the integer.
391   /// The integer contains exactly the same bits as Op - only the type changed.
392   /// For example, if Op is an f32 which was softened to an i32, then this method
393   /// returns an i32, the bits of which coincide with those of Op.
394   /// If the Op can be efficiently supported in target HW or the operand must
395   /// stay in a register, the Op is not converted to an integer.
396   /// In that case, the given op is returned.
397   SDValue GetSoftenedFloat(SDValue Op) {
398     SDValue &SoftenedOp = SoftenedFloats[Op];
399     if (!SoftenedOp.getNode() &&
400         isSimpleLegalType(Op.getValueType()))
401       return Op;
402     RemapValue(SoftenedOp);
403     assert(SoftenedOp.getNode() && "Operand wasn't converted to integer?");
404     return SoftenedOp;
405   }
406   void SetSoftenedFloat(SDValue Op, SDValue Result);
407
408   // Call ReplaceValueWith(SDValue(N, ResNo), Res) if necessary.
409   void ReplaceSoftenFloatResult(SDNode *N, unsigned ResNo, SDValue &NewRes) {
410     // When the result type can be kept in HW registers, the converted
411     // NewRes node could have the same type. We can save the effort in
412     // cloning every user of N in SoftenFloatOperand or other legalization functions,
413     // by calling ReplaceValueWith here to update all users.
414     if (NewRes.getNode() != N && isLegalInHWReg(N->getValueType(ResNo)))
415       ReplaceValueWith(SDValue(N, ResNo), NewRes);
416   }
417
418   // Convert Float Results to Integer for Non-HW-supported Operations.
419   bool SoftenFloatResult(SDNode *N, unsigned ResNo);
420   SDValue SoftenFloatRes_MERGE_VALUES(SDNode *N, unsigned ResNo);
421   SDValue SoftenFloatRes_BITCAST(SDNode *N, unsigned ResNo);
422   SDValue SoftenFloatRes_BUILD_PAIR(SDNode *N);
423   SDValue SoftenFloatRes_ConstantFP(SDNode *N, unsigned ResNo);
424   SDValue SoftenFloatRes_EXTRACT_VECTOR_ELT(SDNode *N);
425   SDValue SoftenFloatRes_FABS(SDNode *N, unsigned ResNo);
426   SDValue SoftenFloatRes_FMINNUM(SDNode *N);
427   SDValue SoftenFloatRes_FMAXNUM(SDNode *N);
428   SDValue SoftenFloatRes_FADD(SDNode *N);
429   SDValue SoftenFloatRes_FCEIL(SDNode *N);
430   SDValue SoftenFloatRes_FCOPYSIGN(SDNode *N, unsigned ResNo);
431   SDValue SoftenFloatRes_FCOS(SDNode *N);
432   SDValue SoftenFloatRes_FDIV(SDNode *N);
433   SDValue SoftenFloatRes_FEXP(SDNode *N);
434   SDValue SoftenFloatRes_FEXP2(SDNode *N);
435   SDValue SoftenFloatRes_FFLOOR(SDNode *N);
436   SDValue SoftenFloatRes_FLOG(SDNode *N);
437   SDValue SoftenFloatRes_FLOG2(SDNode *N);
438   SDValue SoftenFloatRes_FLOG10(SDNode *N);
439   SDValue SoftenFloatRes_FMA(SDNode *N);
440   SDValue SoftenFloatRes_FMUL(SDNode *N);
441   SDValue SoftenFloatRes_FNEARBYINT(SDNode *N);
442   SDValue SoftenFloatRes_FNEG(SDNode *N, unsigned ResNo);
443   SDValue SoftenFloatRes_FP_EXTEND(SDNode *N);
444   SDValue SoftenFloatRes_FP16_TO_FP(SDNode *N);
445   SDValue SoftenFloatRes_FP_ROUND(SDNode *N);
446   SDValue SoftenFloatRes_FPOW(SDNode *N);
447   SDValue SoftenFloatRes_FPOWI(SDNode *N);
448   SDValue SoftenFloatRes_FREM(SDNode *N);
449   SDValue SoftenFloatRes_FRINT(SDNode *N);
450   SDValue SoftenFloatRes_FROUND(SDNode *N);
451   SDValue SoftenFloatRes_FSIN(SDNode *N);
452   SDValue SoftenFloatRes_FSQRT(SDNode *N);
453   SDValue SoftenFloatRes_FSUB(SDNode *N);
454   SDValue SoftenFloatRes_FTRUNC(SDNode *N);
455   SDValue SoftenFloatRes_LOAD(SDNode *N, unsigned ResNo);
456   SDValue SoftenFloatRes_SELECT(SDNode *N, unsigned ResNo);
457   SDValue SoftenFloatRes_SELECT_CC(SDNode *N, unsigned ResNo);
458   SDValue SoftenFloatRes_UNDEF(SDNode *N);
459   SDValue SoftenFloatRes_VAARG(SDNode *N);
460   SDValue SoftenFloatRes_XINT_TO_FP(SDNode *N);
461
462   // Return true if we can skip softening the given operand or SDNode because
463   // it was soften before by SoftenFloatResult and references to the operand
464   // were replaced by ReplaceValueWith.
465   bool CanSkipSoftenFloatOperand(SDNode *N, unsigned OpNo);
466
467   // Convert Float Operand to Integer for Non-HW-supported Operations.
468   bool SoftenFloatOperand(SDNode *N, unsigned OpNo);
469   SDValue SoftenFloatOp_BITCAST(SDNode *N);
470   SDValue SoftenFloatOp_BR_CC(SDNode *N);
471   SDValue SoftenFloatOp_FP_EXTEND(SDNode *N);
472   SDValue SoftenFloatOp_FP_ROUND(SDNode *N);
473   SDValue SoftenFloatOp_FP_TO_SINT(SDNode *N);
474   SDValue SoftenFloatOp_FP_TO_UINT(SDNode *N);
475   SDValue SoftenFloatOp_SELECT_CC(SDNode *N);
476   SDValue SoftenFloatOp_SETCC(SDNode *N);
477   SDValue SoftenFloatOp_STORE(SDNode *N, unsigned OpNo);
478
479   //===--------------------------------------------------------------------===//
480   // Float Expansion Support: LegalizeFloatTypes.cpp
481   //===--------------------------------------------------------------------===//
482
483   /// GetExpandedFloat - Given a processed operand Op which was expanded into
484   /// two floating point values of half the size, this returns the two halves.
485   /// The low bits of Op are exactly equal to the bits of Lo; the high bits
486   /// exactly equal Hi.  For example, if Op is a ppcf128 which was expanded
487   /// into two f64's, then this method returns the two f64's, with Lo being
488   /// equal to the lower 64 bits of Op, and Hi to the upper 64 bits.
489   void GetExpandedFloat(SDValue Op, SDValue &Lo, SDValue &Hi);
490   void SetExpandedFloat(SDValue Op, SDValue Lo, SDValue Hi);
491
492   // Float Result Expansion.
493   void ExpandFloatResult(SDNode *N, unsigned ResNo);
494   void ExpandFloatRes_ConstantFP(SDNode *N, SDValue &Lo, SDValue &Hi);
495   void ExpandFloatRes_FABS      (SDNode *N, SDValue &Lo, SDValue &Hi);
496   void ExpandFloatRes_FMINNUM   (SDNode *N, SDValue &Lo, SDValue &Hi);
497   void ExpandFloatRes_FMAXNUM   (SDNode *N, SDValue &Lo, SDValue &Hi);
498   void ExpandFloatRes_FADD      (SDNode *N, SDValue &Lo, SDValue &Hi);
499   void ExpandFloatRes_FCEIL     (SDNode *N, SDValue &Lo, SDValue &Hi);
500   void ExpandFloatRes_FCOPYSIGN (SDNode *N, SDValue &Lo, SDValue &Hi);
501   void ExpandFloatRes_FCOS      (SDNode *N, SDValue &Lo, SDValue &Hi);
502   void ExpandFloatRes_FDIV      (SDNode *N, SDValue &Lo, SDValue &Hi);
503   void ExpandFloatRes_FEXP      (SDNode *N, SDValue &Lo, SDValue &Hi);
504   void ExpandFloatRes_FEXP2     (SDNode *N, SDValue &Lo, SDValue &Hi);
505   void ExpandFloatRes_FFLOOR    (SDNode *N, SDValue &Lo, SDValue &Hi);
506   void ExpandFloatRes_FLOG      (SDNode *N, SDValue &Lo, SDValue &Hi);
507   void ExpandFloatRes_FLOG2     (SDNode *N, SDValue &Lo, SDValue &Hi);
508   void ExpandFloatRes_FLOG10    (SDNode *N, SDValue &Lo, SDValue &Hi);
509   void ExpandFloatRes_FMA       (SDNode *N, SDValue &Lo, SDValue &Hi);
510   void ExpandFloatRes_FMUL      (SDNode *N, SDValue &Lo, SDValue &Hi);
511   void ExpandFloatRes_FNEARBYINT(SDNode *N, SDValue &Lo, SDValue &Hi);
512   void ExpandFloatRes_FNEG      (SDNode *N, SDValue &Lo, SDValue &Hi);
513   void ExpandFloatRes_FP_EXTEND (SDNode *N, SDValue &Lo, SDValue &Hi);
514   void ExpandFloatRes_FPOW      (SDNode *N, SDValue &Lo, SDValue &Hi);
515   void ExpandFloatRes_FPOWI     (SDNode *N, SDValue &Lo, SDValue &Hi);
516   void ExpandFloatRes_FREM      (SDNode *N, SDValue &Lo, SDValue &Hi);
517   void ExpandFloatRes_FRINT     (SDNode *N, SDValue &Lo, SDValue &Hi);
518   void ExpandFloatRes_FROUND    (SDNode *N, SDValue &Lo, SDValue &Hi);
519   void ExpandFloatRes_FSIN      (SDNode *N, SDValue &Lo, SDValue &Hi);
520   void ExpandFloatRes_FSQRT     (SDNode *N, SDValue &Lo, SDValue &Hi);
521   void ExpandFloatRes_FSUB      (SDNode *N, SDValue &Lo, SDValue &Hi);
522   void ExpandFloatRes_FTRUNC    (SDNode *N, SDValue &Lo, SDValue &Hi);
523   void ExpandFloatRes_LOAD      (SDNode *N, SDValue &Lo, SDValue &Hi);
524   void ExpandFloatRes_XINT_TO_FP(SDNode *N, SDValue &Lo, SDValue &Hi);
525
526   // Float Operand Expansion.
527   bool ExpandFloatOperand(SDNode *N, unsigned OperandNo);
528   SDValue ExpandFloatOp_BR_CC(SDNode *N);
529   SDValue ExpandFloatOp_FCOPYSIGN(SDNode *N);
530   SDValue ExpandFloatOp_FP_ROUND(SDNode *N);
531   SDValue ExpandFloatOp_FP_TO_SINT(SDNode *N);
532   SDValue ExpandFloatOp_FP_TO_UINT(SDNode *N);
533   SDValue ExpandFloatOp_SELECT_CC(SDNode *N);
534   SDValue ExpandFloatOp_SETCC(SDNode *N);
535   SDValue ExpandFloatOp_STORE(SDNode *N, unsigned OpNo);
536
537   void FloatExpandSetCCOperands(SDValue &NewLHS, SDValue &NewRHS,
538                                 ISD::CondCode &CCCode, SDLoc dl);
539
540
541   //===--------------------------------------------------------------------===//
542   // Float promotion support: LegalizeFloatTypes.cpp
543   //===--------------------------------------------------------------------===//
544
545   SDValue GetPromotedFloat(SDValue Op) {
546     SDValue &PromotedOp = PromotedFloats[Op];
547     RemapValue(PromotedOp);
548     assert(PromotedOp.getNode() && "Operand wasn't promoted?");
549     return PromotedOp;
550   }
551   void SetPromotedFloat(SDValue Op, SDValue Result);
552
553   void PromoteFloatResult(SDNode *N, unsigned ResNo);
554   SDValue PromoteFloatRes_BITCAST(SDNode *N);
555   SDValue PromoteFloatRes_BinOp(SDNode *N);
556   SDValue PromoteFloatRes_ConstantFP(SDNode *N);
557   SDValue PromoteFloatRes_EXTRACT_VECTOR_ELT(SDNode *N);
558   SDValue PromoteFloatRes_FCOPYSIGN(SDNode *N);
559   SDValue PromoteFloatRes_FMAD(SDNode *N);
560   SDValue PromoteFloatRes_FPOWI(SDNode *N);
561   SDValue PromoteFloatRes_FP_ROUND(SDNode *N);
562   SDValue PromoteFloatRes_LOAD(SDNode *N);
563   SDValue PromoteFloatRes_SELECT(SDNode *N);
564   SDValue PromoteFloatRes_SELECT_CC(SDNode *N);
565   SDValue PromoteFloatRes_UnaryOp(SDNode *N);
566   SDValue PromoteFloatRes_UNDEF(SDNode *N);
567   SDValue PromoteFloatRes_XINT_TO_FP(SDNode *N);
568
569   bool PromoteFloatOperand(SDNode *N, unsigned ResNo);
570   SDValue PromoteFloatOp_BITCAST(SDNode *N, unsigned OpNo);
571   SDValue PromoteFloatOp_FCOPYSIGN(SDNode *N, unsigned OpNo);
572   SDValue PromoteFloatOp_FP_EXTEND(SDNode *N, unsigned OpNo);
573   SDValue PromoteFloatOp_FP_TO_XINT(SDNode *N, unsigned OpNo);
574   SDValue PromoteFloatOp_STORE(SDNode *N, unsigned OpNo);
575   SDValue PromoteFloatOp_SELECT_CC(SDNode *N, unsigned OpNo);
576   SDValue PromoteFloatOp_SETCC(SDNode *N, unsigned OpNo);
577
578   //===--------------------------------------------------------------------===//
579   // Scalarization Support: LegalizeVectorTypes.cpp
580   //===--------------------------------------------------------------------===//
581
582   /// GetScalarizedVector - Given a processed one-element vector Op which was
583   /// scalarized to its element type, this returns the element.  For example,
584   /// if Op is a v1i32, Op = < i32 val >, this method returns val, an i32.
585   SDValue GetScalarizedVector(SDValue Op) {
586     SDValue &ScalarizedOp = ScalarizedVectors[Op];
587     RemapValue(ScalarizedOp);
588     assert(ScalarizedOp.getNode() && "Operand wasn't scalarized?");
589     return ScalarizedOp;
590   }
591   void SetScalarizedVector(SDValue Op, SDValue Result);
592
593   // Vector Result Scalarization: <1 x ty> -> ty.
594   void ScalarizeVectorResult(SDNode *N, unsigned OpNo);
595   SDValue ScalarizeVecRes_MERGE_VALUES(SDNode *N, unsigned ResNo);
596   SDValue ScalarizeVecRes_BinOp(SDNode *N);
597   SDValue ScalarizeVecRes_TernaryOp(SDNode *N);
598   SDValue ScalarizeVecRes_UnaryOp(SDNode *N);
599   SDValue ScalarizeVecRes_InregOp(SDNode *N);
600
601   SDValue ScalarizeVecRes_BITCAST(SDNode *N);
602   SDValue ScalarizeVecRes_BUILD_VECTOR(SDNode *N);
603   SDValue ScalarizeVecRes_CONVERT_RNDSAT(SDNode *N);
604   SDValue ScalarizeVecRes_EXTRACT_SUBVECTOR(SDNode *N);
605   SDValue ScalarizeVecRes_FP_ROUND(SDNode *N);
606   SDValue ScalarizeVecRes_FPOWI(SDNode *N);
607   SDValue ScalarizeVecRes_INSERT_VECTOR_ELT(SDNode *N);
608   SDValue ScalarizeVecRes_LOAD(LoadSDNode *N);
609   SDValue ScalarizeVecRes_SCALAR_TO_VECTOR(SDNode *N);
610   SDValue ScalarizeVecRes_VSELECT(SDNode *N);
611   SDValue ScalarizeVecRes_SELECT(SDNode *N);
612   SDValue ScalarizeVecRes_SELECT_CC(SDNode *N);
613   SDValue ScalarizeVecRes_SETCC(SDNode *N);
614   SDValue ScalarizeVecRes_UNDEF(SDNode *N);
615   SDValue ScalarizeVecRes_VECTOR_SHUFFLE(SDNode *N);
616   SDValue ScalarizeVecRes_VSETCC(SDNode *N);
617
618   // Vector Operand Scalarization: <1 x ty> -> ty.
619   bool ScalarizeVectorOperand(SDNode *N, unsigned OpNo);
620   SDValue ScalarizeVecOp_BITCAST(SDNode *N);
621   SDValue ScalarizeVecOp_UnaryOp(SDNode *N);
622   SDValue ScalarizeVecOp_CONCAT_VECTORS(SDNode *N);
623   SDValue ScalarizeVecOp_EXTRACT_VECTOR_ELT(SDNode *N);
624   SDValue ScalarizeVecOp_VSELECT(SDNode *N);
625   SDValue ScalarizeVecOp_STORE(StoreSDNode *N, unsigned OpNo);
626   SDValue ScalarizeVecOp_FP_ROUND(SDNode *N, unsigned OpNo);
627
628   //===--------------------------------------------------------------------===//
629   // Vector Splitting Support: LegalizeVectorTypes.cpp
630   //===--------------------------------------------------------------------===//
631
632   /// GetSplitVector - Given a processed vector Op which was split into vectors
633   /// of half the size, this method returns the halves.  The first elements of
634   /// Op coincide with the elements of Lo; the remaining elements of Op coincide
635   /// with the elements of Hi: Op is what you would get by concatenating Lo and
636   /// Hi.  For example, if Op is a v8i32 that was split into two v4i32's, then
637   /// this method returns the two v4i32's, with Lo corresponding to the first 4
638   /// elements of Op, and Hi to the last 4 elements.
639   void GetSplitVector(SDValue Op, SDValue &Lo, SDValue &Hi);
640   void SetSplitVector(SDValue Op, SDValue Lo, SDValue Hi);
641
642   // Vector Result Splitting: <128 x ty> -> 2 x <64 x ty>.
643   void SplitVectorResult(SDNode *N, unsigned OpNo);
644   void SplitVecRes_BinOp(SDNode *N, SDValue &Lo, SDValue &Hi);
645   void SplitVecRes_TernaryOp(SDNode *N, SDValue &Lo, SDValue &Hi);
646   void SplitVecRes_UnaryOp(SDNode *N, SDValue &Lo, SDValue &Hi);
647   void SplitVecRes_ExtendOp(SDNode *N, SDValue &Lo, SDValue &Hi);
648   void SplitVecRes_InregOp(SDNode *N, SDValue &Lo, SDValue &Hi);
649
650   void SplitVecRes_BITCAST(SDNode *N, SDValue &Lo, SDValue &Hi);
651   void SplitVecRes_BUILD_VECTOR(SDNode *N, SDValue &Lo, SDValue &Hi);
652   void SplitVecRes_CONCAT_VECTORS(SDNode *N, SDValue &Lo, SDValue &Hi);
653   void SplitVecRes_EXTRACT_SUBVECTOR(SDNode *N, SDValue &Lo, SDValue &Hi);
654   void SplitVecRes_INSERT_SUBVECTOR(SDNode *N, SDValue &Lo, SDValue &Hi);
655   void SplitVecRes_FPOWI(SDNode *N, SDValue &Lo, SDValue &Hi);
656   void SplitVecRes_FCOPYSIGN(SDNode *N, SDValue &Lo, SDValue &Hi);
657   void SplitVecRes_INSERT_VECTOR_ELT(SDNode *N, SDValue &Lo, SDValue &Hi);
658   void SplitVecRes_LOAD(LoadSDNode *N, SDValue &Lo, SDValue &Hi);
659   void SplitVecRes_MLOAD(MaskedLoadSDNode *N, SDValue &Lo, SDValue &Hi);
660   void SplitVecRes_MGATHER(MaskedGatherSDNode *N, SDValue &Lo, SDValue &Hi);
661   void SplitVecRes_SCALAR_TO_VECTOR(SDNode *N, SDValue &Lo, SDValue &Hi);
662   void SplitVecRes_SETCC(SDNode *N, SDValue &Lo, SDValue &Hi);
663   void SplitVecRes_VECTOR_SHUFFLE(ShuffleVectorSDNode *N, SDValue &Lo,
664                                   SDValue &Hi);
665
666   // Vector Operand Splitting: <128 x ty> -> 2 x <64 x ty>.
667   bool SplitVectorOperand(SDNode *N, unsigned OpNo);
668   SDValue SplitVecOp_VSELECT(SDNode *N, unsigned OpNo);
669   SDValue SplitVecOp_UnaryOp(SDNode *N);
670   SDValue SplitVecOp_TruncateHelper(SDNode *N);
671
672   SDValue SplitVecOp_BITCAST(SDNode *N);
673   SDValue SplitVecOp_EXTRACT_SUBVECTOR(SDNode *N);
674   SDValue SplitVecOp_EXTRACT_VECTOR_ELT(SDNode *N);
675   SDValue SplitVecOp_STORE(StoreSDNode *N, unsigned OpNo);
676   SDValue SplitVecOp_MSTORE(MaskedStoreSDNode *N, unsigned OpNo);
677   SDValue SplitVecOp_MSCATTER(MaskedScatterSDNode *N, unsigned OpNo);
678   SDValue SplitVecOp_MGATHER(MaskedGatherSDNode *N, unsigned OpNo);
679   SDValue SplitVecOp_CONCAT_VECTORS(SDNode *N);
680   SDValue SplitVecOp_VSETCC(SDNode *N);
681   SDValue SplitVecOp_FP_ROUND(SDNode *N);
682   SDValue SplitVecOp_FCOPYSIGN(SDNode *N);
683
684   //===--------------------------------------------------------------------===//
685   // Vector Widening Support: LegalizeVectorTypes.cpp
686   //===--------------------------------------------------------------------===//
687
688   /// GetWidenedVector - Given a processed vector Op which was widened into a
689   /// larger vector, this method returns the larger vector.  The elements of
690   /// the returned vector consist of the elements of Op followed by elements
691   /// containing rubbish.  For example, if Op is a v2i32 that was widened to a
692   /// v4i32, then this method returns a v4i32 for which the first two elements
693   /// are the same as those of Op, while the last two elements contain rubbish.
694   SDValue GetWidenedVector(SDValue Op) {
695     SDValue &WidenedOp = WidenedVectors[Op];
696     RemapValue(WidenedOp);
697     assert(WidenedOp.getNode() && "Operand wasn't widened?");
698     return WidenedOp;
699   }
700   void SetWidenedVector(SDValue Op, SDValue Result);
701
702   // Widen Vector Result Promotion.
703   void WidenVectorResult(SDNode *N, unsigned ResNo);
704   SDValue WidenVecRes_MERGE_VALUES(SDNode* N, unsigned ResNo);
705   SDValue WidenVecRes_BITCAST(SDNode* N);
706   SDValue WidenVecRes_BUILD_VECTOR(SDNode* N);
707   SDValue WidenVecRes_CONCAT_VECTORS(SDNode* N);
708   SDValue WidenVecRes_CONVERT_RNDSAT(SDNode* N);
709   SDValue WidenVecRes_EXTRACT_SUBVECTOR(SDNode* N);
710   SDValue WidenVecRes_INSERT_VECTOR_ELT(SDNode* N);
711   SDValue WidenVecRes_LOAD(SDNode* N);
712   SDValue WidenVecRes_MLOAD(MaskedLoadSDNode* N);
713   SDValue WidenVecRes_SCALAR_TO_VECTOR(SDNode* N);
714   SDValue WidenVecRes_SELECT(SDNode* N);
715   SDValue WidenVecRes_SELECT_CC(SDNode* N);
716   SDValue WidenVecRes_SETCC(SDNode* N);
717   SDValue WidenVecRes_UNDEF(SDNode *N);
718   SDValue WidenVecRes_VECTOR_SHUFFLE(ShuffleVectorSDNode *N);
719   SDValue WidenVecRes_VSETCC(SDNode* N);
720
721   SDValue WidenVecRes_Ternary(SDNode *N);
722   SDValue WidenVecRes_Binary(SDNode *N);
723   SDValue WidenVecRes_BinaryCanTrap(SDNode *N);
724   SDValue WidenVecRes_Convert(SDNode *N);
725   SDValue WidenVecRes_FCOPYSIGN(SDNode *N);
726   SDValue WidenVecRes_POWI(SDNode *N);
727   SDValue WidenVecRes_Shift(SDNode *N);
728   SDValue WidenVecRes_Unary(SDNode *N);
729   SDValue WidenVecRes_InregOp(SDNode *N);
730
731   // Widen Vector Operand.
732   bool WidenVectorOperand(SDNode *N, unsigned OpNo);
733   SDValue WidenVecOp_BITCAST(SDNode *N);
734   SDValue WidenVecOp_CONCAT_VECTORS(SDNode *N);
735   SDValue WidenVecOp_EXTEND(SDNode *N);
736   SDValue WidenVecOp_EXTRACT_VECTOR_ELT(SDNode *N);
737   SDValue WidenVecOp_EXTRACT_SUBVECTOR(SDNode *N);
738   SDValue WidenVecOp_STORE(SDNode* N);
739   SDValue WidenVecOp_MSTORE(SDNode* N, unsigned OpNo);
740   SDValue WidenVecOp_SETCC(SDNode* N);
741
742   SDValue WidenVecOp_Convert(SDNode *N);
743   SDValue WidenVecOp_FCOPYSIGN(SDNode *N);
744
745   //===--------------------------------------------------------------------===//
746   // Vector Widening Utilities Support: LegalizeVectorTypes.cpp
747   //===--------------------------------------------------------------------===//
748
749   /// Helper GenWidenVectorLoads - Helper function to generate a set of
750   /// loads to load a vector with a resulting wider type. It takes
751   ///   LdChain: list of chains for the load to be generated.
752   ///   Ld:      load to widen
753   SDValue GenWidenVectorLoads(SmallVectorImpl<SDValue> &LdChain,
754                               LoadSDNode *LD);
755
756   /// GenWidenVectorExtLoads - Helper function to generate a set of extension
757   /// loads to load a ector with a resulting wider type.  It takes
758   ///   LdChain: list of chains for the load to be generated.
759   ///   Ld:      load to widen
760   ///   ExtType: extension element type
761   SDValue GenWidenVectorExtLoads(SmallVectorImpl<SDValue> &LdChain,
762                                  LoadSDNode *LD, ISD::LoadExtType ExtType);
763
764   /// Helper genWidenVectorStores - Helper function to generate a set of
765   /// stores to store a widen vector into non-widen memory
766   ///   StChain: list of chains for the stores we have generated
767   ///   ST:      store of a widen value
768   void GenWidenVectorStores(SmallVectorImpl<SDValue> &StChain, StoreSDNode *ST);
769
770   /// Helper genWidenVectorTruncStores - Helper function to generate a set of
771   /// stores to store a truncate widen vector into non-widen memory
772   ///   StChain: list of chains for the stores we have generated
773   ///   ST:      store of a widen value
774   void GenWidenVectorTruncStores(SmallVectorImpl<SDValue> &StChain,
775                                  StoreSDNode *ST);
776
777   /// Modifies a vector input (widen or narrows) to a vector of NVT.  The
778   /// input vector must have the same element type as NVT.
779   SDValue ModifyToType(SDValue InOp, EVT WidenVT);
780
781
782   //===--------------------------------------------------------------------===//
783   // Generic Splitting: LegalizeTypesGeneric.cpp
784   //===--------------------------------------------------------------------===//
785
786   // Legalization methods which only use that the illegal type is split into two
787   // not necessarily identical types.  As such they can be used for splitting
788   // vectors and expanding integers and floats.
789
790   void GetSplitOp(SDValue Op, SDValue &Lo, SDValue &Hi) {
791     if (Op.getValueType().isVector())
792       GetSplitVector(Op, Lo, Hi);
793     else if (Op.getValueType().isInteger())
794       GetExpandedInteger(Op, Lo, Hi);
795     else
796       GetExpandedFloat(Op, Lo, Hi);
797   }
798
799   /// GetPairElements - Use ISD::EXTRACT_ELEMENT nodes to extract the low and
800   /// high parts of the given value.
801   void GetPairElements(SDValue Pair, SDValue &Lo, SDValue &Hi);
802
803   // Generic Result Splitting.
804   void SplitRes_MERGE_VALUES(SDNode *N, unsigned ResNo,
805                              SDValue &Lo, SDValue &Hi);
806   void SplitRes_SELECT      (SDNode *N, SDValue &Lo, SDValue &Hi);
807   void SplitRes_SELECT_CC   (SDNode *N, SDValue &Lo, SDValue &Hi);
808   void SplitRes_UNDEF       (SDNode *N, SDValue &Lo, SDValue &Hi);
809
810   //===--------------------------------------------------------------------===//
811   // Generic Expansion: LegalizeTypesGeneric.cpp
812   //===--------------------------------------------------------------------===//
813
814   // Legalization methods which only use that the illegal type is split into two
815   // identical types of half the size, and that the Lo/Hi part is stored first
816   // in memory on little/big-endian machines, followed by the Hi/Lo part.  As
817   // such they can be used for expanding integers and floats.
818
819   void GetExpandedOp(SDValue Op, SDValue &Lo, SDValue &Hi) {
820     if (Op.getValueType().isInteger())
821       GetExpandedInteger(Op, Lo, Hi);
822     else
823       GetExpandedFloat(Op, Lo, Hi);
824   }
825
826
827   /// This function will split the integer \p Op into \p NumElements
828   /// operations of type \p EltVT and store them in \p Ops.
829   void IntegerToVector(SDValue Op, unsigned NumElements,
830                        SmallVectorImpl<SDValue> &Ops, EVT EltVT);
831
832   // Generic Result Expansion.
833   void ExpandRes_MERGE_VALUES      (SDNode *N, unsigned ResNo,
834                                     SDValue &Lo, SDValue &Hi);
835   void ExpandRes_BITCAST           (SDNode *N, SDValue &Lo, SDValue &Hi);
836   void ExpandRes_BUILD_PAIR        (SDNode *N, SDValue &Lo, SDValue &Hi);
837   void ExpandRes_EXTRACT_ELEMENT   (SDNode *N, SDValue &Lo, SDValue &Hi);
838   void ExpandRes_EXTRACT_VECTOR_ELT(SDNode *N, SDValue &Lo, SDValue &Hi);
839   void ExpandRes_NormalLoad        (SDNode *N, SDValue &Lo, SDValue &Hi);
840   void ExpandRes_VAARG             (SDNode *N, SDValue &Lo, SDValue &Hi);
841
842   // Generic Operand Expansion.
843   SDValue ExpandOp_BITCAST          (SDNode *N);
844   SDValue ExpandOp_BUILD_VECTOR     (SDNode *N);
845   SDValue ExpandOp_EXTRACT_ELEMENT  (SDNode *N);
846   SDValue ExpandOp_INSERT_VECTOR_ELT(SDNode *N);
847   SDValue ExpandOp_SCALAR_TO_VECTOR (SDNode *N);
848   SDValue ExpandOp_NormalStore      (SDNode *N, unsigned OpNo);
849 };
850
851 } // end namespace llvm.
852
853 #endif