Use bidirectional bundle flags to simplify important functions.
[oota-llvm.git] / lib / CodeGen / MachineInstr.cpp
1 //===-- lib/CodeGen/MachineInstr.cpp --------------------------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // Methods common to all machine instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/MachineInstr.h"
15 #include "llvm/ADT/FoldingSet.h"
16 #include "llvm/ADT/Hashing.h"
17 #include "llvm/Analysis/AliasAnalysis.h"
18 #include "llvm/Assembly/Writer.h"
19 #include "llvm/CodeGen/MachineConstantPool.h"
20 #include "llvm/CodeGen/MachineFunction.h"
21 #include "llvm/CodeGen/MachineMemOperand.h"
22 #include "llvm/CodeGen/MachineModuleInfo.h"
23 #include "llvm/CodeGen/MachineRegisterInfo.h"
24 #include "llvm/CodeGen/PseudoSourceValue.h"
25 #include "llvm/Constants.h"
26 #include "llvm/DebugInfo.h"
27 #include "llvm/Function.h"
28 #include "llvm/InlineAsm.h"
29 #include "llvm/LLVMContext.h"
30 #include "llvm/MC/MCInstrDesc.h"
31 #include "llvm/MC/MCSymbol.h"
32 #include "llvm/Metadata.h"
33 #include "llvm/Module.h"
34 #include "llvm/Support/Debug.h"
35 #include "llvm/Support/ErrorHandling.h"
36 #include "llvm/Support/LeakDetector.h"
37 #include "llvm/Support/MathExtras.h"
38 #include "llvm/Support/raw_ostream.h"
39 #include "llvm/Target/TargetInstrInfo.h"
40 #include "llvm/Target/TargetMachine.h"
41 #include "llvm/Target/TargetRegisterInfo.h"
42 #include "llvm/Type.h"
43 #include "llvm/Value.h"
44 using namespace llvm;
45
46 //===----------------------------------------------------------------------===//
47 // MachineOperand Implementation
48 //===----------------------------------------------------------------------===//
49
50 void MachineOperand::setReg(unsigned Reg) {
51   if (getReg() == Reg) return; // No change.
52
53   // Otherwise, we have to change the register.  If this operand is embedded
54   // into a machine function, we need to update the old and new register's
55   // use/def lists.
56   if (MachineInstr *MI = getParent())
57     if (MachineBasicBlock *MBB = MI->getParent())
58       if (MachineFunction *MF = MBB->getParent()) {
59         MachineRegisterInfo &MRI = MF->getRegInfo();
60         MRI.removeRegOperandFromUseList(this);
61         SmallContents.RegNo = Reg;
62         MRI.addRegOperandToUseList(this);
63         return;
64       }
65
66   // Otherwise, just change the register, no problem.  :)
67   SmallContents.RegNo = Reg;
68 }
69
70 void MachineOperand::substVirtReg(unsigned Reg, unsigned SubIdx,
71                                   const TargetRegisterInfo &TRI) {
72   assert(TargetRegisterInfo::isVirtualRegister(Reg));
73   if (SubIdx && getSubReg())
74     SubIdx = TRI.composeSubRegIndices(SubIdx, getSubReg());
75   setReg(Reg);
76   if (SubIdx)
77     setSubReg(SubIdx);
78 }
79
80 void MachineOperand::substPhysReg(unsigned Reg, const TargetRegisterInfo &TRI) {
81   assert(TargetRegisterInfo::isPhysicalRegister(Reg));
82   if (getSubReg()) {
83     Reg = TRI.getSubReg(Reg, getSubReg());
84     // Note that getSubReg() may return 0 if the sub-register doesn't exist.
85     // That won't happen in legal code.
86     setSubReg(0);
87   }
88   setReg(Reg);
89 }
90
91 /// Change a def to a use, or a use to a def.
92 void MachineOperand::setIsDef(bool Val) {
93   assert(isReg() && "Wrong MachineOperand accessor");
94   assert((!Val || !isDebug()) && "Marking a debug operation as def");
95   if (IsDef == Val)
96     return;
97   // MRI may keep uses and defs in different list positions.
98   if (MachineInstr *MI = getParent())
99     if (MachineBasicBlock *MBB = MI->getParent())
100       if (MachineFunction *MF = MBB->getParent()) {
101         MachineRegisterInfo &MRI = MF->getRegInfo();
102         MRI.removeRegOperandFromUseList(this);
103         IsDef = Val;
104         MRI.addRegOperandToUseList(this);
105         return;
106       }
107   IsDef = Val;
108 }
109
110 /// ChangeToImmediate - Replace this operand with a new immediate operand of
111 /// the specified value.  If an operand is known to be an immediate already,
112 /// the setImm method should be used.
113 void MachineOperand::ChangeToImmediate(int64_t ImmVal) {
114   assert((!isReg() || !isTied()) && "Cannot change a tied operand into an imm");
115   // If this operand is currently a register operand, and if this is in a
116   // function, deregister the operand from the register's use/def list.
117   if (isReg() && isOnRegUseList())
118     if (MachineInstr *MI = getParent())
119       if (MachineBasicBlock *MBB = MI->getParent())
120         if (MachineFunction *MF = MBB->getParent())
121           MF->getRegInfo().removeRegOperandFromUseList(this);
122
123   OpKind = MO_Immediate;
124   Contents.ImmVal = ImmVal;
125 }
126
127 /// ChangeToRegister - Replace this operand with a new register operand of
128 /// the specified value.  If an operand is known to be an register already,
129 /// the setReg method should be used.
130 void MachineOperand::ChangeToRegister(unsigned Reg, bool isDef, bool isImp,
131                                       bool isKill, bool isDead, bool isUndef,
132                                       bool isDebug) {
133   MachineRegisterInfo *RegInfo = 0;
134   if (MachineInstr *MI = getParent())
135     if (MachineBasicBlock *MBB = MI->getParent())
136       if (MachineFunction *MF = MBB->getParent())
137         RegInfo = &MF->getRegInfo();
138   // If this operand is already a register operand, remove it from the
139   // register's use/def lists.
140   bool WasReg = isReg();
141   if (RegInfo && WasReg)
142     RegInfo->removeRegOperandFromUseList(this);
143
144   // Change this to a register and set the reg#.
145   OpKind = MO_Register;
146   SmallContents.RegNo = Reg;
147   SubReg = 0;
148   IsDef = isDef;
149   IsImp = isImp;
150   IsKill = isKill;
151   IsDead = isDead;
152   IsUndef = isUndef;
153   IsInternalRead = false;
154   IsEarlyClobber = false;
155   IsDebug = isDebug;
156   // Ensure isOnRegUseList() returns false.
157   Contents.Reg.Prev = 0;
158   // Preserve the tie when the operand was already a register.
159   if (!WasReg)
160     TiedTo = 0;
161
162   // If this operand is embedded in a function, add the operand to the
163   // register's use/def list.
164   if (RegInfo)
165     RegInfo->addRegOperandToUseList(this);
166 }
167
168 /// isIdenticalTo - Return true if this operand is identical to the specified
169 /// operand. Note that this should stay in sync with the hash_value overload
170 /// below.
171 bool MachineOperand::isIdenticalTo(const MachineOperand &Other) const {
172   if (getType() != Other.getType() ||
173       getTargetFlags() != Other.getTargetFlags())
174     return false;
175
176   switch (getType()) {
177   case MachineOperand::MO_Register:
178     return getReg() == Other.getReg() && isDef() == Other.isDef() &&
179            getSubReg() == Other.getSubReg();
180   case MachineOperand::MO_Immediate:
181     return getImm() == Other.getImm();
182   case MachineOperand::MO_CImmediate:
183     return getCImm() == Other.getCImm();
184   case MachineOperand::MO_FPImmediate:
185     return getFPImm() == Other.getFPImm();
186   case MachineOperand::MO_MachineBasicBlock:
187     return getMBB() == Other.getMBB();
188   case MachineOperand::MO_FrameIndex:
189     return getIndex() == Other.getIndex();
190   case MachineOperand::MO_ConstantPoolIndex:
191   case MachineOperand::MO_TargetIndex:
192     return getIndex() == Other.getIndex() && getOffset() == Other.getOffset();
193   case MachineOperand::MO_JumpTableIndex:
194     return getIndex() == Other.getIndex();
195   case MachineOperand::MO_GlobalAddress:
196     return getGlobal() == Other.getGlobal() && getOffset() == Other.getOffset();
197   case MachineOperand::MO_ExternalSymbol:
198     return !strcmp(getSymbolName(), Other.getSymbolName()) &&
199            getOffset() == Other.getOffset();
200   case MachineOperand::MO_BlockAddress:
201     return getBlockAddress() == Other.getBlockAddress() &&
202            getOffset() == Other.getOffset();
203   case MO_RegisterMask:
204     return getRegMask() == Other.getRegMask();
205   case MachineOperand::MO_MCSymbol:
206     return getMCSymbol() == Other.getMCSymbol();
207   case MachineOperand::MO_Metadata:
208     return getMetadata() == Other.getMetadata();
209   }
210   llvm_unreachable("Invalid machine operand type");
211 }
212
213 // Note: this must stay exactly in sync with isIdenticalTo above.
214 hash_code llvm::hash_value(const MachineOperand &MO) {
215   switch (MO.getType()) {
216   case MachineOperand::MO_Register:
217     // Register operands don't have target flags.
218     return hash_combine(MO.getType(), MO.getReg(), MO.getSubReg(), MO.isDef());
219   case MachineOperand::MO_Immediate:
220     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getImm());
221   case MachineOperand::MO_CImmediate:
222     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getCImm());
223   case MachineOperand::MO_FPImmediate:
224     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getFPImm());
225   case MachineOperand::MO_MachineBasicBlock:
226     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getMBB());
227   case MachineOperand::MO_FrameIndex:
228     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getIndex());
229   case MachineOperand::MO_ConstantPoolIndex:
230   case MachineOperand::MO_TargetIndex:
231     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getIndex(),
232                         MO.getOffset());
233   case MachineOperand::MO_JumpTableIndex:
234     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getIndex());
235   case MachineOperand::MO_ExternalSymbol:
236     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getOffset(),
237                         MO.getSymbolName());
238   case MachineOperand::MO_GlobalAddress:
239     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getGlobal(),
240                         MO.getOffset());
241   case MachineOperand::MO_BlockAddress:
242     return hash_combine(MO.getType(), MO.getTargetFlags(),
243                         MO.getBlockAddress(), MO.getOffset());
244   case MachineOperand::MO_RegisterMask:
245     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getRegMask());
246   case MachineOperand::MO_Metadata:
247     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getMetadata());
248   case MachineOperand::MO_MCSymbol:
249     return hash_combine(MO.getType(), MO.getTargetFlags(), MO.getMCSymbol());
250   }
251   llvm_unreachable("Invalid machine operand type");
252 }
253
254 /// print - Print the specified machine operand.
255 ///
256 void MachineOperand::print(raw_ostream &OS, const TargetMachine *TM) const {
257   // If the instruction is embedded into a basic block, we can find the
258   // target info for the instruction.
259   if (!TM)
260     if (const MachineInstr *MI = getParent())
261       if (const MachineBasicBlock *MBB = MI->getParent())
262         if (const MachineFunction *MF = MBB->getParent())
263           TM = &MF->getTarget();
264   const TargetRegisterInfo *TRI = TM ? TM->getRegisterInfo() : 0;
265
266   switch (getType()) {
267   case MachineOperand::MO_Register:
268     OS << PrintReg(getReg(), TRI, getSubReg());
269
270     if (isDef() || isKill() || isDead() || isImplicit() || isUndef() ||
271         isInternalRead() || isEarlyClobber() || isTied()) {
272       OS << '<';
273       bool NeedComma = false;
274       if (isDef()) {
275         if (NeedComma) OS << ',';
276         if (isEarlyClobber())
277           OS << "earlyclobber,";
278         if (isImplicit())
279           OS << "imp-";
280         OS << "def";
281         NeedComma = true;
282         // <def,read-undef> only makes sense when getSubReg() is set.
283         // Don't clutter the output otherwise.
284         if (isUndef() && getSubReg())
285           OS << ",read-undef";
286       } else if (isImplicit()) {
287           OS << "imp-use";
288           NeedComma = true;
289       }
290
291       if (isKill()) {
292         if (NeedComma) OS << ',';
293         OS << "kill";
294         NeedComma = true;
295       }
296       if (isDead()) {
297         if (NeedComma) OS << ',';
298         OS << "dead";
299         NeedComma = true;
300       }
301       if (isUndef() && isUse()) {
302         if (NeedComma) OS << ',';
303         OS << "undef";
304         NeedComma = true;
305       }
306       if (isInternalRead()) {
307         if (NeedComma) OS << ',';
308         OS << "internal";
309         NeedComma = true;
310       }
311       if (isTied()) {
312         if (NeedComma) OS << ',';
313         OS << "tied";
314         if (TiedTo != 15)
315           OS << unsigned(TiedTo - 1);
316         NeedComma = true;
317       }
318       OS << '>';
319     }
320     break;
321   case MachineOperand::MO_Immediate:
322     OS << getImm();
323     break;
324   case MachineOperand::MO_CImmediate:
325     getCImm()->getValue().print(OS, false);
326     break;
327   case MachineOperand::MO_FPImmediate:
328     if (getFPImm()->getType()->isFloatTy())
329       OS << getFPImm()->getValueAPF().convertToFloat();
330     else
331       OS << getFPImm()->getValueAPF().convertToDouble();
332     break;
333   case MachineOperand::MO_MachineBasicBlock:
334     OS << "<BB#" << getMBB()->getNumber() << ">";
335     break;
336   case MachineOperand::MO_FrameIndex:
337     OS << "<fi#" << getIndex() << '>';
338     break;
339   case MachineOperand::MO_ConstantPoolIndex:
340     OS << "<cp#" << getIndex();
341     if (getOffset()) OS << "+" << getOffset();
342     OS << '>';
343     break;
344   case MachineOperand::MO_TargetIndex:
345     OS << "<ti#" << getIndex();
346     if (getOffset()) OS << "+" << getOffset();
347     OS << '>';
348     break;
349   case MachineOperand::MO_JumpTableIndex:
350     OS << "<jt#" << getIndex() << '>';
351     break;
352   case MachineOperand::MO_GlobalAddress:
353     OS << "<ga:";
354     WriteAsOperand(OS, getGlobal(), /*PrintType=*/false);
355     if (getOffset()) OS << "+" << getOffset();
356     OS << '>';
357     break;
358   case MachineOperand::MO_ExternalSymbol:
359     OS << "<es:" << getSymbolName();
360     if (getOffset()) OS << "+" << getOffset();
361     OS << '>';
362     break;
363   case MachineOperand::MO_BlockAddress:
364     OS << '<';
365     WriteAsOperand(OS, getBlockAddress(), /*PrintType=*/false);
366     if (getOffset()) OS << "+" << getOffset();
367     OS << '>';
368     break;
369   case MachineOperand::MO_RegisterMask:
370     OS << "<regmask>";
371     break;
372   case MachineOperand::MO_Metadata:
373     OS << '<';
374     WriteAsOperand(OS, getMetadata(), /*PrintType=*/false);
375     OS << '>';
376     break;
377   case MachineOperand::MO_MCSymbol:
378     OS << "<MCSym=" << *getMCSymbol() << '>';
379     break;
380   }
381
382   if (unsigned TF = getTargetFlags())
383     OS << "[TF=" << TF << ']';
384 }
385
386 //===----------------------------------------------------------------------===//
387 // MachineMemOperand Implementation
388 //===----------------------------------------------------------------------===//
389
390 /// getAddrSpace - Return the LLVM IR address space number that this pointer
391 /// points into.
392 unsigned MachinePointerInfo::getAddrSpace() const {
393   if (V == 0) return 0;
394   return cast<PointerType>(V->getType())->getAddressSpace();
395 }
396
397 /// getConstantPool - Return a MachinePointerInfo record that refers to the
398 /// constant pool.
399 MachinePointerInfo MachinePointerInfo::getConstantPool() {
400   return MachinePointerInfo(PseudoSourceValue::getConstantPool());
401 }
402
403 /// getFixedStack - Return a MachinePointerInfo record that refers to the
404 /// the specified FrameIndex.
405 MachinePointerInfo MachinePointerInfo::getFixedStack(int FI, int64_t offset) {
406   return MachinePointerInfo(PseudoSourceValue::getFixedStack(FI), offset);
407 }
408
409 MachinePointerInfo MachinePointerInfo::getJumpTable() {
410   return MachinePointerInfo(PseudoSourceValue::getJumpTable());
411 }
412
413 MachinePointerInfo MachinePointerInfo::getGOT() {
414   return MachinePointerInfo(PseudoSourceValue::getGOT());
415 }
416
417 MachinePointerInfo MachinePointerInfo::getStack(int64_t Offset) {
418   return MachinePointerInfo(PseudoSourceValue::getStack(), Offset);
419 }
420
421 MachineMemOperand::MachineMemOperand(MachinePointerInfo ptrinfo, unsigned f,
422                                      uint64_t s, unsigned int a,
423                                      const MDNode *TBAAInfo,
424                                      const MDNode *Ranges)
425   : PtrInfo(ptrinfo), Size(s),
426     Flags((f & ((1 << MOMaxBits) - 1)) | ((Log2_32(a) + 1) << MOMaxBits)),
427     TBAAInfo(TBAAInfo), Ranges(Ranges) {
428   assert((PtrInfo.V == 0 || isa<PointerType>(PtrInfo.V->getType())) &&
429          "invalid pointer value");
430   assert(getBaseAlignment() == a && "Alignment is not a power of 2!");
431   assert((isLoad() || isStore()) && "Not a load/store!");
432 }
433
434 /// Profile - Gather unique data for the object.
435 ///
436 void MachineMemOperand::Profile(FoldingSetNodeID &ID) const {
437   ID.AddInteger(getOffset());
438   ID.AddInteger(Size);
439   ID.AddPointer(getValue());
440   ID.AddInteger(Flags);
441 }
442
443 void MachineMemOperand::refineAlignment(const MachineMemOperand *MMO) {
444   // The Value and Offset may differ due to CSE. But the flags and size
445   // should be the same.
446   assert(MMO->getFlags() == getFlags() && "Flags mismatch!");
447   assert(MMO->getSize() == getSize() && "Size mismatch!");
448
449   if (MMO->getBaseAlignment() >= getBaseAlignment()) {
450     // Update the alignment value.
451     Flags = (Flags & ((1 << MOMaxBits) - 1)) |
452       ((Log2_32(MMO->getBaseAlignment()) + 1) << MOMaxBits);
453     // Also update the base and offset, because the new alignment may
454     // not be applicable with the old ones.
455     PtrInfo = MMO->PtrInfo;
456   }
457 }
458
459 /// getAlignment - Return the minimum known alignment in bytes of the
460 /// actual memory reference.
461 uint64_t MachineMemOperand::getAlignment() const {
462   return MinAlign(getBaseAlignment(), getOffset());
463 }
464
465 raw_ostream &llvm::operator<<(raw_ostream &OS, const MachineMemOperand &MMO) {
466   assert((MMO.isLoad() || MMO.isStore()) &&
467          "SV has to be a load, store or both.");
468
469   if (MMO.isVolatile())
470     OS << "Volatile ";
471
472   if (MMO.isLoad())
473     OS << "LD";
474   if (MMO.isStore())
475     OS << "ST";
476   OS << MMO.getSize();
477
478   // Print the address information.
479   OS << "[";
480   if (!MMO.getValue())
481     OS << "<unknown>";
482   else
483     WriteAsOperand(OS, MMO.getValue(), /*PrintType=*/false);
484
485   // If the alignment of the memory reference itself differs from the alignment
486   // of the base pointer, print the base alignment explicitly, next to the base
487   // pointer.
488   if (MMO.getBaseAlignment() != MMO.getAlignment())
489     OS << "(align=" << MMO.getBaseAlignment() << ")";
490
491   if (MMO.getOffset() != 0)
492     OS << "+" << MMO.getOffset();
493   OS << "]";
494
495   // Print the alignment of the reference.
496   if (MMO.getBaseAlignment() != MMO.getAlignment() ||
497       MMO.getBaseAlignment() != MMO.getSize())
498     OS << "(align=" << MMO.getAlignment() << ")";
499
500   // Print TBAA info.
501   if (const MDNode *TBAAInfo = MMO.getTBAAInfo()) {
502     OS << "(tbaa=";
503     if (TBAAInfo->getNumOperands() > 0)
504       WriteAsOperand(OS, TBAAInfo->getOperand(0), /*PrintType=*/false);
505     else
506       OS << "<unknown>";
507     OS << ")";
508   }
509
510   // Print nontemporal info.
511   if (MMO.isNonTemporal())
512     OS << "(nontemporal)";
513
514   return OS;
515 }
516
517 //===----------------------------------------------------------------------===//
518 // MachineInstr Implementation
519 //===----------------------------------------------------------------------===//
520
521 void MachineInstr::addImplicitDefUseOperands() {
522   if (MCID->ImplicitDefs)
523     for (const uint16_t *ImpDefs = MCID->getImplicitDefs(); *ImpDefs; ++ImpDefs)
524       addOperand(MachineOperand::CreateReg(*ImpDefs, true, true));
525   if (MCID->ImplicitUses)
526     for (const uint16_t *ImpUses = MCID->getImplicitUses(); *ImpUses; ++ImpUses)
527       addOperand(MachineOperand::CreateReg(*ImpUses, false, true));
528 }
529
530 /// MachineInstr ctor - This constructor creates a MachineInstr and adds the
531 /// implicit operands. It reserves space for the number of operands specified by
532 /// the MCInstrDesc.
533 MachineInstr::MachineInstr(const MCInstrDesc &tid, const DebugLoc dl,
534                            bool NoImp)
535   : MCID(&tid), Flags(0), AsmPrinterFlags(0),
536     NumMemRefs(0), MemRefs(0), Parent(0), debugLoc(dl) {
537   unsigned NumImplicitOps = 0;
538   if (!NoImp)
539     NumImplicitOps = MCID->getNumImplicitDefs() + MCID->getNumImplicitUses();
540   Operands.reserve(NumImplicitOps + MCID->getNumOperands());
541   if (!NoImp)
542     addImplicitDefUseOperands();
543   // Make sure that we get added to a machine basicblock
544   LeakDetector::addGarbageObject(this);
545 }
546
547 /// MachineInstr ctor - Copies MachineInstr arg exactly
548 ///
549 MachineInstr::MachineInstr(MachineFunction &MF, const MachineInstr &MI)
550   : MCID(&MI.getDesc()), Flags(0), AsmPrinterFlags(0),
551     NumMemRefs(MI.NumMemRefs), MemRefs(MI.MemRefs),
552     Parent(0), debugLoc(MI.getDebugLoc()) {
553   Operands.reserve(MI.getNumOperands());
554
555   // Add operands
556   for (unsigned i = 0; i != MI.getNumOperands(); ++i)
557     addOperand(MI.getOperand(i));
558
559   // Copy all the sensible flags.
560   setFlags(MI.Flags);
561
562   // Set parent to null.
563   Parent = 0;
564
565   LeakDetector::addGarbageObject(this);
566 }
567
568 MachineInstr::~MachineInstr() {
569   LeakDetector::removeGarbageObject(this);
570 #ifndef NDEBUG
571   for (unsigned i = 0, e = Operands.size(); i != e; ++i) {
572     assert(Operands[i].ParentMI == this && "ParentMI mismatch!");
573     assert((!Operands[i].isReg() || !Operands[i].isOnRegUseList()) &&
574            "Reg operand def/use list corrupted");
575   }
576 #endif
577 }
578
579 /// getRegInfo - If this instruction is embedded into a MachineFunction,
580 /// return the MachineRegisterInfo object for the current function, otherwise
581 /// return null.
582 MachineRegisterInfo *MachineInstr::getRegInfo() {
583   if (MachineBasicBlock *MBB = getParent())
584     return &MBB->getParent()->getRegInfo();
585   return 0;
586 }
587
588 /// RemoveRegOperandsFromUseLists - Unlink all of the register operands in
589 /// this instruction from their respective use lists.  This requires that the
590 /// operands already be on their use lists.
591 void MachineInstr::RemoveRegOperandsFromUseLists(MachineRegisterInfo &MRI) {
592   for (unsigned i = 0, e = Operands.size(); i != e; ++i)
593     if (Operands[i].isReg())
594       MRI.removeRegOperandFromUseList(&Operands[i]);
595 }
596
597 /// AddRegOperandsToUseLists - Add all of the register operands in
598 /// this instruction from their respective use lists.  This requires that the
599 /// operands not be on their use lists yet.
600 void MachineInstr::AddRegOperandsToUseLists(MachineRegisterInfo &MRI) {
601   for (unsigned i = 0, e = Operands.size(); i != e; ++i)
602     if (Operands[i].isReg())
603       MRI.addRegOperandToUseList(&Operands[i]);
604 }
605
606 /// addOperand - Add the specified operand to the instruction.  If it is an
607 /// implicit operand, it is added to the end of the operand list.  If it is
608 /// an explicit operand it is added at the end of the explicit operand list
609 /// (before the first implicit operand).
610 void MachineInstr::addOperand(const MachineOperand &Op) {
611   assert(MCID && "Cannot add operands before providing an instr descriptor");
612   bool isImpReg = Op.isReg() && Op.isImplicit();
613   MachineRegisterInfo *RegInfo = getRegInfo();
614
615   // If the Operands backing store is reallocated, all register operands must
616   // be removed and re-added to RegInfo.  It is storing pointers to operands.
617   bool Reallocate = RegInfo &&
618     !Operands.empty() && Operands.size() == Operands.capacity();
619
620   // Find the insert location for the new operand.  Implicit registers go at
621   // the end, everything goes before the implicit regs.
622   unsigned OpNo = Operands.size();
623
624   // Remove all the implicit operands from RegInfo if they need to be shifted.
625   // FIXME: Allow mixed explicit and implicit operands on inline asm.
626   // InstrEmitter::EmitSpecialNode() is marking inline asm clobbers as
627   // implicit-defs, but they must not be moved around.  See the FIXME in
628   // InstrEmitter.cpp.
629   if (!isImpReg && !isInlineAsm()) {
630     while (OpNo && Operands[OpNo-1].isReg() && Operands[OpNo-1].isImplicit()) {
631       --OpNo;
632       assert(!Operands[OpNo].isTied() && "Cannot move tied operands");
633       if (RegInfo)
634         RegInfo->removeRegOperandFromUseList(&Operands[OpNo]);
635     }
636   }
637
638   // OpNo now points as the desired insertion point.  Unless this is a variadic
639   // instruction, only implicit regs are allowed beyond MCID->getNumOperands().
640   // RegMask operands go between the explicit and implicit operands.
641   assert((isImpReg || Op.isRegMask() || MCID->isVariadic() ||
642           OpNo < MCID->getNumOperands()) &&
643          "Trying to add an operand to a machine instr that is already done!");
644
645   // All operands from OpNo have been removed from RegInfo.  If the Operands
646   // backing store needs to be reallocated, we also need to remove any other
647   // register operands.
648   if (Reallocate)
649     for (unsigned i = 0; i != OpNo; ++i)
650       if (Operands[i].isReg())
651         RegInfo->removeRegOperandFromUseList(&Operands[i]);
652
653   // Insert the new operand at OpNo.
654   Operands.insert(Operands.begin() + OpNo, Op);
655   Operands[OpNo].ParentMI = this;
656
657   // The Operands backing store has now been reallocated, so we can re-add the
658   // operands before OpNo.
659   if (Reallocate)
660     for (unsigned i = 0; i != OpNo; ++i)
661       if (Operands[i].isReg())
662         RegInfo->addRegOperandToUseList(&Operands[i]);
663
664   // When adding a register operand, tell RegInfo about it.
665   if (Operands[OpNo].isReg()) {
666     // Ensure isOnRegUseList() returns false, regardless of Op's status.
667     Operands[OpNo].Contents.Reg.Prev = 0;
668     // Ignore existing ties. This is not a property that can be copied.
669     Operands[OpNo].TiedTo = 0;
670     // Add the new operand to RegInfo.
671     if (RegInfo)
672       RegInfo->addRegOperandToUseList(&Operands[OpNo]);
673     // The MCID operand information isn't accurate until we start adding
674     // explicit operands. The implicit operands are added first, then the
675     // explicits are inserted before them.
676     if (!isImpReg) {
677       // Tie uses to defs as indicated in MCInstrDesc.
678       if (Operands[OpNo].isUse()) {
679         int DefIdx = MCID->getOperandConstraint(OpNo, MCOI::TIED_TO);
680         if (DefIdx != -1)
681           tieOperands(DefIdx, OpNo);
682       }
683       // If the register operand is flagged as early, mark the operand as such.
684       if (MCID->getOperandConstraint(OpNo, MCOI::EARLY_CLOBBER) != -1)
685         Operands[OpNo].setIsEarlyClobber(true);
686     }
687   }
688
689   // Re-add all the implicit ops.
690   if (RegInfo) {
691     for (unsigned i = OpNo + 1, e = Operands.size(); i != e; ++i) {
692       assert(Operands[i].isReg() && "Should only be an implicit reg!");
693       RegInfo->addRegOperandToUseList(&Operands[i]);
694     }
695   }
696 }
697
698 /// RemoveOperand - Erase an operand  from an instruction, leaving it with one
699 /// fewer operand than it started with.
700 ///
701 void MachineInstr::RemoveOperand(unsigned OpNo) {
702   assert(OpNo < Operands.size() && "Invalid operand number");
703   untieRegOperand(OpNo);
704   MachineRegisterInfo *RegInfo = getRegInfo();
705
706   // Special case removing the last one.
707   if (OpNo == Operands.size()-1) {
708     // If needed, remove from the reg def/use list.
709     if (RegInfo && Operands.back().isReg() && Operands.back().isOnRegUseList())
710       RegInfo->removeRegOperandFromUseList(&Operands.back());
711
712     Operands.pop_back();
713     return;
714   }
715
716   // Otherwise, we are removing an interior operand.  If we have reginfo to
717   // update, remove all operands that will be shifted down from their reg lists,
718   // move everything down, then re-add them.
719   if (RegInfo) {
720     for (unsigned i = OpNo, e = Operands.size(); i != e; ++i) {
721       if (Operands[i].isReg())
722         RegInfo->removeRegOperandFromUseList(&Operands[i]);
723     }
724   }
725
726 #ifndef NDEBUG
727   // Moving tied operands would break the ties.
728   for (unsigned i = OpNo + 1, e = Operands.size(); i != e; ++i)
729     if (Operands[i].isReg())
730       assert(!Operands[i].isTied() && "Cannot move tied operands");
731 #endif
732
733   Operands.erase(Operands.begin()+OpNo);
734
735   if (RegInfo) {
736     for (unsigned i = OpNo, e = Operands.size(); i != e; ++i) {
737       if (Operands[i].isReg())
738         RegInfo->addRegOperandToUseList(&Operands[i]);
739     }
740   }
741 }
742
743 /// addMemOperand - Add a MachineMemOperand to the machine instruction.
744 /// This function should be used only occasionally. The setMemRefs function
745 /// is the primary method for setting up a MachineInstr's MemRefs list.
746 void MachineInstr::addMemOperand(MachineFunction &MF,
747                                  MachineMemOperand *MO) {
748   mmo_iterator OldMemRefs = MemRefs;
749   uint16_t OldNumMemRefs = NumMemRefs;
750
751   uint16_t NewNum = NumMemRefs + 1;
752   mmo_iterator NewMemRefs = MF.allocateMemRefsArray(NewNum);
753
754   std::copy(OldMemRefs, OldMemRefs + OldNumMemRefs, NewMemRefs);
755   NewMemRefs[NewNum - 1] = MO;
756
757   MemRefs = NewMemRefs;
758   NumMemRefs = NewNum;
759 }
760
761 bool MachineInstr::hasPropertyInBundle(unsigned Mask, QueryType Type) const {
762   const MachineBasicBlock *MBB = getParent();
763   MachineBasicBlock::const_instr_iterator MII = *this; ++MII;
764   while (MII != MBB->end() && MII->isInsideBundle()) {
765     if (MII->getDesc().getFlags() & Mask) {
766       if (Type == AnyInBundle)
767         return true;
768     } else {
769       if (Type == AllInBundle)
770         return false;
771     }
772     ++MII;
773   }
774
775   return Type == AllInBundle;
776 }
777
778 bool MachineInstr::isIdenticalTo(const MachineInstr *Other,
779                                  MICheckType Check) const {
780   // If opcodes or number of operands are not the same then the two
781   // instructions are obviously not identical.
782   if (Other->getOpcode() != getOpcode() ||
783       Other->getNumOperands() != getNumOperands())
784     return false;
785
786   if (isBundle()) {
787     // Both instructions are bundles, compare MIs inside the bundle.
788     MachineBasicBlock::const_instr_iterator I1 = *this;
789     MachineBasicBlock::const_instr_iterator E1 = getParent()->instr_end();
790     MachineBasicBlock::const_instr_iterator I2 = *Other;
791     MachineBasicBlock::const_instr_iterator E2= Other->getParent()->instr_end();
792     while (++I1 != E1 && I1->isInsideBundle()) {
793       ++I2;
794       if (I2 == E2 || !I2->isInsideBundle() || !I1->isIdenticalTo(I2, Check))
795         return false;
796     }
797   }
798
799   // Check operands to make sure they match.
800   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
801     const MachineOperand &MO = getOperand(i);
802     const MachineOperand &OMO = Other->getOperand(i);
803     if (!MO.isReg()) {
804       if (!MO.isIdenticalTo(OMO))
805         return false;
806       continue;
807     }
808
809     // Clients may or may not want to ignore defs when testing for equality.
810     // For example, machine CSE pass only cares about finding common
811     // subexpressions, so it's safe to ignore virtual register defs.
812     if (MO.isDef()) {
813       if (Check == IgnoreDefs)
814         continue;
815       else if (Check == IgnoreVRegDefs) {
816         if (TargetRegisterInfo::isPhysicalRegister(MO.getReg()) ||
817             TargetRegisterInfo::isPhysicalRegister(OMO.getReg()))
818           if (MO.getReg() != OMO.getReg())
819             return false;
820       } else {
821         if (!MO.isIdenticalTo(OMO))
822           return false;
823         if (Check == CheckKillDead && MO.isDead() != OMO.isDead())
824           return false;
825       }
826     } else {
827       if (!MO.isIdenticalTo(OMO))
828         return false;
829       if (Check == CheckKillDead && MO.isKill() != OMO.isKill())
830         return false;
831     }
832   }
833   // If DebugLoc does not match then two dbg.values are not identical.
834   if (isDebugValue())
835     if (!getDebugLoc().isUnknown() && !Other->getDebugLoc().isUnknown()
836         && getDebugLoc() != Other->getDebugLoc())
837       return false;
838   return true;
839 }
840
841 MachineInstr *MachineInstr::removeFromParent() {
842   assert(getParent() && "Not embedded in a basic block!");
843   return getParent()->remove(this);
844 }
845
846 MachineInstr *MachineInstr::removeFromBundle() {
847   assert(getParent() && "Not embedded in a basic block!");
848   return getParent()->remove_instr(this);
849 }
850
851 void MachineInstr::eraseFromParent() {
852   assert(getParent() && "Not embedded in a basic block!");
853   getParent()->erase(this);
854 }
855
856 void MachineInstr::eraseFromBundle() {
857   assert(getParent() && "Not embedded in a basic block!");
858   getParent()->erase_instr(this);
859 }
860
861 /// getNumExplicitOperands - Returns the number of non-implicit operands.
862 ///
863 unsigned MachineInstr::getNumExplicitOperands() const {
864   unsigned NumOperands = MCID->getNumOperands();
865   if (!MCID->isVariadic())
866     return NumOperands;
867
868   for (unsigned i = NumOperands, e = getNumOperands(); i != e; ++i) {
869     const MachineOperand &MO = getOperand(i);
870     if (!MO.isReg() || !MO.isImplicit())
871       NumOperands++;
872   }
873   return NumOperands;
874 }
875
876 void MachineInstr::bundleWithPred() {
877   assert(!isBundledWithPred() && "MI is already bundled with its predecessor");
878   setFlag(BundledPred);
879   MachineBasicBlock::instr_iterator Pred = this;
880   --Pred;
881   assert(!Pred->isBundledWithSucc() && "Inconsistent bundle flags");
882   Pred->setFlag(BundledSucc);
883 }
884
885 void MachineInstr::bundleWithSucc() {
886   assert(!isBundledWithSucc() && "MI is already bundled with its successor");
887   setFlag(BundledSucc);
888   MachineBasicBlock::instr_iterator Succ = this;
889   ++Succ;
890   assert(!Succ->isBundledWithPred() && "Inconsistent bundle flags");
891   Succ->setFlag(BundledPred);
892 }
893
894 void MachineInstr::unbundleFromPred() {
895   assert(isBundledWithPred() && "MI isn't bundled with its predecessor");
896   clearFlag(BundledPred);
897   MachineBasicBlock::instr_iterator Pred = this;
898   --Pred;
899   assert(Pred->isBundledWithSucc() && "Inconsistent bundle flags");
900   Pred->clearFlag(BundledSucc);
901 }
902
903 void MachineInstr::unbundleFromSucc() {
904   assert(isBundledWithSucc() && "MI isn't bundled with its successor");
905   clearFlag(BundledSucc);
906   MachineBasicBlock::instr_iterator Succ = this;
907   --Succ;
908   assert(Succ->isBundledWithPred() && "Inconsistent bundle flags");
909   Succ->clearFlag(BundledPred);
910 }
911
912 bool MachineInstr::isStackAligningInlineAsm() const {
913   if (isInlineAsm()) {
914     unsigned ExtraInfo = getOperand(InlineAsm::MIOp_ExtraInfo).getImm();
915     if (ExtraInfo & InlineAsm::Extra_IsAlignStack)
916       return true;
917   }
918   return false;
919 }
920
921 InlineAsm::AsmDialect MachineInstr::getInlineAsmDialect() const {
922   assert(isInlineAsm() && "getInlineAsmDialect() only works for inline asms!");
923   unsigned ExtraInfo = getOperand(InlineAsm::MIOp_ExtraInfo).getImm();
924   return InlineAsm::AsmDialect((ExtraInfo & InlineAsm::Extra_AsmDialect) != 0);
925 }
926
927 int MachineInstr::findInlineAsmFlagIdx(unsigned OpIdx,
928                                        unsigned *GroupNo) const {
929   assert(isInlineAsm() && "Expected an inline asm instruction");
930   assert(OpIdx < getNumOperands() && "OpIdx out of range");
931
932   // Ignore queries about the initial operands.
933   if (OpIdx < InlineAsm::MIOp_FirstOperand)
934     return -1;
935
936   unsigned Group = 0;
937   unsigned NumOps;
938   for (unsigned i = InlineAsm::MIOp_FirstOperand, e = getNumOperands(); i < e;
939        i += NumOps) {
940     const MachineOperand &FlagMO = getOperand(i);
941     // If we reach the implicit register operands, stop looking.
942     if (!FlagMO.isImm())
943       return -1;
944     NumOps = 1 + InlineAsm::getNumOperandRegisters(FlagMO.getImm());
945     if (i + NumOps > OpIdx) {
946       if (GroupNo)
947         *GroupNo = Group;
948       return i;
949     }
950     ++Group;
951   }
952   return -1;
953 }
954
955 const TargetRegisterClass*
956 MachineInstr::getRegClassConstraint(unsigned OpIdx,
957                                     const TargetInstrInfo *TII,
958                                     const TargetRegisterInfo *TRI) const {
959   assert(getParent() && "Can't have an MBB reference here!");
960   assert(getParent()->getParent() && "Can't have an MF reference here!");
961   const MachineFunction &MF = *getParent()->getParent();
962
963   // Most opcodes have fixed constraints in their MCInstrDesc.
964   if (!isInlineAsm())
965     return TII->getRegClass(getDesc(), OpIdx, TRI, MF);
966
967   if (!getOperand(OpIdx).isReg())
968     return NULL;
969
970   // For tied uses on inline asm, get the constraint from the def.
971   unsigned DefIdx;
972   if (getOperand(OpIdx).isUse() && isRegTiedToDefOperand(OpIdx, &DefIdx))
973     OpIdx = DefIdx;
974
975   // Inline asm stores register class constraints in the flag word.
976   int FlagIdx = findInlineAsmFlagIdx(OpIdx);
977   if (FlagIdx < 0)
978     return NULL;
979
980   unsigned Flag = getOperand(FlagIdx).getImm();
981   unsigned RCID;
982   if (InlineAsm::hasRegClassConstraint(Flag, RCID))
983     return TRI->getRegClass(RCID);
984
985   // Assume that all registers in a memory operand are pointers.
986   if (InlineAsm::getKind(Flag) == InlineAsm::Kind_Mem)
987     return TRI->getPointerRegClass(MF);
988
989   return NULL;
990 }
991
992 /// getBundleSize - Return the number of instructions inside the MI bundle.
993 unsigned MachineInstr::getBundleSize() const {
994   assert(isBundle() && "Expecting a bundle");
995
996   const MachineBasicBlock *MBB = getParent();
997   MachineBasicBlock::const_instr_iterator I = *this, E = MBB->instr_end();
998   unsigned Size = 0;
999   while ((++I != E) && I->isInsideBundle()) {
1000     ++Size;
1001   }
1002   assert(Size > 1 && "Malformed bundle");
1003
1004   return Size;
1005 }
1006
1007 /// findRegisterUseOperandIdx() - Returns the MachineOperand that is a use of
1008 /// the specific register or -1 if it is not found. It further tightens
1009 /// the search criteria to a use that kills the register if isKill is true.
1010 int MachineInstr::findRegisterUseOperandIdx(unsigned Reg, bool isKill,
1011                                           const TargetRegisterInfo *TRI) const {
1012   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1013     const MachineOperand &MO = getOperand(i);
1014     if (!MO.isReg() || !MO.isUse())
1015       continue;
1016     unsigned MOReg = MO.getReg();
1017     if (!MOReg)
1018       continue;
1019     if (MOReg == Reg ||
1020         (TRI &&
1021          TargetRegisterInfo::isPhysicalRegister(MOReg) &&
1022          TargetRegisterInfo::isPhysicalRegister(Reg) &&
1023          TRI->isSubRegister(MOReg, Reg)))
1024       if (!isKill || MO.isKill())
1025         return i;
1026   }
1027   return -1;
1028 }
1029
1030 /// readsWritesVirtualRegister - Return a pair of bools (reads, writes)
1031 /// indicating if this instruction reads or writes Reg. This also considers
1032 /// partial defines.
1033 std::pair<bool,bool>
1034 MachineInstr::readsWritesVirtualRegister(unsigned Reg,
1035                                          SmallVectorImpl<unsigned> *Ops) const {
1036   bool PartDef = false; // Partial redefine.
1037   bool FullDef = false; // Full define.
1038   bool Use = false;
1039
1040   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1041     const MachineOperand &MO = getOperand(i);
1042     if (!MO.isReg() || MO.getReg() != Reg)
1043       continue;
1044     if (Ops)
1045       Ops->push_back(i);
1046     if (MO.isUse())
1047       Use |= !MO.isUndef();
1048     else if (MO.getSubReg() && !MO.isUndef())
1049       // A partial <def,undef> doesn't count as reading the register.
1050       PartDef = true;
1051     else
1052       FullDef = true;
1053   }
1054   // A partial redefine uses Reg unless there is also a full define.
1055   return std::make_pair(Use || (PartDef && !FullDef), PartDef || FullDef);
1056 }
1057
1058 /// findRegisterDefOperandIdx() - Returns the operand index that is a def of
1059 /// the specified register or -1 if it is not found. If isDead is true, defs
1060 /// that are not dead are skipped. If TargetRegisterInfo is non-null, then it
1061 /// also checks if there is a def of a super-register.
1062 int
1063 MachineInstr::findRegisterDefOperandIdx(unsigned Reg, bool isDead, bool Overlap,
1064                                         const TargetRegisterInfo *TRI) const {
1065   bool isPhys = TargetRegisterInfo::isPhysicalRegister(Reg);
1066   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1067     const MachineOperand &MO = getOperand(i);
1068     // Accept regmask operands when Overlap is set.
1069     // Ignore them when looking for a specific def operand (Overlap == false).
1070     if (isPhys && Overlap && MO.isRegMask() && MO.clobbersPhysReg(Reg))
1071       return i;
1072     if (!MO.isReg() || !MO.isDef())
1073       continue;
1074     unsigned MOReg = MO.getReg();
1075     bool Found = (MOReg == Reg);
1076     if (!Found && TRI && isPhys &&
1077         TargetRegisterInfo::isPhysicalRegister(MOReg)) {
1078       if (Overlap)
1079         Found = TRI->regsOverlap(MOReg, Reg);
1080       else
1081         Found = TRI->isSubRegister(MOReg, Reg);
1082     }
1083     if (Found && (!isDead || MO.isDead()))
1084       return i;
1085   }
1086   return -1;
1087 }
1088
1089 /// findFirstPredOperandIdx() - Find the index of the first operand in the
1090 /// operand list that is used to represent the predicate. It returns -1 if
1091 /// none is found.
1092 int MachineInstr::findFirstPredOperandIdx() const {
1093   // Don't call MCID.findFirstPredOperandIdx() because this variant
1094   // is sometimes called on an instruction that's not yet complete, and
1095   // so the number of operands is less than the MCID indicates. In
1096   // particular, the PTX target does this.
1097   const MCInstrDesc &MCID = getDesc();
1098   if (MCID.isPredicable()) {
1099     for (unsigned i = 0, e = getNumOperands(); i != e; ++i)
1100       if (MCID.OpInfo[i].isPredicate())
1101         return i;
1102   }
1103
1104   return -1;
1105 }
1106
1107 // MachineOperand::TiedTo is 4 bits wide.
1108 const unsigned TiedMax = 15;
1109
1110 /// tieOperands - Mark operands at DefIdx and UseIdx as tied to each other.
1111 ///
1112 /// Use and def operands can be tied together, indicated by a non-zero TiedTo
1113 /// field. TiedTo can have these values:
1114 ///
1115 /// 0:              Operand is not tied to anything.
1116 /// 1 to TiedMax-1: Tied to getOperand(TiedTo-1).
1117 /// TiedMax:        Tied to an operand >= TiedMax-1.
1118 ///
1119 /// The tied def must be one of the first TiedMax operands on a normal
1120 /// instruction. INLINEASM instructions allow more tied defs.
1121 ///
1122 void MachineInstr::tieOperands(unsigned DefIdx, unsigned UseIdx) {
1123   MachineOperand &DefMO = getOperand(DefIdx);
1124   MachineOperand &UseMO = getOperand(UseIdx);
1125   assert(DefMO.isDef() && "DefIdx must be a def operand");
1126   assert(UseMO.isUse() && "UseIdx must be a use operand");
1127   assert(!DefMO.isTied() && "Def is already tied to another use");
1128   assert(!UseMO.isTied() && "Use is already tied to another def");
1129
1130   if (DefIdx < TiedMax)
1131     UseMO.TiedTo = DefIdx + 1;
1132   else {
1133     // Inline asm can use the group descriptors to find tied operands, but on
1134     // normal instruction, the tied def must be within the first TiedMax
1135     // operands.
1136     assert(isInlineAsm() && "DefIdx out of range");
1137     UseMO.TiedTo = TiedMax;
1138   }
1139
1140   // UseIdx can be out of range, we'll search for it in findTiedOperandIdx().
1141   DefMO.TiedTo = std::min(UseIdx + 1, TiedMax);
1142 }
1143
1144 /// Given the index of a tied register operand, find the operand it is tied to.
1145 /// Defs are tied to uses and vice versa. Returns the index of the tied operand
1146 /// which must exist.
1147 unsigned MachineInstr::findTiedOperandIdx(unsigned OpIdx) const {
1148   const MachineOperand &MO = getOperand(OpIdx);
1149   assert(MO.isTied() && "Operand isn't tied");
1150
1151   // Normally TiedTo is in range.
1152   if (MO.TiedTo < TiedMax)
1153     return MO.TiedTo - 1;
1154
1155   // Uses on normal instructions can be out of range.
1156   if (!isInlineAsm()) {
1157     // Normal tied defs must be in the 0..TiedMax-1 range.
1158     if (MO.isUse())
1159       return TiedMax - 1;
1160     // MO is a def. Search for the tied use.
1161     for (unsigned i = TiedMax - 1, e = getNumOperands(); i != e; ++i) {
1162       const MachineOperand &UseMO = getOperand(i);
1163       if (UseMO.isReg() && UseMO.isUse() && UseMO.TiedTo == OpIdx + 1)
1164         return i;
1165     }
1166     llvm_unreachable("Can't find tied use");
1167   }
1168
1169   // Now deal with inline asm by parsing the operand group descriptor flags.
1170   // Find the beginning of each operand group.
1171   SmallVector<unsigned, 8> GroupIdx;
1172   unsigned OpIdxGroup = ~0u;
1173   unsigned NumOps;
1174   for (unsigned i = InlineAsm::MIOp_FirstOperand, e = getNumOperands(); i < e;
1175        i += NumOps) {
1176     const MachineOperand &FlagMO = getOperand(i);
1177     assert(FlagMO.isImm() && "Invalid tied operand on inline asm");
1178     unsigned CurGroup = GroupIdx.size();
1179     GroupIdx.push_back(i);
1180     NumOps = 1 + InlineAsm::getNumOperandRegisters(FlagMO.getImm());
1181     // OpIdx belongs to this operand group.
1182     if (OpIdx > i && OpIdx < i + NumOps)
1183       OpIdxGroup = CurGroup;
1184     unsigned TiedGroup;
1185     if (!InlineAsm::isUseOperandTiedToDef(FlagMO.getImm(), TiedGroup))
1186       continue;
1187     // Operands in this group are tied to operands in TiedGroup which must be
1188     // earlier. Find the number of operands between the two groups.
1189     unsigned Delta = i - GroupIdx[TiedGroup];
1190
1191     // OpIdx is a use tied to TiedGroup.
1192     if (OpIdxGroup == CurGroup)
1193       return OpIdx - Delta;
1194
1195     // OpIdx is a def tied to this use group.
1196     if (OpIdxGroup == TiedGroup)
1197       return OpIdx + Delta;
1198   }
1199   llvm_unreachable("Invalid tied operand on inline asm");
1200 }
1201
1202 /// clearKillInfo - Clears kill flags on all operands.
1203 ///
1204 void MachineInstr::clearKillInfo() {
1205   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1206     MachineOperand &MO = getOperand(i);
1207     if (MO.isReg() && MO.isUse())
1208       MO.setIsKill(false);
1209   }
1210 }
1211
1212 /// copyKillDeadInfo - Copies kill / dead operand properties from MI.
1213 ///
1214 void MachineInstr::copyKillDeadInfo(const MachineInstr *MI) {
1215   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1216     const MachineOperand &MO = MI->getOperand(i);
1217     if (!MO.isReg() || (!MO.isKill() && !MO.isDead()))
1218       continue;
1219     for (unsigned j = 0, ee = getNumOperands(); j != ee; ++j) {
1220       MachineOperand &MOp = getOperand(j);
1221       if (!MOp.isIdenticalTo(MO))
1222         continue;
1223       if (MO.isKill())
1224         MOp.setIsKill();
1225       else
1226         MOp.setIsDead();
1227       break;
1228     }
1229   }
1230 }
1231
1232 /// copyPredicates - Copies predicate operand(s) from MI.
1233 void MachineInstr::copyPredicates(const MachineInstr *MI) {
1234   assert(!isBundle() && "MachineInstr::copyPredicates() can't handle bundles");
1235
1236   const MCInstrDesc &MCID = MI->getDesc();
1237   if (!MCID.isPredicable())
1238     return;
1239   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1240     if (MCID.OpInfo[i].isPredicate()) {
1241       // Predicated operands must be last operands.
1242       addOperand(MI->getOperand(i));
1243     }
1244   }
1245 }
1246
1247 void MachineInstr::substituteRegister(unsigned FromReg,
1248                                       unsigned ToReg,
1249                                       unsigned SubIdx,
1250                                       const TargetRegisterInfo &RegInfo) {
1251   if (TargetRegisterInfo::isPhysicalRegister(ToReg)) {
1252     if (SubIdx)
1253       ToReg = RegInfo.getSubReg(ToReg, SubIdx);
1254     for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1255       MachineOperand &MO = getOperand(i);
1256       if (!MO.isReg() || MO.getReg() != FromReg)
1257         continue;
1258       MO.substPhysReg(ToReg, RegInfo);
1259     }
1260   } else {
1261     for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1262       MachineOperand &MO = getOperand(i);
1263       if (!MO.isReg() || MO.getReg() != FromReg)
1264         continue;
1265       MO.substVirtReg(ToReg, SubIdx, RegInfo);
1266     }
1267   }
1268 }
1269
1270 /// isSafeToMove - Return true if it is safe to move this instruction. If
1271 /// SawStore is set to true, it means that there is a store (or call) between
1272 /// the instruction's location and its intended destination.
1273 bool MachineInstr::isSafeToMove(const TargetInstrInfo *TII,
1274                                 AliasAnalysis *AA,
1275                                 bool &SawStore) const {
1276   // Ignore stuff that we obviously can't move.
1277   //
1278   // Treat volatile loads as stores. This is not strictly necessary for
1279   // volatiles, but it is required for atomic loads. It is not allowed to move
1280   // a load across an atomic load with Ordering > Monotonic.
1281   if (mayStore() || isCall() ||
1282       (mayLoad() && hasOrderedMemoryRef())) {
1283     SawStore = true;
1284     return false;
1285   }
1286
1287   if (isLabel() || isDebugValue() ||
1288       isTerminator() || hasUnmodeledSideEffects())
1289     return false;
1290
1291   // See if this instruction does a load.  If so, we have to guarantee that the
1292   // loaded value doesn't change between the load and the its intended
1293   // destination. The check for isInvariantLoad gives the targe the chance to
1294   // classify the load as always returning a constant, e.g. a constant pool
1295   // load.
1296   if (mayLoad() && !isInvariantLoad(AA))
1297     // Otherwise, this is a real load.  If there is a store between the load and
1298     // end of block, we can't move it.
1299     return !SawStore;
1300
1301   return true;
1302 }
1303
1304 /// isSafeToReMat - Return true if it's safe to rematerialize the specified
1305 /// instruction which defined the specified register instead of copying it.
1306 bool MachineInstr::isSafeToReMat(const TargetInstrInfo *TII,
1307                                  AliasAnalysis *AA,
1308                                  unsigned DstReg) const {
1309   bool SawStore = false;
1310   if (!TII->isTriviallyReMaterializable(this, AA) ||
1311       !isSafeToMove(TII, AA, SawStore))
1312     return false;
1313   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1314     const MachineOperand &MO = getOperand(i);
1315     if (!MO.isReg())
1316       continue;
1317     // FIXME: For now, do not remat any instruction with register operands.
1318     // Later on, we can loosen the restriction is the register operands have
1319     // not been modified between the def and use. Note, this is different from
1320     // MachineSink because the code is no longer in two-address form (at least
1321     // partially).
1322     if (MO.isUse())
1323       return false;
1324     else if (!MO.isDead() && MO.getReg() != DstReg)
1325       return false;
1326   }
1327   return true;
1328 }
1329
1330 /// hasOrderedMemoryRef - Return true if this instruction may have an ordered
1331 /// or volatile memory reference, or if the information describing the memory
1332 /// reference is not available. Return false if it is known to have no ordered
1333 /// memory references.
1334 bool MachineInstr::hasOrderedMemoryRef() const {
1335   // An instruction known never to access memory won't have a volatile access.
1336   if (!mayStore() &&
1337       !mayLoad() &&
1338       !isCall() &&
1339       !hasUnmodeledSideEffects())
1340     return false;
1341
1342   // Otherwise, if the instruction has no memory reference information,
1343   // conservatively assume it wasn't preserved.
1344   if (memoperands_empty())
1345     return true;
1346
1347   // Check the memory reference information for ordered references.
1348   for (mmo_iterator I = memoperands_begin(), E = memoperands_end(); I != E; ++I)
1349     if (!(*I)->isUnordered())
1350       return true;
1351
1352   return false;
1353 }
1354
1355 /// isInvariantLoad - Return true if this instruction is loading from a
1356 /// location whose value is invariant across the function.  For example,
1357 /// loading a value from the constant pool or from the argument area
1358 /// of a function if it does not change.  This should only return true of
1359 /// *all* loads the instruction does are invariant (if it does multiple loads).
1360 bool MachineInstr::isInvariantLoad(AliasAnalysis *AA) const {
1361   // If the instruction doesn't load at all, it isn't an invariant load.
1362   if (!mayLoad())
1363     return false;
1364
1365   // If the instruction has lost its memoperands, conservatively assume that
1366   // it may not be an invariant load.
1367   if (memoperands_empty())
1368     return false;
1369
1370   const MachineFrameInfo *MFI = getParent()->getParent()->getFrameInfo();
1371
1372   for (mmo_iterator I = memoperands_begin(),
1373        E = memoperands_end(); I != E; ++I) {
1374     if ((*I)->isVolatile()) return false;
1375     if ((*I)->isStore()) return false;
1376     if ((*I)->isInvariant()) return true;
1377
1378     if (const Value *V = (*I)->getValue()) {
1379       // A load from a constant PseudoSourceValue is invariant.
1380       if (const PseudoSourceValue *PSV = dyn_cast<PseudoSourceValue>(V))
1381         if (PSV->isConstant(MFI))
1382           continue;
1383       // If we have an AliasAnalysis, ask it whether the memory is constant.
1384       if (AA && AA->pointsToConstantMemory(
1385                       AliasAnalysis::Location(V, (*I)->getSize(),
1386                                               (*I)->getTBAAInfo())))
1387         continue;
1388     }
1389
1390     // Otherwise assume conservatively.
1391     return false;
1392   }
1393
1394   // Everything checks out.
1395   return true;
1396 }
1397
1398 /// isConstantValuePHI - If the specified instruction is a PHI that always
1399 /// merges together the same virtual register, return the register, otherwise
1400 /// return 0.
1401 unsigned MachineInstr::isConstantValuePHI() const {
1402   if (!isPHI())
1403     return 0;
1404   assert(getNumOperands() >= 3 &&
1405          "It's illegal to have a PHI without source operands");
1406
1407   unsigned Reg = getOperand(1).getReg();
1408   for (unsigned i = 3, e = getNumOperands(); i < e; i += 2)
1409     if (getOperand(i).getReg() != Reg)
1410       return 0;
1411   return Reg;
1412 }
1413
1414 bool MachineInstr::hasUnmodeledSideEffects() const {
1415   if (hasProperty(MCID::UnmodeledSideEffects))
1416     return true;
1417   if (isInlineAsm()) {
1418     unsigned ExtraInfo = getOperand(InlineAsm::MIOp_ExtraInfo).getImm();
1419     if (ExtraInfo & InlineAsm::Extra_HasSideEffects)
1420       return true;
1421   }
1422
1423   return false;
1424 }
1425
1426 /// allDefsAreDead - Return true if all the defs of this instruction are dead.
1427 ///
1428 bool MachineInstr::allDefsAreDead() const {
1429   for (unsigned i = 0, e = getNumOperands(); i < e; ++i) {
1430     const MachineOperand &MO = getOperand(i);
1431     if (!MO.isReg() || MO.isUse())
1432       continue;
1433     if (!MO.isDead())
1434       return false;
1435   }
1436   return true;
1437 }
1438
1439 /// copyImplicitOps - Copy implicit register operands from specified
1440 /// instruction to this instruction.
1441 void MachineInstr::copyImplicitOps(const MachineInstr *MI) {
1442   for (unsigned i = MI->getDesc().getNumOperands(), e = MI->getNumOperands();
1443        i != e; ++i) {
1444     const MachineOperand &MO = MI->getOperand(i);
1445     if (MO.isReg() && MO.isImplicit())
1446       addOperand(MO);
1447   }
1448 }
1449
1450 void MachineInstr::dump() const {
1451 #if !defined(NDEBUG) || defined(LLVM_ENABLE_DUMP)
1452   dbgs() << "  " << *this;
1453 #endif
1454 }
1455
1456 static void printDebugLoc(DebugLoc DL, const MachineFunction *MF,
1457                          raw_ostream &CommentOS) {
1458   const LLVMContext &Ctx = MF->getFunction()->getContext();
1459   if (!DL.isUnknown()) {          // Print source line info.
1460     DIScope Scope(DL.getScope(Ctx));
1461     // Omit the directory, because it's likely to be long and uninteresting.
1462     if (Scope.Verify())
1463       CommentOS << Scope.getFilename();
1464     else
1465       CommentOS << "<unknown>";
1466     CommentOS << ':' << DL.getLine();
1467     if (DL.getCol() != 0)
1468       CommentOS << ':' << DL.getCol();
1469     DebugLoc InlinedAtDL = DebugLoc::getFromDILocation(DL.getInlinedAt(Ctx));
1470     if (!InlinedAtDL.isUnknown()) {
1471       CommentOS << " @[ ";
1472       printDebugLoc(InlinedAtDL, MF, CommentOS);
1473       CommentOS << " ]";
1474     }
1475   }
1476 }
1477
1478 void MachineInstr::print(raw_ostream &OS, const TargetMachine *TM) const {
1479   // We can be a bit tidier if we know the TargetMachine and/or MachineFunction.
1480   const MachineFunction *MF = 0;
1481   const MachineRegisterInfo *MRI = 0;
1482   if (const MachineBasicBlock *MBB = getParent()) {
1483     MF = MBB->getParent();
1484     if (!TM && MF)
1485       TM = &MF->getTarget();
1486     if (MF)
1487       MRI = &MF->getRegInfo();
1488   }
1489
1490   // Save a list of virtual registers.
1491   SmallVector<unsigned, 8> VirtRegs;
1492
1493   // Print explicitly defined operands on the left of an assignment syntax.
1494   unsigned StartOp = 0, e = getNumOperands();
1495   for (; StartOp < e && getOperand(StartOp).isReg() &&
1496          getOperand(StartOp).isDef() &&
1497          !getOperand(StartOp).isImplicit();
1498        ++StartOp) {
1499     if (StartOp != 0) OS << ", ";
1500     getOperand(StartOp).print(OS, TM);
1501     unsigned Reg = getOperand(StartOp).getReg();
1502     if (TargetRegisterInfo::isVirtualRegister(Reg))
1503       VirtRegs.push_back(Reg);
1504   }
1505
1506   if (StartOp != 0)
1507     OS << " = ";
1508
1509   // Print the opcode name.
1510   if (TM && TM->getInstrInfo())
1511     OS << TM->getInstrInfo()->getName(getOpcode());
1512   else
1513     OS << "UNKNOWN";
1514
1515   // Print the rest of the operands.
1516   bool OmittedAnyCallClobbers = false;
1517   bool FirstOp = true;
1518   unsigned AsmDescOp = ~0u;
1519   unsigned AsmOpCount = 0;
1520
1521   if (isInlineAsm() && e >= InlineAsm::MIOp_FirstOperand) {
1522     // Print asm string.
1523     OS << " ";
1524     getOperand(InlineAsm::MIOp_AsmString).print(OS, TM);
1525
1526     // Print HasSideEffects, IsAlignStack
1527     unsigned ExtraInfo = getOperand(InlineAsm::MIOp_ExtraInfo).getImm();
1528     if (ExtraInfo & InlineAsm::Extra_HasSideEffects)
1529       OS << " [sideeffect]";
1530     if (ExtraInfo & InlineAsm::Extra_IsAlignStack)
1531       OS << " [alignstack]";
1532     if (getInlineAsmDialect() == InlineAsm::AD_ATT)
1533       OS << " [attdialect]";
1534     if (getInlineAsmDialect() == InlineAsm::AD_Intel)
1535       OS << " [inteldialect]";
1536
1537     StartOp = AsmDescOp = InlineAsm::MIOp_FirstOperand;
1538     FirstOp = false;
1539   }
1540
1541
1542   for (unsigned i = StartOp, e = getNumOperands(); i != e; ++i) {
1543     const MachineOperand &MO = getOperand(i);
1544
1545     if (MO.isReg() && TargetRegisterInfo::isVirtualRegister(MO.getReg()))
1546       VirtRegs.push_back(MO.getReg());
1547
1548     // Omit call-clobbered registers which aren't used anywhere. This makes
1549     // call instructions much less noisy on targets where calls clobber lots
1550     // of registers. Don't rely on MO.isDead() because we may be called before
1551     // LiveVariables is run, or we may be looking at a non-allocatable reg.
1552     if (MF && isCall() &&
1553         MO.isReg() && MO.isImplicit() && MO.isDef()) {
1554       unsigned Reg = MO.getReg();
1555       if (TargetRegisterInfo::isPhysicalRegister(Reg)) {
1556         const MachineRegisterInfo &MRI = MF->getRegInfo();
1557         if (MRI.use_empty(Reg) && !MRI.isLiveOut(Reg)) {
1558           bool HasAliasLive = false;
1559           for (MCRegAliasIterator AI(Reg, TM->getRegisterInfo(), true);
1560                AI.isValid(); ++AI) {
1561             unsigned AliasReg = *AI;
1562             if (!MRI.use_empty(AliasReg) || MRI.isLiveOut(AliasReg)) {
1563               HasAliasLive = true;
1564               break;
1565             }
1566           }
1567           if (!HasAliasLive) {
1568             OmittedAnyCallClobbers = true;
1569             continue;
1570           }
1571         }
1572       }
1573     }
1574
1575     if (FirstOp) FirstOp = false; else OS << ",";
1576     OS << " ";
1577     if (i < getDesc().NumOperands) {
1578       const MCOperandInfo &MCOI = getDesc().OpInfo[i];
1579       if (MCOI.isPredicate())
1580         OS << "pred:";
1581       if (MCOI.isOptionalDef())
1582         OS << "opt:";
1583     }
1584     if (isDebugValue() && MO.isMetadata()) {
1585       // Pretty print DBG_VALUE instructions.
1586       const MDNode *MD = MO.getMetadata();
1587       if (const MDString *MDS = dyn_cast<MDString>(MD->getOperand(2)))
1588         OS << "!\"" << MDS->getString() << '\"';
1589       else
1590         MO.print(OS, TM);
1591     } else if (TM && (isInsertSubreg() || isRegSequence()) && MO.isImm()) {
1592       OS << TM->getRegisterInfo()->getSubRegIndexName(MO.getImm());
1593     } else if (i == AsmDescOp && MO.isImm()) {
1594       // Pretty print the inline asm operand descriptor.
1595       OS << '$' << AsmOpCount++;
1596       unsigned Flag = MO.getImm();
1597       switch (InlineAsm::getKind(Flag)) {
1598       case InlineAsm::Kind_RegUse:             OS << ":[reguse"; break;
1599       case InlineAsm::Kind_RegDef:             OS << ":[regdef"; break;
1600       case InlineAsm::Kind_RegDefEarlyClobber: OS << ":[regdef-ec"; break;
1601       case InlineAsm::Kind_Clobber:            OS << ":[clobber"; break;
1602       case InlineAsm::Kind_Imm:                OS << ":[imm"; break;
1603       case InlineAsm::Kind_Mem:                OS << ":[mem"; break;
1604       default: OS << ":[??" << InlineAsm::getKind(Flag); break;
1605       }
1606
1607       unsigned RCID = 0;
1608       if (InlineAsm::hasRegClassConstraint(Flag, RCID)) {
1609         if (TM)
1610           OS << ':' << TM->getRegisterInfo()->getRegClass(RCID)->getName();
1611         else
1612           OS << ":RC" << RCID;
1613       }
1614
1615       unsigned TiedTo = 0;
1616       if (InlineAsm::isUseOperandTiedToDef(Flag, TiedTo))
1617         OS << " tiedto:$" << TiedTo;
1618
1619       OS << ']';
1620
1621       // Compute the index of the next operand descriptor.
1622       AsmDescOp += 1 + InlineAsm::getNumOperandRegisters(Flag);
1623     } else
1624       MO.print(OS, TM);
1625   }
1626
1627   // Briefly indicate whether any call clobbers were omitted.
1628   if (OmittedAnyCallClobbers) {
1629     if (!FirstOp) OS << ",";
1630     OS << " ...";
1631   }
1632
1633   bool HaveSemi = false;
1634   if (Flags) {
1635     if (!HaveSemi) OS << ";"; HaveSemi = true;
1636     OS << " flags: ";
1637
1638     if (Flags & FrameSetup)
1639       OS << "FrameSetup";
1640   }
1641
1642   if (!memoperands_empty()) {
1643     if (!HaveSemi) OS << ";"; HaveSemi = true;
1644
1645     OS << " mem:";
1646     for (mmo_iterator i = memoperands_begin(), e = memoperands_end();
1647          i != e; ++i) {
1648       OS << **i;
1649       if (llvm::next(i) != e)
1650         OS << " ";
1651     }
1652   }
1653
1654   // Print the regclass of any virtual registers encountered.
1655   if (MRI && !VirtRegs.empty()) {
1656     if (!HaveSemi) OS << ";"; HaveSemi = true;
1657     for (unsigned i = 0; i != VirtRegs.size(); ++i) {
1658       const TargetRegisterClass *RC = MRI->getRegClass(VirtRegs[i]);
1659       OS << " " << RC->getName() << ':' << PrintReg(VirtRegs[i]);
1660       for (unsigned j = i+1; j != VirtRegs.size();) {
1661         if (MRI->getRegClass(VirtRegs[j]) != RC) {
1662           ++j;
1663           continue;
1664         }
1665         if (VirtRegs[i] != VirtRegs[j])
1666           OS << "," << PrintReg(VirtRegs[j]);
1667         VirtRegs.erase(VirtRegs.begin()+j);
1668       }
1669     }
1670   }
1671
1672   // Print debug location information.
1673   if (isDebugValue() && getOperand(e - 1).isMetadata()) {
1674     if (!HaveSemi) OS << ";"; HaveSemi = true;
1675     DIVariable DV(getOperand(e - 1).getMetadata());
1676     OS << " line no:" <<  DV.getLineNumber();
1677     if (MDNode *InlinedAt = DV.getInlinedAt()) {
1678       DebugLoc InlinedAtDL = DebugLoc::getFromDILocation(InlinedAt);
1679       if (!InlinedAtDL.isUnknown()) {
1680         OS << " inlined @[ ";
1681         printDebugLoc(InlinedAtDL, MF, OS);
1682         OS << " ]";
1683       }
1684     }
1685   } else if (!debugLoc.isUnknown() && MF) {
1686     if (!HaveSemi) OS << ";"; HaveSemi = true;
1687     OS << " dbg:";
1688     printDebugLoc(debugLoc, MF, OS);
1689   }
1690
1691   OS << '\n';
1692 }
1693
1694 bool MachineInstr::addRegisterKilled(unsigned IncomingReg,
1695                                      const TargetRegisterInfo *RegInfo,
1696                                      bool AddIfNotFound) {
1697   bool isPhysReg = TargetRegisterInfo::isPhysicalRegister(IncomingReg);
1698   bool hasAliases = isPhysReg &&
1699     MCRegAliasIterator(IncomingReg, RegInfo, false).isValid();
1700   bool Found = false;
1701   SmallVector<unsigned,4> DeadOps;
1702   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1703     MachineOperand &MO = getOperand(i);
1704     if (!MO.isReg() || !MO.isUse() || MO.isUndef())
1705       continue;
1706     unsigned Reg = MO.getReg();
1707     if (!Reg)
1708       continue;
1709
1710     if (Reg == IncomingReg) {
1711       if (!Found) {
1712         if (MO.isKill())
1713           // The register is already marked kill.
1714           return true;
1715         if (isPhysReg && isRegTiedToDefOperand(i))
1716           // Two-address uses of physregs must not be marked kill.
1717           return true;
1718         MO.setIsKill();
1719         Found = true;
1720       }
1721     } else if (hasAliases && MO.isKill() &&
1722                TargetRegisterInfo::isPhysicalRegister(Reg)) {
1723       // A super-register kill already exists.
1724       if (RegInfo->isSuperRegister(IncomingReg, Reg))
1725         return true;
1726       if (RegInfo->isSubRegister(IncomingReg, Reg))
1727         DeadOps.push_back(i);
1728     }
1729   }
1730
1731   // Trim unneeded kill operands.
1732   while (!DeadOps.empty()) {
1733     unsigned OpIdx = DeadOps.back();
1734     if (getOperand(OpIdx).isImplicit())
1735       RemoveOperand(OpIdx);
1736     else
1737       getOperand(OpIdx).setIsKill(false);
1738     DeadOps.pop_back();
1739   }
1740
1741   // If not found, this means an alias of one of the operands is killed. Add a
1742   // new implicit operand if required.
1743   if (!Found && AddIfNotFound) {
1744     addOperand(MachineOperand::CreateReg(IncomingReg,
1745                                          false /*IsDef*/,
1746                                          true  /*IsImp*/,
1747                                          true  /*IsKill*/));
1748     return true;
1749   }
1750   return Found;
1751 }
1752
1753 void MachineInstr::clearRegisterKills(unsigned Reg,
1754                                       const TargetRegisterInfo *RegInfo) {
1755   if (!TargetRegisterInfo::isPhysicalRegister(Reg))
1756     RegInfo = 0;
1757   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1758     MachineOperand &MO = getOperand(i);
1759     if (!MO.isReg() || !MO.isUse() || !MO.isKill())
1760       continue;
1761     unsigned OpReg = MO.getReg();
1762     if (OpReg == Reg || (RegInfo && RegInfo->isSuperRegister(Reg, OpReg)))
1763       MO.setIsKill(false);
1764   }
1765 }
1766
1767 bool MachineInstr::addRegisterDead(unsigned IncomingReg,
1768                                    const TargetRegisterInfo *RegInfo,
1769                                    bool AddIfNotFound) {
1770   bool isPhysReg = TargetRegisterInfo::isPhysicalRegister(IncomingReg);
1771   bool hasAliases = isPhysReg &&
1772     MCRegAliasIterator(IncomingReg, RegInfo, false).isValid();
1773   bool Found = false;
1774   SmallVector<unsigned,4> DeadOps;
1775   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1776     MachineOperand &MO = getOperand(i);
1777     if (!MO.isReg() || !MO.isDef())
1778       continue;
1779     unsigned Reg = MO.getReg();
1780     if (!Reg)
1781       continue;
1782
1783     if (Reg == IncomingReg) {
1784       MO.setIsDead();
1785       Found = true;
1786     } else if (hasAliases && MO.isDead() &&
1787                TargetRegisterInfo::isPhysicalRegister(Reg)) {
1788       // There exists a super-register that's marked dead.
1789       if (RegInfo->isSuperRegister(IncomingReg, Reg))
1790         return true;
1791       if (RegInfo->isSubRegister(IncomingReg, Reg))
1792         DeadOps.push_back(i);
1793     }
1794   }
1795
1796   // Trim unneeded dead operands.
1797   while (!DeadOps.empty()) {
1798     unsigned OpIdx = DeadOps.back();
1799     if (getOperand(OpIdx).isImplicit())
1800       RemoveOperand(OpIdx);
1801     else
1802       getOperand(OpIdx).setIsDead(false);
1803     DeadOps.pop_back();
1804   }
1805
1806   // If not found, this means an alias of one of the operands is dead. Add a
1807   // new implicit operand if required.
1808   if (Found || !AddIfNotFound)
1809     return Found;
1810
1811   addOperand(MachineOperand::CreateReg(IncomingReg,
1812                                        true  /*IsDef*/,
1813                                        true  /*IsImp*/,
1814                                        false /*IsKill*/,
1815                                        true  /*IsDead*/));
1816   return true;
1817 }
1818
1819 void MachineInstr::addRegisterDefined(unsigned IncomingReg,
1820                                       const TargetRegisterInfo *RegInfo) {
1821   if (TargetRegisterInfo::isPhysicalRegister(IncomingReg)) {
1822     MachineOperand *MO = findRegisterDefOperand(IncomingReg, false, RegInfo);
1823     if (MO)
1824       return;
1825   } else {
1826     for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1827       const MachineOperand &MO = getOperand(i);
1828       if (MO.isReg() && MO.getReg() == IncomingReg && MO.isDef() &&
1829           MO.getSubReg() == 0)
1830         return;
1831     }
1832   }
1833   addOperand(MachineOperand::CreateReg(IncomingReg,
1834                                        true  /*IsDef*/,
1835                                        true  /*IsImp*/));
1836 }
1837
1838 void MachineInstr::setPhysRegsDeadExcept(ArrayRef<unsigned> UsedRegs,
1839                                          const TargetRegisterInfo &TRI) {
1840   bool HasRegMask = false;
1841   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1842     MachineOperand &MO = getOperand(i);
1843     if (MO.isRegMask()) {
1844       HasRegMask = true;
1845       continue;
1846     }
1847     if (!MO.isReg() || !MO.isDef()) continue;
1848     unsigned Reg = MO.getReg();
1849     if (!TargetRegisterInfo::isPhysicalRegister(Reg)) continue;
1850     bool Dead = true;
1851     for (ArrayRef<unsigned>::iterator I = UsedRegs.begin(), E = UsedRegs.end();
1852          I != E; ++I)
1853       if (TRI.regsOverlap(*I, Reg)) {
1854         Dead = false;
1855         break;
1856       }
1857     // If there are no uses, including partial uses, the def is dead.
1858     if (Dead) MO.setIsDead();
1859   }
1860
1861   // This is a call with a register mask operand.
1862   // Mask clobbers are always dead, so add defs for the non-dead defines.
1863   if (HasRegMask)
1864     for (ArrayRef<unsigned>::iterator I = UsedRegs.begin(), E = UsedRegs.end();
1865          I != E; ++I)
1866       addRegisterDefined(*I, &TRI);
1867 }
1868
1869 unsigned
1870 MachineInstrExpressionTrait::getHashValue(const MachineInstr* const &MI) {
1871   // Build up a buffer of hash code components.
1872   SmallVector<size_t, 8> HashComponents;
1873   HashComponents.reserve(MI->getNumOperands() + 1);
1874   HashComponents.push_back(MI->getOpcode());
1875   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1876     const MachineOperand &MO = MI->getOperand(i);
1877     if (MO.isReg() && MO.isDef() &&
1878         TargetRegisterInfo::isVirtualRegister(MO.getReg()))
1879       continue;  // Skip virtual register defs.
1880
1881     HashComponents.push_back(hash_value(MO));
1882   }
1883   return hash_combine_range(HashComponents.begin(), HashComponents.end());
1884 }
1885
1886 void MachineInstr::emitError(StringRef Msg) const {
1887   // Find the source location cookie.
1888   unsigned LocCookie = 0;
1889   const MDNode *LocMD = 0;
1890   for (unsigned i = getNumOperands(); i != 0; --i) {
1891     if (getOperand(i-1).isMetadata() &&
1892         (LocMD = getOperand(i-1).getMetadata()) &&
1893         LocMD->getNumOperands() != 0) {
1894       if (const ConstantInt *CI = dyn_cast<ConstantInt>(LocMD->getOperand(0))) {
1895         LocCookie = CI->getZExtValue();
1896         break;
1897       }
1898     }
1899   }
1900
1901   if (const MachineBasicBlock *MBB = getParent())
1902     if (const MachineFunction *MF = MBB->getParent())
1903       return MF->getMMI().getModule()->getContext().emitError(LocCookie, Msg);
1904   report_fatal_error(Msg);
1905 }