354bd3ef3e8b061ddfac0a420114161dc7eed682
[oota-llvm.git] / lib / CodeGen / MachineBasicBlock.cpp
1 //===-- llvm/CodeGen/MachineBasicBlock.cpp ----------------------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // Collect the sequence of machine instructions for a basic block.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/MachineBasicBlock.h"
15 #include "llvm/ADT/SmallPtrSet.h"
16 #include "llvm/ADT/SmallString.h"
17 #include "llvm/CodeGen/LiveIntervalAnalysis.h"
18 #include "llvm/CodeGen/LiveVariables.h"
19 #include "llvm/CodeGen/MachineDominators.h"
20 #include "llvm/CodeGen/MachineFunction.h"
21 #include "llvm/CodeGen/MachineInstrBuilder.h"
22 #include "llvm/CodeGen/MachineLoopInfo.h"
23 #include "llvm/CodeGen/MachineRegisterInfo.h"
24 #include "llvm/CodeGen/SlotIndexes.h"
25 #include "llvm/IR/BasicBlock.h"
26 #include "llvm/IR/DataLayout.h"
27 #include "llvm/IR/ModuleSlotTracker.h"
28 #include "llvm/MC/MCAsmInfo.h"
29 #include "llvm/MC/MCContext.h"
30 #include "llvm/Support/Debug.h"
31 #include "llvm/Support/raw_ostream.h"
32 #include "llvm/Target/TargetInstrInfo.h"
33 #include "llvm/Target/TargetMachine.h"
34 #include "llvm/Target/TargetRegisterInfo.h"
35 #include "llvm/Target/TargetSubtargetInfo.h"
36 #include <algorithm>
37 using namespace llvm;
38
39 #define DEBUG_TYPE "codegen"
40
41 MachineBasicBlock::MachineBasicBlock(MachineFunction &MF, const BasicBlock *B)
42     : BB(B), Number(-1), xParent(&MF) {
43   Insts.Parent = this;
44 }
45
46 MachineBasicBlock::~MachineBasicBlock() {
47 }
48
49 /// Return the MCSymbol for this basic block.
50 MCSymbol *MachineBasicBlock::getSymbol() const {
51   if (!CachedMCSymbol) {
52     const MachineFunction *MF = getParent();
53     MCContext &Ctx = MF->getContext();
54     const char *Prefix = Ctx.getAsmInfo()->getPrivateLabelPrefix();
55     assert(getNumber() >= 0 && "cannot get label for unreachable MBB");
56     CachedMCSymbol = Ctx.getOrCreateSymbol(Twine(Prefix) + "BB" +
57                                            Twine(MF->getFunctionNumber()) +
58                                            "_" + Twine(getNumber()));
59   }
60
61   return CachedMCSymbol;
62 }
63
64
65 raw_ostream &llvm::operator<<(raw_ostream &OS, const MachineBasicBlock &MBB) {
66   MBB.print(OS);
67   return OS;
68 }
69
70 /// When an MBB is added to an MF, we need to update the parent pointer of the
71 /// MBB, the MBB numbering, and any instructions in the MBB to be on the right
72 /// operand list for registers.
73 ///
74 /// MBBs start out as #-1. When a MBB is added to a MachineFunction, it
75 /// gets the next available unique MBB number. If it is removed from a
76 /// MachineFunction, it goes back to being #-1.
77 void ilist_traits<MachineBasicBlock>::addNodeToList(MachineBasicBlock *N) {
78   MachineFunction &MF = *N->getParent();
79   N->Number = MF.addToMBBNumbering(N);
80
81   // Make sure the instructions have their operands in the reginfo lists.
82   MachineRegisterInfo &RegInfo = MF.getRegInfo();
83   for (MachineBasicBlock::instr_iterator
84          I = N->instr_begin(), E = N->instr_end(); I != E; ++I)
85     I->AddRegOperandsToUseLists(RegInfo);
86 }
87
88 void ilist_traits<MachineBasicBlock>::removeNodeFromList(MachineBasicBlock *N) {
89   N->getParent()->removeFromMBBNumbering(N->Number);
90   N->Number = -1;
91 }
92
93 /// When we add an instruction to a basic block list, we update its parent
94 /// pointer and add its operands from reg use/def lists if appropriate.
95 void ilist_traits<MachineInstr>::addNodeToList(MachineInstr *N) {
96   assert(!N->getParent() && "machine instruction already in a basic block");
97   N->setParent(Parent);
98
99   // Add the instruction's register operands to their corresponding
100   // use/def lists.
101   MachineFunction *MF = Parent->getParent();
102   N->AddRegOperandsToUseLists(MF->getRegInfo());
103 }
104
105 /// When we remove an instruction from a basic block list, we update its parent
106 /// pointer and remove its operands from reg use/def lists if appropriate.
107 void ilist_traits<MachineInstr>::removeNodeFromList(MachineInstr *N) {
108   assert(N->getParent() && "machine instruction not in a basic block");
109
110   // Remove from the use/def lists.
111   if (MachineFunction *MF = N->getParent()->getParent())
112     N->RemoveRegOperandsFromUseLists(MF->getRegInfo());
113
114   N->setParent(nullptr);
115 }
116
117 /// When moving a range of instructions from one MBB list to another, we need to
118 /// update the parent pointers and the use/def lists.
119 void ilist_traits<MachineInstr>::
120 transferNodesFromList(ilist_traits<MachineInstr> &FromList,
121                       ilist_iterator<MachineInstr> First,
122                       ilist_iterator<MachineInstr> Last) {
123   assert(Parent->getParent() == FromList.Parent->getParent() &&
124         "MachineInstr parent mismatch!");
125
126   // Splice within the same MBB -> no change.
127   if (Parent == FromList.Parent) return;
128
129   // If splicing between two blocks within the same function, just update the
130   // parent pointers.
131   for (; First != Last; ++First)
132     First->setParent(Parent);
133 }
134
135 void ilist_traits<MachineInstr>::deleteNode(MachineInstr* MI) {
136   assert(!MI->getParent() && "MI is still in a block!");
137   Parent->getParent()->DeleteMachineInstr(MI);
138 }
139
140 MachineBasicBlock::iterator MachineBasicBlock::getFirstNonPHI() {
141   instr_iterator I = instr_begin(), E = instr_end();
142   while (I != E && I->isPHI())
143     ++I;
144   assert((I == E || !I->isInsideBundle()) &&
145          "First non-phi MI cannot be inside a bundle!");
146   return I;
147 }
148
149 MachineBasicBlock::iterator
150 MachineBasicBlock::SkipPHIsAndLabels(MachineBasicBlock::iterator I) {
151   iterator E = end();
152   while (I != E && (I->isPHI() || I->isPosition() || I->isDebugValue()))
153     ++I;
154   // FIXME: This needs to change if we wish to bundle labels / dbg_values
155   // inside the bundle.
156   assert((I == E || !I->isInsideBundle()) &&
157          "First non-phi / non-label instruction is inside a bundle!");
158   return I;
159 }
160
161 MachineBasicBlock::iterator MachineBasicBlock::getFirstTerminator() {
162   iterator B = begin(), E = end(), I = E;
163   while (I != B && ((--I)->isTerminator() || I->isDebugValue()))
164     ; /*noop */
165   while (I != E && !I->isTerminator())
166     ++I;
167   return I;
168 }
169
170 MachineBasicBlock::instr_iterator MachineBasicBlock::getFirstInstrTerminator() {
171   instr_iterator B = instr_begin(), E = instr_end(), I = E;
172   while (I != B && ((--I)->isTerminator() || I->isDebugValue()))
173     ; /*noop */
174   while (I != E && !I->isTerminator())
175     ++I;
176   return I;
177 }
178
179 MachineBasicBlock::iterator MachineBasicBlock::getFirstNonDebugInstr() {
180   // Skip over begin-of-block dbg_value instructions.
181   iterator I = begin(), E = end();
182   while (I != E && I->isDebugValue())
183     ++I;
184   return I;
185 }
186
187 MachineBasicBlock::iterator MachineBasicBlock::getLastNonDebugInstr() {
188   // Skip over end-of-block dbg_value instructions.
189   instr_iterator B = instr_begin(), I = instr_end();
190   while (I != B) {
191     --I;
192     // Return instruction that starts a bundle.
193     if (I->isDebugValue() || I->isInsideBundle())
194       continue;
195     return I;
196   }
197   // The block is all debug values.
198   return end();
199 }
200
201 const MachineBasicBlock *MachineBasicBlock::getLandingPadSuccessor() const {
202   // A block with a landing pad successor only has one other successor.
203   if (succ_size() > 2)
204     return nullptr;
205   for (const_succ_iterator I = succ_begin(), E = succ_end(); I != E; ++I)
206     if ((*I)->isEHPad())
207       return *I;
208   return nullptr;
209 }
210
211 bool MachineBasicBlock::hasEHPadSuccessor() const {
212   for (const_succ_iterator I = succ_begin(), E = succ_end(); I != E; ++I)
213     if ((*I)->isEHPad())
214       return true;
215   return false;
216 }
217
218 #if !defined(NDEBUG) || defined(LLVM_ENABLE_DUMP)
219 void MachineBasicBlock::dump() const {
220   print(dbgs());
221 }
222 #endif
223
224 StringRef MachineBasicBlock::getName() const {
225   if (const BasicBlock *LBB = getBasicBlock())
226     return LBB->getName();
227   else
228     return "(null)";
229 }
230
231 /// Return a hopefully unique identifier for this block.
232 std::string MachineBasicBlock::getFullName() const {
233   std::string Name;
234   if (getParent())
235     Name = (getParent()->getName() + ":").str();
236   if (getBasicBlock())
237     Name += getBasicBlock()->getName();
238   else
239     Name += ("BB" + Twine(getNumber())).str();
240   return Name;
241 }
242
243 void MachineBasicBlock::print(raw_ostream &OS, SlotIndexes *Indexes) const {
244   const MachineFunction *MF = getParent();
245   if (!MF) {
246     OS << "Can't print out MachineBasicBlock because parent MachineFunction"
247        << " is null\n";
248     return;
249   }
250   const Function *F = MF->getFunction();
251   const Module *M = F ? F->getParent() : nullptr;
252   ModuleSlotTracker MST(M);
253   print(OS, MST, Indexes);
254 }
255
256 void MachineBasicBlock::print(raw_ostream &OS, ModuleSlotTracker &MST,
257                               SlotIndexes *Indexes) const {
258   const MachineFunction *MF = getParent();
259   if (!MF) {
260     OS << "Can't print out MachineBasicBlock because parent MachineFunction"
261        << " is null\n";
262     return;
263   }
264
265   if (Indexes)
266     OS << Indexes->getMBBStartIdx(this) << '\t';
267
268   OS << "BB#" << getNumber() << ": ";
269
270   const char *Comma = "";
271   if (const BasicBlock *LBB = getBasicBlock()) {
272     OS << Comma << "derived from LLVM BB ";
273     LBB->printAsOperand(OS, /*PrintType=*/false, MST);
274     Comma = ", ";
275   }
276   if (isEHPad()) { OS << Comma << "EH LANDING PAD"; Comma = ", "; }
277   if (hasAddressTaken()) { OS << Comma << "ADDRESS TAKEN"; Comma = ", "; }
278   if (Alignment)
279     OS << Comma << "Align " << Alignment << " (" << (1u << Alignment)
280        << " bytes)";
281
282   OS << '\n';
283
284   const TargetRegisterInfo *TRI = MF->getSubtarget().getRegisterInfo();
285   if (!livein_empty()) {
286     if (Indexes) OS << '\t';
287     OS << "    Live Ins:";
288     for (const auto &LI : make_range(livein_begin(), livein_end())) {
289       OS << ' ' << PrintReg(LI.PhysReg, TRI);
290       if (LI.LaneMask != ~0u)
291         OS << ':' << PrintLaneMask(LI.LaneMask);
292     }
293     OS << '\n';
294   }
295   // Print the preds of this block according to the CFG.
296   if (!pred_empty()) {
297     if (Indexes) OS << '\t';
298     OS << "    Predecessors according to CFG:";
299     for (const_pred_iterator PI = pred_begin(), E = pred_end(); PI != E; ++PI)
300       OS << " BB#" << (*PI)->getNumber();
301     OS << '\n';
302   }
303
304   for (const_instr_iterator I = instr_begin(); I != instr_end(); ++I) {
305     if (Indexes) {
306       if (Indexes->hasIndex(&*I))
307         OS << Indexes->getInstructionIndex(&*I);
308       OS << '\t';
309     }
310     OS << '\t';
311     if (I->isInsideBundle())
312       OS << "  * ";
313     I->print(OS, MST);
314   }
315
316   // Print the successors of this block according to the CFG.
317   if (!succ_empty()) {
318     if (Indexes) OS << '\t';
319     OS << "    Successors according to CFG:";
320     for (const_succ_iterator SI = succ_begin(), E = succ_end(); SI != E; ++SI) {
321       OS << " BB#" << (*SI)->getNumber();
322       if (!Weights.empty())
323         OS << '(' << *getWeightIterator(SI) << ')';
324     }
325     OS << '\n';
326   }
327 }
328
329 void MachineBasicBlock::printAsOperand(raw_ostream &OS,
330                                        bool /*PrintType*/) const {
331   OS << "BB#" << getNumber();
332 }
333
334 void MachineBasicBlock::removeLiveIn(MCPhysReg Reg, LaneBitmask LaneMask) {
335   LiveInVector::iterator I = std::find_if(
336       LiveIns.begin(), LiveIns.end(),
337       [Reg] (const RegisterMaskPair &LI) { return LI.PhysReg == Reg; });
338   if (I == LiveIns.end())
339     return;
340
341   I->LaneMask &= ~LaneMask;
342   if (I->LaneMask == 0)
343     LiveIns.erase(I);
344 }
345
346 bool MachineBasicBlock::isLiveIn(MCPhysReg Reg, LaneBitmask LaneMask) const {
347   livein_iterator I = std::find_if(
348       LiveIns.begin(), LiveIns.end(),
349       [Reg] (const RegisterMaskPair &LI) { return LI.PhysReg == Reg; });
350   return I != livein_end() && (I->LaneMask & LaneMask) != 0;
351 }
352
353 void MachineBasicBlock::sortUniqueLiveIns() {
354   std::sort(LiveIns.begin(), LiveIns.end(),
355             [](const RegisterMaskPair &LI0, const RegisterMaskPair &LI1) {
356               return LI0.PhysReg < LI1.PhysReg;
357             });
358   // Liveins are sorted by physreg now we can merge their lanemasks.
359   LiveInVector::const_iterator I = LiveIns.begin();
360   LiveInVector::const_iterator J;
361   LiveInVector::iterator Out = LiveIns.begin();
362   for (; I != LiveIns.end(); ++Out, I = J) {
363     unsigned PhysReg = I->PhysReg;
364     LaneBitmask LaneMask = I->LaneMask;
365     for (J = std::next(I); J != LiveIns.end() && J->PhysReg == PhysReg; ++J)
366       LaneMask |= J->LaneMask;
367     Out->PhysReg = PhysReg;
368     Out->LaneMask = LaneMask;
369   }
370   LiveIns.erase(Out, LiveIns.end());
371 }
372
373 unsigned
374 MachineBasicBlock::addLiveIn(MCPhysReg PhysReg, const TargetRegisterClass *RC) {
375   assert(getParent() && "MBB must be inserted in function");
376   assert(TargetRegisterInfo::isPhysicalRegister(PhysReg) && "Expected physreg");
377   assert(RC && "Register class is required");
378   assert((isEHPad() || this == &getParent()->front()) &&
379          "Only the entry block and landing pads can have physreg live ins");
380
381   bool LiveIn = isLiveIn(PhysReg);
382   iterator I = SkipPHIsAndLabels(begin()), E = end();
383   MachineRegisterInfo &MRI = getParent()->getRegInfo();
384   const TargetInstrInfo &TII = *getParent()->getSubtarget().getInstrInfo();
385
386   // Look for an existing copy.
387   if (LiveIn)
388     for (;I != E && I->isCopy(); ++I)
389       if (I->getOperand(1).getReg() == PhysReg) {
390         unsigned VirtReg = I->getOperand(0).getReg();
391         if (!MRI.constrainRegClass(VirtReg, RC))
392           llvm_unreachable("Incompatible live-in register class.");
393         return VirtReg;
394       }
395
396   // No luck, create a virtual register.
397   unsigned VirtReg = MRI.createVirtualRegister(RC);
398   BuildMI(*this, I, DebugLoc(), TII.get(TargetOpcode::COPY), VirtReg)
399     .addReg(PhysReg, RegState::Kill);
400   if (!LiveIn)
401     addLiveIn(PhysReg);
402   return VirtReg;
403 }
404
405 void MachineBasicBlock::moveBefore(MachineBasicBlock *NewAfter) {
406   getParent()->splice(NewAfter->getIterator(), getIterator());
407 }
408
409 void MachineBasicBlock::moveAfter(MachineBasicBlock *NewBefore) {
410   getParent()->splice(++NewBefore->getIterator(), getIterator());
411 }
412
413 void MachineBasicBlock::updateTerminator() {
414   const TargetInstrInfo *TII = getParent()->getSubtarget().getInstrInfo();
415   // A block with no successors has no concerns with fall-through edges.
416   if (this->succ_empty()) return;
417
418   MachineBasicBlock *TBB = nullptr, *FBB = nullptr;
419   SmallVector<MachineOperand, 4> Cond;
420   DebugLoc DL;  // FIXME: this is nowhere
421   bool B = TII->AnalyzeBranch(*this, TBB, FBB, Cond);
422   (void) B;
423   assert(!B && "UpdateTerminators requires analyzable predecessors!");
424   if (Cond.empty()) {
425     if (TBB) {
426       // The block has an unconditional branch. If its successor is now
427       // its layout successor, delete the branch.
428       if (isLayoutSuccessor(TBB))
429         TII->RemoveBranch(*this);
430     } else {
431       // The block has an unconditional fallthrough. If its successor is not
432       // its layout successor, insert a branch. First we have to locate the
433       // only non-landing-pad successor, as that is the fallthrough block.
434       for (succ_iterator SI = succ_begin(), SE = succ_end(); SI != SE; ++SI) {
435         if ((*SI)->isEHPad())
436           continue;
437         assert(!TBB && "Found more than one non-landing-pad successor!");
438         TBB = *SI;
439       }
440
441       // If there is no non-landing-pad successor, the block has no
442       // fall-through edges to be concerned with.
443       if (!TBB)
444         return;
445
446       // Finally update the unconditional successor to be reached via a branch
447       // if it would not be reached by fallthrough.
448       if (!isLayoutSuccessor(TBB))
449         TII->InsertBranch(*this, TBB, nullptr, Cond, DL);
450     }
451   } else {
452     if (FBB) {
453       // The block has a non-fallthrough conditional branch. If one of its
454       // successors is its layout successor, rewrite it to a fallthrough
455       // conditional branch.
456       if (isLayoutSuccessor(TBB)) {
457         if (TII->ReverseBranchCondition(Cond))
458           return;
459         TII->RemoveBranch(*this);
460         TII->InsertBranch(*this, FBB, nullptr, Cond, DL);
461       } else if (isLayoutSuccessor(FBB)) {
462         TII->RemoveBranch(*this);
463         TII->InsertBranch(*this, TBB, nullptr, Cond, DL);
464       }
465     } else {
466       // Walk through the successors and find the successor which is not
467       // a landing pad and is not the conditional branch destination (in TBB)
468       // as the fallthrough successor.
469       MachineBasicBlock *FallthroughBB = nullptr;
470       for (succ_iterator SI = succ_begin(), SE = succ_end(); SI != SE; ++SI) {
471         if ((*SI)->isEHPad() || *SI == TBB)
472           continue;
473         assert(!FallthroughBB && "Found more than one fallthrough successor.");
474         FallthroughBB = *SI;
475       }
476       if (!FallthroughBB && canFallThrough()) {
477         // We fallthrough to the same basic block as the conditional jump
478         // targets. Remove the conditional jump, leaving unconditional
479         // fallthrough.
480         // FIXME: This does not seem like a reasonable pattern to support, but
481         // it has been seen in the wild coming out of degenerate ARM test cases.
482         TII->RemoveBranch(*this);
483
484         // Finally update the unconditional successor to be reached via a branch
485         // if it would not be reached by fallthrough.
486         if (!isLayoutSuccessor(TBB))
487           TII->InsertBranch(*this, TBB, nullptr, Cond, DL);
488         return;
489       }
490
491       // The block has a fallthrough conditional branch.
492       if (isLayoutSuccessor(TBB)) {
493         if (TII->ReverseBranchCondition(Cond)) {
494           // We can't reverse the condition, add an unconditional branch.
495           Cond.clear();
496           TII->InsertBranch(*this, FallthroughBB, nullptr, Cond, DL);
497           return;
498         }
499         TII->RemoveBranch(*this);
500         TII->InsertBranch(*this, FallthroughBB, nullptr, Cond, DL);
501       } else if (!isLayoutSuccessor(FallthroughBB)) {
502         TII->RemoveBranch(*this);
503         TII->InsertBranch(*this, TBB, FallthroughBB, Cond, DL);
504       }
505     }
506   }
507 }
508
509 void MachineBasicBlock::addSuccessor(MachineBasicBlock *Succ, uint32_t Weight) {
510   // Weight list is either empty (if successor list isn't empty, this means
511   // disabled optimization) or has the same size as successor list.
512   if (!(Weights.empty() && !Successors.empty()))
513     Weights.push_back(Weight);
514   Successors.push_back(Succ);
515   Succ->addPredecessor(this);
516 }
517
518 void MachineBasicBlock::addSuccessorWithoutWeight(MachineBasicBlock *Succ) {
519   // We need to make sure weight list is either empty or has the same size of
520   // successor list. When this function is called, we can safely delete all
521   // weight in the list.
522   Weights.clear();
523   Successors.push_back(Succ);
524   Succ->addPredecessor(this);
525 }
526
527 void MachineBasicBlock::addSuccessor(MachineBasicBlock *Succ,
528                                      BranchProbability Prob) {
529   // Probability list is either empty (if successor list isn't empty, this means
530   // disabled optimization) or has the same size as successor list.
531   if (!(Probs.empty() && !Successors.empty()))
532     Probs.push_back(Prob);
533   Successors.push_back(Succ);
534   Succ->addPredecessor(this);
535 }
536
537 void MachineBasicBlock::addSuccessorWithoutProb(MachineBasicBlock *Succ) {
538   // We need to make sure probability list is either empty or has the same size
539   // of successor list. When this function is called, we can safely delete all
540   // probability in the list.
541   Probs.clear();
542   Successors.push_back(Succ);
543   Succ->addPredecessor(this);
544 }
545
546 void MachineBasicBlock::removeSuccessor(MachineBasicBlock *Succ) {
547   succ_iterator I = std::find(Successors.begin(), Successors.end(), Succ);
548   assert(I != Successors.end() && "Not a current successor!");
549   removeSuccessor(I);
550 }
551
552 MachineBasicBlock::succ_iterator
553 MachineBasicBlock::removeSuccessor(succ_iterator I) {
554   assert(I != Successors.end() && "Not a current successor!");
555
556   // If Weight list is empty it means we don't use it (disabled optimization).
557   if (!Weights.empty()) {
558     weight_iterator WI = getWeightIterator(I);
559     Weights.erase(WI);
560   }
561
562   // If probability list is empty it means we don't use it (disabled
563   // optimization).
564   if (!Probs.empty()) {
565     probability_iterator WI = getProbabilityIterator(I);
566     Probs.erase(WI);
567   }
568
569   (*I)->removePredecessor(this);
570   return Successors.erase(I);
571 }
572
573 void MachineBasicBlock::replaceSuccessor(MachineBasicBlock *Old,
574                                          MachineBasicBlock *New) {
575   if (Old == New)
576     return;
577
578   succ_iterator E = succ_end();
579   succ_iterator NewI = E;
580   succ_iterator OldI = E;
581   for (succ_iterator I = succ_begin(); I != E; ++I) {
582     if (*I == Old) {
583       OldI = I;
584       if (NewI != E)
585         break;
586     }
587     if (*I == New) {
588       NewI = I;
589       if (OldI != E)
590         break;
591     }
592   }
593   assert(OldI != E && "Old is not a successor of this block");
594
595   // If New isn't already a successor, let it take Old's place.
596   if (NewI == E) {
597     Old->removePredecessor(this);
598     New->addPredecessor(this);
599     *OldI = New;
600     return;
601   }
602
603   // New is already a successor.
604   // Update its weight instead of adding a duplicate edge.
605   if (!Weights.empty())
606     *getWeightIterator(NewI) += *getWeightIterator(OldI);
607   // Update its probability instead of adding a duplicate edge.
608   if (!Probs.empty())
609     *getProbabilityIterator(NewI) += *getProbabilityIterator(OldI);
610
611   removeSuccessor(OldI);
612 }
613
614 void MachineBasicBlock::addPredecessor(MachineBasicBlock *Pred) {
615   Predecessors.push_back(Pred);
616 }
617
618 void MachineBasicBlock::removePredecessor(MachineBasicBlock *Pred) {
619   pred_iterator I = std::find(Predecessors.begin(), Predecessors.end(), Pred);
620   assert(I != Predecessors.end() && "Pred is not a predecessor of this block!");
621   Predecessors.erase(I);
622 }
623
624 void MachineBasicBlock::transferSuccessors(MachineBasicBlock *FromMBB) {
625   if (this == FromMBB)
626     return;
627
628   while (!FromMBB->succ_empty()) {
629     MachineBasicBlock *Succ = *FromMBB->succ_begin();
630     uint32_t Weight = 0;
631
632     // If Weight list is empty it means we don't use it (disabled optimization).
633     if (!FromMBB->Weights.empty())
634       Weight = *FromMBB->Weights.begin();
635
636     addSuccessor(Succ, Weight);
637     FromMBB->removeSuccessor(Succ);
638   }
639 }
640
641 void
642 MachineBasicBlock::transferSuccessorsAndUpdatePHIs(MachineBasicBlock *FromMBB) {
643   if (this == FromMBB)
644     return;
645
646   while (!FromMBB->succ_empty()) {
647     MachineBasicBlock *Succ = *FromMBB->succ_begin();
648     uint32_t Weight = 0;
649     if (!FromMBB->Weights.empty())
650       Weight = *FromMBB->Weights.begin();
651     addSuccessor(Succ, Weight);
652     FromMBB->removeSuccessor(Succ);
653
654     // Fix up any PHI nodes in the successor.
655     for (MachineBasicBlock::instr_iterator MI = Succ->instr_begin(),
656            ME = Succ->instr_end(); MI != ME && MI->isPHI(); ++MI)
657       for (unsigned i = 2, e = MI->getNumOperands()+1; i != e; i += 2) {
658         MachineOperand &MO = MI->getOperand(i);
659         if (MO.getMBB() == FromMBB)
660           MO.setMBB(this);
661       }
662   }
663 }
664
665 bool MachineBasicBlock::isPredecessor(const MachineBasicBlock *MBB) const {
666   return std::find(pred_begin(), pred_end(), MBB) != pred_end();
667 }
668
669 bool MachineBasicBlock::isSuccessor(const MachineBasicBlock *MBB) const {
670   return std::find(succ_begin(), succ_end(), MBB) != succ_end();
671 }
672
673 bool MachineBasicBlock::isLayoutSuccessor(const MachineBasicBlock *MBB) const {
674   MachineFunction::const_iterator I(this);
675   return std::next(I) == MachineFunction::const_iterator(MBB);
676 }
677
678 bool MachineBasicBlock::canFallThrough() {
679   MachineFunction::iterator Fallthrough = getIterator();
680   ++Fallthrough;
681   // If FallthroughBlock is off the end of the function, it can't fall through.
682   if (Fallthrough == getParent()->end())
683     return false;
684
685   // If FallthroughBlock isn't a successor, no fallthrough is possible.
686   if (!isSuccessor(&*Fallthrough))
687     return false;
688
689   // Analyze the branches, if any, at the end of the block.
690   MachineBasicBlock *TBB = nullptr, *FBB = nullptr;
691   SmallVector<MachineOperand, 4> Cond;
692   const TargetInstrInfo *TII = getParent()->getSubtarget().getInstrInfo();
693   if (TII->AnalyzeBranch(*this, TBB, FBB, Cond)) {
694     // If we couldn't analyze the branch, examine the last instruction.
695     // If the block doesn't end in a known control barrier, assume fallthrough
696     // is possible. The isPredicated check is needed because this code can be
697     // called during IfConversion, where an instruction which is normally a
698     // Barrier is predicated and thus no longer an actual control barrier.
699     return empty() || !back().isBarrier() || TII->isPredicated(&back());
700   }
701
702   // If there is no branch, control always falls through.
703   if (!TBB) return true;
704
705   // If there is some explicit branch to the fallthrough block, it can obviously
706   // reach, even though the branch should get folded to fall through implicitly.
707   if (MachineFunction::iterator(TBB) == Fallthrough ||
708       MachineFunction::iterator(FBB) == Fallthrough)
709     return true;
710
711   // If it's an unconditional branch to some block not the fall through, it
712   // doesn't fall through.
713   if (Cond.empty()) return false;
714
715   // Otherwise, if it is conditional and has no explicit false block, it falls
716   // through.
717   return FBB == nullptr;
718 }
719
720 MachineBasicBlock *
721 MachineBasicBlock::SplitCriticalEdge(MachineBasicBlock *Succ, Pass *P) {
722   // Splitting the critical edge to a landing pad block is non-trivial. Don't do
723   // it in this generic function.
724   if (Succ->isEHPad())
725     return nullptr;
726
727   MachineFunction *MF = getParent();
728   DebugLoc DL;  // FIXME: this is nowhere
729
730   // Performance might be harmed on HW that implements branching using exec mask
731   // where both sides of the branches are always executed.
732   if (MF->getTarget().requiresStructuredCFG())
733     return nullptr;
734
735   // We may need to update this's terminator, but we can't do that if
736   // AnalyzeBranch fails. If this uses a jump table, we won't touch it.
737   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
738   MachineBasicBlock *TBB = nullptr, *FBB = nullptr;
739   SmallVector<MachineOperand, 4> Cond;
740   if (TII->AnalyzeBranch(*this, TBB, FBB, Cond))
741     return nullptr;
742
743   // Avoid bugpoint weirdness: A block may end with a conditional branch but
744   // jumps to the same MBB is either case. We have duplicate CFG edges in that
745   // case that we can't handle. Since this never happens in properly optimized
746   // code, just skip those edges.
747   if (TBB && TBB == FBB) {
748     DEBUG(dbgs() << "Won't split critical edge after degenerate BB#"
749                  << getNumber() << '\n');
750     return nullptr;
751   }
752
753   MachineBasicBlock *NMBB = MF->CreateMachineBasicBlock();
754   MF->insert(std::next(MachineFunction::iterator(this)), NMBB);
755   DEBUG(dbgs() << "Splitting critical edge:"
756         " BB#" << getNumber()
757         << " -- BB#" << NMBB->getNumber()
758         << " -- BB#" << Succ->getNumber() << '\n');
759
760   LiveIntervals *LIS = P->getAnalysisIfAvailable<LiveIntervals>();
761   SlotIndexes *Indexes = P->getAnalysisIfAvailable<SlotIndexes>();
762   if (LIS)
763     LIS->insertMBBInMaps(NMBB);
764   else if (Indexes)
765     Indexes->insertMBBInMaps(NMBB);
766
767   // On some targets like Mips, branches may kill virtual registers. Make sure
768   // that LiveVariables is properly updated after updateTerminator replaces the
769   // terminators.
770   LiveVariables *LV = P->getAnalysisIfAvailable<LiveVariables>();
771
772   // Collect a list of virtual registers killed by the terminators.
773   SmallVector<unsigned, 4> KilledRegs;
774   if (LV)
775     for (instr_iterator I = getFirstInstrTerminator(), E = instr_end();
776          I != E; ++I) {
777       MachineInstr *MI = &*I;
778       for (MachineInstr::mop_iterator OI = MI->operands_begin(),
779            OE = MI->operands_end(); OI != OE; ++OI) {
780         if (!OI->isReg() || OI->getReg() == 0 ||
781             !OI->isUse() || !OI->isKill() || OI->isUndef())
782           continue;
783         unsigned Reg = OI->getReg();
784         if (TargetRegisterInfo::isPhysicalRegister(Reg) ||
785             LV->getVarInfo(Reg).removeKill(MI)) {
786           KilledRegs.push_back(Reg);
787           DEBUG(dbgs() << "Removing terminator kill: " << *MI);
788           OI->setIsKill(false);
789         }
790       }
791     }
792
793   SmallVector<unsigned, 4> UsedRegs;
794   if (LIS) {
795     for (instr_iterator I = getFirstInstrTerminator(), E = instr_end();
796          I != E; ++I) {
797       MachineInstr *MI = &*I;
798
799       for (MachineInstr::mop_iterator OI = MI->operands_begin(),
800            OE = MI->operands_end(); OI != OE; ++OI) {
801         if (!OI->isReg() || OI->getReg() == 0)
802           continue;
803
804         unsigned Reg = OI->getReg();
805         if (std::find(UsedRegs.begin(), UsedRegs.end(), Reg) == UsedRegs.end())
806           UsedRegs.push_back(Reg);
807       }
808     }
809   }
810
811   ReplaceUsesOfBlockWith(Succ, NMBB);
812
813   // If updateTerminator() removes instructions, we need to remove them from
814   // SlotIndexes.
815   SmallVector<MachineInstr*, 4> Terminators;
816   if (Indexes) {
817     for (instr_iterator I = getFirstInstrTerminator(), E = instr_end();
818          I != E; ++I)
819       Terminators.push_back(&*I);
820   }
821
822   updateTerminator();
823
824   if (Indexes) {
825     SmallVector<MachineInstr*, 4> NewTerminators;
826     for (instr_iterator I = getFirstInstrTerminator(), E = instr_end();
827          I != E; ++I)
828       NewTerminators.push_back(&*I);
829
830     for (SmallVectorImpl<MachineInstr*>::iterator I = Terminators.begin(),
831         E = Terminators.end(); I != E; ++I) {
832       if (std::find(NewTerminators.begin(), NewTerminators.end(), *I) ==
833           NewTerminators.end())
834        Indexes->removeMachineInstrFromMaps(*I);
835     }
836   }
837
838   // Insert unconditional "jump Succ" instruction in NMBB if necessary.
839   NMBB->addSuccessor(Succ);
840   if (!NMBB->isLayoutSuccessor(Succ)) {
841     Cond.clear();
842     TII->InsertBranch(*NMBB, Succ, nullptr, Cond, DL);
843
844     if (Indexes) {
845       for (instr_iterator I = NMBB->instr_begin(), E = NMBB->instr_end();
846            I != E; ++I) {
847         // Some instructions may have been moved to NMBB by updateTerminator(),
848         // so we first remove any instruction that already has an index.
849         if (Indexes->hasIndex(&*I))
850           Indexes->removeMachineInstrFromMaps(&*I);
851         Indexes->insertMachineInstrInMaps(&*I);
852       }
853     }
854   }
855
856   // Fix PHI nodes in Succ so they refer to NMBB instead of this
857   for (MachineBasicBlock::instr_iterator
858          i = Succ->instr_begin(),e = Succ->instr_end();
859        i != e && i->isPHI(); ++i)
860     for (unsigned ni = 1, ne = i->getNumOperands(); ni != ne; ni += 2)
861       if (i->getOperand(ni+1).getMBB() == this)
862         i->getOperand(ni+1).setMBB(NMBB);
863
864   // Inherit live-ins from the successor
865   for (const auto &LI : Succ->liveins())
866     NMBB->addLiveIn(LI);
867
868   // Update LiveVariables.
869   const TargetRegisterInfo *TRI = MF->getSubtarget().getRegisterInfo();
870   if (LV) {
871     // Restore kills of virtual registers that were killed by the terminators.
872     while (!KilledRegs.empty()) {
873       unsigned Reg = KilledRegs.pop_back_val();
874       for (instr_iterator I = instr_end(), E = instr_begin(); I != E;) {
875         if (!(--I)->addRegisterKilled(Reg, TRI, /* addIfNotFound= */ false))
876           continue;
877         if (TargetRegisterInfo::isVirtualRegister(Reg))
878           LV->getVarInfo(Reg).Kills.push_back(&*I);
879         DEBUG(dbgs() << "Restored terminator kill: " << *I);
880         break;
881       }
882     }
883     // Update relevant live-through information.
884     LV->addNewBlock(NMBB, this, Succ);
885   }
886
887   if (LIS) {
888     // After splitting the edge and updating SlotIndexes, live intervals may be
889     // in one of two situations, depending on whether this block was the last in
890     // the function. If the original block was the last in the function, all
891     // live intervals will end prior to the beginning of the new split block. If
892     // the original block was not at the end of the function, all live intervals
893     // will extend to the end of the new split block.
894
895     bool isLastMBB =
896       std::next(MachineFunction::iterator(NMBB)) == getParent()->end();
897
898     SlotIndex StartIndex = Indexes->getMBBEndIdx(this);
899     SlotIndex PrevIndex = StartIndex.getPrevSlot();
900     SlotIndex EndIndex = Indexes->getMBBEndIdx(NMBB);
901
902     // Find the registers used from NMBB in PHIs in Succ.
903     SmallSet<unsigned, 8> PHISrcRegs;
904     for (MachineBasicBlock::instr_iterator
905          I = Succ->instr_begin(), E = Succ->instr_end();
906          I != E && I->isPHI(); ++I) {
907       for (unsigned ni = 1, ne = I->getNumOperands(); ni != ne; ni += 2) {
908         if (I->getOperand(ni+1).getMBB() == NMBB) {
909           MachineOperand &MO = I->getOperand(ni);
910           unsigned Reg = MO.getReg();
911           PHISrcRegs.insert(Reg);
912           if (MO.isUndef())
913             continue;
914
915           LiveInterval &LI = LIS->getInterval(Reg);
916           VNInfo *VNI = LI.getVNInfoAt(PrevIndex);
917           assert(VNI &&
918                  "PHI sources should be live out of their predecessors.");
919           LI.addSegment(LiveInterval::Segment(StartIndex, EndIndex, VNI));
920         }
921       }
922     }
923
924     MachineRegisterInfo *MRI = &getParent()->getRegInfo();
925     for (unsigned i = 0, e = MRI->getNumVirtRegs(); i != e; ++i) {
926       unsigned Reg = TargetRegisterInfo::index2VirtReg(i);
927       if (PHISrcRegs.count(Reg) || !LIS->hasInterval(Reg))
928         continue;
929
930       LiveInterval &LI = LIS->getInterval(Reg);
931       if (!LI.liveAt(PrevIndex))
932         continue;
933
934       bool isLiveOut = LI.liveAt(LIS->getMBBStartIdx(Succ));
935       if (isLiveOut && isLastMBB) {
936         VNInfo *VNI = LI.getVNInfoAt(PrevIndex);
937         assert(VNI && "LiveInterval should have VNInfo where it is live.");
938         LI.addSegment(LiveInterval::Segment(StartIndex, EndIndex, VNI));
939       } else if (!isLiveOut && !isLastMBB) {
940         LI.removeSegment(StartIndex, EndIndex);
941       }
942     }
943
944     // Update all intervals for registers whose uses may have been modified by
945     // updateTerminator().
946     LIS->repairIntervalsInRange(this, getFirstTerminator(), end(), UsedRegs);
947   }
948
949   if (MachineDominatorTree *MDT =
950       P->getAnalysisIfAvailable<MachineDominatorTree>())
951     MDT->recordSplitCriticalEdge(this, Succ, NMBB);
952
953   if (MachineLoopInfo *MLI = P->getAnalysisIfAvailable<MachineLoopInfo>())
954     if (MachineLoop *TIL = MLI->getLoopFor(this)) {
955       // If one or the other blocks were not in a loop, the new block is not
956       // either, and thus LI doesn't need to be updated.
957       if (MachineLoop *DestLoop = MLI->getLoopFor(Succ)) {
958         if (TIL == DestLoop) {
959           // Both in the same loop, the NMBB joins loop.
960           DestLoop->addBasicBlockToLoop(NMBB, MLI->getBase());
961         } else if (TIL->contains(DestLoop)) {
962           // Edge from an outer loop to an inner loop.  Add to the outer loop.
963           TIL->addBasicBlockToLoop(NMBB, MLI->getBase());
964         } else if (DestLoop->contains(TIL)) {
965           // Edge from an inner loop to an outer loop.  Add to the outer loop.
966           DestLoop->addBasicBlockToLoop(NMBB, MLI->getBase());
967         } else {
968           // Edge from two loops with no containment relation.  Because these
969           // are natural loops, we know that the destination block must be the
970           // header of its loop (adding a branch into a loop elsewhere would
971           // create an irreducible loop).
972           assert(DestLoop->getHeader() == Succ &&
973                  "Should not create irreducible loops!");
974           if (MachineLoop *P = DestLoop->getParentLoop())
975             P->addBasicBlockToLoop(NMBB, MLI->getBase());
976         }
977       }
978     }
979
980   return NMBB;
981 }
982
983 /// Prepare MI to be removed from its bundle. This fixes bundle flags on MI's
984 /// neighboring instructions so the bundle won't be broken by removing MI.
985 static void unbundleSingleMI(MachineInstr *MI) {
986   // Removing the first instruction in a bundle.
987   if (MI->isBundledWithSucc() && !MI->isBundledWithPred())
988     MI->unbundleFromSucc();
989   // Removing the last instruction in a bundle.
990   if (MI->isBundledWithPred() && !MI->isBundledWithSucc())
991     MI->unbundleFromPred();
992   // If MI is not bundled, or if it is internal to a bundle, the neighbor flags
993   // are already fine.
994 }
995
996 MachineBasicBlock::instr_iterator
997 MachineBasicBlock::erase(MachineBasicBlock::instr_iterator I) {
998   unbundleSingleMI(&*I);
999   return Insts.erase(I);
1000 }
1001
1002 MachineInstr *MachineBasicBlock::remove_instr(MachineInstr *MI) {
1003   unbundleSingleMI(MI);
1004   MI->clearFlag(MachineInstr::BundledPred);
1005   MI->clearFlag(MachineInstr::BundledSucc);
1006   return Insts.remove(MI);
1007 }
1008
1009 MachineBasicBlock::instr_iterator
1010 MachineBasicBlock::insert(instr_iterator I, MachineInstr *MI) {
1011   assert(!MI->isBundledWithPred() && !MI->isBundledWithSucc() &&
1012          "Cannot insert instruction with bundle flags");
1013   // Set the bundle flags when inserting inside a bundle.
1014   if (I != instr_end() && I->isBundledWithPred()) {
1015     MI->setFlag(MachineInstr::BundledPred);
1016     MI->setFlag(MachineInstr::BundledSucc);
1017   }
1018   return Insts.insert(I, MI);
1019 }
1020
1021 /// This method unlinks 'this' from the containing function, and returns it, but
1022 /// does not delete it.
1023 MachineBasicBlock *MachineBasicBlock::removeFromParent() {
1024   assert(getParent() && "Not embedded in a function!");
1025   getParent()->remove(this);
1026   return this;
1027 }
1028
1029 /// This method unlinks 'this' from the containing function, and deletes it.
1030 void MachineBasicBlock::eraseFromParent() {
1031   assert(getParent() && "Not embedded in a function!");
1032   getParent()->erase(this);
1033 }
1034
1035 /// Given a machine basic block that branched to 'Old', change the code and CFG
1036 /// so that it branches to 'New' instead.
1037 void MachineBasicBlock::ReplaceUsesOfBlockWith(MachineBasicBlock *Old,
1038                                                MachineBasicBlock *New) {
1039   assert(Old != New && "Cannot replace self with self!");
1040
1041   MachineBasicBlock::instr_iterator I = instr_end();
1042   while (I != instr_begin()) {
1043     --I;
1044     if (!I->isTerminator()) break;
1045
1046     // Scan the operands of this machine instruction, replacing any uses of Old
1047     // with New.
1048     for (unsigned i = 0, e = I->getNumOperands(); i != e; ++i)
1049       if (I->getOperand(i).isMBB() &&
1050           I->getOperand(i).getMBB() == Old)
1051         I->getOperand(i).setMBB(New);
1052   }
1053
1054   // Update the successor information.
1055   replaceSuccessor(Old, New);
1056 }
1057
1058 /// Various pieces of code can cause excess edges in the CFG to be inserted.  If
1059 /// we have proven that MBB can only branch to DestA and DestB, remove any other
1060 /// MBB successors from the CFG.  DestA and DestB can be null.
1061 ///
1062 /// Besides DestA and DestB, retain other edges leading to LandingPads
1063 /// (currently there can be only one; we don't check or require that here).
1064 /// Note it is possible that DestA and/or DestB are LandingPads.
1065 bool MachineBasicBlock::CorrectExtraCFGEdges(MachineBasicBlock *DestA,
1066                                              MachineBasicBlock *DestB,
1067                                              bool IsCond) {
1068   // The values of DestA and DestB frequently come from a call to the
1069   // 'TargetInstrInfo::AnalyzeBranch' method. We take our meaning of the initial
1070   // values from there.
1071   //
1072   // 1. If both DestA and DestB are null, then the block ends with no branches
1073   //    (it falls through to its successor).
1074   // 2. If DestA is set, DestB is null, and IsCond is false, then the block ends
1075   //    with only an unconditional branch.
1076   // 3. If DestA is set, DestB is null, and IsCond is true, then the block ends
1077   //    with a conditional branch that falls through to a successor (DestB).
1078   // 4. If DestA and DestB is set and IsCond is true, then the block ends with a
1079   //    conditional branch followed by an unconditional branch. DestA is the
1080   //    'true' destination and DestB is the 'false' destination.
1081
1082   bool Changed = false;
1083
1084   MachineFunction::iterator FallThru = std::next(getIterator());
1085
1086   if (!DestA && !DestB) {
1087     // Block falls through to successor.
1088     DestA = &*FallThru;
1089     DestB = &*FallThru;
1090   } else if (DestA && !DestB) {
1091     if (IsCond)
1092       // Block ends in conditional jump that falls through to successor.
1093       DestB = &*FallThru;
1094   } else {
1095     assert(DestA && DestB && IsCond &&
1096            "CFG in a bad state. Cannot correct CFG edges");
1097   }
1098
1099   // Remove superfluous edges. I.e., those which aren't destinations of this
1100   // basic block, duplicate edges, or landing pads.
1101   SmallPtrSet<const MachineBasicBlock*, 8> SeenMBBs;
1102   MachineBasicBlock::succ_iterator SI = succ_begin();
1103   while (SI != succ_end()) {
1104     const MachineBasicBlock *MBB = *SI;
1105     if (!SeenMBBs.insert(MBB).second ||
1106         (MBB != DestA && MBB != DestB && !MBB->isEHPad())) {
1107       // This is a superfluous edge, remove it.
1108       SI = removeSuccessor(SI);
1109       Changed = true;
1110     } else {
1111       ++SI;
1112     }
1113   }
1114
1115   return Changed;
1116 }
1117
1118 /// Find the next valid DebugLoc starting at MBBI, skipping any DBG_VALUE
1119 /// instructions.  Return UnknownLoc if there is none.
1120 DebugLoc
1121 MachineBasicBlock::findDebugLoc(instr_iterator MBBI) {
1122   DebugLoc DL;
1123   instr_iterator E = instr_end();
1124   if (MBBI == E)
1125     return DL;
1126
1127   // Skip debug declarations, we don't want a DebugLoc from them.
1128   while (MBBI != E && MBBI->isDebugValue())
1129     MBBI++;
1130   if (MBBI != E)
1131     DL = MBBI->getDebugLoc();
1132   return DL;
1133 }
1134
1135 /// Return weight of the edge from this block to MBB.
1136 uint32_t MachineBasicBlock::getSuccWeight(const_succ_iterator Succ) const {
1137   if (Weights.empty())
1138     return 0;
1139
1140   return *getWeightIterator(Succ);
1141 }
1142
1143 /// Return probability of the edge from this block to MBB. If probability list
1144 /// is empty, return a default probability which is 1/N, where N is the number
1145 /// of successors. If the probability of the given successor is unknown, then
1146 /// sum up all known probabilities and return the complement of the sum divided
1147 /// by the number of unknown probabilities.
1148 BranchProbability
1149 MachineBasicBlock::getSuccProbability(const_succ_iterator Succ) const {
1150   if (Probs.empty())
1151     return BranchProbability(1, succ_size());
1152
1153   auto Prob = *getProbabilityIterator(Succ);
1154   assert(!Prob.isUnknown());
1155   return Prob;
1156 }
1157
1158 /// Set successor weight of a given iterator.
1159 void MachineBasicBlock::setSuccWeight(succ_iterator I, uint32_t Weight) {
1160   if (Weights.empty())
1161     return;
1162   *getWeightIterator(I) = Weight;
1163 }
1164
1165 /// Set successor probability of a given iterator.
1166 void MachineBasicBlock::setSuccProbability(succ_iterator I,
1167                                            BranchProbability Prob) {
1168   assert(!Prob.isUnknown());
1169   if (Probs.empty())
1170     return;
1171   *getProbabilityIterator(I) = Prob;
1172 }
1173
1174 /// Return wight iterator corresonding to the I successor iterator.
1175 MachineBasicBlock::weight_iterator MachineBasicBlock::
1176 getWeightIterator(MachineBasicBlock::succ_iterator I) {
1177   assert(Weights.size() == Successors.size() && "Async weight list!");
1178   size_t index = std::distance(Successors.begin(), I);
1179   assert(index < Weights.size() && "Not a current successor!");
1180   return Weights.begin() + index;
1181 }
1182
1183 /// Return wight iterator corresonding to the I successor iterator.
1184 MachineBasicBlock::const_weight_iterator MachineBasicBlock::
1185 getWeightIterator(MachineBasicBlock::const_succ_iterator I) const {
1186   assert(Weights.size() == Successors.size() && "Async weight list!");
1187   const size_t index = std::distance(Successors.begin(), I);
1188   assert(index < Weights.size() && "Not a current successor!");
1189   return Weights.begin() + index;
1190 }
1191
1192 /// Return probability iterator corresonding to the I successor iterator.
1193 MachineBasicBlock::probability_iterator
1194 MachineBasicBlock::getProbabilityIterator(MachineBasicBlock::succ_iterator I) {
1195   assert(Probs.size() == Successors.size() && "Async probability list!");
1196   const size_t index = std::distance(Successors.begin(), I);
1197   assert(index < Probs.size() && "Not a current successor!");
1198   return Probs.begin() + index;
1199 }
1200
1201 /// Return probability iterator corresonding to the I successor iterator
1202 MachineBasicBlock::const_probability_iterator
1203 MachineBasicBlock::getProbabilityIterator(
1204     MachineBasicBlock::const_succ_iterator I) const {
1205   assert(Probs.size() == Successors.size() && "Async probability list!");
1206   const size_t index = std::distance(Successors.begin(), I);
1207   assert(index < Probs.size() && "Not a current successor!");
1208   return Probs.begin() + index;
1209 }
1210
1211 /// Return whether (physical) register "Reg" has been <def>ined and not <kill>ed
1212 /// as of just before "MI".
1213 /// 
1214 /// Search is localised to a neighborhood of
1215 /// Neighborhood instructions before (searching for defs or kills) and N
1216 /// instructions after (searching just for defs) MI.
1217 MachineBasicBlock::LivenessQueryResult
1218 MachineBasicBlock::computeRegisterLiveness(const TargetRegisterInfo *TRI,
1219                                            unsigned Reg, const_iterator Before,
1220                                            unsigned Neighborhood) const {
1221   unsigned N = Neighborhood;
1222
1223   // Start by searching backwards from Before, looking for kills, reads or defs.
1224   const_iterator I(Before);
1225   // If this is the first insn in the block, don't search backwards.
1226   if (I != begin()) {
1227     do {
1228       --I;
1229
1230       MachineOperandIteratorBase::PhysRegInfo Analysis =
1231         ConstMIOperands(I).analyzePhysReg(Reg, TRI);
1232
1233       if (Analysis.Defines)
1234         // Outputs happen after inputs so they take precedence if both are
1235         // present.
1236         return Analysis.DefinesDead ? LQR_Dead : LQR_Live;
1237
1238       if (Analysis.Kills || Analysis.Clobbers)
1239         // Register killed, so isn't live.
1240         return LQR_Dead;
1241
1242       else if (Analysis.ReadsOverlap)
1243         // Defined or read without a previous kill - live.
1244         return Analysis.Reads ? LQR_Live : LQR_OverlappingLive;
1245
1246     } while (I != begin() && --N > 0);
1247   }
1248
1249   // Did we get to the start of the block?
1250   if (I == begin()) {
1251     // If so, the register's state is definitely defined by the live-in state.
1252     for (MCRegAliasIterator RAI(Reg, TRI, /*IncludeSelf=*/true);
1253          RAI.isValid(); ++RAI) {
1254       if (isLiveIn(*RAI))
1255         return (*RAI == Reg) ? LQR_Live : LQR_OverlappingLive;
1256     }
1257
1258     return LQR_Dead;
1259   }
1260
1261   N = Neighborhood;
1262
1263   // Try searching forwards from Before, looking for reads or defs.
1264   I = const_iterator(Before);
1265   // If this is the last insn in the block, don't search forwards.
1266   if (I != end()) {
1267     for (++I; I != end() && N > 0; ++I, --N) {
1268       MachineOperandIteratorBase::PhysRegInfo Analysis =
1269         ConstMIOperands(I).analyzePhysReg(Reg, TRI);
1270
1271       if (Analysis.ReadsOverlap)
1272         // Used, therefore must have been live.
1273         return (Analysis.Reads) ?
1274           LQR_Live : LQR_OverlappingLive;
1275
1276       else if (Analysis.Clobbers || Analysis.Defines)
1277         // Defined (but not read) therefore cannot have been live.
1278         return LQR_Dead;
1279     }
1280   }
1281
1282   // At this point we have no idea of the liveness of the register.
1283   return LQR_Unknown;
1284 }
1285
1286 const uint32_t *
1287 MachineBasicBlock::getBeginClobberMask(const TargetRegisterInfo *TRI) const {
1288   // EH funclet entry does not preserve any registers.
1289   return isEHFuncletEntry() ? TRI->getNoPreservedMask() : nullptr;
1290 }
1291
1292 const uint32_t *
1293 MachineBasicBlock::getEndClobberMask(const TargetRegisterInfo *TRI) const {
1294   // If we see a return block with successors, this must be a funclet return,
1295   // which does not preserve any registers. If there are no successors, we don't
1296   // care what kind of return it is, putting a mask after it is a no-op.
1297   return isReturnBlock() && !succ_empty() ? TRI->getNoPreservedMask() : nullptr;
1298 }