[CodeGen] ArrayRef'ize cond/pred in various TII APIs. NFC.
[oota-llvm.git] / include / llvm / Target / TargetInstrInfo.h
1 //===-- llvm/Target/TargetInstrInfo.h - Instruction Info --------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the target machine instruction set to the code generator.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_TARGET_TARGETINSTRINFO_H
15 #define LLVM_TARGET_TARGETINSTRINFO_H
16
17 #include "llvm/ADT/DenseMap.h"
18 #include "llvm/ADT/SmallSet.h"
19 #include "llvm/CodeGen/MachineCombinerPattern.h"
20 #include "llvm/CodeGen/MachineFunction.h"
21 #include "llvm/MC/MCInstrInfo.h"
22 #include "llvm/Target/TargetRegisterInfo.h"
23
24 namespace llvm {
25
26 class InstrItineraryData;
27 class LiveVariables;
28 class MCAsmInfo;
29 class MachineMemOperand;
30 class MachineRegisterInfo;
31 class MDNode;
32 class MCInst;
33 struct MCSchedModel;
34 class MCSymbolRefExpr;
35 class SDNode;
36 class ScheduleHazardRecognizer;
37 class SelectionDAG;
38 class ScheduleDAG;
39 class TargetRegisterClass;
40 class TargetRegisterInfo;
41 class BranchProbability;
42 class TargetSubtargetInfo;
43 class DFAPacketizer;
44
45 template<class T> class SmallVectorImpl;
46
47
48 //---------------------------------------------------------------------------
49 ///
50 /// TargetInstrInfo - Interface to description of machine instruction set
51 ///
52 class TargetInstrInfo : public MCInstrInfo {
53   TargetInstrInfo(const TargetInstrInfo &) = delete;
54   void operator=(const TargetInstrInfo &) = delete;
55 public:
56   TargetInstrInfo(unsigned CFSetupOpcode = ~0u, unsigned CFDestroyOpcode = ~0u)
57     : CallFrameSetupOpcode(CFSetupOpcode),
58       CallFrameDestroyOpcode(CFDestroyOpcode) {
59   }
60
61   virtual ~TargetInstrInfo();
62
63   /// Given a machine instruction descriptor, returns the register
64   /// class constraint for OpNum, or NULL.
65   const TargetRegisterClass *getRegClass(const MCInstrDesc &TID,
66                                          unsigned OpNum,
67                                          const TargetRegisterInfo *TRI,
68                                          const MachineFunction &MF) const;
69
70   /// Return true if the instruction is trivially rematerializable, meaning it
71   /// has no side effects and requires no operands that aren't always available.
72   /// This means the only allowed uses are constants and unallocatable physical
73   /// registers so that the instructions result is independent of the place
74   /// in the function.
75   bool isTriviallyReMaterializable(const MachineInstr *MI,
76                                    AliasAnalysis *AA = nullptr) const {
77     return MI->getOpcode() == TargetOpcode::IMPLICIT_DEF ||
78            (MI->getDesc().isRematerializable() &&
79             (isReallyTriviallyReMaterializable(MI, AA) ||
80              isReallyTriviallyReMaterializableGeneric(MI, AA)));
81   }
82
83 protected:
84   /// For instructions with opcodes for which the M_REMATERIALIZABLE flag is
85   /// set, this hook lets the target specify whether the instruction is actually
86   /// trivially rematerializable, taking into consideration its operands. This
87   /// predicate must return false if the instruction has any side effects other
88   /// than producing a value, or if it requres any address registers that are
89   /// not always available.
90   /// Requirements must be check as stated in isTriviallyReMaterializable() .
91   virtual bool isReallyTriviallyReMaterializable(const MachineInstr *MI,
92                                                  AliasAnalysis *AA) const {
93     return false;
94   }
95
96 private:
97   /// For instructions with opcodes for which the M_REMATERIALIZABLE flag is
98   /// set and the target hook isReallyTriviallyReMaterializable returns false,
99   /// this function does target-independent tests to determine if the
100   /// instruction is really trivially rematerializable.
101   bool isReallyTriviallyReMaterializableGeneric(const MachineInstr *MI,
102                                                 AliasAnalysis *AA) const;
103
104 public:
105   /// These methods return the opcode of the frame setup/destroy instructions
106   /// if they exist (-1 otherwise).  Some targets use pseudo instructions in
107   /// order to abstract away the difference between operating with a frame
108   /// pointer and operating without, through the use of these two instructions.
109   ///
110   unsigned getCallFrameSetupOpcode() const { return CallFrameSetupOpcode; }
111   unsigned getCallFrameDestroyOpcode() const { return CallFrameDestroyOpcode; }
112
113   /// Returns the actual stack pointer adjustment made by an instruction
114   /// as part of a call sequence. By default, only call frame setup/destroy
115   /// instructions adjust the stack, but targets may want to override this
116   /// to enable more fine-grained adjustment, or adjust by a different value.
117   virtual int getSPAdjust(const MachineInstr *MI) const;
118
119   /// Return true if the instruction is a "coalescable" extension instruction.
120   /// That is, it's like a copy where it's legal for the source to overlap the
121   /// destination. e.g. X86::MOVSX64rr32. If this returns true, then it's
122   /// expected the pre-extension value is available as a subreg of the result
123   /// register. This also returns the sub-register index in SubIdx.
124   virtual bool isCoalescableExtInstr(const MachineInstr &MI,
125                                      unsigned &SrcReg, unsigned &DstReg,
126                                      unsigned &SubIdx) const {
127     return false;
128   }
129
130   /// If the specified machine instruction is a direct
131   /// load from a stack slot, return the virtual or physical register number of
132   /// the destination along with the FrameIndex of the loaded stack slot.  If
133   /// not, return 0.  This predicate must return 0 if the instruction has
134   /// any side effects other than loading from the stack slot.
135   virtual unsigned isLoadFromStackSlot(const MachineInstr *MI,
136                                        int &FrameIndex) const {
137     return 0;
138   }
139
140   /// Check for post-frame ptr elimination stack locations as well.
141   /// This uses a heuristic so it isn't reliable for correctness.
142   virtual unsigned isLoadFromStackSlotPostFE(const MachineInstr *MI,
143                                              int &FrameIndex) const {
144     return 0;
145   }
146
147   /// If the specified machine instruction has a load from a stack slot,
148   /// return true along with the FrameIndex of the loaded stack slot and the
149   /// machine mem operand containing the reference.
150   /// If not, return false.  Unlike isLoadFromStackSlot, this returns true for
151   /// any instructions that loads from the stack.  This is just a hint, as some
152   /// cases may be missed.
153   virtual bool hasLoadFromStackSlot(const MachineInstr *MI,
154                                     const MachineMemOperand *&MMO,
155                                     int &FrameIndex) const;
156
157   /// If the specified machine instruction is a direct
158   /// store to a stack slot, return the virtual or physical register number of
159   /// the source reg along with the FrameIndex of the loaded stack slot.  If
160   /// not, return 0.  This predicate must return 0 if the instruction has
161   /// any side effects other than storing to the stack slot.
162   virtual unsigned isStoreToStackSlot(const MachineInstr *MI,
163                                       int &FrameIndex) const {
164     return 0;
165   }
166
167   /// Check for post-frame ptr elimination stack locations as well.
168   /// This uses a heuristic, so it isn't reliable for correctness.
169   virtual unsigned isStoreToStackSlotPostFE(const MachineInstr *MI,
170                                             int &FrameIndex) const {
171     return 0;
172   }
173
174   /// If the specified machine instruction has a store to a stack slot,
175   /// return true along with the FrameIndex of the loaded stack slot and the
176   /// machine mem operand containing the reference.
177   /// If not, return false.  Unlike isStoreToStackSlot,
178   /// this returns true for any instructions that stores to the
179   /// stack.  This is just a hint, as some cases may be missed.
180   virtual bool hasStoreToStackSlot(const MachineInstr *MI,
181                                    const MachineMemOperand *&MMO,
182                                    int &FrameIndex) const;
183
184   /// Return true if the specified machine instruction
185   /// is a copy of one stack slot to another and has no other effect.
186   /// Provide the identity of the two frame indices.
187   virtual bool isStackSlotCopy(const MachineInstr *MI, int &DestFrameIndex,
188                                int &SrcFrameIndex) const {
189     return false;
190   }
191
192   /// Compute the size in bytes and offset within a stack slot of a spilled
193   /// register or subregister.
194   ///
195   /// \param [out] Size in bytes of the spilled value.
196   /// \param [out] Offset in bytes within the stack slot.
197   /// \returns true if both Size and Offset are successfully computed.
198   ///
199   /// Not all subregisters have computable spill slots. For example,
200   /// subregisters registers may not be byte-sized, and a pair of discontiguous
201   /// subregisters has no single offset.
202   ///
203   /// Targets with nontrivial bigendian implementations may need to override
204   /// this, particularly to support spilled vector registers.
205   virtual bool getStackSlotRange(const TargetRegisterClass *RC, unsigned SubIdx,
206                                  unsigned &Size, unsigned &Offset,
207                                  const MachineFunction &MF) const;
208
209   /// Return true if the instruction is as cheap as a move instruction.
210   ///
211   /// Targets for different archs need to override this, and different
212   /// micro-architectures can also be finely tuned inside.
213   virtual bool isAsCheapAsAMove(const MachineInstr *MI) const {
214     return MI->isAsCheapAsAMove();
215   }
216
217   /// Re-issue the specified 'original' instruction at the
218   /// specific location targeting a new destination register.
219   /// The register in Orig->getOperand(0).getReg() will be substituted by
220   /// DestReg:SubIdx. Any existing subreg index is preserved or composed with
221   /// SubIdx.
222   virtual void reMaterialize(MachineBasicBlock &MBB,
223                              MachineBasicBlock::iterator MI,
224                              unsigned DestReg, unsigned SubIdx,
225                              const MachineInstr *Orig,
226                              const TargetRegisterInfo &TRI) const;
227
228   /// Create a duplicate of the Orig instruction in MF. This is like
229   /// MachineFunction::CloneMachineInstr(), but the target may update operands
230   /// that are required to be unique.
231   ///
232   /// The instruction must be duplicable as indicated by isNotDuplicable().
233   virtual MachineInstr *duplicate(MachineInstr *Orig,
234                                   MachineFunction &MF) const;
235
236   /// This method must be implemented by targets that
237   /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
238   /// may be able to convert a two-address instruction into one or more true
239   /// three-address instructions on demand.  This allows the X86 target (for
240   /// example) to convert ADD and SHL instructions into LEA instructions if they
241   /// would require register copies due to two-addressness.
242   ///
243   /// This method returns a null pointer if the transformation cannot be
244   /// performed, otherwise it returns the last new instruction.
245   ///
246   virtual MachineInstr *
247   convertToThreeAddress(MachineFunction::iterator &MFI,
248                    MachineBasicBlock::iterator &MBBI, LiveVariables *LV) const {
249     return nullptr;
250   }
251
252   /// If a target has any instructions that are commutable but require
253   /// converting to different instructions or making non-trivial changes to
254   /// commute them, this method can overloaded to do that.
255   /// The default implementation simply swaps the commutable operands.
256   /// If NewMI is false, MI is modified in place and returned; otherwise, a
257   /// new machine instruction is created and returned.  Do not call this
258   /// method for a non-commutable instruction, but there may be some cases
259   /// where this method fails and returns null.
260   virtual MachineInstr *commuteInstruction(MachineInstr *MI,
261                                            bool NewMI = false) const;
262
263   /// If specified MI is commutable, return the two operand indices that would
264   /// swap value. Return false if the instruction
265   /// is not in a form which this routine understands.
266   virtual bool findCommutedOpIndices(MachineInstr *MI, unsigned &SrcOpIdx1,
267                                      unsigned &SrcOpIdx2) const;
268
269   /// A pair composed of a register and a sub-register index.
270   /// Used to give some type checking when modeling Reg:SubReg.
271   struct RegSubRegPair {
272     unsigned Reg;
273     unsigned SubReg;
274     RegSubRegPair(unsigned Reg = 0, unsigned SubReg = 0)
275         : Reg(Reg), SubReg(SubReg) {}
276   };
277   /// A pair composed of a pair of a register and a sub-register index,
278   /// and another sub-register index.
279   /// Used to give some type checking when modeling Reg:SubReg1, SubReg2.
280   struct RegSubRegPairAndIdx : RegSubRegPair {
281     unsigned SubIdx;
282     RegSubRegPairAndIdx(unsigned Reg = 0, unsigned SubReg = 0,
283                         unsigned SubIdx = 0)
284         : RegSubRegPair(Reg, SubReg), SubIdx(SubIdx) {}
285   };
286
287   /// Build the equivalent inputs of a REG_SEQUENCE for the given \p MI
288   /// and \p DefIdx.
289   /// \p [out] InputRegs of the equivalent REG_SEQUENCE. Each element of
290   /// the list is modeled as <Reg:SubReg, SubIdx>.
291   /// E.g., REG_SEQUENCE vreg1:sub1, sub0, vreg2, sub1 would produce
292   /// two elements:
293   /// - vreg1:sub1, sub0
294   /// - vreg2<:0>, sub1
295   ///
296   /// \returns true if it is possible to build such an input sequence
297   /// with the pair \p MI, \p DefIdx. False otherwise.
298   ///
299   /// \pre MI.isRegSequence() or MI.isRegSequenceLike().
300   ///
301   /// \note The generic implementation does not provide any support for
302   /// MI.isRegSequenceLike(). In other words, one has to override
303   /// getRegSequenceLikeInputs for target specific instructions.
304   bool
305   getRegSequenceInputs(const MachineInstr &MI, unsigned DefIdx,
306                        SmallVectorImpl<RegSubRegPairAndIdx> &InputRegs) const;
307
308   /// Build the equivalent inputs of a EXTRACT_SUBREG for the given \p MI
309   /// and \p DefIdx.
310   /// \p [out] InputReg of the equivalent EXTRACT_SUBREG.
311   /// E.g., EXTRACT_SUBREG vreg1:sub1, sub0, sub1 would produce:
312   /// - vreg1:sub1, sub0
313   ///
314   /// \returns true if it is possible to build such an input sequence
315   /// with the pair \p MI, \p DefIdx. False otherwise.
316   ///
317   /// \pre MI.isExtractSubreg() or MI.isExtractSubregLike().
318   ///
319   /// \note The generic implementation does not provide any support for
320   /// MI.isExtractSubregLike(). In other words, one has to override
321   /// getExtractSubregLikeInputs for target specific instructions.
322   bool
323   getExtractSubregInputs(const MachineInstr &MI, unsigned DefIdx,
324                          RegSubRegPairAndIdx &InputReg) const;
325
326   /// Build the equivalent inputs of a INSERT_SUBREG for the given \p MI
327   /// and \p DefIdx.
328   /// \p [out] BaseReg and \p [out] InsertedReg contain
329   /// the equivalent inputs of INSERT_SUBREG.
330   /// E.g., INSERT_SUBREG vreg0:sub0, vreg1:sub1, sub3 would produce:
331   /// - BaseReg: vreg0:sub0
332   /// - InsertedReg: vreg1:sub1, sub3
333   ///
334   /// \returns true if it is possible to build such an input sequence
335   /// with the pair \p MI, \p DefIdx. False otherwise.
336   ///
337   /// \pre MI.isInsertSubreg() or MI.isInsertSubregLike().
338   ///
339   /// \note The generic implementation does not provide any support for
340   /// MI.isInsertSubregLike(). In other words, one has to override
341   /// getInsertSubregLikeInputs for target specific instructions.
342   bool
343   getInsertSubregInputs(const MachineInstr &MI, unsigned DefIdx,
344                         RegSubRegPair &BaseReg,
345                         RegSubRegPairAndIdx &InsertedReg) const;
346
347
348   /// Return true if two machine instructions would produce identical values.
349   /// By default, this is only true when the two instructions
350   /// are deemed identical except for defs. If this function is called when the
351   /// IR is still in SSA form, the caller can pass the MachineRegisterInfo for
352   /// aggressive checks.
353   virtual bool produceSameValue(const MachineInstr *MI0,
354                                 const MachineInstr *MI1,
355                                 const MachineRegisterInfo *MRI = nullptr) const;
356
357   /// Analyze the branching code at the end of MBB, returning
358   /// true if it cannot be understood (e.g. it's a switch dispatch or isn't
359   /// implemented for a target).  Upon success, this returns false and returns
360   /// with the following information in various cases:
361   ///
362   /// 1. If this block ends with no branches (it just falls through to its succ)
363   ///    just return false, leaving TBB/FBB null.
364   /// 2. If this block ends with only an unconditional branch, it sets TBB to be
365   ///    the destination block.
366   /// 3. If this block ends with a conditional branch and it falls through to a
367   ///    successor block, it sets TBB to be the branch destination block and a
368   ///    list of operands that evaluate the condition. These operands can be
369   ///    passed to other TargetInstrInfo methods to create new branches.
370   /// 4. If this block ends with a conditional branch followed by an
371   ///    unconditional branch, it returns the 'true' destination in TBB, the
372   ///    'false' destination in FBB, and a list of operands that evaluate the
373   ///    condition.  These operands can be passed to other TargetInstrInfo
374   ///    methods to create new branches.
375   ///
376   /// Note that RemoveBranch and InsertBranch must be implemented to support
377   /// cases where this method returns success.
378   ///
379   /// If AllowModify is true, then this routine is allowed to modify the basic
380   /// block (e.g. delete instructions after the unconditional branch).
381   ///
382   virtual bool AnalyzeBranch(MachineBasicBlock &MBB, MachineBasicBlock *&TBB,
383                              MachineBasicBlock *&FBB,
384                              SmallVectorImpl<MachineOperand> &Cond,
385                              bool AllowModify = false) const {
386     return true;
387   }
388
389   /// Remove the branching code at the end of the specific MBB.
390   /// This is only invoked in cases where AnalyzeBranch returns success. It
391   /// returns the number of instructions that were removed.
392   virtual unsigned RemoveBranch(MachineBasicBlock &MBB) const {
393     llvm_unreachable("Target didn't implement TargetInstrInfo::RemoveBranch!");
394   }
395
396   /// Insert branch code into the end of the specified MachineBasicBlock.
397   /// The operands to this method are the same as those
398   /// returned by AnalyzeBranch.  This is only invoked in cases where
399   /// AnalyzeBranch returns success. It returns the number of instructions
400   /// inserted.
401   ///
402   /// It is also invoked by tail merging to add unconditional branches in
403   /// cases where AnalyzeBranch doesn't apply because there was no original
404   /// branch to analyze.  At least this much must be implemented, else tail
405   /// merging needs to be disabled.
406   virtual unsigned InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
407                                 MachineBasicBlock *FBB,
408                                 ArrayRef<MachineOperand> Cond,
409                                 DebugLoc DL) const {
410     llvm_unreachable("Target didn't implement TargetInstrInfo::InsertBranch!");
411   }
412
413   /// Delete the instruction OldInst and everything after it, replacing it with
414   /// an unconditional branch to NewDest. This is used by the tail merging pass.
415   virtual void ReplaceTailWithBranchTo(MachineBasicBlock::iterator Tail,
416                                        MachineBasicBlock *NewDest) const;
417
418   /// Get an instruction that performs an unconditional branch to the given
419   /// symbol.
420   virtual void
421   getUnconditionalBranch(MCInst &MI,
422                          const MCSymbolRefExpr *BranchTarget) const {
423     llvm_unreachable("Target didn't implement "
424                      "TargetInstrInfo::getUnconditionalBranch!");
425   }
426
427   /// Get a machine trap instruction.
428   virtual void getTrap(MCInst &MI) const {
429     llvm_unreachable("Target didn't implement TargetInstrInfo::getTrap!");
430   }
431
432   /// Get a number of bytes that suffices to hold
433   /// either the instruction returned by getUnconditionalBranch or the
434   /// instruction returned by getTrap. This only makes sense because
435   /// getUnconditionalBranch returns a single, specific instruction. This
436   /// information is needed by the jumptable construction code, since it must
437   /// decide how many bytes to use for a jumptable entry so it can generate the
438   /// right mask.
439   ///
440   /// Note that if the jumptable instruction requires alignment, then that
441   /// alignment should be factored into this required bound so that the
442   /// resulting bound gives the right alignment for the instruction.
443   virtual unsigned getJumpInstrTableEntryBound() const {
444     // This method gets called by LLVMTargetMachine always, so it can't fail
445     // just because there happens to be no implementation for this target.
446     // Any code that tries to use a jumptable annotation without defining
447     // getUnconditionalBranch on the appropriate Target will fail anyway, and
448     // the value returned here won't matter in that case.
449     return 0;
450   }
451
452   /// Return true if it's legal to split the given basic
453   /// block at the specified instruction (i.e. instruction would be the start
454   /// of a new basic block).
455   virtual bool isLegalToSplitMBBAt(MachineBasicBlock &MBB,
456                                    MachineBasicBlock::iterator MBBI) const {
457     return true;
458   }
459
460   /// Return true if it's profitable to predicate
461   /// instructions with accumulated instruction latency of "NumCycles"
462   /// of the specified basic block, where the probability of the instructions
463   /// being executed is given by Probability, and Confidence is a measure
464   /// of our confidence that it will be properly predicted.
465   virtual
466   bool isProfitableToIfCvt(MachineBasicBlock &MBB, unsigned NumCycles,
467                            unsigned ExtraPredCycles,
468                            const BranchProbability &Probability) const {
469     return false;
470   }
471
472   /// Second variant of isProfitableToIfCvt. This one
473   /// checks for the case where two basic blocks from true and false path
474   /// of a if-then-else (diamond) are predicated on mutally exclusive
475   /// predicates, where the probability of the true path being taken is given
476   /// by Probability, and Confidence is a measure of our confidence that it
477   /// will be properly predicted.
478   virtual bool
479   isProfitableToIfCvt(MachineBasicBlock &TMBB,
480                       unsigned NumTCycles, unsigned ExtraTCycles,
481                       MachineBasicBlock &FMBB,
482                       unsigned NumFCycles, unsigned ExtraFCycles,
483                       const BranchProbability &Probability) const {
484     return false;
485   }
486
487   /// Return true if it's profitable for if-converter to duplicate instructions
488   /// of specified accumulated instruction latencies in the specified MBB to
489   /// enable if-conversion.
490   /// The probability of the instructions being executed is given by
491   /// Probability, and Confidence is a measure of our confidence that it
492   /// will be properly predicted.
493   virtual bool
494   isProfitableToDupForIfCvt(MachineBasicBlock &MBB, unsigned NumCycles,
495                             const BranchProbability &Probability) const {
496     return false;
497   }
498
499   /// Return true if it's profitable to unpredicate
500   /// one side of a 'diamond', i.e. two sides of if-else predicated on mutually
501   /// exclusive predicates.
502   /// e.g.
503   ///   subeq  r0, r1, #1
504   ///   addne  r0, r1, #1
505   /// =>
506   ///   sub    r0, r1, #1
507   ///   addne  r0, r1, #1
508   ///
509   /// This may be profitable is conditional instructions are always executed.
510   virtual bool isProfitableToUnpredicate(MachineBasicBlock &TMBB,
511                                          MachineBasicBlock &FMBB) const {
512     return false;
513   }
514
515   /// Return true if it is possible to insert a select
516   /// instruction that chooses between TrueReg and FalseReg based on the
517   /// condition code in Cond.
518   ///
519   /// When successful, also return the latency in cycles from TrueReg,
520   /// FalseReg, and Cond to the destination register. In most cases, a select
521   /// instruction will be 1 cycle, so CondCycles = TrueCycles = FalseCycles = 1
522   ///
523   /// Some x86 implementations have 2-cycle cmov instructions.
524   ///
525   /// @param MBB         Block where select instruction would be inserted.
526   /// @param Cond        Condition returned by AnalyzeBranch.
527   /// @param TrueReg     Virtual register to select when Cond is true.
528   /// @param FalseReg    Virtual register to select when Cond is false.
529   /// @param CondCycles  Latency from Cond+Branch to select output.
530   /// @param TrueCycles  Latency from TrueReg to select output.
531   /// @param FalseCycles Latency from FalseReg to select output.
532   virtual bool canInsertSelect(const MachineBasicBlock &MBB,
533                                ArrayRef<MachineOperand> Cond,
534                                unsigned TrueReg, unsigned FalseReg,
535                                int &CondCycles,
536                                int &TrueCycles, int &FalseCycles) const {
537     return false;
538   }
539
540   /// Insert a select instruction into MBB before I that will copy TrueReg to
541   /// DstReg when Cond is true, and FalseReg to DstReg when Cond is false.
542   ///
543   /// This function can only be called after canInsertSelect() returned true.
544   /// The condition in Cond comes from AnalyzeBranch, and it can be assumed
545   /// that the same flags or registers required by Cond are available at the
546   /// insertion point.
547   ///
548   /// @param MBB      Block where select instruction should be inserted.
549   /// @param I        Insertion point.
550   /// @param DL       Source location for debugging.
551   /// @param DstReg   Virtual register to be defined by select instruction.
552   /// @param Cond     Condition as computed by AnalyzeBranch.
553   /// @param TrueReg  Virtual register to copy when Cond is true.
554   /// @param FalseReg Virtual register to copy when Cons is false.
555   virtual void insertSelect(MachineBasicBlock &MBB,
556                             MachineBasicBlock::iterator I, DebugLoc DL,
557                             unsigned DstReg, ArrayRef<MachineOperand> Cond,
558                             unsigned TrueReg, unsigned FalseReg) const {
559     llvm_unreachable("Target didn't implement TargetInstrInfo::insertSelect!");
560   }
561
562   /// Analyze the given select instruction, returning true if
563   /// it cannot be understood. It is assumed that MI->isSelect() is true.
564   ///
565   /// When successful, return the controlling condition and the operands that
566   /// determine the true and false result values.
567   ///
568   ///   Result = SELECT Cond, TrueOp, FalseOp
569   ///
570   /// Some targets can optimize select instructions, for example by predicating
571   /// the instruction defining one of the operands. Such targets should set
572   /// Optimizable.
573   ///
574   /// @param         MI Select instruction to analyze.
575   /// @param Cond    Condition controlling the select.
576   /// @param TrueOp  Operand number of the value selected when Cond is true.
577   /// @param FalseOp Operand number of the value selected when Cond is false.
578   /// @param Optimizable Returned as true if MI is optimizable.
579   /// @returns False on success.
580   virtual bool analyzeSelect(const MachineInstr *MI,
581                              SmallVectorImpl<MachineOperand> &Cond,
582                              unsigned &TrueOp, unsigned &FalseOp,
583                              bool &Optimizable) const {
584     assert(MI && MI->getDesc().isSelect() && "MI must be a select instruction");
585     return true;
586   }
587
588   /// Given a select instruction that was understood by
589   /// analyzeSelect and returned Optimizable = true, attempt to optimize MI by
590   /// merging it with one of its operands. Returns NULL on failure.
591   ///
592   /// When successful, returns the new select instruction. The client is
593   /// responsible for deleting MI.
594   ///
595   /// If both sides of the select can be optimized, PreferFalse is used to pick
596   /// a side.
597   ///
598   /// @param MI          Optimizable select instruction.
599   /// @param NewMIs     Set that record all MIs in the basic block up to \p
600   /// MI. Has to be updated with any newly created MI or deleted ones.
601   /// @param PreferFalse Try to optimize FalseOp instead of TrueOp.
602   /// @returns Optimized instruction or NULL.
603   virtual MachineInstr *optimizeSelect(MachineInstr *MI,
604                                        SmallPtrSetImpl<MachineInstr *> &NewMIs,
605                                        bool PreferFalse = false) const {
606     // This function must be implemented if Optimizable is ever set.
607     llvm_unreachable("Target must implement TargetInstrInfo::optimizeSelect!");
608   }
609
610   /// Emit instructions to copy a pair of physical registers.
611   ///
612   /// This function should support copies within any legal register class as
613   /// well as any cross-class copies created during instruction selection.
614   ///
615   /// The source and destination registers may overlap, which may require a
616   /// careful implementation when multiple copy instructions are required for
617   /// large registers. See for example the ARM target.
618   virtual void copyPhysReg(MachineBasicBlock &MBB,
619                            MachineBasicBlock::iterator MI, DebugLoc DL,
620                            unsigned DestReg, unsigned SrcReg,
621                            bool KillSrc) const {
622     llvm_unreachable("Target didn't implement TargetInstrInfo::copyPhysReg!");
623   }
624
625   /// Store the specified register of the given register class to the specified
626   /// stack frame index. The store instruction is to be added to the given
627   /// machine basic block before the specified machine instruction. If isKill
628   /// is true, the register operand is the last use and must be marked kill.
629   virtual void storeRegToStackSlot(MachineBasicBlock &MBB,
630                                    MachineBasicBlock::iterator MI,
631                                    unsigned SrcReg, bool isKill, int FrameIndex,
632                                    const TargetRegisterClass *RC,
633                                    const TargetRegisterInfo *TRI) const {
634     llvm_unreachable("Target didn't implement "
635                      "TargetInstrInfo::storeRegToStackSlot!");
636   }
637
638   /// Load the specified register of the given register class from the specified
639   /// stack frame index. The load instruction is to be added to the given
640   /// machine basic block before the specified machine instruction.
641   virtual void loadRegFromStackSlot(MachineBasicBlock &MBB,
642                                     MachineBasicBlock::iterator MI,
643                                     unsigned DestReg, int FrameIndex,
644                                     const TargetRegisterClass *RC,
645                                     const TargetRegisterInfo *TRI) const {
646     llvm_unreachable("Target didn't implement "
647                      "TargetInstrInfo::loadRegFromStackSlot!");
648   }
649
650   /// This function is called for all pseudo instructions
651   /// that remain after register allocation. Many pseudo instructions are
652   /// created to help register allocation. This is the place to convert them
653   /// into real instructions. The target can edit MI in place, or it can insert
654   /// new instructions and erase MI. The function should return true if
655   /// anything was changed.
656   virtual bool expandPostRAPseudo(MachineBasicBlock::iterator MI) const {
657     return false;
658   }
659
660   /// Attempt to fold a load or store of the specified stack
661   /// slot into the specified machine instruction for the specified operand(s).
662   /// If this is possible, a new instruction is returned with the specified
663   /// operand folded, otherwise NULL is returned.
664   /// The new instruction is inserted before MI, and the client is responsible
665   /// for removing the old instruction.
666   MachineInstr *foldMemoryOperand(MachineBasicBlock::iterator MI,
667                                   ArrayRef<unsigned> Ops, int FrameIndex) const;
668
669   /// Same as the previous version except it allows folding of any load and
670   /// store from / to any address, not just from a specific stack slot.
671   MachineInstr *foldMemoryOperand(MachineBasicBlock::iterator MI,
672                                   ArrayRef<unsigned> Ops,
673                                   MachineInstr *LoadMI) const;
674
675   /// Return true when there is potentially a faster code sequence
676   /// for an instruction chain ending in \p Root. All potential patterns are
677   /// returned in the \p Pattern vector. Pattern should be sorted in priority
678   /// order since the pattern evaluator stops checking as soon as it finds a
679   /// faster sequence.
680   /// \param Root - Instruction that could be combined with one of its operands
681   /// \param Pattern - Vector of possible combination pattern
682   virtual bool hasPattern(
683       MachineInstr &Root,
684       SmallVectorImpl<MachineCombinerPattern::MC_PATTERN> &Pattern) const {
685     return false;
686   }
687
688   /// When hasPattern() finds a pattern this function generates the instructions
689   /// that could replace the original code sequence. The client has to decide
690   /// whether the actual replacement is beneficial or not.
691   /// \param Root - Instruction that could be combined with one of its operands
692   /// \param P - Combination pattern for Root
693   /// \param InsInstrs - Vector of new instructions that implement P
694   /// \param DelInstrs - Old instructions, including Root, that could be
695   /// replaced by InsInstr
696   /// \param InstrIdxForVirtReg - map of virtual register to instruction in
697   /// InsInstr that defines it
698   virtual void genAlternativeCodeSequence(
699       MachineInstr &Root, MachineCombinerPattern::MC_PATTERN P,
700       SmallVectorImpl<MachineInstr *> &InsInstrs,
701       SmallVectorImpl<MachineInstr *> &DelInstrs,
702       DenseMap<unsigned, unsigned> &InstrIdxForVirtReg) const {
703     return;
704   }
705
706   /// Return true when a target supports MachineCombiner.
707   virtual bool useMachineCombiner() const { return false; }
708
709 protected:
710   /// Target-dependent implementation for foldMemoryOperand.
711   /// Target-independent code in foldMemoryOperand will
712   /// take care of adding a MachineMemOperand to the newly created instruction.
713   /// The instruction and any auxiliary instructions necessary will be inserted
714   /// at InsertPt.
715   virtual MachineInstr *foldMemoryOperandImpl(
716       MachineFunction &MF, MachineInstr *MI, ArrayRef<unsigned> Ops,
717       MachineBasicBlock::iterator InsertPt, int FrameIndex) const {
718     return nullptr;
719   }
720
721   /// Target-dependent implementation for foldMemoryOperand.
722   /// Target-independent code in foldMemoryOperand will
723   /// take care of adding a MachineMemOperand to the newly created instruction.
724   /// The instruction and any auxiliary instructions necessary will be inserted
725   /// at InsertPt.
726   virtual MachineInstr *foldMemoryOperandImpl(
727       MachineFunction &MF, MachineInstr *MI, ArrayRef<unsigned> Ops,
728       MachineBasicBlock::iterator InsertPt, MachineInstr *LoadMI) const {
729     return nullptr;
730   }
731
732   /// \brief Target-dependent implementation of getRegSequenceInputs.
733   ///
734   /// \returns true if it is possible to build the equivalent
735   /// REG_SEQUENCE inputs with the pair \p MI, \p DefIdx. False otherwise.
736   ///
737   /// \pre MI.isRegSequenceLike().
738   ///
739   /// \see TargetInstrInfo::getRegSequenceInputs.
740   virtual bool getRegSequenceLikeInputs(
741       const MachineInstr &MI, unsigned DefIdx,
742       SmallVectorImpl<RegSubRegPairAndIdx> &InputRegs) const {
743     return false;
744   }
745
746   /// \brief Target-dependent implementation of getExtractSubregInputs.
747   ///
748   /// \returns true if it is possible to build the equivalent
749   /// EXTRACT_SUBREG inputs with the pair \p MI, \p DefIdx. False otherwise.
750   ///
751   /// \pre MI.isExtractSubregLike().
752   ///
753   /// \see TargetInstrInfo::getExtractSubregInputs.
754   virtual bool getExtractSubregLikeInputs(
755       const MachineInstr &MI, unsigned DefIdx,
756       RegSubRegPairAndIdx &InputReg) const {
757     return false;
758   }
759
760   /// \brief Target-dependent implementation of getInsertSubregInputs.
761   ///
762   /// \returns true if it is possible to build the equivalent
763   /// INSERT_SUBREG inputs with the pair \p MI, \p DefIdx. False otherwise.
764   ///
765   /// \pre MI.isInsertSubregLike().
766   ///
767   /// \see TargetInstrInfo::getInsertSubregInputs.
768   virtual bool
769   getInsertSubregLikeInputs(const MachineInstr &MI, unsigned DefIdx,
770                             RegSubRegPair &BaseReg,
771                             RegSubRegPairAndIdx &InsertedReg) const {
772     return false;
773   }
774
775 public:
776   /// Returns true for the specified load / store if folding is possible.
777   virtual bool canFoldMemoryOperand(const MachineInstr *MI,
778                                     ArrayRef<unsigned> Ops) const;
779
780   /// unfoldMemoryOperand - Separate a single instruction which folded a load or
781   /// a store or a load and a store into two or more instruction. If this is
782   /// possible, returns true as well as the new instructions by reference.
783   virtual bool unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
784                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
785                                  SmallVectorImpl<MachineInstr*> &NewMIs) const{
786     return false;
787   }
788
789   virtual bool unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
790                                    SmallVectorImpl<SDNode*> &NewNodes) const {
791     return false;
792   }
793
794   /// Returns the opcode of the would be new
795   /// instruction after load / store are unfolded from an instruction of the
796   /// specified opcode. It returns zero if the specified unfolding is not
797   /// possible. If LoadRegIndex is non-null, it is filled in with the operand
798   /// index of the operand which will hold the register holding the loaded
799   /// value.
800   virtual unsigned getOpcodeAfterMemoryUnfold(unsigned Opc,
801                                       bool UnfoldLoad, bool UnfoldStore,
802                                       unsigned *LoadRegIndex = nullptr) const {
803     return 0;
804   }
805
806   /// This is used by the pre-regalloc scheduler to determine if two loads are
807   /// loading from the same base address. It should only return true if the base
808   /// pointers are the same and the only differences between the two addresses
809   /// are the offset. It also returns the offsets by reference.
810   virtual bool areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
811                                     int64_t &Offset1, int64_t &Offset2) const {
812     return false;
813   }
814
815   /// This is a used by the pre-regalloc scheduler to determine (in conjunction
816   /// with areLoadsFromSameBasePtr) if two loads should be scheduled together.
817   /// On some targets if two loads are loading from
818   /// addresses in the same cache line, it's better if they are scheduled
819   /// together. This function takes two integers that represent the load offsets
820   /// from the common base address. It returns true if it decides it's desirable
821   /// to schedule the two loads together. "NumLoads" is the number of loads that
822   /// have already been scheduled after Load1.
823   virtual bool shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
824                                        int64_t Offset1, int64_t Offset2,
825                                        unsigned NumLoads) const {
826     return false;
827   }
828
829   /// Get the base register and byte offset of a load/store instr.
830   virtual bool getLdStBaseRegImmOfs(MachineInstr *LdSt,
831                                     unsigned &BaseReg, unsigned &Offset,
832                                     const TargetRegisterInfo *TRI) const {
833     return false;
834   }
835
836   virtual bool enableClusterLoads() const { return false; }
837
838   virtual bool shouldClusterLoads(MachineInstr *FirstLdSt,
839                                   MachineInstr *SecondLdSt,
840                                   unsigned NumLoads) const {
841     return false;
842   }
843
844   /// Can this target fuse the given instructions if they are scheduled
845   /// adjacent.
846   virtual bool shouldScheduleAdjacent(MachineInstr* First,
847                                       MachineInstr *Second) const {
848     return false;
849   }
850
851   /// Reverses the branch condition of the specified condition list,
852   /// returning false on success and true if it cannot be reversed.
853   virtual
854   bool ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
855     return true;
856   }
857
858   /// Insert a noop into the instruction stream at the specified point.
859   virtual void insertNoop(MachineBasicBlock &MBB,
860                           MachineBasicBlock::iterator MI) const;
861
862
863   /// Return the noop instruction to use for a noop.
864   virtual void getNoopForMachoTarget(MCInst &NopInst) const;
865
866
867   /// Returns true if the instruction is already predicated.
868   virtual bool isPredicated(const MachineInstr *MI) const {
869     return false;
870   }
871
872   /// Returns true if the instruction is a
873   /// terminator instruction that has not been predicated.
874   virtual bool isUnpredicatedTerminator(const MachineInstr *MI) const;
875
876   /// Convert the instruction into a predicated instruction.
877   /// It returns true if the operation was successful.
878   virtual
879   bool PredicateInstruction(MachineInstr *MI,
880                             ArrayRef<MachineOperand> Pred) const;
881
882   /// Returns true if the first specified predicate
883   /// subsumes the second, e.g. GE subsumes GT.
884   virtual
885   bool SubsumesPredicate(ArrayRef<MachineOperand> Pred1,
886                          ArrayRef<MachineOperand> Pred2) const {
887     return false;
888   }
889
890   /// If the specified instruction defines any predicate
891   /// or condition code register(s) used for predication, returns true as well
892   /// as the definition predicate(s) by reference.
893   virtual bool DefinesPredicate(MachineInstr *MI,
894                                 std::vector<MachineOperand> &Pred) const {
895     return false;
896   }
897
898   /// Return true if the specified instruction can be predicated.
899   /// By default, this returns true for every instruction with a
900   /// PredicateOperand.
901   virtual bool isPredicable(MachineInstr *MI) const {
902     return MI->getDesc().isPredicable();
903   }
904
905   /// Return true if it's safe to move a machine
906   /// instruction that defines the specified register class.
907   virtual bool isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
908     return true;
909   }
910
911   /// Test if the given instruction should be considered a scheduling boundary.
912   /// This primarily includes labels and terminators.
913   virtual bool isSchedulingBoundary(const MachineInstr *MI,
914                                     const MachineBasicBlock *MBB,
915                                     const MachineFunction &MF) const;
916
917   /// Measure the specified inline asm to determine an approximation of its
918   /// length.
919   virtual unsigned getInlineAsmLength(const char *Str,
920                                       const MCAsmInfo &MAI) const;
921
922   /// Allocate and return a hazard recognizer to use for this target when
923   /// scheduling the machine instructions before register allocation.
924   virtual ScheduleHazardRecognizer*
925   CreateTargetHazardRecognizer(const TargetSubtargetInfo *STI,
926                                const ScheduleDAG *DAG) const;
927
928   /// Allocate and return a hazard recognizer to use for this target when
929   /// scheduling the machine instructions before register allocation.
930   virtual ScheduleHazardRecognizer*
931   CreateTargetMIHazardRecognizer(const InstrItineraryData*,
932                                  const ScheduleDAG *DAG) const;
933
934   /// Allocate and return a hazard recognizer to use for this target when
935   /// scheduling the machine instructions after register allocation.
936   virtual ScheduleHazardRecognizer*
937   CreateTargetPostRAHazardRecognizer(const InstrItineraryData*,
938                                      const ScheduleDAG *DAG) const;
939
940   /// Provide a global flag for disabling the PreRA hazard recognizer that
941   /// targets may choose to honor.
942   bool usePreRAHazardRecognizer() const;
943
944   /// For a comparison instruction, return the source registers
945   /// in SrcReg and SrcReg2 if having two register operands, and the value it
946   /// compares against in CmpValue. Return true if the comparison instruction
947   /// can be analyzed.
948   virtual bool analyzeCompare(const MachineInstr *MI,
949                               unsigned &SrcReg, unsigned &SrcReg2,
950                               int &Mask, int &Value) const {
951     return false;
952   }
953
954   /// See if the comparison instruction can be converted
955   /// into something more efficient. E.g., on ARM most instructions can set the
956   /// flags register, obviating the need for a separate CMP.
957   virtual bool optimizeCompareInstr(MachineInstr *CmpInstr,
958                                     unsigned SrcReg, unsigned SrcReg2,
959                                     int Mask, int Value,
960                                     const MachineRegisterInfo *MRI) const {
961     return false;
962   }
963   virtual bool optimizeCondBranch(MachineInstr *MI) const { return false; }
964
965   /// Try to remove the load by folding it to a register operand at the use.
966   /// We fold the load instructions if and only if the
967   /// def and use are in the same BB. We only look at one load and see
968   /// whether it can be folded into MI. FoldAsLoadDefReg is the virtual register
969   /// defined by the load we are trying to fold. DefMI returns the machine
970   /// instruction that defines FoldAsLoadDefReg, and the function returns
971   /// the machine instruction generated due to folding.
972   virtual MachineInstr* optimizeLoadInstr(MachineInstr *MI,
973                         const MachineRegisterInfo *MRI,
974                         unsigned &FoldAsLoadDefReg,
975                         MachineInstr *&DefMI) const {
976     return nullptr;
977   }
978
979   /// 'Reg' is known to be defined by a move immediate instruction,
980   /// try to fold the immediate into the use instruction.
981   /// If MRI->hasOneNonDBGUse(Reg) is true, and this function returns true,
982   /// then the caller may assume that DefMI has been erased from its parent
983   /// block. The caller may assume that it will not be erased by this
984   /// function otherwise.
985   virtual bool FoldImmediate(MachineInstr *UseMI, MachineInstr *DefMI,
986                              unsigned Reg, MachineRegisterInfo *MRI) const {
987     return false;
988   }
989
990   /// Return the number of u-operations the given machine
991   /// instruction will be decoded to on the target cpu. The itinerary's
992   /// IssueWidth is the number of microops that can be dispatched each
993   /// cycle. An instruction with zero microops takes no dispatch resources.
994   virtual unsigned getNumMicroOps(const InstrItineraryData *ItinData,
995                                   const MachineInstr *MI) const;
996
997   /// Return true for pseudo instructions that don't consume any
998   /// machine resources in their current form. These are common cases that the
999   /// scheduler should consider free, rather than conservatively handling them
1000   /// as instructions with no itinerary.
1001   bool isZeroCost(unsigned Opcode) const {
1002     return Opcode <= TargetOpcode::COPY;
1003   }
1004
1005   virtual int getOperandLatency(const InstrItineraryData *ItinData,
1006                                 SDNode *DefNode, unsigned DefIdx,
1007                                 SDNode *UseNode, unsigned UseIdx) const;
1008
1009   /// Compute and return the use operand latency of a given pair of def and use.
1010   /// In most cases, the static scheduling itinerary was enough to determine the
1011   /// operand latency. But it may not be possible for instructions with variable
1012   /// number of defs / uses.
1013   ///
1014   /// This is a raw interface to the itinerary that may be directly overridden
1015   /// by a target. Use computeOperandLatency to get the best estimate of
1016   /// latency.
1017   virtual int getOperandLatency(const InstrItineraryData *ItinData,
1018                                 const MachineInstr *DefMI, unsigned DefIdx,
1019                                 const MachineInstr *UseMI,
1020                                 unsigned UseIdx) const;
1021
1022   /// Compute and return the latency of the given data
1023   /// dependent def and use when the operand indices are already known.
1024   unsigned computeOperandLatency(const InstrItineraryData *ItinData,
1025                                  const MachineInstr *DefMI, unsigned DefIdx,
1026                                  const MachineInstr *UseMI, unsigned UseIdx)
1027     const;
1028
1029   /// Compute the instruction latency of a given instruction.
1030   /// If the instruction has higher cost when predicated, it's returned via
1031   /// PredCost.
1032   virtual unsigned getInstrLatency(const InstrItineraryData *ItinData,
1033                                    const MachineInstr *MI,
1034                                    unsigned *PredCost = nullptr) const;
1035
1036   virtual unsigned getPredicationCost(const MachineInstr *MI) const;
1037
1038   virtual int getInstrLatency(const InstrItineraryData *ItinData,
1039                               SDNode *Node) const;
1040
1041   /// Return the default expected latency for a def based on it's opcode.
1042   unsigned defaultDefLatency(const MCSchedModel &SchedModel,
1043                              const MachineInstr *DefMI) const;
1044
1045   int computeDefOperandLatency(const InstrItineraryData *ItinData,
1046                                const MachineInstr *DefMI) const;
1047
1048   /// Return true if this opcode has high latency to its result.
1049   virtual bool isHighLatencyDef(int opc) const { return false; }
1050
1051   /// Compute operand latency between a def of 'Reg'
1052   /// and a use in the current loop. Return true if the target considered
1053   /// it 'high'. This is used by optimization passes such as machine LICM to
1054   /// determine whether it makes sense to hoist an instruction out even in a
1055   /// high register pressure situation.
1056   virtual
1057   bool hasHighOperandLatency(const InstrItineraryData *ItinData,
1058                              const MachineRegisterInfo *MRI,
1059                              const MachineInstr *DefMI, unsigned DefIdx,
1060                              const MachineInstr *UseMI, unsigned UseIdx) const {
1061     return false;
1062   }
1063
1064   /// Compute operand latency of a def of 'Reg'. Return true
1065   /// if the target considered it 'low'.
1066   virtual
1067   bool hasLowDefLatency(const InstrItineraryData *ItinData,
1068                         const MachineInstr *DefMI, unsigned DefIdx) const;
1069
1070   /// Perform target-specific instruction verification.
1071   virtual
1072   bool verifyInstruction(const MachineInstr *MI, StringRef &ErrInfo) const {
1073     return true;
1074   }
1075
1076   /// Return the current execution domain and bit mask of
1077   /// possible domains for instruction.
1078   ///
1079   /// Some micro-architectures have multiple execution domains, and multiple
1080   /// opcodes that perform the same operation in different domains.  For
1081   /// example, the x86 architecture provides the por, orps, and orpd
1082   /// instructions that all do the same thing.  There is a latency penalty if a
1083   /// register is written in one domain and read in another.
1084   ///
1085   /// This function returns a pair (domain, mask) containing the execution
1086   /// domain of MI, and a bit mask of possible domains.  The setExecutionDomain
1087   /// function can be used to change the opcode to one of the domains in the
1088   /// bit mask.  Instructions whose execution domain can't be changed should
1089   /// return a 0 mask.
1090   ///
1091   /// The execution domain numbers don't have any special meaning except domain
1092   /// 0 is used for instructions that are not associated with any interesting
1093   /// execution domain.
1094   ///
1095   virtual std::pair<uint16_t, uint16_t>
1096   getExecutionDomain(const MachineInstr *MI) const {
1097     return std::make_pair(0, 0);
1098   }
1099
1100   /// Change the opcode of MI to execute in Domain.
1101   ///
1102   /// The bit (1 << Domain) must be set in the mask returned from
1103   /// getExecutionDomain(MI).
1104   virtual void setExecutionDomain(MachineInstr *MI, unsigned Domain) const {}
1105
1106
1107   /// Returns the preferred minimum clearance
1108   /// before an instruction with an unwanted partial register update.
1109   ///
1110   /// Some instructions only write part of a register, and implicitly need to
1111   /// read the other parts of the register.  This may cause unwanted stalls
1112   /// preventing otherwise unrelated instructions from executing in parallel in
1113   /// an out-of-order CPU.
1114   ///
1115   /// For example, the x86 instruction cvtsi2ss writes its result to bits
1116   /// [31:0] of the destination xmm register. Bits [127:32] are unaffected, so
1117   /// the instruction needs to wait for the old value of the register to become
1118   /// available:
1119   ///
1120   ///   addps %xmm1, %xmm0
1121   ///   movaps %xmm0, (%rax)
1122   ///   cvtsi2ss %rbx, %xmm0
1123   ///
1124   /// In the code above, the cvtsi2ss instruction needs to wait for the addps
1125   /// instruction before it can issue, even though the high bits of %xmm0
1126   /// probably aren't needed.
1127   ///
1128   /// This hook returns the preferred clearance before MI, measured in
1129   /// instructions.  Other defs of MI's operand OpNum are avoided in the last N
1130   /// instructions before MI.  It should only return a positive value for
1131   /// unwanted dependencies.  If the old bits of the defined register have
1132   /// useful values, or if MI is determined to otherwise read the dependency,
1133   /// the hook should return 0.
1134   ///
1135   /// The unwanted dependency may be handled by:
1136   ///
1137   /// 1. Allocating the same register for an MI def and use.  That makes the
1138   ///    unwanted dependency identical to a required dependency.
1139   ///
1140   /// 2. Allocating a register for the def that has no defs in the previous N
1141   ///    instructions.
1142   ///
1143   /// 3. Calling breakPartialRegDependency() with the same arguments.  This
1144   ///    allows the target to insert a dependency breaking instruction.
1145   ///
1146   virtual unsigned
1147   getPartialRegUpdateClearance(const MachineInstr *MI, unsigned OpNum,
1148                                const TargetRegisterInfo *TRI) const {
1149     // The default implementation returns 0 for no partial register dependency.
1150     return 0;
1151   }
1152
1153   /// \brief Return the minimum clearance before an instruction that reads an
1154   /// unused register.
1155   ///
1156   /// For example, AVX instructions may copy part of a register operand into
1157   /// the unused high bits of the destination register.
1158   ///
1159   /// vcvtsi2sdq %rax, %xmm0<undef>, %xmm14
1160   ///
1161   /// In the code above, vcvtsi2sdq copies %xmm0[127:64] into %xmm14 creating a
1162   /// false dependence on any previous write to %xmm0.
1163   ///
1164   /// This hook works similarly to getPartialRegUpdateClearance, except that it
1165   /// does not take an operand index. Instead sets \p OpNum to the index of the
1166   /// unused register.
1167   virtual unsigned getUndefRegClearance(const MachineInstr *MI, unsigned &OpNum,
1168                                         const TargetRegisterInfo *TRI) const {
1169     // The default implementation returns 0 for no undef register dependency.
1170     return 0;
1171   }
1172
1173   /// Insert a dependency-breaking instruction
1174   /// before MI to eliminate an unwanted dependency on OpNum.
1175   ///
1176   /// If it wasn't possible to avoid a def in the last N instructions before MI
1177   /// (see getPartialRegUpdateClearance), this hook will be called to break the
1178   /// unwanted dependency.
1179   ///
1180   /// On x86, an xorps instruction can be used as a dependency breaker:
1181   ///
1182   ///   addps %xmm1, %xmm0
1183   ///   movaps %xmm0, (%rax)
1184   ///   xorps %xmm0, %xmm0
1185   ///   cvtsi2ss %rbx, %xmm0
1186   ///
1187   /// An <imp-kill> operand should be added to MI if an instruction was
1188   /// inserted.  This ties the instructions together in the post-ra scheduler.
1189   ///
1190   virtual void
1191   breakPartialRegDependency(MachineBasicBlock::iterator MI, unsigned OpNum,
1192                             const TargetRegisterInfo *TRI) const {}
1193
1194   /// Create machine specific model for scheduling.
1195   virtual DFAPacketizer *
1196   CreateTargetScheduleState(const TargetSubtargetInfo &) const {
1197     return nullptr;
1198   }
1199
1200   // Sometimes, it is possible for the target
1201   // to tell, even without aliasing information, that two MIs access different
1202   // memory addresses. This function returns true if two MIs access different
1203   // memory addresses and false otherwise.
1204   virtual bool
1205   areMemAccessesTriviallyDisjoint(MachineInstr *MIa, MachineInstr *MIb,
1206                                   AliasAnalysis *AA = nullptr) const {
1207     assert(MIa && (MIa->mayLoad() || MIa->mayStore()) &&
1208            "MIa must load from or modify a memory location");
1209     assert(MIb && (MIb->mayLoad() || MIb->mayStore()) &&
1210            "MIb must load from or modify a memory location");
1211     return false;
1212   }
1213
1214   /// \brief Return the value to use for the MachineCSE's LookAheadLimit,
1215   /// which is a heuristic used for CSE'ing phys reg defs.
1216   virtual unsigned getMachineCSELookAheadLimit () const {
1217     // The default lookahead is small to prevent unprofitable quadratic
1218     // behavior.
1219     return 5;
1220   }
1221
1222 private:
1223   unsigned CallFrameSetupOpcode, CallFrameDestroyOpcode;
1224 };
1225
1226 } // End llvm namespace
1227
1228 #endif