sort by alpha.
[oota-llvm.git] / CREDITS.TXT
1 This file is a partial list of people who have contributed to the LLVM
2 project.  If you have contributed a patch or made some other contribution to
3 LLVM, please submit a patch to this file to add yourself, and it will be
4 done!
5
6 The list is sorted by surname and formatted to allow easy grepping and
7 beautification by scripts.  The fields are: name (N), email (E), web-address
8 (W), PGP key ID and fingerprint (P), description (D), and snail-mail address
9 (S).
10
11
12 N: Vikram Adve
13 E: vadve@cs.uiuc.edu
14 W: http://www.cs.uiuc.edu/~vadve/
15 D: The Sparc64 backend, provider of much wisdom, and motivator for LLVM
16
17 N: Owen Anderson
18 E: resistor@mac.com
19 D: LCSSA pass and related LoopUnswitch work
20 D: GVNPRE pass, TargetData refactoring, random improvements
21
22 N: Henrik Bach
23 D: MingW Win32 API portability layer
24
25 N: Nate Begeman
26 E: natebegeman@mac.com
27 D: PowerPC backend developer
28 D: Target-independent code generator and analysis improvements
29
30 N: Daniel Berlin
31 E: dberlin@dberlin.org
32 D: ET-Forest implementation.
33 D: Sparse bitmap
34
35 N: David Blaikie
36 E: dblaikie@gmail.com
37 D: General bug fixing/fit & finish, mostly in Clang
38
39 N: Neil Booth
40 E: neil@daikokuya.co.uk
41 D: APFloat implementation.
42
43 N: Misha Brukman
44 E: brukman+llvm@uiuc.edu
45 W: http://misha.brukman.net
46 D: Portions of X86 and Sparc JIT compilers, PowerPC backend
47 D: Incremental bitcode loader
48
49 N: Cameron Buschardt
50 E: buschard@uiuc.edu
51 D: The `mem2reg' pass - promotes values stored in memory to registers
52
53 N: Chandler Carruth
54 E: chandlerc@gmail.com
55 D: LinkTimeOptimizer for Linux, via binutils integration, and C API
56
57 N: Casey Carter
58 E: ccarter@uiuc.edu
59 D: Fixes to the Reassociation pass, various improvement patches
60
61 N: Evan Cheng
62 E: evan.cheng@apple.com
63 D: ARM and X86 backends
64 D: Instruction scheduler improvements
65 D: Register allocator improvements
66 D: Loop optimizer improvements
67 D: Target-independent code generator improvements
68
69 N: Dan Villiom Podlaski Christiansen
70 E: danchr@gmail.com
71 E: danchr@cs.au.dk
72 W: http://villiom.dk
73 D: LLVM Makefile improvements
74 D: Clang diagnostic & driver tweaks
75 S: Aarhus, Denmark
76
77 N: Jeff Cohen
78 E: jeffc@jolt-lang.org
79 W: http://jolt-lang.org
80 D: Native Win32 API portability layer
81
82 N: John T. Criswell
83 E: criswell@uiuc.edu
84 D: Original Autoconf support, documentation improvements, bug fixes
85
86 N: Stefanus Du Toit
87 E: stefanus.dutoit@rapidmind.com
88 D: Bug fixes and minor improvements
89
90 N: Rafael Avila de Espindola
91 E: rafael.espindola@gmail.com
92 D: The ARM backend
93
94 N: Alkis Evlogimenos
95 E: alkis@evlogimenos.com
96 D: Linear scan register allocator, many codegen improvements, Java frontend
97
98 N: Hal Finkel
99 E: hfinkel@anl.gov
100 D: Basic-block autovectorization, PowerPC backend improvements
101
102 N: Ryan Flynn
103 E: pizza@parseerror.com
104 D: Miscellaneous bug fixes
105
106 N: Brian Gaeke
107 E: gaeke@uiuc.edu
108 W: http://www.students.uiuc.edu/~gaeke/
109 D: Portions of X86 static and JIT compilers; initial SparcV8 backend
110 D: Dynamic trace optimizer
111 D: FreeBSD/X86 compatibility fixes, the llvm-nm tool
112
113 N: Nicolas Geoffray
114 E: nicolas.geoffray@lip6.fr
115 W: http://www-src.lip6.fr/homepages/Nicolas.Geoffray/
116 D: PPC backend fixes for Linux
117
118 N: Louis Gerbarg
119 D: Portions of the PowerPC backend
120
121 N: Saem Ghani
122 E: saemghani@gmail.com
123 D: Callgraph class cleanups
124
125 N: Mikhail Glushenkov
126 E: foldr@codedgers.com
127 D: Author of llvmc2
128
129 N: Dan Gohman
130 E: gohman@apple.com
131 D: Miscellaneous bug fixes
132
133 N: David Goodwin
134 E: david@goodwinz.net
135 D: Thumb-2 code generator
136
137 N: David Greene
138 E: greened@obbligato.org
139 D: Miscellaneous bug fixes
140 D: Register allocation refactoring
141
142 N: Gabor Greif
143 E: ggreif@gmail.com
144 D: Improvements for space efficiency
145
146 N: James Grosbach
147 E: grosbach@apple.com
148 D: SjLj exception handling support
149 D: General fixes and improvements for the ARM back-end
150 D: MCJIT
151 D: ARM integrated assembler and assembly parser
152
153 N: Lang Hames
154 E: lhames@gmail.com
155 D: PBQP-based register allocator
156
157 N: Gordon Henriksen
158 E: gordonhenriksen@mac.com
159 D: Pluggable GC support
160 D: C interface
161 D: Ocaml bindings
162
163 N: Raul Fernandes Herbster
164 E: raul@dsc.ufcg.edu.br
165 D: JIT support for ARM
166
167 N: Paolo Invernizzi
168 E: arathorn@fastwebnet.it
169 D: Visual C++ compatibility fixes
170
171 N: Patrick Jenkins
172 E: patjenk@wam.umd.edu
173 D: Nightly Tester
174
175 N: Dale Johannesen
176 E: dalej@apple.com
177 D: ARM constant islands improvements
178 D: Tail merging improvements
179 D: Rewrite X87 back end
180 D: Use APFloat for floating point constants widely throughout compiler
181 D: Implement X87 long double
182
183 N: Brad Jones
184 E: kungfoomaster@nondot.org
185 D: Support for packed types
186
187 N: Rod Kay
188 E: rkay@auroraux.org
189 D: Author of LLVM Ada bindings
190
191 N: Eric Kidd
192 W: http://randomhacks.net/
193 D: llvm-config script
194
195 N: Anton Korobeynikov
196 E: asl@math.spbu.ru
197 D: Mingw32 fixes, cross-compiling support, stdcall/fastcall calling conv.
198 D: x86/linux PIC codegen, aliases, regparm/visibility attributes
199 D: Switch lowering refactoring
200
201 N: Sumant Kowshik
202 E: kowshik@uiuc.edu
203 D: Author of the original C backend
204
205 N: Benjamin Kramer
206 E: benny.kra@gmail.com
207 D: Miscellaneous bug fixes
208
209 N: Christopher Lamb
210 E: christopher.lamb@gmail.com
211 D: aligned load/store support, parts of noalias and restrict support
212 D: vreg subreg infrastructure, X86 codegen improvements based on subregs
213 D: address spaces
214
215 N: Jim Laskey
216 E: jlaskey@apple.com
217 D: Improvements to the PPC backend, instruction scheduling
218 D: Debug and Dwarf implementation
219 D: Auto upgrade mangler
220 D: llvm-gcc4 svn wrangler
221
222 N: Chris Lattner
223 E: sabre@nondot.org
224 W: http://nondot.org/~sabre/
225 D: Primary architect of LLVM
226
227 N: Tanya Lattner (Tanya Brethour)
228 E: tonic@nondot.org
229 W: http://nondot.org/~tonic/
230 D: The initial llvm-ar tool, converted regression testsuite to dejagnu
231 D: Modulo scheduling in the SparcV9 backend
232 D: Release manager (1.7+)
233
234 N: Andrew Lenharth
235 E: alenhar2@cs.uiuc.edu
236 W: http://www.lenharth.org/~andrewl/
237 D: Alpha backend
238 D: Sampling based profiling
239
240 N: Nick Lewycky
241 E: nicholas@mxc.ca
242 D: PredicateSimplifier pass
243
244 N: Bruno Cardoso Lopes
245 E: bruno.cardoso@gmail.com
246 W: http://www.brunocardoso.org
247 D: The Mips backend
248
249 N: Duraid Madina
250 E: duraid@octopus.com.au
251 W: http://kinoko.c.u-tokyo.ac.jp/~duraid/
252 D: IA64 backend, BigBlock register allocator
253
254 N: John McCall
255 E: rjmccall@apple.com
256 D: Clang semantic analysis and IR generation
257
258 N: Michael McCracken
259 E: michael.mccracken@gmail.com
260 D: Line number support for llvmgcc
261
262 N: Vladimir Merzliakov
263 E: wanderer@rsu.ru
264 D: Test suite fixes for FreeBSD
265
266 N: Scott Michel
267 E: scottm@aero.org
268 D: Added STI Cell SPU backend.
269
270 N: Takumi Nakamura
271 E: geek4civic@gmail.com
272 E: chapuni@hf.rim.or.jp
273 D: Cygwin and MinGW support.
274 D: Win32 tweaks.
275 S: Yokohama, Japan
276
277 N: Edward O'Callaghan
278 E: eocallaghan@auroraux.org
279 W: http://www.auroraux.org
280 D: Add Clang support with various other improvements to utils/NewNightlyTest.pl
281 D: Fix and maintain Solaris & AuroraUX support for llvm, various build warnings
282 D: and error clean ups.
283
284 N: Morten Ofstad
285 E: morten@hue.no
286 D: Visual C++ compatibility fixes
287
288 N: Jakob Stoklund Olesen
289 E: stoklund@2pi.dk
290 D: Machine code verifier
291 D: Blackfin backend
292 D: Fast register allocator
293 D: Greedy register allocator
294
295 N: Richard Osborne
296 E: richard@xmos.com
297 D: XCore backend
298
299 N: Devang Patel
300 E: dpatel@apple.com
301 D: LTO tool, PassManager rewrite, Loop Pass Manager, Loop Rotate
302 D: GCC PCH Integration (llvm-gcc), llvm-gcc improvements
303 D: Optimizer improvements, Loop Index Split
304
305 N: Sandeep Patel
306 E: deeppatel1987@gmail.com
307 D: ARM calling conventions rewrite, hard float support
308
309 N: Wesley Peck
310 E: peckw@wesleypeck.com
311 W: http://wesleypeck.com/
312 D: MicroBlaze backend
313
314 N: Francois Pichet
315 E: pichet2000@gmail.com
316 D: MSVC support
317
318 N: Vladimir Prus
319 W: http://vladimir_prus.blogspot.com
320 E: ghost@cs.msu.su
321 D: Made inst_iterator behave like a proper iterator, LowerConstantExprs pass
322
323 N: Xerxes Ranby
324 E: xerxes@zafena.se
325 D: Cmake dependency chain and various bug fixes
326
327 N: Chad Rosier
328 E: mcrosier@apple.com
329 D: ARM fast-isel improvements
330 D: Performance monitoring
331
332 N: Nadav Rotem
333 E: nadav.rotem@intel.com
334 D: Vector code generation improvements.
335
336 N: Roman Samoilov
337 E: roman@codedgers.com
338 D: MSIL backend
339
340 N: Duncan Sands
341 E: baldrick@free.fr
342 D: Ada support in llvm-gcc
343 D: Dragonegg plugin
344 D: Exception handling improvements
345 D: Type legalizer rewrite
346
347 N: Ruchira Sasanka
348 E: sasanka@uiuc.edu
349 D: Graph coloring register allocator for the Sparc64 backend
350
351 N: Arnold Schwaighofer
352 E: arnold.schwaighofer@gmail.com
353 D: Tail call optimization for the x86 backend
354
355 N: Shantonu Sen
356 E: ssen@apple.com
357 D: Miscellaneous bug fixes
358
359 N: Anand Shukla
360 E: ashukla@cs.uiuc.edu
361 D: The `paths' pass
362
363 N: Michael J. Spencer
364 E: bigcheesegs@gmail.com
365 D: Shepherding Windows COFF support into MC.
366 D: Lots of Windows stuff.
367
368 N: Reid Spencer
369 E: rspencer@reidspencer.com
370 W: http://reidspencer.com/
371 D: Lots of stuff, see: http://wiki.llvm.org/index.php/User:Reid
372
373 N: Edwin Torok
374 E: edwintorok@gmail.com
375 D: Miscellaneous bug fixes
376
377 N: Adam Treat
378 E: manyoso@yahoo.com
379 D: C++ bugs filed, and C++ front-end bug fixes.
380
381 N: Lauro Ramos Venancio
382 E: lauro.venancio@indt.org.br
383 D: ARM backend improvements
384 D: Thread Local Storage implementation
385
386 N: Bill Wendling
387 E: wendling@apple.com
388 D: Exception handling
389 D: Bunches of stuff
390
391 N: Bob Wilson
392 E: bob.wilson@acm.org
393 D: Advanced SIMD (NEON) support in the ARM backend