349338ed01cd8cb5016b732de2708d021f6097b6
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / rockchip / rockchip_drm_vop.h
1 /*
2  * Copyright (C) Fuzhou Rockchip Electronics Co.Ltd
3  * Author:Mark Yao <mark.yao@rock-chips.com>
4  *
5  * This software is licensed under the terms of the GNU General Public
6  * License version 2, as published by the Free Software Foundation, and
7  * may be copied, distributed, and modified under those terms.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  */
14
15 #ifndef _ROCKCHIP_DRM_VOP_H
16 #define _ROCKCHIP_DRM_VOP_H
17
18 /*
19  * major: IP major vertion, used for IP structure
20  * minor: big feature change under same structure
21  */
22 #define VOP_VERSION(major, minor)       ((major) << 8 | (minor))
23 #define VOP_MAJOR(version)      ((version) >> 8)
24 #define VOP_MINOR(version)      ((version) & 0xff)
25
26 #define AFBDC_FMT_RGB565        0x0
27 #define AFBDC_FMT_U8U8U8U8      0x5
28 #define AFBDC_FMT_U8U8U8        0x4
29
30 enum vop_csc_format {
31         CSC_BT601,
32         CSC_BT709,
33         CSC_BT2020,
34 };
35
36 enum vop_csc_mode {
37         CSC_RGB,
38         CSC_YUV,
39 };
40
41 enum vop_data_format {
42         VOP_FMT_ARGB8888 = 0,
43         VOP_FMT_RGB888,
44         VOP_FMT_RGB565,
45         VOP_FMT_YUV420SP = 4,
46         VOP_FMT_YUV422SP,
47         VOP_FMT_YUV444SP,
48 };
49
50 struct vop_reg_data {
51         uint32_t offset;
52         uint32_t value;
53 };
54
55 struct vop_reg {
56         uint32_t mask;
57         uint32_t offset:12;
58         uint32_t shift:5;
59         uint32_t begin_minor:4;
60         uint32_t end_minor:4;
61         uint32_t major:3;
62         uint32_t write_mask:1;
63 };
64
65 struct vop_csc {
66         struct vop_reg y2r_en;
67         struct vop_reg r2r_en;
68         struct vop_reg r2y_en;
69
70         uint32_t y2r_offset;
71         uint32_t r2r_offset;
72         uint32_t r2y_offset;
73 };
74
75 struct vop_ctrl {
76         struct vop_reg standby;
77         struct vop_reg htotal_pw;
78         struct vop_reg hact_st_end;
79         struct vop_reg vtotal_pw;
80         struct vop_reg vact_st_end;
81         struct vop_reg vact_st_end_f1;
82         struct vop_reg vs_st_end_f1;
83         struct vop_reg hpost_st_end;
84         struct vop_reg vpost_st_end;
85         struct vop_reg vpost_st_end_f1;
86         struct vop_reg dsp_interlace;
87         struct vop_reg global_regdone_en;
88         struct vop_reg auto_gate_en;
89         struct vop_reg post_lb_mode;
90         struct vop_reg dsp_layer_sel;
91         struct vop_reg overlay_mode;
92         struct vop_reg core_dclk_div;
93         struct vop_reg p2i_en;
94         struct vop_reg rgb_en;
95         struct vop_reg edp_en;
96         struct vop_reg hdmi_en;
97         struct vop_reg mipi_en;
98         struct vop_reg pin_pol;
99         struct vop_reg rgb_pin_pol;
100         struct vop_reg hdmi_pin_pol;
101         struct vop_reg edp_pin_pol;
102         struct vop_reg mipi_pin_pol;
103
104         struct vop_reg dither_up;
105         struct vop_reg dither_down;
106
107         struct vop_reg dsp_data_swap;
108         struct vop_reg dsp_ccir656_avg;
109         struct vop_reg dsp_black;
110         struct vop_reg dsp_blank;
111         struct vop_reg dsp_outzero;
112         struct vop_reg dsp_lut_en;
113
114         struct vop_reg out_mode;
115
116         struct vop_reg xmirror;
117         struct vop_reg ymirror;
118         struct vop_reg dsp_background;
119
120         /* AFBDC */
121         struct vop_reg afbdc_en;
122         struct vop_reg afbdc_sel;
123         struct vop_reg afbdc_format;
124         struct vop_reg afbdc_hreg_block_split;
125         struct vop_reg afbdc_pic_size;
126         struct vop_reg afbdc_hdr_ptr;
127         struct vop_reg afbdc_rstn;
128
129         struct vop_reg cfg_done;
130 };
131
132 struct vop_intr {
133         const int *intrs;
134         uint32_t nintrs;
135         struct vop_reg line_flag_num;
136         struct vop_reg enable;
137         struct vop_reg clear;
138         struct vop_reg status;
139 };
140
141 struct vop_scl_extension {
142         struct vop_reg cbcr_vsd_mode;
143         struct vop_reg cbcr_vsu_mode;
144         struct vop_reg cbcr_hsd_mode;
145         struct vop_reg cbcr_ver_scl_mode;
146         struct vop_reg cbcr_hor_scl_mode;
147         struct vop_reg yrgb_vsd_mode;
148         struct vop_reg yrgb_vsu_mode;
149         struct vop_reg yrgb_hsd_mode;
150         struct vop_reg yrgb_ver_scl_mode;
151         struct vop_reg yrgb_hor_scl_mode;
152         struct vop_reg line_load_mode;
153         struct vop_reg cbcr_axi_gather_num;
154         struct vop_reg yrgb_axi_gather_num;
155         struct vop_reg vsd_cbcr_gt2;
156         struct vop_reg vsd_cbcr_gt4;
157         struct vop_reg vsd_yrgb_gt2;
158         struct vop_reg vsd_yrgb_gt4;
159         struct vop_reg bic_coe_sel;
160         struct vop_reg cbcr_axi_gather_en;
161         struct vop_reg yrgb_axi_gather_en;
162         struct vop_reg lb_mode;
163 };
164
165 struct vop_scl_regs {
166         const struct vop_scl_extension *ext;
167
168         struct vop_reg scale_yrgb_x;
169         struct vop_reg scale_yrgb_y;
170         struct vop_reg scale_cbcr_x;
171         struct vop_reg scale_cbcr_y;
172 };
173
174 struct vop_csc_table {
175         const uint32_t *y2r_bt601;
176         const uint32_t *y2r_bt601_12_235;
177         const uint32_t *y2r_bt601_10bit;
178         const uint32_t *y2r_bt601_10bit_12_235;
179         const uint32_t *r2y_bt601;
180         const uint32_t *r2y_bt601_12_235;
181         const uint32_t *r2y_bt601_10bit;
182         const uint32_t *r2y_bt601_10bit_12_235;
183
184         const uint32_t *y2r_bt709;
185         const uint32_t *y2r_bt709_10bit;
186         const uint32_t *r2y_bt709;
187         const uint32_t *r2y_bt709_10bit;
188
189         const uint32_t *y2r_bt2020;
190         const uint32_t *r2y_bt2020;
191
192         const uint32_t *r2r_bt709_to_bt2020;
193         const uint32_t *r2r_bt2020_to_bt709;
194 };
195
196 enum {
197         VOP_CSC_Y2R_BT601,
198         VOP_CSC_Y2R_BT709,
199         VOP_CSC_Y2R_BT2020,
200         VOP_CSC_R2Y_BT601,
201         VOP_CSC_R2Y_BT709,
202         VOP_CSC_R2Y_BT2020,
203         VOP_CSC_R2R_BT2020_TO_BT709,
204         VOP_CSC_R2R_BT709_TO_2020,
205 };
206
207 struct vop_win_phy {
208         const struct vop_scl_regs *scl;
209         const uint32_t *data_formats;
210         uint32_t nformats;
211
212         struct vop_reg gate;
213         struct vop_reg enable;
214         struct vop_reg format;
215         struct vop_reg xmirror;
216         struct vop_reg ymirror;
217         struct vop_reg rb_swap;
218         struct vop_reg act_info;
219         struct vop_reg dsp_info;
220         struct vop_reg dsp_st;
221         struct vop_reg yrgb_mst;
222         struct vop_reg uv_mst;
223         struct vop_reg yrgb_vir;
224         struct vop_reg uv_vir;
225
226         struct vop_reg dst_alpha_ctl;
227         struct vop_reg src_alpha_ctl;
228         struct vop_reg alpha_mode;
229         struct vop_reg alpha_en;
230         struct vop_reg key_color;
231         struct vop_reg key_en;
232 };
233
234 struct vop_win_data {
235         uint32_t base;
236         enum drm_plane_type type;
237         const struct vop_win_phy *phy;
238         const struct vop_win_phy **area;
239         const struct vop_csc *csc;
240         unsigned int area_size;
241 };
242
243 #define VOP_FEATURE_OUTPUT_10BIT        BIT(0)
244 #define VOP_FEATURE_AFBDC               BIT(1)
245
246 struct vop_data {
247         const struct vop_reg_data *init_table;
248         unsigned int table_size;
249         const struct vop_ctrl *ctrl;
250         const struct vop_intr *intr;
251         const struct vop_win_data *win;
252         const struct vop_csc_table *csc_table;
253         unsigned int win_size;
254         uint32_t version;
255         u64 feature;
256 };
257
258 /* interrupt define */
259 #define DSP_HOLD_VALID_INTR             (1 << 0)
260 #define FS_INTR                         (1 << 1)
261 #define LINE_FLAG_INTR                  (1 << 2)
262 #define BUS_ERROR_INTR                  (1 << 3)
263 #define FS_NEW_INTR                     (1 << 4)
264 #define ADDR_SAME_INTR                  (1 << 5)
265 #define LINE_FLAG1_INTR                 (1 << 6)
266 #define WIN0_EMPTY_INTR                 (1 << 7)
267 #define WIN1_EMPTY_INTR                 (1 << 8)
268 #define WIN2_EMPTY_INTR                 (1 << 9)
269 #define WIN3_EMPTY_INTR                 (1 << 10)
270 #define HWC_EMPTY_INTR                  (1 << 11)
271 #define POST_BUF_EMPTY_INTR             (1 << 12)
272 #define PWM_GEN_INTR                    (1 << 13)
273
274 #define INTR_MASK                       (DSP_HOLD_VALID_INTR | FS_INTR | \
275                                          LINE_FLAG_INTR | BUS_ERROR_INTR | \
276                                          FS_NEW_INTR | LINE_FLAG1_INTR | \
277                                          WIN0_EMPTY_INTR | WIN1_EMPTY_INTR | \
278                                          WIN2_EMPTY_INTR | WIN3_EMPTY_INTR | \
279                                          HWC_EMPTY_INTR | POST_BUF_EMPTY_INTR)
280
281 #define DSP_HOLD_VALID_INTR_EN(x)       ((x) << 4)
282 #define FS_INTR_EN(x)                   ((x) << 5)
283 #define LINE_FLAG_INTR_EN(x)            ((x) << 6)
284 #define BUS_ERROR_INTR_EN(x)            ((x) << 7)
285 #define DSP_HOLD_VALID_INTR_MASK        (1 << 4)
286 #define FS_INTR_MASK                    (1 << 5)
287 #define LINE_FLAG_INTR_MASK             (1 << 6)
288 #define BUS_ERROR_INTR_MASK             (1 << 7)
289
290 #define INTR_CLR_SHIFT                  8
291 #define DSP_HOLD_VALID_INTR_CLR         (1 << (INTR_CLR_SHIFT + 0))
292 #define FS_INTR_CLR                     (1 << (INTR_CLR_SHIFT + 1))
293 #define LINE_FLAG_INTR_CLR              (1 << (INTR_CLR_SHIFT + 2))
294 #define BUS_ERROR_INTR_CLR              (1 << (INTR_CLR_SHIFT + 3))
295
296 #define DSP_LINE_NUM(x)                 (((x) & 0x1fff) << 12)
297 #define DSP_LINE_NUM_MASK               (0x1fff << 12)
298
299 /* src alpha ctrl define */
300 #define SRC_FADING_VALUE(x)             (((x) & 0xff) << 24)
301 #define SRC_GLOBAL_ALPHA(x)             (((x) & 0xff) << 16)
302 #define SRC_FACTOR_M0(x)                (((x) & 0x7) << 6)
303 #define SRC_ALPHA_CAL_M0(x)             (((x) & 0x1) << 5)
304 #define SRC_BLEND_M0(x)                 (((x) & 0x3) << 3)
305 #define SRC_ALPHA_M0(x)                 (((x) & 0x1) << 2)
306 #define SRC_COLOR_M0(x)                 (((x) & 0x1) << 1)
307 #define SRC_ALPHA_EN(x)                 (((x) & 0x1) << 0)
308 /* dst alpha ctrl define */
309 #define DST_FACTOR_M0(x)                (((x) & 0x7) << 6)
310
311 /*
312  * display output interface supported by rockchip lcdc
313  */
314 #define ROCKCHIP_OUT_MODE_P888  0
315 #define ROCKCHIP_OUT_MODE_P666  1
316 #define ROCKCHIP_OUT_MODE_P565  2
317 /* for use special outface */
318 #define ROCKCHIP_OUT_MODE_AAAA  15
319
320 #define ROCKCHIP_OUT_MODE_TYPE(x)       ((x) >> 16)
321 #define ROCKCHIP_OUT_MODE(x)            ((x) & 0xffff)
322 #define ROCKCHIP_DSP_MODE(type, mode) \
323                 (DRM_MODE_CONNECTOR_##type << 16) | \
324                 (ROCKCHIP_OUT_MODE_##mode & 0xffff)
325
326 enum alpha_mode {
327         ALPHA_STRAIGHT,
328         ALPHA_INVERSE,
329 };
330
331 enum global_blend_mode {
332         ALPHA_GLOBAL,
333         ALPHA_PER_PIX,
334         ALPHA_PER_PIX_GLOBAL,
335 };
336
337 enum alpha_cal_mode {
338         ALPHA_SATURATION,
339         ALPHA_NO_SATURATION,
340 };
341
342 enum color_mode {
343         ALPHA_SRC_PRE_MUL,
344         ALPHA_SRC_NO_PRE_MUL,
345 };
346
347 enum factor_mode {
348         ALPHA_ZERO,
349         ALPHA_ONE,
350         ALPHA_SRC,
351         ALPHA_SRC_INVERSE,
352         ALPHA_SRC_GLOBAL,
353 };
354
355 enum scale_mode {
356         SCALE_NONE = 0x0,
357         SCALE_UP   = 0x1,
358         SCALE_DOWN = 0x2
359 };
360
361 enum lb_mode {
362         LB_YUV_3840X5 = 0x0,
363         LB_YUV_2560X8 = 0x1,
364         LB_RGB_3840X2 = 0x2,
365         LB_RGB_2560X4 = 0x3,
366         LB_RGB_1920X5 = 0x4,
367         LB_RGB_1280X8 = 0x5
368 };
369
370 enum sacle_up_mode {
371         SCALE_UP_BIL = 0x0,
372         SCALE_UP_BIC = 0x1
373 };
374
375 enum scale_down_mode {
376         SCALE_DOWN_BIL = 0x0,
377         SCALE_DOWN_AVG = 0x1
378 };
379
380 #define FRAC_16_16(mult, div)    (((mult) << 16) / (div))
381 #define SCL_FT_DEFAULT_FIXPOINT_SHIFT   12
382 #define SCL_MAX_VSKIPLINES              4
383 #define MIN_SCL_FT_AFTER_VSKIP          1
384
385 static inline uint16_t scl_cal_scale(int src, int dst, int shift)
386 {
387         return ((src * 2 - 3) << (shift - 1)) / (dst - 1);
388 }
389
390 static inline uint16_t scl_cal_scale2(int src, int dst)
391 {
392         return ((src - 1) << 12) / (dst - 1);
393 }
394
395 #define GET_SCL_FT_BILI_DN(src, dst)    scl_cal_scale(src, dst, 12)
396 #define GET_SCL_FT_BILI_UP(src, dst)    scl_cal_scale(src, dst, 16)
397 #define GET_SCL_FT_BIC(src, dst)        scl_cal_scale(src, dst, 16)
398
399 static inline uint16_t scl_get_bili_dn_vskip(int src_h, int dst_h,
400                                              int vskiplines)
401 {
402         int act_height;
403
404         act_height = (src_h + vskiplines - 1) / vskiplines;
405
406         return GET_SCL_FT_BILI_DN(act_height, dst_h);
407 }
408
409 static inline enum scale_mode scl_get_scl_mode(int src, int dst)
410 {
411         if (src < dst)
412                 return SCALE_UP;
413         else if (src > dst)
414                 return SCALE_DOWN;
415
416         return SCALE_NONE;
417 }
418
419 static inline int scl_get_vskiplines(uint32_t srch, uint32_t dsth)
420 {
421         uint32_t vskiplines;
422
423         for (vskiplines = SCL_MAX_VSKIPLINES; vskiplines > 1; vskiplines /= 2)
424                 if (srch >= vskiplines * dsth * MIN_SCL_FT_AFTER_VSKIP)
425                         break;
426
427         return vskiplines;
428 }
429
430 static inline int scl_vop_cal_lb_mode(int width, bool is_yuv)
431 {
432         int lb_mode;
433
434         if (width > 2560)
435                 lb_mode = LB_RGB_3840X2;
436         else if (width > 1920)
437                 lb_mode = LB_RGB_2560X4;
438         else if (!is_yuv)
439                 lb_mode = LB_RGB_1920X5;
440         else if (width > 1280)
441                 lb_mode = LB_YUV_3840X5;
442         else
443                 lb_mode = LB_YUV_2560X8;
444
445         return lb_mode;
446 }
447
448 extern const struct component_ops vop_component_ops;
449 #endif /* _ROCKCHIP_DRM_VOP_H */