e1a17f0a4a8da3c1791758c87a5ec679ca640fc5
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / boot / dts / rockchip / rk3368-tb-sheep.dts
1 /*
2  * Copyright (c) 2015 Fuzhou Rockchip Electronics Co., Ltd
3  *
4  * This file is dual-licensed: you can use it either under the terms
5  * of the GPL or the X11 license, at your option. Note that this dual
6  * licensing only applies to this file, and not this project as a
7  * whole.
8  *
9  *  a) This file is free software; you can redistribute it and/or
10  *     modify it under the terms of the GNU General Public License as
11  *     published by the Free Software Foundation; either version 2 of the
12  *     License, or (at your option) any later version.
13  *
14  *     This file is distributed in the hope that it will be useful,
15  *     but WITHOUT ANY WARRANTY; without even the implied warranty of
16  *     MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  *     GNU General Public License for more details.
18  *
19  * Or, alternatively,
20  *
21  *  b) Permission is hereby granted, free of charge, to any person
22  *     obtaining a copy of this software and associated documentation
23  *     files (the "Software"), to deal in the Software without
24  *     restriction, including without limitation the rights to use,
25  *     copy, modify, merge, publish, distribute, sublicense, and/or
26  *     sell copies of the Software, and to permit persons to whom the
27  *     Software is furnished to do so, subject to the following
28  *     conditions:
29  *
30  *     The above copyright notice and this permission notice shall be
31  *     included in all copies or substantial portions of the Software.
32  *
33  *     THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
34  *     EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES
35  *     OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
36  *     NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
37  *     HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY,
38  *     WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
39  *     FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
40  *     OTHER DEALINGS IN THE SOFTWARE.
41  */
42
43 /dts-v1/;
44 #include "rk3368-tb.dtsi"
45
46 / {
47         model = "Rockchip Sheep board";
48         compatible = "rockchip,sheep", "rockchip,rk3368";
49
50         dwc_control_usb: dwc-control-usb {
51                 compatible = "rockchip,rk3368-dwc-control-usb";
52                 rockchip,grf = <&grf>;
53                 grf-offset = <0x04bc>; /* GRF_SOC_STATUS for USB2.0 OTG */
54                 interrupts = <GIC_SPI 93 IRQ_TYPE_LEVEL_HIGH>,
55                              <GIC_SPI 94 IRQ_TYPE_LEVEL_HIGH>,
56                              <GIC_SPI 95 IRQ_TYPE_LEVEL_HIGH>,
57                              <GIC_SPI 96 IRQ_TYPE_LEVEL_HIGH>;
58                 interrupt-names = "otg_id", "otg_bvalid",
59                                   "otg_linestate", "host0_linestate";
60                 clocks = <&cru HCLK_USB_PERI>, <&cru SCLK_USBPHY480M>;
61                 clock-names = "hclk_usb_peri", "usbphy_480m";
62
63                 usb_bc {
64                         compatible = "inno,phy";
65                         regbase = &dwc_control_usb;
66                         rk_usb,bvalid     = <0x4bc 23 1>;
67                         rk_usb,iddig      = <0x4bc 26 1>;
68                         rk_usb,vdmsrcen   = <0x718 12 1>;
69                         rk_usb,vdpsrcen   = <0x718 11 1>;
70                         rk_usb,rdmpden    = <0x718 10 1>;
71                         rk_usb,idpsrcen   = <0x718  9 1>;
72                         rk_usb,idmsinken  = <0x718  8 1>;
73                         rk_usb,idpsinken  = <0x718  7 1>;
74                         rk_usb,dpattach   = <0x4b8 31 1>;
75                         rk_usb,cpdet      = <0x4b8 30 1>;
76                         rk_usb,dcpattach  = <0x4b8 29 1>;
77                 };
78         };
79 };
80
81 &rt5640 {
82         status = "okay";
83 };
84
85 &gt9xx {
86         status = "okay";
87 };
88
89 &syr827 {
90         status = "okay";
91 };
92
93 &mipi {
94         status = "okay";
95 };
96
97 &rk_screen {
98         status = "okay";
99         #include <dt-bindings/display/screen-timing/lcd-tv080wum-mipi.dtsi>
100 };
101
102 &rk_key {
103         status = "okay";
104 };
105
106 &rk818 {
107         status = "okay";
108 };
109
110 &cpu_l0 {
111         cpu-supply = <&syr827>;
112 };
113
114 &cpu_l1 {
115         cpu-supply = <&syr827>;
116 };
117
118 &cpu_l2 {
119         cpu-supply = <&syr827>;
120 };
121
122 &cpu_l3 {
123         cpu-supply = <&syr827>;
124 };
125
126 &cpu_b0 {
127         cpu-supply = <&syr827>;
128 };
129
130 &cpu_b1 {
131         cpu-supply = <&syr827>;
132 };
133
134 &cpu_b2 {
135         cpu-supply = <&syr827>;
136 };
137
138 &cpu_b3 {
139         cpu-supply = <&syr827>;
140 };
141
142 &gpu {
143         logic-supply = <&vdd_logic>;
144 };
145
146 &dwc_control_usb {
147         host_drv_gpio = <&gpio0 4 GPIO_ACTIVE_LOW>;
148         otg_drv_gpio = <&gpio0 25 GPIO_ACTIVE_LOW>;
149
150         rockchip,remote_wakeup;
151         rockchip,usb_irq_wakeup;
152 };
153
154 &usb_otg {
155         clocks = <&cru SCLK_OTGPHY0>, <&cru HCLK_OTG0>;
156         clock-names = "sclk_otgphy0", "otg";
157         resets = <&cru SRST_USBOTG_AHB>,
158                  <&cru SRST_USBOTG_PHY>,
159                  <&cru SRST_USBOTG_CON>;
160         reset-names = "otg_ahb", "otg_phy", "otg_controller";
161         /* 0 - Normal, 1 - Force Host, 2 - Force Device */
162         rockchip,usb-mode = <0>;
163         status = "okay";
164 };