Extend Hexagon hardware loop generation to handle various additional cases:
[oota-llvm.git] / test / CodeGen / R600 /
drwxr-xr-x   ..
-rw-r--r-- 664 add.v4i32.ll
-rw-r--r-- 664 and.v4i32.ll
-rw-r--r-- 1298 dagcombiner-bug-illegal-vec4-int-to-fp.ll
-rw-r--r-- 432 fabs.ll
-rw-r--r-- 449 fadd.ll
-rw-r--r-- 597 fadd.v4f32.ll
-rw-r--r-- 494 fcmp-cnd.ll
-rw-r--r-- 598 fcmp-cnde-int-args.ll
-rw-r--r-- 470 fcmp.ll
-rw-r--r-- 925 fdiv.v4f32.ll
-rw-r--r-- 430 floor.ll
-rw-r--r-- 496 fmax.ll
-rw-r--r-- 496 fmin.ll
-rw-r--r-- 454 fmul.ll
-rw-r--r-- 617 fmul.v4f32.ll
-rw-r--r-- 450 fsub.ll
-rw-r--r-- 597 fsub.v4f32.ll
-rw-r--r-- 336 i8_to_double_to_float.ll
-rw-r--r-- 633 icmp-select-sete-reverse-args.ll
-rw-r--r-- 271 lit.local.cfg
-rw-r--r-- 787 literals.ll
-rw-r--r-- 543 llvm.AMDGPU.mul.ll
-rw-r--r-- 456 llvm.AMDGPU.trunc.ll
-rw-r--r-- 442 llvm.cos.ll
-rw-r--r-- 651 llvm.pow.ll
-rw-r--r-- 443 llvm.sin.ll
-rw-r--r-- 268 load.constant_addrspace.f32.ll
-rw-r--r-- 280 load.i8.ll
-rw-r--r-- 2420 predicates.ll
-rw-r--r-- 437 reciprocal.ll
-rw-r--r-- 813 sdiv.ll
-rw-r--r-- 513 selectcc-icmp-select-float.ll
-rw-r--r-- 389 selectcc_cnde.ll
-rw-r--r-- 361 selectcc_cnde_int.ll
-rw-r--r-- 4704 set-dx10.ll
-rw-r--r-- 501 setcc.v4i32.ll
-rw-r--r-- 1035 short-args.ll
-rw-r--r-- 317 store.v4f32.ll
-rw-r--r-- 307 store.v4i32.ll
-rw-r--r-- 563 udiv.v4i32.ll
-rw-r--r-- 2481 unsupported-cc.ll
-rw-r--r-- 563 urem.v4i32.ll
-rw-r--r-- 2089 vec4-expand.ll