Until we have a "ALIGN" pseudo instruction, have asm printer emitted a .align
authorEvan Cheng <evan.cheng@apple.com>
Fri, 31 Jul 2009 18:35:56 +0000 (18:35 +0000)
committerEvan Cheng <evan.cheng@apple.com>
Fri, 31 Jul 2009 18:35:56 +0000 (18:35 +0000)
to ensure the instruction that follows a TBB (when the number of table entries
is odd) is 2-byte aligned.
Patch by Sandeep Patel.

git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@77705 91177308-0d34-0410-b5e6-96231b3b80d8

lib/Target/ARM/AsmPrinter/ARMAsmPrinter.cpp
test/CodeGen/Thumb2/thumb2-tbb.ll

index a80a88e1d35e8cc0f1ab46f86feb68daa1af55c9..5feafb429770136f9a0e63f09346d5c9ccb634a3 100644 (file)
@@ -988,6 +988,13 @@ void ARMAsmPrinter::printJT2BlockOperand(const MachineInstr *MI, int OpNum) {
     if (i != e-1)
       O << '\n';
   }
+
+  // Make sure the instruction that follows TBB is 2-byte aligned.
+  // FIXME: Constant island pass should insert an "ALIGN" instruction instead.
+  if (ByteOffset && (JTBBs.size() & 1)) {
+    O << '\n';
+    EmitAlignment(1);
+  }
 }
 
 void ARMAsmPrinter::printTBAddrMode(const MachineInstr *MI, int OpNum) {
index c0347c78479996ad2979b0b220689214be82e08c..94372334d6e1db70b3697afd4214a91d09d1a877 100644 (file)
@@ -5,6 +5,7 @@ define void @bar(i32 %n.u) {
 entry:
 ; CHECK: bar:
 ; CHECK: tbb
+; CHECK: .align 1
 
     switch i32 %n.u, label %bb12 [i32 1, label %bb i32 2, label %bb6 i32 4, label %bb7 i32 5, label %bb8 i32 6, label %bb10 i32 7, label %bb1 i32 8, label %bb3 i32 9, label %bb4 i32 10, label %bb9 i32 11, label %bb2 i32 12, label %bb5 i32 13, label %bb11 ]
 bb: