More DCE.
authorEvan Cheng <evan.cheng@apple.com>
Mon, 27 Jul 2009 18:48:45 +0000 (18:48 +0000)
committerEvan Cheng <evan.cheng@apple.com>
Mon, 27 Jul 2009 18:48:45 +0000 (18:48 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@77231 91177308-0d34-0410-b5e6-96231b3b80d8

lib/Target/ARM/ARMBaseInstrInfo.h
lib/Target/ARM/ARMInstrInfo.cpp
lib/Target/ARM/Thumb1InstrInfo.cpp
lib/Target/ARM/Thumb2InstrInfo.cpp

index 52f55a88b602f5a6c01b6b30bd4b1309dc662581..f7a7eb5996aae54d5f8017b9558b2af72ce8ae92 100644 (file)
@@ -163,12 +163,8 @@ namespace ARMII {
   ///
   enum Op {
     ADDri,
-    ADDrs,
-    ADDrr,
     MOVr,
-    SUBri,
-    SUBrs,
-    SUBrr
+    SUBri
   };
 }
 
index e5eb7bc8991d4dc40b3dd985deda1768f556038a..e1867298dd8a9201699492f3f7f5e61937543e1c 100644 (file)
@@ -66,12 +66,8 @@ unsigned ARMInstrInfo::
 getOpcode(ARMII::Op Op) const {
   switch (Op) {
   case ARMII::ADDri: return ARM::ADDri;
-  case ARMII::ADDrs: return ARM::ADDrs;
-  case ARMII::ADDrr: return ARM::ADDrr;
   case ARMII::MOVr: return ARM::MOVr;
   case ARMII::SUBri: return ARM::SUBri;
-  case ARMII::SUBrs: return ARM::SUBrs;
-  case ARMII::SUBrr: return ARM::SUBrr;
   default:
     break;
   }
index 43381a31525a440efc71fc528dd1b227a7cbe920..ed311325000377ddd3c9ceabacab60cd0b26d4d5 100644 (file)
@@ -33,12 +33,8 @@ unsigned Thumb1InstrInfo::getUnindexedOpcode(unsigned Opc) const {
 unsigned Thumb1InstrInfo::getOpcode(ARMII::Op Op) const {
   switch (Op) {
   case ARMII::ADDri: return ARM::tADDi8;
-  case ARMII::ADDrs: return 0;
-  case ARMII::ADDrr: return ARM::tADDrr;
   case ARMII::MOVr: return ARM::tMOVr;
   case ARMII::SUBri: return ARM::tSUBi8;
-  case ARMII::SUBrs: return 0;
-  case ARMII::SUBrr: return ARM::tSUBrr;
   default:
     break;
   }
index acb82320df017e87b169a0fb520e108570a71446..ede8ab454ba1bb5450f195a3fa923b0e9060d04a 100644 (file)
@@ -34,12 +34,8 @@ unsigned Thumb2InstrInfo::getUnindexedOpcode(unsigned Opc) const {
 unsigned Thumb2InstrInfo::getOpcode(ARMII::Op Op) const {
   switch (Op) {
   case ARMII::ADDri: return ARM::t2ADDri;
-  case ARMII::ADDrs: return ARM::t2ADDrs;
-  case ARMII::ADDrr: return ARM::t2ADDrr;
   case ARMII::MOVr: return ARM::t2MOVr;
   case ARMII::SUBri: return ARM::t2SUBri;
-  case ARMII::SUBrs: return ARM::t2SUBrs;
-  case ARMII::SUBrr: return ARM::t2SUBrr;
   default:
     break;
   }