Merge branch 'fixes' of git://git.linaro.org/people/rmk/linux-arm
authorLinus Torvalds <torvalds@linux-foundation.org>
Sat, 28 Jan 2012 21:27:10 +0000 (13:27 -0800)
committerLinus Torvalds <torvalds@linux-foundation.org>
Sat, 28 Jan 2012 21:27:10 +0000 (13:27 -0800)
* 'fixes' of git://git.linaro.org/people/rmk/linux-arm: (31 commits)
  ARM: 7304/1: ioremap: fix boundary check when reusing static mapping
  ARM: 7301/1: Rename the T() macro to TUSER() to avoid namespace conflicts
  ARM: 7299/1: ftrace: clear zero bit in reported IPs for Thumb-2
  ARM: 7298/1: realview: fix mapping of MPCore private memory region
  PCMCIA: fix sa1111 oops on remove
  ARM: 7288/1: mach-sa1100: add missing module_init() call
  ARM: 7297/1: smp_twd: make sure timer is stopped before registering it
  ARM: 7296/1: proc-v7.S: remove HARVARD_CACHE preprocessor guards
  ARM: 7295/1: cortex-a7: move proc_info out of !CONFIG_ARM_LPAE block
  ARM: 7293/1: logical_cpu_map: decouple CPU mapping from SMP
  ARM: 7291/1: cache: assume 64-byte L1 cachelines for ARMv7 CPUs
  ARM: 7290/1: vmlinux.lds.S: align the exception fixup table to a 4-byte boundary
  ARM: 7289/1: vmlinux.lds.S: do not hardcode cacheline size as 32 bytes
  MFD: ucb1x00-ts: fix resume failure
  MFD: ucb1x00-core: fix gpiolib direction_output handling
  MFD: ucb1x00-core: fix missing restore of io output data on resume
  MFD: mcp-core: fix mcp_priv() to be more type safe
  MFD: mcp-core: fix complaints from the genirq layer
  Revert "ARM: sa11x0: Implement autoloading of codec and codec pdata for mcp bus."
  Revert "ARM: sa1100: Refactor mcp-sa11x0 to use platform resources."
  ...

Fix up conflict due to arch/arm/mach-mx5/Kconfig having been merged into
mach-imx5 (commit 784a90c0a7d8: "ARM i.MX: Merge i.MX5 support into
mach-imx"), but the ARM_L1_CACHE_SHIFT_6 entry was moved to be driven by
the CPU_V7 logic from it in the old location in rmk's branch (commit
a092f2b15399: "ARM: 7291/1: cache: assume 64-byte L1 cachelines for
ARMv7 CPUs").

1  2 
arch/arm/mach-imx/Kconfig

index 09f357bcecdee373fc32c3cb47ff7b82bc5e0cf5,0e6de366c6482026157656ad3ea9f8866299ba50..4defb97bbfc866400fe57fe4c5178a778c30a91f
@@@ -85,32 -73,6 +85,31 @@@ config SOC_IMX3
        select MXC_AVIC
        select SMP_ON_UP if SMP
  
-       select ARM_L1_CACHE_SHIFT_6
 +config SOC_IMX5
 +      select CPU_V7
 +      select MXC_TZIC
 +      select ARCH_MXC_IOMUX_V3
 +      select ARCH_MXC_AUDMUX_V2
 +      select ARCH_HAS_CPUFREQ
 +      select ARCH_MX5
 +      bool
 +
 +config SOC_IMX50
 +      bool
 +      select SOC_IMX5
 +      select ARCH_MX50
 +
 +config        SOC_IMX51
 +      bool
 +      select SOC_IMX5
 +      select ARCH_MX5
 +      select ARCH_MX51
 +
 +config        SOC_IMX53
 +      bool
 +      select SOC_IMX5
 +      select ARCH_MX5
 +      select ARCH_MX53
  
  if ARCH_IMX_V4_V5