drm/nouveau/sec: cosmetic changes
authorBen Skeggs <bskeggs@redhat.com>
Thu, 20 Aug 2015 04:54:08 +0000 (14:54 +1000)
committerBen Skeggs <bskeggs@redhat.com>
Fri, 28 Aug 2015 02:40:13 +0000 (12:40 +1000)
This is purely preparation for upcoming commits, there should be no
code changes here.

Signed-off-by: Ben Skeggs <bskeggs@redhat.com>
drivers/gpu/drm/nouveau/nvkm/engine/sec/fuc/g98.fuc0s
drivers/gpu/drm/nouveau/nvkm/engine/sec/fuc/g98.fuc0s.h
drivers/gpu/drm/nouveau/nvkm/engine/sec/g98.c

index 06ee06071104a44b9023f57271dc615784a69fcb..66b147bd58ebbb8a6ee4f4e89bcb81ac7931c28d 100644 (file)
@@ -1,5 +1,5 @@
 /*
- *  fuc microcode for g98 psec engine
+ *  fuc microcode for g98 sec engine
  *  Copyright (C) 2010  Marcin Koƛcielnicki
  *
  *  This program is free software; you can redistribute it and/or modify
@@ -17,7 +17,7 @@
  *  Foundation, Inc., 51 Franklin St, Fifth Floor, Boston, MA  02110-1301  USA
  */
 
-.section #g98_psec_data
+.section #g98_sec_data
 
 ctx_dma:
 ctx_dma_query:         .b32 0
@@ -94,7 +94,7 @@ sec_dtable:
 
 .align 0x100
 
-.section #g98_psec_code
+.section #g98_sec_code
 
        // $r0 is always set to 0 in our code - this allows some space savings.
        clear b32 $r0
index 5d65c4fbb0879d4e769da56db321a593fa2d1d2a..eca62221f29933e3a503f9495fb0e2ca47ff9155 100644 (file)
@@ -1,4 +1,4 @@
-uint32_t g98_psec_data[] = {
+uint32_t g98_sec_data[] = {
 /* 0x0000: ctx_dma */
 /* 0x0000: ctx_dma_query */
        0x00000000,
@@ -150,7 +150,7 @@ uint32_t g98_psec_data[] = {
        0x00000000,
 };
 
-uint32_t g98_psec_code[] = {
+uint32_t g98_sec_code[] = {
        0x17f004bd,
        0x0010fe35,
        0xf10004fe,
index a598d6dbff46a555ad6bd723da96f4b026bb4bb1..1de94ec18a78767424b13fbe030afcf6cfa3d6d9 100644 (file)
 #include <core/enum.h>
 #include <engine/fifo.h>
 
-struct g98_sec_priv {
-       struct nvkm_falcon base;
-};
-
 /*******************************************************************************
  * Crypt object classes
  ******************************************************************************/
@@ -78,33 +74,33 @@ g98_sec_intr(struct nvkm_subdev *subdev)
        struct nvkm_fifo *fifo = nvkm_fifo(subdev);
        struct nvkm_engine *engine = nv_engine(subdev);
        struct nvkm_object *engctx;
-       struct g98_sec_priv *priv = (void *)subdev;
-       u32 disp = nv_rd32(priv, 0x08701c);
-       u32 stat = nv_rd32(priv, 0x087008) & disp & ~(disp >> 16);
-       u32 inst = nv_rd32(priv, 0x087050) & 0x3fffffff;
-       u32 ssta = nv_rd32(priv, 0x087040) & 0x0000ffff;
-       u32 addr = nv_rd32(priv, 0x087040) >> 16;
+       struct nvkm_falcon *sec = (void *)subdev;
+       u32 disp = nv_rd32(sec, 0x08701c);
+       u32 stat = nv_rd32(sec, 0x087008) & disp & ~(disp >> 16);
+       u32 inst = nv_rd32(sec, 0x087050) & 0x3fffffff;
+       u32 ssta = nv_rd32(sec, 0x087040) & 0x0000ffff;
+       u32 addr = nv_rd32(sec, 0x087040) >> 16;
        u32 mthd = (addr & 0x07ff) << 2;
        u32 subc = (addr & 0x3800) >> 11;
-       u32 data = nv_rd32(priv, 0x087044);
+       u32 data = nv_rd32(sec, 0x087044);
        int chid;
 
        engctx = nvkm_engctx_get(engine, inst);
        chid   = fifo->chid(fifo, engctx);
 
        if (stat & 0x00000040) {
-               nv_error(priv, "DISPATCH_ERROR [");
+               nv_error(sec, "DISPATCH_ERROR [");
                nvkm_enum_print(g98_sec_isr_error_name, ssta);
                pr_cont("] ch %d [0x%010llx %s] subc %d mthd 0x%04x data 0x%08x\n",
                       chid, (u64)inst << 12, nvkm_client_name(engctx),
                       subc, mthd, data);
-               nv_wr32(priv, 0x087004, 0x00000040);
+               nv_wr32(sec, 0x087004, 0x00000040);
                stat &= ~0x00000040;
        }
 
        if (stat) {
-               nv_error(priv, "unhandled intr 0x%08x\n", stat);
-               nv_wr32(priv, 0x087004, stat);
+               nv_error(sec, "unhandled intr 0x%08x\n", stat);
+               nv_wr32(sec, 0x087004, stat);
        }
 
        nvkm_engctx_put(engctx);
@@ -115,23 +111,23 @@ g98_sec_ctor(struct nvkm_object *parent, struct nvkm_object *engine,
             struct nvkm_oclass *oclass, void *data, u32 size,
             struct nvkm_object **pobject)
 {
-       struct g98_sec_priv *priv;
+       struct nvkm_falcon *sec;
        int ret;
 
        ret = nvkm_falcon_create(parent, engine, oclass, 0x087000, true,
-                                "PSEC", "sec", &priv);
-       *pobject = nv_object(priv);
+                                "PSEC", "sec", &sec);
+       *pobject = nv_object(sec);
        if (ret)
                return ret;
 
-       nv_subdev(priv)->unit = 0x00004000;
-       nv_subdev(priv)->intr = g98_sec_intr;
-       nv_engine(priv)->cclass = &g98_sec_cclass;
-       nv_engine(priv)->sclass = g98_sec_sclass;
-       nv_falcon(priv)->code.data = g98_psec_code;
-       nv_falcon(priv)->code.size = sizeof(g98_psec_code);
-       nv_falcon(priv)->data.data = g98_psec_data;
-       nv_falcon(priv)->data.size = sizeof(g98_psec_data);
+       nv_subdev(sec)->unit = 0x00004000;
+       nv_subdev(sec)->intr = g98_sec_intr;
+       nv_engine(sec)->cclass = &g98_sec_cclass;
+       nv_engine(sec)->sclass = g98_sec_sclass;
+       nv_falcon(sec)->code.data = g98_sec_code;
+       nv_falcon(sec)->code.size = sizeof(g98_sec_code);
+       nv_falcon(sec)->data.data = g98_sec_data;
+       nv_falcon(sec)->data.size = sizeof(g98_sec_data);
        return 0;
 }