Typos.
authorEvan Cheng <evan.cheng@apple.com>
Sat, 12 Jul 2008 02:22:07 +0000 (02:22 +0000)
committerEvan Cheng <evan.cheng@apple.com>
Sat, 12 Jul 2008 02:22:07 +0000 (02:22 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@53504 91177308-0d34-0410-b5e6-96231b3b80d8

lib/CodeGen/LiveIntervalAnalysis.cpp

index 85c837ae0b0707ee1cdf639c29c53bdb8cadd1e4..4f79696d00cc010ee7e182e4c3dd5d057a70ec75 100644 (file)
@@ -1055,7 +1055,7 @@ rewriteInstructionForSpills(const LiveInterval &li, const VNInfo *VNI,
       // The live range [12, 14) are not part of the r1024 live interval since
       // it's defined by an implicit def. It will not conflicts with live
       // interval of r1025. Now suppose both registers are spilled, you can
-      // easier see a situation where both registers are reloaded before
+      // easily see a situation where both registers are reloaded before
       // the INSERT_SUBREG and both target registers that would overlap.
       HasUse = false;
 
@@ -1248,7 +1248,7 @@ rewriteInstructionsForSpills(const LiveInterval &li, bool TrySplit,
       // The live range [12, 14) are not part of the r1024 live interval since
       // it's defined by an implicit def. It will not conflicts with live
       // interval of r1025. Now suppose both registers are spilled, you can
-      // easier see a situation where both registers are reloaded before
+      // easily see a situation where both registers are reloaded before
       // the INSERT_SUBREG and both target registers that would overlap.
       continue;
     RewriteMIs.push_back(RewriteInfo(index, MI, O.isUse(), O.isDef()));