X86: Make sure that we have SSE4.1 before we generate insertps nodes.
authorBenjamin Kramer <benny.kra@googlemail.com>
Mon, 12 May 2014 13:12:08 +0000 (13:12 +0000)
committerBenjamin Kramer <benny.kra@googlemail.com>
Mon, 12 May 2014 13:12:08 +0000 (13:12 +0000)
PR19721.

git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@208552 91177308-0d34-0410-b5e6-96231b3b80d8

lib/Target/X86/X86ISelLowering.cpp
test/CodeGen/X86/sse2.ll

index e134494a5350e868363bcbf70b4d9ebd5704ac9a..8d533bb08e04bd727b12e4c0e6a65e8b58839366 100644 (file)
@@ -5459,7 +5459,7 @@ static SDValue LowerBuildVectorv4x32(SDValue Op, unsigned NumElems,
 
   SDValue V = FirstNonZero.getOperand(0);
   MVT VVT = V.getSimpleValueType();
-  if (VVT != MVT::v4f32 && VVT != MVT::v4i32)
+  if (!Subtarget->hasSSE41() || (VVT != MVT::v4f32 && VVT != MVT::v4i32))
     return SDValue();
 
   unsigned FirstNonZeroDst =
index 0a17eaca41132e924581d168e5de68ee4fad76c1..e8d3d6f19ed76dda8abb51e58dbe792caec267b6 100644 (file)
@@ -229,3 +229,13 @@ define <2 x i64> @test_insert_64_zext(<2 x i64> %i) {
   %1 = shufflevector <2 x i64> %i, <2 x i64> <i64 0, i64 undef>, <2 x i32> <i32 0, i32 2>
   ret <2 x i64> %1
 }
+
+define <4 x i32> @PR19721(<4 x i32> %i) {
+  %bc = bitcast <4 x i32> %i to i128
+  %insert = and i128 %bc, -4294967296
+  %bc2 = bitcast i128 %insert to <4 x i32>
+  ret <4 x i32> %bc2
+
+; CHECK-LABEL: PR19721
+; CHECK: punpckldq
+}