Fix test not to fail when the target doesn't use leading underscores on symbols.
authorBenjamin Kramer <benny.kra@googlemail.com>
Tue, 16 Jul 2013 18:42:01 +0000 (18:42 +0000)
committerBenjamin Kramer <benny.kra@googlemail.com>
Tue, 16 Jul 2013 18:42:01 +0000 (18:42 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@186439 91177308-0d34-0410-b5e6-96231b3b80d8

test/CodeGen/X86/vec_setcc.ll

index b1bf52dc3183eccc500af94de7dadfcb23289871..ed16b3dc8913cdb3c99da597b47b1e0688b0590e 100644 (file)
@@ -6,15 +6,15 @@ define <16 x i8> @v16i8_icmp_uge(<16 x i8> %a, <16 x i8> %b) nounwind readnone s
   %1 = icmp uge <16 x i8> %a, %b
   %2 = sext <16 x i1> %1 to <16 x i8>
   ret <16 x i8> %2
-; SSE2: _v16i8_icmp_uge:
+; SSE2-LABEL: v16i8_icmp_uge:
 ; SSE2: pmaxub  %xmm0, %xmm1
 ; SSE2: pcmpeqb %xmm1, %xmm0
 
-; SSE41: _v16i8_icmp_uge:
+; SSE41-LABEL: v16i8_icmp_uge:
 ; SSE41: pmaxub  %xmm0, %xmm1
 ; SSE41: pcmpeqb %xmm1, %xmm0
 
-; AVX: _v16i8_icmp_uge:
+; AVX-LABEL: v16i8_icmp_uge:
 ; AVX: vpmaxub  %xmm1, %xmm0, %xmm1
 ; AVX: vpcmpeqb %xmm1, %xmm0, %xmm0
 }
@@ -23,15 +23,15 @@ define <16 x i8> @v16i8_icmp_ule(<16 x i8> %a, <16 x i8> %b) nounwind readnone s
   %1 = icmp ule <16 x i8> %a, %b
   %2 = sext <16 x i1> %1 to <16 x i8>
   ret <16 x i8> %2
-; SSE2: _v16i8_icmp_ule:
+; SSE2-LABEL: v16i8_icmp_ule:
 ; SSE2: pminub  %xmm0, %xmm1
 ; SSE2: pcmpeqb %xmm1, %xmm0
 
-; SSE41: _v16i8_icmp_ule:
+; SSE41-LABEL: v16i8_icmp_ule:
 ; SSE41: pminub  %xmm0, %xmm1
 ; SSE41: pcmpeqb %xmm1, %xmm0
 
-; AVX: _v16i8_icmp_ule:
+; AVX-LABEL: v16i8_icmp_ule:
 ; AVX: vpminub  %xmm1, %xmm0, %xmm1
 ; AVX: vpcmpeqb %xmm1, %xmm0, %xmm0
 }
@@ -41,7 +41,7 @@ define <8 x i16> @v8i16_icmp_uge(<8 x i16> %a, <8 x i16> %b) nounwind readnone s
   %1 = icmp uge <8 x i16> %a, %b
   %2 = sext <8 x i1> %1 to <8 x i16>
   ret <8 x i16> %2
-; SSE2: _v8i16_icmp_uge:
+; SSE2-LABEL: v8i16_icmp_uge:
 ; SSE2: movdqa  LCPI2_0(%rip), %xmm2
 ; SEE2: pxor    %xmm2, %xmm0
 ; SSE2: pxor    %xmm1, %xmm2
@@ -49,11 +49,11 @@ define <8 x i16> @v8i16_icmp_uge(<8 x i16> %a, <8 x i16> %b) nounwind readnone s
 ; SSE2: pcmpeqd %xmm0, %xmm0
 ; SSE2: pxor    %xmm2, %xmm0
 
-; SSE41: _v8i16_icmp_uge:
+; SSE41-LABEL: v8i16_icmp_uge:
 ; SSE41: pmaxuw  %xmm0, %xmm1
 ; SSE41: pcmpeqw %xmm1, %xmm0
 
-; AVX: _v8i16_icmp_uge:
+; AVX-LABEL: v8i16_icmp_uge:
 ; AVX: vpmaxuw  %xmm1, %xmm0, %xmm1
 ; AVX: vpcmpeqw %xmm1, %xmm0, %xmm0
 }
@@ -62,7 +62,7 @@ define <8 x i16> @v8i16_icmp_ule(<8 x i16> %a, <8 x i16> %b) nounwind readnone s
   %1 = icmp ule <8 x i16> %a, %b
   %2 = sext <8 x i1> %1 to <8 x i16>
   ret <8 x i16> %2
-; SSE2: _v8i16_icmp_ule:
+; SSE2-LABEL: v8i16_icmp_ule:
 ; SSE2: movdqa  LCPI3_0(%rip), %xmm2
 ; SSE2: pxor    %xmm2, %xmm1
 ; SSE2: pxor    %xmm2, %xmm0
@@ -71,11 +71,11 @@ define <8 x i16> @v8i16_icmp_ule(<8 x i16> %a, <8 x i16> %b) nounwind readnone s
 ; SSE2: pxor    %xmm0, %xmm1
 ; SSE2: movdqa  %xmm1, %xmm0
 
-; SSE41: _v8i16_icmp_ule:
+; SSE41-LABEL: v8i16_icmp_ule:
 ; SSE41: pminuw  %xmm0, %xmm1
 ; SSE41: pcmpeqw %xmm1, %xmm0
 
-; AVX: _v8i16_icmp_ule:
+; AVX-LABEL: v8i16_icmp_ule:
 ; AVX: vpminuw  %xmm1, %xmm0, %xmm1
 ; AVX: vpcmpeqw %xmm1, %xmm0, %xmm0
 }
@@ -85,7 +85,7 @@ define <4 x i32> @v4i32_icmp_uge(<4 x i32> %a, <4 x i32> %b) nounwind readnone s
   %1 = icmp uge <4 x i32> %a, %b
   %2 = sext <4 x i1> %1 to <4 x i32>
   ret <4 x i32> %2
-; SSE2: _v4i32_icmp_uge:
+; SSE2-LABEL: v4i32_icmp_uge:
 ; SSE2: movdqa  LCPI4_0(%rip), %xmm2
 ; SSE2: pxor    %xmm2, %xmm0
 ; SSE2: pxor    %xmm1, %xmm2
@@ -93,11 +93,11 @@ define <4 x i32> @v4i32_icmp_uge(<4 x i32> %a, <4 x i32> %b) nounwind readnone s
 ; SSE2: pcmpeqd %xmm0, %xmm0
 ; SSE2: pxor    %xmm2, %xmm0
 
-; SSE41: _v4i32_icmp_uge:
+; SSE41-LABEL: v4i32_icmp_uge:
 ; SSE41: pmaxud  %xmm0, %xmm1
 ; SSE41: pcmpeqd %xmm1, %xmm0
 
-; AVX: _v4i32_icmp_uge:
+; AVX-LABEL: v4i32_icmp_uge:
 ; AVX: vpmaxud  %xmm1, %xmm0, %xmm1
 ; AVX: vpcmpeqd %xmm1, %xmm0, %xmm0
 }
@@ -106,7 +106,7 @@ define <4 x i32> @v4i32_icmp_ule(<4 x i32> %a, <4 x i32> %b) nounwind readnone s
   %1 = icmp ule <4 x i32> %a, %b
   %2 = sext <4 x i1> %1 to <4 x i32>
   ret <4 x i32> %2
-; SSE2: _v4i32_icmp_ule:
+; SSE2-LABEL: v4i32_icmp_ule:
 ; SSE2: movdqa  LCPI5_0(%rip), %xmm2
 ; SSE2: pxor    %xmm2, %xmm1
 ; SSE2: pxor    %xmm2, %xmm0
@@ -115,11 +115,11 @@ define <4 x i32> @v4i32_icmp_ule(<4 x i32> %a, <4 x i32> %b) nounwind readnone s
 ; SSE2: pxor    %xmm0, %xmm1
 ; SSE2: movdqa  %xmm1, %xmm0
 
-; SSE41: _v4i32_icmp_ule:
+; SSE41-LABEL: v4i32_icmp_ule:
 ; SSE41: pminud  %xmm0, %xmm1
 ; SSE41: pcmpeqd %xmm1, %xmm0
 
-; AVX: _v4i32_icmp_ule:
+; AVX-LABEL: v4i32_icmp_ule:
 ; AVX: pminud  %xmm1, %xmm0, %xmm1
 ; AVX: pcmpeqd %xmm1, %xmm0, %xmm0
 }