msm: timer: compensate for timer shift in msm_read_timer_count
authorJeff Ohlstein <johlstei@codeaurora.org>
Fri, 17 Jun 2011 20:55:38 +0000 (13:55 -0700)
committerDavid Brown <davidb@codeaurora.org>
Fri, 17 Jun 2011 21:54:18 +0000 (14:54 -0700)
Some msm targets have timers whose lower bits are unreliable. So, we
present our timers as lower frequency than they actually are, and ignore
the bottom 5 bits on such targets. This compensation was erroneously
removed from the msm_read_timer_count function, so restore it.

This was broken by 94790ec25 "msm: timer: SMP timer support for msm".

Signed-off-by: Jeff Ohlstein <johlstei@codeaurora.org>
arch/arm/mach-msm/timer.c

index 9bfdd5ad2441f6fc863ab47e2ff69a476ef31b7a..2232032181be794ed6fb52953b7ff5a7d548429a 100644 (file)
@@ -102,7 +102,11 @@ static cycle_t msm_read_timer_count(struct clocksource *cs)
 {
        struct msm_clock *clk = container_of(cs, struct msm_clock, clocksource);
 
-       return readl(clk->global_counter);
+       /*
+        * Shift timer count down by a constant due to unreliable lower bits
+        * on some targets.
+        */
+       return readl(clk->global_counter) >> clk->shift;
 }
 
 static struct msm_clock *clockevent_to_clock(struct clock_event_device *evt)