Fix typos / grammar.
authorMatt Arsenault <Matthew.Arsenault@amd.com>
Tue, 29 Jul 2014 00:02:40 +0000 (00:02 +0000)
committerMatt Arsenault <Matthew.Arsenault@amd.com>
Tue, 29 Jul 2014 00:02:40 +0000 (00:02 +0000)
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@214147 91177308-0d34-0410-b5e6-96231b3b80d8

lib/Target/PowerPC/PPCISelLowering.cpp
lib/Target/R600/SIInstrInfo.cpp

index 537b80fa8fb145e39fccdf93160b81e13d8b6209..da15803f2100d6938eb42edd272790deb663070b 100644 (file)
@@ -7591,9 +7591,9 @@ static bool isConsecutiveLS(LSBaseSDNode *LS, LSBaseSDNode *Base,
 
 // Return true is there is a nearyby consecutive load to the one provided
 // (regardless of alignment). We search up and down the chain, looking though
-// token factors and other loads (but nothing else). As a result, a true
-// results indicates that it is safe to create a new consecutive load adjacent
-// to the load provided.
+// token factors and other loads (but nothing else). As a result, a true result
+// indicates that it is safe to create a new consecutive load adjacent to the
+// load provided.
 static bool findConsecutiveLoad(LoadSDNode *LD, SelectionDAG &DAG) {
   SDValue Chain = LD->getChain();
   EVT VT = LD->getMemoryVT();
index 4aea68d5c351fc9c19822bfa51ac409769ad137c..872b7cef859744c02cae6aae570d7b720e41aa3d 100644 (file)
@@ -466,7 +466,7 @@ SIInstrInfo::isTriviallyReMaterializable(const MachineInstr *MI,
 namespace llvm {
 namespace AMDGPU {
 // Helper function generated by tablegen.  We are wrapping this with
-// an SIInstrInfo function that reutrns bool rather than int.
+// an SIInstrInfo function that returns bool rather than int.
 int isDS(uint16_t Opcode);
 }
 }