ARM: pxa: arbitrarily set first interrupt number
authorRobert Jarzmik <robert.jarzmik@free.fr>
Mon, 24 Nov 2014 22:18:22 +0000 (23:18 +0100)
committerRobert Jarzmik <robert.jarzmik@free.fr>
Fri, 26 Dec 2014 17:03:20 +0000 (18:03 +0100)
As IRQ0, the legacy timer interrupt  should not be used as an interrupt
number, shift the interrupts by a fixed number.

As we had in a special case a shift of 16 when ISA bus was used on a
PXA, use that value as the first interrupt number, regardless of ISA or
not.

Signed-off-by: Robert Jarzmik <robert.jarzmik@free.fr>
arch/arm/mach-pxa/Kconfig
arch/arm/mach-pxa/include/mach/irqs.h

index 5f71c06a4b5bfed4cba2c157b2eecb7ac7d7bc39..8896e71586f5e2255149db0ac4eb5cf90ece9e6b 100644 (file)
@@ -83,14 +83,12 @@ config ARCH_VIPER
        select I2C_GPIO if I2C=y
        select ISA
        select PXA25x
-       select PXA_HAVE_ISA_IRQS
 
 config MACH_ARCOM_ZEUS
        bool "Arcom/Eurotech ZEUS SBC"
        select ARCOM_PCMCIA
        select ISA
        select PXA27x
-       select PXA_HAVE_ISA_IRQS
 
 config MACH_BALLOON3
        bool "Balloon 3 board"
@@ -690,9 +688,6 @@ config SHARPSL_PM_MAX1111
        select SPI
        select SPI_MASTER
 
-config PXA_HAVE_ISA_IRQS
-       bool
-
 config PXA310_ULPI
        bool
 
index 48c2fd851686aabc2e56fb909c94bdd1ea8ba2d0..83e04d4e72a8b92666c3eccb5129aa2981d2737f 100644 (file)
 #ifndef __ASM_MACH_IRQS_H
 #define __ASM_MACH_IRQS_H
 
-#ifdef CONFIG_PXA_HAVE_ISA_IRQS
-#define PXA_ISA_IRQ(x) (x)
-#define PXA_ISA_IRQ_NUM        (16)
-#else
-#define PXA_ISA_IRQ_NUM        (0)
-#endif
+#include <asm/irq.h>
 
-#define PXA_IRQ(x)     (PXA_ISA_IRQ_NUM + (x))
+#define PXA_IRQ(x)     (NR_IRQS_LEGACY + (x))
 
 #define IRQ_SSP3       PXA_IRQ(0)      /* SSP3 service request */
 #define IRQ_MSL                PXA_IRQ(1)      /* MSL Interface interrupt */