ARCv2: perf: implement "event_set_period"
authorAlexey Brodkin <abrodkin@synopsys.com>
Mon, 24 Aug 2015 10:42:27 +0000 (13:42 +0300)
committerVineet Gupta <vgupta@synopsys.com>
Thu, 27 Aug 2015 09:27:29 +0000 (14:57 +0530)
This generalization prepares for support of overflow interrupts.

Hardware event counters on ARC work that way:
Each counter counts from programmed start value (set in
ARC_REG_PCT_COUNT) to a limit value (set in ARC_REG_PCT_INT_CNT) and
once limit value is reached this timer generates an interrupt.

Even though this hardware implementation allows for more flexibility,
in Linux kernel we decided to mimic behavior of other architectures
this way:

 [1] Set limit value as half of counter's max value (to allow counter to
     run after reaching it limit, see below for more explanation):
 ---------->8-----------
 arc_pmu->max_period = (1ULL << counter_size) / 2 - 1ULL;
 ---------->8-----------

 [2] Set start value as "arc_pmu->max_period - sample_period" and then
count up to the limit

Our event counters don't stop on reaching max value (the one we set in
ARC_REG_PCT_INT_CNT) but continue to count until kernel explicitly
stops each of them.

And setting a limit as half of counter capacity is done to allow
capturing of additional events in between moment when interrupt was
triggered until we're actually processing PMU interrupts. That way
we're trying to be more precise.

For example if we count CPU cycles we keep track of cycles while
running through generic IRQ handling code:

 [1] We set counter period as say 100_000 events of type "crun"
 [2] Counter reaches that limit and raises its interrupt
 [3] Once we get in PMU IRQ handler we read current counter value from
ARC_REG_PCT_SNAP ans see there something like 105_000.

If counters stop on reaching a limit value then we would miss
additional 5000 cycles.

Acked-by: Peter Zijlstra <peterz@infradead.org>
Cc: Arnaldo Carvalho de Melo <acme@kernel.org>
Signed-off-by: Alexey Brodkin <abrodkin@synopsys.com>
Signed-off-by: Vineet Gupta <vgupta@synopsys.com>
arch/arc/kernel/perf_event.c

index c55543738ddc008e0bbde6c603f3453aac6f9673..3626c56376cff1db4a286f0b3b417476b0262b09 100644 (file)
@@ -20,9 +20,9 @@
 
 struct arc_pmu {
        struct pmu      pmu;
-       int             counter_size;   /* in bits */
        int             n_counters;
        unsigned long   used_mask[BITS_TO_LONGS(ARC_PERF_MAX_COUNTERS)];
+       u64             max_period;
        int             ev_hw_idx[PERF_COUNT_ARC_HW_MAX];
 };
 
@@ -88,18 +88,15 @@ static uint64_t arc_pmu_read_counter(int idx)
 static void arc_perf_event_update(struct perf_event *event,
                                  struct hw_perf_event *hwc, int idx)
 {
-       uint64_t prev_raw_count, new_raw_count;
-       int64_t delta;
-
-       do {
-               prev_raw_count = local64_read(&hwc->prev_count);
-               new_raw_count = arc_pmu_read_counter(idx);
-       } while (local64_cmpxchg(&hwc->prev_count, prev_raw_count,
-                                new_raw_count) != prev_raw_count);
-
-       delta = (new_raw_count - prev_raw_count) &
-               ((1ULL << arc_pmu->counter_size) - 1ULL);
+       uint64_t prev_raw_count = local64_read(&hwc->prev_count);
+       uint64_t new_raw_count = arc_pmu_read_counter(idx);
+       int64_t delta = new_raw_count - prev_raw_count;
 
+       /*
+        * We don't afaraid of hwc->prev_count changing beneath our feet
+        * because there's no way for us to re-enter this function anytime.
+        */
+       local64_set(&hwc->prev_count, new_raw_count);
        local64_add(delta, &event->count);
        local64_sub(delta, &hwc->period_left);
 }
@@ -142,6 +139,10 @@ static int arc_pmu_event_init(struct perf_event *event)
        struct hw_perf_event *hwc = &event->hw;
        int ret;
 
+       hwc->sample_period  = arc_pmu->max_period;
+       hwc->last_period = hwc->sample_period;
+       local64_set(&hwc->period_left, hwc->sample_period);
+
        switch (event->attr.type) {
        case PERF_TYPE_HARDWARE:
                if (event->attr.config >= PERF_COUNT_HW_MAX)
@@ -153,6 +154,7 @@ static int arc_pmu_event_init(struct perf_event *event)
                         (int) event->attr.config, (int) hwc->config,
                         arc_pmu_ev_hw_map[event->attr.config]);
                return 0;
+
        case PERF_TYPE_HW_CACHE:
                ret = arc_pmu_cache_event(event->attr.config);
                if (ret < 0)
@@ -180,6 +182,47 @@ static void arc_pmu_disable(struct pmu *pmu)
        write_aux_reg(ARC_REG_PCT_CONTROL, (tmp & 0xffff0000) | 0x0);
 }
 
+static int arc_pmu_event_set_period(struct perf_event *event)
+{
+       struct hw_perf_event *hwc = &event->hw;
+       s64 left = local64_read(&hwc->period_left);
+       s64 period = hwc->sample_period;
+       int idx = hwc->idx;
+       int overflow = 0;
+       u64 value;
+
+       if (unlikely(left <= -period)) {
+               /* left underflowed by more than period. */
+               left = period;
+               local64_set(&hwc->period_left, left);
+               hwc->last_period = period;
+               overflow = 1;
+       } else  if (unlikely(left <= 0)) {
+               /* left underflowed by less than period. */
+               left += period;
+               local64_set(&hwc->period_left, left);
+               hwc->last_period = period;
+               overflow = 1;
+       }
+
+       if (left > arc_pmu->max_period)
+               left = arc_pmu->max_period;
+
+       value = arc_pmu->max_period - left;
+       local64_set(&hwc->prev_count, value);
+
+       /* Select counter */
+       write_aux_reg(ARC_REG_PCT_INDEX, idx);
+
+       /* Write value */
+       write_aux_reg(ARC_REG_PCT_COUNTL, (u32)value);
+       write_aux_reg(ARC_REG_PCT_COUNTH, (value >> 32));
+
+       perf_event_update_userpage(event);
+
+       return overflow;
+}
+
 /*
  * Assigns hardware counter to hardware condition.
  * Note that there is no separate start/stop mechanism;
@@ -194,9 +237,11 @@ static void arc_pmu_start(struct perf_event *event, int flags)
                return;
 
        if (flags & PERF_EF_RELOAD)
-               WARN_ON_ONCE(!(event->hw.state & PERF_HES_UPTODATE));
+               WARN_ON_ONCE(!(hwc->state & PERF_HES_UPTODATE));
+
+       hwc->state = 0;
 
-       event->hw.state = 0;
+       arc_pmu_event_set_period(event);
 
        /* enable ARC pmu here */
        write_aux_reg(ARC_REG_PCT_INDEX, idx);          /* counter # */
@@ -269,6 +314,7 @@ static int arc_pmu_device_probe(struct platform_device *pdev)
        struct arc_reg_pct_build pct_bcr;
        struct arc_reg_cc_build cc_bcr;
        int i, j;
+       int counter_size;       /* in bits */
 
        union cc_name {
                struct {
@@ -294,10 +340,11 @@ static int arc_pmu_device_probe(struct platform_device *pdev)
                return -ENOMEM;
 
        arc_pmu->n_counters = pct_bcr.c;
-       arc_pmu->counter_size = 32 + (pct_bcr.s << 4);
+       counter_size = 32 + (pct_bcr.s << 4);
+       arc_pmu->max_period = (1ULL << counter_size) / 2 - 1ULL;
 
        pr_info("ARC perf\t: %d counters (%d bits), %d countable conditions\n",
-               arc_pmu->n_counters, arc_pmu->counter_size, cc_bcr.c);
+               arc_pmu->n_counters, counter_size, cc_bcr.c);
 
        cc_name.str[8] = 0;
        for (i = 0; i < PERF_COUNT_ARC_HW_MAX; i++)