TableGen: Generate a function for getting operand indices based on their defined...
authorTom Stellard <thomas.stellard@amd.com>
Tue, 25 Jun 2013 21:22:09 +0000 (21:22 +0000)
committerTom Stellard <thomas.stellard@amd.com>
Tue, 25 Jun 2013 21:22:09 +0000 (21:22 +0000)
commit898b9f020d1089f679d1b1939fd6aafa9de4b411
tree7e7627cb6da2fad8f7d9f5bc150a9860d208615f
parent34eb2406b41854fc8df688fca7c0129f77d768f7
TableGen: Generate a function for getting operand indices based on their defined names

This patch modifies TableGen to generate a function in
${TARGET}GenInstrInfo.inc called getNamedOperandIdx(), which can be used
to look up indices for operands based on their names.

In order to activate this feature for an instruction, you must set the
UseNamedOperandTable bit.

For example, if you have an instruction like:

def ADD : TargetInstr <(outs GPR:$dst), (ins GPR:$src0, GPR:$src1)>;

You can look up the operand indices using the new function, like this:

Target::getNamedOperandIdx(Target::ADD, Target::OpName::dst)  => 0
Target::getNamedOperandIdx(Target::ADD, Target::OpName::src0) => 1
Target::getNamedOperandIdx(Target::ADD, Target::OpName::src1) => 2

The operand names are case sensitive, so $dst and $DST are considered
different operands.

This change is useful for R600 which has instructions with a large number
of operands, many of which model single bit instruction configuration
values.  These configuration bits are common across most instructions,
but may have a different operand index depending on the instruction type.
It is useful to have a convenient way to look up the operand indices,
so these bits can be generically set on any instruction.

git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@184879 91177308-0d34-0410-b5e6-96231b3b80d8
docs/WritingAnLLVMBackend.rst
include/llvm/Target/Target.td
utils/TableGen/InstrInfoEmitter.cpp