99da8ce9d85a6f295362d62271d0bdbfe27a9f44
[oota-llvm.git] / test / MC / Disassembler / ARM / invalid-VST1d8Twb_register-thumb.txt
1 # RUN: llvm-mc --disassemble %s -triple=thumb-apple-darwin9 2>&1 | grep "invalid instruction encoding"
2
3 # Opcode=1839 Name=VST1d8Twb_register Format=ARM_FORMAT_NLdSt(30)
4 #  31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10  9  8  7  6  5  4  3  2  1  0
5 # -------------------------------------------------------------------------------------------------
6 # | 1: 1: 1: 1| 1: 0: 0: 1| 0: 0: 0: 0| 0: 0: 0: 0| 0: 0: 0: 0| 0: 1: 1: 0| 0: 0: 1: 0| 1: 1: 1: 1|
7 # -------------------------------------------------------------------------------------------------
8 #
9 # A8.6.391 VST1 (multiple single elements)
10 # This encoding looks like: vst1.8 {d0,d1,d2}, [r0:128]
11 # But bits 5-4 for the alignment of 128 encoded as align = 0b10, is available only if <list>
12 # contains two or four registers.  rdar://11220250
13 0x00 0xf9 0x2f 0x06