42ce4c1c1d57bf6925140505ec2f2ee9ac124f10
[oota-llvm.git] / test / CodeGen / X86 / setcc.ll
1 ; RUN: llc < %s -mtriple=x86_64-apple-darwin | FileCheck %s
2 ; XFAIL: *
3 ; rdar://7329206
4
5 ; Use sbb x, x to materialize carry bit in a GPR. The value is either
6 ; all 1's or all 0's.
7
8 define zeroext i16 @t1(i16 zeroext %x) nounwind readnone ssp {
9 entry:
10 ; CHECK: t1:
11 ; CHECK: seta %al
12 ; CHECK: movzbl %al, %eax
13 ; CHECK: shll $5, %eax
14   %0 = icmp ugt i16 %x, 26                        ; <i1> [#uses=1]
15   %iftmp.1.0 = select i1 %0, i16 32, i16 0        ; <i16> [#uses=1]
16   ret i16 %iftmp.1.0
17 }
18
19 define zeroext i16 @t2(i16 zeroext %x) nounwind readnone ssp {
20 entry:
21 ; CHECK: t2:
22 ; CHECK: sbbl %eax, %eax
23 ; CHECK: andl $32, %eax
24   %0 = icmp ult i16 %x, 26                        ; <i1> [#uses=1]
25   %iftmp.0.0 = select i1 %0, i16 32, i16 0        ; <i16> [#uses=1]
26   ret i16 %iftmp.0.0
27 }
28
29 define i64 @t3(i64 %x) nounwind readnone ssp {
30 entry:
31 ; CHECK: t3:
32 ; CHECK: sbbq %rax, %rax
33 ; CHECK: andq $64, %rax
34   %0 = icmp ult i64 %x, 18                        ; <i1> [#uses=1]
35   %iftmp.2.0 = select i1 %0, i64 64, i64 0        ; <i64> [#uses=1]
36   ret i64 %iftmp.2.0
37 }