4e17a714bf57f4495f8b3454952b0c96fdc29c15
[oota-llvm.git] / test / CodeGen / X86 / blend-msb.ll
1 ; RUN: llc < %s -mtriple=x86_64-apple-darwin -mcpu=corei7 -mattr=+sse4.1 | FileCheck %s
2
3
4 ; Verify that we produce movss instead of blendvps when possible.
5
6 ;CHECK-LABEL: vsel_float:
7 ;CHECK-NOT: blend
8 ;CHECK: movss
9 ;CHECK: ret
10 define <4 x float> @vsel_float(<4 x float> %v1, <4 x float> %v2) {
11   %vsel = select <4 x i1> <i1 true, i1 false, i1 false, i1 false>, <4 x float> %v1, <4 x float> %v2
12   ret <4 x float> %vsel
13 }
14
15 ;CHECK-LABEL: vsel_4xi8:
16 ;CHECK-NOT: blend
17 ;CHECK: movss
18 ;CHECK: ret
19 define <4 x i8> @vsel_4xi8(<4 x i8> %v1, <4 x i8> %v2) {
20   %vsel = select <4 x i1> <i1 true, i1 false, i1 false, i1 false>, <4 x i8> %v1, <4 x i8> %v2
21   ret <4 x i8> %vsel
22 }
23
24 ;CHECK-LABEL: vsel_8xi16:
25 ;CHECK: pblendw $17
26 ;CHECK: ret
27 define <8 x i16> @vsel_8xi16(<8 x i16> %v1, <8 x i16> %v2) {
28   %vsel = select <8 x i1> <i1 true, i1 false, i1 false, i1 false, i1 true, i1 false, i1 false, i1 false>, <8 x i16> %v1, <8 x i16> %v2
29   ret <8 x i16> %vsel
30 }