[mips][msa] Added support for matching bset, bseti, bneg, and bnegi from normal IR...
[oota-llvm.git] / test / CodeGen / Mips / msa / 3r_splat.ll
1 ; Test the MSA splat intrinsics that are encoded with the 3R instruction
2 ; format.
3
4 ; RUN: llc -march=mips -mattr=+msa,+fp64 < %s | \
5 ; RUN:     FileCheck -check-prefix=MIPS32 %s
6
7 @llvm_mips_splat_b_ARG1 = global <16 x i8> <i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 8, i8 9, i8 10, i8 11, i8 12, i8 13, i8 14, i8 15>, align 16
8 @llvm_mips_splat_b_RES  = global <16 x i8> <i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0, i8 0>, align 16
9
10 define void @llvm_mips_splat_b_test(i32 %a) nounwind {
11 entry:
12   %0 = load <16 x i8>* @llvm_mips_splat_b_ARG1
13   %1 = tail call <16 x i8> @llvm.mips.splat.b(<16 x i8> %0, i32 %a)
14   store <16 x i8> %1, <16 x i8>* @llvm_mips_splat_b_RES
15   ret void
16 }
17
18 declare <16 x i8> @llvm.mips.splat.b(<16 x i8>, i32) nounwind
19
20 ; MIPS32: llvm_mips_splat_b_test:
21 ; MIPS32-DAG: lw   [[R1:\$[0-9]+]], %got(llvm_mips_splat_b_ARG1)(
22 ; MIPS32-DAG: lw   [[R2:\$[0-9]+]], %got(llvm_mips_splat_b_RES)(
23 ; MIPS32-DAG: ld.b [[R3:\$w[0-9]+]], 0([[R1]])
24 ; MIPS32-DAG: splat.b [[R4:\$w[0-9]+]], [[R3]][$4]
25 ; MIPS32-DAG: st.b [[R4]], 0([[R2]])
26 ; MIPS32: .size llvm_mips_splat_b_test
27
28 @llvm_mips_splat_h_ARG1 = global <8 x i16> <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>, align 16
29 @llvm_mips_splat_h_RES  = global <8 x i16> <i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0, i16 0>, align 16
30
31 define void @llvm_mips_splat_h_test(i32 %a) nounwind {
32 entry:
33   %0 = load <8 x i16>* @llvm_mips_splat_h_ARG1
34   %1 = tail call <8 x i16> @llvm.mips.splat.h(<8 x i16> %0, i32 %a)
35   store <8 x i16> %1, <8 x i16>* @llvm_mips_splat_h_RES
36   ret void
37 }
38
39 declare <8 x i16> @llvm.mips.splat.h(<8 x i16>, i32) nounwind
40
41 ; MIPS32: llvm_mips_splat_h_test:
42 ; MIPS32-DAG: lw   [[R1:\$[0-9]+]], %got(llvm_mips_splat_h_ARG1)(
43 ; MIPS32-DAG: lw   [[R2:\$[0-9]+]], %got(llvm_mips_splat_h_RES)(
44 ; MIPS32-DAG: ld.h [[R3:\$w[0-9]+]], 0([[R1]])
45 ; MIPS32-DAG: splat.h [[R4:\$w[0-9]+]], [[R3]][$4]
46 ; MIPS32-DAG: st.h [[R4]], 0([[R2]])
47 ; MIPS32: .size llvm_mips_splat_h_test
48
49 @llvm_mips_splat_w_ARG1 = global <4 x i32> <i32 0, i32 1, i32 2, i32 3>, align 16
50 @llvm_mips_splat_w_RES  = global <4 x i32> <i32 0, i32 0, i32 0, i32 0>, align 16
51
52 define void @llvm_mips_splat_w_test(i32 %a) nounwind {
53 entry:
54   %0 = load <4 x i32>* @llvm_mips_splat_w_ARG1
55   %1 = tail call <4 x i32> @llvm.mips.splat.w(<4 x i32> %0, i32 %a)
56   store <4 x i32> %1, <4 x i32>* @llvm_mips_splat_w_RES
57   ret void
58 }
59
60 declare <4 x i32> @llvm.mips.splat.w(<4 x i32>, i32) nounwind
61
62 ; MIPS32: llvm_mips_splat_w_test:
63 ; MIPS32-DAG: lw   [[R1:\$[0-9]+]], %got(llvm_mips_splat_w_ARG1)(
64 ; MIPS32-DAG: lw   [[R2:\$[0-9]+]], %got(llvm_mips_splat_w_RES)(
65 ; MIPS32-DAG: ld.w [[R3:\$w[0-9]+]], 0([[R1]])
66 ; MIPS32-DAG: splat.w [[R4:\$w[0-9]+]], [[R3]][$4]
67 ; MIPS32-DAG: st.w [[R4]], 0([[R2]])
68 ; MIPS32: .size llvm_mips_splat_w_test
69
70 @llvm_mips_splat_d_ARG1 = global <2 x i64> <i64 0, i64 1>, align 16
71 @llvm_mips_splat_d_RES  = global <2 x i64> <i64 0, i64 0>, align 16
72
73 define void @llvm_mips_splat_d_test(i32 %a) nounwind {
74 entry:
75   %0 = load <2 x i64>* @llvm_mips_splat_d_ARG1
76   %1 = tail call <2 x i64> @llvm.mips.splat.d(<2 x i64> %0, i32 %a)
77   store <2 x i64> %1, <2 x i64>* @llvm_mips_splat_d_RES
78   ret void
79 }
80
81 declare <2 x i64> @llvm.mips.splat.d(<2 x i64>, i32) nounwind
82
83 ; MIPS32: llvm_mips_splat_d_test:
84 ; FIXME: This test is currently disabled for MIPS32 because the indices are
85 ;        difficult to match. This is because 64-bit values cannot be stored in
86 ;        GPR32.
87 ; MIPS64-DAG: lw   [[R1:\$[0-9]+]], %got(llvm_mips_splat_d_ARG1)(
88 ; MIPS64-DAG: lw   [[R2:\$[0-9]+]], %got(llvm_mips_splat_d_RES)(
89 ; MIPS64-DAG: ld.d [[R3:\$w[0-9]+]], 0([[R1]])
90 ; MIPS64-DAG: splat.d [[R4:\$w[0-9]+]], [[R3]][$4]
91 ; MIPS64-DAG: st.d [[R4]], 0([[R2]])
92 ; MIPS32: .size llvm_mips_splat_d_test