63eb38f848a73afabc46210a4f10b62065888b3c
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===- X86InstrInfo.cpp - X86 Instruction Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86GenInstrInfo.inc"
17 #include "X86InstrBuilder.h"
18 #include "X86MachineFunctionInfo.h"
19 #include "X86Subtarget.h"
20 #include "X86TargetMachine.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/LLVMContext.h"
23 #include "llvm/ADT/STLExtras.h"
24 #include "llvm/CodeGen/MachineConstantPool.h"
25 #include "llvm/CodeGen/MachineFrameInfo.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/CodeGen/LiveVariables.h"
29 #include "llvm/CodeGen/PseudoSourceValue.h"
30 #include "llvm/MC/MCInst.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/raw_ostream.h"
35 #include "llvm/Target/TargetOptions.h"
36 #include "llvm/MC/MCAsmInfo.h"
37
38 #include <limits>
39
40 using namespace llvm;
41
42 static cl::opt<bool>
43 NoFusing("disable-spill-fusing",
44          cl::desc("Disable fusing of spill code into instructions"));
45 static cl::opt<bool>
46 PrintFailedFusing("print-failed-fuse-candidates",
47                   cl::desc("Print instructions that the allocator wants to"
48                            " fuse, but the X86 backend currently can't"),
49                   cl::Hidden);
50 static cl::opt<bool>
51 ReMatPICStubLoad("remat-pic-stub-load",
52                  cl::desc("Re-materialize load from stub in PIC mode"),
53                  cl::init(false), cl::Hidden);
54
55 X86InstrInfo::X86InstrInfo(X86TargetMachine &tm)
56   : TargetInstrInfoImpl(X86Insts, array_lengthof(X86Insts)),
57     TM(tm), RI(tm, *this) {
58   SmallVector<unsigned,16> AmbEntries;
59   static const unsigned OpTbl2Addr[][2] = {
60     { X86::ADC32ri,     X86::ADC32mi },
61     { X86::ADC32ri8,    X86::ADC32mi8 },
62     { X86::ADC32rr,     X86::ADC32mr },
63     { X86::ADC64ri32,   X86::ADC64mi32 },
64     { X86::ADC64ri8,    X86::ADC64mi8 },
65     { X86::ADC64rr,     X86::ADC64mr },
66     { X86::ADD16ri,     X86::ADD16mi },
67     { X86::ADD16ri8,    X86::ADD16mi8 },
68     { X86::ADD16rr,     X86::ADD16mr },
69     { X86::ADD32ri,     X86::ADD32mi },
70     { X86::ADD32ri8,    X86::ADD32mi8 },
71     { X86::ADD32rr,     X86::ADD32mr },
72     { X86::ADD64ri32,   X86::ADD64mi32 },
73     { X86::ADD64ri8,    X86::ADD64mi8 },
74     { X86::ADD64rr,     X86::ADD64mr },
75     { X86::ADD8ri,      X86::ADD8mi },
76     { X86::ADD8rr,      X86::ADD8mr },
77     { X86::AND16ri,     X86::AND16mi },
78     { X86::AND16ri8,    X86::AND16mi8 },
79     { X86::AND16rr,     X86::AND16mr },
80     { X86::AND32ri,     X86::AND32mi },
81     { X86::AND32ri8,    X86::AND32mi8 },
82     { X86::AND32rr,     X86::AND32mr },
83     { X86::AND64ri32,   X86::AND64mi32 },
84     { X86::AND64ri8,    X86::AND64mi8 },
85     { X86::AND64rr,     X86::AND64mr },
86     { X86::AND8ri,      X86::AND8mi },
87     { X86::AND8rr,      X86::AND8mr },
88     { X86::DEC16r,      X86::DEC16m },
89     { X86::DEC32r,      X86::DEC32m },
90     { X86::DEC64_16r,   X86::DEC64_16m },
91     { X86::DEC64_32r,   X86::DEC64_32m },
92     { X86::DEC64r,      X86::DEC64m },
93     { X86::DEC8r,       X86::DEC8m },
94     { X86::INC16r,      X86::INC16m },
95     { X86::INC32r,      X86::INC32m },
96     { X86::INC64_16r,   X86::INC64_16m },
97     { X86::INC64_32r,   X86::INC64_32m },
98     { X86::INC64r,      X86::INC64m },
99     { X86::INC8r,       X86::INC8m },
100     { X86::NEG16r,      X86::NEG16m },
101     { X86::NEG32r,      X86::NEG32m },
102     { X86::NEG64r,      X86::NEG64m },
103     { X86::NEG8r,       X86::NEG8m },
104     { X86::NOT16r,      X86::NOT16m },
105     { X86::NOT32r,      X86::NOT32m },
106     { X86::NOT64r,      X86::NOT64m },
107     { X86::NOT8r,       X86::NOT8m },
108     { X86::OR16ri,      X86::OR16mi },
109     { X86::OR16ri8,     X86::OR16mi8 },
110     { X86::OR16rr,      X86::OR16mr },
111     { X86::OR32ri,      X86::OR32mi },
112     { X86::OR32ri8,     X86::OR32mi8 },
113     { X86::OR32rr,      X86::OR32mr },
114     { X86::OR64ri32,    X86::OR64mi32 },
115     { X86::OR64ri8,     X86::OR64mi8 },
116     { X86::OR64rr,      X86::OR64mr },
117     { X86::OR8ri,       X86::OR8mi },
118     { X86::OR8rr,       X86::OR8mr },
119     { X86::ROL16r1,     X86::ROL16m1 },
120     { X86::ROL16rCL,    X86::ROL16mCL },
121     { X86::ROL16ri,     X86::ROL16mi },
122     { X86::ROL32r1,     X86::ROL32m1 },
123     { X86::ROL32rCL,    X86::ROL32mCL },
124     { X86::ROL32ri,     X86::ROL32mi },
125     { X86::ROL64r1,     X86::ROL64m1 },
126     { X86::ROL64rCL,    X86::ROL64mCL },
127     { X86::ROL64ri,     X86::ROL64mi },
128     { X86::ROL8r1,      X86::ROL8m1 },
129     { X86::ROL8rCL,     X86::ROL8mCL },
130     { X86::ROL8ri,      X86::ROL8mi },
131     { X86::ROR16r1,     X86::ROR16m1 },
132     { X86::ROR16rCL,    X86::ROR16mCL },
133     { X86::ROR16ri,     X86::ROR16mi },
134     { X86::ROR32r1,     X86::ROR32m1 },
135     { X86::ROR32rCL,    X86::ROR32mCL },
136     { X86::ROR32ri,     X86::ROR32mi },
137     { X86::ROR64r1,     X86::ROR64m1 },
138     { X86::ROR64rCL,    X86::ROR64mCL },
139     { X86::ROR64ri,     X86::ROR64mi },
140     { X86::ROR8r1,      X86::ROR8m1 },
141     { X86::ROR8rCL,     X86::ROR8mCL },
142     { X86::ROR8ri,      X86::ROR8mi },
143     { X86::SAR16r1,     X86::SAR16m1 },
144     { X86::SAR16rCL,    X86::SAR16mCL },
145     { X86::SAR16ri,     X86::SAR16mi },
146     { X86::SAR32r1,     X86::SAR32m1 },
147     { X86::SAR32rCL,    X86::SAR32mCL },
148     { X86::SAR32ri,     X86::SAR32mi },
149     { X86::SAR64r1,     X86::SAR64m1 },
150     { X86::SAR64rCL,    X86::SAR64mCL },
151     { X86::SAR64ri,     X86::SAR64mi },
152     { X86::SAR8r1,      X86::SAR8m1 },
153     { X86::SAR8rCL,     X86::SAR8mCL },
154     { X86::SAR8ri,      X86::SAR8mi },
155     { X86::SBB32ri,     X86::SBB32mi },
156     { X86::SBB32ri8,    X86::SBB32mi8 },
157     { X86::SBB32rr,     X86::SBB32mr },
158     { X86::SBB64ri32,   X86::SBB64mi32 },
159     { X86::SBB64ri8,    X86::SBB64mi8 },
160     { X86::SBB64rr,     X86::SBB64mr },
161     { X86::SHL16rCL,    X86::SHL16mCL },
162     { X86::SHL16ri,     X86::SHL16mi },
163     { X86::SHL32rCL,    X86::SHL32mCL },
164     { X86::SHL32ri,     X86::SHL32mi },
165     { X86::SHL64rCL,    X86::SHL64mCL },
166     { X86::SHL64ri,     X86::SHL64mi },
167     { X86::SHL8rCL,     X86::SHL8mCL },
168     { X86::SHL8ri,      X86::SHL8mi },
169     { X86::SHLD16rrCL,  X86::SHLD16mrCL },
170     { X86::SHLD16rri8,  X86::SHLD16mri8 },
171     { X86::SHLD32rrCL,  X86::SHLD32mrCL },
172     { X86::SHLD32rri8,  X86::SHLD32mri8 },
173     { X86::SHLD64rrCL,  X86::SHLD64mrCL },
174     { X86::SHLD64rri8,  X86::SHLD64mri8 },
175     { X86::SHR16r1,     X86::SHR16m1 },
176     { X86::SHR16rCL,    X86::SHR16mCL },
177     { X86::SHR16ri,     X86::SHR16mi },
178     { X86::SHR32r1,     X86::SHR32m1 },
179     { X86::SHR32rCL,    X86::SHR32mCL },
180     { X86::SHR32ri,     X86::SHR32mi },
181     { X86::SHR64r1,     X86::SHR64m1 },
182     { X86::SHR64rCL,    X86::SHR64mCL },
183     { X86::SHR64ri,     X86::SHR64mi },
184     { X86::SHR8r1,      X86::SHR8m1 },
185     { X86::SHR8rCL,     X86::SHR8mCL },
186     { X86::SHR8ri,      X86::SHR8mi },
187     { X86::SHRD16rrCL,  X86::SHRD16mrCL },
188     { X86::SHRD16rri8,  X86::SHRD16mri8 },
189     { X86::SHRD32rrCL,  X86::SHRD32mrCL },
190     { X86::SHRD32rri8,  X86::SHRD32mri8 },
191     { X86::SHRD64rrCL,  X86::SHRD64mrCL },
192     { X86::SHRD64rri8,  X86::SHRD64mri8 },
193     { X86::SUB16ri,     X86::SUB16mi },
194     { X86::SUB16ri8,    X86::SUB16mi8 },
195     { X86::SUB16rr,     X86::SUB16mr },
196     { X86::SUB32ri,     X86::SUB32mi },
197     { X86::SUB32ri8,    X86::SUB32mi8 },
198     { X86::SUB32rr,     X86::SUB32mr },
199     { X86::SUB64ri32,   X86::SUB64mi32 },
200     { X86::SUB64ri8,    X86::SUB64mi8 },
201     { X86::SUB64rr,     X86::SUB64mr },
202     { X86::SUB8ri,      X86::SUB8mi },
203     { X86::SUB8rr,      X86::SUB8mr },
204     { X86::XOR16ri,     X86::XOR16mi },
205     { X86::XOR16ri8,    X86::XOR16mi8 },
206     { X86::XOR16rr,     X86::XOR16mr },
207     { X86::XOR32ri,     X86::XOR32mi },
208     { X86::XOR32ri8,    X86::XOR32mi8 },
209     { X86::XOR32rr,     X86::XOR32mr },
210     { X86::XOR64ri32,   X86::XOR64mi32 },
211     { X86::XOR64ri8,    X86::XOR64mi8 },
212     { X86::XOR64rr,     X86::XOR64mr },
213     { X86::XOR8ri,      X86::XOR8mi },
214     { X86::XOR8rr,      X86::XOR8mr }
215   };
216
217   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
218     unsigned RegOp = OpTbl2Addr[i][0];
219     unsigned MemOp = OpTbl2Addr[i][1];
220     if (!RegOp2MemOpTable2Addr.insert(std::make_pair((unsigned*)RegOp,
221                                                std::make_pair(MemOp,0))).second)
222       assert(false && "Duplicated entries?");
223     // Index 0, folded load and store, no alignment requirement.
224     unsigned AuxInfo = 0 | (1 << 4) | (1 << 5);
225     if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
226                                                 std::make_pair(RegOp,
227                                                               AuxInfo))).second)
228       AmbEntries.push_back(MemOp);
229   }
230
231   // If the third value is 1, then it's folding either a load or a store.
232   static const unsigned OpTbl0[][4] = {
233     { X86::BT16ri8,     X86::BT16mi8, 1, 0 },
234     { X86::BT32ri8,     X86::BT32mi8, 1, 0 },
235     { X86::BT64ri8,     X86::BT64mi8, 1, 0 },
236     { X86::CALL32r,     X86::CALL32m, 1, 0 },
237     { X86::CALL64r,     X86::CALL64m, 1, 0 },
238     { X86::CMP16ri,     X86::CMP16mi, 1, 0 },
239     { X86::CMP16ri8,    X86::CMP16mi8, 1, 0 },
240     { X86::CMP16rr,     X86::CMP16mr, 1, 0 },
241     { X86::CMP32ri,     X86::CMP32mi, 1, 0 },
242     { X86::CMP32ri8,    X86::CMP32mi8, 1, 0 },
243     { X86::CMP32rr,     X86::CMP32mr, 1, 0 },
244     { X86::CMP64ri32,   X86::CMP64mi32, 1, 0 },
245     { X86::CMP64ri8,    X86::CMP64mi8, 1, 0 },
246     { X86::CMP64rr,     X86::CMP64mr, 1, 0 },
247     { X86::CMP8ri,      X86::CMP8mi, 1, 0 },
248     { X86::CMP8rr,      X86::CMP8mr, 1, 0 },
249     { X86::DIV16r,      X86::DIV16m, 1, 0 },
250     { X86::DIV32r,      X86::DIV32m, 1, 0 },
251     { X86::DIV64r,      X86::DIV64m, 1, 0 },
252     { X86::DIV8r,       X86::DIV8m, 1, 0 },
253     { X86::EXTRACTPSrr, X86::EXTRACTPSmr, 0, 16 },
254     { X86::FsMOVAPDrr,  X86::MOVSDmr, 0, 0 },
255     { X86::FsMOVAPSrr,  X86::MOVSSmr, 0, 0 },
256     { X86::IDIV16r,     X86::IDIV16m, 1, 0 },
257     { X86::IDIV32r,     X86::IDIV32m, 1, 0 },
258     { X86::IDIV64r,     X86::IDIV64m, 1, 0 },
259     { X86::IDIV8r,      X86::IDIV8m, 1, 0 },
260     { X86::IMUL16r,     X86::IMUL16m, 1, 0 },
261     { X86::IMUL32r,     X86::IMUL32m, 1, 0 },
262     { X86::IMUL64r,     X86::IMUL64m, 1, 0 },
263     { X86::IMUL8r,      X86::IMUL8m, 1, 0 },
264     { X86::JMP32r,      X86::JMP32m, 1, 0 },
265     { X86::JMP64r,      X86::JMP64m, 1, 0 },
266     { X86::MOV16ri,     X86::MOV16mi, 0, 0 },
267     { X86::MOV16rr,     X86::MOV16mr, 0, 0 },
268     { X86::MOV32ri,     X86::MOV32mi, 0, 0 },
269     { X86::MOV32rr,     X86::MOV32mr, 0, 0 },
270     { X86::MOV32rr_TC,  X86::MOV32mr_TC, 0, 0 },
271     { X86::MOV64ri32,   X86::MOV64mi32, 0, 0 },
272     { X86::MOV64rr,     X86::MOV64mr, 0, 0 },
273     { X86::MOV8ri,      X86::MOV8mi, 0, 0 },
274     { X86::MOV8rr,      X86::MOV8mr, 0, 0 },
275     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, 0, 0 },
276     { X86::MOVAPDrr,    X86::MOVAPDmr, 0, 16 },
277     { X86::MOVAPSrr,    X86::MOVAPSmr, 0, 16 },
278     { X86::MOVDQArr,    X86::MOVDQAmr, 0, 16 },
279     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr, 0, 0 },
280     { X86::MOVPQIto64rr,X86::MOVPQI2QImr, 0, 0 },
281     { X86::MOVSDto64rr, X86::MOVSDto64mr, 0, 0 },
282     { X86::MOVSS2DIrr,  X86::MOVSS2DImr, 0, 0 },
283     { X86::MOVUPDrr,    X86::MOVUPDmr, 0, 0 },
284     { X86::MOVUPSrr,    X86::MOVUPSmr, 0, 0 },
285     { X86::MUL16r,      X86::MUL16m, 1, 0 },
286     { X86::MUL32r,      X86::MUL32m, 1, 0 },
287     { X86::MUL64r,      X86::MUL64m, 1, 0 },
288     { X86::MUL8r,       X86::MUL8m, 1, 0 },
289     { X86::SETAEr,      X86::SETAEm, 0, 0 },
290     { X86::SETAr,       X86::SETAm, 0, 0 },
291     { X86::SETBEr,      X86::SETBEm, 0, 0 },
292     { X86::SETBr,       X86::SETBm, 0, 0 },
293     { X86::SETEr,       X86::SETEm, 0, 0 },
294     { X86::SETGEr,      X86::SETGEm, 0, 0 },
295     { X86::SETGr,       X86::SETGm, 0, 0 },
296     { X86::SETLEr,      X86::SETLEm, 0, 0 },
297     { X86::SETLr,       X86::SETLm, 0, 0 },
298     { X86::SETNEr,      X86::SETNEm, 0, 0 },
299     { X86::SETNOr,      X86::SETNOm, 0, 0 },
300     { X86::SETNPr,      X86::SETNPm, 0, 0 },
301     { X86::SETNSr,      X86::SETNSm, 0, 0 },
302     { X86::SETOr,       X86::SETOm, 0, 0 },
303     { X86::SETPr,       X86::SETPm, 0, 0 },
304     { X86::SETSr,       X86::SETSm, 0, 0 },
305     { X86::TAILJMPr,    X86::TAILJMPm, 1, 0 },
306     { X86::TAILJMPr64,  X86::TAILJMPm64, 1, 0 },
307     { X86::TEST16ri,    X86::TEST16mi, 1, 0 },
308     { X86::TEST32ri,    X86::TEST32mi, 1, 0 },
309     { X86::TEST64ri32,  X86::TEST64mi32, 1, 0 },
310     { X86::TEST8ri,     X86::TEST8mi, 1, 0 }
311   };
312
313   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
314     unsigned RegOp = OpTbl0[i][0];
315     unsigned MemOp = OpTbl0[i][1];
316     unsigned Align = OpTbl0[i][3];
317     if (!RegOp2MemOpTable0.insert(std::make_pair((unsigned*)RegOp,
318                                            std::make_pair(MemOp,Align))).second)
319       assert(false && "Duplicated entries?");
320     unsigned FoldedLoad = OpTbl0[i][2];
321     // Index 0, folded load or store.
322     unsigned AuxInfo = 0 | (FoldedLoad << 4) | ((FoldedLoad^1) << 5);
323     if (RegOp != X86::FsMOVAPDrr && RegOp != X86::FsMOVAPSrr)
324       if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
325                                      std::make_pair(RegOp, AuxInfo))).second)
326         AmbEntries.push_back(MemOp);
327   }
328
329   static const unsigned OpTbl1[][3] = {
330     { X86::CMP16rr,         X86::CMP16rm, 0 },
331     { X86::CMP32rr,         X86::CMP32rm, 0 },
332     { X86::CMP64rr,         X86::CMP64rm, 0 },
333     { X86::CMP8rr,          X86::CMP8rm, 0 },
334     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm, 0 },
335     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm, 0 },
336     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm, 0 },
337     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm, 0 },
338     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm, 0 },
339     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm, 0 },
340     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm, 0 },
341     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm, 0 },
342     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm, 0 },
343     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm, 0 },
344     { X86::FsMOVAPDrr,      X86::MOVSDrm, 0 },
345     { X86::FsMOVAPSrr,      X86::MOVSSrm, 0 },
346     { X86::IMUL16rri,       X86::IMUL16rmi, 0 },
347     { X86::IMUL16rri8,      X86::IMUL16rmi8, 0 },
348     { X86::IMUL32rri,       X86::IMUL32rmi, 0 },
349     { X86::IMUL32rri8,      X86::IMUL32rmi8, 0 },
350     { X86::IMUL64rri32,     X86::IMUL64rmi32, 0 },
351     { X86::IMUL64rri8,      X86::IMUL64rmi8, 0 },
352     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm, 0 },
353     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm, 0 },
354     { X86::Int_COMISDrr,    X86::Int_COMISDrm, 0 },
355     { X86::Int_COMISSrr,    X86::Int_COMISSrm, 0 },
356     { X86::Int_CVTDQ2PDrr,  X86::Int_CVTDQ2PDrm, 16 },
357     { X86::Int_CVTDQ2PSrr,  X86::Int_CVTDQ2PSrm, 16 },
358     { X86::Int_CVTPD2DQrr,  X86::Int_CVTPD2DQrm, 16 },
359     { X86::Int_CVTPD2PSrr,  X86::Int_CVTPD2PSrm, 16 },
360     { X86::Int_CVTPS2DQrr,  X86::Int_CVTPS2DQrm, 16 },
361     { X86::Int_CVTPS2PDrr,  X86::Int_CVTPS2PDrm, 0 },
362     { X86::Int_CVTSD2SI64rr,X86::Int_CVTSD2SI64rm, 0 },
363     { X86::Int_CVTSD2SIrr,  X86::Int_CVTSD2SIrm, 0 },
364     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm, 0 },
365     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm, 0 },
366     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm, 0 },
367     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm, 0 },
368     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm, 0 },
369     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm, 0 },
370     { X86::Int_CVTSS2SI64rr,X86::Int_CVTSS2SI64rm, 0 },
371     { X86::Int_CVTSS2SIrr,  X86::Int_CVTSS2SIrm, 0 },
372     { X86::Int_CVTTPD2DQrr, X86::Int_CVTTPD2DQrm, 16 },
373     { X86::Int_CVTTPS2DQrr, X86::Int_CVTTPS2DQrm, 16 },
374     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm, 0 },
375     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm, 0 },
376     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm, 0 },
377     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm, 0 },
378     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm, 0 },
379     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm, 0 },
380     { X86::MOV16rr,         X86::MOV16rm, 0 },
381     { X86::MOV32rr,         X86::MOV32rm, 0 },
382     { X86::MOV32rr_TC,      X86::MOV32rm_TC, 0 },
383     { X86::MOV64rr,         X86::MOV64rm, 0 },
384     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm, 0 },
385     { X86::MOV64toSDrr,     X86::MOV64toSDrm, 0 },
386     { X86::MOV8rr,          X86::MOV8rm, 0 },
387     { X86::MOVAPDrr,        X86::MOVAPDrm, 16 },
388     { X86::MOVAPSrr,        X86::MOVAPSrm, 16 },
389     { X86::MOVDDUPrr,       X86::MOVDDUPrm, 0 },
390     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm, 0 },
391     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm, 0 },
392     { X86::MOVDQArr,        X86::MOVDQArm, 16 },
393     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm, 16 },
394     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm, 16 },
395     { X86::MOVSX16rr8,      X86::MOVSX16rm8, 0 },
396     { X86::MOVSX32rr16,     X86::MOVSX32rm16, 0 },
397     { X86::MOVSX32rr8,      X86::MOVSX32rm8, 0 },
398     { X86::MOVSX64rr16,     X86::MOVSX64rm16, 0 },
399     { X86::MOVSX64rr32,     X86::MOVSX64rm32, 0 },
400     { X86::MOVSX64rr8,      X86::MOVSX64rm8, 0 },
401     { X86::MOVUPDrr,        X86::MOVUPDrm, 16 },
402     { X86::MOVUPSrr,        X86::MOVUPSrm, 0 },
403     { X86::MOVZDI2PDIrr,    X86::MOVZDI2PDIrm, 0 },
404     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm, 0 },
405     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm, 16 },
406     { X86::MOVZX16rr8,      X86::MOVZX16rm8, 0 },
407     { X86::MOVZX32rr16,     X86::MOVZX32rm16, 0 },
408     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8, 0 },
409     { X86::MOVZX32rr8,      X86::MOVZX32rm8, 0 },
410     { X86::MOVZX64rr16,     X86::MOVZX64rm16, 0 },
411     { X86::MOVZX64rr32,     X86::MOVZX64rm32, 0 },
412     { X86::MOVZX64rr8,      X86::MOVZX64rm8, 0 },
413     { X86::PSHUFDri,        X86::PSHUFDmi, 16 },
414     { X86::PSHUFHWri,       X86::PSHUFHWmi, 16 },
415     { X86::PSHUFLWri,       X86::PSHUFLWmi, 16 },
416     { X86::RCPPSr,          X86::RCPPSm, 16 },
417     { X86::RCPPSr_Int,      X86::RCPPSm_Int, 16 },
418     { X86::RSQRTPSr,        X86::RSQRTPSm, 16 },
419     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int, 16 },
420     { X86::RSQRTSSr,        X86::RSQRTSSm, 0 },
421     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int, 0 },
422     { X86::SQRTPDr,         X86::SQRTPDm, 16 },
423     { X86::SQRTPDr_Int,     X86::SQRTPDm_Int, 16 },
424     { X86::SQRTPSr,         X86::SQRTPSm, 16 },
425     { X86::SQRTPSr_Int,     X86::SQRTPSm_Int, 16 },
426     { X86::SQRTSDr,         X86::SQRTSDm, 0 },
427     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int, 0 },
428     { X86::SQRTSSr,         X86::SQRTSSm, 0 },
429     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int, 0 },
430     { X86::TEST16rr,        X86::TEST16rm, 0 },
431     { X86::TEST32rr,        X86::TEST32rm, 0 },
432     { X86::TEST64rr,        X86::TEST64rm, 0 },
433     { X86::TEST8rr,         X86::TEST8rm, 0 },
434     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
435     { X86::UCOMISDrr,       X86::UCOMISDrm, 0 },
436     { X86::UCOMISSrr,       X86::UCOMISSrm, 0 }
437   };
438
439   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
440     unsigned RegOp = OpTbl1[i][0];
441     unsigned MemOp = OpTbl1[i][1];
442     unsigned Align = OpTbl1[i][2];
443     if (!RegOp2MemOpTable1.insert(std::make_pair((unsigned*)RegOp,
444                                            std::make_pair(MemOp,Align))).second)
445       assert(false && "Duplicated entries?");
446     // Index 1, folded load
447     unsigned AuxInfo = 1 | (1 << 4);
448     if (RegOp != X86::FsMOVAPDrr && RegOp != X86::FsMOVAPSrr)
449       if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
450                                      std::make_pair(RegOp, AuxInfo))).second)
451         AmbEntries.push_back(MemOp);
452   }
453
454   static const unsigned OpTbl2[][3] = {
455     { X86::ADC32rr,         X86::ADC32rm, 0 },
456     { X86::ADC64rr,         X86::ADC64rm, 0 },
457     { X86::ADD16rr,         X86::ADD16rm, 0 },
458     { X86::ADD32rr,         X86::ADD32rm, 0 },
459     { X86::ADD64rr,         X86::ADD64rm, 0 },
460     { X86::ADD8rr,          X86::ADD8rm, 0 },
461     { X86::ADDPDrr,         X86::ADDPDrm, 16 },
462     { X86::ADDPSrr,         X86::ADDPSrm, 16 },
463     { X86::ADDSDrr,         X86::ADDSDrm, 0 },
464     { X86::ADDSSrr,         X86::ADDSSrm, 0 },
465     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm, 16 },
466     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm, 16 },
467     { X86::AND16rr,         X86::AND16rm, 0 },
468     { X86::AND32rr,         X86::AND32rm, 0 },
469     { X86::AND64rr,         X86::AND64rm, 0 },
470     { X86::AND8rr,          X86::AND8rm, 0 },
471     { X86::ANDNPDrr,        X86::ANDNPDrm, 16 },
472     { X86::ANDNPSrr,        X86::ANDNPSrm, 16 },
473     { X86::ANDPDrr,         X86::ANDPDrm, 16 },
474     { X86::ANDPSrr,         X86::ANDPSrm, 16 },
475     { X86::CMOVA16rr,       X86::CMOVA16rm, 0 },
476     { X86::CMOVA32rr,       X86::CMOVA32rm, 0 },
477     { X86::CMOVA64rr,       X86::CMOVA64rm, 0 },
478     { X86::CMOVAE16rr,      X86::CMOVAE16rm, 0 },
479     { X86::CMOVAE32rr,      X86::CMOVAE32rm, 0 },
480     { X86::CMOVAE64rr,      X86::CMOVAE64rm, 0 },
481     { X86::CMOVB16rr,       X86::CMOVB16rm, 0 },
482     { X86::CMOVB32rr,       X86::CMOVB32rm, 0 },
483     { X86::CMOVB64rr,       X86::CMOVB64rm, 0 },
484     { X86::CMOVBE16rr,      X86::CMOVBE16rm, 0 },
485     { X86::CMOVBE32rr,      X86::CMOVBE32rm, 0 },
486     { X86::CMOVBE64rr,      X86::CMOVBE64rm, 0 },
487     { X86::CMOVE16rr,       X86::CMOVE16rm, 0 },
488     { X86::CMOVE32rr,       X86::CMOVE32rm, 0 },
489     { X86::CMOVE64rr,       X86::CMOVE64rm, 0 },
490     { X86::CMOVG16rr,       X86::CMOVG16rm, 0 },
491     { X86::CMOVG32rr,       X86::CMOVG32rm, 0 },
492     { X86::CMOVG64rr,       X86::CMOVG64rm, 0 },
493     { X86::CMOVGE16rr,      X86::CMOVGE16rm, 0 },
494     { X86::CMOVGE32rr,      X86::CMOVGE32rm, 0 },
495     { X86::CMOVGE64rr,      X86::CMOVGE64rm, 0 },
496     { X86::CMOVL16rr,       X86::CMOVL16rm, 0 },
497     { X86::CMOVL32rr,       X86::CMOVL32rm, 0 },
498     { X86::CMOVL64rr,       X86::CMOVL64rm, 0 },
499     { X86::CMOVLE16rr,      X86::CMOVLE16rm, 0 },
500     { X86::CMOVLE32rr,      X86::CMOVLE32rm, 0 },
501     { X86::CMOVLE64rr,      X86::CMOVLE64rm, 0 },
502     { X86::CMOVNE16rr,      X86::CMOVNE16rm, 0 },
503     { X86::CMOVNE32rr,      X86::CMOVNE32rm, 0 },
504     { X86::CMOVNE64rr,      X86::CMOVNE64rm, 0 },
505     { X86::CMOVNO16rr,      X86::CMOVNO16rm, 0 },
506     { X86::CMOVNO32rr,      X86::CMOVNO32rm, 0 },
507     { X86::CMOVNO64rr,      X86::CMOVNO64rm, 0 },
508     { X86::CMOVNP16rr,      X86::CMOVNP16rm, 0 },
509     { X86::CMOVNP32rr,      X86::CMOVNP32rm, 0 },
510     { X86::CMOVNP64rr,      X86::CMOVNP64rm, 0 },
511     { X86::CMOVNS16rr,      X86::CMOVNS16rm, 0 },
512     { X86::CMOVNS32rr,      X86::CMOVNS32rm, 0 },
513     { X86::CMOVNS64rr,      X86::CMOVNS64rm, 0 },
514     { X86::CMOVO16rr,       X86::CMOVO16rm, 0 },
515     { X86::CMOVO32rr,       X86::CMOVO32rm, 0 },
516     { X86::CMOVO64rr,       X86::CMOVO64rm, 0 },
517     { X86::CMOVP16rr,       X86::CMOVP16rm, 0 },
518     { X86::CMOVP32rr,       X86::CMOVP32rm, 0 },
519     { X86::CMOVP64rr,       X86::CMOVP64rm, 0 },
520     { X86::CMOVS16rr,       X86::CMOVS16rm, 0 },
521     { X86::CMOVS32rr,       X86::CMOVS32rm, 0 },
522     { X86::CMOVS64rr,       X86::CMOVS64rm, 0 },
523     { X86::CMPPDrri,        X86::CMPPDrmi, 16 },
524     { X86::CMPPSrri,        X86::CMPPSrmi, 16 },
525     { X86::CMPSDrr,         X86::CMPSDrm, 0 },
526     { X86::CMPSSrr,         X86::CMPSSrm, 0 },
527     { X86::DIVPDrr,         X86::DIVPDrm, 16 },
528     { X86::DIVPSrr,         X86::DIVPSrm, 16 },
529     { X86::DIVSDrr,         X86::DIVSDrm, 0 },
530     { X86::DIVSSrr,         X86::DIVSSrm, 0 },
531     { X86::FsANDNPDrr,      X86::FsANDNPDrm, 16 },
532     { X86::FsANDNPSrr,      X86::FsANDNPSrm, 16 },
533     { X86::FsANDPDrr,       X86::FsANDPDrm, 16 },
534     { X86::FsANDPSrr,       X86::FsANDPSrm, 16 },
535     { X86::FsORPDrr,        X86::FsORPDrm, 16 },
536     { X86::FsORPSrr,        X86::FsORPSrm, 16 },
537     { X86::FsXORPDrr,       X86::FsXORPDrm, 16 },
538     { X86::FsXORPSrr,       X86::FsXORPSrm, 16 },
539     { X86::HADDPDrr,        X86::HADDPDrm, 16 },
540     { X86::HADDPSrr,        X86::HADDPSrm, 16 },
541     { X86::HSUBPDrr,        X86::HSUBPDrm, 16 },
542     { X86::HSUBPSrr,        X86::HSUBPSrm, 16 },
543     { X86::IMUL16rr,        X86::IMUL16rm, 0 },
544     { X86::IMUL32rr,        X86::IMUL32rm, 0 },
545     { X86::IMUL64rr,        X86::IMUL64rm, 0 },
546     { X86::MAXPDrr,         X86::MAXPDrm, 16 },
547     { X86::MAXPDrr_Int,     X86::MAXPDrm_Int, 16 },
548     { X86::MAXPSrr,         X86::MAXPSrm, 16 },
549     { X86::MAXPSrr_Int,     X86::MAXPSrm_Int, 16 },
550     { X86::MAXSDrr,         X86::MAXSDrm, 0 },
551     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int, 0 },
552     { X86::MAXSSrr,         X86::MAXSSrm, 0 },
553     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int, 0 },
554     { X86::MINPDrr,         X86::MINPDrm, 16 },
555     { X86::MINPDrr_Int,     X86::MINPDrm_Int, 16 },
556     { X86::MINPSrr,         X86::MINPSrm, 16 },
557     { X86::MINPSrr_Int,     X86::MINPSrm_Int, 16 },
558     { X86::MINSDrr,         X86::MINSDrm, 0 },
559     { X86::MINSDrr_Int,     X86::MINSDrm_Int, 0 },
560     { X86::MINSSrr,         X86::MINSSrm, 0 },
561     { X86::MINSSrr_Int,     X86::MINSSrm_Int, 0 },
562     { X86::MULPDrr,         X86::MULPDrm, 16 },
563     { X86::MULPSrr,         X86::MULPSrm, 16 },
564     { X86::MULSDrr,         X86::MULSDrm, 0 },
565     { X86::MULSSrr,         X86::MULSSrm, 0 },
566     { X86::OR16rr,          X86::OR16rm, 0 },
567     { X86::OR32rr,          X86::OR32rm, 0 },
568     { X86::OR64rr,          X86::OR64rm, 0 },
569     { X86::OR8rr,           X86::OR8rm, 0 },
570     { X86::ORPDrr,          X86::ORPDrm, 16 },
571     { X86::ORPSrr,          X86::ORPSrm, 16 },
572     { X86::PACKSSDWrr,      X86::PACKSSDWrm, 16 },
573     { X86::PACKSSWBrr,      X86::PACKSSWBrm, 16 },
574     { X86::PACKUSWBrr,      X86::PACKUSWBrm, 16 },
575     { X86::PADDBrr,         X86::PADDBrm, 16 },
576     { X86::PADDDrr,         X86::PADDDrm, 16 },
577     { X86::PADDQrr,         X86::PADDQrm, 16 },
578     { X86::PADDSBrr,        X86::PADDSBrm, 16 },
579     { X86::PADDSWrr,        X86::PADDSWrm, 16 },
580     { X86::PADDWrr,         X86::PADDWrm, 16 },
581     { X86::PANDNrr,         X86::PANDNrm, 16 },
582     { X86::PANDrr,          X86::PANDrm, 16 },
583     { X86::PAVGBrr,         X86::PAVGBrm, 16 },
584     { X86::PAVGWrr,         X86::PAVGWrm, 16 },
585     { X86::PCMPEQBrr,       X86::PCMPEQBrm, 16 },
586     { X86::PCMPEQDrr,       X86::PCMPEQDrm, 16 },
587     { X86::PCMPEQWrr,       X86::PCMPEQWrm, 16 },
588     { X86::PCMPGTBrr,       X86::PCMPGTBrm, 16 },
589     { X86::PCMPGTDrr,       X86::PCMPGTDrm, 16 },
590     { X86::PCMPGTWrr,       X86::PCMPGTWrm, 16 },
591     { X86::PINSRWrri,       X86::PINSRWrmi, 16 },
592     { X86::PMADDWDrr,       X86::PMADDWDrm, 16 },
593     { X86::PMAXSWrr,        X86::PMAXSWrm, 16 },
594     { X86::PMAXUBrr,        X86::PMAXUBrm, 16 },
595     { X86::PMINSWrr,        X86::PMINSWrm, 16 },
596     { X86::PMINUBrr,        X86::PMINUBrm, 16 },
597     { X86::PMULDQrr,        X86::PMULDQrm, 16 },
598     { X86::PMULHUWrr,       X86::PMULHUWrm, 16 },
599     { X86::PMULHWrr,        X86::PMULHWrm, 16 },
600     { X86::PMULLDrr,        X86::PMULLDrm, 16 },
601     { X86::PMULLWrr,        X86::PMULLWrm, 16 },
602     { X86::PMULUDQrr,       X86::PMULUDQrm, 16 },
603     { X86::PORrr,           X86::PORrm, 16 },
604     { X86::PSADBWrr,        X86::PSADBWrm, 16 },
605     { X86::PSLLDrr,         X86::PSLLDrm, 16 },
606     { X86::PSLLQrr,         X86::PSLLQrm, 16 },
607     { X86::PSLLWrr,         X86::PSLLWrm, 16 },
608     { X86::PSRADrr,         X86::PSRADrm, 16 },
609     { X86::PSRAWrr,         X86::PSRAWrm, 16 },
610     { X86::PSRLDrr,         X86::PSRLDrm, 16 },
611     { X86::PSRLQrr,         X86::PSRLQrm, 16 },
612     { X86::PSRLWrr,         X86::PSRLWrm, 16 },
613     { X86::PSUBBrr,         X86::PSUBBrm, 16 },
614     { X86::PSUBDrr,         X86::PSUBDrm, 16 },
615     { X86::PSUBSBrr,        X86::PSUBSBrm, 16 },
616     { X86::PSUBSWrr,        X86::PSUBSWrm, 16 },
617     { X86::PSUBWrr,         X86::PSUBWrm, 16 },
618     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm, 16 },
619     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm, 16 },
620     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm, 16 },
621     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm, 16 },
622     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm, 16 },
623     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm, 16 },
624     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm, 16 },
625     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm, 16 },
626     { X86::PXORrr,          X86::PXORrm, 16 },
627     { X86::SBB32rr,         X86::SBB32rm, 0 },
628     { X86::SBB64rr,         X86::SBB64rm, 0 },
629     { X86::SHUFPDrri,       X86::SHUFPDrmi, 16 },
630     { X86::SHUFPSrri,       X86::SHUFPSrmi, 16 },
631     { X86::SUB16rr,         X86::SUB16rm, 0 },
632     { X86::SUB32rr,         X86::SUB32rm, 0 },
633     { X86::SUB64rr,         X86::SUB64rm, 0 },
634     { X86::SUB8rr,          X86::SUB8rm, 0 },
635     { X86::SUBPDrr,         X86::SUBPDrm, 16 },
636     { X86::SUBPSrr,         X86::SUBPSrm, 16 },
637     { X86::SUBSDrr,         X86::SUBSDrm, 0 },
638     { X86::SUBSSrr,         X86::SUBSSrm, 0 },
639     // FIXME: TEST*rr -> swapped operand of TEST*mr.
640     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm, 16 },
641     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm, 16 },
642     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm, 16 },
643     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm, 16 },
644     { X86::XOR16rr,         X86::XOR16rm, 0 },
645     { X86::XOR32rr,         X86::XOR32rm, 0 },
646     { X86::XOR64rr,         X86::XOR64rm, 0 },
647     { X86::XOR8rr,          X86::XOR8rm, 0 },
648     { X86::XORPDrr,         X86::XORPDrm, 16 },
649     { X86::XORPSrr,         X86::XORPSrm, 16 }
650   };
651
652   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
653     unsigned RegOp = OpTbl2[i][0];
654     unsigned MemOp = OpTbl2[i][1];
655     unsigned Align = OpTbl2[i][2];
656     if (!RegOp2MemOpTable2.insert(std::make_pair((unsigned*)RegOp,
657                                            std::make_pair(MemOp,Align))).second)
658       assert(false && "Duplicated entries?");
659     // Index 2, folded load
660     unsigned AuxInfo = 2 | (1 << 4);
661     if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
662                                    std::make_pair(RegOp, AuxInfo))).second)
663       AmbEntries.push_back(MemOp);
664   }
665
666   // Remove ambiguous entries.
667   assert(AmbEntries.empty() && "Duplicated entries in unfolding maps?");
668 }
669
670 bool X86InstrInfo::isMoveInstr(const MachineInstr& MI,
671                                unsigned &SrcReg, unsigned &DstReg,
672                                unsigned &SrcSubIdx, unsigned &DstSubIdx) const {
673   switch (MI.getOpcode()) {
674   default:
675     return false;
676   case X86::MOV8rr:
677   case X86::MOV8rr_NOREX:
678   case X86::MOV16rr:
679   case X86::MOV32rr: 
680   case X86::MOV64rr:
681   case X86::MOV32rr_TC: 
682   case X86::MOV64rr_TC:
683
684   // FP Stack register class copies
685   case X86::MOV_Fp3232: case X86::MOV_Fp6464: case X86::MOV_Fp8080:
686   case X86::MOV_Fp3264: case X86::MOV_Fp3280:
687   case X86::MOV_Fp6432: case X86::MOV_Fp8032:
688
689   // Note that MOVSSrr and MOVSDrr are not considered copies. FR32 and FR64
690   // copies are done with FsMOVAPSrr and FsMOVAPDrr.
691
692   case X86::FsMOVAPSrr:
693   case X86::FsMOVAPDrr:
694   case X86::MOVAPSrr:
695   case X86::MOVAPDrr:
696   case X86::MOVDQArr:
697   case X86::MMX_MOVQ64rr:
698     assert(MI.getNumOperands() >= 2 &&
699            MI.getOperand(0).isReg() &&
700            MI.getOperand(1).isReg() &&
701            "invalid register-register move instruction");
702     SrcReg = MI.getOperand(1).getReg();
703     DstReg = MI.getOperand(0).getReg();
704     SrcSubIdx = MI.getOperand(1).getSubReg();
705     DstSubIdx = MI.getOperand(0).getSubReg();
706     return true;
707   }
708 }
709
710 bool
711 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
712                                     unsigned &SrcReg, unsigned &DstReg,
713                                     unsigned &SubIdx) const {
714   switch (MI.getOpcode()) {
715   default: break;
716   case X86::MOVSX16rr8:
717   case X86::MOVZX16rr8:
718   case X86::MOVSX32rr8:
719   case X86::MOVZX32rr8:
720   case X86::MOVSX64rr8:
721   case X86::MOVZX64rr8:
722     if (!TM.getSubtarget<X86Subtarget>().is64Bit())
723       // It's not always legal to reference the low 8-bit of the larger
724       // register in 32-bit mode.
725       return false;
726   case X86::MOVSX32rr16:
727   case X86::MOVZX32rr16:
728   case X86::MOVSX64rr16:
729   case X86::MOVZX64rr16:
730   case X86::MOVSX64rr32:
731   case X86::MOVZX64rr32: {
732     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
733       // Be conservative.
734       return false;
735     SrcReg = MI.getOperand(1).getReg();
736     DstReg = MI.getOperand(0).getReg();
737     switch (MI.getOpcode()) {
738     default:
739       llvm_unreachable(0);
740       break;
741     case X86::MOVSX16rr8:
742     case X86::MOVZX16rr8:
743     case X86::MOVSX32rr8:
744     case X86::MOVZX32rr8:
745     case X86::MOVSX64rr8:
746     case X86::MOVZX64rr8:
747       SubIdx = X86::sub_8bit;
748       break;
749     case X86::MOVSX32rr16:
750     case X86::MOVZX32rr16:
751     case X86::MOVSX64rr16:
752     case X86::MOVZX64rr16:
753       SubIdx = X86::sub_16bit;
754       break;
755     case X86::MOVSX64rr32:
756     case X86::MOVZX64rr32:
757       SubIdx = X86::sub_32bit;
758       break;
759     }
760     return true;
761   }
762   }
763   return false;
764 }
765
766 /// isFrameOperand - Return true and the FrameIndex if the specified
767 /// operand and follow operands form a reference to the stack frame.
768 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
769                                   int &FrameIndex) const {
770   if (MI->getOperand(Op).isFI() && MI->getOperand(Op+1).isImm() &&
771       MI->getOperand(Op+2).isReg() && MI->getOperand(Op+3).isImm() &&
772       MI->getOperand(Op+1).getImm() == 1 &&
773       MI->getOperand(Op+2).getReg() == 0 &&
774       MI->getOperand(Op+3).getImm() == 0) {
775     FrameIndex = MI->getOperand(Op).getIndex();
776     return true;
777   }
778   return false;
779 }
780
781 static bool isFrameLoadOpcode(int Opcode) {
782   switch (Opcode) {
783   default: break;
784   case X86::MOV8rm:
785   case X86::MOV16rm:
786   case X86::MOV32rm:
787   case X86::MOV32rm_TC:
788   case X86::MOV64rm:
789   case X86::MOV64rm_TC:
790   case X86::LD_Fp64m:
791   case X86::MOVSSrm:
792   case X86::MOVSDrm:
793   case X86::MOVAPSrm:
794   case X86::MOVAPDrm:
795   case X86::MOVDQArm:
796   case X86::MMX_MOVD64rm:
797   case X86::MMX_MOVQ64rm:
798     return true;
799     break;
800   }
801   return false;
802 }
803
804 static bool isFrameStoreOpcode(int Opcode) {
805   switch (Opcode) {
806   default: break;
807   case X86::MOV8mr:
808   case X86::MOV16mr:
809   case X86::MOV32mr:
810   case X86::MOV32mr_TC:
811   case X86::MOV64mr:
812   case X86::MOV64mr_TC:
813   case X86::ST_FpP64m:
814   case X86::MOVSSmr:
815   case X86::MOVSDmr:
816   case X86::MOVAPSmr:
817   case X86::MOVAPDmr:
818   case X86::MOVDQAmr:
819   case X86::MMX_MOVD64mr:
820   case X86::MMX_MOVQ64mr:
821   case X86::MMX_MOVNTQmr:
822     return true;
823   }
824   return false;
825 }
826
827 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI, 
828                                            int &FrameIndex) const {
829   if (isFrameLoadOpcode(MI->getOpcode()))
830     if (isFrameOperand(MI, 1, FrameIndex))
831       return MI->getOperand(0).getReg();
832   return 0;
833 }
834
835 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI, 
836                                                  int &FrameIndex) const {
837   if (isFrameLoadOpcode(MI->getOpcode())) {
838     unsigned Reg;
839     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
840       return Reg;
841     // Check for post-frame index elimination operations
842     const MachineMemOperand *Dummy;
843     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
844   }
845   return 0;
846 }
847
848 bool X86InstrInfo::hasLoadFromStackSlot(const MachineInstr *MI,
849                                         const MachineMemOperand *&MMO,
850                                         int &FrameIndex) const {
851   for (MachineInstr::mmo_iterator o = MI->memoperands_begin(),
852          oe = MI->memoperands_end();
853        o != oe;
854        ++o) {
855     if ((*o)->isLoad() && (*o)->getValue())
856       if (const FixedStackPseudoSourceValue *Value =
857           dyn_cast<const FixedStackPseudoSourceValue>((*o)->getValue())) {
858         FrameIndex = Value->getFrameIndex();
859         MMO = *o;
860         return true;
861       }
862   }
863   return false;
864 }
865
866 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
867                                           int &FrameIndex) const {
868   if (isFrameStoreOpcode(MI->getOpcode()))
869     if (isFrameOperand(MI, 0, FrameIndex))
870       return MI->getOperand(X86::AddrNumOperands).getReg();
871   return 0;
872 }
873
874 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
875                                                 int &FrameIndex) const {
876   if (isFrameStoreOpcode(MI->getOpcode())) {
877     unsigned Reg;
878     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
879       return Reg;
880     // Check for post-frame index elimination operations
881     const MachineMemOperand *Dummy;
882     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
883   }
884   return 0;
885 }
886
887 bool X86InstrInfo::hasStoreToStackSlot(const MachineInstr *MI,
888                                        const MachineMemOperand *&MMO,
889                                        int &FrameIndex) const {
890   for (MachineInstr::mmo_iterator o = MI->memoperands_begin(),
891          oe = MI->memoperands_end();
892        o != oe;
893        ++o) {
894     if ((*o)->isStore() && (*o)->getValue())
895       if (const FixedStackPseudoSourceValue *Value =
896           dyn_cast<const FixedStackPseudoSourceValue>((*o)->getValue())) {
897         FrameIndex = Value->getFrameIndex();
898         MMO = *o;
899         return true;
900       }
901   }
902   return false;
903 }
904
905 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
906 /// X86::MOVPC32r.
907 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
908   bool isPICBase = false;
909   for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
910          E = MRI.def_end(); I != E; ++I) {
911     MachineInstr *DefMI = I.getOperand().getParent();
912     if (DefMI->getOpcode() != X86::MOVPC32r)
913       return false;
914     assert(!isPICBase && "More than one PIC base?");
915     isPICBase = true;
916   }
917   return isPICBase;
918 }
919
920 bool
921 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
922                                                 AliasAnalysis *AA) const {
923   switch (MI->getOpcode()) {
924   default: break;
925     case X86::MOV8rm:
926     case X86::MOV16rm:
927     case X86::MOV32rm:
928     case X86::MOV64rm:
929     case X86::LD_Fp64m:
930     case X86::MOVSSrm:
931     case X86::MOVSDrm:
932     case X86::MOVAPSrm:
933     case X86::MOVUPSrm:
934     case X86::MOVUPSrm_Int:
935     case X86::MOVAPDrm:
936     case X86::MOVDQArm:
937     case X86::MMX_MOVD64rm:
938     case X86::MMX_MOVQ64rm:
939     case X86::FsMOVAPSrm:
940     case X86::FsMOVAPDrm: {
941       // Loads from constant pools are trivially rematerializable.
942       if (MI->getOperand(1).isReg() &&
943           MI->getOperand(2).isImm() &&
944           MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
945           MI->isInvariantLoad(AA)) {
946         unsigned BaseReg = MI->getOperand(1).getReg();
947         if (BaseReg == 0 || BaseReg == X86::RIP)
948           return true;
949         // Allow re-materialization of PIC load.
950         if (!ReMatPICStubLoad && MI->getOperand(4).isGlobal())
951           return false;
952         const MachineFunction &MF = *MI->getParent()->getParent();
953         const MachineRegisterInfo &MRI = MF.getRegInfo();
954         bool isPICBase = false;
955         for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
956                E = MRI.def_end(); I != E; ++I) {
957           MachineInstr *DefMI = I.getOperand().getParent();
958           if (DefMI->getOpcode() != X86::MOVPC32r)
959             return false;
960           assert(!isPICBase && "More than one PIC base?");
961           isPICBase = true;
962         }
963         return isPICBase;
964       } 
965       return false;
966     }
967  
968      case X86::LEA32r:
969      case X86::LEA64r: {
970        if (MI->getOperand(2).isImm() &&
971            MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
972            !MI->getOperand(4).isReg()) {
973          // lea fi#, lea GV, etc. are all rematerializable.
974          if (!MI->getOperand(1).isReg())
975            return true;
976          unsigned BaseReg = MI->getOperand(1).getReg();
977          if (BaseReg == 0)
978            return true;
979          // Allow re-materialization of lea PICBase + x.
980          const MachineFunction &MF = *MI->getParent()->getParent();
981          const MachineRegisterInfo &MRI = MF.getRegInfo();
982          return regIsPICBase(BaseReg, MRI);
983        }
984        return false;
985      }
986   }
987
988   // All other instructions marked M_REMATERIALIZABLE are always trivially
989   // rematerializable.
990   return true;
991 }
992
993 /// isSafeToClobberEFLAGS - Return true if it's safe insert an instruction that
994 /// would clobber the EFLAGS condition register. Note the result may be
995 /// conservative. If it cannot definitely determine the safety after visiting
996 /// a few instructions in each direction it assumes it's not safe.
997 static bool isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
998                                   MachineBasicBlock::iterator I) {
999   MachineBasicBlock::iterator E = MBB.end();
1000
1001   // It's always safe to clobber EFLAGS at the end of a block.
1002   if (I == E)
1003     return true;
1004
1005   // For compile time consideration, if we are not able to determine the
1006   // safety after visiting 4 instructions in each direction, we will assume
1007   // it's not safe.
1008   MachineBasicBlock::iterator Iter = I;
1009   for (unsigned i = 0; i < 4; ++i) {
1010     bool SeenDef = false;
1011     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1012       MachineOperand &MO = Iter->getOperand(j);
1013       if (!MO.isReg())
1014         continue;
1015       if (MO.getReg() == X86::EFLAGS) {
1016         if (MO.isUse())
1017           return false;
1018         SeenDef = true;
1019       }
1020     }
1021
1022     if (SeenDef)
1023       // This instruction defines EFLAGS, no need to look any further.
1024       return true;
1025     ++Iter;
1026     // Skip over DBG_VALUE.
1027     while (Iter != E && Iter->isDebugValue())
1028       ++Iter;
1029
1030     // If we make it to the end of the block, it's safe to clobber EFLAGS.
1031     if (Iter == E)
1032       return true;
1033   }
1034
1035   MachineBasicBlock::iterator B = MBB.begin();
1036   Iter = I;
1037   for (unsigned i = 0; i < 4; ++i) {
1038     // If we make it to the beginning of the block, it's safe to clobber
1039     // EFLAGS iff EFLAGS is not live-in.
1040     if (Iter == B)
1041       return !MBB.isLiveIn(X86::EFLAGS);
1042
1043     --Iter;
1044     // Skip over DBG_VALUE.
1045     while (Iter != B && Iter->isDebugValue())
1046       --Iter;
1047
1048     bool SawKill = false;
1049     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1050       MachineOperand &MO = Iter->getOperand(j);
1051       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
1052         if (MO.isDef()) return MO.isDead();
1053         if (MO.isKill()) SawKill = true;
1054       }
1055     }
1056
1057     if (SawKill)
1058       // This instruction kills EFLAGS and doesn't redefine it, so
1059       // there's no need to look further.
1060       return true;
1061   }
1062
1063   // Conservative answer.
1064   return false;
1065 }
1066
1067 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
1068                                  MachineBasicBlock::iterator I,
1069                                  unsigned DestReg, unsigned SubIdx,
1070                                  const MachineInstr *Orig,
1071                                  const TargetRegisterInfo &TRI) const {
1072   DebugLoc DL = Orig->getDebugLoc();
1073
1074   // MOV32r0 etc. are implemented with xor which clobbers condition code.
1075   // Re-materialize them as movri instructions to avoid side effects.
1076   bool Clone = true;
1077   unsigned Opc = Orig->getOpcode();
1078   switch (Opc) {
1079   default: break;
1080   case X86::MOV8r0:
1081   case X86::MOV16r0:
1082   case X86::MOV32r0:
1083   case X86::MOV64r0: {
1084     if (!isSafeToClobberEFLAGS(MBB, I)) {
1085       switch (Opc) {
1086       default: break;
1087       case X86::MOV8r0:  Opc = X86::MOV8ri;  break;
1088       case X86::MOV16r0: Opc = X86::MOV16ri; break;
1089       case X86::MOV32r0: Opc = X86::MOV32ri; break;
1090       case X86::MOV64r0: Opc = X86::MOV64ri64i32; break;
1091       }
1092       Clone = false;
1093     }
1094     break;
1095   }
1096   }
1097
1098   if (Clone) {
1099     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
1100     MBB.insert(I, MI);
1101   } else {
1102     BuildMI(MBB, I, DL, get(Opc)).addOperand(Orig->getOperand(0)).addImm(0);
1103   }
1104
1105   MachineInstr *NewMI = prior(I);
1106   NewMI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
1107 }
1108
1109 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
1110 /// is not marked dead.
1111 static bool hasLiveCondCodeDef(MachineInstr *MI) {
1112   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1113     MachineOperand &MO = MI->getOperand(i);
1114     if (MO.isReg() && MO.isDef() &&
1115         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
1116       return true;
1117     }
1118   }
1119   return false;
1120 }
1121
1122 /// convertToThreeAddressWithLEA - Helper for convertToThreeAddress when
1123 /// 16-bit LEA is disabled, use 32-bit LEA to form 3-address code by promoting
1124 /// to a 32-bit superregister and then truncating back down to a 16-bit
1125 /// subregister.
1126 MachineInstr *
1127 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
1128                                            MachineFunction::iterator &MFI,
1129                                            MachineBasicBlock::iterator &MBBI,
1130                                            LiveVariables *LV) const {
1131   MachineInstr *MI = MBBI;
1132   unsigned Dest = MI->getOperand(0).getReg();
1133   unsigned Src = MI->getOperand(1).getReg();
1134   bool isDead = MI->getOperand(0).isDead();
1135   bool isKill = MI->getOperand(1).isKill();
1136
1137   unsigned Opc = TM.getSubtarget<X86Subtarget>().is64Bit()
1138     ? X86::LEA64_32r : X86::LEA32r;
1139   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
1140   unsigned leaInReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1141   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1142             
1143   // Build and insert into an implicit UNDEF value. This is OK because
1144   // well be shifting and then extracting the lower 16-bits. 
1145   // This has the potential to cause partial register stall. e.g.
1146   //   movw    (%rbp,%rcx,2), %dx
1147   //   leal    -65(%rdx), %esi
1148   // But testing has shown this *does* help performance in 64-bit mode (at
1149   // least on modern x86 machines).
1150   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
1151   MachineInstr *InsMI =
1152     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1153     .addReg(leaInReg, RegState::Define, X86::sub_16bit)
1154     .addReg(Src, getKillRegState(isKill));
1155
1156   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
1157                                     get(Opc), leaOutReg);
1158   switch (MIOpc) {
1159   default:
1160     llvm_unreachable(0);
1161     break;
1162   case X86::SHL16ri: {
1163     unsigned ShAmt = MI->getOperand(2).getImm();
1164     MIB.addReg(0).addImm(1 << ShAmt)
1165        .addReg(leaInReg, RegState::Kill).addImm(0).addReg(0);
1166     break;
1167   }
1168   case X86::INC16r:
1169   case X86::INC64_16r:
1170     addRegOffset(MIB, leaInReg, true, 1);
1171     break;
1172   case X86::DEC16r:
1173   case X86::DEC64_16r:
1174     addRegOffset(MIB, leaInReg, true, -1);
1175     break;
1176   case X86::ADD16ri:
1177   case X86::ADD16ri8:
1178     addRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());    
1179     break;
1180   case X86::ADD16rr: {
1181     unsigned Src2 = MI->getOperand(2).getReg();
1182     bool isKill2 = MI->getOperand(2).isKill();
1183     unsigned leaInReg2 = 0;
1184     MachineInstr *InsMI2 = 0;
1185     if (Src == Src2) {
1186       // ADD16rr %reg1028<kill>, %reg1028
1187       // just a single insert_subreg.
1188       addRegReg(MIB, leaInReg, true, leaInReg, false);
1189     } else {
1190       leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1191       // Build and insert into an implicit UNDEF value. This is OK because
1192       // well be shifting and then extracting the lower 16-bits. 
1193       BuildMI(*MFI, MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg2);
1194       InsMI2 =
1195         BuildMI(*MFI, MIB, MI->getDebugLoc(), get(TargetOpcode::COPY))
1196         .addReg(leaInReg2, RegState::Define, X86::sub_16bit)
1197         .addReg(Src2, getKillRegState(isKill2));
1198       addRegReg(MIB, leaInReg, true, leaInReg2, true);
1199     }
1200     if (LV && isKill2 && InsMI2)
1201       LV->replaceKillInstruction(Src2, MI, InsMI2);
1202     break;
1203   }
1204   }
1205
1206   MachineInstr *NewMI = MIB;
1207   MachineInstr *ExtMI =
1208     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1209     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1210     .addReg(leaOutReg, RegState::Kill, X86::sub_16bit);
1211
1212   if (LV) {
1213     // Update live variables
1214     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
1215     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
1216     if (isKill)
1217       LV->replaceKillInstruction(Src, MI, InsMI);
1218     if (isDead)
1219       LV->replaceKillInstruction(Dest, MI, ExtMI);
1220   }
1221
1222   return ExtMI;
1223 }
1224
1225 /// convertToThreeAddress - This method must be implemented by targets that
1226 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
1227 /// may be able to convert a two-address instruction into a true
1228 /// three-address instruction on demand.  This allows the X86 target (for
1229 /// example) to convert ADD and SHL instructions into LEA instructions if they
1230 /// would require register copies due to two-addressness.
1231 ///
1232 /// This method returns a null pointer if the transformation cannot be
1233 /// performed, otherwise it returns the new instruction.
1234 ///
1235 MachineInstr *
1236 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
1237                                     MachineBasicBlock::iterator &MBBI,
1238                                     LiveVariables *LV) const {
1239   MachineInstr *MI = MBBI;
1240   MachineFunction &MF = *MI->getParent()->getParent();
1241   // All instructions input are two-addr instructions.  Get the known operands.
1242   unsigned Dest = MI->getOperand(0).getReg();
1243   unsigned Src = MI->getOperand(1).getReg();
1244   bool isDead = MI->getOperand(0).isDead();
1245   bool isKill = MI->getOperand(1).isKill();
1246
1247   MachineInstr *NewMI = NULL;
1248   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
1249   // we have better subtarget support, enable the 16-bit LEA generation here.
1250   // 16-bit LEA is also slow on Core2.
1251   bool DisableLEA16 = true;
1252   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1253
1254   unsigned MIOpc = MI->getOpcode();
1255   switch (MIOpc) {
1256   case X86::SHUFPSrri: {
1257     assert(MI->getNumOperands() == 4 && "Unknown shufps instruction!");
1258     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1259     
1260     unsigned B = MI->getOperand(1).getReg();
1261     unsigned C = MI->getOperand(2).getReg();
1262     if (B != C) return 0;
1263     unsigned A = MI->getOperand(0).getReg();
1264     unsigned M = MI->getOperand(3).getImm();
1265     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1266       .addReg(A, RegState::Define | getDeadRegState(isDead))
1267       .addReg(B, getKillRegState(isKill)).addImm(M);
1268     break;
1269   }
1270   case X86::SHL64ri: {
1271     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1272     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1273     // the flags produced by a shift yet, so this is safe.
1274     unsigned ShAmt = MI->getOperand(2).getImm();
1275     if (ShAmt == 0 || ShAmt >= 4) return 0;
1276
1277     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1278       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1279       .addReg(0).addImm(1 << ShAmt)
1280       .addReg(Src, getKillRegState(isKill))
1281       .addImm(0).addReg(0);
1282     break;
1283   }
1284   case X86::SHL32ri: {
1285     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1286     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1287     // the flags produced by a shift yet, so this is safe.
1288     unsigned ShAmt = MI->getOperand(2).getImm();
1289     if (ShAmt == 0 || ShAmt >= 4) return 0;
1290
1291     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1292     NewMI = BuildMI(MF, MI->getDebugLoc(), get(Opc))
1293       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1294       .addReg(0).addImm(1 << ShAmt)
1295       .addReg(Src, getKillRegState(isKill)).addImm(0).addReg(0);
1296     break;
1297   }
1298   case X86::SHL16ri: {
1299     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1300     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1301     // the flags produced by a shift yet, so this is safe.
1302     unsigned ShAmt = MI->getOperand(2).getImm();
1303     if (ShAmt == 0 || ShAmt >= 4) return 0;
1304
1305     if (DisableLEA16)
1306       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1307     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1308       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1309       .addReg(0).addImm(1 << ShAmt)
1310       .addReg(Src, getKillRegState(isKill))
1311       .addImm(0).addReg(0);
1312     break;
1313   }
1314   default: {
1315     // The following opcodes also sets the condition code register(s). Only
1316     // convert them to equivalent lea if the condition code register def's
1317     // are dead!
1318     if (hasLiveCondCodeDef(MI))
1319       return 0;
1320
1321     switch (MIOpc) {
1322     default: return 0;
1323     case X86::INC64r:
1324     case X86::INC32r:
1325     case X86::INC64_32r: {
1326       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1327       unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
1328         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1329       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1330                               .addReg(Dest, RegState::Define |
1331                                       getDeadRegState(isDead)),
1332                               Src, isKill, 1);
1333       break;
1334     }
1335     case X86::INC16r:
1336     case X86::INC64_16r:
1337       if (DisableLEA16)
1338         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1339       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1340       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1341                            .addReg(Dest, RegState::Define |
1342                                    getDeadRegState(isDead)),
1343                            Src, isKill, 1);
1344       break;
1345     case X86::DEC64r:
1346     case X86::DEC32r:
1347     case X86::DEC64_32r: {
1348       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1349       unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
1350         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1351       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1352                               .addReg(Dest, RegState::Define |
1353                                       getDeadRegState(isDead)),
1354                               Src, isKill, -1);
1355       break;
1356     }
1357     case X86::DEC16r:
1358     case X86::DEC64_16r:
1359       if (DisableLEA16)
1360         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1361       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1362       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1363                            .addReg(Dest, RegState::Define |
1364                                    getDeadRegState(isDead)),
1365                            Src, isKill, -1);
1366       break;
1367     case X86::ADD64rr:
1368     case X86::ADD32rr: {
1369       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1370       unsigned Opc = MIOpc == X86::ADD64rr ? X86::LEA64r
1371         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1372       unsigned Src2 = MI->getOperand(2).getReg();
1373       bool isKill2 = MI->getOperand(2).isKill();
1374       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1375                         .addReg(Dest, RegState::Define |
1376                                 getDeadRegState(isDead)),
1377                         Src, isKill, Src2, isKill2);
1378       if (LV && isKill2)
1379         LV->replaceKillInstruction(Src2, MI, NewMI);
1380       break;
1381     }
1382     case X86::ADD16rr: {
1383       if (DisableLEA16)
1384         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1385       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1386       unsigned Src2 = MI->getOperand(2).getReg();
1387       bool isKill2 = MI->getOperand(2).isKill();
1388       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1389                         .addReg(Dest, RegState::Define |
1390                                 getDeadRegState(isDead)),
1391                         Src, isKill, Src2, isKill2);
1392       if (LV && isKill2)
1393         LV->replaceKillInstruction(Src2, MI, NewMI);
1394       break;
1395     }
1396     case X86::ADD64ri32:
1397     case X86::ADD64ri8:
1398       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1399       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1400                               .addReg(Dest, RegState::Define |
1401                                       getDeadRegState(isDead)),
1402                               Src, isKill, MI->getOperand(2).getImm());
1403       break;
1404     case X86::ADD32ri:
1405     case X86::ADD32ri8: {
1406       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1407       unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1408       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1409                               .addReg(Dest, RegState::Define |
1410                                       getDeadRegState(isDead)),
1411                                 Src, isKill, MI->getOperand(2).getImm());
1412       break;
1413     }
1414     case X86::ADD16ri:
1415     case X86::ADD16ri8:
1416       if (DisableLEA16)
1417         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1418       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1419       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1420                               .addReg(Dest, RegState::Define |
1421                                       getDeadRegState(isDead)),
1422                               Src, isKill, MI->getOperand(2).getImm());
1423       break;
1424     }
1425   }
1426   }
1427
1428   if (!NewMI) return 0;
1429
1430   if (LV) {  // Update live variables
1431     if (isKill)
1432       LV->replaceKillInstruction(Src, MI, NewMI);
1433     if (isDead)
1434       LV->replaceKillInstruction(Dest, MI, NewMI);
1435   }
1436
1437   MFI->insert(MBBI, NewMI);          // Insert the new inst    
1438   return NewMI;
1439 }
1440
1441 /// commuteInstruction - We have a few instructions that must be hacked on to
1442 /// commute them.
1443 ///
1444 MachineInstr *
1445 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
1446   switch (MI->getOpcode()) {
1447   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
1448   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
1449   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
1450   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
1451   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
1452   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
1453     unsigned Opc;
1454     unsigned Size;
1455     switch (MI->getOpcode()) {
1456     default: llvm_unreachable("Unreachable!");
1457     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
1458     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
1459     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
1460     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
1461     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
1462     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
1463     }
1464     unsigned Amt = MI->getOperand(3).getImm();
1465     if (NewMI) {
1466       MachineFunction &MF = *MI->getParent()->getParent();
1467       MI = MF.CloneMachineInstr(MI);
1468       NewMI = false;
1469     }
1470     MI->setDesc(get(Opc));
1471     MI->getOperand(3).setImm(Size-Amt);
1472     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
1473   }
1474   case X86::CMOVB16rr:
1475   case X86::CMOVB32rr:
1476   case X86::CMOVB64rr:
1477   case X86::CMOVAE16rr:
1478   case X86::CMOVAE32rr:
1479   case X86::CMOVAE64rr:
1480   case X86::CMOVE16rr:
1481   case X86::CMOVE32rr:
1482   case X86::CMOVE64rr:
1483   case X86::CMOVNE16rr:
1484   case X86::CMOVNE32rr:
1485   case X86::CMOVNE64rr:
1486   case X86::CMOVBE16rr:
1487   case X86::CMOVBE32rr:
1488   case X86::CMOVBE64rr:
1489   case X86::CMOVA16rr:
1490   case X86::CMOVA32rr:
1491   case X86::CMOVA64rr:
1492   case X86::CMOVL16rr:
1493   case X86::CMOVL32rr:
1494   case X86::CMOVL64rr:
1495   case X86::CMOVGE16rr:
1496   case X86::CMOVGE32rr:
1497   case X86::CMOVGE64rr:
1498   case X86::CMOVLE16rr:
1499   case X86::CMOVLE32rr:
1500   case X86::CMOVLE64rr:
1501   case X86::CMOVG16rr:
1502   case X86::CMOVG32rr:
1503   case X86::CMOVG64rr:
1504   case X86::CMOVS16rr:
1505   case X86::CMOVS32rr:
1506   case X86::CMOVS64rr:
1507   case X86::CMOVNS16rr:
1508   case X86::CMOVNS32rr:
1509   case X86::CMOVNS64rr:
1510   case X86::CMOVP16rr:
1511   case X86::CMOVP32rr:
1512   case X86::CMOVP64rr:
1513   case X86::CMOVNP16rr:
1514   case X86::CMOVNP32rr:
1515   case X86::CMOVNP64rr:
1516   case X86::CMOVO16rr:
1517   case X86::CMOVO32rr:
1518   case X86::CMOVO64rr:
1519   case X86::CMOVNO16rr:
1520   case X86::CMOVNO32rr:
1521   case X86::CMOVNO64rr: {
1522     unsigned Opc = 0;
1523     switch (MI->getOpcode()) {
1524     default: break;
1525     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
1526     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
1527     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
1528     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
1529     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
1530     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
1531     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
1532     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
1533     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
1534     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
1535     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
1536     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
1537     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
1538     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
1539     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
1540     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
1541     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
1542     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
1543     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
1544     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
1545     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
1546     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
1547     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
1548     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
1549     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
1550     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
1551     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
1552     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
1553     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
1554     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
1555     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
1556     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
1557     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
1558     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
1559     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
1560     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
1561     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
1562     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
1563     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
1564     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
1565     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
1566     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
1567     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
1568     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
1569     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
1570     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
1571     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
1572     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
1573     }
1574     if (NewMI) {
1575       MachineFunction &MF = *MI->getParent()->getParent();
1576       MI = MF.CloneMachineInstr(MI);
1577       NewMI = false;
1578     }
1579     MI->setDesc(get(Opc));
1580     // Fallthrough intended.
1581   }
1582   default:
1583     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
1584   }
1585 }
1586
1587 static X86::CondCode GetCondFromBranchOpc(unsigned BrOpc) {
1588   switch (BrOpc) {
1589   default: return X86::COND_INVALID;
1590   case X86::JE_4:  return X86::COND_E;
1591   case X86::JNE_4: return X86::COND_NE;
1592   case X86::JL_4:  return X86::COND_L;
1593   case X86::JLE_4: return X86::COND_LE;
1594   case X86::JG_4:  return X86::COND_G;
1595   case X86::JGE_4: return X86::COND_GE;
1596   case X86::JB_4:  return X86::COND_B;
1597   case X86::JBE_4: return X86::COND_BE;
1598   case X86::JA_4:  return X86::COND_A;
1599   case X86::JAE_4: return X86::COND_AE;
1600   case X86::JS_4:  return X86::COND_S;
1601   case X86::JNS_4: return X86::COND_NS;
1602   case X86::JP_4:  return X86::COND_P;
1603   case X86::JNP_4: return X86::COND_NP;
1604   case X86::JO_4:  return X86::COND_O;
1605   case X86::JNO_4: return X86::COND_NO;
1606   }
1607 }
1608
1609 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
1610   switch (CC) {
1611   default: llvm_unreachable("Illegal condition code!");
1612   case X86::COND_E:  return X86::JE_4;
1613   case X86::COND_NE: return X86::JNE_4;
1614   case X86::COND_L:  return X86::JL_4;
1615   case X86::COND_LE: return X86::JLE_4;
1616   case X86::COND_G:  return X86::JG_4;
1617   case X86::COND_GE: return X86::JGE_4;
1618   case X86::COND_B:  return X86::JB_4;
1619   case X86::COND_BE: return X86::JBE_4;
1620   case X86::COND_A:  return X86::JA_4;
1621   case X86::COND_AE: return X86::JAE_4;
1622   case X86::COND_S:  return X86::JS_4;
1623   case X86::COND_NS: return X86::JNS_4;
1624   case X86::COND_P:  return X86::JP_4;
1625   case X86::COND_NP: return X86::JNP_4;
1626   case X86::COND_O:  return X86::JO_4;
1627   case X86::COND_NO: return X86::JNO_4;
1628   }
1629 }
1630
1631 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
1632 /// e.g. turning COND_E to COND_NE.
1633 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
1634   switch (CC) {
1635   default: llvm_unreachable("Illegal condition code!");
1636   case X86::COND_E:  return X86::COND_NE;
1637   case X86::COND_NE: return X86::COND_E;
1638   case X86::COND_L:  return X86::COND_GE;
1639   case X86::COND_LE: return X86::COND_G;
1640   case X86::COND_G:  return X86::COND_LE;
1641   case X86::COND_GE: return X86::COND_L;
1642   case X86::COND_B:  return X86::COND_AE;
1643   case X86::COND_BE: return X86::COND_A;
1644   case X86::COND_A:  return X86::COND_BE;
1645   case X86::COND_AE: return X86::COND_B;
1646   case X86::COND_S:  return X86::COND_NS;
1647   case X86::COND_NS: return X86::COND_S;
1648   case X86::COND_P:  return X86::COND_NP;
1649   case X86::COND_NP: return X86::COND_P;
1650   case X86::COND_O:  return X86::COND_NO;
1651   case X86::COND_NO: return X86::COND_O;
1652   }
1653 }
1654
1655 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
1656   const TargetInstrDesc &TID = MI->getDesc();
1657   if (!TID.isTerminator()) return false;
1658   
1659   // Conditional branch is a special case.
1660   if (TID.isBranch() && !TID.isBarrier())
1661     return true;
1662   if (!TID.isPredicable())
1663     return true;
1664   return !isPredicated(MI);
1665 }
1666
1667 // For purposes of branch analysis do not count FP_REG_KILL as a terminator.
1668 static bool isBrAnalysisUnpredicatedTerminator(const MachineInstr *MI,
1669                                                const X86InstrInfo &TII) {
1670   if (MI->getOpcode() == X86::FP_REG_KILL)
1671     return false;
1672   return TII.isUnpredicatedTerminator(MI);
1673 }
1674
1675 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB, 
1676                                  MachineBasicBlock *&TBB,
1677                                  MachineBasicBlock *&FBB,
1678                                  SmallVectorImpl<MachineOperand> &Cond,
1679                                  bool AllowModify) const {
1680   // Start from the bottom of the block and work up, examining the
1681   // terminator instructions.
1682   MachineBasicBlock::iterator I = MBB.end();
1683   MachineBasicBlock::iterator UnCondBrIter = MBB.end();
1684   while (I != MBB.begin()) {
1685     --I;
1686     if (I->isDebugValue())
1687       continue;
1688
1689     // Working from the bottom, when we see a non-terminator instruction, we're
1690     // done.
1691     if (!isBrAnalysisUnpredicatedTerminator(I, *this))
1692       break;
1693
1694     // A terminator that isn't a branch can't easily be handled by this
1695     // analysis.
1696     if (!I->getDesc().isBranch())
1697       return true;
1698
1699     // Handle unconditional branches.
1700     if (I->getOpcode() == X86::JMP_4) {
1701       UnCondBrIter = I;
1702
1703       if (!AllowModify) {
1704         TBB = I->getOperand(0).getMBB();
1705         continue;
1706       }
1707
1708       // If the block has any instructions after a JMP, delete them.
1709       while (llvm::next(I) != MBB.end())
1710         llvm::next(I)->eraseFromParent();
1711
1712       Cond.clear();
1713       FBB = 0;
1714
1715       // Delete the JMP if it's equivalent to a fall-through.
1716       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
1717         TBB = 0;
1718         I->eraseFromParent();
1719         I = MBB.end();
1720         UnCondBrIter = MBB.end();
1721         continue;
1722       }
1723
1724       // TBB is used to indicate the unconditional destination.
1725       TBB = I->getOperand(0).getMBB();
1726       continue;
1727     }
1728
1729     // Handle conditional branches.
1730     X86::CondCode BranchCode = GetCondFromBranchOpc(I->getOpcode());
1731     if (BranchCode == X86::COND_INVALID)
1732       return true;  // Can't handle indirect branch.
1733
1734     // Working from the bottom, handle the first conditional branch.
1735     if (Cond.empty()) {
1736       MachineBasicBlock *TargetBB = I->getOperand(0).getMBB();
1737       if (AllowModify && UnCondBrIter != MBB.end() &&
1738           MBB.isLayoutSuccessor(TargetBB)) {
1739         // If we can modify the code and it ends in something like:
1740         //
1741         //     jCC L1
1742         //     jmp L2
1743         //   L1:
1744         //     ...
1745         //   L2:
1746         //
1747         // Then we can change this to:
1748         //
1749         //     jnCC L2
1750         //   L1:
1751         //     ...
1752         //   L2:
1753         //
1754         // Which is a bit more efficient.
1755         // We conditionally jump to the fall-through block.
1756         BranchCode = GetOppositeBranchCondition(BranchCode);
1757         unsigned JNCC = GetCondBranchFromCond(BranchCode);
1758         MachineBasicBlock::iterator OldInst = I;
1759
1760         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(JNCC))
1761           .addMBB(UnCondBrIter->getOperand(0).getMBB());
1762         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(X86::JMP_4))
1763           .addMBB(TargetBB);
1764         MBB.addSuccessor(TargetBB);
1765
1766         OldInst->eraseFromParent();
1767         UnCondBrIter->eraseFromParent();
1768
1769         // Restart the analysis.
1770         UnCondBrIter = MBB.end();
1771         I = MBB.end();
1772         continue;
1773       }
1774
1775       FBB = TBB;
1776       TBB = I->getOperand(0).getMBB();
1777       Cond.push_back(MachineOperand::CreateImm(BranchCode));
1778       continue;
1779     }
1780
1781     // Handle subsequent conditional branches. Only handle the case where all
1782     // conditional branches branch to the same destination and their condition
1783     // opcodes fit one of the special multi-branch idioms.
1784     assert(Cond.size() == 1);
1785     assert(TBB);
1786
1787     // Only handle the case where all conditional branches branch to the same
1788     // destination.
1789     if (TBB != I->getOperand(0).getMBB())
1790       return true;
1791
1792     // If the conditions are the same, we can leave them alone.
1793     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
1794     if (OldBranchCode == BranchCode)
1795       continue;
1796
1797     // If they differ, see if they fit one of the known patterns. Theoretically,
1798     // we could handle more patterns here, but we shouldn't expect to see them
1799     // if instruction selection has done a reasonable job.
1800     if ((OldBranchCode == X86::COND_NP &&
1801          BranchCode == X86::COND_E) ||
1802         (OldBranchCode == X86::COND_E &&
1803          BranchCode == X86::COND_NP))
1804       BranchCode = X86::COND_NP_OR_E;
1805     else if ((OldBranchCode == X86::COND_P &&
1806               BranchCode == X86::COND_NE) ||
1807              (OldBranchCode == X86::COND_NE &&
1808               BranchCode == X86::COND_P))
1809       BranchCode = X86::COND_NE_OR_P;
1810     else
1811       return true;
1812
1813     // Update the MachineOperand.
1814     Cond[0].setImm(BranchCode);
1815   }
1816
1817   return false;
1818 }
1819
1820 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
1821   MachineBasicBlock::iterator I = MBB.end();
1822   unsigned Count = 0;
1823
1824   while (I != MBB.begin()) {
1825     --I;
1826     if (I->isDebugValue())
1827       continue;
1828     if (I->getOpcode() != X86::JMP_4 &&
1829         GetCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
1830       break;
1831     // Remove the branch.
1832     I->eraseFromParent();
1833     I = MBB.end();
1834     ++Count;
1835   }
1836   
1837   return Count;
1838 }
1839
1840 unsigned
1841 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
1842                            MachineBasicBlock *FBB,
1843                            const SmallVectorImpl<MachineOperand> &Cond,
1844                            DebugLoc DL) const {
1845   // Shouldn't be a fall through.
1846   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
1847   assert((Cond.size() == 1 || Cond.size() == 0) &&
1848          "X86 branch conditions have one component!");
1849
1850   if (Cond.empty()) {
1851     // Unconditional branch?
1852     assert(!FBB && "Unconditional branch with multiple successors!");
1853     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(TBB);
1854     return 1;
1855   }
1856
1857   // Conditional branch.
1858   unsigned Count = 0;
1859   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
1860   switch (CC) {
1861   case X86::COND_NP_OR_E:
1862     // Synthesize NP_OR_E with two branches.
1863     BuildMI(&MBB, DL, get(X86::JNP_4)).addMBB(TBB);
1864     ++Count;
1865     BuildMI(&MBB, DL, get(X86::JE_4)).addMBB(TBB);
1866     ++Count;
1867     break;
1868   case X86::COND_NE_OR_P:
1869     // Synthesize NE_OR_P with two branches.
1870     BuildMI(&MBB, DL, get(X86::JNE_4)).addMBB(TBB);
1871     ++Count;
1872     BuildMI(&MBB, DL, get(X86::JP_4)).addMBB(TBB);
1873     ++Count;
1874     break;
1875   default: {
1876     unsigned Opc = GetCondBranchFromCond(CC);
1877     BuildMI(&MBB, DL, get(Opc)).addMBB(TBB);
1878     ++Count;
1879   }
1880   }
1881   if (FBB) {
1882     // Two-way Conditional branch. Insert the second branch.
1883     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(FBB);
1884     ++Count;
1885   }
1886   return Count;
1887 }
1888
1889 /// isHReg - Test if the given register is a physical h register.
1890 static bool isHReg(unsigned Reg) {
1891   return X86::GR8_ABCD_HRegClass.contains(Reg);
1892 }
1893
1894 bool X86InstrInfo::copyRegToReg(MachineBasicBlock &MBB,
1895                                 MachineBasicBlock::iterator MI,
1896                                 unsigned DestReg, unsigned SrcReg,
1897                                 const TargetRegisterClass *DestRC,
1898                                 const TargetRegisterClass *SrcRC,
1899                                 DebugLoc DL) const {
1900
1901   // Moving from ST(0) turns into FpGET_ST0_32 etc.
1902   if (SrcReg == X86::ST0 || SrcReg == X86::ST1) {
1903     // Copying from ST(0)/ST(1).
1904     bool isST0 = SrcReg == X86::ST0;
1905     unsigned Opc;
1906     if (DestRC == &X86::RFP32RegClass)
1907       Opc = isST0 ? X86::FpGET_ST0_32 : X86::FpGET_ST1_32;
1908     else if (DestRC == &X86::RFP64RegClass)
1909       Opc = isST0 ? X86::FpGET_ST0_64 : X86::FpGET_ST1_64;
1910     else {
1911       if (DestRC != &X86::RFP80RegClass)
1912         return false;
1913       Opc = isST0 ? X86::FpGET_ST0_80 : X86::FpGET_ST1_80;
1914     }
1915     BuildMI(MBB, MI, DL, get(Opc), DestReg);
1916     return true;
1917   }
1918
1919   // Moving to ST(0) turns into FpSET_ST0_32 etc.
1920   if (DestReg == X86::ST0 || DestReg == X86::ST1) {
1921     // Copying to ST(0) / ST(1).
1922     bool isST0 = DestReg == X86::ST0;
1923     unsigned Opc;
1924     if (SrcRC == &X86::RFP32RegClass)
1925       Opc = isST0 ? X86::FpSET_ST0_32 : X86::FpSET_ST1_32;
1926     else if (SrcRC == &X86::RFP64RegClass)
1927       Opc = isST0 ? X86::FpSET_ST0_64 : X86::FpSET_ST1_64;
1928     else {
1929       if (SrcRC != &X86::RFP80RegClass)
1930         return false;
1931       Opc = isST0 ? X86::FpSET_ST0_80 : X86::FpSET_ST1_80;
1932     }
1933     BuildMI(MBB, MI, DL, get(Opc)).addReg(SrcReg);
1934     return true;
1935   }  
1936
1937   // Determine if DstRC and SrcRC have a common superclass in common.
1938   const TargetRegisterClass *CommonRC = DestRC;
1939   if (DestRC == SrcRC)
1940     /* Source and destination have the same register class. */;
1941   else if (CommonRC->hasSuperClass(SrcRC))
1942     CommonRC = SrcRC;
1943   else if (!DestRC->hasSubClass(SrcRC)) {
1944     // Neither of GR64_NOREX or GR64_NOSP is a superclass of the other,
1945     // but we want to copy them as GR64. Similarly, for GR32_NOREX and
1946     // GR32_NOSP, copy as GR32.
1947     if (SrcRC->hasSuperClass(&X86::GR64RegClass) &&
1948         DestRC->hasSuperClass(&X86::GR64RegClass))
1949       CommonRC = &X86::GR64RegClass;
1950     else if (SrcRC->hasSuperClass(&X86::GR32RegClass) &&
1951              DestRC->hasSuperClass(&X86::GR32RegClass))
1952       CommonRC = &X86::GR32RegClass;
1953     else if (SrcRC->hasSuperClass(&X86::GR8RegClass) &&
1954              DestRC->hasSuperClass(&X86::GR8RegClass))
1955       CommonRC = &X86::GR8RegClass;
1956     else
1957       CommonRC = 0;
1958   }
1959
1960   if (CommonRC) {
1961     unsigned Opc;
1962     if (CommonRC == &X86::GR64RegClass || CommonRC == &X86::GR64_NOSPRegClass) {
1963       Opc = X86::MOV64rr;
1964     } else if (CommonRC == &X86::GR32RegClass ||
1965                CommonRC == &X86::GR32_NOSPRegClass) {
1966       Opc = X86::MOV32rr;
1967     } else if (CommonRC == &X86::GR16RegClass) {
1968       Opc = X86::MOV16rr;
1969     } else if (CommonRC == &X86::GR8RegClass) {
1970       // Copying to or from a physical H register on x86-64 requires a NOREX
1971       // move.  Otherwise use a normal move.
1972       if ((isHReg(DestReg) || isHReg(SrcReg) ||
1973            SrcRC == &X86::GR8_ABCD_HRegClass ||
1974            DestRC == &X86::GR8_ABCD_HRegClass) &&
1975           TM.getSubtarget<X86Subtarget>().is64Bit())
1976         Opc = X86::MOV8rr_NOREX;
1977       else
1978         Opc = X86::MOV8rr;
1979     } else if (CommonRC == &X86::GR64_ABCDRegClass) {
1980       Opc = X86::MOV64rr;
1981     } else if (CommonRC == &X86::GR32_ABCDRegClass) {
1982       Opc = X86::MOV32rr;
1983     } else if (CommonRC == &X86::GR16_ABCDRegClass) {
1984       Opc = X86::MOV16rr;
1985     } else if (CommonRC == &X86::GR8_ABCD_LRegClass) {
1986       Opc = X86::MOV8rr;
1987     } else if (CommonRC == &X86::GR8_ABCD_HRegClass) {
1988       if (TM.getSubtarget<X86Subtarget>().is64Bit())
1989         Opc = X86::MOV8rr_NOREX;
1990       else
1991         Opc = X86::MOV8rr;
1992     } else if (CommonRC == &X86::GR64_NOREXRegClass ||
1993                CommonRC == &X86::GR64_NOREX_NOSPRegClass) {
1994       Opc = X86::MOV64rr;
1995     } else if (CommonRC == &X86::GR32_NOREXRegClass) {
1996       Opc = X86::MOV32rr;
1997     } else if (CommonRC == &X86::GR16_NOREXRegClass) {
1998       Opc = X86::MOV16rr;
1999     } else if (CommonRC == &X86::GR8_NOREXRegClass) {
2000       Opc = X86::MOV8rr;
2001     } else if (CommonRC == &X86::GR64_TCRegClass) {
2002       Opc = X86::MOV64rr_TC;
2003     } else if (CommonRC == &X86::GR32_TCRegClass) {
2004       Opc = X86::MOV32rr_TC;
2005     } else if (CommonRC == &X86::RFP32RegClass) {
2006       Opc = X86::MOV_Fp3232;
2007     } else if (CommonRC == &X86::RFP64RegClass) {
2008       Opc = X86::MOV_Fp6464;
2009     } else if (CommonRC == &X86::RFP80RegClass) {
2010       Opc = X86::MOV_Fp8080;
2011     } else if (CommonRC == &X86::FR32RegClass) {
2012       Opc = X86::FsMOVAPSrr;
2013     } else if (CommonRC == &X86::FR64RegClass) {
2014       Opc = X86::FsMOVAPDrr;
2015     } else if (CommonRC == &X86::VR128RegClass) {
2016       Opc = X86::MOVAPSrr;
2017     } else if (CommonRC == &X86::VR64RegClass) {
2018       Opc = X86::MMX_MOVQ64rr;
2019     } else {
2020       return false;
2021     }
2022     BuildMI(MBB, MI, DL, get(Opc), DestReg).addReg(SrcReg);
2023     return true;
2024   }
2025
2026   // Moving EFLAGS to / from another register requires a push and a pop.
2027   if (SrcRC == &X86::CCRRegClass) {
2028     if (SrcReg != X86::EFLAGS)
2029       return false;
2030     if (DestRC == &X86::GR64RegClass || DestRC == &X86::GR64_NOSPRegClass) {
2031       BuildMI(MBB, MI, DL, get(X86::PUSHF64));
2032       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
2033       return true;
2034     } else if (DestRC == &X86::GR32RegClass ||
2035                DestRC == &X86::GR32_NOSPRegClass) {
2036       BuildMI(MBB, MI, DL, get(X86::PUSHF32));
2037       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
2038       return true;
2039     }
2040   } else if (DestRC == &X86::CCRRegClass) {
2041     if (DestReg != X86::EFLAGS)
2042       return false;
2043     if (SrcRC == &X86::GR64RegClass || DestRC == &X86::GR64_NOSPRegClass) {
2044       BuildMI(MBB, MI, DL, get(X86::PUSH64r)).addReg(SrcReg);
2045       BuildMI(MBB, MI, DL, get(X86::POPF64));
2046       return true;
2047     } else if (SrcRC == &X86::GR32RegClass ||
2048                DestRC == &X86::GR32_NOSPRegClass) {
2049       BuildMI(MBB, MI, DL, get(X86::PUSH32r)).addReg(SrcReg);
2050       BuildMI(MBB, MI, DL, get(X86::POPF32));
2051       return true;
2052     }
2053   }
2054
2055   // Not yet supported!
2056   return false;
2057 }
2058
2059 void X86InstrInfo::copyPhysReg(MachineBasicBlock &MBB,
2060                                MachineBasicBlock::iterator MI, DebugLoc DL,
2061                                unsigned DestReg, unsigned SrcReg,
2062                                bool KillSrc) const {
2063   // First deal with the normal symmetric copies.
2064   unsigned Opc = 0;
2065   if (X86::GR64RegClass.contains(DestReg, SrcReg))
2066     Opc = X86::MOV64rr;
2067   else if (X86::GR32RegClass.contains(DestReg, SrcReg))
2068     Opc = X86::MOV32rr;
2069   else if (X86::GR16RegClass.contains(DestReg, SrcReg))
2070     Opc = X86::MOV16rr;
2071   else if (X86::GR8RegClass.contains(DestReg, SrcReg)) {
2072     // Copying to or from a physical H register on x86-64 requires a NOREX
2073     // move.  Otherwise use a normal move.
2074     if ((isHReg(DestReg) || isHReg(SrcReg)) &&
2075         TM.getSubtarget<X86Subtarget>().is64Bit())
2076       Opc = X86::MOV8rr_NOREX;
2077     else
2078       Opc = X86::MOV8rr;
2079   } else if (X86::VR128RegClass.contains(DestReg, SrcReg))
2080     Opc = X86::MOVAPSrr;
2081   else if (X86::VR64RegClass.contains(DestReg, SrcReg))
2082     Opc = X86::MMX_MOVQ64rr;
2083
2084   if (Opc) {
2085     BuildMI(MBB, MI, DL, get(Opc), DestReg)
2086       .addReg(SrcReg, getKillRegState(KillSrc));
2087     return;
2088   }
2089
2090   // Moving EFLAGS to / from another register requires a push and a pop.
2091   if (SrcReg == X86::EFLAGS) {
2092     if (X86::GR64RegClass.contains(DestReg)) {
2093       BuildMI(MBB, MI, DL, get(X86::PUSHF64));
2094       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
2095       return;
2096     } else if (X86::GR32RegClass.contains(DestReg)) {
2097       BuildMI(MBB, MI, DL, get(X86::PUSHF32));
2098       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
2099       return;
2100     }
2101   }
2102   if (DestReg == X86::EFLAGS) {
2103     if (X86::GR64RegClass.contains(SrcReg)) {
2104       BuildMI(MBB, MI, DL, get(X86::PUSH64r))
2105         .addReg(SrcReg, getKillRegState(KillSrc));
2106       BuildMI(MBB, MI, DL, get(X86::POPF64));
2107       return;
2108     } else if (X86::GR32RegClass.contains(SrcReg)) {
2109       BuildMI(MBB, MI, DL, get(X86::PUSH32r))
2110         .addReg(SrcReg, getKillRegState(KillSrc));
2111       BuildMI(MBB, MI, DL, get(X86::POPF32));
2112       return;
2113     }
2114   }
2115
2116   DEBUG(dbgs() << "Cannot copy " << RI.getName(SrcReg)
2117                << " to " << RI.getName(DestReg) << '\n');
2118   llvm_unreachable("Cannot emit physreg copy instruction");
2119 }
2120
2121 static unsigned getLoadStoreRegOpcode(unsigned Reg,
2122                                       const TargetRegisterClass *RC,
2123                                       bool isStackAligned,
2124                                       const TargetMachine &TM,
2125                                       bool load) {
2126   if (RC == &X86::GR64RegClass || RC == &X86::GR64_NOSPRegClass) {
2127     return load ? X86::MOV64rm : X86::MOV64mr;
2128   } else if (RC == &X86::GR32RegClass || RC == &X86::GR32_NOSPRegClass) {
2129     return load ? X86::MOV32rm : X86::MOV32mr;
2130   } else if (RC == &X86::GR16RegClass) {
2131     return load ? X86::MOV16rm : X86::MOV16mr;
2132   } else if (RC == &X86::GR8RegClass) {
2133     // Copying to or from a physical H register on x86-64 requires a NOREX
2134     // move.  Otherwise use a normal move.
2135     if (isHReg(Reg) &&
2136         TM.getSubtarget<X86Subtarget>().is64Bit())
2137       return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
2138     else
2139       return load ? X86::MOV8rm : X86::MOV8mr;
2140   } else if (RC == &X86::GR64_ABCDRegClass) {
2141     return load ? X86::MOV64rm : X86::MOV64mr;
2142   } else if (RC == &X86::GR32_ABCDRegClass) {
2143     return load ? X86::MOV32rm : X86::MOV32mr;
2144   } else if (RC == &X86::GR16_ABCDRegClass) {
2145     return load ? X86::MOV16rm : X86::MOV16mr;
2146   } else if (RC == &X86::GR8_ABCD_LRegClass) {
2147     return load ? X86::MOV8rm :X86::MOV8mr;
2148   } else if (RC == &X86::GR8_ABCD_HRegClass) {
2149     if (TM.getSubtarget<X86Subtarget>().is64Bit())
2150       return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
2151     else
2152       return load ? X86::MOV8rm : X86::MOV8mr;
2153   } else if (RC == &X86::GR64_NOREXRegClass ||
2154              RC == &X86::GR64_NOREX_NOSPRegClass) {
2155     return load ? X86::MOV64rm : X86::MOV64mr;
2156   } else if (RC == &X86::GR32_NOREXRegClass) {
2157     return load ? X86::MOV32rm : X86::MOV32mr;
2158   } else if (RC == &X86::GR16_NOREXRegClass) {
2159     return load ? X86::MOV16rm : X86::MOV16mr;
2160   } else if (RC == &X86::GR8_NOREXRegClass) {
2161     return load ? X86::MOV8rm : X86::MOV8mr;
2162   } else if (RC == &X86::GR64_TCRegClass) {
2163     return load ? X86::MOV64rm_TC : X86::MOV64mr_TC;
2164   } else if (RC == &X86::GR32_TCRegClass) {
2165     return load ? X86::MOV32rm_TC : X86::MOV32mr_TC;
2166   } else if (RC == &X86::RFP80RegClass) {
2167     return load ? X86::LD_Fp80m : X86::ST_FpP80m;
2168   } else if (RC == &X86::RFP64RegClass) {
2169     return load ? X86::LD_Fp64m : X86::ST_Fp64m;
2170   } else if (RC == &X86::RFP32RegClass) {
2171     return load ? X86::LD_Fp32m : X86::ST_Fp32m;
2172   } else if (RC == &X86::FR32RegClass) {
2173     return load ? X86::MOVSSrm : X86::MOVSSmr;
2174   } else if (RC == &X86::FR64RegClass) {
2175     return load ? X86::MOVSDrm : X86::MOVSDmr;
2176   } else if (RC == &X86::VR128RegClass) {
2177     // If stack is realigned we can use aligned stores.
2178     if (isStackAligned)
2179       return load ? X86::MOVAPSrm : X86::MOVAPSmr;
2180     else
2181       return load ? X86::MOVUPSrm : X86::MOVUPSmr;
2182   } else if (RC == &X86::VR64RegClass) {
2183     return load ? X86::MMX_MOVQ64rm : X86::MMX_MOVQ64mr;
2184   } else {
2185     llvm_unreachable("Unknown regclass");
2186   }
2187 }
2188
2189 static unsigned getStoreRegOpcode(unsigned SrcReg,
2190                                   const TargetRegisterClass *RC,
2191                                   bool isStackAligned,
2192                                   TargetMachine &TM) {
2193   return getLoadStoreRegOpcode(SrcReg, RC, isStackAligned, TM, false);
2194 }
2195
2196
2197 static unsigned getLoadRegOpcode(unsigned DestReg,
2198                                  const TargetRegisterClass *RC,
2199                                  bool isStackAligned,
2200                                  const TargetMachine &TM) {
2201   return getLoadStoreRegOpcode(DestReg, RC, isStackAligned, TM, true);
2202 }
2203
2204 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
2205                                        MachineBasicBlock::iterator MI,
2206                                        unsigned SrcReg, bool isKill, int FrameIdx,
2207                                        const TargetRegisterClass *RC,
2208                                        const TargetRegisterInfo *TRI) const {
2209   const MachineFunction &MF = *MBB.getParent();
2210   bool isAligned = (RI.getStackAlignment() >= 16) || RI.canRealignStack(MF);
2211   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2212   DebugLoc DL = MBB.findDebugLoc(MI);
2213   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
2214     .addReg(SrcReg, getKillRegState(isKill));
2215 }
2216
2217 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
2218                                   bool isKill,
2219                                   SmallVectorImpl<MachineOperand> &Addr,
2220                                   const TargetRegisterClass *RC,
2221                                   MachineInstr::mmo_iterator MMOBegin,
2222                                   MachineInstr::mmo_iterator MMOEnd,
2223                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
2224   bool isAligned = *MMOBegin && (*MMOBegin)->getAlignment() >= 16;
2225   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2226   DebugLoc DL;
2227   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
2228   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2229     MIB.addOperand(Addr[i]);
2230   MIB.addReg(SrcReg, getKillRegState(isKill));
2231   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2232   NewMIs.push_back(MIB);
2233 }
2234
2235
2236 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
2237                                         MachineBasicBlock::iterator MI,
2238                                         unsigned DestReg, int FrameIdx,
2239                                         const TargetRegisterClass *RC,
2240                                         const TargetRegisterInfo *TRI) const {
2241   const MachineFunction &MF = *MBB.getParent();
2242   bool isAligned = (RI.getStackAlignment() >= 16) || RI.canRealignStack(MF);
2243   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2244   DebugLoc DL = MBB.findDebugLoc(MI);
2245   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
2246 }
2247
2248 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
2249                                  SmallVectorImpl<MachineOperand> &Addr,
2250                                  const TargetRegisterClass *RC,
2251                                  MachineInstr::mmo_iterator MMOBegin,
2252                                  MachineInstr::mmo_iterator MMOEnd,
2253                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
2254   bool isAligned = *MMOBegin && (*MMOBegin)->getAlignment() >= 16;
2255   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2256   DebugLoc DL;
2257   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
2258   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2259     MIB.addOperand(Addr[i]);
2260   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2261   NewMIs.push_back(MIB);
2262 }
2263
2264 bool X86InstrInfo::spillCalleeSavedRegisters(MachineBasicBlock &MBB,
2265                                              MachineBasicBlock::iterator MI,
2266                                         const std::vector<CalleeSavedInfo> &CSI,
2267                                           const TargetRegisterInfo *TRI) const {
2268   if (CSI.empty())
2269     return false;
2270
2271   DebugLoc DL = MBB.findDebugLoc(MI);
2272
2273   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
2274   bool isWin64 = TM.getSubtarget<X86Subtarget>().isTargetWin64();
2275   unsigned SlotSize = is64Bit ? 8 : 4;
2276
2277   MachineFunction &MF = *MBB.getParent();
2278   unsigned FPReg = RI.getFrameRegister(MF);
2279   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
2280   unsigned CalleeFrameSize = 0;
2281   
2282   unsigned Opc = is64Bit ? X86::PUSH64r : X86::PUSH32r;
2283   for (unsigned i = CSI.size(); i != 0; --i) {
2284     unsigned Reg = CSI[i-1].getReg();
2285     // Add the callee-saved register as live-in. It's killed at the spill.
2286     MBB.addLiveIn(Reg);
2287     if (Reg == FPReg)
2288       // X86RegisterInfo::emitPrologue will handle spilling of frame register.
2289       continue;
2290     if (!X86::VR128RegClass.contains(Reg) && !isWin64) {
2291       CalleeFrameSize += SlotSize;
2292       BuildMI(MBB, MI, DL, get(Opc)).addReg(Reg, RegState::Kill);
2293     } else {
2294       storeRegToStackSlot(MBB, MI, Reg, true, CSI[i-1].getFrameIdx(),
2295                           &X86::VR128RegClass, &RI);
2296     }
2297   }
2298
2299   X86FI->setCalleeSavedFrameSize(CalleeFrameSize);
2300   return true;
2301 }
2302
2303 bool X86InstrInfo::restoreCalleeSavedRegisters(MachineBasicBlock &MBB,
2304                                                MachineBasicBlock::iterator MI,
2305                                         const std::vector<CalleeSavedInfo> &CSI,
2306                                           const TargetRegisterInfo *TRI) const {
2307   if (CSI.empty())
2308     return false;
2309
2310   DebugLoc DL = MBB.findDebugLoc(MI);
2311
2312   MachineFunction &MF = *MBB.getParent();
2313   unsigned FPReg = RI.getFrameRegister(MF);
2314   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
2315   bool isWin64 = TM.getSubtarget<X86Subtarget>().isTargetWin64();
2316   unsigned Opc = is64Bit ? X86::POP64r : X86::POP32r;
2317   for (unsigned i = 0, e = CSI.size(); i != e; ++i) {
2318     unsigned Reg = CSI[i].getReg();
2319     if (Reg == FPReg)
2320       // X86RegisterInfo::emitEpilogue will handle restoring of frame register.
2321       continue;
2322     if (!X86::VR128RegClass.contains(Reg) && !isWin64) {
2323       BuildMI(MBB, MI, DL, get(Opc), Reg);
2324     } else {
2325       loadRegFromStackSlot(MBB, MI, Reg, CSI[i].getFrameIdx(),
2326                            &X86::VR128RegClass, &RI);
2327     }
2328   }
2329   return true;
2330 }
2331
2332 MachineInstr*
2333 X86InstrInfo::emitFrameIndexDebugValue(MachineFunction &MF,
2334                                        int FrameIx, uint64_t Offset,
2335                                        const MDNode *MDPtr,
2336                                        DebugLoc DL) const {
2337   X86AddressMode AM;
2338   AM.BaseType = X86AddressMode::FrameIndexBase;
2339   AM.Base.FrameIndex = FrameIx;
2340   MachineInstrBuilder MIB = BuildMI(MF, DL, get(X86::DBG_VALUE));
2341   addFullAddress(MIB, AM).addImm(Offset).addMetadata(MDPtr);
2342   return &*MIB;
2343 }
2344
2345 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
2346                                      const SmallVectorImpl<MachineOperand> &MOs,
2347                                      MachineInstr *MI,
2348                                      const TargetInstrInfo &TII) {
2349   // Create the base instruction with the memory operand as the first part.
2350   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2351                                               MI->getDebugLoc(), true);
2352   MachineInstrBuilder MIB(NewMI);
2353   unsigned NumAddrOps = MOs.size();
2354   for (unsigned i = 0; i != NumAddrOps; ++i)
2355     MIB.addOperand(MOs[i]);
2356   if (NumAddrOps < 4)  // FrameIndex only
2357     addOffset(MIB, 0);
2358   
2359   // Loop over the rest of the ri operands, converting them over.
2360   unsigned NumOps = MI->getDesc().getNumOperands()-2;
2361   for (unsigned i = 0; i != NumOps; ++i) {
2362     MachineOperand &MO = MI->getOperand(i+2);
2363     MIB.addOperand(MO);
2364   }
2365   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
2366     MachineOperand &MO = MI->getOperand(i);
2367     MIB.addOperand(MO);
2368   }
2369   return MIB;
2370 }
2371
2372 static MachineInstr *FuseInst(MachineFunction &MF,
2373                               unsigned Opcode, unsigned OpNo,
2374                               const SmallVectorImpl<MachineOperand> &MOs,
2375                               MachineInstr *MI, const TargetInstrInfo &TII) {
2376   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2377                                               MI->getDebugLoc(), true);
2378   MachineInstrBuilder MIB(NewMI);
2379   
2380   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2381     MachineOperand &MO = MI->getOperand(i);
2382     if (i == OpNo) {
2383       assert(MO.isReg() && "Expected to fold into reg operand!");
2384       unsigned NumAddrOps = MOs.size();
2385       for (unsigned i = 0; i != NumAddrOps; ++i)
2386         MIB.addOperand(MOs[i]);
2387       if (NumAddrOps < 4)  // FrameIndex only
2388         addOffset(MIB, 0);
2389     } else {
2390       MIB.addOperand(MO);
2391     }
2392   }
2393   return MIB;
2394 }
2395
2396 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
2397                                 const SmallVectorImpl<MachineOperand> &MOs,
2398                                 MachineInstr *MI) {
2399   MachineFunction &MF = *MI->getParent()->getParent();
2400   MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), TII.get(Opcode));
2401
2402   unsigned NumAddrOps = MOs.size();
2403   for (unsigned i = 0; i != NumAddrOps; ++i)
2404     MIB.addOperand(MOs[i]);
2405   if (NumAddrOps < 4)  // FrameIndex only
2406     addOffset(MIB, 0);
2407   return MIB.addImm(0);
2408 }
2409
2410 MachineInstr*
2411 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2412                                     MachineInstr *MI, unsigned i,
2413                                     const SmallVectorImpl<MachineOperand> &MOs,
2414                                     unsigned Size, unsigned Align) const {
2415   const DenseMap<unsigned*, std::pair<unsigned,unsigned> > *OpcodeTablePtr=NULL;
2416   bool isTwoAddrFold = false;
2417   unsigned NumOps = MI->getDesc().getNumOperands();
2418   bool isTwoAddr = NumOps > 1 &&
2419     MI->getDesc().getOperandConstraint(1, TOI::TIED_TO) != -1;
2420
2421   MachineInstr *NewMI = NULL;
2422   // Folding a memory location into the two-address part of a two-address
2423   // instruction is different than folding it other places.  It requires
2424   // replacing the *two* registers with the memory location.
2425   if (isTwoAddr && NumOps >= 2 && i < 2 &&
2426       MI->getOperand(0).isReg() &&
2427       MI->getOperand(1).isReg() &&
2428       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) { 
2429     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
2430     isTwoAddrFold = true;
2431   } else if (i == 0) { // If operand 0
2432     if (MI->getOpcode() == X86::MOV64r0)
2433       NewMI = MakeM0Inst(*this, X86::MOV64mi32, MOs, MI);
2434     else if (MI->getOpcode() == X86::MOV32r0)
2435       NewMI = MakeM0Inst(*this, X86::MOV32mi, MOs, MI);
2436     else if (MI->getOpcode() == X86::MOV16r0)
2437       NewMI = MakeM0Inst(*this, X86::MOV16mi, MOs, MI);
2438     else if (MI->getOpcode() == X86::MOV8r0)
2439       NewMI = MakeM0Inst(*this, X86::MOV8mi, MOs, MI);
2440     if (NewMI)
2441       return NewMI;
2442     
2443     OpcodeTablePtr = &RegOp2MemOpTable0;
2444   } else if (i == 1) {
2445     OpcodeTablePtr = &RegOp2MemOpTable1;
2446   } else if (i == 2) {
2447     OpcodeTablePtr = &RegOp2MemOpTable2;
2448   }
2449   
2450   // If table selected...
2451   if (OpcodeTablePtr) {
2452     // Find the Opcode to fuse
2453     DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2454       OpcodeTablePtr->find((unsigned*)MI->getOpcode());
2455     if (I != OpcodeTablePtr->end()) {
2456       unsigned Opcode = I->second.first;
2457       unsigned MinAlign = I->second.second;
2458       if (Align < MinAlign)
2459         return NULL;
2460       bool NarrowToMOV32rm = false;
2461       if (Size) {
2462         unsigned RCSize =  MI->getDesc().OpInfo[i].getRegClass(&RI)->getSize();
2463         if (Size < RCSize) {
2464           // Check if it's safe to fold the load. If the size of the object is
2465           // narrower than the load width, then it's not.
2466           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
2467             return NULL;
2468           // If this is a 64-bit load, but the spill slot is 32, then we can do
2469           // a 32-bit load which is implicitly zero-extended. This likely is due
2470           // to liveintervalanalysis remat'ing a load from stack slot.
2471           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
2472             return NULL;
2473           Opcode = X86::MOV32rm;
2474           NarrowToMOV32rm = true;
2475         }
2476       }
2477
2478       if (isTwoAddrFold)
2479         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, MI, *this);
2480       else
2481         NewMI = FuseInst(MF, Opcode, i, MOs, MI, *this);
2482
2483       if (NarrowToMOV32rm) {
2484         // If this is the special case where we use a MOV32rm to load a 32-bit
2485         // value and zero-extend the top bits. Change the destination register
2486         // to a 32-bit one.
2487         unsigned DstReg = NewMI->getOperand(0).getReg();
2488         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
2489           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg,
2490                                                    X86::sub_32bit));
2491         else
2492           NewMI->getOperand(0).setSubReg(X86::sub_32bit);
2493       }
2494       return NewMI;
2495     }
2496   }
2497   
2498   // No fusion 
2499   if (PrintFailedFusing && !MI->isCopy())
2500     dbgs() << "We failed to fuse operand " << i << " in " << *MI;
2501   return NULL;
2502 }
2503
2504
2505 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2506                                                   MachineInstr *MI,
2507                                            const SmallVectorImpl<unsigned> &Ops,
2508                                                   int FrameIndex) const {
2509   // Check switch flag 
2510   if (NoFusing) return NULL;
2511
2512   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize))
2513     switch (MI->getOpcode()) {
2514     case X86::CVTSD2SSrr:
2515     case X86::Int_CVTSD2SSrr:
2516     case X86::CVTSS2SDrr:
2517     case X86::Int_CVTSS2SDrr:
2518     case X86::RCPSSr:
2519     case X86::RCPSSr_Int:
2520     case X86::ROUNDSDr_Int:
2521     case X86::ROUNDSSr_Int:
2522     case X86::RSQRTSSr:
2523     case X86::RSQRTSSr_Int:
2524     case X86::SQRTSSr:
2525     case X86::SQRTSSr_Int:
2526       return 0;
2527     }
2528
2529   const MachineFrameInfo *MFI = MF.getFrameInfo();
2530   unsigned Size = MFI->getObjectSize(FrameIndex);
2531   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
2532   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2533     unsigned NewOpc = 0;
2534     unsigned RCSize = 0;
2535     switch (MI->getOpcode()) {
2536     default: return NULL;
2537     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
2538     case X86::TEST16rr: NewOpc = X86::CMP16ri8; RCSize = 2; break;
2539     case X86::TEST32rr: NewOpc = X86::CMP32ri8; RCSize = 4; break;
2540     case X86::TEST64rr: NewOpc = X86::CMP64ri8; RCSize = 8; break;
2541     }
2542     // Check if it's safe to fold the load. If the size of the object is
2543     // narrower than the load width, then it's not.
2544     if (Size < RCSize)
2545       return NULL;
2546     // Change to CMPXXri r, 0 first.
2547     MI->setDesc(get(NewOpc));
2548     MI->getOperand(1).ChangeToImmediate(0);
2549   } else if (Ops.size() != 1)
2550     return NULL;
2551
2552   SmallVector<MachineOperand,4> MOs;
2553   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
2554   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, Size, Alignment);
2555 }
2556
2557 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2558                                                   MachineInstr *MI,
2559                                            const SmallVectorImpl<unsigned> &Ops,
2560                                                   MachineInstr *LoadMI) const {
2561   // Check switch flag 
2562   if (NoFusing) return NULL;
2563
2564   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize))
2565     switch (MI->getOpcode()) {
2566     case X86::CVTSD2SSrr:
2567     case X86::Int_CVTSD2SSrr:
2568     case X86::CVTSS2SDrr:
2569     case X86::Int_CVTSS2SDrr:
2570     case X86::RCPSSr:
2571     case X86::RCPSSr_Int:
2572     case X86::ROUNDSDr_Int:
2573     case X86::ROUNDSSr_Int:
2574     case X86::RSQRTSSr:
2575     case X86::RSQRTSSr_Int:
2576     case X86::SQRTSSr:
2577     case X86::SQRTSSr_Int:
2578       return 0;
2579     }
2580
2581   // Determine the alignment of the load.
2582   unsigned Alignment = 0;
2583   if (LoadMI->hasOneMemOperand())
2584     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
2585   else
2586     switch (LoadMI->getOpcode()) {
2587     case X86::V_SET0PS:
2588     case X86::V_SET0PD:
2589     case X86::V_SET0PI:
2590     case X86::V_SETALLONES:
2591       Alignment = 16;
2592       break;
2593     case X86::FsFLD0SD:
2594       Alignment = 8;
2595       break;
2596     case X86::FsFLD0SS:
2597       Alignment = 4;
2598       break;
2599     default:
2600       llvm_unreachable("Don't know how to fold this instruction!");
2601     }
2602   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2603     unsigned NewOpc = 0;
2604     switch (MI->getOpcode()) {
2605     default: return NULL;
2606     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
2607     case X86::TEST16rr: NewOpc = X86::CMP16ri8; break;
2608     case X86::TEST32rr: NewOpc = X86::CMP32ri8; break;
2609     case X86::TEST64rr: NewOpc = X86::CMP64ri8; break;
2610     }
2611     // Change to CMPXXri r, 0 first.
2612     MI->setDesc(get(NewOpc));
2613     MI->getOperand(1).ChangeToImmediate(0);
2614   } else if (Ops.size() != 1)
2615     return NULL;
2616
2617   SmallVector<MachineOperand,X86::AddrNumOperands> MOs;
2618   switch (LoadMI->getOpcode()) {
2619   case X86::V_SET0PS:
2620   case X86::V_SET0PD:
2621   case X86::V_SET0PI:
2622   case X86::V_SETALLONES:
2623   case X86::FsFLD0SD:
2624   case X86::FsFLD0SS: {
2625     // Folding a V_SET0P? or V_SETALLONES as a load, to ease register pressure.
2626     // Create a constant-pool entry and operands to load from it.
2627
2628     // Medium and large mode can't fold loads this way.
2629     if (TM.getCodeModel() != CodeModel::Small &&
2630         TM.getCodeModel() != CodeModel::Kernel)
2631       return NULL;
2632
2633     // x86-32 PIC requires a PIC base register for constant pools.
2634     unsigned PICBase = 0;
2635     if (TM.getRelocationModel() == Reloc::PIC_) {
2636       if (TM.getSubtarget<X86Subtarget>().is64Bit())
2637         PICBase = X86::RIP;
2638       else
2639         // FIXME: PICBase = getGlobalBaseReg(&MF);
2640         // This doesn't work for several reasons.
2641         // 1. GlobalBaseReg may have been spilled.
2642         // 2. It may not be live at MI.
2643         return NULL;
2644     }
2645
2646     // Create a constant-pool entry.
2647     MachineConstantPool &MCP = *MF.getConstantPool();
2648     const Type *Ty;
2649     if (LoadMI->getOpcode() == X86::FsFLD0SS)
2650       Ty = Type::getFloatTy(MF.getFunction()->getContext());
2651     else if (LoadMI->getOpcode() == X86::FsFLD0SD)
2652       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
2653     else
2654       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
2655     const Constant *C = LoadMI->getOpcode() == X86::V_SETALLONES ?
2656                     Constant::getAllOnesValue(Ty) :
2657                     Constant::getNullValue(Ty);
2658     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
2659
2660     // Create operands to load from the constant pool entry.
2661     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
2662     MOs.push_back(MachineOperand::CreateImm(1));
2663     MOs.push_back(MachineOperand::CreateReg(0, false));
2664     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
2665     MOs.push_back(MachineOperand::CreateReg(0, false));
2666     break;
2667   }
2668   default: {
2669     // Folding a normal load. Just copy the load's address operands.
2670     unsigned NumOps = LoadMI->getDesc().getNumOperands();
2671     for (unsigned i = NumOps - X86::AddrNumOperands; i != NumOps; ++i)
2672       MOs.push_back(LoadMI->getOperand(i));
2673     break;
2674   }
2675   }
2676   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, 0, Alignment);
2677 }
2678
2679
2680 bool X86InstrInfo::canFoldMemoryOperand(const MachineInstr *MI,
2681                                   const SmallVectorImpl<unsigned> &Ops) const {
2682   // Check switch flag 
2683   if (NoFusing) return 0;
2684
2685   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2686     switch (MI->getOpcode()) {
2687     default: return false;
2688     case X86::TEST8rr: 
2689     case X86::TEST16rr:
2690     case X86::TEST32rr:
2691     case X86::TEST64rr:
2692       return true;
2693     }
2694   }
2695
2696   if (Ops.size() != 1)
2697     return false;
2698
2699   unsigned OpNum = Ops[0];
2700   unsigned Opc = MI->getOpcode();
2701   unsigned NumOps = MI->getDesc().getNumOperands();
2702   bool isTwoAddr = NumOps > 1 &&
2703     MI->getDesc().getOperandConstraint(1, TOI::TIED_TO) != -1;
2704
2705   // Folding a memory location into the two-address part of a two-address
2706   // instruction is different than folding it other places.  It requires
2707   // replacing the *two* registers with the memory location.
2708   const DenseMap<unsigned*, std::pair<unsigned,unsigned> > *OpcodeTablePtr=NULL;
2709   if (isTwoAddr && NumOps >= 2 && OpNum < 2) { 
2710     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
2711   } else if (OpNum == 0) { // If operand 0
2712     switch (Opc) {
2713     case X86::MOV8r0:
2714     case X86::MOV16r0:
2715     case X86::MOV32r0:
2716     case X86::MOV64r0:
2717       return true;
2718     default: break;
2719     }
2720     OpcodeTablePtr = &RegOp2MemOpTable0;
2721   } else if (OpNum == 1) {
2722     OpcodeTablePtr = &RegOp2MemOpTable1;
2723   } else if (OpNum == 2) {
2724     OpcodeTablePtr = &RegOp2MemOpTable2;
2725   }
2726   
2727   if (OpcodeTablePtr) {
2728     // Find the Opcode to fuse
2729     DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2730       OpcodeTablePtr->find((unsigned*)Opc);
2731     if (I != OpcodeTablePtr->end())
2732       return true;
2733   }
2734   return TargetInstrInfoImpl::canFoldMemoryOperand(MI, Ops);
2735 }
2736
2737 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
2738                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
2739                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
2740   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2741     MemOp2RegOpTable.find((unsigned*)MI->getOpcode());
2742   if (I == MemOp2RegOpTable.end())
2743     return false;
2744   unsigned Opc = I->second.first;
2745   unsigned Index = I->second.second & 0xf;
2746   bool FoldedLoad = I->second.second & (1 << 4);
2747   bool FoldedStore = I->second.second & (1 << 5);
2748   if (UnfoldLoad && !FoldedLoad)
2749     return false;
2750   UnfoldLoad &= FoldedLoad;
2751   if (UnfoldStore && !FoldedStore)
2752     return false;
2753   UnfoldStore &= FoldedStore;
2754
2755   const TargetInstrDesc &TID = get(Opc);
2756   const TargetOperandInfo &TOI = TID.OpInfo[Index];
2757   const TargetRegisterClass *RC = TOI.getRegClass(&RI);
2758   if (!MI->hasOneMemOperand() &&
2759       RC == &X86::VR128RegClass &&
2760       !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
2761     // Without memoperands, loadRegFromAddr and storeRegToStackSlot will
2762     // conservatively assume the address is unaligned. That's bad for
2763     // performance.
2764     return false;
2765   SmallVector<MachineOperand, X86::AddrNumOperands> AddrOps;
2766   SmallVector<MachineOperand,2> BeforeOps;
2767   SmallVector<MachineOperand,2> AfterOps;
2768   SmallVector<MachineOperand,4> ImpOps;
2769   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2770     MachineOperand &Op = MI->getOperand(i);
2771     if (i >= Index && i < Index + X86::AddrNumOperands)
2772       AddrOps.push_back(Op);
2773     else if (Op.isReg() && Op.isImplicit())
2774       ImpOps.push_back(Op);
2775     else if (i < Index)
2776       BeforeOps.push_back(Op);
2777     else if (i > Index)
2778       AfterOps.push_back(Op);
2779   }
2780
2781   // Emit the load instruction.
2782   if (UnfoldLoad) {
2783     std::pair<MachineInstr::mmo_iterator,
2784               MachineInstr::mmo_iterator> MMOs =
2785       MF.extractLoadMemRefs(MI->memoperands_begin(),
2786                             MI->memoperands_end());
2787     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
2788     if (UnfoldStore) {
2789       // Address operands cannot be marked isKill.
2790       for (unsigned i = 1; i != 1 + X86::AddrNumOperands; ++i) {
2791         MachineOperand &MO = NewMIs[0]->getOperand(i);
2792         if (MO.isReg())
2793           MO.setIsKill(false);
2794       }
2795     }
2796   }
2797
2798   // Emit the data processing instruction.
2799   MachineInstr *DataMI = MF.CreateMachineInstr(TID, MI->getDebugLoc(), true);
2800   MachineInstrBuilder MIB(DataMI);
2801   
2802   if (FoldedStore)
2803     MIB.addReg(Reg, RegState::Define);
2804   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
2805     MIB.addOperand(BeforeOps[i]);
2806   if (FoldedLoad)
2807     MIB.addReg(Reg);
2808   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
2809     MIB.addOperand(AfterOps[i]);
2810   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
2811     MachineOperand &MO = ImpOps[i];
2812     MIB.addReg(MO.getReg(),
2813                getDefRegState(MO.isDef()) |
2814                RegState::Implicit |
2815                getKillRegState(MO.isKill()) |
2816                getDeadRegState(MO.isDead()) |
2817                getUndefRegState(MO.isUndef()));
2818   }
2819   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
2820   unsigned NewOpc = 0;
2821   switch (DataMI->getOpcode()) {
2822   default: break;
2823   case X86::CMP64ri32:
2824   case X86::CMP64ri8:
2825   case X86::CMP32ri:
2826   case X86::CMP32ri8:
2827   case X86::CMP16ri:
2828   case X86::CMP16ri8:
2829   case X86::CMP8ri: {
2830     MachineOperand &MO0 = DataMI->getOperand(0);
2831     MachineOperand &MO1 = DataMI->getOperand(1);
2832     if (MO1.getImm() == 0) {
2833       switch (DataMI->getOpcode()) {
2834       default: break;
2835       case X86::CMP64ri8:
2836       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
2837       case X86::CMP32ri8:
2838       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
2839       case X86::CMP16ri8:
2840       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
2841       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
2842       }
2843       DataMI->setDesc(get(NewOpc));
2844       MO1.ChangeToRegister(MO0.getReg(), false);
2845     }
2846   }
2847   }
2848   NewMIs.push_back(DataMI);
2849
2850   // Emit the store instruction.
2851   if (UnfoldStore) {
2852     const TargetRegisterClass *DstRC = TID.OpInfo[0].getRegClass(&RI);
2853     std::pair<MachineInstr::mmo_iterator,
2854               MachineInstr::mmo_iterator> MMOs =
2855       MF.extractStoreMemRefs(MI->memoperands_begin(),
2856                              MI->memoperands_end());
2857     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
2858   }
2859
2860   return true;
2861 }
2862
2863 bool
2864 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
2865                                   SmallVectorImpl<SDNode*> &NewNodes) const {
2866   if (!N->isMachineOpcode())
2867     return false;
2868
2869   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2870     MemOp2RegOpTable.find((unsigned*)N->getMachineOpcode());
2871   if (I == MemOp2RegOpTable.end())
2872     return false;
2873   unsigned Opc = I->second.first;
2874   unsigned Index = I->second.second & 0xf;
2875   bool FoldedLoad = I->second.second & (1 << 4);
2876   bool FoldedStore = I->second.second & (1 << 5);
2877   const TargetInstrDesc &TID = get(Opc);
2878   const TargetRegisterClass *RC = TID.OpInfo[Index].getRegClass(&RI);
2879   unsigned NumDefs = TID.NumDefs;
2880   std::vector<SDValue> AddrOps;
2881   std::vector<SDValue> BeforeOps;
2882   std::vector<SDValue> AfterOps;
2883   DebugLoc dl = N->getDebugLoc();
2884   unsigned NumOps = N->getNumOperands();
2885   for (unsigned i = 0; i != NumOps-1; ++i) {
2886     SDValue Op = N->getOperand(i);
2887     if (i >= Index-NumDefs && i < Index-NumDefs + X86::AddrNumOperands)
2888       AddrOps.push_back(Op);
2889     else if (i < Index-NumDefs)
2890       BeforeOps.push_back(Op);
2891     else if (i > Index-NumDefs)
2892       AfterOps.push_back(Op);
2893   }
2894   SDValue Chain = N->getOperand(NumOps-1);
2895   AddrOps.push_back(Chain);
2896
2897   // Emit the load instruction.
2898   SDNode *Load = 0;
2899   MachineFunction &MF = DAG.getMachineFunction();
2900   if (FoldedLoad) {
2901     EVT VT = *RC->vt_begin();
2902     std::pair<MachineInstr::mmo_iterator,
2903               MachineInstr::mmo_iterator> MMOs =
2904       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
2905                             cast<MachineSDNode>(N)->memoperands_end());
2906     if (!(*MMOs.first) &&
2907         RC == &X86::VR128RegClass &&
2908         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
2909       // Do not introduce a slow unaligned load.
2910       return false;
2911     bool isAligned = (*MMOs.first) && (*MMOs.first)->getAlignment() >= 16;
2912     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, TM), dl,
2913                               VT, MVT::Other, &AddrOps[0], AddrOps.size());
2914     NewNodes.push_back(Load);
2915
2916     // Preserve memory reference information.
2917     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
2918   }
2919
2920   // Emit the data processing instruction.
2921   std::vector<EVT> VTs;
2922   const TargetRegisterClass *DstRC = 0;
2923   if (TID.getNumDefs() > 0) {
2924     DstRC = TID.OpInfo[0].getRegClass(&RI);
2925     VTs.push_back(*DstRC->vt_begin());
2926   }
2927   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
2928     EVT VT = N->getValueType(i);
2929     if (VT != MVT::Other && i >= (unsigned)TID.getNumDefs())
2930       VTs.push_back(VT);
2931   }
2932   if (Load)
2933     BeforeOps.push_back(SDValue(Load, 0));
2934   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
2935   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, &BeforeOps[0],
2936                                       BeforeOps.size());
2937   NewNodes.push_back(NewNode);
2938
2939   // Emit the store instruction.
2940   if (FoldedStore) {
2941     AddrOps.pop_back();
2942     AddrOps.push_back(SDValue(NewNode, 0));
2943     AddrOps.push_back(Chain);
2944     std::pair<MachineInstr::mmo_iterator,
2945               MachineInstr::mmo_iterator> MMOs =
2946       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
2947                              cast<MachineSDNode>(N)->memoperands_end());
2948     if (!(*MMOs.first) &&
2949         RC == &X86::VR128RegClass &&
2950         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
2951       // Do not introduce a slow unaligned store.
2952       return false;
2953     bool isAligned = (*MMOs.first) && (*MMOs.first)->getAlignment() >= 16;
2954     SDNode *Store = DAG.getMachineNode(getStoreRegOpcode(0, DstRC,
2955                                                          isAligned, TM),
2956                                        dl, MVT::Other,
2957                                        &AddrOps[0], AddrOps.size());
2958     NewNodes.push_back(Store);
2959
2960     // Preserve memory reference information.
2961     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
2962   }
2963
2964   return true;
2965 }
2966
2967 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
2968                                       bool UnfoldLoad, bool UnfoldStore,
2969                                       unsigned *LoadRegIndex) const {
2970   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::const_iterator I =
2971     MemOp2RegOpTable.find((unsigned*)Opc);
2972   if (I == MemOp2RegOpTable.end())
2973     return 0;
2974   bool FoldedLoad = I->second.second & (1 << 4);
2975   bool FoldedStore = I->second.second & (1 << 5);
2976   if (UnfoldLoad && !FoldedLoad)
2977     return 0;
2978   if (UnfoldStore && !FoldedStore)
2979     return 0;
2980   if (LoadRegIndex)
2981     *LoadRegIndex = I->second.second & 0xf;
2982   return I->second.first;
2983 }
2984
2985 bool
2986 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
2987                                      int64_t &Offset1, int64_t &Offset2) const {
2988   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
2989     return false;
2990   unsigned Opc1 = Load1->getMachineOpcode();
2991   unsigned Opc2 = Load2->getMachineOpcode();
2992   switch (Opc1) {
2993   default: return false;
2994   case X86::MOV8rm:
2995   case X86::MOV16rm:
2996   case X86::MOV32rm:
2997   case X86::MOV64rm:
2998   case X86::LD_Fp32m:
2999   case X86::LD_Fp64m:
3000   case X86::LD_Fp80m:
3001   case X86::MOVSSrm:
3002   case X86::MOVSDrm:
3003   case X86::MMX_MOVD64rm:
3004   case X86::MMX_MOVQ64rm:
3005   case X86::FsMOVAPSrm:
3006   case X86::FsMOVAPDrm:
3007   case X86::MOVAPSrm:
3008   case X86::MOVUPSrm:
3009   case X86::MOVUPSrm_Int:
3010   case X86::MOVAPDrm:
3011   case X86::MOVDQArm:
3012   case X86::MOVDQUrm:
3013   case X86::MOVDQUrm_Int:
3014     break;
3015   }
3016   switch (Opc2) {
3017   default: return false;
3018   case X86::MOV8rm:
3019   case X86::MOV16rm:
3020   case X86::MOV32rm:
3021   case X86::MOV64rm:
3022   case X86::LD_Fp32m:
3023   case X86::LD_Fp64m:
3024   case X86::LD_Fp80m:
3025   case X86::MOVSSrm:
3026   case X86::MOVSDrm:
3027   case X86::MMX_MOVD64rm:
3028   case X86::MMX_MOVQ64rm:
3029   case X86::FsMOVAPSrm:
3030   case X86::FsMOVAPDrm:
3031   case X86::MOVAPSrm:
3032   case X86::MOVUPSrm:
3033   case X86::MOVUPSrm_Int:
3034   case X86::MOVAPDrm:
3035   case X86::MOVDQArm:
3036   case X86::MOVDQUrm:
3037   case X86::MOVDQUrm_Int:
3038     break;
3039   }
3040
3041   // Check if chain operands and base addresses match.
3042   if (Load1->getOperand(0) != Load2->getOperand(0) ||
3043       Load1->getOperand(5) != Load2->getOperand(5))
3044     return false;
3045   // Segment operands should match as well.
3046   if (Load1->getOperand(4) != Load2->getOperand(4))
3047     return false;
3048   // Scale should be 1, Index should be Reg0.
3049   if (Load1->getOperand(1) == Load2->getOperand(1) &&
3050       Load1->getOperand(2) == Load2->getOperand(2)) {
3051     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
3052       return false;
3053
3054     // Now let's examine the displacements.
3055     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
3056         isa<ConstantSDNode>(Load2->getOperand(3))) {
3057       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
3058       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
3059       return true;
3060     }
3061   }
3062   return false;
3063 }
3064
3065 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
3066                                            int64_t Offset1, int64_t Offset2,
3067                                            unsigned NumLoads) const {
3068   assert(Offset2 > Offset1);
3069   if ((Offset2 - Offset1) / 8 > 64)
3070     return false;
3071
3072   unsigned Opc1 = Load1->getMachineOpcode();
3073   unsigned Opc2 = Load2->getMachineOpcode();
3074   if (Opc1 != Opc2)
3075     return false;  // FIXME: overly conservative?
3076
3077   switch (Opc1) {
3078   default: break;
3079   case X86::LD_Fp32m:
3080   case X86::LD_Fp64m:
3081   case X86::LD_Fp80m:
3082   case X86::MMX_MOVD64rm:
3083   case X86::MMX_MOVQ64rm:
3084     return false;
3085   }
3086
3087   EVT VT = Load1->getValueType(0);
3088   switch (VT.getSimpleVT().SimpleTy) {
3089   default:
3090     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
3091     // have 16 of them to play with.
3092     if (TM.getSubtargetImpl()->is64Bit()) {
3093       if (NumLoads >= 3)
3094         return false;
3095     } else if (NumLoads) {
3096       return false;
3097     }
3098     break;
3099   case MVT::i8:
3100   case MVT::i16:
3101   case MVT::i32:
3102   case MVT::i64:
3103   case MVT::f32:
3104   case MVT::f64:
3105     if (NumLoads)
3106       return false;
3107     break;
3108   }
3109
3110   return true;
3111 }
3112
3113
3114 bool X86InstrInfo::
3115 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
3116   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
3117   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
3118   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
3119     return true;
3120   Cond[0].setImm(GetOppositeBranchCondition(CC));
3121   return false;
3122 }
3123
3124 bool X86InstrInfo::
3125 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
3126   // FIXME: Return false for x87 stack register classes for now. We can't
3127   // allow any loads of these registers before FpGet_ST0_80.
3128   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
3129            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
3130 }
3131
3132
3133 /// isX86_64ExtendedReg - Is the MachineOperand a x86-64 extended (r8 or higher)
3134 /// register?  e.g. r8, xmm8, xmm13, etc.
3135 bool X86InstrInfo::isX86_64ExtendedReg(unsigned RegNo) {
3136   switch (RegNo) {
3137   default: break;
3138   case X86::R8:    case X86::R9:    case X86::R10:   case X86::R11:
3139   case X86::R12:   case X86::R13:   case X86::R14:   case X86::R15:
3140   case X86::R8D:   case X86::R9D:   case X86::R10D:  case X86::R11D:
3141   case X86::R12D:  case X86::R13D:  case X86::R14D:  case X86::R15D:
3142   case X86::R8W:   case X86::R9W:   case X86::R10W:  case X86::R11W:
3143   case X86::R12W:  case X86::R13W:  case X86::R14W:  case X86::R15W:
3144   case X86::R8B:   case X86::R9B:   case X86::R10B:  case X86::R11B:
3145   case X86::R12B:  case X86::R13B:  case X86::R14B:  case X86::R15B:
3146   case X86::XMM8:  case X86::XMM9:  case X86::XMM10: case X86::XMM11:
3147   case X86::XMM12: case X86::XMM13: case X86::XMM14: case X86::XMM15:
3148   case X86::YMM8:  case X86::YMM9:  case X86::YMM10: case X86::YMM11:
3149   case X86::YMM12: case X86::YMM13: case X86::YMM14: case X86::YMM15:
3150     return true;
3151   }
3152   return false;
3153 }
3154
3155
3156 /// determineREX - Determine if the MachineInstr has to be encoded with a X86-64
3157 /// REX prefix which specifies 1) 64-bit instructions, 2) non-default operand
3158 /// size, and 3) use of X86-64 extended registers.
3159 unsigned X86InstrInfo::determineREX(const MachineInstr &MI) {
3160   unsigned REX = 0;
3161   const TargetInstrDesc &Desc = MI.getDesc();
3162
3163   // Pseudo instructions do not need REX prefix byte.
3164   if ((Desc.TSFlags & X86II::FormMask) == X86II::Pseudo)
3165     return 0;
3166   if (Desc.TSFlags & X86II::REX_W)
3167     REX |= 1 << 3;
3168
3169   unsigned NumOps = Desc.getNumOperands();
3170   if (NumOps) {
3171     bool isTwoAddr = NumOps > 1 &&
3172       Desc.getOperandConstraint(1, TOI::TIED_TO) != -1;
3173
3174     // If it accesses SPL, BPL, SIL, or DIL, then it requires a 0x40 REX prefix.
3175     unsigned i = isTwoAddr ? 1 : 0;
3176     for (unsigned e = NumOps; i != e; ++i) {
3177       const MachineOperand& MO = MI.getOperand(i);
3178       if (MO.isReg()) {
3179         unsigned Reg = MO.getReg();
3180         if (isX86_64NonExtLowByteReg(Reg))
3181           REX |= 0x40;
3182       }
3183     }
3184
3185     switch (Desc.TSFlags & X86II::FormMask) {
3186     case X86II::MRMInitReg:
3187       if (isX86_64ExtendedReg(MI.getOperand(0)))
3188         REX |= (1 << 0) | (1 << 2);
3189       break;
3190     case X86II::MRMSrcReg: {
3191       if (isX86_64ExtendedReg(MI.getOperand(0)))
3192         REX |= 1 << 2;
3193       i = isTwoAddr ? 2 : 1;
3194       for (unsigned e = NumOps; i != e; ++i) {
3195         const MachineOperand& MO = MI.getOperand(i);
3196         if (isX86_64ExtendedReg(MO))
3197           REX |= 1 << 0;
3198       }
3199       break;
3200     }
3201     case X86II::MRMSrcMem: {
3202       if (isX86_64ExtendedReg(MI.getOperand(0)))
3203         REX |= 1 << 2;
3204       unsigned Bit = 0;
3205       i = isTwoAddr ? 2 : 1;
3206       for (; i != NumOps; ++i) {
3207         const MachineOperand& MO = MI.getOperand(i);
3208         if (MO.isReg()) {
3209           if (isX86_64ExtendedReg(MO))
3210             REX |= 1 << Bit;
3211           Bit++;
3212         }
3213       }
3214       break;
3215     }
3216     case X86II::MRM0m: case X86II::MRM1m:
3217     case X86II::MRM2m: case X86II::MRM3m:
3218     case X86II::MRM4m: case X86II::MRM5m:
3219     case X86II::MRM6m: case X86II::MRM7m:
3220     case X86II::MRMDestMem: {
3221       unsigned e = (isTwoAddr ? X86::AddrNumOperands+1 : X86::AddrNumOperands);
3222       i = isTwoAddr ? 1 : 0;
3223       if (NumOps > e && isX86_64ExtendedReg(MI.getOperand(e)))
3224         REX |= 1 << 2;
3225       unsigned Bit = 0;
3226       for (; i != e; ++i) {
3227         const MachineOperand& MO = MI.getOperand(i);
3228         if (MO.isReg()) {
3229           if (isX86_64ExtendedReg(MO))
3230             REX |= 1 << Bit;
3231           Bit++;
3232         }
3233       }
3234       break;
3235     }
3236     default: {
3237       if (isX86_64ExtendedReg(MI.getOperand(0)))
3238         REX |= 1 << 0;
3239       i = isTwoAddr ? 2 : 1;
3240       for (unsigned e = NumOps; i != e; ++i) {
3241         const MachineOperand& MO = MI.getOperand(i);
3242         if (isX86_64ExtendedReg(MO))
3243           REX |= 1 << 2;
3244       }
3245       break;
3246     }
3247     }
3248   }
3249   return REX;
3250 }
3251
3252 /// sizePCRelativeBlockAddress - This method returns the size of a PC
3253 /// relative block address instruction
3254 ///
3255 static unsigned sizePCRelativeBlockAddress() {
3256   return 4;
3257 }
3258
3259 /// sizeGlobalAddress - Give the size of the emission of this global address
3260 ///
3261 static unsigned sizeGlobalAddress(bool dword) {
3262   return dword ? 8 : 4;
3263 }
3264
3265 /// sizeConstPoolAddress - Give the size of the emission of this constant
3266 /// pool address
3267 ///
3268 static unsigned sizeConstPoolAddress(bool dword) {
3269   return dword ? 8 : 4;
3270 }
3271
3272 /// sizeExternalSymbolAddress - Give the size of the emission of this external
3273 /// symbol
3274 ///
3275 static unsigned sizeExternalSymbolAddress(bool dword) {
3276   return dword ? 8 : 4;
3277 }
3278
3279 /// sizeJumpTableAddress - Give the size of the emission of this jump
3280 /// table address
3281 ///
3282 static unsigned sizeJumpTableAddress(bool dword) {
3283   return dword ? 8 : 4;
3284 }
3285
3286 static unsigned sizeConstant(unsigned Size) {
3287   return Size;
3288 }
3289
3290 static unsigned sizeRegModRMByte(){
3291   return 1;
3292 }
3293
3294 static unsigned sizeSIBByte(){
3295   return 1;
3296 }
3297
3298 static unsigned getDisplacementFieldSize(const MachineOperand *RelocOp) {
3299   unsigned FinalSize = 0;
3300   // If this is a simple integer displacement that doesn't require a relocation.
3301   if (!RelocOp) {
3302     FinalSize += sizeConstant(4);
3303     return FinalSize;
3304   }
3305   
3306   // Otherwise, this is something that requires a relocation.
3307   if (RelocOp->isGlobal()) {
3308     FinalSize += sizeGlobalAddress(false);
3309   } else if (RelocOp->isCPI()) {
3310     FinalSize += sizeConstPoolAddress(false);
3311   } else if (RelocOp->isJTI()) {
3312     FinalSize += sizeJumpTableAddress(false);
3313   } else {
3314     llvm_unreachable("Unknown value to relocate!");
3315   }
3316   return FinalSize;
3317 }
3318
3319 static unsigned getMemModRMByteSize(const MachineInstr &MI, unsigned Op,
3320                                     bool IsPIC, bool Is64BitMode) {
3321   const MachineOperand &Op3 = MI.getOperand(Op+3);
3322   int DispVal = 0;
3323   const MachineOperand *DispForReloc = 0;
3324   unsigned FinalSize = 0;
3325   
3326   // Figure out what sort of displacement we have to handle here.
3327   if (Op3.isGlobal()) {
3328     DispForReloc = &Op3;
3329   } else if (Op3.isCPI()) {
3330     if (Is64BitMode || IsPIC) {
3331       DispForReloc = &Op3;
3332     } else {
3333       DispVal = 1;
3334     }
3335   } else if (Op3.isJTI()) {
3336     if (Is64BitMode || IsPIC) {
3337       DispForReloc = &Op3;
3338     } else {
3339       DispVal = 1; 
3340     }
3341   } else {
3342     DispVal = 1;
3343   }
3344
3345   const MachineOperand &Base     = MI.getOperand(Op);
3346   const MachineOperand &IndexReg = MI.getOperand(Op+2);
3347
3348   unsigned BaseReg = Base.getReg();
3349
3350   // Is a SIB byte needed?
3351   if ((!Is64BitMode || DispForReloc || BaseReg != 0) &&
3352       IndexReg.getReg() == 0 &&
3353       (BaseReg == 0 || X86RegisterInfo::getX86RegNum(BaseReg) != N86::ESP)) {      
3354     if (BaseReg == 0) {  // Just a displacement?
3355       // Emit special case [disp32] encoding
3356       ++FinalSize; 
3357       FinalSize += getDisplacementFieldSize(DispForReloc);
3358     } else {
3359       unsigned BaseRegNo = X86RegisterInfo::getX86RegNum(BaseReg);
3360       if (!DispForReloc && DispVal == 0 && BaseRegNo != N86::EBP) {
3361         // Emit simple indirect register encoding... [EAX] f.e.
3362         ++FinalSize;
3363       // Be pessimistic and assume it's a disp32, not a disp8
3364       } else {
3365         // Emit the most general non-SIB encoding: [REG+disp32]
3366         ++FinalSize;
3367         FinalSize += getDisplacementFieldSize(DispForReloc);
3368       }
3369     }
3370
3371   } else {  // We need a SIB byte, so start by outputting the ModR/M byte first
3372     assert(IndexReg.getReg() != X86::ESP &&
3373            IndexReg.getReg() != X86::RSP && "Cannot use ESP as index reg!");
3374
3375     bool ForceDisp32 = false;
3376     if (BaseReg == 0 || DispForReloc) {
3377       // Emit the normal disp32 encoding.
3378       ++FinalSize;
3379       ForceDisp32 = true;
3380     } else {
3381       ++FinalSize;
3382     }
3383
3384     FinalSize += sizeSIBByte();
3385
3386     // Do we need to output a displacement?
3387     if (DispVal != 0 || ForceDisp32) {
3388       FinalSize += getDisplacementFieldSize(DispForReloc);
3389     }
3390   }
3391   return FinalSize;
3392 }
3393
3394
3395 static unsigned GetInstSizeWithDesc(const MachineInstr &MI,
3396                                     const TargetInstrDesc *Desc,
3397                                     bool IsPIC, bool Is64BitMode) {
3398   
3399   unsigned Opcode = Desc->Opcode;
3400   unsigned FinalSize = 0;
3401
3402   // Emit the lock opcode prefix as needed.
3403   if (Desc->TSFlags & X86II::LOCK) ++FinalSize;
3404
3405   // Emit segment override opcode prefix as needed.
3406   switch (Desc->TSFlags & X86II::SegOvrMask) {
3407   case X86II::FS:
3408   case X86II::GS:
3409    ++FinalSize;
3410    break;
3411   default: llvm_unreachable("Invalid segment!");
3412   case 0: break;  // No segment override!
3413   }
3414
3415   // Emit the repeat opcode prefix as needed.
3416   if ((Desc->TSFlags & X86II::Op0Mask) == X86II::REP) ++FinalSize;
3417
3418   // Emit the operand size opcode prefix as needed.
3419   if (Desc->TSFlags & X86II::OpSize) ++FinalSize;
3420
3421   // Emit the address size opcode prefix as needed.
3422   if (Desc->TSFlags & X86II::AdSize) ++FinalSize;
3423
3424   bool Need0FPrefix = false;
3425   switch (Desc->TSFlags & X86II::Op0Mask) {
3426   case X86II::TB:  // Two-byte opcode prefix
3427   case X86II::T8:  // 0F 38
3428   case X86II::TA:  // 0F 3A
3429     Need0FPrefix = true;
3430     break;
3431   case X86II::TF: // F2 0F 38
3432     ++FinalSize;
3433     Need0FPrefix = true;
3434     break;
3435   case X86II::REP: break; // already handled.
3436   case X86II::XS:   // F3 0F
3437     ++FinalSize;
3438     Need0FPrefix = true;
3439     break;
3440   case X86II::XD:   // F2 0F
3441     ++FinalSize;
3442     Need0FPrefix = true;
3443     break;
3444   case X86II::D8: case X86II::D9: case X86II::DA: case X86II::DB:
3445   case X86II::DC: case X86II::DD: case X86II::DE: case X86II::DF:
3446     ++FinalSize;
3447     break; // Two-byte opcode prefix
3448   default: llvm_unreachable("Invalid prefix!");
3449   case 0: break;  // No prefix!
3450   }
3451
3452   if (Is64BitMode) {
3453     // REX prefix
3454     unsigned REX = X86InstrInfo::determineREX(MI);
3455     if (REX)
3456       ++FinalSize;
3457   }
3458
3459   // 0x0F escape code must be emitted just before the opcode.
3460   if (Need0FPrefix)
3461     ++FinalSize;
3462
3463   switch (Desc->TSFlags & X86II::Op0Mask) {
3464   case X86II::T8:  // 0F 38
3465     ++FinalSize;
3466     break;
3467   case X86II::TA:  // 0F 3A
3468     ++FinalSize;
3469     break;
3470   case X86II::TF: // F2 0F 38
3471     ++FinalSize;
3472     break;
3473   }
3474
3475   // If this is a two-address instruction, skip one of the register operands.
3476   unsigned NumOps = Desc->getNumOperands();
3477   unsigned CurOp = 0;
3478   if (NumOps > 1 && Desc->getOperandConstraint(1, TOI::TIED_TO) != -1)
3479     CurOp++;
3480   else if (NumOps > 2 && Desc->getOperandConstraint(NumOps-1, TOI::TIED_TO)== 0)
3481     // Skip the last source operand that is tied_to the dest reg. e.g. LXADD32
3482     --NumOps;
3483
3484   switch (Desc->TSFlags & X86II::FormMask) {
3485   default: llvm_unreachable("Unknown FormMask value in X86 MachineCodeEmitter!");
3486   case X86II::Pseudo:
3487     // Remember the current PC offset, this is the PIC relocation
3488     // base address.
3489     switch (Opcode) {
3490     default: 
3491       break;
3492     case TargetOpcode::INLINEASM: {
3493       const MachineFunction *MF = MI.getParent()->getParent();
3494       const TargetInstrInfo &TII = *MF->getTarget().getInstrInfo();
3495       FinalSize += TII.getInlineAsmLength(MI.getOperand(0).getSymbolName(),
3496                                           *MF->getTarget().getMCAsmInfo());
3497       break;
3498     }
3499     case TargetOpcode::DBG_LABEL:
3500     case TargetOpcode::EH_LABEL:
3501     case TargetOpcode::DBG_VALUE:
3502       break;
3503     case TargetOpcode::IMPLICIT_DEF:
3504     case TargetOpcode::KILL:
3505     case X86::FP_REG_KILL:
3506       break;
3507     case X86::MOVPC32r: {
3508       // This emits the "call" portion of this pseudo instruction.
3509       ++FinalSize;
3510       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3511       break;
3512     }
3513     }
3514     CurOp = NumOps;
3515     break;
3516   case X86II::RawFrm:
3517     ++FinalSize;
3518
3519     if (CurOp != NumOps) {
3520       const MachineOperand &MO = MI.getOperand(CurOp++);
3521       if (MO.isMBB()) {
3522         FinalSize += sizePCRelativeBlockAddress();
3523       } else if (MO.isGlobal()) {
3524         FinalSize += sizeGlobalAddress(false);
3525       } else if (MO.isSymbol()) {
3526         FinalSize += sizeExternalSymbolAddress(false);
3527       } else if (MO.isImm()) {
3528         FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3529       } else {
3530         llvm_unreachable("Unknown RawFrm operand!");
3531       }
3532     }
3533     break;
3534
3535   case X86II::AddRegFrm:
3536     ++FinalSize;
3537     ++CurOp;
3538     
3539     if (CurOp != NumOps) {
3540       const MachineOperand &MO1 = MI.getOperand(CurOp++);
3541       unsigned Size = X86II::getSizeOfImm(Desc->TSFlags);
3542       if (MO1.isImm())
3543         FinalSize += sizeConstant(Size);
3544       else {
3545         bool dword = false;
3546         if (Opcode == X86::MOV64ri)
3547           dword = true; 
3548         if (MO1.isGlobal()) {
3549           FinalSize += sizeGlobalAddress(dword);
3550         } else if (MO1.isSymbol())
3551           FinalSize += sizeExternalSymbolAddress(dword);
3552         else if (MO1.isCPI())
3553           FinalSize += sizeConstPoolAddress(dword);
3554         else if (MO1.isJTI())
3555           FinalSize += sizeJumpTableAddress(dword);
3556       }
3557     }
3558     break;
3559
3560   case X86II::MRMDestReg: {
3561     ++FinalSize; 
3562     FinalSize += sizeRegModRMByte();
3563     CurOp += 2;
3564     if (CurOp != NumOps) {
3565       ++CurOp;
3566       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3567     }
3568     break;
3569   }
3570   case X86II::MRMDestMem: {
3571     ++FinalSize;
3572     FinalSize += getMemModRMByteSize(MI, CurOp, IsPIC, Is64BitMode);
3573     CurOp +=  X86::AddrNumOperands + 1;
3574     if (CurOp != NumOps) {
3575       ++CurOp;
3576       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3577     }
3578     break;
3579   }
3580
3581   case X86II::MRMSrcReg:
3582     ++FinalSize;
3583     FinalSize += sizeRegModRMByte();
3584     CurOp += 2;
3585     if (CurOp != NumOps) {
3586       ++CurOp;
3587       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3588     }
3589     break;
3590
3591   case X86II::MRMSrcMem: {
3592     ++FinalSize;
3593     FinalSize += getMemModRMByteSize(MI, CurOp+1, IsPIC, Is64BitMode);
3594     CurOp += X86::AddrNumOperands + 1;
3595     if (CurOp != NumOps) {
3596       ++CurOp;
3597       FinalSize += sizeConstant(X86II::getSizeOfImm(Desc->TSFlags));
3598     }
3599     break;
3600   }
3601
3602   case X86II::MRM0r: case X86II::MRM1r:
3603   case X86II::MRM2r: case X86II::MRM3r:
3604   case X86II::MRM4r: case X86II::MRM5r:
3605   case X86II::MRM6r: case X86II::MRM7r:
3606     ++FinalSize;
3607     if (Desc->getOpcode() == X86::LFENCE ||
3608         Desc->getOpcode() == X86::MFENCE) {
3609       // Special handling of lfence and mfence;
3610       FinalSize += sizeRegModRMByte();
3611     } else if (Desc->getOpcode() == X86::MONITOR ||
3612                Desc->getOpcode() == X86::MWAIT) {
3613       // Special handling of monitor and mwait.
3614       FinalSize += sizeRegModRMByte() + 1; // +1 for the opcode.
3615     } else {
3616       ++CurOp;
3617       FinalSize += sizeRegModRMByte();
3618     }
3619
3620     if (CurOp != NumOps) {
3621       const MachineOperand &MO1 = MI.getOperand(CurOp++);
3622       unsigned Size = X86II::getSizeOfImm(Desc->TSFlags);
3623       if (MO1.isImm())
3624         FinalSize += sizeConstant(Size);
3625       else {
3626         bool dword = false;
3627         if (Opcode == X86::MOV64ri32)
3628           dword = true;
3629         if (MO1.isGlobal()) {
3630           FinalSize += sizeGlobalAddress(dword);
3631         } else if (MO1.isSymbol())
3632           FinalSize += sizeExternalSymbolAddress(dword);
3633         else if (MO1.isCPI())
3634           FinalSize += sizeConstPoolAddress(dword);
3635         else if (MO1.isJTI())
3636           FinalSize += sizeJumpTableAddress(dword);
3637       }
3638     }
3639     break;
3640
3641   case X86II::MRM0m: case X86II::MRM1m:
3642   case X86II::MRM2m: case X86II::MRM3m:
3643   case X86II::MRM4m: case X86II::MRM5m:
3644   case X86II::MRM6m: case X86II::MRM7m: {
3645     
3646     ++FinalSize;
3647     FinalSize += getMemModRMByteSize(MI, CurOp, IsPIC, Is64BitMode);
3648     CurOp += X86::AddrNumOperands;
3649
3650     if (CurOp != NumOps) {
3651       const MachineOperand &MO = MI.getOperand(CurOp++);
3652       unsigned Size = X86II::getSizeOfImm(Desc->TSFlags);
3653       if (MO.isImm())
3654         FinalSize += sizeConstant(Size);
3655       else {
3656         bool dword = false;
3657         if (Opcode == X86::MOV64mi32)
3658           dword = true;
3659         if (MO.isGlobal()) {
3660           FinalSize += sizeGlobalAddress(dword);
3661         } else if (MO.isSymbol())
3662           FinalSize += sizeExternalSymbolAddress(dword);
3663         else if (MO.isCPI())
3664           FinalSize += sizeConstPoolAddress(dword);
3665         else if (MO.isJTI())
3666           FinalSize += sizeJumpTableAddress(dword);
3667       }
3668     }
3669     break;
3670     
3671   case X86II::MRM_C1:
3672   case X86II::MRM_C8:
3673   case X86II::MRM_C9:
3674   case X86II::MRM_E8:
3675   case X86II::MRM_F0:
3676     FinalSize += 2;
3677     break;
3678   }
3679
3680   case X86II::MRMInitReg:
3681     ++FinalSize;
3682     // Duplicate register, used by things like MOV8r0 (aka xor reg,reg).
3683     FinalSize += sizeRegModRMByte();
3684     ++CurOp;
3685     break;
3686   }
3687
3688   if (!Desc->isVariadic() && CurOp != NumOps) {
3689     std::string msg;
3690     raw_string_ostream Msg(msg);
3691     Msg << "Cannot determine size: " << MI;
3692     report_fatal_error(Msg.str());
3693   }
3694   
3695
3696   return FinalSize;
3697 }
3698
3699
3700 unsigned X86InstrInfo::GetInstSizeInBytes(const MachineInstr *MI) const {
3701   const TargetInstrDesc &Desc = MI->getDesc();
3702   bool IsPIC = TM.getRelocationModel() == Reloc::PIC_;
3703   bool Is64BitMode = TM.getSubtargetImpl()->is64Bit();
3704   unsigned Size = GetInstSizeWithDesc(*MI, &Desc, IsPIC, Is64BitMode);
3705   if (Desc.getOpcode() == X86::MOVPC32r)
3706     Size += GetInstSizeWithDesc(*MI, &get(X86::POP32r), IsPIC, Is64BitMode);
3707   return Size;
3708 }
3709
3710 /// getGlobalBaseReg - Return a virtual register initialized with the
3711 /// the global base register value. Output instructions required to
3712 /// initialize the register in the function entry block, if necessary.
3713 ///
3714 /// TODO: Eliminate this and move the code to X86MachineFunctionInfo.
3715 ///
3716 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
3717   assert(!TM.getSubtarget<X86Subtarget>().is64Bit() &&
3718          "X86-64 PIC uses RIP relative addressing");
3719
3720   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
3721   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
3722   if (GlobalBaseReg != 0)
3723     return GlobalBaseReg;
3724
3725   // Create the register. The code to initialize it is inserted
3726   // later, by the CGBR pass (below).
3727   MachineRegisterInfo &RegInfo = MF->getRegInfo();
3728   GlobalBaseReg = RegInfo.createVirtualRegister(X86::GR32RegisterClass);
3729   X86FI->setGlobalBaseReg(GlobalBaseReg);
3730   return GlobalBaseReg;
3731 }
3732
3733 // These are the replaceable SSE instructions. Some of these have Int variants
3734 // that we don't include here. We don't want to replace instructions selected
3735 // by intrinsics.
3736 static const unsigned ReplaceableInstrs[][3] = {
3737   //PackedInt       PackedSingle     PackedDouble
3738   { X86::MOVAPSmr,   X86::MOVAPDmr,  X86::MOVDQAmr  },
3739   { X86::MOVAPSrm,   X86::MOVAPDrm,  X86::MOVDQArm  },
3740   { X86::MOVAPSrr,   X86::MOVAPDrr,  X86::MOVDQArr  },
3741   { X86::MOVUPSmr,   X86::MOVUPDmr,  X86::MOVDQUmr  },
3742   { X86::MOVUPSrm,   X86::MOVUPDrm,  X86::MOVDQUrm  },
3743   { X86::MOVNTPSmr,  X86::MOVNTPDmr, X86::MOVNTDQmr },
3744   { X86::ANDNPSrm,   X86::ANDNPDrm,  X86::PANDNrm   },
3745   { X86::ANDNPSrr,   X86::ANDNPDrr,  X86::PANDNrr   },
3746   { X86::ANDPSrm,    X86::ANDPDrm,   X86::PANDrm    },
3747   { X86::ANDPSrr,    X86::ANDPDrr,   X86::PANDrr    },
3748   { X86::ORPSrm,     X86::ORPDrm,    X86::PORrm     },
3749   { X86::ORPSrr,     X86::ORPDrr,    X86::PORrr     },
3750   { X86::V_SET0PS,   X86::V_SET0PD,  X86::V_SET0PI  },
3751   { X86::XORPSrm,    X86::XORPDrm,   X86::PXORrm    },
3752   { X86::XORPSrr,    X86::XORPDrr,   X86::PXORrr    },
3753 };
3754
3755 // FIXME: Some shuffle and unpack instructions have equivalents in different
3756 // domains, but they require a bit more work than just switching opcodes.
3757
3758 static const unsigned *lookup(unsigned opcode, unsigned domain) {
3759   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrs); i != e; ++i)
3760     if (ReplaceableInstrs[i][domain-1] == opcode)
3761       return ReplaceableInstrs[i];
3762   return 0;
3763 }
3764
3765 std::pair<uint16_t, uint16_t>
3766 X86InstrInfo::GetSSEDomain(const MachineInstr *MI) const {
3767   uint16_t domain = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
3768   return std::make_pair(domain,
3769                         domain && lookup(MI->getOpcode(), domain) ? 0xe : 0);
3770 }
3771
3772 void X86InstrInfo::SetSSEDomain(MachineInstr *MI, unsigned Domain) const {
3773   assert(Domain>0 && Domain<4 && "Invalid execution domain");
3774   uint16_t dom = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
3775   assert(dom && "Not an SSE instruction");
3776   const unsigned *table = lookup(MI->getOpcode(), dom);
3777   assert(table && "Cannot change domain");
3778   MI->setDesc(get(table[Domain-1]));
3779 }
3780
3781 /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
3782 void X86InstrInfo::getNoopForMachoTarget(MCInst &NopInst) const {
3783   NopInst.setOpcode(X86::NOOP);
3784 }
3785
3786 namespace {
3787   /// CGBR - Create Global Base Reg pass. This initializes the PIC
3788   /// global base register for x86-32.
3789   struct CGBR : public MachineFunctionPass {
3790     static char ID;
3791     CGBR() : MachineFunctionPass(&ID) {}
3792
3793     virtual bool runOnMachineFunction(MachineFunction &MF) {
3794       const X86TargetMachine *TM =
3795         static_cast<const X86TargetMachine *>(&MF.getTarget());
3796
3797       assert(!TM->getSubtarget<X86Subtarget>().is64Bit() &&
3798              "X86-64 PIC uses RIP relative addressing");
3799
3800       // Only emit a global base reg in PIC mode.
3801       if (TM->getRelocationModel() != Reloc::PIC_)
3802         return false;
3803
3804       // Insert the set of GlobalBaseReg into the first MBB of the function
3805       MachineBasicBlock &FirstMBB = MF.front();
3806       MachineBasicBlock::iterator MBBI = FirstMBB.begin();
3807       DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
3808       MachineRegisterInfo &RegInfo = MF.getRegInfo();
3809       const X86InstrInfo *TII = TM->getInstrInfo();
3810
3811       unsigned PC;
3812       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT())
3813         PC = RegInfo.createVirtualRegister(X86::GR32RegisterClass);
3814       else
3815         PC = TII->getGlobalBaseReg(&MF);
3816   
3817       // Operand of MovePCtoStack is completely ignored by asm printer. It's
3818       // only used in JIT code emission as displacement to pc.
3819       BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
3820   
3821       // If we're using vanilla 'GOT' PIC style, we should use relative addressing
3822       // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
3823       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT()) {
3824         unsigned GlobalBaseReg = TII->getGlobalBaseReg(&MF);
3825         // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
3826         BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
3827           .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
3828                                         X86II::MO_GOT_ABSOLUTE_ADDRESS);
3829       }
3830
3831       return true;
3832     }
3833
3834     virtual const char *getPassName() const {
3835       return "X86 PIC Global Base Reg Initialization";
3836     }
3837
3838     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
3839       AU.setPreservesCFG();
3840       MachineFunctionPass::getAnalysisUsage(AU);
3841     }
3842   };
3843 }
3844
3845 char CGBR::ID = 0;
3846 FunctionPass*
3847 llvm::createGlobalBaseRegPass() { return new CGBR(); }