0d23141aa5d6595d22550d217c5108c8ac3b05b6
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def SendMsgImm : Operand<i32> {
26   let PrintMethod = "printSendMsg";
27 }
28
29 def isSI : Predicate<"Subtarget.getGeneration() "
30                       ">= AMDGPUSubtarget::SOUTHERN_ISLANDS">;
31
32 def isCI : Predicate<"Subtarget.getGeneration() "
33                       ">= AMDGPUSubtarget::SEA_ISLANDS">;
34
35 def isCFDepth0 : Predicate<"isCFDepth0()">;
36
37 def WAIT_FLAG : InstFlag<"printWaitFlag">;
38
39 //===----------------------------------------------------------------------===//
40 // SMRD Instructions
41 //===----------------------------------------------------------------------===//
42
43 let Predicates = [isSI, isCFDepth0] in {
44
45 let mayLoad = 1 in {
46
47 // We are using the SGPR_32 and not the SReg_32 register class for 32-bit
48 // SMRD instructions, because the SGPR_32 register class does not include M0
49 // and writing to M0 from an SMRD instruction will hang the GPU.
50 defm S_LOAD_DWORD : SMRD_Helper <0x00, "S_LOAD_DWORD", SReg_64, SGPR_32>;
51 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "S_LOAD_DWORDX2", SReg_64, SReg_64>;
52 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "S_LOAD_DWORDX4", SReg_64, SReg_128>;
53 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "S_LOAD_DWORDX8", SReg_64, SReg_256>;
54 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "S_LOAD_DWORDX16", SReg_64, SReg_512>;
55
56 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
57   0x08, "S_BUFFER_LOAD_DWORD", SReg_128, SGPR_32
58 >;
59
60 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
61   0x09, "S_BUFFER_LOAD_DWORDX2", SReg_128, SReg_64
62 >;
63
64 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
65   0x0a, "S_BUFFER_LOAD_DWORDX4", SReg_128, SReg_128
66 >;
67
68 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
69   0x0b, "S_BUFFER_LOAD_DWORDX8", SReg_128, SReg_256
70 >;
71
72 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
73   0x0c, "S_BUFFER_LOAD_DWORDX16", SReg_128, SReg_512
74 >;
75
76 } // mayLoad = 1
77
78 //def S_MEMTIME : SMRD_ <0x0000001e, "S_MEMTIME", []>;
79 //def S_DCACHE_INV : SMRD_ <0x0000001f, "S_DCACHE_INV", []>;
80
81 } // let Predicates = [isSI, isCFDepth0]
82
83 //===----------------------------------------------------------------------===//
84 // SOP1 Instructions
85 //===----------------------------------------------------------------------===//
86
87 let Predicates = [isSI, isCFDepth0] in {
88
89 let neverHasSideEffects = 1 in {
90
91 let isMoveImm = 1 in {
92 def S_MOV_B32 : SOP1_32 <0x00000003, "S_MOV_B32", []>;
93 def S_MOV_B64 : SOP1_64 <0x00000004, "S_MOV_B64", []>;
94 def S_CMOV_B32 : SOP1_32 <0x00000005, "S_CMOV_B32", []>;
95 def S_CMOV_B64 : SOP1_64 <0x00000006, "S_CMOV_B64", []>;
96 } // End isMoveImm = 1
97
98 def S_NOT_B32 : SOP1_32 <0x00000007, "S_NOT_B32",
99   [(set i32:$dst, (not i32:$src0))]
100 >;
101
102 def S_NOT_B64 : SOP1_64 <0x00000008, "S_NOT_B64", []>;
103 def S_WQM_B32 : SOP1_32 <0x00000009, "S_WQM_B32", []>;
104 def S_WQM_B64 : SOP1_64 <0x0000000a, "S_WQM_B64", []>;
105 def S_BREV_B32 : SOP1_32 <0x0000000b, "S_BREV_B32", []>;
106 def S_BREV_B64 : SOP1_64 <0x0000000c, "S_BREV_B64", []>;
107 } // End neverHasSideEffects = 1
108
109 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "S_BCNT0_I32_B32", []>;
110 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "S_BCNT0_I32_B64", []>;
111 ////def S_BCNT1_I32_B32 : SOP1_BCNT1 <0x0000000f, "S_BCNT1_I32_B32", []>;
112 ////def S_BCNT1_I32_B64 : SOP1_BCNT1 <0x00000010, "S_BCNT1_I32_B64", []>;
113 ////def S_FF0_I32_B32 : SOP1_FF0 <0x00000011, "S_FF0_I32_B32", []>;
114 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "S_FF0_I32_B64", []>;
115 ////def S_FF1_I32_B32 : SOP1_FF1 <0x00000013, "S_FF1_I32_B32", []>;
116 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "S_FF1_I32_B64", []>;
117 //def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "S_FLBIT_I32_B32", []>;
118 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "S_FLBIT_I32_B64", []>;
119 def S_FLBIT_I32 : SOP1_32 <0x00000017, "S_FLBIT_I32", []>;
120 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "S_FLBIT_I32_I64", []>;
121 def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "S_SEXT_I32_I8",
122   [(set i32:$dst, (sext_inreg i32:$src0, i8))]
123 >;
124 def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "S_SEXT_I32_I16",
125   [(set i32:$dst, (sext_inreg i32:$src0, i16))]
126 >;
127
128 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "S_BITSET0_B32", []>;
129 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "S_BITSET0_B64", []>;
130 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "S_BITSET1_B32", []>;
131 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "S_BITSET1_B64", []>;
132 def S_GETPC_B64 : SOP1_64 <0x0000001f, "S_GETPC_B64", []>;
133 def S_SETPC_B64 : SOP1_64 <0x00000020, "S_SETPC_B64", []>;
134 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "S_SWAPPC_B64", []>;
135 def S_RFE_B64 : SOP1_64 <0x00000022, "S_RFE_B64", []>;
136
137 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
138
139 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "S_AND_SAVEEXEC_B64", []>;
140 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "S_OR_SAVEEXEC_B64", []>;
141 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "S_XOR_SAVEEXEC_B64", []>;
142 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "S_ANDN2_SAVEEXEC_B64", []>;
143 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "S_ORN2_SAVEEXEC_B64", []>;
144 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "S_NAND_SAVEEXEC_B64", []>;
145 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "S_NOR_SAVEEXEC_B64", []>;
146 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "S_XNOR_SAVEEXEC_B64", []>;
147
148 } // End hasSideEffects = 1
149
150 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "S_QUADMASK_B32", []>;
151 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "S_QUADMASK_B64", []>;
152 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "S_MOVRELS_B32", []>;
153 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "S_MOVRELS_B64", []>;
154 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "S_MOVRELD_B32", []>;
155 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "S_MOVRELD_B64", []>;
156 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "S_CBRANCH_JOIN", []>;
157 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "S_MOV_REGRD_B32", []>;
158 def S_ABS_I32 : SOP1_32 <0x00000034, "S_ABS_I32", []>;
159 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "S_MOV_FED_B32", []>;
160
161 } // let Predicates = [isSI, isCFDepth0]
162
163 //===----------------------------------------------------------------------===//
164 // SOP2 Instructions
165 //===----------------------------------------------------------------------===//
166
167 let Predicates = [isSI, isCFDepth0] in {
168
169 let Defs = [SCC] in { // Carry out goes to SCC
170 let isCommutable = 1 in {
171 def S_ADD_U32 : SOP2_32 <0x00000000, "S_ADD_U32", []>;
172 def S_ADD_I32 : SOP2_32 <0x00000002, "S_ADD_I32",
173   [(set i32:$dst, (add SSrc_32:$src0, SSrc_32:$src1))]
174 >;
175 } // End isCommutable = 1
176
177 def S_SUB_U32 : SOP2_32 <0x00000001, "S_SUB_U32", []>;
178 def S_SUB_I32 : SOP2_32 <0x00000003, "S_SUB_I32",
179   [(set i32:$dst, (sub SSrc_32:$src0, SSrc_32:$src1))]
180 >;
181
182 let Uses = [SCC] in { // Carry in comes from SCC
183 let isCommutable = 1 in {
184 def S_ADDC_U32 : SOP2_32 <0x00000004, "S_ADDC_U32",
185   [(set i32:$dst, (adde (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
186 } // End isCommutable = 1
187
188 def S_SUBB_U32 : SOP2_32 <0x00000005, "S_SUBB_U32",
189   [(set i32:$dst, (sube (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
190 } // End Uses = [SCC]
191 } // End Defs = [SCC]
192
193 def S_MIN_I32 : SOP2_32 <0x00000006, "S_MIN_I32",
194   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
195 >;
196 def S_MIN_U32 : SOP2_32 <0x00000007, "S_MIN_U32",
197   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
198 >;
199 def S_MAX_I32 : SOP2_32 <0x00000008, "S_MAX_I32",
200   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
201 >;
202 def S_MAX_U32 : SOP2_32 <0x00000009, "S_MAX_U32",
203   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
204 >;
205
206 def S_CSELECT_B32 : SOP2 <
207   0x0000000a, (outs SReg_32:$dst),
208   (ins SReg_32:$src0, SReg_32:$src1, SCCReg:$scc), "S_CSELECT_B32",
209   []
210 >;
211
212 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "S_CSELECT_B64", []>;
213
214 def S_AND_B32 : SOP2_32 <0x0000000e, "S_AND_B32",
215   [(set i32:$dst, (and i32:$src0, i32:$src1))]
216 >;
217
218 def S_AND_B64 : SOP2_64 <0x0000000f, "S_AND_B64",
219   [(set i64:$dst, (and i64:$src0, i64:$src1))]
220 >;
221
222 def S_OR_B32 : SOP2_32 <0x00000010, "S_OR_B32",
223   [(set i32:$dst, (or i32:$src0, i32:$src1))]
224 >;
225
226 def S_OR_B64 : SOP2_64 <0x00000011, "S_OR_B64",
227   [(set i64:$dst, (or i64:$src0, i64:$src1))]
228 >;
229
230 def S_XOR_B32 : SOP2_32 <0x00000012, "S_XOR_B32",
231   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
232 >;
233
234 def S_XOR_B64 : SOP2_64 <0x00000013, "S_XOR_B64",
235   [(set i64:$dst, (xor i64:$src0, i64:$src1))]
236 >;
237 def S_ANDN2_B32 : SOP2_32 <0x00000014, "S_ANDN2_B32", []>;
238 def S_ANDN2_B64 : SOP2_64 <0x00000015, "S_ANDN2_B64", []>;
239 def S_ORN2_B32 : SOP2_32 <0x00000016, "S_ORN2_B32", []>;
240 def S_ORN2_B64 : SOP2_64 <0x00000017, "S_ORN2_B64", []>;
241 def S_NAND_B32 : SOP2_32 <0x00000018, "S_NAND_B32", []>;
242 def S_NAND_B64 : SOP2_64 <0x00000019, "S_NAND_B64", []>;
243 def S_NOR_B32 : SOP2_32 <0x0000001a, "S_NOR_B32", []>;
244 def S_NOR_B64 : SOP2_64 <0x0000001b, "S_NOR_B64", []>;
245 def S_XNOR_B32 : SOP2_32 <0x0000001c, "S_XNOR_B32", []>;
246 def S_XNOR_B64 : SOP2_64 <0x0000001d, "S_XNOR_B64", []>;
247
248 // Use added complexity so these patterns are preferred to the VALU patterns.
249 let AddedComplexity = 1 in {
250
251 def S_LSHL_B32 : SOP2_32 <0x0000001e, "S_LSHL_B32",
252   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
253 >;
254 def S_LSHL_B64 : SOP2_SHIFT_64 <0x0000001f, "S_LSHL_B64",
255   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
256 >;
257 def S_LSHR_B32 : SOP2_32 <0x00000020, "S_LSHR_B32",
258   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
259 >;
260 def S_LSHR_B64 : SOP2_SHIFT_64 <0x00000021, "S_LSHR_B64",
261   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
262 >;
263 def S_ASHR_I32 : SOP2_32 <0x00000022, "S_ASHR_I32",
264   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
265 >;
266 def S_ASHR_I64 : SOP2_SHIFT_64 <0x00000023, "S_ASHR_I64",
267   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
268 >;
269
270 } // End AddedComplexity = 1
271
272 def S_BFM_B32 : SOP2_32 <0x00000024, "S_BFM_B32", []>;
273 def S_BFM_B64 : SOP2_64 <0x00000025, "S_BFM_B64", []>;
274 def S_MUL_I32 : SOP2_32 <0x00000026, "S_MUL_I32", []>;
275 def S_BFE_U32 : SOP2_32 <0x00000027, "S_BFE_U32", []>;
276 def S_BFE_I32 : SOP2_32 <0x00000028, "S_BFE_I32", []>;
277 def S_BFE_U64 : SOP2_64 <0x00000029, "S_BFE_U64", []>;
278 def S_BFE_I64 : SOP2_64 <0x0000002a, "S_BFE_I64", []>;
279 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "S_CBRANCH_G_FORK", []>;
280 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "S_ABSDIFF_I32", []>;
281
282 } // let Predicates = [isSI, isCFDepth0]
283
284 //===----------------------------------------------------------------------===//
285 // SOPC Instructions
286 //===----------------------------------------------------------------------===//
287
288 let Predicates = [isSI, isCFDepth0] in {
289
290 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "S_CMP_EQ_I32">;
291 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "S_CMP_LG_I32">;
292 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "S_CMP_GT_I32">;
293 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "S_CMP_GE_I32">;
294 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "S_CMP_LT_I32">;
295 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "S_CMP_LE_I32">;
296 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "S_CMP_EQ_U32">;
297 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "S_CMP_LG_U32">;
298 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "S_CMP_GT_U32">;
299 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "S_CMP_GE_U32">;
300 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "S_CMP_LT_U32">;
301 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "S_CMP_LE_U32">;
302 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "S_BITCMP0_B32", []>;
303 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "S_BITCMP1_B32", []>;
304 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "S_BITCMP0_B64", []>;
305 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "S_BITCMP1_B64", []>;
306 //def S_SETVSKIP : SOPC_ <0x00000010, "S_SETVSKIP", []>;
307
308 } // let Predicates = [isSI, isCFDepth0]
309
310 //===----------------------------------------------------------------------===//
311 // SOPK Instructions
312 //===----------------------------------------------------------------------===//
313
314 let Predicates = [isSI, isCFDepth0] in {
315
316 def S_MOVK_I32 : SOPK_32 <0x00000000, "S_MOVK_I32", []>;
317 def S_CMOVK_I32 : SOPK_32 <0x00000002, "S_CMOVK_I32", []>;
318
319 /*
320 This instruction is disabled for now until we can figure out how to teach
321 the instruction selector to correctly use the  S_CMP* vs V_CMP*
322 instructions.
323
324 When this instruction is enabled the code generator sometimes produces this
325 invalid sequence:
326
327 SCC = S_CMPK_EQ_I32 SGPR0, imm
328 VCC = COPY SCC
329 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
330
331 def S_CMPK_EQ_I32 : SOPK <
332   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
333   "S_CMPK_EQ_I32",
334   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
335 >;
336 */
337
338 let isCompare = 1 in {
339 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "S_CMPK_LG_I32", []>;
340 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "S_CMPK_GT_I32", []>;
341 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "S_CMPK_GE_I32", []>;
342 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "S_CMPK_LT_I32", []>;
343 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "S_CMPK_LE_I32", []>;
344 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "S_CMPK_EQ_U32", []>;
345 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "S_CMPK_LG_U32", []>;
346 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "S_CMPK_GT_U32", []>;
347 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "S_CMPK_GE_U32", []>;
348 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "S_CMPK_LT_U32", []>;
349 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "S_CMPK_LE_U32", []>;
350 } // End isCompare = 1
351
352 let Defs = [SCC], isCommutable = 1 in {
353   def S_ADDK_I32 : SOPK_32 <0x0000000f, "S_ADDK_I32", []>;
354   def S_MULK_I32 : SOPK_32 <0x00000010, "S_MULK_I32", []>;
355 }
356
357 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "S_CBRANCH_I_FORK", []>;
358 def S_GETREG_B32 : SOPK_32 <0x00000012, "S_GETREG_B32", []>;
359 def S_SETREG_B32 : SOPK_32 <0x00000013, "S_SETREG_B32", []>;
360 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "S_GETREG_REGRD_B32", []>;
361 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "S_SETREG_IMM32_B32", []>;
362 //def EXP : EXP_ <0x00000000, "EXP", []>;
363
364 } // let Predicates = [isSI, isCFDepth0]
365
366 //===----------------------------------------------------------------------===//
367 // SOPP Instructions
368 //===----------------------------------------------------------------------===//
369
370 let Predicates = [isSI] in {
371
372 def S_NOP : SOPP <0x00000000, (ins i16imm:$SIMM16), "S_NOP $SIMM16", []>;
373
374 let isTerminator = 1 in {
375
376 def S_ENDPGM : SOPP <0x00000001, (ins), "S_ENDPGM",
377   [(IL_retflag)]> {
378   let SIMM16 = 0;
379   let isBarrier = 1;
380   let hasCtrlDep = 1;
381 }
382
383 let isBranch = 1 in {
384 def S_BRANCH : SOPP <
385   0x00000002, (ins brtarget:$target), "S_BRANCH $target",
386   [(br bb:$target)]> {
387   let isBarrier = 1;
388 }
389
390 let DisableEncoding = "$scc" in {
391 def S_CBRANCH_SCC0 : SOPP <
392   0x00000004, (ins brtarget:$target, SCCReg:$scc),
393   "S_CBRANCH_SCC0 $target", []
394 >;
395 def S_CBRANCH_SCC1 : SOPP <
396   0x00000005, (ins brtarget:$target, SCCReg:$scc),
397   "S_CBRANCH_SCC1 $target",
398   []
399 >;
400 } // End DisableEncoding = "$scc"
401
402 def S_CBRANCH_VCCZ : SOPP <
403   0x00000006, (ins brtarget:$target, VCCReg:$vcc),
404   "S_CBRANCH_VCCZ $target",
405   []
406 >;
407 def S_CBRANCH_VCCNZ : SOPP <
408   0x00000007, (ins brtarget:$target, VCCReg:$vcc),
409   "S_CBRANCH_VCCNZ $target",
410   []
411 >;
412
413 let DisableEncoding = "$exec" in {
414 def S_CBRANCH_EXECZ : SOPP <
415   0x00000008, (ins brtarget:$target, EXECReg:$exec),
416   "S_CBRANCH_EXECZ $target",
417   []
418 >;
419 def S_CBRANCH_EXECNZ : SOPP <
420   0x00000009, (ins brtarget:$target, EXECReg:$exec),
421   "S_CBRANCH_EXECNZ $target",
422   []
423 >;
424 } // End DisableEncoding = "$exec"
425
426
427 } // End isBranch = 1
428 } // End isTerminator = 1
429
430 let hasSideEffects = 1 in {
431 def S_BARRIER : SOPP <0x0000000a, (ins), "S_BARRIER",
432   [(int_AMDGPU_barrier_local)]
433 > {
434   let SIMM16 = 0;
435   let isBarrier = 1;
436   let hasCtrlDep = 1;
437   let mayLoad = 1;
438   let mayStore = 1;
439 }
440
441 def S_WAITCNT : SOPP <0x0000000c, (ins WAIT_FLAG:$simm16), "S_WAITCNT $simm16",
442   []
443 >;
444 //def S_SETHALT : SOPP_ <0x0000000d, "S_SETHALT", []>;
445 //def S_SLEEP : SOPP_ <0x0000000e, "S_SLEEP", []>;
446 //def S_SETPRIO : SOPP_ <0x0000000f, "S_SETPRIO", []>;
447
448 let Uses = [EXEC] in {
449   def S_SENDMSG : SOPP <0x00000010, (ins SendMsgImm:$simm16, M0Reg:$m0), "S_SENDMSG $simm16",
450       [(int_SI_sendmsg imm:$simm16, M0Reg:$m0)]
451   > {
452     let DisableEncoding = "$m0";
453   }
454 } // End Uses = [EXEC]
455
456 //def S_SENDMSGHALT : SOPP_ <0x00000011, "S_SENDMSGHALT", []>;
457 //def S_TRAP : SOPP_ <0x00000012, "S_TRAP", []>;
458 //def S_ICACHE_INV : SOPP_ <0x00000013, "S_ICACHE_INV", []>;
459 //def S_INCPERFLEVEL : SOPP_ <0x00000014, "S_INCPERFLEVEL", []>;
460 //def S_DECPERFLEVEL : SOPP_ <0x00000015, "S_DECPERFLEVEL", []>;
461 //def S_TTRACEDATA : SOPP_ <0x00000016, "S_TTRACEDATA", []>;
462 } // End hasSideEffects
463
464 } // let Predicates = [isSI, isCFDepth0]
465
466 let Predicates = [isSI] in {
467
468 //===----------------------------------------------------------------------===//
469 // VOPC Instructions
470 //===----------------------------------------------------------------------===//
471
472 let isCompare = 1 in {
473
474 defm V_CMP_F_F32 : VOPC_32 <0x00000000, "V_CMP_F_F32">;
475 defm V_CMP_LT_F32 : VOPC_32 <0x00000001, "V_CMP_LT_F32", f32, COND_OLT>;
476 defm V_CMP_EQ_F32 : VOPC_32 <0x00000002, "V_CMP_EQ_F32", f32, COND_OEQ>;
477 defm V_CMP_LE_F32 : VOPC_32 <0x00000003, "V_CMP_LE_F32", f32, COND_OLE>;
478 defm V_CMP_GT_F32 : VOPC_32 <0x00000004, "V_CMP_GT_F32", f32, COND_OGT>;
479 defm V_CMP_LG_F32 : VOPC_32 <0x00000005, "V_CMP_LG_F32">;
480 defm V_CMP_GE_F32 : VOPC_32 <0x00000006, "V_CMP_GE_F32", f32, COND_OGE>;
481 defm V_CMP_O_F32 : VOPC_32 <0x00000007, "V_CMP_O_F32", f32, COND_O>;
482 defm V_CMP_U_F32 : VOPC_32 <0x00000008, "V_CMP_U_F32", f32, COND_UO>;
483 defm V_CMP_NGE_F32 : VOPC_32 <0x00000009, "V_CMP_NGE_F32">;
484 defm V_CMP_NLG_F32 : VOPC_32 <0x0000000a, "V_CMP_NLG_F32">;
485 defm V_CMP_NGT_F32 : VOPC_32 <0x0000000b, "V_CMP_NGT_F32">;
486 defm V_CMP_NLE_F32 : VOPC_32 <0x0000000c, "V_CMP_NLE_F32">;
487 defm V_CMP_NEQ_F32 : VOPC_32 <0x0000000d, "V_CMP_NEQ_F32", f32, COND_UNE>;
488 defm V_CMP_NLT_F32 : VOPC_32 <0x0000000e, "V_CMP_NLT_F32">;
489 defm V_CMP_TRU_F32 : VOPC_32 <0x0000000f, "V_CMP_TRU_F32">;
490
491 let hasSideEffects = 1, Defs = [EXEC] in {
492
493 defm V_CMPX_F_F32 : VOPC_32 <0x00000010, "V_CMPX_F_F32">;
494 defm V_CMPX_LT_F32 : VOPC_32 <0x00000011, "V_CMPX_LT_F32">;
495 defm V_CMPX_EQ_F32 : VOPC_32 <0x00000012, "V_CMPX_EQ_F32">;
496 defm V_CMPX_LE_F32 : VOPC_32 <0x00000013, "V_CMPX_LE_F32">;
497 defm V_CMPX_GT_F32 : VOPC_32 <0x00000014, "V_CMPX_GT_F32">;
498 defm V_CMPX_LG_F32 : VOPC_32 <0x00000015, "V_CMPX_LG_F32">;
499 defm V_CMPX_GE_F32 : VOPC_32 <0x00000016, "V_CMPX_GE_F32">;
500 defm V_CMPX_O_F32 : VOPC_32 <0x00000017, "V_CMPX_O_F32">;
501 defm V_CMPX_U_F32 : VOPC_32 <0x00000018, "V_CMPX_U_F32">;
502 defm V_CMPX_NGE_F32 : VOPC_32 <0x00000019, "V_CMPX_NGE_F32">;
503 defm V_CMPX_NLG_F32 : VOPC_32 <0x0000001a, "V_CMPX_NLG_F32">;
504 defm V_CMPX_NGT_F32 : VOPC_32 <0x0000001b, "V_CMPX_NGT_F32">;
505 defm V_CMPX_NLE_F32 : VOPC_32 <0x0000001c, "V_CMPX_NLE_F32">;
506 defm V_CMPX_NEQ_F32 : VOPC_32 <0x0000001d, "V_CMPX_NEQ_F32">;
507 defm V_CMPX_NLT_F32 : VOPC_32 <0x0000001e, "V_CMPX_NLT_F32">;
508 defm V_CMPX_TRU_F32 : VOPC_32 <0x0000001f, "V_CMPX_TRU_F32">;
509
510 } // End hasSideEffects = 1, Defs = [EXEC]
511
512 defm V_CMP_F_F64 : VOPC_64 <0x00000020, "V_CMP_F_F64">;
513 defm V_CMP_LT_F64 : VOPC_64 <0x00000021, "V_CMP_LT_F64", f64, COND_OLT>;
514 defm V_CMP_EQ_F64 : VOPC_64 <0x00000022, "V_CMP_EQ_F64", f64, COND_OEQ>;
515 defm V_CMP_LE_F64 : VOPC_64 <0x00000023, "V_CMP_LE_F64", f64, COND_OLE>;
516 defm V_CMP_GT_F64 : VOPC_64 <0x00000024, "V_CMP_GT_F64", f64, COND_OGT>;
517 defm V_CMP_LG_F64 : VOPC_64 <0x00000025, "V_CMP_LG_F64">;
518 defm V_CMP_GE_F64 : VOPC_64 <0x00000026, "V_CMP_GE_F64", f64, COND_OGE>;
519 defm V_CMP_O_F64 : VOPC_64 <0x00000027, "V_CMP_O_F64", f64, COND_O>;
520 defm V_CMP_U_F64 : VOPC_64 <0x00000028, "V_CMP_U_F64", f64, COND_UO>;
521 defm V_CMP_NGE_F64 : VOPC_64 <0x00000029, "V_CMP_NGE_F64">;
522 defm V_CMP_NLG_F64 : VOPC_64 <0x0000002a, "V_CMP_NLG_F64">;
523 defm V_CMP_NGT_F64 : VOPC_64 <0x0000002b, "V_CMP_NGT_F64">;
524 defm V_CMP_NLE_F64 : VOPC_64 <0x0000002c, "V_CMP_NLE_F64">;
525 defm V_CMP_NEQ_F64 : VOPC_64 <0x0000002d, "V_CMP_NEQ_F64", f64, COND_UNE>;
526 defm V_CMP_NLT_F64 : VOPC_64 <0x0000002e, "V_CMP_NLT_F64">;
527 defm V_CMP_TRU_F64 : VOPC_64 <0x0000002f, "V_CMP_TRU_F64">;
528
529 let hasSideEffects = 1, Defs = [EXEC] in {
530
531 defm V_CMPX_F_F64 : VOPC_64 <0x00000030, "V_CMPX_F_F64">;
532 defm V_CMPX_LT_F64 : VOPC_64 <0x00000031, "V_CMPX_LT_F64">;
533 defm V_CMPX_EQ_F64 : VOPC_64 <0x00000032, "V_CMPX_EQ_F64">;
534 defm V_CMPX_LE_F64 : VOPC_64 <0x00000033, "V_CMPX_LE_F64">;
535 defm V_CMPX_GT_F64 : VOPC_64 <0x00000034, "V_CMPX_GT_F64">;
536 defm V_CMPX_LG_F64 : VOPC_64 <0x00000035, "V_CMPX_LG_F64">;
537 defm V_CMPX_GE_F64 : VOPC_64 <0x00000036, "V_CMPX_GE_F64">;
538 defm V_CMPX_O_F64 : VOPC_64 <0x00000037, "V_CMPX_O_F64">;
539 defm V_CMPX_U_F64 : VOPC_64 <0x00000038, "V_CMPX_U_F64">;
540 defm V_CMPX_NGE_F64 : VOPC_64 <0x00000039, "V_CMPX_NGE_F64">;
541 defm V_CMPX_NLG_F64 : VOPC_64 <0x0000003a, "V_CMPX_NLG_F64">;
542 defm V_CMPX_NGT_F64 : VOPC_64 <0x0000003b, "V_CMPX_NGT_F64">;
543 defm V_CMPX_NLE_F64 : VOPC_64 <0x0000003c, "V_CMPX_NLE_F64">;
544 defm V_CMPX_NEQ_F64 : VOPC_64 <0x0000003d, "V_CMPX_NEQ_F64">;
545 defm V_CMPX_NLT_F64 : VOPC_64 <0x0000003e, "V_CMPX_NLT_F64">;
546 defm V_CMPX_TRU_F64 : VOPC_64 <0x0000003f, "V_CMPX_TRU_F64">;
547
548 } // End hasSideEffects = 1, Defs = [EXEC]
549
550 defm V_CMPS_F_F32 : VOPC_32 <0x00000040, "V_CMPS_F_F32">;
551 defm V_CMPS_LT_F32 : VOPC_32 <0x00000041, "V_CMPS_LT_F32">;
552 defm V_CMPS_EQ_F32 : VOPC_32 <0x00000042, "V_CMPS_EQ_F32">;
553 defm V_CMPS_LE_F32 : VOPC_32 <0x00000043, "V_CMPS_LE_F32">;
554 defm V_CMPS_GT_F32 : VOPC_32 <0x00000044, "V_CMPS_GT_F32">;
555 defm V_CMPS_LG_F32 : VOPC_32 <0x00000045, "V_CMPS_LG_F32">;
556 defm V_CMPS_GE_F32 : VOPC_32 <0x00000046, "V_CMPS_GE_F32">;
557 defm V_CMPS_O_F32 : VOPC_32 <0x00000047, "V_CMPS_O_F32">;
558 defm V_CMPS_U_F32 : VOPC_32 <0x00000048, "V_CMPS_U_F32">;
559 defm V_CMPS_NGE_F32 : VOPC_32 <0x00000049, "V_CMPS_NGE_F32">;
560 defm V_CMPS_NLG_F32 : VOPC_32 <0x0000004a, "V_CMPS_NLG_F32">;
561 defm V_CMPS_NGT_F32 : VOPC_32 <0x0000004b, "V_CMPS_NGT_F32">;
562 defm V_CMPS_NLE_F32 : VOPC_32 <0x0000004c, "V_CMPS_NLE_F32">;
563 defm V_CMPS_NEQ_F32 : VOPC_32 <0x0000004d, "V_CMPS_NEQ_F32">;
564 defm V_CMPS_NLT_F32 : VOPC_32 <0x0000004e, "V_CMPS_NLT_F32">;
565 defm V_CMPS_TRU_F32 : VOPC_32 <0x0000004f, "V_CMPS_TRU_F32">;
566
567 let hasSideEffects = 1, Defs = [EXEC] in {
568
569 defm V_CMPSX_F_F32 : VOPC_32 <0x00000050, "V_CMPSX_F_F32">;
570 defm V_CMPSX_LT_F32 : VOPC_32 <0x00000051, "V_CMPSX_LT_F32">;
571 defm V_CMPSX_EQ_F32 : VOPC_32 <0x00000052, "V_CMPSX_EQ_F32">;
572 defm V_CMPSX_LE_F32 : VOPC_32 <0x00000053, "V_CMPSX_LE_F32">;
573 defm V_CMPSX_GT_F32 : VOPC_32 <0x00000054, "V_CMPSX_GT_F32">;
574 defm V_CMPSX_LG_F32 : VOPC_32 <0x00000055, "V_CMPSX_LG_F32">;
575 defm V_CMPSX_GE_F32 : VOPC_32 <0x00000056, "V_CMPSX_GE_F32">;
576 defm V_CMPSX_O_F32 : VOPC_32 <0x00000057, "V_CMPSX_O_F32">;
577 defm V_CMPSX_U_F32 : VOPC_32 <0x00000058, "V_CMPSX_U_F32">;
578 defm V_CMPSX_NGE_F32 : VOPC_32 <0x00000059, "V_CMPSX_NGE_F32">;
579 defm V_CMPSX_NLG_F32 : VOPC_32 <0x0000005a, "V_CMPSX_NLG_F32">;
580 defm V_CMPSX_NGT_F32 : VOPC_32 <0x0000005b, "V_CMPSX_NGT_F32">;
581 defm V_CMPSX_NLE_F32 : VOPC_32 <0x0000005c, "V_CMPSX_NLE_F32">;
582 defm V_CMPSX_NEQ_F32 : VOPC_32 <0x0000005d, "V_CMPSX_NEQ_F32">;
583 defm V_CMPSX_NLT_F32 : VOPC_32 <0x0000005e, "V_CMPSX_NLT_F32">;
584 defm V_CMPSX_TRU_F32 : VOPC_32 <0x0000005f, "V_CMPSX_TRU_F32">;
585
586 } // End hasSideEffects = 1, Defs = [EXEC]
587
588 defm V_CMPS_F_F64 : VOPC_64 <0x00000060, "V_CMPS_F_F64">;
589 defm V_CMPS_LT_F64 : VOPC_64 <0x00000061, "V_CMPS_LT_F64">;
590 defm V_CMPS_EQ_F64 : VOPC_64 <0x00000062, "V_CMPS_EQ_F64">;
591 defm V_CMPS_LE_F64 : VOPC_64 <0x00000063, "V_CMPS_LE_F64">;
592 defm V_CMPS_GT_F64 : VOPC_64 <0x00000064, "V_CMPS_GT_F64">;
593 defm V_CMPS_LG_F64 : VOPC_64 <0x00000065, "V_CMPS_LG_F64">;
594 defm V_CMPS_GE_F64 : VOPC_64 <0x00000066, "V_CMPS_GE_F64">;
595 defm V_CMPS_O_F64 : VOPC_64 <0x00000067, "V_CMPS_O_F64">;
596 defm V_CMPS_U_F64 : VOPC_64 <0x00000068, "V_CMPS_U_F64">;
597 defm V_CMPS_NGE_F64 : VOPC_64 <0x00000069, "V_CMPS_NGE_F64">;
598 defm V_CMPS_NLG_F64 : VOPC_64 <0x0000006a, "V_CMPS_NLG_F64">;
599 defm V_CMPS_NGT_F64 : VOPC_64 <0x0000006b, "V_CMPS_NGT_F64">;
600 defm V_CMPS_NLE_F64 : VOPC_64 <0x0000006c, "V_CMPS_NLE_F64">;
601 defm V_CMPS_NEQ_F64 : VOPC_64 <0x0000006d, "V_CMPS_NEQ_F64">;
602 defm V_CMPS_NLT_F64 : VOPC_64 <0x0000006e, "V_CMPS_NLT_F64">;
603 defm V_CMPS_TRU_F64 : VOPC_64 <0x0000006f, "V_CMPS_TRU_F64">;
604
605 let hasSideEffects = 1, Defs = [EXEC] in {
606
607 defm V_CMPSX_F_F64 : VOPC_64 <0x00000070, "V_CMPSX_F_F64">;
608 defm V_CMPSX_LT_F64 : VOPC_64 <0x00000071, "V_CMPSX_LT_F64">;
609 defm V_CMPSX_EQ_F64 : VOPC_64 <0x00000072, "V_CMPSX_EQ_F64">;
610 defm V_CMPSX_LE_F64 : VOPC_64 <0x00000073, "V_CMPSX_LE_F64">;
611 defm V_CMPSX_GT_F64 : VOPC_64 <0x00000074, "V_CMPSX_GT_F64">;
612 defm V_CMPSX_LG_F64 : VOPC_64 <0x00000075, "V_CMPSX_LG_F64">;
613 defm V_CMPSX_GE_F64 : VOPC_64 <0x00000076, "V_CMPSX_GE_F64">;
614 defm V_CMPSX_O_F64 : VOPC_64 <0x00000077, "V_CMPSX_O_F64">;
615 defm V_CMPSX_U_F64 : VOPC_64 <0x00000078, "V_CMPSX_U_F64">;
616 defm V_CMPSX_NGE_F64 : VOPC_64 <0x00000079, "V_CMPSX_NGE_F64">;
617 defm V_CMPSX_NLG_F64 : VOPC_64 <0x0000007a, "V_CMPSX_NLG_F64">;
618 defm V_CMPSX_NGT_F64 : VOPC_64 <0x0000007b, "V_CMPSX_NGT_F64">;
619 defm V_CMPSX_NLE_F64 : VOPC_64 <0x0000007c, "V_CMPSX_NLE_F64">;
620 defm V_CMPSX_NEQ_F64 : VOPC_64 <0x0000007d, "V_CMPSX_NEQ_F64">;
621 defm V_CMPSX_NLT_F64 : VOPC_64 <0x0000007e, "V_CMPSX_NLT_F64">;
622 defm V_CMPSX_TRU_F64 : VOPC_64 <0x0000007f, "V_CMPSX_TRU_F64">;
623
624 } // End hasSideEffects = 1, Defs = [EXEC]
625
626 defm V_CMP_F_I32 : VOPC_32 <0x00000080, "V_CMP_F_I32">;
627 defm V_CMP_LT_I32 : VOPC_32 <0x00000081, "V_CMP_LT_I32", i32, COND_SLT>;
628 defm V_CMP_EQ_I32 : VOPC_32 <0x00000082, "V_CMP_EQ_I32", i32, COND_EQ>;
629 defm V_CMP_LE_I32 : VOPC_32 <0x00000083, "V_CMP_LE_I32", i32, COND_SLE>;
630 defm V_CMP_GT_I32 : VOPC_32 <0x00000084, "V_CMP_GT_I32", i32, COND_SGT>;
631 defm V_CMP_NE_I32 : VOPC_32 <0x00000085, "V_CMP_NE_I32", i32, COND_NE>;
632 defm V_CMP_GE_I32 : VOPC_32 <0x00000086, "V_CMP_GE_I32", i32, COND_SGE>;
633 defm V_CMP_T_I32 : VOPC_32 <0x00000087, "V_CMP_T_I32">;
634
635 let hasSideEffects = 1, Defs = [EXEC] in {
636
637 defm V_CMPX_F_I32 : VOPC_32 <0x00000090, "V_CMPX_F_I32">;
638 defm V_CMPX_LT_I32 : VOPC_32 <0x00000091, "V_CMPX_LT_I32">;
639 defm V_CMPX_EQ_I32 : VOPC_32 <0x00000092, "V_CMPX_EQ_I32">;
640 defm V_CMPX_LE_I32 : VOPC_32 <0x00000093, "V_CMPX_LE_I32">;
641 defm V_CMPX_GT_I32 : VOPC_32 <0x00000094, "V_CMPX_GT_I32">;
642 defm V_CMPX_NE_I32 : VOPC_32 <0x00000095, "V_CMPX_NE_I32">;
643 defm V_CMPX_GE_I32 : VOPC_32 <0x00000096, "V_CMPX_GE_I32">;
644 defm V_CMPX_T_I32 : VOPC_32 <0x00000097, "V_CMPX_T_I32">;
645
646 } // End hasSideEffects = 1, Defs = [EXEC]
647
648 defm V_CMP_F_I64 : VOPC_64 <0x000000a0, "V_CMP_F_I64">;
649 defm V_CMP_LT_I64 : VOPC_64 <0x000000a1, "V_CMP_LT_I64", i64, COND_SLT>;
650 defm V_CMP_EQ_I64 : VOPC_64 <0x000000a2, "V_CMP_EQ_I64", i64, COND_EQ>;
651 defm V_CMP_LE_I64 : VOPC_64 <0x000000a3, "V_CMP_LE_I64", i64, COND_SLE>;
652 defm V_CMP_GT_I64 : VOPC_64 <0x000000a4, "V_CMP_GT_I64", i64, COND_SGT>;
653 defm V_CMP_NE_I64 : VOPC_64 <0x000000a5, "V_CMP_NE_I64", i64, COND_NE>;
654 defm V_CMP_GE_I64 : VOPC_64 <0x000000a6, "V_CMP_GE_I64", i64, COND_SGE>;
655 defm V_CMP_T_I64 : VOPC_64 <0x000000a7, "V_CMP_T_I64">;
656
657 let hasSideEffects = 1, Defs = [EXEC] in {
658
659 defm V_CMPX_F_I64 : VOPC_64 <0x000000b0, "V_CMPX_F_I64">;
660 defm V_CMPX_LT_I64 : VOPC_64 <0x000000b1, "V_CMPX_LT_I64">;
661 defm V_CMPX_EQ_I64 : VOPC_64 <0x000000b2, "V_CMPX_EQ_I64">;
662 defm V_CMPX_LE_I64 : VOPC_64 <0x000000b3, "V_CMPX_LE_I64">;
663 defm V_CMPX_GT_I64 : VOPC_64 <0x000000b4, "V_CMPX_GT_I64">;
664 defm V_CMPX_NE_I64 : VOPC_64 <0x000000b5, "V_CMPX_NE_I64">;
665 defm V_CMPX_GE_I64 : VOPC_64 <0x000000b6, "V_CMPX_GE_I64">;
666 defm V_CMPX_T_I64 : VOPC_64 <0x000000b7, "V_CMPX_T_I64">;
667
668 } // End hasSideEffects = 1, Defs = [EXEC]
669
670 defm V_CMP_F_U32 : VOPC_32 <0x000000c0, "V_CMP_F_U32">;
671 defm V_CMP_LT_U32 : VOPC_32 <0x000000c1, "V_CMP_LT_U32", i32, COND_ULT>;
672 defm V_CMP_EQ_U32 : VOPC_32 <0x000000c2, "V_CMP_EQ_U32", i32, COND_EQ>;
673 defm V_CMP_LE_U32 : VOPC_32 <0x000000c3, "V_CMP_LE_U32", i32, COND_ULE>;
674 defm V_CMP_GT_U32 : VOPC_32 <0x000000c4, "V_CMP_GT_U32", i32, COND_UGT>;
675 defm V_CMP_NE_U32 : VOPC_32 <0x000000c5, "V_CMP_NE_U32", i32, COND_NE>;
676 defm V_CMP_GE_U32 : VOPC_32 <0x000000c6, "V_CMP_GE_U32", i32, COND_UGE>;
677 defm V_CMP_T_U32 : VOPC_32 <0x000000c7, "V_CMP_T_U32">;
678
679 let hasSideEffects = 1, Defs = [EXEC] in {
680
681 defm V_CMPX_F_U32 : VOPC_32 <0x000000d0, "V_CMPX_F_U32">;
682 defm V_CMPX_LT_U32 : VOPC_32 <0x000000d1, "V_CMPX_LT_U32">;
683 defm V_CMPX_EQ_U32 : VOPC_32 <0x000000d2, "V_CMPX_EQ_U32">;
684 defm V_CMPX_LE_U32 : VOPC_32 <0x000000d3, "V_CMPX_LE_U32">;
685 defm V_CMPX_GT_U32 : VOPC_32 <0x000000d4, "V_CMPX_GT_U32">;
686 defm V_CMPX_NE_U32 : VOPC_32 <0x000000d5, "V_CMPX_NE_U32">;
687 defm V_CMPX_GE_U32 : VOPC_32 <0x000000d6, "V_CMPX_GE_U32">;
688 defm V_CMPX_T_U32 : VOPC_32 <0x000000d7, "V_CMPX_T_U32">;
689
690 } // End hasSideEffects = 1, Defs = [EXEC]
691
692 defm V_CMP_F_U64 : VOPC_64 <0x000000e0, "V_CMP_F_U64">;
693 defm V_CMP_LT_U64 : VOPC_64 <0x000000e1, "V_CMP_LT_U64", i64, COND_ULT>;
694 defm V_CMP_EQ_U64 : VOPC_64 <0x000000e2, "V_CMP_EQ_U64", i64, COND_EQ>;
695 defm V_CMP_LE_U64 : VOPC_64 <0x000000e3, "V_CMP_LE_U64", i64, COND_ULE>;
696 defm V_CMP_GT_U64 : VOPC_64 <0x000000e4, "V_CMP_GT_U64", i64, COND_UGT>;
697 defm V_CMP_NE_U64 : VOPC_64 <0x000000e5, "V_CMP_NE_U64", i64, COND_NE>;
698 defm V_CMP_GE_U64 : VOPC_64 <0x000000e6, "V_CMP_GE_U64", i64, COND_UGE>;
699 defm V_CMP_T_U64 : VOPC_64 <0x000000e7, "V_CMP_T_U64">;
700
701 let hasSideEffects = 1, Defs = [EXEC] in {
702
703 defm V_CMPX_F_U64 : VOPC_64 <0x000000f0, "V_CMPX_F_U64">;
704 defm V_CMPX_LT_U64 : VOPC_64 <0x000000f1, "V_CMPX_LT_U64">;
705 defm V_CMPX_EQ_U64 : VOPC_64 <0x000000f2, "V_CMPX_EQ_U64">;
706 defm V_CMPX_LE_U64 : VOPC_64 <0x000000f3, "V_CMPX_LE_U64">;
707 defm V_CMPX_GT_U64 : VOPC_64 <0x000000f4, "V_CMPX_GT_U64">;
708 defm V_CMPX_NE_U64 : VOPC_64 <0x000000f5, "V_CMPX_NE_U64">;
709 defm V_CMPX_GE_U64 : VOPC_64 <0x000000f6, "V_CMPX_GE_U64">;
710 defm V_CMPX_T_U64 : VOPC_64 <0x000000f7, "V_CMPX_T_U64">;
711
712 } // End hasSideEffects = 1, Defs = [EXEC]
713
714 defm V_CMP_CLASS_F32 : VOPC_32 <0x00000088, "V_CMP_CLASS_F32">;
715
716 let hasSideEffects = 1, Defs = [EXEC] in {
717 defm V_CMPX_CLASS_F32 : VOPC_32 <0x00000098, "V_CMPX_CLASS_F32">;
718 } // End hasSideEffects = 1, Defs = [EXEC]
719
720 defm V_CMP_CLASS_F64 : VOPC_64 <0x000000a8, "V_CMP_CLASS_F64">;
721
722 let hasSideEffects = 1, Defs = [EXEC] in {
723 defm V_CMPX_CLASS_F64 : VOPC_64 <0x000000b8, "V_CMPX_CLASS_F64">;
724 } // End hasSideEffects = 1, Defs = [EXEC]
725
726 } // End isCompare = 1
727
728 //===----------------------------------------------------------------------===//
729 // DS Instructions
730 //===----------------------------------------------------------------------===//
731
732 def DS_ADD_U32_RTN : DS_1A1D_RET <0x20, "DS_ADD_U32_RTN", VReg_32>;
733 def DS_SUB_U32_RTN : DS_1A1D_RET <0x21, "DS_SUB_U32_RTN", VReg_32>;
734 def DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "DS_WRITE_B32", VReg_32>;
735 def DS_WRITE_B8 : DS_Store_Helper <0x00000001e, "DS_WRITE_B8", VReg_32>;
736 def DS_WRITE_B16 : DS_Store_Helper <0x00000001f, "DS_WRITE_B16", VReg_32>;
737 def DS_WRITE_B64 : DS_Store_Helper <0x00000004d, "DS_WRITE_B64", VReg_64>;
738
739 def DS_READ_B32 : DS_Load_Helper <0x00000036, "DS_READ_B32", VReg_32>;
740 def DS_READ_I8 : DS_Load_Helper <0x00000039, "DS_READ_I8", VReg_32>;
741 def DS_READ_U8 : DS_Load_Helper <0x0000003a, "DS_READ_U8", VReg_32>;
742 def DS_READ_I16 : DS_Load_Helper <0x0000003b, "DS_READ_I16", VReg_32>;
743 def DS_READ_U16 : DS_Load_Helper <0x0000003c, "DS_READ_U16", VReg_32>;
744 def DS_READ_B64 : DS_Load_Helper <0x00000076, "DS_READ_B64", VReg_64>;
745
746 // 2 forms.
747 def DS_WRITE2_B32 : DS_Load2_Helper <0x0000000E, "DS_WRITE2_B32", VReg_64>;
748 def DS_WRITE2_B64 : DS_Load2_Helper <0x0000004E, "DS_WRITE2_B64", VReg_128>;
749
750 def DS_READ2_B32 : DS_Load2_Helper <0x00000037, "DS_READ2_B32", VReg_64>;
751 def DS_READ2_B64 : DS_Load2_Helper <0x00000075, "DS_READ2_B64", VReg_128>;
752
753 // TODO: DS_READ2ST64_B32, DS_READ2ST64_B64,
754 // DS_WRITE2ST64_B32, DS_WRITE2ST64_B64
755
756 //===----------------------------------------------------------------------===//
757 // MUBUF Instructions
758 //===----------------------------------------------------------------------===//
759
760 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "BUFFER_LOAD_FORMAT_X", []>;
761 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "BUFFER_LOAD_FORMAT_XY", []>;
762 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "BUFFER_LOAD_FORMAT_XYZ", []>;
763 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "BUFFER_LOAD_FORMAT_XYZW", VReg_128>;
764 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "BUFFER_STORE_FORMAT_X", []>;
765 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "BUFFER_STORE_FORMAT_XY", []>;
766 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "BUFFER_STORE_FORMAT_XYZ", []>;
767 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "BUFFER_STORE_FORMAT_XYZW", []>;
768 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <0x00000008, "BUFFER_LOAD_UBYTE", VReg_32>;
769 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <0x00000009, "BUFFER_LOAD_SBYTE", VReg_32>;
770 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <0x0000000a, "BUFFER_LOAD_USHORT", VReg_32>;
771 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <0x0000000b, "BUFFER_LOAD_SSHORT", VReg_32>;
772 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <0x0000000c, "BUFFER_LOAD_DWORD", VReg_32>;
773 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <0x0000000d, "BUFFER_LOAD_DWORDX2", VReg_64>;
774 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <0x0000000e, "BUFFER_LOAD_DWORDX4", VReg_128>;
775
776 def BUFFER_STORE_BYTE : MUBUF_Store_Helper <
777   0x00000018, "BUFFER_STORE_BYTE", VReg_32
778 >;
779
780 def BUFFER_STORE_SHORT : MUBUF_Store_Helper <
781   0x0000001a, "BUFFER_STORE_SHORT", VReg_32
782 >;
783
784 def BUFFER_STORE_DWORD : MUBUF_Store_Helper <
785   0x0000001c, "BUFFER_STORE_DWORD", VReg_32
786 >;
787
788 def BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
789   0x0000001d, "BUFFER_STORE_DWORDX2", VReg_64
790 >;
791
792 def BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
793   0x0000001e, "BUFFER_STORE_DWORDX4", VReg_128
794 >;
795 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "BUFFER_ATOMIC_SWAP", []>;
796 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "BUFFER_ATOMIC_CMPSWAP", []>;
797 //def BUFFER_ATOMIC_ADD : MUBUF_ <0x00000032, "BUFFER_ATOMIC_ADD", []>;
798 //def BUFFER_ATOMIC_SUB : MUBUF_ <0x00000033, "BUFFER_ATOMIC_SUB", []>;
799 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "BUFFER_ATOMIC_RSUB", []>;
800 //def BUFFER_ATOMIC_SMIN : MUBUF_ <0x00000035, "BUFFER_ATOMIC_SMIN", []>;
801 //def BUFFER_ATOMIC_UMIN : MUBUF_ <0x00000036, "BUFFER_ATOMIC_UMIN", []>;
802 //def BUFFER_ATOMIC_SMAX : MUBUF_ <0x00000037, "BUFFER_ATOMIC_SMAX", []>;
803 //def BUFFER_ATOMIC_UMAX : MUBUF_ <0x00000038, "BUFFER_ATOMIC_UMAX", []>;
804 //def BUFFER_ATOMIC_AND : MUBUF_ <0x00000039, "BUFFER_ATOMIC_AND", []>;
805 //def BUFFER_ATOMIC_OR : MUBUF_ <0x0000003a, "BUFFER_ATOMIC_OR", []>;
806 //def BUFFER_ATOMIC_XOR : MUBUF_ <0x0000003b, "BUFFER_ATOMIC_XOR", []>;
807 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "BUFFER_ATOMIC_INC", []>;
808 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "BUFFER_ATOMIC_DEC", []>;
809 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "BUFFER_ATOMIC_FCMPSWAP", []>;
810 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "BUFFER_ATOMIC_FMIN", []>;
811 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "BUFFER_ATOMIC_FMAX", []>;
812 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "BUFFER_ATOMIC_SWAP_X2", []>;
813 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "BUFFER_ATOMIC_CMPSWAP_X2", []>;
814 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "BUFFER_ATOMIC_ADD_X2", []>;
815 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "BUFFER_ATOMIC_SUB_X2", []>;
816 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "BUFFER_ATOMIC_RSUB_X2", []>;
817 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "BUFFER_ATOMIC_SMIN_X2", []>;
818 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "BUFFER_ATOMIC_UMIN_X2", []>;
819 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "BUFFER_ATOMIC_SMAX_X2", []>;
820 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "BUFFER_ATOMIC_UMAX_X2", []>;
821 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "BUFFER_ATOMIC_AND_X2", []>;
822 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "BUFFER_ATOMIC_OR_X2", []>;
823 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "BUFFER_ATOMIC_XOR_X2", []>;
824 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "BUFFER_ATOMIC_INC_X2", []>;
825 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "BUFFER_ATOMIC_DEC_X2", []>;
826 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "BUFFER_ATOMIC_FCMPSWAP_X2", []>;
827 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "BUFFER_ATOMIC_FMIN_X2", []>;
828 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "BUFFER_ATOMIC_FMAX_X2", []>;
829 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "BUFFER_WBINVL1_SC", []>;
830 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "BUFFER_WBINVL1", []>;
831
832 //===----------------------------------------------------------------------===//
833 // MTBUF Instructions
834 //===----------------------------------------------------------------------===//
835
836 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "TBUFFER_LOAD_FORMAT_X", []>;
837 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "TBUFFER_LOAD_FORMAT_XY", []>;
838 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "TBUFFER_LOAD_FORMAT_XYZ", []>;
839 def TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "TBUFFER_LOAD_FORMAT_XYZW", VReg_128>;
840 def TBUFFER_STORE_FORMAT_X : MTBUF_Store_Helper <0x00000004, "TBUFFER_STORE_FORMAT_X", VReg_32>;
841 def TBUFFER_STORE_FORMAT_XY : MTBUF_Store_Helper <0x00000005, "TBUFFER_STORE_FORMAT_XY", VReg_64>;
842 def TBUFFER_STORE_FORMAT_XYZ : MTBUF_Store_Helper <0x00000006, "TBUFFER_STORE_FORMAT_XYZ", VReg_128>;
843 def TBUFFER_STORE_FORMAT_XYZW : MTBUF_Store_Helper <0x00000007, "TBUFFER_STORE_FORMAT_XYZW", VReg_128>;
844
845 //===----------------------------------------------------------------------===//
846 // MIMG Instructions
847 //===----------------------------------------------------------------------===//
848
849 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "IMAGE_LOAD">;
850 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "IMAGE_LOAD_MIP">;
851 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_PCK", 0x00000002>;
852 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_PCK_SGN", 0x00000003>;
853 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK", 0x00000004>;
854 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK_SGN", 0x00000005>;
855 //def IMAGE_STORE : MIMG_NoPattern_ <"IMAGE_STORE", 0x00000008>;
856 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"IMAGE_STORE_MIP", 0x00000009>;
857 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"IMAGE_STORE_PCK", 0x0000000a>;
858 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"IMAGE_STORE_MIP_PCK", 0x0000000b>;
859 defm IMAGE_GET_RESINFO : MIMG_NoSampler <0x0000000e, "IMAGE_GET_RESINFO">;
860 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_SWAP", 0x0000000f>;
861 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_CMPSWAP", 0x00000010>;
862 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"IMAGE_ATOMIC_ADD", 0x00000011>;
863 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_SUB", 0x00000012>;
864 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_RSUB", 0x00000013>;
865 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMIN", 0x00000014>;
866 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMIN", 0x00000015>;
867 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMAX", 0x00000016>;
868 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMAX", 0x00000017>;
869 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"IMAGE_ATOMIC_AND", 0x00000018>;
870 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"IMAGE_ATOMIC_OR", 0x00000019>;
871 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"IMAGE_ATOMIC_XOR", 0x0000001a>;
872 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"IMAGE_ATOMIC_INC", 0x0000001b>;
873 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"IMAGE_ATOMIC_DEC", 0x0000001c>;
874 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_FCMPSWAP", 0x0000001d>;
875 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMIN", 0x0000001e>;
876 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMAX", 0x0000001f>;
877 defm IMAGE_SAMPLE : MIMG_Sampler <0x00000020, "IMAGE_SAMPLE">;
878 //def IMAGE_SAMPLE_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL", 0x00000021>;
879 defm IMAGE_SAMPLE_D : MIMG_Sampler <0x00000022, "IMAGE_SAMPLE_D">;
880 //def IMAGE_SAMPLE_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL", 0x00000023>;
881 defm IMAGE_SAMPLE_L : MIMG_Sampler <0x00000024, "IMAGE_SAMPLE_L">;
882 defm IMAGE_SAMPLE_B : MIMG_Sampler <0x00000025, "IMAGE_SAMPLE_B">;
883 //def IMAGE_SAMPLE_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL", 0x00000026>;
884 //def IMAGE_SAMPLE_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ", 0x00000027>;
885 defm IMAGE_SAMPLE_C : MIMG_Sampler <0x00000028, "IMAGE_SAMPLE_C">;
886 //def IMAGE_SAMPLE_C_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL", 0x00000029>;
887 defm IMAGE_SAMPLE_C_D : MIMG_Sampler <0x0000002a, "IMAGE_SAMPLE_C_D">;
888 //def IMAGE_SAMPLE_C_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL", 0x0000002b>;
889 defm IMAGE_SAMPLE_C_L : MIMG_Sampler <0x0000002c, "IMAGE_SAMPLE_C_L">;
890 defm IMAGE_SAMPLE_C_B : MIMG_Sampler <0x0000002d, "IMAGE_SAMPLE_C_B">;
891 //def IMAGE_SAMPLE_C_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL", 0x0000002e>;
892 //def IMAGE_SAMPLE_C_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ", 0x0000002f>;
893 //def IMAGE_SAMPLE_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_O", 0x00000030>;
894 //def IMAGE_SAMPLE_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL_O", 0x00000031>;
895 //def IMAGE_SAMPLE_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_O", 0x00000032>;
896 //def IMAGE_SAMPLE_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL_O", 0x00000033>;
897 //def IMAGE_SAMPLE_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_L_O", 0x00000034>;
898 //def IMAGE_SAMPLE_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_O", 0x00000035>;
899 //def IMAGE_SAMPLE_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL_O", 0x00000036>;
900 //def IMAGE_SAMPLE_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ_O", 0x00000037>;
901 //def IMAGE_SAMPLE_C_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_O", 0x00000038>;
902 //def IMAGE_SAMPLE_C_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL_O", 0x00000039>;
903 //def IMAGE_SAMPLE_C_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_O", 0x0000003a>;
904 //def IMAGE_SAMPLE_C_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL_O", 0x0000003b>;
905 //def IMAGE_SAMPLE_C_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_L_O", 0x0000003c>;
906 //def IMAGE_SAMPLE_C_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_O", 0x0000003d>;
907 //def IMAGE_SAMPLE_C_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL_O", 0x0000003e>;
908 //def IMAGE_SAMPLE_C_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ_O", 0x0000003f>;
909 //def IMAGE_GATHER4 : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4", 0x00000040>;
910 //def IMAGE_GATHER4_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL", 0x00000041>;
911 //def IMAGE_GATHER4_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L", 0x00000044>;
912 //def IMAGE_GATHER4_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B", 0x00000045>;
913 //def IMAGE_GATHER4_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL", 0x00000046>;
914 //def IMAGE_GATHER4_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ", 0x00000047>;
915 //def IMAGE_GATHER4_C : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C", 0x00000048>;
916 //def IMAGE_GATHER4_C_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL", 0x00000049>;
917 //def IMAGE_GATHER4_C_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L", 0x0000004c>;
918 //def IMAGE_GATHER4_C_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B", 0x0000004d>;
919 //def IMAGE_GATHER4_C_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL", 0x0000004e>;
920 //def IMAGE_GATHER4_C_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ", 0x0000004f>;
921 //def IMAGE_GATHER4_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_O", 0x00000050>;
922 //def IMAGE_GATHER4_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL_O", 0x00000051>;
923 //def IMAGE_GATHER4_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L_O", 0x00000054>;
924 //def IMAGE_GATHER4_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_O", 0x00000055>;
925 //def IMAGE_GATHER4_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL_O", 0x00000056>;
926 //def IMAGE_GATHER4_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ_O", 0x00000057>;
927 //def IMAGE_GATHER4_C_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_O", 0x00000058>;
928 //def IMAGE_GATHER4_C_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL_O", 0x00000059>;
929 //def IMAGE_GATHER4_C_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L_O", 0x0000005c>;
930 //def IMAGE_GATHER4_C_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_O", 0x0000005d>;
931 //def IMAGE_GATHER4_C_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL_O", 0x0000005e>;
932 //def IMAGE_GATHER4_C_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ_O", 0x0000005f>;
933 //def IMAGE_GET_LOD : MIMG_NoPattern_ <"IMAGE_GET_LOD", 0x00000060>;
934 //def IMAGE_SAMPLE_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD", 0x00000068>;
935 //def IMAGE_SAMPLE_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL", 0x00000069>;
936 //def IMAGE_SAMPLE_C_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD", 0x0000006a>;
937 //def IMAGE_SAMPLE_C_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL", 0x0000006b>;
938 //def IMAGE_SAMPLE_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_O", 0x0000006c>;
939 //def IMAGE_SAMPLE_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL_O", 0x0000006d>;
940 //def IMAGE_SAMPLE_C_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_O", 0x0000006e>;
941 //def IMAGE_SAMPLE_C_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL_O", 0x0000006f>;
942 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"IMAGE_RSRC256", 0x0000007e>;
943 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"IMAGE_SAMPLER", 0x0000007f>;
944
945 //===----------------------------------------------------------------------===//
946 // VOP1 Instructions
947 //===----------------------------------------------------------------------===//
948
949 //def V_NOP : VOP1_ <0x00000000, "V_NOP", []>;
950
951 let neverHasSideEffects = 1, isMoveImm = 1 in {
952 defm V_MOV_B32 : VOP1_32 <0x00000001, "V_MOV_B32", []>;
953 } // End neverHasSideEffects = 1, isMoveImm = 1
954
955 let Uses = [EXEC] in {
956
957 def V_READFIRSTLANE_B32 : VOP1 <
958   0x00000002,
959   (outs SReg_32:$vdst),
960   (ins VReg_32:$src0),
961   "V_READFIRSTLANE_B32 $vdst, $src0",
962   []
963 >;
964
965 }
966
967 defm V_CVT_I32_F64 : VOP1_32_64 <0x00000003, "V_CVT_I32_F64",
968   [(set i32:$dst, (fp_to_sint f64:$src0))]
969 >;
970 defm V_CVT_F64_I32 : VOP1_64_32 <0x00000004, "V_CVT_F64_I32",
971   [(set f64:$dst, (sint_to_fp i32:$src0))]
972 >;
973 defm V_CVT_F32_I32 : VOP1_32 <0x00000005, "V_CVT_F32_I32",
974   [(set f32:$dst, (sint_to_fp i32:$src0))]
975 >;
976 defm V_CVT_F32_U32 : VOP1_32 <0x00000006, "V_CVT_F32_U32",
977   [(set f32:$dst, (uint_to_fp i32:$src0))]
978 >;
979 defm V_CVT_U32_F32 : VOP1_32 <0x00000007, "V_CVT_U32_F32",
980   [(set i32:$dst, (fp_to_uint f32:$src0))]
981 >;
982 defm V_CVT_I32_F32 : VOP1_32 <0x00000008, "V_CVT_I32_F32",
983   [(set i32:$dst, (fp_to_sint f32:$src0))]
984 >;
985 defm V_MOV_FED_B32 : VOP1_32 <0x00000009, "V_MOV_FED_B32", []>;
986 ////def V_CVT_F16_F32 : VOP1_F16 <0x0000000a, "V_CVT_F16_F32", []>;
987 //defm V_CVT_F32_F16 : VOP1_32 <0x0000000b, "V_CVT_F32_F16", []>;
988 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "V_CVT_RPI_I32_F32", []>;
989 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "V_CVT_FLR_I32_F32", []>;
990 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "V_CVT_OFF_F32_I4", []>;
991 defm V_CVT_F32_F64 : VOP1_32_64 <0x0000000f, "V_CVT_F32_F64",
992   [(set f32:$dst, (fround f64:$src0))]
993 >;
994 defm V_CVT_F64_F32 : VOP1_64_32 <0x00000010, "V_CVT_F64_F32",
995   [(set f64:$dst, (fextend f32:$src0))]
996 >;
997 //defm V_CVT_F32_UBYTE0 : VOP1_32 <0x00000011, "V_CVT_F32_UBYTE0", []>;
998 //defm V_CVT_F32_UBYTE1 : VOP1_32 <0x00000012, "V_CVT_F32_UBYTE1", []>;
999 //defm V_CVT_F32_UBYTE2 : VOP1_32 <0x00000013, "V_CVT_F32_UBYTE2", []>;
1000 //defm V_CVT_F32_UBYTE3 : VOP1_32 <0x00000014, "V_CVT_F32_UBYTE3", []>;
1001 //defm V_CVT_U32_F64 : VOP1_32 <0x00000015, "V_CVT_U32_F64", []>;
1002 //defm V_CVT_F64_U32 : VOP1_64 <0x00000016, "V_CVT_F64_U32", []>;
1003 defm V_FRACT_F32 : VOP1_32 <0x00000020, "V_FRACT_F32",
1004   [(set f32:$dst, (AMDGPUfract f32:$src0))]
1005 >;
1006 defm V_TRUNC_F32 : VOP1_32 <0x00000021, "V_TRUNC_F32",
1007   [(set f32:$dst, (int_AMDGPU_trunc f32:$src0))]
1008 >;
1009 defm V_CEIL_F32 : VOP1_32 <0x00000022, "V_CEIL_F32",
1010   [(set f32:$dst, (fceil f32:$src0))]
1011 >;
1012 defm V_RNDNE_F32 : VOP1_32 <0x00000023, "V_RNDNE_F32",
1013   [(set f32:$dst, (frint f32:$src0))]
1014 >;
1015 defm V_FLOOR_F32 : VOP1_32 <0x00000024, "V_FLOOR_F32",
1016   [(set f32:$dst, (ffloor f32:$src0))]
1017 >;
1018 defm V_EXP_F32 : VOP1_32 <0x00000025, "V_EXP_F32",
1019   [(set f32:$dst, (fexp2 f32:$src0))]
1020 >;
1021 defm V_LOG_CLAMP_F32 : VOP1_32 <0x00000026, "V_LOG_CLAMP_F32", []>;
1022 defm V_LOG_F32 : VOP1_32 <0x00000027, "V_LOG_F32",
1023   [(set f32:$dst, (flog2 f32:$src0))]
1024 >;
1025 defm V_RCP_CLAMP_F32 : VOP1_32 <0x00000028, "V_RCP_CLAMP_F32", []>;
1026 defm V_RCP_LEGACY_F32 : VOP1_32 <0x00000029, "V_RCP_LEGACY_F32", []>;
1027 defm V_RCP_F32 : VOP1_32 <0x0000002a, "V_RCP_F32",
1028   [(set f32:$dst, (fdiv FP_ONE, f32:$src0))]
1029 >;
1030 defm V_RCP_IFLAG_F32 : VOP1_32 <0x0000002b, "V_RCP_IFLAG_F32", []>;
1031 defm V_RSQ_CLAMP_F32 : VOP1_32 <0x0000002c, "V_RSQ_CLAMP_F32", []>;
1032 defm V_RSQ_LEGACY_F32 : VOP1_32 <
1033   0x0000002d, "V_RSQ_LEGACY_F32",
1034   [(set f32:$dst, (int_AMDGPU_rsq f32:$src0))]
1035 >;
1036 defm V_RSQ_F32 : VOP1_32 <0x0000002e, "V_RSQ_F32", []>;
1037 defm V_RCP_F64 : VOP1_64 <0x0000002f, "V_RCP_F64",
1038   [(set f64:$dst, (fdiv FP_ONE, f64:$src0))]
1039 >;
1040 defm V_RCP_CLAMP_F64 : VOP1_64 <0x00000030, "V_RCP_CLAMP_F64", []>;
1041 defm V_RSQ_F64 : VOP1_64 <0x00000031, "V_RSQ_F64", []>;
1042 defm V_RSQ_CLAMP_F64 : VOP1_64 <0x00000032, "V_RSQ_CLAMP_F64", []>;
1043 defm V_SQRT_F32 : VOP1_32 <0x00000033, "V_SQRT_F32",
1044   [(set f32:$dst, (fsqrt f32:$src0))]
1045 >;
1046 defm V_SQRT_F64 : VOP1_64 <0x00000034, "V_SQRT_F64",
1047   [(set f64:$dst, (fsqrt f64:$src0))]
1048 >;
1049 defm V_SIN_F32 : VOP1_32 <0x00000035, "V_SIN_F32", []>;
1050 defm V_COS_F32 : VOP1_32 <0x00000036, "V_COS_F32", []>;
1051 defm V_NOT_B32 : VOP1_32 <0x00000037, "V_NOT_B32", []>;
1052 defm V_BFREV_B32 : VOP1_32 <0x00000038, "V_BFREV_B32", []>;
1053 defm V_FFBH_U32 : VOP1_32 <0x00000039, "V_FFBH_U32", []>;
1054 defm V_FFBL_B32 : VOP1_32 <0x0000003a, "V_FFBL_B32", []>;
1055 defm V_FFBH_I32 : VOP1_32 <0x0000003b, "V_FFBH_I32", []>;
1056 //defm V_FREXP_EXP_I32_F64 : VOP1_32 <0x0000003c, "V_FREXP_EXP_I32_F64", []>;
1057 defm V_FREXP_MANT_F64 : VOP1_64 <0x0000003d, "V_FREXP_MANT_F64", []>;
1058 defm V_FRACT_F64 : VOP1_64 <0x0000003e, "V_FRACT_F64", []>;
1059 //defm V_FREXP_EXP_I32_F32 : VOP1_32 <0x0000003f, "V_FREXP_EXP_I32_F32", []>;
1060 defm V_FREXP_MANT_F32 : VOP1_32 <0x00000040, "V_FREXP_MANT_F32", []>;
1061 //def V_CLREXCP : VOP1_ <0x00000041, "V_CLREXCP", []>;
1062 defm V_MOVRELD_B32 : VOP1_32 <0x00000042, "V_MOVRELD_B32", []>;
1063 defm V_MOVRELS_B32 : VOP1_32 <0x00000043, "V_MOVRELS_B32", []>;
1064 defm V_MOVRELSD_B32 : VOP1_32 <0x00000044, "V_MOVRELSD_B32", []>;
1065
1066
1067 //===----------------------------------------------------------------------===//
1068 // VINTRP Instructions
1069 //===----------------------------------------------------------------------===//
1070
1071 def V_INTERP_P1_F32 : VINTRP <
1072   0x00000000,
1073   (outs VReg_32:$dst),
1074   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1075   "V_INTERP_P1_F32 $dst, $i, $attr_chan, $attr, [$m0]",
1076   []> {
1077   let DisableEncoding = "$m0";
1078 }
1079
1080 def V_INTERP_P2_F32 : VINTRP <
1081   0x00000001,
1082   (outs VReg_32:$dst),
1083   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1084   "V_INTERP_P2_F32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
1085   []> {
1086
1087   let Constraints = "$src0 = $dst";
1088   let DisableEncoding = "$src0,$m0";
1089
1090 }
1091
1092 def V_INTERP_MOV_F32 : VINTRP <
1093   0x00000002,
1094   (outs VReg_32:$dst),
1095   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1096   "V_INTERP_MOV_F32 $dst, $src0, $attr_chan, $attr, [$m0]",
1097   []> {
1098   let DisableEncoding = "$m0";
1099 }
1100
1101 //===----------------------------------------------------------------------===//
1102 // VOP2 Instructions
1103 //===----------------------------------------------------------------------===//
1104
1105 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
1106   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
1107   "V_CNDMASK_B32_e32 $dst, $src0, $src1, [$vcc]",
1108   []
1109 >{
1110   let DisableEncoding = "$vcc";
1111 }
1112
1113 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
1114   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2,
1115    InstFlag:$abs, InstFlag:$clamp, InstFlag:$omod, InstFlag:$neg),
1116   "V_CNDMASK_B32_e64 $dst, $src0, $src1, $src2, $abs, $clamp, $omod, $neg",
1117   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
1118 > {
1119   let src0_modifiers = 0;
1120   let src1_modifiers = 0;
1121   let src2_modifiers = 0;
1122 }
1123
1124 //f32 pattern for V_CNDMASK_B32_e64
1125 def : Pat <
1126   (f32 (select i1:$src2, f32:$src1, f32:$src0)),
1127   (V_CNDMASK_B32_e64 $src0, $src1, $src2)
1128 >;
1129
1130 def : Pat <
1131   (i32 (trunc i64:$val)),
1132   (EXTRACT_SUBREG $val, sub0)
1133 >;
1134
1135 def V_READLANE_B32 : VOP2 <
1136   0x00000001,
1137   (outs SReg_32:$vdst),
1138   (ins VReg_32:$src0, SSrc_32:$vsrc1),
1139   "V_READLANE_B32 $vdst, $src0, $vsrc1",
1140   []
1141 >;
1142
1143 def V_WRITELANE_B32 : VOP2 <
1144   0x00000002,
1145   (outs VReg_32:$vdst),
1146   (ins SReg_32:$src0, SSrc_32:$vsrc1),
1147   "V_WRITELANE_B32 $vdst, $src0, $vsrc1",
1148   []
1149 >;
1150
1151 let isCommutable = 1 in {
1152 defm V_ADD_F32 : VOP2_32 <0x00000003, "V_ADD_F32",
1153   [(set f32:$dst, (fadd f32:$src0, f32:$src1))]
1154 >;
1155
1156 defm V_SUB_F32 : VOP2_32 <0x00000004, "V_SUB_F32",
1157   [(set f32:$dst, (fsub f32:$src0, f32:$src1))]
1158 >;
1159 defm V_SUBREV_F32 : VOP2_32 <0x00000005, "V_SUBREV_F32", [], "V_SUB_F32">;
1160 } // End isCommutable = 1
1161
1162 defm V_MAC_LEGACY_F32 : VOP2_32 <0x00000006, "V_MAC_LEGACY_F32", []>;
1163
1164 let isCommutable = 1 in {
1165
1166 defm V_MUL_LEGACY_F32 : VOP2_32 <
1167   0x00000007, "V_MUL_LEGACY_F32",
1168   [(set f32:$dst, (int_AMDGPU_mul f32:$src0, f32:$src1))]
1169 >;
1170
1171 defm V_MUL_F32 : VOP2_32 <0x00000008, "V_MUL_F32",
1172   [(set f32:$dst, (fmul f32:$src0, f32:$src1))]
1173 >;
1174
1175
1176 defm V_MUL_I32_I24 : VOP2_32 <0x00000009, "V_MUL_I32_I24",
1177   [(set i32:$dst, (AMDGPUmul_i24 i32:$src0, i32:$src1))]
1178 >;
1179 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "V_MUL_HI_I32_I24", []>;
1180 defm V_MUL_U32_U24 : VOP2_32 <0x0000000b, "V_MUL_U32_U24",
1181   [(set i32:$dst, (AMDGPUmul_u24 i32:$src0, i32:$src1))]
1182 >;
1183 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "V_MUL_HI_U32_U24", []>;
1184
1185
1186 defm V_MIN_LEGACY_F32 : VOP2_32 <0x0000000d, "V_MIN_LEGACY_F32",
1187   [(set f32:$dst, (AMDGPUfmin f32:$src0, f32:$src1))]
1188 >;
1189
1190 defm V_MAX_LEGACY_F32 : VOP2_32 <0x0000000e, "V_MAX_LEGACY_F32",
1191   [(set f32:$dst, (AMDGPUfmax f32:$src0, f32:$src1))]
1192 >;
1193
1194 defm V_MIN_F32 : VOP2_32 <0x0000000f, "V_MIN_F32", []>;
1195 defm V_MAX_F32 : VOP2_32 <0x00000010, "V_MAX_F32", []>;
1196 defm V_MIN_I32 : VOP2_32 <0x00000011, "V_MIN_I32",
1197   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]>;
1198 defm V_MAX_I32 : VOP2_32 <0x00000012, "V_MAX_I32",
1199   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]>;
1200 defm V_MIN_U32 : VOP2_32 <0x00000013, "V_MIN_U32",
1201   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]>;
1202 defm V_MAX_U32 : VOP2_32 <0x00000014, "V_MAX_U32",
1203   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]>;
1204
1205 defm V_LSHR_B32 : VOP2_32 <0x00000015, "V_LSHR_B32",
1206   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
1207 >;
1208
1209 defm V_LSHRREV_B32 : VOP2_32 <0x00000016, "V_LSHRREV_B32", [], "V_LSHR_B32">;
1210
1211 defm V_ASHR_I32 : VOP2_32 <0x00000017, "V_ASHR_I32",
1212   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
1213 >;
1214 defm V_ASHRREV_I32 : VOP2_32 <0x00000018, "V_ASHRREV_I32", [], "V_ASHR_I32">;
1215
1216 let hasPostISelHook = 1 in {
1217
1218 defm V_LSHL_B32 : VOP2_32 <0x00000019, "V_LSHL_B32",
1219   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
1220 >;
1221
1222 }
1223 defm V_LSHLREV_B32 : VOP2_32 <0x0000001a, "V_LSHLREV_B32", [], "V_LSHL_B32">;
1224
1225 defm V_AND_B32 : VOP2_32 <0x0000001b, "V_AND_B32",
1226   [(set i32:$dst, (and i32:$src0, i32:$src1))]>;
1227 defm V_OR_B32 : VOP2_32 <0x0000001c, "V_OR_B32",
1228   [(set i32:$dst, (or i32:$src0, i32:$src1))]
1229 >;
1230 defm V_XOR_B32 : VOP2_32 <0x0000001d, "V_XOR_B32",
1231   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
1232 >;
1233
1234 } // End isCommutable = 1
1235
1236 defm V_BFM_B32 : VOP2_32 <0x0000001e, "V_BFM_B32",
1237   [(set i32:$dst, (AMDGPUbfm i32:$src0, i32:$src1))]>;
1238 defm V_MAC_F32 : VOP2_32 <0x0000001f, "V_MAC_F32", []>;
1239 defm V_MADMK_F32 : VOP2_32 <0x00000020, "V_MADMK_F32", []>;
1240 defm V_MADAK_F32 : VOP2_32 <0x00000021, "V_MADAK_F32", []>;
1241 //defm V_BCNT_U32_B32 : VOP2_32 <0x00000022, "V_BCNT_U32_B32", []>;
1242 defm V_MBCNT_LO_U32_B32 : VOP2_32 <0x00000023, "V_MBCNT_LO_U32_B32", []>;
1243 defm V_MBCNT_HI_U32_B32 : VOP2_32 <0x00000024, "V_MBCNT_HI_U32_B32", []>;
1244
1245 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
1246 // No patterns so that the scalar instructions are always selected.
1247 // The scalar versions will be replaced with vector when needed later.
1248 defm V_ADD_I32 : VOP2b_32 <0x00000025, "V_ADD_I32",
1249   [(set i32:$dst, (add i32:$src0, i32:$src1))], VSrc_32>;
1250 defm V_SUB_I32 : VOP2b_32 <0x00000026, "V_SUB_I32",
1251   [(set i32:$dst, (sub i32:$src0, i32:$src1))], VSrc_32>;
1252 defm V_SUBREV_I32 : VOP2b_32 <0x00000027, "V_SUBREV_I32", [], VSrc_32,
1253                               "V_SUB_I32">;
1254
1255 let Uses = [VCC] in { // Carry-in comes from VCC
1256 defm V_ADDC_U32 : VOP2b_32 <0x00000028, "V_ADDC_U32",
1257   [(set i32:$dst, (adde i32:$src0, i32:$src1))], VReg_32>;
1258 defm V_SUBB_U32 : VOP2b_32 <0x00000029, "V_SUBB_U32",
1259   [(set i32:$dst, (sube i32:$src0, i32:$src1))], VReg_32>;
1260 defm V_SUBBREV_U32 : VOP2b_32 <0x0000002a, "V_SUBBREV_U32", [], VReg_32,
1261                                "V_SUBB_U32">;
1262 } // End Uses = [VCC]
1263 } // End isCommutable = 1, Defs = [VCC]
1264
1265 defm V_LDEXP_F32 : VOP2_32 <0x0000002b, "V_LDEXP_F32", []>;
1266 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "V_CVT_PKACCUM_U8_F32", []>;
1267 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "V_CVT_PKNORM_I16_F32", []>;
1268 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "V_CVT_PKNORM_U16_F32", []>;
1269 defm V_CVT_PKRTZ_F16_F32 : VOP2_32 <0x0000002f, "V_CVT_PKRTZ_F16_F32",
1270  [(set i32:$dst, (int_SI_packf16 f32:$src0, f32:$src1))]
1271 >;
1272 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "V_CVT_PK_U16_U32", []>;
1273 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "V_CVT_PK_I16_I32", []>;
1274
1275 //===----------------------------------------------------------------------===//
1276 // VOP3 Instructions
1277 //===----------------------------------------------------------------------===//
1278
1279 let neverHasSideEffects = 1 in {
1280
1281 def V_MAD_LEGACY_F32 : VOP3_32 <0x00000140, "V_MAD_LEGACY_F32", []>;
1282 def V_MAD_F32 : VOP3_32 <0x00000141, "V_MAD_F32", []>;
1283 def V_MAD_I32_I24 : VOP3_32 <0x00000142, "V_MAD_I32_I24",
1284   [(set i32:$dst, (add (AMDGPUmul_i24 i32:$src0, i32:$src1), i32:$src2))]
1285 >;
1286 def V_MAD_U32_U24 : VOP3_32 <0x00000143, "V_MAD_U32_U24",
1287   [(set i32:$dst, (add (AMDGPUmul_u24 i32:$src0, i32:$src1), i32:$src2))]
1288 >;
1289
1290 } // End neverHasSideEffects
1291 def V_CUBEID_F32 : VOP3_32 <0x00000144, "V_CUBEID_F32", []>;
1292 def V_CUBESC_F32 : VOP3_32 <0x00000145, "V_CUBESC_F32", []>;
1293 def V_CUBETC_F32 : VOP3_32 <0x00000146, "V_CUBETC_F32", []>;
1294 def V_CUBEMA_F32 : VOP3_32 <0x00000147, "V_CUBEMA_F32", []>;
1295
1296 let neverHasSideEffects = 1, mayLoad = 0, mayStore = 0 in {
1297 def V_BFE_U32 : VOP3_32 <0x00000148, "V_BFE_U32",
1298   [(set i32:$dst, (AMDGPUbfe_u32 i32:$src0, i32:$src1, i32:$src2))]>;
1299 def V_BFE_I32 : VOP3_32 <0x00000149, "V_BFE_I32",
1300   [(set i32:$dst, (AMDGPUbfe_i32 i32:$src0, i32:$src1, i32:$src2))]>;
1301 }
1302
1303 def V_BFI_B32 : VOP3_32 <0x0000014a, "V_BFI_B32",
1304   [(set i32:$dst, (AMDGPUbfi i32:$src0, i32:$src1, i32:$src2))]>;
1305 defm : BFIPatterns <V_BFI_B32>;
1306 def V_FMA_F32 : VOP3_32 <0x0000014b, "V_FMA_F32",
1307   [(set f32:$dst, (fma f32:$src0, f32:$src1, f32:$src2))]
1308 >;
1309 def V_FMA_F64 : VOP3_64 <0x0000014c, "V_FMA_F64",
1310   [(set f64:$dst, (fma f64:$src0, f64:$src1, f64:$src2))]
1311 >;
1312 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "V_LERP_U8", []>;
1313 def V_ALIGNBIT_B32 : VOP3_32 <0x0000014e, "V_ALIGNBIT_B32", []>;
1314 def : ROTRPattern <V_ALIGNBIT_B32>;
1315
1316 def V_ALIGNBYTE_B32 : VOP3_32 <0x0000014f, "V_ALIGNBYTE_B32", []>;
1317 def V_MULLIT_F32 : VOP3_32 <0x00000150, "V_MULLIT_F32", []>;
1318 ////def V_MIN3_F32 : VOP3_MIN3 <0x00000151, "V_MIN3_F32", []>;
1319 ////def V_MIN3_I32 : VOP3_MIN3 <0x00000152, "V_MIN3_I32", []>;
1320 ////def V_MIN3_U32 : VOP3_MIN3 <0x00000153, "V_MIN3_U32", []>;
1321 ////def V_MAX3_F32 : VOP3_MAX3 <0x00000154, "V_MAX3_F32", []>;
1322 ////def V_MAX3_I32 : VOP3_MAX3 <0x00000155, "V_MAX3_I32", []>;
1323 ////def V_MAX3_U32 : VOP3_MAX3 <0x00000156, "V_MAX3_U32", []>;
1324 ////def V_MED3_F32 : VOP3_MED3 <0x00000157, "V_MED3_F32", []>;
1325 ////def V_MED3_I32 : VOP3_MED3 <0x00000158, "V_MED3_I32", []>;
1326 ////def V_MED3_U32 : VOP3_MED3 <0x00000159, "V_MED3_U32", []>;
1327 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "V_SAD_U8", []>;
1328 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "V_SAD_HI_U8", []>;
1329 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "V_SAD_U16", []>;
1330 def V_SAD_U32 : VOP3_32 <0x0000015d, "V_SAD_U32", []>;
1331 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "V_CVT_PK_U8_F32", []>;
1332 def V_DIV_FIXUP_F32 : VOP3_32 <0x0000015f, "V_DIV_FIXUP_F32", []>;
1333 def V_DIV_FIXUP_F64 : VOP3_64 <0x00000160, "V_DIV_FIXUP_F64", []>;
1334
1335 def V_LSHL_B64 : VOP3_64_Shift <0x00000161, "V_LSHL_B64",
1336   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
1337 >;
1338 def V_LSHR_B64 : VOP3_64_Shift <0x00000162, "V_LSHR_B64",
1339   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
1340 >;
1341 def V_ASHR_I64 : VOP3_64_Shift <0x00000163, "V_ASHR_I64",
1342   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
1343 >;
1344
1345 let isCommutable = 1 in {
1346
1347 def V_ADD_F64 : VOP3_64 <0x00000164, "V_ADD_F64", []>;
1348 def V_MUL_F64 : VOP3_64 <0x00000165, "V_MUL_F64", []>;
1349 def V_MIN_F64 : VOP3_64 <0x00000166, "V_MIN_F64", []>;
1350 def V_MAX_F64 : VOP3_64 <0x00000167, "V_MAX_F64", []>;
1351
1352 } // isCommutable = 1
1353
1354 def : Pat <
1355   (fadd f64:$src0, f64:$src1),
1356   (V_ADD_F64 $src0, $src1, (i64 0))
1357 >;
1358
1359 def : Pat <
1360   (fmul f64:$src0, f64:$src1),
1361   (V_MUL_F64 $src0, $src1, (i64 0))
1362 >;
1363
1364 def V_LDEXP_F64 : VOP3_64 <0x00000168, "V_LDEXP_F64", []>;
1365
1366 let isCommutable = 1 in {
1367
1368 def V_MUL_LO_U32 : VOP3_32 <0x00000169, "V_MUL_LO_U32", []>;
1369 def V_MUL_HI_U32 : VOP3_32 <0x0000016a, "V_MUL_HI_U32", []>;
1370 def V_MUL_LO_I32 : VOP3_32 <0x0000016b, "V_MUL_LO_I32", []>;
1371 def V_MUL_HI_I32 : VOP3_32 <0x0000016c, "V_MUL_HI_I32", []>;
1372
1373 } // isCommutable = 1
1374
1375 def : Pat <
1376   (mul i32:$src0, i32:$src1),
1377   (V_MUL_LO_I32 $src0, $src1, (i32 0))
1378 >;
1379
1380 def : Pat <
1381   (mulhu i32:$src0, i32:$src1),
1382   (V_MUL_HI_U32 $src0, $src1, (i32 0))
1383 >;
1384
1385 def : Pat <
1386   (mulhs i32:$src0, i32:$src1),
1387   (V_MUL_HI_I32 $src0, $src1, (i32 0))
1388 >;
1389
1390 def V_DIV_SCALE_F32 : VOP3_32 <0x0000016d, "V_DIV_SCALE_F32", []>;
1391 def V_DIV_SCALE_F64 : VOP3_64 <0x0000016e, "V_DIV_SCALE_F64", []>;
1392 def V_DIV_FMAS_F32 : VOP3_32 <0x0000016f, "V_DIV_FMAS_F32", []>;
1393 def V_DIV_FMAS_F64 : VOP3_64 <0x00000170, "V_DIV_FMAS_F64", []>;
1394 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "V_MSAD_U8", []>;
1395 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "V_QSAD_U8", []>;
1396 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "V_MQSAD_U8", []>;
1397 def V_TRIG_PREOP_F64 : VOP3_64 <0x00000174, "V_TRIG_PREOP_F64", []>;
1398
1399 //===----------------------------------------------------------------------===//
1400 // Pseudo Instructions
1401 //===----------------------------------------------------------------------===//
1402
1403 let isCodeGenOnly = 1, isPseudo = 1 in {
1404
1405 def V_MOV_I1 : InstSI <
1406   (outs VReg_1:$dst),
1407   (ins i1imm:$src),
1408   "", [(set i1:$dst, (imm:$src))]
1409 >;
1410
1411 def V_AND_I1 : InstSI <
1412    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1413    [(set i1:$dst, (and i1:$src0, i1:$src1))]
1414 >;
1415
1416 def V_OR_I1 : InstSI <
1417    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1418    [(set i1:$dst, (or i1:$src0, i1:$src1))]
1419 >;
1420
1421 def LOAD_CONST : AMDGPUShaderInst <
1422   (outs GPRF32:$dst),
1423   (ins i32imm:$src),
1424   "LOAD_CONST $dst, $src",
1425   [(set GPRF32:$dst, (int_AMDGPU_load_const imm:$src))]
1426 >;
1427
1428 // SI pseudo instructions. These are used by the CFG structurizer pass
1429 // and should be lowered to ISA instructions prior to codegen.
1430
1431 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1432     Uses = [EXEC], Defs = [EXEC] in {
1433
1434 let isBranch = 1, isTerminator = 1 in {
1435
1436 def SI_IF: InstSI <
1437   (outs SReg_64:$dst),
1438   (ins SReg_64:$vcc, brtarget:$target),
1439   "",
1440   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1441 >;
1442
1443 def SI_ELSE : InstSI <
1444   (outs SReg_64:$dst),
1445   (ins SReg_64:$src, brtarget:$target),
1446   "",
1447   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]
1448 > {
1449   let Constraints = "$src = $dst";
1450 }
1451
1452 def SI_LOOP : InstSI <
1453   (outs),
1454   (ins SReg_64:$saved, brtarget:$target),
1455   "SI_LOOP $saved, $target",
1456   [(int_SI_loop i64:$saved, bb:$target)]
1457 >;
1458
1459 } // end isBranch = 1, isTerminator = 1
1460
1461 def SI_BREAK : InstSI <
1462   (outs SReg_64:$dst),
1463   (ins SReg_64:$src),
1464   "SI_ELSE $dst, $src",
1465   [(set i64:$dst, (int_SI_break i64:$src))]
1466 >;
1467
1468 def SI_IF_BREAK : InstSI <
1469   (outs SReg_64:$dst),
1470   (ins SReg_64:$vcc, SReg_64:$src),
1471   "SI_IF_BREAK $dst, $vcc, $src",
1472   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1473 >;
1474
1475 def SI_ELSE_BREAK : InstSI <
1476   (outs SReg_64:$dst),
1477   (ins SReg_64:$src0, SReg_64:$src1),
1478   "SI_ELSE_BREAK $dst, $src0, $src1",
1479   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1480 >;
1481
1482 def SI_END_CF : InstSI <
1483   (outs),
1484   (ins SReg_64:$saved),
1485   "SI_END_CF $saved",
1486   [(int_SI_end_cf i64:$saved)]
1487 >;
1488
1489 def SI_KILL : InstSI <
1490   (outs),
1491   (ins VSrc_32:$src),
1492   "SI_KILL $src",
1493   [(int_AMDGPU_kill f32:$src)]
1494 >;
1495
1496 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1497   // Uses = [EXEC], Defs = [EXEC]
1498
1499 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1500
1501 //defm SI_ : RegisterLoadStore <VReg_32, FRAMEri, ADDRIndirect>;
1502
1503 let UseNamedOperandTable = 1 in {
1504
1505 def SI_RegisterLoad : AMDGPUShaderInst <
1506   (outs VReg_32:$dst, SReg_64:$temp),
1507   (ins FRAMEri32:$addr, i32imm:$chan),
1508   "", []
1509 > {
1510   let isRegisterLoad = 1;
1511   let mayLoad = 1;
1512 }
1513
1514 class SIRegStore<dag outs> : AMDGPUShaderInst <
1515   outs,
1516   (ins VReg_32:$val, FRAMEri32:$addr, i32imm:$chan),
1517   "", []
1518 > {
1519   let isRegisterStore = 1;
1520   let mayStore = 1;
1521 }
1522
1523 let usesCustomInserter = 1 in {
1524 def SI_RegisterStorePseudo : SIRegStore<(outs)>;
1525 } // End usesCustomInserter = 1
1526 def SI_RegisterStore : SIRegStore<(outs SReg_64:$temp)>;
1527
1528
1529 } // End UseNamedOperandTable = 1
1530
1531 def SI_INDIRECT_SRC : InstSI <
1532   (outs VReg_32:$dst, SReg_64:$temp),
1533   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1534   "SI_INDIRECT_SRC $dst, $temp, $src, $idx, $off",
1535   []
1536 >;
1537
1538 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1539   (outs rc:$dst, SReg_64:$temp),
1540   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1541   "SI_INDIRECT_DST $dst, $temp, $src, $idx, $off, $val",
1542   []
1543 > {
1544   let Constraints = "$src = $dst";
1545 }
1546
1547 def SI_INDIRECT_DST_V1 : SI_INDIRECT_DST<VReg_32>;
1548 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1549 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1550 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1551 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1552
1553 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1554
1555 let usesCustomInserter = 1 in {
1556
1557 // This pseudo instruction takes a pointer as input and outputs a resource
1558 // constant that can be used with the ADDR64 MUBUF instructions.
1559 def SI_ADDR64_RSRC : InstSI <
1560   (outs SReg_128:$srsrc),
1561   (ins SReg_64:$ptr),
1562   "", []
1563 >;
1564
1565 def V_SUB_F64 : InstSI <
1566   (outs VReg_64:$dst),
1567   (ins VReg_64:$src0, VReg_64:$src1),
1568   "V_SUB_F64 $dst, $src0, $src1",
1569   []
1570 >;
1571
1572 } // end usesCustomInserter
1573
1574 multiclass SI_SPILL_SGPR <RegisterClass sgpr_class> {
1575
1576   def _SAVE : InstSI <
1577     (outs VReg_32:$dst),
1578     (ins sgpr_class:$src, i32imm:$frame_idx),
1579     "", []
1580   >;
1581
1582   def _RESTORE : InstSI <
1583     (outs sgpr_class:$dst),
1584     (ins VReg_32:$src, i32imm:$frame_idx),
1585     "", []
1586   >;
1587
1588 }
1589
1590 defm SI_SPILL_S64  : SI_SPILL_SGPR <SReg_64>;
1591 defm SI_SPILL_S128 : SI_SPILL_SGPR <SReg_128>;
1592 defm SI_SPILL_S256 : SI_SPILL_SGPR <SReg_256>;
1593 defm SI_SPILL_S512 : SI_SPILL_SGPR <SReg_512>;
1594
1595 } // end IsCodeGenOnly, isPseudo
1596
1597 def : Pat<
1598   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1599   (V_CNDMASK_B32_e64 $src2, $src1, (V_CMP_GT_F32_e64 0, $src0))
1600 >;
1601
1602 def : Pat <
1603   (int_AMDGPU_kilp),
1604   (SI_KILL 0xbf800000)
1605 >;
1606
1607 /* int_SI_vs_load_input */
1608 def : Pat<
1609   (SIload_input v4i32:$tlst, IMM12bit:$attr_offset, i32:$buf_idx_vgpr),
1610   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset, 0, 0, 0, 0)
1611 >;
1612
1613 /* int_SI_export */
1614 def : Pat <
1615   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1616                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1617   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1618        $src0, $src1, $src2, $src3)
1619 >;
1620
1621 def : Pat <
1622   (f64 (fsub f64:$src0, f64:$src1)),
1623   (V_SUB_F64 $src0, $src1)
1624 >;
1625
1626 //===----------------------------------------------------------------------===//
1627 // SMRD Patterns
1628 //===----------------------------------------------------------------------===//
1629
1630 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1631
1632   // 1. Offset as 8bit DWORD immediate
1633   def : Pat <
1634     (constant_load (add i64:$sbase, (i64 IMM8bitDWORD:$offset))),
1635     (vt (Instr_IMM $sbase, (as_dword_i32imm $offset)))
1636   >;
1637
1638   // 2. Offset loaded in an 32bit SGPR
1639   def : Pat <
1640     (constant_load (add i64:$sbase, (i64 IMM32bit:$offset))),
1641     (vt (Instr_SGPR $sbase, (S_MOV_B32 (i32 (as_i32imm $offset)))))
1642   >;
1643
1644   // 3. No offset at all
1645   def : Pat <
1646     (constant_load i64:$sbase),
1647     (vt (Instr_IMM $sbase, 0))
1648   >;
1649 }
1650
1651 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1652 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1653 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, i64>;
1654 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
1655 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v4i32>;
1656 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1657 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v8i32>;
1658 defm : SMRD_Pattern <S_LOAD_DWORDX16_IMM, S_LOAD_DWORDX16_SGPR, v16i32>;
1659
1660 // 1. Offset as 8bit DWORD immediate
1661 def : Pat <
1662   (SIload_constant v4i32:$sbase, IMM8bitDWORD:$offset),
1663   (S_BUFFER_LOAD_DWORD_IMM $sbase, (as_dword_i32imm $offset))
1664 >;
1665
1666 // 2. Offset loaded in an 32bit SGPR
1667 def : Pat <
1668   (SIload_constant v4i32:$sbase, imm:$offset),
1669   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1670 >;
1671
1672 //===----------------------------------------------------------------------===//
1673 // SOP2 Patterns
1674 //===----------------------------------------------------------------------===//
1675
1676 def : Pat <
1677   (i1 (xor i1:$src0, i1:$src1)),
1678   (S_XOR_B64 $src0, $src1)
1679 >;
1680
1681 //===----------------------------------------------------------------------===//
1682 // VOP2 Patterns
1683 //===----------------------------------------------------------------------===//
1684
1685 def : Pat <
1686   (or i64:$src0, i64:$src1),
1687   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1688     (V_OR_B32_e32 (EXTRACT_SUBREG i64:$src0, sub0),
1689                   (EXTRACT_SUBREG i64:$src1, sub0)), sub0),
1690     (V_OR_B32_e32 (EXTRACT_SUBREG i64:$src0, sub1),
1691                   (EXTRACT_SUBREG i64:$src1, sub1)), sub1)
1692 >;
1693
1694 class SextInReg <ValueType vt, int ShiftAmt> : Pat <
1695   (sext_inreg i32:$src0, vt),
1696   (V_ASHRREV_I32_e32 ShiftAmt, (V_LSHLREV_B32_e32 ShiftAmt, $src0))
1697 >;
1698
1699 def : SextInReg <i8, 24>;
1700 def : SextInReg <i16, 16>;
1701
1702 /********** ======================= **********/
1703 /********** Image sampling patterns **********/
1704 /********** ======================= **********/
1705
1706 /* SIsample for simple 1D texture lookup */
1707 def : Pat <
1708   (SIsample i32:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
1709   (IMAGE_SAMPLE_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1710 >;
1711
1712 class SamplePattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1713     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
1714     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1715 >;
1716
1717 class SampleRectPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1718     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_RECT),
1719     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1720 >;
1721
1722 class SampleArrayPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1723     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_ARRAY),
1724     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1725 >;
1726
1727 class SampleShadowPattern<SDNode name, MIMG opcode,
1728                           ValueType vt> : Pat <
1729     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW),
1730     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1731 >;
1732
1733 class SampleShadowArrayPattern<SDNode name, MIMG opcode,
1734                                ValueType vt> : Pat <
1735     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW_ARRAY),
1736     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1737 >;
1738
1739 /* SIsample* for texture lookups consuming more address parameters */
1740 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
1741                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
1742 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
1743   def : SamplePattern <SIsample, sample, addr_type>;
1744   def : SampleRectPattern <SIsample, sample, addr_type>;
1745   def : SampleArrayPattern <SIsample, sample, addr_type>;
1746   def : SampleShadowPattern <SIsample, sample_c, addr_type>;
1747   def : SampleShadowArrayPattern <SIsample, sample_c, addr_type>;
1748
1749   def : SamplePattern <SIsamplel, sample_l, addr_type>;
1750   def : SampleArrayPattern <SIsamplel, sample_l, addr_type>;
1751   def : SampleShadowPattern <SIsamplel, sample_c_l, addr_type>;
1752   def : SampleShadowArrayPattern <SIsamplel, sample_c_l, addr_type>;
1753
1754   def : SamplePattern <SIsampleb, sample_b, addr_type>;
1755   def : SampleArrayPattern <SIsampleb, sample_b, addr_type>;
1756   def : SampleShadowPattern <SIsampleb, sample_c_b, addr_type>;
1757   def : SampleShadowArrayPattern <SIsampleb, sample_c_b, addr_type>;
1758
1759   def : SamplePattern <SIsampled, sample_d, addr_type>;
1760   def : SampleArrayPattern <SIsampled, sample_d, addr_type>;
1761   def : SampleShadowPattern <SIsampled, sample_c_d, addr_type>;
1762   def : SampleShadowArrayPattern <SIsampled, sample_c_d, addr_type>;
1763 }
1764
1765 defm : SamplePatterns<IMAGE_SAMPLE_V4_V2, IMAGE_SAMPLE_C_V4_V2,
1766                       IMAGE_SAMPLE_L_V4_V2, IMAGE_SAMPLE_C_L_V4_V2,
1767                       IMAGE_SAMPLE_B_V4_V2, IMAGE_SAMPLE_C_B_V4_V2,
1768                       IMAGE_SAMPLE_D_V4_V2, IMAGE_SAMPLE_C_D_V4_V2,
1769                       v2i32>;
1770 defm : SamplePatterns<IMAGE_SAMPLE_V4_V4, IMAGE_SAMPLE_C_V4_V4,
1771                       IMAGE_SAMPLE_L_V4_V4, IMAGE_SAMPLE_C_L_V4_V4,
1772                       IMAGE_SAMPLE_B_V4_V4, IMAGE_SAMPLE_C_B_V4_V4,
1773                       IMAGE_SAMPLE_D_V4_V4, IMAGE_SAMPLE_C_D_V4_V4,
1774                       v4i32>;
1775 defm : SamplePatterns<IMAGE_SAMPLE_V4_V8, IMAGE_SAMPLE_C_V4_V8,
1776                       IMAGE_SAMPLE_L_V4_V8, IMAGE_SAMPLE_C_L_V4_V8,
1777                       IMAGE_SAMPLE_B_V4_V8, IMAGE_SAMPLE_C_B_V4_V8,
1778                       IMAGE_SAMPLE_D_V4_V8, IMAGE_SAMPLE_C_D_V4_V8,
1779                       v8i32>;
1780 defm : SamplePatterns<IMAGE_SAMPLE_V4_V16, IMAGE_SAMPLE_C_V4_V16,
1781                       IMAGE_SAMPLE_L_V4_V16, IMAGE_SAMPLE_C_L_V4_V16,
1782                       IMAGE_SAMPLE_B_V4_V16, IMAGE_SAMPLE_C_B_V4_V16,
1783                       IMAGE_SAMPLE_D_V4_V16, IMAGE_SAMPLE_C_D_V4_V16,
1784                       v16i32>;
1785
1786 /* int_SI_imageload for texture fetches consuming varying address parameters */
1787 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1788     (name addr_type:$addr, v32i8:$rsrc, imm),
1789     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1790 >;
1791
1792 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1793     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
1794     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1795 >;
1796
1797 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1798     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
1799     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1800 >;
1801
1802 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1803     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
1804     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1805 >;
1806
1807 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
1808   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
1809   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
1810 }
1811
1812 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
1813   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
1814   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
1815 }
1816
1817 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V2, v2i32>;
1818 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V4, v4i32>;
1819
1820 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V2, v2i32>;
1821 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V4, v4i32>;
1822
1823 /* Image resource information */
1824 def : Pat <
1825   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
1826   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1827 >;
1828
1829 def : Pat <
1830   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
1831   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1832 >;
1833
1834 def : Pat <
1835   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
1836   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1837 >;
1838
1839 /********** ============================================ **********/
1840 /********** Extraction, Insertion, Building and Casting  **********/
1841 /********** ============================================ **********/
1842
1843 foreach Index = 0-2 in {
1844   def Extract_Element_v2i32_#Index : Extract_Element <
1845     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1846   >;
1847   def Insert_Element_v2i32_#Index : Insert_Element <
1848     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1849   >;
1850
1851   def Extract_Element_v2f32_#Index : Extract_Element <
1852     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1853   >;
1854   def Insert_Element_v2f32_#Index : Insert_Element <
1855     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1856   >;
1857 }
1858
1859 foreach Index = 0-3 in {
1860   def Extract_Element_v4i32_#Index : Extract_Element <
1861     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1862   >;
1863   def Insert_Element_v4i32_#Index : Insert_Element <
1864     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1865   >;
1866
1867   def Extract_Element_v4f32_#Index : Extract_Element <
1868     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1869   >;
1870   def Insert_Element_v4f32_#Index : Insert_Element <
1871     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1872   >;
1873 }
1874
1875 foreach Index = 0-7 in {
1876   def Extract_Element_v8i32_#Index : Extract_Element <
1877     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1878   >;
1879   def Insert_Element_v8i32_#Index : Insert_Element <
1880     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1881   >;
1882
1883   def Extract_Element_v8f32_#Index : Extract_Element <
1884     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1885   >;
1886   def Insert_Element_v8f32_#Index : Insert_Element <
1887     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1888   >;
1889 }
1890
1891 foreach Index = 0-15 in {
1892   def Extract_Element_v16i32_#Index : Extract_Element <
1893     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1894   >;
1895   def Insert_Element_v16i32_#Index : Insert_Element <
1896     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1897   >;
1898
1899   def Extract_Element_v16f32_#Index : Extract_Element <
1900     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1901   >;
1902   def Insert_Element_v16f32_#Index : Insert_Element <
1903     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1904   >;
1905 }
1906
1907 def : BitConvert <i32, f32, SReg_32>;
1908 def : BitConvert <i32, f32, VReg_32>;
1909
1910 def : BitConvert <f32, i32, SReg_32>;
1911 def : BitConvert <f32, i32, VReg_32>;
1912
1913 def : BitConvert <i64, f64, VReg_64>;
1914
1915 def : BitConvert <f64, i64, VReg_64>;
1916
1917 def : BitConvert <v2f32, v2i32, VReg_64>;
1918 def : BitConvert <v2i32, v2f32, VReg_64>;
1919 def : BitConvert <v2i32, i64, VReg_64>;
1920 def : BitConvert <i64, v2i32, VReg_64>;
1921
1922 def : BitConvert <v4f32, v4i32, VReg_128>;
1923 def : BitConvert <v4i32, v4f32, VReg_128>;
1924
1925 def : BitConvert <v8f32, v8i32, SReg_256>;
1926 def : BitConvert <v8i32, v8f32, SReg_256>;
1927 def : BitConvert <v8i32, v32i8, SReg_256>;
1928 def : BitConvert <v32i8, v8i32, SReg_256>;
1929 def : BitConvert <v8i32, v32i8, VReg_256>;
1930 def : BitConvert <v8i32, v8f32, VReg_256>;
1931 def : BitConvert <v8f32, v8i32, VReg_256>;
1932 def : BitConvert <v32i8, v8i32, VReg_256>;
1933
1934 def : BitConvert <v16i32, v16f32, VReg_512>;
1935 def : BitConvert <v16f32, v16i32, VReg_512>;
1936
1937 /********** =================== **********/
1938 /********** Src & Dst modifiers **********/
1939 /********** =================== **********/
1940
1941 def FCLAMP_SI : AMDGPUShaderInst <
1942   (outs VReg_32:$dst),
1943   (ins VSrc_32:$src0),
1944   "FCLAMP_SI $dst, $src0",
1945   []
1946 > {
1947   let usesCustomInserter = 1;
1948 }
1949
1950 def : Pat <
1951   (int_AMDIL_clamp f32:$src, (f32 FP_ZERO), (f32 FP_ONE)),
1952   (FCLAMP_SI f32:$src)
1953 >;
1954
1955 /********** ================================ **********/
1956 /********** Floating point absolute/negative **********/
1957 /********** ================================ **********/
1958
1959 // Manipulate the sign bit directly, as e.g. using the source negation modifier
1960 // in V_ADD_F32_e64 $src, 0, [...] does not result in -0.0 for $src == +0.0,
1961 // breaking the piglit *s-floatBitsToInt-neg* tests
1962
1963 // TODO: Look into not implementing isFNegFree/isFAbsFree for SI, and possibly
1964 // removing these patterns
1965
1966 def : Pat <
1967   (fneg (fabs f32:$src)),
1968   (V_OR_B32_e32 $src, (V_MOV_B32_e32 0x80000000)) /* Set sign bit */
1969 >;
1970
1971 def FABS_SI : AMDGPUShaderInst <
1972   (outs VReg_32:$dst),
1973   (ins VSrc_32:$src0),
1974   "FABS_SI $dst, $src0",
1975   []
1976 > {
1977   let usesCustomInserter = 1;
1978 }
1979
1980 def : Pat <
1981   (fabs f32:$src),
1982   (FABS_SI f32:$src)
1983 >;
1984
1985 def FNEG_SI : AMDGPUShaderInst <
1986   (outs VReg_32:$dst),
1987   (ins VSrc_32:$src0),
1988   "FNEG_SI $dst, $src0",
1989   []
1990 > {
1991   let usesCustomInserter = 1;
1992 }
1993
1994 def : Pat <
1995   (fneg f32:$src),
1996   (FNEG_SI f32:$src)
1997 >;
1998
1999 /********** ================== **********/
2000 /********** Immediate Patterns **********/
2001 /********** ================== **********/
2002
2003 def : Pat <
2004   (SGPRImm<(i32 imm)>:$imm),
2005   (S_MOV_B32 imm:$imm)
2006 >;
2007
2008 def : Pat <
2009   (SGPRImm<(f32 fpimm)>:$imm),
2010   (S_MOV_B32 fpimm:$imm)
2011 >;
2012
2013 def : Pat <
2014   (i32 imm:$imm),
2015   (V_MOV_B32_e32 imm:$imm)
2016 >;
2017
2018 def : Pat <
2019   (f32 fpimm:$imm),
2020   (V_MOV_B32_e32 fpimm:$imm)
2021 >;
2022
2023 def : Pat <
2024   (i64 InlineImm<i64>:$imm),
2025   (S_MOV_B64 InlineImm<i64>:$imm)
2026 >;
2027
2028 /********** ===================== **********/
2029 /********** Interpolation Paterns **********/
2030 /********** ===================== **********/
2031
2032 def : Pat <
2033   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
2034   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, $params)
2035 >;
2036
2037 def : Pat <
2038   (int_SI_fs_interp imm:$attr_chan, imm:$attr, M0Reg:$params, v2i32:$ij),
2039   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
2040                                     imm:$attr_chan, imm:$attr, i32:$params),
2041                    (EXTRACT_SUBREG $ij, sub1),
2042                    imm:$attr_chan, imm:$attr, $params)
2043 >;
2044
2045 /********** ================== **********/
2046 /********** Intrinsic Patterns **********/
2047 /********** ================== **********/
2048
2049 /* llvm.AMDGPU.pow */
2050 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
2051
2052 def : Pat <
2053   (int_AMDGPU_div f32:$src0, f32:$src1),
2054   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
2055 >;
2056
2057 def : Pat<
2058   (fdiv f32:$src0, f32:$src1),
2059   (V_MUL_F32_e32 $src0, (V_RCP_F32_e32 $src1))
2060 >;
2061
2062 def : Pat<
2063   (fdiv f64:$src0, f64:$src1),
2064   (V_MUL_F64 $src0, (V_RCP_F64_e32 $src1), (i64 0))
2065 >;
2066
2067 def : Pat <
2068   (fcos f32:$src0),
2069   (V_COS_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
2070 >;
2071
2072 def : Pat <
2073   (fsin f32:$src0),
2074   (V_SIN_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
2075 >;
2076
2077 def : Pat <
2078   (int_AMDGPU_cube v4f32:$src),
2079   (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
2080     (V_CUBETC_F32 (EXTRACT_SUBREG $src, sub0),
2081                   (EXTRACT_SUBREG $src, sub1),
2082                   (EXTRACT_SUBREG $src, sub2)),
2083                    sub0),
2084     (V_CUBESC_F32 (EXTRACT_SUBREG $src, sub0),
2085                   (EXTRACT_SUBREG $src, sub1),
2086                   (EXTRACT_SUBREG $src, sub2)),
2087                    sub1),
2088     (V_CUBEMA_F32 (EXTRACT_SUBREG $src, sub0),
2089                   (EXTRACT_SUBREG $src, sub1),
2090                   (EXTRACT_SUBREG $src, sub2)),
2091                    sub2),
2092     (V_CUBEID_F32 (EXTRACT_SUBREG $src, sub0),
2093                   (EXTRACT_SUBREG $src, sub1),
2094                   (EXTRACT_SUBREG $src, sub2)),
2095                    sub3)
2096 >;
2097
2098 def : Pat <
2099   (i32 (sext i1:$src0)),
2100   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
2101 >;
2102
2103 class Ext32Pat <SDNode ext> : Pat <
2104   (i32 (ext i1:$src0)),
2105   (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src0)
2106 >;
2107
2108 def : Ext32Pat <zext>;
2109 def : Ext32Pat <anyext>;
2110
2111 // Offset in an 32Bit VGPR
2112 def : Pat <
2113   (SIload_constant v4i32:$sbase, i32:$voff),
2114   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff, 0, 0, 0, 0)
2115 >;
2116
2117 // The multiplication scales from [0,1] to the unsigned integer range
2118 def : Pat <
2119   (AMDGPUurecip i32:$src0),
2120   (V_CVT_U32_F32_e32
2121     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
2122                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
2123 >;
2124
2125 def : Pat <
2126   (int_SI_tid),
2127   (V_MBCNT_HI_U32_B32_e32 0xffffffff,
2128                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0, 0, 0))
2129 >;
2130
2131 /********** ================== **********/
2132 /**********   VOP3 Patterns    **********/
2133 /********** ================== **********/
2134
2135 def : Pat <
2136   (f32 (fadd (fmul f32:$src0, f32:$src1), f32:$src2)),
2137   (V_MAD_F32 $src0, $src1, $src2)
2138 >;
2139
2140 /********** ======================= **********/
2141 /**********   Load/Store Patterns   **********/
2142 /********** ======================= **********/
2143
2144 multiclass DSReadPat <DS inst, ValueType vt, PatFrag frag> {
2145   def : Pat <
2146     (vt (frag (add i32:$ptr, (i32 IMM16bit:$offset)))),
2147     (inst (i1 0), $ptr, (as_i16imm $offset))
2148   >;
2149
2150   def : Pat <
2151     (frag i32:$src0),
2152     (vt (inst 0, $src0, 0))
2153   >;
2154 }
2155
2156 defm : DSReadPat <DS_READ_I8,  i32, sextloadi8_local>;
2157 defm : DSReadPat <DS_READ_U8,  i32, az_extloadi8_local>;
2158 defm : DSReadPat <DS_READ_I16, i32, sextloadi16_local>;
2159 defm : DSReadPat <DS_READ_U16, i32, az_extloadi16_local>;
2160 defm : DSReadPat <DS_READ_B32, i32, local_load>;
2161 defm : DSReadPat <DS_READ_B64, i64, local_load>;
2162
2163 multiclass DSWritePat <DS inst, ValueType vt, PatFrag frag> {
2164   def : Pat <
2165     (frag vt:$value, (add i32:$ptr, (i32 IMM16bit:$offset))),
2166     (inst (i1 0), $ptr, $value, (as_i16imm $offset))
2167   >;
2168
2169   def : Pat <
2170     (frag vt:$src1, i32:$src0),
2171     (inst 0, $src0, $src1, 0)
2172   >;
2173 }
2174
2175 defm : DSWritePat <DS_WRITE_B8, i32, truncstorei8_local>;
2176 defm : DSWritePat <DS_WRITE_B16, i32, truncstorei16_local>;
2177 defm : DSWritePat <DS_WRITE_B32, i32, local_store>;
2178 defm : DSWritePat <DS_WRITE_B64, i64, local_store>;
2179
2180 def : Pat <(atomic_load_add_local i32:$ptr, i32:$val),
2181            (DS_ADD_U32_RTN 0, $ptr, $val, 0)>;
2182
2183 def : Pat <(atomic_load_sub_local i32:$ptr, i32:$val),
2184            (DS_SUB_U32_RTN 0, $ptr, $val, 0)>;
2185
2186 //===----------------------------------------------------------------------===//
2187 // MUBUF Patterns
2188 //===----------------------------------------------------------------------===//
2189
2190 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
2191                               PatFrag global_ld, PatFrag constant_ld> {
2192   def : Pat <
2193     (vt (global_ld (mubuf_vaddr_offset i64:$ptr, i64:$offset, IMM12bit:$imm_offset))),
2194     (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, (as_i16imm $imm_offset))
2195   >;
2196
2197   def : Pat <
2198     (vt (global_ld (add i64:$ptr, (i64 IMM12bit:$offset)))),
2199     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, (as_i16imm $offset))
2200   >;
2201
2202   def : Pat <
2203     (vt (global_ld i64:$ptr)),
2204     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
2205   >;
2206
2207   def : Pat <
2208      (vt (global_ld (add i64:$ptr, i64:$offset))),
2209      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
2210   >;
2211
2212   def : Pat <
2213      (vt (constant_ld (add i64:$ptr, i64:$offset))),
2214      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
2215   >;
2216 }
2217
2218 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32,
2219                           sextloadi8_global, sextloadi8_constant>;
2220 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32,
2221                           az_extloadi8_global, az_extloadi8_constant>;
2222 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32,
2223                           sextloadi16_global, sextloadi16_constant>;
2224 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32,
2225                           az_extloadi16_global, az_extloadi16_constant>;
2226 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32,
2227                           global_load, constant_load>;
2228 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
2229                           global_load, constant_load>;
2230 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
2231                           az_extloadi32_global, az_extloadi32_constant>;
2232 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32,
2233                           global_load, constant_load>;
2234 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32,
2235                           global_load, constant_load>;
2236
2237 multiclass MUBUFStore_Pattern <MUBUF Instr, ValueType vt, PatFrag st> {
2238
2239   def : Pat <
2240     (st vt:$value, (mubuf_vaddr_offset i64:$ptr, i64:$offset, IMM12bit:$imm_offset)),
2241     (Instr $value, (SI_ADDR64_RSRC $ptr), $offset, (as_i16imm $imm_offset))
2242   >;
2243
2244   def : Pat <
2245     (st vt:$value, (add i64:$ptr, IMM12bit:$offset)),
2246     (Instr $value, (SI_ADDR64_RSRC (i64 0)), $ptr, (as_i16imm $offset))
2247   >;
2248
2249   def : Pat <
2250     (st vt:$value, i64:$ptr),
2251     (Instr $value, (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
2252   >;
2253
2254   def : Pat <
2255     (st vt:$value, (add i64:$ptr, i64:$offset)),
2256     (Instr $value, (SI_ADDR64_RSRC $ptr), $offset, 0)
2257    >;
2258 }
2259
2260 defm : MUBUFStore_Pattern <BUFFER_STORE_BYTE, i32, truncstorei8_global>;
2261 defm : MUBUFStore_Pattern <BUFFER_STORE_SHORT, i32, truncstorei16_global>;
2262 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORD, i32, global_store>;
2263 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, i64, global_store>;
2264 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, v2i32, global_store>;
2265 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX4, v4i32, global_store>;
2266
2267 // BUFFER_LOAD_DWORD*, addr64=0
2268 multiclass MUBUF_Load_Dword <ValueType vt, MUBUF offset, MUBUF offen, MUBUF idxen,
2269                              MUBUF bothen> {
2270
2271   def : Pat <
2272     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2273                                   imm:$offset, 0, 0, imm:$glc, imm:$slc,
2274                                   imm:$tfe)),
2275     (offset $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2276             (as_i1imm $slc), (as_i1imm $tfe))
2277   >;
2278
2279   def : Pat <
2280     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2281                                   imm, 1, 0, imm:$glc, imm:$slc,
2282                                   imm:$tfe)),
2283     (offen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2284            (as_i1imm $tfe))
2285   >;
2286
2287   def : Pat <
2288     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2289                                   imm:$offset, 0, 1, imm:$glc, imm:$slc,
2290                                   imm:$tfe)),
2291     (idxen $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2292            (as_i1imm $slc), (as_i1imm $tfe))
2293   >;
2294
2295   def : Pat <
2296     (vt (int_SI_buffer_load_dword v4i32:$rsrc, v2i32:$vaddr, i32:$soffset,
2297                                   imm, 1, 1, imm:$glc, imm:$slc,
2298                                   imm:$tfe)),
2299     (bothen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2300             (as_i1imm $tfe))
2301   >;
2302 }
2303
2304 defm : MUBUF_Load_Dword <i32, BUFFER_LOAD_DWORD_OFFSET, BUFFER_LOAD_DWORD_OFFEN,
2305                          BUFFER_LOAD_DWORD_IDXEN, BUFFER_LOAD_DWORD_BOTHEN>;
2306 defm : MUBUF_Load_Dword <v2i32, BUFFER_LOAD_DWORDX2_OFFSET, BUFFER_LOAD_DWORDX2_OFFEN,
2307                          BUFFER_LOAD_DWORDX2_IDXEN, BUFFER_LOAD_DWORDX2_BOTHEN>;
2308 defm : MUBUF_Load_Dword <v4i32, BUFFER_LOAD_DWORDX4_OFFSET, BUFFER_LOAD_DWORDX4_OFFEN,
2309                          BUFFER_LOAD_DWORDX4_IDXEN, BUFFER_LOAD_DWORDX4_BOTHEN>;
2310
2311 //===----------------------------------------------------------------------===//
2312 // MTBUF Patterns
2313 //===----------------------------------------------------------------------===//
2314
2315 // TBUFFER_STORE_FORMAT_*, addr64=0
2316 class MTBUF_StoreResource <ValueType vt, int num_channels, MTBUF opcode> : Pat<
2317   (SItbuffer_store v4i32:$rsrc, vt:$vdata, num_channels, i32:$vaddr,
2318                    i32:$soffset, imm:$inst_offset, imm:$dfmt,
2319                    imm:$nfmt, imm:$offen, imm:$idxen,
2320                    imm:$glc, imm:$slc, imm:$tfe),
2321   (opcode
2322     $vdata, (as_i16imm $inst_offset), (as_i1imm $offen), (as_i1imm $idxen),
2323     (as_i1imm $glc), 0, (as_i8imm $dfmt), (as_i8imm $nfmt), $vaddr, $rsrc,
2324     (as_i1imm $slc), (as_i1imm $tfe), $soffset)
2325 >;
2326
2327 def : MTBUF_StoreResource <i32, 1, TBUFFER_STORE_FORMAT_X>;
2328 def : MTBUF_StoreResource <v2i32, 2, TBUFFER_STORE_FORMAT_XY>;
2329 def : MTBUF_StoreResource <v4i32, 3, TBUFFER_STORE_FORMAT_XYZ>;
2330 def : MTBUF_StoreResource <v4i32, 4, TBUFFER_STORE_FORMAT_XYZW>;
2331
2332 let Predicates = [isCI] in {
2333
2334 // Sea island new arithmetic instructinos
2335 let neverHasSideEffects = 1 in {
2336 defm V_TRUNC_F64 : VOP1_64 <0x00000017, "V_TRUNC_F64",
2337   [(set f64:$dst, (ftrunc f64:$src0))]
2338 >;
2339 defm V_CEIL_F64 : VOP1_64 <0x00000018, "V_CEIL_F64",
2340   [(set f64:$dst, (fceil f64:$src0))]
2341 >;
2342 defm V_FLOOR_F64 : VOP1_64 <0x0000001A, "V_FLOOR_F64",
2343   [(set f64:$dst, (ffloor f64:$src0))]
2344 >;
2345 defm V_RNDNE_F64 : VOP1_64 <0x00000019, "V_RNDNE_F64",
2346   [(set f64:$dst, (frint f64:$src0))]
2347 >;
2348
2349 def V_QSAD_PK_U16_U8 : VOP3_32 <0x00000173, "V_QSAD_PK_U16_U8", []>;
2350 def V_MQSAD_U16_U8 : VOP3_32 <0x000000172, "V_MQSAD_U16_U8", []>;
2351 def V_MQSAD_U32_U8 : VOP3_32 <0x00000175, "V_MQSAD_U32_U8", []>;
2352 def V_MAD_U64_U32 : VOP3_64 <0x00000176, "V_MAD_U64_U32", []>;
2353
2354 // XXX - Does this set VCC?
2355 def V_MAD_I64_I32 : VOP3_64 <0x00000177, "V_MAD_I64_I32", []>;
2356 } // End neverHasSideEffects = 1
2357
2358 // Remaining instructions:
2359 // FLAT_*
2360 // S_CBRANCH_CDBGUSER
2361 // S_CBRANCH_CDBGSYS
2362 // S_CBRANCH_CDBGSYS_OR_USER
2363 // S_CBRANCH_CDBGSYS_AND_USER
2364 // S_DCACHE_INV_VOL
2365 // V_EXP_LEGACY_F32
2366 // V_LOG_LEGACY_F32
2367 // DS_NOP
2368 // DS_GWS_SEMA_RELEASE_ALL
2369 // DS_WRAP_RTN_B32
2370 // DS_CNDXCHG32_RTN_B64
2371 // DS_WRITE_B96
2372 // DS_WRITE_B128
2373 // DS_CONDXCHG32_RTN_B128
2374 // DS_READ_B96
2375 // DS_READ_B128
2376 // BUFFER_LOAD_DWORDX3
2377 // BUFFER_STORE_DWORDX3
2378
2379 } // End Predicates = [isCI]
2380
2381
2382 /********** ====================== **********/
2383 /**********   Indirect adressing   **********/
2384 /********** ====================== **********/
2385
2386 multiclass SI_INDIRECT_Pattern <ValueType vt, ValueType eltvt, SI_INDIRECT_DST IndDst> {
2387
2388   // 1. Extract with offset
2389   def : Pat<
2390     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
2391     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
2392   >;
2393
2394   // 2. Extract without offset
2395   def : Pat<
2396     (vector_extract vt:$vec, i32:$idx),
2397     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
2398   >;
2399
2400   // 3. Insert with offset
2401   def : Pat<
2402     (vector_insert vt:$vec, eltvt:$val, (add i32:$idx, imm:$off)),
2403     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
2404   >;
2405
2406   // 4. Insert without offset
2407   def : Pat<
2408     (vector_insert vt:$vec, eltvt:$val, i32:$idx),
2409     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
2410   >;
2411 }
2412
2413 defm : SI_INDIRECT_Pattern <v2f32, f32, SI_INDIRECT_DST_V2>;
2414 defm : SI_INDIRECT_Pattern <v4f32, f32, SI_INDIRECT_DST_V4>;
2415 defm : SI_INDIRECT_Pattern <v8f32, f32, SI_INDIRECT_DST_V8>;
2416 defm : SI_INDIRECT_Pattern <v16f32, f32, SI_INDIRECT_DST_V16>;
2417
2418 defm : SI_INDIRECT_Pattern <v2i32, i32, SI_INDIRECT_DST_V2>;
2419 defm : SI_INDIRECT_Pattern <v4i32, i32, SI_INDIRECT_DST_V4>;
2420 defm : SI_INDIRECT_Pattern <v8i32, i32, SI_INDIRECT_DST_V8>;
2421 defm : SI_INDIRECT_Pattern <v16i32, i32, SI_INDIRECT_DST_V16>;
2422
2423 /********** =============== **********/
2424 /**********   Conditions    **********/
2425 /********** =============== **********/
2426
2427 def : Pat<
2428   (i1 (setcc f32:$src0, f32:$src1, SETO)),
2429   (V_CMP_O_F32_e64 $src0, $src1)
2430 >;
2431
2432 def : Pat<
2433   (i1 (setcc f32:$src0, f32:$src1, SETUO)),
2434   (V_CMP_U_F32_e64 $src0, $src1)
2435 >;
2436
2437 //===----------------------------------------------------------------------===//
2438 // Conversion Patterns
2439 //===----------------------------------------------------------------------===//
2440
2441 def : Pat<(i32 (sext_inreg i32:$src, i1)),
2442   (S_BFE_I32 i32:$src, 65536)>; // 0 | 1 << 16
2443
2444 // TODO: Match 64-bit BFE. SI has a 64-bit BFE, but it's scalar only so it
2445 // might not be worth the effort, and will need to expand to shifts when
2446 // fixing SGPR copies.
2447
2448 // Handle sext_inreg in i64
2449 def : Pat <
2450   (i64 (sext_inreg i64:$src, i1)),
2451   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2452     (S_BFE_I32 (EXTRACT_SUBREG i64:$src, sub0), 65536), sub0), // 0 | 1 << 16
2453     (S_MOV_B32 -1), sub1)
2454 >;
2455
2456 def : Pat <
2457   (i64 (sext_inreg i64:$src, i8)),
2458   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2459     (S_SEXT_I32_I8 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
2460     (S_MOV_B32 -1), sub1)
2461 >;
2462
2463 def : Pat <
2464   (i64 (sext_inreg i64:$src, i16)),
2465   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2466     (S_SEXT_I32_I16 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
2467     (S_MOV_B32 -1), sub1)
2468 >;
2469
2470 //===----------------------------------------------------------------------===//
2471 // Miscellaneous Patterns
2472 //===----------------------------------------------------------------------===//
2473
2474 def : Pat <
2475   (i32 (trunc i64:$a)),
2476   (EXTRACT_SUBREG $a, sub0)
2477 >;
2478
2479 def : Pat <
2480   (i1 (trunc i32:$a)),
2481   (V_CMP_EQ_I32_e64 (V_AND_B32_e32 (i32 1), $a), 1)
2482 >;
2483
2484 // V_ADD_I32_e32/S_ADD_I32 produces carry in VCC/SCC. For the vector
2485 // case, the sgpr-copies pass will fix this to use the vector version.
2486 def : Pat <
2487   (i32 (addc i32:$src0, i32:$src1)),
2488   (S_ADD_I32 $src0, $src1)
2489 >;
2490
2491 //============================================================================//
2492 // Miscellaneous Optimization Patterns
2493 //============================================================================//
2494
2495 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e32>;
2496
2497 } // End isSI predicate