0441e4a306eb1ab2cd2b8249389836dfa54cde18
[oota-llvm.git] / lib / Target / R600 / R600RegisterInfo.cpp
1 //===-- R600RegisterInfo.cpp - R600 Register Information ------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 /// \file
11 /// \brief R600 implementation of the TargetRegisterInfo class.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "R600RegisterInfo.h"
16 #include "AMDGPUTargetMachine.h"
17 #include "R600Defines.h"
18 #include "R600MachineFunctionInfo.h"
19
20 using namespace llvm;
21
22 R600RegisterInfo::R600RegisterInfo(AMDGPUTargetMachine &tm,
23     const TargetInstrInfo &tii)
24 : AMDGPURegisterInfo(tm, tii),
25   TM(tm),
26   TII(tii)
27   { }
28
29 BitVector R600RegisterInfo::getReservedRegs(const MachineFunction &MF) const {
30   BitVector Reserved(getNumRegs());
31   const R600MachineFunctionInfo * MFI = MF.getInfo<R600MachineFunctionInfo>();
32
33   Reserved.set(AMDGPU::ZERO);
34   Reserved.set(AMDGPU::HALF);
35   Reserved.set(AMDGPU::ONE);
36   Reserved.set(AMDGPU::ONE_INT);
37   Reserved.set(AMDGPU::NEG_HALF);
38   Reserved.set(AMDGPU::NEG_ONE);
39   Reserved.set(AMDGPU::PV_X);
40   Reserved.set(AMDGPU::ALU_LITERAL_X);
41   Reserved.set(AMDGPU::ALU_CONST);
42   Reserved.set(AMDGPU::PREDICATE_BIT);
43   Reserved.set(AMDGPU::PRED_SEL_OFF);
44   Reserved.set(AMDGPU::PRED_SEL_ZERO);
45   Reserved.set(AMDGPU::PRED_SEL_ONE);
46
47   for (std::vector<unsigned>::const_iterator I = MFI->ReservedRegs.begin(),
48                                     E = MFI->ReservedRegs.end(); I != E; ++I) {
49     Reserved.set(*I);
50   }
51
52   return Reserved;
53 }
54
55 const TargetRegisterClass *
56 R600RegisterInfo::getISARegClass(const TargetRegisterClass * rc) const {
57   switch (rc->getID()) {
58   case AMDGPU::GPRF32RegClassID:
59   case AMDGPU::GPRI32RegClassID:
60     return &AMDGPU::R600_Reg32RegClass;
61   default: return rc;
62   }
63 }
64
65 unsigned R600RegisterInfo::getHWRegChan(unsigned reg) const {
66   return this->getEncodingValue(reg) >> HW_CHAN_SHIFT;
67 }
68
69 const TargetRegisterClass * R600RegisterInfo::getCFGStructurizerRegClass(
70                                                                    MVT VT) const {
71   switch(VT.SimpleTy) {
72   default:
73   case MVT::i32: return &AMDGPU::R600_TReg32RegClass;
74   }
75 }
76
77 unsigned R600RegisterInfo::getSubRegFromChannel(unsigned Channel) const {
78   switch (Channel) {
79     default: assert(!"Invalid channel index"); return 0;
80     case 0: return AMDGPU::sel_x;
81     case 1: return AMDGPU::sel_y;
82     case 2: return AMDGPU::sel_z;
83     case 3: return AMDGPU::sel_w;
84   }
85 }