361fc9816b45b35985ddff28c83ec30ee805149e
[oota-llvm.git] / lib / Target / R600 / R600Instructions.td
1 //===-- R600Instructions.td - R600 Instruction defs  -------*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // R600 Tablegen instruction definitions
11 //
12 //===----------------------------------------------------------------------===//
13
14 include "R600Intrinsics.td"
15
16 class InstR600 <bits<11> inst, dag outs, dag ins, string asm, list<dag> pattern,
17                 InstrItinClass itin>
18     : AMDGPUInst <outs, ins, asm, pattern> {
19
20   field bits<64> Inst;
21   bit Trig = 0;
22   bit Op3 = 0;
23   bit isVector = 0;
24   bits<2> FlagOperandIdx = 0;
25   bit Op1 = 0;
26   bit Op2 = 0;
27   bit HasNativeOperands = 0;
28
29   bits<11> op_code = inst;
30   //let Inst = inst;
31   let Namespace = "AMDGPU";
32   let OutOperandList = outs;
33   let InOperandList = ins;
34   let AsmString = asm;
35   let Pattern = pattern;
36   let Itinerary = itin;
37
38   let TSFlags{4} = Trig;
39   let TSFlags{5} = Op3;
40
41   // Vector instructions are instructions that must fill all slots in an
42   // instruction group
43   let TSFlags{6} = isVector;
44   let TSFlags{8-7} = FlagOperandIdx;
45   let TSFlags{9} = HasNativeOperands;
46   let TSFlags{10} = Op1;
47   let TSFlags{11} = Op2;
48 }
49
50 class InstR600ISA <dag outs, dag ins, string asm, list<dag> pattern> :
51     AMDGPUInst <outs, ins, asm, pattern> {
52   field bits<64> Inst;
53
54   let Namespace = "AMDGPU";
55 }
56
57 def MEMxi : Operand<iPTR> {
58   let MIOperandInfo = (ops R600_TReg32_X:$ptr, i32imm:$index);
59   let PrintMethod = "printMemOperand";
60 }
61
62 def MEMrr : Operand<iPTR> {
63   let MIOperandInfo = (ops R600_Reg32:$ptr, R600_Reg32:$index);
64 }
65
66 // Operands for non-registers
67
68 class InstFlag<string PM = "printOperand", int Default = 0>
69     : OperandWithDefaultOps <i32, (ops (i32 Default))> {
70   let PrintMethod = PM;
71 }
72
73 // src_sel for ALU src operands, see also ALU_CONST, ALU_PARAM registers
74 def SEL : OperandWithDefaultOps <i32, (ops (i32 -1))> {
75   let PrintMethod = "printSel";
76 }
77
78 def LITERAL : InstFlag<"printLiteral">;
79
80 def WRITE : InstFlag <"printWrite", 1>;
81 def OMOD : InstFlag <"printOMOD">;
82 def REL : InstFlag <"printRel">;
83 def CLAMP : InstFlag <"printClamp">;
84 def NEG : InstFlag <"printNeg">;
85 def ABS : InstFlag <"printAbs">;
86 def UEM : InstFlag <"printUpdateExecMask">;
87 def UP : InstFlag <"printUpdatePred">;
88
89 // XXX: The r600g finalizer in Mesa expects last to be one in most cases.
90 // Once we start using the packetizer in this backend we should have this
91 // default to 0.
92 def LAST : InstFlag<"printLast", 1>;
93
94 def FRAMEri : Operand<iPTR> {
95   let MIOperandInfo = (ops R600_Reg32:$ptr, i32imm:$index);
96 }
97
98 def ADDRParam : ComplexPattern<i32, 2, "SelectADDRParam", [], []>;
99 def ADDRDWord : ComplexPattern<i32, 1, "SelectADDRDWord", [], []>;
100 def ADDRVTX_READ : ComplexPattern<i32, 2, "SelectADDRVTX_READ", [], []>;
101 def ADDRGA_CONST_OFFSET : ComplexPattern<i32, 1, "SelectGlobalValueConstantOffset", [], []>;
102 def ADDRGA_VAR_OFFSET : ComplexPattern<i32, 2, "SelectGlobalValueVariableOffset", [], []>;
103 def ADDRIndirect : ComplexPattern<iPTR, 2, "SelectADDRIndirect", [], []>;
104
105 class R600ALU_Word0 {
106   field bits<32> Word0;
107
108   bits<11> src0;
109   bits<1>  src0_neg;
110   bits<1>  src0_rel;
111   bits<11> src1;
112   bits<1>  src1_rel;
113   bits<1>  src1_neg;
114   bits<3>  index_mode = 0;
115   bits<2>  pred_sel;
116   bits<1>  last;
117
118   bits<9>  src0_sel  = src0{8-0};
119   bits<2>  src0_chan = src0{10-9};
120   bits<9>  src1_sel  = src1{8-0};
121   bits<2>  src1_chan = src1{10-9};
122
123   let Word0{8-0}   = src0_sel;
124   let Word0{9}     = src0_rel;
125   let Word0{11-10} = src0_chan;
126   let Word0{12}    = src0_neg;
127   let Word0{21-13} = src1_sel;
128   let Word0{22}    = src1_rel;
129   let Word0{24-23} = src1_chan;
130   let Word0{25}    = src1_neg;
131   let Word0{28-26} = index_mode;
132   let Word0{30-29} = pred_sel;
133   let Word0{31}    = last;
134 }
135
136 class R600ALU_Word1 {
137   field bits<32> Word1;
138
139   bits<11> dst;
140   bits<3>  bank_swizzle = 0;
141   bits<1>  dst_rel;
142   bits<1>  clamp;
143
144   bits<7>  dst_sel  = dst{6-0};
145   bits<2>  dst_chan = dst{10-9};
146
147   let Word1{20-18} = bank_swizzle;
148   let Word1{27-21} = dst_sel;
149   let Word1{28}    = dst_rel;
150   let Word1{30-29} = dst_chan;
151   let Word1{31}    = clamp;
152 }
153
154 class R600ALU_Word1_OP2 <bits<11> alu_inst> : R600ALU_Word1{
155
156   bits<1>  src0_abs;
157   bits<1>  src1_abs;
158   bits<1>  update_exec_mask;
159   bits<1>  update_pred;
160   bits<1>  write;
161   bits<2>  omod;
162
163   let Word1{0}     = src0_abs;
164   let Word1{1}     = src1_abs;
165   let Word1{2}     = update_exec_mask;
166   let Word1{3}     = update_pred;
167   let Word1{4}     = write;
168   let Word1{6-5}   = omod;
169   let Word1{17-7}  = alu_inst;
170 }
171
172 class R600ALU_Word1_OP3 <bits<5> alu_inst> : R600ALU_Word1{
173
174   bits<11> src2;
175   bits<1>  src2_rel;
176   bits<1>  src2_neg;
177
178   bits<9>  src2_sel = src2{8-0};
179   bits<2>  src2_chan = src2{10-9};
180
181   let Word1{8-0}   = src2_sel;
182   let Word1{9}     = src2_rel;
183   let Word1{11-10} = src2_chan;
184   let Word1{12}    = src2_neg;
185   let Word1{17-13} = alu_inst;
186 }
187
188 class VTX_WORD0 {
189   field bits<32> Word0;
190   bits<7> SRC_GPR;
191   bits<5> VC_INST;
192   bits<2> FETCH_TYPE;
193   bits<1> FETCH_WHOLE_QUAD;
194   bits<8> BUFFER_ID;
195   bits<1> SRC_REL;
196   bits<2> SRC_SEL_X;
197   bits<6> MEGA_FETCH_COUNT;
198
199   let Word0{4-0}   = VC_INST;
200   let Word0{6-5}   = FETCH_TYPE;
201   let Word0{7}     = FETCH_WHOLE_QUAD;
202   let Word0{15-8}  = BUFFER_ID;
203   let Word0{22-16} = SRC_GPR;
204   let Word0{23}    = SRC_REL;
205   let Word0{25-24} = SRC_SEL_X;
206   let Word0{31-26} = MEGA_FETCH_COUNT;
207 }
208
209 class VTX_WORD1_GPR {
210   field bits<32> Word1;
211   bits<7> DST_GPR;
212   bits<1> DST_REL;
213   bits<3> DST_SEL_X;
214   bits<3> DST_SEL_Y;
215   bits<3> DST_SEL_Z;
216   bits<3> DST_SEL_W;
217   bits<1> USE_CONST_FIELDS;
218   bits<6> DATA_FORMAT;
219   bits<2> NUM_FORMAT_ALL;
220   bits<1> FORMAT_COMP_ALL;
221   bits<1> SRF_MODE_ALL;
222
223   let Word1{6-0} = DST_GPR;
224   let Word1{7}    = DST_REL;
225   let Word1{8}    = 0; // Reserved
226   let Word1{11-9} = DST_SEL_X;
227   let Word1{14-12} = DST_SEL_Y;
228   let Word1{17-15} = DST_SEL_Z;
229   let Word1{20-18} = DST_SEL_W;
230   let Word1{21}    = USE_CONST_FIELDS;
231   let Word1{27-22} = DATA_FORMAT;
232   let Word1{29-28} = NUM_FORMAT_ALL;
233   let Word1{30}    = FORMAT_COMP_ALL;
234   let Word1{31}    = SRF_MODE_ALL;
235 }
236
237 class TEX_WORD0 {
238   field bits<32> Word0;
239
240   bits<5> TEX_INST;
241   bits<2> INST_MOD;
242   bits<1> FETCH_WHOLE_QUAD;
243   bits<8> RESOURCE_ID;
244   bits<7> SRC_GPR;
245   bits<1> SRC_REL;
246   bits<1> ALT_CONST;
247   bits<2> RESOURCE_INDEX_MODE;
248   bits<2> SAMPLER_INDEX_MODE;
249
250   let Word0{4-0} = TEX_INST;
251   let Word0{6-5} = INST_MOD;
252   let Word0{7} = FETCH_WHOLE_QUAD;
253   let Word0{15-8} = RESOURCE_ID;
254   let Word0{22-16} = SRC_GPR;
255   let Word0{23} = SRC_REL;
256   let Word0{24} = ALT_CONST;
257   let Word0{26-25} = RESOURCE_INDEX_MODE;
258   let Word0{28-27} = SAMPLER_INDEX_MODE;
259 }
260
261 class TEX_WORD1 {
262   field bits<32> Word1;
263
264   bits<7> DST_GPR;
265   bits<1> DST_REL;
266   bits<3> DST_SEL_X;
267   bits<3> DST_SEL_Y;
268   bits<3> DST_SEL_Z;
269   bits<3> DST_SEL_W;
270   bits<7> LOD_BIAS;
271   bits<1> COORD_TYPE_X;
272   bits<1> COORD_TYPE_Y;
273   bits<1> COORD_TYPE_Z;
274   bits<1> COORD_TYPE_W;
275
276   let Word1{6-0} = DST_GPR;
277   let Word1{7} = DST_REL;
278   let Word1{11-9} = DST_SEL_X;
279   let Word1{14-12} = DST_SEL_Y;
280   let Word1{17-15} = DST_SEL_Z;
281   let Word1{20-18} = DST_SEL_W;
282   let Word1{27-21} = LOD_BIAS;
283   let Word1{28} = COORD_TYPE_X;
284   let Word1{29} = COORD_TYPE_Y;
285   let Word1{30} = COORD_TYPE_Z;
286   let Word1{31} = COORD_TYPE_W;
287 }
288
289 class TEX_WORD2 {
290   field bits<32> Word2;
291
292   bits<5> OFFSET_X;
293   bits<5> OFFSET_Y;
294   bits<5> OFFSET_Z;
295   bits<5> SAMPLER_ID;
296   bits<3> SRC_SEL_X;
297   bits<3> SRC_SEL_Y;
298   bits<3> SRC_SEL_Z;
299   bits<3> SRC_SEL_W;
300
301   let Word2{4-0} = OFFSET_X;
302   let Word2{9-5} = OFFSET_Y;
303   let Word2{14-10} = OFFSET_Z;
304   let Word2{19-15} = SAMPLER_ID;
305   let Word2{22-20} = SRC_SEL_X;
306   let Word2{25-23} = SRC_SEL_Y;
307   let Word2{28-26} = SRC_SEL_Z;
308   let Word2{31-29} = SRC_SEL_W;
309 }
310
311 /*
312 XXX: R600 subtarget uses a slightly different encoding than the other
313 subtargets.  We currently handle this in R600MCCodeEmitter, but we may
314 want to use these instruction classes in the future.
315
316 class R600ALU_Word1_OP2_r600 : R600ALU_Word1_OP2 {
317
318   bits<1>  fog_merge;
319   bits<10> alu_inst;
320
321   let Inst{37}    = fog_merge;
322   let Inst{39-38} = omod;
323   let Inst{49-40} = alu_inst;
324 }
325
326 class R600ALU_Word1_OP2_r700 : R600ALU_Word1_OP2 {
327
328   bits<11> alu_inst;
329
330   let Inst{38-37} = omod;
331   let Inst{49-39} = alu_inst;
332 }
333 */
334
335 def R600_Pred : PredicateOperand<i32, (ops R600_Predicate),
336                                      (ops PRED_SEL_OFF)>;
337
338
339 let mayLoad = 0, mayStore = 0, hasSideEffects = 0 in {
340
341 // Class for instructions with only one source register.
342 // If you add new ins to this instruction, make sure they are listed before
343 // $literal, because the backend currently assumes that the last operand is
344 // a literal.  Also be sure to update the enum R600Op1OperandIndex::ROI in
345 // R600Defines.h, R600InstrInfo::buildDefaultInstruction(),
346 // and R600InstrInfo::getOperandIdx().
347 class R600_1OP <bits<11> inst, string opName, list<dag> pattern,
348                 InstrItinClass itin = AnyALU> :
349     InstR600 <0,
350               (outs R600_Reg32:$dst),
351               (ins WRITE:$write, OMOD:$omod, REL:$dst_rel, CLAMP:$clamp,
352                    R600_Reg32:$src0, NEG:$src0_neg, REL:$src0_rel, ABS:$src0_abs, SEL:$src0_sel,
353                    LAST:$last, R600_Pred:$pred_sel, LITERAL:$literal),
354               !strconcat("  ", opName,
355                    "$clamp $dst$write$dst_rel$omod, "
356                    "$src0_neg$src0_abs$src0$src0_abs$src0_rel, "
357                    "$literal $pred_sel$last"),
358               pattern,
359               itin>,
360     R600ALU_Word0,
361     R600ALU_Word1_OP2 <inst> {
362
363   let src1 = 0;
364   let src1_rel = 0;
365   let src1_neg = 0;
366   let src1_abs = 0;
367   let update_exec_mask = 0;
368   let update_pred = 0;
369   let HasNativeOperands = 1;
370   let Op1 = 1;
371   let DisableEncoding = "$literal";
372
373   let Inst{31-0}  = Word0;
374   let Inst{63-32} = Word1;
375 }
376
377 class R600_1OP_Helper <bits<11> inst, string opName, SDPatternOperator node,
378                     InstrItinClass itin = AnyALU> :
379     R600_1OP <inst, opName,
380               [(set R600_Reg32:$dst, (node R600_Reg32:$src0))]
381 >;
382
383 // If you add our change the operands for R600_2OP instructions, you must
384 // also update the R600Op2OperandIndex::ROI enum in R600Defines.h,
385 // R600InstrInfo::buildDefaultInstruction(), and R600InstrInfo::getOperandIdx().
386 class R600_2OP <bits<11> inst, string opName, list<dag> pattern,
387                 InstrItinClass itin = AnyALU> :
388   InstR600 <inst,
389           (outs R600_Reg32:$dst),
390           (ins UEM:$update_exec_mask, UP:$update_pred, WRITE:$write,
391                OMOD:$omod, REL:$dst_rel, CLAMP:$clamp,
392                R600_Reg32:$src0, NEG:$src0_neg, REL:$src0_rel, ABS:$src0_abs, SEL:$src0_sel,
393                R600_Reg32:$src1, NEG:$src1_neg, REL:$src1_rel, ABS:$src1_abs, SEL:$src1_sel,
394                LAST:$last, R600_Pred:$pred_sel, LITERAL:$literal),
395           !strconcat("  ", opName,
396                 "$clamp $update_exec_mask$update_pred$dst$write$dst_rel$omod, "
397                 "$src0_neg$src0_abs$src0$src0_abs$src0_rel, "
398                 "$src1_neg$src1_abs$src1$src1_abs$src1_rel, "
399                 "$literal $pred_sel$last"),
400           pattern,
401           itin>,
402     R600ALU_Word0,
403     R600ALU_Word1_OP2 <inst> {
404
405   let HasNativeOperands = 1;
406   let Op2 = 1;
407   let DisableEncoding = "$literal";
408
409   let Inst{31-0}  = Word0;
410   let Inst{63-32} = Word1;
411 }
412
413 class R600_2OP_Helper <bits<11> inst, string opName, SDPatternOperator node,
414                        InstrItinClass itim = AnyALU> :
415     R600_2OP <inst, opName,
416               [(set R600_Reg32:$dst, (node R600_Reg32:$src0,
417                                            R600_Reg32:$src1))]
418 >;
419
420 // If you add our change the operands for R600_3OP instructions, you must
421 // also update the R600Op3OperandIndex::ROI enum in R600Defines.h,
422 // R600InstrInfo::buildDefaultInstruction(), and
423 // R600InstrInfo::getOperandIdx().
424 class R600_3OP <bits<5> inst, string opName, list<dag> pattern,
425                 InstrItinClass itin = AnyALU> :
426   InstR600 <0,
427           (outs R600_Reg32:$dst),
428           (ins REL:$dst_rel, CLAMP:$clamp,
429                R600_Reg32:$src0, NEG:$src0_neg, REL:$src0_rel, SEL:$src0_sel,
430                R600_Reg32:$src1, NEG:$src1_neg, REL:$src1_rel, SEL:$src1_sel,
431                R600_Reg32:$src2, NEG:$src2_neg, REL:$src2_rel, SEL:$src2_sel,
432                LAST:$last, R600_Pred:$pred_sel, LITERAL:$literal),
433           !strconcat("  ", opName, "$clamp $dst$dst_rel, "
434                              "$src0_neg$src0$src0_rel, "
435                              "$src1_neg$src1$src1_rel, "
436                              "$src2_neg$src2$src2_rel, "
437                              "$literal $pred_sel$last"),
438           pattern,
439           itin>,
440     R600ALU_Word0,
441     R600ALU_Word1_OP3<inst>{
442
443   let HasNativeOperands = 1;
444   let DisableEncoding = "$literal";
445   let Op3 = 1;
446
447   let Inst{31-0}  = Word0;
448   let Inst{63-32} = Word1;
449 }
450
451 class R600_REDUCTION <bits<11> inst, dag ins, string asm, list<dag> pattern,
452                       InstrItinClass itin = VecALU> :
453   InstR600 <inst,
454           (outs R600_Reg32:$dst),
455           ins,
456           asm,
457           pattern,
458           itin>;
459
460 class R600_TEX <bits<11> inst, string opName, list<dag> pattern,
461                 InstrItinClass itin = AnyALU> :
462   InstR600 <inst,
463           (outs R600_Reg128:$DST_GPR),
464           (ins R600_Reg128:$SRC_GPR, i32imm:$RESOURCE_ID, i32imm:$SAMPLER_ID, i32imm:$textureTarget),
465           !strconcat(opName, "$DST_GPR, $SRC_GPR, $RESOURCE_ID, $SAMPLER_ID, $textureTarget"),
466           pattern,
467           itin>, TEX_WORD0, TEX_WORD1, TEX_WORD2 {
468     let Inst{31-0} = Word0;
469     let Inst{63-32} = Word1;
470
471     let TEX_INST = inst{4-0};
472     let SRC_REL = 0;
473     let DST_REL = 0;
474     let DST_SEL_X = 0;
475     let DST_SEL_Y = 1;
476     let DST_SEL_Z = 2;
477     let DST_SEL_W = 3;
478     let LOD_BIAS = 0;
479
480     let INST_MOD = 0;
481     let FETCH_WHOLE_QUAD = 0;
482     let ALT_CONST = 0;
483     let SAMPLER_INDEX_MODE = 0;
484
485     let COORD_TYPE_X = 0;
486     let COORD_TYPE_Y = 0;
487     let COORD_TYPE_Z = 0;
488     let COORD_TYPE_W = 0;
489   }
490
491 } // End mayLoad = 1, mayStore = 0, hasSideEffects = 0
492
493 def TEX_SHADOW : PatLeaf<
494   (imm),
495   [{uint32_t TType = (uint32_t)N->getZExtValue();
496     return (TType >= 6 && TType <= 8) || (TType >= 11 && TType <= 13);
497   }]
498 >;
499
500 def TEX_RECT : PatLeaf<
501   (imm),
502   [{uint32_t TType = (uint32_t)N->getZExtValue();
503     return TType == 5;
504   }]
505 >;
506
507 def TEX_ARRAY : PatLeaf<
508   (imm),
509   [{uint32_t TType = (uint32_t)N->getZExtValue();
510     return TType == 9 || TType == 10 || TType == 15 || TType == 16;
511   }]
512 >;
513
514 def TEX_SHADOW_ARRAY : PatLeaf<
515   (imm),
516   [{uint32_t TType = (uint32_t)N->getZExtValue();
517     return TType == 11 || TType == 12 || TType == 17;
518   }]
519 >;
520
521 class EG_CF_RAT <bits <8> cf_inst, bits <6> rat_inst, bits<4> rat_id, dag outs,
522                  dag ins, string asm, list<dag> pattern> :
523     InstR600ISA <outs, ins, asm, pattern> {
524   bits<7>  RW_GPR;
525   bits<7>  INDEX_GPR;
526
527   bits<2>  RIM;
528   bits<2>  TYPE;
529   bits<1>  RW_REL;
530   bits<2>  ELEM_SIZE;
531
532   bits<12> ARRAY_SIZE;
533   bits<4>  COMP_MASK;
534   bits<4>  BURST_COUNT;
535   bits<1>  VPM;
536   bits<1>  eop;
537   bits<1>  MARK;
538   bits<1>  BARRIER;
539
540   // CF_ALLOC_EXPORT_WORD0_RAT
541   let Inst{3-0}   = rat_id;
542   let Inst{9-4}   = rat_inst;
543   let Inst{10}    = 0; // Reserved
544   let Inst{12-11} = RIM;
545   let Inst{14-13} = TYPE;
546   let Inst{21-15} = RW_GPR;
547   let Inst{22}    = RW_REL;
548   let Inst{29-23} = INDEX_GPR;
549   let Inst{31-30} = ELEM_SIZE;
550
551   // CF_ALLOC_EXPORT_WORD1_BUF
552   let Inst{43-32} = ARRAY_SIZE;
553   let Inst{47-44} = COMP_MASK;
554   let Inst{51-48} = BURST_COUNT;
555   let Inst{52}    = VPM;
556   let Inst{53}    = eop;
557   let Inst{61-54} = cf_inst;
558   let Inst{62}    = MARK;
559   let Inst{63}    = BARRIER;
560 }
561
562 class LoadParamFrag <PatFrag load_type> : PatFrag <
563   (ops node:$ptr), (load_type node:$ptr),
564   [{ return isParamLoad(dyn_cast<LoadSDNode>(N)); }]
565 >;
566
567 def load_param : LoadParamFrag<load>;
568 def load_param_zexti8 : LoadParamFrag<zextloadi8>;
569 def load_param_zexti16 : LoadParamFrag<zextloadi16>;
570
571 def isR600 : Predicate<"Subtarget.device()"
572                             "->getGeneration() == AMDGPUDeviceInfo::HD4XXX">;
573 def isR700 : Predicate<"Subtarget.device()"
574                             "->getGeneration() == AMDGPUDeviceInfo::HD4XXX &&"
575                             "Subtarget.device()->getDeviceFlag()"
576                             ">= OCL_DEVICE_RV710">;
577 def isEG : Predicate<
578   "Subtarget.device()->getGeneration() >= AMDGPUDeviceInfo::HD5XXX && "
579   "Subtarget.device()->getGeneration() < AMDGPUDeviceInfo::HD7XXX && "
580   "Subtarget.device()->getDeviceFlag() != OCL_DEVICE_CAYMAN">;
581
582 def isCayman : Predicate<"Subtarget.device()"
583                             "->getDeviceFlag() == OCL_DEVICE_CAYMAN">;
584 def isEGorCayman : Predicate<"Subtarget.device()"
585                             "->getGeneration() == AMDGPUDeviceInfo::HD5XXX"
586                             "|| Subtarget.device()->getGeneration() =="
587                             "AMDGPUDeviceInfo::HD6XXX">;
588
589 def isR600toCayman : Predicate<
590                      "Subtarget.device()->getGeneration() <= AMDGPUDeviceInfo::HD6XXX">;
591
592 //===----------------------------------------------------------------------===//
593 // R600 SDNodes
594 //===----------------------------------------------------------------------===//
595
596 def INTERP_PAIR_XY :  AMDGPUShaderInst <
597   (outs R600_TReg32_X:$dst0, R600_TReg32_Y:$dst1),
598   (ins i32imm:$src0, R600_Reg32:$src1, R600_Reg32:$src2),
599   "INTERP_PAIR_XY $src0 $src1 $src2 : $dst0 dst1",
600   []>;
601
602 def INTERP_PAIR_ZW :  AMDGPUShaderInst <
603   (outs R600_TReg32_Z:$dst0, R600_TReg32_W:$dst1),
604   (ins i32imm:$src0, R600_Reg32:$src1, R600_Reg32:$src2),
605   "INTERP_PAIR_ZW $src0 $src1 $src2 : $dst0 dst1",
606   []>;
607
608 def CONST_ADDRESS: SDNode<"AMDGPUISD::CONST_ADDRESS",
609   SDTypeProfile<1, -1, [SDTCisInt<0>, SDTCisPtrTy<1>]>,
610   [SDNPVariadic]
611 >;
612
613 //===----------------------------------------------------------------------===//
614 // Interpolation Instructions
615 //===----------------------------------------------------------------------===//
616
617 def INTERP_VEC_LOAD :  AMDGPUShaderInst <
618   (outs R600_Reg128:$dst),
619   (ins i32imm:$src0),
620   "INTERP_LOAD $src0 : $dst",
621   []>;
622
623 def INTERP_XY : R600_2OP <0xD6, "INTERP_XY", []> {
624   let bank_swizzle = 5;
625 }
626
627 def INTERP_ZW : R600_2OP <0xD7, "INTERP_ZW", []> {
628   let bank_swizzle = 5;
629 }
630
631 def INTERP_LOAD_P0 : R600_1OP <0xE0, "INTERP_LOAD_P0", []>;
632
633 //===----------------------------------------------------------------------===//
634 // Export Instructions
635 //===----------------------------------------------------------------------===//
636
637 def ExportType : SDTypeProfile<0, 7, [SDTCisFP<0>, SDTCisInt<1>]>;
638
639 def EXPORT: SDNode<"AMDGPUISD::EXPORT", ExportType,
640   [SDNPHasChain, SDNPSideEffect]>;
641
642 class ExportWord0 {
643   field bits<32> Word0;
644
645   bits<13> arraybase;
646   bits<2> type;
647   bits<7> gpr;
648   bits<2> elem_size;
649
650   let Word0{12-0} = arraybase;
651   let Word0{14-13} = type;
652   let Word0{21-15} = gpr;
653   let Word0{22} = 0; // RW_REL
654   let Word0{29-23} = 0; // INDEX_GPR
655   let Word0{31-30} = elem_size;
656 }
657
658 class ExportSwzWord1 {
659   field bits<32> Word1;
660
661   bits<3> sw_x;
662   bits<3> sw_y;
663   bits<3> sw_z;
664   bits<3> sw_w;
665   bits<1> eop;
666   bits<8> inst;
667
668   let Word1{2-0} = sw_x;
669   let Word1{5-3} = sw_y;
670   let Word1{8-6} = sw_z;
671   let Word1{11-9} = sw_w;
672 }
673
674 class ExportBufWord1 {
675   field bits<32> Word1;
676
677   bits<12> arraySize;
678   bits<4> compMask;
679   bits<1> eop;
680   bits<8> inst;
681
682   let Word1{11-0} = arraySize;
683   let Word1{15-12} = compMask;
684 }
685
686 multiclass ExportPattern<Instruction ExportInst, bits<8> cf_inst> {
687   def : Pat<(int_R600_store_pixel_depth R600_Reg32:$reg),
688     (ExportInst
689         (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), R600_Reg32:$reg, sub0),
690         0, 61, 0, 7, 7, 7, cf_inst, 0)
691   >;
692
693   def : Pat<(int_R600_store_pixel_stencil R600_Reg32:$reg),
694     (ExportInst
695         (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), R600_Reg32:$reg, sub0),
696         0, 61, 7, 0, 7, 7, cf_inst, 0)
697   >;
698
699   def : Pat<(int_R600_store_dummy (i32 imm:$type)),
700     (ExportInst
701         (v4f32 (IMPLICIT_DEF)), imm:$type, 0, 7, 7, 7, 7, cf_inst, 0)
702   >;
703
704   def : Pat<(int_R600_store_dummy 1),
705     (ExportInst
706         (v4f32 (IMPLICIT_DEF)), 1, 60, 7, 7, 7, 7, cf_inst, 0)
707   >;
708
709   def : Pat<(EXPORT (v4f32 R600_Reg128:$src), (i32 imm:$base), (i32 imm:$type),
710     (i32 imm:$swz_x), (i32 imm:$swz_y), (i32 imm:$swz_z), (i32 imm:$swz_w)),
711         (ExportInst R600_Reg128:$src, imm:$type, imm:$base,
712         imm:$swz_x, imm:$swz_y, imm:$swz_z, imm:$swz_w, cf_inst, 0)
713   >;
714
715 }
716
717 multiclass SteamOutputExportPattern<Instruction ExportInst,
718     bits<8> buf0inst, bits<8> buf1inst, bits<8> buf2inst, bits<8> buf3inst> {
719 // Stream0
720   def : Pat<(int_R600_store_stream_output (v4f32 R600_Reg128:$src),
721       (i32 imm:$arraybase), (i32 0), (i32 imm:$mask)),
722       (ExportInst R600_Reg128:$src, 0, imm:$arraybase,
723       4095, imm:$mask, buf0inst, 0)>;
724 // Stream1
725   def : Pat<(int_R600_store_stream_output (v4f32 R600_Reg128:$src),
726       (i32 imm:$arraybase), (i32 1), (i32 imm:$mask)),
727       (ExportInst R600_Reg128:$src, 0, imm:$arraybase,
728       4095, imm:$mask, buf1inst, 0)>;
729 // Stream2
730   def : Pat<(int_R600_store_stream_output (v4f32 R600_Reg128:$src),
731       (i32 imm:$arraybase), (i32 2), (i32 imm:$mask)),
732       (ExportInst R600_Reg128:$src, 0, imm:$arraybase,
733       4095, imm:$mask, buf2inst, 0)>;
734 // Stream3
735   def : Pat<(int_R600_store_stream_output (v4f32 R600_Reg128:$src),
736       (i32 imm:$arraybase), (i32 3), (i32 imm:$mask)),
737       (ExportInst R600_Reg128:$src, 0, imm:$arraybase,
738       4095, imm:$mask, buf3inst, 0)>;
739 }
740
741 // Export Instructions should not be duplicated by TailDuplication pass
742 // (which assumes that duplicable instruction are affected by exec mask)
743 let usesCustomInserter = 1, isNotDuplicable = 1 in {
744
745 class ExportSwzInst : InstR600ISA<(
746     outs),
747     (ins R600_Reg128:$gpr, i32imm:$type, i32imm:$arraybase,
748     i32imm:$sw_x, i32imm:$sw_y, i32imm:$sw_z, i32imm:$sw_w, i32imm:$inst,
749     i32imm:$eop),
750     !strconcat("EXPORT", " $gpr"),
751     []>, ExportWord0, ExportSwzWord1 {
752   let elem_size = 3;
753   let Inst{31-0} = Word0;
754   let Inst{63-32} = Word1;
755 }
756
757 } // End usesCustomInserter = 1
758
759 class ExportBufInst : InstR600ISA<(
760     outs),
761     (ins R600_Reg128:$gpr, i32imm:$type, i32imm:$arraybase,
762     i32imm:$arraySize, i32imm:$compMask, i32imm:$inst, i32imm:$eop),
763     !strconcat("EXPORT", " $gpr"),
764     []>, ExportWord0, ExportBufWord1 {
765   let elem_size = 0;
766   let Inst{31-0} = Word0;
767   let Inst{63-32} = Word1;
768 }
769
770 //===----------------------------------------------------------------------===//
771 // Control Flow Instructions
772 //===----------------------------------------------------------------------===//
773
774 class CF_ALU_WORD0 {
775   field bits<32> Word0;
776
777   bits<22> ADDR;
778   bits<4> KCACHE_BANK0;
779   bits<4> KCACHE_BANK1;
780   bits<2> KCACHE_MODE0;
781
782   let Word0{21-0} = ADDR;
783   let Word0{25-22} = KCACHE_BANK0;
784   let Word0{29-26} = KCACHE_BANK1;
785   let Word0{31-30} = KCACHE_MODE0;
786 }
787
788 class CF_ALU_WORD1 {
789   field bits<32> Word1;
790
791   bits<2> KCACHE_MODE1;
792   bits<8> KCACHE_ADDR0;
793   bits<8> KCACHE_ADDR1;
794   bits<7> COUNT;
795   bits<1> ALT_CONST;
796   bits<4> CF_INST;
797   bits<1> WHOLE_QUAD_MODE;
798   bits<1> BARRIER;
799
800   let Word1{1-0} = KCACHE_MODE1;
801   let Word1{9-2} = KCACHE_ADDR0;
802   let Word1{17-10} = KCACHE_ADDR1;
803   let Word1{24-18} = COUNT;
804   let Word1{25} = ALT_CONST;
805   let Word1{29-26} = CF_INST;
806   let Word1{30} = WHOLE_QUAD_MODE;
807   let Word1{31} = BARRIER;
808 }
809
810 class ALU_CLAUSE<bits<4> inst, string OpName> : AMDGPUInst <(outs),
811 (ins i32imm:$ADDR, i32imm:$KCACHE_BANK0, i32imm:$KCACHE_BANK1, i32imm:$KCACHE_MODE0, i32imm:$KCACHE_MODE1,
812 i32imm:$KCACHE_ADDR0, i32imm:$KCACHE_ADDR1, i32imm:$COUNT),
813 !strconcat(OpName, " $COUNT, @$ADDR, "
814 "KC0[CB$KCACHE_BANK0:$KCACHE_ADDR0-$KCACHE_ADDR0+32]"
815 ", KC1[CB$KCACHE_BANK1:$KCACHE_ADDR1-$KCACHE_ADDR1+32]"),
816 [] >, CF_ALU_WORD0, CF_ALU_WORD1 {
817   field bits<64> Inst;
818
819   let CF_INST = inst;
820   let ALT_CONST = 0;
821   let WHOLE_QUAD_MODE = 0;
822   let BARRIER = 1;
823
824   let Inst{31-0} = Word0;
825   let Inst{63-32} = Word1;
826 }
827
828 class CF_WORD0_R600 {
829   field bits<32> Word0;
830
831   bits<32> ADDR;
832
833   let Word0 = ADDR;
834 }
835
836 class CF_WORD1_R600 {
837   field bits<32> Word1;
838
839   bits<3> POP_COUNT;
840   bits<5> CF_CONST;
841   bits<2> COND;
842   bits<3> COUNT;
843   bits<6> CALL_COUNT;
844   bits<1> COUNT_3;
845   bits<1> END_OF_PROGRAM;
846   bits<1> VALID_PIXEL_MODE;
847   bits<7> CF_INST;
848   bits<1> WHOLE_QUAD_MODE;
849   bits<1> BARRIER;
850
851   let Word1{2-0} = POP_COUNT;
852   let Word1{7-3} = CF_CONST;
853   let Word1{9-8} = COND;
854   let Word1{12-10} = COUNT;
855   let Word1{18-13} = CALL_COUNT;
856   let Word1{19} = COUNT_3;
857   let Word1{21} = END_OF_PROGRAM;
858   let Word1{22} = VALID_PIXEL_MODE;
859   let Word1{29-23} = CF_INST;
860   let Word1{30} = WHOLE_QUAD_MODE;
861   let Word1{31} = BARRIER;
862 }
863
864 class CF_CLAUSE_R600 <bits<7> inst, dag ins, string AsmPrint> : AMDGPUInst <(outs),
865 ins, AsmPrint, [] >, CF_WORD0_R600, CF_WORD1_R600 {
866   field bits<64> Inst;
867
868   let CF_INST = inst;
869   let BARRIER = 1;
870   let CF_CONST = 0;
871   let VALID_PIXEL_MODE = 0;
872   let COND = 0;
873   let CALL_COUNT = 0;
874   let COUNT_3 = 0;
875   let END_OF_PROGRAM = 0;
876   let WHOLE_QUAD_MODE = 0;
877
878   let Inst{31-0} = Word0;
879   let Inst{63-32} = Word1;
880 }
881
882 class CF_WORD0_EG {
883   field bits<32> Word0;
884
885   bits<24> ADDR;
886   bits<3> JUMPTABLE_SEL;
887
888   let Word0{23-0} = ADDR;
889   let Word0{26-24} = JUMPTABLE_SEL;
890 }
891
892 class CF_WORD1_EG {
893   field bits<32> Word1;
894
895   bits<3> POP_COUNT;
896   bits<5> CF_CONST;
897   bits<2> COND;
898   bits<6> COUNT;
899   bits<1> VALID_PIXEL_MODE;
900   bits<8> CF_INST;
901   bits<1> BARRIER;
902
903   let Word1{2-0} = POP_COUNT;
904   let Word1{7-3} = CF_CONST;
905   let Word1{9-8} = COND;
906   let Word1{15-10} = COUNT;
907   let Word1{20} = VALID_PIXEL_MODE;
908   let Word1{29-22} = CF_INST;
909   let Word1{31} = BARRIER;
910 }
911
912 class CF_CLAUSE_EG <bits<8> inst, dag ins, string AsmPrint> : AMDGPUInst <(outs),
913 ins, AsmPrint, [] >, CF_WORD0_EG, CF_WORD1_EG {
914   field bits<64> Inst;
915
916   let CF_INST = inst;
917   let BARRIER = 1;
918   let JUMPTABLE_SEL = 0;
919   let CF_CONST = 0;
920   let VALID_PIXEL_MODE = 0;
921   let COND = 0;
922
923   let Inst{31-0} = Word0;
924   let Inst{63-32} = Word1;
925 }
926
927 def CF_ALU : ALU_CLAUSE<8, "ALU">;
928 def CF_ALU_PUSH_BEFORE : ALU_CLAUSE<9, "ALU_PUSH_BEFORE">;
929
930 def STACK_SIZE : AMDGPUInst <(outs),
931 (ins i32imm:$num), "nstack $num", [] > {
932   field bits<8> Inst;
933   bits<8> num;
934   let Inst = num;
935 }
936
937 let Predicates = [isR600toCayman] in {
938
939 //===----------------------------------------------------------------------===//
940 // Common Instructions R600, R700, Evergreen, Cayman
941 //===----------------------------------------------------------------------===//
942
943 def ADD : R600_2OP_Helper <0x0, "ADD", fadd>;
944 // Non-IEEE MUL: 0 * anything = 0
945 def MUL : R600_2OP_Helper <0x1, "MUL NON-IEEE", int_AMDGPU_mul>;
946 def MUL_IEEE : R600_2OP_Helper <0x2, "MUL_IEEE", fmul>;
947 def MAX : R600_2OP_Helper <0x3, "MAX", AMDGPUfmax>;
948 def MIN : R600_2OP_Helper <0x4, "MIN", AMDGPUfmin>;
949
950 // For the SET* instructions there is a naming conflict in TargetSelectionDAG.td,
951 // so some of the instruction names don't match the asm string.
952 // XXX: Use the defs in TargetSelectionDAG.td instead of intrinsics.
953 def SETE : R600_2OP <
954   0x08, "SETE",
955   [(set R600_Reg32:$dst,
956    (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, FP_ONE, FP_ZERO,
957              COND_EQ))]
958 >;
959
960 def SGT : R600_2OP <
961   0x09, "SETGT",
962   [(set R600_Reg32:$dst,
963    (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, FP_ONE, FP_ZERO,
964               COND_GT))]
965 >;
966
967 def SGE : R600_2OP <
968   0xA, "SETGE",
969   [(set R600_Reg32:$dst,
970    (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, FP_ONE, FP_ZERO,
971               COND_GE))]
972 >;
973
974 def SNE : R600_2OP <
975   0xB, "SETNE",
976   [(set R600_Reg32:$dst,
977    (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, FP_ONE, FP_ZERO,
978     COND_NE))]
979 >;
980
981 def SETE_DX10 : R600_2OP <
982   0xC, "SETE_DX10",
983   [(set R600_Reg32:$dst,
984    (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, (i32 -1), (i32 0),
985     COND_EQ))]
986 >;
987
988 def SETGT_DX10 : R600_2OP <
989   0xD, "SETGT_DX10",
990   [(set R600_Reg32:$dst,
991    (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, (i32 -1), (i32 0),
992     COND_GT))]
993 >;
994
995 def SETGE_DX10 : R600_2OP <
996   0xE, "SETGE_DX10",
997   [(set R600_Reg32:$dst,
998    (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, (i32 -1), (i32 0),
999     COND_GE))]
1000 >;
1001
1002 def SETNE_DX10 : R600_2OP <
1003   0xF, "SETNE_DX10",
1004   [(set R600_Reg32:$dst,
1005     (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, (i32 -1), (i32 0),
1006      COND_NE))]
1007 >;
1008
1009 def FRACT : R600_1OP_Helper <0x10, "FRACT", AMDGPUfract>;
1010 def TRUNC : R600_1OP_Helper <0x11, "TRUNC", int_AMDGPU_trunc>;
1011 def CEIL : R600_1OP_Helper <0x12, "CEIL", fceil>;
1012 def RNDNE : R600_1OP_Helper <0x13, "RNDNE", frint>;
1013 def FLOOR : R600_1OP_Helper <0x14, "FLOOR", ffloor>;
1014
1015 def MOV : R600_1OP <0x19, "MOV", []>;
1016
1017 let isPseudo = 1, isCodeGenOnly = 1, usesCustomInserter = 1 in {
1018
1019 class MOV_IMM <ValueType vt, Operand immType> : AMDGPUInst <
1020   (outs R600_Reg32:$dst),
1021   (ins immType:$imm),
1022   "",
1023   []
1024 >;
1025
1026 } // end let isPseudo = 1, isCodeGenOnly = 1, usesCustomInserter = 1
1027
1028 def MOV_IMM_I32 : MOV_IMM<i32, i32imm>;
1029 def : Pat <
1030   (imm:$val),
1031   (MOV_IMM_I32 imm:$val)
1032 >;
1033
1034 def MOV_IMM_F32 : MOV_IMM<f32, f32imm>;
1035 def : Pat <
1036   (fpimm:$val),
1037   (MOV_IMM_F32  fpimm:$val)
1038 >;
1039
1040 def PRED_SETE : R600_2OP <0x20, "PRED_SETE", []>;
1041 def PRED_SETGT : R600_2OP <0x21, "PRED_SETGT", []>;
1042 def PRED_SETGE : R600_2OP <0x22, "PRED_SETGE", []>;
1043 def PRED_SETNE : R600_2OP <0x23, "PRED_SETNE", []>;
1044
1045 let hasSideEffects = 1 in {
1046
1047 def KILLGT : R600_2OP <0x2D, "KILLGT", []>;
1048
1049 } // end hasSideEffects
1050
1051 def AND_INT : R600_2OP_Helper <0x30, "AND_INT", and>;
1052 def OR_INT : R600_2OP_Helper <0x31, "OR_INT", or>;
1053 def XOR_INT : R600_2OP_Helper <0x32, "XOR_INT", xor>;
1054 def NOT_INT : R600_1OP_Helper <0x33, "NOT_INT", not>;
1055 def ADD_INT : R600_2OP_Helper <0x34, "ADD_INT", add>;
1056 def SUB_INT : R600_2OP_Helper <0x35, "SUB_INT", sub>;
1057 def MAX_INT : R600_2OP_Helper <0x36, "MAX_INT", AMDGPUsmax>;
1058 def MIN_INT : R600_2OP_Helper <0x37, "MIN_INT", AMDGPUsmin>;
1059 def MAX_UINT : R600_2OP_Helper <0x38, "MAX_UINT", AMDGPUumax>;
1060 def MIN_UINT : R600_2OP_Helper <0x39, "MIN_UINT", AMDGPUumin>;
1061
1062 def SETE_INT : R600_2OP <
1063   0x3A, "SETE_INT",
1064   [(set (i32 R600_Reg32:$dst),
1065    (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETEQ))]
1066 >;
1067
1068 def SETGT_INT : R600_2OP <
1069   0x3B, "SETGT_INT",
1070   [(set (i32 R600_Reg32:$dst),
1071    (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETGT))]
1072 >;
1073
1074 def SETGE_INT : R600_2OP <
1075   0x3C, "SETGE_INT",
1076   [(set (i32 R600_Reg32:$dst),
1077    (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETGE))]
1078 >;
1079
1080 def SETNE_INT : R600_2OP <
1081   0x3D, "SETNE_INT",
1082   [(set (i32 R600_Reg32:$dst),
1083    (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETNE))]
1084 >;
1085
1086 def SETGT_UINT : R600_2OP <
1087   0x3E, "SETGT_UINT",
1088   [(set (i32 R600_Reg32:$dst),
1089    (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETUGT))]
1090 >;
1091
1092 def SETGE_UINT : R600_2OP <
1093   0x3F, "SETGE_UINT",
1094   [(set (i32 R600_Reg32:$dst),
1095     (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETUGE))]
1096 >;
1097
1098 def PRED_SETE_INT : R600_2OP <0x42, "PRED_SETE_INT", []>;
1099 def PRED_SETGT_INT : R600_2OP <0x43, "PRED_SETGE_INT", []>;
1100 def PRED_SETGE_INT : R600_2OP <0x44, "PRED_SETGE_INT", []>;
1101 def PRED_SETNE_INT : R600_2OP <0x45, "PRED_SETNE_INT", []>;
1102
1103 def CNDE_INT : R600_3OP <
1104   0x1C, "CNDE_INT",
1105   [(set (i32 R600_Reg32:$dst),
1106    (selectcc (i32 R600_Reg32:$src0), 0,
1107        (i32 R600_Reg32:$src1), (i32 R600_Reg32:$src2),
1108        COND_EQ))]
1109 >;
1110
1111 def CNDGE_INT : R600_3OP <
1112   0x1E, "CNDGE_INT",
1113   [(set (i32 R600_Reg32:$dst),
1114    (selectcc (i32 R600_Reg32:$src0), 0,
1115        (i32 R600_Reg32:$src1), (i32 R600_Reg32:$src2),
1116        COND_GE))]
1117 >;
1118
1119 def CNDGT_INT : R600_3OP <
1120   0x1D, "CNDGT_INT",
1121   [(set (i32 R600_Reg32:$dst),
1122    (selectcc (i32 R600_Reg32:$src0), 0,
1123        (i32 R600_Reg32:$src1), (i32 R600_Reg32:$src2),
1124        COND_GT))]
1125 >;
1126
1127 //===----------------------------------------------------------------------===//
1128 // Texture instructions
1129 //===----------------------------------------------------------------------===//
1130
1131 def TEX_LD : R600_TEX <
1132   0x03, "TEX_LD",
1133   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_txf R600_Reg128:$SRC_GPR,
1134       imm:$OFFSET_X, imm:$OFFSET_Y, imm:$OFFSET_Z, imm:$RESOURCE_ID,
1135       imm:$SAMPLER_ID, imm:$textureTarget))]
1136 > {
1137 let AsmString = "TEX_LD $DST_GPR, $SRC_GPR, $OFFSET_X, $OFFSET_Y, $OFFSET_Z,"
1138     "$RESOURCE_ID, $SAMPLER_ID, $textureTarget";
1139 let InOperandList = (ins R600_Reg128:$SRC_GPR, i32imm:$OFFSET_X,
1140     i32imm:$OFFSET_Y, i32imm:$OFFSET_Z, i32imm:$RESOURCE_ID, i32imm:$SAMPLER_ID,
1141     i32imm:$textureTarget);
1142 }
1143
1144 def TEX_GET_TEXTURE_RESINFO : R600_TEX <
1145   0x04, "TEX_GET_TEXTURE_RESINFO",
1146   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_txq R600_Reg128:$SRC_GPR,
1147       imm:$RESOURCE_ID, imm:$SAMPLER_ID, imm:$textureTarget))]
1148 >;
1149
1150 def TEX_GET_GRADIENTS_H : R600_TEX <
1151   0x07, "TEX_GET_GRADIENTS_H",
1152   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_ddx R600_Reg128:$SRC_GPR,
1153       imm:$RESOURCE_ID, imm:$SAMPLER_ID, imm:$textureTarget))]
1154 >;
1155
1156 def TEX_GET_GRADIENTS_V : R600_TEX <
1157   0x08, "TEX_GET_GRADIENTS_V",
1158   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_ddy R600_Reg128:$SRC_GPR,
1159       imm:$RESOURCE_ID, imm:$SAMPLER_ID, imm:$textureTarget))]
1160 >;
1161
1162 def TEX_SET_GRADIENTS_H : R600_TEX <
1163   0x0B, "TEX_SET_GRADIENTS_H",
1164   []
1165 >;
1166
1167 def TEX_SET_GRADIENTS_V : R600_TEX <
1168   0x0C, "TEX_SET_GRADIENTS_V",
1169   []
1170 >;
1171
1172 def TEX_SAMPLE : R600_TEX <
1173   0x10, "TEX_SAMPLE",
1174   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_tex R600_Reg128:$SRC_GPR,
1175       imm:$RESOURCE_ID, imm:$SAMPLER_ID, imm:$textureTarget))]
1176 >;
1177
1178 def TEX_SAMPLE_C : R600_TEX <
1179   0x18, "TEX_SAMPLE_C",
1180   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_tex R600_Reg128:$SRC_GPR,
1181       imm:$RESOURCE_ID, imm:$SAMPLER_ID, TEX_SHADOW:$textureTarget))]
1182 >;
1183
1184 def TEX_SAMPLE_L : R600_TEX <
1185   0x11, "TEX_SAMPLE_L",
1186   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_txl R600_Reg128:$SRC_GPR,
1187       imm:$RESOURCE_ID, imm:$SAMPLER_ID, imm:$textureTarget))]
1188 >;
1189
1190 def TEX_SAMPLE_C_L : R600_TEX <
1191   0x19, "TEX_SAMPLE_C_L",
1192   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_txl R600_Reg128:$SRC_GPR,
1193       imm:$RESOURCE_ID, imm:$SAMPLER_ID, TEX_SHADOW:$textureTarget))]
1194 >;
1195
1196 def TEX_SAMPLE_LB : R600_TEX <
1197   0x12, "TEX_SAMPLE_LB",
1198   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_txb R600_Reg128:$SRC_GPR,
1199       imm:$RESOURCE_ID, imm:$SAMPLER_ID, imm:$textureTarget))]
1200 >;
1201
1202 def TEX_SAMPLE_C_LB : R600_TEX <
1203   0x1A, "TEX_SAMPLE_C_LB",
1204   [(set R600_Reg128:$DST_GPR, (int_AMDGPU_txb R600_Reg128:$SRC_GPR,
1205       imm:$RESOURCE_ID, imm:$SAMPLER_ID, TEX_SHADOW:$textureTarget))]
1206 >;
1207
1208 def TEX_SAMPLE_G : R600_TEX <
1209   0x14, "TEX_SAMPLE_G",
1210   []
1211 >;
1212
1213 def TEX_SAMPLE_C_G : R600_TEX <
1214   0x1C, "TEX_SAMPLE_C_G",
1215   []
1216 >;
1217
1218 //===----------------------------------------------------------------------===//
1219 // Helper classes for common instructions
1220 //===----------------------------------------------------------------------===//
1221
1222 class MUL_LIT_Common <bits<5> inst> : R600_3OP <
1223   inst, "MUL_LIT",
1224   []
1225 >;
1226
1227 class MULADD_Common <bits<5> inst> : R600_3OP <
1228   inst, "MULADD",
1229   []
1230 >;
1231
1232 class MULADD_IEEE_Common <bits<5> inst> : R600_3OP <
1233   inst, "MULADD_IEEE",
1234   [(set (f32 R600_Reg32:$dst),
1235    (fadd (fmul R600_Reg32:$src0, R600_Reg32:$src1), R600_Reg32:$src2))]
1236 >;
1237
1238 class CNDE_Common <bits<5> inst> : R600_3OP <
1239   inst, "CNDE",
1240   [(set R600_Reg32:$dst,
1241    (selectcc (f32 R600_Reg32:$src0), FP_ZERO,
1242        (f32 R600_Reg32:$src1), (f32 R600_Reg32:$src2),
1243        COND_EQ))]
1244 >;
1245
1246 class CNDGT_Common <bits<5> inst> : R600_3OP <
1247   inst, "CNDGT",
1248   [(set R600_Reg32:$dst,
1249    (selectcc (f32 R600_Reg32:$src0), FP_ZERO,
1250        (f32 R600_Reg32:$src1), (f32 R600_Reg32:$src2),
1251        COND_GT))]
1252 >;
1253
1254 class CNDGE_Common <bits<5> inst> : R600_3OP <
1255   inst, "CNDGE",
1256   [(set R600_Reg32:$dst,
1257    (selectcc (f32 R600_Reg32:$src0), FP_ZERO,
1258        (f32 R600_Reg32:$src1), (f32 R600_Reg32:$src2),
1259        COND_GE))]
1260 >;
1261
1262 multiclass DOT4_Common <bits<11> inst> {
1263
1264   def _pseudo : R600_REDUCTION <inst,
1265     (ins R600_Reg128:$src0, R600_Reg128:$src1),
1266     "DOT4 $dst $src0, $src1",
1267     [(set R600_Reg32:$dst, (int_AMDGPU_dp4 R600_Reg128:$src0, R600_Reg128:$src1))]
1268   >;
1269
1270   def _real : R600_2OP <inst, "DOT4", []>;
1271 }
1272
1273 let mayLoad = 0, mayStore = 0, hasSideEffects = 0 in {
1274 multiclass CUBE_Common <bits<11> inst> {
1275
1276   def _pseudo : InstR600 <
1277     inst,
1278     (outs R600_Reg128:$dst),
1279     (ins R600_Reg128:$src),
1280     "CUBE $dst $src",
1281     [(set R600_Reg128:$dst, (int_AMDGPU_cube R600_Reg128:$src))],
1282     VecALU
1283   > {
1284     let isPseudo = 1;
1285   }
1286
1287   def _real : R600_2OP <inst, "CUBE", []>;
1288 }
1289 } // End mayLoad = 0, mayStore = 0, hasSideEffects = 0
1290
1291 class EXP_IEEE_Common <bits<11> inst> : R600_1OP_Helper <
1292   inst, "EXP_IEEE", fexp2
1293 >;
1294
1295 class FLT_TO_INT_Common <bits<11> inst> : R600_1OP_Helper <
1296   inst, "FLT_TO_INT", fp_to_sint
1297 >;
1298
1299 class INT_TO_FLT_Common <bits<11> inst> : R600_1OP_Helper <
1300   inst, "INT_TO_FLT", sint_to_fp
1301 >;
1302
1303 class FLT_TO_UINT_Common <bits<11> inst> : R600_1OP_Helper <
1304   inst, "FLT_TO_UINT", fp_to_uint
1305 >;
1306
1307 class UINT_TO_FLT_Common <bits<11> inst> : R600_1OP_Helper <
1308   inst, "UINT_TO_FLT", uint_to_fp
1309 >;
1310
1311 class LOG_CLAMPED_Common <bits<11> inst> : R600_1OP <
1312   inst, "LOG_CLAMPED", []
1313 >;
1314
1315 class LOG_IEEE_Common <bits<11> inst> : R600_1OP_Helper <
1316   inst, "LOG_IEEE", flog2
1317 >;
1318
1319 class LSHL_Common <bits<11> inst> : R600_2OP_Helper <inst, "LSHL", shl>;
1320 class LSHR_Common <bits<11> inst> : R600_2OP_Helper <inst, "LSHR", srl>;
1321 class ASHR_Common <bits<11> inst> : R600_2OP_Helper <inst, "ASHR", sra>;
1322 class MULHI_INT_Common <bits<11> inst> : R600_2OP_Helper <
1323   inst, "MULHI_INT", mulhs
1324 >;
1325 class MULHI_UINT_Common <bits<11> inst> : R600_2OP_Helper <
1326   inst, "MULHI", mulhu
1327 >;
1328 class MULLO_INT_Common <bits<11> inst> : R600_2OP_Helper <
1329   inst, "MULLO_INT", mul
1330 >;
1331 class MULLO_UINT_Common <bits<11> inst> : R600_2OP <inst, "MULLO_UINT", []>;
1332
1333 class RECIP_CLAMPED_Common <bits<11> inst> : R600_1OP <
1334   inst, "RECIP_CLAMPED", []
1335 >;
1336
1337 class RECIP_IEEE_Common <bits<11> inst> : R600_1OP <
1338   inst, "RECIP_IEEE", [(set R600_Reg32:$dst, (fdiv FP_ONE, R600_Reg32:$src0))]
1339 >;
1340
1341 class RECIP_UINT_Common <bits<11> inst> : R600_1OP_Helper <
1342   inst, "RECIP_UINT", AMDGPUurecip
1343 >;
1344
1345 class RECIPSQRT_CLAMPED_Common <bits<11> inst> : R600_1OP_Helper <
1346   inst, "RECIPSQRT_CLAMPED", int_AMDGPU_rsq
1347 >;
1348
1349 class RECIPSQRT_IEEE_Common <bits<11> inst> : R600_1OP <
1350   inst, "RECIPSQRT_IEEE", []
1351 >;
1352
1353 class SIN_Common <bits<11> inst> : R600_1OP <
1354   inst, "SIN", []>{
1355   let Trig = 1;
1356 }
1357
1358 class COS_Common <bits<11> inst> : R600_1OP <
1359   inst, "COS", []> {
1360   let Trig = 1;
1361 }
1362
1363 //===----------------------------------------------------------------------===//
1364 // Helper patterns for complex intrinsics
1365 //===----------------------------------------------------------------------===//
1366
1367 multiclass DIV_Common <InstR600 recip_ieee> {
1368 def : Pat<
1369   (int_AMDGPU_div R600_Reg32:$src0, R600_Reg32:$src1),
1370   (MUL_IEEE R600_Reg32:$src0, (recip_ieee R600_Reg32:$src1))
1371 >;
1372
1373 def : Pat<
1374   (fdiv R600_Reg32:$src0, R600_Reg32:$src1),
1375   (MUL_IEEE R600_Reg32:$src0, (recip_ieee R600_Reg32:$src1))
1376 >;
1377 }
1378
1379 class TGSI_LIT_Z_Common <InstR600 mul_lit, InstR600 log_clamped, InstR600 exp_ieee> : Pat <
1380   (int_TGSI_lit_z R600_Reg32:$src_x, R600_Reg32:$src_y, R600_Reg32:$src_w),
1381   (exp_ieee (mul_lit (log_clamped (MAX R600_Reg32:$src_y, (f32 ZERO))), R600_Reg32:$src_w, R600_Reg32:$src_x))
1382 >;
1383
1384 //===----------------------------------------------------------------------===//
1385 // R600 / R700 Instructions
1386 //===----------------------------------------------------------------------===//
1387
1388 let Predicates = [isR600] in {
1389
1390   def MUL_LIT_r600 : MUL_LIT_Common<0x0C>;
1391   def MULADD_r600 : MULADD_Common<0x10>;
1392   def MULADD_IEEE_r600 : MULADD_IEEE_Common<0x14>;
1393   def CNDE_r600 : CNDE_Common<0x18>;
1394   def CNDGT_r600 : CNDGT_Common<0x19>;
1395   def CNDGE_r600 : CNDGE_Common<0x1A>;
1396   defm DOT4_r600 : DOT4_Common<0x50>;
1397   defm CUBE_r600 : CUBE_Common<0x52>;
1398   def EXP_IEEE_r600 : EXP_IEEE_Common<0x61>;
1399   def LOG_CLAMPED_r600 : LOG_CLAMPED_Common<0x62>;
1400   def LOG_IEEE_r600 : LOG_IEEE_Common<0x63>;
1401   def RECIP_CLAMPED_r600 : RECIP_CLAMPED_Common<0x64>;
1402   def RECIP_IEEE_r600 : RECIP_IEEE_Common<0x66>;
1403   def RECIPSQRT_CLAMPED_r600 : RECIPSQRT_CLAMPED_Common<0x67>;
1404   def RECIPSQRT_IEEE_r600 : RECIPSQRT_IEEE_Common<0x69>;
1405   def FLT_TO_INT_r600 : FLT_TO_INT_Common<0x6b>;
1406   def INT_TO_FLT_r600 : INT_TO_FLT_Common<0x6c>;
1407   def FLT_TO_UINT_r600 : FLT_TO_UINT_Common<0x79>;
1408   def UINT_TO_FLT_r600 : UINT_TO_FLT_Common<0x6d>;
1409   def SIN_r600 : SIN_Common<0x6E>;
1410   def COS_r600 : COS_Common<0x6F>;
1411   def ASHR_r600 : ASHR_Common<0x70>;
1412   def LSHR_r600 : LSHR_Common<0x71>;
1413   def LSHL_r600 : LSHL_Common<0x72>;
1414   def MULLO_INT_r600 : MULLO_INT_Common<0x73>;
1415   def MULHI_INT_r600 : MULHI_INT_Common<0x74>;
1416   def MULLO_UINT_r600 : MULLO_UINT_Common<0x75>;
1417   def MULHI_UINT_r600 : MULHI_UINT_Common<0x76>;
1418   def RECIP_UINT_r600 : RECIP_UINT_Common <0x78>;
1419
1420   defm DIV_r600 : DIV_Common<RECIP_IEEE_r600>;
1421   def : POW_Common <LOG_IEEE_r600, EXP_IEEE_r600, MUL, R600_Reg32>;
1422   def TGSI_LIT_Z_r600 : TGSI_LIT_Z_Common<MUL_LIT_r600, LOG_CLAMPED_r600, EXP_IEEE_r600>;
1423
1424   def : Pat<(fsqrt R600_Reg32:$src),
1425     (MUL R600_Reg32:$src, (RECIPSQRT_CLAMPED_r600 R600_Reg32:$src))>;
1426
1427   def R600_ExportSwz : ExportSwzInst {
1428     let Word1{20-17} = 0; // BURST_COUNT
1429     let Word1{21} = eop;
1430     let Word1{22} = 1; // VALID_PIXEL_MODE
1431     let Word1{30-23} = inst;
1432     let Word1{31} = 1; // BARRIER
1433   }
1434   defm : ExportPattern<R600_ExportSwz, 39>;
1435
1436   def R600_ExportBuf : ExportBufInst {
1437     let Word1{20-17} = 0; // BURST_COUNT
1438     let Word1{21} = eop;
1439     let Word1{22} = 1; // VALID_PIXEL_MODE
1440     let Word1{30-23} = inst;
1441     let Word1{31} = 1; // BARRIER
1442   }
1443   defm : SteamOutputExportPattern<R600_ExportBuf, 0x20, 0x21, 0x22, 0x23>;
1444
1445   def CF_TC_R600 : CF_CLAUSE_R600<1, (ins i32imm:$ADDR, i32imm:$COUNT),
1446   "TEX $COUNT @$ADDR"> {
1447     let POP_COUNT = 0;
1448   }
1449   def CF_VC_R600 : CF_CLAUSE_R600<2, (ins i32imm:$ADDR, i32imm:$COUNT),
1450   "VTX $COUNT @$ADDR"> {
1451     let POP_COUNT = 0;
1452   }
1453   def WHILE_LOOP_R600 : CF_CLAUSE_R600<6, (ins i32imm:$ADDR),
1454   "LOOP_START_DX10 @$ADDR"> {
1455     let POP_COUNT = 0;
1456     let COUNT = 0;
1457   }
1458   def END_LOOP_R600 : CF_CLAUSE_R600<5, (ins i32imm:$ADDR), "END_LOOP @$ADDR"> {
1459     let POP_COUNT = 0;
1460     let COUNT = 0;
1461   }
1462   def LOOP_BREAK_R600 : CF_CLAUSE_R600<9, (ins i32imm:$ADDR),
1463   "LOOP_BREAK @$ADDR"> {
1464     let POP_COUNT = 0;
1465     let COUNT = 0;
1466   }
1467   def CF_CONTINUE_R600 : CF_CLAUSE_R600<8, (ins i32imm:$ADDR),
1468   "CONTINUE @$ADDR"> {
1469     let POP_COUNT = 0;
1470     let COUNT = 0;
1471   }
1472   def CF_JUMP_R600 : CF_CLAUSE_R600<10, (ins i32imm:$ADDR, i32imm:$POP_COUNT),
1473   "JUMP @$ADDR POP:$POP_COUNT"> {
1474     let COUNT = 0;
1475   }
1476   def CF_ELSE_R600 : CF_CLAUSE_R600<13, (ins i32imm:$ADDR, i32imm:$POP_COUNT),
1477   "ELSE @$ADDR POP:$POP_COUNT"> {
1478     let COUNT = 0;
1479   }
1480   def CF_CALL_FS_R600 : CF_CLAUSE_R600<19, (ins), "CALL_FS"> {
1481     let ADDR = 0;
1482     let COUNT = 0;
1483     let POP_COUNT = 0;
1484   }
1485   def POP_R600 : CF_CLAUSE_R600<14, (ins i32imm:$ADDR, i32imm:$POP_COUNT),
1486   "POP @$ADDR POP:$POP_COUNT"> {
1487     let COUNT = 0;
1488   }
1489
1490 }
1491
1492 // Helper pattern for normalizing inputs to triginomic instructions for R700+
1493 // cards.
1494 class COS_PAT <InstR600 trig> : Pat<
1495   (fcos R600_Reg32:$src),
1496   (trig (MUL_IEEE (MOV_IMM_I32 CONST.TWO_PI_INV), R600_Reg32:$src))
1497 >;
1498
1499 class SIN_PAT <InstR600 trig> : Pat<
1500   (fsin R600_Reg32:$src),
1501   (trig (MUL_IEEE (MOV_IMM_I32 CONST.TWO_PI_INV), R600_Reg32:$src))
1502 >;
1503
1504 //===----------------------------------------------------------------------===//
1505 // R700 Only instructions
1506 //===----------------------------------------------------------------------===//
1507
1508 let Predicates = [isR700] in {
1509   def SIN_r700 : SIN_Common<0x6E>;
1510   def COS_r700 : COS_Common<0x6F>;
1511
1512   // R700 normalizes inputs to SIN/COS the same as EG
1513   def : SIN_PAT <SIN_r700>;
1514   def : COS_PAT <COS_r700>;
1515 }
1516
1517 //===----------------------------------------------------------------------===//
1518 // Evergreen Only instructions
1519 //===----------------------------------------------------------------------===//
1520
1521 let Predicates = [isEG] in {
1522
1523 def RECIP_IEEE_eg : RECIP_IEEE_Common<0x86>;
1524 defm DIV_eg : DIV_Common<RECIP_IEEE_eg>;
1525
1526 def MULLO_INT_eg : MULLO_INT_Common<0x8F>;
1527 def MULHI_INT_eg : MULHI_INT_Common<0x90>;
1528 def MULLO_UINT_eg : MULLO_UINT_Common<0x91>;
1529 def MULHI_UINT_eg : MULHI_UINT_Common<0x92>;
1530 def RECIP_UINT_eg : RECIP_UINT_Common<0x94>;
1531 def RECIPSQRT_CLAMPED_eg : RECIPSQRT_CLAMPED_Common<0x87>;
1532 def EXP_IEEE_eg : EXP_IEEE_Common<0x81>;
1533 def LOG_IEEE_eg : LOG_IEEE_Common<0x83>;
1534 def RECIP_CLAMPED_eg : RECIP_CLAMPED_Common<0x84>;
1535 def RECIPSQRT_IEEE_eg : RECIPSQRT_IEEE_Common<0x89>;
1536 def SIN_eg : SIN_Common<0x8D>;
1537 def COS_eg : COS_Common<0x8E>;
1538
1539 def : POW_Common <LOG_IEEE_eg, EXP_IEEE_eg, MUL, R600_Reg32>;
1540 def : SIN_PAT <SIN_eg>;
1541 def : COS_PAT <COS_eg>;
1542 def : Pat<(fsqrt R600_Reg32:$src),
1543   (MUL R600_Reg32:$src, (RECIPSQRT_CLAMPED_eg R600_Reg32:$src))>;
1544 } // End Predicates = [isEG]
1545
1546 //===----------------------------------------------------------------------===//
1547 // Evergreen / Cayman Instructions
1548 //===----------------------------------------------------------------------===//
1549
1550 let Predicates = [isEGorCayman] in {
1551
1552   // BFE_UINT - bit_extract, an optimization for mask and shift
1553   // Src0 = Input
1554   // Src1 = Offset
1555   // Src2 = Width
1556   //
1557   // bit_extract = (Input << (32 - Offset - Width)) >> (32 - Width)
1558   //
1559   // Example Usage:
1560   // (Offset, Width)
1561   //
1562   // (0, 8)           = (Input << 24) >> 24  = (Input &  0xff)       >> 0
1563   // (8, 8)           = (Input << 16) >> 24  = (Input &  0xffff)     >> 8
1564   // (16,8)           = (Input <<  8) >> 24  = (Input &  0xffffff)   >> 16
1565   // (24,8)           = (Input <<  0) >> 24  = (Input &  0xffffffff) >> 24
1566   def BFE_UINT_eg : R600_3OP <0x4, "BFE_UINT",
1567     [(set R600_Reg32:$dst, (int_AMDIL_bit_extract_u32 R600_Reg32:$src0,
1568                                                       R600_Reg32:$src1,
1569                                                       R600_Reg32:$src2))],
1570     VecALU
1571   >;
1572
1573   def BFI_INT_eg : R600_3OP <0x06, "BFI_INT", []>;
1574   defm : BFIPatterns <BFI_INT_eg>;
1575
1576   def BIT_ALIGN_INT_eg : R600_3OP <0xC, "BIT_ALIGN_INT",
1577     [(set R600_Reg32:$dst, (AMDGPUbitalign R600_Reg32:$src0, R600_Reg32:$src1,
1578                                           R600_Reg32:$src2))],
1579     VecALU
1580   >;
1581
1582   def MULADD_eg : MULADD_Common<0x14>;
1583   def MULADD_IEEE_eg : MULADD_IEEE_Common<0x18>;
1584   def ASHR_eg : ASHR_Common<0x15>;
1585   def LSHR_eg : LSHR_Common<0x16>;
1586   def LSHL_eg : LSHL_Common<0x17>;
1587   def CNDE_eg : CNDE_Common<0x19>;
1588   def CNDGT_eg : CNDGT_Common<0x1A>;
1589   def CNDGE_eg : CNDGE_Common<0x1B>;
1590   def MUL_LIT_eg : MUL_LIT_Common<0x1F>;
1591   def LOG_CLAMPED_eg : LOG_CLAMPED_Common<0x82>;
1592   defm DOT4_eg : DOT4_Common<0xBE>;
1593   defm CUBE_eg : CUBE_Common<0xC0>;
1594
1595 let hasSideEffects = 1 in {
1596   def MOVA_INT_eg : R600_1OP <0xCC, "MOVA_INT", []>;
1597 }
1598
1599   def TGSI_LIT_Z_eg : TGSI_LIT_Z_Common<MUL_LIT_eg, LOG_CLAMPED_eg, EXP_IEEE_eg>;
1600
1601   def FLT_TO_INT_eg : FLT_TO_INT_Common<0x50> {
1602     let Pattern = [];
1603   }
1604
1605   def INT_TO_FLT_eg : INT_TO_FLT_Common<0x9B>;
1606
1607   def FLT_TO_UINT_eg : FLT_TO_UINT_Common<0x9A> {
1608     let Pattern = [];
1609   }
1610
1611   def UINT_TO_FLT_eg : UINT_TO_FLT_Common<0x9C>;
1612
1613   // TRUNC is used for the FLT_TO_INT instructions to work around a
1614   // perceived problem where the rounding modes are applied differently
1615   // depending on the instruction and the slot they are in.
1616   // See:
1617   // https://bugs.freedesktop.org/show_bug.cgi?id=50232
1618   // Mesa commit: a1a0974401c467cb86ef818f22df67c21774a38c
1619   //
1620   // XXX: Lowering SELECT_CC will sometimes generate fp_to_[su]int nodes,
1621   // which do not need to be truncated since the fp values are 0.0f or 1.0f.
1622   // We should look into handling these cases separately.
1623   def : Pat<(fp_to_sint R600_Reg32:$src0),
1624     (FLT_TO_INT_eg (TRUNC R600_Reg32:$src0))>;
1625
1626   def : Pat<(fp_to_uint R600_Reg32:$src0),
1627     (FLT_TO_UINT_eg (TRUNC R600_Reg32:$src0))>;
1628
1629   def EG_ExportSwz : ExportSwzInst {
1630     let Word1{19-16} = 0; // BURST_COUNT
1631     let Word1{20} = 1; // VALID_PIXEL_MODE
1632     let Word1{21} = eop;
1633     let Word1{29-22} = inst;
1634     let Word1{30} = 0; // MARK
1635     let Word1{31} = 1; // BARRIER
1636   }
1637   defm : ExportPattern<EG_ExportSwz, 83>;
1638
1639   def EG_ExportBuf : ExportBufInst {
1640     let Word1{19-16} = 0; // BURST_COUNT
1641     let Word1{20} = 1; // VALID_PIXEL_MODE
1642     let Word1{21} = eop;
1643     let Word1{29-22} = inst;
1644     let Word1{30} = 0; // MARK
1645     let Word1{31} = 1; // BARRIER
1646   }
1647   defm : SteamOutputExportPattern<EG_ExportBuf, 0x40, 0x41, 0x42, 0x43>;
1648
1649   def CF_TC_EG : CF_CLAUSE_EG<1, (ins i32imm:$ADDR, i32imm:$COUNT),
1650   "TEX $COUNT @$ADDR"> {
1651     let POP_COUNT = 0;
1652   }
1653   def CF_VC_EG : CF_CLAUSE_EG<2, (ins i32imm:$ADDR, i32imm:$COUNT),
1654   "VTX $COUNT @$ADDR"> {
1655     let POP_COUNT = 0;
1656   }
1657   def WHILE_LOOP_EG : CF_CLAUSE_EG<6, (ins i32imm:$ADDR),
1658   "LOOP_START_DX10 @$ADDR"> {
1659     let POP_COUNT = 0;
1660     let COUNT = 0;
1661   }
1662   def END_LOOP_EG : CF_CLAUSE_EG<5, (ins i32imm:$ADDR), "END_LOOP @$ADDR"> {
1663     let POP_COUNT = 0;
1664     let COUNT = 0;
1665   }
1666   def LOOP_BREAK_EG : CF_CLAUSE_EG<9, (ins i32imm:$ADDR),
1667   "LOOP_BREAK @$ADDR"> {
1668     let POP_COUNT = 0;
1669     let COUNT = 0;
1670   }
1671   def CF_CONTINUE_EG : CF_CLAUSE_EG<8, (ins i32imm:$ADDR),
1672   "CONTINUE @$ADDR"> {
1673     let POP_COUNT = 0;
1674     let COUNT = 0;
1675   }
1676   def CF_JUMP_EG : CF_CLAUSE_EG<10, (ins i32imm:$ADDR, i32imm:$POP_COUNT),
1677   "JUMP @$ADDR POP:$POP_COUNT"> {
1678     let COUNT = 0;
1679   }
1680   def CF_ELSE_EG : CF_CLAUSE_EG<13, (ins i32imm:$ADDR, i32imm:$POP_COUNT),
1681   "ELSE @$ADDR POP:$POP_COUNT"> {
1682     let COUNT = 0;
1683   }
1684   def CF_CALL_FS_EG : CF_CLAUSE_EG<19, (ins), "CALL_FS"> {
1685     let ADDR = 0;
1686     let COUNT = 0;
1687     let POP_COUNT = 0;
1688   }
1689   def POP_EG : CF_CLAUSE_EG<14, (ins i32imm:$ADDR, i32imm:$POP_COUNT),
1690   "POP @$ADDR POP:$POP_COUNT"> {
1691     let COUNT = 0;
1692   }
1693
1694
1695 //===----------------------------------------------------------------------===//
1696 // Memory read/write instructions
1697 //===----------------------------------------------------------------------===//
1698 let usesCustomInserter = 1 in {
1699
1700 class RAT_WRITE_CACHELESS_eg <dag ins, bits<4> comp_mask, string name,
1701                               list<dag> pattern>
1702     : EG_CF_RAT <0x57, 0x2, 0, (outs), ins,
1703                  !strconcat(name, " $rw_gpr, $index_gpr, $eop"), pattern> {
1704   let RIM         = 0;
1705   // XXX: Have a separate instruction for non-indexed writes.
1706   let TYPE        = 1;
1707   let RW_REL      = 0;
1708   let ELEM_SIZE   = 0;
1709
1710   let ARRAY_SIZE  = 0;
1711   let COMP_MASK   = comp_mask;
1712   let BURST_COUNT = 0;
1713   let VPM         = 0;
1714   let MARK        = 0;
1715   let BARRIER     = 1;
1716 }
1717
1718 } // End usesCustomInserter = 1
1719
1720 // 32-bit store
1721 def RAT_WRITE_CACHELESS_32_eg : RAT_WRITE_CACHELESS_eg <
1722   (ins R600_TReg32_X:$rw_gpr, R600_TReg32_X:$index_gpr, InstFlag:$eop),
1723   0x1, "RAT_WRITE_CACHELESS_32_eg",
1724   [(global_store (i32 R600_TReg32_X:$rw_gpr), R600_TReg32_X:$index_gpr)]
1725 >;
1726
1727 //128-bit store
1728 def RAT_WRITE_CACHELESS_128_eg : RAT_WRITE_CACHELESS_eg <
1729   (ins R600_Reg128:$rw_gpr, R600_TReg32_X:$index_gpr, InstFlag:$eop),
1730   0xf, "RAT_WRITE_CACHELESS_128",
1731   [(global_store (v4i32 R600_Reg128:$rw_gpr), R600_TReg32_X:$index_gpr)]
1732 >;
1733
1734 class VTX_READ_eg <string name, bits<8> buffer_id, dag outs, list<dag> pattern>
1735     : InstR600ISA <outs, (ins MEMxi:$ptr), name#" $dst, $ptr", pattern>,
1736       VTX_WORD1_GPR, VTX_WORD0 {
1737
1738   // Static fields
1739   let VC_INST = 0;
1740   let FETCH_TYPE = 2;
1741   let FETCH_WHOLE_QUAD = 0;
1742   let BUFFER_ID = buffer_id;
1743   let SRC_REL = 0;
1744   // XXX: We can infer this field based on the SRC_GPR.  This would allow us
1745   // to store vertex addresses in any channel, not just X.
1746   let SRC_SEL_X = 0;
1747   let DST_REL = 0;
1748   // The docs say that if this bit is set, then DATA_FORMAT, NUM_FORMAT_ALL,
1749   // FORMAT_COMP_ALL, SRF_MODE_ALL, and ENDIAN_SWAP fields will be ignored,
1750   // however, based on my testing if USE_CONST_FIELDS is set, then all
1751   // these fields need to be set to 0.
1752   let USE_CONST_FIELDS = 0;
1753   let NUM_FORMAT_ALL = 1;
1754   let FORMAT_COMP_ALL = 0;
1755   let SRF_MODE_ALL = 0;
1756
1757   let Inst{31-0} = Word0;
1758   let Inst{63-32} = Word1;
1759   // LLVM can only encode 64-bit instructions, so these fields are manually
1760   // encoded in R600CodeEmitter
1761   //
1762   // bits<16> OFFSET;
1763   // bits<2>  ENDIAN_SWAP = 0;
1764   // bits<1>  CONST_BUF_NO_STRIDE = 0;
1765   // bits<1>  MEGA_FETCH = 0;
1766   // bits<1>  ALT_CONST = 0;
1767   // bits<2>  BUFFER_INDEX_MODE = 0;
1768
1769
1770
1771   // VTX_WORD2 (LLVM can only encode 64-bit instructions, so WORD2 encoding
1772   // is done in R600CodeEmitter
1773   //
1774   // Inst{79-64} = OFFSET;
1775   // Inst{81-80} = ENDIAN_SWAP;
1776   // Inst{82}    = CONST_BUF_NO_STRIDE;
1777   // Inst{83}    = MEGA_FETCH;
1778   // Inst{84}    = ALT_CONST;
1779   // Inst{86-85} = BUFFER_INDEX_MODE;
1780   // Inst{95-86} = 0; Reserved
1781
1782   // VTX_WORD3 (Padding)
1783   //
1784   // Inst{127-96} = 0;
1785 }
1786
1787 class VTX_READ_8_eg <bits<8> buffer_id, list<dag> pattern>
1788     : VTX_READ_eg <"VTX_READ_8", buffer_id, (outs R600_TReg32_X:$dst),
1789                    pattern> {
1790
1791   let MEGA_FETCH_COUNT = 1;
1792   let DST_SEL_X = 0;
1793   let DST_SEL_Y = 7;   // Masked
1794   let DST_SEL_Z = 7;   // Masked
1795   let DST_SEL_W = 7;   // Masked
1796   let DATA_FORMAT = 1; // FMT_8
1797 }
1798
1799 class VTX_READ_16_eg <bits<8> buffer_id, list<dag> pattern>
1800     : VTX_READ_eg <"VTX_READ_16", buffer_id, (outs R600_TReg32_X:$dst),
1801                     pattern> {
1802   let MEGA_FETCH_COUNT = 2;
1803   let DST_SEL_X = 0;
1804   let DST_SEL_Y = 7;   // Masked
1805   let DST_SEL_Z = 7;   // Masked
1806   let DST_SEL_W = 7;   // Masked
1807   let DATA_FORMAT = 5; // FMT_16
1808
1809 }
1810
1811 class VTX_READ_32_eg <bits<8> buffer_id, list<dag> pattern>
1812     : VTX_READ_eg <"VTX_READ_32", buffer_id, (outs R600_TReg32_X:$dst),
1813                    pattern> {
1814
1815   let MEGA_FETCH_COUNT = 4;
1816   let DST_SEL_X        = 0;
1817   let DST_SEL_Y        = 7;   // Masked
1818   let DST_SEL_Z        = 7;   // Masked
1819   let DST_SEL_W        = 7;   // Masked
1820   let DATA_FORMAT      = 0xD; // COLOR_32
1821
1822   // This is not really necessary, but there were some GPU hangs that appeared
1823   // to be caused by ALU instructions in the next instruction group that wrote
1824   // to the $ptr registers of the VTX_READ.
1825   // e.g.
1826   // %T3_X<def> = VTX_READ_PARAM_32_eg %T2_X<kill>, 24
1827   // %T2_X<def> = MOV %ZERO
1828   //Adding this constraint prevents this from happening.
1829   let Constraints = "$ptr.ptr = $dst";
1830 }
1831
1832 class VTX_READ_128_eg <bits<8> buffer_id, list<dag> pattern>
1833     : VTX_READ_eg <"VTX_READ_128", buffer_id, (outs R600_Reg128:$dst),
1834                    pattern> {
1835
1836   let MEGA_FETCH_COUNT = 16;
1837   let DST_SEL_X        =  0;
1838   let DST_SEL_Y        =  1;
1839   let DST_SEL_Z        =  2;
1840   let DST_SEL_W        =  3;
1841   let DATA_FORMAT      =  0x22; // COLOR_32_32_32_32
1842
1843   // XXX: Need to force VTX_READ_128 instructions to write to the same register
1844   // that holds its buffer address to avoid potential hangs.  We can't use
1845   // the same constraint as VTX_READ_32_eg, because the $ptr.ptr and $dst
1846   // registers are different sizes.
1847 }
1848
1849 //===----------------------------------------------------------------------===//
1850 // VTX Read from parameter memory space
1851 //===----------------------------------------------------------------------===//
1852
1853 def VTX_READ_PARAM_8_eg : VTX_READ_8_eg <0,
1854   [(set (i32 R600_TReg32_X:$dst), (load_param_zexti8 ADDRVTX_READ:$ptr))]
1855 >;
1856
1857 def VTX_READ_PARAM_16_eg : VTX_READ_16_eg <0,
1858   [(set (i32 R600_TReg32_X:$dst), (load_param_zexti16 ADDRVTX_READ:$ptr))]
1859 >;
1860
1861 def VTX_READ_PARAM_32_eg : VTX_READ_32_eg <0,
1862   [(set (i32 R600_TReg32_X:$dst), (load_param ADDRVTX_READ:$ptr))]
1863 >;
1864
1865 def VTX_READ_PARAM_128_eg : VTX_READ_128_eg <0,
1866   [(set (v4i32 R600_Reg128:$dst), (load_param ADDRVTX_READ:$ptr))]
1867 >;
1868
1869 //===----------------------------------------------------------------------===//
1870 // VTX Read from global memory space
1871 //===----------------------------------------------------------------------===//
1872
1873 // 8-bit reads
1874 def VTX_READ_GLOBAL_8_eg : VTX_READ_8_eg <1,
1875   [(set (i32 R600_TReg32_X:$dst), (zextloadi8_global ADDRVTX_READ:$ptr))]
1876 >;
1877
1878 // 32-bit reads
1879 def VTX_READ_GLOBAL_32_eg : VTX_READ_32_eg <1,
1880   [(set (i32 R600_TReg32_X:$dst), (global_load ADDRVTX_READ:$ptr))]
1881 >;
1882
1883 // 128-bit reads
1884 def VTX_READ_GLOBAL_128_eg : VTX_READ_128_eg <1,
1885   [(set (v4i32 R600_Reg128:$dst), (global_load ADDRVTX_READ:$ptr))]
1886 >;
1887
1888 //===----------------------------------------------------------------------===//
1889 // Constant Loads
1890 // XXX: We are currently storing all constants in the global address space.
1891 //===----------------------------------------------------------------------===//
1892
1893 def CONSTANT_LOAD_eg : VTX_READ_32_eg <1,
1894   [(set (i32 R600_TReg32_X:$dst), (constant_load ADDRVTX_READ:$ptr))]
1895 >;
1896
1897 }
1898
1899 //===----------------------------------------------------------------------===//
1900 // Regist loads and stores - for indirect addressing
1901 //===----------------------------------------------------------------------===//
1902
1903 defm R600_ : RegisterLoadStore <R600_Reg32, FRAMEri, ADDRIndirect>;
1904
1905 let Predicates = [isCayman] in {
1906
1907 let isVector = 1 in {
1908
1909 def RECIP_IEEE_cm : RECIP_IEEE_Common<0x86>;
1910
1911 def MULLO_INT_cm : MULLO_INT_Common<0x8F>;
1912 def MULHI_INT_cm : MULHI_INT_Common<0x90>;
1913 def MULLO_UINT_cm : MULLO_UINT_Common<0x91>;
1914 def MULHI_UINT_cm : MULHI_UINT_Common<0x92>;
1915 def RECIPSQRT_CLAMPED_cm : RECIPSQRT_CLAMPED_Common<0x87>;
1916 def EXP_IEEE_cm : EXP_IEEE_Common<0x81>;
1917 def LOG_IEEE_cm : LOG_IEEE_Common<0x83>;
1918 def RECIP_CLAMPED_cm : RECIP_CLAMPED_Common<0x84>;
1919 def RECIPSQRT_IEEE_cm : RECIPSQRT_IEEE_Common<0x89>;
1920 def SIN_cm : SIN_Common<0x8D>;
1921 def COS_cm : COS_Common<0x8E>;
1922 } // End isVector = 1
1923
1924 def : POW_Common <LOG_IEEE_cm, EXP_IEEE_cm, MUL, R600_Reg32>;
1925 def : SIN_PAT <SIN_cm>;
1926 def : COS_PAT <COS_cm>;
1927
1928 defm DIV_cm : DIV_Common<RECIP_IEEE_cm>;
1929
1930 // RECIP_UINT emulation for Cayman
1931 // The multiplication scales from [0,1] to the unsigned integer range
1932 def : Pat <
1933   (AMDGPUurecip R600_Reg32:$src0),
1934   (FLT_TO_UINT_eg (MUL_IEEE (RECIP_IEEE_cm (UINT_TO_FLT_eg R600_Reg32:$src0)),
1935                             (MOV_IMM_I32 CONST.FP_UINT_MAX_PLUS_1)))
1936 >;
1937
1938
1939 def : Pat<(fsqrt R600_Reg32:$src),
1940   (MUL R600_Reg32:$src, (RECIPSQRT_CLAMPED_cm R600_Reg32:$src))>;
1941
1942 } // End isCayman
1943
1944 //===----------------------------------------------------------------------===//
1945 // Branch Instructions
1946 //===----------------------------------------------------------------------===//
1947
1948
1949 def IF_PREDICATE_SET  : ILFormat<(outs), (ins GPRI32:$src),
1950   "IF_PREDICATE_SET $src", []>;
1951
1952 def PREDICATED_BREAK : ILFormat<(outs), (ins GPRI32:$src),
1953   "PREDICATED_BREAK $src", []>;
1954
1955 //===----------------------------------------------------------------------===//
1956 // Pseudo instructions
1957 //===----------------------------------------------------------------------===//
1958
1959 let isPseudo = 1 in {
1960
1961 def PRED_X : InstR600 <
1962   0, (outs R600_Predicate_Bit:$dst),
1963   (ins R600_Reg32:$src0, i32imm:$src1, i32imm:$flags),
1964   "", [], NullALU> {
1965   let FlagOperandIdx = 3;
1966 }
1967
1968 let isTerminator = 1, isBranch = 1 in {
1969 def JUMP_COND : InstR600 <0x10,
1970           (outs),
1971           (ins brtarget:$target, R600_Predicate_Bit:$p),
1972           "JUMP $target ($p)",
1973           [], AnyALU
1974   >;
1975
1976 def JUMP : InstR600 <0x10,
1977           (outs),
1978           (ins brtarget:$target),
1979           "JUMP $target",
1980           [], AnyALU
1981   >
1982 {
1983   let isPredicable = 1;
1984   let isBarrier = 1;
1985 }
1986
1987 }  // End isTerminator = 1, isBranch = 1
1988
1989 let usesCustomInserter = 1 in {
1990
1991 let mayLoad = 0, mayStore = 0, hasSideEffects = 1 in {
1992
1993 def MASK_WRITE : AMDGPUShaderInst <
1994     (outs),
1995     (ins R600_Reg32:$src),
1996     "MASK_WRITE $src",
1997     []
1998 >;
1999
2000 } // End mayLoad = 0, mayStore = 0, hasSideEffects = 1
2001
2002
2003 def TXD: AMDGPUShaderInst <
2004   (outs R600_Reg128:$dst),
2005   (ins R600_Reg128:$src0, R600_Reg128:$src1, R600_Reg128:$src2, i32imm:$resourceId, i32imm:$samplerId, i32imm:$textureTarget),
2006   "TXD $dst, $src0, $src1, $src2, $resourceId, $samplerId, $textureTarget",
2007   [(set R600_Reg128:$dst, (int_AMDGPU_txd R600_Reg128:$src0, R600_Reg128:$src1, R600_Reg128:$src2, imm:$resourceId, imm:$samplerId, imm:$textureTarget))]
2008 >;
2009
2010 def TXD_SHADOW: AMDGPUShaderInst <
2011   (outs R600_Reg128:$dst),
2012   (ins R600_Reg128:$src0, R600_Reg128:$src1, R600_Reg128:$src2, i32imm:$resourceId, i32imm:$samplerId, i32imm:$textureTarget),
2013   "TXD_SHADOW $dst, $src0, $src1, $src2, $resourceId, $samplerId, $textureTarget",
2014   [(set R600_Reg128:$dst, (int_AMDGPU_txd R600_Reg128:$src0, R600_Reg128:$src1, R600_Reg128:$src2, imm:$resourceId, imm:$samplerId, TEX_SHADOW:$textureTarget))]
2015 >;
2016
2017 } // End isPseudo = 1
2018 } // End usesCustomInserter = 1
2019
2020 def CLAMP_R600 :  CLAMP <R600_Reg32>;
2021 def FABS_R600 : FABS<R600_Reg32>;
2022 def FNEG_R600 : FNEG<R600_Reg32>;
2023
2024 //===---------------------------------------------------------------------===//
2025 // Return instruction
2026 //===---------------------------------------------------------------------===//
2027 let isTerminator = 1, isReturn = 1, hasCtrlDep = 1,
2028     usesCustomInserter = 1 in {
2029   def RETURN          : ILFormat<(outs), (ins variable_ops),
2030       "RETURN", [(IL_retflag)]>;
2031 }
2032
2033
2034 //===----------------------------------------------------------------------===//
2035 // Constant Buffer Addressing Support
2036 //===----------------------------------------------------------------------===//
2037
2038 let usesCustomInserter = 1, isCodeGenOnly = 1, isPseudo = 1, Namespace = "AMDGPU"  in {
2039 def CONST_COPY : Instruction {
2040   let OutOperandList = (outs R600_Reg32:$dst);
2041   let InOperandList = (ins i32imm:$src);
2042   let Pattern =
2043       [(set R600_Reg32:$dst, (CONST_ADDRESS ADDRGA_CONST_OFFSET:$src))];
2044   let AsmString = "CONST_COPY";
2045   let neverHasSideEffects = 1;
2046   let isAsCheapAsAMove = 1;
2047   let Itinerary = NullALU;
2048 }
2049 } // end usesCustomInserter = 1, isCodeGenOnly = 1, isPseudo = 1, Namespace = "AMDGPU"
2050
2051 def TEX_VTX_CONSTBUF :
2052   InstR600ISA <(outs R600_Reg128:$dst), (ins MEMxi:$ptr, i32imm:$BUFFER_ID), "VTX_READ_eg $dst, $ptr",
2053       [(set R600_Reg128:$dst, (CONST_ADDRESS ADDRGA_VAR_OFFSET:$ptr, (i32 imm:$BUFFER_ID)))]>,
2054   VTX_WORD1_GPR, VTX_WORD0 {
2055
2056   let VC_INST = 0;
2057   let FETCH_TYPE = 2;
2058   let FETCH_WHOLE_QUAD = 0;
2059   let SRC_REL = 0;
2060   let SRC_SEL_X = 0;
2061   let DST_REL = 0;
2062   let USE_CONST_FIELDS = 0;
2063   let NUM_FORMAT_ALL = 2;
2064   let FORMAT_COMP_ALL = 1;
2065   let SRF_MODE_ALL = 1;
2066   let MEGA_FETCH_COUNT = 16;
2067   let DST_SEL_X        = 0;
2068   let DST_SEL_Y        = 1;
2069   let DST_SEL_Z        = 2;
2070   let DST_SEL_W        = 3;
2071   let DATA_FORMAT      = 35;
2072
2073   let Inst{31-0} = Word0;
2074   let Inst{63-32} = Word1;
2075
2076 // LLVM can only encode 64-bit instructions, so these fields are manually
2077 // encoded in R600CodeEmitter
2078 //
2079 // bits<16> OFFSET;
2080 // bits<2>  ENDIAN_SWAP = 0;
2081 // bits<1>  CONST_BUF_NO_STRIDE = 0;
2082 // bits<1>  MEGA_FETCH = 0;
2083 // bits<1>  ALT_CONST = 0;
2084 // bits<2>  BUFFER_INDEX_MODE = 0;
2085
2086
2087
2088 // VTX_WORD2 (LLVM can only encode 64-bit instructions, so WORD2 encoding
2089 // is done in R600CodeEmitter
2090 //
2091 // Inst{79-64} = OFFSET;
2092 // Inst{81-80} = ENDIAN_SWAP;
2093 // Inst{82}    = CONST_BUF_NO_STRIDE;
2094 // Inst{83}    = MEGA_FETCH;
2095 // Inst{84}    = ALT_CONST;
2096 // Inst{86-85} = BUFFER_INDEX_MODE;
2097 // Inst{95-86} = 0; Reserved
2098
2099 // VTX_WORD3 (Padding)
2100 //
2101 // Inst{127-96} = 0;
2102 }
2103
2104 def TEX_VTX_TEXBUF:
2105   InstR600ISA <(outs R600_Reg128:$dst), (ins MEMxi:$ptr, i32imm:$BUFFER_ID), "TEX_VTX_EXPLICIT_READ $dst, $ptr",
2106       [(set R600_Reg128:$dst, (int_R600_load_texbuf ADDRGA_VAR_OFFSET:$ptr, imm:$BUFFER_ID))]>,
2107 VTX_WORD1_GPR, VTX_WORD0 {
2108
2109 let VC_INST = 0;
2110 let FETCH_TYPE = 2;
2111 let FETCH_WHOLE_QUAD = 0;
2112 let SRC_REL = 0;
2113 let SRC_SEL_X = 0;
2114 let DST_REL = 0;
2115 let USE_CONST_FIELDS = 1;
2116 let NUM_FORMAT_ALL = 0;
2117 let FORMAT_COMP_ALL = 0;
2118 let SRF_MODE_ALL = 1;
2119 let MEGA_FETCH_COUNT = 16;
2120 let DST_SEL_X        = 0;
2121 let DST_SEL_Y        = 1;
2122 let DST_SEL_Z        = 2;
2123 let DST_SEL_W        = 3;
2124 let DATA_FORMAT      = 0;
2125
2126 let Inst{31-0} = Word0;
2127 let Inst{63-32} = Word1;
2128
2129 // LLVM can only encode 64-bit instructions, so these fields are manually
2130 // encoded in R600CodeEmitter
2131 //
2132 // bits<16> OFFSET;
2133 // bits<2>  ENDIAN_SWAP = 0;
2134 // bits<1>  CONST_BUF_NO_STRIDE = 0;
2135 // bits<1>  MEGA_FETCH = 0;
2136 // bits<1>  ALT_CONST = 0;
2137 // bits<2>  BUFFER_INDEX_MODE = 0;
2138
2139
2140
2141 // VTX_WORD2 (LLVM can only encode 64-bit instructions, so WORD2 encoding
2142 // is done in R600CodeEmitter
2143 //
2144 // Inst{79-64} = OFFSET;
2145 // Inst{81-80} = ENDIAN_SWAP;
2146 // Inst{82}    = CONST_BUF_NO_STRIDE;
2147 // Inst{83}    = MEGA_FETCH;
2148 // Inst{84}    = ALT_CONST;
2149 // Inst{86-85} = BUFFER_INDEX_MODE;
2150 // Inst{95-86} = 0; Reserved
2151
2152 // VTX_WORD3 (Padding)
2153 //
2154 // Inst{127-96} = 0;
2155 }
2156
2157
2158
2159 //===--------------------------------------------------------------------===//
2160 // Instructions support
2161 //===--------------------------------------------------------------------===//
2162 //===---------------------------------------------------------------------===//
2163 // Custom Inserter for Branches and returns, this eventually will be a
2164 // seperate pass
2165 //===---------------------------------------------------------------------===//
2166 let isTerminator = 1, usesCustomInserter = 1, isBranch = 1, isBarrier = 1 in {
2167   def BRANCH : ILFormat<(outs), (ins brtarget:$target),
2168       "; Pseudo unconditional branch instruction",
2169       [(br bb:$target)]>;
2170   defm BRANCH_COND : BranchConditional<IL_brcond>;
2171 }
2172
2173 //===---------------------------------------------------------------------===//
2174 // Flow and Program control Instructions
2175 //===---------------------------------------------------------------------===//
2176 let isTerminator=1 in {
2177   def SWITCH      : ILFormat< (outs), (ins GPRI32:$src),
2178   !strconcat("SWITCH", " $src"), []>;
2179   def CASE        : ILFormat< (outs), (ins GPRI32:$src),
2180       !strconcat("CASE", " $src"), []>;
2181   def BREAK       : ILFormat< (outs), (ins),
2182       "BREAK", []>;
2183   def CONTINUE    : ILFormat< (outs), (ins),
2184       "CONTINUE", []>;
2185   def DEFAULT     : ILFormat< (outs), (ins),
2186       "DEFAULT", []>;
2187   def ELSE        : ILFormat< (outs), (ins),
2188       "ELSE", []>;
2189   def ENDSWITCH   : ILFormat< (outs), (ins),
2190       "ENDSWITCH", []>;
2191   def ENDMAIN     : ILFormat< (outs), (ins),
2192       "ENDMAIN", []>;
2193   def END         : ILFormat< (outs), (ins),
2194       "END", []>;
2195   def ENDFUNC     : ILFormat< (outs), (ins),
2196       "ENDFUNC", []>;
2197   def ENDIF       : ILFormat< (outs), (ins),
2198       "ENDIF", []>;
2199   def WHILELOOP   : ILFormat< (outs), (ins),
2200       "WHILE", []>;
2201   def ENDLOOP     : ILFormat< (outs), (ins),
2202       "ENDLOOP", []>;
2203   def FUNC        : ILFormat< (outs), (ins),
2204       "FUNC", []>;
2205   def RETDYN      : ILFormat< (outs), (ins),
2206       "RET_DYN", []>;
2207   // This opcode has custom swizzle pattern encoded in Swizzle Encoder
2208   defm IF_LOGICALNZ  : BranchInstr<"IF_LOGICALNZ">;
2209   // This opcode has custom swizzle pattern encoded in Swizzle Encoder
2210   defm IF_LOGICALZ   : BranchInstr<"IF_LOGICALZ">;
2211   // This opcode has custom swizzle pattern encoded in Swizzle Encoder
2212   defm BREAK_LOGICALNZ : BranchInstr<"BREAK_LOGICALNZ">;
2213   // This opcode has custom swizzle pattern encoded in Swizzle Encoder
2214   defm BREAK_LOGICALZ : BranchInstr<"BREAK_LOGICALZ">;
2215   // This opcode has custom swizzle pattern encoded in Swizzle Encoder
2216   defm CONTINUE_LOGICALNZ : BranchInstr<"CONTINUE_LOGICALNZ">;
2217   // This opcode has custom swizzle pattern encoded in Swizzle Encoder
2218   defm CONTINUE_LOGICALZ : BranchInstr<"CONTINUE_LOGICALZ">;
2219   defm IFC         : BranchInstr2<"IFC">;
2220   defm BREAKC      : BranchInstr2<"BREAKC">;
2221   defm CONTINUEC   : BranchInstr2<"CONTINUEC">;
2222 }
2223
2224 //===----------------------------------------------------------------------===//
2225 // ISel Patterns
2226 //===----------------------------------------------------------------------===//
2227
2228 // CND*_INT Pattterns for f32 True / False values
2229
2230 class CND_INT_f32 <InstR600 cnd, CondCode cc> : Pat <
2231   (selectcc (i32 R600_Reg32:$src0), 0, (f32 R600_Reg32:$src1),
2232                                             R600_Reg32:$src2, cc),
2233   (cnd R600_Reg32:$src0, R600_Reg32:$src1, R600_Reg32:$src2)
2234 >;
2235
2236 def : CND_INT_f32 <CNDE_INT,  SETEQ>;
2237 def : CND_INT_f32 <CNDGT_INT, SETGT>;
2238 def : CND_INT_f32 <CNDGE_INT, SETGE>;
2239
2240 //CNDGE_INT extra pattern
2241 def : Pat <
2242   (selectcc (i32 R600_Reg32:$src0), -1, (i32 R600_Reg32:$src1),
2243                                         (i32 R600_Reg32:$src2), COND_GT),
2244   (CNDGE_INT R600_Reg32:$src0, R600_Reg32:$src1, R600_Reg32:$src2)
2245 >;
2246
2247 // KIL Patterns
2248 def KILP : Pat <
2249   (int_AMDGPU_kilp),
2250   (MASK_WRITE (KILLGT (f32 ONE), (f32 ZERO)))
2251 >;
2252
2253 def KIL : Pat <
2254   (int_AMDGPU_kill R600_Reg32:$src0),
2255   (MASK_WRITE (KILLGT (f32 ZERO), (f32 R600_Reg32:$src0)))
2256 >;
2257
2258 // SGT Reverse args
2259 def : Pat <
2260   (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, FP_ONE, FP_ZERO, COND_LT),
2261   (SGT R600_Reg32:$src1, R600_Reg32:$src0)
2262 >;
2263
2264 // SGE Reverse args
2265 def : Pat <
2266   (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, FP_ONE, FP_ZERO, COND_LE),
2267   (SGE R600_Reg32:$src1, R600_Reg32:$src0)
2268 >;
2269
2270 // SETGT_DX10 reverse args
2271 def : Pat <
2272   (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, COND_LT),
2273   (SETGT_DX10 R600_Reg32:$src1, R600_Reg32:$src0)
2274 >;
2275
2276 // SETGE_DX10 reverse args
2277 def : Pat <
2278   (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, COND_LE),
2279   (SETGE_DX10 R600_Reg32:$src1, R600_Reg32:$src0)
2280 >;
2281
2282 // SETGT_INT reverse args
2283 def : Pat <
2284   (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETLT),
2285   (SETGT_INT R600_Reg32:$src1, R600_Reg32:$src0)
2286 >;
2287
2288 // SETGE_INT reverse args
2289 def : Pat <
2290   (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETLE),
2291   (SETGE_INT R600_Reg32:$src1, R600_Reg32:$src0)
2292 >;
2293
2294 // SETGT_UINT reverse args
2295 def : Pat <
2296   (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETULT),
2297   (SETGT_UINT R600_Reg32:$src1, R600_Reg32:$src0)
2298 >;
2299
2300 // SETGE_UINT reverse args
2301 def : Pat <
2302   (selectcc (i32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETULE),
2303   (SETGE_UINT R600_Reg32:$src1, R600_Reg32:$src0)
2304 >;
2305
2306 // The next two patterns are special cases for handling 'true if ordered' and
2307 // 'true if unordered' conditionals.  The assumption here is that the behavior of
2308 // SETE and SNE conforms to the Direct3D 10 rules for floating point values
2309 // described here:
2310 // http://msdn.microsoft.com/en-us/library/windows/desktop/cc308050.aspx#alpha_32_bit
2311 // We assume that  SETE returns false when one of the operands is NAN and
2312 // SNE returns true when on of the operands is NAN
2313
2314 //SETE - 'true if ordered'
2315 def : Pat <
2316   (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, FP_ONE, FP_ZERO, SETO),
2317   (SETE R600_Reg32:$src0, R600_Reg32:$src1)
2318 >;
2319
2320 //SETE_DX10 - 'true if ordered'
2321 def : Pat <
2322   (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETO),
2323   (SETE_DX10 R600_Reg32:$src0, R600_Reg32:$src1)
2324 >;
2325
2326 //SNE - 'true if unordered'
2327 def : Pat <
2328   (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, FP_ONE, FP_ZERO, SETUO),
2329   (SNE R600_Reg32:$src0, R600_Reg32:$src1)
2330 >;
2331
2332 //SETNE_DX10 - 'true if ordered'
2333 def : Pat <
2334   (selectcc (f32 R600_Reg32:$src0), R600_Reg32:$src1, -1, 0, SETUO),
2335   (SETNE_DX10 R600_Reg32:$src0, R600_Reg32:$src1)
2336 >;
2337
2338 def : Extract_Element <f32, v4f32, R600_Reg128, 0, sub0>;
2339 def : Extract_Element <f32, v4f32, R600_Reg128, 1, sub1>;
2340 def : Extract_Element <f32, v4f32, R600_Reg128, 2, sub2>;
2341 def : Extract_Element <f32, v4f32, R600_Reg128, 3, sub3>;
2342
2343 def : Insert_Element <f32, v4f32, R600_Reg32, R600_Reg128, 0, sub0>;
2344 def : Insert_Element <f32, v4f32, R600_Reg32, R600_Reg128, 1, sub1>;
2345 def : Insert_Element <f32, v4f32, R600_Reg32, R600_Reg128, 2, sub2>;
2346 def : Insert_Element <f32, v4f32, R600_Reg32, R600_Reg128, 3, sub3>;
2347
2348 def : Extract_Element <i32, v4i32, R600_Reg128, 0, sub0>;
2349 def : Extract_Element <i32, v4i32, R600_Reg128, 1, sub1>;
2350 def : Extract_Element <i32, v4i32, R600_Reg128, 2, sub2>;
2351 def : Extract_Element <i32, v4i32, R600_Reg128, 3, sub3>;
2352
2353 def : Insert_Element <i32, v4i32, R600_Reg32, R600_Reg128, 0, sub0>;
2354 def : Insert_Element <i32, v4i32, R600_Reg32, R600_Reg128, 1, sub1>;
2355 def : Insert_Element <i32, v4i32, R600_Reg32, R600_Reg128, 2, sub2>;
2356 def : Insert_Element <i32, v4i32, R600_Reg32, R600_Reg128, 3, sub3>;
2357
2358 def : Vector4_Build <v4f32, R600_Reg128, f32, R600_Reg32>;
2359 def : Vector4_Build <v4i32, R600_Reg128, i32, R600_Reg32>;
2360
2361 // bitconvert patterns
2362
2363 def : BitConvert <i32, f32, R600_Reg32>;
2364 def : BitConvert <f32, i32, R600_Reg32>;
2365 def : BitConvert <v4f32, v4i32, R600_Reg128>;
2366 def : BitConvert <v4i32, v4f32, R600_Reg128>;
2367
2368 // DWORDADDR pattern
2369 def : DwordAddrPat  <i32, R600_Reg32>;
2370
2371 } // End isR600toCayman Predicate