ea63ea5ab125102fa12d92b88143da1fa850faaa
[oota-llvm.git] / lib / Target / PowerPC / PPCInstrInfo.td
1 //===- PPCInstrInfo.td - The PowerPC Instruction Set -------*- tablegen -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the subset of the 32-bit PowerPC instruction set, as used
11 // by the PowerPC instruction selector.
12 //
13 //===----------------------------------------------------------------------===//
14
15 include "PPCInstrFormats.td"
16
17 //===----------------------------------------------------------------------===//
18 // PowerPC specific type constraints.
19 //
20 def SDT_PPCstfiwx : SDTypeProfile<0, 2, [ // stfiwx
21   SDTCisVT<0, f64>, SDTCisPtrTy<1>
22 ]>;
23 def SDT_PPCShiftOp : SDTypeProfile<1, 2, [   // PPCshl, PPCsra, PPCsrl
24   SDTCisVT<0, i32>, SDTCisVT<1, i32>, SDTCisVT<2, i32>
25 ]>;
26 def SDT_PPCCallSeq : SDTypeProfile<0, 1, [ SDTCisVT<0, i32> ]>;
27 def SDT_PPCRetFlag : SDTypeProfile<0, 0, []>;
28
29 //===----------------------------------------------------------------------===//
30 // PowerPC specific DAG Nodes.
31 //
32
33 def PPCfcfid  : SDNode<"PPCISD::FCFID" , SDTFPUnaryOp, []>;
34 def PPCfctidz : SDNode<"PPCISD::FCTIDZ", SDTFPUnaryOp, []>;
35 def PPCfctiwz : SDNode<"PPCISD::FCTIWZ", SDTFPUnaryOp, []>;
36 def PPCstfiwx : SDNode<"PPCISD::STFIWX", SDT_PPCstfiwx, [SDNPHasChain]>;
37
38 def PPCfsel   : SDNode<"PPCISD::FSEL",  
39    // Type constraint for fsel.
40    SDTypeProfile<1, 3, [SDTCisSameAs<0, 2>, SDTCisSameAs<0, 3>, 
41                         SDTCisFP<0>, SDTCisVT<1, f64>]>, []>;
42
43 def PPChi       : SDNode<"PPCISD::Hi", SDTIntBinOp, []>;
44 def PPClo       : SDNode<"PPCISD::Lo", SDTIntBinOp, []>;
45 def PPCvmaddfp  : SDNode<"PPCISD::VMADDFP", SDTFPTernaryOp, []>;
46 def PPCvnmsubfp : SDNode<"PPCISD::VNMSUBFP", SDTFPTernaryOp, []>;
47
48 // These nodes represent the 32-bit PPC shifts that operate on 6-bit shift
49 // amounts.  These nodes are generated by the multi-precision shift code.
50 def PPCsrl        : SDNode<"PPCISD::SRL"       , SDT_PPCShiftOp>;
51 def PPCsra        : SDNode<"PPCISD::SRA"       , SDT_PPCShiftOp>;
52 def PPCshl        : SDNode<"PPCISD::SHL"       , SDT_PPCShiftOp>;
53
54 // These are target-independent nodes, but have target-specific formats.
55 def callseq_start : SDNode<"ISD::CALLSEQ_START", SDT_PPCCallSeq,[SDNPHasChain]>;
56 def callseq_end   : SDNode<"ISD::CALLSEQ_END",   SDT_PPCCallSeq,[SDNPHasChain]>;
57
58 def retflag       : SDNode<"PPCISD::RET_FLAG", SDT_PPCRetFlag,
59                            [SDNPHasChain, SDNPOptInFlag]>;
60
61 //===----------------------------------------------------------------------===//
62 // PowerPC specific transformation functions and pattern fragments.
63 //
64
65 def SHL32 : SDNodeXForm<imm, [{
66   // Transformation function: 31 - imm
67   return getI32Imm(31 - N->getValue());
68 }]>;
69
70 def SHL64 : SDNodeXForm<imm, [{
71   // Transformation function: 63 - imm
72   return getI32Imm(63 - N->getValue());
73 }]>;
74
75 def SRL32 : SDNodeXForm<imm, [{
76   // Transformation function: 32 - imm
77   return N->getValue() ? getI32Imm(32 - N->getValue()) : getI32Imm(0);
78 }]>;
79
80 def SRL64 : SDNodeXForm<imm, [{
81   // Transformation function: 64 - imm
82   return N->getValue() ? getI32Imm(64 - N->getValue()) : getI32Imm(0);
83 }]>;
84
85 def LO16 : SDNodeXForm<imm, [{
86   // Transformation function: get the low 16 bits.
87   return getI32Imm((unsigned short)N->getValue());
88 }]>;
89
90 def HI16 : SDNodeXForm<imm, [{
91   // Transformation function: shift the immediate value down into the low bits.
92   return getI32Imm((unsigned)N->getValue() >> 16);
93 }]>;
94
95 def HA16 : SDNodeXForm<imm, [{
96   // Transformation function: shift the immediate value down into the low bits.
97   signed int Val = N->getValue();
98   return getI32Imm((Val - (signed short)Val) >> 16);
99 }]>;
100
101
102 def immSExt16  : PatLeaf<(imm), [{
103   // immSExt16 predicate - True if the immediate fits in a 16-bit sign extended
104   // field.  Used by instructions like 'addi'.
105   return (int)N->getValue() == (short)N->getValue();
106 }]>;
107 def immZExt16  : PatLeaf<(imm), [{
108   // immZExt16 predicate - True if the immediate fits in a 16-bit zero extended
109   // field.  Used by instructions like 'ori'.
110   return (unsigned)N->getValue() == (unsigned short)N->getValue();
111 }], LO16>;
112
113 def imm16Shifted : PatLeaf<(imm), [{
114   // imm16Shifted predicate - True if only bits in the top 16-bits of the
115   // immediate are set.  Used by instructions like 'addis'.
116   return ((unsigned)N->getValue() & 0xFFFF0000U) == (unsigned)N->getValue();
117 }], HI16>;
118
119 /*
120 // Example of a legalize expander: Only for PPC64.
121 def : Expander<(set i64:$dst, (fp_to_sint f64:$src)),
122                [(set f64:$tmp , (FCTIDZ f64:$src)),
123                 (set i32:$tmpFI, (CreateNewFrameIndex 8, 8)),
124                 (store f64:$tmp, i32:$tmpFI),
125                 (set i64:$dst, (load i32:$tmpFI))],
126                 Subtarget_PPC64>;
127 */
128
129 //===----------------------------------------------------------------------===//
130 // PowerPC Flag Definitions.
131
132 class isPPC64 { bit PPC64 = 1; }
133 class isVMX   { bit VMX = 1; }
134 class isDOT   {
135   list<Register> Defs = [CR0];
136   bit RC  = 1;
137 }
138
139
140
141 //===----------------------------------------------------------------------===//
142 // PowerPC Operand Definitions.
143
144 def u5imm   : Operand<i32> {
145   let PrintMethod = "printU5ImmOperand";
146 }
147 def u6imm   : Operand<i32> {
148   let PrintMethod = "printU6ImmOperand";
149 }
150 def s16imm  : Operand<i32> {
151   let PrintMethod = "printS16ImmOperand";
152 }
153 def u16imm  : Operand<i32> {
154   let PrintMethod = "printU16ImmOperand";
155 }
156 def s16immX4  : Operand<i32> {   // Multiply imm by 4 before printing.
157   let PrintMethod = "printS16X4ImmOperand";
158 }
159 def target : Operand<OtherVT> {
160   let PrintMethod = "printBranchOperand";
161 }
162 def calltarget : Operand<i32> {
163   let PrintMethod = "printCallOperand";
164 }
165 def aaddr : Operand<i32> {
166   let PrintMethod = "printAbsAddrOperand";
167 }
168 def piclabel: Operand<i32> {
169   let PrintMethod = "printPICLabel";
170 }
171 def symbolHi: Operand<i32> {
172   let PrintMethod = "printSymbolHi";
173 }
174 def symbolLo: Operand<i32> {
175   let PrintMethod = "printSymbolLo";
176 }
177 def crbitm: Operand<i8> {
178   let PrintMethod = "printcrbitm";
179 }
180 // Address operands
181 def memri : Operand<i32> {
182   let PrintMethod = "printMemRegImm";
183   let NumMIOperands = 2;
184   let MIOperandInfo = (ops i32imm, GPRC);
185 }
186 def memrr : Operand<i32> {
187   let PrintMethod = "printMemRegReg";
188   let NumMIOperands = 2;
189   let MIOperandInfo = (ops GPRC, GPRC);
190 }
191
192 // Define PowerPC specific addressing mode.
193 def iaddr  : ComplexPattern<i32, 2, "SelectAddrImm",    []>;
194 def xaddr  : ComplexPattern<i32, 2, "SelectAddrIdx",    []>;
195 def xoaddr : ComplexPattern<i32, 2, "SelectAddrIdxOnly",[]>;
196
197 //===----------------------------------------------------------------------===//
198 // PowerPC Instruction Predicate Definitions.
199 def FPContractions : Predicate<"!NoExcessFPPrecision">;
200
201 //===----------------------------------------------------------------------===//
202 // PowerPC Instruction Definitions.
203
204 // Pseudo-instructions:
205
206 let hasCtrlDep = 1 in {
207 def ADJCALLSTACKDOWN : Pseudo<(ops u16imm:$amt),
208                               "; ADJCALLSTACKDOWN",
209                               [(callseq_start imm:$amt)]>;
210 def ADJCALLSTACKUP   : Pseudo<(ops u16imm:$amt),
211                               "; ADJCALLSTACKUP",
212                               [(callseq_end imm:$amt)]>;
213
214 def UPDATE_VRSAVE    : Pseudo<(ops GPRC:$rD, GPRC:$rS),
215                               "UPDATE_VRSAVE $rD, $rS", []>;
216 }
217 def IMPLICIT_DEF_GPR : Pseudo<(ops GPRC:$rD), "; $rD = IMPLICIT_DEF_GPRC",
218                               [(set GPRC:$rD, (undef))]>;
219 def IMPLICIT_DEF_F8  : Pseudo<(ops F8RC:$rD), "; %rD = IMPLICIT_DEF_F8",
220                               [(set F8RC:$rD, (undef))]>;
221 def IMPLICIT_DEF_F4  : Pseudo<(ops F4RC:$rD), "; %rD = IMPLICIT_DEF_F4",
222                               [(set F4RC:$rD, (undef))]>;
223
224 // SELECT_CC_* - Used to implement the SELECT_CC DAG operation.  Expanded by the
225 // scheduler into a branch sequence.
226 let usesCustomDAGSchedInserter = 1,    // Expanded by the scheduler.
227     PPC970_Single = 1 in {
228   def SELECT_CC_Int : Pseudo<(ops GPRC:$dst, CRRC:$cond, GPRC:$T, GPRC:$F,
229                               i32imm:$BROPC), "; SELECT_CC PSEUDO!", []>;
230   def SELECT_CC_F4  : Pseudo<(ops F4RC:$dst, CRRC:$cond, F4RC:$T, F4RC:$F,
231                               i32imm:$BROPC), "; SELECT_CC PSEUDO!", []>;
232   def SELECT_CC_F8  : Pseudo<(ops F8RC:$dst, CRRC:$cond, F8RC:$T, F8RC:$F,
233                               i32imm:$BROPC), "; SELECT_CC PSEUDO!", []>;
234 }
235
236 let isTerminator = 1, noResults = 1, PPC970_Unit = 7 in {
237   let isReturn = 1 in
238     def BLR : XLForm_2_ext<19, 16, 20, 0, 0, (ops), "blr", BrB, [(retflag)]>;
239   def BCTR : XLForm_2_ext<19, 528, 20, 0, 0, (ops), "bctr", BrB, []>;
240 }
241
242 let Defs = [LR] in
243   def MovePCtoLR : Pseudo<(ops piclabel:$label), "bl $label", []>,
244                    PPC970_Unit_BRU;
245
246 let isBranch = 1, isTerminator = 1, hasCtrlDep = 1, 
247     noResults = 1, PPC970_Unit = 7 in {
248   def COND_BRANCH : Pseudo<(ops CRRC:$crS, u16imm:$opc,
249                                 target:$true, target:$false),
250                            "; COND_BRANCH", []>;
251   def B   : IForm<18, 0, 0, (ops target:$dst),
252                   "b $dst", BrB,
253                   [(br bb:$dst)]>;
254
255   // FIXME: 4*CR# needs to be added to the BI field!
256   // This will only work for CR0 as it stands now
257   def BLT : BForm<16, 0, 0, 12, 0, (ops CRRC:$crS, target:$block),
258                   "blt $crS, $block", BrB>;
259   def BLE : BForm<16, 0, 0, 4,  1, (ops CRRC:$crS, target:$block),
260                   "ble $crS, $block", BrB>;
261   def BEQ : BForm<16, 0, 0, 12, 2, (ops CRRC:$crS, target:$block),
262                   "beq $crS, $block", BrB>;
263   def BGE : BForm<16, 0, 0, 4,  0, (ops CRRC:$crS, target:$block),
264                   "bge $crS, $block", BrB>;
265   def BGT : BForm<16, 0, 0, 12, 1, (ops CRRC:$crS, target:$block),
266                   "bgt $crS, $block", BrB>;
267   def BNE : BForm<16, 0, 0, 4,  2, (ops CRRC:$crS, target:$block),
268                   "bne $crS, $block", BrB>;
269   def BUN : BForm<16, 0, 0, 12, 3, (ops CRRC:$crS, target:$block),
270                   "bun $crS, $block", BrB>;
271   def BNU : BForm<16, 0, 0, 4,  3, (ops CRRC:$crS, target:$block),
272                   "bnu $crS, $block", BrB>;
273 }
274
275 let isCall = 1, noResults = 1, PPC970_Unit = 7, 
276   // All calls clobber the non-callee saved registers...
277   Defs = [R0,R2,R3,R4,R5,R6,R7,R8,R9,R10,R11,R12,
278           F0,F1,F2,F3,F4,F5,F6,F7,F8,F9,F10,F11,F12,F13,
279           V0,V1,V2,V3,V4,V5,V6,V7,V8,V9,V10,V11,V12,V13,V14,V15,V16,V17,V18,V19,
280           LR,CTR,
281           CR0,CR1,CR5,CR6,CR7] in {
282   // Convenient aliases for call instructions
283   def BL  : IForm<18, 0, 1, (ops calltarget:$func, variable_ops), 
284                             "bl $func", BrB, []>;
285   def BLA : IForm<18, 1, 1, (ops aaddr:$func, variable_ops),
286                             "bla $func", BrB, []>;
287   def BCTRL : XLForm_2_ext<19, 528, 20, 0, 1, (ops variable_ops), "bctrl", BrB,
288                            []>;
289 }
290
291 // D-Form instructions.  Most instructions that perform an operation on a
292 // register and an immediate are of this type.
293 //
294 let isLoad = 1, PPC970_Unit = 2 in {
295 def LBZ : DForm_1<34, (ops GPRC:$rD, memri:$src),
296                   "lbz $rD, $src", LdStGeneral,
297                   [(set GPRC:$rD, (zextload iaddr:$src, i8))]>;
298 def LHA : DForm_1<42, (ops GPRC:$rD, memri:$src),
299                   "lha $rD, $src", LdStLHA,
300                   [(set GPRC:$rD, (sextload iaddr:$src, i16))]>,
301                   PPC970_DGroup_Cracked;
302 def LHZ : DForm_1<40, (ops GPRC:$rD, memri:$src),
303                   "lhz $rD, $src", LdStGeneral,
304                   [(set GPRC:$rD, (zextload iaddr:$src, i16))]>;
305 def LMW : DForm_1<46, (ops GPRC:$rD, s16imm:$disp, GPRC:$rA),
306                   "lmw $rD, $disp($rA)", LdStLMW,
307                   []>;
308 def LWZ : DForm_1<32, (ops GPRC:$rD, memri:$src),
309                   "lwz $rD, $src", LdStGeneral,
310                   [(set GPRC:$rD, (load iaddr:$src))]>;
311 def LWZU : DForm_1<35, (ops GPRC:$rD, s16imm:$disp, GPRC:$rA),
312                    "lwzu $rD, $disp($rA)", LdStGeneral,
313                    []>;
314 }
315 let PPC970_Unit = 1 in {  // FXU Operations.
316 def ADDI   : DForm_2<14, (ops GPRC:$rD, GPRC:$rA, s16imm:$imm),
317                      "addi $rD, $rA, $imm", IntGeneral,
318                      [(set GPRC:$rD, (add GPRC:$rA, immSExt16:$imm))]>;
319 def ADDIC  : DForm_2<12, (ops GPRC:$rD, GPRC:$rA, s16imm:$imm),
320                      "addic $rD, $rA, $imm", IntGeneral,
321                      [(set GPRC:$rD, (addc GPRC:$rA, immSExt16:$imm))]>,
322                      PPC970_DGroup_Cracked;
323 def ADDICo : DForm_2<13, (ops GPRC:$rD, GPRC:$rA, s16imm:$imm),
324                      "addic. $rD, $rA, $imm", IntGeneral,
325                      []>;
326 def ADDIS  : DForm_2<15, (ops GPRC:$rD, GPRC:$rA, symbolHi:$imm),
327                      "addis $rD, $rA, $imm", IntGeneral,
328                      [(set GPRC:$rD, (add GPRC:$rA, imm16Shifted:$imm))]>;
329 def LA     : DForm_2<14, (ops GPRC:$rD, GPRC:$rA, symbolLo:$sym),
330                      "la $rD, $sym($rA)", IntGeneral,
331                      [(set GPRC:$rD, (add GPRC:$rA,
332                                           (PPClo tglobaladdr:$sym, 0)))]>;
333 def MULLI  : DForm_2< 7, (ops GPRC:$rD, GPRC:$rA, s16imm:$imm),
334                      "mulli $rD, $rA, $imm", IntMulLI,
335                      [(set GPRC:$rD, (mul GPRC:$rA, immSExt16:$imm))]>;
336 def SUBFIC : DForm_2< 8, (ops GPRC:$rD, GPRC:$rA, s16imm:$imm),
337                      "subfic $rD, $rA, $imm", IntGeneral,
338                      [(set GPRC:$rD, (sub immSExt16:$imm, GPRC:$rA))]>;
339 def LI  : DForm_2_r0<14, (ops GPRC:$rD, symbolLo:$imm),
340                      "li $rD, $imm", IntGeneral,
341                      [(set GPRC:$rD, immSExt16:$imm)]>;
342 def LIS : DForm_2_r0<15, (ops GPRC:$rD, symbolHi:$imm),
343                      "lis $rD, $imm", IntGeneral,
344                      [(set GPRC:$rD, imm16Shifted:$imm)]>;
345 }
346 let isStore = 1, noResults = 1, PPC970_Unit = 2 in {
347 def STMW : DForm_3<47, (ops GPRC:$rS, s16imm:$disp, GPRC:$rA),
348                    "stmw $rS, $disp($rA)", LdStLMW,
349                    []>;
350 def STB  : DForm_3<38, (ops GPRC:$rS, memri:$src),
351                    "stb $rS, $src", LdStGeneral,
352                    [(truncstore GPRC:$rS, iaddr:$src, i8)]>;
353 def STH  : DForm_3<44, (ops GPRC:$rS, memri:$src),
354                    "sth $rS, $src", LdStGeneral,
355                    [(truncstore GPRC:$rS, iaddr:$src, i16)]>;
356 def STW  : DForm_3<36, (ops GPRC:$rS, memri:$src),
357                    "stw $rS, $src", LdStGeneral,
358                    [(store GPRC:$rS, iaddr:$src)]>;
359 def STWU : DForm_3<37, (ops GPRC:$rS, s16imm:$disp, GPRC:$rA),
360                    "stwu $rS, $disp($rA)", LdStGeneral,
361                    []>;
362 }
363 let PPC970_Unit = 1 in {  // FXU Operations.
364 def ANDIo : DForm_4<28, (ops GPRC:$dst, GPRC:$src1, u16imm:$src2),
365                     "andi. $dst, $src1, $src2", IntGeneral,
366                     [(set GPRC:$dst, (and GPRC:$src1, immZExt16:$src2))]>,
367                     isDOT;
368 def ANDISo : DForm_4<29, (ops GPRC:$dst, GPRC:$src1, u16imm:$src2),
369                     "andis. $dst, $src1, $src2", IntGeneral,
370                     [(set GPRC:$dst, (and GPRC:$src1, imm16Shifted:$src2))]>,
371                     isDOT;
372 def ORI   : DForm_4<24, (ops GPRC:$dst, GPRC:$src1, u16imm:$src2),
373                     "ori $dst, $src1, $src2", IntGeneral,
374                     [(set GPRC:$dst, (or GPRC:$src1, immZExt16:$src2))]>;
375 def ORIS  : DForm_4<25, (ops GPRC:$dst, GPRC:$src1, u16imm:$src2),
376                     "oris $dst, $src1, $src2", IntGeneral,
377                     [(set GPRC:$dst, (or GPRC:$src1, imm16Shifted:$src2))]>;
378 def XORI  : DForm_4<26, (ops GPRC:$dst, GPRC:$src1, u16imm:$src2),
379                     "xori $dst, $src1, $src2", IntGeneral,
380                     [(set GPRC:$dst, (xor GPRC:$src1, immZExt16:$src2))]>;
381 def XORIS : DForm_4<27, (ops GPRC:$dst, GPRC:$src1, u16imm:$src2),
382                     "xoris $dst, $src1, $src2", IntGeneral,
383                     [(set GPRC:$dst, (xor GPRC:$src1, imm16Shifted:$src2))]>;
384 def NOP   : DForm_4_zero<24, (ops), "nop", IntGeneral,
385                          []>;
386 def CMPI  : DForm_5<11, (ops CRRC:$crD, i1imm:$L, GPRC:$rA, s16imm:$imm),
387                     "cmpi $crD, $L, $rA, $imm", IntCompare>;
388 def CMPWI : DForm_5_ext<11, (ops CRRC:$crD, GPRC:$rA, s16imm:$imm),
389                         "cmpwi $crD, $rA, $imm", IntCompare>;
390 def CMPDI : DForm_5_ext<11, (ops CRRC:$crD, GPRC:$rA, s16imm:$imm),
391                         "cmpdi $crD, $rA, $imm", IntCompare>, isPPC64;
392 def CMPLI  : DForm_6<10, (ops CRRC:$dst, i1imm:$size, GPRC:$src1, u16imm:$src2),
393                      "cmpli $dst, $size, $src1, $src2", IntCompare>;
394 def CMPLWI : DForm_6_ext<10, (ops CRRC:$dst, GPRC:$src1, u16imm:$src2),
395                          "cmplwi $dst, $src1, $src2", IntCompare>;
396 def CMPLDI : DForm_6_ext<10, (ops CRRC:$dst, GPRC:$src1, u16imm:$src2),
397                          "cmpldi $dst, $src1, $src2", IntCompare>, isPPC64;
398 }
399 let isLoad = 1, PPC970_Unit = 2 in {
400 def LFS : DForm_8<48, (ops F4RC:$rD, memri:$src),
401                   "lfs $rD, $src", LdStLFDU,
402                   [(set F4RC:$rD, (load iaddr:$src))]>;
403 def LFD : DForm_8<50, (ops F8RC:$rD, memri:$src),
404                   "lfd $rD, $src", LdStLFD,
405                   [(set F8RC:$rD, (load iaddr:$src))]>;
406 }
407 let isStore = 1, noResults = 1, PPC970_Unit = 2 in {
408 def STFS : DForm_9<52, (ops F4RC:$rS, memri:$dst),
409                    "stfs $rS, $dst", LdStUX,
410                    [(store F4RC:$rS, iaddr:$dst)]>;
411 def STFD : DForm_9<54, (ops F8RC:$rS, memri:$dst),
412                    "stfd $rS, $dst", LdStUX,
413                    [(store F8RC:$rS, iaddr:$dst)]>;
414 }
415
416 // DS-Form instructions.  Load/Store instructions available in PPC-64
417 //
418 let isLoad = 1, PPC970_Unit = 2 in {
419 def LWA  : DSForm_1<58, 2, (ops GPRC:$rT, s16immX4:$DS, GPRC:$rA),
420                     "lwa $rT, $DS($rA)", LdStLWA,
421                     []>, isPPC64, PPC970_DGroup_Cracked;
422 def LD   : DSForm_2<58, 0, (ops GPRC:$rT, s16immX4:$DS, GPRC:$rA),
423                     "ld $rT, $DS($rA)", LdStLD,
424                     []>, isPPC64;
425 }
426 let isStore = 1, noResults = 1, PPC970_Unit = 2 in {
427 def STD  : DSForm_2<62, 0, (ops GPRC:$rT, s16immX4:$DS, GPRC:$rA),
428                     "std $rT, $DS($rA)", LdStSTD,
429                     []>, isPPC64;
430 def STDU : DSForm_2<62, 1, (ops GPRC:$rT, s16immX4:$DS, GPRC:$rA),
431                     "stdu $rT, $DS($rA)", LdStSTD,
432                     []>, isPPC64;
433 }
434
435 // X-Form instructions.  Most instructions that perform an operation on a
436 // register and another register are of this type.
437 //
438 let isLoad = 1, PPC970_Unit = 2 in {
439 def LBZX : XForm_1<31,  87, (ops GPRC:$rD, memrr:$src),
440                    "lbzx $rD, $src", LdStGeneral,
441                    [(set GPRC:$rD, (zextload xaddr:$src, i8))]>;
442 def LHAX : XForm_1<31, 343, (ops GPRC:$rD, memrr:$src),
443                    "lhax $rD, $src", LdStLHA,
444                    [(set GPRC:$rD, (sextload xaddr:$src, i16))]>,
445                    PPC970_DGroup_Cracked;
446 def LHZX : XForm_1<31, 279, (ops GPRC:$rD, memrr:$src),
447                    "lhzx $rD, $src", LdStGeneral,
448                    [(set GPRC:$rD, (zextload xaddr:$src, i16))]>;
449 def LWAX : XForm_1<31, 341, (ops G8RC:$rD, memrr:$src),
450                    "lwax $rD, $src", LdStLHA,
451                    [(set G8RC:$rD, (sextload xaddr:$src, i32))]>, isPPC64,
452                    PPC970_DGroup_Cracked;
453 def LWZX : XForm_1<31,  23, (ops GPRC:$rD, memrr:$src),
454                    "lwzx $rD, $src", LdStGeneral,
455                    [(set GPRC:$rD, (load xaddr:$src))]>;
456 def LDX  : XForm_1<31,  21, (ops G8RC:$rD, memrr:$src),
457                    "ldx $rD, $src", LdStLD,
458                    [(set G8RC:$rD, (load xaddr:$src))]>, isPPC64;
459 def LVEBX: XForm_1<31,   7, (ops VRRC:$vD,  GPRC:$base, GPRC:$rA),
460                    "lvebx $vD, $base, $rA", LdStGeneral,
461                    []>;
462 def LVEHX: XForm_1<31,  39, (ops VRRC:$vD,  GPRC:$base, GPRC:$rA),
463                    "lvehx $vD, $base, $rA", LdStGeneral,
464                    []>;
465 def LVEWX: XForm_1<31,  71, (ops VRRC:$vD,  GPRC:$base, GPRC:$rA),
466                    "lvewx $vD, $base, $rA", LdStGeneral,
467                    []>;
468 def LVX  : XForm_1<31, 103, (ops VRRC:$vD,  memrr:$src),
469                    "lvx $vD, $src", LdStGeneral,
470                    [(set VRRC:$vD, (v4f32 (load xoaddr:$src)))]>;
471 }
472 def LVSL : XForm_1<31,   6, (ops VRRC:$vD,  GPRC:$base, GPRC:$rA),
473                    "lvsl $vD, $base, $rA", LdStGeneral,
474                    []>, PPC970_Unit_LSU;
475 def LVSR : XForm_1<31,  38, (ops VRRC:$vD,  GPRC:$base, GPRC:$rA),
476                    "lvsl $vD, $base, $rA", LdStGeneral,
477                    []>, PPC970_Unit_LSU;
478 let PPC970_Unit = 1 in {  // FXU Operations.
479 def NAND : XForm_6<31, 476, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
480                    "nand $rA, $rS, $rB", IntGeneral,
481                    [(set GPRC:$rA, (not (and GPRC:$rS, GPRC:$rB)))]>;
482 def AND  : XForm_6<31,  28, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
483                    "and $rA, $rS, $rB", IntGeneral,
484                    [(set GPRC:$rA, (and GPRC:$rS, GPRC:$rB))]>;
485 def ANDo : XForm_6<31,  28, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
486                    "and. $rA, $rS, $rB", IntGeneral,
487                    []>, isDOT;
488 def ANDC : XForm_6<31,  60, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
489                    "andc $rA, $rS, $rB", IntGeneral,
490                    [(set GPRC:$rA, (and GPRC:$rS, (not GPRC:$rB)))]>;
491 def OR4  : XForm_6<31, 444, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
492                    "or $rA, $rS, $rB", IntGeneral,
493                    [(set GPRC:$rA, (or GPRC:$rS, GPRC:$rB))]>;
494 def OR8  : XForm_6<31, 444, (ops G8RC:$rA, G8RC:$rS, G8RC:$rB),
495                    "or $rA, $rS, $rB", IntGeneral,
496                    [(set G8RC:$rA, (or G8RC:$rS, G8RC:$rB))]>;
497 def OR4To8  : XForm_6<31, 444, (ops G8RC:$rA, GPRC:$rS, GPRC:$rB),
498                    "or $rA, $rS, $rB", IntGeneral,
499                    []>;
500 def OR8To4  : XForm_6<31, 444, (ops GPRC:$rA, G8RC:$rS, G8RC:$rB),
501                    "or $rA, $rS, $rB", IntGeneral,
502                    []>;
503 def NOR  : XForm_6<31, 124, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
504                    "nor $rA, $rS, $rB", IntGeneral,
505                    [(set GPRC:$rA, (not (or GPRC:$rS, GPRC:$rB)))]>;
506 def ORo  : XForm_6<31, 444, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
507                    "or. $rA, $rS, $rB", IntGeneral,
508                    []>, isDOT;
509 def ORC  : XForm_6<31, 412, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
510                    "orc $rA, $rS, $rB", IntGeneral,
511                    [(set GPRC:$rA, (or GPRC:$rS, (not GPRC:$rB)))]>;
512 def EQV  : XForm_6<31, 284, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
513                    "eqv $rA, $rS, $rB", IntGeneral,
514                    [(set GPRC:$rA, (not (xor GPRC:$rS, GPRC:$rB)))]>;
515 def XOR  : XForm_6<31, 316, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
516                    "xor $rA, $rS, $rB", IntGeneral,
517                    [(set GPRC:$rA, (xor GPRC:$rS, GPRC:$rB))]>;                   
518 def SLD  : XForm_6<31,  27, (ops G8RC:$rA, G8RC:$rS, G8RC:$rB),
519                    "sld $rA, $rS, $rB", IntRotateD,
520                    [(set G8RC:$rA, (shl G8RC:$rS, G8RC:$rB))]>, isPPC64;
521 def SLW  : XForm_6<31,  24, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
522                    "slw $rA, $rS, $rB", IntGeneral,
523                    [(set GPRC:$rA, (PPCshl GPRC:$rS, GPRC:$rB))]>;
524 def SRD  : XForm_6<31, 539, (ops G8RC:$rA, G8RC:$rS, G8RC:$rB),
525                    "srd $rA, $rS, $rB", IntRotateD,
526                    [(set G8RC:$rA, (srl G8RC:$rS, G8RC:$rB))]>, isPPC64;
527 def SRW  : XForm_6<31, 536, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
528                    "srw $rA, $rS, $rB", IntGeneral,
529                    [(set GPRC:$rA, (PPCsrl GPRC:$rS, GPRC:$rB))]>;
530 def SRAD : XForm_6<31, 794, (ops G8RC:$rA, G8RC:$rS, G8RC:$rB),
531                    "srad $rA, $rS, $rB", IntRotateD,
532                    [(set G8RC:$rA, (sra G8RC:$rS, G8RC:$rB))]>, isPPC64;
533 def SRAW : XForm_6<31, 792, (ops GPRC:$rA, GPRC:$rS, GPRC:$rB),
534                    "sraw $rA, $rS, $rB", IntShift,
535                    [(set GPRC:$rA, (PPCsra GPRC:$rS, GPRC:$rB))]>;
536 }
537 let isStore = 1, noResults = 1, PPC970_Unit = 2 in {
538 def STBX  : XForm_8<31, 215, (ops GPRC:$rS, memrr:$dst),
539                    "stbx $rS, $dst", LdStGeneral,
540                    [(truncstore GPRC:$rS, xaddr:$dst, i8)]>, 
541                    PPC970_DGroup_Cracked;
542 def STHX  : XForm_8<31, 407, (ops GPRC:$rS, memrr:$dst),
543                    "sthx $rS, $dst", LdStGeneral,
544                    [(truncstore GPRC:$rS, xaddr:$dst, i16)]>, 
545                    PPC970_DGroup_Cracked;
546 def STWX  : XForm_8<31, 151, (ops GPRC:$rS, memrr:$dst),
547                    "stwx $rS, $dst", LdStGeneral,
548                    [(store GPRC:$rS, xaddr:$dst)]>,
549                    PPC970_DGroup_Cracked;
550 def STWUX : XForm_8<31, 183, (ops GPRC:$rS, GPRC:$rA, GPRC:$rB),
551                    "stwux $rS, $rA, $rB", LdStGeneral,
552                    []>;
553 def STDX  : XForm_8<31, 149, (ops GPRC:$rS, GPRC:$rA, GPRC:$rB),
554                    "stdx $rS, $rA, $rB", LdStSTD,
555                    []>, isPPC64, PPC970_DGroup_Cracked;
556 def STDUX : XForm_8<31, 181, (ops GPRC:$rS, GPRC:$rA, GPRC:$rB),
557                    "stdux $rS, $rA, $rB", LdStSTD,
558                    []>, isPPC64;
559 def STVEBX: XForm_8<31, 135, (ops VRRC:$rS, GPRC:$rA, GPRC:$rB),
560                    "stvebx $rS, $rA, $rB", LdStGeneral,
561                    []>;
562 def STVEHX: XForm_8<31, 167, (ops VRRC:$rS, GPRC:$rA, GPRC:$rB),
563                    "stvehx $rS, $rA, $rB", LdStGeneral,
564                    []>;
565 def STVEWX: XForm_8<31, 199, (ops VRRC:$rS, GPRC:$rA, GPRC:$rB),
566                    "stvewx $rS, $rA, $rB", LdStGeneral,
567                    []>;
568 def STVX  : XForm_8<31, 231, (ops VRRC:$rS, memrr:$dst),
569                    "stvx $rS, $dst", LdStGeneral,
570                    [(store (v4f32 VRRC:$rS), xoaddr:$dst)]>;
571 }
572 let PPC970_Unit = 1 in {  // FXU Operations.
573 def SRAWI : XForm_10<31, 824, (ops GPRC:$rA, GPRC:$rS, u5imm:$SH), 
574                      "srawi $rA, $rS, $SH", IntShift,
575                      [(set GPRC:$rA, (sra GPRC:$rS, (i32 imm:$SH)))]>;
576 def CNTLZW : XForm_11<31,  26, (ops GPRC:$rA, GPRC:$rS),
577                       "cntlzw $rA, $rS", IntGeneral,
578                       [(set GPRC:$rA, (ctlz GPRC:$rS))]>;
579 def EXTSB  : XForm_11<31, 954, (ops GPRC:$rA, GPRC:$rS),
580                       "extsb $rA, $rS", IntGeneral,
581                       [(set GPRC:$rA, (sext_inreg GPRC:$rS, i8))]>;
582 def EXTSH  : XForm_11<31, 922, (ops GPRC:$rA, GPRC:$rS),
583                       "extsh $rA, $rS", IntGeneral,
584                       [(set GPRC:$rA, (sext_inreg GPRC:$rS, i16))]>;
585 def EXTSW  : XForm_11<31, 986, (ops G8RC:$rA, G8RC:$rS),
586                       "extsw $rA, $rS", IntGeneral,
587                       [(set G8RC:$rA, (sext_inreg G8RC:$rS, i32))]>, isPPC64;
588 def CMP    : XForm_16<31, 0, (ops CRRC:$crD, i1imm:$long, GPRC:$rA, GPRC:$rB),
589                       "cmp $crD, $long, $rA, $rB", IntCompare>;
590 def CMPL   : XForm_16<31, 32, (ops CRRC:$crD, i1imm:$long, GPRC:$rA, GPRC:$rB),
591                       "cmpl $crD, $long, $rA, $rB", IntCompare>;
592 def CMPW   : XForm_16_ext<31, 0, (ops CRRC:$crD, GPRC:$rA, GPRC:$rB),
593                           "cmpw $crD, $rA, $rB", IntCompare>;
594 def CMPD   : XForm_16_ext<31, 0, (ops CRRC:$crD, GPRC:$rA, GPRC:$rB),
595                           "cmpd $crD, $rA, $rB", IntCompare>, isPPC64;
596 def CMPLW  : XForm_16_ext<31, 32, (ops CRRC:$crD, GPRC:$rA, GPRC:$rB),
597                           "cmplw $crD, $rA, $rB", IntCompare>;
598 def CMPLD  : XForm_16_ext<31, 32, (ops CRRC:$crD, GPRC:$rA, GPRC:$rB),
599                           "cmpld $crD, $rA, $rB", IntCompare>, isPPC64;
600 }
601 let PPC970_Unit = 3 in {  // FPU Operations.
602 //def FCMPO  : XForm_17<63, 32, (ops CRRC:$crD, FPRC:$fA, FPRC:$fB),
603 //                      "fcmpo $crD, $fA, $fB", FPCompare>;
604 def FCMPUS : XForm_17<63, 0, (ops CRRC:$crD, F4RC:$fA, F4RC:$fB),
605                       "fcmpu $crD, $fA, $fB", FPCompare>;
606 def FCMPUD : XForm_17<63, 0, (ops CRRC:$crD, F8RC:$fA, F8RC:$fB),
607                       "fcmpu $crD, $fA, $fB", FPCompare>;
608 }
609 let isLoad = 1, PPC970_Unit = 2 in {
610 def LFSX   : XForm_25<31, 535, (ops F4RC:$frD, memrr:$src),
611                       "lfsx $frD, $src", LdStLFDU,
612                       [(set F4RC:$frD, (load xaddr:$src))]>;
613 def LFDX   : XForm_25<31, 599, (ops F8RC:$frD, memrr:$src),
614                       "lfdx $frD, $src", LdStLFDU,
615                       [(set F8RC:$frD, (load xaddr:$src))]>;
616 }
617 let PPC970_Unit = 3 in {  // FPU Operations.
618 def FCFID  : XForm_26<63, 846, (ops F8RC:$frD, F8RC:$frB),
619                       "fcfid $frD, $frB", FPGeneral,
620                       [(set F8RC:$frD, (PPCfcfid F8RC:$frB))]>, isPPC64;
621 def FCTIDZ : XForm_26<63, 815, (ops F8RC:$frD, F8RC:$frB),
622                       "fctidz $frD, $frB", FPGeneral,
623                       [(set F8RC:$frD, (PPCfctidz F8RC:$frB))]>, isPPC64;
624 def FCTIWZ : XForm_26<63, 15, (ops F8RC:$frD, F8RC:$frB),
625                       "fctiwz $frD, $frB", FPGeneral,
626                       [(set F8RC:$frD, (PPCfctiwz F8RC:$frB))]>;
627 def FRSP   : XForm_26<63, 12, (ops F4RC:$frD, F8RC:$frB),
628                       "frsp $frD, $frB", FPGeneral,
629                       [(set F4RC:$frD, (fround F8RC:$frB))]>;
630 def FSQRT  : XForm_26<63, 22, (ops F8RC:$frD, F8RC:$frB),
631                       "fsqrt $frD, $frB", FPSqrt,
632                       [(set F8RC:$frD, (fsqrt F8RC:$frB))]>;
633 def FSQRTS : XForm_26<59, 22, (ops F4RC:$frD, F4RC:$frB),
634                       "fsqrts $frD, $frB", FPSqrt,
635                       [(set F4RC:$frD, (fsqrt F4RC:$frB))]>;
636 }
637
638 /// FMR is split into 3 versions, one for 4/8 byte FP, and one for extending.
639 ///
640 /// Note that these are defined as pseudo-ops on the PPC970 because they are
641 /// often coallesced away and we don't want the dispatch group builder to think
642 /// that they will fill slots (which could cause the load of a LSU reject to
643 /// sneak into a d-group with a store).
644 def FMRS   : XForm_26<63, 72, (ops F4RC:$frD, F4RC:$frB),
645                       "fmr $frD, $frB", FPGeneral,
646                       []>,  // (set F4RC:$frD, F4RC:$frB)
647                       PPC970_Unit_Pseudo;
648 def FMRD   : XForm_26<63, 72, (ops F8RC:$frD, F8RC:$frB),
649                       "fmr $frD, $frB", FPGeneral,
650                       []>,  // (set F8RC:$frD, F8RC:$frB)
651                       PPC970_Unit_Pseudo;
652 def FMRSD  : XForm_26<63, 72, (ops F8RC:$frD, F4RC:$frB),
653                       "fmr $frD, $frB", FPGeneral,
654                       [(set F8RC:$frD, (fextend F4RC:$frB))]>,
655                       PPC970_Unit_Pseudo;
656
657 let PPC970_Unit = 3 in {  // FPU Operations.
658 // These are artificially split into two different forms, for 4/8 byte FP.
659 def FABSS  : XForm_26<63, 264, (ops F4RC:$frD, F4RC:$frB),
660                       "fabs $frD, $frB", FPGeneral,
661                       [(set F4RC:$frD, (fabs F4RC:$frB))]>;
662 def FABSD  : XForm_26<63, 264, (ops F8RC:$frD, F8RC:$frB),
663                       "fabs $frD, $frB", FPGeneral,
664                       [(set F8RC:$frD, (fabs F8RC:$frB))]>;
665 def FNABSS : XForm_26<63, 136, (ops F4RC:$frD, F4RC:$frB),
666                       "fnabs $frD, $frB", FPGeneral,
667                       [(set F4RC:$frD, (fneg (fabs F4RC:$frB)))]>;
668 def FNABSD : XForm_26<63, 136, (ops F8RC:$frD, F8RC:$frB),
669                       "fnabs $frD, $frB", FPGeneral,
670                       [(set F8RC:$frD, (fneg (fabs F8RC:$frB)))]>;
671 def FNEGS  : XForm_26<63, 40, (ops F4RC:$frD, F4RC:$frB),
672                       "fneg $frD, $frB", FPGeneral,
673                       [(set F4RC:$frD, (fneg F4RC:$frB))]>;
674 def FNEGD  : XForm_26<63, 40, (ops F8RC:$frD, F8RC:$frB),
675                       "fneg $frD, $frB", FPGeneral,
676                       [(set F8RC:$frD, (fneg F8RC:$frB))]>;
677 }
678                       
679 let isStore = 1, noResults = 1, PPC970_Unit = 2 in {
680 def STFIWX: XForm_28<31, 983, (ops F8RC:$frS, memrr:$dst),
681                      "stfiwx $frS, $dst", LdStUX,
682                      [(PPCstfiwx F8RC:$frS, xoaddr:$dst)]>;
683 def STFSX : XForm_28<31, 663, (ops F4RC:$frS, memrr:$dst),
684                      "stfsx $frS, $dst", LdStUX,
685                      [(store F4RC:$frS, xaddr:$dst)]>;
686 def STFDX : XForm_28<31, 727, (ops F8RC:$frS, memrr:$dst),
687                      "stfdx $frS, $dst", LdStUX,
688                      [(store F8RC:$frS, xaddr:$dst)]>;
689 }
690
691 // XL-Form instructions.  condition register logical ops.
692 //
693 def MCRF   : XLForm_3<19, 0, (ops CRRC:$BF, CRRC:$BFA),
694                       "mcrf $BF, $BFA", BrMCR>,
695              PPC970_DGroup_First, PPC970_Unit_CRU;
696
697 // XFX-Form instructions.  Instructions that deal with SPRs.
698 //
699 def MFCTR : XFXForm_1_ext<31, 339, 9, (ops GPRC:$rT), "mfctr $rT", SprMFSPR>,
700             PPC970_DGroup_First, PPC970_Unit_FXU;
701 def MTCTR : XFXForm_7_ext<31, 467, 9, (ops GPRC:$rS), "mtctr $rS", SprMTSPR>,
702             PPC970_DGroup_First, PPC970_Unit_FXU;
703
704 def MTLR  : XFXForm_7_ext<31, 467, 8, (ops GPRC:$rS), "mtlr $rS", SprMTSPR>,
705             PPC970_DGroup_First, PPC970_Unit_FXU;
706 def MFLR  : XFXForm_1_ext<31, 339, 8, (ops GPRC:$rT), "mflr $rT",  SprMFSPR>,
707             PPC970_DGroup_First, PPC970_Unit_FXU;
708
709 // Move to/from VRSAVE: despite being a SPR, the VRSAVE register is renamed like
710 // a GPR on the PPC970.  As such, copies in and out have the same performance
711 // characteristics as an OR instruction.
712 def MTVRSAVE : XFXForm_7_ext<31, 467, 256, (ops GPRC:$rS),
713                              "mtspr 256, $rS", IntGeneral>,
714                PPC970_DGroup_Single, PPC970_Unit_FXU;
715 def MFVRSAVE : XFXForm_1_ext<31, 339, 256, (ops GPRC:$rT),
716                              "mfspr $rT, 256", IntGeneral>,
717                PPC970_DGroup_First, PPC970_Unit_FXU;
718
719 def MFCR  : XFXForm_3<31, 19, (ops GPRC:$rT), "mfcr $rT", SprMFCR>,
720             PPC970_MicroCode, PPC970_Unit_CRU;
721 def MTCRF : XFXForm_5<31, 144, (ops crbitm:$FXM, GPRC:$rS),
722                       "mtcrf $FXM, $rS", BrMCRX>,
723             PPC970_MicroCode, PPC970_Unit_CRU;
724 def MFOCRF: XFXForm_5a<31, 19, (ops GPRC:$rT, crbitm:$FXM),
725                        "mfcr $rT, $FXM", SprMFCR>,
726             PPC970_DGroup_First, PPC970_Unit_CRU;
727
728 // XS-Form instructions.  Just 'sradi'
729 //
730 let PPC970_Unit = 1 in {  // FXU Operations.
731 def SRADI  : XSForm_1<31, 413, (ops GPRC:$rA, GPRC:$rS, u6imm:$SH),
732                       "sradi $rA, $rS, $SH", IntRotateD>, isPPC64;
733
734 // XO-Form instructions.  Arithmetic instructions that can set overflow bit
735 //
736 def ADD4  : XOForm_1<31, 266, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
737                      "add $rT, $rA, $rB", IntGeneral,
738                      [(set GPRC:$rT, (add GPRC:$rA, GPRC:$rB))]>;
739 def ADD8  : XOForm_1<31, 266, 0, (ops G8RC:$rT, G8RC:$rA, G8RC:$rB),
740                      "add $rT, $rA, $rB", IntGeneral,
741                      [(set G8RC:$rT, (add G8RC:$rA, G8RC:$rB))]>;
742 def ADDC  : XOForm_1<31, 10, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
743                      "addc $rT, $rA, $rB", IntGeneral,
744                      [(set GPRC:$rT, (addc GPRC:$rA, GPRC:$rB))]>,
745                      PPC970_DGroup_Cracked;
746 def ADDE  : XOForm_1<31, 138, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
747                      "adde $rT, $rA, $rB", IntGeneral,
748                      [(set GPRC:$rT, (adde GPRC:$rA, GPRC:$rB))]>;
749 def DIVD  : XOForm_1<31, 489, 0, (ops G8RC:$rT, G8RC:$rA, G8RC:$rB),
750                      "divd $rT, $rA, $rB", IntDivD,
751                      [(set G8RC:$rT, (sdiv G8RC:$rA, G8RC:$rB))]>, isPPC64,
752                      PPC970_DGroup_First, PPC970_DGroup_Cracked;
753 def DIVDU : XOForm_1<31, 457, 0, (ops G8RC:$rT, G8RC:$rA, G8RC:$rB),
754                      "divdu $rT, $rA, $rB", IntDivD,
755                      [(set G8RC:$rT, (udiv G8RC:$rA, G8RC:$rB))]>, isPPC64,
756                      PPC970_DGroup_First, PPC970_DGroup_Cracked;
757 def DIVW  : XOForm_1<31, 491, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
758                      "divw $rT, $rA, $rB", IntDivW,
759                      [(set GPRC:$rT, (sdiv GPRC:$rA, GPRC:$rB))]>,
760                      PPC970_DGroup_First, PPC970_DGroup_Cracked;
761 def DIVWU : XOForm_1<31, 459, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
762                      "divwu $rT, $rA, $rB", IntDivW,
763                      [(set GPRC:$rT, (udiv GPRC:$rA, GPRC:$rB))]>,
764                      PPC970_DGroup_First, PPC970_DGroup_Cracked;
765 def MULHD : XOForm_1<31, 73, 0, (ops G8RC:$rT, G8RC:$rA, G8RC:$rB),
766                      "mulhd $rT, $rA, $rB", IntMulHW,
767                      [(set G8RC:$rT, (mulhs G8RC:$rA, G8RC:$rB))]>;
768 def MULHDU : XOForm_1<31, 9, 0, (ops G8RC:$rT, G8RC:$rA, G8RC:$rB),
769                      "mulhdu $rT, $rA, $rB", IntMulHWU,
770                      [(set G8RC:$rT, (mulhu G8RC:$rA, G8RC:$rB))]>;
771 def MULHW : XOForm_1<31, 75, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
772                      "mulhw $rT, $rA, $rB", IntMulHW,
773                      [(set GPRC:$rT, (mulhs GPRC:$rA, GPRC:$rB))]>;
774 def MULHWU : XOForm_1<31, 11, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
775                      "mulhwu $rT, $rA, $rB", IntMulHWU,
776                      [(set GPRC:$rT, (mulhu GPRC:$rA, GPRC:$rB))]>;
777 def MULLD : XOForm_1<31, 233, 0, (ops G8RC:$rT, G8RC:$rA, G8RC:$rB),
778                      "mulld $rT, $rA, $rB", IntMulHD,
779                      [(set G8RC:$rT, (mul G8RC:$rA, G8RC:$rB))]>, isPPC64;
780 def MULLW : XOForm_1<31, 235, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
781                      "mullw $rT, $rA, $rB", IntMulHW,
782                      [(set GPRC:$rT, (mul GPRC:$rA, GPRC:$rB))]>;
783 def SUBF  : XOForm_1<31, 40, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
784                      "subf $rT, $rA, $rB", IntGeneral,
785                      [(set GPRC:$rT, (sub GPRC:$rB, GPRC:$rA))]>;
786 def SUBFC : XOForm_1<31, 8, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
787                      "subfc $rT, $rA, $rB", IntGeneral,
788                      [(set GPRC:$rT, (subc GPRC:$rB, GPRC:$rA))]>,
789                      PPC970_DGroup_Cracked;
790 def SUBFE : XOForm_1<31, 136, 0, (ops GPRC:$rT, GPRC:$rA, GPRC:$rB),
791                      "subfe $rT, $rA, $rB", IntGeneral,
792                      [(set GPRC:$rT, (sube GPRC:$rB, GPRC:$rA))]>;
793 def ADDME  : XOForm_3<31, 234, 0, (ops GPRC:$rT, GPRC:$rA),
794                       "addme $rT, $rA", IntGeneral,
795                       [(set GPRC:$rT, (adde GPRC:$rA, immAllOnes))]>;
796 def ADDZE  : XOForm_3<31, 202, 0, (ops GPRC:$rT, GPRC:$rA),
797                       "addze $rT, $rA", IntGeneral,
798                       [(set GPRC:$rT, (adde GPRC:$rA, 0))]>;
799 def NEG    : XOForm_3<31, 104, 0, (ops GPRC:$rT, GPRC:$rA),
800                       "neg $rT, $rA", IntGeneral,
801                       [(set GPRC:$rT, (ineg GPRC:$rA))]>;
802 def SUBFME : XOForm_3<31, 232, 0, (ops GPRC:$rT, GPRC:$rA),
803                       "subfme $rT, $rA", IntGeneral,
804                       [(set GPRC:$rT, (sube immAllOnes, GPRC:$rA))]>;
805 def SUBFZE : XOForm_3<31, 200, 0, (ops GPRC:$rT, GPRC:$rA),
806                       "subfze $rT, $rA", IntGeneral,
807                       [(set GPRC:$rT, (sube 0, GPRC:$rA))]>;
808 }
809
810 // A-Form instructions.  Most of the instructions executed in the FPU are of
811 // this type.
812 //
813 let PPC970_Unit = 3 in {  // FPU Operations.
814 def FMADD : AForm_1<63, 29, 
815                     (ops F8RC:$FRT, F8RC:$FRA, F8RC:$FRC, F8RC:$FRB),
816                     "fmadd $FRT, $FRA, $FRC, $FRB", FPFused,
817                     [(set F8RC:$FRT, (fadd (fmul F8RC:$FRA, F8RC:$FRC),
818                                            F8RC:$FRB))]>,
819                     Requires<[FPContractions]>;
820 def FMADDS : AForm_1<59, 29,
821                     (ops F4RC:$FRT, F4RC:$FRA, F4RC:$FRC, F4RC:$FRB),
822                     "fmadds $FRT, $FRA, $FRC, $FRB", FPGeneral,
823                     [(set F4RC:$FRT, (fadd (fmul F4RC:$FRA, F4RC:$FRC),
824                                            F4RC:$FRB))]>,
825                     Requires<[FPContractions]>;
826 def FMSUB : AForm_1<63, 28,
827                     (ops F8RC:$FRT, F8RC:$FRA, F8RC:$FRC, F8RC:$FRB),
828                     "fmsub $FRT, $FRA, $FRC, $FRB", FPFused,
829                     [(set F8RC:$FRT, (fsub (fmul F8RC:$FRA, F8RC:$FRC),
830                                            F8RC:$FRB))]>,
831                     Requires<[FPContractions]>;
832 def FMSUBS : AForm_1<59, 28,
833                     (ops F4RC:$FRT, F4RC:$FRA, F4RC:$FRC, F4RC:$FRB),
834                     "fmsubs $FRT, $FRA, $FRC, $FRB", FPGeneral,
835                     [(set F4RC:$FRT, (fsub (fmul F4RC:$FRA, F4RC:$FRC),
836                                            F4RC:$FRB))]>,
837                     Requires<[FPContractions]>;
838 def FNMADD : AForm_1<63, 31,
839                     (ops F8RC:$FRT, F8RC:$FRA, F8RC:$FRC, F8RC:$FRB),
840                     "fnmadd $FRT, $FRA, $FRC, $FRB", FPFused,
841                     [(set F8RC:$FRT, (fneg (fadd (fmul F8RC:$FRA, F8RC:$FRC),
842                                                  F8RC:$FRB)))]>,
843                     Requires<[FPContractions]>;
844 def FNMADDS : AForm_1<59, 31,
845                     (ops F4RC:$FRT, F4RC:$FRA, F4RC:$FRC, F4RC:$FRB),
846                     "fnmadds $FRT, $FRA, $FRC, $FRB", FPGeneral,
847                     [(set F4RC:$FRT, (fneg (fadd (fmul F4RC:$FRA, F4RC:$FRC),
848                                                  F4RC:$FRB)))]>,
849                     Requires<[FPContractions]>;
850 def FNMSUB : AForm_1<63, 30,
851                     (ops F8RC:$FRT, F8RC:$FRA, F8RC:$FRC, F8RC:$FRB),
852                     "fnmsub $FRT, $FRA, $FRC, $FRB", FPFused,
853                     [(set F8RC:$FRT, (fneg (fsub (fmul F8RC:$FRA, F8RC:$FRC),
854                                                  F8RC:$FRB)))]>,
855                     Requires<[FPContractions]>;
856 def FNMSUBS : AForm_1<59, 30,
857                     (ops F4RC:$FRT, F4RC:$FRA, F4RC:$FRC, F4RC:$FRB),
858                     "fnmsubs $FRT, $FRA, $FRC, $FRB", FPGeneral,
859                     [(set F4RC:$FRT, (fneg (fsub (fmul F4RC:$FRA, F4RC:$FRC),
860                                                  F4RC:$FRB)))]>,
861                     Requires<[FPContractions]>;
862 // FSEL is artificially split into 4 and 8-byte forms for the result.  To avoid
863 // having 4 of these, force the comparison to always be an 8-byte double (code
864 // should use an FMRSD if the input comparison value really wants to be a float)
865 // and 4/8 byte forms for the result and operand type..
866 def FSELD : AForm_1<63, 23,
867                     (ops F8RC:$FRT, F8RC:$FRA, F8RC:$FRC, F8RC:$FRB),
868                     "fsel $FRT, $FRA, $FRC, $FRB", FPGeneral,
869                     [(set F8RC:$FRT, (PPCfsel F8RC:$FRA,F8RC:$FRC,F8RC:$FRB))]>;
870 def FSELS : AForm_1<63, 23,
871                      (ops F4RC:$FRT, F8RC:$FRA, F4RC:$FRC, F4RC:$FRB),
872                      "fsel $FRT, $FRA, $FRC, $FRB", FPGeneral,
873                     [(set F4RC:$FRT, (PPCfsel F8RC:$FRA,F4RC:$FRC,F4RC:$FRB))]>;
874 def FADD  : AForm_2<63, 21,
875                     (ops F8RC:$FRT, F8RC:$FRA, F8RC:$FRB),
876                     "fadd $FRT, $FRA, $FRB", FPGeneral,
877                     [(set F8RC:$FRT, (fadd F8RC:$FRA, F8RC:$FRB))]>;
878 def FADDS : AForm_2<59, 21,
879                     (ops F4RC:$FRT, F4RC:$FRA, F4RC:$FRB),
880                     "fadds $FRT, $FRA, $FRB", FPGeneral,
881                     [(set F4RC:$FRT, (fadd F4RC:$FRA, F4RC:$FRB))]>;
882 def FDIV  : AForm_2<63, 18,
883                     (ops F8RC:$FRT, F8RC:$FRA, F8RC:$FRB),
884                     "fdiv $FRT, $FRA, $FRB", FPDivD,
885                     [(set F8RC:$FRT, (fdiv F8RC:$FRA, F8RC:$FRB))]>;
886 def FDIVS : AForm_2<59, 18,
887                     (ops F4RC:$FRT, F4RC:$FRA, F4RC:$FRB),
888                     "fdivs $FRT, $FRA, $FRB", FPDivS,
889                     [(set F4RC:$FRT, (fdiv F4RC:$FRA, F4RC:$FRB))]>;
890 def FMUL  : AForm_3<63, 25,
891                     (ops F8RC:$FRT, F8RC:$FRA, F8RC:$FRB),
892                     "fmul $FRT, $FRA, $FRB", FPFused,
893                     [(set F8RC:$FRT, (fmul F8RC:$FRA, F8RC:$FRB))]>;
894 def FMULS : AForm_3<59, 25,
895                     (ops F4RC:$FRT, F4RC:$FRA, F4RC:$FRB),
896                     "fmuls $FRT, $FRA, $FRB", FPGeneral,
897                     [(set F4RC:$FRT, (fmul F4RC:$FRA, F4RC:$FRB))]>;
898 def FSUB  : AForm_2<63, 20,
899                     (ops F8RC:$FRT, F8RC:$FRA, F8RC:$FRB),
900                     "fsub $FRT, $FRA, $FRB", FPGeneral,
901                     [(set F8RC:$FRT, (fsub F8RC:$FRA, F8RC:$FRB))]>;
902 def FSUBS : AForm_2<59, 20,
903                     (ops F4RC:$FRT, F4RC:$FRA, F4RC:$FRB),
904                     "fsubs $FRT, $FRA, $FRB", FPGeneral,
905                     [(set F4RC:$FRT, (fsub F4RC:$FRA, F4RC:$FRB))]>;
906 }
907
908 let PPC970_Unit = 1 in {  // FXU Operations.
909 // M-Form instructions.  rotate and mask instructions.
910 //
911 let isTwoAddress = 1, isCommutable = 1 in {
912 // RLWIMI can be commuted if the rotate amount is zero.
913 def RLWIMI : MForm_2<20,
914                      (ops GPRC:$rA, GPRC:$rSi, GPRC:$rS, u5imm:$SH, u5imm:$MB, 
915                       u5imm:$ME), "rlwimi $rA, $rS, $SH, $MB, $ME", IntRotate,
916                       []>, PPC970_DGroup_Cracked;
917 def RLDIMI : MDForm_1<30, 3,
918                       (ops G8RC:$rA, G8RC:$rSi, G8RC:$rS, u6imm:$SH, u6imm:$MB),
919                       "rldimi $rA, $rS, $SH, $MB", IntRotateD,
920                       []>, isPPC64;
921 }
922 def RLWINM : MForm_2<21,
923                      (ops GPRC:$rA, GPRC:$rS, u5imm:$SH, u5imm:$MB, u5imm:$ME),
924                      "rlwinm $rA, $rS, $SH, $MB, $ME", IntGeneral,
925                      []>;
926 def RLWINMo : MForm_2<21,
927                      (ops GPRC:$rA, GPRC:$rS, u5imm:$SH, u5imm:$MB, u5imm:$ME),
928                      "rlwinm. $rA, $rS, $SH, $MB, $ME", IntGeneral,
929                      []>, isDOT, PPC970_DGroup_Cracked;
930 def RLWNM  : MForm_2<23,
931                      (ops GPRC:$rA, GPRC:$rS, GPRC:$rB, u5imm:$MB, u5imm:$ME),
932                      "rlwnm $rA, $rS, $rB, $MB, $ME", IntGeneral,
933                      []>;
934
935 // MD-Form instructions.  64 bit rotate instructions.
936 //
937 def RLDICL : MDForm_1<30, 0,
938                       (ops G8RC:$rA, G8RC:$rS, u6imm:$SH, u6imm:$MB),
939                       "rldicl $rA, $rS, $SH, $MB", IntRotateD,
940                       []>, isPPC64;
941 def RLDICR : MDForm_1<30, 1,
942                       (ops G8RC:$rA, G8RC:$rS, u6imm:$SH, u6imm:$ME),
943                       "rldicr $rA, $rS, $SH, $ME", IntRotateD,
944                       []>, isPPC64;
945 }
946
947 let PPC970_Unit = 5 in {  // VALU Operations.
948 // VA-Form instructions.  3-input AltiVec ops.
949 def VMADDFP : VAForm_1<46, (ops VRRC:$vD, VRRC:$vA, VRRC:$vB, VRRC:$vC),
950                        "vmaddfp $vD, $vA, $vC, $vB", VecFP,
951                        [(set VRRC:$vD, (fadd (fmul VRRC:$vA, VRRC:$vC),
952                                              VRRC:$vB))]>,
953                        Requires<[FPContractions]>;
954 def VNMSUBFP: VAForm_1<47, (ops VRRC:$vD, VRRC:$vA, VRRC:$vB, VRRC:$vC),
955                        "vnmsubfp $vD, $vA, $vC, $vB", VecFP,
956                        [(set VRRC:$vD, (fneg (fsub (fmul VRRC:$vA, 
957                                                          VRRC:$vC),
958                                                   VRRC:$vB)))]>,
959                        Requires<[FPContractions]>;
960
961 // VX-Form instructions.  AltiVec arithmetic ops.
962 def VADDFP : VXForm_1<10, (ops VRRC:$vD, VRRC:$vA, VRRC:$vB),
963                       "vaddfp $vD, $vA, $vB", VecFP,
964                       [(set VRRC:$vD, (fadd VRRC:$vA, VRRC:$vB))]>;
965 def VADDUWM : VXForm_1<128, (ops VRRC:$vD, VRRC:$vA, VRRC:$vB),
966                       "vadduwm $vD, $vA, $vB", VecGeneral,
967                       [(set VRRC:$vD, (add VRRC:$vA, VRRC:$vB))]>;
968 def VCFSX  : VXForm_1<842, (ops VRRC:$vD, u5imm:$UIMM, VRRC:$vB),
969                       "vcfsx $vD, $vB, $UIMM", VecFP,
970                       []>;
971 def VCFUX  : VXForm_1<778, (ops VRRC:$vD, u5imm:$UIMM, VRRC:$vB),
972                       "vcfux $vD, $vB, $UIMM", VecFP,
973                       []>;
974 def VCTSXS : VXForm_1<970, (ops VRRC:$vD, u5imm:$UIMM, VRRC:$vB),
975                       "vctsxs $vD, $vB, $UIMM", VecFP,
976                       []>;
977 def VCTUXS : VXForm_1<906, (ops VRRC:$vD, u5imm:$UIMM, VRRC:$vB),
978                       "vctuxs $vD, $vB, $UIMM", VecFP,
979                       []>;
980 def VEXPTEFP : VXForm_2<394, (ops VRRC:$vD, VRRC:$vB),
981                         "vexptefp $vD, $vB", VecFP,
982                         []>;
983 def VLOGEFP  : VXForm_2<458, (ops VRRC:$vD, VRRC:$vB),
984                         "vlogefp $vD, $vB", VecFP,
985                         []>;
986 def VMAXFP : VXForm_1<1034, (ops VRRC:$vD, VRRC:$vA, VRRC:$vB),
987                       "vmaxfp $vD, $vA, $vB", VecFP,
988                       []>;
989 def VMINFP : VXForm_1<1098, (ops VRRC:$vD, VRRC:$vA, VRRC:$vB),
990                       "vminfp $vD, $vA, $vB", VecFP,
991                       []>;
992 def VREFP  : VXForm_2<266, (ops VRRC:$vD, VRRC:$vB),
993                       "vrefp $vD, $vB", VecFP,
994                       []>;
995 def VRFIM  : VXForm_2<714, (ops VRRC:$vD, VRRC:$vB),
996                       "vrfim $vD, $vB", VecFP,
997                       []>;
998 def VRFIN  : VXForm_2<522, (ops VRRC:$vD, VRRC:$vB),
999                       "vrfin $vD, $vB", VecFP,
1000                       []>;
1001 def VRFIP  : VXForm_2<650, (ops VRRC:$vD, VRRC:$vB),
1002                       "vrfip $vD, $vB", VecFP,
1003                       []>;
1004 def VRFIZ  : VXForm_2<586, (ops VRRC:$vD, VRRC:$vB),
1005                       "vrfiz $vD, $vB", VecFP,
1006                       []>;
1007 def VRSQRTEFP : VXForm_2<330, (ops VRRC:$vD, VRRC:$vB),
1008                          "vrsqrtefp $vD, $vB", VecFP,
1009                          []>;
1010 def VSUBFP : VXForm_1<74, (ops VRRC:$vD, VRRC:$vA, VRRC:$vB),
1011                       "vsubfp $vD, $vA, $vB", VecFP,
1012                       [(set VRRC:$vD, (fsub VRRC:$vA, VRRC:$vB))]>;
1013 def VOR : VXForm_1<1156, (ops VRRC:$vD, VRRC:$vA, VRRC:$vB),
1014                       "vor $vD, $vA, $vB", VecFP,
1015                       []>;
1016 def VXOR : VXForm_1<1220, (ops VRRC:$vD, VRRC:$vA, VRRC:$vB),
1017                       "vxor $vD, $vA, $vB", VecFP,
1018                       []>;
1019                       
1020 // VX-Form Pseudo Instructions
1021
1022 def V_SET0 : VXForm_setzero<1220, (ops VRRC:$vD),
1023                       "vxor $vD, $vD, $vD", VecFP,
1024                       []>;
1025 }
1026
1027 //===----------------------------------------------------------------------===//
1028 // DWARF Pseudo Instructions
1029 //
1030
1031 def DWARF_LOC        : Pseudo<(ops i32imm:$line, i32imm:$col, i32imm:$file),
1032                               "; .loc $file, $line, $col",
1033                       [(dwarf_loc (i32 imm:$line), (i32 imm:$col),
1034                                   (i32 imm:$file))]>;
1035
1036 def DWARF_LABEL      : Pseudo<(ops i32imm:$id),
1037                               "\nLdebug_loc$id:",
1038                       [(dwarf_label (i32 imm:$id))]>;
1039
1040 //===----------------------------------------------------------------------===//
1041 // PowerPC Instruction Patterns
1042 //
1043
1044 // Arbitrary immediate support.  Implement in terms of LIS/ORI.
1045 def : Pat<(i32 imm:$imm),
1046           (ORI (LIS (HI16 imm:$imm)), (LO16 imm:$imm))>;
1047
1048 // Implement the 'not' operation with the NOR instruction.
1049 def NOT : Pat<(not GPRC:$in),
1050               (NOR GPRC:$in, GPRC:$in)>;
1051
1052 // ADD an arbitrary immediate.
1053 def : Pat<(add GPRC:$in, imm:$imm),
1054           (ADDIS (ADDI GPRC:$in, (LO16 imm:$imm)), (HA16 imm:$imm))>;
1055 // OR an arbitrary immediate.
1056 def : Pat<(or GPRC:$in, imm:$imm),
1057           (ORIS (ORI GPRC:$in, (LO16 imm:$imm)), (HI16 imm:$imm))>;
1058 // XOR an arbitrary immediate.
1059 def : Pat<(xor GPRC:$in, imm:$imm),
1060           (XORIS (XORI GPRC:$in, (LO16 imm:$imm)), (HI16 imm:$imm))>;
1061 // SUBFIC
1062 def : Pat<(subc immSExt16:$imm, GPRC:$in),
1063           (SUBFIC GPRC:$in, imm:$imm)>;
1064
1065 // Return void support.
1066 def : Pat<(ret), (BLR)>;
1067
1068 // 64-bit support
1069 def : Pat<(i64 (zext GPRC:$in)),
1070           (RLDICL (OR4To8 GPRC:$in, GPRC:$in), 0, 32)>;
1071 def : Pat<(i64 (anyext GPRC:$in)),
1072           (OR4To8 GPRC:$in, GPRC:$in)>;
1073 def : Pat<(i32 (trunc G8RC:$in)),
1074           (OR8To4 G8RC:$in, G8RC:$in)>;
1075
1076 // SHL
1077 def : Pat<(shl GPRC:$in, (i32 imm:$imm)),
1078           (RLWINM GPRC:$in, imm:$imm, 0, (SHL32 imm:$imm))>;
1079 def : Pat<(shl G8RC:$in, (i64 imm:$imm)),
1080           (RLDICR G8RC:$in, imm:$imm, (SHL64 imm:$imm))>;
1081 // SRL
1082 def : Pat<(srl GPRC:$in, (i32 imm:$imm)),
1083           (RLWINM GPRC:$in, (SRL32 imm:$imm), imm:$imm, 31)>;
1084 def : Pat<(srl G8RC:$in, (i64 imm:$imm)),
1085           (RLDICL G8RC:$in, (SRL64 imm:$imm), imm:$imm)>;
1086
1087 // ROTL
1088 def : Pat<(rotl GPRC:$in, GPRC:$sh),
1089           (RLWNM GPRC:$in, GPRC:$sh, 0, 31)>;
1090 def : Pat<(rotl GPRC:$in, (i32 imm:$imm)),
1091           (RLWINM GPRC:$in, imm:$imm, 0, 31)>;
1092           
1093 // Hi and Lo for Darwin Global Addresses.
1094 def : Pat<(PPChi tglobaladdr:$in, 0), (LIS tglobaladdr:$in)>;
1095 def : Pat<(PPClo tglobaladdr:$in, 0), (LI tglobaladdr:$in)>;
1096 def : Pat<(PPChi tconstpool:$in, 0), (LIS tconstpool:$in)>;
1097 def : Pat<(PPClo tconstpool:$in, 0), (LI tconstpool:$in)>;
1098 def : Pat<(add GPRC:$in, (PPChi tglobaladdr:$g, 0)),
1099           (ADDIS GPRC:$in, tglobaladdr:$g)>;
1100 def : Pat<(add GPRC:$in, (PPChi tconstpool:$g, 0)),
1101           (ADDIS GPRC:$in, tconstpool:$g)>;
1102
1103 def : Pat<(fmul VRRC:$vA, VRRC:$vB),
1104           (VMADDFP VRRC:$vA, (V_SET0), VRRC:$vB)>; 
1105
1106 // Fused negative multiply subtract, alternate pattern
1107 def : Pat<(fsub F8RC:$B, (fmul F8RC:$A, F8RC:$C)),
1108           (FNMSUB F8RC:$A, F8RC:$C, F8RC:$B)>,
1109           Requires<[FPContractions]>;
1110 def : Pat<(fsub F4RC:$B, (fmul F4RC:$A, F4RC:$C)),
1111           (FNMSUBS F4RC:$A, F4RC:$C, F4RC:$B)>,
1112           Requires<[FPContractions]>;
1113
1114 // Fused multiply add and multiply sub for packed float.  These are represented
1115 // separately from the real instructions above, for operations that must have
1116 // the additional precision, such as Newton-Rhapson (used by divide, sqrt)
1117 def : Pat<(PPCvmaddfp VRRC:$A, VRRC:$B, VRRC:$C),
1118           (VMADDFP VRRC:$A, VRRC:$B, VRRC:$C)>;
1119 def : Pat<(PPCvnmsubfp VRRC:$A, VRRC:$B, VRRC:$C),
1120           (VNMSUBFP VRRC:$A, VRRC:$B, VRRC:$C)>;
1121
1122 // Standard shifts.  These are represented separately from the real shifts above
1123 // so that we can distinguish between shifts that allow 5-bit and 6-bit shift
1124 // amounts.
1125 def : Pat<(sra GPRC:$rS, GPRC:$rB),
1126           (SRAW GPRC:$rS, GPRC:$rB)>;
1127 def : Pat<(srl GPRC:$rS, GPRC:$rB),
1128           (SRW GPRC:$rS, GPRC:$rB)>;
1129 def : Pat<(shl GPRC:$rS, GPRC:$rB),
1130           (SLW GPRC:$rS, GPRC:$rB)>;
1131
1132 def : Pat<(i32 (zextload iaddr:$src, i1)),
1133           (LBZ iaddr:$src)>;
1134 def : Pat<(i32 (zextload xaddr:$src, i1)),
1135           (LBZX xaddr:$src)>;
1136 def : Pat<(i32 (extload iaddr:$src, i1)),
1137           (LBZ iaddr:$src)>;
1138 def : Pat<(i32 (extload xaddr:$src, i1)),
1139           (LBZX xaddr:$src)>;
1140 def : Pat<(i32 (extload iaddr:$src, i8)),
1141           (LBZ iaddr:$src)>;
1142 def : Pat<(i32 (extload xaddr:$src, i8)),
1143           (LBZX xaddr:$src)>;
1144 def : Pat<(i32 (extload iaddr:$src, i16)),
1145           (LHZ iaddr:$src)>;
1146 def : Pat<(i32 (extload xaddr:$src, i16)),
1147           (LHZX xaddr:$src)>;
1148 def : Pat<(f64 (extload iaddr:$src, f32)),
1149           (FMRSD (LFS iaddr:$src))>;
1150 def : Pat<(f64 (extload xaddr:$src, f32)),
1151           (FMRSD (LFSX xaddr:$src))>;
1152
1153 def : Pat<(v4i32 (load xoaddr:$src)),
1154           (v4i32 (LVX xoaddr:$src))>;
1155 def : Pat<(store (v4i32 VRRC:$rS), xoaddr:$dst),
1156           (STVX (v4i32 VRRC:$rS), xoaddr:$dst)>;
1157
1158
1159 // Same as above, but using a temporary. FIXME: implement temporaries :)
1160 /*
1161 def : Pattern<(xor GPRC:$in, imm:$imm),
1162               [(set GPRC:$tmp, (XORI GPRC:$in, (LO16 imm:$imm))),
1163                (XORIS GPRC:$tmp, (HI16 imm:$imm))]>;
1164 */
1165