d33b5574d1d4c1acffb502ac3fc065bc4e0deca9
[oota-llvm.git] / lib / Target / PowerPC / PPCCallingConv.td
1 //===- PPCCallingConv.td - Calling Conventions for PowerPC ------*- C++ -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by Chris Lattner and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This describes the calling conventions for the PowerPC 32- and 64-bit
11 // architectures.
12 //
13 //===----------------------------------------------------------------------===//
14
15 /// CCIfSubtarget - Match if the current subtarget has a feature F.
16 class CCIfSubtarget<string F, CCAction A>
17  : CCIf<!strconcat("State.getTarget().getSubtarget<PPCSubtarget>().", F), A>;
18
19 //===----------------------------------------------------------------------===//
20 // Return Value Calling Convention
21 //===----------------------------------------------------------------------===//
22
23 // Return-value convention for PowerPC
24 def RetCC_PPC : CallingConv<[
25   CCIfType<[i32], CCAssignToReg<[R3, R4]>>,
26   CCIfType<[i64], CCAssignToReg<[X3, X4]>>,
27   
28   CCIfType<[f32, f64], CCAssignToReg<[F1]>>,
29   
30   // Vector types are always returned in V2.
31   CCIfType<[v16i8, v8i16, v4i32, v4f32], CCAssignToReg<[V2]>>
32 ]>;
33
34
35 //===----------------------------------------------------------------------===//
36 // PowerPC Argument Calling Conventions
37 //===----------------------------------------------------------------------===//
38
39 def CC_PPC : CallingConv<[
40   // The first 8 integer arguments are passed in integer registers.
41   CCIfType<[i32], CCAssignToReg<[R3, R4, R5, R6, R7, R8, R9, R10]>>,
42   CCIfType<[i64], CCAssignToReg<[X3, X4, X5, X6, X7, X8, X9, X10]>>,
43   
44   // Common sub-targets passes FP values in F1 - F13
45   CCIfType<[f32, f64], CCIfSubtarget<"isMachoABI()",
46            CCAssignToReg<[F1, F2, F3, F4, F5, F6, F7, F8,F9,F10,F11,F12,F13]>>>,
47   // ELF32 sub-target pass FP values in F1 - F8.
48   CCIfType<[f32, f64], CCAssignToReg<[F1, F2, F3, F4, F5, F6, F7, F8]>>,
49            
50   // The first 12 Vector arguments are passed in altivec registers.
51   CCIfType<[v16i8, v8i16, v4i32, v4f32],
52               CCAssignToReg<[V2, V3, V4, V5, V6, V7, V8, V9, V10,V11,V12,V13]>>
53
54 /*
55   // Integer/FP values get stored in stack slots that are 8 bytes in size and
56   // 8-byte aligned if there are no more registers to hold them.
57   CCIfType<[i32, i64, f32, f64], CCAssignToStack<8, 8>>,
58   
59   // Vectors get 16-byte stack slots that are 16-byte aligned.
60   CCIfType<[v16i8, v8i16, v4i32, v2i64, v4f32, v2f64],
61               CCAssignToStack<16, 16>>*/
62 ]>;
63