6486e983f47154b7ac6af35515f0900285e619ab
[oota-llvm.git] / lib / Target / Mips / MipsRegisterInfo.cpp
1 //===-- MipsRegisterInfo.cpp - MIPS Register Information -== --------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the MIPS implementation of the TargetRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "mips-reg-info"
15
16 #include "MipsRegisterInfo.h"
17 #include "Mips.h"
18 #include "MipsAnalyzeImmediate.h"
19 #include "MipsInstrInfo.h"
20 #include "MipsMachineFunction.h"
21 #include "MipsSubtarget.h"
22 #include "llvm/ADT/BitVector.h"
23 #include "llvm/ADT/STLExtras.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineFunction.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/ValueTypes.h"
28 #include "llvm/DebugInfo.h"
29 #include "llvm/IR/Constants.h"
30 #include "llvm/IR/Type.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/raw_ostream.h"
35 #include "llvm/Target/TargetFrameLowering.h"
36 #include "llvm/Target/TargetInstrInfo.h"
37 #include "llvm/Target/TargetMachine.h"
38 #include "llvm/Target/TargetOptions.h"
39
40 #define GET_REGINFO_TARGET_DESC
41 #include "MipsGenRegisterInfo.inc"
42
43 using namespace llvm;
44
45 MipsRegisterInfo::MipsRegisterInfo(const MipsSubtarget &ST)
46   : MipsGenRegisterInfo(Mips::RA), Subtarget(ST) {}
47
48 unsigned MipsRegisterInfo::getPICCallReg() { return Mips::T9; }
49
50
51 unsigned
52 MipsRegisterInfo::getRegPressureLimit(const TargetRegisterClass *RC,
53                                       MachineFunction &MF) const {
54   switch (RC->getID()) {
55   default:
56     return 0;
57   case Mips::CPURegsRegClassID:
58   case Mips::CPU64RegsRegClassID:
59   case Mips::DSPRegsRegClassID: {
60     const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
61     return 28 - TFI->hasFP(MF);
62   }
63   case Mips::FGR32RegClassID:
64     return 32;
65   case Mips::AFGR64RegClassID:
66     return 16;
67   case Mips::FGR64RegClassID:
68     return 32;
69   }
70 }
71
72 //===----------------------------------------------------------------------===//
73 // Callee Saved Registers methods
74 //===----------------------------------------------------------------------===//
75
76 /// Mips Callee Saved Registers
77 const uint16_t* MipsRegisterInfo::
78 getCalleeSavedRegs(const MachineFunction *MF) const {
79   if (Subtarget.isSingleFloat())
80     return CSR_SingleFloatOnly_SaveList;
81   else if (!Subtarget.hasMips64())
82     return CSR_O32_SaveList;
83   else if (Subtarget.isABI_N32())
84     return CSR_N32_SaveList;
85
86   assert(Subtarget.isABI_N64());
87   return CSR_N64_SaveList;
88 }
89
90 const uint32_t*
91 MipsRegisterInfo::getCallPreservedMask(CallingConv::ID) const {
92   if (Subtarget.isSingleFloat())
93     return CSR_SingleFloatOnly_RegMask;
94   else if (!Subtarget.hasMips64())
95     return CSR_O32_RegMask;
96   else if (Subtarget.isABI_N32())
97     return CSR_N32_RegMask;
98
99   assert(Subtarget.isABI_N64());
100   return CSR_N64_RegMask;
101 }
102
103 BitVector MipsRegisterInfo::
104 getReservedRegs(const MachineFunction &MF) const {
105   static const uint16_t ReservedCPURegs[] = {
106     Mips::ZERO, Mips::K0, Mips::K1, Mips::SP
107   };
108
109   static const uint16_t ReservedCPU64Regs[] = {
110     Mips::ZERO_64, Mips::K0_64, Mips::K1_64, Mips::SP_64
111   };
112
113   BitVector Reserved(getNumRegs());
114   typedef TargetRegisterClass::const_iterator RegIter;
115
116   for (unsigned I = 0; I < array_lengthof(ReservedCPURegs); ++I)
117     Reserved.set(ReservedCPURegs[I]);
118
119   for (unsigned I = 0; I < array_lengthof(ReservedCPU64Regs); ++I)
120     Reserved.set(ReservedCPU64Regs[I]);
121
122   if (Subtarget.hasMips64()) {
123     // Reserve all registers in AFGR64.
124     for (RegIter Reg = Mips::AFGR64RegClass.begin(),
125          EReg = Mips::AFGR64RegClass.end(); Reg != EReg; ++Reg)
126       Reserved.set(*Reg);
127   } else {
128     // Reserve all registers in FGR64.
129     for (RegIter Reg = Mips::FGR64RegClass.begin(),
130          EReg = Mips::FGR64RegClass.end(); Reg != EReg; ++Reg)
131       Reserved.set(*Reg);
132   }
133   // Reserve FP if this function should have a dedicated frame pointer register.
134   if (MF.getTarget().getFrameLowering()->hasFP(MF)) {
135     if (Subtarget.inMips16Mode())
136       Reserved.set(Mips::S0);
137     else {
138       Reserved.set(Mips::FP);
139       Reserved.set(Mips::FP_64);
140     }
141   }
142
143   // Reserve hardware registers.
144   Reserved.set(Mips::HWR29);
145   Reserved.set(Mips::HWR29_64);
146
147   // Reserve DSP control register.
148   Reserved.set(Mips::DSPCtrl);
149
150   // Reserve RA if in mips16 mode.
151   if (Subtarget.inMips16Mode()) {
152     Reserved.set(Mips::RA);
153     Reserved.set(Mips::RA_64);
154   }
155
156   // Reserve GP if small section is used.
157   if (Subtarget.useSmallSection()) {
158     Reserved.set(Mips::GP);
159     Reserved.set(Mips::GP_64);
160   }
161
162   return Reserved;
163 }
164
165 bool
166 MipsRegisterInfo::requiresRegisterScavenging(const MachineFunction &MF) const {
167   return true;
168 }
169
170 bool
171 MipsRegisterInfo::trackLivenessAfterRegAlloc(const MachineFunction &MF) const {
172   return true;
173 }
174
175 // FrameIndex represent objects inside a abstract stack.
176 // We must replace FrameIndex with an stack/frame pointer
177 // direct reference.
178 void MipsRegisterInfo::
179 eliminateFrameIndex(MachineBasicBlock::iterator II, int SPAdj,
180                     RegScavenger *RS) const {
181   MachineInstr &MI = *II;
182   MachineFunction &MF = *MI.getParent()->getParent();
183
184   unsigned i = 0;
185   while (!MI.getOperand(i).isFI()) {
186     ++i;
187     assert(i < MI.getNumOperands() &&
188            "Instr doesn't have FrameIndex operand!");
189   }
190
191   DEBUG(errs() << "\nFunction : " << MF.getName() << "\n";
192         errs() << "<--------->\n" << MI);
193
194   int FrameIndex = MI.getOperand(i).getIndex();
195   uint64_t stackSize = MF.getFrameInfo()->getStackSize();
196   int64_t spOffset = MF.getFrameInfo()->getObjectOffset(FrameIndex);
197
198   DEBUG(errs() << "FrameIndex : " << FrameIndex << "\n"
199                << "spOffset   : " << spOffset << "\n"
200                << "stackSize  : " << stackSize << "\n");
201
202   eliminateFI(MI, i, FrameIndex, stackSize, spOffset);
203 }
204
205 unsigned MipsRegisterInfo::
206 getFrameRegister(const MachineFunction &MF) const {
207   const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
208   bool IsN64 = Subtarget.isABI_N64();
209
210   if (Subtarget.inMips16Mode())
211     return TFI->hasFP(MF) ? Mips::S0 : Mips::SP;
212   else
213     return TFI->hasFP(MF) ? (IsN64 ? Mips::FP_64 : Mips::FP) :
214                             (IsN64 ? Mips::SP_64 : Mips::SP);
215
216 }
217
218 unsigned MipsRegisterInfo::
219 getEHExceptionRegister() const {
220   llvm_unreachable("What is the exception register");
221 }
222
223 unsigned MipsRegisterInfo::
224 getEHHandlerRegister() const {
225   llvm_unreachable("What is the exception handler register");
226 }