577b8acbbb991af54ab7032ad2d8f369076bdb4c
[oota-llvm.git] / lib / Target / CellSPU / SPUISelLowering.cpp
1 //
2 //===-- SPUISelLowering.cpp - Cell SPU DAG Lowering Implementation --------===//
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the SPUTargetLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "SPURegisterNames.h"
15 #include "SPUISelLowering.h"
16 #include "SPUTargetMachine.h"
17 #include "SPUFrameInfo.h"
18 #include "SPUMachineFunction.h"
19 #include "llvm/Constants.h"
20 #include "llvm/Function.h"
21 #include "llvm/Intrinsics.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/CodeGen/CallingConvLower.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineFunction.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/CodeGen/SelectionDAG.h"
29 #include "llvm/CodeGen/TargetLoweringObjectFileImpl.h"
30 #include "llvm/Target/TargetOptions.h"
31 #include "llvm/ADT/VectorExtras.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/MathExtras.h"
35 #include "llvm/Support/raw_ostream.h"
36 #include <map>
37
38 using namespace llvm;
39
40 // Used in getTargetNodeName() below
41 namespace {
42   std::map<unsigned, const char *> node_names;
43
44   //! EVT mapping to useful data for Cell SPU
45   struct valtype_map_s {
46     EVT   valtype;
47     int   prefslot_byte;
48   };
49
50   const valtype_map_s valtype_map[] = {
51     { MVT::i1,   3 },
52     { MVT::i8,   3 },
53     { MVT::i16,  2 },
54     { MVT::i32,  0 },
55     { MVT::f32,  0 },
56     { MVT::i64,  0 },
57     { MVT::f64,  0 },
58     { MVT::i128, 0 }
59   };
60
61   const size_t n_valtype_map = sizeof(valtype_map) / sizeof(valtype_map[0]);
62
63   const valtype_map_s *getValueTypeMapEntry(EVT VT) {
64     const valtype_map_s *retval = 0;
65
66     for (size_t i = 0; i < n_valtype_map; ++i) {
67       if (valtype_map[i].valtype == VT) {
68         retval = valtype_map + i;
69         break;
70       }
71     }
72
73 #ifndef NDEBUG
74     if (retval == 0) {
75       report_fatal_error("getValueTypeMapEntry returns NULL for " +
76                          Twine(VT.getEVTString()));
77     }
78 #endif
79
80     return retval;
81   }
82
83   //! Expand a library call into an actual call DAG node
84   /*!
85    \note
86    This code is taken from SelectionDAGLegalize, since it is not exposed as
87    part of the LLVM SelectionDAG API.
88    */
89
90   SDValue
91   ExpandLibCall(RTLIB::Libcall LC, SDValue Op, SelectionDAG &DAG,
92                 bool isSigned, SDValue &Hi, const SPUTargetLowering &TLI) {
93     // The input chain to this libcall is the entry node of the function.
94     // Legalizing the call will automatically add the previous call to the
95     // dependence.
96     SDValue InChain = DAG.getEntryNode();
97
98     TargetLowering::ArgListTy Args;
99     TargetLowering::ArgListEntry Entry;
100     for (unsigned i = 0, e = Op.getNumOperands(); i != e; ++i) {
101       EVT ArgVT = Op.getOperand(i).getValueType();
102       const Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
103       Entry.Node = Op.getOperand(i);
104       Entry.Ty = ArgTy;
105       Entry.isSExt = isSigned;
106       Entry.isZExt = !isSigned;
107       Args.push_back(Entry);
108     }
109     SDValue Callee = DAG.getExternalSymbol(TLI.getLibcallName(LC),
110                                            TLI.getPointerTy());
111
112     // Splice the libcall in wherever FindInputOutputChains tells us to.
113     const Type *RetTy =
114                 Op.getNode()->getValueType(0).getTypeForEVT(*DAG.getContext());
115     std::pair<SDValue, SDValue> CallInfo =
116             TLI.LowerCallTo(InChain, RetTy, isSigned, !isSigned, false, false,
117                             0, TLI.getLibcallCallingConv(LC), false,
118                             /*isReturnValueUsed=*/true,
119                             Callee, Args, DAG, Op.getDebugLoc());
120
121     return CallInfo.first;
122   }
123 }
124
125 SPUTargetLowering::SPUTargetLowering(SPUTargetMachine &TM)
126   : TargetLowering(TM, new TargetLoweringObjectFileELF()),
127     SPUTM(TM) {
128   // Fold away setcc operations if possible.
129   setPow2DivIsCheap();
130
131   // Use _setjmp/_longjmp instead of setjmp/longjmp.
132   setUseUnderscoreSetJmp(true);
133   setUseUnderscoreLongJmp(true);
134
135   // Set RTLIB libcall names as used by SPU:
136   setLibcallName(RTLIB::DIV_F64, "__fast_divdf3");
137
138   // Set up the SPU's register classes:
139   addRegisterClass(MVT::i8,   SPU::R8CRegisterClass);
140   addRegisterClass(MVT::i16,  SPU::R16CRegisterClass);
141   addRegisterClass(MVT::i32,  SPU::R32CRegisterClass);
142   addRegisterClass(MVT::i64,  SPU::R64CRegisterClass);
143   addRegisterClass(MVT::f32,  SPU::R32FPRegisterClass);
144   addRegisterClass(MVT::f64,  SPU::R64FPRegisterClass);
145   addRegisterClass(MVT::i128, SPU::GPRCRegisterClass);
146
147   // SPU has no sign or zero extended loads for i1, i8, i16:
148   setLoadExtAction(ISD::EXTLOAD,  MVT::i1, Promote);
149   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
150   setLoadExtAction(ISD::ZEXTLOAD, MVT::i1, Promote);
151
152   setLoadExtAction(ISD::EXTLOAD,  MVT::f32, Expand);
153   setLoadExtAction(ISD::EXTLOAD,  MVT::f64, Expand);
154
155   setTruncStoreAction(MVT::i128, MVT::i64, Expand);
156   setTruncStoreAction(MVT::i128, MVT::i32, Expand);
157   setTruncStoreAction(MVT::i128, MVT::i16, Expand);
158   setTruncStoreAction(MVT::i128, MVT::i8, Expand);
159
160   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
161
162   // SPU constant load actions are custom lowered:
163   setOperationAction(ISD::ConstantFP, MVT::f32, Legal);
164   setOperationAction(ISD::ConstantFP, MVT::f64, Custom);
165
166   // SPU's loads and stores have to be custom lowered:
167   for (unsigned sctype = (unsigned) MVT::i8; sctype < (unsigned) MVT::i128;
168        ++sctype) {
169     MVT::SimpleValueType VT = (MVT::SimpleValueType)sctype;
170
171     setOperationAction(ISD::LOAD,   VT, Custom);
172     setOperationAction(ISD::STORE,  VT, Custom);
173     setLoadExtAction(ISD::EXTLOAD,  VT, Custom);
174     setLoadExtAction(ISD::ZEXTLOAD, VT, Custom);
175     setLoadExtAction(ISD::SEXTLOAD, VT, Custom);
176
177     for (unsigned stype = sctype - 1; stype >= (unsigned) MVT::i8; --stype) {
178       MVT::SimpleValueType StoreVT = (MVT::SimpleValueType) stype;
179       setTruncStoreAction(VT, StoreVT, Expand);
180     }
181   }
182
183   for (unsigned sctype = (unsigned) MVT::f32; sctype < (unsigned) MVT::f64;
184        ++sctype) {
185     MVT::SimpleValueType VT = (MVT::SimpleValueType) sctype;
186
187     setOperationAction(ISD::LOAD,   VT, Custom);
188     setOperationAction(ISD::STORE,  VT, Custom);
189
190     for (unsigned stype = sctype - 1; stype >= (unsigned) MVT::f32; --stype) {
191       MVT::SimpleValueType StoreVT = (MVT::SimpleValueType) stype;
192       setTruncStoreAction(VT, StoreVT, Expand);
193     }
194   }
195
196   // Expand the jumptable branches
197   setOperationAction(ISD::BR_JT,        MVT::Other, Expand);
198   setOperationAction(ISD::BR_CC,        MVT::Other, Expand);
199
200   // Custom lower SELECT_CC for most cases, but expand by default
201   setOperationAction(ISD::SELECT_CC,    MVT::Other, Expand);
202   setOperationAction(ISD::SELECT_CC,    MVT::i8,    Custom);
203   setOperationAction(ISD::SELECT_CC,    MVT::i16,   Custom);
204   setOperationAction(ISD::SELECT_CC,    MVT::i32,   Custom);
205   setOperationAction(ISD::SELECT_CC,    MVT::i64,   Custom);
206
207   // SPU has no intrinsics for these particular operations:
208   setOperationAction(ISD::MEMBARRIER, MVT::Other, Expand);
209
210   // SPU has no division/remainder instructions
211   setOperationAction(ISD::SREM,    MVT::i8,   Expand);
212   setOperationAction(ISD::UREM,    MVT::i8,   Expand);
213   setOperationAction(ISD::SDIV,    MVT::i8,   Expand);
214   setOperationAction(ISD::UDIV,    MVT::i8,   Expand);
215   setOperationAction(ISD::SDIVREM, MVT::i8,   Expand);
216   setOperationAction(ISD::UDIVREM, MVT::i8,   Expand);
217   setOperationAction(ISD::SREM,    MVT::i16,  Expand);
218   setOperationAction(ISD::UREM,    MVT::i16,  Expand);
219   setOperationAction(ISD::SDIV,    MVT::i16,  Expand);
220   setOperationAction(ISD::UDIV,    MVT::i16,  Expand);
221   setOperationAction(ISD::SDIVREM, MVT::i16,  Expand);
222   setOperationAction(ISD::UDIVREM, MVT::i16,  Expand);
223   setOperationAction(ISD::SREM,    MVT::i32,  Expand);
224   setOperationAction(ISD::UREM,    MVT::i32,  Expand);
225   setOperationAction(ISD::SDIV,    MVT::i32,  Expand);
226   setOperationAction(ISD::UDIV,    MVT::i32,  Expand);
227   setOperationAction(ISD::SDIVREM, MVT::i32,  Expand);
228   setOperationAction(ISD::UDIVREM, MVT::i32,  Expand);
229   setOperationAction(ISD::SREM,    MVT::i64,  Expand);
230   setOperationAction(ISD::UREM,    MVT::i64,  Expand);
231   setOperationAction(ISD::SDIV,    MVT::i64,  Expand);
232   setOperationAction(ISD::UDIV,    MVT::i64,  Expand);
233   setOperationAction(ISD::SDIVREM, MVT::i64,  Expand);
234   setOperationAction(ISD::UDIVREM, MVT::i64,  Expand);
235   setOperationAction(ISD::SREM,    MVT::i128, Expand);
236   setOperationAction(ISD::UREM,    MVT::i128, Expand);
237   setOperationAction(ISD::SDIV,    MVT::i128, Expand);
238   setOperationAction(ISD::UDIV,    MVT::i128, Expand);
239   setOperationAction(ISD::SDIVREM, MVT::i128, Expand);
240   setOperationAction(ISD::UDIVREM, MVT::i128, Expand);
241
242   // We don't support sin/cos/sqrt/fmod
243   setOperationAction(ISD::FSIN , MVT::f64, Expand);
244   setOperationAction(ISD::FCOS , MVT::f64, Expand);
245   setOperationAction(ISD::FREM , MVT::f64, Expand);
246   setOperationAction(ISD::FSIN , MVT::f32, Expand);
247   setOperationAction(ISD::FCOS , MVT::f32, Expand);
248   setOperationAction(ISD::FREM , MVT::f32, Expand);
249
250   // Expand fsqrt to the appropriate libcall (NOTE: should use h/w fsqrt
251   // for f32!)
252   setOperationAction(ISD::FSQRT, MVT::f64, Expand);
253   setOperationAction(ISD::FSQRT, MVT::f32, Expand);
254
255   setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
256   setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
257
258   // SPU can do rotate right and left, so legalize it... but customize for i8
259   // because instructions don't exist.
260
261   // FIXME: Change from "expand" to appropriate type once ROTR is supported in
262   //        .td files.
263   setOperationAction(ISD::ROTR, MVT::i32,    Expand /*Legal*/);
264   setOperationAction(ISD::ROTR, MVT::i16,    Expand /*Legal*/);
265   setOperationAction(ISD::ROTR, MVT::i8,     Expand /*Custom*/);
266
267   setOperationAction(ISD::ROTL, MVT::i32,    Legal);
268   setOperationAction(ISD::ROTL, MVT::i16,    Legal);
269   setOperationAction(ISD::ROTL, MVT::i8,     Custom);
270
271   // SPU has no native version of shift left/right for i8
272   setOperationAction(ISD::SHL,  MVT::i8,     Custom);
273   setOperationAction(ISD::SRL,  MVT::i8,     Custom);
274   setOperationAction(ISD::SRA,  MVT::i8,     Custom);
275
276   // Make these operations legal and handle them during instruction selection:
277   setOperationAction(ISD::SHL,  MVT::i64,    Legal);
278   setOperationAction(ISD::SRL,  MVT::i64,    Legal);
279   setOperationAction(ISD::SRA,  MVT::i64,    Legal);
280
281   // Custom lower i8, i32 and i64 multiplications
282   setOperationAction(ISD::MUL,  MVT::i8,     Custom);
283   setOperationAction(ISD::MUL,  MVT::i32,    Legal);
284   setOperationAction(ISD::MUL,  MVT::i64,    Legal);
285
286   // Expand double-width multiplication
287   // FIXME: It would probably be reasonable to support some of these operations
288   setOperationAction(ISD::UMUL_LOHI, MVT::i8,  Expand);
289   setOperationAction(ISD::SMUL_LOHI, MVT::i8,  Expand);
290   setOperationAction(ISD::MULHU,     MVT::i8,  Expand);
291   setOperationAction(ISD::MULHS,     MVT::i8,  Expand);
292   setOperationAction(ISD::UMUL_LOHI, MVT::i16, Expand);
293   setOperationAction(ISD::SMUL_LOHI, MVT::i16, Expand);
294   setOperationAction(ISD::MULHU,     MVT::i16, Expand);
295   setOperationAction(ISD::MULHS,     MVT::i16, Expand);
296   setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
297   setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
298   setOperationAction(ISD::MULHU,     MVT::i32, Expand);
299   setOperationAction(ISD::MULHS,     MVT::i32, Expand);
300   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
301   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
302   setOperationAction(ISD::MULHU,     MVT::i64, Expand);
303   setOperationAction(ISD::MULHS,     MVT::i64, Expand);
304
305   // Need to custom handle (some) common i8, i64 math ops
306   setOperationAction(ISD::ADD,  MVT::i8,     Custom);
307   setOperationAction(ISD::ADD,  MVT::i64,    Legal);
308   setOperationAction(ISD::SUB,  MVT::i8,     Custom);
309   setOperationAction(ISD::SUB,  MVT::i64,    Legal);
310
311   // SPU does not have BSWAP. It does have i32 support CTLZ.
312   // CTPOP has to be custom lowered.
313   setOperationAction(ISD::BSWAP, MVT::i32,   Expand);
314   setOperationAction(ISD::BSWAP, MVT::i64,   Expand);
315
316   setOperationAction(ISD::CTPOP, MVT::i8,    Custom);
317   setOperationAction(ISD::CTPOP, MVT::i16,   Custom);
318   setOperationAction(ISD::CTPOP, MVT::i32,   Custom);
319   setOperationAction(ISD::CTPOP, MVT::i64,   Custom);
320   setOperationAction(ISD::CTPOP, MVT::i128,  Expand);
321
322   setOperationAction(ISD::CTTZ , MVT::i8,    Expand);
323   setOperationAction(ISD::CTTZ , MVT::i16,   Expand);
324   setOperationAction(ISD::CTTZ , MVT::i32,   Expand);
325   setOperationAction(ISD::CTTZ , MVT::i64,   Expand);
326   setOperationAction(ISD::CTTZ , MVT::i128,  Expand);
327
328   setOperationAction(ISD::CTLZ , MVT::i8,    Promote);
329   setOperationAction(ISD::CTLZ , MVT::i16,   Promote);
330   setOperationAction(ISD::CTLZ , MVT::i32,   Legal);
331   setOperationAction(ISD::CTLZ , MVT::i64,   Expand);
332   setOperationAction(ISD::CTLZ , MVT::i128,  Expand);
333
334   // SPU has a version of select that implements (a&~c)|(b&c), just like
335   // select ought to work:
336   setOperationAction(ISD::SELECT, MVT::i8,   Legal);
337   setOperationAction(ISD::SELECT, MVT::i16,  Legal);
338   setOperationAction(ISD::SELECT, MVT::i32,  Legal);
339   setOperationAction(ISD::SELECT, MVT::i64,  Legal);
340
341   setOperationAction(ISD::SETCC, MVT::i8,    Legal);
342   setOperationAction(ISD::SETCC, MVT::i16,   Legal);
343   setOperationAction(ISD::SETCC, MVT::i32,   Legal);
344   setOperationAction(ISD::SETCC, MVT::i64,   Legal);
345   setOperationAction(ISD::SETCC, MVT::f64,   Custom);
346
347   // Custom lower i128 -> i64 truncates
348   setOperationAction(ISD::TRUNCATE, MVT::i64, Custom);
349
350   // Custom lower i32/i64 -> i128 sign extend
351   setOperationAction(ISD::SIGN_EXTEND, MVT::i128, Custom);
352
353   setOperationAction(ISD::FP_TO_SINT, MVT::i8, Promote);
354   setOperationAction(ISD::FP_TO_UINT, MVT::i8, Promote);
355   setOperationAction(ISD::FP_TO_SINT, MVT::i16, Promote);
356   setOperationAction(ISD::FP_TO_UINT, MVT::i16, Promote);
357   // SPU has a legal FP -> signed INT instruction for f32, but for f64, need
358   // to expand to a libcall, hence the custom lowering:
359   setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
360   setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
361   setOperationAction(ISD::FP_TO_SINT, MVT::i64, Expand);
362   setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
363   setOperationAction(ISD::FP_TO_SINT, MVT::i128, Expand);
364   setOperationAction(ISD::FP_TO_UINT, MVT::i128, Expand);
365
366   // FDIV on SPU requires custom lowering
367   setOperationAction(ISD::FDIV, MVT::f64, Expand);      // to libcall
368
369   // SPU has [U|S]INT_TO_FP for f32->i32, but not for f64->i32, f64->i64:
370   setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
371   setOperationAction(ISD::SINT_TO_FP, MVT::i16, Promote);
372   setOperationAction(ISD::SINT_TO_FP, MVT::i8,  Promote);
373   setOperationAction(ISD::UINT_TO_FP, MVT::i32, Custom);
374   setOperationAction(ISD::UINT_TO_FP, MVT::i16, Promote);
375   setOperationAction(ISD::UINT_TO_FP, MVT::i8,  Promote);
376   setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
377   setOperationAction(ISD::UINT_TO_FP, MVT::i64, Custom);
378
379   setOperationAction(ISD::BIT_CONVERT, MVT::i32, Legal);
380   setOperationAction(ISD::BIT_CONVERT, MVT::f32, Legal);
381   setOperationAction(ISD::BIT_CONVERT, MVT::i64, Legal);
382   setOperationAction(ISD::BIT_CONVERT, MVT::f64, Legal);
383
384   // We cannot sextinreg(i1).  Expand to shifts.
385   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
386
387   // We want to legalize GlobalAddress and ConstantPool nodes into the
388   // appropriate instructions to materialize the address.
389   for (unsigned sctype = (unsigned) MVT::i8; sctype < (unsigned) MVT::f128;
390        ++sctype) {
391     MVT::SimpleValueType VT = (MVT::SimpleValueType)sctype;
392
393     setOperationAction(ISD::GlobalAddress,  VT, Custom);
394     setOperationAction(ISD::ConstantPool,   VT, Custom);
395     setOperationAction(ISD::JumpTable,      VT, Custom);
396   }
397
398   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
399   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
400
401   // Use the default implementation.
402   setOperationAction(ISD::VAARG             , MVT::Other, Expand);
403   setOperationAction(ISD::VACOPY            , MVT::Other, Expand);
404   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
405   setOperationAction(ISD::STACKSAVE         , MVT::Other, Expand);
406   setOperationAction(ISD::STACKRESTORE      , MVT::Other, Expand);
407   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32  , Expand);
408   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64  , Expand);
409
410   // Cell SPU has instructions for converting between i64 and fp.
411   setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
412   setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
413
414   // To take advantage of the above i64 FP_TO_SINT, promote i32 FP_TO_UINT
415   setOperationAction(ISD::FP_TO_UINT, MVT::i32, Promote);
416
417   // BUILD_PAIR can't be handled natively, and should be expanded to shl/or
418   setOperationAction(ISD::BUILD_PAIR, MVT::i64, Expand);
419
420   // First set operation action for all vector types to expand. Then we
421   // will selectively turn on ones that can be effectively codegen'd.
422   addRegisterClass(MVT::v16i8, SPU::VECREGRegisterClass);
423   addRegisterClass(MVT::v8i16, SPU::VECREGRegisterClass);
424   addRegisterClass(MVT::v4i32, SPU::VECREGRegisterClass);
425   addRegisterClass(MVT::v2i64, SPU::VECREGRegisterClass);
426   addRegisterClass(MVT::v4f32, SPU::VECREGRegisterClass);
427   addRegisterClass(MVT::v2f64, SPU::VECREGRegisterClass);
428
429   // "Odd size" vector classes that we're willing to support:
430   addRegisterClass(MVT::v2i32, SPU::VECREGRegisterClass);
431
432   for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
433        i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
434     MVT::SimpleValueType VT = (MVT::SimpleValueType)i;
435
436     // add/sub are legal for all supported vector VT's.
437     setOperationAction(ISD::ADD,     VT, Legal);
438     setOperationAction(ISD::SUB,     VT, Legal);
439     // mul has to be custom lowered.
440     setOperationAction(ISD::MUL,     VT, Legal);
441
442     setOperationAction(ISD::AND,     VT, Legal);
443     setOperationAction(ISD::OR,      VT, Legal);
444     setOperationAction(ISD::XOR,     VT, Legal);
445     setOperationAction(ISD::LOAD,    VT, Legal);
446     setOperationAction(ISD::SELECT,  VT, Legal);
447     setOperationAction(ISD::STORE,   VT, Legal);
448
449     // These operations need to be expanded:
450     setOperationAction(ISD::SDIV,    VT, Expand);
451     setOperationAction(ISD::SREM,    VT, Expand);
452     setOperationAction(ISD::UDIV,    VT, Expand);
453     setOperationAction(ISD::UREM,    VT, Expand);
454
455     // Custom lower build_vector, constant pool spills, insert and
456     // extract vector elements:
457     setOperationAction(ISD::BUILD_VECTOR, VT, Custom);
458     setOperationAction(ISD::ConstantPool, VT, Custom);
459     setOperationAction(ISD::SCALAR_TO_VECTOR, VT, Custom);
460     setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
461     setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Custom);
462     setOperationAction(ISD::VECTOR_SHUFFLE, VT, Custom);
463   }
464
465   setOperationAction(ISD::AND, MVT::v16i8, Custom);
466   setOperationAction(ISD::OR,  MVT::v16i8, Custom);
467   setOperationAction(ISD::XOR, MVT::v16i8, Custom);
468   setOperationAction(ISD::SCALAR_TO_VECTOR, MVT::v4f32, Custom);
469
470   setOperationAction(ISD::FDIV, MVT::v4f32, Legal);
471
472   setShiftAmountType(MVT::i32);
473   setBooleanContents(ZeroOrNegativeOneBooleanContent);
474
475   setStackPointerRegisterToSaveRestore(SPU::R1);
476
477   // We have target-specific dag combine patterns for the following nodes:
478   setTargetDAGCombine(ISD::ADD);
479   setTargetDAGCombine(ISD::ZERO_EXTEND);
480   setTargetDAGCombine(ISD::SIGN_EXTEND);
481   setTargetDAGCombine(ISD::ANY_EXTEND);
482
483   computeRegisterProperties();
484
485   // Set pre-RA register scheduler default to BURR, which produces slightly
486   // better code than the default (could also be TDRR, but TargetLowering.h
487   // needs a mod to support that model):
488   setSchedulingPreference(Sched::RegPressure);
489 }
490
491 const char *
492 SPUTargetLowering::getTargetNodeName(unsigned Opcode) const
493 {
494   if (node_names.empty()) {
495     node_names[(unsigned) SPUISD::RET_FLAG] = "SPUISD::RET_FLAG";
496     node_names[(unsigned) SPUISD::Hi] = "SPUISD::Hi";
497     node_names[(unsigned) SPUISD::Lo] = "SPUISD::Lo";
498     node_names[(unsigned) SPUISD::PCRelAddr] = "SPUISD::PCRelAddr";
499     node_names[(unsigned) SPUISD::AFormAddr] = "SPUISD::AFormAddr";
500     node_names[(unsigned) SPUISD::IndirectAddr] = "SPUISD::IndirectAddr";
501     node_names[(unsigned) SPUISD::LDRESULT] = "SPUISD::LDRESULT";
502     node_names[(unsigned) SPUISD::CALL] = "SPUISD::CALL";
503     node_names[(unsigned) SPUISD::SHUFB] = "SPUISD::SHUFB";
504     node_names[(unsigned) SPUISD::SHUFFLE_MASK] = "SPUISD::SHUFFLE_MASK";
505     node_names[(unsigned) SPUISD::CNTB] = "SPUISD::CNTB";
506     node_names[(unsigned) SPUISD::PREFSLOT2VEC] = "SPUISD::PREFSLOT2VEC";
507     node_names[(unsigned) SPUISD::VEC2PREFSLOT] = "SPUISD::VEC2PREFSLOT";
508     node_names[(unsigned) SPUISD::SHLQUAD_L_BITS] = "SPUISD::SHLQUAD_L_BITS";
509     node_names[(unsigned) SPUISD::SHLQUAD_L_BYTES] = "SPUISD::SHLQUAD_L_BYTES";
510     node_names[(unsigned) SPUISD::VEC_ROTL] = "SPUISD::VEC_ROTL";
511     node_names[(unsigned) SPUISD::VEC_ROTR] = "SPUISD::VEC_ROTR";
512     node_names[(unsigned) SPUISD::ROTBYTES_LEFT] = "SPUISD::ROTBYTES_LEFT";
513     node_names[(unsigned) SPUISD::ROTBYTES_LEFT_BITS] =
514             "SPUISD::ROTBYTES_LEFT_BITS";
515     node_names[(unsigned) SPUISD::SELECT_MASK] = "SPUISD::SELECT_MASK";
516     node_names[(unsigned) SPUISD::SELB] = "SPUISD::SELB";
517     node_names[(unsigned) SPUISD::ADD64_MARKER] = "SPUISD::ADD64_MARKER";
518     node_names[(unsigned) SPUISD::SUB64_MARKER] = "SPUISD::SUB64_MARKER";
519     node_names[(unsigned) SPUISD::MUL64_MARKER] = "SPUISD::MUL64_MARKER";
520   }
521
522   std::map<unsigned, const char *>::iterator i = node_names.find(Opcode);
523
524   return ((i != node_names.end()) ? i->second : 0);
525 }
526
527 /// getFunctionAlignment - Return the Log2 alignment of this function.
528 unsigned SPUTargetLowering::getFunctionAlignment(const Function *) const {
529   return 3;
530 }
531
532 //===----------------------------------------------------------------------===//
533 // Return the Cell SPU's SETCC result type
534 //===----------------------------------------------------------------------===//
535
536 MVT::SimpleValueType SPUTargetLowering::getSetCCResultType(EVT VT) const {
537   // i16 and i32 are valid SETCC result types
538   return ((VT == MVT::i8 || VT == MVT::i16 || VT == MVT::i32) ?
539     VT.getSimpleVT().SimpleTy :
540     MVT::i32);
541 }
542
543 //===----------------------------------------------------------------------===//
544 // Calling convention code:
545 //===----------------------------------------------------------------------===//
546
547 #include "SPUGenCallingConv.inc"
548
549 //===----------------------------------------------------------------------===//
550 //  LowerOperation implementation
551 //===----------------------------------------------------------------------===//
552
553 /// Custom lower loads for CellSPU
554 /*!
555  All CellSPU loads and stores are aligned to 16-byte boundaries, so for elements
556  within a 16-byte block, we have to rotate to extract the requested element.
557
558  For extending loads, we also want to ensure that the following sequence is
559  emitted, e.g. for MVT::f32 extending load to MVT::f64:
560
561 \verbatim
562 %1  v16i8,ch = load
563 %2  v16i8,ch = rotate %1
564 %3  v4f8, ch = bitconvert %2
565 %4  f32      = vec2perfslot %3
566 %5  f64      = fp_extend %4
567 \endverbatim
568 */
569 static SDValue
570 LowerLOAD(SDValue Op, SelectionDAG &DAG, const SPUSubtarget *ST) {
571   LoadSDNode *LN = cast<LoadSDNode>(Op);
572   SDValue the_chain = LN->getChain();
573   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
574   EVT InVT = LN->getMemoryVT();
575   EVT OutVT = Op.getValueType();
576   ISD::LoadExtType ExtType = LN->getExtensionType();
577   unsigned alignment = LN->getAlignment();
578   const valtype_map_s *vtm = getValueTypeMapEntry(InVT);
579   DebugLoc dl = Op.getDebugLoc();
580
581   switch (LN->getAddressingMode()) {
582   case ISD::UNINDEXED: {
583     SDValue result;
584     SDValue basePtr = LN->getBasePtr();
585     SDValue rotate;
586
587     if (alignment == 16) {
588       ConstantSDNode *CN;
589
590       // Special cases for a known aligned load to simplify the base pointer
591       // and the rotation amount:
592       if (basePtr.getOpcode() == ISD::ADD
593           && (CN = dyn_cast<ConstantSDNode > (basePtr.getOperand(1))) != 0) {
594         // Known offset into basePtr
595         int64_t offset = CN->getSExtValue();
596         int64_t rotamt = int64_t((offset & 0xf) - vtm->prefslot_byte);
597
598         if (rotamt < 0)
599           rotamt += 16;
600
601         rotate = DAG.getConstant(rotamt, MVT::i16);
602
603         // Simplify the base pointer for this case:
604         basePtr = basePtr.getOperand(0);
605         if ((offset & ~0xf) > 0) {
606           basePtr = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT,
607                                 basePtr,
608                                 DAG.getConstant((offset & ~0xf), PtrVT));
609         }
610       } else if ((basePtr.getOpcode() == SPUISD::AFormAddr)
611                  || (basePtr.getOpcode() == SPUISD::IndirectAddr
612                      && basePtr.getOperand(0).getOpcode() == SPUISD::Hi
613                      && basePtr.getOperand(1).getOpcode() == SPUISD::Lo)) {
614         // Plain aligned a-form address: rotate into preferred slot
615         // Same for (SPUindirect (SPUhi ...), (SPUlo ...))
616         int64_t rotamt = -vtm->prefslot_byte;
617         if (rotamt < 0)
618           rotamt += 16;
619         rotate = DAG.getConstant(rotamt, MVT::i16);
620       } else {
621         // Offset the rotate amount by the basePtr and the preferred slot
622         // byte offset
623         int64_t rotamt = -vtm->prefslot_byte;
624         if (rotamt < 0)
625           rotamt += 16;
626         rotate = DAG.getNode(ISD::ADD, dl, PtrVT,
627                              basePtr,
628                              DAG.getConstant(rotamt, PtrVT));
629       }
630     } else {
631       // Unaligned load: must be more pessimistic about addressing modes:
632       if (basePtr.getOpcode() == ISD::ADD) {
633         MachineFunction &MF = DAG.getMachineFunction();
634         MachineRegisterInfo &RegInfo = MF.getRegInfo();
635         unsigned VReg = RegInfo.createVirtualRegister(&SPU::R32CRegClass);
636         SDValue Flag;
637
638         SDValue Op0 = basePtr.getOperand(0);
639         SDValue Op1 = basePtr.getOperand(1);
640
641         if (isa<ConstantSDNode>(Op1)) {
642           // Convert the (add <ptr>, <const>) to an indirect address contained
643           // in a register. Note that this is done because we need to avoid
644           // creating a 0(reg) d-form address due to the SPU's block loads.
645           basePtr = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT, Op0, Op1);
646           the_chain = DAG.getCopyToReg(the_chain, dl, VReg, basePtr, Flag);
647           basePtr = DAG.getCopyFromReg(the_chain, dl, VReg, PtrVT);
648         } else {
649           // Convert the (add <arg1>, <arg2>) to an indirect address, which
650           // will likely be lowered as a reg(reg) x-form address.
651           basePtr = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT, Op0, Op1);
652         }
653       } else {
654         basePtr = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT,
655                               basePtr,
656                               DAG.getConstant(0, PtrVT));
657       }
658
659       // Offset the rotate amount by the basePtr and the preferred slot
660       // byte offset
661       rotate = DAG.getNode(ISD::ADD, dl, PtrVT,
662                            basePtr,
663                            DAG.getConstant(-vtm->prefslot_byte, PtrVT));
664     }
665
666     // Re-emit as a v16i8 vector load
667     result = DAG.getLoad(MVT::v16i8, dl, the_chain, basePtr,
668                          LN->getSrcValue(), LN->getSrcValueOffset(),
669                          LN->isVolatile(), LN->isNonTemporal(), 16);
670
671     // Update the chain
672     the_chain = result.getValue(1);
673
674     // Rotate into the preferred slot:
675     result = DAG.getNode(SPUISD::ROTBYTES_LEFT, dl, MVT::v16i8,
676                          result.getValue(0), rotate);
677
678     // Convert the loaded v16i8 vector to the appropriate vector type
679     // specified by the operand:
680     EVT vecVT = EVT::getVectorVT(*DAG.getContext(), 
681                                  InVT, (128 / InVT.getSizeInBits()));
682     result = DAG.getNode(SPUISD::VEC2PREFSLOT, dl, InVT,
683                          DAG.getNode(ISD::BIT_CONVERT, dl, vecVT, result));
684
685     // Handle extending loads by extending the scalar result:
686     if (ExtType == ISD::SEXTLOAD) {
687       result = DAG.getNode(ISD::SIGN_EXTEND, dl, OutVT, result);
688     } else if (ExtType == ISD::ZEXTLOAD) {
689       result = DAG.getNode(ISD::ZERO_EXTEND, dl, OutVT, result);
690     } else if (ExtType == ISD::EXTLOAD) {
691       unsigned NewOpc = ISD::ANY_EXTEND;
692
693       if (OutVT.isFloatingPoint())
694         NewOpc = ISD::FP_EXTEND;
695
696       result = DAG.getNode(NewOpc, dl, OutVT, result);
697     }
698
699     SDVTList retvts = DAG.getVTList(OutVT, MVT::Other);
700     SDValue retops[2] = {
701       result,
702       the_chain
703     };
704
705     result = DAG.getNode(SPUISD::LDRESULT, dl, retvts,
706                          retops, sizeof(retops) / sizeof(retops[0]));
707     return result;
708   }
709   case ISD::PRE_INC:
710   case ISD::PRE_DEC:
711   case ISD::POST_INC:
712   case ISD::POST_DEC:
713   case ISD::LAST_INDEXED_MODE:
714     {
715       report_fatal_error("LowerLOAD: Got a LoadSDNode with an addr mode other "
716                          "than UNINDEXED\n" +
717                          Twine((unsigned)LN->getAddressingMode()));
718       /*NOTREACHED*/
719     }
720   }
721
722   return SDValue();
723 }
724
725 /// Custom lower stores for CellSPU
726 /*!
727  All CellSPU stores are aligned to 16-byte boundaries, so for elements
728  within a 16-byte block, we have to generate a shuffle to insert the
729  requested element into its place, then store the resulting block.
730  */
731 static SDValue
732 LowerSTORE(SDValue Op, SelectionDAG &DAG, const SPUSubtarget *ST) {
733   StoreSDNode *SN = cast<StoreSDNode>(Op);
734   SDValue Value = SN->getValue();
735   EVT VT = Value.getValueType();
736   EVT StVT = (!SN->isTruncatingStore() ? VT : SN->getMemoryVT());
737   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
738   DebugLoc dl = Op.getDebugLoc();
739   unsigned alignment = SN->getAlignment();
740
741   switch (SN->getAddressingMode()) {
742   case ISD::UNINDEXED: {
743     // The vector type we really want to load from the 16-byte chunk.
744     EVT vecVT = EVT::getVectorVT(*DAG.getContext(),
745                                  VT, (128 / VT.getSizeInBits()));
746
747     SDValue alignLoadVec;
748     SDValue basePtr = SN->getBasePtr();
749     SDValue the_chain = SN->getChain();
750     SDValue insertEltOffs;
751
752     if (alignment == 16) {
753       ConstantSDNode *CN;
754
755       // Special cases for a known aligned load to simplify the base pointer
756       // and insertion byte:
757       if (basePtr.getOpcode() == ISD::ADD
758           && (CN = dyn_cast<ConstantSDNode>(basePtr.getOperand(1))) != 0) {
759         // Known offset into basePtr
760         int64_t offset = CN->getSExtValue();
761
762         // Simplify the base pointer for this case:
763         basePtr = basePtr.getOperand(0);
764         insertEltOffs = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT,
765                                     basePtr,
766                                     DAG.getConstant((offset & 0xf), PtrVT));
767
768         if ((offset & ~0xf) > 0) {
769           basePtr = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT,
770                                 basePtr,
771                                 DAG.getConstant((offset & ~0xf), PtrVT));
772         }
773       } else {
774         // Otherwise, assume it's at byte 0 of basePtr
775         insertEltOffs = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT,
776                                     basePtr,
777                                     DAG.getConstant(0, PtrVT));
778       }
779     } else {
780       // Unaligned load: must be more pessimistic about addressing modes:
781       if (basePtr.getOpcode() == ISD::ADD) {
782         MachineFunction &MF = DAG.getMachineFunction();
783         MachineRegisterInfo &RegInfo = MF.getRegInfo();
784         unsigned VReg = RegInfo.createVirtualRegister(&SPU::R32CRegClass);
785         SDValue Flag;
786
787         SDValue Op0 = basePtr.getOperand(0);
788         SDValue Op1 = basePtr.getOperand(1);
789
790         if (isa<ConstantSDNode>(Op1)) {
791           // Convert the (add <ptr>, <const>) to an indirect address contained
792           // in a register. Note that this is done because we need to avoid
793           // creating a 0(reg) d-form address due to the SPU's block loads.
794           basePtr = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT, Op0, Op1);
795           the_chain = DAG.getCopyToReg(the_chain, dl, VReg, basePtr, Flag);
796           basePtr = DAG.getCopyFromReg(the_chain, dl, VReg, PtrVT);
797         } else {
798           // Convert the (add <arg1>, <arg2>) to an indirect address, which
799           // will likely be lowered as a reg(reg) x-form address.
800           basePtr = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT, Op0, Op1);
801         }
802       } else {
803         basePtr = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT,
804                               basePtr,
805                               DAG.getConstant(0, PtrVT));
806       }
807
808       // Insertion point is solely determined by basePtr's contents
809       insertEltOffs = DAG.getNode(ISD::ADD, dl, PtrVT,
810                                   basePtr,
811                                   DAG.getConstant(0, PtrVT));
812     }
813
814     // Re-emit as a v16i8 vector load
815     alignLoadVec = DAG.getLoad(MVT::v16i8, dl, the_chain, basePtr,
816                                SN->getSrcValue(), SN->getSrcValueOffset(),
817                                SN->isVolatile(), SN->isNonTemporal(), 16);
818
819     // Update the chain
820     the_chain = alignLoadVec.getValue(1);
821
822     LoadSDNode *LN = cast<LoadSDNode>(alignLoadVec);
823     SDValue theValue = SN->getValue();
824     SDValue result;
825
826     if (StVT != VT
827         && (theValue.getOpcode() == ISD::AssertZext
828             || theValue.getOpcode() == ISD::AssertSext)) {
829       // Drill down and get the value for zero- and sign-extended
830       // quantities
831       theValue = theValue.getOperand(0);
832     }
833
834     // If the base pointer is already a D-form address, then just create
835     // a new D-form address with a slot offset and the orignal base pointer.
836     // Otherwise generate a D-form address with the slot offset relative
837     // to the stack pointer, which is always aligned.
838 #if !defined(NDEBUG)
839       if (DebugFlag && isCurrentDebugType(DEBUG_TYPE)) {
840         errs() << "CellSPU LowerSTORE: basePtr = ";
841         basePtr.getNode()->dump(&DAG);
842         errs() << "\n";
843       }
844 #endif
845
846     SDValue insertEltOp =
847             DAG.getNode(SPUISD::SHUFFLE_MASK, dl, vecVT, insertEltOffs);
848     SDValue vectorizeOp =
849             DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, vecVT, theValue);
850
851     result = DAG.getNode(SPUISD::SHUFB, dl, vecVT,
852                          vectorizeOp, alignLoadVec,
853                          DAG.getNode(ISD::BIT_CONVERT, dl,
854                                      MVT::v4i32, insertEltOp));
855
856     result = DAG.getStore(the_chain, dl, result, basePtr,
857                           LN->getSrcValue(), LN->getSrcValueOffset(),
858                           LN->isVolatile(), LN->isNonTemporal(),
859                           LN->getAlignment());
860
861 #if 0 && !defined(NDEBUG)
862     if (DebugFlag && isCurrentDebugType(DEBUG_TYPE)) {
863       const SDValue &currentRoot = DAG.getRoot();
864
865       DAG.setRoot(result);
866       errs() << "------- CellSPU:LowerStore result:\n";
867       DAG.dump();
868       errs() << "-------\n";
869       DAG.setRoot(currentRoot);
870     }
871 #endif
872
873     return result;
874     /*UNREACHED*/
875   }
876   case ISD::PRE_INC:
877   case ISD::PRE_DEC:
878   case ISD::POST_INC:
879   case ISD::POST_DEC:
880   case ISD::LAST_INDEXED_MODE:
881     {
882       report_fatal_error("LowerLOAD: Got a LoadSDNode with an addr mode other "
883                          "than UNINDEXED\n" +
884                          Twine((unsigned)SN->getAddressingMode()));
885       /*NOTREACHED*/
886     }
887   }
888
889   return SDValue();
890 }
891
892 //! Generate the address of a constant pool entry.
893 static SDValue
894 LowerConstantPool(SDValue Op, SelectionDAG &DAG, const SPUSubtarget *ST) {
895   EVT PtrVT = Op.getValueType();
896   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
897   const Constant *C = CP->getConstVal();
898   SDValue CPI = DAG.getTargetConstantPool(C, PtrVT, CP->getAlignment());
899   SDValue Zero = DAG.getConstant(0, PtrVT);
900   const TargetMachine &TM = DAG.getTarget();
901   // FIXME there is no actual debug info here
902   DebugLoc dl = Op.getDebugLoc();
903
904   if (TM.getRelocationModel() == Reloc::Static) {
905     if (!ST->usingLargeMem()) {
906       // Just return the SDValue with the constant pool address in it.
907       return DAG.getNode(SPUISD::AFormAddr, dl, PtrVT, CPI, Zero);
908     } else {
909       SDValue Hi = DAG.getNode(SPUISD::Hi, dl, PtrVT, CPI, Zero);
910       SDValue Lo = DAG.getNode(SPUISD::Lo, dl, PtrVT, CPI, Zero);
911       return DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT, Hi, Lo);
912     }
913   }
914
915   llvm_unreachable("LowerConstantPool: Relocation model other than static"
916                    " not supported.");
917   return SDValue();
918 }
919
920 //! Alternate entry point for generating the address of a constant pool entry
921 SDValue
922 SPU::LowerConstantPool(SDValue Op, SelectionDAG &DAG, const SPUTargetMachine &TM) {
923   return ::LowerConstantPool(Op, DAG, TM.getSubtargetImpl());
924 }
925
926 static SDValue
927 LowerJumpTable(SDValue Op, SelectionDAG &DAG, const SPUSubtarget *ST) {
928   EVT PtrVT = Op.getValueType();
929   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
930   SDValue JTI = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
931   SDValue Zero = DAG.getConstant(0, PtrVT);
932   const TargetMachine &TM = DAG.getTarget();
933   // FIXME there is no actual debug info here
934   DebugLoc dl = Op.getDebugLoc();
935
936   if (TM.getRelocationModel() == Reloc::Static) {
937     if (!ST->usingLargeMem()) {
938       return DAG.getNode(SPUISD::AFormAddr, dl, PtrVT, JTI, Zero);
939     } else {
940       SDValue Hi = DAG.getNode(SPUISD::Hi, dl, PtrVT, JTI, Zero);
941       SDValue Lo = DAG.getNode(SPUISD::Lo, dl, PtrVT, JTI, Zero);
942       return DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT, Hi, Lo);
943     }
944   }
945
946   llvm_unreachable("LowerJumpTable: Relocation model other than static"
947                    " not supported.");
948   return SDValue();
949 }
950
951 static SDValue
952 LowerGlobalAddress(SDValue Op, SelectionDAG &DAG, const SPUSubtarget *ST) {
953   EVT PtrVT = Op.getValueType();
954   GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
955   const GlobalValue *GV = GSDN->getGlobal();
956   SDValue GA = DAG.getTargetGlobalAddress(GV, PtrVT, GSDN->getOffset());
957   const TargetMachine &TM = DAG.getTarget();
958   SDValue Zero = DAG.getConstant(0, PtrVT);
959   // FIXME there is no actual debug info here
960   DebugLoc dl = Op.getDebugLoc();
961
962   if (TM.getRelocationModel() == Reloc::Static) {
963     if (!ST->usingLargeMem()) {
964       return DAG.getNode(SPUISD::AFormAddr, dl, PtrVT, GA, Zero);
965     } else {
966       SDValue Hi = DAG.getNode(SPUISD::Hi, dl, PtrVT, GA, Zero);
967       SDValue Lo = DAG.getNode(SPUISD::Lo, dl, PtrVT, GA, Zero);
968       return DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT, Hi, Lo);
969     }
970   } else {
971     report_fatal_error("LowerGlobalAddress: Relocation model other than static"
972                       "not supported.");
973     /*NOTREACHED*/
974   }
975
976   return SDValue();
977 }
978
979 //! Custom lower double precision floating point constants
980 static SDValue
981 LowerConstantFP(SDValue Op, SelectionDAG &DAG) {
982   EVT VT = Op.getValueType();
983   // FIXME there is no actual debug info here
984   DebugLoc dl = Op.getDebugLoc();
985
986   if (VT == MVT::f64) {
987     ConstantFPSDNode *FP = cast<ConstantFPSDNode>(Op.getNode());
988
989     assert((FP != 0) &&
990            "LowerConstantFP: Node is not ConstantFPSDNode");
991
992     uint64_t dbits = DoubleToBits(FP->getValueAPF().convertToDouble());
993     SDValue T = DAG.getConstant(dbits, MVT::i64);
994     SDValue Tvec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i64, T, T);
995     return DAG.getNode(SPUISD::VEC2PREFSLOT, dl, VT,
996                        DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Tvec));
997   }
998
999   return SDValue();
1000 }
1001
1002 SDValue
1003 SPUTargetLowering::LowerFormalArguments(SDValue Chain,
1004                                         CallingConv::ID CallConv, bool isVarArg,
1005                                         const SmallVectorImpl<ISD::InputArg>
1006                                           &Ins,
1007                                         DebugLoc dl, SelectionDAG &DAG,
1008                                         SmallVectorImpl<SDValue> &InVals)
1009                                           const {
1010
1011   MachineFunction &MF = DAG.getMachineFunction();
1012   MachineFrameInfo *MFI = MF.getFrameInfo();
1013   MachineRegisterInfo &RegInfo = MF.getRegInfo();
1014   SPUFunctionInfo *FuncInfo = MF.getInfo<SPUFunctionInfo>();
1015
1016   const unsigned *ArgRegs = SPURegisterInfo::getArgRegs();
1017   const unsigned NumArgRegs = SPURegisterInfo::getNumArgRegs();
1018
1019   unsigned ArgOffset = SPUFrameInfo::minStackSize();
1020   unsigned ArgRegIdx = 0;
1021   unsigned StackSlotSize = SPUFrameInfo::stackSlotSize();
1022
1023   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1024
1025   // Add DAG nodes to load the arguments or copy them out of registers.
1026   for (unsigned ArgNo = 0, e = Ins.size(); ArgNo != e; ++ArgNo) {
1027     EVT ObjectVT = Ins[ArgNo].VT;
1028     unsigned ObjSize = ObjectVT.getSizeInBits()/8;
1029     SDValue ArgVal;
1030
1031     if (ArgRegIdx < NumArgRegs) {
1032       const TargetRegisterClass *ArgRegClass;
1033
1034       switch (ObjectVT.getSimpleVT().SimpleTy) {
1035       default:
1036         report_fatal_error("LowerFormalArguments Unhandled argument type: " +
1037                            Twine(ObjectVT.getEVTString()));
1038       case MVT::i8:
1039         ArgRegClass = &SPU::R8CRegClass;
1040         break;
1041       case MVT::i16:
1042         ArgRegClass = &SPU::R16CRegClass;
1043         break;
1044       case MVT::i32:
1045         ArgRegClass = &SPU::R32CRegClass;
1046         break;
1047       case MVT::i64:
1048         ArgRegClass = &SPU::R64CRegClass;
1049         break;
1050       case MVT::i128:
1051         ArgRegClass = &SPU::GPRCRegClass;
1052         break;
1053       case MVT::f32:
1054         ArgRegClass = &SPU::R32FPRegClass;
1055         break;
1056       case MVT::f64:
1057         ArgRegClass = &SPU::R64FPRegClass;
1058         break;
1059       case MVT::v2f64:
1060       case MVT::v4f32:
1061       case MVT::v2i64:
1062       case MVT::v4i32:
1063       case MVT::v8i16:
1064       case MVT::v16i8:
1065         ArgRegClass = &SPU::VECREGRegClass;
1066         break;
1067       }
1068
1069       unsigned VReg = RegInfo.createVirtualRegister(ArgRegClass);
1070       RegInfo.addLiveIn(ArgRegs[ArgRegIdx], VReg);
1071       ArgVal = DAG.getCopyFromReg(Chain, dl, VReg, ObjectVT);
1072       ++ArgRegIdx;
1073     } else {
1074       // We need to load the argument to a virtual register if we determined
1075       // above that we ran out of physical registers of the appropriate type
1076       // or we're forced to do vararg
1077       int FI = MFI->CreateFixedObject(ObjSize, ArgOffset, true, false);
1078       SDValue FIN = DAG.getFrameIndex(FI, PtrVT);
1079       ArgVal = DAG.getLoad(ObjectVT, dl, Chain, FIN, NULL, 0, false, false, 0);
1080       ArgOffset += StackSlotSize;
1081     }
1082
1083     InVals.push_back(ArgVal);
1084     // Update the chain
1085     Chain = ArgVal.getOperand(0);
1086   }
1087
1088   // vararg handling:
1089   if (isVarArg) {
1090     // unsigned int ptr_size = PtrVT.getSizeInBits() / 8;
1091     // We will spill (79-3)+1 registers to the stack
1092     SmallVector<SDValue, 79-3+1> MemOps;
1093
1094     // Create the frame slot
1095
1096     for (; ArgRegIdx != NumArgRegs; ++ArgRegIdx) {
1097       FuncInfo->setVarArgsFrameIndex(
1098         MFI->CreateFixedObject(StackSlotSize, ArgOffset,
1099                                true, false));
1100       SDValue FIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
1101       unsigned VReg = MF.addLiveIn(ArgRegs[ArgRegIdx], &SPU::R32CRegClass);
1102       SDValue ArgVal = DAG.getRegister(VReg, MVT::v16i8);
1103       SDValue Store = DAG.getStore(Chain, dl, ArgVal, FIN, NULL, 0,
1104                                    false, false, 0);
1105       Chain = Store.getOperand(0);
1106       MemOps.push_back(Store);
1107
1108       // Increment address by stack slot size for the next stored argument
1109       ArgOffset += StackSlotSize;
1110     }
1111     if (!MemOps.empty())
1112       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1113                           &MemOps[0], MemOps.size());
1114   }
1115
1116   return Chain;
1117 }
1118
1119 /// isLSAAddress - Return the immediate to use if the specified
1120 /// value is representable as a LSA address.
1121 static SDNode *isLSAAddress(SDValue Op, SelectionDAG &DAG) {
1122   ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
1123   if (!C) return 0;
1124
1125   int Addr = C->getZExtValue();
1126   if ((Addr & 3) != 0 ||  // Low 2 bits are implicitly zero.
1127       (Addr << 14 >> 14) != Addr)
1128     return 0;  // Top 14 bits have to be sext of immediate.
1129
1130   return DAG.getConstant((int)C->getZExtValue() >> 2, MVT::i32).getNode();
1131 }
1132
1133 SDValue
1134 SPUTargetLowering::LowerCall(SDValue Chain, SDValue Callee,
1135                              CallingConv::ID CallConv, bool isVarArg,
1136                              bool &isTailCall,
1137                              const SmallVectorImpl<ISD::OutputArg> &Outs,
1138                              const SmallVectorImpl<ISD::InputArg> &Ins,
1139                              DebugLoc dl, SelectionDAG &DAG,
1140                              SmallVectorImpl<SDValue> &InVals) const {
1141   // CellSPU target does not yet support tail call optimization.
1142   isTailCall = false;
1143
1144   const SPUSubtarget *ST = SPUTM.getSubtargetImpl();
1145   unsigned NumOps     = Outs.size();
1146   unsigned StackSlotSize = SPUFrameInfo::stackSlotSize();
1147   const unsigned *ArgRegs = SPURegisterInfo::getArgRegs();
1148   const unsigned NumArgRegs = SPURegisterInfo::getNumArgRegs();
1149
1150   // Handy pointer type
1151   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1152
1153   // Set up a copy of the stack pointer for use loading and storing any
1154   // arguments that may not fit in the registers available for argument
1155   // passing.
1156   SDValue StackPtr = DAG.getRegister(SPU::R1, MVT::i32);
1157
1158   // Figure out which arguments are going to go in registers, and which in
1159   // memory.
1160   unsigned ArgOffset = SPUFrameInfo::minStackSize(); // Just below [LR]
1161   unsigned ArgRegIdx = 0;
1162
1163   // Keep track of registers passing arguments
1164   std::vector<std::pair<unsigned, SDValue> > RegsToPass;
1165   // And the arguments passed on the stack
1166   SmallVector<SDValue, 8> MemOpChains;
1167
1168   for (unsigned i = 0; i != NumOps; ++i) {
1169     SDValue Arg = Outs[i].Val;
1170
1171     // PtrOff will be used to store the current argument to the stack if a
1172     // register cannot be found for it.
1173     SDValue PtrOff = DAG.getConstant(ArgOffset, StackPtr.getValueType());
1174     PtrOff = DAG.getNode(ISD::ADD, dl, PtrVT, StackPtr, PtrOff);
1175
1176     switch (Arg.getValueType().getSimpleVT().SimpleTy) {
1177     default: llvm_unreachable("Unexpected ValueType for argument!");
1178     case MVT::i8:
1179     case MVT::i16:
1180     case MVT::i32:
1181     case MVT::i64:
1182     case MVT::i128:
1183       if (ArgRegIdx != NumArgRegs) {
1184         RegsToPass.push_back(std::make_pair(ArgRegs[ArgRegIdx++], Arg));
1185       } else {
1186         MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff, NULL, 0,
1187                                            false, false, 0));
1188         ArgOffset += StackSlotSize;
1189       }
1190       break;
1191     case MVT::f32:
1192     case MVT::f64:
1193       if (ArgRegIdx != NumArgRegs) {
1194         RegsToPass.push_back(std::make_pair(ArgRegs[ArgRegIdx++], Arg));
1195       } else {
1196         MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff, NULL, 0,
1197                                            false, false, 0));
1198         ArgOffset += StackSlotSize;
1199       }
1200       break;
1201     case MVT::v2i64:
1202     case MVT::v2f64:
1203     case MVT::v4f32:
1204     case MVT::v4i32:
1205     case MVT::v8i16:
1206     case MVT::v16i8:
1207       if (ArgRegIdx != NumArgRegs) {
1208         RegsToPass.push_back(std::make_pair(ArgRegs[ArgRegIdx++], Arg));
1209       } else {
1210         MemOpChains.push_back(DAG.getStore(Chain, dl, Arg, PtrOff, NULL, 0,
1211                                            false, false, 0));
1212         ArgOffset += StackSlotSize;
1213       }
1214       break;
1215     }
1216   }
1217
1218   // Accumulate how many bytes are to be pushed on the stack, including the
1219   // linkage area, and parameter passing area.  According to the SPU ABI,
1220   // we minimally need space for [LR] and [SP].
1221   unsigned NumStackBytes = ArgOffset - SPUFrameInfo::minStackSize();
1222
1223   // Insert a call sequence start
1224   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumStackBytes,
1225                                                             true));
1226
1227   if (!MemOpChains.empty()) {
1228     // Adjust the stack pointer for the stack arguments.
1229     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1230                         &MemOpChains[0], MemOpChains.size());
1231   }
1232
1233   // Build a sequence of copy-to-reg nodes chained together with token chain
1234   // and flag operands which copy the outgoing args into the appropriate regs.
1235   SDValue InFlag;
1236   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1237     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1238                              RegsToPass[i].second, InFlag);
1239     InFlag = Chain.getValue(1);
1240   }
1241
1242   SmallVector<SDValue, 8> Ops;
1243   unsigned CallOpc = SPUISD::CALL;
1244
1245   // If the callee is a GlobalAddress/ExternalSymbol node (quite common, every
1246   // direct call is) turn it into a TargetGlobalAddress/TargetExternalSymbol
1247   // node so that legalize doesn't hack it.
1248   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
1249     const GlobalValue *GV = G->getGlobal();
1250     EVT CalleeVT = Callee.getValueType();
1251     SDValue Zero = DAG.getConstant(0, PtrVT);
1252     SDValue GA = DAG.getTargetGlobalAddress(GV, CalleeVT);
1253
1254     if (!ST->usingLargeMem()) {
1255       // Turn calls to targets that are defined (i.e., have bodies) into BRSL
1256       // style calls, otherwise, external symbols are BRASL calls. This assumes
1257       // that declared/defined symbols are in the same compilation unit and can
1258       // be reached through PC-relative jumps.
1259       //
1260       // NOTE:
1261       // This may be an unsafe assumption for JIT and really large compilation
1262       // units.
1263       if (GV->isDeclaration()) {
1264         Callee = DAG.getNode(SPUISD::AFormAddr, dl, CalleeVT, GA, Zero);
1265       } else {
1266         Callee = DAG.getNode(SPUISD::PCRelAddr, dl, CalleeVT, GA, Zero);
1267       }
1268     } else {
1269       // "Large memory" mode: Turn all calls into indirect calls with a X-form
1270       // address pairs:
1271       Callee = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT, GA, Zero);
1272     }
1273   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
1274     EVT CalleeVT = Callee.getValueType();
1275     SDValue Zero = DAG.getConstant(0, PtrVT);
1276     SDValue ExtSym = DAG.getTargetExternalSymbol(S->getSymbol(),
1277         Callee.getValueType());
1278
1279     if (!ST->usingLargeMem()) {
1280       Callee = DAG.getNode(SPUISD::AFormAddr, dl, CalleeVT, ExtSym, Zero);
1281     } else {
1282       Callee = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT, ExtSym, Zero);
1283     }
1284   } else if (SDNode *Dest = isLSAAddress(Callee, DAG)) {
1285     // If this is an absolute destination address that appears to be a legal
1286     // local store address, use the munged value.
1287     Callee = SDValue(Dest, 0);
1288   }
1289
1290   Ops.push_back(Chain);
1291   Ops.push_back(Callee);
1292
1293   // Add argument registers to the end of the list so that they are known live
1294   // into the call.
1295   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
1296     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
1297                                   RegsToPass[i].second.getValueType()));
1298
1299   if (InFlag.getNode())
1300     Ops.push_back(InFlag);
1301   // Returns a chain and a flag for retval copy to use.
1302   Chain = DAG.getNode(CallOpc, dl, DAG.getVTList(MVT::Other, MVT::Flag),
1303                       &Ops[0], Ops.size());
1304   InFlag = Chain.getValue(1);
1305
1306   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumStackBytes, true),
1307                              DAG.getIntPtrConstant(0, true), InFlag);
1308   if (!Ins.empty())
1309     InFlag = Chain.getValue(1);
1310
1311   // If the function returns void, just return the chain.
1312   if (Ins.empty())
1313     return Chain;
1314
1315   // If the call has results, copy the values out of the ret val registers.
1316   switch (Ins[0].VT.getSimpleVT().SimpleTy) {
1317   default: llvm_unreachable("Unexpected ret value!");
1318   case MVT::Other: break;
1319   case MVT::i32:
1320     if (Ins.size() > 1 && Ins[1].VT == MVT::i32) {
1321       Chain = DAG.getCopyFromReg(Chain, dl, SPU::R4,
1322                                  MVT::i32, InFlag).getValue(1);
1323       InVals.push_back(Chain.getValue(0));
1324       Chain = DAG.getCopyFromReg(Chain, dl, SPU::R3, MVT::i32,
1325                                  Chain.getValue(2)).getValue(1);
1326       InVals.push_back(Chain.getValue(0));
1327     } else {
1328       Chain = DAG.getCopyFromReg(Chain, dl, SPU::R3, MVT::i32,
1329                                  InFlag).getValue(1);
1330       InVals.push_back(Chain.getValue(0));
1331     }
1332     break;
1333   case MVT::i8:
1334   case MVT::i16:
1335   case MVT::i64:
1336   case MVT::i128:
1337   case MVT::f32:
1338   case MVT::f64:
1339   case MVT::v2f64:
1340   case MVT::v2i64:
1341   case MVT::v4f32:
1342   case MVT::v4i32:
1343   case MVT::v8i16:
1344   case MVT::v16i8:
1345     Chain = DAG.getCopyFromReg(Chain, dl, SPU::R3, Ins[0].VT,
1346                                    InFlag).getValue(1);
1347     InVals.push_back(Chain.getValue(0));
1348     break;
1349   }
1350
1351   return Chain;
1352 }
1353
1354 SDValue
1355 SPUTargetLowering::LowerReturn(SDValue Chain,
1356                                CallingConv::ID CallConv, bool isVarArg,
1357                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1358                                DebugLoc dl, SelectionDAG &DAG) const {
1359
1360   SmallVector<CCValAssign, 16> RVLocs;
1361   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1362                  RVLocs, *DAG.getContext());
1363   CCInfo.AnalyzeReturn(Outs, RetCC_SPU);
1364
1365   // If this is the first return lowered for this function, add the regs to the
1366   // liveout set for the function.
1367   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
1368     for (unsigned i = 0; i != RVLocs.size(); ++i)
1369       DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
1370   }
1371
1372   SDValue Flag;
1373
1374   // Copy the result values into the output registers.
1375   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1376     CCValAssign &VA = RVLocs[i];
1377     assert(VA.isRegLoc() && "Can only return in registers!");
1378     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(),
1379                              Outs[i].Val, Flag);
1380     Flag = Chain.getValue(1);
1381   }
1382
1383   if (Flag.getNode())
1384     return DAG.getNode(SPUISD::RET_FLAG, dl, MVT::Other, Chain, Flag);
1385   else
1386     return DAG.getNode(SPUISD::RET_FLAG, dl, MVT::Other, Chain);
1387 }
1388
1389
1390 //===----------------------------------------------------------------------===//
1391 // Vector related lowering:
1392 //===----------------------------------------------------------------------===//
1393
1394 static ConstantSDNode *
1395 getVecImm(SDNode *N) {
1396   SDValue OpVal(0, 0);
1397
1398   // Check to see if this buildvec has a single non-undef value in its elements.
1399   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
1400     if (N->getOperand(i).getOpcode() == ISD::UNDEF) continue;
1401     if (OpVal.getNode() == 0)
1402       OpVal = N->getOperand(i);
1403     else if (OpVal != N->getOperand(i))
1404       return 0;
1405   }
1406
1407   if (OpVal.getNode() != 0) {
1408     if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(OpVal)) {
1409       return CN;
1410     }
1411   }
1412
1413   return 0;
1414 }
1415
1416 /// get_vec_i18imm - Test if this vector is a vector filled with the same value
1417 /// and the value fits into an unsigned 18-bit constant, and if so, return the
1418 /// constant
1419 SDValue SPU::get_vec_u18imm(SDNode *N, SelectionDAG &DAG,
1420                               EVT ValueType) {
1421   if (ConstantSDNode *CN = getVecImm(N)) {
1422     uint64_t Value = CN->getZExtValue();
1423     if (ValueType == MVT::i64) {
1424       uint64_t UValue = CN->getZExtValue();
1425       uint32_t upper = uint32_t(UValue >> 32);
1426       uint32_t lower = uint32_t(UValue);
1427       if (upper != lower)
1428         return SDValue();
1429       Value = Value >> 32;
1430     }
1431     if (Value <= 0x3ffff)
1432       return DAG.getTargetConstant(Value, ValueType);
1433   }
1434
1435   return SDValue();
1436 }
1437
1438 /// get_vec_i16imm - Test if this vector is a vector filled with the same value
1439 /// and the value fits into a signed 16-bit constant, and if so, return the
1440 /// constant
1441 SDValue SPU::get_vec_i16imm(SDNode *N, SelectionDAG &DAG,
1442                               EVT ValueType) {
1443   if (ConstantSDNode *CN = getVecImm(N)) {
1444     int64_t Value = CN->getSExtValue();
1445     if (ValueType == MVT::i64) {
1446       uint64_t UValue = CN->getZExtValue();
1447       uint32_t upper = uint32_t(UValue >> 32);
1448       uint32_t lower = uint32_t(UValue);
1449       if (upper != lower)
1450         return SDValue();
1451       Value = Value >> 32;
1452     }
1453     if (Value >= -(1 << 15) && Value <= ((1 << 15) - 1)) {
1454       return DAG.getTargetConstant(Value, ValueType);
1455     }
1456   }
1457
1458   return SDValue();
1459 }
1460
1461 /// get_vec_i10imm - Test if this vector is a vector filled with the same value
1462 /// and the value fits into a signed 10-bit constant, and if so, return the
1463 /// constant
1464 SDValue SPU::get_vec_i10imm(SDNode *N, SelectionDAG &DAG,
1465                               EVT ValueType) {
1466   if (ConstantSDNode *CN = getVecImm(N)) {
1467     int64_t Value = CN->getSExtValue();
1468     if (ValueType == MVT::i64) {
1469       uint64_t UValue = CN->getZExtValue();
1470       uint32_t upper = uint32_t(UValue >> 32);
1471       uint32_t lower = uint32_t(UValue);
1472       if (upper != lower)
1473         return SDValue();
1474       Value = Value >> 32;
1475     }
1476     if (isInt<10>(Value))
1477       return DAG.getTargetConstant(Value, ValueType);
1478   }
1479
1480   return SDValue();
1481 }
1482
1483 /// get_vec_i8imm - Test if this vector is a vector filled with the same value
1484 /// and the value fits into a signed 8-bit constant, and if so, return the
1485 /// constant.
1486 ///
1487 /// @note: The incoming vector is v16i8 because that's the only way we can load
1488 /// constant vectors. Thus, we test to see if the upper and lower bytes are the
1489 /// same value.
1490 SDValue SPU::get_vec_i8imm(SDNode *N, SelectionDAG &DAG,
1491                              EVT ValueType) {
1492   if (ConstantSDNode *CN = getVecImm(N)) {
1493     int Value = (int) CN->getZExtValue();
1494     if (ValueType == MVT::i16
1495         && Value <= 0xffff                 /* truncated from uint64_t */
1496         && ((short) Value >> 8) == ((short) Value & 0xff))
1497       return DAG.getTargetConstant(Value & 0xff, ValueType);
1498     else if (ValueType == MVT::i8
1499              && (Value & 0xff) == Value)
1500       return DAG.getTargetConstant(Value, ValueType);
1501   }
1502
1503   return SDValue();
1504 }
1505
1506 /// get_ILHUvec_imm - Test if this vector is a vector filled with the same value
1507 /// and the value fits into a signed 16-bit constant, and if so, return the
1508 /// constant
1509 SDValue SPU::get_ILHUvec_imm(SDNode *N, SelectionDAG &DAG,
1510                                EVT ValueType) {
1511   if (ConstantSDNode *CN = getVecImm(N)) {
1512     uint64_t Value = CN->getZExtValue();
1513     if ((ValueType == MVT::i32
1514           && ((unsigned) Value & 0xffff0000) == (unsigned) Value)
1515         || (ValueType == MVT::i64 && (Value & 0xffff0000) == Value))
1516       return DAG.getTargetConstant(Value >> 16, ValueType);
1517   }
1518
1519   return SDValue();
1520 }
1521
1522 /// get_v4i32_imm - Catch-all for general 32-bit constant vectors
1523 SDValue SPU::get_v4i32_imm(SDNode *N, SelectionDAG &DAG) {
1524   if (ConstantSDNode *CN = getVecImm(N)) {
1525     return DAG.getTargetConstant((unsigned) CN->getZExtValue(), MVT::i32);
1526   }
1527
1528   return SDValue();
1529 }
1530
1531 /// get_v4i32_imm - Catch-all for general 64-bit constant vectors
1532 SDValue SPU::get_v2i64_imm(SDNode *N, SelectionDAG &DAG) {
1533   if (ConstantSDNode *CN = getVecImm(N)) {
1534     return DAG.getTargetConstant((unsigned) CN->getZExtValue(), MVT::i64);
1535   }
1536
1537   return SDValue();
1538 }
1539
1540 //! Lower a BUILD_VECTOR instruction creatively:
1541 static SDValue
1542 LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) {
1543   EVT VT = Op.getValueType();
1544   EVT EltVT = VT.getVectorElementType();
1545   DebugLoc dl = Op.getDebugLoc();
1546   BuildVectorSDNode *BCN = dyn_cast<BuildVectorSDNode>(Op.getNode());
1547   assert(BCN != 0 && "Expected BuildVectorSDNode in SPU LowerBUILD_VECTOR");
1548   unsigned minSplatBits = EltVT.getSizeInBits();
1549
1550   if (minSplatBits < 16)
1551     minSplatBits = 16;
1552
1553   APInt APSplatBits, APSplatUndef;
1554   unsigned SplatBitSize;
1555   bool HasAnyUndefs;
1556
1557   if (!BCN->isConstantSplat(APSplatBits, APSplatUndef, SplatBitSize,
1558                             HasAnyUndefs, minSplatBits)
1559       || minSplatBits < SplatBitSize)
1560     return SDValue();   // Wasn't a constant vector or splat exceeded min
1561
1562   uint64_t SplatBits = APSplatBits.getZExtValue();
1563
1564   switch (VT.getSimpleVT().SimpleTy) {
1565   default:
1566     report_fatal_error("CellSPU: Unhandled VT in LowerBUILD_VECTOR, VT = " +
1567                        Twine(VT.getEVTString()));
1568     /*NOTREACHED*/
1569   case MVT::v4f32: {
1570     uint32_t Value32 = uint32_t(SplatBits);
1571     assert(SplatBitSize == 32
1572            && "LowerBUILD_VECTOR: Unexpected floating point vector element.");
1573     // NOTE: pretend the constant is an integer. LLVM won't load FP constants
1574     SDValue T = DAG.getConstant(Value32, MVT::i32);
1575     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4f32,
1576                        DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, T,T,T,T));
1577     break;
1578   }
1579   case MVT::v2f64: {
1580     uint64_t f64val = uint64_t(SplatBits);
1581     assert(SplatBitSize == 64
1582            && "LowerBUILD_VECTOR: 64-bit float vector size > 8 bytes.");
1583     // NOTE: pretend the constant is an integer. LLVM won't load FP constants
1584     SDValue T = DAG.getConstant(f64val, MVT::i64);
1585     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64,
1586                        DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i64, T, T));
1587     break;
1588   }
1589   case MVT::v16i8: {
1590    // 8-bit constants have to be expanded to 16-bits
1591    unsigned short Value16 = SplatBits /* | (SplatBits << 8) */;
1592    SmallVector<SDValue, 8> Ops;
1593
1594    Ops.assign(8, DAG.getConstant(Value16, MVT::i16));
1595    return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
1596                       DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i16, &Ops[0], Ops.size()));
1597   }
1598   case MVT::v8i16: {
1599     unsigned short Value16 = SplatBits;
1600     SDValue T = DAG.getConstant(Value16, EltVT);
1601     SmallVector<SDValue, 8> Ops;
1602
1603     Ops.assign(8, T);
1604     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &Ops[0], Ops.size());
1605   }
1606   case MVT::v4i32: {
1607     SDValue T = DAG.getConstant(unsigned(SplatBits), VT.getVectorElementType());
1608     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, T, T, T, T);
1609   }
1610   case MVT::v2i32: {
1611     SDValue T = DAG.getConstant(unsigned(SplatBits), VT.getVectorElementType());
1612     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, T, T);
1613   }
1614   case MVT::v2i64: {
1615     return SPU::LowerV2I64Splat(VT, DAG, SplatBits, dl);
1616   }
1617   }
1618
1619   return SDValue();
1620 }
1621
1622 /*!
1623  */
1624 SDValue
1625 SPU::LowerV2I64Splat(EVT OpVT, SelectionDAG& DAG, uint64_t SplatVal,
1626                      DebugLoc dl) {
1627   uint32_t upper = uint32_t(SplatVal >> 32);
1628   uint32_t lower = uint32_t(SplatVal);
1629
1630   if (upper == lower) {
1631     // Magic constant that can be matched by IL, ILA, et. al.
1632     SDValue Val = DAG.getTargetConstant(upper, MVT::i32);
1633     return DAG.getNode(ISD::BIT_CONVERT, dl, OpVT,
1634                        DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
1635                                    Val, Val, Val, Val));
1636   } else {
1637     bool upper_special, lower_special;
1638
1639     // NOTE: This code creates common-case shuffle masks that can be easily
1640     // detected as common expressions. It is not attempting to create highly
1641     // specialized masks to replace any and all 0's, 0xff's and 0x80's.
1642
1643     // Detect if the upper or lower half is a special shuffle mask pattern:
1644     upper_special = (upper == 0 || upper == 0xffffffff || upper == 0x80000000);
1645     lower_special = (lower == 0 || lower == 0xffffffff || lower == 0x80000000);
1646
1647     // Both upper and lower are special, lower to a constant pool load:
1648     if (lower_special && upper_special) {
1649       SDValue SplatValCN = DAG.getConstant(SplatVal, MVT::i64);
1650       return DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i64,
1651                          SplatValCN, SplatValCN);
1652     }
1653
1654     SDValue LO32;
1655     SDValue HI32;
1656     SmallVector<SDValue, 16> ShufBytes;
1657     SDValue Result;
1658
1659     // Create lower vector if not a special pattern
1660     if (!lower_special) {
1661       SDValue LO32C = DAG.getConstant(lower, MVT::i32);
1662       LO32 = DAG.getNode(ISD::BIT_CONVERT, dl, OpVT,
1663                          DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
1664                                      LO32C, LO32C, LO32C, LO32C));
1665     }
1666
1667     // Create upper vector if not a special pattern
1668     if (!upper_special) {
1669       SDValue HI32C = DAG.getConstant(upper, MVT::i32);
1670       HI32 = DAG.getNode(ISD::BIT_CONVERT, dl, OpVT,
1671                          DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
1672                                      HI32C, HI32C, HI32C, HI32C));
1673     }
1674
1675     // If either upper or lower are special, then the two input operands are
1676     // the same (basically, one of them is a "don't care")
1677     if (lower_special)
1678       LO32 = HI32;
1679     if (upper_special)
1680       HI32 = LO32;
1681
1682     for (int i = 0; i < 4; ++i) {
1683       uint64_t val = 0;
1684       for (int j = 0; j < 4; ++j) {
1685         SDValue V;
1686         bool process_upper, process_lower;
1687         val <<= 8;
1688         process_upper = (upper_special && (i & 1) == 0);
1689         process_lower = (lower_special && (i & 1) == 1);
1690
1691         if (process_upper || process_lower) {
1692           if ((process_upper && upper == 0)
1693                   || (process_lower && lower == 0))
1694             val |= 0x80;
1695           else if ((process_upper && upper == 0xffffffff)
1696                   || (process_lower && lower == 0xffffffff))
1697             val |= 0xc0;
1698           else if ((process_upper && upper == 0x80000000)
1699                   || (process_lower && lower == 0x80000000))
1700             val |= (j == 0 ? 0xe0 : 0x80);
1701         } else
1702           val |= i * 4 + j + ((i & 1) * 16);
1703       }
1704
1705       ShufBytes.push_back(DAG.getConstant(val, MVT::i32));
1706     }
1707
1708     return DAG.getNode(SPUISD::SHUFB, dl, OpVT, HI32, LO32,
1709                        DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
1710                                    &ShufBytes[0], ShufBytes.size()));
1711   }
1712 }
1713
1714 /// LowerVECTOR_SHUFFLE - Lower a vector shuffle (V1, V2, V3) to something on
1715 /// which the Cell can operate. The code inspects V3 to ascertain whether the
1716 /// permutation vector, V3, is monotonically increasing with one "exception"
1717 /// element, e.g., (0, 1, _, 3). If this is the case, then generate a
1718 /// SHUFFLE_MASK synthetic instruction. Otherwise, spill V3 to the constant pool.
1719 /// In either case, the net result is going to eventually invoke SHUFB to
1720 /// permute/shuffle the bytes from V1 and V2.
1721 /// \note
1722 /// SHUFFLE_MASK is eventually selected as one of the C*D instructions, generate
1723 /// control word for byte/halfword/word insertion. This takes care of a single
1724 /// element move from V2 into V1.
1725 /// \note
1726 /// SPUISD::SHUFB is eventually selected as Cell's <i>shufb</i> instructions.
1727 static SDValue LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) {
1728   const ShuffleVectorSDNode *SVN = cast<ShuffleVectorSDNode>(Op);
1729   SDValue V1 = Op.getOperand(0);
1730   SDValue V2 = Op.getOperand(1);
1731   DebugLoc dl = Op.getDebugLoc();
1732
1733   if (V2.getOpcode() == ISD::UNDEF) V2 = V1;
1734
1735   // If we have a single element being moved from V1 to V2, this can be handled
1736   // using the C*[DX] compute mask instructions, but the vector elements have
1737   // to be monotonically increasing with one exception element.
1738   EVT VecVT = V1.getValueType();
1739   EVT EltVT = VecVT.getVectorElementType();
1740   unsigned EltsFromV2 = 0;
1741   unsigned V2Elt = 0;
1742   unsigned V2EltIdx0 = 0;
1743   unsigned CurrElt = 0;
1744   unsigned MaxElts = VecVT.getVectorNumElements();
1745   unsigned PrevElt = 0;
1746   unsigned V0Elt = 0;
1747   bool monotonic = true;
1748   bool rotate = true;
1749   EVT maskVT;             // which of the c?d instructions to use
1750
1751   if (EltVT == MVT::i8) {
1752     V2EltIdx0 = 16;
1753     maskVT = MVT::v16i8; 
1754   } else if (EltVT == MVT::i16) {
1755     V2EltIdx0 = 8;
1756     maskVT = MVT::v8i16;
1757   } else if (EltVT == MVT::i32 || EltVT == MVT::f32) {
1758     V2EltIdx0 = 4;
1759     maskVT = MVT::v4i32;
1760   } else if (EltVT == MVT::i64 || EltVT == MVT::f64) {
1761     V2EltIdx0 = 2;
1762     maskVT = MVT::v2i64;
1763   } else
1764     llvm_unreachable("Unhandled vector type in LowerVECTOR_SHUFFLE");
1765
1766   for (unsigned i = 0; i != MaxElts; ++i) {
1767     if (SVN->getMaskElt(i) < 0)
1768       continue;
1769     
1770     unsigned SrcElt = SVN->getMaskElt(i);
1771
1772     if (monotonic) {
1773       if (SrcElt >= V2EltIdx0) {
1774         if (1 >= (++EltsFromV2)) {
1775           V2Elt = (V2EltIdx0 - SrcElt) << 2;
1776         }
1777       } else if (CurrElt != SrcElt) {
1778         monotonic = false;
1779       }
1780
1781       ++CurrElt;
1782     }
1783
1784     if (rotate) {
1785       if (PrevElt > 0 && SrcElt < MaxElts) {
1786         if ((PrevElt == SrcElt - 1)
1787             || (PrevElt == MaxElts - 1 && SrcElt == 0)) {
1788           PrevElt = SrcElt;
1789           if (SrcElt == 0)
1790             V0Elt = i;
1791         } else {
1792           rotate = false;
1793         }
1794       } else if (i == 0) {
1795         // First time through, need to keep track of previous element
1796         PrevElt = SrcElt;
1797       } else {
1798         // This isn't a rotation, takes elements from vector 2
1799         rotate = false;
1800       }
1801     }
1802   }
1803
1804   if (EltsFromV2 == 1 && monotonic) {
1805     // Compute mask and shuffle
1806     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1807
1808     // As SHUFFLE_MASK becomes a c?d instruction, feed it an address
1809     // R1 ($sp) is used here only as it is guaranteed to have last bits zero
1810     SDValue Pointer = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT,
1811                                 DAG.getRegister(SPU::R1, PtrVT),
1812                                 DAG.getConstant(V2Elt, MVT::i32));
1813     SDValue ShufMaskOp = DAG.getNode(SPUISD::SHUFFLE_MASK, dl, 
1814                                      maskVT, Pointer);
1815
1816     // Use shuffle mask in SHUFB synthetic instruction:
1817     return DAG.getNode(SPUISD::SHUFB, dl, V1.getValueType(), V2, V1,
1818                        ShufMaskOp);
1819   } else if (rotate) {
1820     int rotamt = (MaxElts - V0Elt) * EltVT.getSizeInBits()/8;
1821
1822     return DAG.getNode(SPUISD::ROTBYTES_LEFT, dl, V1.getValueType(),
1823                        V1, DAG.getConstant(rotamt, MVT::i16));
1824   } else {
1825    // Convert the SHUFFLE_VECTOR mask's input element units to the
1826    // actual bytes.
1827     unsigned BytesPerElement = EltVT.getSizeInBits()/8;
1828
1829     SmallVector<SDValue, 16> ResultMask;
1830     for (unsigned i = 0, e = MaxElts; i != e; ++i) {
1831       unsigned SrcElt = SVN->getMaskElt(i) < 0 ? 0 : SVN->getMaskElt(i);
1832
1833       for (unsigned j = 0; j < BytesPerElement; ++j)
1834         ResultMask.push_back(DAG.getConstant(SrcElt*BytesPerElement+j,MVT::i8));
1835     }
1836
1837     SDValue VPermMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i8,
1838                                     &ResultMask[0], ResultMask.size());
1839     return DAG.getNode(SPUISD::SHUFB, dl, V1.getValueType(), V1, V2, VPermMask);
1840   }
1841 }
1842
1843 static SDValue LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
1844   SDValue Op0 = Op.getOperand(0);                     // Op0 = the scalar
1845   DebugLoc dl = Op.getDebugLoc();
1846
1847   if (Op0.getNode()->getOpcode() == ISD::Constant) {
1848     // For a constant, build the appropriate constant vector, which will
1849     // eventually simplify to a vector register load.
1850
1851     ConstantSDNode *CN = cast<ConstantSDNode>(Op0.getNode());
1852     SmallVector<SDValue, 16> ConstVecValues;
1853     EVT VT;
1854     size_t n_copies;
1855
1856     // Create a constant vector:
1857     switch (Op.getValueType().getSimpleVT().SimpleTy) {
1858     default: llvm_unreachable("Unexpected constant value type in "
1859                               "LowerSCALAR_TO_VECTOR");
1860     case MVT::v16i8: n_copies = 16; VT = MVT::i8; break;
1861     case MVT::v8i16: n_copies = 8; VT = MVT::i16; break;
1862     case MVT::v4i32: n_copies = 4; VT = MVT::i32; break;
1863     case MVT::v4f32: n_copies = 4; VT = MVT::f32; break;
1864     case MVT::v2i64: n_copies = 2; VT = MVT::i64; break;
1865     case MVT::v2f64: n_copies = 2; VT = MVT::f64; break;
1866     }
1867
1868     SDValue CValue = DAG.getConstant(CN->getZExtValue(), VT);
1869     for (size_t j = 0; j < n_copies; ++j)
1870       ConstVecValues.push_back(CValue);
1871
1872     return DAG.getNode(ISD::BUILD_VECTOR, dl, Op.getValueType(),
1873                        &ConstVecValues[0], ConstVecValues.size());
1874   } else {
1875     // Otherwise, copy the value from one register to another:
1876     switch (Op0.getValueType().getSimpleVT().SimpleTy) {
1877     default: llvm_unreachable("Unexpected value type in LowerSCALAR_TO_VECTOR");
1878     case MVT::i8:
1879     case MVT::i16:
1880     case MVT::i32:
1881     case MVT::i64:
1882     case MVT::f32:
1883     case MVT::f64:
1884       return DAG.getNode(SPUISD::PREFSLOT2VEC, dl, Op.getValueType(), Op0, Op0);
1885     }
1886   }
1887
1888   return SDValue();
1889 }
1890
1891 static SDValue LowerEXTRACT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
1892   EVT VT = Op.getValueType();
1893   SDValue N = Op.getOperand(0);
1894   SDValue Elt = Op.getOperand(1);
1895   DebugLoc dl = Op.getDebugLoc();
1896   SDValue retval;
1897
1898   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Elt)) {
1899     // Constant argument:
1900     int EltNo = (int) C->getZExtValue();
1901
1902     // sanity checks:
1903     if (VT == MVT::i8 && EltNo >= 16)
1904       llvm_unreachable("SPU LowerEXTRACT_VECTOR_ELT: i8 extraction slot > 15");
1905     else if (VT == MVT::i16 && EltNo >= 8)
1906       llvm_unreachable("SPU LowerEXTRACT_VECTOR_ELT: i16 extraction slot > 7");
1907     else if (VT == MVT::i32 && EltNo >= 4)
1908       llvm_unreachable("SPU LowerEXTRACT_VECTOR_ELT: i32 extraction slot > 4");
1909     else if (VT == MVT::i64 && EltNo >= 2)
1910       llvm_unreachable("SPU LowerEXTRACT_VECTOR_ELT: i64 extraction slot > 2");
1911
1912     if (EltNo == 0 && (VT == MVT::i32 || VT == MVT::i64)) {
1913       // i32 and i64: Element 0 is the preferred slot
1914       return DAG.getNode(SPUISD::VEC2PREFSLOT, dl, VT, N);
1915     }
1916
1917     // Need to generate shuffle mask and extract:
1918     int prefslot_begin = -1, prefslot_end = -1;
1919     int elt_byte = EltNo * VT.getSizeInBits() / 8;
1920
1921     switch (VT.getSimpleVT().SimpleTy) {
1922     default:
1923       assert(false && "Invalid value type!");
1924     case MVT::i8: {
1925       prefslot_begin = prefslot_end = 3;
1926       break;
1927     }
1928     case MVT::i16: {
1929       prefslot_begin = 2; prefslot_end = 3;
1930       break;
1931     }
1932     case MVT::i32:
1933     case MVT::f32: {
1934       prefslot_begin = 0; prefslot_end = 3;
1935       break;
1936     }
1937     case MVT::i64:
1938     case MVT::f64: {
1939       prefslot_begin = 0; prefslot_end = 7;
1940       break;
1941     }
1942     }
1943
1944     assert(prefslot_begin != -1 && prefslot_end != -1 &&
1945            "LowerEXTRACT_VECTOR_ELT: preferred slots uninitialized");
1946
1947     unsigned int ShufBytes[16] = {
1948       0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0
1949     };
1950     for (int i = 0; i < 16; ++i) {
1951       // zero fill uppper part of preferred slot, don't care about the
1952       // other slots:
1953       unsigned int mask_val;
1954       if (i <= prefslot_end) {
1955         mask_val =
1956           ((i < prefslot_begin)
1957            ? 0x80
1958            : elt_byte + (i - prefslot_begin));
1959
1960         ShufBytes[i] = mask_val;
1961       } else
1962         ShufBytes[i] = ShufBytes[i % (prefslot_end + 1)];
1963     }
1964
1965     SDValue ShufMask[4];
1966     for (unsigned i = 0; i < sizeof(ShufMask)/sizeof(ShufMask[0]); ++i) {
1967       unsigned bidx = i * 4;
1968       unsigned int bits = ((ShufBytes[bidx] << 24) |
1969                            (ShufBytes[bidx+1] << 16) |
1970                            (ShufBytes[bidx+2] << 8) |
1971                            ShufBytes[bidx+3]);
1972       ShufMask[i] = DAG.getConstant(bits, MVT::i32);
1973     }
1974
1975     SDValue ShufMaskVec =
1976       DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
1977                   &ShufMask[0], sizeof(ShufMask)/sizeof(ShufMask[0]));
1978
1979     retval = DAG.getNode(SPUISD::VEC2PREFSLOT, dl, VT,
1980                          DAG.getNode(SPUISD::SHUFB, dl, N.getValueType(),
1981                                      N, N, ShufMaskVec));
1982   } else {
1983     // Variable index: Rotate the requested element into slot 0, then replicate
1984     // slot 0 across the vector
1985     EVT VecVT = N.getValueType();
1986     if (!VecVT.isSimple() || !VecVT.isVector() || !VecVT.is128BitVector()) {
1987       report_fatal_error("LowerEXTRACT_VECTOR_ELT: Must have a simple, 128-bit"
1988                         "vector type!");
1989     }
1990
1991     // Make life easier by making sure the index is zero-extended to i32
1992     if (Elt.getValueType() != MVT::i32)
1993       Elt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Elt);
1994
1995     // Scale the index to a bit/byte shift quantity
1996     APInt scaleFactor =
1997             APInt(32, uint64_t(16 / N.getValueType().getVectorNumElements()), false);
1998     unsigned scaleShift = scaleFactor.logBase2();
1999     SDValue vecShift;
2000
2001     if (scaleShift > 0) {
2002       // Scale the shift factor:
2003       Elt = DAG.getNode(ISD::SHL, dl, MVT::i32, Elt,
2004                         DAG.getConstant(scaleShift, MVT::i32));
2005     }
2006
2007     vecShift = DAG.getNode(SPUISD::SHLQUAD_L_BYTES, dl, VecVT, N, Elt);
2008
2009     // Replicate the bytes starting at byte 0 across the entire vector (for
2010     // consistency with the notion of a unified register set)
2011     SDValue replicate;
2012
2013     switch (VT.getSimpleVT().SimpleTy) {
2014     default:
2015       report_fatal_error("LowerEXTRACT_VECTOR_ELT(varable): Unhandled vector"
2016                         "type");
2017       /*NOTREACHED*/
2018     case MVT::i8: {
2019       SDValue factor = DAG.getConstant(0x00000000, MVT::i32);
2020       replicate = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
2021                               factor, factor, factor, factor);
2022       break;
2023     }
2024     case MVT::i16: {
2025       SDValue factor = DAG.getConstant(0x00010001, MVT::i32);
2026       replicate = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
2027                               factor, factor, factor, factor);
2028       break;
2029     }
2030     case MVT::i32:
2031     case MVT::f32: {
2032       SDValue factor = DAG.getConstant(0x00010203, MVT::i32);
2033       replicate = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
2034                               factor, factor, factor, factor);
2035       break;
2036     }
2037     case MVT::i64:
2038     case MVT::f64: {
2039       SDValue loFactor = DAG.getConstant(0x00010203, MVT::i32);
2040       SDValue hiFactor = DAG.getConstant(0x04050607, MVT::i32);
2041       replicate = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
2042                               loFactor, hiFactor, loFactor, hiFactor);
2043       break;
2044     }
2045     }
2046
2047     retval = DAG.getNode(SPUISD::VEC2PREFSLOT, dl, VT,
2048                          DAG.getNode(SPUISD::SHUFB, dl, VecVT,
2049                                      vecShift, vecShift, replicate));
2050   }
2051
2052   return retval;
2053 }
2054
2055 static SDValue LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
2056   SDValue VecOp = Op.getOperand(0);
2057   SDValue ValOp = Op.getOperand(1);
2058   SDValue IdxOp = Op.getOperand(2);
2059   DebugLoc dl = Op.getDebugLoc();
2060   EVT VT = Op.getValueType();
2061
2062   // use 0 when the lane to insert to is 'undef'
2063   int64_t Idx=0;
2064   if (IdxOp.getOpcode() != ISD::UNDEF) {
2065     ConstantSDNode *CN = cast<ConstantSDNode>(IdxOp);
2066     assert(CN != 0 && "LowerINSERT_VECTOR_ELT: Index is not constant!");
2067     Idx = (CN->getSExtValue());
2068   }
2069
2070   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
2071   // Use $sp ($1) because it's always 16-byte aligned and it's available:
2072   SDValue Pointer = DAG.getNode(SPUISD::IndirectAddr, dl, PtrVT,
2073                                 DAG.getRegister(SPU::R1, PtrVT),
2074                                 DAG.getConstant(Idx, PtrVT));
2075   SDValue ShufMask = DAG.getNode(SPUISD::SHUFFLE_MASK, dl, VT, Pointer);
2076
2077   SDValue result =
2078     DAG.getNode(SPUISD::SHUFB, dl, VT,
2079                 DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, ValOp),
2080                 VecOp,
2081                 DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4i32, ShufMask));
2082
2083   return result;
2084 }
2085
2086 static SDValue LowerI8Math(SDValue Op, SelectionDAG &DAG, unsigned Opc,
2087                            const TargetLowering &TLI)
2088 {
2089   SDValue N0 = Op.getOperand(0);      // Everything has at least one operand
2090   DebugLoc dl = Op.getDebugLoc();
2091   EVT ShiftVT = TLI.getShiftAmountTy();
2092
2093   assert(Op.getValueType() == MVT::i8);
2094   switch (Opc) {
2095   default:
2096     llvm_unreachable("Unhandled i8 math operator");
2097     /*NOTREACHED*/
2098     break;
2099   case ISD::ADD: {
2100     // 8-bit addition: Promote the arguments up to 16-bits and truncate
2101     // the result:
2102     SDValue N1 = Op.getOperand(1);
2103     N0 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i16, N0);
2104     N1 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i16, N1);
2105     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i8,
2106                        DAG.getNode(Opc, dl, MVT::i16, N0, N1));
2107
2108   }
2109
2110   case ISD::SUB: {
2111     // 8-bit subtraction: Promote the arguments up to 16-bits and truncate
2112     // the result:
2113     SDValue N1 = Op.getOperand(1);
2114     N0 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i16, N0);
2115     N1 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i16, N1);
2116     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i8,
2117                        DAG.getNode(Opc, dl, MVT::i16, N0, N1));
2118   }
2119   case ISD::ROTR:
2120   case ISD::ROTL: {
2121     SDValue N1 = Op.getOperand(1);
2122     EVT N1VT = N1.getValueType();
2123
2124     N0 = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, N0);
2125     if (!N1VT.bitsEq(ShiftVT)) {
2126       unsigned N1Opc = N1.getValueType().bitsLT(ShiftVT)
2127                        ? ISD::ZERO_EXTEND
2128                        : ISD::TRUNCATE;
2129       N1 = DAG.getNode(N1Opc, dl, ShiftVT, N1);
2130     }
2131
2132     // Replicate lower 8-bits into upper 8:
2133     SDValue ExpandArg =
2134       DAG.getNode(ISD::OR, dl, MVT::i16, N0,
2135                   DAG.getNode(ISD::SHL, dl, MVT::i16,
2136                               N0, DAG.getConstant(8, MVT::i32)));
2137
2138     // Truncate back down to i8
2139     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i8,
2140                        DAG.getNode(Opc, dl, MVT::i16, ExpandArg, N1));
2141   }
2142   case ISD::SRL:
2143   case ISD::SHL: {
2144     SDValue N1 = Op.getOperand(1);
2145     EVT N1VT = N1.getValueType();
2146
2147     N0 = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, N0);
2148     if (!N1VT.bitsEq(ShiftVT)) {
2149       unsigned N1Opc = ISD::ZERO_EXTEND;
2150
2151       if (N1.getValueType().bitsGT(ShiftVT))
2152         N1Opc = ISD::TRUNCATE;
2153
2154       N1 = DAG.getNode(N1Opc, dl, ShiftVT, N1);
2155     }
2156
2157     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i8,
2158                        DAG.getNode(Opc, dl, MVT::i16, N0, N1));
2159   }
2160   case ISD::SRA: {
2161     SDValue N1 = Op.getOperand(1);
2162     EVT N1VT = N1.getValueType();
2163
2164     N0 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i16, N0);
2165     if (!N1VT.bitsEq(ShiftVT)) {
2166       unsigned N1Opc = ISD::SIGN_EXTEND;
2167
2168       if (N1VT.bitsGT(ShiftVT))
2169         N1Opc = ISD::TRUNCATE;
2170       N1 = DAG.getNode(N1Opc, dl, ShiftVT, N1);
2171     }
2172
2173     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i8,
2174                        DAG.getNode(Opc, dl, MVT::i16, N0, N1));
2175   }
2176   case ISD::MUL: {
2177     SDValue N1 = Op.getOperand(1);
2178
2179     N0 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i16, N0);
2180     N1 = DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::i16, N1);
2181     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i8,
2182                        DAG.getNode(Opc, dl, MVT::i16, N0, N1));
2183     break;
2184   }
2185   }
2186
2187   return SDValue();
2188 }
2189
2190 //! Lower byte immediate operations for v16i8 vectors:
2191 static SDValue
2192 LowerByteImmed(SDValue Op, SelectionDAG &DAG) {
2193   SDValue ConstVec;
2194   SDValue Arg;
2195   EVT VT = Op.getValueType();
2196   DebugLoc dl = Op.getDebugLoc();
2197
2198   ConstVec = Op.getOperand(0);
2199   Arg = Op.getOperand(1);
2200   if (ConstVec.getNode()->getOpcode() != ISD::BUILD_VECTOR) {
2201     if (ConstVec.getNode()->getOpcode() == ISD::BIT_CONVERT) {
2202       ConstVec = ConstVec.getOperand(0);
2203     } else {
2204       ConstVec = Op.getOperand(1);
2205       Arg = Op.getOperand(0);
2206       if (ConstVec.getNode()->getOpcode() == ISD::BIT_CONVERT) {
2207         ConstVec = ConstVec.getOperand(0);
2208       }
2209     }
2210   }
2211
2212   if (ConstVec.getNode()->getOpcode() == ISD::BUILD_VECTOR) {
2213     BuildVectorSDNode *BCN = dyn_cast<BuildVectorSDNode>(ConstVec.getNode());
2214     assert(BCN != 0 && "Expected BuildVectorSDNode in SPU LowerByteImmed");
2215
2216     APInt APSplatBits, APSplatUndef;
2217     unsigned SplatBitSize;
2218     bool HasAnyUndefs;
2219     unsigned minSplatBits = VT.getVectorElementType().getSizeInBits();
2220
2221     if (BCN->isConstantSplat(APSplatBits, APSplatUndef, SplatBitSize,
2222                               HasAnyUndefs, minSplatBits)
2223         && minSplatBits <= SplatBitSize) {
2224       uint64_t SplatBits = APSplatBits.getZExtValue();
2225       SDValue tc = DAG.getTargetConstant(SplatBits & 0xff, MVT::i8);
2226
2227       SmallVector<SDValue, 16> tcVec;
2228       tcVec.assign(16, tc);
2229       return DAG.getNode(Op.getNode()->getOpcode(), dl, VT, Arg,
2230                          DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &tcVec[0], tcVec.size()));
2231     }
2232   }
2233
2234   // These operations (AND, OR, XOR) are legal, they just couldn't be custom
2235   // lowered.  Return the operation, rather than a null SDValue.
2236   return Op;
2237 }
2238
2239 //! Custom lowering for CTPOP (count population)
2240 /*!
2241   Custom lowering code that counts the number ones in the input
2242   operand. SPU has such an instruction, but it counts the number of
2243   ones per byte, which then have to be accumulated.
2244 */
2245 static SDValue LowerCTPOP(SDValue Op, SelectionDAG &DAG) {
2246   EVT VT = Op.getValueType();
2247   EVT vecVT = EVT::getVectorVT(*DAG.getContext(), 
2248                                VT, (128 / VT.getSizeInBits()));
2249   DebugLoc dl = Op.getDebugLoc();
2250
2251   switch (VT.getSimpleVT().SimpleTy) {
2252   default:
2253     assert(false && "Invalid value type!");
2254   case MVT::i8: {
2255     SDValue N = Op.getOperand(0);
2256     SDValue Elt0 = DAG.getConstant(0, MVT::i32);
2257
2258     SDValue Promote = DAG.getNode(SPUISD::PREFSLOT2VEC, dl, vecVT, N, N);
2259     SDValue CNTB = DAG.getNode(SPUISD::CNTB, dl, vecVT, Promote);
2260
2261     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i8, CNTB, Elt0);
2262   }
2263
2264   case MVT::i16: {
2265     MachineFunction &MF = DAG.getMachineFunction();
2266     MachineRegisterInfo &RegInfo = MF.getRegInfo();
2267
2268     unsigned CNTB_reg = RegInfo.createVirtualRegister(&SPU::R16CRegClass);
2269
2270     SDValue N = Op.getOperand(0);
2271     SDValue Elt0 = DAG.getConstant(0, MVT::i16);
2272     SDValue Mask0 = DAG.getConstant(0x0f, MVT::i16);
2273     SDValue Shift1 = DAG.getConstant(8, MVT::i32);
2274
2275     SDValue Promote = DAG.getNode(SPUISD::PREFSLOT2VEC, dl, vecVT, N, N);
2276     SDValue CNTB = DAG.getNode(SPUISD::CNTB, dl, vecVT, Promote);
2277
2278     // CNTB_result becomes the chain to which all of the virtual registers
2279     // CNTB_reg, SUM1_reg become associated:
2280     SDValue CNTB_result =
2281       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, CNTB, Elt0);
2282
2283     SDValue CNTB_rescopy =
2284       DAG.getCopyToReg(CNTB_result, dl, CNTB_reg, CNTB_result);
2285
2286     SDValue Tmp1 = DAG.getCopyFromReg(CNTB_rescopy, dl, CNTB_reg, MVT::i16);
2287
2288     return DAG.getNode(ISD::AND, dl, MVT::i16,
2289                        DAG.getNode(ISD::ADD, dl, MVT::i16,
2290                                    DAG.getNode(ISD::SRL, dl, MVT::i16,
2291                                                Tmp1, Shift1),
2292                                    Tmp1),
2293                        Mask0);
2294   }
2295
2296   case MVT::i32: {
2297     MachineFunction &MF = DAG.getMachineFunction();
2298     MachineRegisterInfo &RegInfo = MF.getRegInfo();
2299
2300     unsigned CNTB_reg = RegInfo.createVirtualRegister(&SPU::R32CRegClass);
2301     unsigned SUM1_reg = RegInfo.createVirtualRegister(&SPU::R32CRegClass);
2302
2303     SDValue N = Op.getOperand(0);
2304     SDValue Elt0 = DAG.getConstant(0, MVT::i32);
2305     SDValue Mask0 = DAG.getConstant(0xff, MVT::i32);
2306     SDValue Shift1 = DAG.getConstant(16, MVT::i32);
2307     SDValue Shift2 = DAG.getConstant(8, MVT::i32);
2308
2309     SDValue Promote = DAG.getNode(SPUISD::PREFSLOT2VEC, dl, vecVT, N, N);
2310     SDValue CNTB = DAG.getNode(SPUISD::CNTB, dl, vecVT, Promote);
2311
2312     // CNTB_result becomes the chain to which all of the virtual registers
2313     // CNTB_reg, SUM1_reg become associated:
2314     SDValue CNTB_result =
2315       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32, CNTB, Elt0);
2316
2317     SDValue CNTB_rescopy =
2318       DAG.getCopyToReg(CNTB_result, dl, CNTB_reg, CNTB_result);
2319
2320     SDValue Comp1 =
2321       DAG.getNode(ISD::SRL, dl, MVT::i32,
2322                   DAG.getCopyFromReg(CNTB_rescopy, dl, CNTB_reg, MVT::i32),
2323                   Shift1);
2324
2325     SDValue Sum1 =
2326       DAG.getNode(ISD::ADD, dl, MVT::i32, Comp1,
2327                   DAG.getCopyFromReg(CNTB_rescopy, dl, CNTB_reg, MVT::i32));
2328
2329     SDValue Sum1_rescopy =
2330       DAG.getCopyToReg(CNTB_result, dl, SUM1_reg, Sum1);
2331
2332     SDValue Comp2 =
2333       DAG.getNode(ISD::SRL, dl, MVT::i32,
2334                   DAG.getCopyFromReg(Sum1_rescopy, dl, SUM1_reg, MVT::i32),
2335                   Shift2);
2336     SDValue Sum2 =
2337       DAG.getNode(ISD::ADD, dl, MVT::i32, Comp2,
2338                   DAG.getCopyFromReg(Sum1_rescopy, dl, SUM1_reg, MVT::i32));
2339
2340     return DAG.getNode(ISD::AND, dl, MVT::i32, Sum2, Mask0);
2341   }
2342
2343   case MVT::i64:
2344     break;
2345   }
2346
2347   return SDValue();
2348 }
2349
2350 //! Lower ISD::FP_TO_SINT, ISD::FP_TO_UINT for i32
2351 /*!
2352  f32->i32 passes through unchanged, whereas f64->i32 expands to a libcall.
2353  All conversions to i64 are expanded to a libcall.
2354  */
2355 static SDValue LowerFP_TO_INT(SDValue Op, SelectionDAG &DAG,
2356                               const SPUTargetLowering &TLI) {
2357   EVT OpVT = Op.getValueType();
2358   SDValue Op0 = Op.getOperand(0);
2359   EVT Op0VT = Op0.getValueType();
2360
2361   if ((OpVT == MVT::i32 && Op0VT == MVT::f64)
2362       || OpVT == MVT::i64) {
2363     // Convert f32 / f64 to i32 / i64 via libcall.
2364     RTLIB::Libcall LC =
2365             (Op.getOpcode() == ISD::FP_TO_SINT)
2366              ? RTLIB::getFPTOSINT(Op0VT, OpVT)
2367              : RTLIB::getFPTOUINT(Op0VT, OpVT);
2368     assert(LC != RTLIB::UNKNOWN_LIBCALL && "Unexpectd fp-to-int conversion!");
2369     SDValue Dummy;
2370     return ExpandLibCall(LC, Op, DAG, false, Dummy, TLI);
2371   }
2372
2373   return Op;
2374 }
2375
2376 //! Lower ISD::SINT_TO_FP, ISD::UINT_TO_FP for i32
2377 /*!
2378  i32->f32 passes through unchanged, whereas i32->f64 is expanded to a libcall.
2379  All conversions from i64 are expanded to a libcall.
2380  */
2381 static SDValue LowerINT_TO_FP(SDValue Op, SelectionDAG &DAG,
2382                               const SPUTargetLowering &TLI) {
2383   EVT OpVT = Op.getValueType();
2384   SDValue Op0 = Op.getOperand(0);
2385   EVT Op0VT = Op0.getValueType();
2386
2387   if ((OpVT == MVT::f64 && Op0VT == MVT::i32)
2388       || Op0VT == MVT::i64) {
2389     // Convert i32, i64 to f64 via libcall:
2390     RTLIB::Libcall LC =
2391             (Op.getOpcode() == ISD::SINT_TO_FP)
2392              ? RTLIB::getSINTTOFP(Op0VT, OpVT)
2393              : RTLIB::getUINTTOFP(Op0VT, OpVT);
2394     assert(LC != RTLIB::UNKNOWN_LIBCALL && "Unexpectd int-to-fp conversion!");
2395     SDValue Dummy;
2396     return ExpandLibCall(LC, Op, DAG, false, Dummy, TLI);
2397   }
2398
2399   return Op;
2400 }
2401
2402 //! Lower ISD::SETCC
2403 /*!
2404  This handles MVT::f64 (double floating point) condition lowering
2405  */
2406 static SDValue LowerSETCC(SDValue Op, SelectionDAG &DAG,
2407                           const TargetLowering &TLI) {
2408   CondCodeSDNode *CC = dyn_cast<CondCodeSDNode>(Op.getOperand(2));
2409   DebugLoc dl = Op.getDebugLoc();
2410   assert(CC != 0 && "LowerSETCC: CondCodeSDNode should not be null here!\n");
2411
2412   SDValue lhs = Op.getOperand(0);
2413   SDValue rhs = Op.getOperand(1);
2414   EVT lhsVT = lhs.getValueType();
2415   assert(lhsVT == MVT::f64 && "LowerSETCC: type other than MVT::64\n");
2416
2417   EVT ccResultVT = TLI.getSetCCResultType(lhs.getValueType());
2418   APInt ccResultOnes = APInt::getAllOnesValue(ccResultVT.getSizeInBits());
2419   EVT IntVT(MVT::i64);
2420
2421   // Take advantage of the fact that (truncate (sra arg, 32)) is efficiently
2422   // selected to a NOP:
2423   SDValue i64lhs = DAG.getNode(ISD::BIT_CONVERT, dl, IntVT, lhs);
2424   SDValue lhsHi32 =
2425           DAG.getNode(ISD::TRUNCATE, dl, MVT::i32,
2426                       DAG.getNode(ISD::SRL, dl, IntVT,
2427                                   i64lhs, DAG.getConstant(32, MVT::i32)));
2428   SDValue lhsHi32abs =
2429           DAG.getNode(ISD::AND, dl, MVT::i32,
2430                       lhsHi32, DAG.getConstant(0x7fffffff, MVT::i32));
2431   SDValue lhsLo32 =
2432           DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, i64lhs);
2433
2434   // SETO and SETUO only use the lhs operand:
2435   if (CC->get() == ISD::SETO) {
2436     // Evaluates to true if Op0 is not [SQ]NaN - lowers to the inverse of
2437     // SETUO
2438     APInt ccResultAllOnes = APInt::getAllOnesValue(ccResultVT.getSizeInBits());
2439     return DAG.getNode(ISD::XOR, dl, ccResultVT,
2440                        DAG.getSetCC(dl, ccResultVT,
2441                                     lhs, DAG.getConstantFP(0.0, lhsVT),
2442                                     ISD::SETUO),
2443                        DAG.getConstant(ccResultAllOnes, ccResultVT));
2444   } else if (CC->get() == ISD::SETUO) {
2445     // Evaluates to true if Op0 is [SQ]NaN
2446     return DAG.getNode(ISD::AND, dl, ccResultVT,
2447                        DAG.getSetCC(dl, ccResultVT,
2448                                     lhsHi32abs,
2449                                     DAG.getConstant(0x7ff00000, MVT::i32),
2450                                     ISD::SETGE),
2451                        DAG.getSetCC(dl, ccResultVT,
2452                                     lhsLo32,
2453                                     DAG.getConstant(0, MVT::i32),
2454                                     ISD::SETGT));
2455   }
2456
2457   SDValue i64rhs = DAG.getNode(ISD::BIT_CONVERT, dl, IntVT, rhs);
2458   SDValue rhsHi32 =
2459           DAG.getNode(ISD::TRUNCATE, dl, MVT::i32,
2460                       DAG.getNode(ISD::SRL, dl, IntVT,
2461                                   i64rhs, DAG.getConstant(32, MVT::i32)));
2462
2463   // If a value is negative, subtract from the sign magnitude constant:
2464   SDValue signMag2TC = DAG.getConstant(0x8000000000000000ULL, IntVT);
2465
2466   // Convert the sign-magnitude representation into 2's complement:
2467   SDValue lhsSelectMask = DAG.getNode(ISD::SRA, dl, ccResultVT,
2468                                       lhsHi32, DAG.getConstant(31, MVT::i32));
2469   SDValue lhsSignMag2TC = DAG.getNode(ISD::SUB, dl, IntVT, signMag2TC, i64lhs);
2470   SDValue lhsSelect =
2471           DAG.getNode(ISD::SELECT, dl, IntVT,
2472                       lhsSelectMask, lhsSignMag2TC, i64lhs);
2473
2474   SDValue rhsSelectMask = DAG.getNode(ISD::SRA, dl, ccResultVT,
2475                                       rhsHi32, DAG.getConstant(31, MVT::i32));
2476   SDValue rhsSignMag2TC = DAG.getNode(ISD::SUB, dl, IntVT, signMag2TC, i64rhs);
2477   SDValue rhsSelect =
2478           DAG.getNode(ISD::SELECT, dl, IntVT,
2479                       rhsSelectMask, rhsSignMag2TC, i64rhs);
2480
2481   unsigned compareOp;
2482
2483   switch (CC->get()) {
2484   case ISD::SETOEQ:
2485   case ISD::SETUEQ:
2486     compareOp = ISD::SETEQ; break;
2487   case ISD::SETOGT:
2488   case ISD::SETUGT:
2489     compareOp = ISD::SETGT; break;
2490   case ISD::SETOGE:
2491   case ISD::SETUGE:
2492     compareOp = ISD::SETGE; break;
2493   case ISD::SETOLT:
2494   case ISD::SETULT:
2495     compareOp = ISD::SETLT; break;
2496   case ISD::SETOLE:
2497   case ISD::SETULE:
2498     compareOp = ISD::SETLE; break;
2499   case ISD::SETUNE:
2500   case ISD::SETONE:
2501     compareOp = ISD::SETNE; break;
2502   default:
2503     report_fatal_error("CellSPU ISel Select: unimplemented f64 condition");
2504   }
2505
2506   SDValue result =
2507           DAG.getSetCC(dl, ccResultVT, lhsSelect, rhsSelect,
2508                        (ISD::CondCode) compareOp);
2509
2510   if ((CC->get() & 0x8) == 0) {
2511     // Ordered comparison:
2512     SDValue lhsNaN = DAG.getSetCC(dl, ccResultVT,
2513                                   lhs, DAG.getConstantFP(0.0, MVT::f64),
2514                                   ISD::SETO);
2515     SDValue rhsNaN = DAG.getSetCC(dl, ccResultVT,
2516                                   rhs, DAG.getConstantFP(0.0, MVT::f64),
2517                                   ISD::SETO);
2518     SDValue ordered = DAG.getNode(ISD::AND, dl, ccResultVT, lhsNaN, rhsNaN);
2519
2520     result = DAG.getNode(ISD::AND, dl, ccResultVT, ordered, result);
2521   }
2522
2523   return result;
2524 }
2525
2526 //! Lower ISD::SELECT_CC
2527 /*!
2528   ISD::SELECT_CC can (generally) be implemented directly on the SPU using the
2529   SELB instruction.
2530
2531   \note Need to revisit this in the future: if the code path through the true
2532   and false value computations is longer than the latency of a branch (6
2533   cycles), then it would be more advantageous to branch and insert a new basic
2534   block and branch on the condition. However, this code does not make that
2535   assumption, given the simplisitc uses so far.
2536  */
2537
2538 static SDValue LowerSELECT_CC(SDValue Op, SelectionDAG &DAG,
2539                               const TargetLowering &TLI) {
2540   EVT VT = Op.getValueType();
2541   SDValue lhs = Op.getOperand(0);
2542   SDValue rhs = Op.getOperand(1);
2543   SDValue trueval = Op.getOperand(2);
2544   SDValue falseval = Op.getOperand(3);
2545   SDValue condition = Op.getOperand(4);
2546   DebugLoc dl = Op.getDebugLoc();
2547
2548   // NOTE: SELB's arguments: $rA, $rB, $mask
2549   //
2550   // SELB selects bits from $rA where bits in $mask are 0, bits from $rB
2551   // where bits in $mask are 1. CCond will be inverted, having 1s where the
2552   // condition was true and 0s where the condition was false. Hence, the
2553   // arguments to SELB get reversed.
2554
2555   // Note: Really should be ISD::SELECT instead of SPUISD::SELB, but LLVM's
2556   // legalizer insists on combining SETCC/SELECT into SELECT_CC, so we end up
2557   // with another "cannot select select_cc" assert:
2558
2559   SDValue compare = DAG.getNode(ISD::SETCC, dl,
2560                                 TLI.getSetCCResultType(Op.getValueType()),
2561                                 lhs, rhs, condition);
2562   return DAG.getNode(SPUISD::SELB, dl, VT, falseval, trueval, compare);
2563 }
2564
2565 //! Custom lower ISD::TRUNCATE
2566 static SDValue LowerTRUNCATE(SDValue Op, SelectionDAG &DAG)
2567 {
2568   // Type to truncate to
2569   EVT VT = Op.getValueType();
2570   MVT simpleVT = VT.getSimpleVT();
2571   EVT VecVT = EVT::getVectorVT(*DAG.getContext(), 
2572                                VT, (128 / VT.getSizeInBits()));
2573   DebugLoc dl = Op.getDebugLoc();
2574
2575   // Type to truncate from
2576   SDValue Op0 = Op.getOperand(0);
2577   EVT Op0VT = Op0.getValueType();
2578
2579   if (Op0VT.getSimpleVT() == MVT::i128 && simpleVT == MVT::i64) {
2580     // Create shuffle mask, least significant doubleword of quadword
2581     unsigned maskHigh = 0x08090a0b;
2582     unsigned maskLow = 0x0c0d0e0f;
2583     // Use a shuffle to perform the truncation
2584     SDValue shufMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
2585                                    DAG.getConstant(maskHigh, MVT::i32),
2586                                    DAG.getConstant(maskLow, MVT::i32),
2587                                    DAG.getConstant(maskHigh, MVT::i32),
2588                                    DAG.getConstant(maskLow, MVT::i32));
2589
2590     SDValue truncShuffle = DAG.getNode(SPUISD::SHUFB, dl, VecVT,
2591                                        Op0, Op0, shufMask);
2592
2593     return DAG.getNode(SPUISD::VEC2PREFSLOT, dl, VT, truncShuffle);
2594   }
2595
2596   return SDValue();             // Leave the truncate unmolested
2597 }
2598
2599 /*!
2600  * Emit the instruction sequence for i64/i32 -> i128 sign extend. The basic
2601  * algorithm is to duplicate the sign bit using rotmai to generate at
2602  * least one byte full of sign bits. Then propagate the "sign-byte" into
2603  * the leftmost words and the i64/i32 into the rightmost words using shufb.
2604  *
2605  * @param Op The sext operand
2606  * @param DAG The current DAG
2607  * @return The SDValue with the entire instruction sequence
2608  */
2609 static SDValue LowerSIGN_EXTEND(SDValue Op, SelectionDAG &DAG)
2610 {
2611   DebugLoc dl = Op.getDebugLoc();
2612
2613   // Type to extend to
2614   MVT OpVT = Op.getValueType().getSimpleVT();
2615
2616   // Type to extend from
2617   SDValue Op0 = Op.getOperand(0);
2618   MVT Op0VT = Op0.getValueType().getSimpleVT();
2619
2620   // The type to extend to needs to be a i128 and
2621   // the type to extend from needs to be i64 or i32.
2622   assert((OpVT == MVT::i128 && (Op0VT == MVT::i64 || Op0VT == MVT::i32)) &&
2623           "LowerSIGN_EXTEND: input and/or output operand have wrong size");
2624
2625   // Create shuffle mask
2626   unsigned mask1 = 0x10101010; // byte 0 - 3 and 4 - 7
2627   unsigned mask2 = Op0VT == MVT::i64 ? 0x00010203 : 0x10101010; // byte  8 - 11
2628   unsigned mask3 = Op0VT == MVT::i64 ? 0x04050607 : 0x00010203; // byte 12 - 15
2629   SDValue shufMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
2630                                  DAG.getConstant(mask1, MVT::i32),
2631                                  DAG.getConstant(mask1, MVT::i32),
2632                                  DAG.getConstant(mask2, MVT::i32),
2633                                  DAG.getConstant(mask3, MVT::i32));
2634
2635   // Word wise arithmetic right shift to generate at least one byte
2636   // that contains sign bits.
2637   MVT mvt = Op0VT == MVT::i64 ? MVT::v2i64 : MVT::v4i32;
2638   SDValue sraVal = DAG.getNode(ISD::SRA,
2639                  dl,
2640                  mvt,
2641                  DAG.getNode(SPUISD::PREFSLOT2VEC, dl, mvt, Op0, Op0),
2642                  DAG.getConstant(31, MVT::i32));
2643
2644   // Shuffle bytes - Copy the sign bits into the upper 64 bits
2645   // and the input value into the lower 64 bits.
2646   SDValue extShuffle = DAG.getNode(SPUISD::SHUFB, dl, mvt,
2647       DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i128, Op0), sraVal, shufMask);
2648
2649   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i128, extShuffle);
2650 }
2651
2652 //! Custom (target-specific) lowering entry point
2653 /*!
2654   This is where LLVM's DAG selection process calls to do target-specific
2655   lowering of nodes.
2656  */
2657 SDValue
2658 SPUTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const
2659 {
2660   unsigned Opc = (unsigned) Op.getOpcode();
2661   EVT VT = Op.getValueType();
2662
2663   switch (Opc) {
2664   default: {
2665 #ifndef NDEBUG
2666     errs() << "SPUTargetLowering::LowerOperation(): need to lower this!\n";
2667     errs() << "Op.getOpcode() = " << Opc << "\n";
2668     errs() << "*Op.getNode():\n";
2669     Op.getNode()->dump();
2670 #endif
2671     llvm_unreachable(0);
2672   }
2673   case ISD::LOAD:
2674   case ISD::EXTLOAD:
2675   case ISD::SEXTLOAD:
2676   case ISD::ZEXTLOAD:
2677     return LowerLOAD(Op, DAG, SPUTM.getSubtargetImpl());
2678   case ISD::STORE:
2679     return LowerSTORE(Op, DAG, SPUTM.getSubtargetImpl());
2680   case ISD::ConstantPool:
2681     return LowerConstantPool(Op, DAG, SPUTM.getSubtargetImpl());
2682   case ISD::GlobalAddress:
2683     return LowerGlobalAddress(Op, DAG, SPUTM.getSubtargetImpl());
2684   case ISD::JumpTable:
2685     return LowerJumpTable(Op, DAG, SPUTM.getSubtargetImpl());
2686   case ISD::ConstantFP:
2687     return LowerConstantFP(Op, DAG);
2688
2689   // i8, i64 math ops:
2690   case ISD::ADD:
2691   case ISD::SUB:
2692   case ISD::ROTR:
2693   case ISD::ROTL:
2694   case ISD::SRL:
2695   case ISD::SHL:
2696   case ISD::SRA: {
2697     if (VT == MVT::i8)
2698       return LowerI8Math(Op, DAG, Opc, *this);
2699     break;
2700   }
2701
2702   case ISD::FP_TO_SINT:
2703   case ISD::FP_TO_UINT:
2704     return LowerFP_TO_INT(Op, DAG, *this);
2705
2706   case ISD::SINT_TO_FP:
2707   case ISD::UINT_TO_FP:
2708     return LowerINT_TO_FP(Op, DAG, *this);
2709
2710   // Vector-related lowering.
2711   case ISD::BUILD_VECTOR:
2712     return LowerBUILD_VECTOR(Op, DAG);
2713   case ISD::SCALAR_TO_VECTOR:
2714     return LowerSCALAR_TO_VECTOR(Op, DAG);
2715   case ISD::VECTOR_SHUFFLE:
2716     return LowerVECTOR_SHUFFLE(Op, DAG);
2717   case ISD::EXTRACT_VECTOR_ELT:
2718     return LowerEXTRACT_VECTOR_ELT(Op, DAG);
2719   case ISD::INSERT_VECTOR_ELT:
2720     return LowerINSERT_VECTOR_ELT(Op, DAG);
2721
2722   // Look for ANDBI, ORBI and XORBI opportunities and lower appropriately:
2723   case ISD::AND:
2724   case ISD::OR:
2725   case ISD::XOR:
2726     return LowerByteImmed(Op, DAG);
2727
2728   // Vector and i8 multiply:
2729   case ISD::MUL:
2730     if (VT == MVT::i8)
2731       return LowerI8Math(Op, DAG, Opc, *this);
2732
2733   case ISD::CTPOP:
2734     return LowerCTPOP(Op, DAG);
2735
2736   case ISD::SELECT_CC:
2737     return LowerSELECT_CC(Op, DAG, *this);
2738
2739   case ISD::SETCC:
2740     return LowerSETCC(Op, DAG, *this);
2741
2742   case ISD::TRUNCATE:
2743     return LowerTRUNCATE(Op, DAG);
2744
2745   case ISD::SIGN_EXTEND:
2746     return LowerSIGN_EXTEND(Op, DAG);
2747   }
2748
2749   return SDValue();
2750 }
2751
2752 void SPUTargetLowering::ReplaceNodeResults(SDNode *N,
2753                                            SmallVectorImpl<SDValue>&Results,
2754                                            SelectionDAG &DAG) const
2755 {
2756 #if 0
2757   unsigned Opc = (unsigned) N->getOpcode();
2758   EVT OpVT = N->getValueType(0);
2759
2760   switch (Opc) {
2761   default: {
2762     errs() << "SPUTargetLowering::ReplaceNodeResults(): need to fix this!\n";
2763     errs() << "Op.getOpcode() = " << Opc << "\n";
2764     errs() << "*Op.getNode():\n";
2765     N->dump();
2766     abort();
2767     /*NOTREACHED*/
2768   }
2769   }
2770 #endif
2771
2772   /* Otherwise, return unchanged */
2773 }
2774
2775 //===----------------------------------------------------------------------===//
2776 // Target Optimization Hooks
2777 //===----------------------------------------------------------------------===//
2778
2779 SDValue
2780 SPUTargetLowering::PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const
2781 {
2782 #if 0
2783   TargetMachine &TM = getTargetMachine();
2784 #endif
2785   const SPUSubtarget *ST = SPUTM.getSubtargetImpl();
2786   SelectionDAG &DAG = DCI.DAG;
2787   SDValue Op0 = N->getOperand(0);       // everything has at least one operand
2788   EVT NodeVT = N->getValueType(0);      // The node's value type
2789   EVT Op0VT = Op0.getValueType();       // The first operand's result
2790   SDValue Result;                       // Initially, empty result
2791   DebugLoc dl = N->getDebugLoc();
2792
2793   switch (N->getOpcode()) {
2794   default: break;
2795   case ISD::ADD: {
2796     SDValue Op1 = N->getOperand(1);
2797
2798     if (Op0.getOpcode() == SPUISD::IndirectAddr
2799         || Op1.getOpcode() == SPUISD::IndirectAddr) {
2800       // Normalize the operands to reduce repeated code
2801       SDValue IndirectArg = Op0, AddArg = Op1;
2802
2803       if (Op1.getOpcode() == SPUISD::IndirectAddr) {
2804         IndirectArg = Op1;
2805         AddArg = Op0;
2806       }
2807
2808       if (isa<ConstantSDNode>(AddArg)) {
2809         ConstantSDNode *CN0 = cast<ConstantSDNode > (AddArg);
2810         SDValue IndOp1 = IndirectArg.getOperand(1);
2811
2812         if (CN0->isNullValue()) {
2813           // (add (SPUindirect <arg>, <arg>), 0) ->
2814           // (SPUindirect <arg>, <arg>)
2815
2816 #if !defined(NDEBUG)
2817           if (DebugFlag && isCurrentDebugType(DEBUG_TYPE)) {
2818             errs() << "\n"
2819                  << "Replace: (add (SPUindirect <arg>, <arg>), 0)\n"
2820                  << "With:    (SPUindirect <arg>, <arg>)\n";
2821           }
2822 #endif
2823
2824           return IndirectArg;
2825         } else if (isa<ConstantSDNode>(IndOp1)) {
2826           // (add (SPUindirect <arg>, <const>), <const>) ->
2827           // (SPUindirect <arg>, <const + const>)
2828           ConstantSDNode *CN1 = cast<ConstantSDNode > (IndOp1);
2829           int64_t combinedConst = CN0->getSExtValue() + CN1->getSExtValue();
2830           SDValue combinedValue = DAG.getConstant(combinedConst, Op0VT);
2831
2832 #if !defined(NDEBUG)
2833           if (DebugFlag && isCurrentDebugType(DEBUG_TYPE)) {
2834             errs() << "\n"
2835                  << "Replace: (add (SPUindirect <arg>, " << CN1->getSExtValue()
2836                  << "), " << CN0->getSExtValue() << ")\n"
2837                  << "With:    (SPUindirect <arg>, "
2838                  << combinedConst << ")\n";
2839           }
2840 #endif
2841
2842           return DAG.getNode(SPUISD::IndirectAddr, dl, Op0VT,
2843                              IndirectArg, combinedValue);
2844         }
2845       }
2846     }
2847     break;
2848   }
2849   case ISD::SIGN_EXTEND:
2850   case ISD::ZERO_EXTEND:
2851   case ISD::ANY_EXTEND: {
2852     if (Op0.getOpcode() == SPUISD::VEC2PREFSLOT && NodeVT == Op0VT) {
2853       // (any_extend (SPUextract_elt0 <arg>)) ->
2854       // (SPUextract_elt0 <arg>)
2855       // Types must match, however...
2856 #if !defined(NDEBUG)
2857       if (DebugFlag && isCurrentDebugType(DEBUG_TYPE)) {
2858         errs() << "\nReplace: ";
2859         N->dump(&DAG);
2860         errs() << "\nWith:    ";
2861         Op0.getNode()->dump(&DAG);
2862         errs() << "\n";
2863       }
2864 #endif
2865
2866       return Op0;
2867     }
2868     break;
2869   }
2870   case SPUISD::IndirectAddr: {
2871     if (!ST->usingLargeMem() && Op0.getOpcode() == SPUISD::AFormAddr) {
2872       ConstantSDNode *CN = dyn_cast<ConstantSDNode>(N->getOperand(1));
2873       if (CN != 0 && CN->isNullValue()) {
2874         // (SPUindirect (SPUaform <addr>, 0), 0) ->
2875         // (SPUaform <addr>, 0)
2876
2877         DEBUG(errs() << "Replace: ");
2878         DEBUG(N->dump(&DAG));
2879         DEBUG(errs() << "\nWith:    ");
2880         DEBUG(Op0.getNode()->dump(&DAG));
2881         DEBUG(errs() << "\n");
2882
2883         return Op0;
2884       }
2885     } else if (Op0.getOpcode() == ISD::ADD) {
2886       SDValue Op1 = N->getOperand(1);
2887       if (ConstantSDNode *CN1 = dyn_cast<ConstantSDNode>(Op1)) {
2888         // (SPUindirect (add <arg>, <arg>), 0) ->
2889         // (SPUindirect <arg>, <arg>)
2890         if (CN1->isNullValue()) {
2891
2892 #if !defined(NDEBUG)
2893           if (DebugFlag && isCurrentDebugType(DEBUG_TYPE)) {
2894             errs() << "\n"
2895                  << "Replace: (SPUindirect (add <arg>, <arg>), 0)\n"
2896                  << "With:    (SPUindirect <arg>, <arg>)\n";
2897           }
2898 #endif
2899
2900           return DAG.getNode(SPUISD::IndirectAddr, dl, Op0VT,
2901                              Op0.getOperand(0), Op0.getOperand(1));
2902         }
2903       }
2904     }
2905     break;
2906   }
2907   case SPUISD::SHLQUAD_L_BITS:
2908   case SPUISD::SHLQUAD_L_BYTES:
2909   case SPUISD::ROTBYTES_LEFT: {
2910     SDValue Op1 = N->getOperand(1);
2911
2912     // Kill degenerate vector shifts:
2913     if (ConstantSDNode *CN = dyn_cast<ConstantSDNode>(Op1)) {
2914       if (CN->isNullValue()) {
2915         Result = Op0;
2916       }
2917     }
2918     break;
2919   }
2920   case SPUISD::PREFSLOT2VEC: {
2921     switch (Op0.getOpcode()) {
2922     default:
2923       break;
2924     case ISD::ANY_EXTEND:
2925     case ISD::ZERO_EXTEND:
2926     case ISD::SIGN_EXTEND: {
2927       // (SPUprefslot2vec (any|zero|sign_extend (SPUvec2prefslot <arg>))) ->
2928       // <arg>
2929       // but only if the SPUprefslot2vec and <arg> types match.
2930       SDValue Op00 = Op0.getOperand(0);
2931       if (Op00.getOpcode() == SPUISD::VEC2PREFSLOT) {
2932         SDValue Op000 = Op00.getOperand(0);
2933         if (Op000.getValueType() == NodeVT) {
2934           Result = Op000;
2935         }
2936       }
2937       break;
2938     }
2939     case SPUISD::VEC2PREFSLOT: {
2940       // (SPUprefslot2vec (SPUvec2prefslot <arg>)) ->
2941       // <arg>
2942       Result = Op0.getOperand(0);
2943       break;
2944     }
2945     }
2946     break;
2947   }
2948   }
2949
2950   // Otherwise, return unchanged.
2951 #ifndef NDEBUG
2952   if (Result.getNode()) {
2953     DEBUG(errs() << "\nReplace.SPU: ");
2954     DEBUG(N->dump(&DAG));
2955     DEBUG(errs() << "\nWith:        ");
2956     DEBUG(Result.getNode()->dump(&DAG));
2957     DEBUG(errs() << "\n");
2958   }
2959 #endif
2960
2961   return Result;
2962 }
2963
2964 //===----------------------------------------------------------------------===//
2965 // Inline Assembly Support
2966 //===----------------------------------------------------------------------===//
2967
2968 /// getConstraintType - Given a constraint letter, return the type of
2969 /// constraint it is for this target.
2970 SPUTargetLowering::ConstraintType
2971 SPUTargetLowering::getConstraintType(const std::string &ConstraintLetter) const {
2972   if (ConstraintLetter.size() == 1) {
2973     switch (ConstraintLetter[0]) {
2974     default: break;
2975     case 'b':
2976     case 'r':
2977     case 'f':
2978     case 'v':
2979     case 'y':
2980       return C_RegisterClass;
2981     }
2982   }
2983   return TargetLowering::getConstraintType(ConstraintLetter);
2984 }
2985
2986 std::pair<unsigned, const TargetRegisterClass*>
2987 SPUTargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
2988                                                 EVT VT) const
2989 {
2990   if (Constraint.size() == 1) {
2991     // GCC RS6000 Constraint Letters
2992     switch (Constraint[0]) {
2993     case 'b':   // R1-R31
2994     case 'r':   // R0-R31
2995       if (VT == MVT::i64)
2996         return std::make_pair(0U, SPU::R64CRegisterClass);
2997       return std::make_pair(0U, SPU::R32CRegisterClass);
2998     case 'f':
2999       if (VT == MVT::f32)
3000         return std::make_pair(0U, SPU::R32FPRegisterClass);
3001       else if (VT == MVT::f64)
3002         return std::make_pair(0U, SPU::R64FPRegisterClass);
3003       break;
3004     case 'v':
3005       return std::make_pair(0U, SPU::GPRCRegisterClass);
3006     }
3007   }
3008
3009   return TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
3010 }
3011
3012 //! Compute used/known bits for a SPU operand
3013 void
3014 SPUTargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
3015                                                   const APInt &Mask,
3016                                                   APInt &KnownZero,
3017                                                   APInt &KnownOne,
3018                                                   const SelectionDAG &DAG,
3019                                                   unsigned Depth ) const {
3020 #if 0
3021   const uint64_t uint64_sizebits = sizeof(uint64_t) * CHAR_BIT;
3022
3023   switch (Op.getOpcode()) {
3024   default:
3025     // KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);
3026     break;
3027   case CALL:
3028   case SHUFB:
3029   case SHUFFLE_MASK:
3030   case CNTB:
3031   case SPUISD::PREFSLOT2VEC:
3032   case SPUISD::LDRESULT:
3033   case SPUISD::VEC2PREFSLOT:
3034   case SPUISD::SHLQUAD_L_BITS:
3035   case SPUISD::SHLQUAD_L_BYTES:
3036   case SPUISD::VEC_ROTL:
3037   case SPUISD::VEC_ROTR:
3038   case SPUISD::ROTBYTES_LEFT:
3039   case SPUISD::SELECT_MASK:
3040   case SPUISD::SELB:
3041   }
3042 #endif
3043 }
3044
3045 unsigned
3046 SPUTargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
3047                                                    unsigned Depth) const {
3048   switch (Op.getOpcode()) {
3049   default:
3050     return 1;
3051
3052   case ISD::SETCC: {
3053     EVT VT = Op.getValueType();
3054
3055     if (VT != MVT::i8 && VT != MVT::i16 && VT != MVT::i32) {
3056       VT = MVT::i32;
3057     }
3058     return VT.getSizeInBits();
3059   }
3060   }
3061 }
3062
3063 // LowerAsmOperandForConstraint
3064 void
3065 SPUTargetLowering::LowerAsmOperandForConstraint(SDValue Op,
3066                                                 char ConstraintLetter,
3067                                                 std::vector<SDValue> &Ops,
3068                                                 SelectionDAG &DAG) const {
3069   // Default, for the time being, to the base class handler
3070   TargetLowering::LowerAsmOperandForConstraint(Op, ConstraintLetter, Ops, DAG);
3071 }
3072
3073 /// isLegalAddressImmediate - Return true if the integer value can be used
3074 /// as the offset of the target addressing mode.
3075 bool SPUTargetLowering::isLegalAddressImmediate(int64_t V,
3076                                                 const Type *Ty) const {
3077   // SPU's addresses are 256K:
3078   return (V > -(1 << 18) && V < (1 << 18) - 1);
3079 }
3080
3081 bool SPUTargetLowering::isLegalAddressImmediate(llvm::GlobalValue* GV) const {
3082   return false;
3083 }
3084
3085 bool
3086 SPUTargetLowering::isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
3087   // The SPU target isn't yet aware of offsets.
3088   return false;
3089 }