66d66d0d8aaa14bae4c6208966d2f4a7641a894b
[oota-llvm.git] / lib / Target / Alpha / AlphaISelLowering.cpp
1 //===-- AlphaISelLowering.cpp - Alpha DAG Lowering Implementation ---------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file implements the AlphaISelLowering class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "AlphaISelLowering.h"
15 #include "AlphaTargetMachine.h"
16 #include "llvm/CodeGen/MachineFrameInfo.h"
17 #include "llvm/CodeGen/MachineFunction.h"
18 #include "llvm/CodeGen/MachineInstrBuilder.h"
19 #include "llvm/CodeGen/MachineRegisterInfo.h"
20 #include "llvm/CodeGen/SelectionDAG.h"
21 #include "llvm/CodeGen/MachineRegisterInfo.h"
22 #include "llvm/Constants.h"
23 #include "llvm/Function.h"
24 #include "llvm/Module.h"
25 #include "llvm/Intrinsics.h"
26 #include "llvm/Support/CommandLine.h"
27 using namespace llvm;
28
29 /// AddLiveIn - This helper function adds the specified physical register to the
30 /// MachineFunction as a live in value.  It also creates a corresponding virtual
31 /// register for it.
32 static unsigned AddLiveIn(MachineFunction &MF, unsigned PReg,
33                           TargetRegisterClass *RC) {
34   assert(RC->contains(PReg) && "Not the correct regclass!");
35   unsigned VReg = MF.getRegInfo().createVirtualRegister(RC);
36   MF.getRegInfo().addLiveIn(PReg, VReg);
37   return VReg;
38 }
39
40 AlphaTargetLowering::AlphaTargetLowering(TargetMachine &TM) : TargetLowering(TM) {
41   // Set up the TargetLowering object.
42   //I am having problems with shr n ubyte 1
43   setShiftAmountType(MVT::i64);
44   setBooleanContents(ZeroOrOneBooleanContent);
45   
46   setUsesGlobalOffsetTable(true);
47   
48   addRegisterClass(MVT::i64, Alpha::GPRCRegisterClass);
49   addRegisterClass(MVT::f64, Alpha::F8RCRegisterClass);
50   addRegisterClass(MVT::f32, Alpha::F4RCRegisterClass);
51
52   // We want to custom lower some of our intrinsics.
53   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
54
55   setLoadExtAction(ISD::EXTLOAD, MVT::i1,  Promote);
56   setLoadExtAction(ISD::EXTLOAD, MVT::f32, Expand);
57   
58   setLoadExtAction(ISD::ZEXTLOAD, MVT::i1,  Promote);
59   setLoadExtAction(ISD::ZEXTLOAD, MVT::i32, Expand);
60   
61   setLoadExtAction(ISD::SEXTLOAD, MVT::i1,  Promote);
62   setLoadExtAction(ISD::SEXTLOAD, MVT::i8,  Expand);
63   setLoadExtAction(ISD::SEXTLOAD, MVT::i16, Expand);
64
65   //  setOperationAction(ISD::BRIND,        MVT::Other,   Expand);
66   setOperationAction(ISD::BR_JT,        MVT::Other, Expand);
67   setOperationAction(ISD::BR_CC,        MVT::Other, Expand);
68   setOperationAction(ISD::SELECT_CC,    MVT::Other, Expand);  
69
70   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
71
72   setOperationAction(ISD::FREM, MVT::f32, Expand);
73   setOperationAction(ISD::FREM, MVT::f64, Expand);
74   
75   setOperationAction(ISD::UINT_TO_FP, MVT::i64, Expand);
76   setOperationAction(ISD::SINT_TO_FP, MVT::i64, Custom);
77   setOperationAction(ISD::FP_TO_UINT, MVT::i64, Expand);
78   setOperationAction(ISD::FP_TO_SINT, MVT::i64, Custom);
79
80   if (!TM.getSubtarget<AlphaSubtarget>().hasCT()) {
81     setOperationAction(ISD::CTPOP    , MVT::i64  , Expand);
82     setOperationAction(ISD::CTTZ     , MVT::i64  , Expand);
83     setOperationAction(ISD::CTLZ     , MVT::i64  , Expand);
84   }
85   setOperationAction(ISD::BSWAP    , MVT::i64, Expand);
86   setOperationAction(ISD::ROTL     , MVT::i64, Expand);
87   setOperationAction(ISD::ROTR     , MVT::i64, Expand);
88   
89   setOperationAction(ISD::SREM     , MVT::i64, Custom);
90   setOperationAction(ISD::UREM     , MVT::i64, Custom);
91   setOperationAction(ISD::SDIV     , MVT::i64, Custom);
92   setOperationAction(ISD::UDIV     , MVT::i64, Custom);
93
94   setOperationAction(ISD::ADDC     , MVT::i64, Expand);
95   setOperationAction(ISD::ADDE     , MVT::i64, Expand);
96   setOperationAction(ISD::SUBC     , MVT::i64, Expand);
97   setOperationAction(ISD::SUBE     , MVT::i64, Expand);
98
99   setOperationAction(ISD::UMUL_LOHI, MVT::i64, Expand);
100   setOperationAction(ISD::SMUL_LOHI, MVT::i64, Expand);
101
102
103   // We don't support sin/cos/sqrt/pow
104   setOperationAction(ISD::FSIN , MVT::f64, Expand);
105   setOperationAction(ISD::FCOS , MVT::f64, Expand);
106   setOperationAction(ISD::FSIN , MVT::f32, Expand);
107   setOperationAction(ISD::FCOS , MVT::f32, Expand);
108
109   setOperationAction(ISD::FSQRT, MVT::f64, Expand);
110   setOperationAction(ISD::FSQRT, MVT::f32, Expand);
111
112   setOperationAction(ISD::FPOW , MVT::f32, Expand);
113   setOperationAction(ISD::FPOW , MVT::f64, Expand);
114
115   setOperationAction(ISD::SETCC, MVT::f32, Promote);
116
117   setOperationAction(ISD::BIT_CONVERT, MVT::f32, Promote);
118
119   // We don't have line number support yet.
120   setOperationAction(ISD::DBG_STOPPOINT, MVT::Other, Expand);
121   setOperationAction(ISD::DEBUG_LOC, MVT::Other, Expand);
122   setOperationAction(ISD::DBG_LABEL, MVT::Other, Expand);
123   setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
124
125   // Not implemented yet.
126   setOperationAction(ISD::STACKSAVE, MVT::Other, Expand); 
127   setOperationAction(ISD::STACKRESTORE, MVT::Other, Expand);
128   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64, Expand);
129
130   // We want to legalize GlobalAddress and ConstantPool and
131   // ExternalSymbols nodes into the appropriate instructions to
132   // materialize the address.
133   setOperationAction(ISD::GlobalAddress,  MVT::i64, Custom);
134   setOperationAction(ISD::ConstantPool,   MVT::i64, Custom);
135   setOperationAction(ISD::ExternalSymbol, MVT::i64, Custom);
136   setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
137
138   setOperationAction(ISD::VASTART, MVT::Other, Custom);
139   setOperationAction(ISD::VAEND,   MVT::Other, Expand);
140   setOperationAction(ISD::VACOPY,  MVT::Other, Custom);
141   setOperationAction(ISD::VAARG,   MVT::Other, Custom);
142   setOperationAction(ISD::VAARG,   MVT::i32,   Custom);
143
144   setOperationAction(ISD::RET,     MVT::Other, Custom);
145
146   setOperationAction(ISD::JumpTable, MVT::i64, Custom);
147   setOperationAction(ISD::JumpTable, MVT::i32, Custom);
148
149   setStackPointerRegisterToSaveRestore(Alpha::R30);
150
151   addLegalFPImmediate(APFloat(+0.0)); //F31
152   addLegalFPImmediate(APFloat(+0.0f)); //F31
153   addLegalFPImmediate(APFloat(-0.0)); //-F31
154   addLegalFPImmediate(APFloat(-0.0f)); //-F31
155
156   setJumpBufSize(272);
157   setJumpBufAlignment(16);
158
159   computeRegisterProperties();
160 }
161
162 MVT AlphaTargetLowering::getSetCCResultType(const SDValue &) const {
163   return MVT::i64;
164 }
165
166 const char *AlphaTargetLowering::getTargetNodeName(unsigned Opcode) const {
167   switch (Opcode) {
168   default: return 0;
169   case AlphaISD::CVTQT_: return "Alpha::CVTQT_";
170   case AlphaISD::CVTQS_: return "Alpha::CVTQS_";
171   case AlphaISD::CVTTQ_: return "Alpha::CVTTQ_";
172   case AlphaISD::GPRelHi: return "Alpha::GPRelHi";
173   case AlphaISD::GPRelLo: return "Alpha::GPRelLo";
174   case AlphaISD::RelLit: return "Alpha::RelLit";
175   case AlphaISD::GlobalRetAddr: return "Alpha::GlobalRetAddr";
176   case AlphaISD::CALL:   return "Alpha::CALL";
177   case AlphaISD::DivCall: return "Alpha::DivCall";
178   case AlphaISD::RET_FLAG: return "Alpha::RET_FLAG";
179   case AlphaISD::COND_BRANCH_I: return "Alpha::COND_BRANCH_I";
180   case AlphaISD::COND_BRANCH_F: return "Alpha::COND_BRANCH_F";
181   }
182 }
183
184 static SDValue LowerJumpTable(SDValue Op, SelectionDAG &DAG) {
185   MVT PtrVT = Op.getValueType();
186   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
187   SDValue JTI = DAG.getTargetJumpTable(JT->getIndex(), PtrVT);
188   SDValue Zero = DAG.getConstant(0, PtrVT);
189   
190   SDValue Hi = DAG.getNode(AlphaISD::GPRelHi,  MVT::i64, JTI,
191                              DAG.getNode(ISD::GLOBAL_OFFSET_TABLE, MVT::i64));
192   SDValue Lo = DAG.getNode(AlphaISD::GPRelLo, MVT::i64, JTI, Hi);
193   return Lo;
194 }
195
196 //http://www.cs.arizona.edu/computer.help/policy/DIGITAL_unix/
197 //AA-PY8AC-TET1_html/callCH3.html#BLOCK21
198
199 //For now, just use variable size stack frame format
200
201 //In a standard call, the first six items are passed in registers $16
202 //- $21 and/or registers $f16 - $f21. (See Section 4.1.2 for details
203 //of argument-to-register correspondence.) The remaining items are
204 //collected in a memory argument list that is a naturally aligned
205 //array of quadwords. In a standard call, this list, if present, must
206 //be passed at 0(SP).
207 //7 ... n         0(SP) ... (n-7)*8(SP)
208
209 // //#define FP    $15
210 // //#define RA    $26
211 // //#define PV    $27
212 // //#define GP    $29
213 // //#define SP    $30
214
215 static SDValue LowerFORMAL_ARGUMENTS(SDValue Op, SelectionDAG &DAG,
216                                        int &VarArgsBase,
217                                        int &VarArgsOffset) {
218   MachineFunction &MF = DAG.getMachineFunction();
219   MachineFrameInfo *MFI = MF.getFrameInfo();
220   std::vector<SDValue> ArgValues;
221   SDValue Root = Op.getOperand(0);
222
223   AddLiveIn(MF, Alpha::R29, &Alpha::GPRCRegClass); //GP
224   AddLiveIn(MF, Alpha::R26, &Alpha::GPRCRegClass); //RA
225
226   unsigned args_int[] = {
227     Alpha::R16, Alpha::R17, Alpha::R18, Alpha::R19, Alpha::R20, Alpha::R21};
228   unsigned args_float[] = {
229     Alpha::F16, Alpha::F17, Alpha::F18, Alpha::F19, Alpha::F20, Alpha::F21};
230   
231   for (unsigned ArgNo = 0, e = Op.getNode()->getNumValues()-1; ArgNo != e; ++ArgNo) {
232     SDValue argt;
233     MVT ObjectVT = Op.getValue(ArgNo).getValueType();
234     SDValue ArgVal;
235
236     if (ArgNo  < 6) {
237       switch (ObjectVT.getSimpleVT()) {
238       default:
239         assert(false && "Invalid value type!");
240       case MVT::f64:
241         args_float[ArgNo] = AddLiveIn(MF, args_float[ArgNo], 
242                                       &Alpha::F8RCRegClass);
243         ArgVal = DAG.getCopyFromReg(Root, args_float[ArgNo], ObjectVT);
244         break;
245       case MVT::f32:
246         args_float[ArgNo] = AddLiveIn(MF, args_float[ArgNo], 
247                                       &Alpha::F4RCRegClass);
248         ArgVal = DAG.getCopyFromReg(Root, args_float[ArgNo], ObjectVT);
249         break;
250       case MVT::i64:
251         args_int[ArgNo] = AddLiveIn(MF, args_int[ArgNo], 
252                                     &Alpha::GPRCRegClass);
253         ArgVal = DAG.getCopyFromReg(Root, args_int[ArgNo], MVT::i64);
254         break;
255       }
256     } else { //more args
257       // Create the frame index object for this incoming parameter...
258       int FI = MFI->CreateFixedObject(8, 8 * (ArgNo - 6));
259
260       // Create the SelectionDAG nodes corresponding to a load
261       //from this parameter
262       SDValue FIN = DAG.getFrameIndex(FI, MVT::i64);
263       ArgVal = DAG.getLoad(ObjectVT, Root, FIN, NULL, 0);
264     }
265     ArgValues.push_back(ArgVal);
266   }
267
268   // If the functions takes variable number of arguments, copy all regs to stack
269   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue() != 0;
270   if (isVarArg) {
271     VarArgsOffset = (Op.getNode()->getNumValues()-1) * 8;
272     std::vector<SDValue> LS;
273     for (int i = 0; i < 6; ++i) {
274       if (TargetRegisterInfo::isPhysicalRegister(args_int[i]))
275         args_int[i] = AddLiveIn(MF, args_int[i], &Alpha::GPRCRegClass);
276       SDValue argt = DAG.getCopyFromReg(Root, args_int[i], MVT::i64);
277       int FI = MFI->CreateFixedObject(8, -8 * (6 - i));
278       if (i == 0) VarArgsBase = FI;
279       SDValue SDFI = DAG.getFrameIndex(FI, MVT::i64);
280       LS.push_back(DAG.getStore(Root, argt, SDFI, NULL, 0));
281
282       if (TargetRegisterInfo::isPhysicalRegister(args_float[i]))
283         args_float[i] = AddLiveIn(MF, args_float[i], &Alpha::F8RCRegClass);
284       argt = DAG.getCopyFromReg(Root, args_float[i], MVT::f64);
285       FI = MFI->CreateFixedObject(8, - 8 * (12 - i));
286       SDFI = DAG.getFrameIndex(FI, MVT::i64);
287       LS.push_back(DAG.getStore(Root, argt, SDFI, NULL, 0));
288     }
289
290     //Set up a token factor with all the stack traffic
291     Root = DAG.getNode(ISD::TokenFactor, MVT::Other, &LS[0], LS.size());
292   }
293
294   ArgValues.push_back(Root);
295
296   // Return the new list of results.
297   return DAG.getMergeValues(Op.getNode()->getVTList(), &ArgValues[0],
298                             ArgValues.size());
299 }
300
301 static SDValue LowerRET(SDValue Op, SelectionDAG &DAG) {
302   SDValue Copy = DAG.getCopyToReg(Op.getOperand(0), Alpha::R26, 
303                                     DAG.getNode(AlphaISD::GlobalRetAddr, 
304                                                 MVT::i64),
305                                     SDValue());
306   switch (Op.getNumOperands()) {
307   default:
308     assert(0 && "Do not know how to return this many arguments!");
309     abort();
310   case 1: 
311     break;
312     //return SDValue(); // ret void is legal
313   case 3: {
314     MVT ArgVT = Op.getOperand(1).getValueType();
315     unsigned ArgReg;
316     if (ArgVT.isInteger())
317       ArgReg = Alpha::R0;
318     else {
319       assert(ArgVT.isFloatingPoint());
320       ArgReg = Alpha::F0;
321     }
322     Copy = DAG.getCopyToReg(Copy, ArgReg, Op.getOperand(1), Copy.getValue(1));
323     if (DAG.getMachineFunction().getRegInfo().liveout_empty())
324       DAG.getMachineFunction().getRegInfo().addLiveOut(ArgReg);
325     break;
326   }
327   case 5: {
328     MVT ArgVT = Op.getOperand(1).getValueType();
329     unsigned ArgReg1, ArgReg2;
330     if (ArgVT.isInteger()) {
331       ArgReg1 = Alpha::R0;
332       ArgReg2 = Alpha::R1;
333     } else {
334       assert(ArgVT.isFloatingPoint());
335       ArgReg1 = Alpha::F0;
336       ArgReg2 = Alpha::F1;
337     }
338     Copy = DAG.getCopyToReg(Copy, ArgReg1, Op.getOperand(1), Copy.getValue(1));
339     if (std::find(DAG.getMachineFunction().getRegInfo().liveout_begin(), 
340                   DAG.getMachineFunction().getRegInfo().liveout_end(), ArgReg1)
341         == DAG.getMachineFunction().getRegInfo().liveout_end())
342       DAG.getMachineFunction().getRegInfo().addLiveOut(ArgReg1);
343     Copy = DAG.getCopyToReg(Copy, ArgReg2, Op.getOperand(3), Copy.getValue(1));
344     if (std::find(DAG.getMachineFunction().getRegInfo().liveout_begin(), 
345                    DAG.getMachineFunction().getRegInfo().liveout_end(), ArgReg2)
346         == DAG.getMachineFunction().getRegInfo().liveout_end())
347       DAG.getMachineFunction().getRegInfo().addLiveOut(ArgReg2);
348     break;
349   }
350   }
351   return DAG.getNode(AlphaISD::RET_FLAG, MVT::Other, Copy, Copy.getValue(1));
352 }
353
354 std::pair<SDValue, SDValue>
355 AlphaTargetLowering::LowerCallTo(SDValue Chain, const Type *RetTy, 
356                                  bool RetSExt, bool RetZExt, bool isVarArg,
357                                  bool isInreg, unsigned CallingConv, 
358                                  bool isTailCall, SDValue Callee, 
359                                  ArgListTy &Args, SelectionDAG &DAG) {
360   int NumBytes = 0;
361   if (Args.size() > 6)
362     NumBytes = (Args.size() - 6) * 8;
363
364   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
365   std::vector<SDValue> args_to_use;
366   for (unsigned i = 0, e = Args.size(); i != e; ++i)
367   {
368     switch (getValueType(Args[i].Ty).getSimpleVT()) {
369     default: assert(0 && "Unexpected ValueType for argument!");
370     case MVT::i1:
371     case MVT::i8:
372     case MVT::i16:
373     case MVT::i32:
374       // Promote the integer to 64 bits.  If the input type is signed use a
375       // sign extend, otherwise use a zero extend.
376       if (Args[i].isSExt)
377         Args[i].Node = DAG.getNode(ISD::SIGN_EXTEND, MVT::i64, Args[i].Node);
378       else if (Args[i].isZExt)
379         Args[i].Node = DAG.getNode(ISD::ZERO_EXTEND, MVT::i64, Args[i].Node);
380       else
381         Args[i].Node = DAG.getNode(ISD::ANY_EXTEND, MVT::i64, Args[i].Node);
382       break;
383     case MVT::i64:
384     case MVT::f64:
385     case MVT::f32:
386       break;
387     }
388     args_to_use.push_back(Args[i].Node);
389   }
390
391   std::vector<MVT> RetVals;
392   MVT RetTyVT = getValueType(RetTy);
393   MVT ActualRetTyVT = RetTyVT;
394   if (RetTyVT.getSimpleVT() >= MVT::i1 && RetTyVT.getSimpleVT() <= MVT::i32)
395     ActualRetTyVT = MVT::i64;
396
397   if (RetTyVT != MVT::isVoid)
398     RetVals.push_back(ActualRetTyVT);
399   RetVals.push_back(MVT::Other);
400
401   std::vector<SDValue> Ops;
402   Ops.push_back(Chain);
403   Ops.push_back(Callee);
404   Ops.insert(Ops.end(), args_to_use.begin(), args_to_use.end());
405   SDValue TheCall = DAG.getNode(AlphaISD::CALL, RetVals, &Ops[0], Ops.size());
406   Chain = TheCall.getValue(RetTyVT != MVT::isVoid);
407   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
408                              DAG.getIntPtrConstant(0, true), SDValue());
409   SDValue RetVal = TheCall;
410
411   if (RetTyVT != ActualRetTyVT) {
412     ISD::NodeType AssertKind = ISD::DELETED_NODE;
413     if (RetSExt)
414       AssertKind = ISD::AssertSext;
415     else if (RetZExt)
416       AssertKind = ISD::AssertZext;
417
418     if (AssertKind != ISD::DELETED_NODE)
419       RetVal = DAG.getNode(AssertKind, MVT::i64, RetVal,
420                            DAG.getValueType(RetTyVT));
421
422     RetVal = DAG.getNode(ISD::TRUNCATE, RetTyVT, RetVal);
423   }
424
425   return std::make_pair(RetVal, Chain);
426 }
427
428 void AlphaTargetLowering::LowerVAARG(SDNode *N, SDValue &Chain,
429                                      SDValue &DataPtr, SelectionDAG &DAG) {
430   Chain = N->getOperand(0);
431   SDValue VAListP = N->getOperand(1);
432   const Value *VAListS = cast<SrcValueSDNode>(N->getOperand(2))->getValue();
433
434   SDValue Base = DAG.getLoad(MVT::i64, Chain, VAListP, VAListS, 0);
435   SDValue Tmp = DAG.getNode(ISD::ADD, MVT::i64, VAListP,
436                               DAG.getConstant(8, MVT::i64));
437   SDValue Offset = DAG.getExtLoad(ISD::SEXTLOAD, MVT::i64, Base.getValue(1),
438                                     Tmp, NULL, 0, MVT::i32);
439   DataPtr = DAG.getNode(ISD::ADD, MVT::i64, Base, Offset);
440   if (N->getValueType(0).isFloatingPoint())
441   {
442     //if fp && Offset < 6*8, then subtract 6*8 from DataPtr
443     SDValue FPDataPtr = DAG.getNode(ISD::SUB, MVT::i64, DataPtr,
444                                       DAG.getConstant(8*6, MVT::i64));
445     SDValue CC = DAG.getSetCC(MVT::i64, Offset,
446                                 DAG.getConstant(8*6, MVT::i64), ISD::SETLT);
447     DataPtr = DAG.getNode(ISD::SELECT, MVT::i64, CC, FPDataPtr, DataPtr);
448   }
449
450   SDValue NewOffset = DAG.getNode(ISD::ADD, MVT::i64, Offset,
451                                     DAG.getConstant(8, MVT::i64));
452   Chain = DAG.getTruncStore(Offset.getValue(1), NewOffset, Tmp, NULL, 0,
453                             MVT::i32);
454 }
455
456 /// LowerOperation - Provide custom lowering hooks for some operations.
457 ///
458 SDValue AlphaTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
459   switch (Op.getOpcode()) {
460   default: assert(0 && "Wasn't expecting to be able to lower this!");
461   case ISD::FORMAL_ARGUMENTS: return LowerFORMAL_ARGUMENTS(Op, DAG, 
462                                                            VarArgsBase,
463                                                            VarArgsOffset);
464
465   case ISD::RET: return LowerRET(Op,DAG);
466   case ISD::JumpTable: return LowerJumpTable(Op, DAG);
467
468   case ISD::INTRINSIC_WO_CHAIN: {
469     unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
470     switch (IntNo) {
471     default: break;    // Don't custom lower most intrinsics.
472     case Intrinsic::alpha_umulh:
473       return DAG.getNode(ISD::MULHU, MVT::i64, Op.getOperand(1), Op.getOperand(2));
474     }
475   }
476
477   case ISD::SINT_TO_FP: {
478     assert(Op.getOperand(0).getValueType() == MVT::i64 &&
479            "Unhandled SINT_TO_FP type in custom expander!");
480     SDValue LD;
481     bool isDouble = Op.getValueType() == MVT::f64;
482     LD = DAG.getNode(ISD::BIT_CONVERT, MVT::f64, Op.getOperand(0));
483     SDValue FP = DAG.getNode(isDouble?AlphaISD::CVTQT_:AlphaISD::CVTQS_,
484                                isDouble?MVT::f64:MVT::f32, LD);
485     return FP;
486   }
487   case ISD::FP_TO_SINT: {
488     bool isDouble = Op.getOperand(0).getValueType() == MVT::f64;
489     SDValue src = Op.getOperand(0);
490
491     if (!isDouble) //Promote
492       src = DAG.getNode(ISD::FP_EXTEND, MVT::f64, src);
493     
494     src = DAG.getNode(AlphaISD::CVTTQ_, MVT::f64, src);
495
496     return DAG.getNode(ISD::BIT_CONVERT, MVT::i64, src);
497   }
498   case ISD::ConstantPool: {
499     ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
500     Constant *C = CP->getConstVal();
501     SDValue CPI = DAG.getTargetConstantPool(C, MVT::i64, CP->getAlignment());
502     
503     SDValue Hi = DAG.getNode(AlphaISD::GPRelHi,  MVT::i64, CPI,
504                                DAG.getNode(ISD::GLOBAL_OFFSET_TABLE, MVT::i64));
505     SDValue Lo = DAG.getNode(AlphaISD::GPRelLo, MVT::i64, CPI, Hi);
506     return Lo;
507   }
508   case ISD::GlobalTLSAddress:
509     assert(0 && "TLS not implemented for Alpha.");
510   case ISD::GlobalAddress: {
511     GlobalAddressSDNode *GSDN = cast<GlobalAddressSDNode>(Op);
512     GlobalValue *GV = GSDN->getGlobal();
513     SDValue GA = DAG.getTargetGlobalAddress(GV, MVT::i64, GSDN->getOffset());
514
515     //    if (!GV->hasWeakLinkage() && !GV->isDeclaration() && !GV->hasLinkOnceLinkage()) {
516     if (GV->hasInternalLinkage()) {
517       SDValue Hi = DAG.getNode(AlphaISD::GPRelHi,  MVT::i64, GA,
518                                 DAG.getNode(ISD::GLOBAL_OFFSET_TABLE, MVT::i64));
519       SDValue Lo = DAG.getNode(AlphaISD::GPRelLo, MVT::i64, GA, Hi);
520       return Lo;
521     } else
522       return DAG.getNode(AlphaISD::RelLit, MVT::i64, GA, 
523                          DAG.getNode(ISD::GLOBAL_OFFSET_TABLE, MVT::i64));
524   }
525   case ISD::ExternalSymbol: {
526     return DAG.getNode(AlphaISD::RelLit, MVT::i64, 
527                        DAG.getTargetExternalSymbol(cast<ExternalSymbolSDNode>(Op)
528                                                    ->getSymbol(), MVT::i64),
529                        DAG.getNode(ISD::GLOBAL_OFFSET_TABLE, MVT::i64));
530   }
531
532   case ISD::UREM:
533   case ISD::SREM:
534     //Expand only on constant case
535     if (Op.getOperand(1).getOpcode() == ISD::Constant) {
536       MVT VT = Op.getNode()->getValueType(0);
537       SDValue Tmp1 = Op.getNode()->getOpcode() == ISD::UREM ?
538         BuildUDIV(Op.getNode(), DAG, NULL) :
539         BuildSDIV(Op.getNode(), DAG, NULL);
540       Tmp1 = DAG.getNode(ISD::MUL, VT, Tmp1, Op.getOperand(1));
541       Tmp1 = DAG.getNode(ISD::SUB, VT, Op.getOperand(0), Tmp1);
542       return Tmp1;
543     }
544     //fall through
545   case ISD::SDIV:
546   case ISD::UDIV:
547     if (Op.getValueType().isInteger()) {
548       if (Op.getOperand(1).getOpcode() == ISD::Constant)
549         return Op.getOpcode() == ISD::SDIV ? BuildSDIV(Op.getNode(), DAG, NULL) 
550           : BuildUDIV(Op.getNode(), DAG, NULL);
551       const char* opstr = 0;
552       switch (Op.getOpcode()) {
553       case ISD::UREM: opstr = "__remqu"; break;
554       case ISD::SREM: opstr = "__remq";  break;
555       case ISD::UDIV: opstr = "__divqu"; break;
556       case ISD::SDIV: opstr = "__divq";  break;
557       }
558       SDValue Tmp1 = Op.getOperand(0),
559         Tmp2 = Op.getOperand(1),
560         Addr = DAG.getExternalSymbol(opstr, MVT::i64);
561       return DAG.getNode(AlphaISD::DivCall, MVT::i64, Addr, Tmp1, Tmp2);
562     }
563     break;
564
565   case ISD::VAARG: {
566     SDValue Chain, DataPtr;
567     LowerVAARG(Op.getNode(), Chain, DataPtr, DAG);
568
569     SDValue Result;
570     if (Op.getValueType() == MVT::i32)
571       Result = DAG.getExtLoad(ISD::SEXTLOAD, MVT::i64, Chain, DataPtr,
572                               NULL, 0, MVT::i32);
573     else
574       Result = DAG.getLoad(Op.getValueType(), Chain, DataPtr, NULL, 0);
575     return Result;
576   }
577   case ISD::VACOPY: {
578     SDValue Chain = Op.getOperand(0);
579     SDValue DestP = Op.getOperand(1);
580     SDValue SrcP = Op.getOperand(2);
581     const Value *DestS = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
582     const Value *SrcS = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
583     
584     SDValue Val = DAG.getLoad(getPointerTy(), Chain, SrcP, SrcS, 0);
585     SDValue Result = DAG.getStore(Val.getValue(1), Val, DestP, DestS, 0);
586     SDValue NP = DAG.getNode(ISD::ADD, MVT::i64, SrcP, 
587                                DAG.getConstant(8, MVT::i64));
588     Val = DAG.getExtLoad(ISD::SEXTLOAD, MVT::i64, Result, NP, NULL,0, MVT::i32);
589     SDValue NPD = DAG.getNode(ISD::ADD, MVT::i64, DestP,
590                                 DAG.getConstant(8, MVT::i64));
591     return DAG.getTruncStore(Val.getValue(1), Val, NPD, NULL, 0, MVT::i32);
592   }
593   case ISD::VASTART: {
594     SDValue Chain = Op.getOperand(0);
595     SDValue VAListP = Op.getOperand(1);
596     const Value *VAListS = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
597     
598     // vastart stores the address of the VarArgsBase and VarArgsOffset
599     SDValue FR  = DAG.getFrameIndex(VarArgsBase, MVT::i64);
600     SDValue S1  = DAG.getStore(Chain, FR, VAListP, VAListS, 0);
601     SDValue SA2 = DAG.getNode(ISD::ADD, MVT::i64, VAListP,
602                                 DAG.getConstant(8, MVT::i64));
603     return DAG.getTruncStore(S1, DAG.getConstant(VarArgsOffset, MVT::i64),
604                              SA2, NULL, 0, MVT::i32);
605   }
606   case ISD::RETURNADDR:        
607     return DAG.getNode(AlphaISD::GlobalRetAddr, MVT::i64);
608       //FIXME: implement
609   case ISD::FRAMEADDR:          break;
610   }
611   
612   return SDValue();
613 }
614
615 void AlphaTargetLowering::ReplaceNodeResults(SDNode *N,
616                                              SmallVectorImpl<SDValue>&Results,
617                                              SelectionDAG &DAG) {
618   assert(N->getValueType(0) == MVT::i32 &&
619          N->getOpcode() == ISD::VAARG &&
620          "Unknown node to custom promote!");
621
622   SDValue Chain, DataPtr;
623   LowerVAARG(N, Chain, DataPtr, DAG);
624   SDValue Res = DAG.getLoad(N->getValueType(0), Chain, DataPtr, NULL, 0);
625   Results.push_back(Res);
626   Results.push_back(SDValue(Res.getNode(), 1));
627 }
628
629
630 //Inline Asm
631
632 /// getConstraintType - Given a constraint letter, return the type of
633 /// constraint it is for this target.
634 AlphaTargetLowering::ConstraintType 
635 AlphaTargetLowering::getConstraintType(const std::string &Constraint) const {
636   if (Constraint.size() == 1) {
637     switch (Constraint[0]) {
638     default: break;
639     case 'f':
640     case 'r':
641       return C_RegisterClass;
642     }
643   }
644   return TargetLowering::getConstraintType(Constraint);
645 }
646
647 std::vector<unsigned> AlphaTargetLowering::
648 getRegClassForInlineAsmConstraint(const std::string &Constraint,
649                                   MVT VT) const {
650   if (Constraint.size() == 1) {
651     switch (Constraint[0]) {
652     default: break;  // Unknown constriant letter
653     case 'f': 
654       return make_vector<unsigned>(Alpha::F0 , Alpha::F1 , Alpha::F2 ,
655                                    Alpha::F3 , Alpha::F4 , Alpha::F5 ,
656                                    Alpha::F6 , Alpha::F7 , Alpha::F8 , 
657                                    Alpha::F9 , Alpha::F10, Alpha::F11, 
658                                    Alpha::F12, Alpha::F13, Alpha::F14, 
659                                    Alpha::F15, Alpha::F16, Alpha::F17, 
660                                    Alpha::F18, Alpha::F19, Alpha::F20, 
661                                    Alpha::F21, Alpha::F22, Alpha::F23, 
662                                    Alpha::F24, Alpha::F25, Alpha::F26, 
663                                    Alpha::F27, Alpha::F28, Alpha::F29, 
664                                    Alpha::F30, Alpha::F31, 0);
665     case 'r': 
666       return make_vector<unsigned>(Alpha::R0 , Alpha::R1 , Alpha::R2 , 
667                                    Alpha::R3 , Alpha::R4 , Alpha::R5 , 
668                                    Alpha::R6 , Alpha::R7 , Alpha::R8 , 
669                                    Alpha::R9 , Alpha::R10, Alpha::R11, 
670                                    Alpha::R12, Alpha::R13, Alpha::R14, 
671                                    Alpha::R15, Alpha::R16, Alpha::R17, 
672                                    Alpha::R18, Alpha::R19, Alpha::R20, 
673                                    Alpha::R21, Alpha::R22, Alpha::R23, 
674                                    Alpha::R24, Alpha::R25, Alpha::R26, 
675                                    Alpha::R27, Alpha::R28, Alpha::R29, 
676                                    Alpha::R30, Alpha::R31, 0);
677     }
678   }
679   
680   return std::vector<unsigned>();
681 }
682 //===----------------------------------------------------------------------===//
683 //  Other Lowering Code
684 //===----------------------------------------------------------------------===//
685
686 MachineBasicBlock *
687 AlphaTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
688                                                  MachineBasicBlock *BB) {
689   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
690   assert((MI->getOpcode() == Alpha::CAS32 ||
691           MI->getOpcode() == Alpha::CAS64 ||
692           MI->getOpcode() == Alpha::LAS32 ||
693           MI->getOpcode() == Alpha::LAS64 ||
694           MI->getOpcode() == Alpha::SWAP32 ||
695           MI->getOpcode() == Alpha::SWAP64) &&
696          "Unexpected instr type to insert");
697
698   bool is32 = MI->getOpcode() == Alpha::CAS32 || 
699     MI->getOpcode() == Alpha::LAS32 ||
700     MI->getOpcode() == Alpha::SWAP32;
701   
702   //Load locked store conditional for atomic ops take on the same form
703   //start:
704   //ll
705   //do stuff (maybe branch to exit)
706   //sc
707   //test sc and maybe branck to start
708   //exit:
709   const BasicBlock *LLVM_BB = BB->getBasicBlock();
710   MachineFunction::iterator It = BB;
711   ++It;
712   
713   MachineBasicBlock *thisMBB = BB;
714   MachineFunction *F = BB->getParent();
715   MachineBasicBlock *llscMBB = F->CreateMachineBasicBlock(LLVM_BB);
716   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
717
718   sinkMBB->transferSuccessors(thisMBB);
719
720   F->insert(It, llscMBB);
721   F->insert(It, sinkMBB);
722
723   BuildMI(thisMBB, TII->get(Alpha::BR)).addMBB(llscMBB);
724   
725   unsigned reg_res = MI->getOperand(0).getReg(),
726     reg_ptr = MI->getOperand(1).getReg(),
727     reg_v2 = MI->getOperand(2).getReg(),
728     reg_store = F->getRegInfo().createVirtualRegister(&Alpha::GPRCRegClass);
729
730   BuildMI(llscMBB, TII->get(is32 ? Alpha::LDL_L : Alpha::LDQ_L), 
731           reg_res).addImm(0).addReg(reg_ptr);
732   switch (MI->getOpcode()) {
733   case Alpha::CAS32:
734   case Alpha::CAS64: {
735     unsigned reg_cmp 
736       = F->getRegInfo().createVirtualRegister(&Alpha::GPRCRegClass);
737     BuildMI(llscMBB, TII->get(Alpha::CMPEQ), reg_cmp)
738       .addReg(reg_v2).addReg(reg_res);
739     BuildMI(llscMBB, TII->get(Alpha::BEQ))
740       .addImm(0).addReg(reg_cmp).addMBB(sinkMBB);
741     BuildMI(llscMBB, TII->get(Alpha::BISr), reg_store)
742       .addReg(Alpha::R31).addReg(MI->getOperand(3).getReg());
743     break;
744   }
745   case Alpha::LAS32:
746   case Alpha::LAS64: {
747     BuildMI(llscMBB, TII->get(is32 ? Alpha::ADDLr : Alpha::ADDQr), reg_store)
748       .addReg(reg_res).addReg(reg_v2);
749     break;
750   }
751   case Alpha::SWAP32:
752   case Alpha::SWAP64: {
753     BuildMI(llscMBB, TII->get(Alpha::BISr), reg_store)
754       .addReg(reg_v2).addReg(reg_v2);
755     break;
756   }
757   }
758   BuildMI(llscMBB, TII->get(is32 ? Alpha::STL_C : Alpha::STQ_C), reg_store)
759     .addReg(reg_store).addImm(0).addReg(reg_ptr);
760   BuildMI(llscMBB, TII->get(Alpha::BEQ))
761     .addImm(0).addReg(reg_store).addMBB(llscMBB);
762   BuildMI(llscMBB, TII->get(Alpha::BR)).addMBB(sinkMBB);
763
764   thisMBB->addSuccessor(llscMBB);
765   llscMBB->addSuccessor(llscMBB);
766   llscMBB->addSuccessor(sinkMBB);
767   F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
768
769   return sinkMBB;
770 }
771
772 bool
773 AlphaTargetLowering::isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
774   // The Alpha target isn't yet aware of offsets.
775   return false;
776 }