a9c30c40c7e98541b984f78b14cf9a1038584c95
[oota-llvm.git] / lib / Target / ARM / ARMRegisterInfo.cpp
1 //===- ARMRegisterInfo.cpp - ARM Register Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the "Instituto Nokia de Tecnologia" and
6 // is distributed under the University of Illinois Open Source
7 // License. See LICENSE.TXT for details.
8 //
9 //===----------------------------------------------------------------------===//
10 //
11 // This file contains the ARM implementation of the MRegisterInfo class.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "ARM.h"
16 #include "ARMRegisterInfo.h"
17 #include "llvm/CodeGen/MachineInstrBuilder.h"
18 #include "llvm/CodeGen/MachineFunction.h"
19 #include "llvm/CodeGen/MachineFrameInfo.h"
20 #include "llvm/CodeGen/MachineLocation.h"
21 #include "llvm/Type.h"
22 #include "llvm/ADT/STLExtras.h"
23 #include <iostream>
24 using namespace llvm;
25
26 ARMRegisterInfo::ARMRegisterInfo()
27   : ARMGenRegisterInfo(ARM::ADJCALLSTACKDOWN, ARM::ADJCALLSTACKUP) {
28 }
29
30 void ARMRegisterInfo::
31 storeRegToStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
32                     unsigned SrcReg, int FI,
33                     const TargetRegisterClass *RC) const {
34   assert (RC == ARM::IntRegsRegisterClass);
35   BuildMI(MBB, I, ARM::str, 3).addReg(SrcReg).addImm(0).addFrameIndex(FI);
36 }
37
38 void ARMRegisterInfo::
39 loadRegFromStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
40                      unsigned DestReg, int FI,
41                      const TargetRegisterClass *RC) const {
42   assert (RC == ARM::IntRegsRegisterClass);
43   BuildMI(MBB, I, ARM::ldr, 2, DestReg).addImm(0).addFrameIndex(FI);
44 }
45
46 void ARMRegisterInfo::copyRegToReg(MachineBasicBlock &MBB,
47                                      MachineBasicBlock::iterator I,
48                                      unsigned DestReg, unsigned SrcReg,
49                                      const TargetRegisterClass *RC) const {
50   assert (RC == ARM::IntRegsRegisterClass);
51   BuildMI(MBB, I, ARM::movrr, 1, DestReg).addReg(SrcReg);
52 }
53
54 MachineInstr *ARMRegisterInfo::foldMemoryOperand(MachineInstr* MI,
55                                                    unsigned OpNum,
56                                                    int FI) const {
57   return NULL;
58 }
59
60 const unsigned* ARMRegisterInfo::getCalleeSaveRegs() const {
61   static const unsigned CalleeSaveRegs[] = {
62     ARM::R4,  ARM::R5, ARM::R6,  ARM::R7,
63     ARM::R8,  ARM::R9, ARM::R10, ARM::R11,
64     ARM::R14, 0
65   };
66   return CalleeSaveRegs;
67 }
68
69 const TargetRegisterClass* const *
70 ARMRegisterInfo::getCalleeSaveRegClasses() const {
71   static const TargetRegisterClass * const CalleeSaveRegClasses[] = {
72     &ARM::IntRegsRegClass, &ARM::IntRegsRegClass, &ARM::IntRegsRegClass, &ARM::IntRegsRegClass,
73     &ARM::IntRegsRegClass, &ARM::IntRegsRegClass, &ARM::IntRegsRegClass, &ARM::IntRegsRegClass,
74     &ARM::IntRegsRegClass, 0
75   };
76   return CalleeSaveRegClasses;
77 }
78
79 void ARMRegisterInfo::
80 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
81                               MachineBasicBlock::iterator I) const {
82   MBB.erase(I);
83 }
84
85 void
86 ARMRegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II) const {
87   MachineInstr &MI = *II;
88   MachineBasicBlock &MBB = *MI.getParent();
89   MachineFunction &MF = *MBB.getParent();
90
91   assert (MI.getOpcode() == ARM::ldr ||
92           MI.getOpcode() == ARM::str);
93
94   unsigned FrameIdx = 2;
95   unsigned OffIdx = 1;
96
97   int FrameIndex = MI.getOperand(FrameIdx).getFrameIndex();
98
99   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex);
100   assert (MI.getOperand(OffIdx).getImmedValue() == 0);
101
102   unsigned StackSize = MF.getFrameInfo()->getStackSize();
103
104   Offset += StackSize;
105
106   assert (Offset >= 0);
107   if (Offset < 4096) {
108     // Replace the FrameIndex with r13
109     MI.getOperand(FrameIdx).ChangeToRegister(ARM::R13);
110     // Replace the ldr offset with Offset
111     MI.getOperand(OffIdx).ChangeToImmediate(Offset);
112   } else {
113     // Insert a set of r12 with the full address
114     // r12 = r13 + offset
115     MachineBasicBlock *MBB2 = MI.getParent();
116     BuildMI(*MBB2, II, ARM::addri, 2, ARM::R12).addReg(ARM::R13).addImm(Offset);
117
118     // Replace the FrameIndex with r12
119     MI.getOperand(FrameIdx).ChangeToRegister(ARM::R12);
120   }
121 }
122
123 void ARMRegisterInfo::
124 processFunctionBeforeFrameFinalized(MachineFunction &MF) const {}
125
126 void ARMRegisterInfo::emitPrologue(MachineFunction &MF) const {
127   MachineBasicBlock &MBB = MF.front();
128   MachineBasicBlock::iterator MBBI = MBB.begin();
129   MachineFrameInfo  *MFI = MF.getFrameInfo();
130   int           NumBytes = (int) MFI->getStackSize();
131
132   if (MFI->hasCalls()) {
133     // We reserve argument space for call sites in the function immediately on
134     // entry to the current function.  This eliminates the need for add/sub
135     // brackets around call sites.
136     NumBytes += MFI->getMaxCallFrameSize();
137   }
138
139   MFI->setStackSize(NumBytes);
140
141   //sub sp, sp, #NumBytes
142   BuildMI(MBB, MBBI, ARM::subri, 2, ARM::R13).addReg(ARM::R13).addImm(NumBytes);
143 }
144
145 void ARMRegisterInfo::emitEpilogue(MachineFunction &MF,
146                                    MachineBasicBlock &MBB) const {
147   MachineBasicBlock::iterator MBBI = prior(MBB.end());
148   assert(MBBI->getOpcode() == ARM::bx &&
149          "Can only insert epilog into returning blocks");
150
151   MachineFrameInfo *MFI = MF.getFrameInfo();
152   int          NumBytes = (int) MFI->getStackSize();
153
154   //add sp, sp, #NumBytes
155   BuildMI(MBB, MBBI, ARM::addri, 2, ARM::R13).addReg(ARM::R13).addImm(NumBytes);
156 }
157
158 unsigned ARMRegisterInfo::getRARegister() const {
159   return ARM::R14;
160 }
161
162 unsigned ARMRegisterInfo::getFrameRegister(MachineFunction &MF) const {
163   return ARM::R13;
164 }
165
166 #include "ARMGenRegisterInfo.inc"
167