03e2091ef69bac762986d4e8f93617113056ebe7
[oota-llvm.git] / lib / Target / ARM / ARMInstrThumb2.td
1 //===- ARMInstrThumb2.td - Thumb2 support for ARM -------------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the Thumb2 instruction set.
11 //
12 //===----------------------------------------------------------------------===//
13
14 // IT block predicate field
15 def it_pred_asmoperand : AsmOperandClass {
16   let Name = "ITCondCode";
17   let ParserMethod = "parseITCondCode";
18 }
19 def it_pred : Operand<i32> {
20   let PrintMethod = "printMandatoryPredicateOperand";
21   let ParserMatchClass = it_pred_asmoperand;
22 }
23
24 // IT block condition mask
25 def it_mask_asmoperand : AsmOperandClass { let Name = "ITMask"; }
26 def it_mask : Operand<i32> {
27   let PrintMethod = "printThumbITMask";
28   let ParserMatchClass = it_mask_asmoperand;
29 }
30
31 // Shifted operands. No register controlled shifts for Thumb2.
32 // Note: We do not support rrx shifted operands yet.
33 def t2_so_reg : Operand<i32>,    // reg imm
34                 ComplexPattern<i32, 2, "SelectT2ShifterOperandReg",
35                                [shl,srl,sra,rotr]> {
36   let EncoderMethod = "getT2SORegOpValue";
37   let PrintMethod = "printT2SOOperand";
38   let DecoderMethod = "DecodeSORegImmOperand";
39   let ParserMatchClass = ShiftedImmAsmOperand;
40   let MIOperandInfo = (ops rGPR, i32imm);
41 }
42
43 // t2_so_imm_not_XFORM - Return the complement of a t2_so_imm value
44 def t2_so_imm_not_XFORM : SDNodeXForm<imm, [{
45   return CurDAG->getTargetConstant(~((uint32_t)N->getZExtValue()), MVT::i32);
46 }]>;
47
48 // t2_so_imm_neg_XFORM - Return the negation of a t2_so_imm value
49 def t2_so_imm_neg_XFORM : SDNodeXForm<imm, [{
50   return CurDAG->getTargetConstant(-((int)N->getZExtValue()), MVT::i32);
51 }]>;
52
53 // t2_so_imm - Match a 32-bit immediate operand, which is an
54 // 8-bit immediate rotated by an arbitrary number of bits, or an 8-bit
55 // immediate splatted into multiple bytes of the word.
56 def t2_so_imm_asmoperand : AsmOperandClass { let Name = "T2SOImm"; }
57 def t2_so_imm : Operand<i32>, ImmLeaf<i32, [{
58     return ARM_AM::getT2SOImmVal(Imm) != -1;
59   }]> {
60   let ParserMatchClass = t2_so_imm_asmoperand;
61   let EncoderMethod = "getT2SOImmOpValue";
62   let DecoderMethod = "DecodeT2SOImm";
63 }
64
65 // t2_so_imm_not - Match an immediate that is a complement
66 // of a t2_so_imm.
67 def t2_so_imm_not : Operand<i32>,
68                     PatLeaf<(imm), [{
69   return ARM_AM::getT2SOImmVal(~((uint32_t)N->getZExtValue())) != -1;
70 }], t2_so_imm_not_XFORM>;
71
72 // t2_so_imm_neg - Match an immediate that is a negation of a t2_so_imm.
73 def t2_so_imm_neg : Operand<i32>,
74                     PatLeaf<(imm), [{
75   return ARM_AM::getT2SOImmVal(-((uint32_t)N->getZExtValue())) != -1;
76 }], t2_so_imm_neg_XFORM>;
77
78 /// imm0_4095 predicate - True if the 32-bit immediate is in the range [0.4095].
79 def imm0_4095 : Operand<i32>,
80                 ImmLeaf<i32, [{
81   return Imm >= 0 && Imm < 4096;
82 }]>;
83
84 def imm0_4095_neg : PatLeaf<(i32 imm), [{
85  return (uint32_t)(-N->getZExtValue()) < 4096;
86 }], imm_neg_XFORM>;
87
88 def imm0_255_neg : PatLeaf<(i32 imm), [{
89   return (uint32_t)(-N->getZExtValue()) < 255;
90 }], imm_neg_XFORM>;
91
92 def imm0_255_not : PatLeaf<(i32 imm), [{
93   return (uint32_t)(~N->getZExtValue()) < 255;
94 }], imm_comp_XFORM>;
95
96 def lo5AllOne : PatLeaf<(i32 imm), [{
97   // Returns true if all low 5-bits are 1.
98   return (((uint32_t)N->getZExtValue()) & 0x1FUL) == 0x1FUL;
99 }]>;
100
101 // Define Thumb2 specific addressing modes.
102
103 // t2addrmode_imm12  := reg + imm12
104 def t2addrmode_imm12_asmoperand : AsmOperandClass {let Name="MemUImm12Offset";}
105 def t2addrmode_imm12 : Operand<i32>,
106                        ComplexPattern<i32, 2, "SelectT2AddrModeImm12", []> {
107   let PrintMethod = "printAddrModeImm12Operand";
108   let EncoderMethod = "getAddrModeImm12OpValue";
109   let DecoderMethod = "DecodeT2AddrModeImm12";
110   let ParserMatchClass = t2addrmode_imm12_asmoperand;
111   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
112 }
113
114 // t2ldrlabel  := imm12
115 def t2ldrlabel : Operand<i32> {
116   let EncoderMethod = "getAddrModeImm12OpValue";
117 }
118
119
120 // ADR instruction labels.
121 def t2adrlabel : Operand<i32> {
122   let EncoderMethod = "getT2AdrLabelOpValue";
123 }
124
125
126 // t2addrmode_posimm8  := reg + imm8
127 def MemPosImm8OffsetAsmOperand : AsmOperandClass {let Name="MemPosImm8Offset";}
128 def t2addrmode_posimm8 : Operand<i32> {
129   let PrintMethod = "printT2AddrModeImm8Operand";
130   let EncoderMethod = "getT2AddrModeImm8OpValue";
131   let DecoderMethod = "DecodeT2AddrModeImm8";
132   let ParserMatchClass = MemPosImm8OffsetAsmOperand;
133   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
134 }
135
136 // t2addrmode_negimm8  := reg - imm8
137 def MemNegImm8OffsetAsmOperand : AsmOperandClass {let Name="MemNegImm8Offset";}
138 def t2addrmode_negimm8 : Operand<i32>,
139                       ComplexPattern<i32, 2, "SelectT2AddrModeImm8", []> {
140   let PrintMethod = "printT2AddrModeImm8Operand";
141   let EncoderMethod = "getT2AddrModeImm8OpValue";
142   let DecoderMethod = "DecodeT2AddrModeImm8";
143   let ParserMatchClass = MemNegImm8OffsetAsmOperand;
144   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
145 }
146
147 // t2addrmode_imm8  := reg +/- imm8
148 def MemImm8OffsetAsmOperand : AsmOperandClass { let Name = "MemImm8Offset"; }
149 def t2addrmode_imm8 : Operand<i32>,
150                       ComplexPattern<i32, 2, "SelectT2AddrModeImm8", []> {
151   let PrintMethod = "printT2AddrModeImm8Operand";
152   let EncoderMethod = "getT2AddrModeImm8OpValue";
153   let DecoderMethod = "DecodeT2AddrModeImm8";
154   let ParserMatchClass = MemImm8OffsetAsmOperand;
155   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
156 }
157
158 def t2am_imm8_offset : Operand<i32>,
159                        ComplexPattern<i32, 1, "SelectT2AddrModeImm8Offset",
160                                       [], [SDNPWantRoot]> {
161   let PrintMethod = "printT2AddrModeImm8OffsetOperand";
162   let EncoderMethod = "getT2AddrModeImm8OffsetOpValue";
163   let DecoderMethod = "DecodeT2Imm8";
164 }
165
166 // t2addrmode_imm8s4  := reg +/- (imm8 << 2)
167 def MemImm8s4OffsetAsmOperand : AsmOperandClass {let Name = "MemImm8s4Offset";}
168 def t2addrmode_imm8s4 : Operand<i32> {
169   let PrintMethod = "printT2AddrModeImm8s4Operand";
170   let EncoderMethod = "getT2AddrModeImm8s4OpValue";
171   let DecoderMethod = "DecodeT2AddrModeImm8s4";
172   let ParserMatchClass = MemImm8s4OffsetAsmOperand;
173   let MIOperandInfo = (ops GPR:$base, i32imm:$offsimm);
174 }
175
176 def t2am_imm8s4_offset_asmoperand : AsmOperandClass { let Name = "Imm8s4"; }
177 def t2am_imm8s4_offset : Operand<i32> {
178   let PrintMethod = "printT2AddrModeImm8s4OffsetOperand";
179   let EncoderMethod = "getT2Imm8s4OpValue";
180   let DecoderMethod = "DecodeT2Imm8S4";
181 }
182
183 // t2addrmode_imm0_1020s4  := reg + (imm8 << 2)
184 def MemImm0_1020s4OffsetAsmOperand : AsmOperandClass {
185   let Name = "MemImm0_1020s4Offset";
186 }
187 def t2addrmode_imm0_1020s4 : Operand<i32> {
188   let PrintMethod = "printT2AddrModeImm0_1020s4Operand";
189   let EncoderMethod = "getT2AddrModeImm0_1020s4OpValue";
190   let DecoderMethod = "DecodeT2AddrModeImm0_1020s4";
191   let ParserMatchClass = MemImm0_1020s4OffsetAsmOperand;
192   let MIOperandInfo = (ops GPRnopc:$base, i32imm:$offsimm);
193 }
194
195 // t2addrmode_so_reg  := reg + (reg << imm2)
196 def t2addrmode_so_reg_asmoperand : AsmOperandClass {let Name="T2MemRegOffset";}
197 def t2addrmode_so_reg : Operand<i32>,
198                         ComplexPattern<i32, 3, "SelectT2AddrModeSoReg", []> {
199   let PrintMethod = "printT2AddrModeSoRegOperand";
200   let EncoderMethod = "getT2AddrModeSORegOpValue";
201   let DecoderMethod = "DecodeT2AddrModeSOReg";
202   let ParserMatchClass = t2addrmode_so_reg_asmoperand;
203   let MIOperandInfo = (ops GPR:$base, rGPR:$offsreg, i32imm:$offsimm);
204 }
205
206 //===----------------------------------------------------------------------===//
207 // Multiclass helpers...
208 //
209
210
211 class T2OneRegImm<dag oops, dag iops, InstrItinClass itin,
212            string opc, string asm, list<dag> pattern>
213   : T2I<oops, iops, itin, opc, asm, pattern> {
214   bits<4> Rd;
215   bits<12> imm;
216
217   let Inst{11-8}  = Rd;
218   let Inst{26}    = imm{11};
219   let Inst{14-12} = imm{10-8};
220   let Inst{7-0}   = imm{7-0};
221 }
222
223
224 class T2sOneRegImm<dag oops, dag iops, InstrItinClass itin,
225            string opc, string asm, list<dag> pattern>
226   : T2sI<oops, iops, itin, opc, asm, pattern> {
227   bits<4> Rd;
228   bits<4> Rn;
229   bits<12> imm;
230
231   let Inst{11-8}  = Rd;
232   let Inst{26}    = imm{11};
233   let Inst{14-12} = imm{10-8};
234   let Inst{7-0}   = imm{7-0};
235 }
236
237 class T2OneRegCmpImm<dag oops, dag iops, InstrItinClass itin,
238            string opc, string asm, list<dag> pattern>
239   : T2I<oops, iops, itin, opc, asm, pattern> {
240   bits<4> Rn;
241   bits<12> imm;
242
243   let Inst{19-16}  = Rn;
244   let Inst{26}    = imm{11};
245   let Inst{14-12} = imm{10-8};
246   let Inst{7-0}   = imm{7-0};
247 }
248
249
250 class T2OneRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
251            string opc, string asm, list<dag> pattern>
252   : T2I<oops, iops, itin, opc, asm, pattern> {
253   bits<4> Rd;
254   bits<12> ShiftedRm;
255
256   let Inst{11-8}  = Rd;
257   let Inst{3-0}   = ShiftedRm{3-0};
258   let Inst{5-4}   = ShiftedRm{6-5};
259   let Inst{14-12} = ShiftedRm{11-9};
260   let Inst{7-6}   = ShiftedRm{8-7};
261 }
262
263 class T2sOneRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
264            string opc, string asm, list<dag> pattern>
265   : T2sI<oops, iops, itin, opc, asm, pattern> {
266   bits<4> Rd;
267   bits<12> ShiftedRm;
268
269   let Inst{11-8}  = Rd;
270   let Inst{3-0}   = ShiftedRm{3-0};
271   let Inst{5-4}   = ShiftedRm{6-5};
272   let Inst{14-12} = ShiftedRm{11-9};
273   let Inst{7-6}   = ShiftedRm{8-7};
274 }
275
276 class T2OneRegCmpShiftedReg<dag oops, dag iops, InstrItinClass itin,
277            string opc, string asm, list<dag> pattern>
278   : T2I<oops, iops, itin, opc, asm, pattern> {
279   bits<4> Rn;
280   bits<12> ShiftedRm;
281
282   let Inst{19-16} = Rn;
283   let Inst{3-0}   = ShiftedRm{3-0};
284   let Inst{5-4}   = ShiftedRm{6-5};
285   let Inst{14-12} = ShiftedRm{11-9};
286   let Inst{7-6}   = ShiftedRm{8-7};
287 }
288
289 class T2TwoReg<dag oops, dag iops, InstrItinClass itin,
290            string opc, string asm, list<dag> pattern>
291   : T2I<oops, iops, itin, opc, asm, pattern> {
292   bits<4> Rd;
293   bits<4> Rm;
294
295   let Inst{11-8}  = Rd;
296   let Inst{3-0}   = Rm;
297 }
298
299 class T2sTwoReg<dag oops, dag iops, InstrItinClass itin,
300            string opc, string asm, list<dag> pattern>
301   : T2sI<oops, iops, itin, opc, asm, pattern> {
302   bits<4> Rd;
303   bits<4> Rm;
304
305   let Inst{11-8}  = Rd;
306   let Inst{3-0}   = Rm;
307 }
308
309 class T2TwoRegCmp<dag oops, dag iops, InstrItinClass itin,
310            string opc, string asm, list<dag> pattern>
311   : T2I<oops, iops, itin, opc, asm, pattern> {
312   bits<4> Rn;
313   bits<4> Rm;
314
315   let Inst{19-16} = Rn;
316   let Inst{3-0}   = Rm;
317 }
318
319
320 class T2TwoRegImm<dag oops, dag iops, InstrItinClass itin,
321            string opc, string asm, list<dag> pattern>
322   : T2I<oops, iops, itin, opc, asm, pattern> {
323   bits<4> Rd;
324   bits<4> Rn;
325   bits<12> imm;
326
327   let Inst{11-8}  = Rd;
328   let Inst{19-16} = Rn;
329   let Inst{26}    = imm{11};
330   let Inst{14-12} = imm{10-8};
331   let Inst{7-0}   = imm{7-0};
332 }
333
334 class T2sTwoRegImm<dag oops, dag iops, InstrItinClass itin,
335            string opc, string asm, list<dag> pattern>
336   : T2sI<oops, iops, itin, opc, asm, pattern> {
337   bits<4> Rd;
338   bits<4> Rn;
339   bits<12> imm;
340
341   let Inst{11-8}  = Rd;
342   let Inst{19-16} = Rn;
343   let Inst{26}    = imm{11};
344   let Inst{14-12} = imm{10-8};
345   let Inst{7-0}   = imm{7-0};
346 }
347
348 class T2TwoRegShiftImm<dag oops, dag iops, InstrItinClass itin,
349            string opc, string asm, list<dag> pattern>
350   : T2I<oops, iops, itin, opc, asm, pattern> {
351   bits<4> Rd;
352   bits<4> Rm;
353   bits<5> imm;
354
355   let Inst{11-8}  = Rd;
356   let Inst{3-0}   = Rm;
357   let Inst{14-12} = imm{4-2};
358   let Inst{7-6}   = imm{1-0};
359 }
360
361 class T2sTwoRegShiftImm<dag oops, dag iops, InstrItinClass itin,
362            string opc, string asm, list<dag> pattern>
363   : T2sI<oops, iops, itin, opc, asm, pattern> {
364   bits<4> Rd;
365   bits<4> Rm;
366   bits<5> imm;
367
368   let Inst{11-8}  = Rd;
369   let Inst{3-0}   = Rm;
370   let Inst{14-12} = imm{4-2};
371   let Inst{7-6}   = imm{1-0};
372 }
373
374 class T2ThreeReg<dag oops, dag iops, InstrItinClass itin,
375            string opc, string asm, list<dag> pattern>
376   : T2I<oops, iops, itin, opc, asm, pattern> {
377   bits<4> Rd;
378   bits<4> Rn;
379   bits<4> Rm;
380
381   let Inst{11-8}  = Rd;
382   let Inst{19-16} = Rn;
383   let Inst{3-0}   = Rm;
384 }
385
386 class T2sThreeReg<dag oops, dag iops, InstrItinClass itin,
387            string opc, string asm, list<dag> pattern>
388   : T2sI<oops, iops, itin, opc, asm, pattern> {
389   bits<4> Rd;
390   bits<4> Rn;
391   bits<4> Rm;
392
393   let Inst{11-8}  = Rd;
394   let Inst{19-16} = Rn;
395   let Inst{3-0}   = Rm;
396 }
397
398 class T2TwoRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
399            string opc, string asm, list<dag> pattern>
400   : T2I<oops, iops, itin, opc, asm, pattern> {
401   bits<4> Rd;
402   bits<4> Rn;
403   bits<12> ShiftedRm;
404
405   let Inst{11-8}  = Rd;
406   let Inst{19-16} = Rn;
407   let Inst{3-0}   = ShiftedRm{3-0};
408   let Inst{5-4}   = ShiftedRm{6-5};
409   let Inst{14-12} = ShiftedRm{11-9};
410   let Inst{7-6}   = ShiftedRm{8-7};
411 }
412
413 class T2sTwoRegShiftedReg<dag oops, dag iops, InstrItinClass itin,
414            string opc, string asm, list<dag> pattern>
415   : T2sI<oops, iops, itin, opc, asm, pattern> {
416   bits<4> Rd;
417   bits<4> Rn;
418   bits<12> ShiftedRm;
419
420   let Inst{11-8}  = Rd;
421   let Inst{19-16} = Rn;
422   let Inst{3-0}   = ShiftedRm{3-0};
423   let Inst{5-4}   = ShiftedRm{6-5};
424   let Inst{14-12} = ShiftedRm{11-9};
425   let Inst{7-6}   = ShiftedRm{8-7};
426 }
427
428 class T2FourReg<dag oops, dag iops, InstrItinClass itin,
429            string opc, string asm, list<dag> pattern>
430   : T2I<oops, iops, itin, opc, asm, pattern> {
431   bits<4> Rd;
432   bits<4> Rn;
433   bits<4> Rm;
434   bits<4> Ra;
435
436   let Inst{19-16} = Rn;
437   let Inst{15-12} = Ra;
438   let Inst{11-8}  = Rd;
439   let Inst{3-0}   = Rm;
440 }
441
442 class T2MulLong<bits<3> opc22_20, bits<4> opc7_4,
443                 dag oops, dag iops, InstrItinClass itin,
444                 string opc, string asm, list<dag> pattern>
445   : T2I<oops, iops, itin, opc, asm, pattern> {
446   bits<4> RdLo;
447   bits<4> RdHi;
448   bits<4> Rn;
449   bits<4> Rm;
450
451   let Inst{31-23} = 0b111110111;
452   let Inst{22-20} = opc22_20;
453   let Inst{19-16} = Rn;
454   let Inst{15-12} = RdLo;
455   let Inst{11-8}  = RdHi;
456   let Inst{7-4}   = opc7_4;
457   let Inst{3-0}   = Rm;
458 }
459
460
461 /// T2I_bin_irs - Defines a set of (op reg, {so_imm|r|so_reg}) patterns for a
462 /// binary operation that produces a value. These are predicable and can be
463 /// changed to modify CPSR.
464 multiclass T2I_bin_irs<bits<4> opcod, string opc,
465                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
466                        PatFrag opnode, string baseOpc, bit Commutable = 0,
467                        string wide = ""> {
468    // shifted imm
469    def ri : T2sTwoRegImm<
470                 (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm), iii,
471                  opc, "\t$Rd, $Rn, $imm",
472                  [(set rGPR:$Rd, (opnode rGPR:$Rn, t2_so_imm:$imm))]> {
473      let Inst{31-27} = 0b11110;
474      let Inst{25} = 0;
475      let Inst{24-21} = opcod;
476      let Inst{15} = 0;
477    }
478    // register
479    def rr : T2sThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), iir,
480                  opc, !strconcat(wide, "\t$Rd, $Rn, $Rm"),
481                  [(set rGPR:$Rd, (opnode rGPR:$Rn, rGPR:$Rm))]> {
482      let isCommutable = Commutable;
483      let Inst{31-27} = 0b11101;
484      let Inst{26-25} = 0b01;
485      let Inst{24-21} = opcod;
486      let Inst{14-12} = 0b000; // imm3
487      let Inst{7-6} = 0b00; // imm2
488      let Inst{5-4} = 0b00; // type
489    }
490    // shifted register
491    def rs : T2sTwoRegShiftedReg<
492                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm), iis,
493                  opc, !strconcat(wide, "\t$Rd, $Rn, $ShiftedRm"),
494                  [(set rGPR:$Rd, (opnode rGPR:$Rn, t2_so_reg:$ShiftedRm))]> {
495      let Inst{31-27} = 0b11101;
496      let Inst{26-25} = 0b01;
497      let Inst{24-21} = opcod;
498    }
499   // Assembly aliases for optional destination operand when it's the same
500   // as the source operand.
501   def : t2InstAlias<!strconcat(opc, "${s}${p} $Rdn, $imm"),
502      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rdn, rGPR:$Rdn,
503                                                     t2_so_imm:$imm, pred:$p,
504                                                     cc_out:$s)>;
505   def : t2InstAlias<!strconcat(opc, "${s}${p}", wide, " $Rdn, $Rm"),
506      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
507                                                     rGPR:$Rm, pred:$p,
508                                                     cc_out:$s)>;
509   def : t2InstAlias<!strconcat(opc, "${s}${p}", wide, " $Rdn, $shift"),
510      (!cast<Instruction>(!strconcat(baseOpc, "rs")) rGPR:$Rdn, rGPR:$Rdn,
511                                                     t2_so_reg:$shift, pred:$p,
512                                                     cc_out:$s)>;
513 }
514
515 /// T2I_bin_w_irs - Same as T2I_bin_irs except these operations need
516 //  the ".w" suffix to indicate that they are wide.
517 multiclass T2I_bin_w_irs<bits<4> opcod, string opc,
518                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
519                          PatFrag opnode, string baseOpc, bit Commutable = 0> :
520     T2I_bin_irs<opcod, opc, iii, iir, iis, opnode, baseOpc, Commutable, ".w"> {
521   // Assembler aliases w/o the ".w" suffix.
522   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $Rm"),
523      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rd, rGPR:$Rn,
524                                                     rGPR:$Rm, pred:$p,
525                                                     cc_out:$s)>;
526   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $shift"),
527      (!cast<Instruction>(!strconcat(baseOpc, "rs")) rGPR:$Rd, rGPR:$Rn,
528                                                     t2_so_reg:$shift, pred:$p,
529                                                     cc_out:$s)>;
530
531   // and with the optional destination operand, too.
532   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $Rm"),
533      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
534                                                     rGPR:$Rm, pred:$p,
535                                                     cc_out:$s)>;
536   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $shift"),
537      (!cast<Instruction>(!strconcat(baseOpc, "rs")) rGPR:$Rdn, rGPR:$Rdn,
538                                                     t2_so_reg:$shift, pred:$p,
539                                                     cc_out:$s)>;
540 }
541
542 /// T2I_rbin_is - Same as T2I_bin_irs except the order of operands are
543 /// reversed.  The 'rr' form is only defined for the disassembler; for codegen
544 /// it is equivalent to the T2I_bin_irs counterpart.
545 multiclass T2I_rbin_irs<bits<4> opcod, string opc, PatFrag opnode> {
546    // shifted imm
547    def ri : T2sTwoRegImm<
548                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm), IIC_iALUi,
549                  opc, ".w\t$Rd, $Rn, $imm",
550                  [(set rGPR:$Rd, (opnode t2_so_imm:$imm, rGPR:$Rn))]> {
551      let Inst{31-27} = 0b11110;
552      let Inst{25} = 0;
553      let Inst{24-21} = opcod;
554      let Inst{15} = 0;
555    }
556    // register
557    def rr : T2sThreeReg<
558                  (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUr,
559                  opc, "\t$Rd, $Rn, $Rm",
560                  [/* For disassembly only; pattern left blank */]> {
561      let Inst{31-27} = 0b11101;
562      let Inst{26-25} = 0b01;
563      let Inst{24-21} = opcod;
564      let Inst{14-12} = 0b000; // imm3
565      let Inst{7-6} = 0b00; // imm2
566      let Inst{5-4} = 0b00; // type
567    }
568    // shifted register
569    def rs : T2sTwoRegShiftedReg<
570                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm),
571                  IIC_iALUsir, opc, "\t$Rd, $Rn, $ShiftedRm",
572                  [(set rGPR:$Rd, (opnode t2_so_reg:$ShiftedRm, rGPR:$Rn))]> {
573      let Inst{31-27} = 0b11101;
574      let Inst{26-25} = 0b01;
575      let Inst{24-21} = opcod;
576    }
577 }
578
579 /// T2I_bin_s_irs - Similar to T2I_bin_irs except it sets the 's' bit so the
580 /// instruction modifies the CPSR register.
581 let hasPostISelHook = 1, isCodeGenOnly = 1, Defs = [CPSR] in {
582 multiclass T2I_bin_s_irs<bits<4> opcod, string opc,
583                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
584                          PatFrag opnode, bit Commutable = 0> {
585    // shifted imm
586    def ri : T2sTwoRegImm<
587                 (outs rGPR:$Rd), (ins GPR:$Rn, t2_so_imm:$imm), iii,
588                 opc, ".w\t$Rd, $Rn, $imm",
589                 [(set rGPR:$Rd, CPSR, (opnode GPR:$Rn, t2_so_imm:$imm))]> {
590      let Inst{31-27} = 0b11110;
591      let Inst{25} = 0;
592      let Inst{24-21} = opcod;
593      let Inst{15} = 0;
594    }
595    // register
596    def rr : T2sThreeReg<
597                 (outs rGPR:$Rd), (ins GPR:$Rn, rGPR:$Rm), iir,
598                 opc, ".w\t$Rd, $Rn, $Rm",
599                 [(set rGPR:$Rd, CPSR, (opnode GPR:$Rn, rGPR:$Rm))]> {
600      let isCommutable = Commutable;
601      let Inst{31-27} = 0b11101;
602      let Inst{26-25} = 0b01;
603      let Inst{24-21} = opcod;
604      let Inst{14-12} = 0b000; // imm3
605      let Inst{7-6} = 0b00; // imm2
606      let Inst{5-4} = 0b00; // type
607    }
608    // shifted register
609    def rs : T2sTwoRegShiftedReg<
610                 (outs rGPR:$Rd), (ins GPR:$Rn, t2_so_reg:$ShiftedRm), iis,
611                 opc, ".w\t$Rd, $Rn, $ShiftedRm",
612                [(set rGPR:$Rd, CPSR, (opnode GPR:$Rn, t2_so_reg:$ShiftedRm))]> {
613      let Inst{31-27} = 0b11101;
614      let Inst{26-25} = 0b01;
615      let Inst{24-21} = opcod;
616    }
617 }
618 }
619
620 /// T2I_bin_ii12rs - Defines a set of (op reg, {so_imm|imm0_4095|r|so_reg})
621 /// patterns for a binary operation that produces a value.
622 multiclass T2I_bin_ii12rs<bits<3> op23_21, string opc, PatFrag opnode,
623                           bit Commutable = 0> {
624    // shifted imm
625    // The register-immediate version is re-materializable. This is useful
626    // in particular for taking the address of a local.
627    let isReMaterializable = 1 in {
628    def ri : T2sTwoRegImm<
629                  (outs rGPR:$Rd), (ins GPRnopc:$Rn, t2_so_imm:$imm), IIC_iALUi,
630                  opc, ".w\t$Rd, $Rn, $imm",
631                  [(set rGPR:$Rd, (opnode GPRnopc:$Rn, t2_so_imm:$imm))]> {
632      let Inst{31-27} = 0b11110;
633      let Inst{25} = 0;
634      let Inst{24} = 1;
635      let Inst{23-21} = op23_21;
636      let Inst{15} = 0;
637    }
638    }
639    // 12-bit imm
640    def ri12 : T2I<
641                   (outs rGPR:$Rd), (ins GPR:$Rn, imm0_4095:$imm), IIC_iALUi,
642                   !strconcat(opc, "w"), "\t$Rd, $Rn, $imm",
643                   [(set rGPR:$Rd, (opnode GPR:$Rn, imm0_4095:$imm))]> {
644      bits<4> Rd;
645      bits<4> Rn;
646      bits<12> imm;
647      let Inst{31-27} = 0b11110;
648      let Inst{26} = imm{11};
649      let Inst{25-24} = 0b10;
650      let Inst{23-21} = op23_21;
651      let Inst{20} = 0; // The S bit.
652      let Inst{19-16} = Rn;
653      let Inst{15} = 0;
654      let Inst{14-12} = imm{10-8};
655      let Inst{11-8} = Rd;
656      let Inst{7-0} = imm{7-0};
657    }
658    // register
659    def rr : T2sThreeReg<(outs rGPR:$Rd), (ins GPRnopc:$Rn, rGPR:$Rm), IIC_iALUr,
660                  opc, ".w\t$Rd, $Rn, $Rm",
661                  [(set rGPR:$Rd, (opnode GPRnopc:$Rn, rGPR:$Rm))]> {
662      let isCommutable = Commutable;
663      let Inst{31-27} = 0b11101;
664      let Inst{26-25} = 0b01;
665      let Inst{24} = 1;
666      let Inst{23-21} = op23_21;
667      let Inst{14-12} = 0b000; // imm3
668      let Inst{7-6} = 0b00; // imm2
669      let Inst{5-4} = 0b00; // type
670    }
671    // shifted register
672    def rs : T2sTwoRegShiftedReg<
673                  (outs rGPR:$Rd), (ins GPRnopc:$Rn, t2_so_reg:$ShiftedRm),
674                  IIC_iALUsi, opc, ".w\t$Rd, $Rn, $ShiftedRm",
675                  [(set rGPR:$Rd, (opnode GPRnopc:$Rn, t2_so_reg:$ShiftedRm))]> {
676      let Inst{31-27} = 0b11101;
677      let Inst{26-25} = 0b01;
678      let Inst{24} = 1;
679      let Inst{23-21} = op23_21;
680    }
681 }
682
683 /// T2I_adde_sube_irs - Defines a set of (op reg, {so_imm|r|so_reg}) patterns
684 /// for a binary operation that produces a value and use the carry
685 /// bit. It's not predicable.
686 let Defs = [CPSR], Uses = [CPSR] in {
687 multiclass T2I_adde_sube_irs<bits<4> opcod, string opc, PatFrag opnode,
688                              bit Commutable = 0> {
689    // shifted imm
690    def ri : T2sTwoRegImm<(outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm),
691                  IIC_iALUi, opc, "\t$Rd, $Rn, $imm",
692                [(set rGPR:$Rd, CPSR, (opnode rGPR:$Rn, t2_so_imm:$imm, CPSR))]>,
693                  Requires<[IsThumb2]> {
694      let Inst{31-27} = 0b11110;
695      let Inst{25} = 0;
696      let Inst{24-21} = opcod;
697      let Inst{15} = 0;
698    }
699    // register
700    def rr : T2sThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUr,
701                  opc, ".w\t$Rd, $Rn, $Rm",
702                  [(set rGPR:$Rd, CPSR, (opnode rGPR:$Rn, rGPR:$Rm, CPSR))]>,
703                  Requires<[IsThumb2]> {
704      let isCommutable = Commutable;
705      let Inst{31-27} = 0b11101;
706      let Inst{26-25} = 0b01;
707      let Inst{24-21} = opcod;
708      let Inst{14-12} = 0b000; // imm3
709      let Inst{7-6} = 0b00; // imm2
710      let Inst{5-4} = 0b00; // type
711    }
712    // shifted register
713    def rs : T2sTwoRegShiftedReg<
714                  (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm),
715                  IIC_iALUsi, opc, ".w\t$Rd, $Rn, $ShiftedRm",
716          [(set rGPR:$Rd, CPSR, (opnode rGPR:$Rn, t2_so_reg:$ShiftedRm, CPSR))]>,
717                  Requires<[IsThumb2]> {
718      let Inst{31-27} = 0b11101;
719      let Inst{26-25} = 0b01;
720      let Inst{24-21} = opcod;
721    }
722 }
723 }
724
725 /// T2I_rbin_s_is - Same as T2I_rbin_irs except sets 's' bit and the register
726 /// version is not needed since this is only for codegen.
727 let hasPostISelHook = 1, isCodeGenOnly = 1, Defs = [CPSR] in {
728 multiclass T2I_rbin_s_is<bits<4> opcod, string opc, PatFrag opnode> {
729    // shifted imm
730    def ri : T2sTwoRegImm<
731                 (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_imm:$imm), IIC_iALUi,
732                 opc, ".w\t$Rd, $Rn, $imm",
733                 [(set rGPR:$Rd, CPSR, (opnode t2_so_imm:$imm, rGPR:$Rn))]> {
734      let Inst{31-27} = 0b11110;
735      let Inst{25} = 0;
736      let Inst{24-21} = opcod;
737      let Inst{15} = 0;
738    }
739    // shifted register
740    def rs : T2sTwoRegShiftedReg<
741                 (outs rGPR:$Rd), (ins rGPR:$Rn, t2_so_reg:$ShiftedRm),
742                 IIC_iALUsi, opc, "\t$Rd, $Rn, $ShiftedRm",
743               [(set rGPR:$Rd, CPSR, (opnode t2_so_reg:$ShiftedRm, rGPR:$Rn))]> {
744      let Inst{31-27} = 0b11101;
745      let Inst{26-25} = 0b01;
746      let Inst{24-21} = opcod;
747    }
748 }
749 }
750
751 /// T2I_sh_ir - Defines a set of (op reg, {so_imm|r}) patterns for a shift /
752 //  rotate operation that produces a value.
753 multiclass T2I_sh_ir<bits<2> opcod, string opc, Operand ty, PatFrag opnode,
754                      string baseOpc> {
755    // 5-bit imm
756    def ri : T2sTwoRegShiftImm<
757                  (outs rGPR:$Rd), (ins rGPR:$Rm, ty:$imm), IIC_iMOVsi,
758                  opc, ".w\t$Rd, $Rm, $imm",
759                  [(set rGPR:$Rd, (opnode rGPR:$Rm, (i32 ty:$imm)))]> {
760      let Inst{31-27} = 0b11101;
761      let Inst{26-21} = 0b010010;
762      let Inst{19-16} = 0b1111; // Rn
763      let Inst{5-4} = opcod;
764    }
765    // register
766    def rr : T2sThreeReg<
767                  (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMOVsr,
768                  opc, ".w\t$Rd, $Rn, $Rm",
769                  [(set rGPR:$Rd, (opnode rGPR:$Rn, rGPR:$Rm))]> {
770      let Inst{31-27} = 0b11111;
771      let Inst{26-23} = 0b0100;
772      let Inst{22-21} = opcod;
773      let Inst{15-12} = 0b1111;
774      let Inst{7-4} = 0b0000;
775    }
776
777   // Optional destination register
778   def : t2InstAlias<!strconcat(opc, "${s}${p}", ".w $Rdn, $imm"),
779      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rdn, rGPR:$Rdn,
780                                                     ty:$imm, pred:$p,
781                                                     cc_out:$s)>;
782   def : t2InstAlias<!strconcat(opc, "${s}${p}", ".w $Rdn, $Rm"),
783      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
784                                                     rGPR:$Rm, pred:$p,
785                                                     cc_out:$s)>;
786
787   // Assembler aliases w/o the ".w" suffix.
788   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $imm"),
789      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rd, rGPR:$Rn,
790                                                     ty:$imm, pred:$p,
791                                                    cc_out:$s)>;
792   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rd, $Rn, $Rm"),
793      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rd, rGPR:$Rn,
794                                                     rGPR:$Rm, pred:$p,
795                                                     cc_out:$s)>;
796
797   // and with the optional destination operand, too.
798   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $imm"),
799      (!cast<Instruction>(!strconcat(baseOpc, "ri")) rGPR:$Rdn, rGPR:$Rdn,
800                                                     ty:$imm, pred:$p,
801                                                     cc_out:$s)>;
802   def : t2InstAlias<!strconcat(opc, "${s}${p}", " $Rdn, $Rm"),
803      (!cast<Instruction>(!strconcat(baseOpc, "rr")) rGPR:$Rdn, rGPR:$Rdn,
804                                                     rGPR:$Rm, pred:$p,
805                                                     cc_out:$s)>;
806 }
807
808 /// T2I_cmp_irs - Defines a set of (op r, {so_imm|r|so_reg}) cmp / test
809 /// patterns. Similar to T2I_bin_irs except the instruction does not produce
810 /// a explicit result, only implicitly set CPSR.
811 multiclass T2I_cmp_irs<bits<4> opcod, string opc,
812                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
813                        PatFrag opnode, string baseOpc> {
814 let isCompare = 1, Defs = [CPSR] in {
815    // shifted imm
816    def ri : T2OneRegCmpImm<
817                 (outs), (ins GPRnopc:$Rn, t2_so_imm:$imm), iii,
818                 opc, ".w\t$Rn, $imm",
819                 [(opnode GPRnopc:$Rn, t2_so_imm:$imm)]> {
820      let Inst{31-27} = 0b11110;
821      let Inst{25} = 0;
822      let Inst{24-21} = opcod;
823      let Inst{20} = 1; // The S bit.
824      let Inst{15} = 0;
825      let Inst{11-8} = 0b1111; // Rd
826    }
827    // register
828    def rr : T2TwoRegCmp<
829                 (outs), (ins GPRnopc:$Rn, rGPR:$Rm), iir,
830                 opc, ".w\t$Rn, $Rm",
831                 [(opnode GPRnopc:$Rn, rGPR:$Rm)]> {
832      let Inst{31-27} = 0b11101;
833      let Inst{26-25} = 0b01;
834      let Inst{24-21} = opcod;
835      let Inst{20} = 1; // The S bit.
836      let Inst{14-12} = 0b000; // imm3
837      let Inst{11-8} = 0b1111; // Rd
838      let Inst{7-6} = 0b00; // imm2
839      let Inst{5-4} = 0b00; // type
840    }
841    // shifted register
842    def rs : T2OneRegCmpShiftedReg<
843                 (outs), (ins GPRnopc:$Rn, t2_so_reg:$ShiftedRm), iis,
844                 opc, ".w\t$Rn, $ShiftedRm",
845                 [(opnode GPRnopc:$Rn, t2_so_reg:$ShiftedRm)]> {
846      let Inst{31-27} = 0b11101;
847      let Inst{26-25} = 0b01;
848      let Inst{24-21} = opcod;
849      let Inst{20} = 1; // The S bit.
850      let Inst{11-8} = 0b1111; // Rd
851    }
852 }
853
854   // Assembler aliases w/o the ".w" suffix.
855   // No alias here for 'rr' version as not all instantiations of this
856   // multiclass want one (CMP in particular, does not).
857   def : t2InstAlias<!strconcat(opc, "${p}", " $Rn, $imm"),
858      (!cast<Instruction>(!strconcat(baseOpc, "ri")) GPRnopc:$Rn,
859                                                     t2_so_imm:$imm, pred:$p)>;
860   def : t2InstAlias<!strconcat(opc, "${p}", " $Rn, $shift"),
861      (!cast<Instruction>(!strconcat(baseOpc, "rs")) GPRnopc:$Rn,
862                                                     t2_so_reg:$shift,
863                                                     pred:$p)>;
864 }
865
866 /// T2I_ld - Defines a set of (op r, {imm12|imm8|so_reg}) load patterns.
867 multiclass T2I_ld<bit signed, bits<2> opcod, string opc,
868                   InstrItinClass iii, InstrItinClass iis, RegisterClass target,
869                   PatFrag opnode> {
870   def i12 : T2Ii12<(outs target:$Rt), (ins t2addrmode_imm12:$addr), iii,
871                    opc, ".w\t$Rt, $addr",
872                    [(set target:$Rt, (opnode t2addrmode_imm12:$addr))]> {
873     bits<4> Rt;
874     bits<17> addr;
875     let Inst{31-25} = 0b1111100;
876     let Inst{24} = signed;
877     let Inst{23} = 1;
878     let Inst{22-21} = opcod;
879     let Inst{20} = 1; // load
880     let Inst{19-16} = addr{16-13}; // Rn
881     let Inst{15-12} = Rt;
882     let Inst{11-0}  = addr{11-0};  // imm
883   }
884   def i8  : T2Ii8 <(outs target:$Rt), (ins t2addrmode_negimm8:$addr), iii,
885                    opc, "\t$Rt, $addr",
886                    [(set target:$Rt, (opnode t2addrmode_negimm8:$addr))]> {
887     bits<4> Rt;
888     bits<13> addr;
889     let Inst{31-27} = 0b11111;
890     let Inst{26-25} = 0b00;
891     let Inst{24} = signed;
892     let Inst{23} = 0;
893     let Inst{22-21} = opcod;
894     let Inst{20} = 1; // load
895     let Inst{19-16} = addr{12-9}; // Rn
896     let Inst{15-12} = Rt;
897     let Inst{11} = 1;
898     // Offset: index==TRUE, wback==FALSE
899     let Inst{10} = 1; // The P bit.
900     let Inst{9}     = addr{8};    // U
901     let Inst{8} = 0; // The W bit.
902     let Inst{7-0}   = addr{7-0};  // imm
903   }
904   def s   : T2Iso <(outs target:$Rt), (ins t2addrmode_so_reg:$addr), iis,
905                    opc, ".w\t$Rt, $addr",
906                    [(set target:$Rt, (opnode t2addrmode_so_reg:$addr))]> {
907     let Inst{31-27} = 0b11111;
908     let Inst{26-25} = 0b00;
909     let Inst{24} = signed;
910     let Inst{23} = 0;
911     let Inst{22-21} = opcod;
912     let Inst{20} = 1; // load
913     let Inst{11-6} = 0b000000;
914
915     bits<4> Rt;
916     let Inst{15-12} = Rt;
917
918     bits<10> addr;
919     let Inst{19-16} = addr{9-6}; // Rn
920     let Inst{3-0}   = addr{5-2}; // Rm
921     let Inst{5-4}   = addr{1-0}; // imm
922
923     let DecoderMethod = "DecodeT2LoadShift";
924   }
925
926   // FIXME: Is the pci variant actually needed?
927   def pci : T2Ipc <(outs target:$Rt), (ins t2ldrlabel:$addr), iii,
928                    opc, ".w\t$Rt, $addr",
929                    [(set target:$Rt, (opnode (ARMWrapper tconstpool:$addr)))]> {
930     let isReMaterializable = 1;
931     let Inst{31-27} = 0b11111;
932     let Inst{26-25} = 0b00;
933     let Inst{24} = signed;
934     let Inst{23} = ?; // add = (U == '1')
935     let Inst{22-21} = opcod;
936     let Inst{20} = 1; // load
937     let Inst{19-16} = 0b1111; // Rn
938     bits<4> Rt;
939     bits<12> addr;
940     let Inst{15-12} = Rt{3-0};
941     let Inst{11-0}  = addr{11-0};
942   }
943 }
944
945 /// T2I_st - Defines a set of (op r, {imm12|imm8|so_reg}) store patterns.
946 multiclass T2I_st<bits<2> opcod, string opc,
947                   InstrItinClass iii, InstrItinClass iis, RegisterClass target,
948                   PatFrag opnode> {
949   def i12 : T2Ii12<(outs), (ins target:$Rt, t2addrmode_imm12:$addr), iii,
950                    opc, ".w\t$Rt, $addr",
951                    [(opnode target:$Rt, t2addrmode_imm12:$addr)]> {
952     let Inst{31-27} = 0b11111;
953     let Inst{26-23} = 0b0001;
954     let Inst{22-21} = opcod;
955     let Inst{20} = 0; // !load
956
957     bits<4> Rt;
958     let Inst{15-12} = Rt;
959
960     bits<17> addr;
961     let addr{12}    = 1;           // add = TRUE
962     let Inst{19-16} = addr{16-13}; // Rn
963     let Inst{23}    = addr{12};    // U
964     let Inst{11-0}  = addr{11-0};  // imm
965   }
966   def i8  : T2Ii8 <(outs), (ins target:$Rt, t2addrmode_negimm8:$addr), iii,
967                    opc, "\t$Rt, $addr",
968                    [(opnode target:$Rt, t2addrmode_negimm8:$addr)]> {
969     let Inst{31-27} = 0b11111;
970     let Inst{26-23} = 0b0000;
971     let Inst{22-21} = opcod;
972     let Inst{20} = 0; // !load
973     let Inst{11} = 1;
974     // Offset: index==TRUE, wback==FALSE
975     let Inst{10} = 1; // The P bit.
976     let Inst{8} = 0; // The W bit.
977
978     bits<4> Rt;
979     let Inst{15-12} = Rt;
980
981     bits<13> addr;
982     let Inst{19-16} = addr{12-9}; // Rn
983     let Inst{9}     = addr{8};    // U
984     let Inst{7-0}   = addr{7-0};  // imm
985   }
986   def s   : T2Iso <(outs), (ins target:$Rt, t2addrmode_so_reg:$addr), iis,
987                    opc, ".w\t$Rt, $addr",
988                    [(opnode target:$Rt, t2addrmode_so_reg:$addr)]> {
989     let Inst{31-27} = 0b11111;
990     let Inst{26-23} = 0b0000;
991     let Inst{22-21} = opcod;
992     let Inst{20} = 0; // !load
993     let Inst{11-6} = 0b000000;
994
995     bits<4> Rt;
996     let Inst{15-12} = Rt;
997
998     bits<10> addr;
999     let Inst{19-16}   = addr{9-6}; // Rn
1000     let Inst{3-0} = addr{5-2}; // Rm
1001     let Inst{5-4}   = addr{1-0}; // imm
1002   }
1003 }
1004
1005 /// T2I_ext_rrot - A unary operation with two forms: one whose operand is a
1006 /// register and one whose operand is a register rotated by 8/16/24.
1007 class T2I_ext_rrot<bits<3> opcod, string opc, PatFrag opnode>
1008   : T2TwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm, rot_imm:$rot), IIC_iEXTr,
1009              opc, ".w\t$Rd, $Rm$rot",
1010              [(set rGPR:$Rd, (opnode (rotr rGPR:$Rm, rot_imm:$rot)))]>,
1011              Requires<[IsThumb2]> {
1012    let Inst{31-27} = 0b11111;
1013    let Inst{26-23} = 0b0100;
1014    let Inst{22-20} = opcod;
1015    let Inst{19-16} = 0b1111; // Rn
1016    let Inst{15-12} = 0b1111;
1017    let Inst{7} = 1;
1018
1019    bits<2> rot;
1020    let Inst{5-4} = rot{1-0}; // rotate
1021 }
1022
1023 // UXTB16 - Requres T2ExtractPack, does not need the .w qualifier.
1024 class T2I_ext_rrot_uxtb16<bits<3> opcod, string opc, PatFrag opnode>
1025   : T2TwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm, rot_imm:$rot),
1026              IIC_iEXTr, opc, "\t$Rd, $Rm$rot",
1027             [(set rGPR:$Rd, (opnode (rotr rGPR:$Rm, rot_imm:$rot)))]>,
1028           Requires<[HasT2ExtractPack, IsThumb2]> {
1029   bits<2> rot;
1030   let Inst{31-27} = 0b11111;
1031   let Inst{26-23} = 0b0100;
1032   let Inst{22-20} = opcod;
1033   let Inst{19-16} = 0b1111; // Rn
1034   let Inst{15-12} = 0b1111;
1035   let Inst{7} = 1;
1036   let Inst{5-4} = rot;
1037 }
1038
1039 // SXTB16 - Requres T2ExtractPack, does not need the .w qualifier, no pattern
1040 // supported yet.
1041 class T2I_ext_rrot_sxtb16<bits<3> opcod, string opc>
1042   : T2TwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm, rot_imm:$rot), IIC_iEXTr,
1043              opc, "\t$Rd, $Rm$rot", []>,
1044           Requires<[IsThumb2, HasT2ExtractPack]> {
1045   bits<2> rot;
1046   let Inst{31-27} = 0b11111;
1047   let Inst{26-23} = 0b0100;
1048   let Inst{22-20} = opcod;
1049   let Inst{19-16} = 0b1111; // Rn
1050   let Inst{15-12} = 0b1111;
1051   let Inst{7} = 1;
1052   let Inst{5-4} = rot;
1053 }
1054
1055 /// T2I_exta_rrot - A binary operation with two forms: one whose operand is a
1056 /// register and one whose operand is a register rotated by 8/16/24.
1057 class T2I_exta_rrot<bits<3> opcod, string opc, PatFrag opnode>
1058   : T2ThreeReg<(outs rGPR:$Rd),
1059                (ins rGPR:$Rn, rGPR:$Rm, rot_imm:$rot),
1060                IIC_iEXTAsr, opc, "\t$Rd, $Rn, $Rm$rot",
1061              [(set rGPR:$Rd, (opnode rGPR:$Rn, (rotr rGPR:$Rm,rot_imm:$rot)))]>,
1062            Requires<[HasT2ExtractPack, IsThumb2]> {
1063   bits<2> rot;
1064   let Inst{31-27} = 0b11111;
1065   let Inst{26-23} = 0b0100;
1066   let Inst{22-20} = opcod;
1067   let Inst{15-12} = 0b1111;
1068   let Inst{7} = 1;
1069   let Inst{5-4} = rot;
1070 }
1071
1072 class T2I_exta_rrot_np<bits<3> opcod, string opc>
1073   : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm,rot_imm:$rot),
1074                IIC_iEXTAsr, opc, "\t$Rd, $Rn, $Rm$rot", []> {
1075   bits<2> rot;
1076   let Inst{31-27} = 0b11111;
1077   let Inst{26-23} = 0b0100;
1078   let Inst{22-20} = opcod;
1079   let Inst{15-12} = 0b1111;
1080   let Inst{7} = 1;
1081   let Inst{5-4} = rot;
1082 }
1083
1084 //===----------------------------------------------------------------------===//
1085 // Instructions
1086 //===----------------------------------------------------------------------===//
1087
1088 //===----------------------------------------------------------------------===//
1089 //  Miscellaneous Instructions.
1090 //
1091
1092 class T2PCOneRegImm<dag oops, dag iops, InstrItinClass itin,
1093            string asm, list<dag> pattern>
1094   : T2XI<oops, iops, itin, asm, pattern> {
1095   bits<4> Rd;
1096   bits<12> label;
1097
1098   let Inst{11-8}  = Rd;
1099   let Inst{26}    = label{11};
1100   let Inst{14-12} = label{10-8};
1101   let Inst{7-0}   = label{7-0};
1102 }
1103
1104 // LEApcrel - Load a pc-relative address into a register without offending the
1105 // assembler.
1106 def t2ADR : T2PCOneRegImm<(outs rGPR:$Rd),
1107               (ins t2adrlabel:$addr, pred:$p),
1108               IIC_iALUi, "adr{$p}.w\t$Rd, $addr", []> {
1109   let Inst{31-27} = 0b11110;
1110   let Inst{25-24} = 0b10;
1111   // Inst{23:21} = '11' (add = FALSE) or '00' (add = TRUE)
1112   let Inst{22} = 0;
1113   let Inst{20} = 0;
1114   let Inst{19-16} = 0b1111; // Rn
1115   let Inst{15} = 0;
1116
1117   bits<4> Rd;
1118   bits<13> addr;
1119   let Inst{11-8} = Rd;
1120   let Inst{23}    = addr{12};
1121   let Inst{21}    = addr{12};
1122   let Inst{26}    = addr{11};
1123   let Inst{14-12} = addr{10-8};
1124   let Inst{7-0}   = addr{7-0};
1125
1126   let DecoderMethod = "DecodeT2Adr";
1127 }
1128
1129 let neverHasSideEffects = 1, isReMaterializable = 1 in
1130 def t2LEApcrel   : t2PseudoInst<(outs rGPR:$Rd), (ins i32imm:$label, pred:$p),
1131                                 4, IIC_iALUi, []>;
1132 def t2LEApcrelJT : t2PseudoInst<(outs rGPR:$Rd),
1133                                 (ins i32imm:$label, nohash_imm:$id, pred:$p),
1134                                 4, IIC_iALUi,
1135                                 []>;
1136
1137
1138 //===----------------------------------------------------------------------===//
1139 //  Load / store Instructions.
1140 //
1141
1142 // Load
1143 let canFoldAsLoad = 1, isReMaterializable = 1  in
1144 defm t2LDR   : T2I_ld<0, 0b10, "ldr", IIC_iLoad_i, IIC_iLoad_si, GPR,
1145                       UnOpFrag<(load node:$Src)>>;
1146
1147 // Loads with zero extension
1148 defm t2LDRH  : T2I_ld<0, 0b01, "ldrh", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1149                       rGPR, UnOpFrag<(zextloadi16 node:$Src)>>;
1150 defm t2LDRB  : T2I_ld<0, 0b00, "ldrb", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1151                       rGPR, UnOpFrag<(zextloadi8  node:$Src)>>;
1152
1153 // Loads with sign extension
1154 defm t2LDRSH : T2I_ld<1, 0b01, "ldrsh", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1155                       rGPR, UnOpFrag<(sextloadi16 node:$Src)>>;
1156 defm t2LDRSB : T2I_ld<1, 0b00, "ldrsb", IIC_iLoad_bh_i, IIC_iLoad_bh_si,
1157                       rGPR, UnOpFrag<(sextloadi8  node:$Src)>>;
1158
1159 let mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1 in {
1160 // Load doubleword
1161 def t2LDRDi8  : T2Ii8s4<1, 0, 1, (outs rGPR:$Rt, rGPR:$Rt2),
1162                         (ins t2addrmode_imm8s4:$addr),
1163                         IIC_iLoad_d_i, "ldrd", "\t$Rt, $Rt2, $addr", "", []>;
1164 } // mayLoad = 1, neverHasSideEffects = 1, hasExtraDefRegAllocReq = 1
1165
1166 // zextload i1 -> zextload i8
1167 def : T2Pat<(zextloadi1 t2addrmode_imm12:$addr),
1168             (t2LDRBi12  t2addrmode_imm12:$addr)>;
1169 def : T2Pat<(zextloadi1 t2addrmode_negimm8:$addr),
1170             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
1171 def : T2Pat<(zextloadi1 t2addrmode_so_reg:$addr),
1172             (t2LDRBs    t2addrmode_so_reg:$addr)>;
1173 def : T2Pat<(zextloadi1 (ARMWrapper tconstpool:$addr)),
1174             (t2LDRBpci  tconstpool:$addr)>;
1175
1176 // extload -> zextload
1177 // FIXME: Reduce the number of patterns by legalizing extload to zextload
1178 // earlier?
1179 def : T2Pat<(extloadi1  t2addrmode_imm12:$addr),
1180             (t2LDRBi12  t2addrmode_imm12:$addr)>;
1181 def : T2Pat<(extloadi1  t2addrmode_negimm8:$addr),
1182             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
1183 def : T2Pat<(extloadi1  t2addrmode_so_reg:$addr),
1184             (t2LDRBs    t2addrmode_so_reg:$addr)>;
1185 def : T2Pat<(extloadi1  (ARMWrapper tconstpool:$addr)),
1186             (t2LDRBpci  tconstpool:$addr)>;
1187
1188 def : T2Pat<(extloadi8  t2addrmode_imm12:$addr),
1189             (t2LDRBi12  t2addrmode_imm12:$addr)>;
1190 def : T2Pat<(extloadi8  t2addrmode_negimm8:$addr),
1191             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
1192 def : T2Pat<(extloadi8  t2addrmode_so_reg:$addr),
1193             (t2LDRBs    t2addrmode_so_reg:$addr)>;
1194 def : T2Pat<(extloadi8  (ARMWrapper tconstpool:$addr)),
1195             (t2LDRBpci  tconstpool:$addr)>;
1196
1197 def : T2Pat<(extloadi16 t2addrmode_imm12:$addr),
1198             (t2LDRHi12  t2addrmode_imm12:$addr)>;
1199 def : T2Pat<(extloadi16 t2addrmode_negimm8:$addr),
1200             (t2LDRHi8   t2addrmode_negimm8:$addr)>;
1201 def : T2Pat<(extloadi16 t2addrmode_so_reg:$addr),
1202             (t2LDRHs    t2addrmode_so_reg:$addr)>;
1203 def : T2Pat<(extloadi16 (ARMWrapper tconstpool:$addr)),
1204             (t2LDRHpci  tconstpool:$addr)>;
1205
1206 // FIXME: The destination register of the loads and stores can't be PC, but
1207 //        can be SP. We need another regclass (similar to rGPR) to represent
1208 //        that. Not a pressing issue since these are selected manually,
1209 //        not via pattern.
1210
1211 // Indexed loads
1212
1213 let mayLoad = 1, neverHasSideEffects = 1 in {
1214 def t2LDR_PRE  : T2Ipreldst<0, 0b10, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1215                             (ins t2addrmode_imm8:$addr),
1216                             AddrModeT2_i8, IndexModePre, IIC_iLoad_iu,
1217                             "ldr", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1218                             []> {
1219   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1220 }
1221
1222 def t2LDR_POST : T2Ipostldst<0, 0b10, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1223                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1224                           AddrModeT2_i8, IndexModePost, IIC_iLoad_iu,
1225                           "ldr", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1226
1227 def t2LDRB_PRE : T2Ipreldst<0, 0b00, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1228                             (ins t2addrmode_imm8:$addr),
1229                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1230                             "ldrb", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1231                             []> {
1232   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1233 }
1234 def t2LDRB_POST : T2Ipostldst<0, 0b00, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1235                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1236                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1237                           "ldrb", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1238
1239 def t2LDRH_PRE : T2Ipreldst<0, 0b01, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1240                             (ins t2addrmode_imm8:$addr),
1241                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1242                             "ldrh", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1243                             []> {
1244   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1245 }
1246 def t2LDRH_POST : T2Ipostldst<0, 0b01, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1247                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1248                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1249                           "ldrh", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1250
1251 def t2LDRSB_PRE : T2Ipreldst<1, 0b00, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1252                             (ins t2addrmode_imm8:$addr),
1253                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1254                             "ldrsb", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1255                             []> {
1256   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1257 }
1258 def t2LDRSB_POST : T2Ipostldst<1, 0b00, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1259                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1260                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1261                           "ldrsb", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1262
1263 def t2LDRSH_PRE : T2Ipreldst<1, 0b01, 1, 1, (outs GPR:$Rt, GPR:$Rn_wb),
1264                             (ins t2addrmode_imm8:$addr),
1265                             AddrModeT2_i8, IndexModePre, IIC_iLoad_bh_iu,
1266                             "ldrsh", "\t$Rt, $addr!", "$addr.base = $Rn_wb",
1267                             []> {
1268   let AsmMatchConverter = "cvtLdWriteBackRegT2AddrModeImm8";
1269 }
1270 def t2LDRSH_POST : T2Ipostldst<1, 0b01, 1, 0, (outs GPR:$Rt, GPR:$Rn_wb),
1271                           (ins addr_offset_none:$Rn, t2am_imm8_offset:$offset),
1272                           AddrModeT2_i8, IndexModePost, IIC_iLoad_bh_iu,
1273                           "ldrsh", "\t$Rt, $Rn, $offset", "$Rn = $Rn_wb", []>;
1274 } // mayLoad = 1, neverHasSideEffects = 1
1275
1276 // LDRT, LDRBT, LDRHT, LDRSBT, LDRSHT all have offset mode (PUW=0b110).
1277 // Ref: A8.6.57 LDR (immediate, Thumb) Encoding T4
1278 class T2IldT<bit signed, bits<2> type, string opc, InstrItinClass ii>
1279   : T2Ii8<(outs rGPR:$Rt), (ins t2addrmode_posimm8:$addr), ii, opc,
1280           "\t$Rt, $addr", []> {
1281   bits<4> Rt;
1282   bits<13> addr;
1283   let Inst{31-27} = 0b11111;
1284   let Inst{26-25} = 0b00;
1285   let Inst{24} = signed;
1286   let Inst{23} = 0;
1287   let Inst{22-21} = type;
1288   let Inst{20} = 1; // load
1289   let Inst{19-16} = addr{12-9};
1290   let Inst{15-12} = Rt;
1291   let Inst{11} = 1;
1292   let Inst{10-8} = 0b110; // PUW.
1293   let Inst{7-0} = addr{7-0};
1294 }
1295
1296 def t2LDRT   : T2IldT<0, 0b10, "ldrt", IIC_iLoad_i>;
1297 def t2LDRBT  : T2IldT<0, 0b00, "ldrbt", IIC_iLoad_bh_i>;
1298 def t2LDRHT  : T2IldT<0, 0b01, "ldrht", IIC_iLoad_bh_i>;
1299 def t2LDRSBT : T2IldT<1, 0b00, "ldrsbt", IIC_iLoad_bh_i>;
1300 def t2LDRSHT : T2IldT<1, 0b01, "ldrsht", IIC_iLoad_bh_i>;
1301
1302 // Store
1303 defm t2STR :T2I_st<0b10,"str", IIC_iStore_i, IIC_iStore_si, GPR,
1304                    BinOpFrag<(store node:$LHS, node:$RHS)>>;
1305 defm t2STRB:T2I_st<0b00,"strb", IIC_iStore_bh_i, IIC_iStore_bh_si,
1306                    rGPR, BinOpFrag<(truncstorei8 node:$LHS, node:$RHS)>>;
1307 defm t2STRH:T2I_st<0b01,"strh", IIC_iStore_bh_i, IIC_iStore_bh_si,
1308                    rGPR, BinOpFrag<(truncstorei16 node:$LHS, node:$RHS)>>;
1309
1310 // Store doubleword
1311 let mayLoad = 1, neverHasSideEffects = 1, hasExtraSrcRegAllocReq = 1 in
1312 def t2STRDi8 : T2Ii8s4<1, 0, 0, (outs),
1313                        (ins GPR:$Rt, GPR:$Rt2, t2addrmode_imm8s4:$addr),
1314                IIC_iStore_d_r, "strd", "\t$Rt, $Rt2, $addr", "", []>;
1315
1316 // Indexed stores
1317 def t2STR_PRE  : T2Ipreldst<0, 0b10, 0, 1, (outs GPRnopc:$Rn_wb),
1318                             (ins rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr),
1319                             AddrModeT2_i8, IndexModePre, IIC_iStore_iu,
1320                          "str", "\t$Rt, [$Rn, $addr]!",
1321                          "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1322              [(set GPRnopc:$Rn_wb,
1323                    (pre_store rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr))]>;
1324
1325 def t2STR_POST : T2Ipostldst<0, 0b10, 0, 0, (outs GPRnopc:$Rn_wb),
1326                             (ins rGPR:$Rt, addr_offset_none:$Rn,
1327                                  t2am_imm8_offset:$offset),
1328                             AddrModeT2_i8, IndexModePost, IIC_iStore_iu,
1329                           "str", "\t$Rt, $Rn, $offset",
1330                           "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1331              [(set GPRnopc:$Rn_wb,
1332                   (post_store rGPR:$Rt, addr_offset_none:$Rn,
1333                               t2am_imm8_offset:$offset))]>;
1334
1335 def t2STRH_PRE  : T2Ipreldst<0, 0b01, 0, 1, (outs GPRnopc:$Rn_wb),
1336                             (ins rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr),
1337                             AddrModeT2_i8, IndexModePre, IIC_iStore_iu,
1338                         "strh", "\t$Rt, [$Rn, $addr]!",
1339                         "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1340         [(set GPRnopc:$Rn_wb,
1341               (pre_truncsti16 rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr))]>;
1342
1343 def t2STRH_POST : T2Ipostldst<0, 0b01, 0, 0, (outs GPRnopc:$Rn_wb),
1344                             (ins rGPR:$Rt, addr_offset_none:$Rn,
1345                                  t2am_imm8_offset:$offset),
1346                             AddrModeT2_i8, IndexModePost, IIC_iStore_bh_iu,
1347                          "strh", "\t$Rt, $Rn, $offset",
1348                          "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1349        [(set GPRnopc:$Rn_wb,
1350              (post_truncsti16 rGPR:$Rt, addr_offset_none:$Rn,
1351                               t2am_imm8_offset:$offset))]>;
1352
1353 def t2STRB_PRE  : T2Ipreldst<0, 0b00, 0, 1, (outs GPRnopc:$Rn_wb),
1354                             (ins rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr),
1355                             AddrModeT2_i8, IndexModePre, IIC_iStore_bh_iu,
1356                         "strb", "\t$Rt, [$Rn, $addr]!",
1357                         "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1358          [(set GPRnopc:$Rn_wb,
1359                (pre_truncsti8 rGPR:$Rt, GPRnopc:$Rn, t2am_imm8_offset:$addr))]>;
1360
1361 def t2STRB_POST : T2Ipostldst<0, 0b00, 0, 0, (outs GPRnopc:$Rn_wb),
1362                             (ins rGPR:$Rt, addr_offset_none:$Rn,
1363                                  t2am_imm8_offset:$offset),
1364                             AddrModeT2_i8, IndexModePost, IIC_iStore_bh_iu,
1365                          "strb", "\t$Rt, $Rn, $offset",
1366                          "$Rn = $Rn_wb,@earlyclobber $Rn_wb",
1367         [(set GPRnopc:$Rn_wb,
1368               (post_truncsti8 rGPR:$Rt, addr_offset_none:$Rn,
1369                               t2am_imm8_offset:$offset))]>;
1370
1371 // STRT, STRBT, STRHT all have offset mode (PUW=0b110) and are for disassembly
1372 // only.
1373 // Ref: A8.6.193 STR (immediate, Thumb) Encoding T4
1374 class T2IstT<bits<2> type, string opc, InstrItinClass ii>
1375   : T2Ii8<(outs rGPR:$Rt), (ins t2addrmode_imm8:$addr), ii, opc,
1376           "\t$Rt, $addr", []> {
1377   let Inst{31-27} = 0b11111;
1378   let Inst{26-25} = 0b00;
1379   let Inst{24} = 0; // not signed
1380   let Inst{23} = 0;
1381   let Inst{22-21} = type;
1382   let Inst{20} = 0; // store
1383   let Inst{11} = 1;
1384   let Inst{10-8} = 0b110; // PUW
1385
1386   bits<4> Rt;
1387   bits<13> addr;
1388   let Inst{15-12} = Rt;
1389   let Inst{19-16} = addr{12-9};
1390   let Inst{7-0}   = addr{7-0};
1391 }
1392
1393 def t2STRT   : T2IstT<0b10, "strt", IIC_iStore_i>;
1394 def t2STRBT  : T2IstT<0b00, "strbt", IIC_iStore_bh_i>;
1395 def t2STRHT  : T2IstT<0b01, "strht", IIC_iStore_bh_i>;
1396
1397 // ldrd / strd pre / post variants
1398 // For disassembly only.
1399
1400 def t2LDRD_PRE  : T2Ii8s4<1, 1, 1, (outs rGPR:$Rt, rGPR:$Rt2, GPR:$wb),
1401                  (ins t2addrmode_imm8s4:$addr), IIC_iLoad_d_ru,
1402                  "ldrd", "\t$Rt, $Rt2, $addr!", "$addr.base = $wb", []> {
1403   let AsmMatchConverter = "cvtT2LdrdPre";
1404   let DecoderMethod = "DecodeT2LDRDPreInstruction";
1405 }
1406
1407 def t2LDRD_POST : T2Ii8s4post<0, 1, 1, (outs rGPR:$Rt, rGPR:$Rt2, GPR:$wb),
1408                  (ins addr_offset_none:$addr, t2am_imm8s4_offset:$imm),
1409                  IIC_iLoad_d_ru, "ldrd", "\t$Rt, $Rt2, $addr$imm",
1410                  "$addr.base = $wb", []>;
1411
1412 def t2STRD_PRE  : T2Ii8s4<1, 1, 0, (outs GPR:$wb),
1413                  (ins rGPR:$Rt, rGPR:$Rt2, t2addrmode_imm8s4:$addr),
1414                  IIC_iStore_d_ru, "strd", "\t$Rt, $Rt2, $addr!",
1415                  "$addr.base = $wb", []> {
1416   let AsmMatchConverter = "cvtT2StrdPre";
1417   let DecoderMethod = "DecodeT2STRDPreInstruction";
1418 }
1419
1420 def t2STRD_POST : T2Ii8s4post<0, 1, 0, (outs GPR:$wb),
1421                  (ins rGPR:$Rt, rGPR:$Rt2, addr_offset_none:$addr,
1422                       t2am_imm8s4_offset:$imm),
1423                  IIC_iStore_d_ru, "strd", "\t$Rt, $Rt2, $addr$imm",
1424                  "$addr.base = $wb", []>;
1425
1426 // T2Ipl (Preload Data/Instruction) signals the memory system of possible future
1427 // data/instruction access.  These are for disassembly only.
1428 // instr_write is inverted for Thumb mode: (prefetch 3) -> (preload 0),
1429 // (prefetch 1) -> (preload 2),  (prefetch 2) -> (preload 1).
1430 multiclass T2Ipl<bits<1> write, bits<1> instr, string opc> {
1431
1432   def i12 : T2Ii12<(outs), (ins t2addrmode_imm12:$addr), IIC_Preload, opc,
1433                 "\t$addr",
1434               [(ARMPreload t2addrmode_imm12:$addr, (i32 write), (i32 instr))]> {
1435     let Inst{31-25} = 0b1111100;
1436     let Inst{24} = instr;
1437     let Inst{22} = 0;
1438     let Inst{21} = write;
1439     let Inst{20} = 1;
1440     let Inst{15-12} = 0b1111;
1441
1442     bits<17> addr;
1443     let addr{12}    = 1;           // add = TRUE
1444     let Inst{19-16} = addr{16-13}; // Rn
1445     let Inst{23}    = addr{12};    // U
1446     let Inst{11-0}  = addr{11-0};  // imm12
1447   }
1448
1449   def i8 : T2Ii8<(outs), (ins t2addrmode_negimm8:$addr), IIC_Preload, opc,
1450                 "\t$addr",
1451             [(ARMPreload t2addrmode_negimm8:$addr, (i32 write), (i32 instr))]> {
1452     let Inst{31-25} = 0b1111100;
1453     let Inst{24} = instr;
1454     let Inst{23} = 0; // U = 0
1455     let Inst{22} = 0;
1456     let Inst{21} = write;
1457     let Inst{20} = 1;
1458     let Inst{15-12} = 0b1111;
1459     let Inst{11-8} = 0b1100;
1460
1461     bits<13> addr;
1462     let Inst{19-16} = addr{12-9}; // Rn
1463     let Inst{7-0}   = addr{7-0};  // imm8
1464   }
1465
1466   def s : T2Iso<(outs), (ins t2addrmode_so_reg:$addr), IIC_Preload, opc,
1467                "\t$addr",
1468              [(ARMPreload t2addrmode_so_reg:$addr, (i32 write), (i32 instr))]> {
1469     let Inst{31-25} = 0b1111100;
1470     let Inst{24} = instr;
1471     let Inst{23} = 0; // add = TRUE for T1
1472     let Inst{22} = 0;
1473     let Inst{21} = write;
1474     let Inst{20} = 1;
1475     let Inst{15-12} = 0b1111;
1476     let Inst{11-6} = 0000000;
1477
1478     bits<10> addr;
1479     let Inst{19-16} = addr{9-6}; // Rn
1480     let Inst{3-0}   = addr{5-2}; // Rm
1481     let Inst{5-4}   = addr{1-0}; // imm2
1482
1483     let DecoderMethod = "DecodeT2LoadShift";
1484   }
1485 }
1486
1487 defm t2PLD  : T2Ipl<0, 0, "pld">,  Requires<[IsThumb2]>;
1488 defm t2PLDW : T2Ipl<1, 0, "pldw">, Requires<[IsThumb2,HasV7,HasMP]>;
1489 defm t2PLI  : T2Ipl<0, 1, "pli">,  Requires<[IsThumb2,HasV7]>;
1490
1491 //===----------------------------------------------------------------------===//
1492 //  Load / store multiple Instructions.
1493 //
1494
1495 multiclass thumb2_ld_mult<string asm, InstrItinClass itin,
1496                             InstrItinClass itin_upd, bit L_bit> {
1497   def IA :
1498     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1499          itin, !strconcat(asm, "${p}.w\t$Rn, $regs"), []> {
1500     bits<4>  Rn;
1501     bits<16> regs;
1502
1503     let Inst{31-27} = 0b11101;
1504     let Inst{26-25} = 0b00;
1505     let Inst{24-23} = 0b01;     // Increment After
1506     let Inst{22}    = 0;
1507     let Inst{21}    = 0;        // No writeback
1508     let Inst{20}    = L_bit;
1509     let Inst{19-16} = Rn;
1510     let Inst{15}    = 0;
1511     let Inst{14-0}  = regs{14-0};
1512   }
1513   def IA_UPD :
1514     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1515           itin_upd, !strconcat(asm, "${p}.w\t$Rn!, $regs"), "$Rn = $wb", []> {
1516     bits<4>  Rn;
1517     bits<16> regs;
1518
1519     let Inst{31-27} = 0b11101;
1520     let Inst{26-25} = 0b00;
1521     let Inst{24-23} = 0b01;     // Increment After
1522     let Inst{22}    = 0;
1523     let Inst{21}    = 1;        // Writeback
1524     let Inst{20}    = L_bit;
1525     let Inst{19-16} = Rn;
1526     let Inst{15}    = 0;
1527     let Inst{14-0}  = regs{14-0};
1528   }
1529   def DB :
1530     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1531          itin, !strconcat(asm, "db${p}\t$Rn, $regs"), []> {
1532     bits<4>  Rn;
1533     bits<16> regs;
1534
1535     let Inst{31-27} = 0b11101;
1536     let Inst{26-25} = 0b00;
1537     let Inst{24-23} = 0b10;     // Decrement Before
1538     let Inst{22}    = 0;
1539     let Inst{21}    = 0;        // No writeback
1540     let Inst{20}    = L_bit;
1541     let Inst{19-16} = Rn;
1542     let Inst{15}    = 0;
1543     let Inst{14-0}  = regs{14-0};
1544   }
1545   def DB_UPD :
1546     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1547           itin_upd, !strconcat(asm, "db${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
1548     bits<4>  Rn;
1549     bits<16> regs;
1550
1551     let Inst{31-27} = 0b11101;
1552     let Inst{26-25} = 0b00;
1553     let Inst{24-23} = 0b10;     // Decrement Before
1554     let Inst{22}    = 0;
1555     let Inst{21}    = 1;        // Writeback
1556     let Inst{20}    = L_bit;
1557     let Inst{19-16} = Rn;
1558     let Inst{15}    = 0;
1559     let Inst{14-0}  = regs{14-0};
1560   }
1561 }
1562
1563 let neverHasSideEffects = 1 in {
1564
1565 let mayLoad = 1, hasExtraDefRegAllocReq = 1 in
1566 defm t2LDM : thumb2_ld_mult<"ldm", IIC_iLoad_m, IIC_iLoad_mu, 1>;
1567
1568 multiclass thumb2_st_mult<string asm, InstrItinClass itin,
1569                             InstrItinClass itin_upd, bit L_bit> {
1570   def IA :
1571     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1572          itin, !strconcat(asm, "${p}.w\t$Rn, $regs"), []> {
1573     bits<4>  Rn;
1574     bits<16> regs;
1575
1576     let Inst{31-27} = 0b11101;
1577     let Inst{26-25} = 0b00;
1578     let Inst{24-23} = 0b01;     // Increment After
1579     let Inst{22}    = 0;
1580     let Inst{21}    = 0;        // No writeback
1581     let Inst{20}    = L_bit;
1582     let Inst{19-16} = Rn;
1583     let Inst{15}    = 0;
1584     let Inst{14}    = regs{14};
1585     let Inst{13}    = 0;
1586     let Inst{12-0}  = regs{12-0};
1587   }
1588   def IA_UPD :
1589     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1590           itin_upd, !strconcat(asm, "${p}.w\t$Rn!, $regs"), "$Rn = $wb", []> {
1591     bits<4>  Rn;
1592     bits<16> regs;
1593
1594     let Inst{31-27} = 0b11101;
1595     let Inst{26-25} = 0b00;
1596     let Inst{24-23} = 0b01;     // Increment After
1597     let Inst{22}    = 0;
1598     let Inst{21}    = 1;        // Writeback
1599     let Inst{20}    = L_bit;
1600     let Inst{19-16} = Rn;
1601     let Inst{15}    = 0;
1602     let Inst{14}    = regs{14};
1603     let Inst{13}    = 0;
1604     let Inst{12-0}  = regs{12-0};
1605   }
1606   def DB :
1607     T2XI<(outs), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1608          itin, !strconcat(asm, "db${p}\t$Rn, $regs"), []> {
1609     bits<4>  Rn;
1610     bits<16> regs;
1611
1612     let Inst{31-27} = 0b11101;
1613     let Inst{26-25} = 0b00;
1614     let Inst{24-23} = 0b10;     // Decrement Before
1615     let Inst{22}    = 0;
1616     let Inst{21}    = 0;        // No writeback
1617     let Inst{20}    = L_bit;
1618     let Inst{19-16} = Rn;
1619     let Inst{15}    = 0;
1620     let Inst{14}    = regs{14};
1621     let Inst{13}    = 0;
1622     let Inst{12-0}  = regs{12-0};
1623   }
1624   def DB_UPD :
1625     T2XIt<(outs GPR:$wb), (ins GPR:$Rn, pred:$p, reglist:$regs, variable_ops),
1626           itin_upd, !strconcat(asm, "db${p}\t$Rn!, $regs"), "$Rn = $wb", []> {
1627     bits<4>  Rn;
1628     bits<16> regs;
1629
1630     let Inst{31-27} = 0b11101;
1631     let Inst{26-25} = 0b00;
1632     let Inst{24-23} = 0b10;     // Decrement Before
1633     let Inst{22}    = 0;
1634     let Inst{21}    = 1;        // Writeback
1635     let Inst{20}    = L_bit;
1636     let Inst{19-16} = Rn;
1637     let Inst{15}    = 0;
1638     let Inst{14}    = regs{14};
1639     let Inst{13}    = 0;
1640     let Inst{12-0}  = regs{12-0};
1641   }
1642 }
1643
1644
1645 let mayStore = 1, hasExtraSrcRegAllocReq = 1 in
1646 defm t2STM : thumb2_st_mult<"stm", IIC_iStore_m, IIC_iStore_mu, 0>;
1647
1648 } // neverHasSideEffects
1649
1650
1651 //===----------------------------------------------------------------------===//
1652 //  Move Instructions.
1653 //
1654
1655 let neverHasSideEffects = 1 in
1656 def t2MOVr : T2sTwoReg<(outs GPRnopc:$Rd), (ins GPR:$Rm), IIC_iMOVr,
1657                    "mov", ".w\t$Rd, $Rm", []> {
1658   let Inst{31-27} = 0b11101;
1659   let Inst{26-25} = 0b01;
1660   let Inst{24-21} = 0b0010;
1661   let Inst{19-16} = 0b1111; // Rn
1662   let Inst{14-12} = 0b000;
1663   let Inst{7-4} = 0b0000;
1664 }
1665 def : t2InstAlias<"movs${p}.w $Rd, $Rm", (t2MOVr GPRnopc:$Rd, GPR:$Rm,
1666                                                  pred:$p, CPSR)>;
1667 def : t2InstAlias<"movs${p} $Rd, $Rm", (t2MOVr GPRnopc:$Rd, GPR:$Rm,
1668                                                pred:$p, CPSR)>;
1669
1670 // AddedComplexity to ensure isel tries t2MOVi before t2MOVi16.
1671 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1,
1672     AddedComplexity = 1 in
1673 def t2MOVi : T2sOneRegImm<(outs rGPR:$Rd), (ins t2_so_imm:$imm), IIC_iMOVi,
1674                    "mov", ".w\t$Rd, $imm",
1675                    [(set rGPR:$Rd, t2_so_imm:$imm)]> {
1676   let Inst{31-27} = 0b11110;
1677   let Inst{25} = 0;
1678   let Inst{24-21} = 0b0010;
1679   let Inst{19-16} = 0b1111; // Rn
1680   let Inst{15} = 0;
1681 }
1682
1683 // cc_out is handled as part of the explicit mnemonic in the parser for 'mov'.
1684 // Use aliases to get that to play nice here.
1685 def : t2InstAlias<"movs${p}.w $Rd, $imm", (t2MOVi rGPR:$Rd, t2_so_imm:$imm,
1686                                                 pred:$p, CPSR)>;
1687 def : t2InstAlias<"movs${p} $Rd, $imm", (t2MOVi rGPR:$Rd, t2_so_imm:$imm,
1688                                                 pred:$p, CPSR)>;
1689
1690 def : t2InstAlias<"mov${p}.w $Rd, $imm", (t2MOVi rGPR:$Rd, t2_so_imm:$imm,
1691                                                  pred:$p, zero_reg)>;
1692 def : t2InstAlias<"mov${p} $Rd, $imm", (t2MOVi rGPR:$Rd, t2_so_imm:$imm,
1693                                                pred:$p, zero_reg)>;
1694
1695 let isReMaterializable = 1, isAsCheapAsAMove = 1, isMoveImm = 1 in
1696 def t2MOVi16 : T2I<(outs rGPR:$Rd), (ins imm0_65535_expr:$imm), IIC_iMOVi,
1697                    "movw", "\t$Rd, $imm",
1698                    [(set rGPR:$Rd, imm0_65535:$imm)]> {
1699   let Inst{31-27} = 0b11110;
1700   let Inst{25} = 1;
1701   let Inst{24-21} = 0b0010;
1702   let Inst{20} = 0; // The S bit.
1703   let Inst{15} = 0;
1704
1705   bits<4> Rd;
1706   bits<16> imm;
1707
1708   let Inst{11-8}  = Rd;
1709   let Inst{19-16} = imm{15-12};
1710   let Inst{26}    = imm{11};
1711   let Inst{14-12} = imm{10-8};
1712   let Inst{7-0}   = imm{7-0};
1713 }
1714
1715 def t2MOVi16_ga_pcrel : PseudoInst<(outs rGPR:$Rd),
1716                                 (ins i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
1717
1718 let Constraints = "$src = $Rd" in {
1719 def t2MOVTi16 : T2I<(outs rGPR:$Rd),
1720                     (ins rGPR:$src, imm0_65535_expr:$imm), IIC_iMOVi,
1721                     "movt", "\t$Rd, $imm",
1722                     [(set rGPR:$Rd,
1723                           (or (and rGPR:$src, 0xffff), lo16AllZero:$imm))]> {
1724   let Inst{31-27} = 0b11110;
1725   let Inst{25} = 1;
1726   let Inst{24-21} = 0b0110;
1727   let Inst{20} = 0; // The S bit.
1728   let Inst{15} = 0;
1729
1730   bits<4> Rd;
1731   bits<16> imm;
1732
1733   let Inst{11-8}  = Rd;
1734   let Inst{19-16} = imm{15-12};
1735   let Inst{26}    = imm{11};
1736   let Inst{14-12} = imm{10-8};
1737   let Inst{7-0}   = imm{7-0};
1738 }
1739
1740 def t2MOVTi16_ga_pcrel : PseudoInst<(outs rGPR:$Rd),
1741                      (ins rGPR:$src, i32imm:$addr, pclabel:$id), IIC_iMOVi, []>;
1742 } // Constraints
1743
1744 def : T2Pat<(or rGPR:$src, 0xffff0000), (t2MOVTi16 rGPR:$src, 0xffff)>;
1745
1746 //===----------------------------------------------------------------------===//
1747 //  Extend Instructions.
1748 //
1749
1750 // Sign extenders
1751
1752 def t2SXTB  : T2I_ext_rrot<0b100, "sxtb",
1753                               UnOpFrag<(sext_inreg node:$Src, i8)>>;
1754 def t2SXTH  : T2I_ext_rrot<0b000, "sxth",
1755                               UnOpFrag<(sext_inreg node:$Src, i16)>>;
1756 def t2SXTB16 : T2I_ext_rrot_sxtb16<0b010, "sxtb16">;
1757
1758 def t2SXTAB : T2I_exta_rrot<0b100, "sxtab",
1759                         BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS, i8))>>;
1760 def t2SXTAH : T2I_exta_rrot<0b000, "sxtah",
1761                         BinOpFrag<(add node:$LHS, (sext_inreg node:$RHS,i16))>>;
1762 def t2SXTAB16 : T2I_exta_rrot_np<0b010, "sxtab16">;
1763
1764 // TODO: SXT(A){B|H}16
1765
1766 // Zero extenders
1767
1768 let AddedComplexity = 16 in {
1769 def t2UXTB   : T2I_ext_rrot<0b101, "uxtb",
1770                                UnOpFrag<(and node:$Src, 0x000000FF)>>;
1771 def t2UXTH   : T2I_ext_rrot<0b001, "uxth",
1772                                UnOpFrag<(and node:$Src, 0x0000FFFF)>>;
1773 def t2UXTB16 : T2I_ext_rrot_uxtb16<0b011, "uxtb16",
1774                                UnOpFrag<(and node:$Src, 0x00FF00FF)>>;
1775
1776 // FIXME: This pattern incorrectly assumes the shl operator is a rotate.
1777 //        The transformation should probably be done as a combiner action
1778 //        instead so we can include a check for masking back in the upper
1779 //        eight bits of the source into the lower eight bits of the result.
1780 //def : T2Pat<(and (shl rGPR:$Src, (i32 8)), 0xFF00FF),
1781 //            (t2UXTB16 rGPR:$Src, 3)>,
1782 //          Requires<[HasT2ExtractPack, IsThumb2]>;
1783 def : T2Pat<(and (srl rGPR:$Src, (i32 8)), 0xFF00FF),
1784             (t2UXTB16 rGPR:$Src, 1)>,
1785         Requires<[HasT2ExtractPack, IsThumb2]>;
1786
1787 def t2UXTAB : T2I_exta_rrot<0b101, "uxtab",
1788                            BinOpFrag<(add node:$LHS, (and node:$RHS, 0x00FF))>>;
1789 def t2UXTAH : T2I_exta_rrot<0b001, "uxtah",
1790                            BinOpFrag<(add node:$LHS, (and node:$RHS, 0xFFFF))>>;
1791 def t2UXTAB16 : T2I_exta_rrot_np<0b011, "uxtab16">;
1792 }
1793
1794 //===----------------------------------------------------------------------===//
1795 //  Arithmetic Instructions.
1796 //
1797
1798 defm t2ADD  : T2I_bin_ii12rs<0b000, "add",
1799                              BinOpFrag<(add  node:$LHS, node:$RHS)>, 1>;
1800 defm t2SUB  : T2I_bin_ii12rs<0b101, "sub",
1801                              BinOpFrag<(sub  node:$LHS, node:$RHS)>>;
1802
1803 // ADD and SUB with 's' bit set. No 12-bit immediate (T4) variants.
1804 // FIXME: Eliminate them if we can write def : Pat patterns which defines
1805 // CPSR and the implicit def of CPSR is not needed.
1806 defm t2ADDS : T2I_bin_s_irs <0b1000, "add",
1807                              IIC_iALUi, IIC_iALUr, IIC_iALUsi,
1808                              BinOpFrag<(ARMaddc node:$LHS, node:$RHS)>, 1>;
1809 defm t2SUBS : T2I_bin_s_irs <0b1101, "sub",
1810                              IIC_iALUi, IIC_iALUr, IIC_iALUsi,
1811                              BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
1812
1813 let hasPostISelHook = 1 in {
1814 defm t2ADC  : T2I_adde_sube_irs<0b1010, "adc",
1815               BinOpWithFlagFrag<(ARMadde node:$LHS, node:$RHS, node:$FLAG)>, 1>;
1816 defm t2SBC  : T2I_adde_sube_irs<0b1011, "sbc",
1817               BinOpWithFlagFrag<(ARMsube node:$LHS, node:$RHS, node:$FLAG)>>;
1818 }
1819
1820 // RSB
1821 defm t2RSB  : T2I_rbin_irs  <0b1110, "rsb",
1822                              BinOpFrag<(sub  node:$LHS, node:$RHS)>>;
1823
1824 // FIXME: Eliminate them if we can write def : Pat patterns which defines
1825 // CPSR and the implicit def of CPSR is not needed.
1826 defm t2RSBS : T2I_rbin_s_is <0b1110, "rsb",
1827                              BinOpFrag<(ARMsubc node:$LHS, node:$RHS)>>;
1828
1829 // (sub X, imm) gets canonicalized to (add X, -imm).  Match this form.
1830 // The assume-no-carry-in form uses the negation of the input since add/sub
1831 // assume opposite meanings of the carry flag (i.e., carry == !borrow).
1832 // See the definition of AddWithCarry() in the ARM ARM A2.2.1 for the gory
1833 // details.
1834 // The AddedComplexity preferences the first variant over the others since
1835 // it can be shrunk to a 16-bit wide encoding, while the others cannot.
1836 let AddedComplexity = 1 in
1837 def : T2Pat<(add        GPR:$src, imm0_255_neg:$imm),
1838             (t2SUBri    GPR:$src, imm0_255_neg:$imm)>;
1839 def : T2Pat<(add        GPR:$src, t2_so_imm_neg:$imm),
1840             (t2SUBri    GPR:$src, t2_so_imm_neg:$imm)>;
1841 def : T2Pat<(add        GPR:$src, imm0_4095_neg:$imm),
1842             (t2SUBri12  GPR:$src, imm0_4095_neg:$imm)>;
1843 let AddedComplexity = 1 in
1844 def : T2Pat<(ARMaddc    rGPR:$src, imm0_255_neg:$imm),
1845             (t2SUBSri   rGPR:$src, imm0_255_neg:$imm)>;
1846 def : T2Pat<(ARMaddc    rGPR:$src, t2_so_imm_neg:$imm),
1847             (t2SUBSri   rGPR:$src, t2_so_imm_neg:$imm)>;
1848 // The with-carry-in form matches bitwise not instead of the negation.
1849 // Effectively, the inverse interpretation of the carry flag already accounts
1850 // for part of the negation.
1851 let AddedComplexity = 1 in
1852 def : T2Pat<(ARMadde    rGPR:$src, imm0_255_not:$imm, CPSR),
1853             (t2SBCri    rGPR:$src, imm0_255_not:$imm)>;
1854 def : T2Pat<(ARMadde    rGPR:$src, t2_so_imm_not:$imm, CPSR),
1855             (t2SBCri    rGPR:$src, t2_so_imm_not:$imm)>;
1856
1857 // Select Bytes -- for disassembly only
1858
1859 def t2SEL : T2ThreeReg<(outs GPR:$Rd), (ins GPR:$Rn, GPR:$Rm),
1860                 NoItinerary, "sel", "\t$Rd, $Rn, $Rm", []>,
1861           Requires<[IsThumb2, HasThumb2DSP]> {
1862   let Inst{31-27} = 0b11111;
1863   let Inst{26-24} = 0b010;
1864   let Inst{23} = 0b1;
1865   let Inst{22-20} = 0b010;
1866   let Inst{15-12} = 0b1111;
1867   let Inst{7} = 0b1;
1868   let Inst{6-4} = 0b000;
1869 }
1870
1871 // A6.3.13, A6.3.14, A6.3.15 Parallel addition and subtraction (signed/unsigned)
1872 // And Miscellaneous operations -- for disassembly only
1873 class T2I_pam<bits<3> op22_20, bits<4> op7_4, string opc,
1874               list<dag> pat = [/* For disassembly only; pattern left blank */],
1875               dag iops = (ins rGPR:$Rn, rGPR:$Rm),
1876               string asm = "\t$Rd, $Rn, $Rm">
1877   : T2I<(outs rGPR:$Rd), iops, NoItinerary, opc, asm, pat>,
1878     Requires<[IsThumb2, HasThumb2DSP]> {
1879   let Inst{31-27} = 0b11111;
1880   let Inst{26-23} = 0b0101;
1881   let Inst{22-20} = op22_20;
1882   let Inst{15-12} = 0b1111;
1883   let Inst{7-4} = op7_4;
1884
1885   bits<4> Rd;
1886   bits<4> Rn;
1887   bits<4> Rm;
1888
1889   let Inst{11-8}  = Rd;
1890   let Inst{19-16} = Rn;
1891   let Inst{3-0}   = Rm;
1892 }
1893
1894 // Saturating add/subtract -- for disassembly only
1895
1896 def t2QADD    : T2I_pam<0b000, 0b1000, "qadd",
1897                         [(set rGPR:$Rd, (int_arm_qadd rGPR:$Rn, rGPR:$Rm))],
1898                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1899 def t2QADD16  : T2I_pam<0b001, 0b0001, "qadd16">;
1900 def t2QADD8   : T2I_pam<0b000, 0b0001, "qadd8">;
1901 def t2QASX    : T2I_pam<0b010, 0b0001, "qasx">;
1902 def t2QDADD   : T2I_pam<0b000, 0b1001, "qdadd", [],
1903                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1904 def t2QDSUB   : T2I_pam<0b000, 0b1011, "qdsub", [],
1905                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1906 def t2QSAX    : T2I_pam<0b110, 0b0001, "qsax">;
1907 def t2QSUB    : T2I_pam<0b000, 0b1010, "qsub",
1908                         [(set rGPR:$Rd, (int_arm_qsub rGPR:$Rn, rGPR:$Rm))],
1909                         (ins rGPR:$Rm, rGPR:$Rn), "\t$Rd, $Rm, $Rn">;
1910 def t2QSUB16  : T2I_pam<0b101, 0b0001, "qsub16">;
1911 def t2QSUB8   : T2I_pam<0b100, 0b0001, "qsub8">;
1912 def t2UQADD16 : T2I_pam<0b001, 0b0101, "uqadd16">;
1913 def t2UQADD8  : T2I_pam<0b000, 0b0101, "uqadd8">;
1914 def t2UQASX   : T2I_pam<0b010, 0b0101, "uqasx">;
1915 def t2UQSAX   : T2I_pam<0b110, 0b0101, "uqsax">;
1916 def t2UQSUB16 : T2I_pam<0b101, 0b0101, "uqsub16">;
1917 def t2UQSUB8  : T2I_pam<0b100, 0b0101, "uqsub8">;
1918
1919 // Signed/Unsigned add/subtract -- for disassembly only
1920
1921 def t2SASX    : T2I_pam<0b010, 0b0000, "sasx">;
1922 def t2SADD16  : T2I_pam<0b001, 0b0000, "sadd16">;
1923 def t2SADD8   : T2I_pam<0b000, 0b0000, "sadd8">;
1924 def t2SSAX    : T2I_pam<0b110, 0b0000, "ssax">;
1925 def t2SSUB16  : T2I_pam<0b101, 0b0000, "ssub16">;
1926 def t2SSUB8   : T2I_pam<0b100, 0b0000, "ssub8">;
1927 def t2UASX    : T2I_pam<0b010, 0b0100, "uasx">;
1928 def t2UADD16  : T2I_pam<0b001, 0b0100, "uadd16">;
1929 def t2UADD8   : T2I_pam<0b000, 0b0100, "uadd8">;
1930 def t2USAX    : T2I_pam<0b110, 0b0100, "usax">;
1931 def t2USUB16  : T2I_pam<0b101, 0b0100, "usub16">;
1932 def t2USUB8   : T2I_pam<0b100, 0b0100, "usub8">;
1933
1934 // Signed/Unsigned halving add/subtract -- for disassembly only
1935
1936 def t2SHASX   : T2I_pam<0b010, 0b0010, "shasx">;
1937 def t2SHADD16 : T2I_pam<0b001, 0b0010, "shadd16">;
1938 def t2SHADD8  : T2I_pam<0b000, 0b0010, "shadd8">;
1939 def t2SHSAX   : T2I_pam<0b110, 0b0010, "shsax">;
1940 def t2SHSUB16 : T2I_pam<0b101, 0b0010, "shsub16">;
1941 def t2SHSUB8  : T2I_pam<0b100, 0b0010, "shsub8">;
1942 def t2UHASX   : T2I_pam<0b010, 0b0110, "uhasx">;
1943 def t2UHADD16 : T2I_pam<0b001, 0b0110, "uhadd16">;
1944 def t2UHADD8  : T2I_pam<0b000, 0b0110, "uhadd8">;
1945 def t2UHSAX   : T2I_pam<0b110, 0b0110, "uhsax">;
1946 def t2UHSUB16 : T2I_pam<0b101, 0b0110, "uhsub16">;
1947 def t2UHSUB8  : T2I_pam<0b100, 0b0110, "uhsub8">;
1948
1949 // Helper class for disassembly only
1950 // A6.3.16 & A6.3.17
1951 // T2Imac - Thumb2 multiply [accumulate, and absolute difference] instructions.
1952 class T2ThreeReg_mac<bit long, bits<3> op22_20, bits<4> op7_4, dag oops,
1953   dag iops, InstrItinClass itin, string opc, string asm, list<dag> pattern>
1954   : T2ThreeReg<oops, iops, itin, opc, asm, pattern> {
1955   let Inst{31-27} = 0b11111;
1956   let Inst{26-24} = 0b011;
1957   let Inst{23}    = long;
1958   let Inst{22-20} = op22_20;
1959   let Inst{7-4}   = op7_4;
1960 }
1961
1962 class T2FourReg_mac<bit long, bits<3> op22_20, bits<4> op7_4, dag oops,
1963   dag iops, InstrItinClass itin, string opc, string asm, list<dag> pattern>
1964   : T2FourReg<oops, iops, itin, opc, asm, pattern> {
1965   let Inst{31-27} = 0b11111;
1966   let Inst{26-24} = 0b011;
1967   let Inst{23}    = long;
1968   let Inst{22-20} = op22_20;
1969   let Inst{7-4}   = op7_4;
1970 }
1971
1972 // Unsigned Sum of Absolute Differences [and Accumulate] -- for disassembly only
1973
1974 def t2USAD8   : T2ThreeReg_mac<0, 0b111, 0b0000, (outs rGPR:$Rd),
1975                                            (ins rGPR:$Rn, rGPR:$Rm),
1976                         NoItinerary, "usad8", "\t$Rd, $Rn, $Rm", []>,
1977           Requires<[IsThumb2, HasThumb2DSP]> {
1978   let Inst{15-12} = 0b1111;
1979 }
1980 def t2USADA8  : T2FourReg_mac<0, 0b111, 0b0000, (outs rGPR:$Rd),
1981                        (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), NoItinerary,
1982                         "usada8", "\t$Rd, $Rn, $Rm, $Ra", []>,
1983           Requires<[IsThumb2, HasThumb2DSP]>;
1984
1985 // Signed/Unsigned saturate -- for disassembly only
1986
1987 class T2SatI<dag oops, dag iops, InstrItinClass itin,
1988            string opc, string asm, list<dag> pattern>
1989   : T2I<oops, iops, itin, opc, asm, pattern> {
1990   bits<4> Rd;
1991   bits<4> Rn;
1992   bits<5> sat_imm;
1993   bits<7> sh;
1994
1995   let Inst{11-8}  = Rd;
1996   let Inst{19-16} = Rn;
1997   let Inst{4-0}   = sat_imm;
1998   let Inst{21}    = sh{5};
1999   let Inst{14-12} = sh{4-2};
2000   let Inst{7-6}   = sh{1-0};
2001 }
2002
2003 def t2SSAT: T2SatI<
2004               (outs rGPR:$Rd), (ins imm1_32:$sat_imm, rGPR:$Rn, shift_imm:$sh),
2005               NoItinerary, "ssat", "\t$Rd, $sat_imm, $Rn$sh",
2006               [/* For disassembly only; pattern left blank */]> {
2007   let Inst{31-27} = 0b11110;
2008   let Inst{25-22} = 0b1100;
2009   let Inst{20} = 0;
2010   let Inst{15} = 0;
2011 }
2012
2013 def t2SSAT16: T2SatI<
2014                 (outs rGPR:$Rd), (ins imm1_16:$sat_imm, rGPR:$Rn), NoItinerary,
2015                 "ssat16", "\t$Rd, $sat_imm, $Rn",
2016                 [/* For disassembly only; pattern left blank */]>,
2017           Requires<[IsThumb2, HasThumb2DSP]> {
2018   let Inst{31-27} = 0b11110;
2019   let Inst{25-22} = 0b1100;
2020   let Inst{20} = 0;
2021   let Inst{15} = 0;
2022   let Inst{21} = 1;        // sh = '1'
2023   let Inst{14-12} = 0b000; // imm3 = '000'
2024   let Inst{7-6} = 0b00;    // imm2 = '00'
2025 }
2026
2027 def t2USAT: T2SatI<
2028                (outs rGPR:$Rd), (ins imm0_31:$sat_imm, rGPR:$Rn, shift_imm:$sh),
2029                 NoItinerary, "usat", "\t$Rd, $sat_imm, $Rn$sh",
2030                 [/* For disassembly only; pattern left blank */]> {
2031   let Inst{31-27} = 0b11110;
2032   let Inst{25-22} = 0b1110;
2033   let Inst{20} = 0;
2034   let Inst{15} = 0;
2035 }
2036
2037 def t2USAT16: T2SatI<(outs rGPR:$Rd), (ins imm0_15:$sat_imm, rGPR:$Rn),
2038                      NoItinerary,
2039                      "usat16", "\t$Rd, $sat_imm, $Rn",
2040                      [/* For disassembly only; pattern left blank */]>,
2041           Requires<[IsThumb2, HasThumb2DSP]> {
2042   let Inst{31-27} = 0b11110;
2043   let Inst{25-22} = 0b1110;
2044   let Inst{20} = 0;
2045   let Inst{15} = 0;
2046   let Inst{21} = 1;        // sh = '1'
2047   let Inst{14-12} = 0b000; // imm3 = '000'
2048   let Inst{7-6} = 0b00;    // imm2 = '00'
2049 }
2050
2051 def : T2Pat<(int_arm_ssat GPR:$a, imm:$pos), (t2SSAT imm:$pos, GPR:$a, 0)>;
2052 def : T2Pat<(int_arm_usat GPR:$a, imm:$pos), (t2USAT imm:$pos, GPR:$a, 0)>;
2053
2054 //===----------------------------------------------------------------------===//
2055 //  Shift and rotate Instructions.
2056 //
2057
2058 defm t2LSL  : T2I_sh_ir<0b00, "lsl", imm0_31,
2059                         BinOpFrag<(shl  node:$LHS, node:$RHS)>, "t2LSL">;
2060 defm t2LSR  : T2I_sh_ir<0b01, "lsr", imm_sr,
2061                         BinOpFrag<(srl  node:$LHS, node:$RHS)>, "t2LSR">;
2062 defm t2ASR  : T2I_sh_ir<0b10, "asr", imm_sr,
2063                         BinOpFrag<(sra  node:$LHS, node:$RHS)>, "t2ASR">;
2064 defm t2ROR  : T2I_sh_ir<0b11, "ror", imm0_31,
2065                         BinOpFrag<(rotr node:$LHS, node:$RHS)>, "t2ROR">;
2066
2067 // (rotr x, (and y, 0x...1f)) ==> (ROR x, y)
2068 def : Pat<(rotr rGPR:$lhs, (and rGPR:$rhs, lo5AllOne)),
2069           (t2RORrr rGPR:$lhs, rGPR:$rhs)>;
2070
2071 let Uses = [CPSR] in {
2072 def t2RRX : T2sTwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iMOVsi,
2073                    "rrx", "\t$Rd, $Rm",
2074                    [(set rGPR:$Rd, (ARMrrx rGPR:$Rm))]> {
2075   let Inst{31-27} = 0b11101;
2076   let Inst{26-25} = 0b01;
2077   let Inst{24-21} = 0b0010;
2078   let Inst{19-16} = 0b1111; // Rn
2079   let Inst{14-12} = 0b000;
2080   let Inst{7-4} = 0b0011;
2081 }
2082 }
2083
2084 let isCodeGenOnly = 1, Defs = [CPSR] in {
2085 def t2MOVsrl_flag : T2TwoRegShiftImm<
2086                         (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iMOVsi,
2087                         "lsrs", ".w\t$Rd, $Rm, #1",
2088                         [(set rGPR:$Rd, (ARMsrl_flag rGPR:$Rm))]> {
2089   let Inst{31-27} = 0b11101;
2090   let Inst{26-25} = 0b01;
2091   let Inst{24-21} = 0b0010;
2092   let Inst{20} = 1; // The S bit.
2093   let Inst{19-16} = 0b1111; // Rn
2094   let Inst{5-4} = 0b01; // Shift type.
2095   // Shift amount = Inst{14-12:7-6} = 1.
2096   let Inst{14-12} = 0b000;
2097   let Inst{7-6} = 0b01;
2098 }
2099 def t2MOVsra_flag : T2TwoRegShiftImm<
2100                         (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iMOVsi,
2101                         "asrs", ".w\t$Rd, $Rm, #1",
2102                         [(set rGPR:$Rd, (ARMsra_flag rGPR:$Rm))]> {
2103   let Inst{31-27} = 0b11101;
2104   let Inst{26-25} = 0b01;
2105   let Inst{24-21} = 0b0010;
2106   let Inst{20} = 1; // The S bit.
2107   let Inst{19-16} = 0b1111; // Rn
2108   let Inst{5-4} = 0b10; // Shift type.
2109   // Shift amount = Inst{14-12:7-6} = 1.
2110   let Inst{14-12} = 0b000;
2111   let Inst{7-6} = 0b01;
2112 }
2113 }
2114
2115 //===----------------------------------------------------------------------===//
2116 //  Bitwise Instructions.
2117 //
2118
2119 defm t2AND  : T2I_bin_w_irs<0b0000, "and",
2120                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2121                             BinOpFrag<(and node:$LHS, node:$RHS)>, "t2AND", 1>;
2122 defm t2ORR  : T2I_bin_w_irs<0b0010, "orr",
2123                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2124                             BinOpFrag<(or  node:$LHS, node:$RHS)>, "t2ORR", 1>;
2125 defm t2EOR  : T2I_bin_w_irs<0b0100, "eor",
2126                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2127                             BinOpFrag<(xor node:$LHS, node:$RHS)>, "t2EOR", 1>;
2128
2129 defm t2BIC  : T2I_bin_w_irs<0b0001, "bic",
2130                             IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2131                             BinOpFrag<(and node:$LHS, (not node:$RHS))>,
2132                             "t2BIC">;
2133
2134 class T2BitFI<dag oops, dag iops, InstrItinClass itin,
2135               string opc, string asm, list<dag> pattern>
2136     : T2I<oops, iops, itin, opc, asm, pattern> {
2137   bits<4> Rd;
2138   bits<5> msb;
2139   bits<5> lsb;
2140
2141   let Inst{11-8}  = Rd;
2142   let Inst{4-0}   = msb{4-0};
2143   let Inst{14-12} = lsb{4-2};
2144   let Inst{7-6}   = lsb{1-0};
2145 }
2146
2147 class T2TwoRegBitFI<dag oops, dag iops, InstrItinClass itin,
2148               string opc, string asm, list<dag> pattern>
2149     : T2BitFI<oops, iops, itin, opc, asm, pattern> {
2150   bits<4> Rn;
2151
2152   let Inst{19-16} = Rn;
2153 }
2154
2155 let Constraints = "$src = $Rd" in
2156 def t2BFC : T2BitFI<(outs rGPR:$Rd), (ins rGPR:$src, bf_inv_mask_imm:$imm),
2157                 IIC_iUNAsi, "bfc", "\t$Rd, $imm",
2158                 [(set rGPR:$Rd, (and rGPR:$src, bf_inv_mask_imm:$imm))]> {
2159   let Inst{31-27} = 0b11110;
2160   let Inst{26} = 0; // should be 0.
2161   let Inst{25} = 1;
2162   let Inst{24-20} = 0b10110;
2163   let Inst{19-16} = 0b1111; // Rn
2164   let Inst{15} = 0;
2165   let Inst{5} = 0; // should be 0.
2166
2167   bits<10> imm;
2168   let msb{4-0} = imm{9-5};
2169   let lsb{4-0} = imm{4-0};
2170 }
2171
2172 def t2SBFX: T2TwoRegBitFI<
2173                 (outs rGPR:$Rd), (ins rGPR:$Rn, imm0_31:$lsb, imm1_32:$msb),
2174                  IIC_iUNAsi, "sbfx", "\t$Rd, $Rn, $lsb, $msb", []> {
2175   let Inst{31-27} = 0b11110;
2176   let Inst{25} = 1;
2177   let Inst{24-20} = 0b10100;
2178   let Inst{15} = 0;
2179 }
2180
2181 def t2UBFX: T2TwoRegBitFI<
2182                 (outs rGPR:$Rd), (ins rGPR:$Rn, imm0_31:$lsb, imm1_32:$msb),
2183                  IIC_iUNAsi, "ubfx", "\t$Rd, $Rn, $lsb, $msb", []> {
2184   let Inst{31-27} = 0b11110;
2185   let Inst{25} = 1;
2186   let Inst{24-20} = 0b11100;
2187   let Inst{15} = 0;
2188 }
2189
2190 // A8.6.18  BFI - Bitfield insert (Encoding T1)
2191 let Constraints = "$src = $Rd" in {
2192   def t2BFI : T2TwoRegBitFI<(outs rGPR:$Rd),
2193                   (ins rGPR:$src, rGPR:$Rn, bf_inv_mask_imm:$imm),
2194                   IIC_iBITi, "bfi", "\t$Rd, $Rn, $imm",
2195                   [(set rGPR:$Rd, (ARMbfi rGPR:$src, rGPR:$Rn,
2196                                    bf_inv_mask_imm:$imm))]> {
2197     let Inst{31-27} = 0b11110;
2198     let Inst{26} = 0; // should be 0.
2199     let Inst{25} = 1;
2200     let Inst{24-20} = 0b10110;
2201     let Inst{15} = 0;
2202     let Inst{5} = 0; // should be 0.
2203
2204     bits<10> imm;
2205     let msb{4-0} = imm{9-5};
2206     let lsb{4-0} = imm{4-0};
2207   }
2208 }
2209
2210 defm t2ORN  : T2I_bin_irs<0b0011, "orn",
2211                           IIC_iBITi, IIC_iBITr, IIC_iBITsi,
2212                           BinOpFrag<(or  node:$LHS, (not node:$RHS))>,
2213                           "t2ORN", 0, "">;
2214
2215 /// T2I_un_irs - Defines a set of (op reg, {so_imm|r|so_reg}) patterns for a
2216 /// unary operation that produces a value. These are predicable and can be
2217 /// changed to modify CPSR.
2218 multiclass T2I_un_irs<bits<4> opcod, string opc,
2219                      InstrItinClass iii, InstrItinClass iir, InstrItinClass iis,
2220                       PatFrag opnode, bit Cheap = 0, bit ReMat = 0> {
2221    // shifted imm
2222    def i : T2sOneRegImm<(outs rGPR:$Rd), (ins t2_so_imm:$imm), iii,
2223                 opc, "\t$Rd, $imm",
2224                 [(set rGPR:$Rd, (opnode t2_so_imm:$imm))]> {
2225      let isAsCheapAsAMove = Cheap;
2226      let isReMaterializable = ReMat;
2227      let Inst{31-27} = 0b11110;
2228      let Inst{25} = 0;
2229      let Inst{24-21} = opcod;
2230      let Inst{19-16} = 0b1111; // Rn
2231      let Inst{15} = 0;
2232    }
2233    // register
2234    def r : T2sTwoReg<(outs rGPR:$Rd), (ins rGPR:$Rm), iir,
2235                 opc, ".w\t$Rd, $Rm",
2236                 [(set rGPR:$Rd, (opnode rGPR:$Rm))]> {
2237      let Inst{31-27} = 0b11101;
2238      let Inst{26-25} = 0b01;
2239      let Inst{24-21} = opcod;
2240      let Inst{19-16} = 0b1111; // Rn
2241      let Inst{14-12} = 0b000; // imm3
2242      let Inst{7-6} = 0b00; // imm2
2243      let Inst{5-4} = 0b00; // type
2244    }
2245    // shifted register
2246    def s : T2sOneRegShiftedReg<(outs rGPR:$Rd), (ins t2_so_reg:$ShiftedRm), iis,
2247                 opc, ".w\t$Rd, $ShiftedRm",
2248                 [(set rGPR:$Rd, (opnode t2_so_reg:$ShiftedRm))]> {
2249      let Inst{31-27} = 0b11101;
2250      let Inst{26-25} = 0b01;
2251      let Inst{24-21} = opcod;
2252      let Inst{19-16} = 0b1111; // Rn
2253    }
2254 }
2255
2256 // Prefer over of t2EORri ra, rb, -1 because mvn has 16-bit version
2257 let AddedComplexity = 1 in
2258 defm t2MVN  : T2I_un_irs <0b0011, "mvn",
2259                           IIC_iMVNi, IIC_iMVNr, IIC_iMVNsi,
2260                           UnOpFrag<(not node:$Src)>, 1, 1>;
2261
2262 let AddedComplexity = 1 in
2263 def : T2Pat<(and     rGPR:$src, t2_so_imm_not:$imm),
2264             (t2BICri rGPR:$src, t2_so_imm_not:$imm)>;
2265
2266 // FIXME: Disable this pattern on Darwin to workaround an assembler bug.
2267 def : T2Pat<(or      rGPR:$src, t2_so_imm_not:$imm),
2268             (t2ORNri rGPR:$src, t2_so_imm_not:$imm)>,
2269             Requires<[IsThumb2]>;
2270
2271 def : T2Pat<(t2_so_imm_not:$src),
2272             (t2MVNi t2_so_imm_not:$src)>;
2273
2274 //===----------------------------------------------------------------------===//
2275 //  Multiply Instructions.
2276 //
2277 let isCommutable = 1 in
2278 def t2MUL: T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL32,
2279                 "mul", "\t$Rd, $Rn, $Rm",
2280                 [(set rGPR:$Rd, (mul rGPR:$Rn, rGPR:$Rm))]> {
2281   let Inst{31-27} = 0b11111;
2282   let Inst{26-23} = 0b0110;
2283   let Inst{22-20} = 0b000;
2284   let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2285   let Inst{7-4} = 0b0000; // Multiply
2286 }
2287
2288 def t2MLA: T2FourReg<
2289                 (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2290                 "mla", "\t$Rd, $Rn, $Rm, $Ra",
2291                 [(set rGPR:$Rd, (add (mul rGPR:$Rn, rGPR:$Rm), rGPR:$Ra))]> {
2292   let Inst{31-27} = 0b11111;
2293   let Inst{26-23} = 0b0110;
2294   let Inst{22-20} = 0b000;
2295   let Inst{7-4} = 0b0000; // Multiply
2296 }
2297
2298 def t2MLS: T2FourReg<
2299                 (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2300                 "mls", "\t$Rd, $Rn, $Rm, $Ra",
2301                 [(set rGPR:$Rd, (sub rGPR:$Ra, (mul rGPR:$Rn, rGPR:$Rm)))]> {
2302   let Inst{31-27} = 0b11111;
2303   let Inst{26-23} = 0b0110;
2304   let Inst{22-20} = 0b000;
2305   let Inst{7-4} = 0b0001; // Multiply and Subtract
2306 }
2307
2308 // Extra precision multiplies with low / high results
2309 let neverHasSideEffects = 1 in {
2310 let isCommutable = 1 in {
2311 def t2SMULL : T2MulLong<0b000, 0b0000,
2312                   (outs rGPR:$RdLo, rGPR:$RdHi),
2313                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL64,
2314                    "smull", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2315
2316 def t2UMULL : T2MulLong<0b010, 0b0000,
2317                   (outs rGPR:$RdLo, rGPR:$RdHi),
2318                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL64,
2319                    "umull", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2320 } // isCommutable
2321
2322 // Multiply + accumulate
2323 def t2SMLAL : T2MulLong<0b100, 0b0000,
2324                   (outs rGPR:$RdLo, rGPR:$RdHi),
2325                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64,
2326                   "smlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2327
2328 def t2UMLAL : T2MulLong<0b110, 0b0000,
2329                   (outs rGPR:$RdLo, rGPR:$RdHi),
2330                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64,
2331                   "umlal", "\t$RdLo, $RdHi, $Rn, $Rm", []>;
2332
2333 def t2UMAAL : T2MulLong<0b110, 0b0110,
2334                   (outs rGPR:$RdLo, rGPR:$RdHi),
2335                   (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64,
2336                   "umaal", "\t$RdLo, $RdHi, $Rn, $Rm", []>,
2337           Requires<[IsThumb2, HasThumb2DSP]>;
2338 } // neverHasSideEffects
2339
2340 // Rounding variants of the below included for disassembly only
2341
2342 // Most significant word multiply
2343 def t2SMMUL : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL32,
2344                   "smmul", "\t$Rd, $Rn, $Rm",
2345                   [(set rGPR:$Rd, (mulhs rGPR:$Rn, rGPR:$Rm))]>,
2346           Requires<[IsThumb2, HasThumb2DSP]> {
2347   let Inst{31-27} = 0b11111;
2348   let Inst{26-23} = 0b0110;
2349   let Inst{22-20} = 0b101;
2350   let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2351   let Inst{7-4} = 0b0000; // No Rounding (Inst{4} = 0)
2352 }
2353
2354 def t2SMMULR : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL32,
2355                   "smmulr", "\t$Rd, $Rn, $Rm", []>,
2356           Requires<[IsThumb2, HasThumb2DSP]> {
2357   let Inst{31-27} = 0b11111;
2358   let Inst{26-23} = 0b0110;
2359   let Inst{22-20} = 0b101;
2360   let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2361   let Inst{7-4} = 0b0001; // Rounding (Inst{4} = 1)
2362 }
2363
2364 def t2SMMLA : T2FourReg<
2365         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2366                 "smmla", "\t$Rd, $Rn, $Rm, $Ra",
2367                 [(set rGPR:$Rd, (add (mulhs rGPR:$Rm, rGPR:$Rn), rGPR:$Ra))]>,
2368           Requires<[IsThumb2, HasThumb2DSP]> {
2369   let Inst{31-27} = 0b11111;
2370   let Inst{26-23} = 0b0110;
2371   let Inst{22-20} = 0b101;
2372   let Inst{7-4} = 0b0000; // No Rounding (Inst{4} = 0)
2373 }
2374
2375 def t2SMMLAR: T2FourReg<
2376         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2377                   "smmlar", "\t$Rd, $Rn, $Rm, $Ra", []>,
2378           Requires<[IsThumb2, HasThumb2DSP]> {
2379   let Inst{31-27} = 0b11111;
2380   let Inst{26-23} = 0b0110;
2381   let Inst{22-20} = 0b101;
2382   let Inst{7-4} = 0b0001; // Rounding (Inst{4} = 1)
2383 }
2384
2385 def t2SMMLS: T2FourReg<
2386         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2387                 "smmls", "\t$Rd, $Rn, $Rm, $Ra",
2388                 [(set rGPR:$Rd, (sub rGPR:$Ra, (mulhs rGPR:$Rn, rGPR:$Rm)))]>,
2389           Requires<[IsThumb2, HasThumb2DSP]> {
2390   let Inst{31-27} = 0b11111;
2391   let Inst{26-23} = 0b0110;
2392   let Inst{22-20} = 0b110;
2393   let Inst{7-4} = 0b0000; // No Rounding (Inst{4} = 0)
2394 }
2395
2396 def t2SMMLSR:T2FourReg<
2397         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32,
2398                 "smmlsr", "\t$Rd, $Rn, $Rm, $Ra", []>,
2399           Requires<[IsThumb2, HasThumb2DSP]> {
2400   let Inst{31-27} = 0b11111;
2401   let Inst{26-23} = 0b0110;
2402   let Inst{22-20} = 0b110;
2403   let Inst{7-4} = 0b0001; // Rounding (Inst{4} = 1)
2404 }
2405
2406 multiclass T2I_smul<string opc, PatFrag opnode> {
2407   def BB : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2408               !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm",
2409               [(set rGPR:$Rd, (opnode (sext_inreg rGPR:$Rn, i16),
2410                                       (sext_inreg rGPR:$Rm, i16)))]>,
2411           Requires<[IsThumb2, HasThumb2DSP]> {
2412     let Inst{31-27} = 0b11111;
2413     let Inst{26-23} = 0b0110;
2414     let Inst{22-20} = 0b001;
2415     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2416     let Inst{7-6} = 0b00;
2417     let Inst{5-4} = 0b00;
2418   }
2419
2420   def BT : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2421               !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm",
2422               [(set rGPR:$Rd, (opnode (sext_inreg rGPR:$Rn, i16),
2423                                       (sra rGPR:$Rm, (i32 16))))]>,
2424           Requires<[IsThumb2, HasThumb2DSP]> {
2425     let Inst{31-27} = 0b11111;
2426     let Inst{26-23} = 0b0110;
2427     let Inst{22-20} = 0b001;
2428     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2429     let Inst{7-6} = 0b00;
2430     let Inst{5-4} = 0b01;
2431   }
2432
2433   def TB : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2434               !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm",
2435               [(set rGPR:$Rd, (opnode (sra rGPR:$Rn, (i32 16)),
2436                                       (sext_inreg rGPR:$Rm, i16)))]>,
2437           Requires<[IsThumb2, HasThumb2DSP]> {
2438     let Inst{31-27} = 0b11111;
2439     let Inst{26-23} = 0b0110;
2440     let Inst{22-20} = 0b001;
2441     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2442     let Inst{7-6} = 0b00;
2443     let Inst{5-4} = 0b10;
2444   }
2445
2446   def TT : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2447               !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm",
2448               [(set rGPR:$Rd, (opnode (sra rGPR:$Rn, (i32 16)),
2449                                       (sra rGPR:$Rm, (i32 16))))]>,
2450           Requires<[IsThumb2, HasThumb2DSP]> {
2451     let Inst{31-27} = 0b11111;
2452     let Inst{26-23} = 0b0110;
2453     let Inst{22-20} = 0b001;
2454     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2455     let Inst{7-6} = 0b00;
2456     let Inst{5-4} = 0b11;
2457   }
2458
2459   def WB : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2460               !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm",
2461               [(set rGPR:$Rd, (sra (opnode rGPR:$Rn,
2462                                     (sext_inreg rGPR:$Rm, i16)), (i32 16)))]>,
2463           Requires<[IsThumb2, HasThumb2DSP]> {
2464     let Inst{31-27} = 0b11111;
2465     let Inst{26-23} = 0b0110;
2466     let Inst{22-20} = 0b011;
2467     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2468     let Inst{7-6} = 0b00;
2469     let Inst{5-4} = 0b00;
2470   }
2471
2472   def WT : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iMUL16,
2473               !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm",
2474               [(set rGPR:$Rd, (sra (opnode rGPR:$Rn,
2475                                     (sra rGPR:$Rm, (i32 16))), (i32 16)))]>,
2476           Requires<[IsThumb2, HasThumb2DSP]> {
2477     let Inst{31-27} = 0b11111;
2478     let Inst{26-23} = 0b0110;
2479     let Inst{22-20} = 0b011;
2480     let Inst{15-12} = 0b1111; // Ra = 0b1111 (no accumulate)
2481     let Inst{7-6} = 0b00;
2482     let Inst{5-4} = 0b01;
2483   }
2484 }
2485
2486
2487 multiclass T2I_smla<string opc, PatFrag opnode> {
2488   def BB : T2FourReg<
2489         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2490               !strconcat(opc, "bb"), "\t$Rd, $Rn, $Rm, $Ra",
2491               [(set rGPR:$Rd, (add rGPR:$Ra,
2492                                (opnode (sext_inreg rGPR:$Rn, i16),
2493                                        (sext_inreg rGPR:$Rm, i16))))]>,
2494           Requires<[IsThumb2, HasThumb2DSP]> {
2495     let Inst{31-27} = 0b11111;
2496     let Inst{26-23} = 0b0110;
2497     let Inst{22-20} = 0b001;
2498     let Inst{7-6} = 0b00;
2499     let Inst{5-4} = 0b00;
2500   }
2501
2502   def BT : T2FourReg<
2503        (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2504              !strconcat(opc, "bt"), "\t$Rd, $Rn, $Rm, $Ra",
2505              [(set rGPR:$Rd, (add rGPR:$Ra, (opnode (sext_inreg rGPR:$Rn, i16),
2506                                                  (sra rGPR:$Rm, (i32 16)))))]>,
2507           Requires<[IsThumb2, HasThumb2DSP]> {
2508     let Inst{31-27} = 0b11111;
2509     let Inst{26-23} = 0b0110;
2510     let Inst{22-20} = 0b001;
2511     let Inst{7-6} = 0b00;
2512     let Inst{5-4} = 0b01;
2513   }
2514
2515   def TB : T2FourReg<
2516         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2517               !strconcat(opc, "tb"), "\t$Rd, $Rn, $Rm, $Ra",
2518               [(set rGPR:$Rd, (add rGPR:$Ra, (opnode (sra rGPR:$Rn, (i32 16)),
2519                                                (sext_inreg rGPR:$Rm, i16))))]>,
2520           Requires<[IsThumb2, HasThumb2DSP]> {
2521     let Inst{31-27} = 0b11111;
2522     let Inst{26-23} = 0b0110;
2523     let Inst{22-20} = 0b001;
2524     let Inst{7-6} = 0b00;
2525     let Inst{5-4} = 0b10;
2526   }
2527
2528   def TT : T2FourReg<
2529         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2530               !strconcat(opc, "tt"), "\t$Rd, $Rn, $Rm, $Ra",
2531              [(set rGPR:$Rd, (add rGPR:$Ra, (opnode (sra rGPR:$Rn, (i32 16)),
2532                                                  (sra rGPR:$Rm, (i32 16)))))]>,
2533           Requires<[IsThumb2, HasThumb2DSP]> {
2534     let Inst{31-27} = 0b11111;
2535     let Inst{26-23} = 0b0110;
2536     let Inst{22-20} = 0b001;
2537     let Inst{7-6} = 0b00;
2538     let Inst{5-4} = 0b11;
2539   }
2540
2541   def WB : T2FourReg<
2542         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2543               !strconcat(opc, "wb"), "\t$Rd, $Rn, $Rm, $Ra",
2544               [(set rGPR:$Rd, (add rGPR:$Ra, (sra (opnode rGPR:$Rn,
2545                                     (sext_inreg rGPR:$Rm, i16)), (i32 16))))]>,
2546           Requires<[IsThumb2, HasThumb2DSP]> {
2547     let Inst{31-27} = 0b11111;
2548     let Inst{26-23} = 0b0110;
2549     let Inst{22-20} = 0b011;
2550     let Inst{7-6} = 0b00;
2551     let Inst{5-4} = 0b00;
2552   }
2553
2554   def WT : T2FourReg<
2555         (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC16,
2556               !strconcat(opc, "wt"), "\t$Rd, $Rn, $Rm, $Ra",
2557               [(set rGPR:$Rd, (add rGPR:$Ra, (sra (opnode rGPR:$Rn,
2558                                       (sra rGPR:$Rm, (i32 16))), (i32 16))))]>,
2559           Requires<[IsThumb2, HasThumb2DSP]> {
2560     let Inst{31-27} = 0b11111;
2561     let Inst{26-23} = 0b0110;
2562     let Inst{22-20} = 0b011;
2563     let Inst{7-6} = 0b00;
2564     let Inst{5-4} = 0b01;
2565   }
2566 }
2567
2568 defm t2SMUL : T2I_smul<"smul", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
2569 defm t2SMLA : T2I_smla<"smla", BinOpFrag<(mul node:$LHS, node:$RHS)>>;
2570
2571 // Halfword multiple accumulate long: SMLAL<x><y>
2572 def t2SMLALBB : T2FourReg_mac<1, 0b100, 0b1000, (outs rGPR:$Ra,rGPR:$Rd),
2573          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlalbb", "\t$Ra, $Rd, $Rn, $Rm",
2574            [/* For disassembly only; pattern left blank */]>,
2575           Requires<[IsThumb2, HasThumb2DSP]>;
2576 def t2SMLALBT : T2FourReg_mac<1, 0b100, 0b1001, (outs rGPR:$Ra,rGPR:$Rd),
2577          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlalbt", "\t$Ra, $Rd, $Rn, $Rm",
2578            [/* For disassembly only; pattern left blank */]>,
2579           Requires<[IsThumb2, HasThumb2DSP]>;
2580 def t2SMLALTB : T2FourReg_mac<1, 0b100, 0b1010, (outs rGPR:$Ra,rGPR:$Rd),
2581          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlaltb", "\t$Ra, $Rd, $Rn, $Rm",
2582            [/* For disassembly only; pattern left blank */]>,
2583           Requires<[IsThumb2, HasThumb2DSP]>;
2584 def t2SMLALTT : T2FourReg_mac<1, 0b100, 0b1011, (outs rGPR:$Ra,rGPR:$Rd),
2585          (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlaltt", "\t$Ra, $Rd, $Rn, $Rm",
2586            [/* For disassembly only; pattern left blank */]>,
2587           Requires<[IsThumb2, HasThumb2DSP]>;
2588
2589 // Dual halfword multiple: SMUAD, SMUSD, SMLAD, SMLSD, SMLALD, SMLSLD
2590 def t2SMUAD: T2ThreeReg_mac<
2591             0, 0b010, 0b0000, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2592             IIC_iMAC32, "smuad", "\t$Rd, $Rn, $Rm", []>,
2593           Requires<[IsThumb2, HasThumb2DSP]> {
2594   let Inst{15-12} = 0b1111;
2595 }
2596 def t2SMUADX:T2ThreeReg_mac<
2597             0, 0b010, 0b0001, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2598             IIC_iMAC32, "smuadx", "\t$Rd, $Rn, $Rm", []>,
2599           Requires<[IsThumb2, HasThumb2DSP]> {
2600   let Inst{15-12} = 0b1111;
2601 }
2602 def t2SMUSD: T2ThreeReg_mac<
2603             0, 0b100, 0b0000, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2604             IIC_iMAC32, "smusd", "\t$Rd, $Rn, $Rm", []>,
2605           Requires<[IsThumb2, HasThumb2DSP]> {
2606   let Inst{15-12} = 0b1111;
2607 }
2608 def t2SMUSDX:T2ThreeReg_mac<
2609             0, 0b100, 0b0001, (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm),
2610             IIC_iMAC32, "smusdx", "\t$Rd, $Rn, $Rm", []>,
2611           Requires<[IsThumb2, HasThumb2DSP]> {
2612   let Inst{15-12} = 0b1111;
2613 }
2614 def t2SMLAD   : T2FourReg_mac<
2615             0, 0b010, 0b0000, (outs rGPR:$Rd),
2616             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smlad",
2617             "\t$Rd, $Rn, $Rm, $Ra", []>,
2618           Requires<[IsThumb2, HasThumb2DSP]>;
2619 def t2SMLADX  : T2FourReg_mac<
2620             0, 0b010, 0b0001, (outs rGPR:$Rd),
2621             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smladx",
2622             "\t$Rd, $Rn, $Rm, $Ra", []>,
2623           Requires<[IsThumb2, HasThumb2DSP]>;
2624 def t2SMLSD   : T2FourReg_mac<0, 0b100, 0b0000, (outs rGPR:$Rd),
2625             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smlsd",
2626             "\t$Rd, $Rn, $Rm, $Ra", []>,
2627           Requires<[IsThumb2, HasThumb2DSP]>;
2628 def t2SMLSDX  : T2FourReg_mac<0, 0b100, 0b0001, (outs rGPR:$Rd),
2629             (ins rGPR:$Rn, rGPR:$Rm, rGPR:$Ra), IIC_iMAC32, "smlsdx",
2630             "\t$Rd, $Rn, $Rm, $Ra", []>,
2631           Requires<[IsThumb2, HasThumb2DSP]>;
2632 def t2SMLALD  : T2FourReg_mac<1, 0b100, 0b1100, (outs rGPR:$Ra,rGPR:$Rd),
2633                         (ins rGPR:$Rn, rGPR:$Rm), IIC_iMAC64, "smlald",
2634                         "\t$Ra, $Rd, $Rn, $Rm", []>,
2635           Requires<[IsThumb2, HasThumb2DSP]>;
2636 def t2SMLALDX : T2FourReg_mac<1, 0b100, 0b1101, (outs rGPR:$Ra,rGPR:$Rd),
2637                         (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlaldx",
2638                         "\t$Ra, $Rd, $Rn, $Rm", []>,
2639           Requires<[IsThumb2, HasThumb2DSP]>;
2640 def t2SMLSLD  : T2FourReg_mac<1, 0b101, 0b1100, (outs rGPR:$Ra,rGPR:$Rd),
2641                         (ins rGPR:$Rn,rGPR:$Rm), IIC_iMAC64, "smlsld",
2642                         "\t$Ra, $Rd, $Rn, $Rm", []>,
2643           Requires<[IsThumb2, HasThumb2DSP]>;
2644 def t2SMLSLDX : T2FourReg_mac<1, 0b101, 0b1101, (outs rGPR:$Ra,rGPR:$Rd),
2645                         (ins rGPR:$Rm,rGPR:$Rn), IIC_iMAC64, "smlsldx",
2646                         "\t$Ra, $Rd, $Rn, $Rm", []>,
2647           Requires<[IsThumb2, HasThumb2DSP]>;
2648
2649 //===----------------------------------------------------------------------===//
2650 //  Division Instructions.
2651 //  Signed and unsigned division on v7-M
2652 //
2653 def t2SDIV : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUi,
2654                  "sdiv", "\t$Rd, $Rn, $Rm",
2655                  [(set rGPR:$Rd, (sdiv rGPR:$Rn, rGPR:$Rm))]>,
2656                  Requires<[HasDivide, IsThumb2]> {
2657   let Inst{31-27} = 0b11111;
2658   let Inst{26-21} = 0b011100;
2659   let Inst{20} = 0b1;
2660   let Inst{15-12} = 0b1111;
2661   let Inst{7-4} = 0b1111;
2662 }
2663
2664 def t2UDIV : T2ThreeReg<(outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm), IIC_iALUi,
2665                  "udiv", "\t$Rd, $Rn, $Rm",
2666                  [(set rGPR:$Rd, (udiv rGPR:$Rn, rGPR:$Rm))]>,
2667                  Requires<[HasDivide, IsThumb2]> {
2668   let Inst{31-27} = 0b11111;
2669   let Inst{26-21} = 0b011101;
2670   let Inst{20} = 0b1;
2671   let Inst{15-12} = 0b1111;
2672   let Inst{7-4} = 0b1111;
2673 }
2674
2675 //===----------------------------------------------------------------------===//
2676 //  Misc. Arithmetic Instructions.
2677 //
2678
2679 class T2I_misc<bits<2> op1, bits<2> op2, dag oops, dag iops,
2680       InstrItinClass itin, string opc, string asm, list<dag> pattern>
2681   : T2ThreeReg<oops, iops, itin, opc, asm, pattern> {
2682   let Inst{31-27} = 0b11111;
2683   let Inst{26-22} = 0b01010;
2684   let Inst{21-20} = op1;
2685   let Inst{15-12} = 0b1111;
2686   let Inst{7-6} = 0b10;
2687   let Inst{5-4} = op2;
2688   let Rn{3-0} = Rm;
2689 }
2690
2691 def t2CLZ : T2I_misc<0b11, 0b00, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2692                     "clz", "\t$Rd, $Rm", [(set rGPR:$Rd, (ctlz rGPR:$Rm))]>;
2693
2694 def t2RBIT : T2I_misc<0b01, 0b10, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2695                       "rbit", "\t$Rd, $Rm",
2696                       [(set rGPR:$Rd, (ARMrbit rGPR:$Rm))]>;
2697
2698 def t2REV : T2I_misc<0b01, 0b00, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2699                  "rev", ".w\t$Rd, $Rm", [(set rGPR:$Rd, (bswap rGPR:$Rm))]>;
2700
2701 def t2REV16 : T2I_misc<0b01, 0b01, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2702                        "rev16", ".w\t$Rd, $Rm",
2703                 [(set rGPR:$Rd, (rotr (bswap rGPR:$Rm), (i32 16)))]>;
2704
2705 def t2REVSH : T2I_misc<0b01, 0b11, (outs rGPR:$Rd), (ins rGPR:$Rm), IIC_iUNAr,
2706                        "revsh", ".w\t$Rd, $Rm",
2707                  [(set rGPR:$Rd, (sra (bswap rGPR:$Rm), (i32 16)))]>;
2708
2709 def : T2Pat<(or (sra (shl rGPR:$Rm, (i32 24)), (i32 16)),
2710                 (and (srl rGPR:$Rm, (i32 8)), 0xFF)),
2711             (t2REVSH rGPR:$Rm)>;
2712
2713 def t2PKHBT : T2ThreeReg<
2714             (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, pkh_lsl_amt:$sh),
2715                   IIC_iBITsi, "pkhbt", "\t$Rd, $Rn, $Rm$sh",
2716                   [(set rGPR:$Rd, (or (and rGPR:$Rn, 0xFFFF),
2717                                       (and (shl rGPR:$Rm, pkh_lsl_amt:$sh),
2718                                            0xFFFF0000)))]>,
2719                   Requires<[HasT2ExtractPack, IsThumb2]> {
2720   let Inst{31-27} = 0b11101;
2721   let Inst{26-25} = 0b01;
2722   let Inst{24-20} = 0b01100;
2723   let Inst{5} = 0; // BT form
2724   let Inst{4} = 0;
2725
2726   bits<5> sh;
2727   let Inst{14-12} = sh{4-2};
2728   let Inst{7-6}   = sh{1-0};
2729 }
2730
2731 // Alternate cases for PKHBT where identities eliminate some nodes.
2732 def : T2Pat<(or (and rGPR:$src1, 0xFFFF), (and rGPR:$src2, 0xFFFF0000)),
2733             (t2PKHBT rGPR:$src1, rGPR:$src2, 0)>,
2734             Requires<[HasT2ExtractPack, IsThumb2]>;
2735 def : T2Pat<(or (and rGPR:$src1, 0xFFFF), (shl rGPR:$src2, imm16_31:$sh)),
2736             (t2PKHBT rGPR:$src1, rGPR:$src2, imm16_31:$sh)>,
2737             Requires<[HasT2ExtractPack, IsThumb2]>;
2738
2739 // Note: Shifts of 1-15 bits will be transformed to srl instead of sra and
2740 // will match the pattern below.
2741 def t2PKHTB : T2ThreeReg<
2742                   (outs rGPR:$Rd), (ins rGPR:$Rn, rGPR:$Rm, pkh_asr_amt:$sh),
2743                   IIC_iBITsi, "pkhtb", "\t$Rd, $Rn, $Rm$sh",
2744                   [(set rGPR:$Rd, (or (and rGPR:$Rn, 0xFFFF0000),
2745                                        (and (sra rGPR:$Rm, pkh_asr_amt:$sh),
2746                                             0xFFFF)))]>,
2747                   Requires<[HasT2ExtractPack, IsThumb2]> {
2748   let Inst{31-27} = 0b11101;
2749   let Inst{26-25} = 0b01;
2750   let Inst{24-20} = 0b01100;
2751   let Inst{5} = 1; // TB form
2752   let Inst{4} = 0;
2753
2754   bits<5> sh;
2755   let Inst{14-12} = sh{4-2};
2756   let Inst{7-6}   = sh{1-0};
2757 }
2758
2759 // Alternate cases for PKHTB where identities eliminate some nodes.  Note that
2760 // a shift amount of 0 is *not legal* here, it is PKHBT instead.
2761 def : T2Pat<(or (and rGPR:$src1, 0xFFFF0000), (srl rGPR:$src2, imm16_31:$sh)),
2762             (t2PKHTB rGPR:$src1, rGPR:$src2, imm16_31:$sh)>,
2763             Requires<[HasT2ExtractPack, IsThumb2]>;
2764 def : T2Pat<(or (and rGPR:$src1, 0xFFFF0000),
2765                 (and (srl rGPR:$src2, imm1_15:$sh), 0xFFFF)),
2766             (t2PKHTB rGPR:$src1, rGPR:$src2, imm1_15:$sh)>,
2767             Requires<[HasT2ExtractPack, IsThumb2]>;
2768
2769 //===----------------------------------------------------------------------===//
2770 //  Comparison Instructions...
2771 //
2772 defm t2CMP  : T2I_cmp_irs<0b1101, "cmp",
2773                           IIC_iCMPi, IIC_iCMPr, IIC_iCMPsi,
2774                           BinOpFrag<(ARMcmp node:$LHS, node:$RHS)>, "t2CMP">;
2775
2776 def : T2Pat<(ARMcmpZ  GPRnopc:$lhs, t2_so_imm:$imm),
2777             (t2CMPri  GPRnopc:$lhs, t2_so_imm:$imm)>;
2778 def : T2Pat<(ARMcmpZ  GPRnopc:$lhs, rGPR:$rhs),
2779             (t2CMPrr  GPRnopc:$lhs, rGPR:$rhs)>;
2780 def : T2Pat<(ARMcmpZ  GPRnopc:$lhs, t2_so_reg:$rhs),
2781             (t2CMPrs  GPRnopc:$lhs, t2_so_reg:$rhs)>;
2782
2783 //FIXME: Disable CMN, as CCodes are backwards from compare expectations
2784 //       Compare-to-zero still works out, just not the relationals
2785 //defm t2CMN  : T2I_cmp_irs<0b1000, "cmn",
2786 //                          BinOpFrag<(ARMcmp node:$LHS,(ineg node:$RHS))>>;
2787 defm t2CMNz : T2I_cmp_irs<0b1000, "cmn",
2788                           IIC_iCMPi, IIC_iCMPr, IIC_iCMPsi,
2789                           BinOpFrag<(ARMcmpZ node:$LHS,(ineg node:$RHS))>,
2790                           "t2CMNz">;
2791
2792 //def : T2Pat<(ARMcmp  GPR:$src, t2_so_imm_neg:$imm),
2793 //            (t2CMNri GPR:$src, t2_so_imm_neg:$imm)>;
2794
2795 def : T2Pat<(ARMcmpZ  GPRnopc:$src, t2_so_imm_neg:$imm),
2796             (t2CMNzri GPRnopc:$src, t2_so_imm_neg:$imm)>;
2797
2798 defm t2TST  : T2I_cmp_irs<0b0000, "tst",
2799                           IIC_iTSTi, IIC_iTSTr, IIC_iTSTsi,
2800                          BinOpFrag<(ARMcmpZ (and_su node:$LHS, node:$RHS), 0)>,
2801                           "t2TST">;
2802 defm t2TEQ  : T2I_cmp_irs<0b0100, "teq",
2803                           IIC_iTSTi, IIC_iTSTr, IIC_iTSTsi,
2804                          BinOpFrag<(ARMcmpZ (xor_su node:$LHS, node:$RHS), 0)>,
2805                           "t2TEQ">;
2806
2807 // Conditional moves
2808 // FIXME: should be able to write a pattern for ARMcmov, but can't use
2809 // a two-value operand where a dag node expects two operands. :(
2810 let neverHasSideEffects = 1 in {
2811 def t2MOVCCr : t2PseudoInst<(outs rGPR:$Rd),
2812                             (ins rGPR:$false, rGPR:$Rm, pred:$p),
2813                             4, IIC_iCMOVr,
2814    [/*(set rGPR:$Rd, (ARMcmov rGPR:$false, rGPR:$Rm, imm:$cc, CCR:$ccr))*/]>,
2815                 RegConstraint<"$false = $Rd">;
2816
2817 let isMoveImm = 1 in
2818 def t2MOVCCi : t2PseudoInst<(outs rGPR:$Rd),
2819                             (ins rGPR:$false, t2_so_imm:$imm, pred:$p),
2820                    4, IIC_iCMOVi,
2821 [/*(set rGPR:$Rd,(ARMcmov rGPR:$false,t2_so_imm:$imm, imm:$cc, CCR:$ccr))*/]>,
2822                    RegConstraint<"$false = $Rd">;
2823
2824 // FIXME: Pseudo-ize these. For now, just mark codegen only.
2825 let isCodeGenOnly = 1 in {
2826 let isMoveImm = 1 in
2827 def t2MOVCCi16 : T2I<(outs rGPR:$Rd), (ins rGPR:$false, imm0_65535_expr:$imm),
2828                       IIC_iCMOVi,
2829                       "movw", "\t$Rd, $imm", []>,
2830                       RegConstraint<"$false = $Rd"> {
2831   let Inst{31-27} = 0b11110;
2832   let Inst{25} = 1;
2833   let Inst{24-21} = 0b0010;
2834   let Inst{20} = 0; // The S bit.
2835   let Inst{15} = 0;
2836
2837   bits<4> Rd;
2838   bits<16> imm;
2839
2840   let Inst{11-8}  = Rd;
2841   let Inst{19-16} = imm{15-12};
2842   let Inst{26}    = imm{11};
2843   let Inst{14-12} = imm{10-8};
2844   let Inst{7-0}   = imm{7-0};
2845 }
2846
2847 let isMoveImm = 1 in
2848 def t2MOVCCi32imm : PseudoInst<(outs rGPR:$dst),
2849                                (ins rGPR:$false, i32imm:$src, pred:$p),
2850                     IIC_iCMOVix2, []>, RegConstraint<"$false = $dst">;
2851
2852 let isMoveImm = 1 in
2853 def t2MVNCCi : T2OneRegImm<(outs rGPR:$Rd), (ins rGPR:$false, t2_so_imm:$imm),
2854                    IIC_iCMOVi, "mvn", ".w\t$Rd, $imm",
2855 [/*(set rGPR:$Rd,(ARMcmov rGPR:$false,t2_so_imm_not:$imm,
2856                    imm:$cc, CCR:$ccr))*/]>,
2857                    RegConstraint<"$false = $Rd"> {
2858   let Inst{31-27} = 0b11110;
2859   let Inst{25} = 0;
2860   let Inst{24-21} = 0b0011;
2861   let Inst{20} = 0; // The S bit.
2862   let Inst{19-16} = 0b1111; // Rn
2863   let Inst{15} = 0;
2864 }
2865
2866 class T2I_movcc_sh<bits<2> opcod, dag oops, dag iops, InstrItinClass itin,
2867                    string opc, string asm, list<dag> pattern>
2868   : T2TwoRegShiftImm<oops, iops, itin, opc, asm, pattern> {
2869   let Inst{31-27} = 0b11101;
2870   let Inst{26-25} = 0b01;
2871   let Inst{24-21} = 0b0010;
2872   let Inst{20} = 0; // The S bit.
2873   let Inst{19-16} = 0b1111; // Rn
2874   let Inst{5-4} = opcod; // Shift type.
2875 }
2876 def t2MOVCClsl : T2I_movcc_sh<0b00, (outs rGPR:$Rd),
2877                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2878                              IIC_iCMOVsi, "lsl", ".w\t$Rd, $Rm, $imm", []>,
2879                  RegConstraint<"$false = $Rd">;
2880 def t2MOVCClsr : T2I_movcc_sh<0b01, (outs rGPR:$Rd),
2881                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2882                              IIC_iCMOVsi, "lsr", ".w\t$Rd, $Rm, $imm", []>,
2883                  RegConstraint<"$false = $Rd">;
2884 def t2MOVCCasr : T2I_movcc_sh<0b10, (outs rGPR:$Rd),
2885                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2886                              IIC_iCMOVsi, "asr", ".w\t$Rd, $Rm, $imm", []>,
2887                  RegConstraint<"$false = $Rd">;
2888 def t2MOVCCror : T2I_movcc_sh<0b11, (outs rGPR:$Rd),
2889                              (ins rGPR:$false, rGPR:$Rm, i32imm:$imm),
2890                              IIC_iCMOVsi, "ror", ".w\t$Rd, $Rm, $imm", []>,
2891                  RegConstraint<"$false = $Rd">;
2892 } // isCodeGenOnly = 1
2893 } // neverHasSideEffects
2894
2895 //===----------------------------------------------------------------------===//
2896 // Atomic operations intrinsics
2897 //
2898
2899 // memory barriers protect the atomic sequences
2900 let hasSideEffects = 1 in {
2901 def t2DMB : AInoP<(outs), (ins memb_opt:$opt), ThumbFrm, NoItinerary,
2902                   "dmb", "\t$opt", [(ARMMemBarrier (i32 imm:$opt))]>,
2903                   Requires<[IsThumb, HasDB]> {
2904   bits<4> opt;
2905   let Inst{31-4} = 0xf3bf8f5;
2906   let Inst{3-0} = opt;
2907 }
2908 }
2909
2910 def t2DSB : AInoP<(outs), (ins memb_opt:$opt), ThumbFrm, NoItinerary,
2911                   "dsb", "\t$opt", []>,
2912                   Requires<[IsThumb, HasDB]> {
2913   bits<4> opt;
2914   let Inst{31-4} = 0xf3bf8f4;
2915   let Inst{3-0} = opt;
2916 }
2917
2918 def t2ISB : AInoP<(outs), (ins memb_opt:$opt), ThumbFrm, NoItinerary,
2919                   "isb", "\t$opt",
2920                   []>, Requires<[IsThumb2, HasDB]> {
2921   bits<4> opt;
2922   let Inst{31-4} = 0xf3bf8f6;
2923   let Inst{3-0} = opt;
2924 }
2925
2926 class T2I_ldrex<bits<2> opcod, dag oops, dag iops, AddrMode am, int sz,
2927                 InstrItinClass itin, string opc, string asm, string cstr,
2928                 list<dag> pattern, bits<4> rt2 = 0b1111>
2929   : Thumb2I<oops, iops, am, sz, itin, opc, asm, cstr, pattern> {
2930   let Inst{31-27} = 0b11101;
2931   let Inst{26-20} = 0b0001101;
2932   let Inst{11-8} = rt2;
2933   let Inst{7-6} = 0b01;
2934   let Inst{5-4} = opcod;
2935   let Inst{3-0} = 0b1111;
2936
2937   bits<4> addr;
2938   bits<4> Rt;
2939   let Inst{19-16} = addr;
2940   let Inst{15-12} = Rt;
2941 }
2942 class T2I_strex<bits<2> opcod, dag oops, dag iops, AddrMode am, int sz,
2943                 InstrItinClass itin, string opc, string asm, string cstr,
2944                 list<dag> pattern, bits<4> rt2 = 0b1111>
2945   : Thumb2I<oops, iops, am, sz, itin, opc, asm, cstr, pattern> {
2946   let Inst{31-27} = 0b11101;
2947   let Inst{26-20} = 0b0001100;
2948   let Inst{11-8} = rt2;
2949   let Inst{7-6} = 0b01;
2950   let Inst{5-4} = opcod;
2951
2952   bits<4> Rd;
2953   bits<4> addr;
2954   bits<4> Rt;
2955   let Inst{3-0}  = Rd;
2956   let Inst{19-16} = addr;
2957   let Inst{15-12} = Rt;
2958 }
2959
2960 let mayLoad = 1 in {
2961 def t2LDREXB : T2I_ldrex<0b00, (outs rGPR:$Rt), (ins addr_offset_none:$addr),
2962                          AddrModeNone, 4, NoItinerary,
2963                          "ldrexb", "\t$Rt, $addr", "", []>;
2964 def t2LDREXH : T2I_ldrex<0b01, (outs rGPR:$Rt), (ins addr_offset_none:$addr),
2965                          AddrModeNone, 4, NoItinerary,
2966                          "ldrexh", "\t$Rt, $addr", "", []>;
2967 def t2LDREX  : Thumb2I<(outs rGPR:$Rt), (ins t2addrmode_imm0_1020s4:$addr),
2968                        AddrModeNone, 4, NoItinerary,
2969                        "ldrex", "\t$Rt, $addr", "", []> {
2970   bits<4> Rt;
2971   bits<12> addr;
2972   let Inst{31-27} = 0b11101;
2973   let Inst{26-20} = 0b0000101;
2974   let Inst{19-16} = addr{11-8};
2975   let Inst{15-12} = Rt;
2976   let Inst{11-8} = 0b1111;
2977   let Inst{7-0} = addr{7-0};
2978 }
2979 let hasExtraDefRegAllocReq = 1 in
2980 def t2LDREXD : T2I_ldrex<0b11, (outs rGPR:$Rt, rGPR:$Rt2),
2981                          (ins addr_offset_none:$addr),
2982                          AddrModeNone, 4, NoItinerary,
2983                          "ldrexd", "\t$Rt, $Rt2, $addr", "",
2984                          [], {?, ?, ?, ?}> {
2985   bits<4> Rt2;
2986   let Inst{11-8} = Rt2;
2987 }
2988 }
2989
2990 let mayStore = 1, Constraints = "@earlyclobber $Rd" in {
2991 def t2STREXB : T2I_strex<0b00, (outs rGPR:$Rd),
2992                          (ins rGPR:$Rt, addr_offset_none:$addr),
2993                          AddrModeNone, 4, NoItinerary,
2994                          "strexb", "\t$Rd, $Rt, $addr", "", []>;
2995 def t2STREXH : T2I_strex<0b01, (outs rGPR:$Rd),
2996                          (ins rGPR:$Rt, addr_offset_none:$addr),
2997                          AddrModeNone, 4, NoItinerary,
2998                          "strexh", "\t$Rd, $Rt, $addr", "", []>;
2999 def t2STREX  : Thumb2I<(outs rGPR:$Rd), (ins rGPR:$Rt,
3000                              t2addrmode_imm0_1020s4:$addr),
3001                   AddrModeNone, 4, NoItinerary,
3002                   "strex", "\t$Rd, $Rt, $addr", "",
3003                   []> {
3004   bits<4> Rd;
3005   bits<4> Rt;
3006   bits<12> addr;
3007   let Inst{31-27} = 0b11101;
3008   let Inst{26-20} = 0b0000100;
3009   let Inst{19-16} = addr{11-8};
3010   let Inst{15-12} = Rt;
3011   let Inst{11-8}  = Rd;
3012   let Inst{7-0} = addr{7-0};
3013 }
3014 }
3015
3016 let hasExtraSrcRegAllocReq = 1, Constraints = "@earlyclobber $Rd" in
3017 def t2STREXD : T2I_strex<0b11, (outs rGPR:$Rd),
3018                          (ins rGPR:$Rt, rGPR:$Rt2, addr_offset_none:$addr),
3019                          AddrModeNone, 4, NoItinerary,
3020                          "strexd", "\t$Rd, $Rt, $Rt2, $addr", "", [],
3021                          {?, ?, ?, ?}> {
3022   bits<4> Rt2;
3023   let Inst{11-8} = Rt2;
3024 }
3025
3026 def t2CLREX : T2I<(outs), (ins), NoItinerary, "clrex", "", []>,
3027             Requires<[IsThumb2, HasV7]>  {
3028   let Inst{31-16} = 0xf3bf;
3029   let Inst{15-14} = 0b10;
3030   let Inst{13} = 0;
3031   let Inst{12} = 0;
3032   let Inst{11-8} = 0b1111;
3033   let Inst{7-4} = 0b0010;
3034   let Inst{3-0} = 0b1111;
3035 }
3036
3037 //===----------------------------------------------------------------------===//
3038 // SJLJ Exception handling intrinsics
3039 //   eh_sjlj_setjmp() is an instruction sequence to store the return
3040 //   address and save #0 in R0 for the non-longjmp case.
3041 //   Since by its nature we may be coming from some other function to get
3042 //   here, and we're using the stack frame for the containing function to
3043 //   save/restore registers, we can't keep anything live in regs across
3044 //   the eh_sjlj_setjmp(), else it will almost certainly have been tromped upon
3045 //   when we get here from a longjmp(). We force everything out of registers
3046 //   except for our own input by listing the relevant registers in Defs. By
3047 //   doing so, we also cause the prologue/epilogue code to actively preserve
3048 //   all of the callee-saved resgisters, which is exactly what we want.
3049 //   $val is a scratch register for our use.
3050 let Defs =
3051   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR,
3052     QQQQ0, QQQQ1, QQQQ2, QQQQ3 ],
3053   hasSideEffects = 1, isBarrier = 1, isCodeGenOnly = 1 in {
3054   def t2Int_eh_sjlj_setjmp : Thumb2XI<(outs), (ins tGPR:$src, tGPR:$val),
3055                                AddrModeNone, 0, NoItinerary, "", "",
3056                           [(set R0, (ARMeh_sjlj_setjmp tGPR:$src, tGPR:$val))]>,
3057                              Requires<[IsThumb2, HasVFP2]>;
3058 }
3059
3060 let Defs =
3061   [ R0,  R1,  R2,  R3,  R4,  R5,  R6,  R7,  R8,  R9,  R10, R11, R12, LR, CPSR ],
3062   hasSideEffects = 1, isBarrier = 1, isCodeGenOnly = 1 in {
3063   def t2Int_eh_sjlj_setjmp_nofp : Thumb2XI<(outs), (ins tGPR:$src, tGPR:$val),
3064                                AddrModeNone, 0, NoItinerary, "", "",
3065                           [(set R0, (ARMeh_sjlj_setjmp tGPR:$src, tGPR:$val))]>,
3066                                   Requires<[IsThumb2, NoVFP]>;
3067 }
3068
3069
3070 //===----------------------------------------------------------------------===//
3071 // Control-Flow Instructions
3072 //
3073
3074 // FIXME: remove when we have a way to marking a MI with these properties.
3075 // FIXME: Should pc be an implicit operand like PICADD, etc?
3076 let isReturn = 1, isTerminator = 1, isBarrier = 1, mayLoad = 1,
3077     hasExtraDefRegAllocReq = 1, isCodeGenOnly = 1 in
3078 def t2LDMIA_RET: t2PseudoExpand<(outs GPR:$wb), (ins GPR:$Rn, pred:$p,
3079                                                    reglist:$regs, variable_ops),
3080                               4, IIC_iLoad_mBr, [],
3081             (t2LDMIA_UPD GPR:$wb, GPR:$Rn, pred:$p, reglist:$regs)>,
3082                          RegConstraint<"$Rn = $wb">;
3083
3084 let isBranch = 1, isTerminator = 1, isBarrier = 1 in {
3085 let isPredicable = 1 in
3086 def t2B   : T2I<(outs), (ins uncondbrtarget:$target), IIC_Br,
3087                  "b", ".w\t$target",
3088                  [(br bb:$target)]> {
3089   let Inst{31-27} = 0b11110;
3090   let Inst{15-14} = 0b10;
3091   let Inst{12} = 1;
3092
3093   bits<20> target;
3094   let Inst{26} = target{19};
3095   let Inst{11} = target{18};
3096   let Inst{13} = target{17};
3097   let Inst{21-16} = target{16-11};
3098   let Inst{10-0} = target{10-0};
3099 }
3100
3101 let isNotDuplicable = 1, isIndirectBranch = 1 in {
3102 def t2BR_JT : t2PseudoInst<(outs),
3103           (ins GPR:$target, GPR:$index, i32imm:$jt, i32imm:$id),
3104            0, IIC_Br,
3105           [(ARMbr2jt GPR:$target, GPR:$index, tjumptable:$jt, imm:$id)]>;
3106
3107 // FIXME: Add a non-pc based case that can be predicated.
3108 def t2TBB_JT : t2PseudoInst<(outs),
3109         (ins GPR:$index, i32imm:$jt, i32imm:$id),
3110          0, IIC_Br, []>;
3111
3112 def t2TBH_JT : t2PseudoInst<(outs),
3113         (ins GPR:$index, i32imm:$jt, i32imm:$id),
3114          0, IIC_Br, []>;
3115
3116 def t2TBB : T2I<(outs), (ins GPR:$Rn, GPR:$Rm), IIC_Br,
3117                     "tbb", "\t[$Rn, $Rm]", []> {
3118   bits<4> Rn;
3119   bits<4> Rm;
3120   let Inst{31-20} = 0b111010001101;
3121   let Inst{19-16} = Rn;
3122   let Inst{15-5} = 0b11110000000;
3123   let Inst{4} = 0; // B form
3124   let Inst{3-0} = Rm;
3125 }
3126
3127 def t2TBH : T2I<(outs), (ins GPR:$Rn, GPR:$Rm), IIC_Br,
3128                    "tbh", "\t[$Rn, $Rm, lsl #1]", []> {
3129   bits<4> Rn;
3130   bits<4> Rm;
3131   let Inst{31-20} = 0b111010001101;
3132   let Inst{19-16} = Rn;
3133   let Inst{15-5} = 0b11110000000;
3134   let Inst{4} = 1; // H form
3135   let Inst{3-0} = Rm;
3136 }
3137 } // isNotDuplicable, isIndirectBranch
3138
3139 } // isBranch, isTerminator, isBarrier
3140
3141 // FIXME: should be able to write a pattern for ARMBrcond, but can't use
3142 // a two-value operand where a dag node expects ", "two operands. :(
3143 let isBranch = 1, isTerminator = 1 in
3144 def t2Bcc : T2I<(outs), (ins brtarget:$target), IIC_Br,
3145                 "b", ".w\t$target",
3146                 [/*(ARMbrcond bb:$target, imm:$cc)*/]> {
3147   let Inst{31-27} = 0b11110;
3148   let Inst{15-14} = 0b10;
3149   let Inst{12} = 0;
3150
3151   bits<4> p;
3152   let Inst{25-22} = p;
3153
3154   bits<21> target;
3155   let Inst{26} = target{20};
3156   let Inst{11} = target{19};
3157   let Inst{13} = target{18};
3158   let Inst{21-16} = target{17-12};
3159   let Inst{10-0} = target{11-1};
3160
3161   let DecoderMethod = "DecodeThumb2BCCInstruction";
3162 }
3163
3164 // Tail calls. The Darwin version of thumb tail calls uses a t2 branch, so
3165 // it goes here.
3166 let isCall = 1, isTerminator = 1, isReturn = 1, isBarrier = 1 in {
3167   // Darwin version.
3168   let Defs = [R0, R1, R2, R3, R9, R12, QQQQ0, QQQQ2, QQQQ3, PC],
3169       Uses = [SP] in
3170   def tTAILJMPd: tPseudoExpand<(outs),
3171                    (ins uncondbrtarget:$dst, pred:$p, variable_ops),
3172                    4, IIC_Br, [],
3173                    (t2B uncondbrtarget:$dst, pred:$p)>,
3174                  Requires<[IsThumb2, IsDarwin]>;
3175 }
3176
3177 // IT block
3178 let Defs = [ITSTATE] in
3179 def t2IT : Thumb2XI<(outs), (ins it_pred:$cc, it_mask:$mask),
3180                     AddrModeNone, 2,  IIC_iALUx,
3181                     "it$mask\t$cc", "", []> {
3182   // 16-bit instruction.
3183   let Inst{31-16} = 0x0000;
3184   let Inst{15-8} = 0b10111111;
3185
3186   bits<4> cc;
3187   bits<4> mask;
3188   let Inst{7-4} = cc;
3189   let Inst{3-0} = mask;
3190
3191   let DecoderMethod = "DecodeIT";
3192 }
3193
3194 // Branch and Exchange Jazelle -- for disassembly only
3195 // Rm = Inst{19-16}
3196 def t2BXJ : T2I<(outs), (ins rGPR:$func), NoItinerary, "bxj", "\t$func", []> {
3197   bits<4> func;
3198   let Inst{31-27} = 0b11110;
3199   let Inst{26} = 0;
3200   let Inst{25-20} = 0b111100;
3201   let Inst{19-16} = func;
3202   let Inst{15-0} = 0b1000111100000000;
3203 }
3204
3205 // Compare and branch on zero / non-zero
3206 let isBranch = 1, isTerminator = 1 in {
3207   def tCBZ  : T1I<(outs), (ins tGPR:$Rn, t_cbtarget:$target), IIC_Br,
3208                   "cbz\t$Rn, $target", []>,
3209               T1Misc<{0,0,?,1,?,?,?}>,
3210               Requires<[IsThumb2]> {
3211     // A8.6.27
3212     bits<6> target;
3213     bits<3> Rn;
3214     let Inst{9}   = target{5};
3215     let Inst{7-3} = target{4-0};
3216     let Inst{2-0} = Rn;
3217   }
3218
3219   def tCBNZ : T1I<(outs), (ins tGPR:$Rn, t_cbtarget:$target), IIC_Br,
3220                   "cbnz\t$Rn, $target", []>,
3221               T1Misc<{1,0,?,1,?,?,?}>,
3222               Requires<[IsThumb2]> {
3223     // A8.6.27
3224     bits<6> target;
3225     bits<3> Rn;
3226     let Inst{9}   = target{5};
3227     let Inst{7-3} = target{4-0};
3228     let Inst{2-0} = Rn;
3229   }
3230 }
3231
3232
3233 // Change Processor State is a system instruction -- for disassembly and
3234 // parsing only.
3235 // FIXME: Since the asm parser has currently no clean way to handle optional
3236 // operands, create 3 versions of the same instruction. Once there's a clean
3237 // framework to represent optional operands, change this behavior.
3238 class t2CPS<dag iops, string asm_op> : T2XI<(outs), iops, NoItinerary,
3239             !strconcat("cps", asm_op),
3240             [/* For disassembly only; pattern left blank */]> {
3241   bits<2> imod;
3242   bits<3> iflags;
3243   bits<5> mode;
3244   bit M;
3245
3246   let Inst{31-27} = 0b11110;
3247   let Inst{26}    = 0;
3248   let Inst{25-20} = 0b111010;
3249   let Inst{19-16} = 0b1111;
3250   let Inst{15-14} = 0b10;
3251   let Inst{12}    = 0;
3252   let Inst{10-9}  = imod;
3253   let Inst{8}     = M;
3254   let Inst{7-5}   = iflags;
3255   let Inst{4-0}   = mode;
3256   let DecoderMethod = "DecodeT2CPSInstruction";
3257 }
3258
3259 let M = 1 in
3260   def t2CPS3p : t2CPS<(ins imod_op:$imod, iflags_op:$iflags, i32imm:$mode),
3261                       "$imod.w\t$iflags, $mode">;
3262 let mode = 0, M = 0 in
3263   def t2CPS2p : t2CPS<(ins imod_op:$imod, iflags_op:$iflags),
3264                       "$imod.w\t$iflags">;
3265 let imod = 0, iflags = 0, M = 1 in
3266   def t2CPS1p : t2CPS<(ins i32imm:$mode), "\t$mode">;
3267
3268 // A6.3.4 Branches and miscellaneous control
3269 // Table A6-14 Change Processor State, and hint instructions
3270 // Helper class for disassembly only.
3271 class T2I_hint<bits<8> op7_0, string opc, string asm>
3272   : T2I<(outs), (ins), NoItinerary, opc, asm,
3273         [/* For disassembly only; pattern left blank */]> {
3274   let Inst{31-20} = 0xf3a;
3275   let Inst{19-16} = 0b1111;
3276   let Inst{15-14} = 0b10;
3277   let Inst{12} = 0;
3278   let Inst{10-8} = 0b000;
3279   let Inst{7-0} = op7_0;
3280 }
3281
3282 def t2NOP   : T2I_hint<0b00000000, "nop",   ".w">;
3283 def t2YIELD : T2I_hint<0b00000001, "yield", ".w">;
3284 def t2WFE   : T2I_hint<0b00000010, "wfe",   ".w">;
3285 def t2WFI   : T2I_hint<0b00000011, "wfi",   ".w">;
3286 def t2SEV   : T2I_hint<0b00000100, "sev",   ".w">;
3287
3288 def t2DBG : T2I<(outs), (ins imm0_15:$opt), NoItinerary, "dbg", "\t$opt", []> {
3289   bits<4> opt;
3290   let Inst{31-20} = 0b111100111010;
3291   let Inst{19-16} = 0b1111;
3292   let Inst{15-8} = 0b10000000;
3293   let Inst{7-4} = 0b1111;
3294   let Inst{3-0} = opt;
3295 }
3296
3297 // Secure Monitor Call is a system instruction -- for disassembly only
3298 // Option = Inst{19-16}
3299 def t2SMC : T2I<(outs), (ins imm0_15:$opt), NoItinerary, "smc", "\t$opt",
3300                 [/* For disassembly only; pattern left blank */]> {
3301   let Inst{31-27} = 0b11110;
3302   let Inst{26-20} = 0b1111111;
3303   let Inst{15-12} = 0b1000;
3304
3305   bits<4> opt;
3306   let Inst{19-16} = opt;
3307 }
3308
3309 class T2SRS<bits<2> Op, bit W, dag oops, dag iops, InstrItinClass itin,
3310             string opc, string asm, list<dag> pattern>
3311   : T2I<oops, iops, itin, opc, asm, pattern> {
3312   bits<5> mode;
3313   let Inst{31-25} = 0b1110100;
3314   let Inst{24-23} = Op;
3315   let Inst{22} = 0;
3316   let Inst{21} = W;
3317   let Inst{20-16} = 0b01101;
3318   let Inst{15-5} = 0b11000000000;
3319   let Inst{4-0} = mode{4-0};
3320 }
3321
3322 // Store Return State is a system instruction.
3323 def t2SRSDB_UPD : T2SRS<0b00, 1, (outs), (ins imm0_31:$mode), NoItinerary,
3324                         "srsdb", "\tsp!, $mode", []>;
3325 def t2SRSDB  : T2SRS<0b00, 0, (outs), (ins imm0_31:$mode), NoItinerary,
3326                      "srsdb","\tsp, $mode", []>;
3327 def t2SRSIA_UPD : T2SRS<0b11, 1, (outs), (ins imm0_31:$mode), NoItinerary,
3328                         "srsia","\tsp!, $mode", []>;
3329 def t2SRSIA  : T2SRS<0b11, 0, (outs), (ins imm0_31:$mode), NoItinerary,
3330                      "srsia","\tsp, $mode", []>;
3331
3332 // Return From Exception is a system instruction.
3333 class T2RFE<bits<12> op31_20, dag oops, dag iops, InstrItinClass itin,
3334           string opc, string asm, list<dag> pattern>
3335   : T2I<oops, iops, itin, opc, asm, pattern> {
3336   let Inst{31-20} = op31_20{11-0};
3337
3338   bits<4> Rn;
3339   let Inst{19-16} = Rn;
3340   let Inst{15-0} = 0xc000;
3341 }
3342
3343 def t2RFEDBW : T2RFE<0b111010000011,
3344                    (outs), (ins GPR:$Rn), NoItinerary, "rfedb", "\t$Rn!",
3345                    [/* For disassembly only; pattern left blank */]>;
3346 def t2RFEDB  : T2RFE<0b111010000001,
3347                    (outs), (ins GPR:$Rn), NoItinerary, "rfedb", "\t$Rn",
3348                    [/* For disassembly only; pattern left blank */]>;
3349 def t2RFEIAW : T2RFE<0b111010011011,
3350                    (outs), (ins GPR:$Rn), NoItinerary, "rfeia", "\t$Rn!",
3351                    [/* For disassembly only; pattern left blank */]>;
3352 def t2RFEIA  : T2RFE<0b111010011001,
3353                    (outs), (ins GPR:$Rn), NoItinerary, "rfeia", "\t$Rn",
3354                    [/* For disassembly only; pattern left blank */]>;
3355
3356 //===----------------------------------------------------------------------===//
3357 // Non-Instruction Patterns
3358 //
3359
3360 // 32-bit immediate using movw + movt.
3361 // This is a single pseudo instruction to make it re-materializable.
3362 // FIXME: Remove this when we can do generalized remat.
3363 let isReMaterializable = 1, isMoveImm = 1 in
3364 def t2MOVi32imm : PseudoInst<(outs rGPR:$dst), (ins i32imm:$src), IIC_iMOVix2,
3365                             [(set rGPR:$dst, (i32 imm:$src))]>,
3366                             Requires<[IsThumb, HasV6T2]>;
3367
3368 // Pseudo instruction that combines movw + movt + add pc (if pic).
3369 // It also makes it possible to rematerialize the instructions.
3370 // FIXME: Remove this when we can do generalized remat and when machine licm
3371 // can properly the instructions.
3372 let isReMaterializable = 1 in {
3373 def t2MOV_ga_pcrel : PseudoInst<(outs rGPR:$dst), (ins i32imm:$addr),
3374                                 IIC_iMOVix2addpc,
3375                           [(set rGPR:$dst, (ARMWrapperPIC tglobaladdr:$addr))]>,
3376                           Requires<[IsThumb2, UseMovt]>;
3377
3378 def t2MOV_ga_dyn : PseudoInst<(outs rGPR:$dst), (ins i32imm:$addr),
3379                               IIC_iMOVix2,
3380                           [(set rGPR:$dst, (ARMWrapperDYN tglobaladdr:$addr))]>,
3381                           Requires<[IsThumb2, UseMovt]>;
3382 }
3383
3384 // ConstantPool, GlobalAddress, and JumpTable
3385 def : T2Pat<(ARMWrapper  tglobaladdr :$dst), (t2LEApcrel tglobaladdr :$dst)>,
3386            Requires<[IsThumb2, DontUseMovt]>;
3387 def : T2Pat<(ARMWrapper  tconstpool  :$dst), (t2LEApcrel tconstpool  :$dst)>;
3388 def : T2Pat<(ARMWrapper  tglobaladdr :$dst), (t2MOVi32imm tglobaladdr :$dst)>,
3389            Requires<[IsThumb2, UseMovt]>;
3390
3391 def : T2Pat<(ARMWrapperJT tjumptable:$dst, imm:$id),
3392             (t2LEApcrelJT tjumptable:$dst, imm:$id)>;
3393
3394 // Pseudo instruction that combines ldr from constpool and add pc. This should
3395 // be expanded into two instructions late to allow if-conversion and
3396 // scheduling.
3397 let canFoldAsLoad = 1, isReMaterializable = 1 in
3398 def t2LDRpci_pic : PseudoInst<(outs rGPR:$dst), (ins i32imm:$addr, pclabel:$cp),
3399                    IIC_iLoadiALU,
3400               [(set rGPR:$dst, (ARMpic_add (load (ARMWrapper tconstpool:$addr)),
3401                                            imm:$cp))]>,
3402                Requires<[IsThumb2]>;
3403 //===----------------------------------------------------------------------===//
3404 // Coprocessor load/store -- for disassembly only
3405 //
3406 class T2CI<dag oops, dag iops, string opc, string asm>
3407   : T2I<oops, iops, NoItinerary, opc, asm, []> {
3408   let Inst{27-25} = 0b110;
3409 }
3410
3411 multiclass T2LdStCop<bits<4> op31_28, bit load, string opc> {
3412   def _OFFSET : T2CI<(outs),
3413       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3414       opc, "\tp$cop, cr$CRd, $addr"> {
3415     let Inst{31-28} = op31_28;
3416     let Inst{24} = 1; // P = 1
3417     let Inst{21} = 0; // W = 0
3418     let Inst{22} = 0; // D = 0
3419     let Inst{20} = load;
3420     let DecoderMethod = "DecodeCopMemInstruction";
3421   }
3422
3423   def _PRE : T2CI<(outs),
3424       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3425       opc, "\tp$cop, cr$CRd, $addr!"> {
3426     let Inst{31-28} = op31_28;
3427     let Inst{24} = 1; // P = 1
3428     let Inst{21} = 1; // W = 1
3429     let Inst{22} = 0; // D = 0
3430     let Inst{20} = load;
3431     let DecoderMethod = "DecodeCopMemInstruction";
3432   }
3433
3434   def _POST : T2CI<(outs),
3435       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3436       opc, "\tp$cop, cr$CRd, $addr"> {
3437     let Inst{31-28} = op31_28;
3438     let Inst{24} = 0; // P = 0
3439     let Inst{21} = 1; // W = 1
3440     let Inst{22} = 0; // D = 0
3441     let Inst{20} = load;
3442     let DecoderMethod = "DecodeCopMemInstruction";
3443   }
3444
3445   def _OPTION : T2CI<(outs),
3446       (ins nohash_imm:$cop,nohash_imm:$CRd,GPR:$base, nohash_imm:$option),
3447       opc, "\tp$cop, cr$CRd, [$base], \\{$option\\}"> {
3448     let Inst{31-28} = op31_28;
3449     let Inst{24} = 0; // P = 0
3450     let Inst{23} = 1; // U = 1
3451     let Inst{21} = 0; // W = 0
3452     let Inst{22} = 0; // D = 0
3453     let Inst{20} = load;
3454     let DecoderMethod = "DecodeCopMemInstruction";
3455   }
3456
3457   def L_OFFSET : T2CI<(outs),
3458       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3459       !strconcat(opc, "l"), "\tp$cop, cr$CRd, $addr"> {
3460     let Inst{31-28} = op31_28;
3461     let Inst{24} = 1; // P = 1
3462     let Inst{21} = 0; // W = 0
3463     let Inst{22} = 1; // D = 1
3464     let Inst{20} = load;
3465     let DecoderMethod = "DecodeCopMemInstruction";
3466   }
3467
3468   def L_PRE : T2CI<(outs),
3469       (ins nohash_imm:$cop, nohash_imm:$CRd, addrmode2:$addr),
3470       !strconcat(opc, "l"), "\tp$cop, cr$CRd, $addr!"> {
3471     let Inst{31-28} = op31_28;
3472     let Inst{24} = 1; // P = 1
3473     let Inst{21} = 1; // W = 1
3474     let Inst{22} = 1; // D = 1
3475     let Inst{20} = load;
3476     let DecoderMethod = "DecodeCopMemInstruction";
3477   }
3478
3479   def L_POST : T2CI<(outs),
3480       (ins nohash_imm:$cop, nohash_imm:$CRd, addr_offset_none:$addr,
3481             postidx_imm8s4:$offset),
3482       !strconcat(opc, "l"), "\tp$cop, cr$CRd, $addr, $offset"> {
3483     let Inst{31-28} = op31_28;
3484     let Inst{24} = 0; // P = 0
3485     let Inst{21} = 1; // W = 1
3486     let Inst{22} = 1; // D = 1
3487     let Inst{20} = load;
3488     let DecoderMethod = "DecodeCopMemInstruction";
3489   }
3490
3491   def L_OPTION : T2CI<(outs),
3492       (ins nohash_imm:$cop, nohash_imm:$CRd,GPR:$base,nohash_imm:$option),
3493       !strconcat(opc, "l"), "\tp$cop, cr$CRd, [$base], \\{$option\\}"> {
3494     let Inst{31-28} = op31_28;
3495     let Inst{24} = 0; // P = 0
3496     let Inst{23} = 1; // U = 1
3497     let Inst{21} = 0; // W = 0
3498     let Inst{22} = 1; // D = 1
3499     let Inst{20} = load;
3500     let DecoderMethod = "DecodeCopMemInstruction";
3501   }
3502 }
3503
3504 defm t2LDC  : T2LdStCop<0b1111, 1, "ldc">;
3505 defm t2STC  : T2LdStCop<0b1111, 0, "stc">;
3506
3507
3508 //===----------------------------------------------------------------------===//
3509 // Move between special register and ARM core register -- for disassembly only
3510 //
3511 // Move to ARM core register from Special Register
3512 def t2MRS : T2I<(outs GPR:$Rd), (ins), NoItinerary, "mrs", "\t$Rd, apsr", []> {
3513   bits<4> Rd;
3514   let Inst{31-12} = 0b11110011111011111000;
3515   let Inst{11-8} = Rd;
3516   let Inst{7-0} = 0b0000;
3517 }
3518
3519 def : t2InstAlias<"mrs${p} $Rd, cpsr", (t2MRS GPR:$Rd, pred:$p)>;
3520
3521 def t2MRSsys:T2I<(outs GPR:$Rd), (ins), NoItinerary, "mrs", "\t$Rd, spsr", []> {
3522   bits<4> Rd;
3523   let Inst{31-12} = 0b11110011111111111000;
3524   let Inst{11-8} = Rd;
3525   let Inst{7-0} = 0b0000;
3526 }
3527
3528 // Move from ARM core register to Special Register
3529 //
3530 // No need to have both system and application versions, the encodings are the
3531 // same and the assembly parser has no way to distinguish between them. The mask
3532 // operand contains the special register (R Bit) in bit 4 and bits 3-0 contains
3533 // the mask with the fields to be accessed in the special register.
3534 def t2MSR : T2I<(outs), (ins msr_mask:$mask, rGPR:$Rn),
3535                 NoItinerary, "msr", "\t$mask, $Rn", []> {
3536   bits<5> mask;
3537   bits<4> Rn;
3538   let Inst{31-21} = 0b11110011100;
3539   let Inst{20}    = mask{4}; // R Bit
3540   let Inst{19-16} = Rn;
3541   let Inst{15-12} = 0b1000;
3542   let Inst{11-8}  = mask{3-0};
3543   let Inst{7-0}   = 0;
3544 }
3545
3546 //===----------------------------------------------------------------------===//
3547 // Move between coprocessor and ARM core register
3548 //
3549
3550 class t2MovRCopro<bits<4> Op, string opc, bit direction, dag oops, dag iops,
3551                   list<dag> pattern>
3552   : T2Cop<Op, oops, iops,
3553           !strconcat(opc, "\t$cop, $opc1, $Rt, $CRn, $CRm, $opc2"),
3554           pattern> {
3555   let Inst{27-24} = 0b1110;
3556   let Inst{20} = direction;
3557   let Inst{4} = 1;
3558
3559   bits<4> Rt;
3560   bits<4> cop;
3561   bits<3> opc1;
3562   bits<3> opc2;
3563   bits<4> CRm;
3564   bits<4> CRn;
3565
3566   let Inst{15-12} = Rt;
3567   let Inst{11-8}  = cop;
3568   let Inst{23-21} = opc1;
3569   let Inst{7-5}   = opc2;
3570   let Inst{3-0}   = CRm;
3571   let Inst{19-16} = CRn;
3572 }
3573
3574 class t2MovRRCopro<bits<4> Op, string opc, bit direction,
3575                    list<dag> pattern = []>
3576   : T2Cop<Op, (outs),
3577           (ins p_imm:$cop, imm0_15:$opc1, GPR:$Rt, GPR:$Rt2, c_imm:$CRm),
3578           !strconcat(opc, "\t$cop, $opc1, $Rt, $Rt2, $CRm"), pattern> {
3579   let Inst{27-24} = 0b1100;
3580   let Inst{23-21} = 0b010;
3581   let Inst{20} = direction;
3582
3583   bits<4> Rt;
3584   bits<4> Rt2;
3585   bits<4> cop;
3586   bits<4> opc1;
3587   bits<4> CRm;
3588
3589   let Inst{15-12} = Rt;
3590   let Inst{19-16} = Rt2;
3591   let Inst{11-8}  = cop;
3592   let Inst{7-4}   = opc1;
3593   let Inst{3-0}   = CRm;
3594 }
3595
3596 /* from ARM core register to coprocessor */
3597 def t2MCR : t2MovRCopro<0b1110, "mcr", 0,
3598            (outs),
3599            (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
3600                 c_imm:$CRm, imm0_7:$opc2),
3601            [(int_arm_mcr imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
3602                          imm:$CRm, imm:$opc2)]>;
3603 def t2MCR2 : t2MovRCopro<0b1111, "mcr2", 0,
3604              (outs), (ins p_imm:$cop, imm0_7:$opc1, GPR:$Rt, c_imm:$CRn,
3605                           c_imm:$CRm, imm0_7:$opc2),
3606              [(int_arm_mcr2 imm:$cop, imm:$opc1, GPR:$Rt, imm:$CRn,
3607                             imm:$CRm, imm:$opc2)]>;
3608
3609 /* from coprocessor to ARM core register */
3610 def t2MRC : t2MovRCopro<0b1110, "mrc", 1,
3611              (outs GPR:$Rt), (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
3612                                   c_imm:$CRm, imm0_7:$opc2), []>;
3613
3614 def t2MRC2 : t2MovRCopro<0b1111, "mrc2", 1,
3615              (outs GPR:$Rt), (ins p_imm:$cop, imm0_7:$opc1, c_imm:$CRn,
3616                                   c_imm:$CRm, imm0_7:$opc2), []>;
3617
3618 def : T2v6Pat<(int_arm_mrc  imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2),
3619               (t2MRC imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
3620
3621 def : T2v6Pat<(int_arm_mrc2 imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2),
3622               (t2MRC2 imm:$cop, imm:$opc1, imm:$CRn, imm:$CRm, imm:$opc2)>;
3623
3624
3625 /* from ARM core register to coprocessor */
3626 def t2MCRR : t2MovRRCopro<0b1110, "mcrr", 0,
3627                         [(int_arm_mcrr imm:$cop, imm:$opc1, GPR:$Rt, GPR:$Rt2,
3628                                        imm:$CRm)]>;
3629 def t2MCRR2 : t2MovRRCopro<0b1111, "mcrr2", 0,
3630                            [(int_arm_mcrr2 imm:$cop, imm:$opc1, GPR:$Rt,
3631                                            GPR:$Rt2, imm:$CRm)]>;
3632 /* from coprocessor to ARM core register */
3633 def t2MRRC : t2MovRRCopro<0b1110, "mrrc", 1>;
3634
3635 def t2MRRC2 : t2MovRRCopro<0b1111, "mrrc2", 1>;
3636
3637 //===----------------------------------------------------------------------===//
3638 // Other Coprocessor Instructions.
3639 //
3640
3641 def tCDP : T2Cop<0b1110, (outs), (ins p_imm:$cop, imm0_15:$opc1,
3642                  c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
3643                  "cdp\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
3644                  [(int_arm_cdp imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
3645                                imm:$CRm, imm:$opc2)]> {
3646   let Inst{27-24} = 0b1110;
3647
3648   bits<4> opc1;
3649   bits<4> CRn;
3650   bits<4> CRd;
3651   bits<4> cop;
3652   bits<3> opc2;
3653   bits<4> CRm;
3654
3655   let Inst{3-0}   = CRm;
3656   let Inst{4}     = 0;
3657   let Inst{7-5}   = opc2;
3658   let Inst{11-8}  = cop;
3659   let Inst{15-12} = CRd;
3660   let Inst{19-16} = CRn;
3661   let Inst{23-20} = opc1;
3662 }
3663
3664 def t2CDP2 : T2Cop<0b1111, (outs), (ins p_imm:$cop, imm0_15:$opc1,
3665                    c_imm:$CRd, c_imm:$CRn, c_imm:$CRm, imm0_7:$opc2),
3666                    "cdp2\t$cop, $opc1, $CRd, $CRn, $CRm, $opc2",
3667                    [(int_arm_cdp2 imm:$cop, imm:$opc1, imm:$CRd, imm:$CRn,
3668                                   imm:$CRm, imm:$opc2)]> {
3669   let Inst{27-24} = 0b1110;
3670
3671   bits<4> opc1;
3672   bits<4> CRn;
3673   bits<4> CRd;
3674   bits<4> cop;
3675   bits<3> opc2;
3676   bits<4> CRm;
3677
3678   let Inst{3-0}   = CRm;
3679   let Inst{4}     = 0;
3680   let Inst{7-5}   = opc2;
3681   let Inst{11-8}  = cop;
3682   let Inst{15-12} = CRd;
3683   let Inst{19-16} = CRn;
3684   let Inst{23-20} = opc1;
3685 }
3686
3687
3688
3689 //===----------------------------------------------------------------------===//
3690 // Non-Instruction Patterns
3691 //
3692
3693 // SXT/UXT with no rotate
3694 let AddedComplexity = 16 in {
3695 def : T2Pat<(and rGPR:$Rm, 0x000000FF), (t2UXTB rGPR:$Rm, 0)>,
3696            Requires<[IsThumb2]>;
3697 def : T2Pat<(and rGPR:$Rm, 0x0000FFFF), (t2UXTH rGPR:$Rm, 0)>,
3698            Requires<[IsThumb2]>;
3699 def : T2Pat<(and rGPR:$Rm, 0x00FF00FF), (t2UXTB16 rGPR:$Rm, 0)>,
3700            Requires<[HasT2ExtractPack, IsThumb2]>;
3701 def : T2Pat<(add rGPR:$Rn, (and rGPR:$Rm, 0x00FF)),
3702             (t2UXTAB rGPR:$Rn, rGPR:$Rm, 0)>,
3703            Requires<[HasT2ExtractPack, IsThumb2]>;
3704 def : T2Pat<(add rGPR:$Rn, (and rGPR:$Rm, 0xFFFF)),
3705             (t2UXTAH rGPR:$Rn, rGPR:$Rm, 0)>,
3706            Requires<[HasT2ExtractPack, IsThumb2]>;
3707 }
3708
3709 def : T2Pat<(sext_inreg rGPR:$Src, i8),  (t2SXTB rGPR:$Src, 0)>,
3710            Requires<[IsThumb2]>;
3711 def : T2Pat<(sext_inreg rGPR:$Src, i16), (t2SXTH rGPR:$Src, 0)>,
3712            Requires<[IsThumb2]>;
3713 def : T2Pat<(add rGPR:$Rn, (sext_inreg rGPR:$Rm, i8)),
3714             (t2SXTAB rGPR:$Rn, rGPR:$Rm, 0)>,
3715            Requires<[HasT2ExtractPack, IsThumb2]>;
3716 def : T2Pat<(add rGPR:$Rn, (sext_inreg rGPR:$Rm, i16)),
3717             (t2SXTAH rGPR:$Rn, rGPR:$Rm, 0)>,
3718            Requires<[HasT2ExtractPack, IsThumb2]>;
3719
3720 // Atomic load/store patterns
3721 def : T2Pat<(atomic_load_8   t2addrmode_imm12:$addr),
3722             (t2LDRBi12  t2addrmode_imm12:$addr)>;
3723 def : T2Pat<(atomic_load_8   t2addrmode_negimm8:$addr),
3724             (t2LDRBi8   t2addrmode_negimm8:$addr)>;
3725 def : T2Pat<(atomic_load_8   t2addrmode_so_reg:$addr),
3726             (t2LDRBs    t2addrmode_so_reg:$addr)>;
3727 def : T2Pat<(atomic_load_16  t2addrmode_imm12:$addr),
3728             (t2LDRHi12  t2addrmode_imm12:$addr)>;
3729 def : T2Pat<(atomic_load_16  t2addrmode_negimm8:$addr),
3730             (t2LDRHi8   t2addrmode_negimm8:$addr)>;
3731 def : T2Pat<(atomic_load_16  t2addrmode_so_reg:$addr),
3732             (t2LDRHs    t2addrmode_so_reg:$addr)>;
3733 def : T2Pat<(atomic_load_32  t2addrmode_imm12:$addr),
3734             (t2LDRi12   t2addrmode_imm12:$addr)>;
3735 def : T2Pat<(atomic_load_32  t2addrmode_negimm8:$addr),
3736             (t2LDRi8    t2addrmode_negimm8:$addr)>;
3737 def : T2Pat<(atomic_load_32  t2addrmode_so_reg:$addr),
3738             (t2LDRs     t2addrmode_so_reg:$addr)>;
3739 def : T2Pat<(atomic_store_8  t2addrmode_imm12:$addr, GPR:$val),
3740             (t2STRBi12  GPR:$val, t2addrmode_imm12:$addr)>;
3741 def : T2Pat<(atomic_store_8  t2addrmode_negimm8:$addr, GPR:$val),
3742             (t2STRBi8   GPR:$val, t2addrmode_negimm8:$addr)>;
3743 def : T2Pat<(atomic_store_8  t2addrmode_so_reg:$addr, GPR:$val),
3744             (t2STRBs    GPR:$val, t2addrmode_so_reg:$addr)>;
3745 def : T2Pat<(atomic_store_16 t2addrmode_imm12:$addr, GPR:$val),
3746             (t2STRHi12  GPR:$val, t2addrmode_imm12:$addr)>;
3747 def : T2Pat<(atomic_store_16 t2addrmode_negimm8:$addr, GPR:$val),
3748             (t2STRHi8   GPR:$val, t2addrmode_negimm8:$addr)>;
3749 def : T2Pat<(atomic_store_16 t2addrmode_so_reg:$addr, GPR:$val),
3750             (t2STRHs    GPR:$val, t2addrmode_so_reg:$addr)>;
3751 def : T2Pat<(atomic_store_32 t2addrmode_imm12:$addr, GPR:$val),
3752             (t2STRi12   GPR:$val, t2addrmode_imm12:$addr)>;
3753 def : T2Pat<(atomic_store_32 t2addrmode_negimm8:$addr, GPR:$val),
3754             (t2STRi8    GPR:$val, t2addrmode_negimm8:$addr)>;
3755 def : T2Pat<(atomic_store_32 t2addrmode_so_reg:$addr, GPR:$val),
3756             (t2STRs     GPR:$val, t2addrmode_so_reg:$addr)>;
3757
3758
3759 //===----------------------------------------------------------------------===//
3760 // Assembler aliases
3761 //
3762
3763 // Aliases for ADC without the ".w" optional width specifier.
3764 def : t2InstAlias<"adc${s}${p} $Rd, $Rn, $Rm",
3765                   (t2ADCrr rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3766 def : t2InstAlias<"adc${s}${p} $Rd, $Rn, $ShiftedRm",
3767                   (t2ADCrs rGPR:$Rd, rGPR:$Rn, t2_so_reg:$ShiftedRm,
3768                            pred:$p, cc_out:$s)>;
3769
3770 // Aliases for SBC without the ".w" optional width specifier.
3771 def : t2InstAlias<"sbc${s}${p} $Rd, $Rn, $Rm",
3772                   (t2SBCrr rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3773 def : t2InstAlias<"sbc${s}${p} $Rd, $Rn, $ShiftedRm",
3774                   (t2SBCrs rGPR:$Rd, rGPR:$Rn, t2_so_reg:$ShiftedRm,
3775                            pred:$p, cc_out:$s)>;
3776
3777 // Aliases for ADD without the ".w" optional width specifier.
3778 def : t2InstAlias<"add${s}${p} $Rd, $Rn, $imm",
3779            (t2ADDri rGPR:$Rd, GPRnopc:$Rn, t2_so_imm:$imm, pred:$p, cc_out:$s)>;
3780 def : t2InstAlias<"add${p} $Rd, $Rn, $imm",
3781            (t2ADDri12 rGPR:$Rd, GPR:$Rn, imm0_4095:$imm, pred:$p)>;
3782 def : t2InstAlias<"add${s}${p} $Rd, $Rn, $Rm",
3783                  (t2ADDrr rGPR:$Rd, GPRnopc:$Rn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3784 def : t2InstAlias<"add${s}${p} $Rd, $Rn, $ShiftedRm",
3785                   (t2ADDrs rGPR:$Rd, GPRnopc:$Rn, t2_so_reg:$ShiftedRm,
3786                            pred:$p, cc_out:$s)>;
3787
3788 // Alias for compares without the ".w" optional width specifier.
3789 def : t2InstAlias<"cmn${p} $Rn, $Rm",
3790                   (t2CMNzrr GPRnopc:$Rn, rGPR:$Rm, pred:$p)>;
3791 def : t2InstAlias<"teq${p} $Rn, $Rm",
3792                   (t2TEQrr GPRnopc:$Rn, rGPR:$Rm, pred:$p)>;
3793 def : t2InstAlias<"tst${p} $Rn, $Rm",
3794                   (t2TSTrr GPRnopc:$Rn, rGPR:$Rm, pred:$p)>;
3795
3796 // Memory barriers
3797 def : InstAlias<"dmb", (t2DMB 0xf)>, Requires<[IsThumb2, HasDB]>;
3798 def : InstAlias<"dsb", (t2DSB 0xf)>, Requires<[IsThumb2, HasDB]>;
3799 def : InstAlias<"isb", (t2ISB 0xf)>, Requires<[IsThumb2, HasDB]>;
3800
3801 // Alias for LDR, LDRB, LDRH, LDRSB, and LDRSH without the ".w" optional
3802 // width specifier.
3803 def : t2InstAlias<"ldr${p} $Rt, $addr",
3804                   (t2LDRi12 GPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3805 def : t2InstAlias<"ldrb${p} $Rt, $addr",
3806                   (t2LDRBi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3807 def : t2InstAlias<"ldrh${p} $Rt, $addr",
3808                   (t2LDRHi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3809 def : t2InstAlias<"ldrsb${p} $Rt, $addr",
3810                   (t2LDRSBi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3811 def : t2InstAlias<"ldrsh${p} $Rt, $addr",
3812                   (t2LDRSHi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3813
3814 def : t2InstAlias<"ldr${p} $Rt, $addr",
3815                   (t2LDRs GPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3816 def : t2InstAlias<"ldrb${p} $Rt, $addr",
3817                   (t2LDRBs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3818 def : t2InstAlias<"ldrh${p} $Rt, $addr",
3819                   (t2LDRHs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3820 def : t2InstAlias<"ldrsb${p} $Rt, $addr",
3821                   (t2LDRSBs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3822 def : t2InstAlias<"ldrsh${p} $Rt, $addr",
3823                   (t2LDRSHs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3824
3825 // Alias for MVN without the ".w" optional width specifier.
3826 def : t2InstAlias<"mvn${s}${p} $Rd, $Rm",
3827            (t2MVNr rGPR:$Rd, rGPR:$Rm, pred:$p, cc_out:$s)>;
3828 def : t2InstAlias<"mvn${s}${p} $Rd, $ShiftedRm",
3829            (t2MVNs rGPR:$Rd, t2_so_reg:$ShiftedRm, pred:$p, cc_out:$s)>;
3830
3831 // PKHBT/PKHTB with default shift amount. PKHTB is equivalent to PKHBT when the
3832 // shift amount is zero (i.e., unspecified).
3833 def : InstAlias<"pkhbt${p} $Rd, $Rn, $Rm",
3834                 (t2PKHBT rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>,
3835             Requires<[HasT2ExtractPack, IsThumb2]>;
3836 def : InstAlias<"pkhtb${p} $Rd, $Rn, $Rm",
3837                 (t2PKHBT rGPR:$Rd, rGPR:$Rn, rGPR:$Rm, 0, pred:$p)>,
3838             Requires<[HasT2ExtractPack, IsThumb2]>;
3839
3840 // PUSH/POP aliases for STM/LDM
3841 def : t2InstAlias<"push${p}.w $regs", (t2STMDB_UPD SP, pred:$p, reglist:$regs)>;
3842 def : t2InstAlias<"push${p} $regs", (t2STMDB_UPD SP, pred:$p, reglist:$regs)>;
3843 def : t2InstAlias<"pop${p}.w $regs", (t2LDMIA_UPD SP, pred:$p, reglist:$regs)>;
3844 def : t2InstAlias<"pop${p} $regs", (t2LDMIA_UPD SP, pred:$p, reglist:$regs)>;
3845
3846 // Alias for REV/REV16/REVSH without the ".w" optional width specifier.
3847 def : t2InstAlias<"rev${p} $Rd, $Rm", (t2REV rGPR:$Rd, rGPR:$Rm, pred:$p)>;
3848 def : t2InstAlias<"rev16${p} $Rd, $Rm", (t2REV16 rGPR:$Rd, rGPR:$Rm, pred:$p)>;
3849 def : t2InstAlias<"revsh${p} $Rd, $Rm", (t2REVSH rGPR:$Rd, rGPR:$Rm, pred:$p)>;
3850
3851
3852 // Alias for RSB without the ".w" optional width specifier, and with optional
3853 // implied destination register.
3854 def : t2InstAlias<"rsb${s}${p} $Rd, $Rn, $imm",
3855            (t2RSBri rGPR:$Rd, rGPR:$Rn, t2_so_imm:$imm, pred:$p, cc_out:$s)>;
3856 def : t2InstAlias<"rsb${s}${p} $Rdn, $imm",
3857            (t2RSBri rGPR:$Rdn, rGPR:$Rdn, t2_so_imm:$imm, pred:$p, cc_out:$s)>;
3858 def : t2InstAlias<"rsb${s}${p} $Rdn, $Rm",
3859            (t2RSBrr rGPR:$Rdn, rGPR:$Rdn, rGPR:$Rm, pred:$p, cc_out:$s)>;
3860 def : t2InstAlias<"rsb${s}${p} $Rdn, $ShiftedRm",
3861            (t2RSBrs rGPR:$Rdn, rGPR:$Rdn, t2_so_reg:$ShiftedRm, pred:$p,
3862                     cc_out:$s)>;
3863
3864 // SSAT/USAT optional shift operand.
3865 def : t2InstAlias<"ssat${p} $Rd, $sat_imm, $Rn",
3866                   (t2SSAT rGPR:$Rd, imm1_32:$sat_imm, rGPR:$Rn, 0, pred:$p)>;
3867 def : t2InstAlias<"usat${p} $Rd, $sat_imm, $Rn",
3868                   (t2USAT rGPR:$Rd, imm0_31:$sat_imm, rGPR:$Rn, 0, pred:$p)>;
3869
3870 // STM w/o the .w suffix.
3871 def : t2InstAlias<"stm${p} $Rn, $regs",
3872                   (t2STMIA GPR:$Rn, pred:$p, reglist:$regs)>;
3873
3874 // Alias for STR, STRB, and STRH without the ".w" optional
3875 // width specifier.
3876 def : t2InstAlias<"str${p} $Rt, $addr",
3877                   (t2STRi12 GPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3878 def : t2InstAlias<"strb${p} $Rt, $addr",
3879                   (t2STRBi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3880 def : t2InstAlias<"strh${p} $Rt, $addr",
3881                   (t2STRHi12 rGPR:$Rt, t2addrmode_imm12:$addr, pred:$p)>;
3882
3883 def : t2InstAlias<"str${p} $Rt, $addr",
3884                   (t2STRs GPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3885 def : t2InstAlias<"strb${p} $Rt, $addr",
3886                   (t2STRBs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;
3887 def : t2InstAlias<"strh${p} $Rt, $addr",
3888                   (t2STRHs rGPR:$Rt, t2addrmode_so_reg:$addr, pred:$p)>;